--- /srv/rebuilderd/tmp/rebuilderdj07jAW/inputs/qemu-system-ppc_10.0.3+ds-0+deb13u1_armel.deb +++ /srv/rebuilderd/tmp/rebuilderdj07jAW/out/qemu-system-ppc_10.0.3+ds-0+deb13u1_armel.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-08-21 15:23:38.000000 debian-binary │ --rw-r--r-- 0 0 0 1448 2025-08-21 15:23:38.000000 control.tar.xz │ --rw-r--r-- 0 0 0 3416568 2025-08-21 15:23:38.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 1452 2025-08-21 15:23:38.000000 control.tar.xz │ +-rw-r--r-- 0 0 0 3413680 2025-08-21 15:23:38.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-ppc │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x253170 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0xbae684 0x00bae684 0x00bae684 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0xbae724 0x00bae724 0x00bae724 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00013 0x00013 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0xbae6b0 0xbae6b0 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0xbae750 0xbae750 R E 0x10000 │ │ │ │ LOAD 0xbbc530 0x00bbc530 0x00bbc530 0x1bf944 0x1f6400 RW 0x10000 │ │ │ │ DYNAMIC 0xcaa944 0x00caa944 0x00caa944 0x001e0 0x001e0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0xbae690 0x00bae690 0x00bae690 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0xbae730 0x00bae730 0x00bae730 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0xbbc530 0x00bbc530 0x00bbc530 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0xbbc530 0x00bbc530 0x00bbc530 0xf3ad0 0xf3ad0 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 00088aa0 088aa0 0a65fe 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 0012f09e 12f09e 00bc16 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 0013acb4 13acb4 000400 00 A 5 20 4 │ │ │ │ [ 8] .rel.dyn REL 0013b0b4 13b0b4 10b428 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 002464dc 2464dc 001f48 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 00248424 248424 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 00248430 248430 002f00 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 0024b330 24b330 78c2b4 00 AX 0 0 16 │ │ │ │ - [13] .fini PROGBITS 009d75e4 9d75e4 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 009d75f0 9d75f0 1d7094 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00bae684 bae684 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 00bae68c bae68c 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00bae690 bae690 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 0024b330 24b330 78c354 00 AX 0 0 16 │ │ │ │ + [13] .fini PROGBITS 009d7684 9d7684 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 009d7690 9d7690 1d7094 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 00bae724 bae724 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00bae72c bae72c 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00bae730 bae730 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 00bbc530 bbc530 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 00bbc530 bbc530 000cf4 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 00bbd224 bbd224 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 00bbd228 bbd228 0ed71c 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 00caa944 caa944 0001e0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 00caab24 caab24 0054d8 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 00cb0000 cb0000 0cbe74 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1057,269 +1057,269 @@ │ │ │ │ 1053: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (10) │ │ │ │ 1054: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 1055: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 1056: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 1057: 00db14f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 1058: 00564328 28 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 1059: 00d6dd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 1060: 008146ac 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 1060: 00814754 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 1061: 00627d90 96 FUNC GLOBAL DEFAULT 12 helper_fcfid │ │ │ │ 1062: 00cbead4 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 1063: 007e6db4 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 1063: 007e6e5c 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 1064: 00db1898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 1065: 005d5848 2128 FUNC GLOBAL DEFAULT 12 ppc_hash32_xlate │ │ │ │ 1066: 00d76c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 1067: 00d7c068 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 1068: 00cb6184 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 1069: 00dafede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 1070: 008e2c88 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 1071: 007dd324 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 1072: 00966810 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 1070: 008e2d30 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 1071: 007dd3cc 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 1072: 009668b8 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1073: 005dfba0 172 FUNC GLOBAL DEFAULT 12 ppce500_set_mpic_proxy │ │ │ │ 1074: 00db0b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1075: 00db1db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1076: 00d6b5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1077: 00c7e0d0 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1078: 00db139e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 1079: 008e669c 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1079: 008e6744 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1080: 00284e60 252 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1081: 00db1fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1082: 00db0db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1083: 00d76c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1084: 0094d748 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1084: 0094d7f0 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ 1085: 006490b8 224 FUNC GLOBAL DEFAULT 12 helper_brinc │ │ │ │ 1086: 00d67d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1087: 009432cc 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1087: 00943374 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1088: 00db06e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1089: 00440560 724 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1090: 008f356c 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1090: 008f3614 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1091: 00d6e2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1092: 00997230 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1092: 009972d8 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 1093: 00db05e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1094: 00db1b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1095: 00d77fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1096: 00db0038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1097: 0073dbdc 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ - 1098: 00979548 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1097: 0073dc84 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ + 1098: 009795f0 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1099: 00d7448c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1100: 00d7ac40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 1101: 008dce9c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1101: 008dcf44 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1102: 00c7b3c4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1103: 00d7980c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1104: 00db0b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1105: 00db12aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1106: 00d67344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1107: 004a8a60 5844 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1108: 00db01d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1109: 0081e1bc 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1109: 0081e264 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ 1110: 00d72954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1111: 00db0d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1112: 00d68014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1113: 00db05b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1114: 00d7333c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1115: 00cd1a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_440_tlbre │ │ │ │ 1116: 0054ba74 148 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1117: 00d6de08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1118: 00db1498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1119: 008cd4a8 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1120: 0073d69c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ - 1121: 009409bc 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1119: 008cd550 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1120: 0073d744 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ + 1121: 00940a64 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1122: 00db17cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1123: 00d6ad0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_ISA_WRITE_EVENT │ │ │ │ 1124: 005775d0 20 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1125: 00db060a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1126: 00d6e028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1127: 00537798 232 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1128: 008e10f4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1128: 008e119c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1129: 00db035c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1130: 00db1d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1131: 002f1b54 1792 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1132: 0095e40c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1132: 0095e4b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1133: 00db1d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1134: 00db0d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1135: 005dbb34 20 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbflush │ │ │ │ 1136: 00d66cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ - 1137: 0072f33c 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ + 1137: 0072f3e4 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1138: 0044cbfc 620 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1139: 005cf204 52 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1140: 009212f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1141: 006e7c8c 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1140: 0092139c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1141: 006e7d34 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ 1142: 00cc9448 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxdsp │ │ │ │ - 1143: 008bbd30 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1143: 008bbdd8 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1144: 00d6f254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1145: 00837888 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1145: 00837930 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1146: 00d69270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ - 1147: 00773acc 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ + 1147: 00773b74 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1148: 002a9110 244 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1149: 00db1ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1150: 0064a4f0 44 FUNC GLOBAL DEFAULT 12 helper_store_40x_dbcr0 │ │ │ │ 1151: 00d8dc74 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ - 1152: 0070dac8 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1153: 00953f1c 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1152: 0070db70 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ + 1153: 00953fc4 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1154: 00d63cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1155: 00db096c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1156: 00948490 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1156: 00948538 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1157: 00d72884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ - 1158: 00741344 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ + 1158: 007413ec 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1159: 00db1728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1160: 00db22de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1161: 00db1d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1162: 00914c20 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1163: 0095fa5c 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1162: 00914cc8 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1163: 0095fb04 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1164: 00cc51c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_dlmzb │ │ │ │ 1165: 00db0f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1166: 008ba3b0 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1166: 008ba458 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1167: 00db1c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1168: 00588b54 200 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1169: 003ac8d8 100 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1170: 00db000e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1171: 00d786b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1172: 005374b4 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1173: 003cb3d0 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1174: 00d6a474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1175: 00d67e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ 1176: 0032b5f8 168 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1177: 00817a58 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1177: 00817b00 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1178: 0057ae38 40 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1179: 009945c4 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1179: 0099466c 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1180: 00d65b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1181: 00db127e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1182: 00db17e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1183: 00d74c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ - 1184: 007171b8 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ + 1184: 00717260 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1185: 00db07f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1186: 00bc6234 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1187: 00d6a574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1188: 002d2730 3056 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1189: 00db21ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1190: 00d6bef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1191: 00d7680c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1192: 002556cc 80 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1193: 00cd1efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_440_tlbsx │ │ │ │ 1194: 00648d80 76 FUNC GLOBAL DEFAULT 12 helper_vsbox │ │ │ │ - 1195: 009399d0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1195: 00939a78 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1196: 00ccad08 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsredp │ │ │ │ 1197: 00db1342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1198: 00d69c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1199: 00d6e528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1200: 00db12fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1201: 00db1a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1202: 00d7a8b4 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1203: 00cb7624 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1204: 00db070a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1205: 00524d10 132 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1206: 00dafdda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ - 1207: 0093f40c 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1207: 0093f4b4 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1208: 00d695ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1209: 005cd998 144 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1210: 00980224 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1211: 00929c2c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1210: 009802cc 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1211: 00929cd4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1212: 00d68044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1213: 0063563c 212 FUNC GLOBAL DEFAULT 12 helper_XSCVUQQP │ │ │ │ 1214: 003a2ddc 232 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1215: 00987124 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1216: 00b86a00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1215: 009871cc 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1216: 00b86aa0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1217: 00d78ecc 136 OBJECT GLOBAL DEFAULT 24 target_ppc_trace_events │ │ │ │ 1218: 00db0d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1219: 00db17d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ 1220: 0064488c 84 FUNC GLOBAL DEFAULT 12 helper_vexptefp │ │ │ │ - 1221: 007f05b4 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1221: 007f065c 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1222: 00db1c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1223: 00d7afc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1224: 008df164 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1224: 008df20c 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1225: 003243dc 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1226: 009419d0 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1227: 008d2fc8 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1226: 00941a78 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1227: 008d3070 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1228: 00d79dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ - 1229: 00719b50 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ + 1229: 00719bf8 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1230: 00db041e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1231: 00db1e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ 1232: 00631e3c 508 FUNC GLOBAL DEFAULT 12 helper_XVCMPNEDP │ │ │ │ - 1233: 0079470c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ + 1233: 007947b4 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1234: 00d706dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_FINALIZING_EVENT │ │ │ │ 1235: 00dafd5f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ 1236: 00db2006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FP_SET_DSTATE │ │ │ │ - 1237: 00950d60 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1237: 00950e08 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1238: 005ce010 4 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1239: 0052398c 288 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1240: 0028a250 336 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1241: 0028914c 616 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1242: 006432b8 236 FUNC GLOBAL DEFAULT 12 helper_VPMSUMD │ │ │ │ - 1243: 0073b730 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ - 1244: 00928bcc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1243: 0073b7d8 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ + 1244: 00928c74 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1245: 00cb5290 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1246: 007b56a4 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1246: 007b574c 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1247: 00dafed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1248: 00867e04 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1248: 00867eac 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1249: 00db1cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1250: 00321cfc 128 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1251: 004d11a4 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1252: 00db0a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1253: 00d78710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1254: 0036fd68 272 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1255: 00d68b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1256: 00d69d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1257: 00dafe2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1258: 008c9284 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1259: 00745c0c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1260: 00957c44 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1258: 008c932c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1259: 00745cb4 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1260: 00957cec 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1261: 00337a50 148 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1262: 008c7118 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1262: 008c71c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1263: 005c3df4 364 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1264: 00d6dcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1265: 00d7b7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1266: 007af36c 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1266: 007af414 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1267: 00552a50 176 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1268: 00db0304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1269: 009ab93c 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1269: 009ab9e4 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1270: 00db1ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1271: 00d6b8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1272: 00438110 112 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1273: 00971e68 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1273: 00971f10 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1274: 00d6c43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_TOOBIG_EVENT │ │ │ │ 1275: 00d75214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ - 1276: 0077bf94 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ + 1276: 0077c03c 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ 1277: 00d641b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1278: 009287d4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1278: 0092887c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1279: 00d76f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1280: 00cc26f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_be_comp │ │ │ │ 1281: 00db00e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1282: 00d72824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1283: 0081e754 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1283: 0081e7fc 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ 1284: 00d6dec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1285: 002e76d4 188 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1286: 00db0326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1287: 00d7b374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1288: 0088775c 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1288: 00887804 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1289: 00d695dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1290: 00d71a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1291: 00db0bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_DATA_SEND_DSTATE │ │ │ │ 1292: 00db1b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1293: 0090bd4c 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1293: 0090bdf4 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1294: 005e1854 264 FUNC GLOBAL DEFAULT 12 cpu_ppc_tb_init │ │ │ │ 1295: 00440474 108 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1296: 00d66768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1297: 00db0722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_DSTATE │ │ │ │ 1298: 002b5cf4 548 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1299: 00db0634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1300: 00d791e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1301: 00db147e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1302: 007f3980 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1302: 007f3a28 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1303: 00d774ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1304: 00d6a1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1305: 0092f590 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1305: 0092f638 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1306: 00db0684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1307: 00cd3ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTN │ │ │ │ 1308: 00465dd4 212 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1309: 00c7d1d0 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1310: 00db0644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ - 1311: 009469c0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1311: 00946a68 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1312: 00d66778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1313: 00d69c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1314: 006e5e7c 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1314: 006e5f24 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1315: 0039e7fc 64 FUNC GLOBAL DEFAULT 12 pic_reset_common │ │ │ │ 1316: 0029c9b8 304 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1317: 00d64aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1318: 00db175c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1319: 00d6b3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1320: 00cd3bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTX │ │ │ │ 1321: 00c7d858 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ @@ -1334,249 +1334,249 @@ │ │ │ │ 1330: 00db290a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1331: 00cd339c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTDP │ │ │ │ 1332: 002a0ff0 232 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1333: 00db142a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1334: 00db07b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1335: 004fd75c 84 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1336: 003cb368 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ - 1337: 007ec194 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1337: 007ec23c 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1338: 002ee0dc 172 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1339: 009ca2dc 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1340: 00810aa4 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1341: 00902534 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1339: 009ca384 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1340: 00810b4c 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1341: 009025dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1342: 00c7d9dc 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1343: 00dafd1f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1344: 00db1f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ - 1345: 00794a64 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ + 1345: 00794b0c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ 1346: 00641814 268 FUNC GLOBAL DEFAULT 12 helper_VDIVESD │ │ │ │ - 1347: 0071c71c 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1348: 0096a3d4 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1347: 0071c7c4 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ + 1348: 0096a47c 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1349: 00db0204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ 1350: 00d6bf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1351: 0029a798 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1352: 00997c80 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1352: 00997d28 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1353: 00db1c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ - 1354: 0078f7f8 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1355: 00814b08 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1354: 0078f8a0 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ + 1355: 00814bb0 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1356: 0038f000 728 FUNC GLOBAL DEFAULT 12 pci_ide_update_mode │ │ │ │ 1357: 0029c6b0 380 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1358: 00db1bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1359: 00435610 428 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1360: 00db28a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ 1361: 00641a00 316 FUNC GLOBAL DEFAULT 12 helper_VDIVESQ │ │ │ │ - 1362: 008fa044 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1362: 008fa0ec 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1363: 00db0286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1364: 0092151c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1364: 009215c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1365: 00db0aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1366: 006d35e8 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1367: 009041cc 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1366: 006d3690 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1367: 00904274 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1368: 005cb0d4 76 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1369: 0090fef0 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1369: 0090ff98 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1370: 0056eb00 64 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1371: 00d72440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1372: 00d7405c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1373: 004a89f0 112 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ - 1374: 0069e4b8 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l2csr0 │ │ │ │ - 1375: 0070eab4 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ + 1374: 0069e564 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l2csr0 │ │ │ │ + 1375: 0070eb5c 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1376: 00391b70 24 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1377: 00646ec8 108 FUNC GLOBAL DEFAULT 12 helper_VSUBUQM │ │ │ │ 1378: 00d66f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1379: 00d7bdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1380: 00db1554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1381: 0056af24 208 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1382: 008ed994 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1382: 008eda3c 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1383: 00d6bad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1384: 00d7baec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1385: 00d65304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1386: 00db0cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1387: 00db17a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1388: 007e9b64 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1389: 0093cd30 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1388: 007e9c0c 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1389: 0093cdd8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1390: 00d68254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ - 1391: 00b86a60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1391: 00b86b00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1392: 00d6c240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1393: 00cb331c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ - 1394: 00780df0 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ + 1394: 00780e98 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1395: 00591428 52 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1396: 00db2560 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1397: 004fc228 220 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ - 1398: 0093ca20 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1399: 007a11b0 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1398: 0093cac8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1399: 007a1258 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1400: 00d66030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ 1401: 0064a4d0 16 FUNC GLOBAL DEFAULT 12 helper_store_pidr │ │ │ │ - 1402: 009bed18 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1403: 009b8a90 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1402: 009bedc0 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1403: 009b8b38 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1404: 00db1798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1405: 00d721c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ - 1406: 006ada1c 2276 FUNC GLOBAL DEFAULT 12 decimal128ToString │ │ │ │ + 1406: 006adac4 2276 FUNC GLOBAL DEFAULT 12 decimal128ToString │ │ │ │ 1407: 00db16f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1408: 00db21ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1409: 008dd6ec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1409: 008dd794 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1410: 002a2ff4 16 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1411: 0074fe58 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1411: 0074ff00 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1412: 00db0704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1413: 00d76138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1414: 0036f1e4 40 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1415: 00963434 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1415: 009634dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1416: 00d6f684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1417: 00db06ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1418: 00db1892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1419: 00db0be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1420: 00db0b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1421: 00947254 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1421: 009472fc 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1422: 00db1822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1423: 00641920 224 FUNC GLOBAL DEFAULT 12 helper_VDIVEUD │ │ │ │ 1424: 00d6b4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1425: 00db1ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ - 1426: 0077b954 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1427: 009ae148 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1426: 0077b9fc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ + 1427: 009ae1f0 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1428: 00db222a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1429: 007ad258 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1430: 00987368 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1429: 007ad300 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1430: 00987410 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1431: 00d63c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1432: 00cb17c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1433: 00db1ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1434: 007f5b3c 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1434: 007f5be4 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1435: 00d67e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1436: 005d2dcc 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1437: 007a6270 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1437: 007a6318 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1438: 0062a4fc 76 FUNC GLOBAL DEFAULT 12 helper_efscmpeq │ │ │ │ 1439: 00db1e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1440: 00db220a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1441: 00641b3c 236 FUNC GLOBAL DEFAULT 12 helper_VDIVEUQ │ │ │ │ 1442: 00d687e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1443: 00db0f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1444: 00d65e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1445: 00cb5188 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1446: 00db0bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1447: 007b59f8 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1447: 007b5aa0 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1448: 00d6d448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1449: 00db0130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1450: 00816df8 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1451: 009cf030 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1452: 008ff488 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1450: 00816ea0 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1451: 009cf0d8 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1452: 008ff530 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1453: 00d76cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1454: 00db01de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1455: 00db0680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1456: 009bb9fc 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1457: 006aff30 280 FUNC GLOBAL DEFAULT 12 decimal64FromString │ │ │ │ - 1458: 00987e84 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1459: 0081e078 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1456: 009bbaa4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1457: 006affd8 280 FUNC GLOBAL DEFAULT 12 decimal64FromString │ │ │ │ + 1458: 00987f2c 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1459: 0081e120 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1460: 00381ccc 100 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1461: 00cb9be0 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1462: 00d74b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1463: 00d6653c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ - 1464: 0090a794 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1464: 0090a83c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1465: 00d693a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1466: 0054b8dc 40 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1467: 00537e50 124 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1468: 00d6f2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1469: 00db1c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1470: 00d685e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1471: 004b7984 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1472: 00930530 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1473: 00951210 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1472: 009305d8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1473: 009512b8 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1474: 00d73fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1475: 00d653a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1476: 0094e098 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1476: 0094e140 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1477: 00d8d7a0 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1478: 00daff06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1479: 00db0e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ - 1480: 0069fc00 20 FUNC GLOBAL DEFAULT 12 decContextTestSavedStatus │ │ │ │ - 1481: 00741220 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ + 1480: 0069fcac 20 FUNC GLOBAL DEFAULT 12 decContextTestSavedStatus │ │ │ │ + 1481: 007412c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1482: 005a0600 108 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1483: 00db1e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1484: 00520bd8 224 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1485: 00db0d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1486: 0045061c 20 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1487: 00cd651c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_hdecr │ │ │ │ 1488: 00299d3c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1489: 00865974 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1490: 008feed4 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1489: 00865a1c 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1490: 008fef7c 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1491: 00d70a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1492: 00db0940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APM_IO_WRITE_DSTATE │ │ │ │ 1493: 0029a350 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1494: 005d0f40 220 FUNC GLOBAL DEFAULT 12 qmp_x_query_opcount │ │ │ │ 1495: 00c7d6bc 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1496: 00d76d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1497: 00d74a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1498: 00d6e418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1499: 009345f0 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1499: 00934698 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1500: 00d7b174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1501: 0081da44 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1501: 0081daec 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1502: 00539574 436 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1503: 0098caf8 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1503: 0098cba0 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1504: 00d73a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1505: 00802fb4 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1506: 0073dcc8 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ - 1507: 008eeeb4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1505: 0080305c 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1506: 0073dd70 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ + 1507: 008eef5c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1508: 00db22d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ - 1509: 0073f1e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ + 1509: 0073f290 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1510: 00db1fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1511: 0053a968 32 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1512: 00284f5c 248 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ 1513: 00cd1c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbre_hi │ │ │ │ - 1514: 008dfc24 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1514: 008dfccc 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1515: 00d63bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1516: 005cc134 344 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ 1517: 00db1476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1518: 00db184e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1519: 00550f9c 224 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1520: 00db21c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1521: 00cb3298 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1522: 003cb308 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1523: 008d6828 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1523: 008d68d0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1524: 0032d3cc 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1525: 003029a8 184 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1526: 00569974 24 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1527: 00d714a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1528: 0062a4ac 80 FUNC GLOBAL DEFAULT 12 helper_efscmpgt │ │ │ │ 1529: 00db230c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1530: 00dafd4b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1531: 008e47f4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1532: 00961808 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1531: 008e489c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1532: 009618b0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1533: 002a116c 24 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1534: 00db12de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1535: 00db00ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1536: 00d6b960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1537: 00db2144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1538: 00562b5c 196 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1539: 00db2170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1540: 00db1d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1541: 008c3ff4 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1541: 008c409c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1542: 00dafe38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1543: 0056e6d4 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1544: 00d7077c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_STUFF_EVENT │ │ │ │ 1545: 00db0dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1546: 00d69c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1547: 00d652b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1548: 00db047c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1549: 00c6a688 52 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1550: 008f31f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1550: 008f3298 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1551: 00d6b800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ - 1552: 00796674 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1553: 00922e7c 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1552: 0079671c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ + 1553: 00922f24 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1554: 00db1d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ - 1555: 007dc504 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ - 1556: 008a3c14 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1555: 007dc5ac 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1556: 008a3cbc 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1557: 00377ba8 100 FUNC GLOBAL DEFAULT 12 smbus_receive_byte │ │ │ │ 1558: 0037a524 180 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init_one │ │ │ │ - 1559: 00780544 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1560: 009763d0 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1559: 007805ec 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ + 1560: 00976478 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1561: 00d721e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1562: 00d69c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ - 1563: 0095f148 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1563: 0095f1f0 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1564: 00db141c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1565: 0098052c 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1565: 009805d4 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1566: 00d6a0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1567: 00d67bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1568: 00284d58 264 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1569: 00628c64 240 FUNC GLOBAL DEFAULT 12 helper_FRSQRTES │ │ │ │ 1570: 00431450 72 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ - 1571: 006cb6bc 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ + 1571: 006cb764 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1572: 00d64e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1573: 0029a650 208 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ 1574: 0028b710 8 FUNC GLOBAL DEFAULT 12 bfloat16_maximum_number │ │ │ │ 1575: 00d7596c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_EVENT │ │ │ │ 1576: 00db133c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SELECT_DSTATE │ │ │ │ 1577: 00d6e6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_WRITE_EVENT │ │ │ │ 1578: 0051cc18 840 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_element │ │ │ │ @@ -1585,333 +1585,333 @@ │ │ │ │ 1581: 00db1dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1582: 00db1dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1583: 0044b56c 388 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1584: 00323970 112 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1585: 0028afbc 16 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1586: 00db1956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ 1587: 00cd1be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_msr │ │ │ │ - 1588: 00981d30 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1588: 00981dd8 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1589: 0042c2b0 272 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ 1590: 00cc6fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINDP │ │ │ │ 1591: 00db1792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1592: 00db21ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1593: 00d67f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1594: 003c9914 4 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1595: 00d7470c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1596: 00d6e5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1597: 00d69e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1598: 00294344 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1599: 00db0a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1600: 00db2010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1601: 0072b000 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1601: 0072b0a8 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1602: 0053896c 52 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1603: 00db0e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1604: 00db0838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ 1605: 00d79adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1606: 00db0b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1607: 0075ad88 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1608: 0090a904 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1607: 0075ae30 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1608: 0090a9ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1609: 00d7a694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1610: 00294eac 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1611: 00974978 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ - 1612: 009c613c 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1611: 00974a20 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1612: 009c61e4 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1613: 00d7718c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1614: 00d70978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1615: 00952838 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1615: 009528e0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1616: 003cca90 796 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1617: 00d69c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1618: 008f95d8 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1618: 008f9680 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1619: 00644e44 64 FUNC GLOBAL DEFAULT 12 helper_vslo │ │ │ │ 1620: 00db1f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1621: 00db1964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1622: 00db1084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1623: 0081f1b4 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1623: 0081f25c 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1624: 00d724b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1625: 007b0710 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1625: 007b07b8 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ 1626: 00644c90 108 FUNC GLOBAL DEFAULT 12 helper_vslv │ │ │ │ - 1627: 00996cd4 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1627: 00996d7c 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1628: 00db0ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1629: 005393ec 392 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1630: 00db1806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1631: 00db20f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1632: 00db118e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PREP_SYSTEMIO_WRITE_DSTATE │ │ │ │ 1633: 00d7075c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_NEW_TABLE_EVENT │ │ │ │ 1634: 00d7367c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1635: 00db1678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ - 1636: 0073c830 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ + 1636: 0073c8d8 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ 1637: 00cb23a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64i │ │ │ │ 1638: 00ccaf9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvudqp │ │ │ │ 1639: 005774ec 52 FUNC GLOBAL DEFAULT 12 multifd_send_data_alloc │ │ │ │ 1640: 0063ecd4 100 FUNC GLOBAL DEFAULT 12 helper_VSUBUWS │ │ │ │ 1641: 00282724 284 FUNC GLOBAL DEFAULT 12 float64_to_int16 │ │ │ │ 1642: 00cc3670 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDUWVLX │ │ │ │ 1643: 00d67b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_EVENT │ │ │ │ - 1644: 0071bd74 916 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ + 1644: 0071be1c 916 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1645: 00d6d5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ 1646: 00db169c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1647: 005db620 728 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbivax │ │ │ │ 1648: 00d71a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1649: 00db1d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1650: 00d685b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1651: 00db0db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ - 1652: 0095245c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1652: 00952504 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1653: 00db1b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1654: 00cb1b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1655: 00d7781c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1656: 00d73a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ 1657: 003a55cc 196 FUNC GLOBAL DEFAULT 12 isa_address_space │ │ │ │ - 1658: 00754f54 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1658: 00754ffc 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1659: 00d76f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1660: 00db0800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1661: 00532bac 648 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1662: 0094fbf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1662: 0094fca0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1663: 00db0336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1664: 00db016a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1665: 00db049e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1666: 0093ab70 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1666: 0093ac18 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1667: 0062bf30 348 FUNC GLOBAL DEFAULT 12 helper_xsmulqp │ │ │ │ 1668: 00d72ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1669: 009bda60 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1669: 009bdb08 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1670: 002866ec 252 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1671: 00d68534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1672: 00255668 64 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1673: 00969a00 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1673: 00969aa8 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1674: 00db0fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1675: 00c66338 52 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1676: 00815110 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1676: 008151b8 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1677: 00d64420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1678: 0090d6b0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1678: 0090d758 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ 1679: 00db067e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1680: 00db0744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1681: 00db11ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PIT_DSTATE │ │ │ │ 1682: 00d664fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1683: 00d7afe4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ - 1684: 006efbdc 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ + 1684: 006efc84 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1685: 00d7036c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_TB_ADJUST_EVENT │ │ │ │ 1686: 00db108e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1687: 008ad678 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ - 1688: 00777a20 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ + 1687: 008ad720 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1688: 00777ac8 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1689: 00cd60fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_booke_tsr │ │ │ │ 1690: 00db131e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ 1691: 00db06b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1692: 008c653c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1692: 008c65e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1693: 00db00dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1694: 00db05f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ - 1695: 00927a9c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1695: 00927b44 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1696: 00cd1cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbre_lo │ │ │ │ 1697: 00545e38 24 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1698: 00db1260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_CAS_CONTINUE_DSTATE │ │ │ │ 1699: 00d6a4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1700: 00db0076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1701: 00930860 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1701: 00930908 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1702: 00db181e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1703: 00d7a0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1704: 00d6bd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1705: 00326970 176 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1706: 009a0860 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1707: 00950bfc 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1706: 009a0908 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1707: 00950ca4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1708: 00db0976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1709: 0098eae8 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1710: 008d8c60 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1711: 009235dc 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1712: 007e5edc 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1709: 0098eb90 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1710: 008d8d08 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1711: 00923684 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1712: 007e5f84 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1713: 00d784b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1714: 0032b7c0 8 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1715: 00db0414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1716: 00db0454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1717: 0043e008 124 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1718: 00289a90 288 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1719: 003cc804 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1720: 003221fc 8 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1721: 007a0894 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1721: 007a093c 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1722: 00db09b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1723: 00d6e468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1724: 00db1e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1725: 00282840 268 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1726: 00939d18 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1727: 00930c28 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1726: 00939dc0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1727: 00930cd0 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1728: 00db1240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PCI_STUFF_DSTATE │ │ │ │ 1729: 00d65f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1730: 00db1fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_INVAL_DSTATE │ │ │ │ 1731: 002e96b4 244 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1732: 00d63938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1733: 00d6abd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1734: 008c64e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1735: 007ad99c 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1734: 008c6588 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1735: 007ada44 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1736: 00db1d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ 1737: 005d9050 556 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1738: 004b3884 152 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1739: 00db05fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1740: 00db08f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1741: 00d71750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1742: 0088ca48 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1742: 0088caf0 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1743: 002a8c40 172 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1744: 00bc61e4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1745: 0062a464 72 FUNC GLOBAL DEFAULT 12 helper_efscmplt │ │ │ │ 1746: 00db1b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1747: 00db084c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1748: 00d69230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1749: 009bb714 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1750: 0084f564 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ - 1751: 0094c308 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1749: 009bb7bc 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1750: 0084f60c 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1751: 0094c3b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1752: 005270a4 116 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1753: 00db1ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1754: 00db19b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1755: 00c78f78 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1756: 00807f20 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1756: 00807fc8 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1757: 005c85d8 164 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1758: 00755d8c 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1759: 00965894 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1760: 00903828 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1758: 00755e34 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1759: 0096593c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1760: 009038d0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1761: 00d7a9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1762: 00d6b4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1763: 00d6e6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1764: 00d7730c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1765: 009d4700 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ - 1766: 0070fd30 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ + 1765: 009d47a8 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1766: 0070fdd8 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1767: 00d68a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1768: 009bbec4 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1769: 008c933c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1768: 009bbf6c 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1769: 008c93e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1770: 0025571c 24 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1771: 00db1992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ 1772: 00cd4bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCFFIXQ │ │ │ │ 1773: 00645d5c 464 FUNC GLOBAL DEFAULT 12 helper_XXEVAL │ │ │ │ 1774: 00520cb8 1244 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1775: 009110bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1775: 00911164 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1776: 0027f204 332 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1777: 00db034e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1778: 008f33bc 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1779: 007f4500 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1778: 008f3464 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1779: 007f45a8 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1780: 004039b0 264 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1781: 00db22c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1782: 00d6b9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1783: 0093f9dc 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1783: 0093fa84 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1784: 00298aac 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1785: 00d7767c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ - 1786: 00790d00 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ + 1786: 00790da8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1787: 00d703ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_CTRL_WRITE_EVENT │ │ │ │ 1788: 00d667b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1789: 00db1060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1790: 005ada08 352 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1791: 00334410 604 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1792: 00d74ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1793: 002f25d0 140 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1794: 00d6dfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1795: 00915a10 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1795: 00915ab8 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1796: 00d7c5b4 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1797: 004b7874 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1798: 00466744 1008 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1799: 003a52e0 160 FUNC GLOBAL DEFAULT 12 isa_create_simple │ │ │ │ 1800: 00dafe3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1801: 002a145c 132 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ - 1802: 006cb6dc 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ + 1802: 006cb784 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1803: 00d70a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1804: 00db18a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1805: 00d6acac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_SUPERIO_WRITE_EVENT │ │ │ │ 1806: 00d73d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1807: 002f2a80 24 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1808: 008e5a10 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1808: 008e5ab8 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1809: 00d6b970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1810: 00d72bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1811: 00db14cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1812: 00c849e8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1813: 00451200 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1814: 00646d34 152 FUNC GLOBAL DEFAULT 12 helper_VADDCUQ │ │ │ │ 1815: 0027ea94 364 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1816: 00db1450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1817: 00d637c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1818: 009672b8 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1818: 00967360 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1819: 006433a4 272 FUNC GLOBAL DEFAULT 12 helper_vpkpx │ │ │ │ 1820: 00d68f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1821: 00377428 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1822: 008fb388 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1823: 0074e000 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1822: 008fb430 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1823: 0074e0a8 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1824: 005ae40c 140 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1825: 00d64100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ - 1826: 00737f20 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ + 1826: 00737fc8 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1827: 006285c8 176 FUNC GLOBAL DEFAULT 12 helper_FMSUBS │ │ │ │ 1828: 00cca3c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsresp │ │ │ │ 1829: 00d66908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1830: 004b31a8 240 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1831: 0081f584 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1831: 0081f62c 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1832: 00d646f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1833: 003a5090 384 FUNC GLOBAL DEFAULT 12 isa_register_portio_list │ │ │ │ 1834: 00db1d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1835: 00299d44 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ - 1836: 0094a288 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1837: 009430c8 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1838: 007f4ec8 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1839: 007ef688 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1836: 0094a330 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1837: 00943170 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1838: 007f4f70 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1839: 007ef730 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1840: 00db1e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1841: 002b2124 204 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1842: 00d7590c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1843: 00cb4c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1844: 00d6abc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1845: 009cf2a4 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1845: 009cf34c 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1846: 00cc0f40 132 OBJECT GLOBAL DEFAULT 24 helper_info_FDIVS │ │ │ │ 1847: 00db0a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1848: 00255734 356 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1849: 00db1d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1850: 008b882c 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1850: 008b88d4 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1851: 00db2224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1852: 00544ac8 208 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1853: 00db0b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_SET_ADB_AUTOPOLL_DSTATE │ │ │ │ 1854: 00d6dc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1855: 00db1f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1856: 00d6ee14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ 1857: 00cd36b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDIV │ │ │ │ - 1858: 00b86988 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1859: 00815180 236 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1858: 00b86a28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1859: 00815228 236 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1860: 00d6a1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1861: 00db2388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1862: 00d7948c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1863: 009806d0 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1863: 00980778 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1864: 00cc15f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMUL │ │ │ │ 1865: 00d72624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ 1866: 00db03aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1867: 00d798ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1868: 00299638 328 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ - 1869: 00788fe8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ - 1870: 0072a4bc 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1869: 00789090 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ + 1870: 0072a564 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1871: 00db1c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1872: 00db0d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1873: 00298b58 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1874: 0028294c 264 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1875: 006325dc 436 FUNC GLOBAL DEFAULT 12 helper_XVCMPNESP │ │ │ │ 1876: 00db010a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1877: 00db0c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1878: 00930748 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1879: 00997228 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1878: 009307f0 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1879: 009972d0 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1880: 00db08a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1881: 00d7a704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1882: 008d6724 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1882: 008d67cc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1883: 00d65464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1884: 007e10e8 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1884: 007e1190 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1885: 00db183c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1886: 00db14ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1887: 008c82b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1888: 008e1b90 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1887: 008c835c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1888: 008e1c38 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1889: 00d691c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ - 1890: 0077af08 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1891: 00921d1c 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1890: 0077afb0 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ + 1891: 00921dc4 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1892: 00db1f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1893: 00d727f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1894: 00db0bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1895: 008ce064 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1895: 008ce10c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1896: 00646080 68 FUNC GLOBAL DEFAULT 12 helper_vsro │ │ │ │ 1897: 00db071c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITEB_DSTATE │ │ │ │ - 1898: 009d320c 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1898: 009d32b4 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1899: 00d71400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1900: 00dafd6e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1901: 00db1aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1902: 00db1cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1903: 00c7e430 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1904: 00d6a164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ 1905: 00644cfc 100 FUNC GLOBAL DEFAULT 12 helper_vsrv │ │ │ │ - 1906: 009bb3e8 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1906: 009bb490 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1907: 00db2030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1908: 005ba8a8 140 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1909: 0057c7b0 36 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1910: 00d68f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1911: 00db156e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ 1912: 00db1028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_DSTATE │ │ │ │ 1913: 00ccc0a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgtfp │ │ │ │ @@ -1922,879 +1922,879 @@ │ │ │ │ 1918: 00db223c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1919: 00db19c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ATTACH_DEVICE_DSTATE │ │ │ │ 1920: 00db1d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1921: 00d6ad8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_PARALLEL_EVENT │ │ │ │ 1922: 00db09da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1923: 00d74f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEVICE_EVENT │ │ │ │ 1924: 00d75344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ - 1925: 00792464 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1926: 008c322c 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1925: 0079250c 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ + 1926: 008c32d4 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1927: 00d6a864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1928: 00cb4bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1929: 00d7b61c 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ - 1930: 007445dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ + 1930: 00744684 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1931: 00d6c47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_ERROR_EVENT │ │ │ │ 1932: 00d7692c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1933: 00db073c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1934: 00db1ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1935: 00745c6c 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1936: 007e55b0 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1935: 00745d14 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1936: 007e5658 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1937: 00dafd46 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1938: 0062c718 428 FUNC GLOBAL DEFAULT 12 helper_xsdivqp │ │ │ │ 1939: 00dafdac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1940: 005f2b40 128 FUNC GLOBAL DEFAULT 12 booke206_set_tlb │ │ │ │ 1941: 00db0372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1942: 00d6f754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ - 1943: 00752024 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ - 1944: 007928d8 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ + 1943: 007520cc 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1944: 00792980 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1945: 00dafdd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1946: 00d71620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ - 1947: 0073fb4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ + 1947: 0073fbf4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 1948: 00481ed0 96 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 1949: 007582bc 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 1950: 0069d2d0 92 FUNC GLOBAL DEFAULT 12 spr_read_ibat │ │ │ │ - 1951: 008e342c 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1949: 00758364 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1950: 0069d37c 92 FUNC GLOBAL DEFAULT 12 spr_read_ibat │ │ │ │ + 1951: 008e34d4 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1952: 00d7a714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1953: 00db06fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1954: 009d1974 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1954: 009d1a1c 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1955: 00db10d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 1956: 00d65968 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 1957: 00937fc0 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1958: 009635a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1957: 00938068 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1958: 0096364c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1959: 00d79044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_PUT_VPA_EVENT │ │ │ │ 1960: 00db15e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 1961: 003aa52c 12 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1962: 00cd5c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_sdr1 │ │ │ │ 1963: 0027ec00 368 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1964: 00db1f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ 1965: 00cc3568 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDUBVLX │ │ │ │ - 1966: 00865d28 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ - 1967: 00792fac 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ + 1966: 00865dd0 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 1967: 00793054 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 1968: 00d74d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 1969: 00d7069c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_CONFIGURED_EVENT │ │ │ │ 1970: 0063f7ec 324 FUNC GLOBAL DEFAULT 12 helper_vctsxs │ │ │ │ 1971: 00dafd55 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 1972: 00db19f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 1973: 00d7bc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ - 1974: 0081dc68 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 1975: 009b20a4 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 1974: 0081dd10 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 1975: 009b214c 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 1976: 00db1718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 1977: 00d7a544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 1978: 00c7e504 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 1979: 00d747ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 1980: 004fcc1c 188 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 1981: 00d7380c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ 1982: 00d7042c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_ADU_XSCOM_WRITE_EVENT │ │ │ │ - 1983: 0085a550 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 1984: 0086d778 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 1983: 0085a5f8 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 1984: 0086d820 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 1985: 00db1688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ - 1986: 007318a0 2500 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ + 1986: 00731948 2500 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 1987: 005d2de0 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 1988: 008d6794 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 1989: 00811d00 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 1988: 008d683c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 1989: 00811da8 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 1990: 005c7430 56 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 1991: 009a7630 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 1992: 008cada4 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 1991: 009a76d8 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 1992: 008cae4c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 1993: 00377e8c 240 FUNC GLOBAL DEFAULT 12 smbus_read_block │ │ │ │ - 1994: 009a7498 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 1994: 009a7540 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 1995: 00d6a8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 1996: 00db2020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 1997: 00391d60 704 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 1998: 008108e4 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 1998: 0081098c 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 1999: 00cd4d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_DXEXQ │ │ │ │ 2000: 00db2208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 2001: 00db0694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 2002: 00db07a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 2003: 00298c08 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ - 2004: 007443d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ - 2005: 0070ce78 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ + 2004: 0074447c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ + 2005: 0070cf20 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2006: 00588448 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ 2007: 00cc02e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOSB │ │ │ │ - 2008: 00759320 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2008: 007593c8 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2009: 00db1620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ - 2010: 00793828 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ + 2010: 007938d0 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2011: 002f3014 20 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2012: 00db0e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2013: 00d64280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2014: 0044d6c0 264 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 2015: 00d77f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 2016: 00d64710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 2017: 00db1270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ 2018: 00cc2e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_tosingle │ │ │ │ 2019: 002a1860 16 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 2020: 003c8c44 60 FUNC GLOBAL DEFAULT 12 net_tx_pkt_uninit │ │ │ │ 2021: 00d6da48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 2022: 00db2386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 2023: 00cc0364 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOSH │ │ │ │ 2024: 00d688c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ - 2025: 0073d4bc 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ - 2026: 0071c1d0 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ + 2025: 0073d564 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ + 2026: 0071c278 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2027: 0038421c 84 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ 2028: 00ccc1a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgefp │ │ │ │ 2029: 00c71d5c 176 OBJECT GLOBAL DEFAULT 21 monitor_defs │ │ │ │ - 2030: 00757ca4 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2030: 00757d4c 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2031: 00d7947c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2032: 00db1a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2033: 00db1a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2034: 00d69310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2035: 002a2fa8 24 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ - 2036: 0077f18c 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2037: 0095e6a4 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2038: 00813cd8 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2036: 0077f234 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ + 2037: 0095e74c 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2038: 00813d80 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ 2039: 00db1216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_REALIZE_COMPLETE_DSTATE │ │ │ │ - 2040: 009c1e94 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2041: 00812f84 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2040: 009c1f3c 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2041: 0081302c 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2042: 00d74b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2043: 0095c2d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2044: 00997620 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2043: 0095c380 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2044: 009976c8 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2045: 0062f488 356 FUNC GLOBAL DEFAULT 12 helper_XSMADDQPO │ │ │ │ 2046: 00d7775c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2047: 00db1fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ 2048: 00cc03e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOSW │ │ │ │ - 2049: 00925a00 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2049: 00925aa8 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2050: 00d66be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2051: 0044b7f4 12 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2052: 009af594 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2053: 00824408 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2052: 009af63c 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2053: 008244b0 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2054: 00db1f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2055: 00957e10 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2055: 00957eb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2056: 002a0a18 232 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2057: 00db212e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2058: 00d7791c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2059: 007ace94 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2059: 007acf3c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2060: 002be33c 336 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2061: 00d7c560 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2062: 00d663dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2063: 00d677a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2064: 00db10d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2065: 00db0654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2066: 00db0ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2067: 00821488 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2067: 00821530 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2068: 00d6e138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2069: 00db28c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2070: 00db05b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2071: 009b3d28 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2071: 009b3dd0 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2072: 00d5dcc0 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2073: 00d6a804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2074: 00d71300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2075: 00cb4b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 2076: 002a1254 272 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2077: 0090fb20 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2078: 009b6038 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ - 2079: 00773ff8 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2080: 007f39dc 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2077: 0090fbc8 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2078: 009b60e0 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2079: 007740a0 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ + 2080: 007f3a84 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2081: 00292e78 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ - 2082: 007451d8 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ + 2082: 00745280 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2083: 00db223a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2084: 00c84a88 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2085: 00db0eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2086: 00d734ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2087: 00cd2f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msgclr │ │ │ │ 2088: 00338bc4 24 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2089: 00db16d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 2090: 00642af8 276 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVDM_be_exp │ │ │ │ 2091: 00dafd50 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2092: 00445bbc 460 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2093: 002ed968 308 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2094: 009095fc 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2095: 008db278 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2094: 009096a4 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2095: 008db320 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2096: 00db1aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2097: 00d6e158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ - 2098: 008fb928 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2098: 008fb9d0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2099: 002e52d4 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2100: 00db0628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2101: 00db0e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2102: 00cc0154 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOUB │ │ │ │ 2103: 0056351c 340 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2104: 002eb7b8 152 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2105: 00db0430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2106: 0056ef30 528 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2107: 00c7dd54 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2108: 00db023a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ 2109: 00cc01d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOUH │ │ │ │ - 2110: 0092324c 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2110: 009232f4 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2111: 00d73efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2112: 00d8e624 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2113: 002e596c 232 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2114: 00db058c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2115: 00daffc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2116: 0032b2e0 792 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2117: 00d64d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2118: 00db291a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2119: 00db2084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2120: 008d6b30 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2120: 008d6bd8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2121: 00db0cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2122: 00c7d684 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2123: 00db28c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2124: 00753f5c 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2124: 00754004 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2125: 00dafe78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2126: 00db22d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2127: 008c8258 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2127: 008c8300 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2128: 00db0bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2129: 00993d3c 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 2130: 00b0c2f8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2129: 00993de4 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2130: 00b0c398 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2131: 00db28bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2132: 00377b48 16 FUNC GLOBAL DEFAULT 12 smbus_vmstate_needed │ │ │ │ 2133: 0062aa5c 84 FUNC GLOBAL DEFAULT 12 helper_efdctuidz │ │ │ │ 2134: 00db063a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2135: 00d797ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 2136: 00cc025c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOUW │ │ │ │ - 2137: 008c093c 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2138: 0096be04 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2139: 0098d658 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ - 2140: 009c7690 180 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ + 2137: 008c09e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2138: 0096beac 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2139: 0098d700 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2140: 009c7738 180 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ 2141: 00d6e328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2142: 007e55c8 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2143: 009babc8 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ - 2144: 006ac294 480 FUNC GLOBAL DEFAULT 12 decNumberNextMinus │ │ │ │ + 2142: 007e5670 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2143: 009bac70 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2144: 006ac33c 480 FUNC GLOBAL DEFAULT 12 decNumberNextMinus │ │ │ │ 2145: 0028b740 8 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2146: 00d777bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2147: 00cc2eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_todouble │ │ │ │ 2148: 00d694dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2149: 0057d4dc 36 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2150: 00cb5314 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2151: 00d7441c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ 2152: 00d75bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2153: 00db001c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2154: 00997950 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2154: 009979f8 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2155: 00db0e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2156: 00d6a8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2157: 00d6eed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2158: 005d2c50 236 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 2159: 00813220 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2159: 008132c8 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2160: 00d6cdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2161: 00275278 5804 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2162: 00db0c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2163: 00db0bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2164: 00d667e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2165: 00d7785c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ - 2166: 0097ba34 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2166: 0097badc 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2167: 00d71020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 2168: 0081e4e8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2168: 0081e590 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2169: 00db16e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2170: 00292f1c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2171: 002f2f94 128 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2172: 007d9898 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2172: 007d9940 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2173: 002e87fc 204 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ - 2174: 00814c24 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2174: 00814ccc 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2175: 0055fef4 620 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2176: 00d7723c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2177: 00db2206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2178: 00999a64 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2178: 00999b0c 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2179: 00544b98 220 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2180: 002d4c44 724 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2181: 002ec100 184 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2182: 00d6fb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_READ_EVENT │ │ │ │ 2183: 00d78990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2184: 00ccc3b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxfp │ │ │ │ 2185: 00db0234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2186: 005cef04 96 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2187: 005a52a8 412 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ - 2188: 00742228 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ + 2188: 007422d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2189: 00d7594c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2190: 00d719e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2191: 009d3214 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ - 2192: 00741cdc 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ + 2191: 009d32bc 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2192: 00741d84 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2193: 00d7b3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2194: 00285660 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2195: 00935304 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2195: 009353ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2196: 0029c144 188 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2197: 00db12b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2198: 00db00e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2199: 0096c4d8 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2199: 0096c580 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2200: 00db1bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2201: 00d73a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2202: 0099b7d8 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2202: 0099b880 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ 2203: 00cd021c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctuiz │ │ │ │ - 2204: 009260e8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2205: 00917268 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2204: 00926190 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2205: 00917310 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2206: 00d6f644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2207: 00daff64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2208: 00db0184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2209: 00d774ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2210: 00980798 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2210: 00980840 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2211: 00d72300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2212: 007e43b4 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2213: 0081422c 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2214: 007e39d0 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2212: 007e445c 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2213: 008142d4 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2214: 007e3a78 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 2215: 00db0b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ 2216: 00d76a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_MEM_FAULT_CPU_INDEX_EVENT │ │ │ │ - 2217: 0092fc74 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2217: 0092fd1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2218: 00db1fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_PUT_VPA_DSTATE │ │ │ │ 2219: 00d66f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ - 2220: 007231e8 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 2220: 00723290 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2221: 00d6bb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2222: 00db1e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 2223: 00d787c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2224: 00db0a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2225: 005cc28c 172 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2226: 00db0b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2227: 00468588 576 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2228: 00db14e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2229: 0081297c 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2229: 00812a24 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2230: 004e269c 616 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2231: 009675c4 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2231: 0096766c 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2232: 00db1ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2233: 00903aec 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2233: 00903b94 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2234: 00d72914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2235: 0098defc 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2236: 0094d3f8 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 2237: 008c90b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2238: 009c9e84 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2235: 0098dfa4 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2236: 0094d4a0 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2237: 008c9160 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2238: 009c9f2c 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2239: 002fa748 2404 FUNC GLOBAL DEFAULT 12 OPLCreate │ │ │ │ 2240: 00d6e5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ 2241: 005e1c34 180 FUNC GLOBAL DEFAULT 12 cpu_ppc_hdecr_init │ │ │ │ - 2242: 0094655c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2242: 00946604 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2243: 00388de8 68 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2244: 00db1e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2245: 00333774 1020 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2246: 00db1222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_ATTACH_DSTATE │ │ │ │ 2247: 00db08ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2248: 005daea0 20 FUNC GLOBAL DEFAULT 12 helper_booke_setpid │ │ │ │ - 2249: 00794e30 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ + 2249: 00794ed8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2250: 00db206e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 2251: 009186a0 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2251: 00918748 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2252: 00dafae8 180 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2253: 00db1f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ - 2254: 0073fc58 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ + 2254: 0073fd00 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2255: 00d7b6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ - 2256: 006ecb38 172 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ + 2256: 006ecbe0 172 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2257: 0028747c 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ 2258: 00db0fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_DSTATE │ │ │ │ 2259: 00db15d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_DSTATE │ │ │ │ 2260: 00d6c220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2261: 005506f0 308 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2262: 00db1468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ - 2263: 0077c454 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ + 2263: 0077c4fc 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2264: 00db091e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2265: 00d6d348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ - 2266: 006ecd1c 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2267: 007ad1c4 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2266: 006ecdc4 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ + 2267: 007ad26c 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2268: 00d7c828 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2269: 00d6a244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2270: 00d67654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2271: 00cba12c 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2272: 00db1364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2273: 0095f23c 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ - 2274: 00787d24 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2275: 00936704 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 2276: 00b9d9dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ - 2277: 0073e450 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ + 2273: 0095f2e4 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2274: 00787dcc 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ + 2275: 009367ac 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2276: 00b9da7c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2277: 0073e4f8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2278: 002ecfac 324 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2279: 00cd3420 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSUB │ │ │ │ 2280: 00d7a7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2281: 0029a074 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2282: 00db0f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2283: 00537574 44 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2284: 004fbb80 164 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2285: 00db18ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2286: 00db018a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ 2287: 00d7023c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_RESET_EVENT │ │ │ │ - 2288: 008047b0 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ - 2289: 006ecbe4 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ + 2288: 00804858 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2289: 006ecc8c 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2290: 00db012e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2291: 00db13ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2292: 0075a384 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2292: 0075a42c 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2293: 00db0b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2294: 009bbb78 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2295: 008fa4b0 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2294: 009bbc20 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2295: 008fa558 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2296: 00d6ec14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2297: 00d76c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2298: 0094c1f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2298: 0094c29c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2299: 00d6e058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2300: 00db1c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2301: 0044bd68 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2302: 00d7033c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DECR_LOAD_EVENT │ │ │ │ 2303: 00db1fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_PAPR_HCALL_DSTATE │ │ │ │ 2304: 00d67624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ - 2305: 006ab62c 2436 FUNC GLOBAL DEFAULT 12 decNumberSquareRoot │ │ │ │ + 2305: 006ab6d4 2436 FUNC GLOBAL DEFAULT 12 decNumberSquareRoot │ │ │ │ 2306: 00533eec 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2307: 00d67644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2308: 00447e28 532 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_register_bar │ │ │ │ 2309: 00d7963c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 2310: 00d6c61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_DELAY_SET_SR_INT_EVENT │ │ │ │ 2311: 00db018e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2312: 007b5264 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2312: 007b530c 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2313: 00d7afd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2314: 00db162e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2315: 00292fc0 184 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2316: 00d769dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 2317: 0082821c 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 2318: 00996964 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2317: 008282c4 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2318: 00996a0c 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2319: 00d7358c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2320: 00db08ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 2321: 0064bcfc 452 FUNC GLOBAL DEFAULT 12 helper_store_tbu40 │ │ │ │ 2322: 00db185a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2323: 00db12c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2324: 00926104 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2324: 009261ac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2325: 00db0186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2326: 009958bc 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2327: 00915674 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2328: 009251ac 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2326: 00995964 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2327: 0091571c 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2328: 00925254 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2329: 00db21d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2330: 00d770dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2331: 00d7716c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2332: 00db0094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2333: 00d79d84 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2334: 00db0b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2335: 00db1074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2336: 00db1f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2337: 00d7b100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2338: 00db0db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2339: 0094fb40 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2340: 00940250 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2341: 008d2410 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2342: 0098aebc 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2343: 0090219c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2339: 0094fbe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2340: 009402f8 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2341: 008d24b8 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2342: 0098af64 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2343: 00902244 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2344: 00db12f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2345: 00499538 896 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2346: 00db0f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ 2347: 00db21c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ 2348: 002ef024 1076 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ - 2349: 00773e78 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ + 2349: 00773f20 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2350: 00510dc4 428 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2351: 0057d600 664 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ - 2352: 00760db4 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2353: 0080fda4 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2352: 00760e5c 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ + 2353: 0080fe4c 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2354: 00bc58b4 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2355: 00d6c200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2356: 00d78700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ 2357: 0063e7bc 124 FUNC GLOBAL DEFAULT 12 helper_VADDSBS │ │ │ │ 2358: 005d62d4 912 FUNC GLOBAL DEFAULT 12 mmu40x_get_physical_address │ │ │ │ - 2359: 00989828 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2359: 009898d0 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2360: 00db2860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2361: 004b8b20 72 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2362: 00d69de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2363: 0033110c 8 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2364: 00db0ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2365: 00627c68 148 FUNC GLOBAL DEFAULT 12 helper_fctidu │ │ │ │ 2366: 00db0200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2367: 00db1360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2368: 008053cc 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2368: 00805474 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2369: 00d68484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2370: 00db2228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2371: 00d67834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2372: 00627bd4 148 FUNC GLOBAL DEFAULT 12 helper_fctidz │ │ │ │ - 2373: 0072d008 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2374: 008c122c 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2373: 0072d0b0 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ + 2374: 008c12d4 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2375: 0029578c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2376: 0096e9a4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2376: 0096ea4c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2377: 00db28c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2378: 00db22ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2379: 0053aa0c 1548 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2380: 00db0566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2381: 008088c0 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2381: 00808968 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2382: 004412c4 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2383: 00db2898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 2384: 00791140 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ + 2384: 007911e8 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2385: 00d734ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2386: 0056e0bc 24 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 2387: 00db237a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2388: 00d7bcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2389: 00db1d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2390: 00d73b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ - 2391: 00743140 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ + 2391: 007431e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2392: 00db1c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ - 2393: 0075fb78 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2394: 0074b6b4 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2395: 00810e5c 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2393: 0075fc20 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ + 2394: 0074b75c 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2395: 00810f04 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2396: 00db05d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2397: 00d7aa98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2398: 005870a0 68 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2399: 00591494 96 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2400: 009c9264 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ - 2401: 00781700 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ + 2400: 009c930c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2401: 007817a8 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ 2402: 00db10ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2403: 00cd0534 132 OBJECT GLOBAL DEFAULT 24 helper_info_sraw │ │ │ │ 2404: 00d6ec94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2405: 00d68504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ - 2406: 00914c1c 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2406: 00914cc4 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2407: 0053cf48 516 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2408: 0038be74 1360 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2409: 005e1290 472 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_purr │ │ │ │ 2410: 00d7ad44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2411: 00db1642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2412: 00d72714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ - 2413: 0070f0c4 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ + 2413: 0070f16c 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2414: 0050f6d4 168 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 2415: 00d718f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2416: 00d76bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2417: 0099c54c 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2417: 0099c5f4 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2418: 00d6c0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2419: 00d6f144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2420: 00db0fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2421: 00db10c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2422: 00db032a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2423: 008a99f8 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2424: 008f9b20 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ - 2425: 007b9750 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2423: 008a9aa0 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2424: 008f9bc8 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2425: 007b97f8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2426: 00db11b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PIT_STOP_DSTATE │ │ │ │ 2427: 00d6955c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2428: 00db106e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2429: 00d644e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ - 2430: 00917284 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2430: 0091732c 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2431: 00d78d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2432: 00746340 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2433: 0092dca8 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2432: 007463e8 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2433: 0092dd50 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2434: 00db16b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2435: 007d9a58 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2435: 007d9b00 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2436: 0032b7c8 8 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2437: 00d7058c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_PARAM_EVENT │ │ │ │ 2438: 00db09fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2439: 008de2c8 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2440: 0079740c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ + 2439: 008de370 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2440: 007974b4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2441: 00492890 1096 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2442: 0028ff58 140 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2443: 0040b768 112 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2444: 00cbfa10 904 OBJECT GLOBAL DEFAULT 24 ppc_cpu_aliases │ │ │ │ 2445: 00dafe18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2446: 00dafddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ - 2447: 00737c3c 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ + 2447: 00737ce4 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2448: 00cba07c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2449: 009a9214 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2449: 009a92bc 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2450: 00db1dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2451: 00cba09c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ - 2452: 0075ecc8 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2453: 00968e14 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2452: 0075ed70 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ + 2453: 00968ebc 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2454: 00cba0dc 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2455: 00577520 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2456: 00d73fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2457: 009b6244 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2457: 009b62ec 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2458: 00d6acdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_IO_READ_EVENT │ │ │ │ 2459: 00d711d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2460: 005374d8 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2461: 00d6ec54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2462: 008d7064 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2462: 008d710c 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2463: 00d776ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2464: 0029b278 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ - 2465: 009c453c 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ - 2466: 00742e7c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ + 2465: 009c45e4 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2466: 00742f24 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2467: 005463bc 1088 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2468: 00d6d668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2469: 0094c58c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2469: 0094c634 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2470: 00db016e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2471: 00db1b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2472: 0038cae0 824 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2473: 007f5744 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2474: 009b6674 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2473: 007f57ec 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2474: 009b671c 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2475: 005dfc4c 116 FUNC GLOBAL DEFAULT 12 cpu_ppc_get_tb │ │ │ │ 2476: 00d6c5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_RECEIVE_PACKET_CMD_EVENT │ │ │ │ 2477: 00d6dbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2478: 0084c10c 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2478: 0084c1b4 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2479: 003a26d0 396 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ - 2480: 0077d064 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ - 2481: 0071c16c 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ + 2480: 0077d10c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ + 2481: 0071c214 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ 2482: 00cd549c 132 OBJECT GLOBAL DEFAULT 24 helper_info_spr_write_CTRL │ │ │ │ - 2483: 006ed9cc 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2484: 008dbf10 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2483: 006eda74 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2484: 008dbfb8 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2485: 00376a68 8 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2486: 009173d0 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2486: 00917478 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2487: 00dafd6a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2488: 00b85940 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2488: 00b859e0 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2489: 00db016c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2490: 00d6cde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2491: 00db1dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2492: 008d079c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2493: 00757890 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2492: 008d0844 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2493: 00757938 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2494: 00d73b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ - 2495: 0073bfc8 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ + 2495: 0073c070 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2496: 00db15a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 2497: 00db1a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ - 2498: 0070a5bc 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ + 2498: 0070a664 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2499: 00d7469c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2500: 00db082c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2501: 00d6644c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2502: 00628678 176 FUNC GLOBAL DEFAULT 12 helper_FNMSUB │ │ │ │ 2503: 00db1ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2504: 00d78aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2505: 0093c740 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2505: 0093c7e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2506: 00544254 364 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2507: 00644934 164 FUNC GLOBAL DEFAULT 12 helper_vextublx │ │ │ │ 2508: 00d7ad74 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2509: 004b887c 4 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2510: 0058737c 268 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2511: 00db06dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2512: 0096a80c 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2513: 00959e94 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2512: 0096a8b4 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2513: 00959f3c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2514: 00290fa0 348 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2515: 00522768 1244 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2516: 009987a0 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2516: 00998848 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2517: 00d65e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2518: 00d6f5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2519: 0095ab30 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2519: 0095abd8 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2520: 00d72410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2521: 00db1e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2522: 00d6f1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2523: 00d66928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2524: 00db0f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2525: 00d784e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2526: 00db0862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2527: 00d787d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ - 2528: 00791208 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ + 2528: 007912b0 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2529: 00db1590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2530: 00db07e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2531: 00943668 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ - 2532: 006cb49c 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ + 2531: 00943710 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2532: 006cb544 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ 2533: 00db1814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2534: 005364f0 340 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2535: 00962018 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2536: 0094ae0c 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2535: 009620c0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2536: 0094aeb4 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2537: 00cb89bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2538: 00db0344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ - 2539: 00969ea4 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2539: 00969f4c 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2540: 00db11e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_INTERPRET_DSTATE │ │ │ │ 2541: 00db0d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ - 2542: 008e1e74 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2542: 008e1f1c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2543: 00db1904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2544: 0080841c 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2545: 007c3040 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2544: 008084c4 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2545: 007c30e8 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2546: 00db1250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_TPM_EXECUTE_DSTATE │ │ │ │ 2547: 00db1ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2548: 00db1e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2549: 00804f34 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2550: 0074bbac 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2549: 00804fdc 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2550: 0074bc54 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2551: 00c7d644 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2552: 002a5e60 140 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2553: 00d7bdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ - 2554: 00786e24 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2555: 007e619c 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2554: 00786ecc 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ + 2555: 007e6244 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2556: 002be838 4360 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2557: 00db124a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_INDIRECT_DSTATE │ │ │ │ 2558: 00c7de84 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ - 2559: 0093bc1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2560: 007acba0 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2559: 0093bcc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2560: 007acc48 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2561: 006367a0 364 FUNC GLOBAL DEFAULT 12 helper_xvrspi │ │ │ │ 2562: 00d71e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2563: 00d78670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2564: 00824420 880 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2564: 008244c8 880 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2565: 0044d910 260 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2566: 00db1f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2567: 00c84970 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2568: 00d72240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2569: 00d67794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2570: 0096052c 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2571: 0099900c 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2570: 009605d4 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2571: 009990b4 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2572: 00d69110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2573: 00db0872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2574: 00d8d55c 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2575: 00c7e230 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2576: 0044cf30 1888 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2577: 00d74ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2578: 00cb6208 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2579: 00db1ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2580: 00db1f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2581: 00952528 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2582: 00805d24 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2581: 009525d0 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2582: 00805dcc 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2583: 00db0ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2584: 002525d8 204 FUNC GLOBAL DEFAULT 12 main │ │ │ │ - 2585: 0069e958 4 FUNC GLOBAL DEFAULT 12 spr_write_MMCR2_ureg │ │ │ │ + 2585: 0069ea04 4 FUNC GLOBAL DEFAULT 12 spr_write_MMCR2_ureg │ │ │ │ 2586: 006441b4 208 FUNC GLOBAL DEFAULT 12 helper_vrfim │ │ │ │ 2587: 00db0c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2588: 00927184 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2588: 0092722c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2589: 006440e4 208 FUNC GLOBAL DEFAULT 12 helper_vrfin │ │ │ │ 2590: 00d77afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2591: 00d67f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2592: 00644284 208 FUNC GLOBAL DEFAULT 12 helper_vrfip │ │ │ │ 2593: 00db0866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2594: 00db1a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2595: 00d6d828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2596: 00c84b50 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2597: 005463a4 24 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2598: 00c7e64c 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2599: 00d63aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ - 2600: 0073d424 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ + 2600: 0073d4cc 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ 2601: 00db2318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2602: 008138e4 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2602: 0081398c 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2603: 00db1ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2604: 00db1b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2605: 002a01ac 400 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2606: 002ee1e8 840 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2607: 00644354 208 FUNC GLOBAL DEFAULT 12 helper_vrfiz │ │ │ │ 2608: 00db0aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2609: 00286bc8 248 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2610: 002ee530 376 FUNC GLOBAL DEFAULT 12 build_rsdt │ │ │ │ 2611: 002ec2cc 272 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2612: 00d7b4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2613: 00d7a534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2614: 00db0f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2615: 0028b7b8 64 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2616: 00b86958 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ - 2617: 00741b0c 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ + 2616: 00b869f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2617: 00741bb4 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2618: 00d760c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2619: 006d9cd4 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2620: 0093c1dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2619: 006d9d7c 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2620: 0093c284 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2621: 00db0f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ - 2622: 00782160 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ + 2622: 00782208 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2623: 00d72130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2624: 00d641c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2625: 00db146e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2626: 00db165e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2627: 00db1ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2628: 00510f78 152 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ - 2629: 00794338 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ + 2629: 007943e0 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2630: 00d6a4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2631: 008686e4 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2631: 0086878c 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2632: 00d68770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2633: 00d797cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2634: 00db0cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2635: 0063e8b4 136 FUNC GLOBAL DEFAULT 12 helper_VADDSHS │ │ │ │ 2636: 0063e350 200 FUNC GLOBAL DEFAULT 12 helper_PDEPD │ │ │ │ 2637: 00399784 452 FUNC GLOBAL DEFAULT 12 ps2_read_data │ │ │ │ 2638: 00db1a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2639: 00db18aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2640: 004a3f24 204 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2641: 00db11aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_WDT_DSTATE │ │ │ │ 2642: 00db0214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2643: 00d6cef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2644: 008fc030 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2644: 008fc0d8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2645: 00379740 36 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2646: 00daffb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2647: 003377fc 296 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2648: 00db18d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ - 2649: 00740aec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2650: 0085c21c 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2651: 0097b8e4 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2649: 00740b94 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ + 2650: 0085c2c4 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2651: 0097b98c 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2652: 00db2304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2653: 00db1ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2654: 00d67454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2655: 009c9300 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ - 2656: 008a6600 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2655: 009c93a8 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2656: 008a66a8 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2657: 00d78eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2658: 00db0272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ - 2659: 00724680 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2659: 00724728 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2660: 00db0226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2661: 00db1454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2662: 002f3218 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2663: 00b9d998 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2663: 00b9da38 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2664: 00db0918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2665: 00636050 384 FUNC GLOBAL DEFAULT 12 helper_xvrdpi │ │ │ │ 2666: 00d67714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ - 2667: 0070d9ac 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ + 2667: 0070da54 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2668: 004fc49c 708 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2669: 0091e980 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ - 2670: 0069f0c8 224 FUNC GLOBAL DEFAULT 12 ppc_translate_code │ │ │ │ + 2669: 0091ea28 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2670: 0069f174 224 FUNC GLOBAL DEFAULT 12 ppc_translate_code │ │ │ │ 2671: 0028b6c0 8 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2672: 00756254 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2672: 007562fc 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2673: 00d770ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2674: 00d6b7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2675: 008d2068 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2675: 008d2110 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2676: 00db1a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2677: 00522d5c 764 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2678: 0044bacc 168 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2679: 00d7be4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2680: 009973b8 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2680: 00997460 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ 2681: 00cd5cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_40x_pit │ │ │ │ - 2682: 00965eb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2682: 00965f58 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2683: 00d65708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2684: 008a4f9c 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2685: 00835ea0 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2684: 008a5044 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2685: 00835f48 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2686: 004b7320 172 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2687: 00d65424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2688: 00d6ef84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2689: 008f7608 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2689: 008f76b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2690: 00c7d69c 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ 2691: 00d768fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2692: 009c53ac 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ - 2693: 0075ca9c 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ + 2692: 009c5454 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2693: 0075cb44 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2694: 00db1cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2695: 00db1cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2696: 00db0bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_TIMER_WRITE_DSTATE │ │ │ │ - 2697: 0073bbb8 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ + 2697: 0073bc60 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2698: 00d73c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2699: 00d6d7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ 2700: 00d6d948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ - 2701: 006c7d24 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2701: 006c7dcc 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2702: 00532358 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ - 2703: 0071f490 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2704: 007f2748 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2703: 0071f538 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ + 2704: 007f27f0 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2705: 00db11a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_STORE_TCR_DSTATE │ │ │ │ 2706: 003fe8a4 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2707: 00cb76a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2708: 0094de34 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2708: 0094dedc 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2709: 00c7da8c 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2710: 00d6f4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2711: 00db1ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2712: 008a86fc 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ - 2713: 0075eda4 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ + 2712: 008a87a4 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2713: 0075ee4c 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2714: 00c7e490 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2715: 00db0bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_RECEIVE_DATA_DSTATE │ │ │ │ 2716: 00d6a584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2717: 00db02e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2718: 00db047a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2719: 00d76e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2720: 00930f00 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2720: 00930fa8 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2721: 00db0e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2722: 00d79f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2723: 00d9f5c8 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2724: 0036b760 676 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ - 2725: 00936d24 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2725: 00936dcc 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2726: 00d785e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2727: 00db1350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2728: 00db14d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2729: 00d76afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ - 2730: 006a500c 208 FUNC GLOBAL DEFAULT 12 decNumberToIntegralValue │ │ │ │ - 2731: 0096d700 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2732: 00940ba0 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2730: 006a50b4 208 FUNC GLOBAL DEFAULT 12 decNumberToIntegralValue │ │ │ │ + 2731: 0096d7a8 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2732: 00940c48 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2733: 00db15ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2734: 00d71fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ 2735: 00644e84 140 FUNC GLOBAL DEFAULT 12 helper_VINSBLX │ │ │ │ 2736: 00db125a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_H_RESIZE_HPT_COMMIT_DSTATE │ │ │ │ - 2737: 009c886c 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2738: 00900754 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2737: 009c8914 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2738: 009007fc 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2739: 0054b9f4 128 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2740: 0081e500 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2741: 0081eba0 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2742: 00957be8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2740: 0081e5a8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2741: 0081ec48 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2742: 00957c90 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2743: 00db1c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2744: 004c3868 224 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2745: 00db1d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ 2746: 00d74f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_GROUP_EVENT │ │ │ │ - 2747: 00957f80 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2747: 00958028 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2748: 004b4f4c 392 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2749: 006288d0 116 FUNC GLOBAL DEFAULT 12 helper_FSQRTS │ │ │ │ 2750: 00512690 860 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2751: 00d655f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2752: 00d6a8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2753: 00d67f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2754: 00db0d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2755: 00998d10 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ - 2756: 009d1c40 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2757: 0095bd70 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2758: 009bd910 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2759: 00722ff0 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2755: 00998db8 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2756: 009d1ce8 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2757: 0095be18 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2758: 009bd9b8 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2759: 00723098 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2760: 00db17d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2761: 00d6d108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ - 2762: 008c0600 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ - 2763: 0078acd4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ - 2764: 0073bd50 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ + 2762: 008c06a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2763: 0078ad7c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ + 2764: 0073bdf8 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2765: 00db02a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2766: 00d64bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2767: 00c7d9c4 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2768: 00289ea8 244 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2769: 00d63998 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2770: 00db0d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2771: 00d72614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2772: 00db1578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2773: 00d7be3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2774: 00d709d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2775: 00911958 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2775: 00911a00 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2776: 00d7b068 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2777: 005536dc 292 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ - 2778: 0073d3bc 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ - 2779: 009715f4 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2778: 0073d464 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ + 2779: 0097169c 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2780: 00db1ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2781: 0092168c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2781: 00921734 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2782: 00544560 328 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2783: 008bce4c 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2783: 008bcef4 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2784: 00644af4 136 FUNC GLOBAL DEFAULT 12 helper_vextubrx │ │ │ │ 2785: 00d779fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2786: 00330840 348 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ 2787: 00db11b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DECR_EXCP_DSTATE │ │ │ │ - 2788: 0081e8f8 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2789: 0099f72c 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2788: 0081e9a0 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2789: 0099f7d4 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2790: 00d76a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2791: 00c7ea50 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2792: 0040b7e4 72 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2793: 005b3974 1012 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2794: 00cd0be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_rfci │ │ │ │ 2795: 00d6a444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2796: 005389a0 68 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ @@ -2804,1931 +2804,1931 @@ │ │ │ │ 2800: 00d76bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2801: 00291b2c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2802: 00db0a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2803: 002e9a80 160 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2804: 00d63818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2805: 00d705cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_RTAS_IBM_CONFIGURE_CONNECTOR_INVALID_EVENT │ │ │ │ 2806: 00d63c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2807: 00980aac 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2807: 00980b54 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2808: 0062d868 308 FUNC GLOBAL DEFAULT 12 helper_xstdivdp │ │ │ │ 2809: 00db1832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2810: 00d7ad34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2811: 00db152a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2812: 00d6965c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2813: 00d6d898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2814: 00db0d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2815: 00d65644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2816: 008c0c74 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2816: 008c0d1c 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2817: 00dafe1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2818: 00db16c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2819: 00537c60 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2820: 00d7975c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2821: 00d6d408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2822: 00976814 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2822: 009768bc 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2823: 00d75514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2824: 00d65a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2825: 00d74c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2826: 00db07ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2827: 0081dad8 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2828: 008c6cc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2827: 0081db80 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2828: 008c6d70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2829: 00db06d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2830: 00db024a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2831: 00589044 768 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2832: 00db12d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ 2833: 002fb0ac 144 FUNC GLOBAL DEFAULT 12 OPLDestroy │ │ │ │ - 2834: 0093fe64 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2835: 0094a454 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2834: 0093ff0c 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2835: 0094a4fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2836: 00cd0b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_rfdi │ │ │ │ 2837: 00db0a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2838: 0028b8f8 64 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ - 2839: 0082190c 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ - 2840: 0090d2cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2839: 008219b4 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2840: 0090d374 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2841: 00628518 176 FUNC GLOBAL DEFAULT 12 helper_FMSUB │ │ │ │ 2842: 00d7424c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 2843: 00987e24 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2843: 00987ecc 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2844: 00d6a884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2845: 002a1210 68 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2846: 00338388 148 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2847: 00d7337c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ - 2848: 0073c1cc 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ + 2848: 0073c274 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2849: 00d68444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2850: 0093f2d0 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2850: 0093f378 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2851: 00d76bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2852: 007e5300 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2852: 007e53a8 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2853: 00d6a024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2854: 00db038e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 2855: 00947b6c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2856: 009b0e60 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2855: 00947c14 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2856: 009b0f08 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2857: 005ce000 8 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2858: 00db21fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2859: 00d7401c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ - 2860: 00707568 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ + 2860: 00707610 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2861: 00d65a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 2862: 00b9d9f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2862: 00b9da90 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2863: 00cb2194 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2864: 00db06aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ - 2865: 008a8814 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2865: 008a88bc 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2866: 002b7bcc 28 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2867: 002ebad8 324 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ 2868: 0062885c 116 FUNC GLOBAL DEFAULT 12 helper_FSQRT │ │ │ │ - 2869: 006ac8f8 272 FUNC GLOBAL DEFAULT 12 decNumberAbs │ │ │ │ - 2870: 006ba7ac 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 2869: 006ac9a0 272 FUNC GLOBAL DEFAULT 12 decNumberAbs │ │ │ │ + 2870: 006ba854 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 2871: 002a722c 264 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2872: 00b2d9bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ - 2873: 00810794 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ - 2874: 00793d4c 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ - 2875: 0073e900 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ + 2872: 00b2da5c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ + 2873: 0081083c 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2874: 00793df4 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ + 2875: 0073e9a8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2876: 005a1414 236 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 2877: 00722d84 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 2877: 00722e2c 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ 2878: 00ccd858 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaddfp │ │ │ │ - 2879: 007f0d74 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2879: 007f0e1c 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2880: 00db1ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2881: 00d78e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2882: 00cb1954 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2883: 00d6db08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ - 2884: 00798ac4 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2885: 00990d68 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2884: 00798b6c 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ + 2885: 00990e10 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2886: 004b7a94 384 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 2887: 00db1878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 2888: 009249e8 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2888: 00924a90 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2889: 0026cb38 136 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ 2890: 00440834 68 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 2891: 00daff5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 2892: 00ccfae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vexptefp │ │ │ │ 2893: 00280abc 428 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2894: 00db0d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 2895: 00db10a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 2896: 007e0dc4 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2896: 007e0e6c 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2897: 00d78ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2898: 00db1ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2899: 00db054c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 2900: 007e57b8 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 2900: 007e5860 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 2901: 00d68ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ 2902: 00d6c53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_READ_EVENT │ │ │ │ 2903: 00d7a814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 2904: 009137f8 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ - 2905: 006a2a7c 192 FUNC GLOBAL DEFAULT 12 decNumberFromInt128 │ │ │ │ + 2904: 009138a0 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 2905: 006a2b24 192 FUNC GLOBAL DEFAULT 12 decNumberFromInt128 │ │ │ │ 2906: 004b53a8 920 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ - 2907: 0073db68 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ + 2907: 0073dc10 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ 2908: 00407b30 16 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 2909: 00960aa8 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ - 2910: 006ad968 180 FUNC GLOBAL DEFAULT 12 decimal128ToEngString │ │ │ │ + 2909: 00960b50 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 2910: 006ada10 180 FUNC GLOBAL DEFAULT 12 decimal128ToEngString │ │ │ │ 2911: 004aa64c 60 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 2912: 00db1384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 2913: 00d6b5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 2914: 00db2300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 2915: 00db183a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 2916: 00d719c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ 2917: 00622aac 388 FUNC GLOBAL DEFAULT 12 helper_DTSTEXQ │ │ │ │ - 2918: 0099c7e0 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 2918: 0099c888 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 2919: 00db2286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 2920: 00db0a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 2921: 00d79c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 2922: 005be070 6512 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 2923: 00db193e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 2924: 00db1cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 2925: 00d6a594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 2926: 00808090 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 2926: 00808138 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 2927: 00db03f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 2928: 00cd25b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcfids │ │ │ │ 2929: 00db18b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 2930: 00d7a358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 2931: 002c572c 92 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 2932: 00953080 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 2932: 00953128 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 2933: 00db0608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ 2934: 00cd252c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcfidu │ │ │ │ 2935: 00d710f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 2936: 00d7be74 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ 2937: 00db1608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 2938: 007add20 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 2938: 007addc8 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 2939: 0064bb38 452 FUNC GLOBAL DEFAULT 12 helper_store_vtb │ │ │ │ 2940: 00d6d228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 2941: 00c84920 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 2942: 002a8f5c 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 2943: 00db0392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 2944: 00db03d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 2945: 00d7340c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ - 2946: 006acae8 220 FUNC GLOBAL DEFAULT 12 decNumberAdd │ │ │ │ + 2946: 006acb90 220 FUNC GLOBAL DEFAULT 12 decNumberAdd │ │ │ │ 2947: 00db0d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 2948: 00cbf4e4 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 2949: 00d76d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 2950: 00db0b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 2951: 0099bce0 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ - 2952: 00782a40 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 2953: 0092791c 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 2951: 0099bd88 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 2952: 00782ae8 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ + 2953: 009279c4 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 2954: 00db1b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 2955: 00d7479c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 2956: 0043d1b8 76 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 2957: 00d64610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 2958: 00953fb8 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 2958: 00954060 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 2959: 00d65294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 2960: 00cb9bec 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 2961: 00d7388c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ - 2962: 009cb994 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 2962: 009cba3c 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ 2963: 005e3208 96 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ - 2964: 006dadb0 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 2964: 006dae58 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 2965: 00d75394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 2966: 00d6f324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 2967: 00d6c1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 2968: 0091e0d8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 2968: 0091e180 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 2969: 00db134c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 2970: 00c78368 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ - 2971: 007268f0 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 2971: 00726998 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 2972: 00d6e1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 2973: 008d0e9c 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 2974: 008a2de4 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 2973: 008d0f44 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 2974: 008a2e8c 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 2975: 00d6506c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 2976: 005348b0 164 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 2977: 009624bc 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 2977: 00962564 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ 2978: 0043dd6c 136 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 2979: 0095920c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 2979: 009592b4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 2980: 00d6f4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 2981: 008c2b28 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 2982: 0074bdf8 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 2983: 008bfb84 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 2981: 008c2bd0 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 2982: 0074bea0 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 2983: 008bfc2c 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 2984: 00cc91b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspic │ │ │ │ 2985: 00d6ecc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 2986: 00d7ad04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ 2987: 00d64720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 2988: 00d71e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 2989: 00db10b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 2990: 00d70a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 2991: 008f76c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 2991: 008f7768 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 2992: 00db0520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 2993: 00db1f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 2994: 00cc9130 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspim │ │ │ │ 2995: 00d7a7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 2996: 00d73dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ 2997: 0060c568 124 FUNC GLOBAL DEFAULT 12 ppc_store_lpcr │ │ │ │ - 2998: 0094bbdc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 2999: 007a0b90 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 2998: 0094bc84 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 2999: 007a0c38 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3000: 00d65314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3001: 009876cc 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3001: 00987774 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3002: 00d726e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3003: 00db0dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3004: 00db197c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3005: 00d7ba4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3006: 00cc90ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspip │ │ │ │ 3007: 005837e8 476 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 3008: 0098c7b0 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3009: 009ab8f4 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3008: 0098c858 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3009: 009ab99c 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3010: 00d71590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3011: 00d667f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3012: 00dafd6b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3013: 00d65d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ 3014: 00db0bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ - 3015: 009580f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 3016: 00759cb4 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3015: 00958198 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3016: 00759d5c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3017: 00cc9028 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspiz │ │ │ │ 3018: 00db1b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3019: 00d790d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VSCR_GET_EVENT │ │ │ │ 3020: 00d7a864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3021: 00323cbc 104 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3022: 00db0746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ - 3023: 0073e9d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3024: 0096c168 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3025: 00998f5c 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3023: 0073ea80 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ + 3024: 0096c210 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3025: 00999004 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3026: 00db0832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3027: 00d7756c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3028: 0043ebac 12 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3029: 007f3ad8 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3029: 007f3b80 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3030: 00cb628c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3031: 006e7b64 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3031: 006e7c0c 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3032: 00d6d698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3033: 00db0ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3034: 00d63b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3035: 00d75024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3036: 00256c7c 504 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3037: 00db1f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3038: 008d0c64 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3039: 0098ea28 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ - 3040: 007f0034 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3038: 008d0d0c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3039: 0098ead0 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3040: 007f00dc 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3041: 00db07f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3042: 00db0650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3043: 0099b230 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ - 3044: 00732cd0 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ + 3043: 0099b2d8 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3044: 00732d78 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 3045: 00d76efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 3046: 008be870 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3047: 007b99b0 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3046: 008be918 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3047: 007b9a58 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3048: 00db28da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3049: 00db147a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3050: 007ac718 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3050: 007ac7c0 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3051: 00cc676c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSSUBDP │ │ │ │ 3052: 00d6e298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3053: 009bb12c 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3053: 009bb1d4 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3054: 005cce04 348 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3055: 00da7634 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3056: 00db05e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3057: 007e6d64 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3057: 007e6e0c 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3058: 00db15d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3059: 002956e0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3060: 00d71360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 3061: 002cf07c 544 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ - 3062: 0077bbb4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ + 3062: 0077bc5c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3063: 00d7790c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3064: 002a3e98 248 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3065: 00daffd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3066: 0093c968 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3066: 0093ca10 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3067: 00d6a754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3068: 00ccebf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdmul │ │ │ │ 3069: 0062e134 320 FUNC GLOBAL DEFAULT 12 helper_XSNMADDDP │ │ │ │ 3070: 00db14a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 3071: 00cd5184 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSFIQ │ │ │ │ - 3072: 00974050 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3073: 008dfae0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ - 3074: 00787ec8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ + 3072: 009740f8 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3073: 008dfb88 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3074: 00787f70 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3075: 00d6e428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3076: 00db01fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3077: 00930b34 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3078: 008133a4 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3079: 0096ccec 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3077: 00930bdc 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3078: 0081344c 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3079: 0096cd94 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3080: 005fb5fc 1060 FUNC GLOBAL DEFAULT 12 vof_claim │ │ │ │ - 3081: 0090c4a8 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3081: 0090c550 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3082: 002a0db4 148 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3083: 0058e54c 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3084: 00d6f594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3085: 00d68810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3086: 0029bc48 232 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3087: 00db1106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_READ_DSTATE │ │ │ │ 3088: 00db0492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3089: 008dc3bc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3090: 009615e8 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 3091: 006a2558 140 FUNC GLOBAL DEFAULT 12 decNumberFromUInt32 │ │ │ │ - 3092: 009105f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3089: 008dc464 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3090: 00961690 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3091: 006a2600 140 FUNC GLOBAL DEFAULT 12 decNumberFromUInt32 │ │ │ │ + 3092: 0091069c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3093: 00bcbc40 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3094: 00cccc7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkudum │ │ │ │ 3095: 00db19ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3096: 00387b4c 128 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3097: 00d6ac44 72 OBJECT GLOBAL DEFAULT 24 hw_isa_trace_events │ │ │ │ 3098: 00d66cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3099: 008a3520 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3099: 008a35c8 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3100: 00db04aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3101: 009550ac 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3102: 008c7568 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3103: 0075b00c 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ - 3104: 0069d678 92 FUNC GLOBAL DEFAULT 12 spr_read_dbat │ │ │ │ - 3105: 008148c8 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3101: 00955154 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3102: 008c7610 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3103: 0075b0b4 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3104: 0069d724 92 FUNC GLOBAL DEFAULT 12 spr_read_dbat │ │ │ │ + 3105: 00814970 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3106: 00cccaf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkudus │ │ │ │ 3107: 00c7b34c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3108: 00d71c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3109: 00db2078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3110: 005a0ff0 248 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3111: 00d684c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 3112: 00d734bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ 3113: 005385e0 368 FUNC GLOBAL DEFAULT 12 qemu_init_vcpu │ │ │ │ - 3114: 0069dd4c 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_tcr │ │ │ │ + 3114: 0069ddf8 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_tcr │ │ │ │ 3115: 0055293c 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_phandle │ │ │ │ 3116: 002bff9c 56 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3117: 00d68ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3118: 00d67cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3119: 00db28d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3120: 00db00a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3121: 00dafed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3122: 008c6930 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ - 3123: 006f7844 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ + 3122: 008c69d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3123: 006f78ec 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3124: 00d73e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3125: 00db203a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3126: 00d64d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 3127: 00db1ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3128: 00d65958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3129: 00db20ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3130: 0081e958 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ - 3131: 00717d24 2012 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3132: 008d21ac 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ - 3133: 00837174 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3130: 0081ea00 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3131: 00717dcc 2012 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ + 3132: 008d2254 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3133: 0083721c 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3134: 00d655b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3135: 00db12ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3136: 00d6d438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3137: 00d7b5a0 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ - 3138: 00952348 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3138: 009523f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3139: 00557c00 56 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3140: 00db1818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3141: 00db0b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3142: 00db0e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3143: 00db234c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3144: 00cdf784 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3145: 00944c3c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3145: 00944ce4 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3146: 00d794bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3147: 007acb08 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3148: 00931a90 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ - 3149: 009354d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3147: 007acbb0 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3148: 00931b38 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ + 3149: 00935578 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3150: 00d76108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3151: 00d6cf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3152: 008106bc 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3152: 00810764 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3153: 00db1e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3154: 00c7d758 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3155: 00d6a004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3156: 00db1418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3157: 0027b330 324 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3158: 00935a64 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3158: 00935b0c 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3159: 00d6950c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3160: 00990a2c 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3160: 00990ad4 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3161: 002a2538 556 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3162: 00963490 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ - 3163: 00957a78 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3162: 00963538 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3163: 00957b20 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3164: 00cb772c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3165: 005703b8 376 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3166: 00db1330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3167: 00db1aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3168: 008c2dc8 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3169: 007b9ea0 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3168: 008c2e70 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3169: 007b9f48 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3170: 00db1b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 3171: 00d7a198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3172: 00db1f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3173: 00d710c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3174: 00502ebc 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3175: 00bc9568 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ 3176: 00d6fcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PCI_MAP_IRQ_EVENT │ │ │ │ 3177: 00d7028c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_SET_TB_CLK_EVENT │ │ │ │ - 3178: 0099629c 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3178: 00996344 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3179: 00db074a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3180: 00d6dc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3181: 00955ea8 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ - 3182: 00733024 264 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ + 3181: 00955f50 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3182: 007330cc 264 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ 3183: 00d8d56c 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3184: 0056995c 24 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 3185: 00442130 172 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ - 3186: 0073312c 312 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ + 3186: 007331d4 312 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ 3187: 00db0a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3188: 008afc8c 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3188: 008afd34 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3189: 0057d4b8 36 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3190: 00d69ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3191: 00db20f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ - 3192: 0070c110 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ + 3192: 0070c1b8 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3193: 00c67df0 52 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3194: 006317c0 508 FUNC GLOBAL DEFAULT 12 helper_XVCMPEQDP │ │ │ │ 3195: 00524848 508 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3196: 0093dc2c 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3197: 0094a340 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3196: 0093dcd4 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3197: 0094a3e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3198: 002e5188 332 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3199: 009a1840 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3199: 009a18e8 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3200: 00439144 532 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3201: 00434474 108 FUNC GLOBAL DEFAULT 12 fw_cfg_set_order_override │ │ │ │ 3202: 00db2314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ - 3203: 00780980 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ + 3203: 00780a28 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3204: 00d6960c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 3205: 00917100 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3205: 009171a8 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ 3206: 00d700ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_INIT_EVENT │ │ │ │ - 3207: 008d061c 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 3208: 008aae58 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3207: 008d06c4 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3208: 008aaf00 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ 3209: 003936fc 24 FUNC GLOBAL DEFAULT 12 adb_register_autopoll_callback │ │ │ │ - 3210: 00743c2c 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ - 3211: 0071dbc8 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ - 3212: 0077ba34 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ + 3210: 00743cd4 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ + 3211: 0071dc70 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ + 3212: 0077badc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3213: 00db06e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3214: 008b78ec 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3214: 008b7994 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3215: 00642d0c 272 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVDM_le_exp │ │ │ │ 3216: 00d7bd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3217: 008e0e14 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3218: 009101a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3219: 009acf08 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3220: 007ae9f0 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ - 3221: 007825c4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ + 3217: 008e0ebc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3218: 0091024c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3219: 009acfb0 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3220: 007aea98 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3221: 0078266c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3222: 005c97ac 228 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3223: 00982534 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3223: 009825dc 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3224: 00289100 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3225: 00d75254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3226: 00db28be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3227: 00db0534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3228: 00c7d328 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3229: 00db2024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 3230: 00627a28 140 FUNC GLOBAL DEFAULT 12 helper_fctiwu │ │ │ │ - 3231: 006a2924 152 FUNC GLOBAL DEFAULT 12 decNumberFromUInt64 │ │ │ │ + 3231: 006a29cc 152 FUNC GLOBAL DEFAULT 12 decNumberFromUInt64 │ │ │ │ 3232: 00db28f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ 3233: 003256cc 176 FUNC GLOBAL DEFAULT 12 load_elf_strerror │ │ │ │ 3234: 00d703ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_CMD_TIMER_START_EVENT │ │ │ │ 3235: 0062797c 172 FUNC GLOBAL DEFAULT 12 helper_fctiwz │ │ │ │ 3236: 00db005c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ 3237: 00629f90 144 FUNC GLOBAL DEFAULT 12 helper_evfsctuiz │ │ │ │ - 3238: 0077a370 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ + 3238: 0077a418 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3239: 00db2260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3240: 00dafdf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3241: 00d6b7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3242: 00d77e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3243: 007daa44 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3243: 007daaec 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3244: 00cb96b0 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3245: 00587c88 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 3246: 009879d4 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3246: 00987a7c 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3247: 004b838c 280 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3248: 0028179c 260 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3249: 009b315c 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3249: 009b3204 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3250: 00db0478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3251: 009c8fd4 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3251: 009c907c 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3252: 00d7a2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3253: 00db0a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3254: 002f319c 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3255: 00db1d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3256: 0044bfc4 504 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3257: 00db000c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3258: 00820bf4 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3258: 00820c9c 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3259: 00db2076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3260: 005d2624 440 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3261: 00db0e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3262: 00db0876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3263: 00db128e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3264: 00d7aa08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3265: 00d708bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_RTAS_IBM_QUERY_INTERRUPT_SOURCE_NUMBER_EVENT │ │ │ │ 3266: 00cc1048 132 OBJECT GLOBAL DEFAULT 24 helper_info_FADDS │ │ │ │ 3267: 00d63c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3268: 00db14ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3269: 00968258 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3270: 008b88e0 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3271: 008551d4 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3269: 00968300 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3270: 008b8988 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3271: 0085527c 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3272: 004fca64 220 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3273: 005508e8 84 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3274: 00dafd2c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3275: 00810238 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3276: 00935640 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3277: 00996728 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3278: 0093a34c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3275: 008102e0 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3276: 009356e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3277: 009967d0 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3278: 0093a3f4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3279: 00db1452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3280: 00921ab4 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3280: 00921b5c 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3281: 00db1220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_UNPLUG_REQUEST_DSTATE │ │ │ │ 3282: 00d67874 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3283: 0031de48 556 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3284: 00cd5730 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_atbl │ │ │ │ 3285: 00db00b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ - 3286: 00996220 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3286: 009962c8 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3287: 00db11ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_TB_STORE_DSTATE │ │ │ │ - 3288: 007fd6d0 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3289: 009524b8 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3288: 007fd778 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3289: 00952560 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3290: 00db1afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3291: 00d7338c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3292: 004faab8 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_register_container │ │ │ │ 3293: 00633800 276 FUNC GLOBAL DEFAULT 12 helper_xscvdpuxds │ │ │ │ 3294: 00d6e368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 3295: 0072ab20 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 3295: 0072abc8 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3296: 00db10b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3297: 00db20f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ 3298: 00cd57b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_atbu │ │ │ │ - 3299: 00954b98 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ - 3300: 00731620 324 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3301: 0094fe20 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3302: 00915b78 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3299: 00954c40 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3300: 007316c8 324 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ + 3301: 0094fec8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3302: 00915c20 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3303: 005c4030 208 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3304: 00db0954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3305: 00d68364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3306: 008c6aa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3306: 008c6b48 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3307: 00334a08 136 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3308: 0063e9c4 132 FUNC GLOBAL DEFAULT 12 helper_VADDSWS │ │ │ │ 3309: 00d65b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ - 3310: 00997bec 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3310: 00997c94 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3311: 00d6f7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3312: 00db105a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3313: 00db10ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3314: 0099c0d8 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ - 3315: 00719f54 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ + 3314: 0099c180 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3315: 00719ffc 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3316: 00449a40 632 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3317: 00d67584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3318: 006c884c 384 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3318: 006c88f4 384 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3319: 00db147c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3320: 00d7a348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ - 3321: 00719088 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ - 3322: 0073c650 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ + 3321: 00719130 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ + 3322: 0073c6f8 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 3323: 00d7b9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3324: 008be2e0 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3324: 008be388 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3325: 00d6f9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3326: 00db061a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3327: 00c71500 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3328: 00d6e5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3329: 00cb99c4 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ - 3330: 00797c8c 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ + 3330: 00797d34 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3331: 00db0c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 3332: 008b8f20 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3332: 008b8fc8 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3333: 004b3298 172 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3334: 00d66758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3335: 00d673c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3336: 00db28ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3337: 00db0c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ - 3338: 00980398 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ - 3339: 00715a1c 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ + 3338: 00980440 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3339: 00715ac4 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3340: 00db0a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3341: 00db07c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3342: 0090b0a4 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ - 3343: 007806cc 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ + 3342: 0090b14c 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3343: 00780774 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3344: 00d78d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3345: 00d78580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3346: 00db12ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3347: 00443ff0 236 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ - 3348: 007a11b8 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3348: 007a1260 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3349: 00db0c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3350: 007d8d88 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3350: 007d8e30 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3351: 00db0b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3352: 00377214 396 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3353: 0056f614 728 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3354: 00db0012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3355: 009a9ba4 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3355: 009a9c4c 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3356: 00d6d0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3357: 009b19f4 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3358: 009589b4 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3357: 009b1a9c 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3358: 00958a5c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3359: 00db170a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3360: 005afd34 528 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3361: 008c08e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3361: 008c0988 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3362: 00db0732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3363: 008a39e8 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3363: 008a3a90 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3364: 00d67534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3365: 00d6d538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3366: 00d7b58c 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3367: 00db1e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3368: 00db0834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3369: 00916120 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3370: 006e64c4 820 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ - 3371: 009689f0 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3369: 009161c8 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3370: 006e656c 820 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3371: 00968a98 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3372: 00257adc 16 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3373: 00d7363c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ - 3374: 0077e924 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ + 3374: 0077e9cc 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3375: 00d647b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 3376: 00db01c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3377: 00db2922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3378: 00db166c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3379: 00958d9c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3379: 00958e44 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3380: 00d64590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3381: 00db05fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3382: 00403f64 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3383: 00bcb0b0 52 OBJECT GLOBAL DEFAULT 21 vmstate_mos6522 │ │ │ │ 3384: 00d738ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ - 3385: 006a4d48 220 FUNC GLOBAL DEFAULT 12 decNumberRescale │ │ │ │ - 3386: 009380fc 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3385: 006a4df0 220 FUNC GLOBAL DEFAULT 12 decNumberRescale │ │ │ │ + 3386: 009381a4 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3387: 00257bec 244 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3388: 0052ba5c 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3389: 00338068 504 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3390: 00d663bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3391: 0056430c 28 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3392: 006a38e4 780 FUNC GLOBAL DEFAULT 12 decNumberAnd │ │ │ │ - 3393: 008fd8dc 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3394: 007af208 356 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3395: 008d7718 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3392: 006a398c 780 FUNC GLOBAL DEFAULT 12 decNumberAnd │ │ │ │ + 3393: 008fd984 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3394: 007af2b0 356 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3395: 008d77c0 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3396: 00db1986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3397: 00cb4084 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3398: 00d72310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3399: 00d67304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3400: 00db04be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3401: 00c7ecfc 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 3402: 009895cc 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3402: 00989674 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3403: 005bfb70 464 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3404: 00255968 72 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3405: 004f093c 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ 3406: 00db1196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_CPU_DSTATE │ │ │ │ - 3407: 00988810 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3408: 008eeabc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3407: 009888b8 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3408: 008eeb64 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3409: 00cb3c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3410: 0042fa94 560 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ - 3411: 008c63cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3411: 008c6474 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3412: 00583d5c 20 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3413: 00db1d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3414: 009b5ff4 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3414: 009b609c 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3415: 00db1db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3416: 0057c750 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3417: 00d74c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3418: 00256648 132 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ 3419: 0062b8b0 348 FUNC GLOBAL DEFAULT 12 helper_xsaddqp │ │ │ │ - 3420: 007bc700 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3420: 007bc7a8 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ 3421: 00441144 56 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3422: 008c78a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3422: 008c794c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3423: 00d653c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ - 3424: 00741450 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 3425: 006db2dc 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3424: 007414f8 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ + 3425: 006db384 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ 3426: 00cc1804 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsadd │ │ │ │ 3427: 0063aac4 1408 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2NN │ │ │ │ - 3428: 007b05d8 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3429: 00b2d9f4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3428: 007b0680 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3429: 00b2da94 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3430: 00db15f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ 3431: 0063a554 1392 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2NP │ │ │ │ - 3432: 008c3980 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3432: 008c3a28 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3433: 00db28ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3434: 00db04ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3435: 00758c04 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3436: 00751718 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3435: 00758cac 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3436: 007517c0 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ 3437: 004f2e18 184 FUNC GLOBAL DEFAULT 12 vfio_unmask_single_irqindex │ │ │ │ - 3438: 00b2d9ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3438: 00b2da8c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3439: 00db1bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3440: 00d6c41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_EVENT │ │ │ │ 3441: 00d7595c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3442: 00d67674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 3443: 007aef04 388 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3443: 007aefac 388 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3444: 00d6d3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3445: 00288f74 364 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 3446: 0091afd8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3446: 0091b080 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3447: 00544fb4 36 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3448: 00297674 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 3449: 004fa008 44 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3450: 00d71b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3451: 00db091c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3452: 00983e48 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3452: 00983ef0 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3453: 00512a38 36 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3454: 002d9110 164 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ 3455: 00db1bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3456: 00d773fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3457: 008d92f8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3457: 008d93a0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3458: 004b29e0 36 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3459: 005545f0 372 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3460: 0093fd24 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3460: 0093fdcc 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3461: 0057e4c8 2184 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3462: 00757e18 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3462: 00757ec0 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3463: 00dafdb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3464: 00da8820 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3465: 00db0496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3466: 009603d8 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 3467: 007cecbc 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3466: 00960480 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3467: 007ced64 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3468: 00d718e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ - 3469: 0073be7c 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ + 3469: 0073bf24 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ 3470: 00cc3fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2NN │ │ │ │ - 3471: 0094c00c 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3471: 0094c0b4 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 3472: 00cc3b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2NP │ │ │ │ 3473: 00d6329c 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3474: 009a0f68 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3474: 009a1010 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3475: 00dafffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3476: 00db183e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3477: 00998660 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3477: 00998708 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3478: 00db1eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3479: 00d78440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3480: 002eec50 544 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3481: 00db1280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ - 3482: 0072cf78 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3483: 009a2c78 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3482: 0072d020 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ + 3483: 009a2d20 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3484: 00db0888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3485: 00d66c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3486: 00dafea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3487: 00db1446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ - 3488: 0076c510 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ + 3488: 0076c5b8 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3489: 00db163c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3490: 00db1c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ 3491: 00d6e718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_RECEIVE_EVENT │ │ │ │ 3492: 00db022c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3493: 00db14c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3494: 00cd1110 132 OBJECT GLOBAL DEFAULT 24 helper_info_vncipher │ │ │ │ 3495: 00db1fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3496: 00d78540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ - 3497: 0070f4d0 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ - 3498: 0073e618 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3499: 0084c150 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3500: 009816bc 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3497: 0070f578 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ + 3498: 0073e6c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ + 3499: 0084c1f8 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3500: 00981764 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3501: 00d5e398 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3502: 00db18d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3503: 00c7e278 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3504: 00d75dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3505: 00db0102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3506: 00d79094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_DTL_GET_EVENT │ │ │ │ 3507: 00d77da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3508: 00d78a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3509: 00db00fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3510: 00987410 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ - 3511: 0078fe84 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ + 3510: 009874b8 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3511: 0078ff2c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3512: 00db1602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3513: 00db0c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3514: 00d785f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3515: 00d7393c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3516: 00db19bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3517: 003394f4 64 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3518: 00639fe4 1392 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2PN │ │ │ │ 3519: 00d64950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3520: 00404238 8 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ 3521: 00639a80 1380 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2PP │ │ │ │ - 3522: 009abcbc 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3522: 009abd64 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 3523: 00d72060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ - 3524: 007e25a4 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3524: 007e264c 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3525: 00daffb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3526: 00888de4 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3526: 00888e8c 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3527: 00253704 264 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3528: 00d661ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3529: 00d67ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3530: 00d6f5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3531: 0029773c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ 3532: 0063f4b0 156 FUNC GLOBAL DEFAULT 12 helper_vcmpgtfp_dot │ │ │ │ - 3533: 0098ab44 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3534: 009173ec 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3533: 0098abec 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3534: 00917494 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3535: 00db0118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3536: 0056aff4 196 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3537: 007b9de4 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3537: 007b9e8c 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3538: 00d672e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3539: 00db2258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3540: 007506d8 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ - 3541: 0073c060 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ + 3540: 00750780 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3541: 0073c108 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3542: 00641524 224 FUNC GLOBAL DEFAULT 12 helper_XXPERMX │ │ │ │ 3543: 00db1888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ - 3544: 007985dc 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ - 3545: 009bc72c 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3544: 00798684 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ + 3545: 009bc7d4 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3546: 002a0b00 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3547: 00d760b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 3548: 00db1860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3549: 008ede34 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3549: 008ededc 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3550: 00db00fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3551: 00331f34 268 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3552: 0051d480 392 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3553: 00db0c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3554: 008ea31c 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3554: 008ea3c4 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3555: 004627dc 520 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3556: 009a52fc 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3556: 009a53a4 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3557: 00d6a0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3558: 009216e8 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3558: 00921790 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3559: 0056b1b8 288 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3560: 00d7a654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ 3561: 00cd2e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_msgsnd │ │ │ │ - 3562: 009caf78 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3562: 009cb020 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3563: 00db0916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3564: 00579124 444 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3565: 00257ce0 168 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3566: 00db1e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3567: 00981720 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3567: 009817c8 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3568: 0029c064 224 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ 3569: 00db11e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_OPEN_DSTATE │ │ │ │ - 3570: 009679f8 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3570: 00967aa0 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3571: 0058a6a0 112 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3572: 002fb158 72 FUNC GLOBAL DEFAULT 12 OPLWrite │ │ │ │ 3573: 00db2853 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3574: 00db2920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 3575: 0095c7fc 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3575: 0095c8a4 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3576: 00c7b370 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3577: 00cd44a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSUBQ │ │ │ │ 3578: 00cc3da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2PN │ │ │ │ 3579: 00d79cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3580: 00c7d360 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3581: 00c7d210 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3582: 00db15fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3583: 0026daa4 328 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ 3584: 00cc3880 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2PP │ │ │ │ - 3585: 0090b3a0 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3585: 0090b448 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3586: 00d67464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3587: 00d689b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3588: 00db087c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3589: 008a6184 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3590: 008eb8bc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3589: 008a622c 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3590: 008eb964 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3591: 00d7b2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3592: 00d7467c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3593: 00bc9300 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_pci │ │ │ │ 3594: 00db1768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3595: 0093bd30 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3595: 0093bdd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3596: 00db0178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3597: 00376240 188 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ 3598: 0062aa08 84 FUNC GLOBAL DEFAULT 12 helper_efdctuiz │ │ │ │ - 3599: 009b067c 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ - 3600: 00795378 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ + 3599: 009b0724 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3600: 00795420 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3601: 00db16ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 3602: 00d7a968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3603: 00d76028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3604: 008c9a18 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3604: 008c9ac0 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3605: 00d6c56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_IRQ_ASSERT_EVENT │ │ │ │ 3606: 00534120 376 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3607: 00d64abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3608: 0094c364 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3608: 0094c40c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3609: 005cf274 72 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3610: 00db0da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ - 3611: 007952f4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ + 3611: 0079539c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3612: 00c7d38c 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3613: 00db0be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3614: 00d6ee64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3615: 00d7a5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 3616: 0093187c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ + 3616: 00931924 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ 3617: 002edfa0 56 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3618: 00d677d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3619: 00d7384c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3620: 00db02ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ - 3621: 006af04c 312 FUNC GLOBAL DEFAULT 12 decimal32IsCanonical │ │ │ │ + 3621: 006af0f4 312 FUNC GLOBAL DEFAULT 12 decimal32IsCanonical │ │ │ │ 3622: 00d72c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3623: 00db219e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3624: 007dd93c 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ - 3625: 00733980 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ + 3624: 007dd9e4 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3625: 00733a28 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3626: 00d6e2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3627: 0055f3c0 1768 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3628: 00c7d3f4 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3629: 00d702dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PIT_EVENT │ │ │ │ 3630: 00db28fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3631: 00db1f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3632: 00d751b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3633: 009bb0f4 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3633: 009bb19c 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3634: 00d648a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3635: 005e0be8 464 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_vtb │ │ │ │ 3636: 00db0ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_ADB_POLL_DSTATE │ │ │ │ 3637: 0059fecc 280 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3638: 0062cb84 324 FUNC GLOBAL DEFAULT 12 helper_xvredp │ │ │ │ 3639: 00db1348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3640: 006dac80 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3640: 006dad28 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ 3641: 00db1cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3642: 00db1994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ 3643: 005e0760 464 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_atbl │ │ │ │ - 3644: 0073eb8c 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ + 3644: 0073ec34 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3645: 00db2276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ - 3646: 008a2338 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 3646: 008a23e0 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ 3647: 00d72c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ 3648: 00d68034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3649: 0051fff0 184 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3650: 00db1714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3651: 00db177e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3652: 00db1c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 3653: 00d7795c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3654: 00db22e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3655: 005e0930 464 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_atbu │ │ │ │ 3656: 00db02ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3657: 00db061e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3658: 008db54c 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3658: 008db5f4 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3659: 005d37e4 1388 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3660: 00436750 112 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3661: 00db1b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3662: 00db036a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3663: 00d79f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3664: 00d777cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3665: 00cb5944 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3666: 00d79e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3667: 0062f8b4 352 FUNC GLOBAL DEFAULT 12 helper_XSNMADDQP │ │ │ │ - 3668: 00966cd0 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ - 3669: 007012a8 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3670: 00910200 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3668: 00966d78 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3669: 00701350 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 3670: 009102a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3671: 00db08da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3672: 00d6a7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ - 3673: 008ce8b8 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3673: 008ce960 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3674: 00d69d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3675: 008c195c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3675: 008c1a04 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3676: 00db0c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3677: 00db0776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3678: 002977f0 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ - 3679: 0070e014 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ + 3679: 0070e0bc 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3680: 00d6cf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3681: 003c7a7c 496 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ 3682: 00d7aef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3683: 00d6a0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3684: 00cb4840 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3685: 00db1bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3686: 00db216a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3687: 00d6bbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3688: 00d7979c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3689: 00920f5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3689: 00921004 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3690: 0029c59c 276 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3691: 00db0c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3692: 00d68284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3693: 0040aaa4 20 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ - 3694: 0072f390 1032 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ + 3694: 0072f438 1032 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3695: 00db04c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3696: 00d63c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3697: 00d6b680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3698: 00d64d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3699: 00db0924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3700: 002a8848 24 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3701: 00db2092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3702: 004451ec 28 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3703: 00814774 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3703: 0081481c 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3704: 00db1824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3705: 00d7464c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3706: 00745bf8 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3706: 00745ca0 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3707: 00d665cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3708: 00d6d968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3709: 00d6ed74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3710: 00db0202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3711: 00cdf77c 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3712: 008ac674 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3712: 008ac71c 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3713: 005e69ec 40 FUNC GLOBAL DEFAULT 12 ppc4xx_dcr_register │ │ │ │ 3714: 00393320 136 FUNC GLOBAL DEFAULT 12 adb_set_autopoll_mask │ │ │ │ 3715: 00d710b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3716: 00d6b770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ - 3717: 00788c78 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ + 3717: 00788d20 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3718: 00d7bf8c 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3719: 00db1726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3720: 00d71770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3721: 0075695c 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3722: 0081f28c 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3723: 009b0e38 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3721: 00756a04 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3722: 0081f334 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3723: 009b0ee0 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3724: 00db118a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_PRESENCE_READ_DSTATE │ │ │ │ 3725: 005c9ea8 540 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 3726: 00cc655c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSSUBSP │ │ │ │ - 3727: 0073bde8 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3728: 008c0770 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3727: 0073be90 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ + 3728: 008c0818 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3729: 00d68584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3730: 00d7703c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ - 3731: 00740460 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ - 3732: 00762370 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ + 3731: 00740508 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ + 3732: 00762418 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 3733: 003893a4 68 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 3734: 00939a78 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3734: 00939b20 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3735: 003cc868 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ 3736: 00d77e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 3737: 00d6aa04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3738: 00d776dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3739: 0028911c 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3740: 00d71190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3741: 00d6dbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3742: 00c7e38c 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3743: 0062e630 320 FUNC GLOBAL DEFAULT 12 helper_XSNMADDSP │ │ │ │ 3744: 00db1c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3745: 005bde18 344 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3746: 00927d48 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3746: 00927df0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3747: 0029f0c8 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3748: 00db16c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3749: 00db19ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ 3750: 005cdff8 8 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3751: 00db0c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3752: 00d716f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3753: 00d754e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 3754: 00d6a6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3755: 00d66e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3756: 00db14aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 3757: 0091ed6c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3757: 0091ee14 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3758: 00db1b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ - 3759: 009b20d0 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 3759: 009b2178 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 3760: 00db1e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3761: 00d71290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3762: 00d75e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 3763: 00cb47bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3764: 00d666d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3765: 00d7332c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3766: 00d75094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 3767: 00cba1fc 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3768: 00db0a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3769: 00cba27c 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3770: 00d69fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3771: 00cba28c 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 3772: 00d68b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 3773: 008499e8 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3773: 00849a90 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 3774: 004e1744 464 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 3775: 0073d530 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ - 3776: 008dadc8 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ - 3777: 009088f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3778: 007ba004 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3779: 00909e9c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3775: 0073d5d8 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ + 3776: 008dae70 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3777: 00908998 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3778: 007ba0ac 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3779: 00909f44 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ 3780: 004f51b0 188 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 3781: 00db0f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 3782: 00722f0c 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 3782: 00722fb4 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3783: 00db1086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 3784: 00db0212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 3785: 00d68684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3786: 0056b0b8 8 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3787: 00cb3634 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3788: 0080883c 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3788: 008088e4 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3789: 005cb18c 448 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3790: 00db196e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ 3791: 004b3eb4 124 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ 3792: 004f2920 616 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 3793: 00d6b630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ - 3794: 006a25e4 332 FUNC GLOBAL DEFAULT 12 decNumberToInt32 │ │ │ │ + 3794: 006a268c 332 FUNC GLOBAL DEFAULT 12 decNumberToInt32 │ │ │ │ 3795: 002a1afc 108 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3796: 00d7362c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3797: 008aa328 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3797: 008aa3d0 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3798: 00db003c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3799: 00d6cd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3800: 00805450 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3800: 008054f8 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3801: 00d787b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3802: 00d63b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3803: 00d6cd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3804: 009d187c 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3804: 009d1924 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3805: 00d65728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3806: 008df38c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3806: 008df434 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3807: 0057a254 452 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 3808: 00438a8c 268 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ - 3809: 00981450 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3809: 009814f8 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3810: 005dfcc0 448 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_tbl │ │ │ │ 3811: 0057c5e8 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3812: 00d72090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3813: 00db0386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3814: 00d689c0 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 3815: 00cb80f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3816: 005c9b60 840 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3817: 009546ac 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ - 3818: 007977ac 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ - 3819: 0098bf74 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ - 3820: 006cb748 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ + 3817: 00954754 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3818: 00797854 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ + 3819: 0098c01c 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 3820: 006cb7f0 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ 3821: 00d7755c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3822: 0056c134 24 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 3823: 00daff68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3824: 005dfe80 448 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_tbu │ │ │ │ 3825: 00dafd5e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3826: 00db2390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 3827: 00404374 24 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 3828: 00c7e3f4 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 3829: 00db15d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 3830: 0072c440 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3830: 0072c4e8 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3831: 00d6fcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_MAP_IRQ_EVENT │ │ │ │ 3832: 00d6aa64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3833: 00db1ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 3834: 00db091a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ 3835: 00db1182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPBA_READB_DSTATE │ │ │ │ - 3836: 0069ddf0 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_tsr │ │ │ │ + 3836: 0069de9c 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_tsr │ │ │ │ 3837: 0044a23c 8 FUNC GLOBAL DEFAULT 12 shpc_bar_size │ │ │ │ 3838: 00280e10 412 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 3839: 00db01c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_READ_DSTATE │ │ │ │ 3840: 00db1308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ 3841: 00d77ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ - 3842: 006ef840 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ + 3842: 006ef8e8 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 3843: 00624a74 596 FUNC GLOBAL DEFAULT 12 helper_DCTFIXQQ │ │ │ │ 3844: 00502f64 196 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 3845: 00db189a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 3846: 00db1c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 3847: 00cca5d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpic │ │ │ │ 3848: 00c7d2b0 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 3849: 00997214 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 3849: 009972bc 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 3850: 00d75d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ 3851: 00d8dc98 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 3852: 00255444 272 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 3853: 00db0528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ - 3854: 009b15b8 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 3854: 009b1660 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 3855: 00cb68bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ - 3856: 00737a60 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ + 3856: 00737b08 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 3857: 00cca54c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpim │ │ │ │ 3858: 003cae54 308 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 3859: 00d74dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_EVENT │ │ │ │ 3860: 00db1912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 3861: 00295aec 176 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 3862: 00d72260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_NEW_EVENT │ │ │ │ 3863: 00cca4c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpip │ │ │ │ 3864: 00d66798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 3865: 00db1864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 3866: 0029c470 300 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 3867: 005d0168 1076 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 3868: 00dafe28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 3869: 00db2110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ 3870: 00d69c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_EVENT │ │ │ │ - 3871: 009636c0 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 3872: 009bbd9c 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 3871: 00963768 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 3872: 009bbe44 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 3873: 00273cfc 5500 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 3874: 00632038 436 FUNC GLOBAL DEFAULT 12 helper_XVCMPEQSP │ │ │ │ 3875: 00db13d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ 3876: 00cca444 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpiz │ │ │ │ - 3877: 008e6758 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 3877: 008e6800 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 3878: 00d754a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ 3879: 00d71980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 3880: 0030d718 944 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 3881: 00db0e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 3882: 008d7268 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 3882: 008d7310 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 3883: 0028b6f0 8 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 3884: 004f86e4 1068 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 3885: 009acc08 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 3885: 009accb0 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 3886: 00d6e498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 3887: 00dafee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 3888: 00db142e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 3889: 00d6b260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 3890: 00254124 64 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 3891: 00db21fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3892: 00d6ab24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 3893: 008fc8c4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 3893: 008fc96c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 3894: 0052cf1c 36 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 3895: 003fd9cc 280 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ - 3896: 00717570 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ + 3896: 00717618 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 3897: 003cd484 1668 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 3898: 00cb4738 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 3899: 00d75bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 3900: 00583cdc 128 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 3901: 009c8840 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 3902: 007d4cfc 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 3901: 009c88e8 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 3902: 007d4da4 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 3903: 00db1480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 3904: 00283f68 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 3905: 008f7df0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 3905: 008f7e98 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 3906: 00db0210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 3907: 00d71580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 3908: 00d7377c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 3909: 00db00da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 3910: 00d6d308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ 3911: 00db19d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 3912: 00db0194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 3913: 0080f5ac 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 3914: 009b868c 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 3915: 0081ce68 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 3913: 0080f654 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 3914: 009b8734 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 3915: 0081cf10 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 3916: 00db2254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 3917: 00557c50 132 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 3918: 00d65bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 3919: 00d6eff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 3920: 00ccc4c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaddfp │ │ │ │ 3921: 003c98a4 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ - 3922: 00741544 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ + 3922: 007415ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 3923: 00d77f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 3924: 00db0a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 3925: 00cb07cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 3926: 00db0d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 3927: 0096005c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 3927: 00960104 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 3928: 00db03d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 3929: 002565a4 164 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 3930: 00d71c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 3931: 00916f9c 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 3931: 00917044 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 3932: 00d79ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 3933: 00951e9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 3933: 00951f44 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 3934: 00d74e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_EVENT │ │ │ │ 3935: 00d79ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 3936: 002a9e5c 428 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 3937: 00d6d9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 3938: 00d7b9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 3939: 00295f10 180 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 3940: 008f2fc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 3940: 008f3070 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 3941: 00d78e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 3942: 0093ca7c 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 3942: 0093cb24 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 3943: 00d73e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 3944: 005db1bc 320 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbre │ │ │ │ 3945: 00d668e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 3946: 00db0a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 3947: 00d6d708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ 3948: 00377cfc 108 FUNC GLOBAL DEFAULT 12 smbus_write_byte │ │ │ │ 3949: 00cc6454 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMADDS │ │ │ │ - 3950: 008d697c 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 3950: 008d6a24 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 3951: 00db157e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 3952: 0099ee10 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 3952: 0099eeb8 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 3953: 00db072a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 3954: 00d77cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 3955: 00926e84 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 3955: 00926f2c 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 3956: 00d75cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 3957: 00295b9c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 3958: 005adf50 12 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 3959: 006e7878 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 3959: 006e7920 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 3960: 00d721d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ - 3961: 00730b00 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 3962: 008f3e88 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 3961: 00730ba8 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ + 3962: 008f3f30 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 3963: 00d79230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 3964: 002f24d0 48 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 3965: 0097eaf4 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 3966: 0090cb78 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 3967: 007c4328 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 3965: 0097eb9c 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 3966: 0090cc20 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 3967: 007c43d0 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 3968: 00db0f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 3969: 00d7374c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 3970: 00537d30 208 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ 3971: 00da7679 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_c │ │ │ │ - 3972: 00750780 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 3972: 00750828 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 3973: 00283c84 372 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 3974: 00d7b7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 3975: 00db0cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ - 3976: 0071c234 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ + 3976: 0071c2dc 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 3977: 00dafd77 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 3978: 00db0676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 3979: 00562d40 492 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 3980: 00dafdc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 3981: 00d69130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 3982: 00db21a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 3983: 00d782d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 3984: 0057a594 328 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ 3985: 00d6c5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_SEND_DATA_EVENT │ │ │ │ - 3986: 0071c108 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ + 3986: 0071c1b0 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 3987: 00bc5234 52 OBJECT GLOBAL DEFAULT 21 vmstate_fdc │ │ │ │ 3988: 00db1a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ 3989: 00630f6c 308 FUNC GLOBAL DEFAULT 12 helper_XSMAXCDP │ │ │ │ - 3990: 0099b8c4 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 3990: 0099b96c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ 3991: 0062ea18 356 FUNC GLOBAL DEFAULT 12 helper_xvmsubdp │ │ │ │ - 3992: 009309f4 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 3992: 00930a9c 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ 3993: 0062a020 200 FUNC GLOBAL DEFAULT 12 helper_evfsctsf │ │ │ │ - 3994: 009a7c30 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 3994: 009a7cd8 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ 3995: 00629ddc 148 FUNC GLOBAL DEFAULT 12 helper_evfsctsi │ │ │ │ - 3996: 0071c6b8 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ + 3996: 0071c760 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ 3997: 005ba4fc 320 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 3998: 00d64f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 3999: 008ff788 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 3999: 008ff830 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4000: 00db02c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4001: 00db1858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 4002: 00db0542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4003: 00c7d800 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4004: 00dafdd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4005: 00db165c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4006: 00db05e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ 4007: 00db1790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ - 4008: 0074132c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ - 4009: 0071c58c 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ + 4008: 007413d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ + 4009: 0071c634 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4010: 00db1434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ - 4011: 0070909c 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ + 4011: 00709144 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4012: 00d67c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4013: 00cb0748 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4014: 00823eb4 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 4015: 009cb0f0 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4014: 00823f5c 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4015: 009cb198 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4016: 003a4f08 112 FUNC GLOBAL DEFAULT 12 isa_bus_get_dma │ │ │ │ 4017: 00d7a2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4018: 00db0220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ 4019: 00d7949c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4020: 00d7345c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4021: 00935588 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4021: 00935630 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4022: 00cb7834 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ - 4023: 0071c654 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ + 4023: 0071c6fc 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4024: 005db2fc 804 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbsx │ │ │ │ 4025: 00daff2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4026: 00388e2c 88 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4027: 00c7d4c0 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4028: 00db11c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_REG_SET_HOST_DOORBELL_DSTATE │ │ │ │ 4029: 00d713c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4030: 008da544 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4030: 008da5ec 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4031: 0056413c 424 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4032: 00d78390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4033: 002a3b5c 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4034: 009093e8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4034: 00909490 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ 4035: 00db1ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_DTL_GET_DSTATE │ │ │ │ - 4036: 00928380 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4036: 00928428 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4037: 00d65aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4038: 00db04fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4039: 008c864c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4039: 008c86f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4040: 00d7974c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4041: 00d7986c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4042: 007f10f4 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4042: 007f119c 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4043: 00db18bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4044: 00db22e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4045: 00db0462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4046: 00d728e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4047: 00d7802c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4048: 00db18f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4049: 00295fc4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4050: 009658f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4050: 00965998 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4051: 00d78850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4052: 00db1068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4053: 008caa18 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4054: 008e0a70 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4053: 008caac0 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4054: 008e0b18 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 4055: 00d73c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 4056: 008c1a14 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4056: 008c1abc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4057: 00d79e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4058: 00db0e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4059: 00d76dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4060: 00db0e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4061: 00d6bfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4062: 008ca290 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4062: 008ca338 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4063: 00c7daf4 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4064: 004b8204 252 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4065: 00db1e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ - 4066: 008b8fe0 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4066: 008b9088 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4067: 00db17c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ 4068: 00cd3000 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHST │ │ │ │ - 4069: 0091f158 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4069: 0091f200 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4070: 00d758cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4071: 00902590 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4072: 00929428 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4073: 00b0c068 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4071: 00902638 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4072: 009294d0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4073: 00b0c108 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4074: 0043afec 216 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4075: 004fd310 1100 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4076: 00d77a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4077: 008f743c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4077: 008f74e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4078: 00d7b134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 4079: 0099c904 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4079: 0099c9ac 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4080: 0053771c 124 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ - 4081: 00920d34 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4081: 00920ddc 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4082: 00d6c160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4083: 00cb1090 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4084: 00d6abe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4085: 00567818 1192 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 4086: 00968c14 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4086: 00968cbc 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4087: 00d6630c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4088: 0029636c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4089: 0056e1bc 264 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 4090: 006e70ac 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4091: 0099854c 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4090: 006e7154 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4091: 009985f4 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4092: 006211c0 400 FUNC GLOBAL DEFAULT 12 helper_DADD │ │ │ │ 4093: 0062a0e8 200 FUNC GLOBAL DEFAULT 12 helper_evfsctuf │ │ │ │ 4094: 00d722c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4095: 008f63cc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4095: 008f6474 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4096: 00db0f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4097: 00d6be10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ - 4098: 00702bb4 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ + 4098: 00702c5c 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4099: 00629e70 144 FUNC GLOBAL DEFAULT 12 helper_evfsctui │ │ │ │ 4100: 00db151e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4101: 0094c478 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4101: 0094c520 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4102: 00db1474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4103: 00d8d834 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4104: 00db2050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4105: 00db04b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 4106: 005336ac 456 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4107: 009be5ac 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ - 4108: 006a50dc 344 FUNC GLOBAL DEFAULT 12 decNumberLogB │ │ │ │ + 4107: 009be654 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4108: 006a5184 344 FUNC GLOBAL DEFAULT 12 decNumberLogB │ │ │ │ 4109: 00d71340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4110: 00db057a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4111: 00d6e258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4112: 00dafea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4113: 002edc58 20 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4114: 00310890 1000 FUNC GLOBAL DEFAULT 12 fdctrl_read │ │ │ │ 4115: 005da2e4 4 FUNC GLOBAL DEFAULT 12 helper_tlbia │ │ │ │ 4116: 00d79d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4117: 0032d338 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 4118: 00d7bb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4119: 00cb59c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4120: 0093bc78 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4121: 009901b0 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4120: 0093bd20 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4121: 00990258 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4122: 00db0ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 4123: 00d71180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4124: 00db11fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_PATH_DSTATE │ │ │ │ 4125: 005da2e8 488 FUNC GLOBAL DEFAULT 12 helper_tlbie │ │ │ │ 4126: 00db2880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4127: 008c0e5c 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4127: 008c0f04 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4128: 005401cc 224 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4129: 005455ac 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 4130: 00d6d0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4131: 00d6b730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4132: 00db1908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4133: 00949d3c 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4133: 00949de4 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4134: 00d67604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4135: 00d691d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4136: 0096e07c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4137: 00b2d9cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4136: 0096e124 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4137: 00b2da6c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4138: 00d64b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4139: 00d721b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4140: 00d79014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_DCR_READ_EVENT │ │ │ │ 4141: 002a14e0 20 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4142: 009adcb0 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ - 4143: 00761aa4 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ + 4142: 009add58 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4143: 00761b4c 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4144: 00d66848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 4145: 009ab3d4 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ - 4146: 008a72b0 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4147: 007587ec 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4145: 009ab47c 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4146: 008a7358 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4147: 00758894 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4148: 004412c8 216 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4149: 008e54bc 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4150: 008254f8 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4151: 007f1edc 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4149: 008e5564 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4150: 008255a0 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4151: 007f1f84 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4152: 00db1c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4153: 009b5fa4 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4154: 0080ffac 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4153: 009b604c 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4154: 00810054 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ 4155: 0064b970 4 FUNC GLOBAL DEFAULT 12 helper_load_decr │ │ │ │ - 4156: 00943aa4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4157: 0096b140 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4156: 00943b4c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4157: 0096b1e8 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4158: 002ea158 152 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4159: 00997280 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4159: 00997328 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4160: 00d7aac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4161: 005a7fa8 192 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4162: 00946d30 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4162: 00946dd8 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4163: 00d75d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4164: 0093a560 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4164: 0093a608 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4165: 00dafd81 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4166: 00da8710 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4167: 00449cb8 8 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4168: 00d6d5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ - 4169: 0076c508 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ + 4169: 0076c5b0 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4170: 00da7638 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 4171: 00701458 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4172: 0097f7b4 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4171: 00701500 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 4172: 0097f85c 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4173: 00cb06c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4174: 00db0f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4175: 00daffc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4176: 00db0514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4177: 00d7b748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4178: 0028ca60 384 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4179: 00918f0c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4180: 009c4624 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4179: 00918fb4 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4180: 009c46cc 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4181: 0064a154 388 FUNC GLOBAL DEFAULT 12 helper_spr_core_write_generic │ │ │ │ 4182: 00d7a308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4183: 009d1c0c 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4183: 009d1cb4 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4184: 00d6f574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ 4185: 00634500 268 FUNC GLOBAL DEFAULT 12 helper_xscvdpuxws │ │ │ │ - 4186: 008f324c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4186: 008f32f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4187: 00d6dc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4188: 00d6a6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ - 4189: 00810338 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4189: 008103e0 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4190: 0051f838 64 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4191: 00532284 212 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4192: 009c12b8 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ - 4193: 00797740 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ + 4192: 009c1360 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4193: 007977e8 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4194: 00db1414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4195: 005452e0 32 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4196: 00db0eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4197: 00daff3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4198: 00db151a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4199: 0029a0f4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4200: 005daef4 712 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbwe │ │ │ │ 4201: 00c7dbf8 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4202: 00d79200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4203: 00db1ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4204: 00db2358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4205: 0081d230 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4205: 0081d2d8 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4206: 00d6ce48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4207: 00957d58 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4207: 00957e00 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4208: 00d75244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ 4209: 00d63b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4210: 00296430 196 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4211: 00753f80 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4211: 00754028 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4212: 00d74e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_EVENT │ │ │ │ 4213: 00d68870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4214: 008130f0 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4214: 00813198 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4215: 00db0dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4216: 00db1744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4217: 0082886c 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4218: 0094c530 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4217: 00828914 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4218: 0094c5d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4219: 00d7a5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 4220: 00cc71bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMINDP │ │ │ │ 4221: 00d794ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ 4222: 0064ac10 180 FUNC GLOBAL DEFAULT 12 helper_TW │ │ │ │ - 4223: 008f30dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4224: 00903248 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4225: 0099833c 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4223: 008f3184 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4224: 009032f0 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4225: 009983e4 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 4226: 005d284c 636 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4227: 00cd507c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUAIQ │ │ │ │ 4228: 00d74e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_REALIZE_EVENT │ │ │ │ 4229: 00d692c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4230: 00633c1c 388 FUNC GLOBAL DEFAULT 12 helper_xvcvspsxds │ │ │ │ 4231: 00db0a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4232: 00911f5c 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4233: 0081d384 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4232: 00912004 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4233: 0081d42c 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4234: 0057d2f4 40 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ - 4235: 007981b0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ + 4235: 00798258 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ 4236: 0044b450 284 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ 4237: 00ccf118 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextublx │ │ │ │ 4238: 00502f44 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4239: 00b9d978 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4239: 00b9da18 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4240: 00db044e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4241: 002e6e8c 328 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4242: 00db1c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ - 4243: 0070d3f8 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ - 4244: 0070e444 532 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ + 4243: 0070d4a0 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ + 4244: 0070e4ec 532 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4245: 00d6d038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4246: 00d64540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4247: 008a6e48 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4247: 008a6ef0 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4248: 00d69f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4249: 008a705c 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4249: 008a7104 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4250: 00d6d158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4251: 003114b0 1080 FUNC GLOBAL DEFAULT 12 fdctrl_transfer_handler │ │ │ │ 4252: 00db0ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4253: 00d68354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4254: 00db13b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4255: 00d64920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4256: 009ac618 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4256: 009ac6c0 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4257: 00db2312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4258: 00534064 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4259: 00db08b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4260: 00cc5770 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLWMI │ │ │ │ 4261: 00daff24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4262: 009b0c54 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4263: 0080f9f4 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4264: 0094a39c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4262: 009b0cfc 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4263: 0080fa9c 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4264: 0094a444 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4265: 00d64f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4266: 00701038 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4266: 007010e0 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4267: 00db08a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4268: 00db16d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4269: 00d6bc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4270: 008b8cf0 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4270: 008b8d98 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4271: 00db1a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4272: 00db01b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4273: 00d7aa48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4274: 00558a38 120 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4275: 00d9f47c 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4276: 00977938 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4277: 009164e4 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ - 4278: 00798088 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ - 4279: 0076c590 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ + 4276: 009779e0 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4277: 0091658c 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4278: 00798130 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ + 4279: 0076c638 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4280: 00d69290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4281: 0061ddc0 544 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_write_register │ │ │ │ 4282: 00d6ab14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4283: 00db2344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4284: 00db0e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4285: 008a58c4 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4285: 008a596c 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4286: 00d68024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4287: 008575a8 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4287: 00857650 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4288: 00cb8074 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4289: 00da87a0 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4290: 00d7a6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4291: 00db0e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4292: 00d6a8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4293: 00ccb650 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractd │ │ │ │ 4294: 00db163e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4295: 00641604 300 FUNC GLOBAL DEFAULT 12 helper_VDIVSQ │ │ │ │ 4296: 00d7b314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4297: 00637384 504 FUNC GLOBAL DEFAULT 12 helper_xsrqpi │ │ │ │ 4298: 00db0aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4299: 008c7f78 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4299: 008c8020 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4300: 00d64090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4301: 00d69220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ - 4302: 009a5b90 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4302: 009a5c38 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4303: 00d714c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4304: 00d64d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4305: 008fb3a4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4305: 008fb44c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4306: 00d6e3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4307: 00d6b3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4308: 00b9d9bc 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4308: 00b9da5c 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ 4309: 00cc0ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMODSQ │ │ │ │ - 4310: 008c8704 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4310: 008c87ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4311: 00cc5878 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLWNM │ │ │ │ 4312: 00d7992c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 4313: 007de1e0 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4313: 007de288 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4314: 00d79e58 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4315: 006e8064 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4315: 006e810c 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4316: 00db0122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ - 4317: 0095c450 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4317: 0095c4f8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4318: 004484f4 292 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4319: 00d7bd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4320: 009188a0 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ - 4321: 00983420 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ - 4322: 008db128 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4323: 007a87dc 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4324: 00961990 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ - 4325: 0073c3d4 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ + 4320: 00918948 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4321: 009834c8 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4322: 008db1d0 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4323: 007a8884 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4324: 00961a38 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4325: 0073c47c 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4326: 00db178a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ - 4327: 0073c958 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ + 4327: 0073ca00 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ 4328: 0062ccc8 304 FUNC GLOBAL DEFAULT 12 helper_xvresp │ │ │ │ 4329: 00cb6940 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4330: 00d71570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4331: 00d68e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4332: 00db01f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ 4333: 00db28f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 4334: 00286acc 252 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ - 4335: 00782a6c 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ + 4335: 00782b14 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ 4336: 00d6d3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 4337: 00dafe4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 4338: 00db0920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ 4339: 00d64260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 4340: 00c66478 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4341: 00db1c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4342: 00cc43d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2S │ │ │ │ 4343: 00d6f534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4344: 00db104e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4345: 00db0fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4346: 00d7693c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4347: 00964340 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4347: 009643e8 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4348: 00d75074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4349: 00cb88b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4350: 0056e2c4 108 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ 4351: 00d6c45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_EVENT │ │ │ │ 4352: 00db1326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4353: 00d7593c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4354: 00d79e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4355: 003c8d2c 432 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4356: 00cc403c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERNN │ │ │ │ 4357: 00db1c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4358: 00d6ed04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4359: 00cc3c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERNP │ │ │ │ 4360: 003a285c 372 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4361: 0098f684 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4361: 0098f72c 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4362: 00db1cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4363: 00905f28 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4363: 00905fd0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4364: 00db06be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4365: 00dafeca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4366: 00db1a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ 4367: 00db1244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PCI_GET_DSTATE │ │ │ │ - 4368: 008e78e4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 4369: 007aeec4 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ - 4370: 0070cb8c 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ + 4368: 008e798c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4369: 007aef6c 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4370: 0070cc34 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4371: 00db0922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4372: 002916fc 36 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4373: 00d75bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ - 4374: 007882a0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ + 4374: 00788348 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4375: 005402ac 200 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4376: 00641730 228 FUNC GLOBAL DEFAULT 12 helper_VDIVUQ │ │ │ │ 4377: 00d8d570 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4378: 00db1ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4379: 00db2398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4380: 00db1294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4381: 00d78a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4382: 0098dd70 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4383: 008afa88 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4382: 0098de18 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4383: 008afb30 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4384: 00d7b0e4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4385: 00db1cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4386: 00db1eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4387: 00cbf9a8 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4388: 00db0710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4389: 00db0ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 4390: 00d7343c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ 4391: 00d6b660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_READ_EVENT │ │ │ │ 4392: 00d64790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_UNPLUG_FN_EVENT │ │ │ │ - 4393: 0073ff1c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ + 4393: 0073ffc4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4394: 00cc0b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMODUQ │ │ │ │ 4395: 002e60e0 388 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4396: 00d6ed64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4397: 00d73f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4398: 0029de54 68 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4399: 002a0674 184 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4400: 0093cf4c 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 4401: 0096e368 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4400: 0093cff4 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4401: 0096e410 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4402: 00d67fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4403: 00d78430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 4404: 009593cc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ - 4405: 00911780 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ - 4406: 0077d404 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ + 4404: 00959474 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4405: 00911828 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4406: 0077d4ac 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4407: 00db0928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 4408: 009caa18 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4408: 009caac0 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4409: 00d714b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4410: 00db1ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4411: 0081766c 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4411: 00817714 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4412: 002e6ffc 36 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ - 4413: 0073e708 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ - 4414: 00805624 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4413: 0073e7b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ + 4414: 008056cc 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4415: 0026d4e4 572 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4416: 00db226e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4417: 00db11f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_CLAIM_DSTATE │ │ │ │ 4418: 002e5c54 236 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4419: 00d71fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4420: 008c92e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4420: 008c9388 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4421: 00db1e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4422: 00daff56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4423: 00ccd750 132 OBJECT GLOBAL DEFAULT 24 helper_info_lmw │ │ │ │ 4424: 003a5414 440 FUNC GLOBAL DEFAULT 12 isa_vga_init │ │ │ │ - 4425: 0070c3a8 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ + 4425: 0070c450 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4426: 00d7b164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4427: 007f5514 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4427: 007f55bc 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4428: 002a6fe0 372 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ - 4429: 007446f8 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 4430: 0090230c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4429: 007447a0 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ + 4430: 009023b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4431: 00cc3a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2SPP │ │ │ │ 4432: 005ba848 96 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4433: 00d7415c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ 4434: 0058eed0 104 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4435: 002a85f4 596 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4436: 0059f0b4 348 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4437: 0094b9e0 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4437: 0094ba88 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ 4438: 005d4fa8 112 FUNC GLOBAL DEFAULT 12 ppc64_cpu_write_elf64_note │ │ │ │ - 4439: 009bba44 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4439: 009bbaec 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4440: 00d7741c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4441: 00293078 144 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4442: 003cb3d8 4812 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ - 4443: 008294f0 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4443: 00829598 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ 4444: 00638fb4 1396 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2NN │ │ │ │ 4445: 00db1fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_EPR_DSTATE │ │ │ │ - 4446: 007e1ef0 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4447: 00975a50 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4446: 007e1f98 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4447: 00975af8 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ 4448: 00638a50 1380 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2NP │ │ │ │ - 4449: 0093f758 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4449: 0093f800 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4450: 00276924 552 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4451: 00d6be00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4452: 00544d88 292 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4453: 002b57a4 448 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4454: 00db1f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4455: 00745bf0 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4455: 00745c98 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4456: 00c7b460 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4457: 00d7681c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4458: 005cb5c8 24 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4459: 00d6bb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4460: 0081e0ec 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4460: 0081e194 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4461: 00cc3e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERPN │ │ │ │ 4462: 00d788a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4463: 0094a50c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4464: 006a7388 216 FUNC GLOBAL DEFAULT 12 decNumberMultiply │ │ │ │ + 4463: 0094a5b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4464: 006a7430 216 FUNC GLOBAL DEFAULT 12 decNumberMultiply │ │ │ │ 4465: 00cc3904 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERPP │ │ │ │ - 4466: 0091122c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4466: 009112d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4467: 00d7369c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4468: 003924c8 100 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4469: 005277b0 12 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4470: 00756f44 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4470: 00756fec 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4471: 00db22aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4472: 0095cd30 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4472: 0095cdd8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4473: 00d64840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4474: 00754e10 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4474: 00754eb8 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4475: 005cb590 56 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ - 4476: 00769ef8 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ + 4476: 00769fa0 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 4477: 00d6bb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4478: 002f0fbc 44 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4479: 008c86a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4479: 008c8750 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4480: 00db1a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4481: 00d7720c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4482: 002a2828 204 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4483: 006498d0 204 FUNC GLOBAL DEFAULT 12 helper_lswx │ │ │ │ 4484: 00d6dc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4485: 008c6764 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 4486: 00957128 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4485: 008c680c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4486: 009571d0 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4487: 00db20a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4488: 00db0f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4489: 00d7a158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4490: 00cb562c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4491: 0026d1cc 8 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ - 4492: 0073fc40 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ + 4492: 0073fce8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4493: 00d68514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4494: 008f32a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4494: 008f3350 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4495: 00cb87ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4496: 00d71a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4497: 0032223c 196 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4498: 00d659f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4499: 00cd0324 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractub │ │ │ │ 4500: 00cb78b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ - 4501: 0071c5f0 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ + 4501: 0071c698 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4502: 004b3344 152 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4503: 009153b0 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4503: 00915458 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4504: 00d6a3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4505: 00db0a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 4506: 008a3b28 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4507: 00999fc0 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4506: 008a3bd0 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4507: 0099a068 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4508: 00cd042c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractuh │ │ │ │ 4509: 00db0396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4510: 00d757ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4511: 0027f5f0 348 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4512: 00d63848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4513: 0058d310 440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4514: 00bc7428 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4515: 00db04cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4516: 00db097e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4517: 008f3360 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4517: 008f3408 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4518: 006483c0 472 FUNC GLOBAL DEFAULT 12 helper_bcds │ │ │ │ 4519: 00d6eeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ - 4520: 00930568 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4521: 00916d74 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4520: 00930610 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4521: 00916e1c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4522: 00ccf010 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextubrx │ │ │ │ 4523: 00ccbe90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrghb │ │ │ │ 4524: 00d69050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4525: 00d6accc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_IO_WRITE_EVENT │ │ │ │ 4526: 00527118 704 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4527: 0057d470 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4528: 00d63868 64 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4529: 00291818 40 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4530: 00c7dc5c 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4531: 00ccbe0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrghh │ │ │ │ 4532: 00cd03a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractuw │ │ │ │ 4533: 00db1bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 4534: 00d63a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 4535: 00745d44 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4535: 00745dec 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4536: 00db1d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4537: 00d75e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4538: 004fc760 108 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4539: 006384ec 1380 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2PN │ │ │ │ 4540: 00d673d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4541: 00915900 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4541: 009159a8 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4542: 003c97cc 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4543: 00d6d918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4544: 0062ecdc 352 FUNC GLOBAL DEFAULT 12 helper_xvnmsubdp │ │ │ │ 4545: 00637f8c 1376 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2PP │ │ │ │ 4546: 00db017e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ - 4547: 0077a830 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ + 4547: 0077a8d8 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4548: 00dafe12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4549: 00991060 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4549: 00991108 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4550: 00d64fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4551: 008ca150 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4551: 008ca1f8 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ 4552: 00ccd09c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xstdivdp │ │ │ │ 4553: 00d6ac8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ICH9_CC_READ_EVENT │ │ │ │ 4554: 00ccbd88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrghw │ │ │ │ - 4555: 006ad4b4 36 FUNC GLOBAL DEFAULT 12 decNumberZero │ │ │ │ - 4556: 008db8f8 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4555: 006ad55c 36 FUNC GLOBAL DEFAULT 12 decNumberZero │ │ │ │ + 4556: 008db9a0 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4557: 00d747bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4558: 007db5cc 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ - 4559: 00780330 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4560: 0094c894 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4561: 007e6844 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4562: 0081d934 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4563: 009baaf4 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4564: 008cee18 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4558: 007db674 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4559: 007803d8 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ + 4560: 0094c93c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4561: 007e68ec 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4562: 0081d9dc 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4563: 009bab9c 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4564: 008ceec0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4565: 00633460 392 FUNC GLOBAL DEFAULT 12 helper_XSCVQPDP │ │ │ │ 4566: 0025436c 288 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 4567: 0096dbc4 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4567: 0096dc6c 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4568: 00d71740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ - 4569: 0069f304 16 FUNC GLOBAL DEFAULT 12 decContextSaveStatus │ │ │ │ - 4570: 00799610 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4571: 008e814c 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4572: 006e7034 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4569: 0069f3b0 16 FUNC GLOBAL DEFAULT 12 decContextSaveStatus │ │ │ │ + 4570: 007996b8 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4571: 008e81f4 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4572: 006e70dc 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4573: 004404e0 20 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4574: 00dafeea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4575: 00338cbc 232 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4576: 00d7baac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4577: 0082555c 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ - 4578: 0069c124 900 FUNC GLOBAL DEFAULT 12 ppc_translate_init │ │ │ │ + 4577: 00825604 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4578: 0069c1d0 900 FUNC GLOBAL DEFAULT 12 ppc_translate_init │ │ │ │ 4579: 00dafef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 4580: 00aeadfc 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4581: 0092abb0 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4582: 0094c100 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4580: 00aeae9c 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4581: 0092ac58 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4582: 0094c1a8 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ 4583: 00d69eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4584: 00952978 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4584: 00952a20 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4585: 00d67354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4586: 00db0856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4587: 005391b0 572 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4588: 009793e0 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4588: 00979488 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4589: 004643f4 160 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4590: 0096dc84 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4591: 009a2b80 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 4592: 0079eb04 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 4590: 0096dd2c 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4591: 009a2c28 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4592: 0079ebac 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 4593: 002f64d0 140 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 4594: 00538578 104 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4595: 00dafe26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4596: 00db09e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4597: 00580a88 212 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4598: 00557c38 16 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4599: 00925390 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4599: 00925438 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4600: 00db203e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4601: 0031d950 116 FUNC GLOBAL DEFAULT 12 isa_serial_set_iobase │ │ │ │ 4602: 00db18f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4603: 004a4180 308 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4604: 00d8d840 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4605: 006311d4 320 FUNC GLOBAL DEFAULT 12 helper_XSMAXCQP │ │ │ │ 4606: 00d7758c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4607: 00d73aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4608: 0053c05c 188 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4609: 00d66ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ - 4610: 0095e240 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4610: 0095e2e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4611: 00562c20 16 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4612: 00d64e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4613: 00d702ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PIT_START_EVENT │ │ │ │ 4614: 00db1910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4615: 00db03b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4616: 00db05a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4617: 00d6c030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4618: 00d78c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4619: 007f4888 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4620: 0093e77c 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4619: 007f4930 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4620: 0093e824 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4621: 00253f90 44 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4622: 00d683f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4623: 00db0638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4624: 008c1414 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4624: 008c14bc 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4625: 00d663ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 4626: 00db0758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 4627: 0083dbcc 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 4627: 0083dc74 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 4628: 004ba68c 200 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 4629: 00db0d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 4630: 008e7258 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 4630: 008e7300 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 4631: 0062d99c 416 FUNC GLOBAL DEFAULT 12 helper_xvtdivdp │ │ │ │ 4632: 00db0b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 4633: 009be0b8 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 4633: 009be160 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 4634: 00d66c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 4635: 008234c8 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 4635: 00823570 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 4636: 002ebc1c 244 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 4637: 00ccd3b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdsr │ │ │ │ 4638: 00db0f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 4639: 004450e0 268 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ - 4640: 0098726c 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 4641: 007dd920 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ - 4642: 0073cce0 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ + 4640: 00987314 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 4641: 007dd9c8 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 4642: 0073cd88 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ 4643: 00d6d378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 4644: 00d6b870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 4645: 00550f1c 128 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 4646: 00db1842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 4647: 00d75184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 4648: 00d6df88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 4649: 009a6cdc 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 4649: 009a6d84 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 4650: 00db109c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 4651: 00db16a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 4652: 0098196c 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 4652: 00981a14 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 4653: 002f0c7c 628 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 4654: 00db1006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 4655: 0026c948 92 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 4656: 00db07da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 4657: 00d9ef28 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 4658: 005c0798 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_acked_features │ │ │ │ 4659: 0029a368 232 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 4660: 00db04a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 4661: 0081e1e4 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 4662: 008a3d00 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 4663: 008c0a8c 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ - 4664: 00702c0c 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ - 4665: 0073bb58 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ + 4661: 0081e28c 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 4662: 008a3da8 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 4663: 008c0b34 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 4664: 00702cb4 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ + 4665: 0073bc00 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 4666: 00d726c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 4667: 00db1bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 4668: 00540b1c 192 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 4669: 00db0bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 4670: 00db1b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 4671: 004fa034 16 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ - 4672: 0077ec70 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 4673: 009021f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 4674: 0069ca60 148 FUNC GLOBAL DEFAULT 12 spr_write_clear │ │ │ │ - 4675: 00981b60 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 4672: 0077ed18 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ + 4673: 009022a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 4674: 0069cb0c 148 FUNC GLOBAL DEFAULT 12 spr_write_clear │ │ │ │ + 4675: 00981c08 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 4676: 00d6f454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 4677: 00d673b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ - 4678: 00811da4 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 4678: 00811e4c 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 4679: 00d6b440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 4680: 00db13ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 4681: 00910878 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 4681: 00910920 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 4682: 00d5e194 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ - 4683: 0081d560 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 4684: 007e54ac 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 4683: 0081d608 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 4684: 007e5554 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 4685: 00db0356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 4686: 00ccb3bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpsdz │ │ │ │ 4687: 00db03ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 4688: 00ccbd04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrglb │ │ │ │ 4689: 0033898c 108 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 4690: 00ccd960 132 OBJECT GLOBAL DEFAULT 24 helper_info_lsw │ │ │ │ 4691: 002bfb58 344 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 4692: 007b16b0 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 4692: 007b1758 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 4693: 0062ef78 316 FUNC GLOBAL DEFAULT 12 helper_xvmsubsp │ │ │ │ 4694: 002a4448 40 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ - 4695: 0090580c 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 4695: 009058b4 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 4696: 00db0d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 4697: 00db011c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 4698: 007e4940 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 4698: 007e49e8 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 4699: 00466400 708 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 4700: 00492d14 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 4701: 00db0024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 4702: 0057d1a8 36 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 4703: 00ccbc80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrglh │ │ │ │ 4704: 00d6d6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 4705: 00910d24 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 4705: 00910dcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 4706: 00d6a324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 4707: 00db0e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 4708: 00d641e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 4709: 007c2f70 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 4709: 007c3018 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 4710: 00636f60 232 FUNC GLOBAL DEFAULT 12 helper_XVXSIGSP │ │ │ │ 4711: 00d71780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 4712: 00910afc 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ - 4713: 007207d8 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ + 4712: 00910ba4 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 4713: 00720880 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 4714: 00db13ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 4715: 00856a0c 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ - 4716: 00796a9c 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ + 4715: 00856ab4 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 4716: 00796b44 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ 4717: 0063d82c 1204 FUNC GLOBAL DEFAULT 12 helper_XVF64GERNN │ │ │ │ 4718: 0063d378 1204 FUNC GLOBAL DEFAULT 12 helper_XVF64GERNP │ │ │ │ 4719: 00db1938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 4720: 0094807c 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 4720: 00948124 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 4721: 00d6f0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ 4722: 00ccbbfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrglw │ │ │ │ - 4723: 0070cc70 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ + 4723: 0070cd18 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 4724: 00db0aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 4725: 00d73f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 4726: 00dafdde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 4727: 00db0bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 4728: 00d64880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ 4729: 00cd0cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdus │ │ │ │ 4730: 00640b38 264 FUNC GLOBAL DEFAULT 12 helper_VMSUMMBM │ │ │ │ @@ -4737,893 +4737,893 @@ │ │ │ │ 4733: 00db075e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 4734: 00618d58 200 FUNC GLOBAL DEFAULT 12 ppc_cpu_get_family_class │ │ │ │ 4735: 005a0a18 224 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 4736: 0043b298 480 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 4737: 00d71bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 4738: 00db0c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 4739: 005a071c 372 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 4740: 00750030 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 4740: 007500d8 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 4741: 00d76b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 4742: 009aee3c 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ - 4743: 00794d54 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 4744: 0093c3a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 4742: 009aeee4 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 4743: 00794dfc 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ + 4744: 0093c450 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 4745: 00d71880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 4746: 00db0402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 4747: 00d696fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 4748: 00d6636c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 4749: 004a3cc0 204 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 4750: 00db0e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 4751: 0043b13c 188 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 4752: 00cb838c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ - 4753: 0094c5e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ - 4754: 009b8594 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 4755: 006ba658 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 4753: 0094c690 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 4754: 009b863c 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 4755: 006ba700 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 4756: 00d651e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 4757: 00db1d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 4758: 00d6aae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 4759: 008a2228 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 4760: 007595dc 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 4761: 008c8c0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 4759: 008a22d0 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 4760: 00759684 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 4761: 008c8cb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 4762: 0055b088 380 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 4763: 009b7180 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 4763: 009b7228 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 4764: 00c7e1cc 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 4765: 00db21be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 4766: 00db0c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 4767: 00db038a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 4768: 0084bf94 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 4768: 0084c03c 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 4769: 005cc828 272 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 4770: 00db1e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 4771: 00db1810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 4772: 0028cbe8 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 4773: 00bc625c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 4774: 008da204 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 4774: 008da2ac 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 4775: 00d75e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 4776: 00db22ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 4777: 00d69180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 4778: 00cb12a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 4779: 00d71280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 4780: 00db1d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 4781: 00db1af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 4782: 007e7164 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 4783: 00942280 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ - 4784: 0073e540 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 4785: 008cd3bc 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 4782: 007e720c 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 4783: 00942328 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 4784: 0073e5e8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ + 4785: 008cd464 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 4786: 00db28a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 4787: 003c7058 1264 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 4788: 003c7f34 280 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 4789: 00d799c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 4790: 006efaa4 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ + 4790: 006efb4c 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 4791: 00dafd04 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 4792: 007a5ab0 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 4793: 00b9d990 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 4792: 007a5b58 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 4793: 00b9da30 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 4794: 00545e50 32 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 4795: 00db1f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 4796: 00d6c2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 4797: 002c121c 60 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 4798: 008f6b84 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 4798: 008f6c2c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 4799: 00db1fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_WATCHDOG_EXPIRY_DSTATE │ │ │ │ 4800: 00db1f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 4801: 007a100c 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 4801: 007a10b4 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 4802: 00d72cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ - 4803: 00744e84 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 4804: 0098d218 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 4803: 00744f2c 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ + 4804: 0098d2c0 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 4805: 00db019a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 4806: 00d78860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4807: 0096566c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 4808: 0094a2e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 4807: 00965714 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 4808: 0094a38c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 4809: 0063cec4 1204 FUNC GLOBAL DEFAULT 12 helper_XVF64GERPN │ │ │ │ 4810: 00cb7cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 4811: 007ac404 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 4811: 007ac4ac 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 4812: 00d6c1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 4813: 0063ca10 1204 FUNC GLOBAL DEFAULT 12 helper_XVF64GERPP │ │ │ │ 4814: 00d747cc 696 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 4815: 00d75c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 4816: 00b86ac0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 4816: 00b86b60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 4817: 00d71050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 4818: 00d7691c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 4819: 00d6ece4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 4820: 00db1aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ - 4821: 00941fdc 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 4821: 00942084 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 4822: 003773a0 136 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 4823: 0029fae4 1656 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 4824: 00db10a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 4825: 009b1654 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 4825: 009b16fc 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 4826: 00db18dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 4827: 00d75304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ATTACH_DEVICE_EVENT │ │ │ │ 4828: 00c7e47c 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 4829: 00db0a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 4830: 00d78910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 4831: 00db01fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 4832: 00d64ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 4833: 00db0982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 4834: 00db1d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 4835: 00c7e21c 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 4836: 008ded44 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 4836: 008dedec 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ 4837: 00cc844c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fpscr_clrbit │ │ │ │ - 4838: 00755980 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 4838: 00755a28 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 4839: 00daff9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 4840: 00d710a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 4841: 00db0874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 4842: 009130d4 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 4842: 0091317c 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 4843: 00d720b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 4844: 00d6a124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 4845: 002f3028 356 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ - 4846: 00aeb5dc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 4847: 006ea8e0 2324 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 4848: 0091cbd4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ - 4849: 0070dfc0 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 4850: 008c7c98 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 4846: 00aeb67c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 4847: 006ea988 2324 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 4848: 0091cc7c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 4849: 0070e068 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ + 4850: 008c7d40 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 4851: 00db007e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 4852: 006e6b60 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 4852: 006e6c08 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 4853: 005e0fb4 48 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_decr │ │ │ │ 4854: 00db0170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 4855: 0025448c 68 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 4856: 00d683b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 4857: 007c1104 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 4857: 007c11ac 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 4858: 00403758 8 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 4859: 0093d848 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 4859: 0093d8f0 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 4860: 00d72cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 4861: 00d6d088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 4862: 00db15e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 4863: 00dafdbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 4864: 00701598 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 4864: 00701640 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 4865: 00db0352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 4866: 006e7b0c 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 4866: 006e7bb4 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 4867: 00537040 16 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 4868: 00db106c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ 4869: 00ccda68 132 OBJECT GLOBAL DEFAULT 24 helper_info_icbi │ │ │ │ - 4870: 0081e528 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 4870: 0081e5d0 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 4871: 00d672a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 4872: 00dafd7d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 4873: 006e7c4c 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 4874: 008ffa08 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 4873: 006e7cf4 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 4874: 008ffab0 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 4875: 00d6628c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 4876: 009574b8 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 4876: 00957560 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 4877: 004c5274 932 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 4878: 00db077c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 4879: 00d78fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_NMI_EXCEPTION_EVENT │ │ │ │ 4880: 00db10a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 4881: 002ec514 180 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 4882: 00d69d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 4883: 00d674e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 4884: 00d6646c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 4885: 008c8030 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 4886: 0082527c 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 4885: 008c80d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 4886: 00825324 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 4887: 00db0e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 4888: 00cb4ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ - 4889: 0069caf4 4 FUNC GLOBAL DEFAULT 12 spr_access_nop │ │ │ │ + 4889: 0069cba0 4 FUNC GLOBAL DEFAULT 12 spr_access_nop │ │ │ │ 4890: 00db03ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 4891: 008c6e38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 4892: 00b9d9f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 4893: 00903f98 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 4891: 008c6ee0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 4892: 00b9da98 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 4893: 00904040 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 4894: 00db0ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 4895: 00d676d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ - 4896: 0071f4f4 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ - 4897: 00786e28 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ - 4898: 00993dcc 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 4899: 008ceba8 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 4896: 0071f59c 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ + 4897: 00786ed0 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ + 4898: 00993e74 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 4899: 008cec50 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 4900: 00db06c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 4901: 00db206c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 4902: 00db201a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 4903: 00db2256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 4904: 00cc70b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMINSP │ │ │ │ 4905: 00c78d94 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 4906: 00cc67f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMULDP │ │ │ │ 4907: 00daff8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 4908: 00cc6f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXDP │ │ │ │ - 4909: 008c6598 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 4909: 008c6640 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 4910: 002a23ec 332 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 4911: 00965780 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 4911: 00965828 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 4912: 0029d80c 20 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 4913: 00276b4c 796 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 4914: 00337924 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ - 4915: 008c288c 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 4916: 009ca39c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 4915: 008c2934 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 4916: 009ca444 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 4917: 004b85d0 240 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 4918: 008254d4 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 4918: 0082557c 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 4919: 005e5458 136 FUNC GLOBAL DEFAULT 12 ppc4xx_cpr_init │ │ │ │ 4920: 002bd698 596 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 4921: 00db231c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 4922: 002ab278 2196 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ - 4923: 00717550 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ + 4923: 007175f8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 4924: 00d6617c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ 4925: 00d6fdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_WRITE_EVENT │ │ │ │ - 4926: 0093f89c 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 4926: 0093f944 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 4927: 002a20f4 188 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ 4928: 00db1932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DIRTY_BITMAP_DSTATE │ │ │ │ - 4929: 008c9c1c 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 4929: 008c9cc4 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 4930: 00d6db38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 4931: 00d737bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 4932: 0054090c 528 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 4933: 00d7335c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 4934: 00d6beb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 4935: 00db0292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 4936: 00db18d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 4937: 00db0e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 4938: 00db1ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 4939: 00db1be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 4940: 00d715e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 4941: 00d667d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ - 4942: 00915c04 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 4942: 00915cac 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 4943: 00db1654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 4944: 00db0aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 4945: 009163a4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 4945: 0091644c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 4946: 00d68c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 4947: 00baa204 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 4948: 0099220c 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 4947: 00baa2a4 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 4948: 009922b4 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 4949: 0028b7f8 64 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 4950: 00d7751c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 4951: 008ce974 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 4951: 008cea1c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 4952: 00dafe30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 4953: 00322098 208 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 4954: 008d30ac 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 4954: 008d3154 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 4955: 00d75a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ 4956: 00cc6ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINJDP │ │ │ │ - 4957: 009a64d4 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ - 4958: 00941c98 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ - 4959: 0077ad58 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ + 4957: 009a657c 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ + 4958: 00941d40 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 4959: 0077ae00 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 4960: 00d64d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 4961: 009a6da4 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 4961: 009a6e4c 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 4962: 00d72230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 4963: 00381e64 28 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 4964: 009a6e5c 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 4964: 009a6f04 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 4965: 00d672b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 4966: 00511884 184 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 4967: 00925800 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ - 4968: 006f7d70 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ + 4967: 009258a8 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 4968: 006f7e18 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 4969: 00db19a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ - 4970: 00910ef0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 4970: 00910f98 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 4971: 00d6d1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 4972: 00db2918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 4973: 00273cb4 72 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 4974: 00d6f364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 4975: 00d7053c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_WRITE_EVENT │ │ │ │ 4976: 002a7898 216 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 4977: 00982540 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 4977: 009825e8 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 4978: 00d6e568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 4979: 008112fc 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 4979: 008113a4 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 4980: 00cc2b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_be_comp │ │ │ │ 4981: 00db2810 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ 4982: 00d78f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_PRINT_EVENT │ │ │ │ - 4983: 0092e4d0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 4983: 0092e578 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 4984: 00d732dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 4985: 0029cae8 424 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 4986: 008dd66c 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ - 4987: 009965c4 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 4988: 008bd0a0 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 4986: 008dd714 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 4987: 0099666c 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 4988: 008bd148 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 4989: 00d709a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 4990: 007f1298 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 4990: 007f1340 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 4991: 00d8d1bc 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 4992: 00d6f968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 4993: 00db0804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 4994: 00d656f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 4995: 00d68314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 4996: 00d75124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ - 4997: 00708204 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ + 4997: 007082ac 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 4998: 00db0964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 4999: 00967cec 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 4999: 00967d94 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5000: 00db05cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5001: 00c7b400 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5002: 0099b8fc 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5002: 0099b9a4 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5003: 00db14a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5004: 00d71140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5005: 00d72a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ - 5006: 0077d564 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ + 5006: 0077d60c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5007: 00d7579c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5008: 0063f6b4 312 FUNC GLOBAL DEFAULT 12 helper_vctuxs │ │ │ │ - 5009: 00968178 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5009: 00968220 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5010: 00d69fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5011: 00d778fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5012: 0043ae90 292 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5013: 00cb0000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5014: 00d690d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ 5015: 00cc5668 132 OBJECT GLOBAL DEFAULT 24 helper_info_VABSDUB │ │ │ │ - 5016: 008fa5f0 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5016: 008fa698 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5017: 00db229c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5018: 00dafed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ - 5019: 006a31c0 1828 FUNC GLOBAL DEFAULT 12 decNumberFromString │ │ │ │ + 5019: 006a3268 1828 FUNC GLOBAL DEFAULT 12 decNumberFromString │ │ │ │ 5020: 00d78980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5021: 0044090c 40 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5022: 00db0b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_RESP_SIZE_DSTATE │ │ │ │ 5023: 00544eac 160 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5024: 00db02e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5025: 00d6d288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ 5026: 00cc55e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VABSDUH │ │ │ │ - 5027: 00823678 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5028: 0098de44 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5027: 00823720 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5028: 0098deec 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5029: 00d72020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5030: 00db1128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_POM_DSTATE │ │ │ │ 5031: 00329d64 344 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5032: 00d779ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5033: 00db1088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ - 5034: 0073cd7c 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ + 5034: 0073ce24 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ 5035: 00d716b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5036: 00d722e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5037: 00db093a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_WRITE_DSTATE │ │ │ │ 5038: 00db2054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ - 5039: 00730dbc 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 5040: 00910e38 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ - 5041: 0069fc30 20 FUNC GLOBAL DEFAULT 12 decContextZeroStatus │ │ │ │ + 5039: 00730e64 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ + 5040: 00910ee0 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5041: 0069fcdc 20 FUNC GLOBAL DEFAULT 12 decContextZeroStatus │ │ │ │ 5042: 00d742bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5043: 00db0ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5044: 00d6ed14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ - 5045: 007949a0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ + 5045: 00794a48 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5046: 002b61d4 168 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5047: 002e6c60 556 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5048: 00287b88 328 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5049: 00dafeba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5050: 0040784c 352 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5051: 00d7b344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ - 5052: 0077d47c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ - 5053: 00925024 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5052: 0077d524 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ + 5053: 009250cc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ 5054: 00cc5560 132 OBJECT GLOBAL DEFAULT 24 helper_info_VABSDUW │ │ │ │ - 5055: 0091299c 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5056: 008c808c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5055: 00912a44 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5056: 008c8134 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5057: 002ed808 352 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ - 5058: 008a8a68 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5058: 008a8b10 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5059: 00db0016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5060: 00db19c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5061: 00d647c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5062: 00db17ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5063: 00821db8 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5063: 00821e60 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5064: 00cc7c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMADD │ │ │ │ 5065: 00d7953c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5066: 00d6b850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5067: 00d6ad5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_IDE_EVENT │ │ │ │ 5068: 00db0664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ - 5069: 009ba180 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5070: 0074d6d4 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5069: 009ba228 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5070: 0074d77c 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5071: 00db1c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5072: 008cde90 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5072: 008cdf38 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5073: 00db0d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5074: 00db1154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_ENABLE_DSTATE │ │ │ │ 5075: 00d661bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5076: 00d6d4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5077: 00db0a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5078: 00cc634c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMADDS │ │ │ │ 5079: 00db2172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5080: 009ac4c0 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5080: 009ac568 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 5081: 00d6bb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5082: 00db0730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5083: 0028db00 156 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5084: 00db1c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5085: 00d6d238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ - 5086: 0090b5d4 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5086: 0090b67c 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5087: 00d6bb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5088: 003db070 836 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ 5089: 0031d9c4 96 FUNC GLOBAL DEFAULT 12 isa_serial_set_enabled │ │ │ │ - 5090: 007067b4 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ + 5090: 0070685c 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5091: 00db223e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5092: 0094d2bc 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5092: 0094d364 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5093: 00d7035c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_TB_LOAD_EVENT │ │ │ │ 5094: 00c7b3f4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5095: 00cc8134 132 OBJECT GLOBAL DEFAULT 24 helper_info_fpscr_check_status │ │ │ │ 5096: 00cb6ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5097: 007e45dc 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 5098: 008108a8 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ - 5099: 0077ef54 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ - 5100: 0070a5e4 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ + 5097: 007e4684 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5098: 00810950 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5099: 0077effc 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ + 5100: 0070a68c 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5101: 00288818 400 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5102: 00d6bac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5103: 00d773dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5104: 00633da0 328 FUNC GLOBAL DEFAULT 12 helper_xvcvspsxws │ │ │ │ 5105: 00d67ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5106: 00db0ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5107: 003cca2c 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ 5108: 005d7ca8 4228 FUNC GLOBAL DEFAULT 12 ppc_xlate │ │ │ │ - 5109: 008d8b98 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5109: 008d8c40 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ 5110: 00db225c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5111: 00d6f864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5112: 00db03ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5113: 00640838 76 FUNC GLOBAL DEFAULT 12 helper_VMLADDUHM │ │ │ │ 5114: 00db13ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5115: 00db22e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5116: 008c7004 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5116: 008c70ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5117: 00d722a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5118: 00cc87e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtsqrtdp │ │ │ │ 5119: 00db063e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5120: 00d76f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 5121: 0097e840 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 5122: 006e5944 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ - 5123: 00901ebc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5121: 0097e8e8 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5122: 006e59ec 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5123: 00901f64 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5124: 002f2284 72 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5125: 0028fda8 296 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5126: 00db0c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5127: 00645ba8 204 FUNC GLOBAL DEFAULT 12 helper_XXEXTRACTUW │ │ │ │ 5128: 00db1030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5129: 008c8874 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5129: 008c891c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5130: 00d6e618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5131: 009b7cc4 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5131: 009b7d6c 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5132: 0028824c 364 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5133: 00db0b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DISPATCH_UNKNOWN_CMD_DSTATE │ │ │ │ 5134: 00db0d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5135: 0091b738 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ - 5136: 00788b18 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5137: 0099e39c 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5138: 008c5008 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 5139: 0098cdec 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5140: 008ca8ac 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5141: 00853614 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5135: 0091b7e0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5136: 00788bc0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ + 5137: 0099e444 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5138: 008c50b0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5139: 0098ce94 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5140: 008ca954 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5141: 008536bc 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5142: 00db17f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5143: 00cc35ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDUHVLX │ │ │ │ 5144: 0061ebb8 232 FUNC GLOBAL DEFAULT 12 _spr_register │ │ │ │ 5145: 00510114 600 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5146: 00528b7c 452 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5147: 00db041c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ - 5148: 007469c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ - 5149: 007823e4 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ + 5148: 00746a70 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ + 5149: 0078248c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5150: 00db211a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5151: 00d7739c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5152: 00d68404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5153: 00c7b358 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5154: 00574400 48 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5155: 00d68c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5156: 008cac3c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5156: 008cace4 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5157: 00db12f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5158: 00d6eba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ 5159: 003fd60c 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 5160: 009b6854 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5161: 00993ccc 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5160: 009b68fc 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5161: 00993d74 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5162: 00334728 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5163: 00c7e9b4 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5164: 00db1afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5165: 00d75b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5166: 00db03b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5167: 007f42d8 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5167: 007f4380 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5168: 00d6a064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5169: 00db06da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 5170: 0092e924 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5170: 0092e9cc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5171: 00d75aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ 5172: 00d7a3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5173: 00d76b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5174: 00d72430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5175: 00cc6874 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSDIVDP │ │ │ │ 5176: 002da9e4 200 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5177: 00810764 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5177: 0081080c 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5178: 00d6e408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ - 5179: 006a86a8 224 FUNC GLOBAL DEFAULT 12 decNumberRemainder │ │ │ │ + 5179: 006a8750 224 FUNC GLOBAL DEFAULT 12 decNumberRemainder │ │ │ │ 5180: 00d784a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 5181: 00d767cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ - 5182: 0069e9ec 64 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0 │ │ │ │ - 5183: 0069ea2c 64 FUNC GLOBAL DEFAULT 12 spr_write_MMCR1 │ │ │ │ + 5182: 0069ea98 64 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0 │ │ │ │ + 5183: 0069ead8 64 FUNC GLOBAL DEFAULT 12 spr_write_MMCR1 │ │ │ │ 5184: 0026d124 168 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5185: 00d68830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5186: 003c82bc 260 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5187: 006ab4bc 368 FUNC GLOBAL DEFAULT 12 decNumberLn │ │ │ │ - 5188: 008f5484 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5187: 006ab564 368 FUNC GLOBAL DEFAULT 12 decNumberLn │ │ │ │ + 5188: 008f552c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5189: 00583d70 20 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5190: 00d68910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ - 5191: 0078233c 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5192: 00925940 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5191: 007823e4 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ + 5192: 009259e8 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5193: 00db0074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5194: 002944b8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5195: 0094b6ec 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5195: 0094b794 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5196: 005ca210 128 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5197: 004f0cc4 272 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5198: 00d6d548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 5199: 0077b53c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ + 5199: 0077b5e4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5200: 00d7711c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5201: 0025541c 16 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5202: 00936e60 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ - 5203: 00704058 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ + 5202: 00936f08 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5203: 00704100 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5204: 00d73b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5205: 00dafd3d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ 5206: 00621b24 268 FUNC GLOBAL DEFAULT 12 helper_DDIVQ │ │ │ │ - 5207: 0090c48c 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5207: 0090c534 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5208: 0029502c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5209: 007e9cc8 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5209: 007e9d70 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5210: 0029a1cc 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5211: 002a8e2c 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ - 5212: 00805fb8 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5212: 00806060 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5213: 00d75f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5214: 00255d94 180 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5215: 0062f1f0 316 FUNC GLOBAL DEFAULT 12 helper_xvnmsubsp │ │ │ │ 5216: 00db0c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ 5217: 00646998 84 FUNC GLOBAL DEFAULT 12 helper_vctzb │ │ │ │ 5218: 00db134e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5219: 00d757ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5220: 009413d8 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5220: 00941480 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5221: 00db11c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_CMD_TIMER_EXPIRED_DSTATE │ │ │ │ 5222: 00db1af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5223: 00646a90 144 FUNC GLOBAL DEFAULT 12 helper_vctzd │ │ │ │ 5224: 00db011e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5225: 00db0464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5226: 00d67f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5227: 0060c444 92 FUNC GLOBAL DEFAULT 12 ppc_store_vscr │ │ │ │ 5228: 006469ec 88 FUNC GLOBAL DEFAULT 12 helper_vctzh │ │ │ │ 5229: 003cadc0 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ - 5230: 00717498 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ + 5230: 00717540 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5231: 00d72490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ - 5232: 006a85c8 224 FUNC GLOBAL DEFAULT 12 decNumberRemainderNear │ │ │ │ + 5232: 006a8670 224 FUNC GLOBAL DEFAULT 12 decNumberRemainderNear │ │ │ │ 5233: 00c7b3dc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5234: 00db1b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ - 5235: 00979194 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5235: 0097923c 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5236: 00d7af20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5237: 00db1f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 5238: 00db07d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5239: 00db0c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ - 5240: 007d8ca4 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5240: 007d8d4c 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5241: 00d75acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5242: 008d4450 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5242: 008d44f8 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5243: 00d6fd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_OBIO_IRQ_EVENT │ │ │ │ 5244: 005ad308 112 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5245: 00d64a50 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5246: 00d7aa28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5247: 00959a20 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5247: 00959ac8 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5248: 0051bc10 104 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5249: 00326a20 940 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5250: 00d6ef24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ - 5251: 008d32e0 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5251: 008d3388 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5252: 00d6acbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_SUPERIO_READ_EVENT │ │ │ │ 5253: 00646a44 76 FUNC GLOBAL DEFAULT 12 helper_vctzw │ │ │ │ - 5254: 0098758c 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5254: 00987634 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5255: 00db09a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5256: 00573448 496 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ - 5257: 0073f6e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5258: 00b2da20 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5257: 0073f788 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ + 5258: 00b2dac0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ 5259: 00d7039c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_CMD_TIMER_STOP_EVENT │ │ │ │ - 5260: 0095f37c 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5261: 008d8dcc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5260: 0095f424 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5261: 008d8e74 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5262: 00d6dbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5263: 009a94ac 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5263: 009a9554 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5264: 0030e048 528 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5265: 00b2da18 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 5266: 00990084 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5265: 00b2dab8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5266: 0099012c 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5267: 00d7a5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5268: 00d6fab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5269: 00d7368c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5270: 008ce1d8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 5271: 00b2da10 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5270: 008ce280 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5271: 00b2dab0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5272: 00db1c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5273: 002f3224 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5274: 007b9278 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5274: 007b9320 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5275: 00db0ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5276: 00288b38 364 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5277: 00db1e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5278: 0086d664 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5278: 0086d70c 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5279: 0059f344 228 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5280: 005ca1b8 88 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5281: 00d6bed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5282: 00d66748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5283: 005e2880 92 FUNC GLOBAL DEFAULT 12 ppc_dcr_init │ │ │ │ 5284: 00daff32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ 5285: 00d7055c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_IHANDLE_CLOSE_EVENT │ │ │ │ - 5286: 0090aad0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5287: 00967b38 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5288: 0096470c 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5286: 0090ab78 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5287: 00967be0 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5288: 009647b4 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5289: 00db1ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5290: 00d69bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_EVENT │ │ │ │ - 5291: 0075c724 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5292: 007accf4 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5291: 0075c7cc 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ + 5292: 007acd9c 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5293: 00d75284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5294: 00d64b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5295: 00331104 8 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5296: 00d63b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5297: 00db1d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5298: 0028cca8 60 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 5299: 00915f4c 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5299: 00915ff4 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5300: 00db1f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 5301: 0085eb4c 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5301: 0085ebf4 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ 5302: 00637048 104 FUNC GLOBAL DEFAULT 12 helper_XVTSTDCDP │ │ │ │ - 5303: 00737a10 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ + 5303: 00737ab8 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5304: 00cba34c 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5305: 0093e594 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5305: 0093e63c 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5306: 00cba3bc 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5307: 00cc2908 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_be_comp │ │ │ │ 5308: 00dafd26 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5309: 00cba44c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5310: 00d71b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 5311: 00d6de78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ - 5312: 007d6464 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5312: 007d650c 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5313: 00db133e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5314: 0064afd8 12 FUNC GLOBAL DEFAULT 12 helper_rfmci │ │ │ │ 5315: 00db1cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5316: 00d68ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5317: 00db1d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5318: 008c7620 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5319: 00746574 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5318: 008c76c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5319: 0074661c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5320: 00d6622c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5321: 00d79074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SLB_SET_EVENT │ │ │ │ 5322: 00d779cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ - 5323: 00717560 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ + 5323: 00717608 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5324: 00db1700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5325: 002f2538 152 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5326: 00dafd1e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5327: 00d7707c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5328: 00533e08 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5329: 007e0dd8 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5329: 007e0e80 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5330: 00db0c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ 5331: 0062db3c 244 FUNC GLOBAL DEFAULT 12 helper_xvtdivsp │ │ │ │ - 5332: 006a3e38 780 FUNC GLOBAL DEFAULT 12 decNumberOr │ │ │ │ - 5333: 0070ec10 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ + 5332: 006a3ee0 780 FUNC GLOBAL DEFAULT 12 decNumberOr │ │ │ │ + 5333: 0070ecb8 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5334: 00d714f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5335: 00d7b6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5336: 006342d4 288 FUNC GLOBAL DEFAULT 12 helper_XSCVQPSQZ │ │ │ │ 5337: 00d6961c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ - 5338: 0073eec0 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ - 5339: 00864784 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5338: 0073ef68 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ + 5339: 0086482c 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5340: 00d6f274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5341: 00d79978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ - 5342: 0077fa64 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5343: 009be5ec 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5342: 0077fb0c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ + 5343: 009be694 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5344: 00d69000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5345: 009b8b98 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5345: 009b8c40 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5346: 00db1cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5347: 00298248 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5348: 00d6d0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5349: 00d5e1a0 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 5350: 0094014c 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5351: 0073cb20 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ - 5352: 006ae300 276 FUNC GLOBAL DEFAULT 12 decimal128FromString │ │ │ │ - 5353: 008ac274 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5350: 009401f4 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5351: 0073cbc8 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ + 5352: 006ae3a8 276 FUNC GLOBAL DEFAULT 12 decimal128FromString │ │ │ │ + 5353: 008ac31c 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ 5354: 00d74e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_RESET_HANDLER_EVENT │ │ │ │ - 5355: 0075b0f8 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5355: 0075b1a0 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5356: 00d7bafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5357: 003fd524 220 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ - 5358: 008c8a9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5358: 008c8b44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ 5359: 005e0b30 48 FUNC GLOBAL DEFAULT 12 cpu_ppc_decrease_tb_by_offset │ │ │ │ - 5360: 0086824c 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5360: 008682f4 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5361: 00d79dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5362: 00d6d838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 5363: 009189ac 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5364: 00823c60 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5363: 00918a54 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5364: 00823d08 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5365: 00db1d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5366: 00db1c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5367: 00d63288 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ 5368: 00d8d58c 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5369: 00db1b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5370: 00db0294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ - 5371: 0073cebc 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ + 5371: 0073cf64 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ 5372: 00d67324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5373: 00d67e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5374: 00d64040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5375: 00d6e808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ - 5376: 008e1c84 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5376: 008e1d2c 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5377: 00d6e788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ - 5378: 00718c8c 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ + 5378: 00718d34 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5379: 00daff52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5380: 00db0070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5381: 00db09f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5382: 009970bc 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ - 5383: 006aa5e0 2480 FUNC GLOBAL DEFAULT 12 decNumberPower │ │ │ │ + 5382: 00997164 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5383: 006aa688 2480 FUNC GLOBAL DEFAULT 12 decNumberPower │ │ │ │ 5384: 00db12f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5385: 0074bda0 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5386: 0095cc3c 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 5387: 006a4e24 488 FUNC GLOBAL DEFAULT 12 decNumberToIntegralExact │ │ │ │ + 5385: 0074be48 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5386: 0095cce4 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5387: 006a4ecc 488 FUNC GLOBAL DEFAULT 12 decNumberToIntegralExact │ │ │ │ 5388: 00d7019c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_PARITY_READ_EVENT │ │ │ │ 5389: 00d6fa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ 5390: 0063eacc 100 FUNC GLOBAL DEFAULT 12 helper_VADDUBS │ │ │ │ - 5391: 0096925c 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5391: 00969304 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5392: 00db2122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5393: 009ae7e0 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5393: 009ae888 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5394: 00cb3be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 5395: 00d7067c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_UNPLUG_REQUEST_EVENT │ │ │ │ 5396: 005cf2bc 56 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5397: 00d71e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5398: 008d97ac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5398: 008d9854 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5399: 00d6f564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5400: 00d7966c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5401: 007f3df0 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 5402: 009b0f14 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5401: 007f3e98 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5402: 009b0fbc 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5403: 00d6e1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5404: 00295638 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5405: 00db0b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5406: 00d6e098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5407: 00db0788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5408: 00db12a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5409: 00d71b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5410: 0055b984 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5411: 002a092c 236 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ - 5412: 00769560 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ + 5412: 00769608 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5413: 00d7b048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5414: 0057d1cc 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5415: 0094a3f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5416: 00910598 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5415: 0094a4a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5416: 00910640 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5417: 00db0a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5418: 00db0eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 5419: 009bde08 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5419: 009bdeb0 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5420: 00d66fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5421: 00db1276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5422: 002e5d40 236 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5423: 0098d694 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5423: 0098d73c 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ 5424: 00db0946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PC87312_IO_READ_DSTATE │ │ │ │ - 5425: 0093da90 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5425: 0093db38 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5426: 00d7052c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_FINDDEVICE_EVENT │ │ │ │ 5427: 00c7e1a0 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5428: 00db0b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5429: 007baba4 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5430: 007e759c 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5429: 007bac4c 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5430: 007e7644 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5431: 00db072c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5432: 00db1690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5433: 00d646d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5434: 00d79b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5435: 0056e0d4 68 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5436: 00db1e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5437: 005d00cc 156 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ - 5438: 008c8e90 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5438: 008c8f38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5439: 002982f4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 5440: 0056da38 48 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5441: 00db23dc 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5442: 00db01ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5443: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5444: 007b16c8 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5444: 007b1770 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 5445: 00db21e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5446: 00d66e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5447: 0090c230 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5447: 0090c2d8 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5448: 00db1ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SLB_SET_DSTATE │ │ │ │ 5449: 00d63c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 5450: 00cb5080 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5451: 009c885c 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5451: 009c8904 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5452: 00db1a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 5453: 008179a0 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5453: 00817a48 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5454: 00db16ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5455: 009cf39c 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5455: 009cf444 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5456: 00daffb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5457: 008ad550 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5458: 00980bcc 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5457: 008ad5f8 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5458: 00980c74 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5459: 00d68c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5460: 0081e714 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5460: 0081e7bc 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5461: 005acf20 512 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5462: 00d7b778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5463: 00cbc5dc 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5464: 00d758fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5465: 00d66f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5466: 009b3c84 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5467: 009c1210 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5466: 009b3d2c 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5467: 009c12b8 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5468: 00db1318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5469: 00db2306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5470: 008e6c2c 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5470: 008e6cd4 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 5471: 00d6c48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_RESP_SIZE_EVENT │ │ │ │ 5472: 00d64d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5473: 00d64730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5474: 007cf8a8 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5474: 007cf950 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5475: 00c664a8 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5476: 002a856c 136 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5477: 008bc448 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5477: 008bc4f0 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5478: 00db04c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5479: 00db0c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5480: 00db112a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_PIM_DSTATE │ │ │ │ 5481: 00cb3b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5482: 00db05de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5483: 00db289e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5484: 00370264 200 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5485: 0095c390 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5485: 0095c438 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5486: 0027e934 352 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5487: 00d640d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 5488: 009c5e20 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 5488: 009c5ec8 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 5489: 00db1596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ - 5490: 0073189c 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ + 5490: 00731944 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5491: 00db0552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 5492: 00629074 160 FUNC GLOBAL DEFAULT 12 helper_FMULS │ │ │ │ 5493: 00d71810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5494: 00d6f314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5495: 00d7686c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5496: 00d736cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5497: 008f45c4 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5497: 008f466c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 5498: 005ca5b8 424 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5499: 00db20bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5500: 00d75c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5501: 0042fcc4 5432 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5502: 009303a8 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5502: 00930450 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5503: 005b5428 332 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5504: 00968d54 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5504: 00968dfc 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 5505: 00cb2adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 5506: 00cd4de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIEXQ │ │ │ │ 5507: 00d754d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5508: 00db1628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5509: 00d6da88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 5510: 00321ea8 164 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 5511: 008da744 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5511: 008da7ec 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5512: 00d6da38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5513: 00db28ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5514: 00624614 560 FUNC GLOBAL DEFAULT 12 helper_DCTFIX │ │ │ │ 5515: 00399530 80 FUNC GLOBAL DEFAULT 12 ps2_queue_noirq │ │ │ │ 5516: 00d6d3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5517: 00db0ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5518: 002d25f0 320 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5519: 00db059a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5520: 009bc3cc 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5520: 009bc474 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5521: 00db1df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5522: 00db1b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5523: 00db20ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5524: 00915b94 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5525: 00941b54 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5524: 00915c3c 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5525: 00941bfc 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5526: 0064bed8 344 FUNC GLOBAL DEFAULT 12 helper_load_dcr │ │ │ │ 5527: 00523740 44 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5528: 00d65dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5529: 008f9938 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5529: 008f99e0 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5530: 003cc720 116 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5531: 009640f4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5531: 0096419c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5532: 00d6d6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 5533: 00db1a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 5534: 00d6bba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 5535: 00db13c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 5536: 0093d5d4 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 5536: 0093d67c 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 5537: 00d71380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 5538: 00db17e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 5539: 00cb4ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 5540: 0098ebc4 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 5540: 0098ec6c 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 5541: 00db14e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 5542: 00b9d9b4 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 5542: 00b9da54 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 5543: 00db0e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 5544: 00d682e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ - 5545: 007ef2d8 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 5545: 007ef380 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 5546: 00d75f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 5547: 0079f86c 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 5547: 0079f914 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 5548: 00db1d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 5549: 0028077c 416 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 5550: 008f8018 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 5550: 008f80c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 5551: 00441b70 148 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 5552: 00d6a2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 5553: 00db1aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 5554: 00db0028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 5555: 00644488 372 FUNC GLOBAL DEFAULT 12 helper_VRLDMI │ │ │ │ 5556: 00d73a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ - 5557: 00950668 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 5557: 00950710 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 5558: 00d785d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 5559: 00db159e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 5560: 00db1d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 5561: 00d66d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 5562: 003aa3a0 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 5563: 0093026c 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 5564: 0075756c 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 5563: 00930314 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 5564: 00757614 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 5565: 00d7010c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_GPT_WRITE_EVENT │ │ │ │ 5566: 00ccb338 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpswz │ │ │ │ 5567: 005cdfe4 8 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 5568: 00db0962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 5569: 004c3f28 468 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 5570: 00d7a3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 5571: 002983a4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 5572: 004fcff4 484 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 5573: 009544b0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ - 5574: 00797b4c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ + 5573: 00954558 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 5574: 00797bf4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 5575: 00d77f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ 5576: 00634ec8 212 FUNC GLOBAL DEFAULT 12 helper_xscvuxddp │ │ │ │ - 5577: 00759eb4 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 5577: 00759f5c 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ 5578: 00cd4ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTFIXQQ │ │ │ │ - 5579: 00917ba0 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 5579: 00917c48 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 5580: 00db0a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 5581: 00946ab4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 5582: 0094a6e0 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 5583: 009c8714 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 5581: 00946b5c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 5582: 0094a788 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 5583: 009c87bc 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 5584: 00d6a634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 5585: 00562ae0 124 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 5586: 00d680f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 5587: 009c78c4 200 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ - 5588: 0081372c 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 5587: 009c796c 200 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ + 5588: 008137d4 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 5589: 005cc098 156 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ 5590: 00cc65e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMULSP │ │ │ │ - 5591: 00921ffc 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 5591: 009220a4 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 5592: 0029a4d0 384 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 5593: 007c1080 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 5593: 007c1128 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 5594: 00db18e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 5595: 00db1fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_NULL_VPA_ADDR_SET_DSTATE │ │ │ │ 5596: 00db0934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_SUPERIO_READ_DSTATE │ │ │ │ 5597: 00db148e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 5598: 00db0228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 5599: 00523630 44 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ - 5600: 006ad378 100 FUNC GLOBAL DEFAULT 12 decNumberIsSubnormal │ │ │ │ + 5600: 006ad420 100 FUNC GLOBAL DEFAULT 12 decNumberIsSubnormal │ │ │ │ 5601: 006446a4 332 FUNC GLOBAL DEFAULT 12 helper_VRLDNM │ │ │ │ 5602: 00db123a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PRE_SAVE_DSTATE │ │ │ │ - 5603: 00983ec4 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 5604: 008e3b14 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 5603: 00983f6c 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 5604: 008e3bbc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 5605: 005ceba8 300 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 5606: 00cce5c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtvscr │ │ │ │ 5607: 00cb3ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 5608: 00990d64 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 5608: 00990e0c 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ 5609: 00db185c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 5610: 007e1fe0 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 5611: 0093f1b8 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 5610: 007e2088 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 5611: 0093f260 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 5612: 005b0434 176 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ - 5613: 0069e5c4 176 FUNC GLOBAL DEFAULT 12 spr_write_booke_pid │ │ │ │ + 5613: 0069e670 176 FUNC GLOBAL DEFAULT 12 spr_write_booke_pid │ │ │ │ 5614: 00d6f094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ 5615: 00db192c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_REALIZE_DSTATE │ │ │ │ - 5616: 0090d568 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 5617: 006e6f30 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ - 5618: 007958e0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ + 5616: 0090d610 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 5617: 006e6fd8 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 5618: 00795988 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 5619: 00db1a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 5620: 00d74eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 5621: 00d67e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 5622: 00db213a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 5623: 00daff70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ 5624: 00629d44 152 FUNC GLOBAL DEFAULT 12 helper_evfscfsf │ │ │ │ 5625: 00db02aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMMAND_DECODED_DSTATE │ │ │ │ @@ -5632,454 +5632,454 @@ │ │ │ │ 5628: 00438f6c 472 FUNC GLOBAL DEFAULT 12 msi_notify │ │ │ │ 5629: 00db19d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PCIE_FLR_DSTATE │ │ │ │ 5630: 0051f648 116 FUNC GLOBAL DEFAULT 12 AUD_vlog │ │ │ │ 5631: 00629c0c 80 FUNC GLOBAL DEFAULT 12 helper_evfscfsi │ │ │ │ 5632: 00d786d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 5633: 0057a418 260 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 5634: 00d68554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ - 5635: 00773f10 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ + 5635: 00773fb8 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 5636: 00db2134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 5637: 00cbf9b8 36 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 5638: 00db2120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 5639: 0072c9dc 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 5640: 00723218 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 5639: 0072ca84 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 5640: 007232c0 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 5641: 00587624 748 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ - 5642: 00795b78 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ + 5642: 00795c20 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 5643: 00d6b2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 5644: 00db207a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 5645: 00db13dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 5646: 00754b08 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 5646: 00754bb0 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ 5647: 00cd3108 132 OBJECT GLOBAL DEFAULT 24 helper_info_POPCNTB │ │ │ │ - 5648: 00795d2c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ + 5648: 00795dd4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 5649: 0028cce4 60 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 5650: 00d6ad9c 1124 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 5651: 00441548 852 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ 5652: 005b0520 124 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 5653: 00821dbc 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 5653: 00821e64 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 5654: 00db153a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ - 5655: 007178a4 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ - 5656: 00961d50 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 5655: 0071794c 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ + 5656: 00961df8 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 5657: 002a7970 288 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 5658: 0063eb90 112 FUNC GLOBAL DEFAULT 12 helper_VADDUHS │ │ │ │ 5659: 00339438 188 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 5660: 002aea40 96 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ - 5661: 00868540 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 5661: 008685e8 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 5662: 0058fd18 88 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 5663: 00db1082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 5664: 00db0ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 5665: 009476c0 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 5665: 00947768 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 5666: 00cb5a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ - 5667: 0095188c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 5667: 00951934 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 5668: 00d6dfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 5669: 00cb4f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 5670: 008f9fe8 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 5671: 007dad7c 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 5670: 008fa090 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 5671: 007dae24 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 5672: 00cc6b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVSUBDP │ │ │ │ 5673: 00db17be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 5674: 00db104a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 5675: 00d78a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 5676: 00d79d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 5677: 00821c40 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 5678: 00987900 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 5677: 00821ce8 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 5678: 009879a8 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 5679: 00db176c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 5680: 002ab010 84 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 5681: 00d7062c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_REALIZE_COMPLETE_EVENT │ │ │ │ 5682: 00d9ef80 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 5683: 00d743dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 5684: 00d75f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 5685: 00d64d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 5686: 00755b2c 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 5686: 00755bd4 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 5687: 00dafd79 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 5688: 009983e4 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 5688: 0099848c 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 5689: 002eb698 136 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ - 5690: 007d54fc 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 5690: 007d55a4 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 5691: 0029f538 368 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 5692: 0093054c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 5692: 009305f4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 5693: 00d7a1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 5694: 00db0a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 5695: 0061e2f4 16 FUNC GLOBAL DEFAULT 12 ppc_gdb_arch_name │ │ │ │ 5696: 00db0fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 5697: 00db1e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 5698: 00dafd3b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 5699: 0052b114 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ - 5700: 006d4978 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 5700: 006d4a20 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 5701: 00293a90 180 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 5702: 0032438c 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 5703: 00d78730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 5704: 00dafff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 5705: 00d78740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 5706: 00d67564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 5707: 00db13fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 5708: 009bef80 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 5709: 0098f5d0 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 5710: 00997e78 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 5708: 009bf028 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 5709: 0098f678 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 5710: 00997f20 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 5711: 00dafdae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 5712: 00d68064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 5713: 008e5670 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 5713: 008e5718 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 5714: 00db1c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 5715: 00d743cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ 5716: 00629cac 152 FUNC GLOBAL DEFAULT 12 helper_evfscfuf │ │ │ │ - 5717: 0080f9e4 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 5717: 0080fa8c 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ 5718: 00629c5c 80 FUNC GLOBAL DEFAULT 12 helper_evfscfui │ │ │ │ 5719: 00cc1570 132 OBJECT GLOBAL DEFAULT 24 helper_info_FADD │ │ │ │ - 5720: 009657dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 5720: 00965884 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 5721: 00db0ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 5722: 00d7764c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 5723: 00d6bfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 5724: 00311c98 476 FUNC GLOBAL DEFAULT 12 fdctrl_realize_common │ │ │ │ 5725: 00db195e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 5726: 00291640 112 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ 5727: 00ccff88 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmsubdp │ │ │ │ - 5728: 009814a0 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 5728: 00981548 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 5729: 00cce098 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctsf │ │ │ │ 5730: 00dafc78 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 5731: 00cc2dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception_err │ │ │ │ 5732: 00cce1a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctsi │ │ │ │ 5733: 00db0f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 5734: 00c7b69c 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 5735: 0086d4f4 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 5736: 006e705c 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 5737: 00872398 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 5735: 0086d59c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 5736: 006e7104 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 5737: 00872440 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 5738: 005cc750 32 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 5739: 00642604 232 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_le_comp │ │ │ │ 5740: 00db0f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 5741: 005c41f4 128 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 5742: 00daff58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 5743: 00511d3c 136 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 5744: 00db0eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 5745: 002a8860 40 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 5746: 0090c24c 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ - 5747: 007449a0 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ + 5746: 0090c2f4 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 5747: 00744a48 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 5748: 004ba3a8 460 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 5749: 00db1a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 5750: 003fea3c 516 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 5751: 00d6f3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 5752: 008bbddc 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 5752: 008bbe84 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 5753: 00c7d504 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 5754: 00db2876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 5755: 00db157c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 5756: 00374208 16 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 5757: 003c9414 88 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 5758: 00d6b4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 5759: 00dafe6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 5760: 00291b10 28 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 5761: 00da7630 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 5762: 0057c374 196 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 5763: 00d66c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 5764: 0097ea60 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 5764: 0097eb08 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 5765: 00d6f234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 5766: 006ea08c 2132 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 5766: 006ea134 2132 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 5767: 00270d2c 6636 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 5768: 00db1c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 5769: 005c338c 192 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ - 5770: 00b91974 50 OBJECT GLOBAL DEFAULT 14 d2utable │ │ │ │ + 5770: 00b91a14 50 OBJECT GLOBAL DEFAULT 14 d2utable │ │ │ │ 5771: 00db22da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 5772: 00db2138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 5773: 00db014a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 5774: 0029a7a0 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 5775: 00905630 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 5775: 009056d8 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 5776: 002d8ee0 160 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 5777: 00db1fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 5778: 00807de0 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 5778: 00807e88 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 5779: 00db20ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 5780: 00645160 292 FUNC GLOBAL DEFAULT 12 helper_VINSDLX │ │ │ │ 5781: 002ee6a8 376 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 5782: 00d78c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 5783: 004b70a8 240 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ - 5784: 0073b238 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 5785: 0081d730 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 5786: 008acda0 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 5784: 0073b2e0 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ + 5785: 0081d7d8 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 5786: 008ace48 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 5787: 002f66d4 560 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 5788: 008c7340 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 5789: 008139b8 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ - 5790: 00805524 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 5788: 008c73e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 5789: 00813a60 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 5790: 008055cc 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 5791: 00db11d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_ADU_XSCOM_READ_DSTATE │ │ │ │ 5792: 00d707bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_STUFF_EVENT │ │ │ │ 5793: 00db1392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 5794: 00d7c5b0 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 5795: 00d6a6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 5796: 00980770 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 5796: 00980818 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 5797: 00d769bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 5798: 00db211e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 5799: 00cc8764 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtsqrtsp │ │ │ │ 5800: 0039a4b4 2512 FUNC GLOBAL DEFAULT 12 ps2_write_mouse │ │ │ │ 5801: 00d727c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 5802: 00d71cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 5803: 00db1ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 5804: 00cd6180 132 OBJECT GLOBAL DEFAULT 24 helper_info_fixup_thrm │ │ │ │ 5805: 0054621c 20 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 5806: 00db1458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 5807: 00b86970 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 5807: 00b86a10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 5808: 00db0032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 5809: 003c6c74 400 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 5810: 00d75a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 5811: 00db03fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ - 5812: 0079790c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ - 5813: 0075b32c 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 5812: 007979b4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ + 5813: 0075b3d4 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 5814: 00db0334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 5815: 00d7445c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ - 5816: 0073bbd0 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ + 5816: 0073bc78 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 5817: 00db1d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 5818: 00cce11c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctuf │ │ │ │ 5819: 00d684b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 5820: 00d6c51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_ONE_SEC_TIMER_EVENT │ │ │ │ 5821: 00253fbc 244 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 5822: 00d7a068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 5823: 00823bfc 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 5823: 00823ca4 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 5824: 00cce224 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctui │ │ │ │ 5825: 00dafd53 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_c │ │ │ │ 5826: 0051e878 164 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 5827: 00d7804c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 5828: 00cb8200 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 5829: 0057c654 36 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 5830: 008f9718 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 5830: 008f97c0 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 5831: 00d75bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 5832: 005200a8 328 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 5833: 009a8a50 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 5833: 009a8af8 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 5834: 00db187e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 5835: 00d6bf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 5836: 00cca75c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvsxddp │ │ │ │ 5837: 00287a20 360 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 5838: 00db1b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 5839: 00d687b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 5840: 0094f0c4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ - 5841: 00796e18 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ + 5840: 0094f16c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 5841: 00796ec0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 5842: 00db20c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 5843: 00db0c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 5844: 00d69300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 5845: 00d75174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 5846: 00d75d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 5847: 005c0854 1104 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 5848: 00d71a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 5849: 009677ec 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 5849: 00967894 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 5850: 00d8dc80 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 5851: 00db200c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SPR_SET_DSTATE │ │ │ │ 5852: 00d7ad54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 5853: 0074bb84 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 5853: 0074bc2c 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 5854: 00572fc4 24 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 5855: 00908a04 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 5855: 00908aac 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 5856: 00492cf8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 5857: 00db1346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 5858: 009359d8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 5858: 00935a80 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 5859: 00db1df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 5860: 00448228 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 5861: 00db034a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 5862: 008c7060 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 5862: 008c7108 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 5863: 005a5de4 248 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ 5864: 00cc6664 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSDIVSP │ │ │ │ - 5865: 009aceec 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ - 5866: 00776458 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ + 5865: 009acf94 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 5866: 00776500 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 5867: 00db2392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 5868: 00db22fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ - 5869: 007445f4 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ + 5869: 0074469c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 5870: 00589980 788 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 5871: 008fb50c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 5871: 008fb5b4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 5872: 00d6b600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ - 5873: 0076c7a0 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ + 5873: 0076c848 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 5874: 00c77400 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 5875: 009b5bd0 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 5875: 009b5c78 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 5876: 00db04bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 5877: 00d79c40 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 5878: 0029a0e8 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 5879: 00d75d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 5880: 00cb69c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 5881: 00d6d748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 5882: 009adcd4 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 5882: 009add7c 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 5883: 00d72864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 5884: 0075a300 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 5884: 0075a3a8 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ 5885: 00db1fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_DSI_DSTATE │ │ │ │ - 5886: 008caaf4 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 5886: 008cab9c 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 5887: 00d686a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 5888: 00c77fbc 212 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 5889: 00db0a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 5890: 0074a42c 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 5890: 0074a4d4 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 5891: 00cc74d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGTDP │ │ │ │ 5892: 00d6aad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 5893: 00db02ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 5894: 0074ffb0 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 5895: 0079dbc8 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 5894: 00750058 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 5895: 0079dc70 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 5896: 00db1b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 5897: 00daffde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 5898: 0094cad4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 5898: 0094cb7c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 5899: 00db0c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 5900: 0028c7d4 268 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 5901: 009b0bc0 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 5902: 008c1db4 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 5901: 009b0c68 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 5902: 008c1e5c 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 5903: 002894d8 292 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 5904: 00643724 332 FUNC GLOBAL DEFAULT 12 helper_vpkswss │ │ │ │ 5905: 00256e74 328 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 5906: 00db2262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 5907: 00db1d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ - 5908: 0079598c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ + 5908: 00795a34 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 5909: 00d76098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 5910: 00d66e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 5911: 00537108 116 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 5912: 00d75504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 5913: 00db1a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 5914: 00d79154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SPR_SET_EVENT │ │ │ │ 5915: 00db1a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 5916: 009d3424 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 5916: 009d34cc 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 5917: 00d64470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 5918: 00d8d488 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 5919: 0051e4c8 144 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 5920: 00daff96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ 5921: 00d6e698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 5922: 0084e594 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 5922: 0084e63c 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 5923: 00daff18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 5924: 008f1aa0 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 5924: 008f1b48 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 5925: 00d7b2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ - 5926: 00795bd8 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ + 5926: 00795c80 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 5927: 00db0f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 5928: 0083e9f4 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 5928: 0083ea9c 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 5929: 00388c48 100 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ - 5930: 00795d6c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ + 5930: 00795e14 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 5931: 00db0890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ - 5932: 0077c10c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ + 5932: 0077c1b4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 5933: 00d64680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 5934: 00db17ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 5935: 00d683a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ - 5936: 00743918 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ + 5936: 007439c0 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 5937: 00d72250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 5938: 00920d90 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 5939: 008c7dac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 5938: 00920e38 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 5939: 008c7e54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 5940: 00d79d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 5941: 00db1af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 5942: 008bde7c 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ - 5943: 00918d20 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 5944: 008f3194 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 5942: 008bdf24 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 5943: 00918dc8 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 5944: 008f323c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 5945: 00db090e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 5946: 00db1f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 5947: 00963cc8 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 5947: 00963d70 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 5948: 00db28b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 5949: 00293798 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 5950: 00293270 176 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 5951: 00db292c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 5952: 00d72674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 5953: 00d78d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 5954: 00d6fa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 5955: 006335e8 244 FUNC GLOBAL DEFAULT 12 helper_xscvdpspn │ │ │ │ 5956: 00db0cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 5957: 009632c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 5958: 00902950 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 5959: 0085c838 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 5957: 0096336c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 5958: 009029f8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 5959: 0085c8e0 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 5960: 00d6ee84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 5961: 00db225e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 5962: 00d6e4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 5963: 00d7b1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 5964: 008dc4fc 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 5964: 008dc5a4 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 5965: 00dafd34 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 5966: 00db2090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 5967: 00cb7288 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 5968: 0092197c 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 5968: 00921a24 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 5969: 005b04e4 60 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 5970: 00db051c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 5971: 008c9dc8 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 5971: 008c9e70 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 5972: 00d72380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 5973: 00dafd9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 5974: 00db1016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 5975: 00329d04 36 FUNC GLOBAL DEFAULT 12 rom_reset_order_override │ │ │ │ - 5976: 0075fcd4 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ + 5976: 0075fd7c 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 5977: 00daff74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 5978: 005cb004 132 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 5979: 00d67c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 5980: 006370b0 172 FUNC GLOBAL DEFAULT 12 helper_XVTSTDCSP │ │ │ │ 5981: 004a3e58 204 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 5982: 00d6ba50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 5983: 00b9d9d0 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 5984: 009c8868 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 5983: 00b9da70 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 5984: 009c8910 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 5985: 00d798ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 5986: 00d757fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 5987: 00ccd6cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_stmw │ │ │ │ 5988: 005c7468 92 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 5989: 00643870 296 FUNC GLOBAL DEFAULT 12 helper_vpkswus │ │ │ │ 5990: 00c7d514 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 5991: 005cdfec 4 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 5992: 0043dabc 284 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ - 5993: 0071d910 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 5994: 008f9e80 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 5993: 0071d9b8 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ + 5994: 008f9f28 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 5995: 00cc7660 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGEDP │ │ │ │ 5996: 00db0ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 5997: 00960228 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 5997: 009602d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 5998: 00db15fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 5999: 00d65524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6000: 00d7978c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6001: 00339280 220 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6002: 008141c0 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6002: 00814268 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6003: 006434b4 340 FUNC GLOBAL DEFAULT 12 helper_vpkshss │ │ │ │ 6004: 006426ec 264 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_be_exp │ │ │ │ 6005: 00d728f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6006: 00523840 332 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6007: 005a0550 176 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6008: 00d661dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6009: 00db0b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 6010: 005d2df8 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6011: 007b03f4 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6011: 007b049c 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6012: 00db15c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6013: 0057c814 1768 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6014: 00d775bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6015: 00db2106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6016: 009bb224 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6017: 007f3f88 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6016: 009bb2cc 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6017: 007f4030 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6018: 00537408 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 6019: 008e1b74 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6020: 007e6b74 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6019: 008e1c1c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6020: 007e6c1c 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6021: 00d6f374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6022: 00db08a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6023: 0092a784 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6023: 0092a82c 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6024: 00d66da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6025: 0044a2d8 396 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ - 6026: 007adeac 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6027: 007cee28 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ - 6028: 00742240 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ + 6026: 007adf54 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6027: 007ceed0 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6028: 007422e8 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6029: 005cad84 524 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6030: 009d75f0 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6030: 009d7690 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6031: 00dafcd8 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6032: 008c0490 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6032: 008c0538 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6033: 00db07c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6034: 00db03a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6035: 00995a78 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6035: 00995b20 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6036: 00db06d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6037: 00db168a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6038: 00cb793c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6039: 00db2570 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6040: 005b0204 320 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6041: 00db0266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6042: 004fc8b8 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 6043: 00d6ce88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 6044: 00ccdbf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_dcbz │ │ │ │ 6045: 00d76048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6046: 00286510 240 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6047: 00d71600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ - 6048: 006cb92c 2520 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ + 6048: 006cb9d4 2520 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ 6049: 00bc86f0 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6050: 00d7772c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ 6051: 00ccd018 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpexpdp │ │ │ │ 6052: 00db0948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_IDE_DSTATE │ │ │ │ - 6053: 007d7964 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6053: 007d7a0c 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6054: 00db033c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6055: 00d682f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6056: 00257854 356 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 6057: 00d701bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_SIZE_READ_EVENT │ │ │ │ 6058: 00cb1744 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6059: 00d6a154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6060: 00db1a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6061: 00db07f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 6062: 00db0d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ - 6063: 00790a20 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ + 6063: 00790ac8 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 6064: 00d71be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_EVENT │ │ │ │ 6065: 00d647e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 6066: 00388748 488 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 6067: 00d67e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6068: 00d726b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ - 6069: 00780fe4 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ + 6069: 0078108c 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6070: 004b73cc 116 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6071: 005cdc04 316 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6072: 00334dc0 244 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ 6073: 00646c40 104 FUNC GLOBAL DEFAULT 12 helper_VADDUQM │ │ │ │ - 6074: 008e637c 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6074: 008e6424 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6075: 00d719a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6076: 002ea6f4 128 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6077: 00d752b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6078: 00d65e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6079: 002ea774 144 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6080: 00d64980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6081: 002ea804 160 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6088,68 +6088,68 @@ │ │ │ │ 6084: 0053de08 356 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6085: 00dafe06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6086: 00db0990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6087: 002eaa08 196 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6088: 002eaacc 208 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6089: 00db05ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ 6090: 00db1094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6091: 0098a560 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 6092: 007f23bc 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6091: 0098a608 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6092: 007f2464 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6093: 003a4c98 304 FUNC GLOBAL DEFAULT 12 isa_get_irq │ │ │ │ 6094: 0044ffdc 168 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6095: 005654e8 164 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6096: 00d7ab34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6097: 00d785a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6098: 008cc85c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6098: 008cc904 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6099: 00db154c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6100: 00db010e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6101: 00d6c370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6102: 00d69210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6103: 00d5de54 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6104: 005a137c 152 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ 6105: 00643608 284 FUNC GLOBAL DEFAULT 12 helper_vpkshus │ │ │ │ - 6106: 007692e0 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ + 6106: 00769388 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 6107: 00d79f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6108: 00d6c4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_SET_ADB_AUTOPOLL_EVENT │ │ │ │ 6109: 00d66968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6110: 00302ad4 136 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6111: 00d67c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6112: 0028b2f0 248 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6113: 009caa74 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6113: 009cab1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6114: 00d6ce18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6115: 00d79b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6116: 00998b3c 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6117: 0093f078 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6116: 00998be4 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6117: 0093f120 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6118: 00d69120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6119: 0090fca0 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6119: 0090fd48 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6120: 00635348 116 FUNC GLOBAL DEFAULT 12 helper_xvcvuxwdp │ │ │ │ 6121: 00d76d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6122: 00d744dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6123: 0096d5d0 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6124: 007c3dec 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6125: 008cceb8 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6123: 0096d678 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6124: 007c3e94 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6125: 008ccf60 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6126: 00d711c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6127: 00db292e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ - 6128: 0076c674 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ + 6128: 0076c71c 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6129: 00d71200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6130: 008ba2ec 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6130: 008ba394 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6131: 00db1c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ - 6132: 008dfd9c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6132: 008dfe44 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 6133: 00d6a2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6134: 00db12fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6135: 00381d30 200 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6136: 008db3e0 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6136: 008db488 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6137: 00d701ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PREP_SYSTEMIO_WRITE_EVENT │ │ │ │ 6138: 0063e60c 96 FUNC GLOBAL DEFAULT 12 helper_vminfp │ │ │ │ 6139: 0039e83c 324 FUNC GLOBAL DEFAULT 12 i8259_init_chip │ │ │ │ 6140: 00d6e578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6141: 00d705bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VIO_H_REG_CRQ_EVENT │ │ │ │ 6142: 00d6d5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6143: 00d7426c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6144: 00910000 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6144: 009100a8 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6145: 00db0cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6146: 00d6ebf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6147: 00cb5ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6148: 00d76cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 6149: 00db1096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_DSTATE │ │ │ │ 6150: 00648dd8 4 FUNC GLOBAL DEFAULT 12 helper_vncipherlast │ │ │ │ 6151: 0061f234 360 FUNC GLOBAL DEFAULT 12 register_non_embedded_sprs │ │ │ │ @@ -6163,1066 +6163,1066 @@ │ │ │ │ 6159: 00db0708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6160: 00d6d908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6161: 002edc6c 136 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6162: 00db228c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6163: 00dafee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6164: 00db0768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6165: 00d68e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6166: 008fd074 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6166: 008fd11c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6167: 00db0c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6168: 00cb5398 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6169: 00d66f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6170: 00db0550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6171: 00db0778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6172: 00cb3214 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 6173: 00d76eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 6174: 00d6964c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 6175: 00d65514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 6176: 00d7026c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_SET_EVENT │ │ │ │ 6177: 00db22b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6178: 00d792a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 6179: 0072b0f4 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ - 6180: 0070d8d8 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ + 6179: 0072b19c 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 6180: 0070d980 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6181: 00d7798c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6182: 005cdb3c 200 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ - 6183: 008acb34 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6184: 00910d80 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 6185: 0090da20 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6186: 009aec94 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6183: 008acbdc 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6184: 00910e28 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6185: 0090dac8 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6186: 009aed3c 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6187: 00d72604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6188: 00d6f2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6189: 00533874 304 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6190: 0097ea04 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6190: 0097eaac 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6191: 005648a4 80 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6192: 0029c00c 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6193: 00db0246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6194: 0093c79c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6194: 0093c844 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6195: 00db0c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6196: 00db1b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6197: 00d711f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6198: 00d789d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6199: 00813180 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ - 6200: 0071f364 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ + 6199: 00813228 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6200: 0071f40c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6201: 00d7990c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6202: 007f0950 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6202: 007f09f8 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6203: 00d65be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6204: 0043ebb8 540 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6205: 0059eeac 520 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6206: 0073d35c 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ - 6207: 008d4434 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 6208: 007a0c58 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6206: 0073d404 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ + 6207: 008d44dc 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6208: 007a0d00 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6209: 00d7803c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6210: 007ee600 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6210: 007ee6a8 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6211: 00db286c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6212: 00d6b780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6213: 006e35ec 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6213: 006e3694 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6214: 0043cfe4 132 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ 6215: 002b7aac 80 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6216: 00db1462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6217: 00d72984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ 6218: 00db170e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6219: 00d6f834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6220: 007a10dc 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6220: 007a1184 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6221: 00d73cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6222: 0057b73c 80 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6223: 005cc338 124 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ - 6224: 00795798 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ + 6224: 00795840 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6225: 00d78930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6226: 00db1dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ - 6227: 00797754 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ + 6227: 007977fc 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6228: 00d6aaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6229: 00db054e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ - 6230: 009ba1f8 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6230: 009ba2a0 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6231: 00db0276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6232: 0093bf58 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6232: 0093c000 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6233: 00d71d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6234: 007dcf28 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6234: 007dcfd0 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6235: 00d773ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6236: 00db0390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6237: 00d67ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6238: 00d75aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6239: 006c4068 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6239: 006c4110 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6240: 002db138 188 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6241: 00db0c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6242: 00d5de9c 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6243: 005ae124 32 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6244: 002f287c 32 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6245: 00d64080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6246: 00d64edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ 6247: 00d7746c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_FILL_EVENT │ │ │ │ 6248: 00db0fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6249: 00db1a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6250: 002aad60 168 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6251: 00d63a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6252: 00d68aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6253: 00db14c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6254: 008fbd7c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6254: 008fbe24 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6255: 00db1464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6256: 0028c8e0 384 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6257: 00db197e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6258: 0095e520 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ - 6259: 009c77d0 148 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ + 6258: 0095e5c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6259: 009c7878 148 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ 6260: 00cc5b0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VINSHLX │ │ │ │ 6261: 004b391c 152 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6262: 00db0eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 6263: 009233dc 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6263: 00923484 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6264: 002ea3cc 136 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6265: 00d6e178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6266: 00d7b518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6267: 0057d574 36 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6268: 00954c58 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6269: 00990958 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6268: 00954d00 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6269: 00990a00 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6270: 00d6c0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6271: 00db05a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6272: 002a8b14 128 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ 6273: 00ccd8dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_stsw │ │ │ │ - 6274: 0098e2ac 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6274: 0098e354 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6275: 006350d0 308 FUNC GLOBAL DEFAULT 12 helper_xscvuxdsp │ │ │ │ 6276: 00d708dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_SETUP_EVENT │ │ │ │ 6277: 00dafde4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6278: 005324a4 260 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6279: 00db0df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6280: 007c10f4 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6280: 007c119c 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6281: 00d75a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6282: 00d744ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6283: 00d64700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6284: 00d7361c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6285: 00db040c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6286: 00d68324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6287: 00db0512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6288: 00db1694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6289: 0093af78 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6289: 0093b020 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6290: 00c7bb18 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6291: 00db12f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ 6292: 002e7280 316 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6293: 00db0b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6294: 007a0ddc 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6294: 007a0e84 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6295: 0029b294 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6296: 0097c594 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6296: 0097c63c 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6297: 00d7351c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 6298: 00806ae4 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6298: 00806b8c 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6299: 00d7350c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6300: 002b5b48 428 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ - 6301: 00777964 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6302: 007b5ad0 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6301: 00777a0c 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ + 6302: 007b5b78 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6303: 0062331c 244 FUNC GLOBAL DEFAULT 12 helper_DQUA │ │ │ │ 6304: 00cb817c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6305: 00db1fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 6306: 00c7da78 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6307: 005201f0 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ - 6308: 009b7674 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6308: 009b771c 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6309: 00cd6204 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbflush │ │ │ │ 6310: 0057c480 36 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6311: 00db1514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6312: 00db0d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6313: 00835db4 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6313: 00835e5c 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6314: 00caa84c 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6315: 00d712c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 6316: 00963e48 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ - 6317: 00756dfc 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ - 6318: 008cb230 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 6319: 007f4008 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6320: 008d0bc4 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6316: 00963ef0 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6317: 00756ea4 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6318: 008cb2d8 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6319: 007f40b0 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6320: 008d0c6c 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ 6321: 004f5498 196 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6322: 0072bd08 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6322: 0072bdb0 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6323: 005cbdc4 152 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6324: 00b9d9e0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6324: 00b9da80 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6325: 00daff60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ - 6326: 00715c9c 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ + 6326: 00715d44 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6327: 005bdf70 256 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ - 6328: 006f79c0 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6329: 008ee6b8 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6330: 008110c4 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6328: 006f7a68 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ + 6329: 008ee760 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6330: 0081116c 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6331: 0038f618 140 FUNC GLOBAL DEFAULT 12 bmdma_init │ │ │ │ 6332: 00db1136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_WRITE_DSTATE │ │ │ │ 6333: 00d6b6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6334: 00cb6a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6335: 00d6e188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 6336: 00d7b59c 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6337: 00db0d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6338: 00d739dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 6339: 0091bae8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6339: 0091bb90 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6340: 0029efd4 16 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ - 6341: 0078fc6c 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6342: 008a93d8 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6341: 0078fd14 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ + 6342: 008a9480 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6343: 00da7640 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 6344: 00d72cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6345: 002978c4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ 6346: 00d6fe94 536 OBJECT GLOBAL DEFAULT 24 hw_ppc_trace_events │ │ │ │ - 6347: 008e0230 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6347: 008e02d8 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ 6348: 0063ec64 112 FUNC GLOBAL DEFAULT 12 helper_VADDUWS │ │ │ │ 6349: 00d790c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VR_GET_EVENT │ │ │ │ - 6350: 0079f7c8 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6350: 0079f870 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6351: 00d69c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ - 6352: 00905cb8 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6352: 00905d60 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ 6353: 00ccce8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtdivdp │ │ │ │ - 6354: 00717150 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ + 6354: 007171f8 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6355: 00db0fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6356: 0093580c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6356: 009358b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6357: 00d64a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6358: 00d705ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VIO_FREE_CRQ_EVENT │ │ │ │ 6359: 00538350 12 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6360: 00c7e074 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6361: 00db03e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ 6362: 00d71d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6363: 00db1e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6364: 00cc9c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxwdp │ │ │ │ 6365: 00d6a294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6366: 00cc697c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVSUBSP │ │ │ │ 6367: 00d6d618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ 6368: 00cd55a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_decr │ │ │ │ - 6369: 007d7adc 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6369: 007d7b84 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6370: 002a1638 552 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6371: 004fc998 204 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6372: 00db0006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6373: 005cd744 116 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6374: 00543f7c 120 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ - 6375: 0070cba4 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6376: 008b7454 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6375: 0070cc4c 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ + 6376: 008b74fc 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6377: 00d7744c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ - 6378: 00795834 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ + 6378: 007958dc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6379: 00d7bd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6380: 00db12ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6381: 00d68920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6382: 005467fc 20 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6383: 00d6a7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6384: 00db229e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6385: 00281bd0 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 6386: 00db0562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6387: 00909284 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6387: 0090932c 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6388: 00db02e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6389: 002905b4 324 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6390: 00d76e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6391: 00c7d3a8 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6392: 00d6f614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6393: 00d754c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6394: 0084869c 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6394: 00848744 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6395: 0057f6ac 1028 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6396: 00d64810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6397: 003382f4 148 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 6398: 00d65c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ - 6399: 00795b18 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ + 6399: 00795bc0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6400: 00db14f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6401: 00cb4294 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ - 6402: 00795cec 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ + 6402: 00795d94 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 6403: 00d7598c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6404: 008e64d8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6404: 008e6580 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6405: 00db1fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 6406: 00d67254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6407: 008fa6b4 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6407: 008fa75c 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6408: 004409ec 64 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6409: 00db1b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6410: 00825130 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6410: 008251d8 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6411: 00d6618c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6412: 007e558c 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ - 6413: 00768f78 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ + 6412: 007e5634 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6413: 00769020 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6414: 00d706cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_DR_INDICATOR_EVENT │ │ │ │ 6415: 00339b3c 4 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6416: 00965b74 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6416: 00965c1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6417: 00dafeae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6418: 00d657a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6419: 004aa2d4 56 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6420: 00db001e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6421: 00db09d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6422: 007a0e94 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6422: 007a0f3c 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 6423: 00db1826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 6424: 005e28dc 12 FUNC GLOBAL DEFAULT 12 ppc_cpu_pir │ │ │ │ 6425: 00ccfd78 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmsubsp │ │ │ │ - 6426: 00718df0 164 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ + 6426: 00718e98 164 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6427: 00db0842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ - 6428: 0073d714 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ + 6428: 0073d7bc 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ 6429: 00d75f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6430: 00d77d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6431: 002ea30c 152 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6432: 008de558 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ - 6433: 008d3b24 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6432: 008de600 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6433: 008d3bcc 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6434: 00cc0db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_STVEBX │ │ │ │ 6435: 00db13a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6436: 00d74bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ 6437: 00db1a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6438: 00db1264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_LSI_SET_DSTATE │ │ │ │ 6439: 00d687c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6440: 00991890 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6440: 00991938 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 6441: 00d63d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 6442: 00db288e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 6443: 00d65838 64 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 6444: 00931168 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 6444: 00931210 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 6445: 00d65928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 6446: 00db0caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 6447: 008faf54 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ - 6448: 009898a0 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 6447: 008faffc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 6448: 00989948 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 6449: 00db124c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_GET_DSTATE │ │ │ │ 6450: 00d64960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 6451: 00568b38 64 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 6452: 00c7e374 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 6453: 00db1cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 6454: 0095a5b0 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 6454: 0095a658 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 6455: 00d6f998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 6456: 002a69ec 396 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 6457: 00d63b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 6458: 004b6064 816 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 6459: 00339534 68 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 6460: 00d72420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 6461: 00db1d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ 6462: 00cc5d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMMBM │ │ │ │ - 6463: 00939f28 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 6463: 00939fd0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 6464: 00d7a2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 6465: 005b9db0 24 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 6466: 005cb9f8 568 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 6467: 0032af10 176 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 6468: 00db20e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ - 6469: 006cb454 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ + 6469: 006cb4fc 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ 6470: 00d76acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 6471: 0094a174 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 6471: 0094a21c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 6472: 00db1c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 6473: 003e989c 456 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 6474: 00db14a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 6475: 00d6a334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 6476: 00d726f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ - 6477: 008ac790 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 6477: 008ac838 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 6478: 00db0f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 6479: 002f1744 528 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 6480: 0056a4ec 176 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ - 6481: 0077aab8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 6482: 008f3304 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 6481: 0077ab60 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ + 6482: 008f33ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ 6483: 00d72944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 6484: 008a12c8 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 6484: 008a1370 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 6485: 005362f0 184 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 6486: 007f4084 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 6486: 007f412c 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 6487: 002903e4 72 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 6488: 008c68d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 6488: 008c697c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ 6489: 00cc9a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpic │ │ │ │ - 6490: 009aab50 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 6490: 009aabf8 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 6491: 00d657f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 6492: 0026cfc4 148 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 6493: 002d8b60 120 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ - 6494: 008ab904 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 6494: 008ab9ac 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 6495: 00db0860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ - 6496: 0077d858 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ + 6496: 0077d900 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 6497: 00d6bb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 6498: 00d76cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 6499: 00db21bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 6500: 00db039a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 6501: 00db1cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ 6502: 00db1204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_STR_TRUNCATED_DSTATE │ │ │ │ 6503: 00cc99f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpim │ │ │ │ - 6504: 007aca8c 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 6504: 007acb34 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 6505: 0053a504 80 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 6506: 00cc9970 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpip │ │ │ │ 6507: 00db2284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 6508: 009b3118 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 6508: 009b31c0 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 6509: 00377c64 152 FUNC GLOBAL DEFAULT 12 smbus_read_byte │ │ │ │ 6510: 00cb79c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 6511: 00d79c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 6512: 00d78310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 6513: 00db0ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 6514: 0052351c 276 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 6515: 00d7aae8 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 6516: 009a82dc 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 6516: 009a8384 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 6517: 00d71490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 6518: 002aaf58 184 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 6519: 003dbfec 8 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ 6520: 00cc98ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpiz │ │ │ │ 6521: 005ae028 108 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 6522: 00b2d9d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 6522: 00b2da74 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 6523: 00d73ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 6524: 00d680d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 6525: 00db07d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ - 6526: 00963f90 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 6526: 00964038 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 6527: 00d7a5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 6528: 00db0bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_TIMER_READ_DSTATE │ │ │ │ 6529: 00db0dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 6530: 00cca234 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvsxdsp │ │ │ │ 6531: 00d6deb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 6532: 009320c4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 6532: 0093216c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 6533: 00db0700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 6534: 00db119c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_SET_EXIT_DSTATE │ │ │ │ 6535: 00552b00 268 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 6536: 00333d48 1324 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 6537: 00528f64 172 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ - 6538: 0071f3c8 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ + 6538: 0071f470 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 6539: 00403f18 76 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 6540: 00d79d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6541: 00db1940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 6542: 009a03d4 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 6542: 009a047c 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 6543: 005a10e8 284 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 6544: 003346d0 88 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 6545: 00d6e6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 6546: 00d77a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 6547: 00908d8c 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 6547: 00908e34 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 6548: 00db065e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 6549: 00db12e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 6550: 0096a980 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 6551: 0081cb94 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 6552: 008bcd88 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 6553: 009947fc 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 6554: 009897b4 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 6550: 0096aa28 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 6551: 0081cc3c 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 6552: 008bce30 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 6553: 009948a4 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 6554: 0098985c 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 6555: 002f6440 144 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 6556: 00d6b6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 6557: 00d63d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 6558: 0063f088 104 FUNC GLOBAL DEFAULT 12 helper_vcfsx │ │ │ │ 6559: 00db08bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 6560: 00db1bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 6561: 00d646b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 6562: 00db0054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ - 6563: 00915444 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 6563: 009154ec 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 6564: 00db0482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 6565: 006482d8 232 FUNC GLOBAL DEFAULT 12 helper_bcdsetsgn │ │ │ │ - 6566: 009be070 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 6567: 00810d84 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 6566: 009be118 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 6567: 00810e2c 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 6568: 0029bfc8 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 6569: 00daffdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 6570: 00cd2be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMHADDSHS │ │ │ │ 6571: 00d6e358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 6572: 00d7ab84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 6573: 0026ce54 224 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 6574: 00ccdaec 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfd │ │ │ │ 6575: 00db066c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 6576: 00db12b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 6577: 00965ce4 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 6577: 00965d8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 6578: 00c7e4c4 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 6579: 002aa4ec 220 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 6580: 00d64970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 6581: 009695a0 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 6581: 00969648 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 6582: 0052cd50 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 6583: 00d76128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 6584: 00d7993c 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 6585: 00d79be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 6586: 00db23c0 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 6587: 00db0ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 6588: 0062dff4 320 FUNC GLOBAL DEFAULT 12 helper_XSMSUBDP │ │ │ │ 6589: 0061e7b0 88 FUNC GLOBAL DEFAULT 12 hreg_swap_gpr_tgpr │ │ │ │ 6590: 00cc7450 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGTSP │ │ │ │ 6591: 005a47c8 1412 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 6592: 00d67fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 6593: 00db00d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 6594: 00d7b094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 6595: 007baa88 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 6595: 007bab30 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ 6596: 00312a8c 48 FUNC GLOBAL DEFAULT 12 cmos_get_fd_drive_type │ │ │ │ - 6597: 0099d054 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 6597: 0099d0fc 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 6598: 00d74cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ - 6599: 0077b3d8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 6600: 009b8580 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 6599: 0077b480 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ + 6600: 009b8628 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 6601: 0032141c 604 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 6602: 00d7678c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 6603: 00db0830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 6604: 00d777ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 6605: 00cb8b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 6606: 00d8d578 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 6607: 007a3674 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 6608: 007c0b84 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 6607: 007a371c 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 6608: 007c0c2c 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 6609: 00db1f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 6610: 00d6f444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 6611: 00db12d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 6612: 00d792b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 6613: 00db1780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 6614: 00d7013c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OCM_MAP_EVENT │ │ │ │ - 6615: 00954974 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 6615: 00954a1c 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 6616: 00db0f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 6617: 00db023c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ - 6618: 0077e64c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ + 6618: 0077e6f4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 6619: 00640344 356 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2PP │ │ │ │ 6620: 00d6e378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 6621: 009c0d70 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 6621: 009c0e18 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 6622: 00db0a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 6623: 00d6ba60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 6624: 0029f040 136 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 6625: 00276e68 424 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 6626: 00db13d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 6627: 00db28fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 6628: 00293250 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 6629: 002a033c 36 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 6630: 009c7bac 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 6630: 009c7c54 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 6631: 00db1ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 6632: 00db06a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ - 6633: 0077deb4 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ + 6633: 0077df5c 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 6634: 00db1c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 6635: 009b0d18 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 6635: 009b0dc0 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 6636: 00db0ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 6637: 00980e4c 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 6637: 00980ef4 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ 6638: 00d7071c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_CREATE_EVENT │ │ │ │ - 6639: 009008b8 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 6639: 00900960 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 6640: 00590064 420 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 6641: 0063f020 104 FUNC GLOBAL DEFAULT 12 helper_vcfux │ │ │ │ 6642: 00621350 412 FUNC GLOBAL DEFAULT 12 helper_DADDQ │ │ │ │ 6643: 00d64fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 6644: 00d6b2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 6645: 00574190 168 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 6646: 00db08b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 6647: 0027fc34 348 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ - 6648: 007735fc 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ + 6648: 007736a4 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 6649: 00db0fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 6650: 00db2252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 6651: 008cac58 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 6651: 008cad00 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 6652: 00c78ed8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 6653: 00db07ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 6654: 00da767d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_emit_events_c │ │ │ │ 6655: 00ccb1ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpexpqp │ │ │ │ 6656: 00db0a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 6657: 0052cd78 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ 6658: 00621ef8 232 FUNC GLOBAL DEFAULT 12 helper_DCMPO │ │ │ │ 6659: 00cc66e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSADDDP │ │ │ │ - 6660: 00990d44 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 6660: 00990dec 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 6661: 00db00ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 6662: 00922c8c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 6663: 008ec0f8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ - 6664: 00743f40 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ + 6662: 00922d34 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 6663: 008ec1a0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 6664: 00743fe8 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 6665: 002edcf4 468 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 6666: 00db1c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ 6667: 00621c30 356 FUNC GLOBAL DEFAULT 12 helper_DCMPU │ │ │ │ - 6668: 008b9a4c 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 6668: 008b9af4 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 6669: 00dafe7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 6670: 009084a0 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 6670: 00908548 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 6671: 00db222c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 6672: 005c9890 260 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 6673: 00d64240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 6674: 00bc78a0 52 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 6675: 00d71440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 6676: 00cc75dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGESP │ │ │ │ 6677: 00dafd82 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 6678: 00db2034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 6679: 00db1a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 6680: 008e03f4 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 6680: 008e049c 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 6681: 00d78a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 6682: 00d7370c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 6683: 0056998c 108 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 6684: 00d6cda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 6685: 00db1c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ - 6686: 006a689c 224 FUNC GLOBAL DEFAULT 12 decNumberCompareSignal │ │ │ │ + 6686: 006a6944 224 FUNC GLOBAL DEFAULT 12 decNumberCompareSignal │ │ │ │ 6687: 0025601c 72 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 6688: 008c6fa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 6689: 0080fbc0 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 6688: 008c7050 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 6689: 0080fc68 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 6690: 002c57dc 276 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 6691: 009af724 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 6691: 009af7cc 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 6692: 0029bba8 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 6693: 008c8538 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 6693: 008c85e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 6694: 00d64770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ 6695: 00d662dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ - 6696: 00935da8 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 6696: 00935e50 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 6697: 00292bec 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 6698: 00cc0e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_STVEHX │ │ │ │ 6699: 002931b0 160 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 6700: 0093c6e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 6700: 0093c78c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 6701: 00d6fc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_EVENT │ │ │ │ 6702: 00d7a6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 6703: 00d6625c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 6704: 00cb2950 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 6705: 0091181c 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 6705: 009118c4 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 6706: 0056f59c 120 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 6707: 00904860 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 6707: 00904908 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 6708: 0055e654 108 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ - 6709: 009308f4 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 6710: 009c2098 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 6711: 007e5b34 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 6712: 008226d0 328 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 6709: 0093099c 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 6710: 009c2140 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 6711: 007e5bdc 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 6712: 00822778 328 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 6713: 00db16bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 6714: 00d6652c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ 6715: 00db09d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ - 6716: 0077e7d8 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ + 6716: 0077e880 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 6717: 00cb46b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 6718: 00db13a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 6719: 00d71f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 6720: 00d6e7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 6721: 00545894 24 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 6722: 00cb2110 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 6723: 007dd95c 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ - 6724: 0070cfe0 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ + 6723: 007dda04 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 6724: 0070d088 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 6725: 0045ea0c 1672 FUNC GLOBAL DEFAULT 12 m48t59_write │ │ │ │ 6726: 00d63918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 6727: 00545bec 516 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 6728: 007e8524 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 6728: 007e85cc 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ 6729: 00d6ef04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 6730: 007db4f0 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 6730: 007db598 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 6731: 004b7e40 132 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ 6732: 00409844 400 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 6733: 00c7893c 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 6734: 00db1354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 6735: 005ab9c8 160 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 6736: 008e06c8 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 6736: 008e0770 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 6737: 00db142c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 6738: 00db2240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 6739: 00db1c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 6740: 00d652f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 6741: 003ae098 1760 FUNC GLOBAL DEFAULT 12 mos6522_write │ │ │ │ 6742: 00d6da58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 6743: 00cb8f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 6744: 00db17fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 6745: 007f428c 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 6745: 007f4334 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 6746: 00d77b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 6747: 00db1e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 6748: 00db0b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 6749: 002c59dc 132 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 6750: 00d74ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 6751: 003fdd90 508 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 6752: 00d65a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 6753: 00db1052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 6754: 00535908 328 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 6755: 00d73fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 6756: 00d9f300 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ 6757: 00db1a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 6758: 007b5c04 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ - 6759: 00916960 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 6758: 007b5cac 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 6759: 00916a08 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 6760: 00db1900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ 6761: 00562f2c 464 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 6762: 004b6588 240 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 6763: 009979f8 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 6764: 008d6ba0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 6763: 00997aa0 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 6764: 008d6c48 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 6765: 00db079c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 6766: 00dafd75 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 6767: 00535b50 136 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 6768: 009c892c 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ - 6769: 00773730 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 6770: 00811cf0 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 6768: 009c89d4 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 6769: 007737d8 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ + 6770: 00811d98 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 6771: 00db288a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 6772: 00db1e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 6773: 0094b150 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 6774: 00753fec 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 6773: 0094b1f8 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 6774: 00754094 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 6775: 00db048c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 6776: 00d6e0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 6777: 00d9f580 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 6778: 00db015c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 6779: 0044dc04 192 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 6780: 00292c8c 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 6781: 00db06b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 6782: 00db129a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 6783: 00635494 216 FUNC GLOBAL DEFAULT 12 helper_xvcvuxwsp │ │ │ │ 6784: 00db12a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 6785: 0052cda0 60 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ - 6786: 0077be84 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ + 6786: 0077bf2c 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 6787: 00d70998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 6788: 00d7add0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 6789: 008ce2cc 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 6789: 008ce374 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 6790: 00c7d378 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 6791: 004b8cf0 2404 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 6792: 00db021a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 6793: 00db1f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 6794: 00d743bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 6795: 002a19c8 308 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 6796: 00cba49c 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 6797: 00db0648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 6798: 00cba4fc 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 6799: 00d79db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 6800: 0056bc9c 164 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 6801: 00cba51c 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 6802: 00db0bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 6803: 007ac3e0 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 6803: 007ac488 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 6804: 004f8b10 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 6805: 00db1534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 6806: 00d772fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 6807: 00867df4 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 6807: 00867e9c 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 6808: 00d66d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ - 6809: 00717548 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 6810: 008e45a4 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 6809: 007175f0 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ + 6810: 008e464c 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 6811: 00d6a6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 6812: 00863dd0 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 6812: 00863e78 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 6813: 00cd2424 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctid │ │ │ │ 6814: 00db2146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 6815: 00556150 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 6816: 00d6dab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 6817: 00db1968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 6818: 00d79acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 6819: 00d7453c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 6820: 00632f54 320 FUNC GLOBAL DEFAULT 12 helper_xscvhpdp │ │ │ │ 6821: 0062a1e0 24 FUNC GLOBAL DEFAULT 12 helper_efsmul │ │ │ │ 6822: 00d6d218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 6823: 0053b3e4 164 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 6824: 0074df04 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 6824: 0074dfac 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 6825: 00d73bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 6826: 00d649a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 6827: 00d7b708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 6828: 00db18e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 6829: 00dafdd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 6830: 006244a8 364 FUNC GLOBAL DEFAULT 12 helper_DCFFIXQQ │ │ │ │ 6831: 00db1998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 6832: 00cc24e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_be_comp │ │ │ │ - 6833: 008c5838 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 6833: 008c58e0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 6834: 00d65778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 6835: 002f22cc 260 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 6836: 003bbe14 128 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 6837: 00d70a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 6838: 003fd9c0 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 6839: 00293108 168 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 6840: 0099eef8 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 6840: 0099efa0 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 6841: 00daa280 22608 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 6842: 00db19dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ - 6843: 009c7b80 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 6843: 009c7c28 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 6844: 00db1a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 6845: 00cd27c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiw │ │ │ │ 6846: 00db1c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 6847: 00465320 2684 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ - 6848: 009c8864 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 6848: 009c890c 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 6849: 00d75164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 6850: 00db0066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ 6851: 0064adf4 8 FUNC GLOBAL DEFAULT 12 ppc_cpu_debug_check_breakpoint │ │ │ │ 6852: 00d72000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 6853: 00d6fe14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_MAP_EVENT │ │ │ │ 6854: 00d6b560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ - 6855: 0098a014 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 6855: 0098a0bc 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 6856: 00dafe5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 6857: 0064b57c 36 FUNC GLOBAL DEFAULT 12 helper_load_tbl │ │ │ │ 6858: 00d76068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 6859: 0061e808 48 FUNC GLOBAL DEFAULT 12 hreg_compute_hflags │ │ │ │ 6860: 00db097c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ - 6861: 00788864 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 6862: 008c34bc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ - 6863: 007434ac 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ + 6861: 0078890c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ + 6862: 008c3564 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 6863: 00743554 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 6864: 0052bd24 680 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 6865: 00daffa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 6866: 00db1b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 6867: 00db187a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 6868: 0080ff40 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 6868: 0080ffe8 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ 6869: 005d1588 156 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 6870: 00cb7ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 6871: 00db2068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 6872: 002f62dc 356 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 6873: 0097f7ac 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 6874: 008e5bb0 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 6873: 0097f854 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 6874: 008e5c58 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 6875: 0064b5a0 4 FUNC GLOBAL DEFAULT 12 helper_load_tbu │ │ │ │ 6876: 0036f7b0 472 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 6877: 0057c72c 36 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 6878: 00db089a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 6879: 00d739fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 6880: 00db2202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 6881: 00cd4104 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVSPDPN │ │ │ │ 6882: 00d71f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ 6883: 00438254 72 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 6884: 008f7778 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 6884: 008f7820 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 6885: 00db049c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 6886: 008063f8 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 6886: 008064a0 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 6887: 00d6a8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 6888: 00db0f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 6889: 00cb8d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 6890: 002a03d8 224 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 6891: 00db1426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 6892: 00d6e5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 6893: 00db1580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 6894: 00296738 192 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 6895: 00db08b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 6896: 00440e08 676 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 6897: 00910930 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 6897: 009109d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 6898: 00d68a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 6899: 008135b0 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 6899: 00813658 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 6900: 00d65fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 6901: 00d6bca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ - 6902: 0073bba0 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 6903: 00903968 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 6902: 0073bc48 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ + 6903: 00903a10 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 6904: 0029d878 640 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 6905: 008f4f60 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 6905: 008f5008 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 6906: 00daff84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 6907: 00d68820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 6908: 00dafe20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 6909: 00d6efb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 6910: 00d73c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 6911: 00db00ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 6912: 00757304 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 6912: 007573ac 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 6913: 00daffd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 6914: 00c7d1f8 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 6915: 00dafe7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ 6916: 00d74ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ 6917: 00ccecf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdadd │ │ │ │ - 6918: 008d75d8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 6918: 008d7680 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 6919: 002e3f14 1364 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 6920: 00cc4354 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI4GER8 │ │ │ │ 6921: 00292d2c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 6922: 007db530 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 6922: 007db5d8 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 6923: 00d795dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 6924: 00555ecc 172 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ 6925: 00d705dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_INVALID_EVENT │ │ │ │ - 6926: 00780ca4 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ + 6926: 00780d4c 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 6927: 00d692b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ - 6928: 00758184 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 6928: 0075822c 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 6929: 00db011a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 6930: 00db155c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 6931: 009b8164 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 6931: 009b820c 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 6932: 0032d330 8 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ - 6933: 007690e4 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 6934: 009317bc 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ - 6935: 0075c388 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ + 6933: 0076918c 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ + 6934: 00931864 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 6935: 0075c430 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 6936: 00cb8284 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 6937: 0081cc4c 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 6938: 0099cf18 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 6937: 0081ccf4 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 6938: 0099cfc0 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 6939: 005cdf34 176 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 6940: 00db1b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 6941: 00d78f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_INVAL_EVENT │ │ │ │ 6942: 00d6a854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 6943: 00911118 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 6943: 009111c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 6944: 00db1c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 6945: 005c34d8 1068 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 6946: 00d7769c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 6947: 008d1308 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 6947: 008d13b0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 6948: 00d73f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 6949: 00db108c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 6950: 0028e024 916 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 6951: 00997000 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 6951: 009970a8 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 6952: 00db084a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 6953: 0032ccd0 52 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ - 6954: 008fc260 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 6954: 008fc308 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 6955: 00d67e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 6956: 00cb0dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 6957: 003da50c 376 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 6958: 00989e94 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 6958: 00989f3c 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 6959: 00d69440 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 6960: 009cb944 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 6960: 009cb9ec 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 6961: 00d67da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 6962: 00d64020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 6963: 00cc5ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPERM │ │ │ │ 6964: 00db0738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ - 6965: 007159f8 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 6966: 008abb58 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ - 6967: 0077c058 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 6968: 00987254 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 6965: 00715aa0 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ + 6966: 008abc00 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 6967: 0077c100 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ + 6968: 009872fc 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 6969: 00d702ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_STORE_TCR_EVENT │ │ │ │ 6970: 00d8e568 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 6971: 00d666c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 6972: 00450630 8 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 6973: 0028b760 8 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 6974: 00d77a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 6975: 008fee1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 6975: 008feec4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 6976: 00291414 252 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 6977: 008acd40 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 6977: 008acde8 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 6978: 00db03d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 6979: 002c5788 80 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 6980: 00d7ae98 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 6981: 007d94a8 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 6981: 007d9550 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ 6982: 00cd6834 132 OBJECT GLOBAL DEFAULT 24 helper_info_fscr_facility_check │ │ │ │ - 6983: 0098f628 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 6983: 0098f6d0 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 6984: 00295838 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 6985: 00749e70 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ - 6986: 00743158 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ + 6985: 00749f18 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 6986: 00743200 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 6987: 00cb6394 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 6988: 008fb23c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 6989: 007b97f0 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 6988: 008fb2e4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 6989: 007b9898 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 6990: 00d66ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 6991: 00c7de20 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ - 6992: 007696f8 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 6993: 008d2b08 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 6992: 007697a0 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ + 6993: 008d2bb0 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 6994: 003e9610 68 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 6995: 00db1cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 6996: 002967f8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 6997: 008ae958 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 6997: 008aea00 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 6998: 00db1efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 6999: 004f6b20 996 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7000: 00db2094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7001: 002ea000 152 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7002: 004508a8 944 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ - 7003: 008c7be0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7003: 008c7c88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7004: 00d67f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ - 7005: 0069ea6c 64 FUNC GLOBAL DEFAULT 12 spr_write_PMC │ │ │ │ + 7005: 0069eb18 64 FUNC GLOBAL DEFAULT 12 spr_write_PMC │ │ │ │ 7006: 00d71930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7007: 004f0a40 332 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7008: 00d7396c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7009: 008c1acc 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7010: 008caf0c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7009: 008c1b74 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7010: 008cafb4 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7011: 00d79084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VPA_ADDR_SET_EVENT │ │ │ │ 7012: 00db0c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7013: 00db098e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7014: 005a4138 908 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7015: 0093597c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7015: 00935a24 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 7016: 00d7088c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_RETRY_EVENT │ │ │ │ 7017: 00d72804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ 7018: 00d69bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READB_EVENT │ │ │ │ 7019: 00290538 124 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7020: 009aa6b8 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7021: 00b855d8 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7022: 008c9450 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7020: 009aa760 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7021: 00b85678 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7022: 008c94f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 7023: 00db0fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7024: 00db03e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7025: 00db20e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7026: 00d65918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7027: 00d7a368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ 7028: 00ccce08 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtdivsp │ │ │ │ - 7029: 007583fc 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7029: 007584a4 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7030: 00db0526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7031: 00d677f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7032: 002f01a0 860 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7033: 00db0c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7034: 00754f3c 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7034: 00754fe4 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7035: 0028b1f8 248 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ 7036: 00cc9340 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxwsp │ │ │ │ - 7037: 00948b00 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7037: 00948ba8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7038: 00376a70 8 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ 7039: 00d65414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7040: 00db2124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7041: 00cb0d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ - 7042: 0071fb00 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ + 7042: 0071fba8 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7043: 00db1372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7044: 00d7477c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7045: 00998528 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ - 7046: 009473d4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7045: 009985d0 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7046: 0094747c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7047: 003a5210 104 FUNC GLOBAL DEFAULT 12 isa_new │ │ │ │ 7048: 00db015a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7049: 00d673e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7050: 00db12c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7051: 00db1cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7052: 00280c68 424 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7053: 002ff694 276 FUNC GLOBAL DEFAULT 12 gus_dma_transferdata │ │ │ │ 7054: 00db0162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7055: 002f6610 196 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 7056: 00da7678 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_c │ │ │ │ 7057: 00db19f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7058: 00d7b058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7059: 00db18ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ - 7060: 00754860 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7060: 00754908 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7061: 004c3d58 324 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ - 7062: 006babac 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7063: 008dee5c 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7062: 006bac54 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ + 7063: 008def04 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 7064: 00d676b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7065: 0094f290 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7066: 00967fc8 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7065: 0094f338 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7066: 00968070 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7067: 00db07a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7068: 0090d6cc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7068: 0090d774 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7069: 00d73a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ 7070: 00db117a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OCM_UPDATE_MAPPINGS_DSTATE │ │ │ │ - 7071: 007c3214 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7072: 0094fc54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7071: 007c32bc 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7072: 0094fcfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7073: 002b8530 164 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7074: 0081f754 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7074: 0081f7fc 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7075: 00d67d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7076: 00db1d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7077: 00970998 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7077: 00970a40 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7078: 00db1dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7079: 00d767ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 7080: 002958e4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7081: 00db1172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_GPT_WRITE_DSTATE │ │ │ │ 7082: 00db1d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7083: 00505cf4 264 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ - 7084: 0073f058 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ - 7085: 00810a84 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7084: 0073f100 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ + 7085: 00810b2c 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7086: 00d7670c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7087: 00d65ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7088: 008d4258 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7089: 008e2598 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7088: 008d4300 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7089: 008e2640 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7090: 003b3aa8 192 FUNC GLOBAL DEFAULT 12 DBDMA_register_channel │ │ │ │ 7091: 00dafd59 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7092: 008724e8 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7092: 00872590 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7093: 00db153c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7094: 00d7ac20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ 7095: 00db119a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_SET_STATE_DSTATE │ │ │ │ - 7096: 00780fd4 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ + 7096: 0078107c 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7097: 00d74f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7098: 00d6b3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7099: 00d78b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 7100: 00d67414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 7101: 00d67d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 7102: 00d77d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7103: 0029efe4 44 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7104: 00618cac 172 FUNC GLOBAL DEFAULT 12 ppc_cpu_class_by_pvr_mask │ │ │ │ 7105: 0028b978 424 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7106: 00d65584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7107: 00cb14b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7108: 00809340 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7108: 008093e8 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7109: 00d68e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7110: 00bc62fc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7111: 0064ada0 76 FUNC GLOBAL DEFAULT 12 helper_HASHCHKP │ │ │ │ - 7112: 008a8950 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7112: 008a89f8 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ 7113: 00db0bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_SET_GPIO_DSTATE │ │ │ │ - 7114: 00811204 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7114: 008112ac 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7115: 00d7336c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7116: 00db2308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7117: 00db0068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ 7118: 006428ec 280 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_le_exp │ │ │ │ - 7119: 009873c0 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7119: 00987468 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7120: 00db238e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7121: 008c77ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7121: 008c7894 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7122: 00573358 116 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7123: 00d65284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7124: 00d7982c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7125: 008f98dc 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7126: 0073d988 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ - 7127: 0086d6c0 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ - 7128: 0094e2cc 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7125: 008f9984 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7126: 0073da30 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ + 7127: 0086d768 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7128: 0094e374 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7129: 00d6a744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7130: 0058aa70 320 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7131: 00cc80b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fpscr_setbit │ │ │ │ 7132: 00db025a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7133: 00db03c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 7134: 007c0c60 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7134: 007c0d08 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7135: 00db195c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7136: 00817a48 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7137: 00835dbc 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ - 7138: 006af84c 848 FUNC GLOBAL DEFAULT 12 decDigitsToDPD │ │ │ │ + 7136: 00817af0 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7137: 00835e64 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7138: 006af8f4 848 FUNC GLOBAL DEFAULT 12 decDigitsToDPD │ │ │ │ 7139: 002ecc5c 108 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7140: 0058f848 488 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ - 7141: 0070ee78 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ + 7141: 0070ef20 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7142: 00db069c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7143: 00d70a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7144: 00590370 140 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 7145: 00daff9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7146: 003239e0 184 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ 7147: 005d6664 48 FUNC GLOBAL DEFAULT 12 booke206_tlb_to_page_size │ │ │ │ 7148: 00649604 328 FUNC GLOBAL DEFAULT 12 helper_lmw │ │ │ │ - 7149: 007ac444 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ - 7150: 00708250 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ - 7151: 00740b04 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ + 7149: 007ac4ec 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7150: 007082f8 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ + 7151: 00740bac 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 7152: 00523aac 200 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ - 7153: 0090ed08 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7153: 0090edb0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7154: 005ca0c4 80 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7155: 00989b24 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7155: 00989bcc 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7156: 0052bfcc 104 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7157: 00db131c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7158: 0036d080 1200 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7159: 00977ce0 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7159: 00977d88 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7160: 00db1a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7161: 00d6b500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7162: 00d640a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7163: 003c946c 720 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7164: 00db039c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7165: 00939ae8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7165: 00939b90 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ 7166: 0062f5ec 352 FUNC GLOBAL DEFAULT 12 helper_XSMSUBQP │ │ │ │ - 7167: 007e80ec 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7167: 007e8194 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7168: 00db0e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7169: 005cb088 76 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7170: 00db1010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7171: 004fcf0c 232 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7172: 00d64150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7173: 009659a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7174: 006ad23c 212 FUNC GLOBAL DEFAULT 12 decNumberSetBCD │ │ │ │ - 7175: 00756624 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7173: 00965a50 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7174: 006ad2e4 212 FUNC GLOBAL DEFAULT 12 decNumberSetBCD │ │ │ │ + 7175: 007566cc 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7176: 00d6f584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7177: 00630b90 316 FUNC GLOBAL DEFAULT 12 helper_XSMINDP │ │ │ │ 7178: 00db0160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7179: 00db0ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7180: 00d65bb0 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7181: 004a3d8c 204 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7182: 0044e304 204 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7183: 0028ced8 444 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7184: 00db1f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7185: 00324614 16 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7186: 009108d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7186: 0091097c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7187: 00d7bbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7188: 00db1dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 7189: 008b76a8 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7190: 007ced24 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7191: 0093c518 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7189: 008b7750 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7190: 007cedcc 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7191: 0093c5c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7192: 00d78a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7193: 008bfd8c 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7193: 008bfe34 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7194: 00d7945c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 7195: 008df1e4 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7196: 008a11d4 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7195: 008df28c 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7196: 008a127c 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7197: 0053a988 132 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7198: 00cb0cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 7199: 008136c0 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7200: 009478c4 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7199: 00813768 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7200: 0094796c 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7201: 00db020c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 7202: 0096f874 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7202: 0096f91c 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7203: 00d7466c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7204: 00db0bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7205: 00d6bf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7206: 00db03a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7207: 00da7639 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7208: 00d6ce08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7209: 00546374 24 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7210: 002d9044 200 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7211: 00807fe8 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7212: 009d42b0 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7211: 00808090 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7212: 009d4358 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7213: 00db21a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7214: 00db0754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 7215: 00cd04b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efststeq │ │ │ │ 7216: 002a3260 252 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ - 7217: 0069eff0 216 FUNC GLOBAL DEFAULT 12 ppc_fixup_cpu │ │ │ │ + 7217: 0069f09c 216 FUNC GLOBAL DEFAULT 12 ppc_fixup_cpu │ │ │ │ 7218: 004506c4 72 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7219: 004625f8 20 FUNC GLOBAL DEFAULT 12 rtc_reset_reinjection │ │ │ │ 7220: 0025344c 696 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7221: 00d774cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 7222: 0057d2a8 36 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ 7223: 005a7384 96 FUNC GLOBAL DEFAULT 12 eth_fix_ip4_checksum │ │ │ │ 7224: 00323be4 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ @@ -7230,149 +7230,149 @@ │ │ │ │ 7226: 0061d94c 448 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_read_register │ │ │ │ 7227: 005d1498 180 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7228: 00641f18 204 FUNC GLOBAL DEFAULT 12 helper_VPERMR │ │ │ │ 7229: 00538750 60 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7230: 00db0300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7231: 00d6dcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7232: 00d75b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7233: 009187e0 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 7234: 0082104c 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7233: 00918888 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7234: 008210f4 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7235: 00d6b3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7236: 002a8b94 172 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7237: 00db1c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7238: 00db0daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7239: 00db1c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7240: 00904b6c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7240: 00904c14 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 7241: 00321f4c 160 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ 7242: 002a3460 112 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fd │ │ │ │ - 7243: 00924f64 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7244: 009bcd18 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7243: 0092500c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7244: 009bcdc0 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7245: 00d7409c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7246: 00bc6284 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7247: 00db0f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7248: 0029212c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7249: 008fb0d8 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7249: 008fb180 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 7250: 00403ab8 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 7251: 007efc00 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7251: 007efca8 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7252: 00c78da8 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7253: 00db235c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7254: 0074e080 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7254: 0074e128 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7255: 00534374 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7256: 008128e8 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7256: 00812990 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7257: 00d6b570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7258: 00d6b8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7259: 00d643f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7260: 0062e4f0 320 FUNC GLOBAL DEFAULT 12 helper_XSMSUBSP │ │ │ │ 7261: 00db1108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_WRITE_DSTATE │ │ │ │ 7262: 00d7349c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7263: 0094d224 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7263: 0094d2cc 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7264: 002f55d8 3332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7265: 0090202c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ - 7266: 006ae8ec 400 FUNC GLOBAL DEFAULT 12 decimal32ToNumber │ │ │ │ + 7265: 009020d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7266: 006ae994 400 FUNC GLOBAL DEFAULT 12 decimal32ToNumber │ │ │ │ 7267: 004f0560 356 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7268: 004b7768 268 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7269: 00db1a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7270: 00d6bd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7271: 00756458 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7271: 00756500 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7272: 00db285a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7273: 0093c7f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7273: 0093c8a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7274: 00d75dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7275: 00db0880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7276: 0045d198 168 FUNC GLOBAL DEFAULT 12 mv64361_get_pci_bus │ │ │ │ 7277: 00d695fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ - 7278: 00732714 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7279: 008a74d8 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7278: 007327bc 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ + 7279: 008a7580 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7280: 0032caac 548 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ - 7281: 0070e9f4 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ + 7281: 0070ea9c 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7282: 00d6d358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7283: 00db033e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7284: 00524164 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7285: 0099c544 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7285: 0099c5ec 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7286: 00d6a114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7287: 00d6f304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7288: 00db030a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7289: 00d6b330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7290: 00d6b720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7291: 00cc11d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXINSERTW │ │ │ │ 7292: 002560bc 364 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ 7293: 00cc2b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_be_exp │ │ │ │ - 7294: 00759c20 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ - 7295: 0073da18 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ + 7294: 00759cc8 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7295: 0073dac0 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ 7296: 00d73adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ - 7297: 0078871c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ - 7298: 00743330 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 7299: 008b86c8 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7300: 00988a6c 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7297: 007887c4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ + 7298: 007433d8 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ + 7299: 008b8770 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7300: 00988b14 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 7301: 003e8d34 376 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 7302: 00950ab0 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ - 7303: 008f7b6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7302: 00950b58 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7303: 008f7c14 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7304: 00db0bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7305: 00569938 28 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ 7306: 00cc190c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efststgt │ │ │ │ - 7307: 007e40e4 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7308: 008f3138 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7309: 006e7a90 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7307: 007e418c 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7308: 008f31e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7309: 006e7b38 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7310: 0052afac 60 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7311: 00d6634c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7312: 00d705fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_OVEC_POPULATE_DT_EVENT │ │ │ │ 7313: 00441a1c 100 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7314: 00db18c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7315: 00d78c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7316: 00db172c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7317: 00db15c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7318: 00d67cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7319: 00db1b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7320: 0053a0f0 104 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7321: 0081e660 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 7322: 0098fdd4 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 7323: 008c7cf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7321: 0081e708 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7322: 0098fe7c 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7323: 008c7d9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7324: 00537ac8 136 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7325: 00d66d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7326: 005e0db8 472 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_tbu40 │ │ │ │ 7327: 00d6e008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7328: 00d6d8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7329: 00db038c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7330: 00db1866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 7331: 00d737fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 7332: 00d7a6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 7333: 00d71910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 7334: 008d8ad8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 7334: 008d8b80 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ 7335: 00319a34 328 FUNC GLOBAL DEFAULT 12 parallel_hds_isa_init │ │ │ │ - 7336: 0075981c 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 7336: 007598c4 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 7337: 00db2324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 7338: 002921d4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 7339: 005ae2cc 120 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ - 7340: 0077c228 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ + 7340: 0077c2d0 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 7341: 00503028 780 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 7342: 00d75224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 7343: 008c9398 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 7343: 008c9440 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 7344: 00d71270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 7345: 006e5910 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 7345: 006e59b8 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 7346: 005ca868 556 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 7347: 00db05d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 7348: 00464ad4 12 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 7349: 0033211c 260 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ 7350: 00cc64d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSADDSP │ │ │ │ - 7351: 00850304 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 7351: 008503ac 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 7352: 00db1352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 7353: 00db0e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 7354: 00db0576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 7355: 003240a8 296 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ - 7356: 00795018 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 7357: 00722ed8 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 7356: 007950c0 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ + 7357: 00722f80 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 7358: 00d6b350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 7359: 0044bb74 308 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 7360: 00cce2a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfsf │ │ │ │ 7361: 0053ff20 120 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 7362: 0052bacc 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 7363: 005c6d30 108 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_vhost_net │ │ │ │ 7364: 005211a0 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 7365: 00d7a428 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 7366: 00db158c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 7367: 00980dc4 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 7367: 00980e6c 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 7368: 00539cc4 780 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 7369: 00cce3b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfsi │ │ │ │ 7370: 00d74b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 7371: 00db0724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_DSTATE │ │ │ │ 7372: 00d734dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 7373: 00d6d468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_WRITE_EVENT │ │ │ │ 7374: 00545e70 24 FUNC GLOBAL DEFAULT 12 qemu_wakeup_suspend_enabled │ │ │ │ @@ -7389,15 +7389,15 @@ │ │ │ │ 7385: 00db1954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_DSTATE │ │ │ │ 7386: 00db14b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 7387: 0032d4b8 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 7388: 00256418 396 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 7389: 00d6c260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 7390: 00d7442c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 7391: 0028b700 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 7392: 0091352c 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 7392: 009135d4 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ 7393: 00d65938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 7394: 005da538 8 FUNC GLOBAL DEFAULT 12 helper_6xx_tlbd │ │ │ │ 7395: 00d75c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 7396: 005c344c 140 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 7397: 0063dff0 168 FUNC GLOBAL DEFAULT 12 helper_DIVWEU │ │ │ │ 7398: 00db1126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_READ_DSTATE │ │ │ │ 7399: 00dafd30 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ @@ -7410,518 +7410,518 @@ │ │ │ │ 7406: 00d78e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 7407: 00d68fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 7408: 00d72200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 7409: 00d69bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_EVENT │ │ │ │ 7410: 00562cc4 124 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 7411: 00d6f804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 7412: 002d8bd8 576 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 7413: 00720a3c 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 7414: 0094ee98 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 7413: 00720ae4 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 7414: 0094ef40 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 7415: 00d759cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 7416: 0094c2ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 7417: 00916aa0 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 7416: 0094c354 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 7417: 00916b48 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 7418: 00db01a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 7419: 00325c74 392 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 7420: 00db06c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 7421: 00db2216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 7422: 00db042a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 7423: 00857308 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 7423: 008573b0 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 7424: 005e242c 468 FUNC GLOBAL DEFAULT 12 ppc_dcr_read │ │ │ │ 7425: 00d71840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 7426: 00550ec0 92 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 7427: 008dbbd0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 7428: 0074d588 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 7427: 008dbc78 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 7428: 0074d630 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 7429: 002f265c 160 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 7430: 0063597c 356 FUNC GLOBAL DEFAULT 12 helper_xsrdpi │ │ │ │ 7431: 00cb05bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 7432: 008da3b8 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 7433: 009c93c0 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 7434: 00953430 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 7432: 008da460 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 7433: 009c9468 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 7434: 009534d8 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 7435: 00649894 60 FUNC GLOBAL DEFAULT 12 helper_lsw │ │ │ │ 7436: 00d68c94 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 7437: 005cc938 52 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 7438: 00d6dc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 7439: 00528758 96 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 7440: 00db0958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 7441: 00db0d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ 7442: 00db0936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_IO_WRITE_DSTATE │ │ │ │ 7443: 002e9ef0 272 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 7444: 002a6b78 64 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 7445: 0094ffec 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 7445: 00950094 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 7446: 00db0398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 7447: 009023c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 7447: 0090246c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 7448: 00cce32c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfuf │ │ │ │ 7449: 00daffbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 7450: 0081a670 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 7450: 0081a718 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 7451: 00db1b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 7452: 005a5130 376 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 7453: 00cce434 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfui │ │ │ │ 7454: 00d71470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 7455: 0096b368 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 7455: 0096b410 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 7456: 00dafd42 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 7457: 0052cf40 104 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 7458: 00db1616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 7459: 00d6ee44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ - 7460: 00759e40 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 7460: 00759ee8 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 7461: 003a5380 4 FUNC GLOBAL DEFAULT 12 isa_realize_and_unref │ │ │ │ 7462: 00589c94 1600 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 7463: 009b0a44 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 7463: 009b0aec 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 7464: 00d75274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 7465: 00cb6418 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 7466: 0053d468 16 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 7467: 00d71160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 7468: 0028b8b8 64 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 7469: 00d67734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ - 7470: 0070eda8 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 7471: 00745c40 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 7472: 00749e38 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 7470: 0070ee50 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ + 7471: 00745ce8 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 7472: 00749ee0 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 7473: 004b3474 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 7474: 00d66718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 7475: 00db08ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 7476: 00db0e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 7477: 00db1d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 7478: 00912a5c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 7478: 00912b04 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 7479: 00d65768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 7480: 007e9db4 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 7481: 008c2714 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 7480: 007e9e5c 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 7481: 008c27bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 7482: 0052763c 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 7483: 00db032e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 7484: 00d66818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 7485: 00cd3210 132 OBJECT GLOBAL DEFAULT 24 helper_info_CBCDTD │ │ │ │ 7486: 00d76e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ 7487: 00ccc124 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgefp_dot │ │ │ │ - 7488: 00983dfc 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 7488: 00983ea4 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 7489: 00d71100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 7490: 00d66938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 7491: 00d6b2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ - 7492: 00787d20 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ + 7492: 00787dc8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 7493: 0028c018 424 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 7494: 00db2302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 7495: 00db1b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_DSTATE │ │ │ │ 7496: 0043d9c8 244 FUNC GLOBAL DEFAULT 12 pci_root_bus_init │ │ │ │ 7497: 00db1104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 7498: 00db22cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 7499: 00292280 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 7500: 0050f674 96 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ - 7501: 00781440 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ + 7501: 007814e8 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 7502: 00324830 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ - 7503: 0095bc7c 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 7503: 0095bd24 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 7504: 00cc9550 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspuxds │ │ │ │ 7505: 00d6f734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 7506: 0064afb0 16 FUNC GLOBAL DEFAULT 12 helper_40x_rfci │ │ │ │ - 7507: 0095e4c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 7507: 0095e56c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 7508: 00d7a078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 7509: 00d649f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 7510: 00d64690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 7511: 00db0c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 7512: 00db1cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 7513: 009abc58 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 7513: 009abd00 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 7514: 00db09de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 7515: 00db1852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 7516: 00db152c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 7517: 00db1960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 7518: 005369c4 168 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ - 7519: 0072cae0 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 7520: 00989658 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 7521: 0098c62c 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 7519: 0072cb88 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 7520: 00989700 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 7521: 0098c6d4 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 7522: 00d75b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 7523: 002a34d0 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 7524: 00754104 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 7524: 007541ac 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 7525: 00db0a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 7526: 00440d84 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 7527: 00d75404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ - 7528: 0074536c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ + 7528: 00745414 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 7529: 00d73afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 7530: 00d72964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 7531: 0028b6e0 8 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 7532: 005273d8 612 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 7533: 00d6c050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 7534: 0079fd04 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 7534: 0079fdac 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 7535: 00cb0538 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ - 7536: 006b3810 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 7536: 006b38b8 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 7537: 00c78f28 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 7538: 007ad9f8 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ - 7539: 0070d798 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ + 7538: 007adaa0 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 7539: 0070d840 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 7540: 00db095e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 7541: 00cd2c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMHRADDSHS │ │ │ │ 7542: 00334b58 204 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 7543: 007f51e0 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 7543: 007f5288 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 7544: 00cc6c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMULDP │ │ │ │ 7545: 0056da68 52 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 7546: 00cc7138 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMAXDP │ │ │ │ 7547: 00db121a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_REALIZE_DSTATE │ │ │ │ 7548: 00d69360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ - 7549: 00762aa0 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ + 7549: 00762b48 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 7550: 00d7bbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 7551: 00db292a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 7552: 007db4d4 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 7552: 007db57c 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 7553: 00db292f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 7554: 00813348 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 7554: 008133f0 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 7555: 00d74c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 7556: 00db1eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ 7557: 00cc1888 132 OBJECT GLOBAL DEFAULT 24 helper_info_efststlt │ │ │ │ - 7558: 0082423c 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 7559: 00998640 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 7558: 008242e4 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 7559: 009986e8 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 7560: 00d7981c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 7561: 008faf70 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 7562: 009c99a4 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 7561: 008fb018 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 7562: 009c9a4c 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 7563: 002e860c 84 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 7564: 009769ac 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 7564: 00976a54 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 7565: 00db00c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 7566: 007510b0 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 7567: 00828928 404 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ - 7568: 006acee8 188 FUNC GLOBAL DEFAULT 12 decNumberCopyAbs │ │ │ │ + 7566: 00751158 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 7567: 008289d0 404 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 7568: 006acf90 188 FUNC GLOBAL DEFAULT 12 decNumberCopyAbs │ │ │ │ 7569: 0059f210 308 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 7570: 00db1e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 7571: 00d6fbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_WRITE_EVENT │ │ │ │ 7572: 00db11da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_CLAIMED_DSTATE │ │ │ │ 7573: 00d657e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 7574: 00db2892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 7575: 00d6d6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 7576: 00286354 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 7577: 00503334 76 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 7578: 00d76e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 7579: 00957b8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 7580: 009356f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 7579: 00957c34 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 7580: 009357a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 7581: 0029eda8 116 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ - 7582: 0077d288 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ + 7582: 0077d330 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 7583: 00dafdea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 7584: 00dafd85 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 7585: 00db120a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_RTAS_IBM_CONFIGURE_CONNECTOR_INVALID_DSTATE │ │ │ │ 7586: 00d63a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 7587: 00c7e538 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 7588: 0081daac 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 7588: 0081db54 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 7589: 00293610 196 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ 7590: 00d7bb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 7591: 006470b0 220 FUNC GLOBAL DEFAULT 12 helper_VSUBECUQ │ │ │ │ 7592: 00db1b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 7593: 00d666f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 7594: 007ad054 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 7594: 007ad0fc 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 7595: 00d68960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 7596: 009c0f14 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 7596: 009c0fbc 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ 7597: 004aa8dc 160 FUNC GLOBAL DEFAULT 12 pit_set_gate │ │ │ │ - 7598: 008b74dc 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 7598: 008b7584 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 7599: 00286414 252 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 7600: 00d637a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 7601: 00d79b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 7602: 00db04d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 7603: 00d782e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 7604: 00d7a754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 7605: 00db17dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 7606: 0063e5ac 96 FUNC GLOBAL DEFAULT 12 helper_vsubfp │ │ │ │ 7607: 00399948 2196 FUNC GLOBAL DEFAULT 12 ps2_write_keyboard │ │ │ │ 7608: 002902d8 96 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 7609: 00db17ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 7610: 0084ffdc 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 7610: 00850084 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 7611: 00d67614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 7612: 00db0aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 7613: 00555cf8 88 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ - 7614: 00716484 496 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ + 7614: 0071652c 496 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 7615: 00293b44 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 7616: 00511a68 136 FUNC GLOBAL DEFAULT 12 vhost_get_features │ │ │ │ 7617: 005d67fc 2904 FUNC GLOBAL DEFAULT 12 ppc_booke_xlate │ │ │ │ 7618: 00d74e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 7619: 00db150a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 7620: 0052518c 68 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 7621: 00d65878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 7622: 009873cc 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 7622: 00987474 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 7623: 00d71950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 7624: 0086d550 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 7624: 0086d5f8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 7625: 00641200 76 FUNC GLOBAL DEFAULT 12 helper_VMULOSB │ │ │ │ 7626: 002edec8 216 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 7627: 009d3250 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 7627: 009d32f8 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 7628: 00d63808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 7629: 00db0900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 7630: 0062e8b0 360 FUNC GLOBAL DEFAULT 12 helper_xvmadddp │ │ │ │ 7631: 00d65d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 7632: 00d6e1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 7633: 00d71de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 7634: 00c7bc64 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ 7635: 00641298 76 FUNC GLOBAL DEFAULT 12 helper_VMULOSH │ │ │ │ - 7636: 00987378 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 7636: 00987420 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 7637: 005cb660 244 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 7638: 00db1292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 7639: 008f7498 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 7639: 008f7540 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 7640: 00d72320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 7641: 00d6a6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 7642: 008e6818 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 7642: 008e68c0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 7643: 005648f4 568 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 7644: 004abe28 268 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 7645: 00db1100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 7646: 00db1d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ - 7647: 0094fff4 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 7648: 00941e98 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 7647: 0095009c 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 7648: 00941f40 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 7649: 00db0ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 7650: 008bc210 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 7650: 008bc2b8 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 7651: 00db1e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 7652: 00db2018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 7653: 007b0374 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 7653: 007b041c 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 7654: 00db1d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 7655: 00641328 68 FUNC GLOBAL DEFAULT 12 helper_VMULOSW │ │ │ │ 7656: 00db21e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 7657: 006c87d4 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 7657: 006c887c 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 7658: 00db158e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 7659: 00db14ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 7660: 00d67754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ - 7661: 008dc67c 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 7661: 008dc724 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 7662: 0029d0a4 180 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 7663: 009109e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 7663: 00910a90 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 7664: 005aab98 432 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 7665: 0028d094 448 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 7666: 00cb04b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 7667: 00d7709c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 7668: 00db062a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 7669: 00d78660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 7670: 004497d8 616 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 7671: 00db1874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 7672: 00db13b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 7673: 008fff30 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 7673: 008fffd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 7674: 005e0b60 136 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_vtb │ │ │ │ - 7675: 008cc054 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 7676: 007f50e0 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 7675: 008cc0fc 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 7676: 007f5188 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 7677: 00cb2c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 7678: 00dafd6d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 7679: 00dafd45 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 7680: 004b3afc 108 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 7681: 00969800 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 7681: 009698a8 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 7682: 00cb3004 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 7683: 00890fd8 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 7683: 00891080 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 7684: 00d69d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 7685: 00d6963c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 7686: 00987ffc 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 7687: 00982918 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 7686: 009880a4 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 7687: 009829c0 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 7688: 0059f880 756 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 7689: 00db22ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 7690: 00d6e648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 7691: 00db1bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 7692: 00db022a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 7693: 00db1844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 7694: 00d6f3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 7695: 00900a6c 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 7696: 007da028 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 7695: 00900b14 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 7696: 007da0d0 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 7697: 00d752f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DETACH_DEVICE_EVENT │ │ │ │ 7698: 00d72080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 7699: 00908074 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 7699: 0090811c 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 7700: 00db0716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ - 7701: 006ad310 104 FUNC GLOBAL DEFAULT 12 decNumberIsNormal │ │ │ │ + 7701: 006ad3b8 104 FUNC GLOBAL DEFAULT 12 decNumberIsNormal │ │ │ │ 7702: 0058df04 796 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 7703: 009543cc 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 7703: 00954474 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 7704: 0026cda8 172 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 7705: 00d7b4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ - 7706: 00716b1c 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ - 7707: 007c3110 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 7706: 00716bc4 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ + 7707: 007c31b8 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 7708: 006413b8 76 FUNC GLOBAL DEFAULT 12 helper_VMULOUB │ │ │ │ 7709: 00db07b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ - 7710: 00983e50 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 7710: 00983ef8 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 7711: 00d7698c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 7712: 00d639a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 7713: 00ccf2a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhpx │ │ │ │ 7714: 00d72c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 7715: 00c7d5e4 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ 7716: 00641450 76 FUNC GLOBAL DEFAULT 12 helper_VMULOUH │ │ │ │ - 7717: 007ba0d0 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 7718: 00999f90 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 7717: 007ba178 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 7718: 0099a038 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 7719: 0028afcc 16 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ - 7720: 0077fe60 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ + 7720: 0077ff08 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 7721: 00d6f0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 7722: 0028cd20 440 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 7723: 008d1778 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 7723: 008d1820 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 7724: 00464ae0 224 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 7725: 00d7588c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 7726: 00db1212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_OVEC_PARSE_VECTOR_DSTATE │ │ │ │ 7727: 00d792d0 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 7728: 0074da28 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 7728: 0074dad0 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 7729: 0044fef0 236 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 7730: 00db0380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 7731: 00db0444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ 7732: 00ccb2b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpudz │ │ │ │ - 7733: 00b86b68 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 7733: 00b86c08 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 7734: 00db122e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_DSTATE │ │ │ │ 7735: 00280384 344 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 7736: 0093d984 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 7737: 0097fda4 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 7738: 009c9710 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 7736: 0093da2c 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 7737: 0097fe4c 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 7738: 009c97b8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 7739: 00db1978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ - 7740: 0073f550 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ + 7740: 0073f5f8 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 7741: 006414e0 68 FUNC GLOBAL DEFAULT 12 helper_VMULOUW │ │ │ │ 7742: 00d73b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ 7743: 00623eb8 416 FUNC GLOBAL DEFAULT 12 helper_DRSP │ │ │ │ - 7744: 009002e0 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 7744: 00900388 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 7745: 00ccee00 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsmul │ │ │ │ - 7746: 009ab75c 248 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 7746: 009ab804 248 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 7747: 0053cf10 56 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 7748: 00dafec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 7749: 00db01a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ - 7750: 0069e8cc 68 FUNC GLOBAL DEFAULT 12 spr_read_MMCR0_ureg │ │ │ │ + 7750: 0069e978 68 FUNC GLOBAL DEFAULT 12 spr_read_MMCR0_ureg │ │ │ │ 7751: 00d713a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 7752: 0027fd90 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 7753: 00623614 272 FUNC GLOBAL DEFAULT 12 helper_DRRNDQ │ │ │ │ 7754: 00d7a088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 7755: 00db1664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 7756: 005cfccc 172 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 7757: 0069cd48 128 FUNC GLOBAL DEFAULT 12 spr_read_decr │ │ │ │ - 7758: 00922d4c 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 7757: 0069cdf4 128 FUNC GLOBAL DEFAULT 12 spr_read_decr │ │ │ │ + 7758: 00922df4 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 7759: 00d79c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 7760: 008eafc0 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 7761: 0099a06c 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 7760: 008eb068 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 7761: 0099a114 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ 7762: 00db03dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 7763: 00550e28 152 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 7764: 0094504c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 7764: 009450f4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 7765: 00c7dbdc 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 7766: 003b3a9c 12 FUNC GLOBAL DEFAULT 12 DBDMA_kick │ │ │ │ 7767: 00db1aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 7768: 00d7ab44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 7769: 004b72ac 24 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 7770: 00db0c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 7771: 007dd6d4 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 7771: 007dd77c 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 7772: 00db17a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ - 7773: 009b057c 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 7773: 009b0624 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ 7774: 00d6c42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_SIZE_EVENT │ │ │ │ - 7775: 007e6644 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 7775: 007e66ec 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 7776: 00d752e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 7777: 009698c0 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 7777: 00969968 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 7778: 00d6a434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ 7779: 005d5018 112 FUNC GLOBAL DEFAULT 12 ppc32_cpu_write_elf32_note │ │ │ │ - 7780: 00746af0 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ + 7780: 00746b98 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ 7781: 00db20a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 7782: 002e5694 728 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 7783: 008c8760 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 7783: 008c8808 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ 7784: 00d704ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_GETPROP_EVENT │ │ │ │ - 7785: 00864b70 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 7786: 008ec8f0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 7785: 00864c18 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 7786: 008ec998 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 7787: 00d64f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 7788: 00958af0 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 7789: 009b5dbc 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 7788: 00958b98 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 7789: 009b5e64 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 7790: 00db163a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 7791: 00db11c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_MSG_RECV_DSTATE │ │ │ │ 7792: 00cc6c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVDIVDP │ │ │ │ 7793: 00db09e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 7794: 00dafe04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 7795: 0086004c 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 7795: 008600f4 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 7796: 0057c57c 36 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 7797: 00db1062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 7798: 00d73dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 7799: 00db1d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 7800: 00cc8554 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_check_status │ │ │ │ 7801: 002a3a38 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 7802: 00db0cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 7803: 00d662ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 7804: 005914f4 892 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 7805: 00439d30 216 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 7806: 00db036e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 7807: 0094c3c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 7807: 0094c468 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 7808: 0029152c 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 7809: 0028bcc8 424 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 7810: 00987cb8 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 7810: 00987d60 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 7811: 00d66ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ - 7812: 00790d04 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ + 7812: 00790dac 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ 7813: 00ccf5bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhsb │ │ │ │ - 7814: 00b9d9e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 7814: 00b9da88 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 7815: 00d68184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 7816: 002e6388 396 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 7817: 00db0ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 7818: 00d73cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 7819: 00d7a9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 7820: 003e9654 584 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 7821: 00d768ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 7822: 0028b738 8 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 7823: 008ae978 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 7823: 008aea20 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 7824: 00ccf538 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhsh │ │ │ │ 7825: 0058dc00 388 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 7826: 00db0bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ - 7827: 007693a8 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ - 7828: 0069d8a4 188 FUNC GLOBAL DEFAULT 12 spr_write_dbatl │ │ │ │ - 7829: 0073c7a0 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ + 7827: 00769450 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ + 7828: 0069d950 188 FUNC GLOBAL DEFAULT 12 spr_write_dbatl │ │ │ │ + 7829: 0073c848 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ 7830: 005a02e8 616 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 7831: 00db1340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 7832: 00d6fa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ 7833: 0063f54c 164 FUNC GLOBAL DEFAULT 12 helper_vcmpbfp │ │ │ │ - 7834: 00951c88 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 7834: 00951d30 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 7835: 00db1f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 7836: 00d8d568 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 7837: 008cf8c0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 7837: 008cf968 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 7838: 005739d0 128 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 7839: 0044645c 140 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 7840: 00daffc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 7841: 00dafd64 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 7842: 00db149a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ - 7843: 00787b30 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ + 7843: 00787bd8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 7844: 00d68274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 7845: 008a8b60 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 7846: 0069d730 184 FUNC GLOBAL DEFAULT 12 spr_write_dbatu │ │ │ │ - 7847: 008d03a8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 7845: 008a8c08 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 7846: 0069d7dc 184 FUNC GLOBAL DEFAULT 12 spr_write_dbatu │ │ │ │ + 7847: 008d0450 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 7848: 0029b280 20 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 7849: 00d7a978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 7850: 00ccdf0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctuidz │ │ │ │ 7851: 005374fc 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 7852: 00ccf4b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhsw │ │ │ │ 7853: 005d2eb8 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 7854: 004f4bb0 236 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 7855: 00d66918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 7856: 005c89ec 324 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 7857: 00d65738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 7858: 00db17c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 7859: 00db1958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 7860: 00db1bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 7861: 00997b94 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 7861: 00997c3c 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 7862: 00d65214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 7863: 00d6a8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 7864: 00db1870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 7865: 0098725c 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 7865: 00987304 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 7866: 00db2874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 7867: 00d668a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 7868: 00d7b508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ - 7869: 007ba170 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 7869: 007ba218 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 7870: 00d6df18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 7871: 0074a404 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 7871: 0074a4ac 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 7872: 00cb6838 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 7873: 00377024 496 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 7874: 005886d0 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 7875: 00535c0c 100 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 7876: 00d8d1c0 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 7877: 00d6f2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 7878: 002c5664 28 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 7879: 0027ffb0 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 7880: 0093569c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 7881: 00958204 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 7882: 008fc04c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 7880: 00935744 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 7881: 009582ac 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 7882: 008fc0f4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 7883: 00d65544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 7884: 0097f978 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 7884: 0097fa20 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 7885: 00db2008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FPSCR_SET_DSTATE │ │ │ │ 7886: 00db0d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 7887: 0058d5d8 1440 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 7888: 009465b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 7888: 00946660 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 7889: 002904e4 84 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 7890: 00d7c820 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 7891: 00d6b5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 7892: 00db214a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 7893: 00db2250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 7894: 00c6ac9c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ 7895: 00db22d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 7896: 00d72784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ - 7897: 00902254 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 7897: 009022fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 7898: 00d6abf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 7899: 00d6e5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 7900: 00cc7d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ 7901: 005da548 48 FUNC GLOBAL DEFAULT 12 helper_store_40x_pid │ │ │ │ - 7902: 00826f38 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 7902: 00826fe0 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 7903: 00db1306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 7904: 006eb3bc 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 7904: 006eb464 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 7905: 00299d64 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 7906: 00588cc0 608 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 7907: 008047c4 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 7907: 0080486c 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 7908: 00d66c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 7909: 0095b058 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 7909: 0095b100 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 7910: 00d790b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VPA_ADDR_GET_EVENT │ │ │ │ 7911: 00db08e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 7912: 002a0c20 140 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 7913: 00d73d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ 7914: 00d7048c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_INSTANCE_TO_PATH_EVENT │ │ │ │ - 7915: 00922e0c 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ - 7916: 0069d7e8 188 FUNC GLOBAL DEFAULT 12 spr_write_dbatu_h │ │ │ │ + 7915: 00922eb4 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 7916: 0069d894 188 FUNC GLOBAL DEFAULT 12 spr_write_dbatu_h │ │ │ │ 7917: 00db238c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 7918: 005c8408 196 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 7919: 00db116a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_UNMAP_DSTATE │ │ │ │ 7920: 00db10e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 7921: 00d7ba5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ 7922: 00d72050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 7923: 00d71d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ @@ -7930,650 +7930,650 @@ │ │ │ │ 7926: 004f4dc4 132 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ 7927: 00492cec 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_reply_endianness │ │ │ │ 7928: 002923e0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 7929: 00db1f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 7930: 00db15f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 7931: 00db055a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 7932: 00db0908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 7933: 009b8644 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 7933: 009b86ec 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 7934: 00db095c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 7935: 00d642f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ - 7936: 007f5a94 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 7936: 007f5b3c 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 7937: 002a3798 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 7938: 00dafd1d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 7939: 002a37f8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ 7940: 00d6ad2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APM_IO_READ_EVENT │ │ │ │ - 7941: 0081d1b8 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 7941: 0081d260 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 7942: 00d79e2c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 7943: 00db012c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 7944: 009b9a1c 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 7944: 009b9ac4 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 7945: 00db0760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ - 7946: 00810ff4 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 7946: 0081109c 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 7947: 0053878c 156 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 7948: 0058ef38 400 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 7949: 00d771ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 7950: 00d66dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 7951: 00957e6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 7952: 0074bea0 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 7953: 0096a11c 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 7951: 00957f14 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 7952: 0074bf48 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 7953: 0096a1c4 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 7954: 00537f0c 192 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 7955: 00db050a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 7956: 0084a8fc 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 7957: 008f26c0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 7958: 007fd788 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 7956: 0084a9a4 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 7957: 008f2768 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 7958: 007fd830 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 7959: 005062fc 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 7960: 008c750c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ - 7961: 00b2b150 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ - 7962: 00743da0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 7963: 009a04ac 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 7960: 008c75b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 7961: 00b2b1f0 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ + 7962: 00743e48 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ + 7963: 009a0554 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 7964: 00db1b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 7965: 00daff78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ 7966: 00d6b750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 7967: 00db1e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 7968: 00d6a7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 7969: 008173b4 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 7970: 0084928c 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 7969: 0081745c 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 7970: 00849334 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 7971: 002532d8 236 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 7972: 00dafe3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 7973: 005dbb58 380 FUNC GLOBAL DEFAULT 12 ppc_cpu_tlb_fill │ │ │ │ 7974: 00db2116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 7975: 00d739ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 7976: 00969028 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 7976: 009690d0 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 7977: 00cb4a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 7978: 005d7528 1920 FUNC GLOBAL DEFAULT 12 dump_mmu │ │ │ │ 7979: 00d72280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 7980: 0098c8d4 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 7981: 009ae1a4 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ - 7982: 008b924c 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 7980: 0098c97c 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 7981: 009ae24c 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 7982: 008b92f4 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 7983: 00db146c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 7984: 00512aec 132 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 7985: 00d79b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 7986: 00c7e2ec 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 7987: 0028b6d0 8 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ 7988: 002eaffc 480 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 7989: 00db00d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 7990: 00db289a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 7991: 00745c54 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 7991: 00745cfc 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 7992: 00d6be30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 7993: 00db2184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 7994: 008173a4 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ - 7995: 0070f900 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ + 7994: 0081744c 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 7995: 0070f9a8 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 7996: 00d71b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 7997: 00d6a694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 7998: 00312a2c 96 FUNC GLOBAL DEFAULT 12 isa_fdc_set_enabled │ │ │ │ 7999: 00db0030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ - 8000: 0095c6c4 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8000: 0095c76c 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8001: 00db0144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8002: 0064c130 4 FUNC GLOBAL DEFAULT 12 spr_noaccess │ │ │ │ 8003: 00dafe70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8004: 002ed780 136 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8005: 00db13e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8006: 00d6f074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8007: 00d6db68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8008: 00d7754c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8009: 00db16a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8010: 00d73a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8011: 0074a0dc 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8011: 0074a184 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8012: 00d7b758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8013: 00db1c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8014: 00db0690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8015: 0096b4d0 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8016: 007503f8 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8015: 0096b578 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8016: 007504a0 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8017: 0029248c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8018: 00db069a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8019: 007e6d4c 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ - 8020: 0077d39c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ + 8019: 007e6df4 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8020: 0077d444 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8021: 00625030 524 FUNC GLOBAL DEFAULT 12 helper_DENBCD │ │ │ │ 8022: 00d70a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8023: 0026fac4 4712 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8024: 00db0836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8025: 00db1808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ - 8026: 006f7258 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8027: 00956ff0 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8026: 006f7300 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ + 8027: 00957098 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8028: 00db1390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8029: 009274e0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8029: 00927588 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8030: 00db0f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8031: 00965df8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8031: 00965ea0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8032: 00d6d868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8033: 00db2140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 8034: 0073e270 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ + 8034: 0073e318 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8035: 0032442c 192 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8036: 00db1f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8037: 006d5160 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ - 8038: 008bdf34 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8037: 006d5208 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8038: 008bdfdc 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8039: 0029a0d0 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8040: 00d7a554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8041: 0029456c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8042: 00db098c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8043: 00db0424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8044: 00d7acc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ - 8045: 007d7a10 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8045: 007d7ab8 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8046: 00c7d900 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8047: 0064b97c 444 FUNC GLOBAL DEFAULT 12 helper_store_hdecr │ │ │ │ 8048: 0044dcc4 192 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8049: 00db0df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8050: 00db0e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8051: 00d760a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8052: 00d6cf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8053: 00db08f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8054: 002950e4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8055: 00d7060c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_OVEC_PARSE_VECTOR_EVENT │ │ │ │ 8056: 00db092c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 8057: 00b0c588 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8058: 0094087c 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8059: 008582c8 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8060: 00901e04 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8057: 00b0c628 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8058: 00940924 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8059: 00858370 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8060: 00901eac 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8061: 00d6a144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8062: 0029c2c4 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ - 8063: 007441cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ + 8063: 00744274 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8064: 00cb49cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8065: 009886c8 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8065: 00988770 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8066: 00575cfc 1240 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8067: 008a8c60 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8067: 008a8d08 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8068: 00d78ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8069: 00db1fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_FP_IGNORE_DSTATE │ │ │ │ 8070: 00383288 80 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8071: 004f4d28 156 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_realize │ │ │ │ 8072: 00db1abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8073: 00db16c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8074: 0092641c 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8074: 009264c4 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8075: 00d7976c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8076: 0093be44 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8076: 0093beec 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8077: 00db132a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8078: 008566b4 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8078: 0085675c 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8079: 00d66e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8080: 00d7066c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_AWAITING_QUIESCE_EVENT │ │ │ │ 8081: 00d68f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8082: 00db0e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8083: 00cb8ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8084: 00db175a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8085: 00db22a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ - 8086: 0073b428 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ + 8086: 0073b4d0 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8087: 00db0d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 8088: 008f3c88 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8088: 008f3d30 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8089: 00db0986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8090: 009879b8 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8090: 00987a60 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8091: 00d6c070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8092: 00d78c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8093: 008fa7f0 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8093: 008fa898 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8094: 00d7bd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8095: 00d6fe74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRACKLE_SET_IRQ_EVENT │ │ │ │ 8096: 00d76f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8097: 00db0c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8098: 009bf0b4 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8098: 009bf15c 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8099: 00d7417c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ 8100: 00db0222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8101: 003db064 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8102: 00909110 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ - 8103: 0071d668 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ + 8102: 009091b8 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8103: 0071d710 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8104: 00db0362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 8105: 009aba08 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 8105: 009abab0 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 8106: 00db168c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 8107: 00bc62ac 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ - 8108: 0069e9e8 4 FUNC GLOBAL DEFAULT 12 spr_write_PMC56_ureg │ │ │ │ + 8108: 0069ea94 4 FUNC GLOBAL DEFAULT 12 spr_write_PMC56_ureg │ │ │ │ 8109: 00d76e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 8110: 0096cc2c 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8111: 009a9df4 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8110: 0096ccd4 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8111: 009a9e9c 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8112: 00d7347c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8113: 00db1146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_WRITE_DSTATE │ │ │ │ 8114: 00d6ab74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8115: 00d6b420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ - 8116: 0090b24c 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8116: 0090b2f4 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8117: 005cfbb4 172 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8118: 00d7687c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8119: 007f4eb8 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ - 8120: 0070cd18 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ + 8119: 007f4f60 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8120: 0070cdc0 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8121: 0062eb7c 352 FUNC GLOBAL DEFAULT 12 helper_xvnmadddp │ │ │ │ 8122: 00d78820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ - 8123: 0069d5b8 192 FUNC GLOBAL DEFAULT 12 spr_write_ibatl_h │ │ │ │ + 8123: 0069d664 192 FUNC GLOBAL DEFAULT 12 spr_write_ibatl_h │ │ │ │ 8124: 002e8b28 180 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8125: 004042c0 116 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ - 8126: 0073e154 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ + 8126: 0073e1fc 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8127: 00580964 24 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8128: 00d673a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8129: 008e2e08 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8129: 008e2eb0 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8130: 0043b290 8 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8131: 0029df08 176 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8132: 00db1d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8133: 002a9058 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ - 8134: 0090bfb0 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8134: 0090c058 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8135: 00db00d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8136: 00d65434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ - 8137: 0073d470 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ + 8137: 0073d518 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ 8138: 00db18fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8139: 00d6cfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8140: 00d64e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8141: 00db0cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 8142: 00b0c1b0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8142: 00b0c250 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8143: 005a5c0c 144 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8144: 00d6ba70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8145: 00d7a584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8146: 00db2182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8147: 00d77dc8 148 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8148: 00959c30 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8148: 00959cd8 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8149: 00292530 180 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 8150: 0084bfa8 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8150: 0084c050 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8151: 00d6b710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ - 8152: 0078013c 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ + 8152: 007801e4 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8153: 00582e70 36 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8154: 0064b534 72 FUNC GLOBAL DEFAULT 12 helper_book3s_trace │ │ │ │ 8155: 00d79250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8156: 00331ecc 100 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 8157: 00db0342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 8158: 0028b758 8 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ 8159: 00db167c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_STARTED_DSTATE │ │ │ │ 8160: 00c78870 48 OBJECT GLOBAL DEFAULT 21 unassigned_io_ops │ │ │ │ - 8161: 0070111c 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ + 8161: 007011c4 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8162: 00d71b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8163: 0055e758 192 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8164: 00daffcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8165: 0028b748 8 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ - 8166: 007691e0 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8167: 007579cc 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8166: 00769288 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ + 8167: 00757a74 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8168: 00d6fd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_WRITE_EVENT │ │ │ │ 8169: 00d6b490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8170: 00db1488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8171: 00cc41c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI8GER4 │ │ │ │ 8172: 00db0d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8173: 00d6d9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8174: 0081798c 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8174: 00817a34 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 8175: 00db1524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8176: 005a020c 76 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8177: 002a3918 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8178: 00db1a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8179: 00db0eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8180: 00d7376c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8181: 00d63ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8182: 00d6aa44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 8183: 00799bc4 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8183: 00799c6c 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ 8184: 00db1484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8185: 009537dc 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8186: 008fac84 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8185: 00953884 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8186: 008fad2c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8187: 00d76aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8188: 00628f34 160 FUNC GLOBAL DEFAULT 12 helper_FSUBS │ │ │ │ 8189: 00db1da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ - 8190: 0078848c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ + 8190: 00788534 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 8191: 00dafe8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8192: 00568c34 756 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 8193: 00d64b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 8194: 00cb4948 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 8195: 00468180 108 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ 8196: 00d71a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8197: 00db101c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 8198: 00dafd7a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8199: 0052b0bc 88 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 8200: 00cc6a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMULSP │ │ │ │ 8201: 00cc7030 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMAXSP │ │ │ │ 8202: 00db0864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8203: 00b2d9dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8204: 007b00b0 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8203: 00b2da7c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8204: 007b0158 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8205: 00db2112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8206: 00d775ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8207: 0026cac0 120 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8208: 007b9c68 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8208: 007b9d10 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8209: 00db034c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8210: 00d69dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8211: 00db1558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8212: 00db0770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8213: 0053a320 32 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8214: 00db0366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8215: 0056880c 584 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8216: 00db1584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ - 8217: 00797ff4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ + 8217: 0079809c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8218: 00db0498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8219: 008bce8c 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8219: 008bcf34 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8220: 00db1a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ - 8221: 00963320 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8221: 009633c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8222: 00db1e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8223: 00cb6310 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 8224: 007458d0 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ - 8225: 008a63b4 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8224: 00745978 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ + 8225: 008a645c 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8226: 00dafd31 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8227: 0044a244 32 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ - 8228: 0097855c 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8228: 00978604 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8229: 00529010 212 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8230: 002d84e8 892 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ - 8231: 0071ef04 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ + 8231: 0071efac 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8232: 00d6fa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8233: 00cc1678 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsdiv │ │ │ │ 8234: 00db00a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ - 8235: 00958f0c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8235: 00958fb4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ 8236: 00db093e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_ISA_WRITE_DSTATE │ │ │ │ - 8237: 008589f8 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8238: 008087f0 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8237: 00858aa0 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8238: 00808898 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8239: 0051b9c4 96 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ 8240: 00d6642c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8241: 00db02f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8242: 00331f30 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8243: 003c7e94 160 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8244: 00db083c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8245: 00539c54 112 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ - 8246: 0070f438 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ + 8246: 0070f4e0 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8247: 00d66000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ 8248: 00378bdc 180 FUNC GLOBAL DEFAULT 12 pm_smbus_init │ │ │ │ - 8249: 008b88bc 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 8250: 007e3c90 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8251: 0097e6fc 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8249: 008b8964 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8250: 007e3d38 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8251: 0097e7a4 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8252: 00db208a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8253: 00d735ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8254: 0062a650 132 FUNC GLOBAL DEFAULT 12 helper_evfststeq │ │ │ │ 8255: 00daff9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8256: 00db1802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8257: 00c7bb78 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8258: 009665e8 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8258: 00966690 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8259: 00257acc 16 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8260: 00d7018c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPBA_READB_EVENT │ │ │ │ 8261: 00db0f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8262: 00db1de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ - 8263: 0079811c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ + 8263: 007981c4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8264: 00d65828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8265: 008c1eec 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8265: 008c1f94 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8266: 002e73bc 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8267: 0028a9c8 336 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8268: 00d66868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 8269: 00db1150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_WRITE_DSTATE │ │ │ │ 8270: 005da230 180 FUNC GLOBAL DEFAULT 12 helper_store_sr │ │ │ │ 8271: 0055107c 212 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 8272: 00db05c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 8273: 007c25c4 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 8273: 007c266c 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 8274: 00d7807c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 8275: 00d6a204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 8276: 008f7f60 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 8276: 008f8008 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 8277: 00d69d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 8278: 0072c018 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 8279: 008f4998 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 8278: 0072c0c0 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 8279: 008f4a40 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 8280: 00d75afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 8281: 00d771ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 8282: 00d712f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 8283: 0090abe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 8284: 007fc238 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 8283: 0090ac8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 8284: 007fc2e0 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 8285: 005b2230 2628 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 8286: 00d9f5d8 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 8287: 00db15de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 8288: 008e6a44 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 8289: 0081e4f0 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 8288: 008e6aec 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 8289: 0081e598 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 8290: 00db21aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 8291: 00d653e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 8292: 00db0824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 8293: 00db09b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ - 8294: 0075fc94 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ + 8294: 0075fd3c 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 8295: 00db1c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 8296: 00d654f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 8297: 00285e18 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 8298: 00947fbc 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 8299: 0069d190 160 FUNC GLOBAL DEFAULT 12 spr_write_atbl │ │ │ │ - 8300: 00828118 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 8298: 00948064 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 8299: 0069d23c 160 FUNC GLOBAL DEFAULT 12 spr_write_atbl │ │ │ │ + 8300: 008281c0 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 8301: 00db1caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 8302: 0062ee3c 316 FUNC GLOBAL DEFAULT 12 helper_xvmaddsp │ │ │ │ 8303: 00cb2530 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 8304: 00d7be2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 8305: 00db1a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 8306: 00321364 184 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 8307: 006ba458 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 8307: 006ba500 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 8308: 00db1d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 8309: 008d35b8 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 8309: 008d3660 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 8310: 00db15a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 8311: 0055dfac 696 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 8312: 008d1ee4 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 8312: 008d1f8c 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 8313: 00db0938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_IO_READ_DSTATE │ │ │ │ 8314: 00db04e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 8315: 00d7334c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 8316: 007af088 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 8316: 007af130 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 8317: 00db0828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ - 8318: 0069d230 160 FUNC GLOBAL DEFAULT 12 spr_write_atbu │ │ │ │ + 8318: 0069d2dc 160 FUNC GLOBAL DEFAULT 12 spr_write_atbu │ │ │ │ 8319: 00db1efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 8320: 002a88d0 580 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 8321: 00d6f524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 8322: 00338f28 100 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 8323: 00d71240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 8324: 009c7cbc 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 8324: 009c7d64 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 8325: 00323528 644 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 8326: 00db0f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ - 8327: 00728a74 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 8327: 00728b1c 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 8328: 00d6bea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 8329: 00db0040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 8330: 00d6a4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 8331: 00db2236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 8332: 00db01f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 8333: 00d685c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 8334: 00cb1cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 8335: 00db09ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 8336: 00d75e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 8337: 00db18a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 8338: 00d67c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 8339: 00c7b424 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 8340: 00978724 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 8340: 009787cc 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 8341: 00cba52c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 8342: 009092a0 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 8342: 00909348 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 8343: 00db0082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 8344: 00cba54c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 8345: 0036f790 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 8346: 00cba58c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 8347: 0044b6f0 248 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ - 8348: 006aca08 224 FUNC GLOBAL DEFAULT 12 decNumberSubtract │ │ │ │ - 8349: 008a91cc 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 8348: 006acab0 224 FUNC GLOBAL DEFAULT 12 decNumberSubtract │ │ │ │ + 8349: 008a9274 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 8350: 00d7aad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 8351: 009923a8 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 8352: 0069f388 892 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromString │ │ │ │ - 8353: 008fc618 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 8351: 00992450 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 8352: 0069f434 892 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromString │ │ │ │ + 8353: 008fc6c0 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 8354: 00d638c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 8355: 00dafe50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 8356: 003880c4 860 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ - 8357: 0098021c 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ - 8358: 0078297c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ + 8357: 009802c4 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 8358: 00782a24 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 8359: 00d7733c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 8360: 00d74db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_EVENT │ │ │ │ 8361: 00321d7c 300 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 8362: 00283980 292 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 8363: 008ff114 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 8363: 008ff1bc 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 8364: 0064ae04 100 FUNC GLOBAL DEFAULT 12 powerpc_checkstop │ │ │ │ 8365: 00db0174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 8366: 00d7acd0 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 8367: 007f1b2c 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ - 8368: 0077b748 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ + 8367: 007f1bd4 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 8368: 0077b7f0 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 8369: 00db28ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 8370: 0062a874 24 FUNC GLOBAL DEFAULT 12 helper_efdcfsid │ │ │ │ 8371: 0044e4fc 416 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 8372: 007f3f98 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 8372: 007f4040 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ 8373: 0062a5c4 140 FUNC GLOBAL DEFAULT 12 helper_evfststgt │ │ │ │ 8374: 00ccfbec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrefp │ │ │ │ - 8375: 009c7bd0 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 8375: 009c7c78 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 8376: 00cc94cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspuxws │ │ │ │ 8377: 006341b4 288 FUNC GLOBAL DEFAULT 12 helper_XSCVQPUQZ │ │ │ │ 8378: 00d6f814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 8379: 008c60ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 8379: 008c6194 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 8380: 00db044a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 8381: 0057c4c8 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ 8382: 00cd16bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIVWE │ │ │ │ - 8383: 007b036c 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 8383: 007b0414 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 8384: 00d71860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ 8385: 0044c448 892 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 8386: 008c7454 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 8386: 008c74fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 8387: 00391d14 76 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 8388: 00d742ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 8389: 00db1dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 8390: 00db22ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 8391: 009c7ab4 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 8391: 009c7b5c 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ 8392: 00db1224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_CONFIGURED_DSTATE │ │ │ │ - 8393: 009bc06c 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 8393: 009bc114 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 8394: 00d6a664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 8395: 0096d270 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 8395: 0096d318 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 8396: 00db1042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 8397: 00db1f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 8398: 00d6b6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 8399: 00d79e00 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 8400: 00d71dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 8401: 00db0360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 8402: 00295338 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 8403: 00285f24 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 8404: 00910a44 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 8405: 008f80d0 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 8404: 00910aec 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 8405: 008f8178 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 8406: 005cd668 24 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 8407: 0097eb58 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 8407: 0097ec00 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 8408: 002a22cc 164 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 8409: 009800ec 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 8410: 007f1b90 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 8409: 00980194 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 8410: 007f1c38 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 8411: 00db236e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 8412: 00daff6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 8413: 00db0a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 8414: 00db076a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 8415: 00d69ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 8416: 002895fc 292 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 8417: 00339f80 3048 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 8418: 00db17ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 8419: 002a7ad0 36 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 8420: 00db1a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 8421: 0093d3f4 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 8421: 0093d49c 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 8422: 002e9cd0 272 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 8423: 00d644a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 8424: 00d9f4d4 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 8425: 00d7390c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 8426: 0095a730 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 8426: 0095a7d8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 8427: 00383784 632 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 8428: 00db0a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 8429: 0062c8c4 316 FUNC GLOBAL DEFAULT 12 helper_xsredp │ │ │ │ 8430: 00d7958c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 8431: 00902710 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 8432: 008aa9f8 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 8431: 009027b8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 8432: 008aaaa0 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 8433: 0053d330 292 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 8434: 00db134a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ - 8435: 00793bec 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 8436: 006ccc2c 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 8435: 00793c94 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ + 8436: 006cccd4 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 8437: 00382868 664 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 8438: 009adea0 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 8438: 009adf48 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 8439: 005375a0 48 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ - 8440: 0075dce0 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ + 8440: 0075dd88 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 8441: 003bbe94 644 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 8442: 0099b87c 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 8443: 00935868 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 8444: 008c1b8c 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ - 8445: 008db7b4 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 8442: 0099b924 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 8443: 00935910 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 8444: 008c1c34 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 8445: 008db85c 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 8446: 00d7a744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 8447: 00c7e660 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ 8448: 00cc2a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_le_exp │ │ │ │ - 8449: 007880b4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ + 8449: 0078815c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 8450: 00d69090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 8451: 00d796ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 8452: 006ad7b4 436 FUNC GLOBAL DEFAULT 12 decimal128ToNumber │ │ │ │ + 8452: 006ad85c 436 FUNC GLOBAL DEFAULT 12 decimal128ToNumber │ │ │ │ 8453: 00d7782c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ - 8454: 0077a224 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ + 8454: 0077a2cc 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 8455: 00511af0 116 FUNC GLOBAL DEFAULT 12 vhost_ack_features │ │ │ │ 8456: 00d6e5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 8457: 008886a4 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 8457: 0088874c 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 8458: 00db1258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_UPDATE_DT_DSTATE │ │ │ │ 8459: 00d69190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 8460: 008bdc74 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 8460: 008bdd1c 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 8461: 00dafe32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 8462: 00ccc544 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsumsws │ │ │ │ 8463: 00d6b9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 8464: 00404234 4 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 8465: 00cb65a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 8466: 00957db4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 8466: 00957e5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 8467: 00cd2a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcfid │ │ │ │ 8468: 00376e54 464 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 8469: 00db1f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ - 8470: 00769ce4 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ + 8470: 00769d8c 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 8471: 00db0c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 8472: 00d64bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 8473: 0032c188 204 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 8474: 00db03ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 8475: 002fece4 84 FUNC GLOBAL DEFAULT 12 GUS_irqrequest │ │ │ │ 8476: 00db1786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 8477: 006e6188 828 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ + 8477: 006e6230 828 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ 8478: 00db1cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 8479: 00d6e278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 8480: 00537fcc 116 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 8481: 009788e4 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 8482: 009268d0 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 8481: 0097898c 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 8482: 00926978 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 8483: 002a7da4 16 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ 8484: 00462690 332 FUNC GLOBAL DEFAULT 12 mc146818_rtc_init │ │ │ │ - 8485: 0096df28 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 8485: 0096dfd0 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 8486: 00d6d4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 8487: 007e2ac0 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 8487: 007e2b68 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 8488: 00db0fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 8489: 0040ab08 608 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 8490: 00d7adf0 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ 8491: 00cc7f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_brinc │ │ │ │ - 8492: 008cb514 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 8492: 008cb5bc 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 8493: 0063e6cc 120 FUNC GLOBAL DEFAULT 12 helper_vmaddfp │ │ │ │ 8494: 00db0ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 8495: 00d7b1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 8496: 00d74c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 8497: 00cc6a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVDIVSP │ │ │ │ 8498: 00cb4ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 8499: 002f28fc 388 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ - 8500: 00824bbc 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 8500: 00824c64 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 8501: 00db11de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_WRITE_DSTATE │ │ │ │ 8502: 00cb607c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ - 8503: 006afb9c 916 FUNC GLOBAL DEFAULT 12 decimal64FromNumber │ │ │ │ + 8503: 006afc44 916 FUNC GLOBAL DEFAULT 12 decimal64FromNumber │ │ │ │ 8504: 00db1b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 8505: 00935dc4 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 8505: 00935e6c 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 8506: 005d0720 2080 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 8507: 00dafe9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 8508: 0094b2d0 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 8508: 0094b378 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 8509: 00db1334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 8510: 00d6b220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 8511: 003306b8 84 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ 8512: 00d703dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_MBOX_READ_EVENT │ │ │ │ - 8513: 00b2ebb8 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ - 8514: 0077fb6c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ + 8513: 00b2ec58 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 8514: 0077fc14 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 8515: 00d68f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 8516: 002ebfb8 328 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 8517: 00db1c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 8518: 00944800 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 8518: 009448a8 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 8519: 005718ec 64 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 8520: 00db03c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 8521: 00d6f6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 8522: 00cb5104 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 8523: 00b9d9b8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 8523: 00b9da58 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 8524: 00d6f034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ 8525: 00db28de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 8526: 00d6d078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 8527: 00db0b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_ADB_REQUEST_DSTATE │ │ │ │ 8528: 00dafd27 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 8529: 00db0574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 8530: 00d7af00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 8531: 0092ed78 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 8532: 006e6ee4 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 8531: 0092ee20 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 8532: 006e6f8c 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 8533: 00d65654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 8534: 00d69e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 8535: 005061b0 92 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 8536: 008ff3c8 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 8536: 008ff470 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 8537: 00d770cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 8538: 007f3a4c 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 8538: 007f3af4 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 8539: 00d7684c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 8540: 00db0518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 8541: 00998468 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 8541: 00998510 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 8542: 00d687d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 8543: 00927278 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 8544: 008eb468 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 8545: 009191dc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 8543: 00927320 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 8544: 008eb510 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 8545: 00919284 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 8546: 00d6df68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 8547: 00d67404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 8548: 00d7717c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 8549: 00db0740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 8550: 00d71230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ 8551: 00286024 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ - 8552: 00742bb8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 8553: 009d16c0 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 8552: 00742c60 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ + 8553: 009d1768 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 8554: 00db0a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 8555: 003128e8 96 FUNC GLOBAL DEFAULT 12 isa_fdc_init_drives │ │ │ │ 8556: 00d720c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ 8557: 00db11ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_GETPROPLEN_DSTATE │ │ │ │ - 8558: 0080247c 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ - 8559: 00782d0c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ + 8558: 00802524 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 8559: 00782db4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 8560: 00648dd0 4 FUNC GLOBAL DEFAULT 12 helper_vcipherlast │ │ │ │ 8561: 00db1b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 8562: 00db1486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ - 8563: 00728e84 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 8564: 007e2a8c 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 8563: 00728f2c 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 8564: 007e2b34 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 8565: 00db008e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 8566: 00db003e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ - 8567: 007972b0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 8568: 00911340 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 8567: 00797358 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ + 8568: 009113e8 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 8569: 00d7403c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 8570: 00db08d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 8571: 00d64440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 8572: 00cc9f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpsxds │ │ │ │ 8573: 00db1f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 8574: 00db10aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ 8575: 00db0d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_VFMAILBOX_DSTATE │ │ │ │ @@ -8585,815 +8585,815 @@ │ │ │ │ 8581: 0057d3d8 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 8582: 00d7372c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 8583: 00db20aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 8584: 002abc1c 348 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 8585: 00db11e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_INSTANCE_TO_PATH_DSTATE │ │ │ │ 8586: 00d783e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ 8587: 00ccaa74 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvhpdp │ │ │ │ - 8588: 007f2ac0 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 8588: 007f2b68 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 8589: 00db0138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 8590: 00cd4e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCFFIXQQ │ │ │ │ - 8591: 007cebe0 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 8591: 007cec88 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 8592: 00d6bcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ - 8593: 0079798c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ + 8593: 00797a34 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 8594: 00d645a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 8595: 00db0426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 8596: 00db1db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 8597: 00d76148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 8598: 00ccf19c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbox │ │ │ │ - 8599: 0084aec0 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 8600: 007e6390 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 8601: 0090baa8 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ - 8602: 0077da60 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ + 8599: 0084af68 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 8600: 007e6438 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 8601: 0090bb50 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 8602: 0077db08 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 8603: 00db2568 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 8604: 008ffac8 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 8604: 008ffb70 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 8605: 00db00d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ 8606: 00cd129c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcipherlast │ │ │ │ - 8607: 009601cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 8608: 009be954 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 8607: 00960274 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 8608: 009be9fc 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 8609: 005ae094 144 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ 8610: 0063690c 324 FUNC GLOBAL DEFAULT 12 helper_xvrspic │ │ │ │ - 8611: 009144ac 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 8612: 009584a8 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 8611: 00914554 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 8612: 00958550 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 8613: 00d6ad6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_FLOPPY_EVENT │ │ │ │ 8614: 00cd4398 132 OBJECT GLOBAL DEFAULT 24 helper_info_FTSQRT │ │ │ │ 8615: 00d767fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 8616: 009a9b98 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 8616: 009a9c40 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 8617: 0062a548 124 FUNC GLOBAL DEFAULT 12 helper_evfststlt │ │ │ │ 8618: 00d7adc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 8619: 00db291c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 8620: 00db0b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 8621: 00db0d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 8622: 0095675c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 8622: 00956804 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 8623: 00db0620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 8624: 006eb1f4 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 8624: 006eb29c 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ 8625: 00ccb230 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpuwz │ │ │ │ 8626: 00db1ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ - 8627: 00797718 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ + 8627: 007977c0 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 8628: 00636a50 364 FUNC GLOBAL DEFAULT 12 helper_xvrspim │ │ │ │ 8629: 00d753b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 8630: 00db0e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 8631: 00385dac 268 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ 8632: 00d7b01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 8633: 00636bbc 364 FUNC GLOBAL DEFAULT 12 helper_xvrspip │ │ │ │ 8634: 005adbdc 112 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 8635: 002a35bc 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 8636: 005ad254 180 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 8637: 00d68970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 8638: 00d64310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 8639: 00b9d9c0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 8639: 00b9da60 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 8640: 00d6b480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 8641: 00d78c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 8642: 00db2180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 8643: 0062ae04 88 FUNC GLOBAL DEFAULT 12 helper_efdtsteq │ │ │ │ 8644: 00db0e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 8645: 00630674 80 FUNC GLOBAL DEFAULT 12 helper_xscmpodp │ │ │ │ 8646: 00636d28 364 FUNC GLOBAL DEFAULT 12 helper_xvrspiz │ │ │ │ 8647: 00db08f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 8648: 00d6a614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 8649: 0057a160 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 8650: 00d72b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ - 8651: 00718bb0 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 8652: 007c0b64 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 8651: 00718c58 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ + 8652: 007c0c0c 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 8653: 00d66e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ 8654: 00db0504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 8655: 0062fe3c 216 FUNC GLOBAL DEFAULT 12 helper_XSCMPEQDP │ │ │ │ 8656: 00d6650c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 8657: 0028e3b8 3852 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 8658: 002d8e18 200 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 8659: 00db195a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ - 8660: 00796ec4 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ + 8660: 00796f6c 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 8661: 00c7d708 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 8662: 00db2212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 8663: 007f1088 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 8663: 007f1130 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 8664: 00d6bc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 8665: 00db0500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 8666: 00921070 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 8667: 00951030 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 8666: 00921118 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 8667: 009510d8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 8668: 002aa25c 656 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ 8669: 00cd4a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTQPQ │ │ │ │ - 8670: 008db5e0 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 8670: 008db688 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 8671: 002a21b0 260 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 8672: 0090ac9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 8673: 00945c98 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 8674: 00965b18 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 8672: 0090ad44 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 8673: 00945d40 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 8674: 00965bc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 8675: 00d79a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 8676: 00d68fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 8677: 00322204 56 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 8678: 00d7701c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 8679: 009c9780 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 8679: 009c9828 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 8680: 002cdd4c 68 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 8681: 0062b38c 292 FUNC GLOBAL DEFAULT 12 helper_XSSUBDP │ │ │ │ 8682: 00d72d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 8683: 0043d990 56 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 8684: 002c10a4 376 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 8685: 0095e29c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 8685: 0095e344 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 8686: 002a4250 156 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ - 8687: 0077d300 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ + 8687: 0077d3a8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ 8688: 00d6fd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_WRITE_EVENT │ │ │ │ - 8689: 009c74e0 136 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ + 8689: 009c7588 136 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ 8690: 00cc1780 132 OBJECT GLOBAL DEFAULT 24 helper_info_efssub │ │ │ │ - 8691: 0098a408 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ - 8692: 009a6978 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 8691: 0098a4b0 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ + 8692: 009a6a20 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 8693: 00298514 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 8694: 009c82f4 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ - 8695: 00707e90 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 8696: 00808218 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 8694: 009c839c 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 8695: 00707f38 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ + 8696: 008082c0 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 8697: 00db2086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 8698: 00d72874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 8699: 0027e678 360 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 8700: 003a29d0 352 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 8701: 00289cc0 244 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ - 8702: 0079487c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ + 8702: 00794924 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 8703: 00db208e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 8704: 005cda28 256 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 8705: 00db152e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 8706: 00cb3df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 8707: 00d76e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 8708: 0080f688 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 8708: 0080f730 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 8709: 00d67b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 8710: 008088bc 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 8710: 00808964 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 8711: 00db2016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 8712: 00db2070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 8713: 00d644c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 8714: 00db09c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 8715: 003adcd4 964 FUNC GLOBAL DEFAULT 12 mos6522_read │ │ │ │ 8716: 00d65204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 8717: 00d7022c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_CPU_EVENT │ │ │ │ 8718: 00644058 52 FUNC GLOBAL DEFAULT 12 helper_vpkudum │ │ │ │ - 8719: 0095eb9c 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ - 8720: 009179b8 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 8721: 008f3024 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 8719: 0095ec44 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 8720: 00917a60 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 8721: 008f30cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 8722: 00d77c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 8723: 00dafdcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 8724: 00448618 208 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ - 8725: 008081bc 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 8725: 00808264 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 8726: 00643ddc 236 FUNC GLOBAL DEFAULT 12 helper_vpkudus │ │ │ │ 8727: 00d74af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 8728: 00d692f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 8729: 00cb39d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 8730: 008f4eac 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 8730: 008f4f54 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 8731: 00d6ab64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 8732: 0062ada8 92 FUNC GLOBAL DEFAULT 12 helper_efdtstgt │ │ │ │ 8733: 00d6a034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ 8734: 00d696ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 8735: 00db0376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 8736: 00321a48 692 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ - 8737: 007ba5f0 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ - 8738: 0077ffac 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 8739: 00978a80 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 8740: 00980f6c 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 8737: 007ba698 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 8738: 00780054 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ + 8739: 00978b28 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 8740: 00981014 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 8741: 00db12e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 8742: 00440934 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ - 8743: 00782ca4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 8744: 0093e094 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 8743: 00782d4c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ + 8744: 0093e13c 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 8745: 0044f354 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 8746: 00b9d984 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 8747: 009b089c 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 8746: 00b9da24 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 8747: 009b0944 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 8748: 00d657b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 8749: 0026eaa0 384 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 8750: 00cc22d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRES │ │ │ │ 8751: 00db0790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 8752: 00db0896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 8753: 00d649c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 8754: 00283774 264 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 8755: 00284480 268 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 8756: 00c7dcf0 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 8757: 006ba51c 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 8757: 006ba5c4 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 8758: 00db1564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 8759: 0091c780 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 8760: 00950504 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 8759: 0091c828 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 8760: 009505ac 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 8761: 00db1c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 8762: 00d7a5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 8763: 00d716d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 8764: 00db125e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_CAS_PVR_DSTATE │ │ │ │ 8765: 00cbe318 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 8766: 00d688f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 8767: 00d706ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_FINALIZING_EVENT │ │ │ │ 8768: 00528d40 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 8769: 00537050 184 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 8770: 00914e5c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 8770: 00914f04 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 8771: 00db07ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 8772: 007cf6b0 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 8772: 007cf758 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 8773: 0060c560 8 FUNC GLOBAL DEFAULT 12 ppc_store_msr │ │ │ │ 8774: 00db0784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ - 8775: 00740ffc 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 8776: 0096bbd4 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 8775: 007410a4 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ + 8776: 0096bc7c 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 8777: 002985c0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 8778: 009585e0 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 8778: 00958688 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 8779: 00bc5f44 52 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 8780: 002e89e0 328 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ - 8781: 00741ea4 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 8782: 009802e8 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 8781: 00741f4c 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ + 8782: 00980390 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 8783: 00587488 412 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 8784: 00d71940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 8785: 0099a080 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 8785: 0099a128 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 8786: 00db0c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 8787: 00d74b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 8788: 00433cdc 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 8789: 00db0f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 8790: 00db0c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 8791: 00db189c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 8792: 0056c11c 24 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 8793: 002ea0c0 152 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 8794: 00db19c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DETACH_DEVICE_DSTATE │ │ │ │ 8795: 004f06c4 324 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ - 8796: 00797c0c 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ + 8796: 00797cb4 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 8797: 00d66bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 8798: 0095ca64 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 8798: 0095cb0c 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 8799: 0028a4dc 284 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 8800: 0031d7cc 388 FUNC GLOBAL DEFAULT 12 serial_hds_isa_init │ │ │ │ 8801: 005b9f94 44 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 8802: 00745c38 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 8802: 00745ce0 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 8803: 00db0a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 8804: 00db0420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 8805: 00db1de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 8806: 00811198 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 8806: 00811240 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 8807: 00cb3d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 8808: 00d668b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 8809: 00d7b7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 8810: 00720a44 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 8810: 00720aec 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 8811: 00db1fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_DEBUG_EXCEPTION_DSTATE │ │ │ │ 8812: 00d6d0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 8813: 007b9a48 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 8813: 007b9af0 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 8814: 0052b5e0 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 8815: 002eea74 476 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 8816: 00d71f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 8817: 00db003a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 8818: 00d69060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 8819: 00dafd80 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 8820: 00d7421c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 8821: 005283ac 940 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 8822: 00ce0210 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 8823: 00db0616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 8824: 009494f0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 8824: 00949598 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 8825: 00334840 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 8826: 00d71150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 8827: 00d78b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 8828: 00d7b598 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 8829: 0074a198 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 8830: 00938ac4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 8829: 0074a240 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 8830: 00938b6c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 8831: 005e1d3c 356 FUNC GLOBAL DEFAULT 12 store_40x_pit │ │ │ │ 8832: 002e5fbc 292 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 8833: 00cb394c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 8834: 00d68454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 8835: 00db1988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ - 8836: 0077ff1c 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ - 8837: 0071f800 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ + 8836: 0077ffc4 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ + 8837: 0071f8a8 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ 8838: 00cd1d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbwe_hi │ │ │ │ 8839: 00444d98 840 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ 8840: 00d707ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PUT_EVENT │ │ │ │ - 8841: 0096b868 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 8841: 0096b910 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 8842: 00d74bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 8843: 00c7b3d0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ 8844: 005df8c0 136 FUNC GLOBAL DEFAULT 12 ppc40x_chip_reset │ │ │ │ 8845: 00d700dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_ENABLE_EVENT │ │ │ │ - 8846: 0070d168 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ + 8846: 0070d210 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 8847: 00d75324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ 8848: 00db10a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 8849: 00d7713c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 8850: 00db1076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 8851: 002e76a0 4 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 8852: 00929fdc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 8853: 007010b0 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 8854: 007591f8 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 8852: 0092a084 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 8853: 00701158 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 8854: 007592a0 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 8855: 00c7d7e8 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 8856: 0096c618 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 8856: 0096c6c0 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ 8857: 00377c0c 88 FUNC GLOBAL DEFAULT 12 smbus_send_byte │ │ │ │ - 8858: 0092fc18 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 8859: 009875e0 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 8858: 0092fcc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 8859: 00987688 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 8860: 00db1f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 8861: 005cf2f4 76 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 8862: 00db1ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 8863: 00db1944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 8864: 00941494 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 8864: 0094153c 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 8865: 002a355c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 8866: 0086553c 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 8866: 008655e4 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ 8867: 006189e8 172 FUNC GLOBAL DEFAULT 12 ppc_cpu_class_by_pvr │ │ │ │ - 8868: 00810954 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 8868: 008109fc 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 8869: 0026cc5c 140 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 8870: 002a7880 20 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 8871: 0044db08 252 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 8872: 00db1e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 8873: 0043e0ec 452 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 8874: 0062f0b4 316 FUNC GLOBAL DEFAULT 12 helper_xvnmaddsp │ │ │ │ - 8875: 00938640 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 8875: 009386e8 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 8876: 00db0348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ - 8877: 00797564 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 8878: 008d9d20 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 8879: 008ad450 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 8877: 0079760c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ + 8878: 008d9dc8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 8879: 008ad4f8 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 8880: 00d7af40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 8881: 00921184 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ - 8882: 00719da0 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ + 8881: 0092122c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 8882: 00719e48 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 8883: 00326050 976 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 8884: 00db1072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ - 8885: 009cf1ac 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 8885: 009cf254 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 8886: 002981a0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 8887: 00db1cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 8888: 00d68694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 8889: 00d72340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 8890: 00d65f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 8891: 00db0970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 8892: 00db1fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_DCR_WRITE_DSTATE │ │ │ │ 8893: 00d766dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 8894: 00db10e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 8895: 00d6e068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 8896: 0075119c 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 8896: 00751244 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 8897: 00d6ad1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APM_IO_WRITE_EVENT │ │ │ │ 8898: 0051f6bc 240 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 8899: 00370478 64 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 8900: 002a0cac 264 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 8901: 00db0bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 8902: 00632790 316 FUNC GLOBAL DEFAULT 12 helper_xscvspdp │ │ │ │ 8903: 00db0f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 8904: 00ccbf98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpbfp │ │ │ │ 8905: 00433f5c 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 8906: 00d6d328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 8907: 00db027e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 8908: 00db05fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 8909: 009ae2b8 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 8909: 009ae360 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 8910: 00da7650 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 8911: 00392020 868 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 8912: 00d6b9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 8913: 006e7048 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 8913: 006e70f0 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 8914: 006310a0 308 FUNC GLOBAL DEFAULT 12 helper_XSMINCDP │ │ │ │ 8915: 0036f418 776 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ 8916: 004f332c 84 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 8917: 00db1626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 8918: 00db1766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 8919: 005251d0 276 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 8920: 0092521c 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 8921: 009502e0 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 8920: 009252c4 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 8921: 00950388 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 8922: 00c6ae6c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 8923: 009111d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 8924: 009024d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ - 8925: 00797e10 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ + 8923: 00911278 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 8924: 00902580 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 8925: 00797eb8 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 8926: 00db0242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 8927: 006e360c 884 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 8928: 008a6a1c 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 8927: 006e36b4 884 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 8928: 008a6ac4 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 8929: 00db03be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 8930: 00db03f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 8931: 00db00c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 8932: 00d78690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 8933: 00587b08 384 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 8934: 00d7407c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 8935: 007b56bc 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 8936: 00998588 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 8935: 007b5764 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 8936: 00998630 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 8937: 00d75d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 8938: 009aa304 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ - 8939: 0093c5d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 8938: 009aa3ac 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 8939: 0093c678 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 8940: 00d69cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ - 8941: 009b51e4 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 8941: 009b528c 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 8942: 00d6ddc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 8943: 00d7b194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 8944: 00298670 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 8945: 00db14be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8946: 0075408c 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 8946: 00754134 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 8947: 0058e4fc 80 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ 8948: 00cd3084 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHCHK │ │ │ │ - 8949: 008fea24 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 8950: 0084b1dc 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 8949: 008feacc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 8950: 0084b284 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 8951: 00db0d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 8952: 002a14f4 88 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ 8953: 00db2188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 8954: 00cd05b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsiz │ │ │ │ 8955: 00db0f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 8956: 00db1d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 8957: 00d8d82c 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 8958: 00d770ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 8959: 00d64780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 8960: 00904dd8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 8960: 00904e80 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 8961: 00d6bde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 8962: 00d6f744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 8963: 00291a98 16 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 8964: 008efe94 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 8964: 008eff3c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 8965: 00db1548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 8966: 00888174 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 8966: 0088821c 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 8967: 00d682b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 8968: 00db1186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_SIZE_WRITE_DSTATE │ │ │ │ 8969: 00d683e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 8970: 008e5738 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 8970: 008e57e0 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 8971: 002a7894 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 8972: 00b2d9c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 8972: 00b2da60 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 8973: 0028ac54 284 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 8974: 009c94e4 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 8974: 009c958c 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 8975: 0042d5e0 3660 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ 8976: 00621a24 256 FUNC GLOBAL DEFAULT 12 helper_DDIV │ │ │ │ - 8977: 0096607c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 8978: 009c9b18 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 8977: 00966124 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 8978: 009c9bc0 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 8979: 003aa538 8 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 8980: 00755ffc 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 8980: 007560a4 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 8981: 00449cc0 648 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 8982: 008d68b4 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 8982: 008d695c 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 8983: 00db0120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 8984: 002cd0c8 76 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 8985: 0081e938 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 8985: 0081e9e0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ 8986: 00628fd4 160 FUNC GLOBAL DEFAULT 12 helper_FMUL │ │ │ │ - 8987: 00910c10 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 8987: 00910cb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 8988: 00cb3ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 8989: 0038154c 128 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 8990: 003aa3a8 52 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 8991: 008c06b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 8991: 008c0760 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ 8992: 00db1234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_CREATE_DSTATE │ │ │ │ - 8993: 00707528 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ + 8993: 007075d0 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 8994: 00daff12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 8995: 00d67804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 8996: 00c7e4ec 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 8997: 00799560 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 8997: 00799608 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 8998: 00db16fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 8999: 002f55c8 4 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9000: 00d71ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9001: 009612dc 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9001: 00961384 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9002: 004026c8 228 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9003: 00d65a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 9004: 00db1a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9005: 00cb38c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9006: 004b6678 8 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9007: 0062ad54 84 FUNC GLOBAL DEFAULT 12 helper_efdtstlt │ │ │ │ 9008: 00d64efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9009: 0081f8a0 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9010: 007f41e4 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9009: 0081f948 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9010: 007f428c 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9011: 00d64670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9012: 00db004a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ - 9013: 00737c48 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ - 9014: 006ef4fc 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ + 9013: 00737cf0 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ + 9014: 006ef5a4 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9015: 00d6d858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9016: 00d7787c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9017: 007a33e0 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9017: 007a3488 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9018: 005afbf4 320 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9019: 00db10b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9020: 005cc770 184 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9021: 00d7b3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9022: 00db224e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 9023: 00940d84 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9024: 008d91b4 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9025: 00976560 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9026: 0090ad54 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9023: 00940e2c 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9024: 008d925c 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9025: 00976608 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9026: 0090adfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9027: 00d6c210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9028: 00d69c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9029: 00811ad0 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 9030: 008a5424 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9031: 008b8550 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9029: 00811b78 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9030: 008a54cc 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9031: 008b85f8 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9032: 00db136a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9033: 00d7578c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9034: 00d7a844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 9035: 0093720c 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9035: 009372b4 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9036: 00db287e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ - 9037: 009bdf4c 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9037: 009bdff4 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9038: 00db0f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9039: 00db04d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 9040: 005cbf68 72 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9041: 00db04d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9042: 009984a4 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 9043: 009d3244 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 9044: 009835e0 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9042: 0099854c 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9043: 009d32ec 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9044: 00983688 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9045: 005c3904 304 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9046: 009b5dec 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9046: 009b5e94 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9047: 002f3228 8 FUNC GLOBAL DEFAULT 12 acpi_pcihp_is_hotpluggbale_bus │ │ │ │ - 9048: 009666a8 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9048: 00966750 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9049: 0039a334 384 FUNC GLOBAL DEFAULT 12 ps2_mouse_fake_event │ │ │ │ 9050: 00d65b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9051: 00db198e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9052: 00d688b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9053: 00334274 96 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9054: 00db15e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9055: 00db0106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 9056: 009ba3e8 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9056: 009ba490 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9057: 00257e2c 8 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9058: 00db0bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9059: 00db0d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9060: 00db1cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9061: 00d7a418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ - 9062: 009051f0 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9063: 007e4718 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9062: 00905298 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9063: 007e47c0 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9064: 004341dc 464 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9065: 00cd1df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbwe_lo │ │ │ │ 9066: 005ab7cc 320 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9067: 0090fbe0 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9068: 00965558 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9067: 0090fc88 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9068: 00965600 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9069: 00d7ab74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9070: 00c7e58c 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9071: 00d65f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9072: 00d7bc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9073: 00d6bd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9074: 00ccd7d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsubfp │ │ │ │ 9075: 00db236a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9076: 00db1f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9077: 00d6bf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9078: 00921298 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9078: 00921340 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9079: 00db19fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9080: 0075b2ac 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ - 9081: 0077d5dc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ + 9080: 0075b354 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9081: 0077d684 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9082: 00d6fe84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_EVENT │ │ │ │ 9083: 00db2888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9084: 00db1ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9085: 008cef58 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9085: 008cf000 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9086: 00db1e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ - 9087: 0077d990 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ + 9087: 0077da38 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9088: 00cb649c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ - 9089: 009acf04 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9089: 009acfac 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9090: 00db148c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9091: 00540374 172 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9092: 00293320 188 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ 9093: 00d708cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_RTAS_IBM_CHANGE_MSI_EVENT │ │ │ │ - 9094: 0090ac40 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9095: 0090bbe8 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9094: 0090ace8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9095: 0090bc90 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9096: 00db099a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ 9097: 00ccb7dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpmsumb │ │ │ │ - 9098: 00b9d97c 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9098: 00b9da1c 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9099: 00db0d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9100: 00db1772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 9101: 002a33f4 16 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9102: 00c84948 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9103: 00522688 224 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 9104: 00d724e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9105: 00ccb758 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpmsumh │ │ │ │ 9106: 00db16e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9107: 0040b420 840 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9108: 009cb4ac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9108: 009cb554 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9109: 00d6e0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9110: 00db0712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9111: 005b0618 104 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9112: 00c7e264 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9113: 00d6d2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9114: 00d7056c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_METHOD_EVENT │ │ │ │ 9115: 00291aa8 36 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9116: 00db22a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 9117: 0073ddc0 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ + 9117: 0073de68 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ 9118: 00db2378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9119: 005cecd4 344 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 9120: 008d0338 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ - 9121: 0077d4f0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ + 9120: 008d03e0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9121: 0077d598 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9122: 00db230a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9123: 00b0bf18 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9123: 00b0bfb8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9124: 00d6f938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 9125: 00cb8620 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 9126: 009b7cec 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9126: 009b7d94 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 9127: 00d643c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9128: 00552540 256 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ 9129: 00ccb6d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpmsumw │ │ │ │ 9130: 00d695ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ - 9131: 0075a274 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9132: 007f4ec0 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9131: 0075a31c 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9132: 007f4f68 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9133: 00d7784c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9134: 00cccd00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuwum │ │ │ │ 9135: 00d68ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9136: 00db1698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9137: 00757b8c 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9137: 00757c34 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9138: 00db2930 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9139: 00cccb74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuwus │ │ │ │ 9140: 005ba0c4 52 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9141: 008e5064 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9141: 008e510c 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9142: 00283bc4 192 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9143: 00db1dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9144: 006a5c1c 4 FUNC GLOBAL DEFAULT 12 decNumberNormalize │ │ │ │ - 9145: 008d7e4c 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ - 9146: 008e8e8c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9144: 006a5cc4 4 FUNC GLOBAL DEFAULT 12 decNumberNormalize │ │ │ │ + 9145: 008d7ef4 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9146: 008e8f34 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 9147: 00db0656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9148: 00ccd2ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdadd │ │ │ │ 9149: 00d6a794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9150: 008df894 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9151: 00807ee0 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9150: 008df93c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9151: 00807f88 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9152: 00299fcc 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9153: 00d78460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9154: 00d658f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9155: 00392dcc 824 FUNC GLOBAL DEFAULT 12 adb_request │ │ │ │ 9156: 00db1fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_HALT_DSTATE │ │ │ │ 9157: 00db15da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 9158: 009c7a18 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9158: 009c7ac0 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9159: 00d7796c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9160: 00db0ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9161: 00db2334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9162: 008bf460 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ - 9163: 0069c6d0 384 FUNC GLOBAL DEFAULT 12 spr_core_write_generic32 │ │ │ │ + 9162: 008bf508 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9163: 0069c77c 384 FUNC GLOBAL DEFAULT 12 spr_core_write_generic32 │ │ │ │ 9164: 00db0290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9165: 008e3f0c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9165: 008e3fb4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9166: 00db290e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 9167: 0062ca00 388 FUNC GLOBAL DEFAULT 12 helper_xsresp │ │ │ │ 9168: 00db0e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9169: 00917dfc 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9169: 00917ea4 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9170: 00db052c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9171: 0074e020 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9171: 0074e0c8 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9172: 00292688 168 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9173: 00d6d988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9174: 00db1760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ - 9175: 00797610 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ + 9175: 007976b8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9176: 002a3af8 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9177: 00d6a504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ 9178: 00cd5bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dbatl │ │ │ │ 9179: 00db0b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMDLEN_DSTATE │ │ │ │ 9180: 00441e80 348 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9181: 00db128a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 9182: 00d6970c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 9183: 00d65e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ - 9184: 0099075c 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 9184: 00990804 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 9185: 00db28b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 9186: 006e7868 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 9186: 006e7910 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ 9187: 00cd5b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dbatu │ │ │ │ - 9188: 008c4c10 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ - 9189: 0074593c 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ + 9188: 008c4cb8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 9189: 007459e4 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ 9190: 00db0e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 9191: 005c74c4 200 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 9192: 00db173a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 9193: 00d72480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 9194: 00d74fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 9195: 005c8c84 208 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 9196: 00d7408c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 9197: 00db1bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 9198: 00d64a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 9199: 009ca198 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 9199: 009ca240 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 9200: 00db0428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 9201: 00dafd92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 9202: 00db09a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 9203: 00db0d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 9204: 007a88b0 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 9204: 007a8958 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 9205: 00d65af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 9206: 00dafe0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 9207: 00db09ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 9208: 00db0d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 9209: 0096a6dc 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 9209: 0096a784 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ 9210: 00cd4ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DENBCDQ │ │ │ │ - 9211: 00782434 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ + 9211: 007824dc 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 9212: 00444bb4 484 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 9213: 00d6acec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_WRITE_EVENT │ │ │ │ 9214: 00545df0 72 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 9215: 00dafd36 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 9216: 00db09ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ - 9217: 0077e1b8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ + 9217: 0077e260 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 9218: 00cd3ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DXEX │ │ │ │ 9219: 00d7038c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_CMD_TIMER_EXPIRED_EVENT │ │ │ │ 9220: 00d6a1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 9221: 008bccec 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 9221: 008bcd94 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 9222: 00d794dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ - 9223: 00725cc4 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 9223: 00725d6c 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 9224: 002ea3b8 20 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 9225: 0074b880 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 9226: 00799644 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 9225: 0074b928 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 9226: 007996ec 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 9227: 003cc9c4 104 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 9228: 00d66998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ 9229: 00db1168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_MAP_DSTATE │ │ │ │ 9230: 00db120c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_INVALID_DSTATE │ │ │ │ 9231: 00312948 116 FUNC GLOBAL DEFAULT 12 isa_fdc_get_drive_type │ │ │ │ 9232: 00db06b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 9233: 00d68ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 9234: 00cccd84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuhum │ │ │ │ 9235: 005a73e4 236 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ - 9236: 0073da74 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ + 9236: 0073db1c 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ 9237: 00db045c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 9238: 008e4934 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ - 9239: 00b2ebb0 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 9238: 008e49dc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 9239: 00b2ec50 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 9240: 00cccbf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuhus │ │ │ │ 9241: 0029daf8 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 9242: 00d67bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 9243: 00db03a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ - 9244: 00720a24 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 9245: 008cfa00 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 9244: 00720acc 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ + 9245: 008cfaa8 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 9246: 00d7683c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 9247: 00db14d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 9248: 00782390 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ + 9248: 00782438 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 9249: 00d71410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 9250: 00cb859c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 9251: 00292730 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 9252: 0099e42c 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 9252: 0099e4d4 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 9253: 00db1210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_OVEC_POPULATE_DT_DSTATE │ │ │ │ 9254: 00d68800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 9255: 00d6d028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 9256: 00d72ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 9257: 00d7b5a4 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 9258: 00d6a894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 9259: 002ff05c 1592 FUNC GLOBAL DEFAULT 12 gus_write │ │ │ │ 9260: 00db0de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 9261: 00db2924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 9262: 00d665ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 9263: 00d74dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_EVENT │ │ │ │ 9264: 00d788f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 9265: 008c9b54 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 9265: 008c9bfc 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 9266: 00445dbc 508 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 9267: 00d6fbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_WRITE_EVENT │ │ │ │ 9268: 00d65948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 9269: 00db0632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 9270: 00d68c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 9271: 00d72654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 9272: 005c73e0 32 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 9273: 00d68424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 9274: 00db080e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 9275: 00745c08 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ - 9276: 0096d06c 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 9275: 00745cb0 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 9276: 0096d114 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 9277: 00298a04 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 9278: 00282418 272 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ 9279: 00630714 80 FUNC GLOBAL DEFAULT 12 helper_xscmpoqp │ │ │ │ 9280: 00cd0c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_40x_rfci │ │ │ │ - 9281: 00981798 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 9281: 00981840 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 9282: 00d6b980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 9283: 0027b130 512 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 9284: 00d67030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 9285: 00d78b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 9286: 008dc8e0 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 9286: 008dc988 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 9287: 00d67204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 9288: 009bc86c 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 9288: 009bc914 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 9289: 00db2190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 9290: 003aa4ec 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 9291: 00d777dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 9292: 00630144 228 FUNC GLOBAL DEFAULT 12 helper_XSCMPEQQP │ │ │ │ 9293: 003cae00 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ - 9294: 0069c52c 64 FUNC GLOBAL DEFAULT 12 spr_write_generic32 │ │ │ │ + 9294: 0069c5d8 64 FUNC GLOBAL DEFAULT 12 spr_write_generic32 │ │ │ │ 9295: 00db1934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_DSTATE │ │ │ │ 9296: 00d7414c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 9297: 00db05e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 9298: 0028cbe0 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 9299: 00814dec 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 9299: 00814e94 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 9300: 00d734cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 9301: 009c829c 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 9301: 009c8344 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 9302: 00db138a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 9303: 00db191e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_DSTATE │ │ │ │ 9304: 00db217e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 9305: 0055e98c 140 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 9306: 002bf940 260 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 9307: 00db0be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 9308: 004027ac 280 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 9309: 00db2026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 9310: 00d6ebc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 9311: 00db123c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_NEW_TABLE_DSTATE │ │ │ │ 9312: 00332a44 2328 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 9313: 005b0680 648 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 9314: 006a5618 1196 FUNC GLOBAL DEFAULT 12 decNumberRotate │ │ │ │ - 9315: 00924d8c 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ - 9316: 006a249c 188 FUNC GLOBAL DEFAULT 12 decNumberFromInt32 │ │ │ │ + 9314: 006a56c0 1196 FUNC GLOBAL DEFAULT 12 decNumberRotate │ │ │ │ + 9315: 00924e34 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 9316: 006a2544 188 FUNC GLOBAL DEFAULT 12 decNumberFromInt32 │ │ │ │ 9317: 00ccb968 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkpx │ │ │ │ 9318: 00cd3b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIEX │ │ │ │ 9319: 00d69f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 9320: 00db08ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 9321: 00db156a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 9322: 00d6f654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 9323: 00db1f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 9324: 00db0dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 9325: 00587dcc 404 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ 9326: 00d74f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_EVENT │ │ │ │ 9327: 003dad58 628 FUNC GLOBAL DEFAULT 12 e1000e_can_receive │ │ │ │ - 9328: 00774874 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ + 9328: 0077491c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ 9329: 002a8cec 192 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_type │ │ │ │ - 9330: 00702d68 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ + 9330: 00702e10 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ 9331: 00d77b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_EVENT │ │ │ │ 9332: 00d6f154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FDP_RUH_CHANGE_EVENT │ │ │ │ 9333: 005df838 136 FUNC GLOBAL DEFAULT 12 ppc40x_core_reset │ │ │ │ 9334: 00d6957c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 9335: 00db0cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 9336: 00db2902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 9337: 00dafeb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 9338: 00d738bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 9339: 004b86c0 352 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 9340: 00d7736c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 9341: 008548cc 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 9342: 007e9ff4 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 9341: 00854974 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 9342: 007ea09c 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ 9343: 0061eb74 68 FUNC GLOBAL DEFAULT 12 check_tlb_flush │ │ │ │ - 9344: 009b5c74 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ - 9345: 00773470 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 9346: 008e223c 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 9344: 009b5d1c 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 9345: 00773518 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ + 9346: 008e22e4 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 9347: 00db0e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 9348: 0027ae50 368 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 9349: 00d7435c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ - 9350: 0075c5c8 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ + 9350: 0075c670 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 9351: 005376d0 32 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ - 9352: 00745b60 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ - 9353: 007442e8 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ + 9352: 00745c08 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ + 9353: 00744390 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ 9354: 00cc6b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVADDDP │ │ │ │ 9355: 00573638 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_recover │ │ │ │ 9356: 00db1976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 9357: 00cd2298 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiduz │ │ │ │ 9358: 00d794ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 9359: 00c7e3bc 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 9360: 00d6b320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 9361: 00cd68b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dump_spr │ │ │ │ 9362: 00db01e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ - 9363: 007175c4 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 9364: 007afb70 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 9365: 00745c4c 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 9363: 0071766c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ + 9364: 007afc18 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 9365: 00745cf4 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 9366: 00d78400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 9367: 00539728 680 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 9368: 00282528 256 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 9369: 0094077c 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 9370: 007b9890 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 9369: 00940824 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 9370: 007b9938 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 9371: 00db1e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 9372: 00cb2d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 9373: 00957ad4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 9373: 00957b7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 9374: 00db0a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 9375: 00db22f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 9376: 0085e0f8 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 9377: 008d4a1c 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ - 9378: 0077a930 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ + 9376: 0085e1a0 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 9377: 008d4ac4 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 9378: 0077a9d8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 9379: 0031641c 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 9380: 00d7ad24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 9381: 00db082a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 9382: 00958038 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 9382: 009580e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 9383: 00db116c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_ENABLE_DSTATE │ │ │ │ 9384: 00db2270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ 9385: 00d6f874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 9386: 0097fd0c 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 9386: 0097fdb4 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 9387: 00db01d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 9388: 00968108 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 9388: 009681b0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 9389: 00d6cfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 9390: 002bd634 56 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 9391: 00db0026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 9392: 00db0248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 9393: 00db01be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 9394: 006214ec 400 FUNC GLOBAL DEFAULT 12 helper_DSUB │ │ │ │ 9395: 00cb29d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ @@ -9402,458 +9402,458 @@ │ │ │ │ 9398: 00c7ebf4 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 9399: 00537894 120 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event_common │ │ │ │ 9400: 00db068a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 9401: 00d76e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 9402: 002927dc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 9403: 00db1b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 9404: 00db18b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 9405: 00720a34 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 9405: 00720adc 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ 9406: 00d7031c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DECR_STORE_EVENT │ │ │ │ - 9407: 009c8bf4 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 9407: 009c8c9c 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 9408: 00db1bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ - 9409: 0073806c 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ + 9409: 00738114 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 9410: 00d6da68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 9411: 00968ed4 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 9411: 00968f7c 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ 9412: 00cd000c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmadddp │ │ │ │ 9413: 00db009e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 9414: 00db19ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 9415: 005ca290 132 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ 9416: 0062b4b0 408 FUNC GLOBAL DEFAULT 12 helper_XSSUBSP │ │ │ │ - 9417: 00813254 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 9417: 008132fc 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 9418: 00d76c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ - 9419: 0082963c 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 9419: 008296e4 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 9420: 00db1972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 9421: 0064afe4 56 FUNC GLOBAL DEFAULT 12 helper_msgclr │ │ │ │ 9422: 0053d27c 96 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 9423: 006331e4 336 FUNC GLOBAL DEFAULT 12 helper_xvcvhpsp │ │ │ │ 9424: 002eb720 152 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 9425: 00db1a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 9426: 003aa150 584 FUNC GLOBAL DEFAULT 12 via_isa_set_irq │ │ │ │ 9427: 00d662bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ - 9428: 006d33fc 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 9428: 006d34a4 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 9429: 00d64530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 9430: 00d6b920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ 9431: 00296af4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 9432: 00c7b394 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 9433: 004fd1d8 56 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ - 9434: 00940e5c 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 9435: 00919f2c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 9434: 00940f04 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 9435: 00919fd4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 9436: 00db1174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_GPT_READ_DSTATE │ │ │ │ 9437: 00d675b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 9438: 00755094 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 9438: 0075513c 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 9439: 00d65b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 9440: 00d6c1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 9441: 003933a8 408 FUNC GLOBAL DEFAULT 12 adb_autopoll_block │ │ │ │ 9442: 00d77abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 9443: 007568c4 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 9444: 006eb33c 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 9443: 0075696c 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 9444: 006eb3e4 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 9445: 00d67314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ - 9446: 0077ab20 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 9447: 007567d4 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 9446: 0077abc8 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ + 9447: 0075687c 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 9448: 00db0a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 9449: 00daff7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 9450: 00db086e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 9451: 00568090 620 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 9452: 002c5a60 88 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 9453: 00d6bb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ - 9454: 0095e3b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 9455: 00939020 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ - 9456: 009c7e98 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ - 9457: 007441e4 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 9458: 007dcb48 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 9454: 0095e458 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 9455: 009390c8 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 9456: 009c7f40 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 9457: 0074428c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ + 9458: 007dcbf0 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 9459: 00d76edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 9460: 009a9380 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 9460: 009a9428 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 9461: 00d73d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 9462: 009645cc 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 9463: 006a286c 184 FUNC GLOBAL DEFAULT 12 decNumberFromInt64 │ │ │ │ - 9464: 008c80e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 9465: 0096f06c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 9462: 00964674 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 9463: 006a2914 184 FUNC GLOBAL DEFAULT 12 decNumberFromInt64 │ │ │ │ + 9464: 008c8190 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 9465: 0096f114 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 9466: 00d77ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 9467: 00d7a804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 9468: 0053ff98 8 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ 9469: 00d6fbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_EVENT │ │ │ │ - 9470: 009b6840 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 9470: 009b68e8 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 9471: 00db0a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 9472: 00db05c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 9473: 0095398c 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 9473: 00953a34 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 9474: 004ba990 564 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 9475: 00db1ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 9476: 0028c510 424 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 9477: 00467808 660 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 9478: 008cc464 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 9478: 008cc50c 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ 9479: 00cc9e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpsxws │ │ │ │ - 9480: 00937ec0 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 9481: 009bc668 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 9480: 00937f68 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 9481: 009bc710 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 9482: 00db0dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 9483: 005e2fc0 244 FUNC GLOBAL DEFAULT 12 store_booke_tcr │ │ │ │ 9484: 00db00f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 9485: 009894f4 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 9485: 0098959c 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 9486: 00d63a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 9487: 00db1f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ - 9488: 006ac580 888 FUNC GLOBAL DEFAULT 12 decNumberFMA │ │ │ │ + 9488: 006ac628 888 FUNC GLOBAL DEFAULT 12 decNumberFMA │ │ │ │ 9489: 002ff7a8 1200 FUNC GLOBAL DEFAULT 12 gus_mixvoices │ │ │ │ 9490: 0053d9a0 164 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 9491: 00818900 1240 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 9491: 008189a8 1240 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 9492: 00db0460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 9493: 00d73eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 9494: 00d6b9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 9495: 00d65484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 9496: 00db0c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ - 9497: 007947a4 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ + 9497: 0079484c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 9498: 00db04c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ 9499: 00db0474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_BLOCK_MOVE_DSTATE │ │ │ │ 9500: 00db1edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_MTT_DSTATE │ │ │ │ 9501: 00296ebc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_lts32 │ │ │ │ 9502: 00282628 252 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 9503: 00db0142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 9504: 00d6bcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 9505: 0063e66c 96 FUNC GLOBAL DEFAULT 12 helper_vmaxfp │ │ │ │ 9506: 00c79108 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 9507: 00d69b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 9508: 00db2866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 9509: 00933d30 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 9510: 00728578 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 9511: 00aeb21c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 9509: 00933dd8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 9510: 00728620 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 9511: 00aeb2bc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 9512: 00d67544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 9513: 00919630 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ - 9514: 0077e5a0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ + 9513: 009196d8 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 9514: 0077e648 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 9515: 0058111c 64 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 9516: 0063e18c 100 FUNC GLOBAL DEFAULT 12 helper_sraw │ │ │ │ 9517: 00db050e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 9518: 002a2764 196 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ - 9519: 00794c00 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ + 9519: 00794ca8 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 9520: 00db0cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 9521: 00635ae0 324 FUNC GLOBAL DEFAULT 12 helper_xsrdpic │ │ │ │ 9522: 00448244 340 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 9523: 009bd9b8 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 9523: 009bda60 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 9524: 00d64e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 9525: 00631314 320 FUNC GLOBAL DEFAULT 12 helper_XSMINCQP │ │ │ │ 9526: 002936d4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 9527: 00db01a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ - 9528: 00922980 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 9529: 0090a9bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 9528: 00922a28 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 9529: 0090aa64 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 9530: 00db046e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 9531: 00b2d9f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 9531: 00b2da98 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 9532: 00db0996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 9533: 00635c24 356 FUNC GLOBAL DEFAULT 12 helper_xsrdpim │ │ │ │ 9534: 0040922c 1560 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 9535: 00d745fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 9536: 00cb6520 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 9537: 00319b7c 112 FUNC GLOBAL DEFAULT 12 isa_parallel_set_iobase │ │ │ │ 9538: 00635d88 356 FUNC GLOBAL DEFAULT 12 helper_xsrdpip │ │ │ │ 9539: 00db0686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 9540: 00642e1c 252 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVDM_le_comp │ │ │ │ 9541: 00d7400c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 9542: 00551930 280 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 9543: 00db0886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 9544: 00daff44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ - 9545: 006ef900 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 9546: 009be538 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 9545: 006ef9a8 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ + 9546: 009be5e0 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ 9547: 00635eec 356 FUNC GLOBAL DEFAULT 12 helper_xsrdpiz │ │ │ │ - 9548: 008c6650 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 9548: 008c66f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 9549: 00db1e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 9550: 00db19a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 9551: 00db08c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 9552: 0029c200 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 9553: 00524cac 100 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 9554: 005cbfb0 40 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 9555: 00db20a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 9556: 006e58fc 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 9556: 006e59a4 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 9557: 00db2234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 9558: 00d6d0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 9559: 00965f0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 9559: 00965fb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ 9560: 0064ab88 44 FUNC GLOBAL DEFAULT 12 raise_exception_err_ra │ │ │ │ - 9561: 00957ec8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 9561: 00957f70 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 9562: 00d7029c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_STORE_TSR_EVENT │ │ │ │ 9563: 00466c80 344 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 9564: 00cc12dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVUQQP │ │ │ │ 9565: 0061e8cc 612 FUNC GLOBAL DEFAULT 12 hreg_store_msr │ │ │ │ 9566: 00334a90 16 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 9567: 00db0206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 9568: 0029a720 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 9569: 007cef44 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 9569: 007cefec 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 9570: 00524e10 100 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 9571: 00db0d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 9572: 00db204c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 9573: 0029ba9c 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 9574: 006e4f28 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 9574: 006e4fd0 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 9575: 00d75084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 9576: 00d64580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 9577: 00951fb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 9577: 00952058 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 9578: 00d738ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ - 9579: 0077ecd8 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ + 9579: 0077ed80 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 9580: 00642f18 304 FUNC GLOBAL DEFAULT 12 helper_vbpermd │ │ │ │ - 9581: 0095d5ac 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 9581: 0095d654 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 9582: 00db14de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 9583: 009af0ac 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 9583: 009af154 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 9584: 00d7be5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ - 9585: 008ff7a4 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 9585: 008ff84c 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 9586: 00db0f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 9587: 00db1542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 9588: 0086540c 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 9589: 009d17b8 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 9590: 0096b000 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 9588: 008654b4 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 9589: 009d1860 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 9590: 0096b0a8 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 9591: 00287388 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 9592: 002d8aa0 192 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 9593: 00db03a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 9594: 00d5e2a0 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 9595: 00db1bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ - 9596: 007423fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ + 9596: 007424a4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 9597: 00dafd49 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 9598: 00db1404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 9599: 00d778ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 9600: 00db04f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 9601: 00643048 172 FUNC GLOBAL DEFAULT 12 helper_vbpermq │ │ │ │ - 9602: 00718d8c 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ + 9602: 00718e34 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 9603: 00db10ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ - 9604: 006e6084 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 9604: 006e612c 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ 9605: 00db0fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 9606: 00db043a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 9607: 00d723d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 9608: 00db143e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ - 9609: 0072f798 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ + 9609: 0072f840 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 9610: 002e3dc4 336 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 9611: 00db10ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ - 9612: 006ec2d0 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 9613: 008bde6c 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 9612: 006ec378 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ + 9613: 008bdf14 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 9614: 005a0c44 188 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 9615: 00999ffc 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 9615: 0099a0a4 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 9616: 002a04b8 444 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 9617: 00d7ac10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 9618: 0084acb4 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 9618: 0084ad5c 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 9619: 00dafd2b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 9620: 00d7443c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 9621: 00d685f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 9622: 009ad3a4 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 9622: 009ad44c 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 9623: 00d7024c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_SET_STATE_EVENT │ │ │ │ 9624: 00db0630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 9625: 00bcba78 52 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 9626: 00db1942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 9627: 00889044 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ - 9628: 006ec470 264 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ - 9629: 0094cb94 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 9627: 008890ec 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 9628: 006ec518 264 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ + 9629: 0094cc3c 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 9630: 00552458 232 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 9631: 00db0894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 9632: 00d6616c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ 9633: 004fa8d4 304 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 9634: 00d742ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 9635: 00934a0c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 9636: 007d9fa4 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 9635: 00934ab4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 9636: 007da04c 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 9637: 00628468 176 FUNC GLOBAL DEFAULT 12 helper_FNMADDS │ │ │ │ 9638: 004418fc 288 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 9639: 00d6f6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 9640: 0095a870 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ - 9641: 006ec368 264 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ + 9640: 0095a918 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 9641: 006ec410 264 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ 9642: 00d6623c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 9643: 00cb121c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 9644: 005c9458 160 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 9645: 0029726c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ - 9646: 00731800 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ + 9646: 007318a8 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ 9647: 00db0e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 9648: 00d75294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 9649: 0057c534 36 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 9650: 00492ce4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ - 9651: 0070e668 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ + 9651: 0070e710 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 9652: 00563d74 456 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ - 9653: 0077b9bc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ + 9653: 0077ba64 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 9654: 00db1eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 9655: 00817674 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 9655: 0081771c 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 9656: 00db02c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 9657: 00648bb4 460 FUNC GLOBAL DEFAULT 12 helper_bcdutrunc │ │ │ │ 9658: 00db17f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 9659: 00d7391c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 9660: 00db1a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 9661: 009894a0 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 9661: 00989548 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 9662: 002ee048 148 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 9663: 00db13c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 9664: 00dafe9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 9665: 00dafe6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 9666: 009c7aac 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 9666: 009c7b54 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 9667: 0025672c 108 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ 9668: 0038dfa4 88 FUNC GLOBAL DEFAULT 12 macio_ide_init_drives │ │ │ │ - 9669: 0070e674 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ + 9669: 0070e71c 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 9670: 002bd66c 44 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 9671: 006e803c 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 9672: 00963e2c 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 9671: 006e80e4 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 9672: 00963ed4 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 9673: 004045b8 48 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ 9674: 00db00be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 9675: 00cc823c 132 OBJECT GLOBAL DEFAULT 24 helper_info_tbegin │ │ │ │ 9676: 00d76cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 9677: 005cd8dc 188 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 9678: 00d7ae68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 9679: 00d64830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 9680: 00d70a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 9681: 00db218e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ 9682: 005242c4 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 9683: 009928f8 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 9684: 00810024 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 9683: 009929a0 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 9684: 008100cc 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 9685: 00d7ba7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 9686: 0026dd9c 200 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 9687: 0097fc58 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 9687: 0097fd00 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 9688: 00d7b558 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 9689: 00d6f894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 9690: 00db28d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 9691: 00435cdc 468 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 9692: 009606ac 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 9692: 00960754 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 9693: 0026d720 572 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 9694: 00c84998 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 9695: 00d7472c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 9696: 00db2310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 9697: 0098d698 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 9697: 0098d740 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 9698: 0029cc90 384 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ - 9699: 0077d654 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ + 9699: 0077d6fc 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 9700: 00438180 212 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ - 9701: 00794b30 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ - 9702: 00996864 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 9703: 008d564c 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 9701: 00794bd8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ + 9702: 0099690c 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 9703: 008d56f4 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 9704: 00db288c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 9705: 0080f6a4 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 9705: 0080f74c 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 9706: 0051bfe8 1812 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 9707: 00d9ef30 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 9708: 00d7809c 564 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 9709: 009abcac 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 9709: 009abd54 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 9710: 00d6e308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 9711: 00db2118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 9712: 00d5dc10 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 9713: 00cc4c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBQPO │ │ │ │ 9714: 00db2232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 9715: 00d6d278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 9716: 0062cdf8 284 FUNC GLOBAL DEFAULT 12 helper_xssqrtdp │ │ │ │ 9717: 00d7449c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 9718: 00451520 160 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ 9719: 005e0fe4 48 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_hdecr │ │ │ │ - 9720: 006f7dbc 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ + 9720: 006f7e64 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 9721: 00cb1198 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 9722: 008d6ee4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 9722: 008d6f8c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 9723: 00545b80 84 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 9724: 00d7bd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 9725: 00d6fc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_READ_EVENT │ │ │ │ 9726: 00523b74 180 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 9727: 00dafd3a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 9728: 007d8cdc 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 9729: 008e2608 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 9728: 007d8d84 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 9729: 008e26b0 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 9730: 00db0cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 9731: 00db201e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 9732: 00db1c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ - 9733: 0079089c 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 9734: 007e4208 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 9733: 00790944 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ + 9734: 007e42b0 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 9735: 0030293c 108 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 9736: 00db056e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 9737: 009867d4 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 9738: 00965f68 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 9737: 0098687c 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 9738: 00966010 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 9739: 00db2788 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 9740: 00c7d8e8 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 9741: 009a2ea4 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 9741: 009a2f4c 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 9742: 00277010 5616 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 9743: 00d64b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 9744: 0095a284 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 9744: 0095a32c 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 9745: 00cb100c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 9746: 0096867c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 9746: 00968724 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 9747: 00dafd76 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 9748: 00cd46b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCRIQ │ │ │ │ - 9749: 007381c4 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 9750: 0099f750 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 9749: 0073826c 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ + 9750: 0099f7f8 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ 9751: 00d6c5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_DATA_RECV_EVENT │ │ │ │ - 9752: 007b2010 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 9752: 007b20b8 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 9753: 00cb0000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 9754: 00db0410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 9755: 00d72b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 9756: 00db202e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ - 9757: 006d48a4 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 9758: 008ca580 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 9757: 006d494c 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 9758: 008ca628 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 9759: 0026d1d4 8 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 9760: 0092fd2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 9760: 0092fdd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 9761: 00d64bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ - 9762: 00741944 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 9763: 009aaa44 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 9762: 007419ec 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ + 9763: 009aaaec 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 9764: 00cc05f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULESB │ │ │ │ 9765: 002a8dac 128 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 9766: 00d71710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 9767: 00926a50 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 9767: 00926af8 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 9768: 00db1020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 9769: 0074d16c 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 9769: 0074d214 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 9770: 00d7b548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 9771: 00d71010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 9772: 00d75fbc 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 9773: 00db22f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 9774: 00d69170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 9775: 002a7628 248 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 9776: 00cc067c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULESH │ │ │ │ 9777: 0044a264 116 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 9778: 00c7e354 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 9779: 0074ded0 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 9779: 0074df78 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 9780: 00db08c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 9781: 00db09b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 9782: 00db0580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ - 9783: 00723118 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 9784: 0094edd8 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 9783: 007231c0 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 9784: 0094ee80 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 9785: 004404f4 108 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ 9786: 00db10f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ - 9787: 0081d1a0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 9787: 0081d248 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ 9788: 0039e980 108 FUNC GLOBAL DEFAULT 12 pic_stat_update_irq │ │ │ │ - 9789: 0096b21c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 9789: 0096b2c4 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 9790: 0045f974 212 FUNC GLOBAL DEFAULT 12 m48t59_realize_common │ │ │ │ 9791: 00cc0700 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULESW │ │ │ │ 9792: 00d65eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 9793: 00db20be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 9794: 00d71f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 9795: 008ff548 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 9795: 008ff5f0 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 9796: 00d68434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ - 9797: 007805f0 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 9798: 008d6898 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 9799: 007dac38 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 9797: 00780698 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ + 9798: 008d6940 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 9799: 007dace0 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 9800: 00db1a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 9801: 008cc324 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 9801: 008cc3cc 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 9802: 00555d50 100 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 9803: 00db0d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 9804: 00d6da28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 9805: 009a6610 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ + 9805: 009a66b8 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ 9806: 00407a34 96 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ - 9807: 00946f70 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 9807: 00947018 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 9808: 00db19fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 9809: 006401b4 400 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2S │ │ │ │ 9810: 006461dc 356 FUNC GLOBAL DEFAULT 12 helper_vsum2sws │ │ │ │ 9811: 00d7acb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 9812: 00db19a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 9813: 004e2484 536 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 9814: 008c0000 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ - 9815: 0073127c 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ + 9814: 008c00a8 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 9815: 00731324 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 9816: 002915cc 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 9817: 00db0960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 9818: 00ccdb70 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscmpeq │ │ │ │ 9819: 00403af8 376 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ 9820: 005dfb3c 100 FUNC GLOBAL DEFAULT 12 ppce500_irq_init │ │ │ │ - 9821: 0091dc84 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 9821: 0091dd2c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 9822: 00d75264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 9823: 00dafdaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 9824: 00467d20 684 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 9825: 008ab4d0 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 9825: 008ab578 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 9826: 0043454c 1452 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 9827: 0093772c 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 9827: 009377d4 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 9828: 00cb0f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 9829: 00db0612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 9830: 00db006a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ 9831: 0064a2d8 436 FUNC GLOBAL DEFAULT 12 helper_spr_write_CTRL │ │ │ │ - 9832: 0081de78 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 9833: 0098fdd0 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 9832: 0081df20 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 9833: 0098fe78 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 9834: 00db0a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ - 9835: 0073eb74 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ + 9835: 0073ec1c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 9836: 00295284 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ - 9837: 00782484 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 9838: 0098af60 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 9839: 0090d328 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 9837: 0078252c 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ + 9838: 0098b008 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 9839: 0090d3d0 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 9840: 00db164c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 9841: 0081e380 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 9841: 0081e428 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 9842: 005d2f3c 152 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 9843: 00bab704 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ - 9844: 00746c60 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ + 9843: 00bab7a4 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 9844: 00746d08 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ 9845: 00db1638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 9846: 0030dc2c 500 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ 9847: 00cc046c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULEUB │ │ │ │ - 9848: 00985460 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 9848: 00985508 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 9849: 00d797dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 9850: 00db09c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 9851: 00642a04 244 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_le_comp │ │ │ │ 9852: 004cc024 884 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 9853: 00db1358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 9854: 00d72724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 9855: 00d6bc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ @@ -9862,1472 +9862,1472 @@ │ │ │ │ 9858: 002ea3a4 20 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 9859: 00cc04f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULEUH │ │ │ │ 9860: 00db1800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 9861: 00cb1114 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 9862: 00d68f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 9863: 0059c5dc 752 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 9864: 002a2dc8 336 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 9865: 008fd4c8 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 9865: 008fd570 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ 9866: 00630ccc 344 FUNC GLOBAL DEFAULT 12 helper_XVMINDP │ │ │ │ - 9867: 00911ea0 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 9868: 007b9a38 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 9869: 008caf28 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 9867: 00911f48 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 9868: 007b9ae0 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 9869: 008cafd0 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 9870: 00d71890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 9871: 0072c874 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 9871: 0072c91c 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 9872: 00d7ba9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 9873: 00914548 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 9873: 009145f0 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 9874: 00d6b6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 9875: 00db28b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 9876: 007ee90c 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 9876: 007ee9b4 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 9877: 003fd520 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 9878: 00db1eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 9879: 00969af4 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 9879: 00969b9c 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 9880: 00db0b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 9881: 00435f80 320 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 9882: 00db0abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 9883: 00d65354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 9884: 00db1b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 9885: 005a5c9c 164 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 9886: 008bce74 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ - 9887: 0074155c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ - 9888: 00717854 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ + 9886: 008bcf1c 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 9887: 00741604 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ + 9888: 007178fc 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 9889: 00db1398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 9890: 00d6b230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 9891: 00d64740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 9892: 00cb18d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 9893: 00db02da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 9894: 0063f224 108 FUNC GLOBAL DEFAULT 12 helper_vcmpeqfp │ │ │ │ 9895: 005375f4 192 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 9896: 00d6d3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 9897: 00cc0574 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULEUW │ │ │ │ 9898: 00d6f0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 9899: 00d65ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ 9900: 002a3c88 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fd │ │ │ │ - 9901: 00913b14 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 9901: 00913bbc 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 9902: 004b50d4 480 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 9903: 00d6be70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 9904: 00dafe64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 9905: 00d73f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 9906: 00d72400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 9907: 00d757bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 9908: 0096ec44 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 9908: 0096ecec 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 9909: 00d713d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 9910: 00d64940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 9911: 00dafbd4 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 9912: 007e2648 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 9912: 007e26f0 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 9913: 00d74e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DIRTY_BITMAP_EVENT │ │ │ │ 9914: 00d7a0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 9915: 00d6a684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 9916: 00d6e2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 9917: 0064afc0 12 FUNC GLOBAL DEFAULT 12 helper_rfci │ │ │ │ 9918: 00cba5cc 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 9919: 00cba5ec 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 9920: 00db126e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_DSTATE │ │ │ │ 9921: 00cba65c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 9922: 00db06a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 9923: 00db01d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 9924: 005af92c 712 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 9925: 0085672c 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 9926: 008c6878 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 9927: 00905a90 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 9925: 008567d4 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 9926: 008c6920 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 9927: 00905b38 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 9928: 00db1ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 9929: 00969c90 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 9929: 00969d38 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ 9930: 00db110a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_DSTATE │ │ │ │ - 9931: 007e4cc8 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 9931: 007e4d70 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 9932: 00db0364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 9933: 00cc1a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscmpgt │ │ │ │ 9934: 00555f78 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 9935: 00db13ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 9936: 00938c04 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 9936: 00938cac 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 9937: 00db067a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 9938: 00db03f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 9939: 00db104c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ - 9940: 0069cd04 68 FUNC GLOBAL DEFAULT 12 spr_read_ureg │ │ │ │ + 9940: 0069cdb0 68 FUNC GLOBAL DEFAULT 12 spr_read_ureg │ │ │ │ 9941: 00d6ab04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 9942: 00974758 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 9943: 00927314 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 9942: 00974800 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 9943: 009273bc 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 9944: 00db1070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 9945: 00d78680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 9946: 002540b0 116 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 9947: 008f8e1c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ - 9948: 0073f864 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 9949: 00870100 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ - 9950: 0077aa84 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ + 9947: 008f8ec4 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 9948: 0073f90c 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ + 9949: 008701a8 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 9950: 0077ab2c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 9951: 002a3da4 52 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 9952: 0044189c 96 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 9953: 00db1274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 9954: 00810c9c 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 9954: 00810d44 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 9955: 002a0360 120 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 9956: 002f655c 180 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 9957: 00d64160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ - 9958: 007407a4 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ + 9958: 0074084c 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ 9959: 00db17d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 9960: 0064afcc 12 FUNC GLOBAL DEFAULT 12 helper_rfdi │ │ │ │ 9961: 00dafd40 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 9962: 002a1b68 940 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 9963: 00816e3c 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 9963: 00816ee4 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 9964: 00db15dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 9965: 00c7d6f0 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 9966: 00db1058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 9967: 00daff98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 9968: 00d6e0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 9969: 007ea16c 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 9969: 007ea214 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 9970: 00db0dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 9971: 00cc235c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRSQRTES │ │ │ │ 9972: 00db0034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 9973: 00d6ec24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 9974: 00d657d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 9975: 0098a27c 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ - 9976: 008c9564 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 9975: 0098a324 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ + 9976: 008c960c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 9977: 00d69fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 9978: 00d7783c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ 9979: 0064584c 104 FUNC GLOBAL DEFAULT 12 helper_vextractub │ │ │ │ - 9980: 009c0060 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 9980: 009c0108 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 9981: 00d71560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ - 9982: 0070dc54 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ + 9982: 0070dcfc 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ 9983: 00db1dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 9984: 00db0ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 9985: 00d8d844 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 9986: 00dafde6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 9987: 00d8d820 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 9988: 006458b4 112 FUNC GLOBAL DEFAULT 12 helper_vextractuh │ │ │ │ 9989: 00cb0f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 9990: 0094d468 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 9990: 0094d510 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 9991: 00db0808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ - 9992: 007827f0 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ + 9992: 00782898 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 9993: 00db2298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 9994: 0096b384 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 9994: 0096b42c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 9995: 00db0182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 9996: 00d64430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 9997: 00db1190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PREP_SYSTEMIO_READ_DSTATE │ │ │ │ 9998: 00c84b00 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 9999: 0090f4f8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 9999: 0090f5a0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10000: 0044d86c 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10001: 00d7747c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10002: 005b09b8 104 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10003: 00db0ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ - 10004: 00795088 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ + 10004: 00795130 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ 10005: 00db19ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ - 10006: 00999f7c 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ - 10007: 00794310 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10008: 0084ac98 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ - 10009: 0077cf78 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10010: 009ccb74 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10006: 0099a024 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10007: 007943b8 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ + 10008: 0084ad40 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10009: 0077d020 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ + 10010: 009ccc1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10011: 003c8184 140 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ 10012: 00645924 104 FUNC GLOBAL DEFAULT 12 helper_vextractuw │ │ │ │ - 10013: 00740600 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ + 10013: 007406a8 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10014: 00db0f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10015: 008e4238 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10015: 008e42e0 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10016: 00629328 332 FUNC GLOBAL DEFAULT 12 helper_FTDIV │ │ │ │ 10017: 002b7ca0 128 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10018: 00978df0 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10018: 00978e98 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10019: 00d67424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ - 10020: 0075dc30 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ - 10021: 00702dd0 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ + 10020: 0075dcd8 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ + 10021: 00702e78 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10022: 002919d0 40 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10023: 00db13f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ - 10024: 0097f644 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ - 10025: 007730d4 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ + 10024: 0097f6ec 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10025: 0077317c 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10026: 00db1dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ - 10027: 006a9c08 368 FUNC GLOBAL DEFAULT 12 decNumberExp │ │ │ │ - 10028: 00702e38 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ + 10027: 006a9cb0 368 FUNC GLOBAL DEFAULT 12 decNumberExp │ │ │ │ + 10028: 00702ee0 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10029: 00d7b354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10030: 00910148 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10031: 00b8833c 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10030: 009101f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10031: 00b883dc 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10032: 00d7b184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10033: 007d7ca0 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10033: 007d7d48 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10034: 00db1daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10035: 007d840c 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10035: 007d84b4 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10036: 00d78c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10037: 00db18be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10038: 006e8188 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10038: 006e8230 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10039: 00db186a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10040: 00d78fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_EPR_EVENT │ │ │ │ 10041: 00dafd58 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10042: 00dafeb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10043: 00db1540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 10044: 008c62b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10044: 008c6360 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10045: 00db092e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ICH9_CC_READ_DSTATE │ │ │ │ 10046: 00db2868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10047: 00297bcc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10048: 00cc68f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVADDSP │ │ │ │ 10049: 00d727b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10050: 0090d270 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10051: 008e52a0 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10052: 00b9d9b0 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10050: 0090d318 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10051: 008e5348 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10052: 00b9da50 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10053: 00db1bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10054: 00d65a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 10055: 008c767c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10055: 008c7724 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10056: 00daffaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 10057: 00952f44 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ - 10058: 0077ae0c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ + 10057: 00952fec 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10058: 0077aeb4 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10059: 00c6552c 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ - 10060: 00740c98 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ + 10060: 00740d40 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10061: 00d6dfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10062: 00d708ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_EVENT │ │ │ │ 10063: 00db11a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_STORE_PIT_DSTATE │ │ │ │ - 10064: 00910650 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10064: 009106f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10065: 0033335c 1048 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10066: 007f574c 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10066: 007f57f4 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 10067: 003db3b4 1164 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ - 10068: 006e40d0 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10069: 009911b4 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10068: 006e4178 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10069: 0099125c 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10070: 00d7737c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10071: 00d6d568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ - 10072: 00794aa8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ + 10072: 00794b50 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10073: 00d6ef34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10074: 00db0932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_SUPERIO_WRITE_DSTATE │ │ │ │ 10075: 00d6a264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10076: 0094903c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 10077: 00940c10 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10076: 009490e4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10077: 00940cb8 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ 10078: 0064b144 40 FUNC GLOBAL DEFAULT 12 helper_book3s_msgclr │ │ │ │ - 10079: 00965d40 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10080: 0098c014 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10079: 00965de8 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10080: 0098c0bc 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10081: 00d72774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10082: 00d69ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ 10083: 00cca024 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrsqrtedp │ │ │ │ - 10084: 008fbee4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10085: 00913308 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10086: 0081d4a4 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10084: 008fbf8c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10085: 009133b0 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10086: 0081d54c 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10087: 00db0b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10088: 00976d34 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10089: 008cff64 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10088: 00976ddc 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10089: 008d000c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10090: 00d71d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10091: 00cb0430 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10092: 00d65bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10093: 00db1dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ - 10094: 00b91a5c 128 OBJECT GLOBAL DEFAULT 14 COMBMSD │ │ │ │ + 10094: 00b91afc 128 OBJECT GLOBAL DEFAULT 14 COMBMSD │ │ │ │ 10095: 00db1112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_WRITE_DSTATE │ │ │ │ 10096: 00db21ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 10097: 00ccf9dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfim │ │ │ │ 10098: 00ccf958 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfin │ │ │ │ 10099: 00d642e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10100: 004b0544 252 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10101: 00ccf8d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfip │ │ │ │ - 10102: 006a3bf0 584 FUNC GLOBAL DEFAULT 12 decNumberInvert │ │ │ │ + 10102: 006a3c98 584 FUNC GLOBAL DEFAULT 12 decNumberInvert │ │ │ │ 10103: 00d6c270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ - 10104: 007804d0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ + 10104: 00780578 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10105: 00c7d628 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10106: 00d795bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10107: 008ef6a4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10108: 008e6104 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10107: 008ef74c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10108: 008e61ac 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10109: 00d760d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10110: 00db1078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10111: 00db231e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10112: 00ccfdfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmaddsp │ │ │ │ 10113: 004aaae4 564 FUNC GLOBAL DEFAULT 12 pit_get_next_transition_time │ │ │ │ 10114: 004b7198 276 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10115: 00ccf850 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfiz │ │ │ │ 10116: 00db2226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 10117: 00291720 40 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10118: 00d6de68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10119: 00d64b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10120: 00987770 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10121: 008a5f18 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10120: 00987818 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10121: 008a5fc0 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10122: 002eccc8 116 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10123: 00db002a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10124: 007ee548 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10124: 007ee5f0 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10125: 00db0f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 10126: 0098182c 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ - 10127: 007744b4 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 10128: 00b2d9fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 10126: 009818d4 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 10127: 0077455c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ + 10128: 00b2da9c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 10129: 00d73c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 10130: 00d6d048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 10131: 002a4530 104 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 10132: 00db1bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 10133: 008d2208 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 10133: 008d22b0 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 10134: 00d7438c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ - 10135: 006ef8f8 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ + 10135: 006ef9a0 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 10136: 0043f924 36 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 10137: 005729dc 716 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 10138: 00d6ab54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 10139: 00cd15b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dcr │ │ │ │ 10140: 00d75b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ - 10141: 008133bc 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 10141: 00813464 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 10142: 005233b0 364 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 10143: 00464744 344 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 10144: 004045e8 116 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 10145: 002a6cf0 608 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 10146: 00cc21d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_PDEPD │ │ │ │ 10147: 00d76f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 10148: 00db1d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ 10149: 00db1936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEV_REGION_DSTATE │ │ │ │ - 10150: 007ada7c 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 10150: 007adb24 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 10151: 00db18c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ - 10152: 009140b0 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 10152: 00914158 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 10153: 00467fcc 436 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 10154: 00d6b530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 10155: 0095e2f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ - 10156: 00781fac 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 10157: 008e6e90 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 10155: 0095e3a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 10156: 00782054 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ + 10157: 008e6f38 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 10158: 00cce4b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfs │ │ │ │ 10159: 00d6d7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 10160: 00db1bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 10161: 00741114 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 10162: 00821438 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ - 10163: 00788dd8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ + 10161: 007411bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ + 10162: 008214e0 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 10163: 00788e80 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 10164: 0043dd18 16 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ - 10165: 0073b308 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ + 10165: 0073b3b0 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 10166: 00649198 16 FUNC GLOBAL DEFAULT 12 helper_cntlsw32 │ │ │ │ 10167: 00db05c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ 10168: 00291a48 80 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ 10169: 00d704bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_OPEN_EVENT │ │ │ │ - 10170: 006e0690 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 10171: 0098280c 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 10170: 006e0738 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 10171: 009828b4 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ 10172: 00cc1990 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscmplt │ │ │ │ - 10173: 0086e74c 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 10173: 0086e7f4 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ 10174: 00d68f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 10175: 008c8594 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 10175: 008c863c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 10176: 0027f74c 456 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 10177: 00c7d99c 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 10178: 00db0264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 10179: 00283264 248 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 10180: 00d7706c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 10181: 00db1b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 10182: 008cbc4c 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 10182: 008cbcf4 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 10183: 00db0f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 10184: 007f53a0 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 10184: 007f5448 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 10185: 00db1ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 10186: 00db180c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ - 10187: 0090dd28 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 10188: 008c29bc 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 10187: 0090ddd0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 10188: 008c2a64 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 10189: 00db00f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 10190: 00db0f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ 10191: 00db0bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 10192: 00d71450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 10193: 00db0412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 10194: 00db1ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 10195: 00d6f7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ 10196: 00637a48 1348 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2 │ │ │ │ 10197: 00d6be40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 10198: 00967700 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 10199: 00817a38 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 10198: 009677a8 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 10199: 00817ae0 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 10200: 003cb0b8 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 10201: 00d7675c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 10202: 00db10e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 10203: 00d64490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ - 10204: 0077f078 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ - 10205: 00741774 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ - 10206: 007ddc1c 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 10204: 0077f120 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ + 10205: 0074181c 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ + 10206: 007ddcc4 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 10207: 00db09ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 10208: 009a68f0 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 10208: 009a6998 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 10209: 00dafd44 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 10210: 002a95a8 188 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 10211: 00db0506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 10212: 00937d80 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 10212: 00937e28 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 10213: 00d692e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 10214: 00db1cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 10215: 00dafd18 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 10216: 00db096a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ - 10217: 0073c25c 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ + 10217: 0073c304 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 10218: 00d6ecb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ - 10219: 008ffed4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 10219: 008fff7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 10220: 00c7e560 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ - 10221: 0071f29c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ + 10221: 0071f344 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 10222: 00db0ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 10223: 008600b4 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 10223: 0086015c 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 10224: 00db0fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 10225: 00d75cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 10226: 00db1644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 10227: 00c7e60c 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 10228: 009711e4 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 10228: 0097128c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 10229: 00db202c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 10230: 0030e4d4 960 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 10231: 00d67294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 10232: 00d6f284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 10233: 008d6fa4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 10234: 008fe1ec 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 10233: 008d704c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 10234: 008fe294 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 10235: 00d71500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 10236: 00db06ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 10237: 00d64030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 10238: 00db16be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 10239: 00db19d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 10240: 005e2eb0 272 FUNC GLOBAL DEFAULT 12 store_booke_tsr │ │ │ │ 10241: 00d6ed54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 10242: 00db174c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 10243: 00d7a318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 10244: 008c3558 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 10244: 008c3600 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 10245: 0051f130 112 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 10246: 00290338 172 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 10247: 00db1d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 10248: 005a0890 196 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ - 10249: 0073f040 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ + 10249: 0073f0e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 10250: 00d79a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 10251: 008178ac 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 10251: 00817954 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 10252: 00d744fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 10253: 00d6ce98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 10254: 00db076c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 10255: 00720728 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ + 10255: 007207d0 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 10256: 0058d2a0 112 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 10257: 00d71b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 10258: 00db138e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 10259: 00291840 48 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 10260: 00d64bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 10261: 008c4814 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 10262: 008dbc98 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 10261: 008c48bc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 10262: 008dbd40 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 10263: 00db05aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 10264: 00983748 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 10265: 008c98a8 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 10264: 009837f0 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 10265: 008c9950 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ 10266: 005e89b4 16 FUNC GLOBAL DEFAULT 12 ppc4xx_sdram_ddr_enable │ │ │ │ 10267: 00db11f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_RELEASE_DSTATE │ │ │ │ 10268: 002d7ddc 416 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ 10269: 0062deb8 316 FUNC GLOBAL DEFAULT 12 helper_XSMADDDP │ │ │ │ - 10270: 00990428 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ - 10271: 007745a4 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ + 10270: 009904d0 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 10271: 0077464c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 10272: 00d7085c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_H_RESIZE_HPT_PREPARE_EVENT │ │ │ │ 10273: 00d6df98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10274: 0057a6dc 152 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ - 10275: 00774964 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ + 10275: 00774a0c 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 10276: 003995d4 108 FUNC GLOBAL DEFAULT 12 ps2_queue_2 │ │ │ │ 10277: 00dafea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ 10278: 00399640 136 FUNC GLOBAL DEFAULT 12 ps2_queue_3 │ │ │ │ - 10279: 0095c510 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 10279: 0095c5b8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 10280: 00d69cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 10281: 003996c8 188 FUNC GLOBAL DEFAULT 12 ps2_queue_4 │ │ │ │ 10282: 00627df0 108 FUNC GLOBAL DEFAULT 12 helper_fcfids │ │ │ │ - 10283: 00796f80 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ + 10283: 00797028 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 10284: 00627e5c 96 FUNC GLOBAL DEFAULT 12 helper_fcfidu │ │ │ │ 10285: 002aa154 264 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 10286: 00db1a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 10287: 00965a60 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 10287: 00965b08 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 10288: 005375d0 36 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 10289: 00bab804 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 10290: 008fb658 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 10289: 00bab8a4 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 10290: 008fb700 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 10291: 0058a2d4 972 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 10292: 00810ab4 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 10292: 00810b5c 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 10293: 00c7e444 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 10294: 00d7b1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 10295: 00db1b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 10296: 00db2554 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 10297: 00d7452c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 10298: 00324798 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 10299: 00d708fc 92 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 10300: 00db0d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ 10301: 00db22e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 10302: 00552ef4 224 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 10303: 00d65384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ 10304: 005adec8 44 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr │ │ │ │ 10305: 00d79134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FPSCR_SET_EVENT │ │ │ │ - 10306: 00773fa4 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ + 10306: 0077404c 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 10307: 002a6f9c 68 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 10308: 0059fb74 228 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 10309: 00db04ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 10310: 005399d0 464 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 10311: 00db02a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 10312: 0094fe7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 10313: 008105e8 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 10312: 0094ff24 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 10313: 00810690 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 10314: 00d65c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 10315: 00d75374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 10316: 00b8882c 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 10316: 00b888cc 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 10317: 00d6b3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 10318: 00d7406c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 10319: 00286eec 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 10320: 00db25a8 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 10321: 0098183c 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 10321: 009818e4 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 10322: 00cd1e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSEL │ │ │ │ 10323: 00403760 280 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ 10324: 00db1cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 10325: 008dffc0 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 10325: 008e0068 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ 10326: 00d78fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_RFI_EVENT │ │ │ │ 10327: 0027f914 456 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 10328: 00d751c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 10329: 00db0772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 10330: 00d69be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_EVENT │ │ │ │ 10331: 00d65fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ 10332: 00d78470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 10333: 009759e0 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 10334: 00925ef4 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 10333: 00975a88 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 10334: 00925f9c 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ 10335: 00d6fe24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_ISD_REMAP_EVENT │ │ │ │ - 10336: 008ac350 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 10337: 007ade10 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ - 10338: 00baa304 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 10336: 008ac3f8 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 10337: 007adeb8 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 10338: 00baa3a4 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 10339: 005ba7e8 96 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 10340: 00db02cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 10341: 00d9f354 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 10342: 00532494 16 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 10343: 00db0050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 10344: 002f23d0 164 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 10345: 00d6b7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ 10346: 00d79004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_HALT_EVENT │ │ │ │ - 10347: 008dd120 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 10347: 008dd1c8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 10348: 00d8d0ac 4 OBJECT GLOBAL DEFAULT 25 isa_pic │ │ │ │ 10349: 00d73cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 10350: 00d6f724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 10351: 00523fe4 384 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 10352: 002ea098 20 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ 10353: 006377a0 332 FUNC GLOBAL DEFAULT 12 helper_xssqrtqp │ │ │ │ 10354: 006230f8 268 FUNC GLOBAL DEFAULT 12 helper_DQUAI │ │ │ │ - 10355: 00868038 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 10355: 008680e0 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 10356: 005ca4e0 80 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 10357: 00d7065c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_RESET_EVENT │ │ │ │ 10358: 003704b8 260 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 10359: 00cb9b18 148 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 10360: 009b1c6c 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 10360: 009b1d14 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 10361: 00d7342c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 10362: 00db081c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 10363: 00db0126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 10364: 008e6308 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 10364: 008e63b0 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 10365: 00d7b02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 10366: 00623410 256 FUNC GLOBAL DEFAULT 12 helper_DQUAQ │ │ │ │ 10367: 00daffd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 10368: 00649e48 128 FUNC GLOBAL DEFAULT 12 helper_LVEBX │ │ │ │ 10369: 00293c98 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 10370: 00cc7b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMSUB │ │ │ │ 10371: 00d76ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 10372: 008c1044 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 10372: 008c10ec 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 10373: 00daff28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 10374: 00c7ec98 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 10375: 0093eae0 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 10375: 0093eb88 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 10376: 00daffba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 10377: 005c8b30 340 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 10378: 00db0008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 10379: 00d7046c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_WRITE_EVENT │ │ │ │ 10380: 00d704dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_GETPROPLEN_EVENT │ │ │ │ 10381: 00d74b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 10382: 00c7b3a0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 10383: 00db06e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 10384: 00db1970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 10385: 0029233c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 10386: 002947b0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 10387: 00d76a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 10388: 0058e3f8 108 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 10389: 008b7760 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 10389: 008b7808 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 10390: 00d6fd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_WRITE_EVENT │ │ │ │ - 10391: 0090043c 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 10391: 009004e4 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 10392: 005db8f8 12 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbilx0 │ │ │ │ 10393: 00db220c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 10394: 005db904 148 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbilx1 │ │ │ │ 10395: 004f9ec8 320 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ 10396: 005db998 412 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbilx3 │ │ │ │ - 10397: 00936000 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 10397: 009360a8 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 10398: 00cbe34c 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 10399: 00cc2c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSQRT │ │ │ │ 10400: 00cc4d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDQPO │ │ │ │ 10401: 00d709f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 10402: 0055eaac 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 10403: 00291914 164 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 10404: 00d7788c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ - 10405: 006f7abc 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ + 10405: 006f7b64 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ 10406: 00d7044c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_CLAIMED_EVENT │ │ │ │ 10407: 00db04c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 10408: 009266ec 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 10408: 00926794 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 10409: 003299ac 96 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 10410: 007519f0 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 10411: 0096d490 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 10410: 00751a98 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 10411: 0096d538 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 10412: 00db14c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 10413: 00cb28cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 10414: 00d74c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 10415: 00d64070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 10416: 008d2a48 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 10416: 008d2af0 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 10417: 00d6f8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 10418: 00d642a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 10419: 0062ad1c 28 FUNC GLOBAL DEFAULT 12 helper_efdmul │ │ │ │ 10420: 00db2064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 10421: 008a0ff0 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 10422: 0098cbe0 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 10421: 008a1098 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 10422: 0098cc88 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 10423: 00299d58 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 10424: 008f51bc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 10425: 009159f4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 10426: 00935920 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 10427: 007f5660 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 10424: 008f5264 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 10425: 00915a9c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 10426: 009359c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 10427: 007f5708 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 10428: 003a4200 148 FUNC GLOBAL DEFAULT 12 apm_init │ │ │ │ 10429: 00649d5c 236 FUNC GLOBAL DEFAULT 12 helper_lscbx │ │ │ │ 10430: 00d65664 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 10431: 00525310 84 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 10432: 00cb208c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 10433: 00cccf94 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpodp │ │ │ │ 10434: 0056a59c 2192 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 10435: 00d65574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 10436: 00db141e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 10437: 00d76fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 10438: 0062cf14 396 FUNC GLOBAL DEFAULT 12 helper_xssqrtsp │ │ │ │ 10439: 00db1eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 10440: 00d6c340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 10441: 00835e08 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 10441: 00835eb0 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 10442: 00d67824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 10443: 00376514 124 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 10444: 006220c8 440 FUNC GLOBAL DEFAULT 12 helper_DTSTDC │ │ │ │ 10445: 00d65dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 10446: 00579a24 132 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 10447: 00db1f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ - 10448: 0094a4b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 10448: 0094a558 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 10449: 00db1672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ 10450: 00622438 632 FUNC GLOBAL DEFAULT 12 helper_DTSTDG │ │ │ │ - 10451: 008acc08 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 10452: 00758268 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 10453: 007d57fc 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 10451: 008accb0 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 10452: 00758310 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 10453: 007d58a4 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 10454: 00d729c4 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 10455: 00db1cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 10456: 00d7087c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_CAS_CONTINUE_EVENT │ │ │ │ 10457: 0053d21c 96 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 10458: 00b9d9c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ - 10459: 007447e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ + 10458: 00b9da64 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 10459: 0074488c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 10460: 00d71f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 10461: 00d75544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 10462: 00d6a3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 10463: 0033111c 8 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 10464: 005cbc30 344 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 10465: 009399ec 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 10466: 00968318 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 10465: 00939a94 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 10466: 009683c0 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 10467: 002aae08 280 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 10468: 008fff8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 10469: 008c94ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ - 10470: 007e65f0 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 10468: 00900034 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 10469: 008c9554 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 10470: 007e6698 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 10471: 00d7b404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 10472: 0043a104 12 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 10473: 009aece4 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 10473: 009aed8c 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 10474: 00db16e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 10475: 008cadc0 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 10475: 008cae68 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 10476: 006406cc 48 FUNC GLOBAL DEFAULT 12 helper_vctzlsbb │ │ │ │ 10477: 00c7bca4 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 10478: 00d640b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 10479: 0098053c 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 10479: 009805e4 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 10480: 00d77a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ 10481: 00cc82c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_tlb_flush_local │ │ │ │ - 10482: 00985b1c 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 10482: 00985bc4 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 10483: 00d733cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 10484: 00d718c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 10485: 00db16cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 10486: 008e3bd4 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 10486: 008e3c7c 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 10487: 00d712a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 10488: 00db1742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 10489: 00d63588 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 10490: 00d6db78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ - 10491: 007948fc 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 10492: 006e5270 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 10491: 007949a4 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ + 10492: 006e5318 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 10493: 005b0eec 300 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ - 10494: 0070dfa8 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 10495: 007e570c 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ - 10496: 0075eff8 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ + 10494: 0070e050 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ + 10495: 007e57b4 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 10496: 0075f0a0 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 10497: 00db0a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 10498: 002e869c 352 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 10499: 00544224 48 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 10500: 008fc7c8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 10501: 008c6f4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 10500: 008fc870 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 10501: 008c6ff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 10502: 00d6d938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ - 10503: 007948bc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ + 10503: 00794964 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ 10504: 00642340 236 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_be_exp │ │ │ │ - 10505: 0096e790 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 10505: 0096e838 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 10506: 00d6ba30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 10507: 008a0ba8 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 10507: 008a0c50 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 10508: 005a3dcc 876 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 10509: 00db200a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SPR_GET_DSTATE │ │ │ │ 10510: 00db129e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 10511: 0057c678 36 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 10512: 00d7a0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 10513: 008bd050 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 10513: 008bd0f8 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 10514: 00512f78 1220 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 10515: 00db1af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 10516: 00d7743c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 10517: 00cd13a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsldoi │ │ │ │ 10518: 00db0132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 10519: 002d7f7c 428 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ 10520: 00622928 388 FUNC GLOBAL DEFAULT 12 helper_DTSTEX │ │ │ │ - 10521: 009c961c 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 10521: 009c96c4 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ 10522: 004f5308 148 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ - 10523: 0098bf98 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 10523: 0098c040 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ 10524: 00d6c4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DISPATCH_UNKNOWN_CMD_EVENT │ │ │ │ - 10525: 006e7880 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 10525: 006e7928 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 10526: 0029de98 24 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 10527: 00dafd68 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 10528: 008e1a64 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 10528: 008e1b0c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 10529: 00386694 692 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ - 10530: 00775058 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ + 10530: 00775100 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 10531: 00d7587c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 10532: 002e9b20 184 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 10533: 00c7d250 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ 10534: 00db1ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VSCR_GET_DSTATE │ │ │ │ - 10535: 006f7970 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 10536: 0096ad08 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 10535: 006f7a18 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ + 10536: 0096adb0 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 10537: 00d5de78 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ - 10538: 006e8d10 1784 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 10538: 006e8db8 1784 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 10539: 00db095a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ - 10540: 00745b20 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ + 10540: 00745bc8 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 10541: 00db2198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 10542: 00902ad0 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 10542: 00902b78 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 10543: 00d6fac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ - 10544: 00807ffc 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 10544: 008080a4 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 10545: 00db0d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 10546: 00d70a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 10547: 00910b58 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 10547: 00910c00 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 10548: 00db1bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 10549: 0092b3d0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 10550: 00758864 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 10549: 0092b478 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 10550: 0075890c 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 10551: 00db1fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ - 10552: 0070cf30 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ + 10552: 0070cfd8 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 10553: 00d6b460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 10554: 00db1d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 10555: 003fd9c8 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 10556: 00cb0bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 10557: 0028b100 248 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 10558: 00512a5c 144 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 10559: 00d6e0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 10560: 00db007a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 10561: 008253f4 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 10562: 006e5fd8 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 10563: 0098aae0 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 10561: 0082549c 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 10562: 006e6080 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 10563: 0098ab88 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 10564: 0032cfe0 644 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 10565: 00db1254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_UPDATE_DT_FAILED_CHECK_DSTATE │ │ │ │ 10566: 00db0244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 10567: 00556158 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 10568: 00d77aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 10569: 00db1f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 10570: 00d788d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 10571: 00d6c310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 10572: 00998e9c 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 10572: 00998f44 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 10573: 00d78ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 10574: 00912594 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 10574: 0091263c 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 10575: 00db0b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 10576: 00d66b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ - 10577: 007d9410 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 10577: 007d94b8 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ 10578: 00319bec 96 FUNC GLOBAL DEFAULT 12 isa_parallel_set_enabled │ │ │ │ - 10579: 0098fc90 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ - 10580: 0072f8d8 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ + 10579: 0098fd38 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 10580: 0072f980 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 10581: 00d63978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 10582: 005870e4 664 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 10583: 007b5a58 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 10583: 007b5b00 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 10584: 003cb3c8 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 10585: 00daffe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 10586: 00db044c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 10587: 00d76a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ 10588: 0062ba0c 292 FUNC GLOBAL DEFAULT 12 helper_XSMULDP │ │ │ │ 10589: 00630e24 328 FUNC GLOBAL DEFAULT 12 helper_XVMINSP │ │ │ │ - 10590: 006e6f1c 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 10590: 006e6fc4 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 10591: 00db01c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 10592: 00338f8c 136 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 10593: 006307b4 316 FUNC GLOBAL DEFAULT 12 helper_XSMAXDP │ │ │ │ 10594: 00d663ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 10595: 00439e80 252 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 10596: 00db12d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 10597: 007b4a10 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 10597: 007b4ab8 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 10598: 00d693e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 10599: 00981b18 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 10600: 008fbaac 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ - 10601: 007444d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ + 10599: 00981bc0 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 10600: 008fbb54 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 10601: 00744580 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ 10602: 00db1198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_RESET_DSTATE │ │ │ │ - 10603: 009ccc2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 10603: 009cccd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 10604: 00db0d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 10605: 0057c438 36 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ - 10606: 006f7990 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ + 10606: 006f7a38 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 10607: 00d7acf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 10608: 00db0cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 10609: 0057c60c 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 10610: 00d745ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 10611: 00db0e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 10612: 00db16e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 10613: 00dafd61 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 10614: 00524508 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ - 10615: 00953ddc 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 10615: 00953e84 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 10616: 0032b7d0 328 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 10617: 008ebcc4 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ - 10618: 00742cbc 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ + 10617: 008ebd6c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 10618: 00742d64 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 10619: 00db0208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 10620: 006ed004 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 10620: 006ed0ac 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 10621: 0047721c 4092 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 10622: 00ccb8e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbpermd │ │ │ │ 10623: 00db0fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 10624: 00d64110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 10625: 00536a6c 216 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 10626: 00db0f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 10627: 00745ce8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 10628: 006e59c4 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 10627: 00745d90 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 10628: 006e5a6c 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 10629: 00d7702c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 10630: 00cc1468 132 OBJECT GLOBAL DEFAULT 24 helper_info_FDIV │ │ │ │ 10631: 00d75484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 10632: 002e4f14 396 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 10633: 007b9700 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 10634: 0096ae48 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 10633: 007b97a8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 10634: 0096aef0 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 10635: 00d6e488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ - 10636: 0073f964 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ + 10636: 0073fa0c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 10637: 00db1206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VIO_FREE_CRQ_DSTATE │ │ │ │ 10638: 00db1740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 10639: 00d7694c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 10640: 00db19aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 10641: 00db008a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ 10642: 00cc886c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xstsqrtdp │ │ │ │ - 10643: 009cb22c 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 10643: 009cb2d4 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 10644: 00db0036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 10645: 008efa9c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 10645: 008efb44 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 10646: 00db209e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 10647: 00ccb860 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbpermq │ │ │ │ 10648: 00d77aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 10649: 009a77f4 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 10649: 009a789c 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 10650: 002e5b28 300 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 10651: 009a7568 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 10652: 008cb870 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 10651: 009a7610 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 10652: 008cb918 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ 10653: 00649ec8 152 FUNC GLOBAL DEFAULT 12 helper_LVEHX │ │ │ │ - 10654: 00910e94 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 10654: 00910f3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 10655: 00cb0b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 10656: 00d64b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 10657: 00329cbc 28 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 10658: 00db0dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 10659: 00db08d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ 10660: 00cca9f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvspdp │ │ │ │ 10661: 00db0306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ - 10662: 0077d720 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 10663: 008e643c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 10662: 0077d7c8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ + 10663: 008e64e4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 10664: 00db1bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 10665: 00d741bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 10666: 00d72814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 10667: 00b9d988 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 10668: 009ac4b4 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 10667: 00b9da28 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 10668: 009ac55c 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 10669: 00dafe58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 10670: 00d74e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEV_REGION_EVENT │ │ │ │ 10671: 002b5f18 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 10672: 00db0898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 10673: 00d68990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 10674: 007e2920 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 10674: 007e29c8 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 10675: 00d7732c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 10676: 00d63a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 10677: 00913bd4 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 10677: 00913c7c 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 10678: 003c39a4 280 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 10679: 00d6b830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 10680: 00903c28 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ - 10681: 0070d808 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ + 10680: 00903cd0 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 10681: 0070d8b0 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 10682: 00db1bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 10683: 009aaf4c 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 10683: 009aaff4 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 10684: 00db1438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 10685: 0093eca0 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 10685: 0093ed48 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 10686: 00db12ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 10687: 007b5518 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 10687: 007b55c0 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 10688: 00db042c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 10689: 007aca9c 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 10690: 0095d184 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 10689: 007acb44 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 10690: 0095d22c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 10691: 00db1132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_MAP_IRQ_DSTATE │ │ │ │ 10692: 00db0952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 10693: 00436630 288 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 10694: 00d6a954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 10695: 00c7b454 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ - 10696: 0070e658 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ + 10696: 0070e700 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 10697: 00db19a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 10698: 00c79090 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 10699: 0043e2f0 1152 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 10700: 00d78330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 10701: 00969ddc 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 10701: 00969e84 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 10702: 00db07b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 10703: 007a52d0 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 10703: 007a5378 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 10704: 00db1a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 10705: 00d6e628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 10706: 00d6f7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 10707: 0063ef24 84 FUNC GLOBAL DEFAULT 12 helper_VABSDUB │ │ │ │ 10708: 00d7ae34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 10709: 002f31a0 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 10710: 007e99d0 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 10710: 007e9a78 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 10711: 00321fec 172 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ 10712: 00255898 208 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 10713: 008ff308 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 10713: 008ff3b0 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 10714: 00dafc7c 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 10715: 00d6cd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 10716: 008e58cc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 10716: 008e5974 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 10717: 0063ef78 92 FUNC GLOBAL DEFAULT 12 helper_VABSDUH │ │ │ │ 10718: 00552640 340 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 10719: 00d757cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 10720: 003ea2a8 364 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ - 10721: 00952d64 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 10722: 008bfbbc 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ - 10723: 009d15fc 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 10721: 00952e0c 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 10722: 008bfc64 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 10723: 009d16a4 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 10724: 00d64760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 10725: 00db05ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 10726: 00537520 48 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ - 10727: 00903588 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 10727: 00903630 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 10728: 00dafd08 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 10729: 009ba448 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 10729: 009ba4f0 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ 10730: 00db0626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 10731: 00dafff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 10732: 0033ab68 64 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ 10733: 00623510 260 FUNC GLOBAL DEFAULT 12 helper_DRRND │ │ │ │ - 10734: 00812758 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 10734: 00812800 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 10735: 004a2cd8 480 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 10736: 00d7735c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 10737: 0063efd4 76 FUNC GLOBAL DEFAULT 12 helper_VABSDUW │ │ │ │ 10738: 005d154c 56 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 10739: 00db0cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 10740: 00db2200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 10741: 00d65788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 10742: 009250ec 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 10742: 00925194 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 10743: 00d71250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 10744: 00d6b7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 10745: 00db07dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 10746: 00db07b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 10747: 009b8eec 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 10747: 009b8f94 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 10748: 0059145c 56 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 10749: 002e6640 552 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 10750: 005af4b8 12 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 10751: 00d75b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 10752: 00431448 8 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 10753: 00db161e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 10754: 00bc6194 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 10755: 00d6dad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 10756: 00d5dbd8 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 10757: 00d6b8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 10758: 0094ca14 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 10758: 0094cabc 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 10759: 002aaac0 672 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ - 10760: 0075f6fc 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ + 10760: 0075f7a4 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ 10761: 006328cc 356 FUNC GLOBAL DEFAULT 12 helper_xvcvspdp │ │ │ │ - 10762: 007b03ec 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ - 10763: 00759468 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 10762: 007b0494 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 10763: 00759510 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 10764: 00d68674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 10765: 0096aaa4 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 10765: 0096ab4c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 10766: 005abc08 316 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 10767: 008e53e4 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 10767: 008e548c 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 10768: 002d91e8 48 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 10769: 00d75a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 10770: 00db0dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 10771: 00db1388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 10772: 00d79d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ - 10773: 00868100 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 10774: 006e5dfc 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 10773: 008681a8 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 10774: 006e5ea4 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 10775: 00d7b718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ - 10776: 0077b440 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 10777: 007e4318 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 10776: 0077b4e8 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ + 10777: 007e43c0 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 10778: 005418f4 200 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 10779: 00810e8c 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 10780: 00745c74 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 10779: 00810f34 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 10780: 00745d1c 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 10781: 00d76adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 10782: 00254164 84 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 10783: 0099646c 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 10784: 009b07e4 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 10783: 00996514 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 10784: 009b088c 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 10785: 00cc9760 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrsqrtesp │ │ │ │ 10786: 00cb0ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 10787: 00d6dd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 10788: 00db28ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 10789: 00db02d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 10790: 00d73fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 10791: 0045f2d8 1068 FUNC GLOBAL DEFAULT 12 m48t59_read │ │ │ │ - 10792: 0075ef2c 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ + 10792: 0075efd4 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 10793: 0062a1b0 24 FUNC GLOBAL DEFAULT 12 helper_efsadd │ │ │ │ 10794: 00386c74 368 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 10795: 006ed804 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 10795: 006ed8ac 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 10796: 00d680b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 10797: 00853304 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 10797: 008533ac 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 10798: 00d69e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 10799: 00db1de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 10800: 00db0aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 10801: 00d74da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 10802: 007cf89c 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ - 10803: 0077dcb4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ + 10802: 007cf944 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 10803: 0077dd5c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 10804: 00dafff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 10805: 008c1fe0 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 10805: 008c2088 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 10806: 00d71e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 10807: 0032cd8c 224 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 10808: 00d740ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ - 10809: 007510e8 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 10809: 00751190 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 10810: 0063715c 108 FUNC GLOBAL DEFAULT 12 helper_XSTSTDCDP │ │ │ │ 10811: 00db0446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 10812: 008b9c20 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ - 10813: 007891f8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ + 10812: 008b9cc8 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 10813: 007892a0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 10814: 00d6e7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 10815: 0064b5cc 36 FUNC GLOBAL DEFAULT 12 helper_load_vtb │ │ │ │ 10816: 00db1d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 10817: 00db0f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 10818: 00d68780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 10819: 0053b1b4 80 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 10820: 00c65208 52 OBJECT GLOBAL DEFAULT 21 vmstate_can_sja │ │ │ │ 10821: 00d68860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPEND_EVENT │ │ │ │ 10822: 00d68594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FEATURES_EVENT │ │ │ │ 10823: 00dafd73 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_c │ │ │ │ - 10824: 00782a10 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ + 10824: 00782ab8 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ 10825: 00db0da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_DSTATE │ │ │ │ 10826: 00dafd65 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 10827: 00db1aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 10828: 00db1238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_POST_LOAD_DSTATE │ │ │ │ 10829: 00db12a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 10830: 0028d5c8 412 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 10831: 00cb2f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 10832: 00c79040 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 10833: 00db06bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 10834: 00863ef0 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 10834: 00863f98 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 10835: 00d7c59c 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 10836: 00c79018 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 10837: 00db207c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 10838: 00d710d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 10839: 00d6b200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ - 10840: 00821d84 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 10840: 00821e2c 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 10841: 00db0cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 10842: 00d776fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 10843: 0060c4e0 60 FUNC GLOBAL DEFAULT 12 ppc_set_cr │ │ │ │ 10844: 004384b4 316 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 10845: 00d727d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 10846: 00966470 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 10846: 00966518 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 10847: 00d64890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 10848: 00dafeac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 10849: 00ccc22c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpeqfp_dot │ │ │ │ 10850: 00db1b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 10851: 008646a0 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 10851: 00864748 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 10852: 00d65404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 10853: 0054b924 208 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 10854: 00db22d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 10855: 0058f0c8 80 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ 10856: 0062c08c 380 FUNC GLOBAL DEFAULT 12 helper_XSDIVDP │ │ │ │ - 10857: 006ccc24 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 10857: 006ccccc 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 10858: 005c6d9c 1432 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 10859: 00db1324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 10860: 00db210e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 10861: 00db0e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 10862: 00d738cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ - 10863: 00905fe8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 10864: 008e1824 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 10863: 00906090 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 10864: 008e18cc 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 10865: 00db20ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ 10866: 0062f32c 348 FUNC GLOBAL DEFAULT 12 helper_XSMADDQP │ │ │ │ - 10867: 008c7734 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 10867: 008c77dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 10868: 00db198a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 10869: 00d6c360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 10870: 002da8b0 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 10871: 0097f71c 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 10871: 0097f7c4 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 10872: 00d7b738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 10873: 00d6e658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 10874: 00dafd74 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ - 10875: 009114c0 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 10875: 00911568 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 10876: 00db1848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 10877: 00d7742c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 10878: 00511010 436 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 10879: 00db08b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 10880: 00d73bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 10881: 0093ceb0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 10882: 008d5138 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 10881: 0093cf58 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 10882: 008d51e0 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 10883: 002bfcb0 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 10884: 00d64f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 10885: 00438734 856 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 10886: 0096cde0 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 10886: 0096ce88 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 10887: 002a7db4 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 10888: 002f3220 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 10889: 00db020e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 10890: 003cb0b4 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ - 10891: 007f3fcc 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 10891: 007f4074 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 10892: 0062a7dc 132 FUNC GLOBAL DEFAULT 12 helper_evfscmpeq │ │ │ │ 10893: 00d66c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 10894: 00db1560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 10895: 00d6503c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 10896: 00d6e3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 10897: 00d7674c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 10898: 00db0ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ 10899: 00d6fc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_MEM_VALID_EVENT │ │ │ │ 10900: 00d65b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_LOCALITY_EVENT │ │ │ │ 10901: 00db0e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_DSTATE │ │ │ │ 10902: 00db13c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 10903: 00d75d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ - 10904: 007625d0 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ + 10904: 00762678 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 10905: 005adb80 8 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ - 10906: 0077f850 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ + 10906: 0077f8f8 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 10907: 0064b01c 296 FUNC GLOBAL DEFAULT 12 helper_msgsnd │ │ │ │ 10908: 00d665ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 10909: 00db10cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ - 10910: 00755ee4 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 10910: 00755f8c 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 10911: 00db1918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ 10912: 00388930 792 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ - 10913: 007f6388 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ - 10914: 007402bc 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ + 10913: 007f6430 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 10914: 00740364 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 10915: 00d6ac24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ - 10916: 00743318 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ + 10916: 007433c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 10917: 005d4e30 304 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 10918: 00d63b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 10919: 00d6f9c8 56 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 10920: 005adde4 140 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 10921: 008f7ea8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 10922: 0069d6d4 92 FUNC GLOBAL DEFAULT 12 spr_read_dbat_h │ │ │ │ - 10923: 008c8b54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 10921: 008f7f50 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 10922: 0069d780 92 FUNC GLOBAL DEFAULT 12 spr_read_dbat_h │ │ │ │ + 10923: 008c8bfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 10924: 00db1b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 10925: 0091346c 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 10925: 00913514 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 10926: 00db13ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ - 10927: 009486b0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 10927: 00948758 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 10928: 005cb34c 580 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 10929: 004b8300 140 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 10930: 00d7444c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 10931: 00969694 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 10931: 0096973c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 10932: 00633094 336 FUNC GLOBAL DEFAULT 12 helper_xvcvsphp │ │ │ │ 10933: 00db0c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 10934: 00d71390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 10935: 00545a60 100 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 10936: 00db213e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 10937: 008f4a58 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 10937: 008f4b00 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 10938: 00db026a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 10939: 00cd630c 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke_set_eplc │ │ │ │ 10940: 00db1f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 10941: 00c7da38 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 10942: 00db1eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 10943: 00d6dfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 10944: 00cc61c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHSTP │ │ │ │ 10945: 00402654 96 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 10946: 00989b30 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 10946: 00989bd8 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 10947: 00291bd0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 10948: 00d66c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 10949: 0094b7b4 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 10949: 0094b85c 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 10950: 002541b8 436 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 10951: 009b538c 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 10951: 009b5434 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 10952: 00dafe40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 10953: 0062e3b4 316 FUNC GLOBAL DEFAULT 12 helper_XSMADDSP │ │ │ │ 10954: 00db06c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 10955: 00d6e818 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 10956: 00d63cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 10957: 00810828 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 10958: 00982844 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 10957: 008108d0 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 10958: 009828ec 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 10959: 00db22dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 10960: 008ff6c8 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 10960: 008ff770 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 10961: 00d6e728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 10962: 009022b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 10962: 00902358 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 10963: 002a2f28 20 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 10964: 0094ae7c 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 10964: 0094af24 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 10965: 00d6d1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 10966: 00db0cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 10967: 00db158a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 10968: 00754af4 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 10969: 00806cec 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 10968: 00754b9c 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 10969: 00806d94 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 10970: 00d6fbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_READ_EVENT │ │ │ │ 10971: 00437cfc 80 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 10972: 00d6c010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 10973: 00d770fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 10974: 00db113e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_SET_IRQ_DSTATE │ │ │ │ 10975: 00d74f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SETUP_EVENT │ │ │ │ 10976: 00bc63f4 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 10977: 00d6bdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 10978: 00d6dea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 10979: 00db21a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 10980: 00d69390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 10981: 00d5dc88 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 10982: 00957fdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 10982: 00958084 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 10983: 00d6f0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 10984: 00d7468c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 10985: 005cc4b4 120 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 10986: 00582e94 216 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 10987: 00db137e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 10988: 008b9b84 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 10988: 008b9c2c 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 10989: 0044f034 800 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ 10990: 0062a750 140 FUNC GLOBAL DEFAULT 12 helper_evfscmpgt │ │ │ │ 10991: 00db00e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 10992: 00d6651c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 10993: 0045f920 84 FUNC GLOBAL DEFAULT 12 m48t59_reset_common │ │ │ │ 10994: 00d6a544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 10995: 00db1bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 10996: 00d67f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 10997: 008dbb64 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 10997: 008dbc0c 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 10998: 00d6a4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 10999: 002e5500 404 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11000: 00d6df08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11001: 00dafda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11002: 0057d214 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11003: 002939d4 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11004: 00d7a9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 11005: 00c7e010 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ - 11006: 0072ceac 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ + 11006: 0072cf54 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 11007: 00db1da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11008: 00557bcc 52 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11009: 0028b6e8 8 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11010: 005c9110 840 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ - 11011: 009bc9a4 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11011: 009bca4c 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11012: 00db18b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11013: 00d65ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ 11014: 005dcc4c 528 FUNC GLOBAL DEFAULT 12 ppc_set_irq │ │ │ │ - 11015: 009815f0 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ - 11016: 0071b400 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ + 11015: 00981698 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11016: 0071b4a8 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11017: 00db11d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_CHIPTOD_XSCOM_WRITE_DSTATE │ │ │ │ 11018: 00525150 60 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11019: 00db0752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11020: 00db174a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ 11021: 00db16b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11022: 00ccb128 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpoqp │ │ │ │ 11023: 002eb1dc 496 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11024: 0029f19c 552 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11025: 0081e950 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11025: 0081e9f8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11026: 00d7a388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11027: 00635204 108 FUNC GLOBAL DEFAULT 12 helper_xvcvsxddp │ │ │ │ 11028: 00db083a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11029: 005adf5c 148 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11030: 00902650 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11030: 009026f8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11031: 00dafd24 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11032: 00d66898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11033: 00990574 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11033: 0099061c 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11034: 00d68890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11035: 00db0098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11036: 008d1da0 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11036: 008d1e48 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11037: 00db20dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11038: 00519ffc 540 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11039: 00291c78 172 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11040: 00db2884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11041: 00d752d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11042: 00cc14ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSUB │ │ │ │ 11043: 00d67b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11044: 009aef08 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11044: 009aefb0 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11045: 0055b234 280 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ - 11046: 0073ff34 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ - 11047: 00719568 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ + 11046: 0073ffdc 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ + 11047: 00719610 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11048: 00db1296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 11049: 0057d160 36 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 11050: 0037032c 204 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 11051: 0074d684 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 11051: 0074d72c 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 11052: 004ba754 572 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 11053: 007cb974 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 11053: 007cba1c 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 11054: 00d68b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 11055: 00db0fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 11056: 00d6a354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 11057: 00d78770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 11058: 00c7d34c 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 11059: 00d7944c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 11060: 004b5990 120 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 11061: 007ba408 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 11061: 007ba4b0 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 11062: 00dafefa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 11063: 008cf04c 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 11063: 008cf0f4 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 11064: 00d68394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 11065: 00d6f104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 11066: 0074d88c 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 11066: 0074d934 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 11067: 00db0350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 11068: 00d76b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ - 11069: 00742f68 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ + 11069: 00743010 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 11070: 00dafea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 11071: 0085d938 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 11072: 009c0d44 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 11071: 0085d9e0 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 11072: 009c0dec 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 11073: 00db2244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 11074: 008dcfe0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 11074: 008dd088 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 11075: 00d64000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 11076: 0033466c 100 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 11077: 002e4b7c 196 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 11078: 00d663fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 11079: 00820fdc 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 11079: 00821084 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 11080: 00db0486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 11081: 007b5b48 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 11081: 007b5bf0 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 11082: 00db0052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 11083: 00db21f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 11084: 00d71960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 11085: 00d6dd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 11086: 00d71f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 11087: 0072c7d4 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 11087: 0072c87c 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 11088: 00db0484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 11089: 00db1f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 11090: 00d6bc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 11091: 0058a7cc 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ - 11092: 00730b30 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ + 11092: 00730bd8 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 11093: 00cb0008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ - 11094: 00730bac 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ + 11094: 00730c54 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 11095: 00dafdb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 11096: 0032d264 108 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 11097: 00551a48 360 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 11098: 00db0762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 11099: 004091f0 60 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 11100: 0090894c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 11100: 009089f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ 11101: 00db11b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_FIT_DSTATE │ │ │ │ - 11102: 00912050 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 11102: 009120f8 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 11103: 00db18c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 11104: 0057313c 520 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 11105: 00db0508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 11106: 00d68144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ - 11107: 008e2d48 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 11107: 008e2df0 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 11108: 00d6d268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 11109: 00db0be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 11110: 002cfbe0 852 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 11111: 00db1fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_GET_VPA_DSTATE │ │ │ │ 11112: 00db0312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ - 11113: 008c244c 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 11114: 00b86aa8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 11113: 008c24f4 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 11114: 00b86b48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 11115: 00cc424c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2 │ │ │ │ 11116: 00db1a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 11117: 00db2364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 11118: 007ac930 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ - 11119: 0071de5c 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 11120: 007f6920 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 11118: 007ac9d8 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 11119: 0071df04 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ + 11120: 007f69c8 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 11121: 00db0262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 11122: 0085c9e0 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 11122: 0085ca88 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 11123: 00d66d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ - 11124: 009215d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 11124: 0092167c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ 11125: 00db1950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISCONNECT_CONTAINER_DSTATE │ │ │ │ - 11126: 007f1c44 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 11126: 007f1cec 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 11127: 00db0c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 11128: 008c88d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 11129: 00907c78 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 11128: 008c8978 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 11129: 00907d20 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 11130: 002906f8 2216 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 11131: 009b0aa8 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 11132: 00949944 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 11131: 009b0b50 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 11132: 009499ec 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 11133: 0057c708 36 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 11134: 008ce398 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 11134: 008ce440 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 11135: 00289db4 244 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 11136: 00376590 568 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 11137: 00b85948 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 11137: 00b859e8 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ 11138: 004aa97c 360 FUNC GLOBAL DEFAULT 12 pit_get_out │ │ │ │ - 11139: 0075761c 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 11139: 007576c4 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 11140: 00d658a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 11141: 00462628 104 FUNC GLOBAL DEFAULT 12 mc146818rtc_get_cmos_data │ │ │ │ 11142: 0058fa30 116 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 11143: 00d72664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 11144: 007a52b0 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 11145: 00938314 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 11144: 007a5358 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 11145: 009383bc 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 11146: 00d7ae04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 11147: 00dafd1c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 11148: 008c892c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 11149: 0090d694 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 11148: 008c89d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 11149: 0090d73c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 11150: 00d6a984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 11151: 00d7af80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11152: 007e5518 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 11152: 007e55c0 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 11153: 00d7b858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 11154: 00dafd41 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 11155: 00d664ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 11156: 005a0b34 16 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 11157: 00578fa8 300 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 11158: 008c2310 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 11159: 0099cdd0 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 11160: 008d33d4 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 11158: 008c23b8 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 11159: 0099ce78 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 11160: 008d347c 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 11161: 00d732bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 11162: 00d6d6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 11163: 00622c30 308 FUNC GLOBAL DEFAULT 12 helper_DTSTSF │ │ │ │ 11164: 00d794fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 11165: 0032d33c 144 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 11166: 00db140e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 11167: 00d6fa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ - 11168: 009bbf64 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 11168: 009bc00c 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 11169: 00c84a10 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 11170: 002c56a0 140 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 11171: 002cd07c 76 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 11172: 00db056c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 11173: 00cc8fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvhpsp │ │ │ │ - 11174: 007ef830 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 11174: 007ef8d8 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 11175: 003db840 884 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 11176: 0099b654 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 11176: 0099b6fc 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 11177: 00db13cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 11178: 00299530 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 11179: 0090d4a8 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 11179: 0090d550 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 11180: 00d7a7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 11181: 00d68644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 11182: 005645cc 728 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 11183: 00db1708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 11184: 009ac4c8 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 11184: 009ac570 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 11185: 00d735ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 11186: 009928dc 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ - 11187: 0073cf5c 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ + 11186: 00992984 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 11187: 0073d004 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ 11188: 005a6be8 124 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 11189: 00cb6de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 11190: 00db190c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 11191: 00d78560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ - 11192: 0073d9d0 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ - 11193: 0071615c 408 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ + 11192: 0073da78 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ + 11193: 00716204 408 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ 11194: 00291d24 188 FUNC GLOBAL DEFAULT 12 helper_gvec_add64 │ │ │ │ 11195: 00d65244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 11196: 00db0974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_READ_DSTATE │ │ │ │ 11197: 00d774fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_EVENT │ │ │ │ 11198: 00dafd47 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 11199: 002f31a4 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_cb │ │ │ │ 11200: 00db1e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 11201: 0028091c 416 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 11202: 00d68544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 11203: 00db28aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 11204: 00ccd9e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_icbiep │ │ │ │ 11205: 00db0b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 11206: 00db0f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 11207: 00935754 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ - 11208: 007e4880 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 11209: 008f77d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 11207: 009357fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 11208: 007e4928 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 11209: 008f787c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 11210: 00db20da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11211: 00db1214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_UNREALIZE_DSTATE │ │ │ │ 11212: 0037a6bc 824 FUNC GLOBAL DEFAULT 12 spd_data_generate │ │ │ │ 11213: 00c7dcb0 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 11214: 00981658 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 11215: 0081e7cc 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 11214: 00981700 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 11215: 0081e874 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 11216: 004f7c74 512 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 11217: 00db0432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 11218: 00d9f5c9 1 OBJECT GLOBAL DEFAULT 25 mttcg_enabled │ │ │ │ 11219: 00cb730c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 11220: 0028a5f8 284 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 11221: 00db2564 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 11222: 00db2394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 11223: 00858040 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 11223: 008580e8 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 11224: 003fd448 208 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ 11225: 004f868c 32 FUNC GLOBAL DEFAULT 12 vfio_reset_bytes_transferred │ │ │ │ - 11226: 0073c0ac 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 11227: 006c4100 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 11228: 00969720 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ - 11229: 00716c5c 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 11230: 007f6868 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 11226: 0073c154 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ + 11227: 006c41a8 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 11228: 009697c8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 11229: 00716d04 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ + 11230: 007f6910 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 11231: 0062a6d4 124 FUNC GLOBAL DEFAULT 12 helper_evfscmplt │ │ │ │ 11232: 00db0256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 11233: 00d69e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 11234: 00d6d2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 11235: 00db19ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ - 11236: 00754f48 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ - 11237: 006ec578 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ - 11238: 0071f42c 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ + 11236: 00754ff0 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 11237: 006ec620 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ + 11238: 0071f4d4 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 11239: 00447c04 548 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 11240: 00c7d9b0 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 11241: 00db0978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ - 11242: 0077be50 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 11243: 00759ba4 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 11242: 0077bef8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ + 11243: 00759c4c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 11244: 00d64290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 11245: 003aa540 8 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 11246: 00db19b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 11247: 00db13fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 11248: 0062ae64 4 FUNC GLOBAL DEFAULT 12 helper_efdcmpeq │ │ │ │ 11249: 00d6cf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ - 11250: 006ec768 328 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ - 11251: 0071eb84 796 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ + 11250: 006ec810 328 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ + 11251: 0071ec2c 796 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ 11252: 00d681f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 11253: 00db1130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_SET_IRQ_DSTATE │ │ │ │ 11254: 00d7ae88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 11255: 00d7964c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 11256: 00db1c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 11257: 00db1ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 11258: 00db0456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 11259: 00db1cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 11260: 0057d280 40 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 11261: 00db113c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_GET_CONFIG_REG_DSTATE │ │ │ │ - 11262: 006ec624 324 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ + 11262: 006ec6cc 324 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 11263: 005458ac 24 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 11264: 002a9b7c 736 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ - 11265: 00737b24 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ + 11265: 00737bcc 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 11266: 00d7ae44 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ 11267: 00cd6390 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke_set_epsc │ │ │ │ - 11268: 0073fe40 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ - 11269: 009b0978 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 11268: 0073fee8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ + 11269: 009b0a20 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 11270: 00d684d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 11271: 00db184a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 11272: 00db2904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 11273: 009c6970 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 11273: 009c6a18 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 11274: 00d6f184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ - 11275: 0070c034 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ - 11276: 0099b934 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 11277: 008ac9f8 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 11275: 0070c0dc 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ + 11276: 0099b9dc 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 11277: 008acaa0 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 11278: 0062bb30 408 FUNC GLOBAL DEFAULT 12 helper_XSMULSP │ │ │ │ 11279: 00db190a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 11280: 005d1794 392 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 11281: 00d7a098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 11282: 0093139c 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 11282: 00931444 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 11283: 00d71320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ - 11284: 009bfc20 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 11284: 009bfcc8 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 11285: 00db063c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ - 11286: 0069e08c 100 FUNC GLOBAL DEFAULT 12 spr_write_pir │ │ │ │ + 11286: 0069e138 100 FUNC GLOBAL DEFAULT 12 spr_write_pir │ │ │ │ 11287: 00db00ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 11288: 00d67244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 11289: 0063e54c 96 FUNC GLOBAL DEFAULT 12 helper_vaddfp │ │ │ │ 11290: 00c7d7d4 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 11291: 00546814 372 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 11292: 00d7399c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 11293: 00da7644 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_target_c │ │ │ │ 11294: 00db17f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 11295: 0091521c 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 11295: 009152c4 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 11296: 00d73e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 11297: 00db1d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 11298: 00d7ada0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 11299: 008fb220 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 11299: 008fb2c8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 11300: 00db109a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 11301: 00d6f434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 11302: 00d796dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 11303: 009b5830 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 11303: 009b58d8 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 11304: 00d69ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ - 11305: 009089a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 11305: 00908a50 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ 11306: 0064a520 136 FUNC GLOBAL DEFAULT 12 helper_fixup_thrm │ │ │ │ - 11307: 008f50a0 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 11307: 008f5148 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 11308: 00cba800 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 11309: 00dafd72 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 11310: 00965c2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 11310: 00965cd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 11311: 00d67364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 11312: 0029f844 16 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 11313: 002953f0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 11314: 005aed14 428 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 11315: 00d69f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 11316: 00d66b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 11317: 00620178 380 FUNC GLOBAL DEFAULT 12 register_usprgh_sprs │ │ │ │ 11318: 00db1ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 11319: 00d67020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 11320: 00538828 324 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ - 11321: 007312fc 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 11322: 007563b4 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 11321: 007313a4 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ + 11322: 0075645c 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 11323: 0064b978 4 FUNC GLOBAL DEFAULT 12 helper_load_hdecr │ │ │ │ 11324: 00649f60 148 FUNC GLOBAL DEFAULT 12 helper_LVEWX │ │ │ │ 11325: 00db1fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 11326: 0063e1f0 76 FUNC GLOBAL DEFAULT 12 helper_POPCNTB │ │ │ │ 11327: 00d6d5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 11328: 00d65ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 11329: 00377e14 120 FUNC GLOBAL DEFAULT 12 smbus_write_word │ │ │ │ @@ -11335,1484 +11335,1484 @@ │ │ │ │ 11331: 00476af8 128 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 11332: 00db0c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 11333: 00d6647c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 11334: 0062ae60 4 FUNC GLOBAL DEFAULT 12 helper_efdcmpgt │ │ │ │ 11335: 00d65ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 11336: 00286120 284 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 11337: 00d7b4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ - 11338: 0074011c 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ + 11338: 007401c4 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 11339: 00d66f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 11340: 009c9934 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 11340: 009c99dc 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 11341: 00d732fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 11342: 00db0090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 11343: 00b0bd20 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 11343: 00b0bdc0 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 11344: 00d69d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 11345: 0028ad70 284 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ - 11346: 00795278 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ + 11346: 00795320 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 11347: 00db11bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_TB_LOAD_DSTATE │ │ │ │ 11348: 00d637d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 11349: 00d65d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 11350: 00d70ab8 1352 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 11351: 00751cfc 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 11351: 00751da4 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 11352: 00db0e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 11353: 009a7f4c 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ - 11354: 006a46b4 200 FUNC GLOBAL DEFAULT 12 decNumberCopy │ │ │ │ + 11353: 009a7ff4 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 11354: 006a475c 200 FUNC GLOBAL DEFAULT 12 decNumberCopy │ │ │ │ 11355: 00d6f6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 11356: 0062b648 320 FUNC GLOBAL DEFAULT 12 helper_XVSUBDP │ │ │ │ 11357: 00db169e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 11358: 0028ffe4 152 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 11359: 00c7e5d8 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 11360: 00d6e3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 11361: 00db1e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 11362: 00d746ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 11363: 00b2da24 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 11363: 00b2dac4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 11364: 00db2042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11365: 0044dd90 760 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ - 11366: 00782ba4 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 11367: 0094c250 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 11366: 00782c4c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ + 11367: 0094c2f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 11368: 00db19b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 11369: 00b2da1c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 11370: 0094107c 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ - 11371: 00780b2c 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ + 11369: 00b2dabc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 11370: 00941124 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 11371: 00780bd4 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 11372: 00d6e458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 11373: 005a6c64 252 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 11374: 00552134 220 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ 11375: 0051c958 704 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 11376: 00db0048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 11377: 00810a94 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 11377: 00810b3c 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 11378: 00db1a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 11379: 00d7355c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 11380: 00db1448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ - 11381: 006aef3c 272 FUNC GLOBAL DEFAULT 12 decimal32FromString │ │ │ │ + 11381: 006aefe4 272 FUNC GLOBAL DEFAULT 12 decimal32FromString │ │ │ │ 11382: 00d6ced8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 11383: 005adbb0 44 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 11384: 00da763c 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 11385: 008d9e64 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 11385: 008d9f0c 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 11386: 005d927c 320 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 11387: 003272c4 84 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 11388: 00d7bc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 11389: 00db1884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 11390: 00db170c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 11391: 007b9930 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ - 11392: 0070e11c 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 11393: 00977780 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 11394: 009c66c0 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 11391: 007b99d8 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 11392: 0070e1c4 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ + 11393: 00977828 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 11394: 009c6768 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 11395: 00d75fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 11396: 00d6a3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 11397: 007f01c8 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 11398: 00913324 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 11397: 007f0270 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 11398: 009133cc 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 11399: 00db10da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 11400: 00db0aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 11401: 00d680a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 11402: 0081a504 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 11402: 0081a5ac 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 11403: 00db0fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 11404: 00db027c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 11405: 00d74d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 11406: 00db068c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ 11407: 006371c8 248 FUNC GLOBAL DEFAULT 12 helper_XSTSTDCQP │ │ │ │ - 11408: 008d4140 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 11408: 008d41e8 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 11409: 00cc73cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGTDP │ │ │ │ 11410: 002a07d4 176 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ - 11411: 0081dce0 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 11411: 0081dd88 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 11412: 00db0188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ 11413: 00db116e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405EP_CLOCKS_SETUP_DSTATE │ │ │ │ - 11414: 00730e88 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ + 11414: 00730f30 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 11415: 00daff04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 11416: 00d73d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ - 11417: 00701588 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ - 11418: 00836b80 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 11417: 00701630 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ + 11418: 00836c28 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 11419: 00db1fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_RFI_DSTATE │ │ │ │ 11420: 005da578 184 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbre_hi │ │ │ │ 11421: 00d67db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 11422: 00d7af70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11423: 008d2e54 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 11423: 008d2efc 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 11424: 00d76abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 11425: 00d6e398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 11426: 00d66e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 11427: 00910484 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ - 11428: 008ddcec 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 11427: 0091052c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 11428: 008ddd94 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 11429: 00642274 204 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_le_comp │ │ │ │ 11430: 00d9f029 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 11431: 0064acc4 72 FUNC GLOBAL DEFAULT 12 helper_HASHST │ │ │ │ 11432: 00db15ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 11433: 00d77fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 11434: 006edce0 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 11434: 006edd88 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 11435: 005fb438 452 FUNC GLOBAL DEFAULT 12 vof_client_open_store │ │ │ │ 11436: 00d768cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 11437: 00db0ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 11438: 00408ab0 32 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 11439: 008ee2ac 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ - 11440: 008d162c 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 11439: 008ee354 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 11440: 008d16d4 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 11441: 00db12c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 11442: 00db1114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_READ_DSTATE │ │ │ │ 11443: 00cba69c 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 11444: 00cba6fc 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 11445: 00cba70c 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 11446: 005d1704 144 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 11447: 007af670 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 11447: 007af718 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 11448: 00d6c090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 11449: 00db084e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 11450: 00d76fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 11451: 00d772bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 11452: 00d6d4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 11453: 00db05b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 11454: 00d6f854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 11455: 00cb7d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 11456: 009c883c 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 11457: 008c6ef0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 11458: 006e592c 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 11459: 00971a14 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 11460: 008d5790 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 11456: 009c88e4 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 11457: 008c6f98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 11458: 006e59d4 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 11459: 00971abc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 11460: 008d5838 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 11461: 00d6656c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 11462: 00ccac84 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssqrtdp │ │ │ │ 11463: 00db12ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 11464: 00810ccc 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 11464: 00810d74 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 11465: 0062a8a0 24 FUNC GLOBAL DEFAULT 12 helper_efdcfuid │ │ │ │ 11466: 00db0268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 11467: 008d79d4 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 11468: 008884ec 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 11469: 0090bebc 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 11467: 008d7a7c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 11468: 00888594 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 11469: 0090bf64 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 11470: 00d6632c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ 11471: 00d69e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 11472: 009ae2a8 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 11472: 009ae350 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 11473: 0028623c 280 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 11474: 00d65de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 11475: 00db05da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 11476: 002a10d8 148 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 11477: 004393bc 800 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 11478: 00db1eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 11479: 00c7116c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 11480: 00331114 8 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 11481: 00daff34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 11482: 00db1b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 11483: 00dafdf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 11484: 006372c0 196 FUNC GLOBAL DEFAULT 12 helper_XSTSTDCSP │ │ │ │ 11485: 00d66f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ 11486: 00cd5838 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_tbl │ │ │ │ - 11487: 00985a94 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 11487: 00985b3c 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 11488: 00db1928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_DSTATE │ │ │ │ 11489: 00db22a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 11490: 00d652e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 11491: 00db0438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ - 11492: 009c75f4 156 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ + 11492: 009c769c 156 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ 11493: 00db1574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 11494: 009d321c 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 11494: 009d32c4 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 11495: 00d7585c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 11496: 00cb2a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 11497: 00d68074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 11498: 00d743fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 11499: 00cd58bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_tbu │ │ │ │ 11500: 00c7d530 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 11501: 00cc7558 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGEDP │ │ │ │ - 11502: 0093140c 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 11503: 008ac418 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 11502: 009314b4 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 11503: 008ac4c0 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 11504: 00d68840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 11505: 00db062c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 11506: 00aea89c 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 11507: 007b9b48 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ - 11508: 0069df44 164 FUNC GLOBAL DEFAULT 12 spr_write_booke_tcr │ │ │ │ + 11506: 00aea93c 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 11507: 007b9bf0 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 11508: 0069dff0 164 FUNC GLOBAL DEFAULT 12 spr_write_booke_tcr │ │ │ │ 11509: 00db1b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 11510: 00b9d9e4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 11511: 009027d0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 11510: 00b9da84 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 11511: 00902878 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 11512: 00db064e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 11513: 00d7bccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 11514: 0079f8ac 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 11514: 0079f954 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 11515: 00daff7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 11516: 00339f38 72 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 11517: 00930e0c 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 11517: 00930eb4 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 11518: 0043e2b0 8 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ - 11519: 00732750 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ + 11519: 007327f8 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 11520: 00d7ac70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 11521: 0090a84c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 11521: 0090a8f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 11522: 00580980 160 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ - 11523: 0074e90c 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 11523: 0074e9b4 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 11524: 00db0ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 11525: 00db180a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ 11526: 005dfad8 100 FUNC GLOBAL DEFAULT 12 ppc40x_irq_init │ │ │ │ - 11527: 0093c8b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 11527: 0093c958 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 11528: 00572d30 72 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 11529: 00d9f5d0 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 11530: 0062c208 488 FUNC GLOBAL DEFAULT 12 helper_XSDIVSP │ │ │ │ 11531: 00daff80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ - 11532: 00797768 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ + 11532: 00797810 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 11533: 00db1b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 11534: 0051bce4 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 11535: 00cd3294 132 OBJECT GLOBAL DEFAULT 24 helper_info_CMPB │ │ │ │ 11536: 00db19f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 11537: 00db1f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 11538: 00630470 196 FUNC GLOBAL DEFAULT 12 helper_xscmpexpdp │ │ │ │ 11539: 00d78d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 11540: 007f1ce0 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 11540: 007f1d88 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 11541: 00db0cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 11542: 00d694ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 11543: 00db15aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 11544: 008f79a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 11544: 008f7a48 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 11545: 00d7344c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 11546: 00db0b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_SIZE_DSTATE │ │ │ │ 11547: 00d7b384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 11548: 008137d8 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 11548: 00813880 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 11549: 00d79ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 11550: 00ccc5c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum2sws │ │ │ │ 11551: 00403588 200 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ 11552: 0062ae5c 4 FUNC GLOBAL DEFAULT 12 helper_efdcmplt │ │ │ │ - 11553: 008f4160 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ - 11554: 00782aa4 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ + 11553: 008f4208 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 11554: 00782b4c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 11555: 00dafd01 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ 11556: 0064b16c 968 FUNC GLOBAL DEFAULT 12 helper_book3s_msgsnd │ │ │ │ 11557: 0062d0a0 308 FUNC GLOBAL DEFAULT 12 helper_xvsqrtdp │ │ │ │ - 11558: 009cb4c8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 11558: 009cb570 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 11559: 00d66b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 11560: 00d7aec4 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 11561: 00d6edb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 11562: 00db0e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 11563: 0096e57c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 11563: 0096e624 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 11564: 00db0ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 11565: 00c7b40c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 11566: 00d6dc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 11567: 00d6f174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 11568: 005ade70 44 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ 11569: 00bc796c 52 OBJECT GLOBAL DEFAULT 21 pmsmb_vmstate │ │ │ │ - 11570: 00996c6c 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 11570: 00996d14 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 11571: 00388dc4 36 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ 11572: 00644a70 132 FUNC GLOBAL DEFAULT 12 helper_vextuwlx │ │ │ │ - 11573: 00901da8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 11573: 00901e50 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 11574: 00db0382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 11575: 00d737ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ - 11576: 0092fee4 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ - 11577: 00773d48 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ + 11576: 0092ff8c 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 11577: 00773df0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 11578: 00db0dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ - 11579: 00777830 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ + 11579: 007778d8 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 11580: 00db0584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 11581: 00db08b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 11582: 0056bd40 576 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 11583: 003c6ad8 412 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 11584: 008c7900 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 11584: 008c79a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 11585: 006445fc 168 FUNC GLOBAL DEFAULT 12 helper_VRLWMI │ │ │ │ 11586: 005da630 52 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbre_lo │ │ │ │ 11587: 0055e6c0 152 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 11588: 00d72010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 11589: 008a7d44 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 11589: 008a7dec 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 11590: 00dafe74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 11591: 00d6a714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 11592: 005530f8 280 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 11593: 00db196a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 11594: 0055adc4 228 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 11595: 00db1dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 11596: 00d6c52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_ADB_POLL_EVENT │ │ │ │ 11597: 00d6b700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 11598: 0053ffe8 484 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 11599: 00dafd7c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 11600: 008a51cc 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 11600: 008a5274 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 11601: 00db1724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 11602: 00db0d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 11603: 004039a8 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 11604: 00db1764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 11605: 00d74fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 11606: 00d78d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 11607: 00997594 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 11607: 0099763c 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 11608: 00db16b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 11609: 00cb6e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 11610: 0099c4fc 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 11610: 0099c5a4 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 11611: 002f0f54 104 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 11612: 00285b34 256 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 11613: 00d7af30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 11614: 00db1882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 11615: 00db1cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 11616: 00dafd66 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 11617: 00daffe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 11618: 0043dbd8 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 11619: 00d6f424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 11620: 00db1834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ 11621: 00ccc2b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpeqfp │ │ │ │ - 11622: 00938cc4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 11623: 00996d6c 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 11622: 00938d6c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 11623: 00996e14 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ 11624: 0064251c 232 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_le_exp │ │ │ │ 11625: 00cd0114 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbia │ │ │ │ - 11626: 00907460 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 11626: 00907508 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 11627: 00db05a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 11628: 00505dfc 592 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 11629: 00daff8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 11630: 00cc7ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbie │ │ │ │ 11631: 00db09c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ - 11632: 00782578 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 11633: 009638f4 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 11632: 00782620 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ + 11633: 0096399c 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 11634: 00d72a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ - 11635: 00794f74 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ + 11635: 0079501c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 11636: 00522c50 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 11637: 0029c388 232 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 11638: 00d67224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 11639: 00745c3c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 11640: 00904f18 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 11639: 00745ce4 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 11640: 00904fc0 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 11641: 00db0236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 11642: 006e6c08 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 11642: 006e6cb0 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 11643: 005cb7fc 220 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 11644: 00d75ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 11645: 006447f0 156 FUNC GLOBAL DEFAULT 12 helper_VRLWNM │ │ │ │ 11646: 00d71c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 11647: 00641c28 308 FUNC GLOBAL DEFAULT 12 helper_VMODSQ │ │ │ │ 11648: 00d72120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ - 11649: 00795454 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ + 11649: 007954fc 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 11650: 0057a204 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 11651: 00808650 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 11652: 008fffe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 11651: 008086f8 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 11652: 00900090 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 11653: 00d68eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 11654: 0029d158 188 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 11655: 00813c38 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 11655: 00813ce0 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 11656: 00db2096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 11657: 00d7786c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 11658: 0094a568 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 11658: 0094a610 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 11659: 00db18a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 11660: 00cb7390 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 11661: 002b63d0 800 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 11662: 0095ecd8 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 11662: 0095ed80 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 11663: 00d72b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 11664: 00cd19d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbivax │ │ │ │ 11665: 00d6c290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 11666: 00d79d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ - 11667: 007953d4 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ + 11667: 0079547c 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 11668: 00573344 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 11669: 008e44e4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 11669: 008e458c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 11670: 00d6d318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 11671: 00323c20 28 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 11672: 00572fb0 20 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 11673: 00db0e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 11674: 00d6da98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 11675: 00d6dc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 11676: 00d68af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 11677: 00db1378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 11678: 00d65808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 11679: 00db0d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 11680: 00db17e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 11681: 0057d44c 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 11682: 0093cbf8 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 11683: 0099be30 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 11682: 0093cca0 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 11683: 0099bed8 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 11684: 00db11ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_MBOX_WRITE_DSTATE │ │ │ │ 11685: 00ccef08 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsadd │ │ │ │ 11686: 00db2900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 11687: 008f7ab4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 11687: 008f7b5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 11688: 00d788e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 11689: 002c5680 32 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ - 11690: 00782888 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ + 11690: 00782930 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 11691: 00d6b250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 11692: 00db1e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 11693: 0039252c 188 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 11694: 00d76b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 11695: 006449d8 152 FUNC GLOBAL DEFAULT 12 helper_vextuhlx │ │ │ │ 11696: 002d6e04 12 FUNC GLOBAL DEFAULT 12 local_opendir_nofollow │ │ │ │ 11697: 00d664dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 11698: 005cac0c 76 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 11699: 00db166e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 11700: 00db28a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 11701: 0043d108 176 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 11702: 00db0792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 11703: 00799ffc 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 11703: 0079a0a4 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 11704: 00d78ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 11705: 00d7385c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 11706: 009c9f44 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ - 11707: 006f7a44 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 11708: 007e11e8 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 11706: 009c9fec 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 11707: 006f7aec 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ + 11708: 007e1290 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 11709: 00285c34 244 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 11710: 005797c4 608 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 11711: 007999bc 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 11711: 00799a64 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 11712: 0063556c 104 FUNC GLOBAL DEFAULT 12 helper_xvcvsxdsp │ │ │ │ 11713: 00dafdee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ - 11714: 00717580 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ + 11714: 00717628 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 11715: 002e53f8 264 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ - 11716: 009adfc0 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 11717: 008c6bb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 11716: 009ae068 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 11717: 008c6c5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 11718: 00d6967c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 11719: 00d655e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 11720: 00d6b650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 11721: 0029042c 84 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 11722: 00d74c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 11723: 009387a4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 11723: 0093884c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 11724: 00d6aa74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 11725: 00d6e1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 11726: 00d6f714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ - 11727: 00773de0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ + 11727: 00773e88 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 11728: 00d74d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 11729: 0098fac4 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 11729: 0098fb6c 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 11730: 00db1676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 11731: 0026c8a8 160 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 11732: 00dafdbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 11733: 00d66ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 11734: 00db16d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 11735: 00d6a5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ - 11736: 0077522c 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ + 11736: 007752d4 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 11737: 00641d5c 236 FUNC GLOBAL DEFAULT 12 helper_VMODUQ │ │ │ │ 11738: 003cb11c 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 11739: 00c7d670 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 11740: 00db1c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ - 11741: 009abcb4 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 11741: 009abd5c 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 11742: 00d799f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 11743: 00d6be60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 11744: 003dc8f4 12 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 11745: 00dafd5d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 11746: 002ab08c 492 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 11747: 0090e120 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 11747: 0090e1c8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 11748: 00db0e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 11749: 00db0728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 11750: 00db1382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ - 11751: 0072b098 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 11752: 0090a2f0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 11753: 009838e8 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 11751: 0072b140 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 11752: 0090a398 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 11753: 00983990 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 11754: 004a36d0 528 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 11755: 00db1820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ - 11756: 0069c8ac 436 FUNC GLOBAL DEFAULT 12 spr_write_CTRL │ │ │ │ + 11756: 0069c958 436 FUNC GLOBAL DEFAULT 12 spr_write_CTRL │ │ │ │ 11757: 00d6620c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ - 11758: 0090aa18 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ - 11759: 006cb680 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ + 11758: 0090aac0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 11759: 006cb728 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ 11760: 00db01c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 11761: 008ca444 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 11762: 00757b40 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 11761: 008ca4ec 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 11762: 00757be8 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 11763: 00d68604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 11764: 005252e4 44 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 11765: 00d6a3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 11766: 009996b0 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 11767: 008106a0 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ - 11768: 0077c9d4 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ + 11766: 00999758 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 11767: 00810748 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 11768: 0077ca7c 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 11769: 00db0dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 11770: 00db037c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 11771: 00db1680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 11772: 009b21b8 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 11772: 009b2260 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 11773: 00bc6430 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 11774: 00d72460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ - 11775: 0077bc1c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ + 11775: 0077bcc4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 11776: 00492d08 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 11777: 00d772dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ - 11778: 0069dcac 160 FUNC GLOBAL DEFAULT 12 spr_write_40x_sler │ │ │ │ + 11778: 0069dd58 160 FUNC GLOBAL DEFAULT 12 spr_write_40x_sler │ │ │ │ 11779: 00db004e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 11780: 00d71650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 11781: 006d3a18 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 11781: 006d3ac0 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 11782: 00db0f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 11783: 00d65234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 11784: 00d6dd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 11785: 008fb0bc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 11785: 008fb164 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 11786: 0028b6f8 8 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ - 11787: 00772854 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 11788: 00946048 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 11789: 008dbdcc 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 11790: 00901f74 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 11787: 007728fc 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ + 11788: 009460f0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 11789: 008dbe74 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 11790: 0090201c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 11791: 00db0e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 11792: 0094ff90 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 11793: 00723a9c 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 11792: 00950038 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 11793: 00723b44 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 11794: 00d73f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 11795: 00db0af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 11796: 00daffe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 11797: 00cceb6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efddiv │ │ │ │ 11798: 00d78f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_FP_IGNORE_EVENT │ │ │ │ 11799: 002f31bc 4 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ 11800: 00645038 296 FUNC GLOBAL DEFAULT 12 helper_VINSWLX │ │ │ │ - 11801: 008daf34 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 11801: 008dafdc 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 11802: 0039a1dc 344 FUNC GLOBAL DEFAULT 12 ps2_keyboard_set_translation │ │ │ │ 11803: 00d6cf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 11804: 00d7382c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 11805: 00db11fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_METHOD_DSTATE │ │ │ │ 11806: 00db2248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 11807: 00d6a9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 11808: 0044ce68 200 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 11809: 0075417c 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 11809: 00754224 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 11810: 00db1ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 11811: 0070e070 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ + 11811: 0070e118 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 11812: 002e714c 308 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 11813: 00d6639c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ - 11814: 0071b750 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ + 11814: 0071b7f8 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 11815: 00302a60 116 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 11816: 00db0c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 11817: 00d67df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ 11818: 00daff62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ 11819: 00db1704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 11820: 00728e88 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 11820: 00728f30 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 11821: 00cb8e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 11822: 00323e20 184 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 11823: 00d759ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 11824: 00db053a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 11825: 00285d28 240 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 11826: 0028d764 924 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 11827: 008c04ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 11828: 0093dd94 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 11827: 008c0594 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 11828: 0093de3c 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 11829: 00d7a684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 11830: 00640950 208 FUNC GLOBAL DEFAULT 12 helper_vmrghb │ │ │ │ 11831: 00d6d678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 11832: 00db09fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 11833: 009c7dbc 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ - 11834: 008aca74 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 11833: 009c7e64 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 11834: 008acb1c 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 11835: 00db1fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 11836: 008e1fb8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 11836: 008e2060 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 11837: 0057aec8 720 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 11838: 008497c4 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 11838: 0084986c 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 11839: 002819bc 268 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 11840: 00644c0c 132 FUNC GLOBAL DEFAULT 12 helper_vextuwrx │ │ │ │ 11841: 00640a78 88 FUNC GLOBAL DEFAULT 12 helper_vmrghh │ │ │ │ 11842: 00d6e768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 11843: 00d768dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ 11844: 00cc4a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBDP │ │ │ │ 11845: 0064b974 4 FUNC GLOBAL DEFAULT 12 helper_store_decr │ │ │ │ - 11846: 009983b0 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 11846: 00998458 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 11847: 00db10d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 11848: 0097f924 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 11849: 00940390 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 11848: 0097f9cc 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 11849: 00940438 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 11850: 00db1a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 11851: 00db1f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 11852: 00db0ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 11853: 00511e44 136 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 11854: 007ac3bc 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 11855: 009771b8 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 11856: 008c8480 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 11857: 00745be4 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ - 11858: 007e54e8 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ - 11859: 00745384 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ + 11854: 007ac464 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 11855: 00977260 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 11856: 008c8528 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 11857: 00745c8c 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ + 11858: 007e5590 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 11859: 0074542c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 11860: 00640b04 52 FUNC GLOBAL DEFAULT 12 helper_vmrghw │ │ │ │ 11861: 00d66db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ - 11862: 0070df70 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ - 11863: 00782ce0 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 11864: 0094320c 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 11862: 0070e018 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ + 11863: 00782d88 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ + 11864: 009432b4 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 11865: 00db0f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 11866: 00d7040c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_CHIPTOD_XSCOM_WRITE_EVENT │ │ │ │ 11867: 00da7636 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 11868: 00d66ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 11869: 00cc7fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cntlsw32 │ │ │ │ 11870: 00db18d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 11871: 00d77c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 11872: 00db1710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 11873: 00d7b1b4 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 11874: 00db17ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 11875: 0093e824 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 11875: 0093e8cc 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 11876: 00db0b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 11877: 0059ffe4 228 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 11878: 007b1668 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ - 11879: 00811c2c 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 11878: 007b1710 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 11879: 00811cd4 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 11880: 00283168 252 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 11881: 00388cac 280 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 11882: 009b0b14 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 11882: 009b0bbc 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 11883: 00db20c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 11884: 00db0cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 11885: 0044b800 228 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 11886: 009127bc 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 11886: 00912864 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ 11887: 00db110e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_WRITE_DSTATE │ │ │ │ - 11888: 007e0d80 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 11889: 008d99b0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 11888: 007e0e28 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 11889: 008d9a58 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 11890: 00d75384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 11891: 00d7991c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 11892: 00646f34 160 FUNC GLOBAL DEFAULT 12 helper_VSUBEUQM │ │ │ │ - 11893: 007564a4 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 11893: 0075654c 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 11894: 00d6ba40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 11895: 002ea5e4 152 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ - 11896: 007943f8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ + 11896: 007944a0 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 11897: 00dafd63 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 11898: 0053d454 20 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 11899: 00db10dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 11900: 00db1c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 11901: 00cb7de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 11902: 00644f10 296 FUNC GLOBAL DEFAULT 12 helper_VINSHLX │ │ │ │ - 11903: 00781184 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ + 11903: 0078122c 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 11904: 00dafe46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 11905: 008a8fc0 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 11905: 008a9068 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 11906: 00db1aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 11907: 00d740fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 11908: 00db28e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 11909: 008178c0 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 11909: 00817968 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 11910: 00d77bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ - 11911: 0073cc4c 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ - 11912: 00780a04 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ + 11911: 0073ccf4 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ + 11912: 00780aac 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 11913: 00dafe5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ - 11914: 0077cffc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ + 11914: 0077d0a4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 11915: 0025542c 24 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 11916: 003aa3dc 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 11917: 007215d8 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ - 11918: 007986e8 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ + 11917: 00721680 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 11918: 00798790 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 11919: 004f14f0 92 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 11920: 00d6b950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 11921: 00957f24 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 11922: 007f5318 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 11921: 00957fcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 11922: 007f53c0 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 11923: 00dafe80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 11924: 005352a4 292 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 11925: 004644a8 668 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 11926: 00daffca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 11927: 009bf920 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 11928: 00817a40 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 11927: 009bf9c8 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 11928: 00817ae8 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 11929: 003a4c28 112 FUNC GLOBAL DEFAULT 12 isa_bus_get_irq │ │ │ │ 11930: 00d73a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ - 11931: 0069ccbc 24 FUNC GLOBAL DEFAULT 12 spr_write_lr │ │ │ │ + 11931: 0069cd68 24 FUNC GLOBAL DEFAULT 12 spr_write_lr │ │ │ │ 11932: 00d77a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 11933: 00db1d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 11934: 00d72160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 11935: 00d6d878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 11936: 002e97a8 136 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 11937: 00464230 312 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ - 11938: 007949e0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ + 11938: 00794a88 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 11939: 00db103c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 11940: 0037742c 192 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 11941: 00997a9c 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 11941: 00997b44 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 11942: 00db2264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 11943: 00db1eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 11944: 00644b7c 144 FUNC GLOBAL DEFAULT 12 helper_vextuhrx │ │ │ │ - 11945: 009c5868 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 11945: 009c5910 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 11946: 00283564 248 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 11947: 00db239c 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 11948: 00db0f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 11949: 00d7ac30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 11950: 00c7d914 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 11951: 0026dbfc 208 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 11952: 0081e42c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 11952: 0081e4d4 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 11953: 00d77f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 11954: 00db2150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 11955: 00d7476c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 11956: 00dafd2e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 11957: 007b98dc 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 11958: 008c6d24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 11957: 007b9984 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 11958: 008c6dcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 11959: 00db210c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 11960: 00d71090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 11961: 00c7ed24 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 11962: 00cb8c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ - 11963: 00788bc8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 11964: 008f3f60 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 11963: 00788c70 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ + 11964: 008f4008 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ 11965: 00d6fd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_READ_EVENT │ │ │ │ - 11966: 00808780 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 11966: 00808828 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 11967: 00db1f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 11968: 0064adf0 4 FUNC GLOBAL DEFAULT 12 ppc_cpu_debug_excp_handler │ │ │ │ 11969: 0028b728 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 11970: 003161b0 620 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ 11971: 00649d18 32 FUNC GLOBAL DEFAULT 12 helper_icbi │ │ │ │ 11972: 0057d494 36 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 11973: 00cc79fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGTQP │ │ │ │ 11974: 006261c0 312 FUNC GLOBAL DEFAULT 12 helper_CDTBCD │ │ │ │ 11975: 00d6ce58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 11976: 007b8a6c 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 11976: 007b8b14 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 11977: 00d78870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ - 11978: 0073d2c4 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ + 11978: 0073d36c 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ 11979: 00d769cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 11980: 00cd5de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_dbcr0 │ │ │ │ 11981: 00db14b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 11982: 009015a4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 11982: 0090164c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 11983: 0028823c 16 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 11984: 00499194 772 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 11985: 00440878 132 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 11986: 008e277c 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 11986: 008e2824 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 11987: 00590208 188 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ - 11988: 00935a48 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 11988: 00935af0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 11989: 00d69070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ 11990: 00cd063c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctuiz │ │ │ │ - 11991: 0091e52c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 11992: 0090adb0 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 11991: 0091e5d4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 11992: 0090ae58 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 11993: 0055b210 36 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 11994: 00d7a674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 11995: 003c34d4 72 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 11996: 009b1558 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 11996: 009b1600 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 11997: 00d700fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405EP_CLOCKS_COMPUTE_EVENT │ │ │ │ 11998: 00db085c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 11999: 00db0cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 12000: 00db009c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 12001: 009bcdc0 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 12001: 009bce68 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 12002: 00d786c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 12003: 00d6db88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 12004: 00d66b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 12005: 00dafd10 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 12006: 00d79b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 12007: 00257664 496 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ 12008: 00d6e238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_WRITE_EVENT │ │ │ │ 12009: 00d76ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_EVENT │ │ │ │ 12010: 00d753e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 12011: 00db0b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 12012: 00d6d588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 12013: 00db0322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 12014: 00d78380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 12015: 00db148a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 12016: 008c3760 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 12016: 008c3808 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 12017: 00da7648 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_target_c │ │ │ │ - 12018: 0098ed04 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 12018: 0098edac 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 12019: 00d76c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 12020: 00745c44 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 12020: 00745cec 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 12021: 00db0a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 12022: 00dafd48 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 12023: 00640884 204 FUNC GLOBAL DEFAULT 12 helper_vmrglb │ │ │ │ 12024: 00d7043c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_ADU_XSCOM_READ_EVENT │ │ │ │ 12025: 00d6a3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 12026: 00d6b540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 12027: 00cd2214 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_tlb_flush_global │ │ │ │ 12028: 00d65a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 12029: 00640a20 88 FUNC GLOBAL DEFAULT 12 helper_vmrglh │ │ │ │ 12030: 00db0cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 12031: 0062b788 296 FUNC GLOBAL DEFAULT 12 helper_XVSUBSP │ │ │ │ 12032: 00db15ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 12033: 0029dcac 204 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 12034: 004fa1e8 104 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ - 12035: 009b3bb4 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 12036: 00901e60 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 12035: 009b3c5c 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 12036: 00901f08 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 12037: 00d6daf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 12038: 00d6f908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 12039: 00db20d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 12040: 00db059e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 12041: 00d6dff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 12042: 003dc8e8 12 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 12043: 00629708 524 FUNC GLOBAL DEFAULT 12 helper_fcmpo │ │ │ │ 12044: 00db174e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ - 12045: 0073d788 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ + 12045: 0073d830 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ 12046: 00db2558 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ - 12047: 0078ad20 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 12048: 008100b0 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ - 12049: 006a64a8 788 FUNC GLOBAL DEFAULT 12 decNumberCompareTotalMag │ │ │ │ + 12047: 0078adc8 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ + 12048: 00810158 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 12049: 006a6550 788 FUNC GLOBAL DEFAULT 12 decNumberCompareTotalMag │ │ │ │ 12050: 00629538 464 FUNC GLOBAL DEFAULT 12 helper_fcmpu │ │ │ │ 12051: 00db0efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 12052: 008c91cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 12053: 008d6320 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 12052: 008c9274 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 12053: 008d63c8 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 12054: 00db199e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 12055: 00640ad0 52 FUNC GLOBAL DEFAULT 12 helper_vmrglw │ │ │ │ 12056: 00db0f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 12057: 007e5380 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 12057: 007e5428 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 12058: 00d6a874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 12059: 0084c0c8 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 12059: 0084c170 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 12060: 00d7b010 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ 12061: 00ccb4c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssqrtqp │ │ │ │ - 12062: 007b5a08 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 12062: 007b5ab0 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 12063: 00d7030c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_FIT_EVENT │ │ │ │ 12064: 00d758ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ - 12065: 007820c8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ + 12065: 00782170 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 12066: 00db12dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 12067: 00daff92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ - 12068: 0077df5c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ + 12068: 0077e004 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 12069: 004b0654 704 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ 12070: 00db1a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ - 12071: 006acfa4 228 FUNC GLOBAL DEFAULT 12 decNumberCopyNegate │ │ │ │ + 12071: 006ad04c 228 FUNC GLOBAL DEFAULT 12 decNumberCopyNegate │ │ │ │ 12072: 00db04b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 12073: 004321fc 8 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 12074: 00db225a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 12075: 00d7a148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 12076: 004042a0 32 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 12077: 00db131a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 12078: 00db14f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 12079: 008cf6e4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 12079: 008cf78c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 12080: 00db1c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 12081: 007dd7bc 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 12082: 009a10ac 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 12081: 007dd864 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 12082: 009a1154 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 12083: 00db212a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ - 12084: 006efa30 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ + 12084: 006efad8 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 12085: 00db0378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ - 12086: 0075dabc 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ + 12086: 0075db64 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 12087: 00ccfb68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsqrtefp │ │ │ │ 12088: 00d690f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 12089: 00db1442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 12090: 009add10 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ - 12091: 0073e630 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ + 12090: 009addb8 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 12091: 0073e6d8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 12092: 00db1966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 12093: 0095f504 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 12093: 0095f5ac 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ 12094: 00cc7978 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGEQP │ │ │ │ - 12095: 0074ec00 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 12095: 0074eca8 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 12096: 00d6c000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 12097: 00d702fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PIT_STOP_EVENT │ │ │ │ 12098: 00db000a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 12099: 009bf1fc 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 12099: 009bf2a4 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 12100: 00db107c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 12101: 00db0a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 12102: 005443c0 416 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 12103: 008ac820 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ - 12104: 009b1bd8 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 12103: 008ac8c8 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 12104: 009b1c80 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 12105: 00d72af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 12106: 008eccec 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 12106: 008ecd94 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 12107: 00272718 5532 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 12108: 00d7437c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 12109: 00d64410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 12110: 00db21f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12111: 00d6d998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 12112: 00746158 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 12113: 009b40b8 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 12112: 00746200 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 12113: 009b4160 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 12114: 00d645b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 12115: 007ceee4 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 12115: 007cef8c 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 12116: 00d75d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 12117: 00db0b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_RESP_COMPLETE_DSTATE │ │ │ │ 12118: 002a607c 1728 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 12119: 008e7d1c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 12120: 009a532c 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ - 12121: 0077a1e0 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ - 12122: 007194c0 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 12123: 00978ff4 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 12119: 008e7dc4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 12120: 009a53d4 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 12121: 0077a288 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ + 12122: 00719568 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ + 12123: 0097909c 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 12124: 00db2056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 12125: 008c795c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ - 12126: 006a2c98 1216 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt128 │ │ │ │ - 12127: 008c8fa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ - 12128: 0069f314 12 FUNC GLOBAL DEFAULT 12 decContextSetRounding │ │ │ │ + 12125: 008c7a04 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 12126: 006a2d40 1216 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt128 │ │ │ │ + 12127: 008c904c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 12128: 0069f3c0 12 FUNC GLOBAL DEFAULT 12 decContextSetRounding │ │ │ │ 12129: 0029dd78 160 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 12130: 00d65ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 12131: 005dbb50 8 FUNC GLOBAL DEFAULT 12 helper_check_tlb_flush_global │ │ │ │ 12132: 00dafda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 12133: 0095b5fc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 12133: 0095b6a4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 12134: 00d68094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 12135: 0029af7c 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 12136: 00926b10 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 12136: 00926bb8 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 12137: 00db01ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 12138: 00d69fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 12139: 00d750e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 12140: 00993430 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 12140: 009934d8 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ 12141: 00630534 320 FUNC GLOBAL DEFAULT 12 helper_xscmpexpqp │ │ │ │ - 12142: 006c8298 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 12142: 006c8340 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 12143: 00da7645 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_target_c │ │ │ │ 12144: 00db28e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 12145: 0079f534 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 12145: 0079f5dc 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 12146: 00db1f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 12147: 00db0df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ - 12148: 0071c7e4 1152 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 12149: 00956bb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 12148: 0071c88c 1152 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ + 12149: 00956c58 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 12150: 004b4730 200 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ 12151: 00cca96c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpsxds │ │ │ │ - 12152: 009acbc8 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 12152: 009acc70 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 12153: 00d6d9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 12154: 008f94c4 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 12154: 008f956c 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 12155: 00db1e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 12156: 00d5dc58 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 12157: 00d79df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 12158: 0090acf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 12158: 0090ada0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 12159: 0028b718 8 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 12160: 0097fbcc 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 12160: 0097fc74 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 12161: 00cca33c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssqrtsp │ │ │ │ 12162: 006361d0 336 FUNC GLOBAL DEFAULT 12 helper_xvrdpic │ │ │ │ 12163: 00db1650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 12164: 00db00c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 12165: 00db07e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 12166: 00403974 8 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 12167: 00db0c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ 12168: 00cc3988 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI4GER8PP │ │ │ │ - 12169: 006e7940 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 12169: 006e79e8 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 12170: 00c7e5f0 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 12171: 00d789e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ - 12172: 00790af0 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ + 12172: 00790b98 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ 12173: 00d6c57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_SET_GPIO_EVENT │ │ │ │ - 12174: 007259a8 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 12175: 00953cd0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 12174: 00725a50 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 12175: 00953d78 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 12176: 00636320 384 FUNC GLOBAL DEFAULT 12 helper_xvrdpim │ │ │ │ 12177: 00db1a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 12178: 004b3c14 408 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ 12179: 006364a0 384 FUNC GLOBAL DEFAULT 12 helper_xvrdpip │ │ │ │ - 12180: 009b0e80 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 12181: 00954ad8 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 12180: 009b0f28 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 12181: 00954b80 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 12182: 005ade9c 44 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 12183: 00d68ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 12184: 008ae228 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 12184: 008ae2d0 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 12185: 00d6b670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 12186: 004737c8 124 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 12187: 00d64380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ - 12188: 0073d25c 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ + 12188: 0073d304 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ 12189: 00db0e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 12190: 00dafd25 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ - 12191: 00730e74 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ + 12191: 00730f1c 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 12192: 00d675a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ 12193: 00443cf8 248 FUNC GLOBAL DEFAULT 12 pci_get_msi_message │ │ │ │ 12194: 00636620 384 FUNC GLOBAL DEFAULT 12 helper_xvrdpiz │ │ │ │ 12195: 00db0aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_READ_DSTATE │ │ │ │ 12196: 005ccaf4 652 FUNC GLOBAL DEFAULT 12 replay_audio_in │ │ │ │ 12197: 0064adec 4 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_transaction_failed │ │ │ │ 12198: 003c9ad4 332 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment_pci │ │ │ │ 12199: 00db0ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_READ_DSTATE │ │ │ │ 12200: 00db0844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_READ_DSTATE │ │ │ │ 12201: 00d692a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 12202: 00db21a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 12203: 0064af30 112 FUNC GLOBAL DEFAULT 12 helper_store_msr │ │ │ │ 12204: 00db0ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 12205: 00d71bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ - 12206: 007168dc 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ + 12206: 00716984 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 12207: 00db0968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 12208: 00db1c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 12209: 00b0bf20 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 12209: 00b0bfc0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 12210: 00d8d590 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 12211: 00c7d9f8 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 12212: 00db15ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 12213: 00db22f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 12214: 00293bf8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 12215: 00d6d788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 12216: 00db0316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 12217: 00978c50 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 12217: 00978cf8 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 12218: 00d69e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 12219: 005cac58 28 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ 12220: 00cd2b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_TW │ │ │ │ - 12221: 00953d40 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 12221: 00953de8 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 12222: 00511b64 204 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 12223: 002928a0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 12224: 008dcc24 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 12225: 00997f74 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 12224: 008dcccc 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 12225: 0099801c 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 12226: 00d6b510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 12227: 00db0bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 12228: 003c9c20 388 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 12229: 00294708 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 12230: 00ccec74 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdsub │ │ │ │ 12231: 00db0394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 12232: 0095ffa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 12232: 0096004c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 12233: 00cd02a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_compute_fprf_float64 │ │ │ │ 12234: 00db0bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_RECEIVE_DSTATE │ │ │ │ 12235: 00dafff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 12236: 008f3864 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 12236: 008f390c 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 12237: 00d7a6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 12238: 00db1926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_DSTATE │ │ │ │ 12239: 00d799b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 12240: 009b15fc 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 12240: 009b16a4 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 12241: 00c7e3a0 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 12242: 00db0f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 12243: 00d6d958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ - 12244: 00720904 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ - 12245: 00743244 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ - 12246: 0069e838 148 FUNC GLOBAL DEFAULT 12 spr_read_mas73 │ │ │ │ - 12247: 0069dfe8 164 FUNC GLOBAL DEFAULT 12 spr_write_booke_tsr │ │ │ │ + 12244: 007209ac 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ + 12245: 007432ec 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ + 12246: 0069e8e4 148 FUNC GLOBAL DEFAULT 12 spr_read_mas73 │ │ │ │ + 12247: 0069e094 164 FUNC GLOBAL DEFAULT 12 spr_write_booke_tsr │ │ │ │ 12248: 0037a5d8 228 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init │ │ │ │ 12249: 00d7a644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 12250: 00d6eda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ - 12251: 009bb9b4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 12251: 009bba5c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 12252: 00db2914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 12253: 0062d1d4 296 FUNC GLOBAL DEFAULT 12 helper_xvsqrtsp │ │ │ │ 12254: 00d6ec04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 12255: 00db09e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 12256: 00966300 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 12256: 009663a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 12257: 00cb999c 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 12258: 008237a4 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 12258: 0082384c 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 12259: 003790ec 1540 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 12260: 00d69d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 12261: 0099e664 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 12261: 0099e70c 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 12262: 00291774 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 12263: 004bb964 400 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 12264: 00db11d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_CTRL_READ_DSTATE │ │ │ │ 12265: 00db28e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 12266: 009167f8 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 12267: 00b0bb24 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 12266: 009168a0 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 12267: 00b0bbc4 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ 12268: 00db1ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VPA_ADDR_SET_DSTATE │ │ │ │ - 12269: 0099bf74 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 12269: 0099c01c 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 12270: 00d78550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 12271: 00c7d300 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 12272: 00db1ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 12273: 00cc4e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBQPO │ │ │ │ 12274: 00db0a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 12275: 00cc8e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcfn │ │ │ │ 12276: 00d64650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 12277: 00c7ece0 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 12278: 009758a0 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 12278: 00975948 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 12279: 00d6efe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 12280: 00758528 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 12280: 007585d0 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 12281: 00d6e538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 12282: 008f36a4 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 12282: 008f374c 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 12283: 00db14f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 12284: 00db1b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ - 12285: 00917538 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 12286: 007b9eb8 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ - 12287: 00806954 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 12285: 009175e0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 12286: 007b9f60 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 12287: 008069fc 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 12288: 00cc8d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcfz │ │ │ │ - 12289: 0077c174 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ - 12290: 00b91b5c 2048 OBJECT GLOBAL DEFAULT 14 DPD2BIN │ │ │ │ + 12289: 0077c21c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ + 12290: 00b91bfc 2048 OBJECT GLOBAL DEFAULT 14 DPD2BIN │ │ │ │ 12291: 005a4ee0 592 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 12292: 0099c564 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 12292: 0099c60c 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 12293: 005c0730 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_vhost_net │ │ │ │ 12294: 0028b720 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ - 12295: 007954ec 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ + 12295: 00795594 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 12296: 00cb58c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 12297: 00d7ba6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 12298: 00d79de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 12299: 00db0a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 12300: 00db2668 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 12301: 00946df0 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 12301: 00946e98 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 12302: 00d696dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 12303: 002cf4bc 264 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 12304: 00db1736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 12305: 00dafe24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 12306: 00d6e3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 12307: 008c6e94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 12307: 008c6f3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 12308: 00db1734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 12309: 00db025e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ - 12310: 00965724 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 12310: 009657cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 12311: 00537008 56 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 12312: 00d6a924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 12313: 00d65798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 12314: 0096594c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 12314: 009659f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ 12315: 00db2142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 12316: 0094ed7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 12316: 0094ee24 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 12317: 0062ae68 292 FUNC GLOBAL DEFAULT 12 helper_XSADDDP │ │ │ │ 12318: 00db1652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 12319: 00db0e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 12320: 007f2db8 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 12321: 0091053c 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 12322: 0098c98c 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 12320: 007f2e60 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 12321: 009105e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 12322: 0098ca34 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 12323: 00db1ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 12324: 00d7b798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 12325: 00db1c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ 12326: 00cc8e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdsetsgn │ │ │ │ - 12327: 00814330 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 12327: 008143d8 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 12328: 00d779ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 12329: 00db12a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 12330: 006b02b4 188 FUNC GLOBAL DEFAULT 12 decimal64ToEngString │ │ │ │ + 12330: 006b035c 188 FUNC GLOBAL DEFAULT 12 decimal64ToEngString │ │ │ │ 12331: 00d71110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ - 12332: 0073e528 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ - 12333: 0078275c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ + 12332: 0073e5d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ + 12333: 00782804 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 12334: 00d775ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 12335: 00d5dc28 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 12336: 00524fa8 276 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 12337: 00d78370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 12338: 009520c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 12338: 0095216c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 12339: 00d78890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 12340: 00cb541c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ - 12341: 0091f544 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ + 12341: 0091f5ec 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ 12342: 00db10c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 12343: 00db1328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 12344: 0098e070 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 12344: 0098e118 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 12345: 005a066c 176 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ - 12346: 00719c78 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ + 12346: 00719d20 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 12347: 00d79220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ - 12348: 00963834 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 12348: 009638dc 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 12349: 00d7abf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 12350: 008c6090 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ - 12351: 00864028 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 12350: 008c6138 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 12351: 008640d0 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 12352: 00d70968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ - 12353: 00722fa0 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 12353: 00723048 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 12354: 00d72100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 12355: 00811db4 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 12355: 00811e5c 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 12356: 00d6969c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 12357: 00cb4000 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 12358: 00289f9c 356 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 12359: 00d6648c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 12360: 00995b94 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 12360: 00995c3c 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 12361: 00d64820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 12362: 00624cc8 368 FUNC GLOBAL DEFAULT 12 helper_DDEDPD │ │ │ │ - 12363: 00732790 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ - 12364: 00730cd4 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ + 12363: 00732838 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ + 12364: 00730d7c 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 12365: 002818a0 284 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ - 12366: 00968454 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 12366: 009684fc 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 12367: 00db0edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 12368: 00db21d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 12369: 007bcdc0 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 12369: 007bce68 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 12370: 00d6f294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 12371: 00d6be50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 12372: 00db0dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 12373: 008f8074 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 12373: 008f811c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 12374: 0059d93c 2064 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 12375: 00d6c300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 12376: 00d6f8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 12377: 0028c368 424 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 12378: 00d73eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 12379: 00db0e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 12380: 0074b6dc 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 12380: 0074b784 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 12381: 0057c69c 36 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 12382: 00957cfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 12382: 00957da4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 12383: 00db075c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 12384: 00628308 176 FUNC GLOBAL DEFAULT 12 helper_FMADDS │ │ │ │ 12385: 00d705ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_NOT_SUPPORTED_EVENT │ │ │ │ 12386: 00d7af50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ - 12387: 00804ac8 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 12387: 00804b70 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 12388: 005655ac 24 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 12389: 0056b2d8 188 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 12390: 00255b10 68 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 12391: 00db1f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 12392: 0096c318 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 12392: 0096c3c0 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 12393: 00d7ac90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 12394: 00d78ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 12395: 00932518 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 12396: 006eb744 2896 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 12395: 009325c0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 12396: 006eb7ec 2896 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 12397: 00db1990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 12398: 00cc6d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXCDP │ │ │ │ 12399: 00db173e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 12400: 005b059c 124 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 12401: 00db1518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 12402: 00386ac4 88 FUNC GLOBAL DEFAULT 12 dma_buf_commit │ │ │ │ - 12403: 009ce5c0 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 12403: 009ce668 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 12404: 0057334c 12 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ - 12405: 009ca7dc 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 12405: 009ca884 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 12406: 00db18b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 12407: 00d7086c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_CAS_PVR_EVENT │ │ │ │ 12408: 00db0ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 12409: 008f40a0 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 12410: 007e4680 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 12409: 008f4148 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 12410: 007e4728 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 12411: 00db053c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 12412: 0091fd1c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 12412: 0091fdc4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 12413: 002916d4 40 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 12414: 005cfdc8 100 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ - 12415: 0069eaac 1052 FUNC GLOBAL DEFAULT 12 create_ppc_opcodes │ │ │ │ + 12415: 0069eb58 1052 FUNC GLOBAL DEFAULT 12 create_ppc_opcodes │ │ │ │ 12416: 00db01e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 12417: 00d743ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 12418: 00817840 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 12418: 008178e8 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 12419: 00db0258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 12420: 009464a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 12420: 0094654c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ 12421: 00d68bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ 12422: 00db1ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 12423: 00db0e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ - 12424: 0078116c 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 12425: 007dc4fc 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 12424: 00781214 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ + 12425: 007dc5a4 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 12426: 005d3764 72 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ 12427: 00624058 508 FUNC GLOBAL DEFAULT 12 helper_DRDPQ │ │ │ │ - 12428: 009bf150 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ - 12429: 0078fe10 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 12430: 009106ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 12431: 0093e960 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 12432: 00946794 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 12428: 009bf1f8 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 12429: 0078feb8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ + 12430: 00910754 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 12431: 0093ea08 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 12432: 0094683c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 12433: 00cb3f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 12434: 00db2338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 12435: 00db1ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FP_GET_DSTATE │ │ │ │ 12436: 00cc4eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBQP │ │ │ │ - 12437: 0098dcdc 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 12437: 0098dd84 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 12438: 00d71060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 12439: 00d681b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ 12440: 00d7a108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_EVENT │ │ │ │ - 12441: 0093c62c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ - 12442: 0074175c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ + 12441: 0093c6d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 12442: 00741804 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 12443: 002f31a8 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 12444: 00db1610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 12445: 00295c4c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 12446: 009b8748 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 12446: 009b87f0 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 12447: 0043b0c4 120 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 12448: 00db1a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 12449: 00d79d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 12450: 00d63cd8 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 12451: 00db229a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ 12452: 00cc96dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspdp │ │ │ │ 12453: 00db111e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_DSTATE │ │ │ │ - 12454: 008d8994 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 12454: 008d8a3c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 12455: 00db2332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 12456: 008f7c80 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 12456: 008f7d28 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 12457: 003342d4 316 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 12458: 002eda9c 256 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 12459: 008dc7a0 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ - 12460: 006ad4d8 732 FUNC GLOBAL DEFAULT 12 decimal128FromNumber │ │ │ │ + 12459: 008dc848 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 12460: 006ad580 732 FUNC GLOBAL DEFAULT 12 decimal128FromNumber │ │ │ │ 12461: 00db28fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 12462: 002889a8 400 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ - 12463: 00730d28 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 12464: 009492dc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 12463: 00730dd0 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ + 12464: 00949384 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 12465: 00d7a514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 12466: 00db1e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 12467: 00d7aff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 12468: 00d64c0c 240 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 12469: 008c66ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 12469: 008c6754 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 12470: 00db027a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 12471: 00d638f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 12472: 00db21b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 12473: 00db2074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 12474: 00d67c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 12475: 0091081c 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 12475: 009108c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 12476: 00d71a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 12477: 00db086a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 12478: 00db0d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 12479: 009bac9c 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 12480: 00997ec4 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 12479: 009bad44 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 12480: 00997f6c 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 12481: 005df7d4 100 FUNC GLOBAL DEFAULT 12 ppc6xx_irq_init │ │ │ │ 12482: 00d6b400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 12483: 00d71f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 12484: 00db099e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 12485: 0028d254 452 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 12486: 00db2340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 12487: 0057d598 104 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 12488: 00db1c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 12489: 005c84cc 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 12490: 00db0288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 12491: 006e7b5c 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 12491: 006e7c04 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ 12492: 00db094a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_FLOPPY_DSTATE │ │ │ │ - 12493: 008ff608 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 12493: 008ff6b0 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 12494: 0032d2d0 96 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 12495: 00d79b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 12496: 002925e4 164 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 12497: 00db20b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 12498: 002f0ef0 100 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 12499: 0096bcc8 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 12499: 0096bd70 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 12500: 002ea1f0 264 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 12501: 00d6b7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 12502: 00db0544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 12503: 00db10b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ 12504: 00db1144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_READ_DSTATE │ │ │ │ - 12505: 00964c54 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 12506: 00965838 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 12505: 00964cfc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 12506: 009658e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ 12507: 00db1b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 12508: 00db1d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 12509: 00701048 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 12509: 007010f0 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 12510: 00d76ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 12511: 002b7be8 184 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 12512: 00cc9c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxddp │ │ │ │ 12513: 00d66788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 12514: 00d7bc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 12515: 00db1a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ - 12516: 00794c3c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 12517: 0098ae4c 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 12516: 00794ce4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ + 12517: 0098aef4 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 12518: 00cc4984 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBSP │ │ │ │ 12519: 00437a78 244 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 12520: 00296078 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 12521: 002869c4 264 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 12522: 008b84dc 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 12523: 00926574 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 12524: 00963548 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 12522: 008b8584 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 12523: 0092661c 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 12524: 009635f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 12525: 00d68be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 12526: 007cf508 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 12526: 007cf5b0 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 12527: 00db1c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ - 12528: 007ad2ec 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 12528: 007ad394 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 12529: 00d71800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 12530: 00c7d230 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 12531: 00d6de88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 12532: 00338a7c 104 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 12533: 00db1730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 12534: 00db1142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_IRQ_DSTATE │ │ │ │ 12535: 003c8ba4 160 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 12536: 008c698c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ - 12537: 0070eec4 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ + 12536: 008c6a34 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 12537: 0070ef6c 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 12538: 00d667c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 12539: 00db09a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 12540: 0064bec0 4 FUNC GLOBAL DEFAULT 12 helper_load_40x_pit │ │ │ │ 12541: 005e28e8 12 FUNC GLOBAL DEFAULT 12 ppc_cpu_tir │ │ │ │ 12542: 00da8824 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ 12543: 00db122c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_FINALIZING_DSTATE │ │ │ │ - 12544: 0086d5ac 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 12544: 0086d654 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 12545: 00d6645c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 12546: 00db15c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 12547: 00db17b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 12548: 009af84c 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 12548: 009af8f4 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 12549: 00534b9c 388 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 12550: 00db1d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 12551: 0090f9a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 12551: 0090fa50 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 12552: 005642e4 20 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 12553: 00db06f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 12554: 00960f30 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 12555: 008f1eac 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 12554: 00960fd8 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 12555: 008f1f54 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 12556: 00db0502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 12557: 00cb7f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 12558: 008f84fc 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 12558: 008f85a4 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 12559: 002ecdfc 84 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 12560: 002917e8 48 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 12561: 005ad1f0 100 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 12562: 00db04e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 12563: 00db06f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 12564: 00905de8 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 12564: 00905e90 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 12565: 004b7c14 284 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 12566: 0054bb08 19432 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 12567: 00db1056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 12568: 00db1040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 12569: 0028913c 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 12570: 00947780 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 12570: 00947828 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 12571: 00cb7ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 12572: 00d7699c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 12573: 0090b4e0 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ - 12574: 00741438 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ + 12573: 0090b588 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 12574: 007414e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 12575: 00d664ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 12576: 00632e10 324 FUNC GLOBAL DEFAULT 12 helper_xscvdphp │ │ │ │ 12577: 00cb3ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 12578: 00d64510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 12579: 00db214e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 12580: 00d76b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 12581: 00d64660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 12582: 00db1374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 12583: 0074d880 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 12583: 0074d928 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 12584: 005a7b1c 1164 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 12585: 00745c34 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 12585: 00745cdc 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 12586: 00cd06c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctsiz │ │ │ │ 12587: 00db1090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 12588: 00d67844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 12589: 00468304 72 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 12590: 00972664 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 12591: 009ca89c 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 12590: 0097270c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 12591: 009ca944 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 12592: 00408544 1272 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 12593: 005cb120 108 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ - 12594: 0073dd48 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ + 12594: 0073ddf0 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ 12595: 004026b4 20 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 12596: 00db1a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ - 12597: 00794528 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ - 12598: 009c7864 96 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ + 12597: 007945d0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ + 12598: 009c790c 96 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ 12599: 005cb5e0 24 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 12600: 00d6d1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 12601: 009bbcd8 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 12602: 0079f3b4 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 12603: 00997610 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 12604: 007ba670 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 12601: 009bbd80 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 12602: 0079f45c 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 12603: 009976b8 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 12604: 007ba718 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 12605: 00d65888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 12606: 002a0b60 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 12607: 00b2d9d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 12607: 00b2da78 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ 12608: 00611760 1700 FUNC GLOBAL DEFAULT 12 ppc_cpu_dump_state │ │ │ │ - 12609: 009ba6f4 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 12609: 009ba79c 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 12610: 004f3b1c 492 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 12611: 008f3d4c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 12611: 008f3df4 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 12612: 00d68464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 12613: 0053a458 172 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 12614: 00c7d8a4 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 12615: 0099d058 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 12615: 0099d100 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 12616: 0061f39c 268 FUNC GLOBAL DEFAULT 12 register_sdr1_sprs │ │ │ │ 12617: 0057d94c 2940 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 12618: 00d6cfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 12619: 00db133a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 12620: 00db0d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 12621: 00920dec 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 12621: 00920e94 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 12622: 002a3bc0 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 12623: 00980e78 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 12623: 00980f20 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 12624: 0055aea8 480 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 12625: 003aa4b4 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 12626: 00cc5350 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGSB │ │ │ │ 12627: 00524e74 108 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 12628: 00823480 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 12628: 00823528 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 12629: 00c7b448 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 12630: 005792e0 1252 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 12631: 00db1948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 12632: 00db2370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 12633: 00db0988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 12634: 00cc8f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsphp │ │ │ │ 12635: 00d75b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 12636: 0029be6c 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 12637: 00c7e524 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 12638: 00cc52cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGSH │ │ │ │ 12639: 00db2912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 12640: 0081dbf0 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ - 12641: 0073ce24 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ + 12640: 0081dc98 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 12641: 0073cecc 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ 12642: 0057822c 1208 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 12643: 00324560 180 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 12644: 00d6fe44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_INTREG_EVENT │ │ │ │ 12645: 00db0da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 12646: 009c56c8 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 12647: 0096b200 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 12646: 009c5770 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 12647: 0096b2a8 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 12648: 004f4510 564 FUNC GLOBAL DEFAULT 12 vfio_get_dev_region_info │ │ │ │ - 12649: 0073afa8 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 12650: 0090ffe4 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 12649: 0073b050 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ + 12650: 0091008c 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 12651: 00cb8938 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 12652: 0026d1dc 388 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ - 12653: 009b8c88 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 12653: 009b8d30 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 12654: 00db0ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 12655: 00d69dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 12656: 00d6ed44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 12657: 00d78940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 12658: 00d6b8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 12659: 00db2268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 12660: 00db1a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 12661: 00745da0 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 12661: 00745e48 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 12662: 00db0ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 12663: 00db28a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 12664: 00cc5248 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGSW │ │ │ │ 12665: 00d73d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 12666: 008bbb84 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 12666: 008bbc2c 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 12667: 00572ec4 20 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 12668: 008a5ac4 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 12668: 008a5b6c 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 12669: 00d791d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 12670: 0091828c 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 12670: 00918334 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 12671: 00c7d33c 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 12672: 0093e42c 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 12672: 0093e4d4 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 12673: 00d7b324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 12674: 009605ec 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 12675: 00756c40 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 12674: 00960694 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 12675: 00756ce8 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 12676: 00db07ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 12677: 00d64aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 12678: 0044b150 204 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 12679: 0094a22c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 12680: 009bccac 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 12679: 0094a2d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 12680: 009bcd54 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 12681: 002964f4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 12682: 00cb0850 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 12683: 0027e7e0 340 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 12684: 00db1004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ - 12685: 007d55b8 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ - 12686: 00762b68 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ + 12685: 007d5660 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 12686: 00762c10 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 12687: 00db08a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 12688: 0026ef78 2892 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ 12689: 00cd2ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_book3s_msgclr │ │ │ │ - 12690: 00931658 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 12691: 008110c8 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 12692: 008ac7f4 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 12690: 00931700 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 12691: 00811170 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 12692: 008ac89c 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 12693: 00d7749c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 12694: 002ecd3c 116 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 12695: 003dafcc 152 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 12696: 00db20c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 12697: 0093d2e4 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 12697: 0093d38c 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 12698: 00d77bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 12699: 0063fe74 488 FUNC GLOBAL DEFAULT 12 helper_XVI8GER4SPP │ │ │ │ 12700: 00cc8344 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfvscr │ │ │ │ 12701: 00d6df58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 12702: 0094ff34 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 12702: 0094ffdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 12703: 00d6f1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ - 12704: 008101c8 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ - 12705: 00715d00 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ + 12704: 00810270 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 12705: 00715da8 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 12706: 00cd45a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDIVQ │ │ │ │ 12707: 00db0ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 12708: 00438b98 504 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 12709: 00291e84 172 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 12710: 00db1d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 12711: 00d6f1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ - 12712: 0069f1a8 28 FUNC GLOBAL DEFAULT 12 decContextClearStatus │ │ │ │ + 12712: 0069f254 28 FUNC GLOBAL DEFAULT 12 decContextClearStatus │ │ │ │ 12713: 00d6d9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 12714: 00db1c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 12715: 00ccf7cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzb │ │ │ │ 12716: 0053ec84 592 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 12717: 009600b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 12717: 00960160 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 12718: 00d6da18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 12719: 00ccf640 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzd │ │ │ │ 12720: 00295a40 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 12721: 00db1b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 12722: 0056c06c 176 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 12723: 00c7b43c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 12724: 00ccf748 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzh │ │ │ │ 12725: 00db0b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 12726: 002b7d20 260 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ 12727: 00cc54dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGUB │ │ │ │ - 12728: 00761ac8 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 12729: 009801c0 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 12730: 00917cb0 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 12728: 00761b70 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ + 12729: 00980268 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 12730: 00917d58 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 12731: 00d6a5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 12732: 008f0294 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 12733: 007ba554 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 12732: 008f033c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 12733: 007ba5fc 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 12734: 00d6a184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 12735: 00cc5458 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGUH │ │ │ │ 12736: 00492cf4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 12737: 006e79d4 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 12737: 006e7a7c 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 12738: 00db0112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 12739: 00db0e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 12740: 00993574 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 12740: 0099361c 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 12741: 00d66fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 12742: 0093ec20 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 12743: 007ae394 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 12742: 0093ecc8 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 12743: 007ae43c 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 12744: 00c7e93c 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 12745: 00995aec 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 12745: 00995b94 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 12746: 00db1a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ 12747: 00cc45e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI8GER4SPP │ │ │ │ 12748: 00ccf6c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzw │ │ │ │ - 12749: 007f3a18 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 12749: 007f3ac0 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 12750: 00544fd8 168 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 12751: 007a82b0 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 12752: 007ae1fc 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 12751: 007a8358 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 12752: 007ae2a4 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 12753: 002f31c4 60 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ 12754: 005c94f8 228 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 12755: 008ca83c 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 12755: 008ca8e4 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 12756: 0029461c 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 12757: 0029f12c 112 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ 12758: 00cc53d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGUW │ │ │ │ - 12759: 00924b28 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 12759: 00924bd0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 12760: 00d6f264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 12761: 00d7373c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 12762: 0028b768 8 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 12763: 00380710 408 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 12764: 00cb4e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 12765: 00958094 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 12765: 0095813c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ 12766: 00d6fc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_WRITE_EVENT │ │ │ │ - 12767: 009575ac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 12767: 00957654 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 12768: 00db0646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 12769: 00db0b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 12770: 009a0118 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 12770: 009a01c0 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 12771: 002a1f14 480 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 12772: 00295198 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 12773: 00338bdc 224 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 12774: 00325650 124 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 12775: 008c17e4 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 12775: 008c188c 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 12776: 0032ce6c 208 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 12777: 0052cddc 140 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 12778: 006c3248 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 12778: 006c32f0 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 12779: 00cb0e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 12780: 00d7a138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 12781: 00cb8ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 12782: 00dafd4c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 12783: 00db2294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 12784: 00d71170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 12785: 0032a8d0 268 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 12786: 008bd484 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 12786: 008bd52c 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 12787: 00db1dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ - 12788: 00745864 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ - 12789: 0070c8c4 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 12790: 00799350 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 12788: 0074590c 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ + 12789: 0070c96c 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ + 12790: 007993f8 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 12791: 00d64050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 12792: 0053c058 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 12793: 00326630 208 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 12794: 0029026c 108 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 12795: 0074bcdc 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 12795: 0074bd84 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 12796: 00d67264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 12797: 00cb0640 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 12798: 00cb8830 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 12799: 0057d500 36 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 12800: 00daffee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 12801: 00dafee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 12802: 004f0b8c 312 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 12803: 00d71260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 12804: 008fcc20 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 12804: 008fccc8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ 12805: 00db112e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_MAP_IRQ_DSTATE │ │ │ │ - 12806: 00966248 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 12807: 008113f4 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 12806: 009662f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 12807: 0081149c 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 12808: 00291f30 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 12809: 00cb54a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 12810: 00cc25f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_le_comp │ │ │ │ 12811: 00db057e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 12812: 00db2036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 12813: 00d6a084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 12814: 00295e60 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ @@ -12821,2860 +12821,2860 @@ │ │ │ │ 12817: 00d6a9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_EVENT │ │ │ │ 12818: 00d64a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 12819: 004aae20 176 FUNC GLOBAL DEFAULT 12 pit_reset_common │ │ │ │ 12820: 00d64afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 12821: 00404250 48 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 12822: 00d6cdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 12823: 00db1032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 12824: 009c1e48 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 12824: 009c1ef0 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 12825: 00d6dd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 12826: 00db238a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 12827: 00daff3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 12828: 00daff0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ - 12829: 0070e1dc 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 12830: 00926c04 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 12829: 0070e284 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ + 12830: 00926cac 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 12831: 00d6e4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 12832: 00d6df28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 12833: 0059f428 820 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 12834: 00db1a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 12835: 004099d4 104 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 12836: 005cc674 104 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 12837: 00b869d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 12837: 00b86a70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 12838: 0028a714 356 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 12839: 00c7d940 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 12840: 00524dc8 72 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 12841: 00290138 120 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 12842: 00db01aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 12843: 00d716a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 12844: 005c82fc 268 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 12845: 00d67664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 12846: 00db13da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 12847: 008ffd9c 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 12847: 008ffe44 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 12848: 00d646a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 12849: 00db0ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_ONE_SEC_TIMER_DSTATE │ │ │ │ 12850: 00db1d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 12851: 00d74b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 12852: 00d6a314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 12853: 00db28d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 12854: 00d6f024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 12855: 008fc198 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 12855: 008fc240 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 12856: 00db03fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 12857: 00628d54 160 FUNC GLOBAL DEFAULT 12 helper_FADD │ │ │ │ 12858: 00d786a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 12859: 00d64140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 12860: 00cb4dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 12861: 009761c0 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 12861: 00976268 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 12862: 00db10ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 12863: 00db198c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ 12864: 00db234e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 12865: 00d684a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 12866: 005461fc 32 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 12867: 00d6d9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 12868: 009d11f8 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 12868: 009d12a0 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 12869: 00d6e248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 12870: 00db1380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 12871: 00965fc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 12871: 0096606c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 12872: 00d6d9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 12873: 00d72b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 12874: 00d74ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 12875: 00db0368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 12876: 00d6f978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 12877: 00d6a1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 12878: 00db2246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 12879: 00c7b418 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 12880: 00db1f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 12881: 00d7a634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ - 12882: 00765d00 11936 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ + 12882: 00765da8 11936 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 12883: 005d8d2c 344 FUNC GLOBAL DEFAULT 12 ppc_cpu_get_phys_page_debug │ │ │ │ 12884: 00281148 272 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 12885: 0042eb24 1876 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ - 12886: 009b7ce4 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ - 12887: 00701184 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ + 12886: 009b7d8c 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 12887: 0070122c 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 12888: 00cc00d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPRTYBQ │ │ │ │ 12889: 00d77bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 12890: 00db07cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 12891: 00db0e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 12892: 00d790a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SLB_GET_EVENT │ │ │ │ 12893: 00cb0c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 12894: 00d7adb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 12895: 009104e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 12895: 00910588 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 12896: 00d6e7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 12897: 008b7444 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 12897: 008b74ec 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 12898: 00d73b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 12899: 00db2352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 12900: 00289844 300 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 12901: 008c16f0 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 12901: 008c1798 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ 12902: 00db111c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_MEM_VALID_DSTATE │ │ │ │ - 12903: 0071e114 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ + 12903: 0071e1bc 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 12904: 00d6c40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_RESP_COMPLETE_EVENT │ │ │ │ 12905: 00db13b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 12906: 00db024e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 12907: 009804e8 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 12907: 00980590 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 12908: 00d6971c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 12909: 00d6d4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 12910: 00db08ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 12911: 00d6f4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 12912: 00db167e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 12913: 00d7bddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 12914: 00436fc0 60 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init │ │ │ │ 12915: 00db13f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 12916: 007ee4ec 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 12916: 007ee594 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 12917: 00d7b0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 12918: 00327318 92 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 12919: 002a2f18 16 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ 12920: 00cc4564 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2 │ │ │ │ - 12921: 009b5794 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 12921: 009b583c 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 12922: 00d6c4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_ADB_REPLY_EVENT │ │ │ │ 12923: 00445548 852 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 12924: 00d66c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 12925: 005328d0 732 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 12926: 0051bedc 268 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ - 12927: 00740104 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ + 12927: 007401ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 12928: 00323ee8 112 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 12929: 00d64330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 12930: 00296bb8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 12931: 009b1580 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 12931: 009b1628 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 12932: 00db088c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 12933: 00900c14 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 12933: 00900cbc 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 12934: 00cb8cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 12935: 0092285c 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 12935: 00922904 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ 12936: 00cd2190 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdctn │ │ │ │ - 12937: 0093d090 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ - 12938: 00746480 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 12937: 0093d138 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 12938: 00746528 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 12939: 00d6bcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 12940: 008f4700 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 12940: 008f47a8 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 12941: 0044c440 8 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 12942: 0032a40c 596 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 12943: 008f8a50 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 12944: 008c7a14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ - 12945: 00998c38 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 12943: 008f8af8 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 12944: 008c7abc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 12945: 00998ce0 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 12946: 00d6c1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 12947: 00db2210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 12948: 00441220 164 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 12949: 00db00ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 12950: 0095c27c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ - 12951: 00774c2c 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 12952: 009809d4 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 12950: 0095c324 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 12951: 00774cd4 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ + 12952: 00980a7c 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 12953: 00cc8d10 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdctz │ │ │ │ 12954: 0053da6c 184 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 12955: 00291fd4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 12956: 00d65b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 12957: 00cc7d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMADD │ │ │ │ 12958: 00d73d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 12959: 00cd4c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDEDPDQ │ │ │ │ 12960: 00d63d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 12961: 0096d690 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 12961: 0096d738 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 12962: 0063e4e0 4 FUNC GLOBAL DEFAULT 12 helper_mtvscr │ │ │ │ 12963: 00dafeda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 12964: 00db17c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 12965: 002962a4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 12966: 008dd264 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 12966: 008dd30c 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 12967: 00337f84 228 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 12968: 00cb4210 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 12969: 00d71120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 12970: 00d735dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 12971: 00cd5310 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVQPDP │ │ │ │ 12972: 00d74e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_EVENT │ │ │ │ 12973: 00db0d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 12974: 00911288 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 12975: 0094188c 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 12974: 00911330 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 12975: 00941934 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 12976: 004f2ed0 184 FUNC GLOBAL DEFAULT 12 vfio_mask_single_irqindex │ │ │ │ - 12977: 007f1aa0 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 12977: 007f1b48 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 12978: 00db1d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 12979: 00465d9c 56 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 12980: 00cbf508 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 12981: 00d656e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 12982: 008c8988 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 12982: 008c8a30 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 12983: 0058ff08 316 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 12984: 00d77a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 12985: 00633ee8 388 FUNC GLOBAL DEFAULT 12 helper_xvcvspuxds │ │ │ │ 12986: 00db0848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 12987: 00d7738c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 12988: 008d7328 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 12988: 008d73d0 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 12989: 005ae498 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ 12990: 00d6c46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CLEAR_TREQ_EVENT │ │ │ │ - 12991: 009ae0a0 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 12991: 009ae148 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 12992: 00d6a304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 12993: 00cb4d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 12994: 0053a554 60 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 12995: 00d76e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 12996: 00904720 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 12996: 009047c8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 12997: 00d7bb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 12998: 00cc10cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMULS │ │ │ │ 12999: 00d7015c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405_GPIO_WRITE_EVENT │ │ │ │ 13000: 00d734fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 13001: 00476e58 836 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 13002: 00d63be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 13003: 00db1536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 13004: 00db0064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 13005: 007e5258 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 13005: 007e5300 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 13006: 0029f3c4 372 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 13007: 008d93c0 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 13007: 008d9468 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 13008: 00db066e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 13009: 00db03fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 13010: 00db0100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ - 13011: 00743db8 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ + 13011: 00743e60 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 13012: 00632ccc 324 FUNC GLOBAL DEFAULT 12 helper_xscvdpqp │ │ │ │ 13013: 00296f74 184 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 13014: 00452ce4 4 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 13015: 0097b980 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 13015: 0097ba28 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 13016: 00640798 160 FUNC GLOBAL DEFAULT 12 helper_VMHRADDSHS │ │ │ │ 13017: 002a44d8 88 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ 13018: 00cc7a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXCQP │ │ │ │ - 13019: 0094c41c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 13019: 0094c4c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 13020: 00db2550 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 13021: 007e8444 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 13021: 007e84ec 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 13022: 00d79afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ 13023: 00cca8e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpsxws │ │ │ │ 13024: 0062af8c 408 FUNC GLOBAL DEFAULT 12 helper_XSADDSP │ │ │ │ - 13025: 00920f00 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 13025: 00920fa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 13026: 002f3210 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 13027: 00299da8 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 13028: 00d787a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 13029: 00d6e4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 13030: 00db210a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 13031: 0093c0c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ - 13032: 0073b934 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ + 13031: 0093c170 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 13032: 0073b9dc 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 13033: 004b3758 132 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 13034: 004464e8 736 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 13035: 00db15ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ 13036: 00d707ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_PUT_EVENT │ │ │ │ - 13037: 008ccb00 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 13038: 0094c4d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 13037: 008ccba8 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 13038: 0094c57c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 13039: 00436628 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 13040: 002aaf20 56 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 13041: 00d7745c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 13042: 0043b478 244 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 13043: 0040433c 56 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 13044: 002ef458 948 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 13045: 00db05c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 13046: 005817b0 156 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 13047: 008aac28 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 13047: 008aacd0 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 13048: 00daff08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 13049: 0093c124 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 13049: 0093c1cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 13050: 005c3f60 208 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ 13051: 00d6bf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 13052: 00cb7b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ - 13053: 0075f0a0 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ + 13053: 0075f148 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 13054: 00cb418c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ - 13055: 0073fd34 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ + 13055: 0073fddc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 13056: 005ba0f8 1028 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 13057: 008d9090 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 13058: 008a6804 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 13057: 008d9138 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 13058: 008a68ac 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ 13059: 0044b8e4 224 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 13060: 00d76a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 13061: 00db0a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 13062: 00d75494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 13063: 00d72684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 13064: 0056e81c 576 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 13065: 008f8398 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 13066: 0096710c 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 13067: 0073de34 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ + 13065: 008f8440 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 13066: 009671b4 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 13067: 0073dedc 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ 13068: 00d706fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_RESET_EVENT │ │ │ │ - 13069: 00946614 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 13069: 009466bc 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 13070: 00d6a6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ - 13071: 00b93314 2000 OBJECT GLOBAL DEFAULT 14 BIN2DPD │ │ │ │ - 13072: 008d2374 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 13071: 00b933b4 2000 OBJECT GLOBAL DEFAULT 14 BIN2DPD │ │ │ │ + 13072: 008d241c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 13073: 00db0d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 13074: 00d689a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 13075: 00828e74 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 13075: 00828f1c 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 13076: 00254fa8 1048 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 13077: 0028c6c8 268 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 13078: 003238b8 40 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 13079: 008ce778 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 13079: 008ce820 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 13080: 00d72ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 13081: 00db1110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_READ_DSTATE │ │ │ │ 13082: 00377b58 80 FUNC GLOBAL DEFAULT 12 smbus_quick_command │ │ │ │ 13083: 00db1872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 13084: 00db0c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ - 13085: 00794c78 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 13086: 0075abac 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 13085: 00794d20 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ + 13086: 0075ac54 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 13087: 00db1164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_DSTATE │ │ │ │ 13088: 00db127c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 13089: 00db1eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 13090: 00976ed0 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 13090: 00976f78 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 13091: 00d69ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 13092: 00db0826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 13093: 00db2906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 13094: 00db0d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 13095: 009a0144 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 13095: 009a01ec 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 13096: 00d7b538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 13097: 00db1e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ 13098: 00cc83c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_reset_fpstatus │ │ │ │ - 13099: 009065ac 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 13100: 009266b4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 13101: 007f1d4c 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 13099: 00906654 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 13100: 0092675c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 13101: 007f1df4 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 13102: 00db1544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 13103: 0052bb10 60 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 13104: 008c71d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 13104: 008c7278 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 13105: 00c78a68 100 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 13106: 00d76bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 13107: 0095da50 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 13108: 00751b60 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 13107: 0095daf8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 13108: 00751c08 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 13109: 00d7a6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 13110: 00632b98 308 FUNC GLOBAL DEFAULT 12 helper_xscvdpsp │ │ │ │ 13111: 0028b6c8 8 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 13112: 00d6b590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ 13113: 00633334 300 FUNC GLOBAL DEFAULT 12 helper_XVCVSPBF16 │ │ │ │ - 13114: 007e1e30 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 13114: 007e1ed8 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 13115: 00c7d3d0 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 13116: 00db0f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 13117: 00c7d1e4 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ - 13118: 0075517c 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 13118: 00755224 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 13119: 00d68850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 13120: 00d7b768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 13121: 00db1b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 13122: 0064974c 328 FUNC GLOBAL DEFAULT 12 helper_stmw │ │ │ │ 13123: 00d64990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 13124: 007b92c0 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 13125: 007bf8c8 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 13124: 007b9368 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 13125: 007bf970 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 13126: 00d75e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 13127: 00825528 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 13128: 00981814 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 13127: 008255d0 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 13128: 009818bc 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 13129: 00d7b828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 13130: 00cd420c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVXSIGSP │ │ │ │ - 13131: 0095fb50 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 13131: 0095fbf8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 13132: 00db06fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 13133: 0064afa0 4 FUNC GLOBAL DEFAULT 12 helper_ppc_maybe_interrupt │ │ │ │ 13134: 00d66948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 13135: 00d7972c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 13136: 00db2374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 13137: 00338ae4 224 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 13138: 009911ec 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ - 13139: 0071912c 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ - 13140: 0069ccd4 24 FUNC GLOBAL DEFAULT 12 spr_read_ctr │ │ │ │ + 13138: 00991294 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 13139: 007191d4 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ + 13140: 0069cd80 24 FUNC GLOBAL DEFAULT 12 spr_read_ctr │ │ │ │ 13141: 00db2040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 13142: 00d792c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 13143: 00db100e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 13144: 00c7b3b8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ - 13145: 00786e20 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ + 13145: 00786ec8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 13146: 0039bdac 116 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 13147: 00d7b728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ - 13148: 007f411c 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 13148: 007f41c4 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 13149: 00db20b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 13150: 005e119c 244 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_hdecr │ │ │ │ 13151: 00db02bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ - 13152: 0071ff48 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ + 13152: 0071fff0 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 13153: 00d7806c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 13154: 00db1f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 13155: 00297344 216 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 13156: 0099c8c4 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 13157: 00980b3c 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 13156: 0099c96c 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 13157: 00980be4 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 13158: 00db182a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 13159: 00db15bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 13160: 0085d9f8 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 13160: 0085daa0 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 13161: 00d73b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 13162: 00db0ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ 13163: 00db19e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 13164: 009ac508 96 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 13165: 009c85a0 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 13166: 008d7b48 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 13167: 00977e94 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 13168: 0081e940 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 13164: 009ac5b0 96 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 13165: 009c8648 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 13166: 008d7bf0 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 13167: 00977f3c 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 13168: 0081e9e8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 13169: 00d74ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 13170: 00cb6eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 13171: 00d64570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 13172: 00d6edd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 13173: 002a1184 140 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 13174: 00dafd9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 13175: 00daff38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 13176: 008d049c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 13176: 008d0544 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 13177: 00649c58 192 FUNC GLOBAL DEFAULT 12 helper_dcbz │ │ │ │ - 13178: 009ca7c0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 13178: 009ca868 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 13179: 005a0efc 244 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 13180: 002a0f74 124 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 13181: 0090ab88 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 13181: 0090ac30 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 13182: 00d6d068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 13183: 00db0a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 13184: 008c2468 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 13184: 008c2510 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 13185: 00cc2d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRSQRTE │ │ │ │ 13186: 00d7a128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 13187: 00926054 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 13187: 009260fc 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 13188: 00d712e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ 13189: 0063e418 200 FUNC GLOBAL DEFAULT 12 helper_PEXTD │ │ │ │ - 13190: 008087a0 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 13190: 00808848 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 13191: 00c7d1a8 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 13192: 00db0f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 13193: 00cb4108 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 13194: 0094d514 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 13195: 0090ab2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 13194: 0094d5bc 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 13195: 0090abd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 13196: 00db12ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 13197: 0057a774 172 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 13198: 0096b654 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 13198: 0096b6fc 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 13199: 00d67514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 13200: 00b0c064 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 13200: 00b0c104 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 13201: 00d668f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 13202: 00d65d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 13203: 00d65df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ 13204: 0062bcc8 320 FUNC GLOBAL DEFAULT 12 helper_XVMULDP │ │ │ │ - 13205: 007b5810 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 13205: 007b58b8 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 13206: 00d6e4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 13207: 006308f0 344 FUNC GLOBAL DEFAULT 12 helper_XVMAXDP │ │ │ │ 13208: 002a1364 248 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 13209: 00d740dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 13210: 00293d3c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 13211: 00d73c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 13212: 00cb7414 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 13213: 0063e23c 276 FUNC GLOBAL DEFAULT 12 helper_CFUGED │ │ │ │ 13214: 00db0b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_ADB_NOBUS_DSTATE │ │ │ │ 13215: 00db20ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 13216: 0092265c 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 13216: 00922704 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 13217: 00d6b860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 13218: 00d700bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_MAP_EVENT │ │ │ │ 13219: 00d6a484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ - 13220: 0079460c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 13221: 007e530c 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 13222: 008f9774 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 13220: 007946b4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ + 13221: 007e53b4 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 13222: 008f981c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 13223: 002f321c 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 13224: 00551e88 684 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ 13225: 00dafef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 13226: 0039ba4c 248 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 13227: 00db0fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 13228: 00db04fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 13229: 00db01c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 13230: 0029485c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 13231: 0097f698 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 13231: 0097f740 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 13232: 00db1856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ 13233: 004403d8 156 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ 13234: 00cc93c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxdsp │ │ │ │ 13235: 00cc50bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVB │ │ │ │ - 13236: 008cdff4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 13236: 008ce09c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 13237: 00cc4f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVD │ │ │ │ 13238: 00d68900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 13239: 0085b990 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 13239: 0085ba38 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 13240: 0054559c 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 13241: 00db076e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ 13242: 00cc5038 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVH │ │ │ │ - 13243: 0086edc0 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 13243: 0086ee68 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 13244: 00db058a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 13245: 00d6d418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 13246: 00d6a254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 13247: 00d69080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 13248: 00db0ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 13249: 00db1bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_MEM_FAULT_CPU_INDEX_DSTATE │ │ │ │ 13250: 00db2930 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 13251: 00948260 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 13252: 0097804c 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 13251: 00948308 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 13252: 009780f4 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 13253: 00d71e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 13254: 00d73f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 13255: 00d73b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 13256: 00cb2848 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 13257: 0095b218 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 13257: 0095b2c0 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 13258: 00d6e118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 13259: 008bd2e4 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 13259: 008bd38c 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 13260: 00d7b9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13261: 00d73d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 13262: 00cd18cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_rfi │ │ │ │ 13263: 00d68134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 13264: 00d676a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 13265: 005aea4c 288 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 13266: 00db0a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 13267: 00d68624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 13268: 00cc4fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVW │ │ │ │ 13269: 00d7a884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ - 13270: 0077a13c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ + 13270: 0077a1e4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 13271: 0044be28 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 13272: 00db182e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 13273: 00cb2008 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 13274: 00d6504c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 13275: 007da8e8 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 13275: 007da990 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 13276: 00d64e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 13277: 009a6924 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 13277: 009a69cc 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 13278: 00db110c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_READ_DSTATE │ │ │ │ 13279: 00d76dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 13280: 00d6f6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 13281: 00813744 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 13281: 008137ec 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 13282: 00d6a384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 13283: 00450484 360 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 13284: 00db06ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 13285: 00d6e6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 13286: 00d7433c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 13287: 00d659e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 13288: 00981330 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 13289: 008c0884 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 13288: 009813d8 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 13289: 008c092c 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 13290: 00d641f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 13291: 00db0f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 13292: 00db0c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ 13293: 00cca0a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvsqrtdp │ │ │ │ - 13294: 009ab59c 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 13294: 009ab644 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 13295: 003244ec 116 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 13296: 0099b96c 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 13297: 008e6fdc 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 13296: 0099ba14 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 13297: 008e7084 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 13298: 00325dfc 596 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 13299: 00d640c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ - 13300: 008c25b0 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 13300: 008c2658 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 13301: 00db1f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 13302: 00db1c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 13303: 00dafedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 13304: 00d6a7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 13305: 00db2238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 13306: 00810bb8 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 13306: 00810c60 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 13307: 00db19da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ - 13308: 007a0694 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 13309: 009af6f8 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 13308: 007a073c 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 13309: 009af7a0 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ 13310: 00cd1320 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuwlx │ │ │ │ 13311: 0029af80 76 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 13312: 00d71cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 13313: 00407c58 520 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 13314: 004d102c 376 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 13315: 00db1570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 13316: 0058cbc4 1756 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 13317: 00c7e9c8 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 13318: 0081df1c 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 13318: 0081dfc4 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 13319: 00db0aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 13320: 00db28ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 13321: 00d6f784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 13322: 00d77efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 13323: 008c8af8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 13323: 008c8ba0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 13324: 00db1050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ - 13325: 007e405c 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 13325: 007e4104 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 13326: 00db0f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 13327: 00d736bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 13328: 00d65b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 13329: 009d3f70 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 13330: 009ca464 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 13331: 00b86ad8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ - 13332: 009a0274 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 13329: 009d4018 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 13330: 009ca50c 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 13331: 00b86b78 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 13332: 009a031c 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 13333: 00d72150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 13334: 00d74cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 13335: 00db06f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 13336: 00d7748c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 13337: 00d7a278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 13338: 00db1594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 13339: 00951f54 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 13339: 00951ffc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 13340: 005347cc 228 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 13341: 00db07f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 13342: 0079fcd0 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 13342: 0079fd78 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 13343: 0044e3d0 300 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 13344: 005a4de4 40 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 13345: 00376a78 528 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 13346: 007503d0 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 13346: 00750478 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 13347: 00524a44 128 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 13348: 00db22bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 13349: 00db137c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 13350: 006a62e8 224 FUNC GLOBAL DEFAULT 12 decNumberMaxMag │ │ │ │ - 13351: 00911648 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 13350: 006a6390 224 FUNC GLOBAL DEFAULT 12 decNumberMaxMag │ │ │ │ + 13351: 009116f0 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 13352: 00d65e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 13353: 00d9f310 4 OBJECT GLOBAL DEFAULT 25 vfio_group_list │ │ │ │ 13354: 00dafd29 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 13355: 00c7e338 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 13356: 00d66b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 13357: 00db0d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 13358: 00d6d848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 13359: 00db1f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ - 13360: 00797398 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ + 13360: 00797440 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 13361: 00db0fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 13362: 0043e2d4 28 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 13363: 00db18ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 13364: 00d7b6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ 13365: 005e1014 140 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_purr │ │ │ │ - 13366: 00925b24 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 13366: 00925bcc 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 13367: 00db02de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 13368: 009a95a0 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 13369: 0091d830 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 13368: 009a9648 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 13369: 0091d8d8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 13370: 00d78af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 13371: 00d66bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 13372: 00d64620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 13373: 00db0fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 13374: 00db1298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 13375: 00d6fda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_READ_EVENT │ │ │ │ 13376: 006465e0 232 FUNC GLOBAL DEFAULT 12 helper_vupkhpx │ │ │ │ 13377: 00db08a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 13378: 00db0902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 13379: 00d7989c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 13380: 00db0e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ - 13381: 00788a68 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ + 13381: 00788b10 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 13382: 00db1034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ 13383: 00d6962c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 13384: 00978200 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 13384: 009782a8 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 13385: 00db256d 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ 13386: 0064999c 700 FUNC GLOBAL DEFAULT 12 helper_stsw │ │ │ │ - 13387: 00805e38 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 13387: 00805ee0 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 13388: 0029a130 36 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 13389: 00db0ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 13390: 00d63c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 13391: 00d71350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ - 13392: 0098a33c 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ + 13392: 0098a3e4 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ 13393: 0039f7a4 492 FUNC GLOBAL DEFAULT 12 pic_read_irq │ │ │ │ 13394: 005a02c0 32 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 13395: 00d73edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 13396: 00db1b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 13397: 00db1794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 13398: 009d0ce4 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 13398: 009d0d8c 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 13399: 0029f03c 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 13400: 0086d384 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 13400: 0086d42c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 13401: 00d66b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ - 13402: 006f70e8 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ + 13402: 006f7190 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 13403: 00daffe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ 13404: 0062a2c8 92 FUNC GLOBAL DEFAULT 12 helper_evfsmul │ │ │ │ - 13405: 0079a374 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 13405: 0079a41c 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 13406: 00ccf094 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuhlx │ │ │ │ 13407: 00d6cd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 13408: 00d7582c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 13409: 009a5e50 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 13409: 009a5ef8 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 13410: 0058e83c 360 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 13411: 00db1118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_WRITE_DSTATE │ │ │ │ 13412: 00d6657c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 13413: 009ca524 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 13414: 00980708 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ - 13415: 0074112c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ + 13413: 009ca5cc 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 13414: 009807b0 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 13415: 007411d4 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 13416: 00624254 292 FUNC GLOBAL DEFAULT 12 helper_DCFFIX │ │ │ │ 13417: 00d6d188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 13418: 0040ae4c 1492 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 13419: 00db0718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 13420: 0056e634 144 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 13421: 00db02fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 13422: 00db1162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRACKLE_SET_IRQ_DSTATE │ │ │ │ 13423: 00db09cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 13424: 00db1c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13425: 0095e354 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 13425: 0095e3fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 13426: 00db184c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 13427: 00d77a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 13428: 00db0558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 13429: 00d6e208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ - 13430: 0069e1b0 144 FUNC GLOBAL DEFAULT 12 spr_write_excp_prefix │ │ │ │ + 13430: 0069e25c 144 FUNC GLOBAL DEFAULT 12 spr_write_excp_prefix │ │ │ │ 13431: 00db1876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ - 13432: 007f1160 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 13432: 007f1208 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 13433: 00db10fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 13434: 00db0586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 13435: 007504d8 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 13435: 00750580 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 13436: 00db0bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 13437: 00d6c180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 13438: 00db169a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 13439: 005ae694 248 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 13440: 00954990 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ - 13441: 0071aaa8 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 13442: 0075a940 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 13440: 00954a38 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 13441: 0071ab50 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ + 13442: 0075a9e8 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 13443: 00cb8410 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 13444: 00ca99e8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 13445: 0081d9a8 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 13445: 0081da50 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ 13446: 00dafd60 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 13447: 00d6bda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 13448: 00d7799c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 13449: 00db0bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_IRQ_ASSERT_DSTATE │ │ │ │ 13450: 00db1c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 13451: 00d79290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 13452: 005b0bc8 208 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 13453: 007e51b0 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 13454: 00935474 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 13453: 007e5258 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 13454: 0093551c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ 13455: 00db1b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 13456: 00d7047c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_INSTANCE_TO_PACKAGE_EVENT │ │ │ │ 13457: 00d6eee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 13458: 00959634 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 13459: 008d18bc 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 13458: 009596dc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 13459: 008d1964 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 13460: 0061c25c 812 FUNC GLOBAL DEFAULT 12 ppc_cpu_exec_interrupt │ │ │ │ 13461: 00cb7e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 13462: 007ad3b8 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 13462: 007ad460 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 13463: 00d6c120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 13464: 00d717a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 13465: 0062c3f0 416 FUNC GLOBAL DEFAULT 12 helper_XVDIVDP │ │ │ │ 13466: 00d65b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 13467: 00d71a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 13468: 008f7e4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 13469: 007ad0f8 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 13470: 0092c41c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 13468: 008f7ef4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 13469: 007ad1a0 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 13470: 0092c4c4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 13471: 00d65594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 13472: 00db1e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 13473: 008130a0 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 13473: 00813148 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 13474: 00db194a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_BASE_DEVICE_DSTATE │ │ │ │ 13475: 00bc7458 52 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 13476: 008f4b74 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 13476: 008f4c1c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 13477: 00dafefc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 13478: 00757aa4 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ - 13479: 00787000 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ + 13478: 00757b4c 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 13479: 007870a8 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ 13480: 00d79144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SPR_GET_EVENT │ │ │ │ - 13481: 00745c00 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 13481: 00745ca8 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 13482: 00db19c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 13483: 006ac0b8 476 FUNC GLOBAL DEFAULT 12 decNumberNextPlus │ │ │ │ - 13484: 007a686c 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 13483: 006ac160 476 FUNC GLOBAL DEFAULT 12 decNumberNextPlus │ │ │ │ + 13484: 007a6914 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 13485: 00db1522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 13486: 008114e8 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 13487: 00975cb4 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 13486: 00811590 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 13487: 00975d5c 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 13488: 006466c8 192 FUNC GLOBAL DEFAULT 12 helper_vupkhsb │ │ │ │ - 13489: 009b895c 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 13490: 0072b030 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 13489: 009b8a04 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 13490: 0072b0d8 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 13491: 00d691f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 13492: 009970cc 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 13492: 00997174 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 13493: 00646788 48 FUNC GLOBAL DEFAULT 12 helper_vupkhsh │ │ │ │ 13494: 005ae620 8 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 13495: 00db0a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 13496: 002566cc 96 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 13497: 00334eb4 80 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 13498: 0039b9f8 84 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 13499: 00db1ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 13500: 005790d4 28 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 13501: 00b9d9a0 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 13501: 00b9da40 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 13502: 00db032c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 13503: 0056de84 568 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 13504: 00621fe0 232 FUNC GLOBAL DEFAULT 12 helper_DCMPOQ │ │ │ │ 13505: 0043fa3c 2188 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 13506: 008d14b8 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 13507: 007f216c 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 13506: 008d1560 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 13507: 007f2214 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 13508: 0057c150 548 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 13509: 00d71fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 13510: 00980d38 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 13510: 00980de0 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 13511: 00db0614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 13512: 00db0080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 13513: 00db0218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 13514: 007d5088 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ - 13515: 0071cf2c 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ + 13514: 007d5130 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 13515: 0071cfd4 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 13516: 00db04b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 13517: 00954164 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 13517: 0095420c 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 13518: 00d6bb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 13519: 00db136c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 13520: 00d6ceb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ 13521: 006467b8 52 FUNC GLOBAL DEFAULT 12 helper_vupkhsw │ │ │ │ - 13522: 00788f38 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ + 13522: 00788fe0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 13523: 00d7777c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 13524: 00d7973c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 13525: 0094000c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 13525: 009400b4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 13526: 00d6a234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 13527: 007f5bb4 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 13527: 007f5c5c 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 13528: 00d6a344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 13529: 00d71460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 13530: 00d5e3e8 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 13531: 00db2168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 13532: 00dafec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 13533: 0094ef8c 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 13533: 0094f034 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 13534: 00d7b6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 13535: 00d6a7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 13536: 00293f48 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 13537: 0095950c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 13537: 009595b4 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 13538: 00d65818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 13539: 009602e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 13540: 00951698 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 13541: 006e5460 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 13542: 0084b28c 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 13539: 00960388 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 13540: 00951740 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 13541: 006e5508 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 13542: 0084b334 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 13543: 003ea4a4 8 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 13544: 00db08de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 13545: 0098db20 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 13545: 0098dbc8 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 13546: 00d639b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 13547: 008ac04c 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 13547: 008ac0f4 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 13548: 002a015c 80 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 13549: 007ae1b4 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 13550: 0092cc20 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 13549: 007ae25c 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 13550: 0092ccc8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 13551: 00d74cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 13552: 006e5974 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 13552: 006e5a1c 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 13553: 00db28c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ - 13554: 007e2838 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 13554: 007e28e0 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 13555: 00294a80 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 13556: 008d8f10 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 13557: 008134e4 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 13556: 008d8fb8 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 13557: 0081358c 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 13558: 00d6f2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 13559: 005cdd40 348 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 13560: 0080f2b0 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 13560: 0080f358 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 13561: 00d71040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 13562: 00d6f4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 13563: 00db1e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 13564: 00db164e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 13565: 00d717f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 13566: 00d6a5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 13567: 00537b50 8 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 13568: 0032ae34 220 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 13569: 00d7afb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ - 13570: 006d3ac0 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ - 13571: 008d3cd8 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 13570: 006d3b68 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 13571: 008d3d80 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 13572: 00cb26bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 13573: 00d75c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 13574: 0028be70 424 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 13575: 00d75ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 13576: 005642f8 20 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 13577: 008df264 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 13578: 008a2290 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 13577: 008df30c 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 13578: 008a2338 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 13579: 00cb0220 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 13580: 00db18d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 13581: 0055093c 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 13582: 00cd14ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuwrx │ │ │ │ - 13583: 0090d8e8 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 13583: 0090d990 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 13584: 00d77db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 13585: 00cc7768 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPNEDP │ │ │ │ 13586: 00377f7c 184 FUNC GLOBAL DEFAULT 12 smbus_write_block │ │ │ │ 13587: 00db190e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 13588: 00d7b788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 13589: 007ac594 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 13589: 007ac63c 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 13590: 00d66888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 13591: 00db1d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 13592: 00d6a0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 13593: 00db0806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 13594: 00d795ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 13595: 00cb1e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 13596: 006d3ba0 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 13596: 006d3c48 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 13597: 00c849c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 13598: 00db208c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 13599: 00db1416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 13600: 0064ae68 68 FUNC GLOBAL DEFAULT 12 ppc_ldl_code │ │ │ │ 13601: 00545080 588 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 13602: 009c82ec 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 13602: 009c8394 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 13603: 00d772cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 13604: 00db228a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 13605: 00d67f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 13606: 00d6d058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 13607: 00380910 428 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ 13608: 00d73a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 13609: 00d7b9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13610: 00db20fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 13611: 009b5584 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 13611: 009b562c 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ 13612: 005c0800 84 FUNC GLOBAL DEFAULT 12 vhost_user_save_acked_features │ │ │ │ - 13613: 009d3c2c 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 13613: 009d3cd4 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 13614: 00ccac00 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrsqrtedp │ │ │ │ 13615: 00d65ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 13616: 0029e16c 196 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 13617: 00db1660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 13618: 00d72ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 13619: 009634ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 13619: 00963594 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 13620: 00db0956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ 13621: 00d7061c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_UNREALIZE_EVENT │ │ │ │ - 13622: 0079723c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ + 13622: 007972e4 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 13623: 002a74f4 308 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 13624: 00d74ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 13625: 00d7011c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_GPT_READ_EVENT │ │ │ │ 13626: 00587f60 536 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 13627: 00d75104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ 13628: 0060c388 92 FUNC GLOBAL DEFAULT 12 cpu_read_xer │ │ │ │ 13629: 0053eed4 408 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ - 13630: 00716460 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ + 13630: 00716508 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ 13631: 00cb6f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_le │ │ │ │ 13632: 002ed670 136 FUNC GLOBAL DEFAULT 12 aml_refof │ │ │ │ 13633: 00557ba0 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 13634: 00db17b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 13635: 00da879c 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 13636: 00db1b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 13637: 00d65d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 13638: 00db2858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 13639: 00d7081c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_UPDATE_DT_FAILED_CHECK_EVENT │ │ │ │ 13640: 00d7a594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 13641: 00d724a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ - 13642: 0098affc 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 13642: 0098b0a4 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 13643: 00d72360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 13644: 00d713e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 13645: 00db17c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 13646: 00524c20 140 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 13647: 00dafe54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ 13648: 00db12e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 13649: 0099e58c 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 13649: 0099e634 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 13650: 002db0c8 112 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 13651: 00db226a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 13652: 00db061c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ 13653: 00d7984c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 13654: 00db28a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 13655: 00d71070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 13656: 00db1bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 13657: 00db0c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 13658: 00db17de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ 13659: 00db0196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RCANCEL_DSTATE │ │ │ │ - 13660: 007954ac 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ + 13660: 00795554 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ 13661: 005caa94 212 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ 13662: 003aa448 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_correctable_error │ │ │ │ 13663: 00d7761c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 13664: 0057cefc 208 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 13665: 00d661fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 13666: 00cb7498 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 13667: 00d69040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 13668: 00d6a2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 13669: 00db2910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 13670: 009a17fc 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 13670: 009a18a4 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 13671: 00db0f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 13672: 00db0058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ - 13673: 0071cc64 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ - 13674: 0072ce84 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ + 13673: 0071cd0c 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ + 13674: 0072cf2c 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 13675: 00daff00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 13676: 005ab90c 188 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 13677: 0057a51c 80 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 13678: 0069e7b4 132 FUNC GLOBAL DEFAULT 12 spr_write_mas73 │ │ │ │ - 13679: 00888da0 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 13678: 0069e860 132 FUNC GLOBAL DEFAULT 12 spr_write_mas73 │ │ │ │ + 13679: 00888e48 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 13680: 00daffea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 13681: 00d7589c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 13682: 00d64010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 13683: 00d739ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 13684: 00901f18 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 13684: 00901fc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 13685: 00d7a178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 13686: 00280fac 412 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 13687: 008e68b4 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 13687: 008e695c 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 13688: 00ccef8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuhrx │ │ │ │ 13689: 005287b8 228 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 13690: 00db1a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 13691: 00283468 252 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 13692: 00dafd8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 13693: 00db06e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 13694: 00db1424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 13695: 009b8510 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 13695: 009b85b8 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 13696: 00464c0c 416 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 13697: 00d76078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 13698: 00c7d2e0 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 13699: 002eab9c 1120 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 13700: 00db00a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 13701: 00db14b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 13702: 00db0b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 13703: 00d6bd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 13704: 00956c0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 13705: 008ab6dc 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 13706: 007d8c94 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 13704: 00956cb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 13705: 008ab784 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 13706: 007d8d3c 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 13707: 00db065c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 13708: 00db17a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 13709: 00d6b5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 13710: 0099e91c 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 13710: 0099e9c4 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 13711: 00285758 248 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 13712: 007fdcf4 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 13712: 007fdd9c 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 13713: 00db2290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 13714: 00d72220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 13715: 005c3b44 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 13716: 00d67be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 13717: 00d751d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 13718: 00751c2c 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 13718: 00751cd4 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 13719: 00d7ad90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 13720: 00d7451c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 13721: 009a6ef4 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 13721: 009a6f9c 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 13722: 00db19d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 13723: 00db17ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 13724: 00db1e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 13725: 00db1ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 13726: 00db1606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ - 13727: 00774b44 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ + 13727: 00774bec 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 13728: 00d6fe04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_ENABLE_EVENT │ │ │ │ 13729: 0042c8ac 88 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 13730: 0094abf8 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 13730: 0094aca0 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 13731: 00db06b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ - 13732: 006c89cc 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 13732: 006c8a74 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 13733: 00435eb0 80 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 13734: 00d71080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 13735: 00db19de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 13736: 0053a3c8 144 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 13737: 00db1588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 13738: 009af40c 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 13738: 009af4b4 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 13739: 00d6fcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_PIM_EVENT │ │ │ │ 13740: 00c7ddf4 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 13741: 00967528 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 13741: 009675d0 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 13742: 00546810 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 13743: 0058fe6c 156 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 13744: 009b883c 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 13744: 009b88e4 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 13745: 00d7b7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 13746: 00c7a02c 2280 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 13747: 0099cd4c 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 13747: 0099cdf4 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 13748: 00d675c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 13749: 005ce008 8 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 13750: 00867cb0 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 13750: 00867d58 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 13751: 00db1916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 13752: 00d7a268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ - 13753: 0077a1d0 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ + 13753: 0077a278 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 13754: 00618fa4 104 FUNC GLOBAL DEFAULT 12 ppc_cpu_list │ │ │ │ 13755: 00645564 372 FUNC GLOBAL DEFAULT 12 helper_VEXTDUWVLX │ │ │ │ 13756: 0029f864 500 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 13757: 00db212c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 13758: 00d74b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 13759: 0029a154 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ - 13760: 0074584c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ + 13760: 007458f4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 13761: 00d7bbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 13762: 00db20c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 13763: 0093c9c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ - 13764: 006ae414 256 FUNC GLOBAL DEFAULT 12 decimal128IsCanonical │ │ │ │ + 13763: 0093ca6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 13764: 006ae4bc 256 FUNC GLOBAL DEFAULT 12 decimal128IsCanonical │ │ │ │ 13765: 00629a7c 84 FUNC GLOBAL DEFAULT 12 helper_efsctsiz │ │ │ │ 13766: 00291798 40 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 13767: 00db22ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 13768: 00961f24 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ - 13769: 0069e150 96 FUNC GLOBAL DEFAULT 12 spr_write_spefscr │ │ │ │ + 13768: 00961fcc 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 13769: 0069e1fc 96 FUNC GLOBAL DEFAULT 12 spr_write_spefscr │ │ │ │ 13770: 00d6a5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 13771: 00d71ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 13772: 00649ff4 44 FUNC GLOBAL DEFAULT 12 helper_STVEBX │ │ │ │ 13773: 00c7b364 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ - 13774: 006ef3ec 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 13775: 008123d8 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ - 13776: 00773e2c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ + 13774: 006ef494 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ + 13775: 00812480 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 13776: 00773ed4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 13777: 00d66fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 13778: 00dafdf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 13779: 008f8fe0 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 13779: 008f9088 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 13780: 00db1d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 13781: 00db1f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 13782: 00db0baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_IRQ_DEASSERT_DSTATE │ │ │ │ 13783: 00db2282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ 13784: 00621d94 356 FUNC GLOBAL DEFAULT 12 helper_DCMPUQ │ │ │ │ - 13785: 009063c0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 13785: 00906468 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 13786: 00db2396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 13787: 00db2800 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 13788: 008d06dc 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 13788: 008d0784 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 13789: 00db1ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 13790: 009005e4 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 13790: 0090068c 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ 13791: 00d69010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 13792: 00983ac4 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 13792: 00983b6c 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 13793: 00db0d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 13794: 005632e0 572 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 13795: 00294158 160 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 13796: 00d77a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 13797: 00d75b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 13798: 00578b78 128 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 13799: 0064bec8 4 FUNC GLOBAL DEFAULT 12 helper_store_40x_tcr │ │ │ │ 13800: 00db1778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 13801: 00db1e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 13802: 00d7a938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 13803: 00d6e448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 13804: 00d79abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ - 13805: 0078fd8c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 13806: 008c6314 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 13805: 0078fe34 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ + 13806: 008c63bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 13807: 00db055e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 13808: 00db082e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 13809: 00db143a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 13810: 0043a96c 1036 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 13811: 00d66728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 13812: 002be48c 204 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 13813: 00db0fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ 13814: 00db022e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 13815: 005c3d24 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 13816: 00db0556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 13817: 00967928 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 13818: 0096a4c8 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 13817: 009679d0 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 13818: 0096a570 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 13819: 00d76aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 13820: 00db13ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 13821: 00db13fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 13822: 004385f0 140 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 13823: 00550824 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 13824: 00294ca8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 13825: 006456d8 372 FUNC GLOBAL DEFAULT 12 helper_VEXTDDVLX │ │ │ │ 13826: 002a367c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ - 13827: 007a8a34 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 13827: 007a8adc 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 13828: 00d7584c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 13829: 008fe62c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 13830: 00750344 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 13829: 008fe6d4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 13830: 007503ec 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 13831: 00dafec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 13832: 00db0140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 13833: 00999a14 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 13834: 00912d00 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 13833: 00999abc 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 13834: 00912da8 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 13835: 00db0ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 13836: 003fd9bc 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 13837: 00db0004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 13838: 0028ae8c 304 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 13839: 002f1b4c 8 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 13840: 00db182c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 13841: 00391b88 216 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 13842: 00d73b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ - 13843: 007881fc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 13844: 0080f4f0 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 13845: 0095f878 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 13843: 007882a4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ + 13844: 0080f598 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 13845: 0095f920 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 13846: 00d714e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 13847: 00567e7c 484 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 13848: 00dafbfc 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 13849: 009ccbd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 13850: 009896ac 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 13849: 009ccc78 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 13850: 00989754 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 13851: 00db1bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 13852: 00d8d558 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 13853: 00591a78 172 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 13854: 00db1a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ - 13855: 0069e9e4 4 FUNC GLOBAL DEFAULT 12 spr_write_PMC14_ureg │ │ │ │ + 13855: 0069ea90 4 FUNC GLOBAL DEFAULT 12 spr_write_PMC14_ureg │ │ │ │ 13856: 00daff1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 13857: 00d6e388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 13858: 00dafffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 13859: 0090787c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 13859: 00907924 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 13860: 00d78a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 13861: 00816eb8 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 13861: 00816f60 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 13862: 00db00e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 13863: 00912b24 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 13863: 00912bcc 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 13864: 00db1f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 13865: 00d76d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 13866: 00d7428c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 13867: 008d6ce0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 13867: 008d6d88 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ 13868: 00ccf220 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklpx │ │ │ │ - 13869: 009927fc 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 13870: 008d0fe8 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 13869: 009928a4 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 13870: 008d1090 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 13871: 00db1c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 13872: 0063406c 328 FUNC GLOBAL DEFAULT 12 helper_xvcvspuxws │ │ │ │ 13873: 005cfc60 108 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 13874: 0097ff70 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 13874: 00980018 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 13875: 00377d68 172 FUNC GLOBAL DEFAULT 12 smbus_read_word │ │ │ │ 13876: 00db1762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 13877: 002ed6f8 136 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 13878: 005d3d50 816 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 13879: 0090d6e8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ - 13880: 00774b90 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ - 13881: 0070d6b4 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ + 13879: 0090d790 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 13880: 00774c38 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ + 13881: 0070d75c 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 13882: 00db1dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 13883: 00d67d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ 13884: 0043a080 40 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 13885: 0029afcc 180 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ - 13886: 0078ff50 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ + 13886: 0078fff8 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 13887: 00db172e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 13888: 00d6b3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 13889: 00927828 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 13890: 008c8dd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 13889: 009278d0 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 13890: 008c8e80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 13891: 00291510 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 13892: 00d75ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 13893: 00d68f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ - 13894: 0073c6ec 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ + 13894: 0073c794 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 13895: 00db0a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 13896: 0090c398 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 13896: 0090c440 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 13897: 00d72974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 13898: 00d72110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 13899: 00d7714c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 13900: 00db1600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 13901: 00db22b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 13902: 00d77b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 13903: 0062be08 296 FUNC GLOBAL DEFAULT 12 helper_XVMULSP │ │ │ │ 13904: 00630a48 328 FUNC GLOBAL DEFAULT 12 helper_XVMAXSP │ │ │ │ - 13905: 008a567c 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 13906: 007babc8 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 13905: 008a5724 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 13906: 007bac70 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 13907: 00551bb0 728 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ - 13908: 00737af8 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ + 13908: 00737ba0 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 13909: 00d687a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 13910: 00db191a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ 13911: 00572e60 24 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 13912: 0062acb8 24 FUNC GLOBAL DEFAULT 12 helper_efscfd │ │ │ │ 13913: 00d78570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 13914: 00c84a60 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ - 13915: 0069e350 144 FUNC GLOBAL DEFAULT 12 spr_read_thrm │ │ │ │ + 13915: 0069e3fc 144 FUNC GLOBAL DEFAULT 12 spr_read_thrm │ │ │ │ 13916: 00c66414 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 13917: 00bca6f8 52 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ - 13918: 009b0a00 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 13919: 009b987c 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 13918: 009b0aa8 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 13919: 009b9924 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 13920: 00d69b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ - 13921: 00789358 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ + 13921: 00789400 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 13922: 0064b5a4 36 FUNC GLOBAL DEFAULT 12 helper_load_atbl │ │ │ │ 13923: 00db17f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 13924: 0095904c 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 13925: 007d78b8 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 13924: 009590f4 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 13925: 007d7960 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 13926: 00d769fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 13927: 00d7416c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ - 13928: 00769dc8 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ + 13928: 00769e70 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 13929: 00db157a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 13930: 00d7473c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 13931: 008dad08 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ - 13932: 00790dd8 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ + 13931: 008dadb0 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 13932: 00790e80 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ 13933: 0064b5c8 4 FUNC GLOBAL DEFAULT 12 helper_load_atbu │ │ │ │ - 13934: 00865f50 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 13935: 0093c460 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 13934: 00865ff8 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 13935: 0093c508 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 13936: 00db002c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ - 13937: 0079772c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ + 13937: 007977d4 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 13938: 00cb7ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 13939: 00921408 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 13940: 008280c4 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 13939: 009214b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 13940: 0082816c 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 13941: 00db0568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 13942: 00db03f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 13943: 0073bff8 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ + 13943: 0073c0a0 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 13944: 002b85d4 232 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 13945: 00d6bae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ - 13946: 0074a4f4 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 13947: 008dac48 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 13946: 0074a59c 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 13947: 008dacf0 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 13948: 00588f94 176 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 13949: 00404334 8 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 13950: 00cd1530 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_dcr │ │ │ │ 13951: 00db0854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 13952: 00db1ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 13953: 00cc37fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI8GER4PP │ │ │ │ 13954: 00db1d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 13955: 00960998 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 13955: 00960a40 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 13956: 00c7da64 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 13957: 008a3a30 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 13958: 00970d90 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 13957: 008a3ad8 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 13958: 00970e38 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 13959: 00d6b840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 13960: 00d642c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 13961: 00492ce8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 13962: 00d7765c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 13963: 00cbe548 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 13964: 007c1cf4 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 13964: 007c1d9c 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 13965: 00db0b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 13966: 00d77fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 13967: 00441478 208 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 13968: 00db056a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 13969: 00d68114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 13970: 00492cfc 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 13971: 00c7e574 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 13972: 00588f20 116 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ - 13973: 00715d40 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ + 13973: 00715de8 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 13974: 00d65fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 13975: 00d6f014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 13976: 00d71cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 13977: 00d644f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 13978: 00ccf430 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklsb │ │ │ │ 13979: 00db1cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 13980: 008cbe20 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 13980: 008cbec8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 13981: 002e8c40 556 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 13982: 00ccf3ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklsh │ │ │ │ 13983: 0057c7d4 64 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ - 13984: 0070e8d4 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ + 13984: 0070e97c 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 13985: 00cb56b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 13986: 00db11dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_AVAIL_DSTATE │ │ │ │ 13987: 00d67694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 13988: 0098ff7c 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 13989: 008b8778 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 13990: 0074da74 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 13988: 00990024 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 13989: 008b8820 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 13990: 0074db1c 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 13991: 00d7a3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 13992: 009adf30 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 13993: 0081e91c 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 13992: 009adfd8 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 13993: 0081e9c4 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 13994: 00291de0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 13995: 0095b0d8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 13995: 0095b180 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ 13996: 00cc97e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvsqrtsp │ │ │ │ 13997: 0061f4a8 1184 FUNC GLOBAL DEFAULT 12 register_low_BATs │ │ │ │ - 13998: 00b9d9d8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 13999: 00948e28 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 13998: 00b9da78 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 13999: 00948ed0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 14000: 00db0c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 14001: 00db1c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 14002: 00db1f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 14003: 00d6f988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 14004: 002533e4 32 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 14005: 00ccf328 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklsw │ │ │ │ 14006: 00db1504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 14007: 00d7352c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 14008: 00db02b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ 14009: 002edb9c 188 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 14010: 00757238 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 14011: 00b869b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 14010: 007572e0 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 14011: 00b86a58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 14012: 00db12b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 14013: 0058fcbc 92 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 14014: 0074ba30 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 14014: 0074bad8 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 14015: 00d71000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ 14016: 00db1576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 14017: 00936844 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 14017: 009368ec 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 14018: 005655c4 308 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 14019: 00d646c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 14020: 00c7e28c 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 14021: 00922018 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 14021: 009220c0 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 14022: 00d7a408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 14023: 00d700ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405EP_CLOCKS_SETUP_EVENT │ │ │ │ 14024: 005cfd78 80 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 14025: 00d72b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ - 14026: 007a0428 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 14026: 007a04d0 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 14027: 0052bb4c 196 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 14028: 009654fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 14028: 009655a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 14029: 00db069e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 14030: 00cbe344 8 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 14031: 00db13d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 14032: 0080248c 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 14032: 00802534 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 14033: 00db0ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 14034: 00d742dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 14035: 00db28ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14036: 00dafd39 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 14037: 00d72cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 14038: 008b8914 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 14038: 008b89bc 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 14039: 00db0b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 14040: 00d6d7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 14041: 009a17cc 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 14041: 009a1874 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 14042: 002f5004 1476 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 14043: 00db2230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 14044: 00db233c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 14045: 0053a340 136 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 14046: 009bdfc8 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 14046: 009be070 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 14047: 00db0f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 14048: 00db0a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 14049: 00db19be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 14050: 00d78c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 14051: 009bd99c 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 14051: 009bda44 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 14052: 0036afc8 20 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 14053: 00633914 388 FUNC GLOBAL DEFAULT 12 helper_xvcvdpsxds │ │ │ │ 14054: 00435b18 452 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 14055: 009bdb78 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 14056: 007a0ec4 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 14055: 009bdc20 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 14056: 007a0f6c 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 14057: 00d66b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 14058: 00805a9c 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 14058: 00805b44 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 14059: 00d6dca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 14060: 00db0bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 14061: 00d7354c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 14062: 00537ecc 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 14063: 0064a020 92 FUNC GLOBAL DEFAULT 12 helper_STVEHX │ │ │ │ 14064: 00d7b9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 14065: 00d645e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 14066: 00932d1c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 14066: 00932dc4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 14067: 002a3d1c 136 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 14068: 00d71030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 14069: 00d67494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 14070: 005cc52c 328 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 14071: 00db0c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 14072: 009ab72c 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 14073: 0090fa60 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 14074: 008da110 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 14072: 009ab7d4 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 14073: 0090fb08 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 14074: 008da1b8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 14075: 00d7983c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 14076: 00ccae94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcfsx │ │ │ │ 14077: 0054546c 84 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 14078: 0098261c 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 14079: 008cbb8c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 14078: 009826c4 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 14079: 008cbc34 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 14080: 00d74aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 14081: 0038461c 180 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ 14082: 00d76a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 14083: 00db19f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 14084: 00db0e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 14085: 00538040 320 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 14086: 00d6fe54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_EVENT │ │ │ │ 14087: 00d79a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 14088: 00545300 36 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 14089: 00537c64 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 14090: 00645284 364 FUNC GLOBAL DEFAULT 12 helper_VEXTDUBVLX │ │ │ │ 14091: 00d6bee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 14092: 00db0e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 14093: 00d67f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 14094: 00987d94 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 14095: 00aeb6f0 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 14094: 00987e3c 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 14095: 00aeb790 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 14096: 00d75cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ - 14097: 00797a4c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ + 14097: 00797af4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 14098: 00c7ec54 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 14099: 00db026e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 14100: 00db202a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 14101: 005ae344 104 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 14102: 00db149c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 14103: 00db192e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_RESET_HANDLER_DSTATE │ │ │ │ 14104: 00476970 392 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 14105: 00db0530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 14106: 00d7bb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 14107: 00dafed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 14108: 0074ba88 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 14108: 0074bb30 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 14109: 002b5964 484 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 14110: 0028b708 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 14111: 005d4410 524 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 14112: 00db06fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 14113: 0029a830 196 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 14114: 00db1014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 14115: 00d7027c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_TIMERS_INIT_EVENT │ │ │ │ 14116: 00db04dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ 14117: 00d63a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_EVENT │ │ │ │ - 14118: 0077b814 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ + 14118: 0077b8bc 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 14119: 00db1dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 14120: 00440a2c 100 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 14121: 00dafdd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 14122: 00db0f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 14123: 00d7740c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ - 14124: 0071e390 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 14125: 009ca7a4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 14124: 0071e438 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ + 14125: 009ca84c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 14126: 00d7a564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 14127: 004b8880 176 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 14128: 00c7d954 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 14129: 0056558c 32 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 14130: 00d6a1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 14131: 00db20f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 14132: 00d745cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 14133: 002d2120 180 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ - 14134: 00952694 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 14134: 0095273c 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 14135: 0028b770 8 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 14136: 009c8848 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 14136: 009c88f0 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 14137: 00db1a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 14138: 00db2158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 14139: 00db1102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 14140: 00546988 76 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 14141: 00910cc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 14141: 00910d70 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 14142: 00dafd70 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 14143: 00dafe94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 14144: 00999764 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 14144: 0099980c 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 14145: 00db28cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 14146: 00d78490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 14147: 00cc2ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRE │ │ │ │ 14148: 00db0e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 14149: 00d8d544 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 14150: 0028c6c0 8 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 14151: 00d7411c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ 14152: 006460c4 280 FUNC GLOBAL DEFAULT 12 helper_vsumsws │ │ │ │ - 14153: 008f87f4 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 14154: 009598e4 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 14153: 008f889c 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 14154: 0095998c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 14155: 00d71130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 14156: 00db1cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 14157: 007a0f7c 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 14158: 008a3874 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ - 14159: 007e44c8 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 14157: 007a1024 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 14158: 008a391c 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 14159: 007e4570 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 14160: 00db287c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 14161: 00d7a118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_EVENT │ │ │ │ 14162: 00d745bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 14163: 00db1478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 14164: 00db1894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 14165: 0027fadc 344 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 14166: 008f0e8c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 14166: 008f0f34 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 14167: 00d78420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 14168: 00db0434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 14169: 00988b94 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 14169: 00988c3c 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 14170: 00da7600 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 14171: 00966a4c 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 14171: 00966af4 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 14172: 0036ba04 436 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 14173: 00aeb6ec 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ - 14174: 0077bb24 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ + 14173: 00aeb78c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 14174: 0077bbcc 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 14175: 00d69240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 14176: 00d7a524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 14177: 00323bb4 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 14178: 00db145a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 14179: 0036f98c 988 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 14180: 00cd441c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DADDQ │ │ │ │ 14181: 00ccaf18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcfux │ │ │ │ 14182: 00db21d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 14183: 00db126a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_RTAS_IBM_CHANGE_MSI_DSTATE │ │ │ │ 14184: 002a5eec 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 14185: 005cee9c 104 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 14186: 005692cc 376 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 14187: 00d73c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 14188: 0062c590 392 FUNC GLOBAL DEFAULT 12 helper_XVDIVSP │ │ │ │ - 14189: 0094a5c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 14189: 0094a66c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 14190: 00d67ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ - 14191: 009c8854 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 14192: 0084dfa4 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 14193: 009279dc 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 14191: 009c88fc 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 14192: 0084e04c 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 14193: 00927a84 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 14194: 00cd3c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPO │ │ │ │ 14195: 00d6d338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 14196: 00403f6c 24 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 14197: 009522ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 14198: 00977068 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 14197: 00952394 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 14198: 00977110 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 14199: 00db0e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 14200: 006357e4 204 FUNC GLOBAL DEFAULT 12 helper_xscvsdqp │ │ │ │ 14201: 00d767dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 14202: 00db0df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ - 14203: 00798a5c 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 14204: 00916260 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 14203: 00798b04 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ + 14204: 00916308 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 14205: 0029bb60 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 14206: 00cd3ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPU │ │ │ │ 14207: 00d74fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 14208: 00d733ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 14209: 009c798c 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 14209: 009c7a34 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 14210: 00db1286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 14211: 003737dc 2604 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 14212: 00cd2df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_book3s_msgsnd │ │ │ │ 14213: 00640c40 248 FUNC GLOBAL DEFAULT 12 helper_VMSUMSHM │ │ │ │ 14214: 00d6fde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_WRITE_EVENT │ │ │ │ 14215: 005ca530 100 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 14216: 00d6b390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 14217: 00db0f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 14218: 00db1aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 14219: 0052aa50 868 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ 14220: 00640d38 328 FUNC GLOBAL DEFAULT 12 helper_VMSUMSHS │ │ │ │ - 14221: 00754b30 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 14221: 00754bd8 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 14222: 005d74f4 52 FUNC GLOBAL DEFAULT 12 ppc6xx_tlb_getnum │ │ │ │ 14223: 00db161c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 14224: 00d63968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 14225: 00d77eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 14226: 00d6f7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 14227: 00db1f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 14228: 00d799a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 14229: 008d7824 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 14229: 008d78cc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 14230: 00db0a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 14231: 00d6a044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 14232: 009aae50 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 14233: 006ecf68 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 14232: 009aaef8 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 14233: 006ed010 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 14234: 002890e0 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 14235: 00590358 24 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ - 14236: 00743054 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ + 14236: 007430fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 14237: 00db1f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 14238: 00d645d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 14239: 0094fd0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 14239: 0094fdb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 14240: 00db0cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 14241: 00db0bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 14242: 005b0028 476 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 14243: 002a6f50 76 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 14244: 0074bb34 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 14244: 0074bbdc 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 14245: 00db0da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 14246: 00754c24 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 14247: 008e3664 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 14246: 00754ccc 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 14247: 008e370c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 14248: 002be6bc 164 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 14249: 002b5f24 80 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 14250: 00d6d688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ - 14251: 0077fbf0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ + 14251: 0077fc98 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 14252: 00db1cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 14253: 00961e90 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 14253: 00961f38 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 14254: 00db1d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 14255: 00db10f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 14256: 00daff94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 14257: 00745be0 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 14257: 00745c88 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 14258: 00d6a934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ 14259: 00d7076c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_XLATE_EVENT │ │ │ │ - 14260: 008c4404 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 14261: 007b1680 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 14260: 008c44ac 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 14261: 007b1728 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 14262: 00d65624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ - 14263: 00708070 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ + 14263: 00708118 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 14264: 003224c8 60 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 14265: 00daff54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 14266: 00701040 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 14267: 009a0400 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 14266: 007010e8 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 14267: 009a04a8 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 14268: 00db1fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 14269: 00d75f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 14270: 007e2410 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 14270: 007e24b8 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 14271: 00d6952c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 14272: 00d7425c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 14273: 00d77ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 14274: 00d73f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 14275: 007af3ac 684 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 14275: 007af454 684 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 14276: 00db15c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 14277: 00d74d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 14278: 007a079c 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 14278: 007a0844 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 14279: 00d771fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 14280: 002b7728 900 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 14281: 00dafc34 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ - 14282: 007a0fd8 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 14283: 0098dc80 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 14282: 007a1080 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 14283: 0098dd28 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 14284: 005c3c54 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 14285: 0062ace4 28 FUNC GLOBAL DEFAULT 12 helper_efdadd │ │ │ │ 14286: 00d71ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 14287: 00db1e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 14288: 00996340 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 14288: 009963e8 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ 14289: 00cc76e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPNESP │ │ │ │ - 14290: 008c65f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 14290: 008c669c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 14291: 0053b9a4 256 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 14292: 00db05d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 14293: 00323d48 216 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 14294: 00db09ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ - 14295: 00849664 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 14296: 007e479c 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 14295: 0084970c 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 14296: 007e4844 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 14297: 00db1b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ - 14298: 00780884 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ + 14298: 0078092c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 14299: 004484ec 8 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 14300: 00404240 16 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 14301: 0057d54c 40 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 14302: 008f7830 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 14302: 008f78d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 14303: 00db0422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 14304: 00d6df78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 14305: 00d64b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ 14306: 00d66708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 14307: 00db18b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ - 14308: 00710120 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ + 14308: 007101c8 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 14309: 00cca2b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrsqrtesp │ │ │ │ - 14310: 007dc764 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ - 14311: 007b9290 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 14310: 007dc80c 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 14311: 007b9338 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 14312: 00d7a7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 14313: 00d6c100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 14314: 0090d678 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 14315: 007b9d38 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 14314: 0090d720 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 14315: 007b9de0 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 14316: 005c3b80 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 14317: 00db0466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ - 14318: 006efaac 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ - 14319: 0081d1a8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 14320: 009a09a8 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 14318: 006efb54 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ + 14319: 0081d250 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 14320: 009a0a50 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 14321: 00c7d83c 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 14322: 00c7ea94 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 14323: 00d6bbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 14324: 00d66f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 14325: 00b2d9e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 14325: 00b2da84 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 14326: 00ccab7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdphp │ │ │ │ 14327: 006404a8 500 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2SPP │ │ │ │ 14328: 00d72270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 14329: 00854b40 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 14329: 00854be8 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 14330: 00db14a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 14331: 0092f9f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 14331: 0092fa98 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ 14332: 005dbb48 8 FUNC GLOBAL DEFAULT 12 helper_check_tlb_flush_local │ │ │ │ - 14333: 00b9d974 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 14334: 00b2d9e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 14333: 00b9da14 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 14334: 00b2da80 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 14335: 00d6fa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 14336: 0074a0d8 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 14337: 0099db58 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 14338: 008c681c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 14336: 0074a180 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 14337: 0099dc00 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 14338: 008c68c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 14339: 00db0c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 14340: 00814b7c 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 14340: 00814c24 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 14341: 00db22fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 14342: 00db00b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 14343: 00987264 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 14343: 0098730c 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 14344: 00dafdba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 14345: 00cb2efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 14346: 00d7b210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 14347: 00da8818 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 14348: 00db10f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 14349: 0053843c 140 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 14350: 007da4a0 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 14350: 007da548 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 14351: 00db1666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 14352: 00524ee0 200 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 14353: 00d6658c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 14354: 00db205c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 14355: 00d638d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 14356: 00d6b810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 14357: 00d6dc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 14358: 00d638a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 14359: 0079f4b0 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 14359: 0079f558 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 14360: 005d27dc 112 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 14361: 00db04d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 14362: 00d6a284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 14363: 00db04a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ - 14364: 00719694 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ + 14364: 0071973c 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 14365: 00db0b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 14366: 00d6ee04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 14367: 00910fa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 14367: 00911050 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 14368: 00d6d808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 14369: 009513d8 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 14369: 00951480 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 14370: 00cb5524 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 14371: 00d68950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 14372: 00d75d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 14373: 00d6f004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 14374: 00997f64 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 14374: 0099800c 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 14375: 00db14ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 14376: 00db01e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 14377: 00db0d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 14378: 00db21b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 14379: 00392384 112 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 14380: 00db1e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ - 14381: 0073e258 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ + 14381: 0073e300 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 14382: 00d783c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 14383: 00b0bf1c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 14383: 00b0bfbc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 14384: 00339b40 4 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 14385: 00ccd228 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdsub │ │ │ │ 14386: 00dafeec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14387: 005c3a34 272 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 14388: 0095d398 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 14388: 0095d440 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 14389: 00d71680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 14390: 0094d654 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 14390: 0094d6fc 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 14391: 005ca314 148 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 14392: 005d9000 64 FUNC GLOBAL DEFAULT 12 hmp_info_tlb │ │ │ │ 14393: 00d60310 428 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 14394: 00d796bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 14395: 00db01a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ 14396: 00d76d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 14397: 00d6f5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 14398: 00db15d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 14399: 002f3208 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ - 14400: 0077a7c8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ - 14401: 008c1a70 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 14400: 0077a870 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ + 14401: 008c1b18 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 14402: 002559b0 352 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 14403: 0028b938 64 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 14404: 00915580 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 14405: 0094aabc 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 14406: 009abad8 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 14407: 007a11a4 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 14404: 00915628 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 14405: 0094ab64 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 14406: 009abb80 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 14407: 007a124c 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 14408: 00d735fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 14409: 0029a07c 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 14410: 00db12da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 14411: 00d78bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ - 14412: 00775684 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ + 14412: 0077572c 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 14413: 00d7bdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 14414: 0044b9c4 264 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ 14415: 002a3a98 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ 14416: 00db007c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ 14417: 00db1acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_REGIONS_DSTATE │ │ │ │ 14418: 0043de34 100 FUNC GLOBAL DEFAULT 12 pci_bus_num │ │ │ │ 14419: 00d75a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 14420: 00d71b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 14421: 00d71670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 14422: 00cb5734 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 14423: 00d7be78 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 14424: 00db19e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ - 14425: 009514cc 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 14425: 00951574 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 14426: 004079c4 56 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ - 14427: 0086d608 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 14428: 006f6a8c 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 14429: 007a35d8 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 14427: 0086d6b0 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 14428: 006f6b34 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 14429: 007a3680 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ 14430: 00cc004c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBCUQ │ │ │ │ - 14431: 007ac848 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 14431: 007ac8f0 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 14432: 00d6c040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 14433: 00cc4b10 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDQPO │ │ │ │ - 14434: 006cb6fc 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ + 14434: 006cb7a4 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ 14435: 00370198 116 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 14436: 00bc7d3c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 14437: 004358f0 552 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 14438: 00db114e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_SET_REQUEST_DSTATE │ │ │ │ 14439: 0029f854 16 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 14440: 00c6f57c 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 14441: 0044bee8 220 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 14442: 00c7d314 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ - 14443: 0077c8dc 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ + 14443: 0077c984 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 14444: 00db13b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ 14445: 00d79034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_GET_VPA_EVENT │ │ │ │ - 14446: 0099b6fc 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 14446: 0099b7a4 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 14447: 00c7d880 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 14448: 009126fc 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 14448: 009127a4 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 14449: 00db18ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 14450: 00db13a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 14451: 00db026c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 14452: 00db13a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 14453: 00db1d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ 14454: 00d7016c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405_GPIO_READ_EVENT │ │ │ │ - 14455: 007f6b10 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 14455: 007f6bb8 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 14456: 00db0b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 14457: 00db0158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 14458: 00917a28 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 14459: 006e35b8 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ - 14460: 007885d4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ + 14458: 00917ad0 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 14459: 006e3660 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 14460: 0078867c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 14461: 00db02fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 14462: 00d70aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 14463: 0099ba74 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 14463: 0099bb1c 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 14464: 00db010c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 14465: 00db28b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 14466: 005c8d54 956 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 14467: 009a5990 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ - 14468: 0075f6a8 84 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ + 14467: 009a5a38 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 14468: 0075f750 84 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 14469: 00d681d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ - 14470: 0092987c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 14470: 00929924 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 14471: 00d7330c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 14472: 00868508 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 14472: 008685b0 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 14473: 00d6aa94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 14474: 0074db08 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 14474: 0074dbb0 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 14475: 00d78320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 14476: 00d7a958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 14477: 004410ac 152 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 14478: 00d65e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 14479: 00db1fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ - 14480: 0074296c 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ + 14480: 00742a14 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 14481: 00db0672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 14482: 00d71aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 14483: 00d7971c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 14484: 00d7079c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_GET_EVENT │ │ │ │ - 14485: 009c7b58 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 14485: 009c7c00 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 14486: 00d64640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 14487: 007b9bcc 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 14488: 00821480 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 14487: 007b9c74 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 14488: 00821528 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 14489: 00db0440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 14490: 003dbec4 296 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 14491: 00db07e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 14492: 00985b6c 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 14492: 00985c14 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 14493: 00db1b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 14494: 00d6cee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 14495: 00d6f704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ - 14496: 0070cdc0 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ - 14497: 00947314 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 14498: 009bd980 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 14499: 0096b638 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ - 14500: 0070c43c 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 14501: 0074a49c 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 14496: 0070ce68 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ + 14497: 009473bc 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 14498: 009bda28 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 14499: 0096b6e0 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 14500: 0070c4e4 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ + 14501: 0074a544 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 14502: 00d676c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 14503: 00bc9534 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 14504: 00db1f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 14505: 00d6ddb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 14506: 00d68bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 14507: 0027d984 2168 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 14508: 00d65f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 14509: 008d61e0 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 14509: 008d6288 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 14510: 00db1cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 14511: 00908ed8 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 14511: 00908f80 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 14512: 00572d78 232 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 14513: 00db10f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ 14514: 00db0c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 14515: 00d67574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 14516: 008db720 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 14516: 008db7c8 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 14517: 0043e2b8 28 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 14518: 005ca114 132 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 14519: 00d64340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 14520: 00282a54 296 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 14521: 00c657b4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 14522: 00d66988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 14523: 00d64170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 14524: 007ddafc 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 14524: 007ddba4 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 14525: 00db1bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 14526: 00d68224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ - 14527: 0077e4f4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ + 14527: 0077e59c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 14528: 002a28f4 336 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 14529: 00d78590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 14530: 0029fa58 140 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 14531: 00db2350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 14532: 0064becc 4 FUNC GLOBAL DEFAULT 12 helper_store_40x_tsr │ │ │ │ 14533: 005d1ca8 360 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 14534: 00d6b8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 14535: 00d789c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 14536: 00db0e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 14537: 00db1f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ 14538: 00625c34 480 FUNC GLOBAL DEFAULT 12 helper_DSCLIQ │ │ │ │ - 14539: 0092310c 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 14540: 00864e6c 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 14539: 009231b4 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 14540: 00864f14 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 14541: 00db0b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CLEAR_TREQ_DSTATE │ │ │ │ - 14542: 0073f538 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ - 14543: 00787b3c 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ + 14542: 0073f5e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ + 14543: 00787be4 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ 14544: 00db094e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_PARALLEL_DSTATE │ │ │ │ - 14545: 008a0ee8 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 14545: 008a0f90 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 14546: 00573760 624 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 14547: 00805128 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 14547: 008051d0 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 14548: 003389f8 132 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 14549: 0043e084 104 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 14550: 00db1080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 14551: 0044803c 492 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ - 14552: 0073fa70 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ + 14552: 0073fb18 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 14553: 00d653b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ 14554: 00d79124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FP_SET_EVENT │ │ │ │ - 14555: 00701044 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 14555: 007010ec 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 14556: 00c7e54c 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 14557: 00d75454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 14558: 008cc288 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ - 14559: 0077cef4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ + 14558: 008cc330 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 14559: 0077cf9c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 14560: 00db12e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 14561: 00db0a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 14562: 0064ad0c 76 FUNC GLOBAL DEFAULT 12 helper_HASHCHK │ │ │ │ 14563: 00db2354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 14564: 004c5618 360 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ - 14565: 008214e8 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 14566: 008881c8 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 14567: 00746098 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 14565: 00821590 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 14566: 00888270 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 14567: 00746140 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 14568: 00d5e1b8 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 14569: 00db159c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 14570: 00d6bab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 14571: 00cd3630 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTFIX │ │ │ │ 14572: 00db0f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 14573: 00db1662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 14574: 00510c2c 408 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 14575: 00d76d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 14576: 007b92a8 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 14576: 007b9350 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 14577: 00d637f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 14578: 005469d4 616 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 14579: 00db02b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 14580: 00d64900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 14581: 003307b8 136 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 14582: 008f771c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 14582: 008f77c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 14583: 00d7752c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 14584: 00db0020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 14585: 00d73ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 14586: 0044a544 24 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ - 14587: 00781cc0 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ - 14588: 0096b4ec 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 14587: 00781d68 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ + 14588: 0096b594 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 14589: 00d68494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 14590: 00d68294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ - 14591: 00745030 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ + 14591: 007450d8 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 14592: 00db2130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 14593: 00cb7bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 14594: 0074ec68 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 14594: 0074ed10 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 14595: 00d654a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 14596: 005919bc 188 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 14597: 003347b4 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ 14598: 005e03e0 448 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_atbl │ │ │ │ - 14599: 00813734 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 14599: 008137dc 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 14600: 00db2855 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 14601: 003dbff4 140 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ 14602: 00db1116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_MEM_VALID_DSTATE │ │ │ │ - 14603: 007f0110 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 14603: 007f01b8 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 14604: 00daff1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 14605: 00d648d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 14606: 00db0af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 14607: 00d7960c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 14608: 005e05a0 448 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_atbu │ │ │ │ 14609: 0032bc14 1396 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 14610: 00db1ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 14611: 00db1d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 14612: 0094b5a0 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 14612: 0094b648 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 14613: 00d6a624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 14614: 009103cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 14614: 00910474 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 14615: 00dafd7f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 14616: 0029b740 252 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 14617: 002ae9c4 124 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 14618: 0074f91c 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 14618: 0074f9c4 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 14619: 00db2100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 14620: 00db2062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 14621: 00d768bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 14622: 00db0d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 14623: 00db03cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ - 14624: 0071a6f0 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ - 14625: 0098a1bc 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ + 14624: 0071a798 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ + 14625: 0098a264 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ 14626: 00d63b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 14627: 00db14d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ 14628: 00d7059c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_STR_TRUNCATED_EVENT │ │ │ │ - 14629: 008acedc 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 14629: 008acf84 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 14630: 00db188c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 14631: 005e1468 1004 FUNC GLOBAL DEFAULT 12 cpu_ppc_clock_vm_state_change │ │ │ │ 14632: 00d7b414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 14633: 00d6d5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 14634: 00d7a328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 14635: 00db0cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 14636: 00db233a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 14637: 00d6ac14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 14638: 00d740ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 14639: 00d6ec64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ 14640: 003a5278 104 FUNC GLOBAL DEFAULT 12 isa_try_new │ │ │ │ 14641: 005e2080 368 FUNC GLOBAL DEFAULT 12 store_40x_tcr │ │ │ │ 14642: 0044d7c8 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ 14643: 00284780 240 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 14644: 009663b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 14644: 00966460 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 14645: 00db1490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 14646: 00db21f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 14647: 002cff94 296 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 14648: 00282b7c 292 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 14649: 00db2044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 14650: 00db1a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ 14651: 00545ac4 188 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 14652: 00db04ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ 14653: 00db1012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_DSTATE │ │ │ │ 14654: 00cb3a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ 14655: 003c6e04 596 FUNC GLOBAL DEFAULT 12 e1000x_rx_vlan_filter │ │ │ │ - 14656: 00789508 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ + 14656: 007895b0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 14657: 00d71af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 14658: 00d750d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ 14659: 00d71e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 14660: 00db154a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 14661: 00dafda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 14662: 002a3cec 48 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ 14663: 00cb8728 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 14664: 00daff6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 14665: 00d6a944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 14666: 0053446c 584 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 14667: 008df4d0 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 14667: 008df578 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 14668: 00d6dce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 14669: 00db029c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 14670: 00d7bc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 14671: 003c9038 988 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 14672: 002533c4 32 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 14673: 00d6cd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 14674: 0032b6e4 220 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 14675: 008c35c8 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 14676: 009af368 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ - 14677: 0077ac3c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ + 14675: 008c3670 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 14676: 009af410 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 14677: 0077ace4 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 14678: 00db1158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_ISD_REMAP_DSTATE │ │ │ │ 14679: 006430f4 156 FUNC GLOBAL DEFAULT 12 helper_vpmsumb │ │ │ │ 14680: 003c8c80 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 14681: 00db0e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 14682: 00631454 436 FUNC GLOBAL DEFAULT 12 helper_XSMAXJDP │ │ │ │ 14683: 00d6d258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ - 14684: 00781e10 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ + 14684: 00781eb8 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 14685: 00d675d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 14686: 00db02ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 14687: 00d75a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 14688: 00db0af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 14689: 002a7378 164 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 14690: 00643190 156 FUNC GLOBAL DEFAULT 12 helper_vpmsumh │ │ │ │ 14691: 00db0dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 14692: 008df71c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 14692: 008df7c4 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 14693: 00db1a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 14694: 0096b7a0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 14695: 007a5c7c 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 14694: 0096b848 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 14695: 007a5d24 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 14696: 00d78a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 14697: 0029bad0 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 14698: 00d73ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 14699: 008c7e64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 14699: 008c7f0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 14700: 00d6e518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 14701: 00db0f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 14702: 00d6c250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 14703: 0074ddac 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 14703: 0074de54 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ 14704: 006271bc 40 FUNC GLOBAL DEFAULT 12 helper_fpscr_clrbit │ │ │ │ - 14705: 0093f898 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 14705: 0093f940 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 14706: 00d68f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 14707: 00db18da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 14708: 00d8d794 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 14709: 00d7583c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 14710: 00998a44 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 14711: 008be37c 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 14712: 0081e880 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ - 14713: 00707788 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 14714: 00903ea0 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 14710: 00998aec 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 14711: 008be424 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 14712: 0081e928 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 14713: 00707830 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ + 14714: 00903f48 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 14715: 002868d8 236 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 14716: 00d7c06c 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 14717: 0064322c 140 FUNC GLOBAL DEFAULT 12 helper_vpmsumw │ │ │ │ - 14718: 009b7a74 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 14718: 009b7b1c 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 14719: 0064a07c 84 FUNC GLOBAL DEFAULT 12 helper_STVEWX │ │ │ │ 14720: 00ccb440 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpqp │ │ │ │ 14721: 00643f90 200 FUNC GLOBAL DEFAULT 12 helper_vpkuwum │ │ │ │ 14722: 00d769ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 14723: 0051193c 300 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 14724: 00295990 176 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 14725: 00643ccc 272 FUNC GLOBAL DEFAULT 12 helper_vpkuwus │ │ │ │ 14726: 00db2176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 14727: 00db0a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 14728: 002ef80c 2452 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 14729: 00db118c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_ID_READ_DSTATE │ │ │ │ 14730: 00bc8890 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ 14731: 00db1166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_INIT_DSTATE │ │ │ │ - 14732: 0098799c 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 14732: 00987a44 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 14733: 00dafd84 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 14734: 005a5808 712 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 14735: 00437d4c 244 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 14736: 00d74be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 14737: 0093dbd0 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 14737: 0093dc78 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 14738: 00d643a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 14739: 00583584 64 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 14740: 00523c5c 904 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 14741: 00d7576c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 14742: 00db1c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 14743: 00d76118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 14744: 00d71ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 14745: 00987d3c 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 14745: 00987de4 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 14746: 00dafd96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 14747: 00db0c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 14748: 008c87bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 14748: 008c8864 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 14749: 005a0e08 244 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 14750: 008c1c4c 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 14750: 008c1cf4 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 14751: 00433e9c 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ - 14752: 00782610 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 14753: 007dcd38 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 14752: 007826b8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ + 14753: 007dcde0 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 14754: 00db21ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 14755: 0028210c 272 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 14756: 00dafdc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 14757: 006ea044 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 14758: 0079fae0 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 14757: 006ea0ec 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 14758: 0079fb88 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 14759: 004b8a18 264 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 14760: 004b8820 92 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 14761: 00921350 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 14762: 007f2270 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 14763: 00995c08 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 14761: 009213f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 14762: 007f2318 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 14763: 00995cb0 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 14764: 00d66828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 14765: 00d6d198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ 14766: 00db194e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_GROUP_DSTATE │ │ │ │ - 14767: 007cf57c 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 14768: 00909010 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 14769: 00813fdc 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 14767: 007cf624 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 14768: 009090b8 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 14769: 00814084 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 14770: 00d7b498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 14771: 00534f90 552 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 14772: 0050f77c 64 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 14773: 00d76c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 14774: 007babb0 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 14774: 007bac58 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 14775: 0059ad00 6364 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 14776: 00cb8fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 14777: 00db0d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 14778: 00d6b240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 14779: 00db16b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 14780: 00db0a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 14781: 009bb624 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 14781: 009bb6cc 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 14782: 002893b4 292 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 14783: 00c7dad4 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 14784: 00db1eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 14785: 00d71d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 14786: 00db1886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 14787: 0077a688 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 14788: 0081e28c 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 14787: 0077a730 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ + 14788: 0081e334 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 14789: 00d8d548 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 14790: 00d77b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 14791: 00db0cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 14792: 008f82a4 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 14793: 00836ffc 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ - 14794: 009b1af8 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 14792: 008f834c 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 14793: 008370a4 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 14794: 009b1ba0 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 14795: 00d76fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 14796: 00d64220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ - 14797: 009236d0 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 14798: 00965c88 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 14797: 00923778 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 14798: 00965d30 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 14799: 00cb55a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 14800: 00db1640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 14801: 00821de4 720 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 14801: 00821e8c 720 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ 14802: 0062523c 608 FUNC GLOBAL DEFAULT 12 helper_DENBCDQ │ │ │ │ - 14803: 009971e8 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 14803: 00997290 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 14804: 00d71e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 14805: 00d7bc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 14806: 005512f4 1524 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 14807: 00ccaaf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpsp │ │ │ │ 14808: 00db0fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 14809: 00cb86a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 14810: 00db13f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 14811: 00295dac 180 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 14812: 0095edcc 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 14812: 0095ee74 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ 14813: 00db1202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_PARAM_DSTATE │ │ │ │ - 14814: 00926120 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 14814: 009261c8 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 14815: 004360c0 352 FUNC GLOBAL DEFAULT 12 chrp_nvram_create_system_partition │ │ │ │ 14816: 00326420 212 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 14817: 00db12c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ 14818: 00db0b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_TOOBIG_DSTATE │ │ │ │ - 14819: 0094c954 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 14819: 0094c9fc 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 14820: 00cb37c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 14821: 00d6a784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 14822: 005376f0 44 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 14823: 002ece50 348 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 14824: 00643ec8 200 FUNC GLOBAL DEFAULT 12 helper_vpkuhum │ │ │ │ - 14825: 0077ee2c 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 14826: 00933938 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ - 14827: 007623fc 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ + 14825: 0077eed4 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ + 14826: 009339e0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 14827: 007624a4 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 14828: 00db1c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ - 14829: 00964800 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 14829: 009648a8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 14830: 00db0d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ 14831: 00643bd0 252 FUNC GLOBAL DEFAULT 12 helper_vpkuhus │ │ │ │ 14832: 00db1906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 14833: 003e92fc 624 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 14834: 00980c38 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 14835: 0080fd38 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 14836: 008bdac8 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 14834: 00980ce0 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 14835: 0080fde0 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 14836: 008bdb70 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 14837: 00537c8c 164 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 14838: 00db013a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 14839: 002e9830 240 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 14840: 00db09e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 14841: 00d6eca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 14842: 00db191c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_DSTATE │ │ │ │ 14843: 00383184 260 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 14844: 00db0046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 14845: 0091206c 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 14845: 00912114 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 14846: 0043411c 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 14847: 005e195c 632 FUNC GLOBAL DEFAULT 12 cpu_ppc_tb_reset │ │ │ │ 14848: 00dafd69 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 14849: 00d6e7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 14850: 00d75e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 14851: 00d6956c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 14852: 00810f80 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 14853: 006d49e4 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 14852: 00811028 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 14853: 006d4a8c 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 14854: 00dafe72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 14855: 00299f30 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 14856: 00636e94 204 FUNC GLOBAL DEFAULT 12 helper_xsrsp │ │ │ │ 14857: 002ebed4 228 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ - 14858: 0077a2a0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ + 14858: 0077a348 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 14859: 00d6fc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_EVENT │ │ │ │ 14860: 0028221c 256 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 14861: 0043d204 332 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ 14862: 00d66e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_STATE_EVENT │ │ │ │ 14863: 00d642d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_PAGES_EVENT │ │ │ │ 14864: 00db08fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 14865: 00db0b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 14866: 00d77b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 14867: 00d6aa24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 14868: 00d7aa18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 14869: 00c67c90 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ 14870: 00db2002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VR_SET_DSTATE │ │ │ │ - 14871: 00762240 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ + 14871: 007622e8 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ 14872: 00cd1b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbiva │ │ │ │ - 14873: 00987f1c 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ - 14874: 0094a750 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 14875: 008dd3e4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 14873: 00987fc4 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 14874: 0094a7f8 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 14875: 008dd48c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 14876: 00db1776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 14877: 00d753f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 14878: 00d7a948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 14879: 002ec8cc 344 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ - 14880: 00717194 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ + 14880: 0071723c 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 14881: 00db07a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 14882: 00d71eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 14883: 00d65a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 14884: 0098d660 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 14884: 0098d708 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 14885: 00daff88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 14886: 00db2164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 14887: 00d7780c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 14888: 00d73c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 14889: 006d358c 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 14889: 006d3634 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 14890: 00db1674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 14891: 00525364 280 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 14892: 008d2c54 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 14892: 008d2cfc 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 14893: 00d67fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 14894: 0063460c 384 FUNC GLOBAL DEFAULT 12 helper_xvcvdpsxws │ │ │ │ 14895: 00db1bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 14896: 00588178 720 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 14897: 0096f474 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 14897: 0096f51c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 14898: 00436e9c 292 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init_rom │ │ │ │ 14899: 00c65d88 52 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 14900: 00d68a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 14901: 008ff9ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 14902: 009ccabc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 14903: 0069ccec 24 FUNC GLOBAL DEFAULT 12 spr_write_ctr │ │ │ │ - 14904: 00967034 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 14905: 008e0588 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 14901: 008ffa54 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 14902: 009ccb64 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 14903: 0069cd98 24 FUNC GLOBAL DEFAULT 12 spr_write_ctr │ │ │ │ + 14904: 009670dc 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 14905: 008e0630 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 14906: 00db2160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 14907: 00d78a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 14908: 00d75c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 14909: 008a113c 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 14909: 008a11e4 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 14910: 00cb373c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ 14911: 00632a30 360 FUNC GLOBAL DEFAULT 12 helper_xvcvdpsp │ │ │ │ - 14912: 008c7ec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 14912: 008c7f68 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 14913: 00cb9070 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 14914: 00db1120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_DSTATE │ │ │ │ 14915: 00d72764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 14916: 00db1604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 14917: 0026de64 200 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 14918: 00c7b430 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 14919: 00db10fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ 14920: 00d79ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_FINALIZE_EVENT │ │ │ │ 14921: 00d7961c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 14922: 0070ebdc 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ + 14922: 0070ec84 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 14923: 00cb8ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 14924: 00db18c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 14925: 00d68880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ - 14926: 00710270 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ - 14927: 0096033c 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 14926: 00710318 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ + 14927: 009603e4 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 14928: 00db233e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ - 14929: 00707e14 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ + 14929: 00707ebc 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 14930: 005a129c 224 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 14931: 00db12a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 14932: 005ba934 124 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 14933: 00daff1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 14934: 007e674c 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 14934: 007e67f4 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 14935: 00db0c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 14936: 00d7b1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 14937: 007f6ae4 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 14937: 007f6b8c 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 14938: 00d6d7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 14939: 00db0a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 14940: 00958708 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 14940: 009587b0 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 14941: 00db0278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ - 14942: 0077ec3c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 14943: 00aeb01c 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 14942: 0077ece4 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ + 14943: 00aeb0bc 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 14944: 00c7b388 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 14945: 0027e4e8 400 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 14946: 006e6f5c 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 14946: 006e7004 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 14947: 00d71d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ - 14948: 0092d3c8 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 14948: 0092d470 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 14949: 0062b124 320 FUNC GLOBAL DEFAULT 12 helper_XVADDDP │ │ │ │ 14950: 005405e4 236 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 14951: 00d77fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 14952: 007bcb1c 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 14952: 007bcbc4 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 14953: 00627cfc 148 FUNC GLOBAL DEFAULT 12 helper_fctiduz │ │ │ │ 14954: 00db04f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 14955: 0053baa4 688 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ - 14956: 007191f4 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 14957: 008f9cbc 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 14958: 0091301c 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 14956: 0071929c 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ + 14957: 008f9d64 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 14958: 009130c4 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 14959: 00d7985c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ 14960: 005111c4 1728 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 14961: 007ef4dc 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 14961: 007ef584 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 14962: 00db289c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 14963: 002961e0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 14964: 00db205a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 14965: 00db16d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 14966: 008cc558 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 14967: 0092d7fc 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 14966: 008cc600 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 14967: 0092d8a4 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 14968: 00d7ac80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 14969: 00db22f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 14970: 00900770 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 14971: 0090a8a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 14970: 00900818 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 14971: 0090a950 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 14972: 005a61a4 228 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ 14973: 00cc33dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBSBS │ │ │ │ - 14974: 009a03f0 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 14975: 008890cc 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 14974: 009a0498 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 14975: 00889174 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 14976: 00d64e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 14977: 00867c34 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 14978: 007f6b24 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 14977: 00867cdc 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 14978: 007f6bcc 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 14979: 0048eac8 104 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 14980: 00d6f344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 14981: 00960170 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 14982: 0093f518 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 14981: 00960218 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 14982: 0093f5c0 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 14983: 00c7de68 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 14984: 00db1cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 14985: 005ab5b8 220 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ 14986: 00cc487c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBDP │ │ │ │ - 14987: 00992534 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ - 14988: 009b404c 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ - 14989: 0090e910 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 14987: 009925dc 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 14988: 009b40f4 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 14989: 0090e9b8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 14990: 00db15be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 14991: 00db1e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 14992: 003fdf8c 112 FUNC GLOBAL DEFAULT 12 vhost_set_vring_enable │ │ │ │ 14993: 004b3594 188 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 14994: 00db1e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 14995: 007a87d4 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 14996: 00998e50 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 14995: 007a887c 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 14996: 00998ef8 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 14997: 00d6db48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 14998: 004343ac 200 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 14999: 00d67050 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 15000: 00db0472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 15001: 00db155e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ 15002: 00cd2844 132 OBJECT GLOBAL DEFAULT 24 helper_info_frim │ │ │ │ - 15003: 0077dc08 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ + 15003: 0077dcb0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 15004: 00cd29d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_frin │ │ │ │ 15005: 00db042e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 15006: 00db1d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 15007: 0028231c 252 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 15008: 007ad490 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 15008: 007ad538 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ 15009: 00cd28c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_frip │ │ │ │ - 15010: 00744ccc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ + 15010: 00744d74 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 15011: 00d7460c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 15012: 005a0954 196 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 15013: 00d6500c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 15014: 008fb944 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 15014: 008fb9ec 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 15015: 00d75c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 15016: 00d71790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 15017: 004b39b4 168 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 15018: 008bfaf4 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 15019: 00b2d9c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 15020: 007e1c8c 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 15021: 0079f6ec 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 15018: 008bfb9c 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 15019: 00b2da64 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 15020: 007e1d34 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 15021: 0079f794 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 15022: 00d63a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 15023: 009833cc 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 15024: 00989a10 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 15025: 00925c60 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 15023: 00983474 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 15024: 00989ab8 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 15025: 00925d08 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 15026: 00db0f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 15027: 002eb548 336 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 15028: 008d94ec 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 15028: 008d9594 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ 15029: 00cd294c 132 OBJECT GLOBAL DEFAULT 24 helper_info_friz │ │ │ │ - 15030: 008c6c6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 15030: 008c6d14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 15031: 00db0bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 15032: 007a562c 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 15033: 0079fce8 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 15032: 007a56d4 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 15033: 0079fd90 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 15034: 005e2600 480 FUNC GLOBAL DEFAULT 12 ppc_dcr_write │ │ │ │ 15035: 00d72854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 15036: 00db1000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 15037: 007fdec4 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 15037: 007fdf6c 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 15038: 00337ea8 220 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 15039: 0075ae1c 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 15039: 0075aec4 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 15040: 00d6e018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 15041: 00db0c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 15042: 00d773ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 15043: 00db1618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 15044: 00db167a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 15045: 00d69d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 15046: 00db1356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 15047: 00db20fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 15048: 005ba63c 428 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 15049: 00d6aa14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 15050: 007f4390 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 15050: 007f4438 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 15051: 00db1e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 15052: 00d682a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 15053: 0098dc74 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 15054: 009b2250 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ - 15055: 00744988 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ + 15053: 0098dd1c 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 15054: 009b22f8 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 15055: 00744a30 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 15056: 00db1828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 15057: 00cb6628 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 15058: 00db2080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 15059: 00db15fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 15060: 00d786f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ - 15061: 00856c10 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 15061: 00856cb8 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 15062: 00d7673c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 15063: 00d7bd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 15064: 005a00c8 68 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 15065: 00b869e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 15065: 00b86a88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 15066: 00cb7c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 15067: 0061c0b4 100 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_system_reset │ │ │ │ 15068: 0057c630 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 15069: 00d75b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_EVENT │ │ │ │ 15070: 00cb36b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 15071: 009b1ae0 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 15071: 009b1b88 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 15072: 00db1c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ - 15073: 00741668 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ + 15073: 00741710 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 15074: 00d6d008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 15075: 00db0666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 15076: 00da7646 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_target_c │ │ │ │ 15077: 00db28f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 15078: 00d655c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 15079: 005ce014 4 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 15080: 00d67774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 15081: 00625a68 460 FUNC GLOBAL DEFAULT 12 helper_DSCLI │ │ │ │ 15082: 00d7721c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 15083: 00d704cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_SETPROP_EVENT │ │ │ │ 15084: 00572ed8 48 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 15085: 00d77bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 15086: 00997d7c 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 15086: 00997e24 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 15087: 00db0816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ - 15088: 009a990c 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 15089: 00911400 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 15088: 009a99b4 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 15089: 009114a8 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 15090: 00539ba0 180 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 15091: 008ffb88 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 15091: 008ffc30 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 15092: 004fc7cc 236 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 15093: 00d79c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 15094: 009019f8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 15094: 00901aa0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 15095: 0040419c 132 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 15096: 00d79f74 244 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 15097: 00ca4190 2448 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 15098: 00db0e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 15099: 00cb99d8 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 15100: 00d6a654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 15101: 00db171c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 15102: 00d67444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 15103: 00d7734c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 15104: 00db2926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 15105: 009a6700 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ - 15106: 007f0f90 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 15105: 009a67a8 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ + 15106: 007f1038 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 15107: 00db12cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 15108: 00d6c2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 15109: 004f86ac 56 FUNC GLOBAL DEFAULT 12 vfio_mig_add_bytes_transferred │ │ │ │ - 15110: 00810b2c 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 15110: 00810bd4 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 15111: 00db2266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ - 15112: 0072cd34 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ + 15112: 0072cddc 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 15113: 00d6f224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 15114: 00d78c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 15115: 00db0972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 15116: 00255620 72 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 15117: 009b2054 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 15118: 0098ff78 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 15117: 009b20fc 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 15118: 00990020 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 15119: 00db0674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 15120: 008d3c68 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 15120: 008d3d10 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 15121: 00d65254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 15122: 00d6e738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 15123: 00d643d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 15124: 00db224a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 15125: 008cd27c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 15125: 008cd324 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 15126: 002553ec 48 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 15127: 009696b0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 15127: 00969758 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 15128: 00db0172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 15129: 008fbd60 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 15129: 008fbe08 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 15130: 005adf24 44 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 15131: 00db018c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ - 15132: 007887c0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ + 15132: 00788868 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 15133: 0042be10 196 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 15134: 0093c010 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 15134: 0093c0b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 15135: 00408b5c 1684 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 15136: 00492d04 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 15137: 00536154 284 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 15138: 00db075a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 15139: 00403fc8 40 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ - 15140: 0071e8d8 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ + 15140: 0071e980 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 15141: 00dafe82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 15142: 00dafdf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 15143: 00d76b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 15144: 00d68e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 15145: 005a0d00 264 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 15146: 005aec5c 104 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 15147: 00945898 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 15147: 00945940 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 15148: 00d6bd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 15149: 00d69cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 15150: 002b627c 340 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ - 15151: 0069fc14 28 FUNC GLOBAL DEFAULT 12 decContextTestStatus │ │ │ │ + 15151: 0069fcc0 28 FUNC GLOBAL DEFAULT 12 decContextTestStatus │ │ │ │ 15152: 00d7b4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 15153: 00d6a394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 15154: 0098ccd8 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 15154: 0098cd80 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 15155: 00d6be20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 15156: 00d6ce38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ - 15157: 007e7f5c 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ + 15157: 007e8004 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ 15158: 00cb6b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 15159: 00d8d560 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 15160: 006f6a30 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 15160: 006f6ad8 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 15161: 00d648f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 15162: 00c78fc8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 15163: 008e1694 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 15163: 008e173c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 15164: 00d73e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ - 15165: 0070ebe4 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ + 15165: 0070ec8c 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 15166: 00d69340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 15167: 008c6370 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 15168: 00923340 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 15169: 008c18a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 15170: 008c316c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 15167: 008c6418 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 15168: 009233e8 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 15169: 008c194c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 15170: 008c3214 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 15171: 00db0e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 15172: 008f7944 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ - 15173: 0070c95c 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ + 15172: 008f79ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 15173: 0070ca04 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 15174: 00db0532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 15175: 005d37ac 56 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 15176: 00dafeee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 15177: 009266d0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 15177: 00926778 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 15178: 00d79f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 15179: 006e58a0 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 15179: 006e5948 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 15180: 00287cd0 324 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 15181: 005379a8 180 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ - 15182: 0076c87c 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ + 15182: 0076c924 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 15183: 00cbe3ac 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 15184: 00db0408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 15185: 0092b7c8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 15185: 0092b870 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 15186: 003fdffc 2216 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 15187: 00db04de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ - 15188: 00955550 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 15189: 0096119c 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 15190: 007b99d0 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 15188: 009555f8 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 15189: 00961244 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 15190: 007b9a78 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 15191: 00db10ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 15192: 00db0820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 15193: 00dafd5b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 15194: 00d66fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 15195: 00d78bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 15196: 0043a0a8 92 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 15197: 002ee188 96 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 15198: 0081d490 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 15199: 0069d4fc 188 FUNC GLOBAL DEFAULT 12 spr_write_ibatl │ │ │ │ - 15200: 00888e64 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 15201: 00972264 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 15198: 0081d538 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 15199: 0069d5a8 188 FUNC GLOBAL DEFAULT 12 spr_write_ibatl │ │ │ │ + 15200: 00888f0c 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 15201: 0097230c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 15202: 003a2ec4 100 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 15203: 0053b488 632 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 15204: 00cb7078 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 15205: 0090ca84 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 15205: 0090cb2c 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 15206: 00d6f044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 15207: 0081e6d8 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 15207: 0081e780 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 15208: 00d7a398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 15209: 00db1526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 15210: 00334f14 64 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 15211: 00db1830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 15212: 00db0450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 15213: 0032cf3c 164 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 15214: 00d79270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 15215: 00db0cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 15216: 00939b04 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 15216: 00939bac 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 15217: 00db19ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 15218: 0093c4bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ - 15219: 0069d388 184 FUNC GLOBAL DEFAULT 12 spr_write_ibatu │ │ │ │ + 15218: 0093c564 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 15219: 0069d434 184 FUNC GLOBAL DEFAULT 12 spr_write_ibatu │ │ │ │ 15220: 00db0110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 15221: 00996f50 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 15222: 007add68 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 15221: 00996ff8 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 15222: 007ade10 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 15223: 00292b54 152 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 15224: 003cc8bc 176 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ - 15225: 0073f390 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ + 15225: 0073f438 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 15226: 00329838 140 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 15227: 00d7af90 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 15228: 006239c8 284 FUNC GLOBAL DEFAULT 12 helper_DRINTN │ │ │ │ - 15229: 00796d98 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ + 15229: 00796e40 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 15230: 00db10c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 15231: 00db18cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 15232: 00db1ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 15233: 0094895c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 15233: 00948a04 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 15234: 00d704fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_METHOD_EVENT │ │ │ │ 15235: 00db0db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ - 15236: 00717558 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ + 15236: 00717600 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 15237: 00578bf8 944 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 15238: 0069ce70 124 FUNC GLOBAL DEFAULT 12 spr_read_tbl │ │ │ │ - 15239: 006e6f14 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ - 15240: 007282e8 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 15238: 0069cf1c 124 FUNC GLOBAL DEFAULT 12 spr_read_tbl │ │ │ │ + 15239: 006e6fbc 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 15240: 00728390 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 15241: 00db1be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 15242: 005b0d70 380 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 15243: 00d6ad7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_SERIAL_EVENT │ │ │ │ - 15244: 0069f320 104 FUNC GLOBAL DEFAULT 12 decContextSetStatus │ │ │ │ + 15244: 0069f3cc 104 FUNC GLOBAL DEFAULT 12 decContextSetStatus │ │ │ │ 15245: 00623724 332 FUNC GLOBAL DEFAULT 12 helper_DRINTX │ │ │ │ 15246: 00292088 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 15247: 00920cd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 15248: 007d4fd8 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 15249: 00952234 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 15247: 00920d80 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 15248: 007d5080 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 15249: 009522dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 15250: 00d64a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ - 15251: 0069ceec 128 FUNC GLOBAL DEFAULT 12 spr_read_tbu │ │ │ │ + 15251: 0069cf98 128 FUNC GLOBAL DEFAULT 12 spr_read_tbu │ │ │ │ 15252: 0029558c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 15253: 00db1d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 15254: 009916e0 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 15255: 009bbe1c 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 15254: 00991788 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 15255: 009bbec4 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 15256: 00db06a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 15257: 00cb2cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 15258: 00d6f1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 15259: 00d693b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ - 15260: 008e9f18 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 15260: 008e9fc0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 15261: 00d78350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 15262: 0081e648 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 15262: 0081e6f0 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 15263: 00db053e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 15264: 008132f4 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 15265: 006e4df8 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 15266: 0092e0c4 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 15267: 008cdd50 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 15264: 0081339c 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 15265: 006e4ea0 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 15266: 0092e16c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 15267: 008cddf8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 15268: 00d64370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 15269: 00cc3460 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBSHS │ │ │ │ 15270: 00db1156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_MAP_DSTATE │ │ │ │ 15271: 002883b8 360 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 15272: 00db083e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 15273: 00545324 80 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 15274: 002ce1c8 636 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ - 15275: 00733724 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 15276: 007b5728 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 15277: 00b86a48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 15275: 007337cc 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ + 15276: 007b57d0 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 15277: 00b86ae8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 15278: 00d63948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 15279: 0053bf24 308 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ - 15280: 0073ba48 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ + 15280: 0073baf0 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 15281: 00d72ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 15282: 00d5e188 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 15283: 00db06ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 15284: 008550f4 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 15285: 0086d3e0 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 15284: 0085519c 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 15285: 0086d488 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 15286: 005cbd88 60 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 15287: 008c83c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 15287: 008c8470 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 15288: 00db2136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 15289: 007c1d28 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 15289: 007c1dd0 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 15290: 00d71ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 15291: 00dafd71 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 15292: 009aba78 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 15292: 009abb20 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 15293: 00d63958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 15294: 00db20fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 15295: 00db1192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DCR_WRITE_DSTATE │ │ │ │ 15296: 0058ae08 6764 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 15297: 00966df4 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 15298: 008063ac 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 15297: 00966e9c 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 15298: 00806454 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 15299: 00d65c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 15300: 00cd6624 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_lpidr │ │ │ │ 15301: 00d7045c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_AVAIL_EVENT │ │ │ │ 15302: 00574308 80 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 15303: 00d6a464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 15304: 00db102e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 15305: 00db090a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 15306: 00cd5628 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_tbl │ │ │ │ 15307: 00db1a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 15308: 006a318c 52 FUNC GLOBAL DEFAULT 12 decNumberToEngString │ │ │ │ - 15309: 00990f20 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 15310: 00821a2c 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 15308: 006a3234 52 FUNC GLOBAL DEFAULT 12 decNumberToEngString │ │ │ │ + 15309: 00990fc8 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 15310: 00821ad4 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ 15311: 004440dc 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 15312: 00750454 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 15313: 007e0eb0 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 15312: 007504fc 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 15313: 007e0f58 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 15314: 00d77f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 15315: 00d741cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 15316: 0055eb74 220 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 15317: 00db160a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 15318: 00cd56ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_tbu │ │ │ │ 15319: 0063490c 304 FUNC GLOBAL DEFAULT 12 helper_xscvqpsdz │ │ │ │ 15320: 00dafe76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 15321: 00db0388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 15322: 00d732ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 15323: 00d64e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 15324: 00db04e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 15325: 00287668 236 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 15326: 009433f0 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 15326: 00943498 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 15327: 00d75444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 15328: 002cf364 344 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 15329: 0044421c 316 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ - 15330: 0074de9c 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 15330: 0074df44 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 15331: 0058f118 296 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 15332: 00d72c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 15333: 0095814c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 15334: 0093b814 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 15333: 009581f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 15334: 0093b8bc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 15335: 00db215e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 15336: 0098353c 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 15336: 009835e4 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 15337: 0029385c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 15338: 00cd2634 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiwuz │ │ │ │ 15339: 00d66858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ 15340: 00ccb548 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrqpxp │ │ │ │ - 15341: 0094ce14 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 15341: 0094cebc 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 15342: 00cbe33c 8 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 15343: 00d64b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ - 15344: 006eb4bc 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 15345: 007a12e8 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 15344: 006eb564 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 15345: 007a1390 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 15346: 00d785c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 15347: 00323c64 88 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 15348: 0040416c 48 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 15349: 00d76f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 15350: 0096c090 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 15351: 007e4ffc 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 15350: 0096c138 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 15351: 007e50a4 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 15352: 00cd6498 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_vtb │ │ │ │ 15353: 005cfe2c 672 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 15354: 00d79eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 15355: 009b7498 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 15355: 009b7540 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 15356: 00d74bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 15357: 00db1366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 15358: 00d76f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 15359: 00d6bce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 15360: 00db179e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 15361: 005aaad4 196 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 15362: 0081cadc 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 15362: 0081cb84 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 15363: 00db2908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 15364: 008e17d8 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 15365: 0091d430 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 15366: 008c6148 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 15367: 0090b698 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 15368: 00906168 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 15364: 008e1880 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 15365: 0091d4d8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 15366: 008c61f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 15367: 0090b740 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 15368: 00906210 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 15369: 004faaf8 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_unregister_container │ │ │ │ 15370: 00625e14 460 FUNC GLOBAL DEFAULT 12 helper_DSCRI │ │ │ │ 15371: 00cd6288 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke_setpid │ │ │ │ 15372: 00d67814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 15373: 00db0374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 15374: 00db0598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 15375: 00d690c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ - 15376: 0070e214 560 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ + 15376: 0070e2bc 560 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 15377: 002f3214 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 15378: 00d72b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 15379: 00d7727c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 15380: 004447d8 588 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 15381: 0080f54c 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 15382: 008c27cc 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 15381: 0080f5f4 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 15382: 008c2874 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 15383: 00d6643c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 15384: 0092fb60 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 15384: 0092fc08 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 15385: 00db0750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ - 15386: 00987f6c 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 15386: 00988014 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 15387: 00d6e708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 15388: 00d64270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 15389: 00751ab8 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 15389: 00751b60 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 15390: 00d6faa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ 15391: 00d68930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ - 15392: 007efb98 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 15392: 007efc40 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 15393: 0061c118 324 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_fwnmi_machine_check │ │ │ │ 15394: 0030de20 552 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 15395: 00c7db20 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 15396: 00db1896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 15397: 00db12ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 15398: 00dafd37 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 15399: 008c0b80 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 15399: 008c0c28 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 15400: 006411b4 76 FUNC GLOBAL DEFAULT 12 helper_VMULESB │ │ │ │ 15401: 0030e894 44 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 15402: 00522c44 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 15403: 00db0a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 15404: 009839d8 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 15404: 00983a80 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 15405: 00db14d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 15406: 00d6eb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 15407: 00d7365c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 15408: 002cd114 84 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 15409: 00906488 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 15409: 00906530 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 15410: 00db00de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 15411: 008fef94 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 15411: 008ff03c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 15412: 00db1218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_REALIZE_CHILD_DSTATE │ │ │ │ 15413: 00ccd120 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdutrunc │ │ │ │ 15414: 00d63a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 15415: 00d76b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 15416: 0064124c 76 FUNC GLOBAL DEFAULT 12 helper_VMULESH │ │ │ │ 15417: 003311e8 3300 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 15418: 0055e820 96 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 15419: 0093c34c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 15419: 0093c3f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 15420: 00db0134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ 15421: 005e1ed0 432 FUNC GLOBAL DEFAULT 12 store_40x_tsr │ │ │ │ 15422: 00db291e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 15423: 00db088a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 15424: 00d6d758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 15425: 00d75dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 15426: 00288ca4 360 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 15427: 00d744bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 15428: 00d6dde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 15429: 00256228 496 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 15430: 008ca674 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 15430: 008ca71c 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 15431: 00db0892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 15432: 00d789b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 15433: 00db043e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 15434: 00db0f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 15435: 00cb77b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 15436: 00813b88 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 15436: 00813c30 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 15437: 0029007c 188 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 15438: 006412e4 68 FUNC GLOBAL DEFAULT 12 helper_VMULESW │ │ │ │ 15439: 00da7689 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 15440: 00d5dccc 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 15441: 00db20e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ 15442: 00db1148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_READ_DSTATE │ │ │ │ - 15443: 009bce34 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 15443: 009bcedc 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 15444: 00db0c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 15445: 00745bdc 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 15445: 00745c84 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 15446: 00db1008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 15447: 004b3a5c 160 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 15448: 00d658d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 15449: 00db141a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ - 15450: 0078f658 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ + 15450: 0078f700 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 15451: 00d7381c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 15452: 00db1d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 15453: 00db0056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 15454: 008d7f0c 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 15454: 008d7fb4 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 15455: 00d7021c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DCR_READ_EVENT │ │ │ │ 15456: 00376a58 8 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 15457: 007f2c50 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 15457: 007f2cf8 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 15458: 004028c4 844 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 15459: 0095e810 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 15459: 0095e8b8 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 15460: 00d68c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 15461: 0097fa1c 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 15461: 0097fac4 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 15462: 00dafeb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 15463: 00635710 212 FUNC GLOBAL DEFAULT 12 helper_XSCVSQQP │ │ │ │ 15464: 0055e880 168 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ 15465: 00cd5208 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTNQ │ │ │ │ - 15466: 008c61a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 15466: 008c624c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 15467: 00db0ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 15468: 005b9dcc 364 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 15469: 00dafd35 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 15470: 008f7bc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 15470: 008f7c70 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 15471: 00d75b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 15472: 004aad18 104 FUNC GLOBAL DEFAULT 12 pit_get_channel_info_common │ │ │ │ 15473: 00c7e08c 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 15474: 008bd51c 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 15475: 009cad4c 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 15474: 008bd5c4 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 15475: 009cadf4 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 15476: 00db109e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 15477: 00d665dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 15478: 00db02e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 15479: 009157c0 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 15479: 00915868 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 15480: 00c7d744 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 15481: 00d713b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 15482: 0098d974 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 15482: 0098da1c 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 15483: 00c7db74 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 15484: 0096c7b0 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 15485: 007e3fe4 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 15484: 0096c858 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 15485: 007e408c 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 15486: 00d68b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 15487: 00965610 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 15488: 009c9ccc 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 15487: 009656b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 15488: 009c9d74 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 15489: 00db186c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 15490: 009aef74 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 15490: 009af01c 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 15491: 00d71c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 15492: 00d754f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ - 15493: 006ccc34 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ + 15493: 006cccdc 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ 15494: 00db1c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 15495: 0093d464 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 15495: 0093d50c 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 15496: 00dafec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ - 15497: 00720164 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ + 15497: 0072020c 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 15498: 00db20d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 15499: 00db0a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ - 15500: 00743788 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ + 15500: 00743830 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 15501: 003808a8 104 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ - 15502: 00790ff8 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ + 15502: 007910a0 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ 15503: 00cc4a08 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDDP │ │ │ │ - 15504: 009036c4 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 15504: 0090376c 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ 15505: 00cd2ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_frsp │ │ │ │ - 15506: 007bb514 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 15507: 007e5a18 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 15506: 007bb5bc 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 15507: 007e5ac0 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 15508: 00db21c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 15509: 0064136c 76 FUNC GLOBAL DEFAULT 12 helper_VMULEUB │ │ │ │ 15510: 00d795ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 15511: 00d7a604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 15512: 00db0086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 15513: 00d79240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 15514: 00d6d138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 15515: 008c7b28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ - 15516: 007205cc 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ + 15515: 008c7bd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 15516: 00720674 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 15517: 00641404 76 FUNC GLOBAL DEFAULT 12 helper_VMULEUH │ │ │ │ 15518: 005adc4c 408 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 15519: 00c7e99c 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 15520: 0044a464 224 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 15521: 002eba50 136 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 15522: 00db0320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 15523: 009a9210 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 15523: 009a92b8 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 15524: 00582f6c 1560 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 15525: 00dafe2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 15526: 00d6d508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 15527: 0081e658 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 15527: 0081e700 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 15528: 00d65b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 15529: 00403c70 596 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 15530: 00dafd4e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 15531: 00d7a724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 15532: 00db0146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 15533: 00c78f00 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 15534: 00d6dd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 15535: 005d2dec 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ 15536: 0062d5dc 340 FUNC GLOBAL DEFAULT 12 helper_xvrsqrtedp │ │ │ │ - 15537: 00977ae8 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 15537: 00977b90 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 15538: 002ec3dc 312 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 15539: 00d6f958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ 15540: 0064149c 68 FUNC GLOBAL DEFAULT 12 helper_VMULEUW │ │ │ │ - 15541: 0074b894 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 15541: 0074b93c 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 15542: 00440990 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 15543: 00d6b4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 15544: 002968b8 188 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 15545: 00850e64 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 15546: 009a2888 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 15545: 00850f0c 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 15546: 009a2930 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 15547: 00d64400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 15548: 009000a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 15549: 007ec154 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 15550: 0081e01c 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ - 15551: 00743494 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ + 15548: 00900148 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 15549: 007ec1fc 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 15550: 0081e0c4 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 15551: 0074353c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 15552: 00cb66ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ - 15553: 0073cbb4 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ + 15553: 0073cc5c 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ 15554: 00d66808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 15555: 00d75554 536 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ - 15556: 0095200c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 15556: 009520b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 15557: 005346b4 280 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 15558: 009054c8 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 15558: 00905570 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 15559: 00d712b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 15560: 00db1d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 15561: 00db09dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 15562: 0091a7d4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 15562: 0091a87c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 15563: 00d78410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 15564: 00d63d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 15565: 00c7d614 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 15566: 00d645f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 15567: 005839fc 88 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 15568: 00db1bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ 15569: 00d6ad4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PC87312_IO_READ_EVENT │ │ │ │ - 15570: 00864fb0 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 15570: 00865058 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 15571: 00db16ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 15572: 0057b8a8 104 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 15573: 00db2162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 15574: 00473a08 1128 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 15575: 00c718c8 52 OBJECT GLOBAL DEFAULT 21 vmstate_ppc_cpu │ │ │ │ 15576: 00d6d018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 15577: 0094b008 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 15577: 0094b0b0 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 15578: 00db132e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 15579: 006e7844 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 15579: 006e78ec 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 15580: 00d6d6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 15581: 004b6fb0 248 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 15582: 00db16f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ - 15583: 0077bff0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ + 15583: 0077c098 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 15584: 00d78b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 15585: 00d759bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ - 15586: 00910aa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 15586: 00910b48 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ 15587: 0039f9b8 460 FUNC GLOBAL DEFAULT 12 i8259_init │ │ │ │ - 15588: 009ad28c 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 15588: 009ad334 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 15589: 00cc6244 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHCHKP │ │ │ │ 15590: 00daffae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 15591: 00db06d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 15592: 00d6c2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 15593: 00d7a8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 15594: 00cb3844 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 15595: 00d68fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 15596: 00db01ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ - 15597: 00788678 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ + 15597: 00788720 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 15598: 00d69ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 15599: 00db22b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 15600: 00b86b20 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 15600: 00b86bc0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 15601: 00db1c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 15602: 005455fc 664 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 15603: 00db1c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 15604: 00db0c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ - 15605: 007d96d8 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 15605: 007d9780 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 15606: 00db058e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 15607: 00c76c44 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 15608: 00568f28 932 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ - 15609: 0069f704 708 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromStringQuiet │ │ │ │ + 15609: 0069f7b0 708 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromStringQuiet │ │ │ │ 15610: 00534298 220 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 15611: 00daff0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 15612: 008e89e4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 15612: 008e8a8c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 15613: 00db1568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ - 15614: 007ae3e0 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ - 15615: 006a41bc 780 FUNC GLOBAL DEFAULT 12 decNumberXor │ │ │ │ + 15614: 007ae488 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 15615: 006a4264 780 FUNC GLOBAL DEFAULT 12 decNumberXor │ │ │ │ 15616: 00d6ba20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 15617: 00db0b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 15618: 00d78810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 15619: 00daffe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 15620: 005363a8 284 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 15621: 00d709e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 15622: 00db20e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 15623: 0062a1f8 24 FUNC GLOBAL DEFAULT 12 helper_efsdiv │ │ │ │ - 15624: 0070c828 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ + 15624: 0070c8d0 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 15625: 00d68ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 15626: 0039fb84 4 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ 15627: 00cc4c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBQP │ │ │ │ - 15628: 008133ec 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ - 15629: 0071b778 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 15630: 007f4198 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 15628: 00813494 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 15629: 0071b820 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ + 15630: 007f4240 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 15631: 00d7b9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ - 15632: 0073d1fc 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ + 15632: 0073d2a4 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ 15633: 0061c058 92 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_interrupt │ │ │ │ 15634: 00d71990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 15635: 005924fc 372 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 15636: 00db1ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 15637: 008cfca8 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 15637: 008cfd50 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ 15638: 00cc7348 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPEQDP │ │ │ │ - 15639: 0071b880 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 15640: 0092fd88 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 15639: 0071b928 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ + 15640: 0092fe30 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 15641: 00000038 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 15642: 00d68980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 15643: 00962e14 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 15643: 00962ebc 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 15644: 00db2382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 15645: 002cdf88 576 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 15646: 007505c4 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 15646: 0075066c 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 15647: 002a9664 204 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 15648: 00db17aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 15649: 0056ee08 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 15650: 005ab19c 92 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 15651: 00db1aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 15652: 00d6d608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 15653: 0090afdc 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 15654: 008e3910 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 15655: 009d0e80 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 15653: 0090b084 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 15654: 008e39b8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 15655: 009d0f28 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 15656: 00cb6bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ - 15657: 009adfa8 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 15657: 009ae050 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 15658: 00d6fba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_WRITE_EVENT │ │ │ │ 15659: 00327424 152 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 15660: 00db0010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 15661: 00d6f824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 15662: 00db15ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 15663: 00cc4144 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERNN │ │ │ │ 15664: 00d66d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 15665: 00db030c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 15666: 00db0458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ 15667: 00cc3d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERNP │ │ │ │ - 15668: 0071efcc 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ - 15669: 00725540 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 15668: 0071f074 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ + 15669: 007255e8 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 15670: 0029a2a0 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 15671: 00db02ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 15672: 00d7577c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 15673: 00db1cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 15674: 00db1de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 15675: 00dafff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 15676: 00db0c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ @@ -15691,710 +15691,710 @@ │ │ │ │ 15687: 00db02b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_DESTROY_DSTATE │ │ │ │ 15688: 00cb5e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_be │ │ │ │ 15689: 00d7a774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_EVENT │ │ │ │ 15690: 0062b264 296 FUNC GLOBAL DEFAULT 12 helper_XVADDSP │ │ │ │ 15691: 0027e1fc 368 FUNC GLOBAL DEFAULT 12 float32_rem │ │ │ │ 15692: 00db0b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_ADB_REPLY_DSTATE │ │ │ │ 15693: 00db07b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_DSTATE │ │ │ │ - 15694: 007889b8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ + 15694: 00788a60 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ 15695: 00d66ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_TIMER_EXPIRED_EVENT │ │ │ │ 15696: 002ec788 184 FUNC GLOBAL DEFAULT 12 aml_local │ │ │ │ 15697: 00c78f50 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size │ │ │ │ 15698: 00cb70fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 15699: 00db0302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ 15700: 005d1584 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 15701: 00d69d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 15702: 004b6680 348 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 15703: 00d6eea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ 15704: 00d6c54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_WRITE_EVENT │ │ │ │ 15705: 00d68c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 15706: 0063b044 1084 FUNC GLOBAL DEFAULT 12 helper_XVF32GER │ │ │ │ 15707: 00db1396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 15708: 0090594c 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 15708: 009059f4 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 15709: 00db1a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 15710: 00947dbc 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 15710: 00947e64 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 15711: 00583a54 72 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 15712: 0098c8dc 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 15712: 0098c984 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 15713: 00db1b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 15714: 00c7d2c4 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 15715: 00db01ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 15716: 004367c0 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ 15717: 0061fde0 588 FUNC GLOBAL DEFAULT 12 register_6xx_7xx_soft_tlb │ │ │ │ - 15718: 008fb674 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 15719: 008c6c10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 15720: 007b8a54 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 15718: 008fb71c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 15719: 008c6cb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 15720: 007b8afc 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 15721: 00db01b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 15722: 008ec4f4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 15722: 008ec59c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 15723: 00db19a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ - 15724: 00777ae8 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ + 15724: 00777b90 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 15725: 00db207e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 15726: 00cc4774 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBSP │ │ │ │ 15727: 00d6e348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ - 15728: 00780e4c 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 15729: 007f253c 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 15728: 00780ef4 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ + 15729: 007f25e4 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 15730: 00d78880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 15731: 0080575c 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 15731: 00805804 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 15732: 002b8438 248 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 15733: 00db0ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 15734: 00db19ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 15735: 00d7bc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 15736: 008bff74 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 15736: 008c001c 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 15737: 002a335c 152 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 15738: 00db0e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 15739: 007c1e40 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 15739: 007c1ee8 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 15740: 00d7082c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_UPDATE_DT_FAILED_SIZE_EVENT │ │ │ │ 15741: 00db22a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 15742: 00b86940 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 15742: 00b869e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 15743: 00d67c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 15744: 00dafd54 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 15745: 008cb654 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 15746: 007b9bb4 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 15745: 008cb6fc 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 15746: 007b9c5c 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 15747: 00db189e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 15748: 00d6b6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 15749: 00545e88 64 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 15750: 005c25e0 104 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 15751: 00db1692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 15752: 00db1436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 15753: 0044c7c4 1080 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 15754: 00d72140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 15755: 00db031e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 15756: 005af4c4 188 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 15757: 008f5788 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 15757: 008f5830 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 15758: 00d7b304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 15759: 00db04f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 15760: 00648dcc 4 FUNC GLOBAL DEFAULT 12 helper_vcipher │ │ │ │ 15761: 00db0d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 15762: 00d786e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 15763: 00db1b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 15764: 0090fa04 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 15764: 0090faac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 15765: 00db1f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 15766: 00d791f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 15767: 00cc0fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSUBS │ │ │ │ 15768: 00db0668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 15769: 00d79c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 15770: 00d65e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 15771: 0053db48 224 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 15772: 008d7d0c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 15772: 008d7db4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 15773: 00db0706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 15774: 00db2356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 15775: 00dafde0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 15776: 008ad508 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 15776: 008ad5b0 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 15777: 00cc3f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERPN │ │ │ │ 15778: 00db1a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ 15779: 00cc3b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERPP │ │ │ │ 15780: 00db21b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 15781: 00d68664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 15782: 00d71660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 15783: 0062dcec 276 FUNC GLOBAL DEFAULT 12 helper_xvtsqrtdp │ │ │ │ 15784: 00d7360c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 15785: 0084b030 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ - 15786: 00743aa4 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ + 15785: 0084b0d8 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 15786: 00743b4c 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 15787: 00d6f244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 15788: 00db21ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 15789: 00d69200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 15790: 00d65748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 15791: 009262dc 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 15791: 00926384 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 15792: 00db01b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 15793: 0099a820 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 15794: 008e6ab4 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 15793: 0099a8c8 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 15794: 008e6b5c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 15795: 00db04a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 15796: 0030dac8 356 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 15797: 00db0ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 15798: 00db1140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_OBIO_IRQ_DSTATE │ │ │ │ - 15799: 00745c84 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 15799: 00745d2c 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 15800: 00db049a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 15801: 009894e4 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ - 15802: 0079cad0 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 15801: 0098958c 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 15802: 0079cb78 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 15803: 00db1738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 15804: 004505ec 48 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 15805: 0032994c 96 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 15806: 005d9e58 184 FUNC GLOBAL DEFAULT 12 helper_store_dbatl │ │ │ │ 15807: 00646dcc 252 FUNC GLOBAL DEFAULT 12 helper_VADDECUQ │ │ │ │ 15808: 00da767b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 15809: 00db0ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 15810: 00d674b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 15811: 008140c0 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 15811: 00814168 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 15812: 004b47f8 492 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 15813: 00755b34 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 15814: 007f5078 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 15813: 00755bdc 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 15814: 007f5120 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 15815: 00db1ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ 15816: 005d9b98 704 FUNC GLOBAL DEFAULT 12 helper_store_dbatu │ │ │ │ - 15817: 008f9e24 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 15817: 008f9ecc 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 15818: 00d73dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 15819: 00511cc0 124 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ - 15820: 006a2730 316 FUNC GLOBAL DEFAULT 12 decNumberToUInt32 │ │ │ │ - 15821: 00742954 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ + 15820: 006a27d8 316 FUNC GLOBAL DEFAULT 12 decNumberToUInt32 │ │ │ │ + 15821: 007429fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 15822: 0053717c 244 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 15823: 005d2dd4 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 15824: 002b7e24 260 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 15825: 005cc01c 124 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ 15826: 00334f54 8 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 15827: 002a15cc 108 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 15828: 00d8e75c 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 15829: 008c7174 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 15830: 00b0bb20 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 15829: 008c721c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 15830: 00b0bbc0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 15831: 00530018 4108 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 15832: 00db0114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 15833: 00dafd57 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 15834: 0055e5f8 92 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 15835: 00db0332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 15836: 00c7b340 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 15837: 00db1f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 15838: 00d723a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ 15839: 0061e838 4 FUNC GLOBAL DEFAULT 12 hreg_update_pmu_hflags │ │ │ │ 15840: 0061e83c 144 FUNC GLOBAL DEFAULT 12 cpu_interrupt_exittb │ │ │ │ - 15841: 007d56a4 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 15841: 007d574c 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 15842: 00db1fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_DTL_SET_DSTATE │ │ │ │ 15843: 00d7ba1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 15844: 003cb290 120 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ 15845: 003fd614 28 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 15846: 00d7b110 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 15847: 00db185e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 15848: 00d77d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 15849: 0099c554 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 15849: 0099c5fc 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 15850: 00db11d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_ADU_XSCOM_WRITE_DSTATE │ │ │ │ 15851: 00dafe1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 15852: 00d6a134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 15853: 00cd108c 132 OBJECT GLOBAL DEFAULT 24 helper_info_6xx_tlbd │ │ │ │ 15854: 00d70a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 15855: 00db0de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 15856: 00d775dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 15857: 0028cc4c 92 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 15858: 00b9d980 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 15858: 00b9da20 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 15859: 00dafef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 15860: 0061e304 836 FUNC GLOBAL DEFAULT 12 ppc_gdb_init │ │ │ │ 15861: 00db206a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 15862: 00cd1008 132 OBJECT GLOBAL DEFAULT 24 helper_info_6xx_tlbi │ │ │ │ - 15863: 009b3208 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 15863: 009b32b0 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 15864: 00d753c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 15865: 00db1e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 15866: 008d07b8 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 15866: 008d0860 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 15867: 00db13e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 15868: 00257d88 164 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 15869: 0099abd0 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 15869: 0099ac78 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 15870: 00db0e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 15871: 00540420 264 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ - 15872: 006ae514 236 FUNC GLOBAL DEFAULT 12 decimal128Canonical │ │ │ │ + 15872: 006ae5bc 236 FUNC GLOBAL DEFAULT 12 decimal128Canonical │ │ │ │ 15873: 00db0cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 15874: 00d7778c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ - 15875: 0073d5a8 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ + 15875: 0073d650 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ 15876: 005a1204 152 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 15877: 0032cd04 136 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ - 15878: 00742414 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ + 15878: 007424bc 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 15879: 004fd210 256 FUNC GLOBAL DEFAULT 12 virtio_bus_device_iommu_enabled │ │ │ │ - 15880: 006a67bc 224 FUNC GLOBAL DEFAULT 12 decNumberCompareTotal │ │ │ │ + 15880: 006a6864 224 FUNC GLOBAL DEFAULT 12 decNumberCompareTotal │ │ │ │ 15881: 00db161a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ 15882: 00d76b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 15883: 00d76d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 15884: 00cb3e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 15885: 00db1026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 15886: 00db10d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 15887: 00db14e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ - 15888: 0071931c 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 15889: 008a9c40 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 15888: 007193c4 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ + 15889: 008a9ce8 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 15890: 005d7428 204 FUNC GLOBAL DEFAULT 12 ppc_store_sdr1 │ │ │ │ - 15891: 0071b6d8 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ + 15891: 0071b780 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 15892: 00cd5e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_sler │ │ │ │ 15893: 00628a5c 280 FUNC GLOBAL DEFAULT 12 helper_FRES │ │ │ │ 15894: 00db177c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 15895: 00957ca0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 15895: 00957d48 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 15896: 00dafefe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ - 15897: 0070f054 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 15898: 00b9d9a4 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ - 15899: 0077316c 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ + 15897: 0070f0fc 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ + 15898: 00b9da44 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 15899: 00773214 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 15900: 00db227c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 15901: 00db1dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 15902: 008e0090 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 15902: 008e0138 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 15903: 00d703fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_CTRL_READ_EVENT │ │ │ │ 15904: 00d77f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 15905: 00d7aca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 15906: 00d63c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 15907: 0091282c 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 15908: 00927454 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 15907: 009128d4 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 15908: 009274fc 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 15909: 00d65d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 15910: 00581a1c 548 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ - 15911: 0069dbe0 204 FUNC GLOBAL DEFAULT 12 spr_write_40x_dbcr0 │ │ │ │ + 15911: 0069dc8c 204 FUNC GLOBAL DEFAULT 12 spr_write_40x_dbcr0 │ │ │ │ 15912: 00db1ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 15913: 00db07bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 15914: 008a95e8 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 15914: 008a9690 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 15915: 00d63bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ - 15916: 0071a170 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ + 15916: 0071a218 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 15917: 002aa8d4 492 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ - 15918: 0094fdc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 15918: 0094fe6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 15919: 00db0b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 15920: 00db01e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 15921: 0053dc28 364 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 15922: 00db1d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 15923: 00d78640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ - 15924: 0075f3f0 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ + 15924: 0075f498 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 15925: 00d75414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 15926: 008ac998 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 15927: 00998700 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 15926: 008aca40 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 15927: 009987a8 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 15928: 00d75434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ - 15929: 0080830c 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 15929: 008083b4 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 15930: 00cd5100 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTXQ │ │ │ │ 15931: 00db1c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 15932: 0090546c 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 15932: 00905514 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ 15933: 003a4a34 484 FUNC GLOBAL DEFAULT 12 isa_bus_new │ │ │ │ - 15934: 0073bf8c 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ + 15934: 0073c034 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 15935: 005327f8 216 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 15936: 00811774 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 15936: 0081181c 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 15937: 00d68244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 15938: 00cb2740 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 15939: 00ccb020 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvsdqp │ │ │ │ 15940: 005250bc 148 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 15941: 00381df8 108 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 15942: 00db0912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 15943: 00555db4 132 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 15944: 00d6d528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ - 15945: 0073e720 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 15946: 008e1b58 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 15945: 0073e7c8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ + 15946: 008e1c00 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 15947: 00572e78 76 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 15948: 00983a58 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 15949: 0093cd4c 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 15948: 00983b00 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 15949: 0093cdf4 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 15950: 00cc5e24 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMSHM │ │ │ │ 15951: 00cb1f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 15952: 00299eec 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 15953: 00d79024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_DCR_WRITE_EVENT │ │ │ │ 15954: 00d64300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 15955: 00db085a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 15956: 00cd2d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMSHS │ │ │ │ 15957: 00c7d65c 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 15958: 005ab4bc 252 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ 15959: 0058e6c4 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_load │ │ │ │ 15960: 00d64ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_EVENT │ │ │ │ - 15961: 0073e438 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ + 15961: 0073e4e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ 15962: 005ab450 108 FUNC GLOBAL DEFAULT 12 net_hub_flush │ │ │ │ 15963: 00d76f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_EVENT │ │ │ │ 15964: 00550dc0 104 FUNC GLOBAL DEFAULT 12 qemu_find_tpm_be │ │ │ │ 15965: 00d66f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_WRITE_EVENT │ │ │ │ 15966: 00d6b290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_MMIO_MAP_EVENT │ │ │ │ - 15967: 00707650 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ + 15967: 007076f8 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ 15968: 00d71720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 15969: 00db08f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 15970: 00629474 196 FUNC GLOBAL DEFAULT 12 helper_FTSQRT │ │ │ │ 15971: 00d693c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 15972: 00d745ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 15973: 00d665bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 15974: 00d64dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 15975: 0092fde4 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 15975: 0092fe8c 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 15976: 005d1ca4 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ 15977: 00441c98 272 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ 15978: 00d69260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 15979: 00941260 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 15979: 00941308 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 15980: 00d6f774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 15981: 00d73b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 15982: 0095094c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 15982: 009509f4 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 15983: 00d6c130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 15984: 00db13bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 15985: 00db01dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ 15986: 00cc34e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBSWS │ │ │ │ - 15987: 007dc678 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 15987: 007dc720 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 15988: 005780c8 356 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 15989: 002ed54c 292 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 15990: 00d6626c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 15991: 00448480 108 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 15992: 002a7154 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 15993: 00d6621c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 15994: 002954a0 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 15995: 008ff8ec 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 15996: 0081e43c 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 15995: 008ff994 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 15996: 0081e4e4 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 15997: 00295cfc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 15998: 00d789a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 15999: 00d6cd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ 16000: 00d685d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 16001: 0091f930 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 16001: 0091f9d8 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 16002: 004fccd8 404 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 16003: 00386bb0 196 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 16004: 00d6d928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 16005: 00568a84 180 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 16006: 00db05bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 16007: 00d65604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 16008: 005ab30c 324 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 16009: 00cb57b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 16010: 00d7ab64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 16011: 007c00a0 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 16011: 007c0148 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 16012: 00d79a58 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 16013: 0053cdbc 68 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 16014: 00db03ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 16015: 0091025c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 16016: 00754318 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ - 16017: 007e12d4 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 16015: 00910304 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 16016: 007543c0 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 16017: 007e137c 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 16018: 00d73bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 16019: 002c5974 104 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 16020: 008c81a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 16020: 008c8248 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 16021: 00cc613c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBECUQ │ │ │ │ - 16022: 0077a254 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ + 16022: 0077a2fc 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 16023: 00d67fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 16024: 00d7afa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ 16025: 0062a1c8 24 FUNC GLOBAL DEFAULT 12 helper_efssub │ │ │ │ - 16026: 00794ed0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ + 16026: 00794f78 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 16027: 0064afa4 12 FUNC GLOBAL DEFAULT 12 helper_rfi │ │ │ │ 16028: 00492d10 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 16029: 00d68154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ 16030: 004355bc 84 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file │ │ │ │ 16031: 0029a0dc 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_cb │ │ │ │ - 16032: 007694e4 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ + 16032: 0076958c 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ 16033: 00d77b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_EVENT │ │ │ │ - 16034: 0079521c 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ + 16034: 007952c4 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 16035: 00db0eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 16036: 00d7597c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 16037: 00d65e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ - 16038: 0077b014 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ + 16038: 0077b0bc 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 16039: 00db14e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 16040: 00980870 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 16040: 00980918 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 16041: 0053d7fc 420 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 16042: 003a4c18 16 FUNC GLOBAL DEFAULT 12 isa_bus_register_input_irqs │ │ │ │ 16043: 00d67744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 16044: 00d6bf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 16045: 00646910 68 FUNC GLOBAL DEFAULT 12 helper_vclzb │ │ │ │ 16046: 00db2380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 16047: 00db139c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 16048: 00d6a734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ - 16049: 00795198 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ + 16049: 00795240 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 16050: 00d74d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 16051: 00646954 68 FUNC GLOBAL DEFAULT 12 helper_vclzh │ │ │ │ 16052: 00450638 140 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 16053: 00db290c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 16054: 007a1468 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 16054: 007a1510 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 16055: 00d681e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ - 16056: 00788530 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ + 16056: 007885d8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 16057: 00d64dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 16058: 003fe8cc 368 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 16059: 00db0d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 16060: 007ac7b0 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 16060: 007ac858 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ 16061: 004f32e8 68 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 16062: 008caad8 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 16062: 008cab80 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 16063: 00d7a874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 16064: 00327374 176 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 16065: 0059f75c 292 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 16066: 009836a0 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 16066: 00983748 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 16067: 0029612c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ 16068: 004f526c 156 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ - 16069: 008dafc8 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 16069: 008db070 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 16070: 003c359c 144 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 16071: 00d6db18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 16072: 00db1f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 16073: 00d6a454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 16074: 00d668c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ - 16075: 007adf40 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 16075: 007adfe8 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 16076: 00db08c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 16077: 00d8d830 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 16078: 00db14ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 16079: 0044117c 164 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 16080: 00d6b760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 16081: 00cc4da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDQP │ │ │ │ 16082: 00d726d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 16083: 00db067c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 16084: 00db1b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 16085: 00954740 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 16085: 009547e8 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 16086: 00440d00 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 16087: 0061eca0 1428 FUNC GLOBAL DEFAULT 12 register_generic_sprs │ │ │ │ 16088: 005cc6dc 116 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 16089: 0075817c 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 16089: 00758224 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 16090: 00d707cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_INDIRECT_EVENT │ │ │ │ 16091: 00255b54 576 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 16092: 00d63908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 16093: 00d76168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 16094: 002e6868 280 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ - 16095: 00795dac 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ + 16095: 00795e54 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 16096: 00545374 184 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 16097: 00d7402c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 16098: 00db0cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ 16099: 00db04fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 16100: 00db0df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 16101: 00d704ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_INTERPRET_EVENT │ │ │ │ 16102: 00db14dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ - 16103: 00797a8c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ - 16104: 0070813c 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 16105: 0072bd74 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 16103: 00797b34 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ + 16104: 007081e4 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ + 16105: 0072be1c 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 16106: 00cb8a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 16107: 00db10c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 16108: 00d6a824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 16109: 00db11e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_INSTANCE_TO_PACKAGE_DSTATE │ │ │ │ 16110: 00db14ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 16111: 00cb5ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ - 16112: 009b00c4 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 16112: 009b016c 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 16113: 00db0b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 16114: 00db0014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16115: 0082957c 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 16115: 00829624 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 16116: 00d6d778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 16117: 00d63858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 16118: 005c331c 112 FUNC GLOBAL DEFAULT 12 tap_get_vhost_net │ │ │ │ - 16119: 00798244 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ - 16120: 008c25cc 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 16119: 007982ec 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ + 16120: 008c2674 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 16121: 00db1fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 16122: 008be5c0 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 16122: 008be668 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 16123: 0050f8a8 1404 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ 16124: 0064a494 4 FUNC GLOBAL DEFAULT 12 helper_msr_facility_check │ │ │ │ 16125: 00cd35ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_DMUL │ │ │ │ 16126: 00d67bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 16127: 005ae78c 704 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 16128: 00daff20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 16129: 00d653f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ - 16130: 0070a5fc 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ - 16131: 00745ba0 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ + 16130: 0070a6a4 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ + 16131: 00745c48 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ 16132: 00cd5940 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_atbl │ │ │ │ 16133: 005cde9c 152 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ 16134: 00db0dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 16135: 00cc8b00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vshasigmad │ │ │ │ 16136: 00db1cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16137: 004424cc 184 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 16138: 003e956c 164 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ - 16139: 0077dac4 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ + 16139: 0077db6c 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 16140: 00db0c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 16141: 00d6b640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 16142: 008d9fcc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 16142: 008da074 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ 16143: 00627084 312 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float128 │ │ │ │ - 16144: 008ac804 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 16145: 009b8d00 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 16144: 008ac8ac 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 16145: 009b8da8 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 16146: 00d66e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 16147: 00d68e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ 16148: 00cd59c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_atbu │ │ │ │ - 16149: 00b2da08 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 16149: 00b2daa8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 16150: 00d6bc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ 16151: 003a4f78 280 FUNC GLOBAL DEFAULT 12 isa_register_ioport │ │ │ │ - 16152: 008ea7b0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ - 16153: 0069e910 4 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0_ureg │ │ │ │ + 16152: 008ea858 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 16153: 0069e9bc 4 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0_ureg │ │ │ │ 16154: 00db00f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 16155: 005212ac 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ - 16156: 008a8d8c 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 16157: 00b2da00 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 16156: 008a8e34 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 16157: 00b2daa0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 16158: 004b0640 20 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 16159: 00daff10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 16160: 00db1758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 16161: 00d5de84 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 16162: 00939890 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 16162: 00939938 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 16163: 00d7722c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 16164: 00d67ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 16165: 00d64850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 16166: 00db1dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ - 16167: 0077f2b8 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ + 16167: 0077f360 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ 16168: 00cc4900 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDSP │ │ │ │ - 16169: 008d2954 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 16169: 008d29fc 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 16170: 00cc8b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vshasigmaw │ │ │ │ 16171: 00db1550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ - 16172: 008d1448 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 16173: 00977b30 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 16172: 008d14f0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 16173: 00977bd8 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 16174: 00d7371c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ 16175: 00db115c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_INTREG_DSTATE │ │ │ │ - 16176: 008cf824 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 16176: 008cf8cc 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 16177: 00db1fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_PRINT_DSTATE │ │ │ │ 16178: 00db0f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 16179: 00d751a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 16180: 00db073e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 16181: 00db0810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 16182: 0052b1a8 1080 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 16183: 00db0578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ 16184: 00db1ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 16185: 00634a3c 336 FUNC GLOBAL DEFAULT 12 helper_xscvqpswz │ │ │ │ 16186: 00d7a894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 16187: 00db2082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 16188: 00d63d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 16189: 00d5de90 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ - 16190: 007175b4 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ + 16190: 0071765c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 16191: 00db2890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 16192: 002965b8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 16193: 0062d730 312 FUNC GLOBAL DEFAULT 12 helper_xvrsqrtesp │ │ │ │ 16194: 00dafd52 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 16195: 00946888 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 16196: 009ca9bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ - 16197: 00947580 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 16195: 00946930 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 16196: 009caa64 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 16197: 00947628 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 16198: 00db1a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 16199: 00d7ac60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 16200: 00db1ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 16201: 00db06c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 16202: 00d66b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ 16203: 00339b44 4 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ - 16204: 00740028 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ + 16204: 007400d0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 16205: 00db1dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 16206: 00d7581c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 16207: 00d68bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 16208: 00d69b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 16209: 005ad378 360 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 16210: 00db0078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 16211: 004f38a0 160 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 16212: 00957a1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 16213: 00821bd0 112 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 16212: 00957ac4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 16213: 00821c78 112 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 16214: 00cb8bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 16215: 00d6659c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 16216: 00daffac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 16217: 00286fac 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 16218: 00d78720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 16219: 00db1658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 16220: 00db0a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 16221: 00d733bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 16222: 00dafd38 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 16223: 00db00b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 16224: 00dafd6c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ - 16225: 0073fe28 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 16226: 00758180 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 16227: 0072bf54 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 16225: 0073fed0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ + 16226: 00758228 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 16227: 0072bffc 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 16228: 00c7d284 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 16229: 002d91b8 48 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ 16230: 00db11b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DECR_STORE_DSTATE │ │ │ │ 16231: 00d77cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 16232: 0092fa4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 16233: 00b9d9f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ - 16234: 009aad68 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 16232: 0092faf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 16233: 00b9da94 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 16234: 009aae10 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 16235: 00d6ac04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 16236: 0093a770 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 16236: 0093a818 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ 16237: 00d6fad0 196 OBJECT GLOBAL DEFAULT 24 hw_pci_host_trace_events │ │ │ │ - 16238: 007b9a50 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 16238: 007b9af8 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 16239: 00db09f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 16240: 00d75054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 16241: 00db0510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 16242: 00d6c140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 16243: 00db060e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ - 16244: 008f3700 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 16244: 008f37a8 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 16245: 00d7432c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 16246: 008373dc 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 16246: 00837484 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 16247: 00d71370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 16248: 00db050c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 16249: 004440ec 304 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 16250: 009cb320 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 16250: 009cb3c8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ 16251: 00db1a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DSTATE │ │ │ │ - 16252: 009581a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 16252: 00958250 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 16253: 0064820c 204 FUNC GLOBAL DEFAULT 12 helper_bcdcpsgn │ │ │ │ 16254: 00dafd8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 16255: 0094fed8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 16255: 0094ff80 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ 16256: 00db1208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VIO_H_REG_CRQ_DSTATE │ │ │ │ - 16257: 00950ec8 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 16258: 008db3fc 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 16257: 00950f70 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 16258: 008db4a4 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 16259: 00d68ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ 16260: 00d649b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 16261: 005a5edc 712 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 16262: 00db1d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 16263: 00d7770c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 16264: 00d79bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 16265: 00403ac0 56 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ - 16266: 00723678 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 16266: 00723720 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 16267: 00d637b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ 16268: 00db15a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 16269: 00552210 320 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 16270: 0096bf50 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 16270: 0096bff8 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 16271: 00db0084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 16272: 00db0ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 16273: 00db02e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 16274: 00db2014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ - 16275: 0079714c 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 16276: 0099c030 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 16275: 007971f4 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ + 16276: 0099c0d8 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ 16277: 0062549c 332 FUNC GLOBAL DEFAULT 12 helper_DXEX │ │ │ │ - 16278: 009ad660 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 16279: 008a85b8 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 16278: 009ad708 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 16279: 008a8660 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 16280: 00d6acfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_READ_EVENT │ │ │ │ 16281: 00db1d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 16282: 00d71760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 16283: 00964480 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 16283: 00964528 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 16284: 0057d428 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 16285: 002f318c 4 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 16286: 00b86b38 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 16286: 00b86bd8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 16287: 00cc72c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPEQSP │ │ │ │ 16288: 00c7e45c 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ - 16289: 00925d54 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 16289: 00925dfc 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 16290: 00d722f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 16291: 00d69160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 16292: 00d72744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ - 16293: 0071ab78 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ + 16293: 0071ac20 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 16294: 00db16b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 16295: 0097465c 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 16295: 00974704 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 16296: 00d6b6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ - 16297: 0077d0cc 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ + 16297: 0077d174 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 16298: 00db0d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 16299: 00d6b890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 16300: 00db0ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 16301: 00aeb220 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 16302: 0095217c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 16301: 00aeb2c0 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 16302: 00952224 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 16303: 002a39d8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 16304: 00d639f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 16305: 005cd680 196 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 16306: 0058dd84 384 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 16307: 00db1f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 16308: 002a36dc 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 16309: 00db1508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 16310: 00d6db98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 16311: 00d716e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 16312: 00cb6acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 16313: 00d7965c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 16314: 008d055c 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 16315: 009378dc 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 16314: 008d0604 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 16315: 00937984 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 16316: 00db1500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 16317: 005d2e94 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 16318: 00db1460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 16319: 00db1566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 16320: 004b36e8 112 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 16321: 0081f0dc 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 16321: 0081f184 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 16322: 00d7339c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 16323: 00db0416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 16324: 00daff46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 16325: 00745be8 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 16325: 00745c90 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 16326: 00d751e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 16327: 00d7aeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 16328: 00d6b990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ - 16329: 009876f0 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 16329: 00987798 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 16330: 00db0b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 16331: 00db0522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 16332: 00db2048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 16333: 00828ed4 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 16333: 00828f7c 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 16334: 0028db9c 200 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 16335: 008be094 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 16335: 008be13c 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 16336: 00dafcfc 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 16337: 007286e4 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 16338: 008c7c3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 16337: 0072878c 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 16338: 008c7ce4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 16339: 00db043c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 16340: 00823ce4 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ - 16341: 00b89b8c 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ + 16340: 00823d8c 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 16341: 00b89c2c 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ 16342: 00db03ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 16343: 00589910 112 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 16344: 00db0f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ - 16345: 00922bcc 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 16346: 009900e0 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 16345: 00922c74 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 16346: 00990188 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 16347: 00db00bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 16348: 00d5dcb4 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ 16349: 00621918 268 FUNC GLOBAL DEFAULT 12 helper_DMULQ │ │ │ │ - 16350: 006e3de4 748 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 16351: 00937a1c 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 16352: 0097f590 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 16350: 006e3e8c 748 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 16351: 00937ac4 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 16352: 0097f638 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 16353: 00d6f6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 16354: 00d6ef54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 16355: 00d6ab94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ 16356: 00cd24a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcfidus │ │ │ │ - 16357: 00921be0 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 16358: 006d4be4 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 16357: 00921c88 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 16358: 006d4c8c 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 16359: 00db1d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 16360: 00dafd21 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 16361: 005adef4 48 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 16362: 007db6bc 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 16362: 007db764 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 16363: 00d769ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 16364: 00293fec 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 16365: 00d777fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 16366: 00d7a6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 16367: 00d64930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 16368: 00db2154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 16369: 00d6f3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 16370: 00d6c2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ 16371: 00625794 352 FUNC GLOBAL DEFAULT 12 helper_DIEX │ │ │ │ - 16372: 00960284 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 16372: 0096032c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 16373: 00db1ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 16374: 0062a9b4 84 FUNC GLOBAL DEFAULT 12 helper_efdctsidz │ │ │ │ 16375: 004b5a08 296 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 16376: 00db0f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 16377: 00db160c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 16378: 00294b2c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 16379: 00dafe36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 16380: 00d6fe34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_INTREG_EVENT │ │ │ │ 16381: 00db0ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 16382: 0081e928 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 16382: 0081e9d0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 16383: 0055f104 212 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 16384: 00dafde8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 16385: 00d7bb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 16386: 00db14ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 16387: 00918b0c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 16387: 00918bb4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 16388: 00d65454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ - 16389: 006af26c 1504 FUNC GLOBAL DEFAULT 12 decimal64ToString │ │ │ │ + 16389: 006af314 1504 FUNC GLOBAL DEFAULT 12 decimal64ToString │ │ │ │ 16390: 00d724d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 16391: 00d68524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 16392: 00db1a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 16393: 00cc63d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMSUBS │ │ │ │ 16394: 00db08d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 16395: 00db07e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 16396: 00db11f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_WRITE_DSTATE │ │ │ │ @@ -16403,488 +16403,488 @@ │ │ │ │ 16399: 00257b7c 112 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 16400: 00d6a774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 16401: 00db11fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_IHANDLE_CLOSE_DSTATE │ │ │ │ 16402: 00492d0c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 16403: 0062de00 184 FUNC GLOBAL DEFAULT 12 helper_xvtsqrtsp │ │ │ │ 16404: 0044e234 208 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 16405: 003c8210 172 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 16406: 009a7b9c 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 16406: 009a7c44 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 16407: 00c7e248 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 16408: 0051bc78 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 16409: 00db09ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 16410: 00db0678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ - 16411: 00723600 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 16411: 007236a8 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 16412: 00db0042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 16413: 007c0d44 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 16414: 008bdf94 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 16415: 008f8e78 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 16416: 00931ca4 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 16413: 007c0dec 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 16414: 008be03c 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 16415: 008f8f20 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 16416: 00931d4c 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 16417: 00cb2638 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 16418: 00db092a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 16419: 00909a48 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 16419: 00909af0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 16420: 00d66f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 16421: 00db17ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 16422: 00d64eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 16423: 0041f4f4 356 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ 16424: 00db214c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 16425: 00d6ef94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ - 16426: 007821f8 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ + 16426: 007822a0 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 16427: 00db221e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 16428: 00dafdc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 16429: 007fdddc 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 16429: 007fde84 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 16430: 00d64750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 16431: 00404394 96 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 16432: 00daff48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 16433: 00cb583c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ - 16434: 00873634 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 16434: 008736dc 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 16435: 0051cf60 508 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 16436: 00d66e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 16437: 00d73e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 16438: 00464494 20 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 16439: 00d6d498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 16440: 00cb1df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 16441: 00db1ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 16442: 00d72d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 16443: 00daffd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 16444: 008d8678 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 16444: 008d8720 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 16445: 00634df4 212 FUNC GLOBAL DEFAULT 12 helper_xscvsxddp │ │ │ │ 16446: 00d770bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 16447: 00cd1740 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIVWEU │ │ │ │ 16448: 00647fec 544 FUNC GLOBAL DEFAULT 12 helper_bcdctsq │ │ │ │ 16449: 002867e8 240 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ - 16450: 007883e8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ + 16450: 00788490 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 16451: 00db1538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 16452: 0074c1ac 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 16453: 006eb43c 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 16454: 008c8e34 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 16452: 0074c254 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 16453: 006eb4e4 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 16454: 008c8edc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ 16455: 0063c140 1088 FUNC GLOBAL DEFAULT 12 helper_XVF32GERNN │ │ │ │ - 16456: 00910bb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 16457: 00873548 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 16456: 00910c5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 16457: 008735f0 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 16458: 0063bd00 1088 FUNC GLOBAL DEFAULT 12 helper_XVF32GERNP │ │ │ │ 16459: 00db178e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 16460: 00285850 256 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 16461: 008c7790 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 16461: 008c7838 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 16462: 00db01d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 16463: 005e0b00 48 FUNC GLOBAL DEFAULT 12 cpu_ppc_increase_tb_by_offset │ │ │ │ 16464: 00db13e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 16465: 00d77edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 16466: 008b7980 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 16467: 008c74b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 16466: 008b7a28 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 16467: 008c7558 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 16468: 0060c4a0 64 FUNC GLOBAL DEFAULT 12 ppc_get_vscr │ │ │ │ 16469: 00db1c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 16470: 00d64250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ - 16471: 00b86a90 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 16472: 0099f628 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 16471: 00b86b30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 16472: 0099f6d0 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 16473: 002da9a8 60 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 16474: 003893e8 388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 16475: 00cd5acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_ibatl │ │ │ │ 16476: 00d7072c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_QUERY_EVENT │ │ │ │ 16477: 00257468 432 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 16478: 00580950 20 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 16479: 00db03f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 16480: 0092c7cc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 16480: 0092c874 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 16481: 00d78c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 16482: 008c8eec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 16482: 008c8f94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 16483: 00cced7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsdiv │ │ │ │ 16484: 00db07ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 16485: 00648930 644 FUNC GLOBAL DEFAULT 12 helper_bcdtrunc │ │ │ │ 16486: 00db0b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 16487: 00324380 12 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ 16488: 004320b0 64 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 16489: 00331124 16 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ - 16490: 00719538 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ + 16490: 007195e0 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 16491: 00d713f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 16492: 00d7b2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 16493: 00db1636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 16494: 0028809c 400 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 16495: 00cd5a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_ibatu │ │ │ │ 16496: 003311b0 56 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 16497: 00c7e694 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 16498: 0094dcf8 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 16498: 0094dda0 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 16499: 00db1310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 16500: 0043829c 160 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 16501: 002cef88 244 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 16502: 00d64120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 16503: 002fb13c 28 FUNC GLOBAL DEFAULT 12 OPLSetTimerHandler │ │ │ │ 16504: 00db1bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 16505: 00d65344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 16506: 00631bfc 576 FUNC GLOBAL DEFAULT 12 helper_XVCMPGTDP │ │ │ │ 16507: 00db2046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 16508: 009404d4 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 16509: 00b9d970 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 16508: 0094057c 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 16509: 00b9da10 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 16510: 004f4838 564 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ - 16511: 007e586c 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 16511: 007e5914 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 16512: 00d715b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 16513: 00910370 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 16513: 00910418 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 16514: 00db14e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 16515: 00db1b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 16516: 0095b47c 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 16516: 0095b524 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 16517: 005ae3ac 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 16518: 00daff6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 16519: 00db0b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 16520: 00d67724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 16521: 00d6d4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 16522: 005cdb28 20 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 16523: 00d76fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 16524: 00d77bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 16525: 007fdb20 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 16525: 007fdbc8 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 16526: 00db1482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 16527: 00db0ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 16528: 00d69330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 16529: 008fa2f0 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 16530: 009971f8 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 16531: 008c0434 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 16529: 008fa398 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 16530: 009972a0 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 16531: 008c04dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 16532: 00590044 32 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 16533: 00701034 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 16534: 00953b90 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 16533: 007010dc 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 16534: 00953c38 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 16535: 0064ad58 72 FUNC GLOBAL DEFAULT 12 helper_HASHSTP │ │ │ │ 16536: 00db0c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 16537: 00d745dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 16538: 00d6c62c 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 16539: 00c77280 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 16540: 00d7ac00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 16541: 00cc2a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_le_comp │ │ │ │ 16542: 00db177a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 16543: 008cc998 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 16543: 008cca40 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 16544: 00d6fa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 16545: 00db2152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 16546: 0081f6f8 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 16546: 0081f7a0 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ 16547: 00d68b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 16548: 0090ce1c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 16548: 0090cec4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 16549: 00d7b3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 16550: 00cd5520 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_decr │ │ │ │ 16551: 0053d2dc 84 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 16552: 00db046c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 16553: 00285950 244 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 16554: 00d795cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 16555: 0063b8c0 1088 FUNC GLOBAL DEFAULT 12 helper_XVF32GERPN │ │ │ │ 16556: 002be5f0 204 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 16557: 008e9b1c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 16557: 008e9bc4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 16558: 00d702cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_WDT_EVENT │ │ │ │ 16559: 00cba7e0 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ - 16560: 0073d094 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ + 16560: 0073d13c 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ 16561: 0063b480 1088 FUNC GLOBAL DEFAULT 12 helper_XVF32GERPP │ │ │ │ 16562: 00407a94 52 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 16563: 00db0bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 16564: 009998bc 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 16564: 00999964 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 16565: 00db1ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 16566: 00d687f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 16567: 00754604 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 16568: 0096a61c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 16569: 0091b388 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 16567: 007546ac 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 16568: 0096a6c4 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 16569: 0091b430 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 16570: 00d672d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 16571: 004b6c30 896 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 16572: 00b9d99c 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 16572: 00b9da3c 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 16573: 00d7b818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 16574: 005e1ea0 48 FUNC GLOBAL DEFAULT 12 load_40x_pit │ │ │ │ 16575: 00d76088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 16576: 0026dbec 8 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 16577: 00bc620c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 16578: 00db1fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 16579: 0057d1f0 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ - 16580: 0070e934 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ + 16580: 0070e9dc 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 16581: 00db111a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_READ_DSTATE │ │ │ │ 16582: 00cb4420 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 16583: 00daff16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 16584: 00d6bbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 16585: 00db0c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 16586: 00d6cfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 16587: 00d73cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 16588: 007dc5e8 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 16588: 007dc690 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 16589: 005376b4 28 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 16590: 00d7041c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_CHIPTOD_XSCOM_READ_EVENT │ │ │ │ 16591: 00298cd0 216 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 16592: 00846c30 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 16592: 00846cd8 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 16593: 004421dc 752 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 16594: 00d7ba3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 16595: 00c7d770 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 16596: 0090e518 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 16596: 0090e5c0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 16597: 00d65d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 16598: 00d7341c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 16599: 00db01cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 16600: 00d6a0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 16601: 00963fac 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ - 16602: 0069f9c8 28 FUNC GLOBAL DEFAULT 12 decContextSetStatusQuiet │ │ │ │ + 16601: 00964054 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 16602: 0069fa74 28 FUNC GLOBAL DEFAULT 12 decContextSetStatusQuiet │ │ │ │ 16603: 00465ea8 168 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 16604: 008abdec 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 16605: 0094e874 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 16604: 008abe94 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 16605: 0094e91c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 16606: 00d6958c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 16607: 005255c4 448 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 16608: 00d7c5a8 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 16609: 00db1d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 16610: 009542d8 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 16610: 00954380 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 16611: 00db0e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 16612: 0098f5b4 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 16612: 0098f65c 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 16613: 00555c48 176 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 16614: 00db2864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ - 16615: 007456c4 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ + 16615: 0074576c 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 16616: 006319bc 576 FUNC GLOBAL DEFAULT 12 helper_XVCMPGEDP │ │ │ │ 16617: 00d7962c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 16618: 0073dfe8 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ + 16618: 0073e090 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 16619: 00db0022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ - 16620: 00723148 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 16620: 007231f0 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 16621: 00db07ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 16622: 009a1838 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 16622: 009a18e0 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 16623: 00db1b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 16624: 0085e5c0 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 16625: 0088dc30 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 16624: 0085e668 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 16625: 0088dcd8 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 16626: 00d77f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ 16627: 00c77128 96 OBJECT GLOBAL DEFAULT 21 vfio_memory_listener │ │ │ │ - 16628: 008c9114 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 16629: 007bb000 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 16628: 008c91bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 16629: 007bb0a8 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 16630: 00d7b200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 16631: 00db04d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ 16632: 006491b0 256 FUNC GLOBAL DEFAULT 12 helper_dlmzb │ │ │ │ - 16633: 00759750 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 16633: 007597f8 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 16634: 00d65da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ - 16635: 00759534 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 16635: 007595dc 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 16636: 00db0fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 16637: 00cb0010 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 16638: 008d8538 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ - 16639: 00789098 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 16640: 007b16e0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 16638: 008d85e0 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 16639: 00789140 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ + 16640: 007b1788 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 16641: 0029a49c 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 16642: 00d7b434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 16643: 004a3414 700 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ - 16644: 0071d3cc 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ + 16644: 0071d474 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 16645: 00d6bd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 16646: 003ea544 588 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 16647: 0032d470 72 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 16648: 008c2f74 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 16648: 008c301c 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 16649: 0032d5a0 236 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 16650: 00db2376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 16651: 00db0fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ - 16652: 00732264 128 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ + 16652: 0073230c 128 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 16653: 00db22f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 16654: 00d723b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ 16655: 00d6e1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ 16656: 00db237e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 16657: 00db00d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ - 16658: 00708184 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ + 16658: 0070822c 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 16659: 00cc9fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpsp │ │ │ │ 16660: 00d7353c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 16661: 00d74e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 16662: 00db14fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 16663: 007a3cd8 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 16663: 007a3d80 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 16664: 004396dc 180 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 16665: 0053da44 40 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 16666: 00d6bcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 16667: 0096caec 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 16667: 0096cb94 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 16668: 00db2316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 16669: 00d766fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 16670: 00cb439c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 16671: 00db0c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 16672: 00ccc01c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgtfp_dot │ │ │ │ 16673: 00db0b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 16674: 0064a138 28 FUNC GLOBAL DEFAULT 12 helper_store_dump_spr │ │ │ │ 16675: 00db0dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ - 16676: 0094bb1c 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 16677: 0099ef70 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 16676: 0094bbc4 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 16677: 0099f018 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 16678: 00c7e2b4 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 16679: 00db04da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 16680: 002556a8 36 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 16681: 00db0d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 16682: 008cfa9c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 16683: 009102b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 16682: 008cfb44 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 16683: 00910360 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 16684: 004f9910 1464 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 16685: 00d65564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 16686: 002a741c 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 16687: 005c758c 108 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 16688: 0074a110 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 16688: 0074a1b8 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 16689: 00db1320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 16690: 00441fdc 340 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 16691: 00d7793c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 16692: 00d71830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 16693: 00d642b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ - 16694: 006cb5ec 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ + 16694: 006cb694 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ 16695: 00d6a5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 16696: 00d7064c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_REALIZE_EVENT │ │ │ │ 16697: 0031b65c 244 FUNC GLOBAL DEFAULT 12 parallel_mm_init │ │ │ │ 16698: 00d7431c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 16699: 007dd978 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 16699: 007dda20 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 16700: 00db0eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 16701: 007f1ef4 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 16701: 007f1f9c 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 16702: 00d78c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ - 16703: 00788010 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 16704: 009bda04 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 16705: 00951ef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 16703: 007880b8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ + 16704: 009bdaac 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 16705: 00951fa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 16706: 00db15b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 16707: 00d78630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 16708: 00db1a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 16709: 0098edac 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 16709: 0098ee54 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 16710: 00d6bdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 16711: 00d67764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 16712: 009507cc 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 16712: 00950874 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 16713: 00285a44 240 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 16714: 00cd17c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_sr │ │ │ │ 16715: 00d7ba8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 16716: 0095e634 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 16716: 0095e6dc 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 16717: 00d7b230 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 16718: 002f11ac 604 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 16719: 00db0cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 16720: 005cb8d8 288 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 16721: 00db0168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ - 16722: 00b2cac4 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ + 16722: 00b2cb64 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ 16723: 00d7bc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 16724: 009adeb0 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 16724: 009adf58 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 16725: 00d666e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 16726: 00db0b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 16727: 00817928 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 16728: 0095e468 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 16727: 008179d0 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 16728: 0095e510 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 16729: 00db17a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 16730: 00996c84 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 16731: 009614a8 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 16730: 00996d2c 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 16731: 00961550 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ 16732: 00db1ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SLB_GET_DSTATE │ │ │ │ 16733: 00db1a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_EOI_DSTATE │ │ │ │ 16734: 0060c3e4 96 FUNC GLOBAL DEFAULT 12 cpu_write_xer │ │ │ │ - 16735: 0081e650 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 16735: 0081e6f8 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 16736: 00cd1638 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_sr │ │ │ │ 16737: 00db108a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 16738: 00db1098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 16739: 00d78500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 16740: 00db1c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 16741: 00cd1218 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcipher │ │ │ │ - 16742: 008f788c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 16742: 008f7934 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 16743: 00db2882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 16744: 009330cc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 16744: 00933174 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 16745: 00db1baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 16746: 00970544 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 16746: 009705ec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 16747: 00db0ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 16748: 00d75b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 16749: 0093dfd4 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ - 16750: 0073c528 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ + 16749: 0093e07c 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 16750: 0073c5d0 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 16751: 00db0d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 16752: 009bb58c 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 16752: 009bb634 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 16753: 00db0b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 16754: 00db1d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 16755: 00d723c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 16756: 00db1e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 16757: 00d641a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 16758: 00910314 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 16759: 007b03d4 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 16758: 009103bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 16759: 007b047c 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 16760: 00528a54 296 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 16761: 003238a8 16 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 16762: 00956cc4 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 16762: 00956d6c 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 16763: 004a3ff0 200 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 16764: 00db0efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 16765: 00db1faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 16766: 00d7bcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 16767: 00db13f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 16768: 008f83b4 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 16769: 00810244 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 16768: 008f845c 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 16769: 008102ec 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 16770: 0056e330 728 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ 16771: 00d6631c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 16772: 0087368c 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ - 16773: 0079794c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 16774: 007578f4 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 16772: 00873734 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 16773: 007979f4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ + 16774: 0075799c 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 16775: 00db0b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_DSTATE │ │ │ │ 16776: 0036f7a0 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 16777: 00751eec 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 16777: 00751f94 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 16778: 00d78e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 16779: 002d910c 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 16780: 00db0ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 16781: 005d2e9c 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 16782: 00995cf4 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ - 16783: 007b8920 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 16782: 00995d9c 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 16783: 007b89c8 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 16784: 00310c78 336 FUNC GLOBAL DEFAULT 12 fdctrl_reset │ │ │ │ 16785: 00285054 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 16786: 00db01ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 16787: 004b8930 232 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 16788: 002b7afc 24 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 16789: 00db16dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 16790: 00d7b2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 16791: 00db2930 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 16792: 00db0ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 16793: 00ccdf90 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfsid │ │ │ │ 16794: 00d77bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 16795: 0027c204 6016 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 16796: 006e5918 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 16797: 0097f820 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 16798: 008dade4 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 16796: 006e59c0 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 16797: 0097f8c8 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 16798: 008dae8c 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 16799: 00d6fdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CLEAR_REQUEST_EVENT │ │ │ │ 16800: 00d65c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 16801: 00d64acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 16802: 003298c4 136 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 16803: 007e79cc 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 16804: 008d7964 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 16803: 007e7a74 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 16804: 008d7a0c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 16805: 00d6dc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 16806: 00888ee4 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 16806: 00888f8c 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 16807: 00dafd3f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 16808: 00d6d1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 16809: 00db080a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 16810: 00d63838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ 16811: 00629ad0 84 FUNC GLOBAL DEFAULT 12 helper_efsctuiz │ │ │ │ - 16812: 00795528 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ + 16812: 007955d0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 16813: 00cb4318 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 16814: 002901b0 92 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 16815: 00d696cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 16816: 00db1df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 16817: 0081d23c 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 16817: 0081d2e4 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 16818: 00db135e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 16819: 00db1816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 16820: 00cd4ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRRNDQ │ │ │ │ 16821: 00623c0c 292 FUNC GLOBAL DEFAULT 12 helper_DCTDP │ │ │ │ 16822: 00db1ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ - 16823: 00717c3c 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ + 16823: 00717ce4 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 16824: 00db051e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ 16825: 00d65f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_EVENT │ │ │ │ 16826: 00d6c0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 16827: 00db08c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ - 16828: 00795a58 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ + 16828: 00795b00 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 16829: 00db0f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 16830: 00db1f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ - 16831: 00795c6c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ + 16831: 00795d14 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 16832: 00d66d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 16833: 008aa7c8 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 16833: 008aa870 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 16834: 0029bb18 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 16835: 00d75014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 16836: 00d6de58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 16837: 00d652c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 16838: 0038066c 164 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 16839: 00db0b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 16840: 00db0c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 16841: 00db1622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 16842: 00811920 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 16842: 008119c8 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 16843: 00d7b2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 16844: 00db11a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_STORE_TSR_DSTATE │ │ │ │ 16845: 0028a100 336 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 16846: 00d79e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 16847: 00d714d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 16848: 00d7012c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OCM_UNMAP_EVENT │ │ │ │ 16849: 00db10b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ 16850: 00cb751c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 16851: 007513d0 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 16851: 00751478 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 16852: 00d6660c 188 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 16853: 00c84ab0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 16854: 00db1838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 16855: 00d73bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 16856: 00db18fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 16857: 00db16a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 16858: 00c7de38 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 16859: 00db07a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 16860: 00db0442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 16861: 00d72754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 16862: 00d75f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 16863: 009aaef8 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 16863: 009aafa0 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 16864: 00d6e548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 16865: 00d71df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 16866: 00d65504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 16867: 00db035a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 16868: 00587070 48 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 16869: 00cc2800 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_le_comp │ │ │ │ 16870: 00d640f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 16871: 0028fc8c 284 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 16872: 00722f8c 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 16872: 00723034 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 16873: 00628944 280 FUNC GLOBAL DEFAULT 12 helper_FRE │ │ │ │ - 16874: 008e6e74 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 16874: 008e6f1c 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 16875: 00db1e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 16876: 00db04e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 16877: 00db0494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 16878: 00db1592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 16879: 0098008c 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 16879: 00980134 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 16880: 00dafd86 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 16881: 00d68b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 16882: 00d6ebb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 16883: 00556168 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 16884: 00db13a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 16885: 00dafd43 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 16886: 005e28f4 212 FUNC GLOBAL DEFAULT 12 ppc_get_vcpu_by_pir │ │ │ │ @@ -16893,32 +16893,32 @@ │ │ │ │ 16889: 00cbe4f4 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 16890: 00d69250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 16891: 00d69ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 16892: 00d6b520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 16893: 00dafeb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 16894: 00d6efd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 16895: 00db2296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 16896: 007d9c18 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 16896: 007d9cc0 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 16897: 00331134 124 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 16898: 007a0314 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 16899: 007545b4 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ - 16900: 008e0f58 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 16898: 007a03bc 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 16899: 0075465c 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 16900: 008e1000 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ 16901: 005e10a0 252 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_decr │ │ │ │ - 16902: 0080faa0 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 16902: 0080fb48 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 16903: 00d6aac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 16904: 00d7b590 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 16905: 00ccee84 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfssub │ │ │ │ 16906: 00db094c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_SERIAL_DSTATE │ │ │ │ 16907: 00db001a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16908: 006e7b7c 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 16908: 006e7c24 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 16909: 00db2098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 16910: 00d5dca0 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ 16911: 002e5e2c 400 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 16912: 008f7550 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ - 16913: 00966190 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 16912: 008f75f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 16913: 00966238 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 16914: 00db230e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 16915: 00ccfe80 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmsubdp │ │ │ │ 16916: 002e6264 292 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 16917: 002975bc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 16918: 00db188a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 16919: 00db22b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 16920: 00db07d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ @@ -16933,275 +16933,275 @@ │ │ │ │ 16929: 00449f48 756 FUNC GLOBAL DEFAULT 12 shpc_init │ │ │ │ 16930: 00640e80 264 FUNC GLOBAL DEFAULT 12 helper_VMSUMUBM │ │ │ │ 16931: 005c9994 460 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 16932: 00d76c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 16933: 00d7672c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 16934: 00db28f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 16935: 00db0108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ - 16936: 007162f4 364 FUNC GLOBAL DEFAULT 12 cpu_address_space_destroy │ │ │ │ + 16936: 0071639c 364 FUNC GLOBAL DEFAULT 12 cpu_address_space_destroy │ │ │ │ 16937: 00535c70 564 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 16938: 009b168c 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 16938: 009b1734 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 16939: 0028365c 280 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 16940: 00930fc0 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ - 16941: 00707bf4 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ + 16940: 00931068 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 16941: 00707c9c 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 16942: 00d78e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 16943: 00d78dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 16944: 002ed0f0 1116 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 16945: 00d6de98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 16946: 00db21de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 16947: 00288688 400 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 16948: 00c84b28 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 16949: 008a8188 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 16950: 007e0d2c 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 16949: 008a8230 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 16950: 007e0dd4 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ 16951: 0064a0d0 76 FUNC GLOBAL DEFAULT 12 helper_tbegin │ │ │ │ - 16952: 008e96ec 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 16953: 00913908 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 16952: 008e9794 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 16953: 009139b0 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 16954: 00db0e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 16955: 00d77d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ 16956: 005e5668 428 FUNC GLOBAL DEFAULT 12 ppc4xx_dma_init │ │ │ │ - 16957: 00740cb0 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ + 16957: 00740d58 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 16958: 00dafe34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 16959: 00cb16c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 16960: 008c8bb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 16960: 008c8c58 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 16961: 00d7366c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 16962: 009991d8 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 16962: 00999280 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ 16963: 00db1552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 16964: 008f7f04 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ - 16965: 0071ae20 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ + 16964: 008f7fac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 16965: 0071aec8 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 16966: 00cb9bac 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 16967: 00c7debc 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 16968: 008f3b4c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 16968: 008f3bf4 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 16969: 00cb44a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 16970: 00db0a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 16971: 00d64360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 16972: 0029a35c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 16973: 00db04ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 16974: 00db2366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 16975: 00db0fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 16976: 0097faac 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 16976: 0097fb54 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 16977: 006352dc 108 FUNC GLOBAL DEFAULT 12 helper_xvcvsxwdp │ │ │ │ 16978: 0053d14c 104 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 16979: 002e769c 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 16980: 003703f8 128 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 16981: 005cf078 152 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ - 16982: 00762234 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 16983: 008c8818 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 16984: 009bce20 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 16982: 007622dc 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ + 16983: 008c88c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 16984: 009bcec8 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 16985: 00d6d248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 16986: 009a61b4 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 16986: 009a625c 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 16987: 00d798cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 16988: 007580b8 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 16988: 00758160 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 16989: 00db16f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 16990: 004b5e34 12 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 16991: 00337b48 264 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 16992: 003bc118 100 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 16993: 0093049c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 16993: 00930544 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 16994: 00d6e748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 16995: 00d6d428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 16996: 00757f14 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 16996: 00757fbc 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 16997: 00d6d118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ - 16998: 006ac474 268 FUNC GLOBAL DEFAULT 12 decNumberMinus │ │ │ │ + 16998: 006ac51c 268 FUNC GLOBAL DEFAULT 12 decNumberMinus │ │ │ │ 16999: 00d7bd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ 17000: 00db124e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PUT_DSTATE │ │ │ │ - 17001: 0070e1b0 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ + 17001: 0070e258 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 17002: 00db052e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 17003: 007eb764 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 17004: 009480ec 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 17003: 007eb80c 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 17004: 00948194 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 17005: 003e9a98 1172 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 17006: 00d6d638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ - 17007: 0069d044 164 FUNC GLOBAL DEFAULT 12 spr_write_tbl │ │ │ │ + 17007: 0069d0f0 164 FUNC GLOBAL DEFAULT 12 spr_write_tbl │ │ │ │ 17008: 002f31b0 4 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 17009: 00db1c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 17010: 00287754 356 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 17011: 0072312c 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ - 17012: 00741cc4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ + 17011: 007231d4 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 17012: 00741d6c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 17013: 00d65474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 17014: 007acf38 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 17014: 007acfe0 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 17015: 00d75194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 17016: 00d67ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 17017: 0069d0e8 168 FUNC GLOBAL DEFAULT 12 spr_write_tbu │ │ │ │ - 17018: 00987884 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ - 17019: 007322e4 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ + 17017: 0069d194 168 FUNC GLOBAL DEFAULT 12 spr_write_tbu │ │ │ │ + 17018: 0098792c 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 17019: 0073238c 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ 17020: 00cd0954 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdtsteq │ │ │ │ - 17021: 00828abc 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 17021: 00828b64 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 17022: 00db285e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 17023: 0095737c 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 17023: 00957424 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 17024: 00db0d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 17025: 00d654d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 17026: 00db0814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 17027: 00d7750c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 17028: 00db209c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 17029: 0080fb50 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 17029: 0080fbf8 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 17030: 00d772ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 17031: 008c6428 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 17031: 008c64d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 17032: 00db22ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 17033: 002941f8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 17034: 00d74de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_EVENT │ │ │ │ 17035: 005e1bd4 96 FUNC GLOBAL DEFAULT 12 cpu_ppc_tb_free │ │ │ │ 17036: 00db12c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 17037: 00db07f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 17038: 00d7c55c 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 17039: 00db1d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ - 17040: 0075ed24 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ + 17040: 0075edcc 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ 17041: 00d6fce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PCI_SET_IRQ_EVENT │ │ │ │ 17042: 006271e4 40 FUNC GLOBAL DEFAULT 12 helper_fpscr_setbit │ │ │ │ 17043: 00db1720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 17044: 00d648c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 17045: 00db0a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 17046: 00d753d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 17047: 00cb2be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 17048: 00591870 124 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 17049: 00db06ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 17050: 0097f828 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 17051: 00935418 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 17050: 0097f8d0 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 17051: 009354c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 17052: 00d6f5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 17053: 00d7689c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 17054: 00db0624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 17055: 00daff4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 17056: 00294d50 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ - 17057: 0074192c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ + 17057: 007419d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 17058: 00daff76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 17059: 00cb6730 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 17060: 00d7a794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 17061: 007db92c 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ - 17062: 007195c8 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ + 17061: 007db9d4 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 17062: 00719670 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 17063: 00d752a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ 17064: 00d71ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ 17065: 00d6c380 140 OBJECT GLOBAL DEFAULT 24 hw_misc_macio_trace_events │ │ │ │ - 17066: 006e7f88 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 17066: 006e8030 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 17067: 00db0570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 17068: 00334aa0 184 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 17069: 00d69f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ - 17070: 0079564c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ + 17070: 007956f4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 17071: 00db05ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 17072: 007d6734 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 17072: 007d67dc 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 17073: 00db121e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_AWAITING_QUIESCE_DSTATE │ │ │ │ 17074: 00db0d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 17075: 0095a470 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ - 17076: 0072ef60 988 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ + 17075: 0095a518 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 17076: 0072f008 988 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 17077: 00d68054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 17078: 00cb24ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 17079: 00d67040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 17080: 00d72470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 17081: 00db15b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 17082: 00cc81b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_fpscr │ │ │ │ - 17083: 00795ab8 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ + 17083: 00795b60 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 17084: 00dafe62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 17085: 00cd3948 132 OBJECT GLOBAL DEFAULT 24 helper_info_DENBCD │ │ │ │ 17086: 0029a338 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ - 17087: 00795cac 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ + 17087: 00795d54 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 17088: 00d6c0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 17089: 009b13a0 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 17089: 009b1448 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 17090: 00d68164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 17091: 00db226c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 17092: 00db1ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 17093: 00db187c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 17094: 008e630c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 17094: 008e63b4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 17095: 00d6635c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 17096: 0095934c 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 17096: 009593f4 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 17097: 00d6cec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ - 17098: 0071ac84 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ + 17098: 0071ad2c 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 17099: 00cb1c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 17100: 00db0516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 17101: 00d68474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 17102: 00d7a928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 17103: 00742da8 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ + 17103: 00742e50 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 17104: 00d7a3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 17105: 00922160 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ - 17106: 009ba76c 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 17105: 00922208 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 17106: 009ba814 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 17107: 00d75dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 17108: 009415d8 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ - 17109: 008c8310 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 17108: 00941680 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 17109: 008c83b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 17110: 00c7cdfc 940 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 17111: 00d721a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 17112: 00db10be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 17113: 00d6a834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 17114: 0029dfb8 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 17115: 0096d934 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 17115: 0096d9dc 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 17116: 00d78b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 17117: 00d72c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 17118: 008c8cc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 17118: 008c8d6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 17119: 00db0e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 17120: 002ea67c 120 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 17121: 00299d4c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 17122: 00d6b690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 17123: 002f3200 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 17124: 00cce6c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdtstgt │ │ │ │ 17125: 00db1586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 17126: 00db213c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 17127: 00db21a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 17128: 00d69380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 17129: 008133d4 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 17129: 0081347c 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 17130: 00d6fa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 17131: 008c1320 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 17131: 008c13c8 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 17132: 00d6fc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_MEM_VALID_EVENT │ │ │ │ 17133: 00db2088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 17134: 00934e60 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 17134: 00934f08 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 17135: 0053835c 224 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 17136: 007b99c0 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 17136: 007b9a68 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 17137: 00d72c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 17138: 00db12d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 17139: 00634f9c 308 FUNC GLOBAL DEFAULT 12 helper_xscvsxdsp │ │ │ │ 17140: 00d684f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 17141: 00db21ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ - 17142: 0069da20 160 FUNC GLOBAL DEFAULT 12 spr_write_sdr1 │ │ │ │ + 17142: 0069dacc 160 FUNC GLOBAL DEFAULT 12 spr_write_sdr1 │ │ │ │ 17143: 00d7b6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 17144: 00d76bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 17145: 003c983c 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 17146: 00db0e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 17147: 00dafe9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 17148: 003cc6a4 124 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ 17149: 00ccd648 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssubqp │ │ │ │ - 17150: 00956c68 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 17150: 00956d10 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 17151: 00322168 148 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 17152: 00d6c1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 17153: 0029cf2c 188 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 17154: 00cb6c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 17155: 005cf340 332 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ - 17156: 00718b5c 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ + 17156: 00718c04 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 17157: 00536804 448 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 17158: 00d73a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 17159: 0098720c 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 17159: 009872b4 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 17160: 006406fc 156 FUNC GLOBAL DEFAULT 12 helper_VMHADDSHS │ │ │ │ 17161: 00db06e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 17162: 00d74c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 17163: 00527640 180 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 17164: 00db1840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 17165: 00924e4c 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ - 17166: 00794a20 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 17167: 008c7e08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 17168: 007f1130 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 17165: 00924ef4 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 17166: 00794ac8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ + 17167: 008c7eb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 17168: 007f11d8 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 17169: 00db21f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ - 17170: 0073c8c4 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ + 17170: 0073c96c 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ 17171: 003c7900 380 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 17172: 00db16a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 17173: 0069e914 68 FUNC GLOBAL DEFAULT 12 spr_read_MMCR2_ureg │ │ │ │ - 17174: 00920e48 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 17175: 008d2d94 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 17173: 0069e9c0 68 FUNC GLOBAL DEFAULT 12 spr_read_MMCR2_ureg │ │ │ │ + 17174: 00920ef0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 17175: 008d2e3c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 17176: 00d7710c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 17177: 00db1fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 17178: 006323e4 504 FUNC GLOBAL DEFAULT 12 helper_XVCMPGTSP │ │ │ │ 17179: 00d6505c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 17180: 008121bc 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 17180: 00812264 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 17181: 0026dccc 208 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 17182: 0064242c 240 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_be_comp │ │ │ │ 17183: 00d719d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ 17184: 004f33d4 1228 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 17185: 008c1138 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 17185: 008c11e0 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 17186: 00d63928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 17187: 00d75bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ - 17188: 008f5348 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 17188: 008f53f0 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 17189: 00d76a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 17190: 00dafe6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 17191: 007b1698 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 17191: 007b1740 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 17192: 00db064c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 17193: 0057d898 180 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ - 17194: 0069d960 192 FUNC GLOBAL DEFAULT 12 spr_write_dbatl_h │ │ │ │ + 17194: 0069da0c 192 FUNC GLOBAL DEFAULT 12 spr_write_dbatl_h │ │ │ │ 17195: 00cb7180 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ - 17196: 00920fb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 17196: 00921060 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 17197: 00db01f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 17198: 00db029e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 17199: 00db12b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 17200: 0057b5e8 276 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 17201: 00ccfa60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlogefp │ │ │ │ 17202: 002a8fd4 116 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 17203: 00640f88 248 FUNC GLOBAL DEFAULT 12 helper_VMSUMUHM │ │ │ │ @@ -17209,18 +17209,18 @@ │ │ │ │ 17205: 00d71690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 17206: 00339014 620 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 17207: 00db15ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 17208: 00cd5ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_pid │ │ │ │ 17209: 00d6638c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 17210: 00cb6d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ 17211: 00bc940c 48 OBJECT GLOBAL DEFAULT 21 pci_ide_cmd_le_ops │ │ │ │ - 17212: 00803348 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 17212: 008033f0 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 17213: 00641080 308 FUNC GLOBAL DEFAULT 12 helper_VMSUMUHS │ │ │ │ 17214: 00d78dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 17215: 009d3e18 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 17215: 009d3ec0 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 17216: 00d7440c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 17217: 00440a90 624 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 17218: 00db0c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 17219: 00db0b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_STRING_DSTATE │ │ │ │ 17220: 00db135a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 17221: 00dafe02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 17222: 00db1236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_QUERY_DSTATE │ │ │ │ @@ -17229,2433 +17229,2433 @@ │ │ │ │ 17225: 0038dffc 168 FUNC GLOBAL DEFAULT 12 macio_ide_register_dma │ │ │ │ 17226: 00d6d2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_DISABLE_EVENT │ │ │ │ 17227: 00d68790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_EVENT │ │ │ │ 17228: 0053f06c 3596 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 17229: 003dbbb4 784 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ 17230: 006453f0 372 FUNC GLOBAL DEFAULT 12 helper_VEXTDUHVLX │ │ │ │ 17231: 00cd5d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_pit │ │ │ │ - 17232: 0073b0e0 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ + 17232: 0073b188 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 17233: 00db0198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 17234: 00d75a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ 17235: 00db176e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 17236: 00965a04 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 17237: 008f73e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 17238: 0098ed64 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 17239: 0092f994 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 17236: 00965aac 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 17237: 008f7488 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 17238: 0098ee0c 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 17239: 0092fa3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 17240: 00d778ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 17241: 0043dd28 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 17242: 00db130a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 17243: 008ce328 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 17244: 008c8a40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 17243: 008ce3d0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 17244: 008c8ae8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 17245: 00d6d3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 17246: 00db0b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 17247: 009150dc 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 17248: 009003a0 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 17247: 00915184 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 17248: 00900448 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 17249: 003248c8 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 17250: 00db0e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 17251: 00db11c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_CMD_TIMER_START_DSTATE │ │ │ │ 17252: 00db2384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 17253: 00cc6d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINCDP │ │ │ │ - 17254: 006e70e8 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 17254: 006e7190 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 17255: 005ce164 2088 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 17256: 00ccc7d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpksdss │ │ │ │ 17257: 0062a210 92 FUNC GLOBAL DEFAULT 12 helper_evfsadd │ │ │ │ 17258: 003ae778 180 FUNC GLOBAL DEFAULT 12 hmp_info_via │ │ │ │ 17259: 00db0018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 17260: 00db0a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 17261: 00d760f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 17262: 0044e088 428 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 17263: 008fbec8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ - 17264: 0077524c 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ + 17263: 008fbf70 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 17264: 007752f4 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 17265: 00dafdf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ - 17266: 00775254 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ + 17266: 007752fc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 17267: 00db127a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 17268: 00d71ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 17269: 00464368 140 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ - 17270: 00775294 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ + 17270: 0077533c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 17271: 00284070 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 17272: 00db1670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ - 17273: 00775328 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ - 17274: 007753c4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 17275: 009112e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 17273: 007753d0 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ + 17274: 0077546c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ + 17275: 0091138c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 17276: 00db113a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_WRITE_DSTATE │ │ │ │ 17277: 00db1ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ - 17278: 00775468 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ + 17278: 00775510 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 17279: 00db0dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 17280: 00775514 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ - 17281: 0077a128 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 17282: 0090d65c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ - 17283: 007755c8 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ + 17280: 007755bc 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ + 17281: 0077a1d0 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ + 17282: 0090d704 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 17283: 00775670 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 17284: 0044fc7c 628 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ - 17285: 00777a7c 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ + 17285: 00777b24 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 17286: 00d6a014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 17287: 006321ec 504 FUNC GLOBAL DEFAULT 12 helper_XVCMPGESP │ │ │ │ 17288: 00581d34 776 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 17289: 0057b198 1104 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 17290: 00cc9e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpuxds │ │ │ │ 17291: 00d6f4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 17292: 0028a878 336 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 17293: 0058abb0 176 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ - 17294: 00740e64 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 17295: 0093941c 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 17294: 00740f0c 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ + 17295: 009394c4 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 17296: 00db20f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ - 17297: 007955d4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ + 17297: 0079567c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 17298: 00dafe48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ 17299: 00393540 444 FUNC GLOBAL DEFAULT 12 adb_autopoll_unblock │ │ │ │ - 17300: 007e5b14 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 17300: 007e5bbc 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 17301: 00db033a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ - 17302: 00786e2c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ + 17302: 00786ed4 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 17303: 00db0340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 17304: 0056db04 528 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 17305: 00533b4c 472 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 17306: 00db0882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 17307: 00376338 256 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 17308: 00d76dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 17309: 00db05d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 17310: 008c6200 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 17310: 008c62a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 17311: 0051ba24 492 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 17312: 00db0088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 17313: 00d76ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 17314: 00d658e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 17315: 00d782f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 17316: 009527a4 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 17317: 007a1290 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 17318: 0096a294 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 17319: 00988984 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 17316: 0095284c 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 17317: 007a1338 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 17318: 0096a33c 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 17319: 00988a2c 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 17320: 00daff7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 17321: 00813ad0 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 17321: 00813b78 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 17322: 00db1f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 17323: 0093c180 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 17323: 0093c228 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 17324: 00441a80 240 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 17325: 00d65758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 17326: 008bbf34 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 17327: 00992740 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 17328: 009880d8 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 17326: 008bbfdc 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 17327: 009927e8 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 17328: 00988180 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 17329: 00d7679c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 17330: 00d69280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 17331: 00988434 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 17331: 009884dc 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 17332: 00cbea7c 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 17333: 00d7379c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 17334: 0090b93c 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ - 17335: 0077e220 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ + 17334: 0090b9e4 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 17335: 0077e2c8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 17336: 00296c7c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 17337: 00d68bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 17338: 00403ed4 68 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ - 17339: 00814eb4 184 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 17339: 00814f5c 184 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 17340: 00d69f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 17341: 008c739c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ - 17342: 0075f554 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ + 17341: 008c7444 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 17342: 0075f5fc 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 17343: 00d7ab94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 17344: 00db0984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 17345: 00db0124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 17346: 006291ec 216 FUNC GLOBAL DEFAULT 12 helper_FDIVS │ │ │ │ 17347: 00d7712c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 17348: 00d676f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 17349: 00cce644 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdtstlt │ │ │ │ 17350: 002be28c 176 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 17351: 00324960 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 17352: 008f0a94 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 17352: 008f0b3c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 17353: 00d6fd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_READ_EVENT │ │ │ │ 17354: 00d6b380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 17355: 003aa524 8 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 17356: 00d774bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 17357: 00db02f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 17358: 008c1508 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 17358: 008c15b0 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 17359: 006292c4 100 FUNC GLOBAL DEFAULT 12 helper_FSEL │ │ │ │ 17360: 00db119e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_SET_DSTATE │ │ │ │ 17361: 00289970 288 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 17362: 004b33dc 152 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 17363: 0079dba0 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 17363: 0079dc48 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 17364: 00db0a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 17365: 00902420 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 17365: 009024c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 17366: 00ccc964 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpksdus │ │ │ │ 17367: 00db0756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ - 17368: 00793ca4 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ + 17368: 00793d4c 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 17369: 00cb09dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 17370: 0063f3a0 164 FUNC GLOBAL DEFAULT 12 helper_vcmpgefp_dot │ │ │ │ 17371: 00db1cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 17372: 00404164 8 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 17373: 00591b24 2384 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 17374: 00d7063c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_REALIZE_CHILD_EVENT │ │ │ │ 17375: 00284180 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 17376: 00d72370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 17377: 006c8680 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 17377: 006c8728 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ 17378: 00d7084c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_H_RESIZE_HPT_COMMIT_EVENT │ │ │ │ - 17379: 00812dbc 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 17379: 00812e64 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 17380: 00db0c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 17381: 00db11c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_CMD_TIMER_STOP_DSTATE │ │ │ │ 17382: 00db0a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 17383: 0098073c 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 17383: 009807e4 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 17384: 00db1d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 17385: 00d7ab14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 17386: 00db07c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 17387: 00cb03ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 17388: 005d2fd4 80 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 17389: 007af9cc 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ - 17390: 00774694 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ + 17389: 007afa74 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 17390: 0077473c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ 17391: 00d74f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_BASE_DEVICE_EVENT │ │ │ │ - 17392: 00b2da28 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 17392: 00b2dac8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 17393: 002d8f80 192 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ 17394: 00cc42d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GER │ │ │ │ 17395: 00dafdb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 17396: 00d65670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 17397: 00745fd8 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 17397: 00746080 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 17398: 00d798bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 17399: 009a9354 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 17400: 009abe9c 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 17399: 009a93fc 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 17400: 009abf44 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 17401: 00db0798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 17402: 00d7a1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 17403: 00985b78 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 17403: 00985c20 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 17404: 00db1980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ - 17405: 00966b24 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 17405: 00966bcc 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 17406: 00db00a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 17407: 00db03a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 17408: 008c7acc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 17408: 008c7b74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 17409: 00c7e59c 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 17410: 00d723e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 17411: 007acd70 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 17412: 0081e0e8 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 17411: 007ace18 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 17412: 0081e190 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 17413: 00d77fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 17414: 00d6b370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 17415: 00d6cd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 17416: 0043d068 160 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ - 17417: 0071cd34 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ + 17417: 0071cddc 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 17418: 00db1ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 17419: 00db086c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 17420: 0062acd0 20 FUNC GLOBAL DEFAULT 12 helper_efdcfs │ │ │ │ 17421: 00d681c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 17422: 00d71530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 17423: 00d69420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 17424: 00588814 424 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 17425: 00d71e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 17426: 00dafe08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 17427: 0026ee34 324 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 17428: 0029702c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 17429: 009ca66c 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 17430: 0092fcd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 17429: 009ca714 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 17430: 0092fd78 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 17431: 00db0af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 17432: 00977b44 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 17432: 00977bec 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 17433: 00d79988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 17434: 00db0cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 17435: 00db150e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 17436: 00c7dc28 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ 17437: 005d61b4 288 FUNC GLOBAL DEFAULT 12 ppcemb_tlb_search │ │ │ │ 17438: 00cc5140 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXEVAL │ │ │ │ - 17439: 008dd830 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 17440: 007fdbc4 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 17441: 00836a0c 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 17439: 008dd8d8 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 17440: 007fdc6c 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 17441: 00836ab4 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 17442: 00d65f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 17443: 002870a4 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ - 17444: 0078fa28 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 17445: 0084be30 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 17446: 009375f0 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 17444: 0078fad0 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ + 17445: 0084bed8 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 17446: 00937698 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 17447: 00d69df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 17448: 00c7dc44 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 17449: 0029b9b0 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 17450: 00887ddc 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 17451: 0079933c 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 17450: 00887e84 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 17451: 007993e4 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ 17452: 00cd4314 132 OBJECT GLOBAL DEFAULT 24 helper_info_FTDIV │ │ │ │ - 17453: 006e58b4 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 17453: 006e595c 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 17454: 00d6f3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 17455: 00cb0958 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 17456: 00db0d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 17457: 00dafe0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 17458: 00d75004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 17459: 00db0884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 17460: 00d64dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 17461: 00d79cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 17462: 004dcff0 36 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 17463: 00d66b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ - 17464: 007173e4 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ - 17465: 0072c0d0 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 17464: 0071748c 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ + 17465: 0072c178 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 17466: 00db0904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 17467: 00db1370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 17468: 00db21ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 17469: 0086d498 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 17469: 0086d540 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 17470: 00d73d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 17471: 00534954 228 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 17472: 00d6f604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 17473: 00d71d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 17474: 00cc8c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdctsq │ │ │ │ 17475: 00db0636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 17476: 0027afc0 368 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 17477: 00854ce0 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 17478: 009ad1b0 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 17477: 00854d88 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 17478: 009ad258 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 17479: 00cb0328 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 17480: 00d6c080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 17481: 0057b78c 284 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 17482: 00996e50 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 17482: 00996ef8 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 17483: 002e999c 228 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 17484: 00805f00 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 17484: 00805fa8 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ 17485: 00cc1eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIBL │ │ │ │ - 17486: 009423c4 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 17486: 0094246c 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 17487: 00439ca4 140 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ - 17488: 007405e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ + 17488: 00740690 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 17489: 00db1a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ - 17490: 00761aac 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ + 17490: 00761b54 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 17491: 00dafef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 17492: 00cc6034 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDECUQ │ │ │ │ 17493: 00db1c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 17494: 00db0406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 17495: 00cc1f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIBR │ │ │ │ 17496: 00db1ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 17497: 00d6953c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ 17498: 00d751f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ - 17499: 00902d40 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 17499: 00902de8 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 17500: 003aa3a4 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 17501: 00db0786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 17502: 00d7a208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 17503: 00db1368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 17504: 00d6c350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 17505: 00db0658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_DSTATE │ │ │ │ 17506: 00db0b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 17507: 00db2872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 17508: 00d67524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 17509: 00d77e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 17510: 00d64dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 17511: 00d691b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ 17512: 00cc62c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMSUBS │ │ │ │ 17513: 00cc3778 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMLADDUHM │ │ │ │ - 17514: 00910ddc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 17514: 00910e84 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ 17515: 00ccba70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslo │ │ │ │ - 17516: 0069cf6c 108 FUNC GLOBAL DEFAULT 12 spr_read_atbl │ │ │ │ - 17517: 00793cf8 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ + 17516: 0069d018 108 FUNC GLOBAL DEFAULT 12 spr_read_atbl │ │ │ │ + 17517: 00793da0 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 17518: 005e30e4 292 FUNC GLOBAL DEFAULT 12 ppc_booke_timers_init │ │ │ │ 17519: 00db0b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 17520: 002a9730 1100 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 17521: 00daffa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 17522: 006336dc 8 FUNC GLOBAL DEFAULT 12 helper_XSCVSPDPN │ │ │ │ 17523: 006255e8 428 FUNC GLOBAL DEFAULT 12 helper_DXEXQ │ │ │ │ 17524: 00db0af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 17525: 00d6c5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_RECEIVE_EVENT │ │ │ │ 17526: 00d6a3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 17527: 006ccdb0 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ - 17528: 00911a4c 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 17527: 006cce58 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 17528: 00911af4 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 17529: 00284280 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ - 17530: 0075fd34 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ + 17530: 0075fddc 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 17531: 00ccbaf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslv │ │ │ │ 17532: 00d78be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ - 17533: 007402a4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 17534: 008e4e84 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 17535: 00950a94 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ - 17536: 0069cfd8 108 FUNC GLOBAL DEFAULT 12 spr_read_atbu │ │ │ │ + 17533: 0074034c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ + 17534: 008e4f2c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 17535: 00950b3c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 17536: 0069d084 108 FUNC GLOBAL DEFAULT 12 spr_read_atbu │ │ │ │ 17537: 0044c1bc 644 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 17538: 00d7977c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 17539: 00cb67b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 17540: 00d75534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_EOI_EVENT │ │ │ │ 17541: 00db05f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 17542: 009cb33c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 17542: 009cb3e4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 17543: 00daff30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 17544: 008c065c 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 17544: 008c0704 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 17545: 00287e14 324 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 17546: 0093c688 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 17546: 0093c730 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 17547: 003b22a8 1440 FUNC GLOBAL DEFAULT 12 macio_set_gpio │ │ │ │ 17548: 00d768ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 17549: 002871a4 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 17550: 00db236c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 17551: 00902fc4 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 17551: 0090306c 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 17552: 00db08d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 17553: 00d79f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 17554: 00db09be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 17555: 0029b660 224 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ 17556: 003ff048 112 FUNC GLOBAL DEFAULT 12 etsec_update_irq │ │ │ │ - 17557: 00910708 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 17557: 009107b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 17558: 00646340 156 FUNC GLOBAL DEFAULT 12 helper_vsum4sbs │ │ │ │ 17559: 00437b6c 172 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 17560: 004d0b54 664 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 17561: 00db14ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 17562: 008e4050 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 17562: 008e40f8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 17563: 00db1bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 17564: 00db0282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 17565: 00d6e558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 17566: 00d66c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ - 17567: 0073d310 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ + 17567: 0073d3b8 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ 17568: 00cc40c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2NN │ │ │ │ 17569: 00db0546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 17570: 00db0a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 17571: 00915e0c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 17571: 00915eb4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 17572: 00db08e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 17573: 00cc3ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2NP │ │ │ │ 17574: 00db0164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 17575: 00641fe4 224 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_be_exp │ │ │ │ 17576: 004f26b8 616 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 17577: 00db031c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 17578: 00db10c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 17579: 0036f20c 480 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 17580: 00db21c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 17581: 0090c0f4 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 17581: 0090c19c 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 17582: 00d6da78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 17583: 00db0692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ 17584: 006336e4 284 FUNC GLOBAL DEFAULT 12 helper_xscvdpsxds │ │ │ │ - 17585: 009009ac 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 17586: 00937b44 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 17585: 00900a54 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 17586: 00937bec 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 17587: 00d6cf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 17588: 00d643e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 17589: 00433ac4 456 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 17590: 00946448 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 17591: 00985e90 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 17590: 009464f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 17591: 00985f38 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 17592: 0029741c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 17593: 0074d520 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 17593: 0074d5c8 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 17594: 00d6ee24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 17595: 0099db04 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 17595: 0099dbac 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 17596: 0063fa7c 328 FUNC GLOBAL DEFAULT 12 helper_XVI4GER8PP │ │ │ │ 17597: 0056ae2c 248 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 17598: 002e74e0 112 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 17599: 00db175e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 17600: 00d73f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 17601: 00d77b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 17602: 00d7808c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 17603: 00db1774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 17604: 00db2214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 17605: 00d6c44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMDLEN_EVENT │ │ │ │ 17606: 00db0906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 17607: 00d6f3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 17608: 00d7794c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 17609: 008c05a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 17609: 008c064c 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 17610: 00d7034c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_TB_STORE_EVENT │ │ │ │ 17611: 005c4100 244 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 17612: 00403878 252 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 17613: 008a1d14 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 17614: 008f5578 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 17613: 008a1dbc 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 17614: 008f5620 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 17615: 00cb08d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 17616: 00d79a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 17617: 00d799d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 17618: 00d6c170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 17619: 00d6ab44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 17620: 00db0a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 17621: 00751768 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 17622: 0079831c 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ + 17621: 00751810 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 17622: 007983c4 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 17623: 00471b98 712 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 17624: 00db0910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 17625: 002a7d24 128 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 17626: 00cb02a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 17627: 004fbc24 1540 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 17628: 008c75c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 17628: 008c766c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 17629: 004079fc 56 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 17630: 007dc6f0 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 17630: 007dc798 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 17631: 00288520 360 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 17632: 00db0606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ 17633: 00db194c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEVICE_DSTATE │ │ │ │ 17634: 00ccfc70 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmsubsp │ │ │ │ 17635: 00db1176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OCM_UNMAP_DSTATE │ │ │ │ - 17636: 00980960 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ - 17637: 009aa89c 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 17636: 00980a08 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 17637: 009aa944 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 17638: 00492cf0 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 17639: 00d6e038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 17640: 00d7387c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 17641: 002ebd10 120 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 17642: 00cb6cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 17643: 00aeb3c8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 17644: 009a01ac 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 17643: 00aeb468 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 17644: 009a0254 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 17645: 0040397c 8 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 17646: 00d73c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 17647: 00d67d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 17648: 00d66d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 17649: 00d727e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 17650: 00d68574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 17651: 00d76038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 17652: 00d72844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ 17653: 00cc3eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2PN │ │ │ │ 17654: 0063f5f0 196 FUNC GLOBAL DEFAULT 12 helper_vcmpbfp_dot │ │ │ │ - 17655: 009d3d10 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 17655: 009d3db8 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 17656: 00d79aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ 17657: 00cc3a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2PP │ │ │ │ 17658: 00ccad8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctsxs │ │ │ │ - 17659: 00966134 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 17659: 009661dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 17660: 00d75354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 17661: 00d71bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 17662: 00db1ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 17663: 00dafe42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 17664: 00db0280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 17665: 00cb5f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 17666: 009357b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 17667: 008ceab4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 17666: 00935858 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 17667: 008ceb5c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 17668: 00d78b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 17669: 00c7d964 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 17670: 00629114 216 FUNC GLOBAL DEFAULT 12 helper_FDIV │ │ │ │ 17671: 00d6a844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 17672: 00910f4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 17672: 00910ff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 17673: 00cb7204 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 17674: 003762fc 16 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ - 17675: 0095c5d0 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 17675: 0095c678 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 17676: 00db0c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 17677: 006353bc 216 FUNC GLOBAL DEFAULT 12 helper_xvcvsxwsp │ │ │ │ 17678: 00622fc8 304 FUNC GLOBAL DEFAULT 12 helper_DTSTSFIQ │ │ │ │ - 17679: 0069f9e4 540 FUNC GLOBAL DEFAULT 12 decContextStatusToString │ │ │ │ + 17679: 0069fa90 540 FUNC GLOBAL DEFAULT 12 decContextStatusToString │ │ │ │ 17680: 00d6ee74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 17681: 006491a8 8 FUNC GLOBAL DEFAULT 12 helper_cntlzw32 │ │ │ │ 17682: 00287298 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 17683: 00cbf4c0 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 17684: 00db1002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 17685: 00db004c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 17686: 008fb7dc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 17686: 008fb884 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 17687: 005c84d0 264 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 17688: 00d65f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 17689: 00db1546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 17690: 008c30e0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 17690: 008c3188 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 17691: 00db12ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 17692: 007f4870 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 17693: 009609b4 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 17692: 007f4918 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 17693: 00960a5c 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 17694: 0061db0c 692 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_read_register_apple │ │ │ │ 17695: 00cc77ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVTSTDCDP │ │ │ │ 17696: 00d67cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 17697: 008fee78 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ - 17698: 0075f1c8 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ + 17697: 008fef20 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 17698: 0075f270 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 17699: 00cd4b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTFIXQ │ │ │ │ 17700: 00ccbf14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpbfp_dot │ │ │ │ - 17701: 006a3158 52 FUNC GLOBAL DEFAULT 12 decNumberToString │ │ │ │ + 17701: 006a3200 52 FUNC GLOBAL DEFAULT 12 decNumberToString │ │ │ │ 17702: 00d68104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 17703: 00d76b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 17704: 0053dd94 116 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 17705: 00d67554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 17706: 00dafe2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 17707: 00db0858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 17708: 00cdf780 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 17709: 00dafe8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 17710: 003c7548 528 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 17711: 00db0f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 17712: 009bf19c 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 17712: 009bf244 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 17713: 00d72070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ - 17714: 00795610 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 17715: 0081f8a4 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 17714: 007956b8 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ + 17715: 0081f94c 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 17716: 00db08e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ 17717: 0062fcdc 352 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBQPO │ │ │ │ 17718: 002f2ae0 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 17719: 006a5234 584 FUNC GLOBAL DEFAULT 12 decNumberShift │ │ │ │ - 17720: 00759974 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 17721: 006abfb0 264 FUNC GLOBAL DEFAULT 12 decNumberPlus │ │ │ │ - 17722: 008c8c68 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 17719: 006a52dc 584 FUNC GLOBAL DEFAULT 12 decNumberShift │ │ │ │ + 17720: 00759a1c 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 17721: 006ac058 264 FUNC GLOBAL DEFAULT 12 decNumberPlus │ │ │ │ + 17722: 008c8d10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 17723: 00d71bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ 17724: 00d6fcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_SET_IRQ_EVENT │ │ │ │ - 17725: 007e6ddc 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 17725: 007e6e84 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 17726: 00db15e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 17727: 00d69ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 17728: 009bb410 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 17728: 009bb4b8 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 17729: 00d72290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 17730: 0099a0b0 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ - 17731: 00774c88 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ + 17730: 0099a158 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 17731: 00774d30 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 17732: 00d7bcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 17733: 00db1af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 17734: 00d6e1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 17735: 0096cfac 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 17735: 0096d054 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 17736: 0057a56c 40 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 17737: 008fa8dc 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ - 17738: 0072cca4 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ + 17737: 008fa984 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 17738: 0072cd4c 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 17739: 00db1914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 17740: 00db0a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 17741: 00db18f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 17742: 008f42c0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 17742: 008f4368 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 17743: 0052adb4 176 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 17744: 00d63c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 17745: 00d773bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 17746: 0071759c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ + 17746: 00717644 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 17747: 00cc1360 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVQPSQZ │ │ │ │ 17748: 00d652d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 17749: 00db21d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 17750: 0074dbe0 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 17750: 0074dc88 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 17751: 0057ae60 56 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 17752: 00db1054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ - 17753: 00742f80 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ + 17753: 00743028 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 17754: 00db0a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 17755: 00d7b0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 17756: 00db1e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 17757: 00d63cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 17758: 009d1be4 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 17759: 008e8368 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 17758: 009d1c8c 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 17759: 008e8410 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 17760: 00d68c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 17761: 00d73ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 17762: 00db0590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 17763: 00d68174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 17764: 009a03c0 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 17764: 009a0468 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ 17765: 00cc1fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIHL │ │ │ │ - 17766: 00812d14 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 17766: 00812dbc 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 17767: 00db1c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 17768: 00288e0c 360 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 17769: 0055fae4 816 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 17770: 00402c10 1028 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 17771: 00dafe98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 17772: 00db1632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 17773: 0058d4c8 272 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 17774: 00b9d9ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 17774: 00b9da8c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 17775: 00d78450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 17776: 00d74ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ 17777: 00cc2044 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIHR │ │ │ │ - 17778: 0077bc94 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ + 17778: 0077bd3c 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 17779: 00567cd0 428 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 17780: 00db28b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 17781: 0080f23c 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 17781: 0080f2e4 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 17782: 00db02dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 17783: 00d69cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 17784: 008c2770 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ - 17785: 00917878 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ - 17786: 006a2b3c 348 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt64 │ │ │ │ + 17784: 008c2818 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 17785: 00917920 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 17786: 006a2be4 348 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt64 │ │ │ │ 17787: 00d6a4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 17788: 00758e24 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 17788: 00758ecc 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 17789: 00d6ebd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 17790: 00db0d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 17791: 00cd39cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUAI │ │ │ │ 17792: 0058ac60 424 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 17793: 009bdd7c 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 17793: 009bde24 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 17794: 00cd4944 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDCQ │ │ │ │ 17795: 00644d60 228 FUNC GLOBAL DEFAULT 12 helper_vsldoi │ │ │ │ 17796: 00d77eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 17797: 00d77d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 17798: 00d8d79c 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 17799: 00d71220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 17800: 0029667c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ - 17801: 00759dc4 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 17802: 00913ff0 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 17801: 00759e6c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 17802: 00914098 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 17803: 00db0950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 17804: 004b5ca4 124 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 17805: 004471dc 296 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ 17806: 00ccb9ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsro │ │ │ │ - 17807: 0095391c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 17807: 009539c4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 17808: 00db09f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 17809: 007c1740 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 17809: 007c17e8 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 17810: 00d779bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 17811: 00cd4f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUAQ │ │ │ │ 17812: 00c7df64 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 17813: 009b15a8 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 17813: 009b1650 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ 17814: 00cc0c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_LVEBX │ │ │ │ - 17815: 008ca384 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 17815: 008ca42c 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 17816: 00c7e6a8 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 17817: 00ccbb78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrv │ │ │ │ 17818: 00d6e218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 17819: 00daff66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ 17820: 006306c4 80 FUNC GLOBAL DEFAULT 12 helper_xscmpudp │ │ │ │ - 17821: 0096ea30 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 17821: 0096ead8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 17822: 00d790f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FPSCR_GET_EVENT │ │ │ │ 17823: 0051f604 68 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 17824: 00cd3e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSFI │ │ │ │ 17825: 00d6f4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ 17826: 00db0bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_DELAY_SET_SR_INT_DSTATE │ │ │ │ - 17827: 00813f60 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 17828: 008c8424 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 17827: 00814008 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 17828: 008c84cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 17829: 002ea4dc 264 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 17830: 00d67594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 17831: 00db18e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 17832: 0093d1cc 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 17832: 0093d274 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 17833: 00db09ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 17834: 00db0dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 17835: 00d6d388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 17836: 00db14a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 17837: 00cd48c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSFQ │ │ │ │ 17838: 00d6bf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 17839: 00db0dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 17840: 003ccdac 1752 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ - 17841: 009d1d58 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 17842: 00814d38 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 17843: 008a7f68 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 17841: 009d1e00 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 17842: 00814de0 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 17843: 008a8010 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 17844: 00daff0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 17845: 00d7410c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 17846: 00d68564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 17847: 00d647a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 17848: 0096fc9c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ - 17849: 007978cc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ + 17848: 0096fd44 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 17849: 00797974 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 17850: 00db096e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 17851: 00db287a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 17852: 00926990 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ - 17853: 00745514 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ + 17852: 00926a38 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 17853: 007455bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 17854: 006463dc 144 FUNC GLOBAL DEFAULT 12 helper_vsum4shs │ │ │ │ 17855: 00d71820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 17856: 00d72d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 17857: 00db017a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 17858: 007a00c0 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 17858: 007a0168 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 17859: 00d693f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 17860: 00d7348c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 17861: 007e4db0 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 17861: 007e4e58 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 17862: 00255e48 260 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 17863: 00d6f6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 17864: 00db02a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 17865: 007b8990 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 17866: 008c5c40 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 17865: 007b8a38 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 17866: 008c5ce8 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 17867: 00db0782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ - 17868: 00787f6c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 17869: 009b790c 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 17868: 00788014 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ + 17869: 009b79b4 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 17870: 00db0cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 17871: 00323f58 156 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 17872: 00db0a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 17873: 00db028e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ - 17874: 0078fab0 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ + 17874: 0078fb58 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ 17875: 00db11a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_TIMERS_INIT_DSTATE │ │ │ │ - 17876: 007e2ca8 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 17876: 007e2d50 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 17877: 00d72c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 17878: 00d68384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ - 17879: 0079483c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ + 17879: 007948e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 17880: 00db07fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 17881: 00293de4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 17882: 00cd69c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_lscbx │ │ │ │ 17883: 00db1272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 17884: 007dc3a4 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 17884: 007dc44c 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 17885: 00db10e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 17886: 00d784c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 17887: 00d78900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ - 17888: 0070c628 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ + 17888: 0070c6d0 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 17889: 004b52b4 244 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 17890: 00db0cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 17891: 00d643b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ 17892: 00db060c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_DSTATE │ │ │ │ 17893: 00d64bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 17894: 00db1160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_DSTATE │ │ │ │ 17895: 00db10bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 17896: 00db0e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 17897: 0029490c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 17898: 0028437c 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 17899: 00523c28 52 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 17900: 008d4ff4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 17901: 009cb9f0 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 17900: 008d509c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 17901: 009cba98 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 17902: 00cc7b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINCQP │ │ │ │ 17903: 00db08dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 17904: 00940394 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 17904: 0094043c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 17905: 00c7ed0c 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 17906: 008dc5bc 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 17907: 008d687c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 17906: 008dc664 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 17907: 008d6924 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 17908: 00db0a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 17909: 00db18de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ - 17910: 00761b04 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ + 17910: 00761bac 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 17911: 00bc62d4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 17912: 002f2a98 72 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ - 17913: 0077b1f4 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ + 17913: 0077b29c 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 17914: 0044f35c 264 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ - 17915: 00762448 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 17916: 009834e4 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 17917: 0098f920 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 17915: 007624f0 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ + 17916: 0098358c 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 17917: 0098f9c8 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 17918: 0026d360 388 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 17919: 00d6cdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 17920: 00947038 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ - 17921: 0073f3a8 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ + 17920: 009470e0 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 17921: 0073f450 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 17922: 00db0b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 17923: 00cb27c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 17924: 00393104 316 FUNC GLOBAL DEFAULT 12 adb_poll │ │ │ │ 17925: 00db0436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 17926: 00db06a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ 17927: 00d78b90 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 17928: 00db0c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ - 17929: 00780aa8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 17930: 00963600 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 17929: 00780b50 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ + 17930: 009636a8 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 17931: 00db0c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 17932: 00db0796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 17933: 00cc298c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_be_exp │ │ │ │ 17934: 00db1412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 17935: 002e4aa8 212 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 17936: 00d78340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 17937: 009b3358 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 17938: 0098bee0 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 17939: 00998050 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 17937: 009b3400 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 17938: 0098bf88 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 17939: 009980f8 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 17940: 002f2254 20 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 17941: 009bde64 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 17941: 009bdf0c 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 17942: 00db1f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 17943: 003cc794 112 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ - 17944: 008c9000 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 17944: 008c90a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 17945: 00d69f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 17946: 00645c74 232 FUNC GLOBAL DEFAULT 12 helper_XXINSERTW │ │ │ │ 17947: 00cb1f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 17948: 008e3a54 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 17949: 009cac08 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 17948: 008e3afc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 17949: 009cacb0 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 17950: 00db1c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 17951: 0092bbc0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 17952: 0099768c 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 17951: 0092bc68 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 17952: 00997734 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 17953: 00d68a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 17954: 00db05f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 17955: 00db089e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 17956: 008e40c0 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 17957: 0085f1f4 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 17956: 008e4168 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 17957: 0085f29c 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 17958: 00db12e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 17959: 00db1b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 17960: 005775e4 176 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 17961: 00d7375c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 17962: 004a3ab8 520 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ - 17963: 0082e4d0 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 17963: 0082e578 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 17964: 00d6c5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_SEND_EVENT │ │ │ │ 17965: 00d69f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 17966: 00db22c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 17967: 00db11ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_SETPROP_DSTATE │ │ │ │ 17968: 00574360 160 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 17969: 00db1d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 17970: 009c473c 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 17971: 00901fd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 17972: 008276e0 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 17970: 009c47e4 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 17971: 00902078 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 17972: 00827788 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 17973: 00d6ad3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PC87312_IO_WRITE_EVENT │ │ │ │ 17974: 00d7763c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 17975: 00db237c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 17976: 004fa250 1668 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ 17977: 00da76c8 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 17978: 00db1c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 17979: 00db1064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 17980: 00959d6c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 17981: 00914990 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 17980: 00959e14 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 17981: 00914a38 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 17982: 00db0536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 17983: 003255dc 116 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 17984: 008cba4c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 17984: 008cbaf4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 17985: 002ebd88 332 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 17986: 00282004 264 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 17987: 00cd49c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDGQ │ │ │ │ 17988: 00db0216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 17989: 00c848f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 17990: 00db12be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 17991: 0040438c 8 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 17992: 0057c6c0 36 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 17993: 00d64450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ - 17994: 008c625c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ - 17995: 00746a24 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ + 17994: 008c6304 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 17995: 00746acc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ 17996: 00db2328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 17997: 00864d6c 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 17998: 009276b4 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ - 17999: 0073b584 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ + 17997: 00864e14 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 17998: 0092775c 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 17999: 0073b62c 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ 18000: 00cca6d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvuxddp │ │ │ │ - 18001: 00769030 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 18002: 0099f180 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 18001: 007690d8 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ + 18002: 0099f228 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 18003: 00d6fe64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_EVENT │ │ │ │ 18004: 00ccd330 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcpsgn │ │ │ │ 18005: 00db1d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 18006: 00db0418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 18007: 009c3064 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 18007: 009c310c 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 18008: 00dafea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 18009: 00d6bff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 18010: 00759a94 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 18010: 00759b3c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 18011: 00db1152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_READ_DSTATE │ │ │ │ 18012: 00db1520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 18013: 00808220 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 18013: 008082c8 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 18014: 00d6bbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 18015: 00d6d5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 18016: 00db20cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18017: 00d68654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 18018: 008c9170 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 18018: 008c9218 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 18019: 00467784 132 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 18020: 00d69f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 18021: 00d6a194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 18022: 00db05a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 18023: 002a22b4 24 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 18024: 00d65f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 18025: 00d733ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 18026: 005c8808 312 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ - 18027: 00797064 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 18028: 00991978 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 18027: 0079710c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ + 18028: 00991a20 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 18029: 00d6e2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ - 18030: 00719550 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ + 18030: 007195f8 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 18031: 00daffc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 18032: 00d759fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ 18033: 00cc3250 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUBS │ │ │ │ - 18034: 009660d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 18034: 00966180 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 18035: 00d72c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 18036: 0033935c 220 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 18037: 005b44f0 3896 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 18038: 00db16c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 18039: 00d7b3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ 18040: 00d6649c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_CMD_EVENT │ │ │ │ - 18041: 0077f644 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ + 18041: 0077f6ec 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ 18042: 00d7a1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 18043: 00db12d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 18044: 00daffc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18045: 00d72510 244 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 18046: 00db02a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 18047: 00917ef0 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 18047: 00917f98 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 18048: 005e55e0 136 FUNC GLOBAL DEFAULT 12 ppc4xx_ahb_init │ │ │ │ 18049: 00db1aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ 18050: 002a7db8 44 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 18051: 00d7b7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 18052: 008dab04 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 18052: 008dabac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 18053: 00465278 168 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 18054: 00cd23a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctidu │ │ │ │ 18055: 005b0c98 216 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 18056: 00db0734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 18057: 009208ec 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 18057: 00920994 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 18058: 00d9ef78 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 18059: 005d3088 196 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 18060: 00db144c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 18061: 00db0812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 18062: 00db0480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 18063: 005129ec 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ 18064: 00cd231c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctidz │ │ │ │ 18065: 00285564 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 18066: 00d72b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 18067: 0086d7d4 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 18067: 0086d87c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 18068: 0029ee1c 100 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 18069: 00d73c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 18070: 00990bf0 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 18071: 00aeacb8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 18072: 00995f18 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 18073: 007e5b44 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 18070: 00990c98 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 18071: 00aead58 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 18072: 00995fc0 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 18073: 007e5bec 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 18074: 00281370 264 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 18075: 00db1038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 18076: 005835c4 548 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 18077: 009b2034 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 18077: 009b20dc 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 18078: 00d72704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 18079: 00d709c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 18080: 0028bb20 424 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 18081: 0028495c 256 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 18082: 0040b7d8 12 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 18083: 00d6d768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 18084: 00d8d790 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ 18085: 00d7715c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 18086: 00cc0cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_LVEHX │ │ │ │ 18087: 00daff8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 18088: 002a0e48 164 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 18089: 0053604c 264 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 18090: 00d6b9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 18091: 00990b78 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 18092: 006ec294 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 18091: 00990c20 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 18092: 006ec33c 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 18093: 00d72924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 18094: 00db17bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 18095: 00d7719c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 18096: 004fcb40 220 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 18097: 00d6640c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ 18098: 00d7357c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 18099: 00553434 308 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 18100: 0055b7a0 484 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ 18101: 00647cdc 784 FUNC GLOBAL DEFAULT 12 helper_bcdcfsq │ │ │ │ - 18102: 00825338 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 18102: 008253e0 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 18103: 00dafd7b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 18104: 00628e94 160 FUNC GLOBAL DEFAULT 12 helper_FSUB │ │ │ │ 18105: 00db0476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 18106: 00d721f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 18107: 0050620c 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ 18108: 00533d24 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ 18109: 00619e5c 8700 FUNC GLOBAL DEFAULT 12 powerpc_excp │ │ │ │ - 18110: 007dc5b0 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 18110: 007dc658 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 18111: 00db1b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 18112: 00d6bc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 18113: 00d66958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ - 18114: 007175f4 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 18115: 008ae344 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 18114: 0071769c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ + 18115: 008ae3ec 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 18116: 0032bab4 164 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 18117: 007d77dc 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 18117: 007d7884 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 18118: 00383534 592 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 18119: 00db10ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 18120: 00531464 352 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 18121: 00556140 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 18122: 00d741dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 18123: 00928170 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 18123: 00928218 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ 18124: 004f3380 84 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 18125: 00952400 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 18125: 009524a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 18126: 00d65ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ - 18127: 0094fcb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 18128: 008e1238 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 18127: 0094fd58 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 18128: 008e12e0 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 18129: 00370124 116 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 18130: 00293554 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 18131: 00d6a104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 18132: 0094bca4 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 18132: 0094bd4c 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 18133: 00648dd4 4 FUNC GLOBAL DEFAULT 12 helper_vncipher │ │ │ │ 18134: 00db2220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 18135: 004b7440 524 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 18136: 003839fc 628 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 18137: 00c7daa8 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 18138: 006c8108 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 18138: 006c81b0 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 18139: 00db08ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 18140: 00db1e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 18141: 00d7700c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 18142: 00db087e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 18143: 00d720f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 18144: 00d69020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 18145: 00cb5ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 18146: 0043ad78 280 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 18147: 00db18ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 18148: 00404220 20 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 18149: 002a3978 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 18150: 008c9508 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 18150: 008c95b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 18151: 00db03c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 18152: 00d746ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 18153: 00d78520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 18154: 0093bd8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 18154: 0093be34 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 18155: 00db0062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 18156: 00293920 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 18157: 0095ba28 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 18158: 008a3f08 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 18157: 0095bad0 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 18158: 008a3fb0 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 18159: 00d68634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 18160: 00d78b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 18161: 009814ec 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 18161: 00981594 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 18162: 00d71ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 18163: 00d6bc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 18164: 009656c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 18164: 00965770 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 18165: 00528eb8 172 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 18166: 0038f4f8 288 FUNC GLOBAL DEFAULT 12 pci_ide_create_devs │ │ │ │ - 18167: 00999b2c 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ - 18168: 0073bfb4 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 18169: 009caeb0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 18170: 008d0da8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 18167: 00999bd4 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 18168: 0073c05c 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ + 18169: 009caf58 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 18170: 008d0e50 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 18171: 002e8bdc 100 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 18172: 00d706bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_EVENT │ │ │ │ 18173: 00db13f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 18174: 004675cc 440 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 18175: 00db16e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 18176: 00d7413c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 18177: 007fc310 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 18177: 007fc3b8 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 18178: 00c7dd1c 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ - 18179: 00868778 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 18179: 00868820 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 18180: 005d314c 232 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 18181: 00995e28 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 18181: 00995ed0 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 18182: 00cb35b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 18183: 00cd37bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRRND │ │ │ │ 18184: 00db20ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18185: 003ea4ac 152 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 18186: 002e88c8 280 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 18187: 00d6ba90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 18188: 007ae8dc 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 18188: 007ae984 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 18189: 00db1e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 18190: 002fed84 116 FUNC GLOBAL DEFAULT 12 GUS_dmarequest │ │ │ │ 18191: 00db04a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 18192: 002e4cf4 544 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 18193: 007b9e88 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 18194: 008109dc 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 18195: 00757794 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 18196: 008f9384 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 18193: 007b9f30 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 18194: 00810a84 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 18195: 0075783c 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 18196: 008f942c 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ 18197: 00cc9d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpuxws │ │ │ │ - 18198: 007acc2c 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 18198: 007accd4 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 18199: 003379b0 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 18200: 00db00cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 18201: 00257220 388 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 18202: 00db0324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 18203: 00db0f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 18204: 00d65494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ 18205: 00cc7c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMSUB │ │ │ │ 18206: 00623204 280 FUNC GLOBAL DEFAULT 12 helper_DQUAIQ │ │ │ │ - 18207: 008fa1ac 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 18208: 00810df4 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 18207: 008fa254 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 18208: 00810e9c 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 18209: 00d64eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 18210: 00903cf0 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 18210: 00903d98 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 18211: 00d6d8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 18212: 00d7aab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 18213: 00950684 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 18213: 0095072c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 18214: 0052ae64 328 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 18215: 00d77f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 18216: 00db18f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ 18217: 004f555c 96 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 18218: 00d7b3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 18219: 006e580c 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 18219: 006e58b4 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 18220: 00db048e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ 18221: 00d6fd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_SET_IRQ_EVENT │ │ │ │ - 18222: 006d35e0 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ - 18223: 008fabc4 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 18222: 006d3688 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 18223: 008fac6c 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 18224: 00d6f664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 18225: 00d7728c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 18226: 0096ee58 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 18226: 0096ef00 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 18227: 00d78d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 18228: 00d662cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 18229: 00db019e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 18230: 00d79a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ - 18231: 00790be4 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ + 18231: 00790c8c 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 18232: 00db1dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 18233: 00d64ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 18234: 0028b750 8 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 18235: 002e50a0 232 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ - 18236: 0092faa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 18236: 0092fb50 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 18237: 004b72c4 92 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 18238: 00d7a9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 18239: 006a6128 224 FUNC GLOBAL DEFAULT 12 decNumberMinMag │ │ │ │ - 18240: 009aaf64 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 18239: 006a61d0 224 FUNC GLOBAL DEFAULT 12 decNumberMinMag │ │ │ │ + 18240: 009ab00c 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ 18241: 00ccd1a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdtrunc │ │ │ │ - 18242: 008f3a24 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 18243: 0091d028 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 18242: 008f3acc 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 18243: 0091d0d0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 18244: 00db0488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 18245: 00995b40 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 18245: 00995be8 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 18246: 00db02f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 18247: 00d7ae24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 18248: 008e0bb4 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ - 18249: 008c7f1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 18250: 00921e00 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 18248: 008e0c5c 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 18249: 008c7fc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 18250: 00921ea8 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 18251: 003ff610 56 FUNC GLOBAL DEFAULT 12 etsec_miim_link_status │ │ │ │ 18252: 005daeb4 32 FUNC GLOBAL DEFAULT 12 helper_booke_set_eplc │ │ │ │ 18253: 00464e68 1040 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 18254: 00c7ec40 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 18255: 0079f5b0 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 18255: 0079f658 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 18256: 00d71ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 18257: 00572f08 48 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 18258: 00cb48c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 18259: 005fba20 9592 FUNC GLOBAL DEFAULT 12 vof_client_call │ │ │ │ 18260: 004aa30c 128 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 18261: 00db072e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ - 18262: 0073bce8 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ + 18262: 0073bd90 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 18263: 00cc9238 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspi │ │ │ │ 18264: 00d6a974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 18265: 00552350 264 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ - 18266: 006e71d8 832 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 18266: 006e7280 832 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 18267: 002ae6b4 16 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 18268: 00db07aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 18269: 00523320 144 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 18270: 002c58f0 120 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 18271: 00d66e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 18272: 0075716c 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 18273: 008da684 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 18272: 00757214 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 18273: 008da72c 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 18274: 00d76158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 18275: 00db1e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 18276: 00cb352c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 18277: 00d7462c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 18278: 002eb9d8 120 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 18279: 00c7de08 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 18280: 0037020c 88 FUNC GLOBAL DEFAULT 12 virtio_remove_resource │ │ │ │ 18281: 00dafd56 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_net_c │ │ │ │ 18282: 0057c5a0 36 FUNC GLOBAL DEFAULT 12 migrate_multifd │ │ │ │ 18283: 005452cc 20 FUNC GLOBAL DEFAULT 12 runstate_get │ │ │ │ 18284: 00d64cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_WAIT_EVENT │ │ │ │ 18285: 005811d4 380 FUNC GLOBAL DEFAULT 12 postcopy_wake_shared │ │ │ │ 18286: 002919b8 24 FUNC GLOBAL DEFAULT 12 helper_clz_i32 │ │ │ │ 18287: 00db0ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ - 18288: 0069e3e0 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr0 │ │ │ │ + 18288: 0069e48c 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr0 │ │ │ │ 18289: 00d66d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 18290: 00db17d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ - 18291: 0069e44c 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr1 │ │ │ │ + 18291: 0069e4f8 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr1 │ │ │ │ 18292: 00db0384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 18293: 00db05b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 18294: 008b973c 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 18295: 0081e434 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 18294: 008b97e4 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 18295: 0081e4dc 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 18296: 00db20c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 18297: 00d6e6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 18298: 00db1a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 18299: 00db1d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 18300: 00db07c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 18301: 004d0dec 576 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 18302: 00450218 160 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 18303: 00d77c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 18304: 0094b2b4 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ - 18305: 00743f28 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ + 18304: 0094b35c 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 18305: 00743fd0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 18306: 00d66d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 18307: 00471ffc 352 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 18308: 00543ff4 524 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 18309: 00d674d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 18310: 00d78f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_DSI_EVENT │ │ │ │ 18311: 00d690e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 18312: 00d6f3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ 18313: 00cc32d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUHS │ │ │ │ - 18314: 0093d3d8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 18314: 0093d480 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 18315: 00d5dcf8 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ 18316: 005dad20 372 FUNC GLOBAL DEFAULT 12 helper_440_tlbre │ │ │ │ 18317: 00db1a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 18318: 00805228 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ - 18319: 0070fbf0 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ + 18318: 008052d0 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 18319: 0070fc98 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 18320: 00d68e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 18321: 00d785b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ - 18322: 0098c858 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 18322: 0098c900 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 18323: 005446a8 1056 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 18324: 003fd600 12 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 18325: 009540f4 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 18325: 0095419c 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 18326: 00cb229c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 18327: 00d6f8d4 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ - 18328: 0080f7a4 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 18329: 0088815c 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 18330: 008f128c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 18328: 0080f84c 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 18329: 00888204 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 18330: 008f1334 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 18331: 0032b918 248 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 18332: 00d7a7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 18333: 00b86a78 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 18333: 00b86b18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 18334: 00d6f164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 18335: 00d6f494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 18336: 0052376c 212 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 18337: 00db0a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 18338: 00d71c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 18339: 007b16f4 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 18339: 007b179c 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 18340: 0055b34c 48 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 18341: 00db07fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 18342: 00296d40 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 18343: 00d64130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 18344: 00cb1a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 18345: 009c9840 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 18346: 008103f0 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ - 18347: 00788d28 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ + 18345: 009c98e8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 18346: 00810498 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 18347: 00788dd0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 18348: 00d5de60 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 18349: 00464100 304 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 18350: 00d69e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 18351: 0093c294 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 18351: 0093c33c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ 18352: 003ff7fc 984 FUNC GLOBAL DEFAULT 12 etsec_walk_tx_ring │ │ │ │ - 18353: 008fbbf8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ - 18354: 006ef8c0 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ - 18355: 0070d088 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ + 18353: 008fbca0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 18354: 006ef968 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ + 18355: 0070d130 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 18356: 00db0a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 18357: 00cc9afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpi │ │ │ │ - 18358: 00b2b19c 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 18358: 00b2b23c 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 18359: 0046260c 28 FUNC GLOBAL DEFAULT 12 mc146818rtc_set_cmos_data │ │ │ │ 18360: 00d6d2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 18361: 00d75034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 18362: 00d6e478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 18363: 00634b8c 304 FUNC GLOBAL DEFAULT 12 helper_xscvqpudz │ │ │ │ 18364: 00db2342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 18365: 008a36ec 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 18365: 008a3794 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 18366: 00d6ecd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 18367: 00d7bc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 18368: 00904920 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 18369: 00948c18 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 18368: 009049c8 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 18369: 00948cc0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 18370: 00d6fa00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 18371: 0099c574 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 18371: 0099c61c 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 18372: 00cc86e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpspn │ │ │ │ 18373: 00512b70 1032 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 18374: 00da881c 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 18375: 00d8d798 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 18376: 002ecdb0 76 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 18377: 00db0a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 18378: 00d65d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 18379: 007db78c 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 18379: 007db834 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 18380: 00db1248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_STUFF_DSTATE │ │ │ │ 18381: 00d6cf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 18382: 00db04b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 18383: 00dafd3c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 18384: 00754b10 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 18385: 008e6548 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 18384: 00754bb8 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 18385: 008e65f0 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 18386: 00c7d4d8 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 18387: 005351b8 236 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 18388: 009060a8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 18389: 00977604 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 18388: 00906150 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 18389: 009776ac 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 18390: 00d77e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 18391: 00d6c4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_ADB_NOBUS_EVENT │ │ │ │ - 18392: 00805c0c 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 18393: 0097839c 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 18394: 009a22c0 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 18392: 00805cb4 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 18393: 00978444 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 18394: 009a2368 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 18395: 00565328 448 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 18396: 00db04b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 18397: 0031642c 344 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 18398: 00db14b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ 18399: 005dae94 12 FUNC GLOBAL DEFAULT 12 helper_440_tlbsx │ │ │ │ - 18400: 008e7490 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 18400: 008e7538 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 18401: 00439e08 60 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 18402: 00d6d8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 18403: 004b5be8 188 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 18404: 009000fc 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 18404: 009001a4 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 18405: 00cb019c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 18406: 00d65d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 18407: 007511dc 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 18407: 00751284 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 18408: 00db1836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 18409: 009be79c 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 18410: 00935f0c 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 18409: 009be844 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 18410: 00935fb4 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 18411: 00cc7870 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVTSTDCSP │ │ │ │ 18412: 00db0c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 18413: 00db1598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 18414: 00cb34a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 18415: 00db0a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 18416: 00db1290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ 18417: 00d703cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_MBOX_WRITE_EVENT │ │ │ │ - 18418: 0082970c 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 18418: 008297b4 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 18419: 00db1cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 18420: 00d6d098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 18421: 0081e930 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 18422: 008d40d0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 18421: 0081e9d8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 18422: 008d4178 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 18423: 00d7591c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 18424: 0036fe78 440 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ 18425: 00630764 80 FUNC GLOBAL DEFAULT 12 helper_xscmpuqp │ │ │ │ - 18426: 007ae030 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 18427: 008aa570 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 18426: 007ae0d8 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 18427: 008aa618 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 18428: 00db129c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 18429: 0099267c 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 18429: 00992724 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 18430: 00d7b7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 18431: 00d67eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 18432: 005ca198 32 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 18433: 002919f8 80 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 18434: 00d6c320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 18435: 00c7dfac 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 18436: 00db1fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 18437: 003fd920 156 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 18438: 00525508 188 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 18439: 00db0aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 18440: 006db528 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 18440: 006db5d0 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ 18441: 00db149e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 18442: 00db0e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 18443: 009020e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 18443: 0090218c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 18444: 00db1512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 18445: 00cc23e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_le_comp │ │ │ │ - 18446: 007e163c 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 18446: 007e16e4 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 18447: 00db1e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ - 18448: 00721764 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 18448: 0072180c 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 18449: 00daffec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 18450: 00db284c 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 18451: 00db132c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 18452: 0043e770 468 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 18453: 002970e4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 18454: 00d7ab54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 18455: 00da87a8 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 18456: 00d71d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 18457: 0098df8c 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 18457: 0098e034 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 18458: 00d67d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 18459: 006b5f7c 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ - 18460: 006ae600 748 FUNC GLOBAL DEFAULT 12 decimal32FromNumber │ │ │ │ - 18461: 006ad4a4 16 FUNC GLOBAL DEFAULT 12 decNumberVersion │ │ │ │ + 18459: 006b6024 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 18460: 006ae6a8 748 FUNC GLOBAL DEFAULT 12 decimal32FromNumber │ │ │ │ + 18461: 006ad54c 16 FUNC GLOBAL DEFAULT 12 decNumberVersion │ │ │ │ 18462: 00d6f1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 18463: 00cc2254 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSQRTS │ │ │ │ 18464: 00db1024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 18465: 005cee2c 112 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 18466: 00db1332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ - 18467: 008d6e24 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 18467: 008d6ecc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 18468: 00db13d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 18469: 00db1a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 18470: 004fa044 420 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ - 18471: 0073f6f8 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ + 18471: 0073f7a0 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ 18472: 006343f4 268 FUNC GLOBAL DEFAULT 12 helper_xscvdpsxws │ │ │ │ - 18473: 007a8aa4 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 18473: 007a8b4c 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 18474: 0044b7e8 12 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 18475: 0052365c 228 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 18476: 00649d38 36 FUNC GLOBAL DEFAULT 12 helper_icbiep │ │ │ │ 18477: 00cb142c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ 18478: 0061eb30 68 FUNC GLOBAL DEFAULT 12 store_40x_sler │ │ │ │ - 18479: 009bb18c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 18480: 00810f08 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ - 18481: 0071896c 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ + 18479: 009bb234 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 18480: 00810fb0 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 18481: 00718a14 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 18482: 00d8d588 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 18483: 00db137a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 18484: 00d77c5c 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 18485: 00db0aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 18486: 00b869a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 18487: 0091227c 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ - 18488: 00946eb0 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 18486: 00b86a40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 18487: 00912324 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ + 18488: 00946f58 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 18489: 00d6bdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 18490: 00d6a764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ - 18491: 0077d220 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 18492: 00997454 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 18491: 0077d2c8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ + 18492: 009974fc 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 18493: 00db217c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 18494: 009523a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 18494: 0095244c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 18495: 0058115c 120 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 18496: 00db117c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405_GPIO_WRITE_DSTATE │ │ │ │ 18497: 00d7463c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 18498: 00d79114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VSCR_SET_EVENT │ │ │ │ 18499: 00d7abb4 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 18500: 00db156c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 18501: 00cb0118 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 18502: 00d7439c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 18503: 007e2758 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 18503: 007e2800 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 18504: 0037630c 44 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 18505: 00d7412c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 18506: 00d6ab34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 18507: 004b5d20 176 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 18508: 0098ebc8 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 18508: 0098ec70 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 18509: 00d6c2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 18510: 007dc424 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 18510: 007dc4cc 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 18511: 0054601c 480 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 18512: 00db21b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 18513: 00d7969c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 18514: 00db0ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 18515: 00db197a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 18516: 00db05f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 18517: 00337ae4 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 18518: 00d779dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 18519: 00b98f48 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 18519: 00b98fe8 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 18520: 00431ca0 116 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 18521: 00d6d148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ - 18522: 006a44c8 240 FUNC GLOBAL DEFAULT 12 decNumberClass │ │ │ │ + 18522: 006a4570 240 FUNC GLOBAL DEFAULT 12 decNumberClass │ │ │ │ 18523: 00d6de48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 18524: 003c7758 424 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 18525: 00db11ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PIT_START_DSTATE │ │ │ │ 18526: 00db1556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ 18527: 0064aeac 132 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_unaligned_access │ │ │ │ 18528: 0063e4e8 100 FUNC GLOBAL DEFAULT 12 helper_VPRTYBQ │ │ │ │ - 18529: 007979cc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ + 18529: 00797a74 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 18530: 00407b40 280 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 18531: 0028b838 64 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 18532: 00db02fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 18533: 00cbea80 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 18534: 00db087a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 18535: 007a0400 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 18535: 007a04a8 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 18536: 00db164a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 18537: 00db0eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 18538: 009121b4 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ - 18539: 009681e8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 18540: 007a8044 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 18541: 0094f1d4 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 18538: 0091225c 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ + 18539: 00968290 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 18540: 007a80ec 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 18541: 0094f27c 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 18542: 0043df90 120 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 18543: 00db2204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 18544: 00db19ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 18545: 0029b398 300 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 18546: 009b5ddc 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 18547: 007596a8 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 18546: 009b5e84 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 18547: 00759750 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 18548: 002c57d8 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 18549: 007c1b68 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 18550: 00900574 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 18549: 007c1c10 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 18550: 0090061c 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 18551: 00d79b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ - 18552: 0073e810 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 18553: 00aeb5e0 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 18554: 009a16a8 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 18552: 0073e8b8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ + 18553: 00aeb680 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 18554: 009a1750 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 18555: 00cc9b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxwdp │ │ │ │ 18556: 00db0de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 18557: 00d722d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 18558: 008c07cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 18558: 008c0874 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 18559: 00d67000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 18560: 00d78650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 18561: 0090db14 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 18561: 0090dbbc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 18562: 00d7bcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 18563: 0056bf80 236 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 18564: 008f069c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 18564: 008f0744 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 18565: 00db0252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 18566: 00db0b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 18567: 00281478 260 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 18568: 00d71f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 18569: 00d75e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ 18570: 005daaa0 640 FUNC GLOBAL DEFAULT 12 helper_440_tlbwe │ │ │ │ 18571: 00cb13a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ 18572: 00db0868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 18573: 0051c6fc 604 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 18574: 0028dc64 960 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 18575: 00db0f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 18576: 0055de1c 400 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 18577: 00d66b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ 18578: 00cc0784 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPMSUMD │ │ │ │ - 18579: 00922abc 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 18579: 00922b64 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 18580: 00d6f1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 18581: 00d7a378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 18582: 00902088 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 18582: 00902130 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 18583: 00db079e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 18584: 00db1b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 18585: 00db0c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 18586: 008e2b48 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 18586: 008e2bf0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 18587: 00d6baf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ 18588: 005daed4 32 FUNC GLOBAL DEFAULT 12 helper_booke_set_epsc │ │ │ │ - 18589: 0076205c 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ + 18589: 00762104 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 18590: 00d67fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ - 18591: 00742078 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ + 18591: 00742120 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ 18592: 00624e38 504 FUNC GLOBAL DEFAULT 12 helper_DDEDPDQ │ │ │ │ - 18593: 00837e18 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 18594: 008d86e8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 18593: 00837ec0 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 18594: 008d8790 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 18595: 00da767a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_c │ │ │ │ 18596: 00d64d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 18597: 00439f7c 260 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 18598: 00d637e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 18599: 002974ec 208 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 18600: 00db0f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 18601: 00d72d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 18602: 00d740cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 18603: 009240fc 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 18604: 006ccde8 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 18603: 009241a4 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 18604: 006cce90 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 18605: 00db1fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ - 18606: 00731764 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ + 18606: 0073180c 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 18607: 00d7423c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 18608: 00d7474c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 18609: 00d6627c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 18610: 005ab1f8 276 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ 18611: 00d73dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STATE_EVENT │ │ │ │ 18612: 00d72d74 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 18613: 00d6dd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 18614: 00db1e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 18615: 002f31c0 4 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 18616: 00d7a298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 18617: 0028545c 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 18618: 008c0714 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 18618: 008c07bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 18619: 005cf238 60 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 18620: 00daff50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 18621: 00537c68 36 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 18622: 007dd128 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 18622: 007dd1d0 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 18623: 00db2856 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 18624: 00db0b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 18625: 003ea414 144 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ 18626: 00281258 280 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 18627: 00db2854 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 18628: 00992284 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 18628: 0099232c 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 18629: 00d75cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 18630: 00d67234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 18631: 00537a5c 108 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 18632: 00d66ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 18633: 00db05dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 18634: 00297f6c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ - 18635: 0072cda4 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ + 18635: 0072ce4c 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 18636: 00d9e960 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 18637: 00291614 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 18638: 00db03ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ - 18639: 0077a424 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ + 18639: 0077a4cc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 18640: 00283df8 368 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 18641: 00db1dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ - 18642: 0077fc74 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ + 18642: 0077fd1c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 18643: 0063e158 52 FUNC GLOBAL DEFAULT 12 helper_CMPB │ │ │ │ 18644: 00d724f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 18645: 00902368 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 18645: 00902410 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 18646: 00d76a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 18647: 00db28d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 18648: 00cc47f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDDP │ │ │ │ 18649: 00daff4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 18650: 009a10ec 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 18650: 009a1194 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 18651: 00cb0094 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 18652: 00d7789c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 18653: 00db0afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 18654: 005a0bc4 128 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 18655: 00d68264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 18656: 0029a990 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 18657: 00987534 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 18657: 009875dc 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 18658: 00437c18 228 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 18659: 00d64fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 18660: 0043b90c 364 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ 18661: 00db11a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_SET_TB_CLK_DSTATE │ │ │ │ - 18662: 009c7568 140 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ + 18662: 009c7610 140 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ 18663: 0027f49c 340 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 18664: 0033ac24 100 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 18665: 00dafe56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ - 18666: 009a218c 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 18666: 009a2234 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 18667: 00db0c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 18668: 00d6a904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 18669: 009ad20c 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 18669: 009ad2b4 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 18670: 00db2362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 18671: 008d45a0 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 18671: 008d4648 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 18672: 00d75cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ - 18673: 0081f424 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 18673: 0081f4cc 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 18674: 0043ddf4 64 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 18675: 008460f0 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 18675: 00846198 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 18676: 00d6e2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 18677: 0029a344 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 18678: 008c84dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ - 18679: 0077d7f0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ - 18680: 00732730 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ + 18678: 008c8584 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 18679: 0077d898 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ + 18680: 007327d8 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 18681: 00c7d268 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 18682: 00db0230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 18683: 00c7de4c 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 18684: 00db03da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 18685: 00db00aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 18686: 008b8f5c 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 18687: 009044b4 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 18686: 008b9004 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 18687: 0090455c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 18688: 00d68fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 18689: 002fed38 76 FUNC GLOBAL DEFAULT 12 GUS_irqclear │ │ │ │ 18690: 00db1ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 18691: 008ab088 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 18691: 008ab130 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 18692: 00db1dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 18693: 0051036c 2240 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 18694: 00dafee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 18695: 00db1492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 18696: 00db2288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 18697: 00d72b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ - 18698: 00937c80 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 18698: 00937d28 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 18699: 0032d52c 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 18700: 00db1a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 18701: 00db0682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ 18702: 005d6694 360 FUNC GLOBAL DEFAULT 12 ppcmas_tlb_check │ │ │ │ - 18703: 007f0ca8 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 18703: 007f0d50 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 18704: 00db0f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ - 18705: 00707eec 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ + 18705: 00707f94 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 18706: 00cc0a9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVESD │ │ │ │ 18707: 00d63828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 18708: 00db1e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 18709: 00d6f2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 18710: 0056ea5c 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 18711: 00dafd5c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 18712: 00929020 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 18712: 009290c8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ 18713: 00cca1b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvuxdsp │ │ │ │ - 18714: 008df5d8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 18714: 008df680 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 18715: 00cb1324 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 18716: 00db07a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 18717: 00298018 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 18718: 005630fc 484 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 18719: 007c0e8c 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 18719: 007c0f34 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 18720: 00cc5c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMUBM │ │ │ │ 18721: 00db1134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_READ_DSTATE │ │ │ │ 18722: 00d7429c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 18723: 00cc0a18 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVESQ │ │ │ │ 18724: 00db1b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 18725: 00d71610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 18726: 00db2038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 18727: 005310d4 912 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 18728: 00325a24 592 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 18729: 00db13aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 18730: 00539fd0 204 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 18731: 007b5628 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 18731: 007b56d0 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 18732: 002ea454 136 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 18733: 00db19e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ 18734: 00db0e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 18735: 00d71900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 18736: 00cd6414 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_tbu40 │ │ │ │ 18737: 00db154e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 18738: 0056b57c 1660 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 18739: 00527034 56 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ - 18740: 00745a10 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ + 18740: 00745ab8 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 18741: 00642190 228 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_le_exp │ │ │ │ - 18742: 007f4304 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 18743: 00944350 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 18742: 007f43ac 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 18743: 009443f8 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 18744: 004b9654 2416 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ 18745: 005da664 568 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbwe_hi │ │ │ │ - 18746: 0091242c 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 18746: 009124d4 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 18747: 00cbffc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUQM │ │ │ │ 18748: 00c7ec70 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 18749: 00d6ce68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 18750: 004076f8 340 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 18751: 005d195c 152 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 18752: 00d737cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 18753: 00725c34 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 18753: 00725cdc 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 18754: 00d79aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 18755: 0043d350 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 18756: 00d5dea8 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 18757: 00d680c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 18758: 00950d7c 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 18758: 00950e24 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 18759: 00c7d928 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 18760: 00d78760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 18761: 00b9d9d4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 18761: 00b9da74 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 18762: 00db1e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 18763: 00db0c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 18764: 00d6d0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ - 18765: 0073dad8 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ + 18765: 0073db80 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ 18766: 00d74ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 18767: 00db1922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_DSTATE │ │ │ │ - 18768: 00965abc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 18768: 00965b64 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ 18769: 0064069c 48 FUNC GLOBAL DEFAULT 12 helper_vclzlsbb │ │ │ │ - 18770: 00768f48 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ + 18770: 00768ff0 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 18771: 00d794cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 18772: 00d7773c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 18773: 00d72180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 18774: 009cb358 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 18775: 0084e130 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 18774: 009cb400 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 18775: 0084e1d8 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 18776: 00db1e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ - 18777: 00762a70 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ + 18777: 00762b18 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 18778: 00d73e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 18779: 00db1b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ - 18780: 0077e3b8 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ + 18780: 0077e460 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 18781: 00d733fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 18782: 00d775cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 18783: 00db14fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ - 18784: 009662a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 18784: 0096634c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 18785: 00db16fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 18786: 00d7968c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 18787: 00d65fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ 18788: 00d736ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 18789: 00d70a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 18790: 00d6cfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 18791: 00d65444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ - 18792: 006f77f8 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ + 18792: 006f78a0 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 18793: 002f2500 56 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 18794: 0058a888 428 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 18795: 005aaed0 456 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 18796: 00388420 808 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 18797: 00db0338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 18798: 005bdb3c 732 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 18799: 009c9bd8 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 18799: 009c9c80 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 18800: 00d783a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 18801: 00db1d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 18802: 00921464 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 18803: 0069dac0 124 FUNC GLOBAL DEFAULT 12 spr_read_40x_pit │ │ │ │ - 18804: 009a79bc 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 18802: 0092150c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 18803: 0069db6c 124 FUNC GLOBAL DEFAULT 12 spr_read_40x_pit │ │ │ │ + 18804: 009a7a64 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 18805: 00d777ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ 18806: 00cc0994 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVEUD │ │ │ │ - 18807: 00805990 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ - 18808: 0073d8c8 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ + 18807: 00805a38 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 18808: 0073d970 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ 18809: 00db014c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ 18810: 00cc0d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_LVEWX │ │ │ │ 18811: 00db1430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 18812: 00d66040 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ 18813: 00d5dc70 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 18814: 00c7d4f0 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 18815: 00d74f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 18816: 00531b90 68 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 18817: 003c9de8 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 18818: 00d718d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ - 18819: 0077de08 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ + 18819: 0077deb0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ 18820: 00cc0910 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVEUQ │ │ │ │ - 18821: 00723f28 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 18821: 00723fd0 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 18822: 00d72c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 18823: 009138ec 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 18823: 00913994 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 18824: 00dafdc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 18825: 007ef9c8 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 18826: 008ed4ec 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 18825: 007efa70 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 18826: 008ed594 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 18827: 002a3738 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 18828: 008d8fd0 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 18828: 008d9078 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 18829: 005a70ec 664 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 18830: 00628df4 160 FUNC GLOBAL DEFAULT 12 helper_FADDS │ │ │ │ - 18831: 0077d8c0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ + 18831: 0077d968 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 18832: 00db16c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 18833: 0096a054 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 18833: 0096a0fc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 18834: 005a0af8 60 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 18835: 00d741ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 18836: 00db074e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 18837: 00628b74 240 FUNC GLOBAL DEFAULT 12 helper_FRSQRTE │ │ │ │ 18838: 0026cce8 192 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 18839: 00db1da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 18840: 00d7020c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DCR_WRITE_EVENT │ │ │ │ 18841: 00d7bbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 18842: 00db0ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ - 18843: 009c4a10 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 18843: 009c4ab8 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 18844: 00d646e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ - 18845: 0074552c 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ + 18845: 007455d4 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 18846: 00db078a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 18847: 00d68ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 18848: 00d78d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 18849: 003822e0 440 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 18850: 0058e378 128 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 18851: 00d783d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ 18852: 00db1256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_UPDATE_DT_FAILED_SIZE_DSTATE │ │ │ │ - 18853: 009c3d48 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 18853: 009c3df0 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 18854: 004b5740 592 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 18855: 00d675f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 18856: 00d78600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 18857: 00d7420c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 18858: 009ccc88 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 18858: 009ccd30 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 18859: 00d6f334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 18860: 00d6e688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 18861: 00d79cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 18862: 00732e38 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 18863: 00935360 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 18862: 00732ee0 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ + 18863: 00935408 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 18864: 002980c8 216 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 18865: 00ccea64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzlsbb │ │ │ │ 18866: 00546230 324 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 18867: 00d71420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 18868: 00994688 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 18869: 00815030 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 18870: 009ab370 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 18868: 00994730 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 18869: 008150d8 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 18870: 009ab418 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 18871: 00d6e128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 18872: 00dafe88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 18873: 00537380 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 18874: 0093c2f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 18874: 0093c398 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 18875: 00535bd8 52 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 18876: 00403984 36 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ 18877: 00d7774c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 18878: 0099a05c 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 18878: 0099a104 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 18879: 00db1612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ - 18880: 00b9235c 4001 OBJECT GLOBAL DEFAULT 14 BIN2CHAR │ │ │ │ + 18880: 00b923fc 4001 OBJECT GLOBAL DEFAULT 14 BIN2CHAR │ │ │ │ 18881: 0032ace0 340 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 18882: 002a9424 248 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 18883: 0096abe4 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 18884: 00b9d98c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ - 18885: 00732f20 260 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ + 18883: 0096ac8c 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 18884: 00b9da2c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 18885: 00732fc8 260 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ 18886: 00db0c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 18887: 00d66cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 18888: 00d672f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ - 18889: 00797b8c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 18890: 00921128 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 18891: 008c73f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 18892: 0094b438 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 18889: 00797c34 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ + 18890: 009211d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 18891: 008c74a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 18892: 0094b4e0 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 18893: 00d638e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 18894: 00d663cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 18895: 00d74d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 18896: 00db217a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 18897: 0056e608 44 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 18898: 00d6d4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 18899: 00d7800c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 18900: 002f55cc 8 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ - 18901: 0099e2a8 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 18901: 0099e350 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 18902: 00db1aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ 18903: 00d6509c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 18904: 00c7e96c 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 18905: 0053a590 32 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 18906: 00338ea4 132 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 18907: 00d6e148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ - 18908: 0069e0f0 96 FUNC GLOBAL DEFAULT 12 spr_read_spefscr │ │ │ │ - 18909: 00719008 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 18910: 007f05f8 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 18908: 0069e19c 96 FUNC GLOBAL DEFAULT 12 spr_read_spefscr │ │ │ │ + 18909: 007190b0 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ + 18910: 007f06a0 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 18911: 00db0060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 18912: 00db1400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 18913: 00d6968c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 18914: 00d6b550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 18915: 00d716c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 18916: 005913f8 48 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 18917: 0027ef3c 372 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 18918: 00d78510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 18919: 00db12fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ - 18920: 00990a9c 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ - 18921: 00737b04 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ + 18920: 00990b44 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 18921: 00737bac 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 18922: 005406d0 320 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 18923: 005da89c 504 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbwe_lo │ │ │ │ 18924: 00d6d298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 18925: 008c0f50 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 18925: 008c0ff8 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 18926: 00563f3c 512 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 18927: 00db037a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 18928: 00db0346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 18929: 00d65680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 18930: 00d68304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 18931: 00bc61bc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 18932: 00d776ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 18933: 00d69030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 18934: 00d75abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 18935: 00865210 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 18935: 008652b8 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 18936: 00d6a994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 18937: 00db140c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ - 18938: 0071d124 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ + 18938: 0071d1cc 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 18939: 005a5da8 60 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 18940: 008cfbe0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 18941: 00835dc4 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 18940: 008cfc88 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 18941: 00835e6c 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 18942: 0032c254 244 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ 18943: 00c77630 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ - 18944: 00977b1c 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 18945: 009a2fe0 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 18944: 00977bc4 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 18945: 009a3088 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 18946: 00492cd8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ 18947: 00cd273c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiwu │ │ │ │ 18948: 00cd66a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_pidr │ │ │ │ - 18949: 0093c854 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 18949: 0093c8fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 18950: 00d5e0c4 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 18951: 00d67d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 18952: 002544d0 44 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 18953: 00db171a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 18954: 00c7e62c 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 18955: 00db0b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 18956: 00d67b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ - 18957: 00702b0c 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ + 18957: 00702bb4 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 18958: 00d6e6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 18959: 008c7848 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 18959: 008c78f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 18960: 00d69100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ - 18961: 00762a5c 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ + 18961: 00762b04 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 18962: 00537550 36 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 18963: 00d6f634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ 18964: 00cd26b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiwz │ │ │ │ - 18965: 009963dc 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 18965: 00996484 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 18966: 00d7378c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 18967: 00c654f8 52 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ 18968: 00db14c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 18969: 00d78300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 18970: 00d6aba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 18971: 0074a824 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ - 18972: 0077e0b0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 18973: 0099e718 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 18974: 00900044 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 18971: 0074a8cc 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 18972: 0077e158 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ + 18973: 0099e7c0 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 18974: 009000ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 18975: 00d73bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 18976: 0052bc10 72 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 18977: 00d6f484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 18978: 00db0c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 18979: 00d67cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 18980: 00910c6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 18980: 00910d14 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 18981: 00db019c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ 18982: 00db0524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 18983: 00db1422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 18984: 00dafe60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 18985: 008c8d7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 18985: 008c8e24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 18986: 00d74df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_EVENT │ │ │ │ 18987: 00d64350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 18988: 00db06ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 18989: 00281ac8 264 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 18990: 00db0abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 18991: 00d6dc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 18992: 005ccd80 132 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 18993: 00db1952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ - 18994: 009c5520 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 18994: 009c55c8 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ 18995: 00cc5da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMUHM │ │ │ │ 18996: 002e3c2c 12 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 18997: 00c7e3dc 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 18998: 008213ec 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 18998: 00821494 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 18999: 00d63988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 19000: 00d78b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ 19001: 00d79064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_DTL_SET_EVENT │ │ │ │ - 19002: 008c0d68 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 19002: 008c0e10 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 19003: 005389e4 436 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 19004: 008a76f0 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 19004: 008a7798 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ 19005: 00cd2ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMUHS │ │ │ │ - 19006: 009d374c 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 19006: 009d37f4 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 19007: 00d7331c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 19008: 007cfacc 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ - 19009: 0077ce04 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ + 19008: 007cfb74 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 19009: 0077ceac 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 19010: 0027f0b0 340 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ - 19011: 00811aec 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 19011: 00811b94 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 19012: 00d688d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 19013: 00589344 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 19014: 00d5dd78 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 19015: 00d6f5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 19016: 0085ff60 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 19016: 00860008 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 19017: 00d6b410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 19018: 0095f640 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 19018: 0095f6e8 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 19019: 00323b78 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 19020: 00d72894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 19021: 00dafd3e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 19022: 00db041a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ - 19023: 00789148 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 19024: 009b7234 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ - 19025: 0073c5bc 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ - 19026: 007871c0 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ + 19023: 007891f0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ + 19024: 009b72dc 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 19025: 0073c664 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ + 19026: 00787268 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 19027: 00cc3358 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUWS │ │ │ │ 19028: 00d7af10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 19029: 00db1bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ - 19030: 00720884 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ + 19030: 0072092c 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 19031: 00d7671c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 19032: 00db231a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 19033: 009c3b60 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 19033: 009c3c08 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 19034: 00db0c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ - 19035: 0073e7f8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ + 19035: 0073e8a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 19036: 00d6b580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 19037: 004b7d30 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 19038: 00d7b6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 19039: 00dafd4a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 19040: 00d65ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 19041: 00d73b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 19042: 00db1f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 19043: 00c7d98c 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 19044: 00d6f844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ 19045: 00296974 188 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 19046: 00d78800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 19047: 00403f8c 60 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 19048: 00957b30 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 19048: 00957bd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 19049: 00d6bc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 19050: 00ccd540 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsmulqp │ │ │ │ 19051: 005c7400 48 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 19052: 00b86a30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ - 19053: 00744e6c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 19054: 00b0c590 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 19052: 00b86ad0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 19053: 00744f14 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ + 19054: 00b0c630 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 19055: 00dafe3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 19056: 007e165c 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 19057: 008c8144 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 19056: 007e1704 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 19057: 008c81ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 19058: 00d696bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 19059: 0032a660 400 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 19060: 00b0c58c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 19060: 00b0c62c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 19061: 00db0d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 19062: 00d76178 1380 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 19063: 0090aa74 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 19063: 0090ab1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 19064: 004165a0 1564 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 19065: 00db1456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 19066: 00824188 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 19066: 00824230 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 19067: 00db2326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 19068: 0058e494 104 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 19069: 008e6d80 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 19070: 0099edc0 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 19069: 008e6e28 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 19070: 0099ee68 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 19071: 0062d2fc 312 FUNC GLOBAL DEFAULT 12 helper_xsrsqrtedp │ │ │ │ 19072: 00d6d658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 19073: 00db1902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 19074: 009d1e80 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 19074: 009d1f28 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 19075: 002e3c38 396 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 19076: 0093ce40 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 19076: 0093cee8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 19077: 005cf110 244 FUNC GLOBAL DEFAULT 12 accel_system_init_ops_interfaces │ │ │ │ 19078: 00da763b 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 19079: 00d7b5c8 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 19080: 00b0c440 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 19080: 00b0c4e0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 19081: 0058a710 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 19082: 00db18a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 19083: 00cc2884 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_le_exp │ │ │ │ 19084: 00d672c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ - 19085: 0073c2f4 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ + 19085: 0073c39c 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 19086: 0057d524 40 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 19087: 00db0dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 19088: 006e67f8 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 19088: 006e68a0 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ 19089: 0039f990 40 FUNC GLOBAL DEFAULT 12 pic_get_output │ │ │ │ - 19090: 009a0f20 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 19091: 00920ea4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 19090: 009a0fc8 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 19091: 00920f4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 19092: 002a3004 604 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 19093: 00d7bbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ - 19094: 00744b28 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ + 19094: 00744bd0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 19095: 00db1dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 19096: 008a5cc0 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 19096: 008a5d68 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 19097: 00375850 764 FUNC GLOBAL DEFAULT 12 i8257_dma_init │ │ │ │ 19098: 00d6c59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_TIMER_WRITE_EVENT │ │ │ │ 19099: 003c3898 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 19100: 00d760e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 19101: 00d68c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 19102: 009d11ec 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 19102: 009d1294 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 19103: 00d7ba0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 19104: 00db0ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 19105: 008c6ddc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ - 19106: 00986604 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ - 19107: 0073e130 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ - 19108: 00707a88 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 19109: 008fc838 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 19105: 008c6e84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 19106: 009866ac 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 19107: 0073e1d8 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ + 19108: 00707b30 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ + 19109: 008fc8e0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 19110: 00db20b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 19111: 00d7b454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 19112: 003c36d0 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 19113: 006a8868 224 FUNC GLOBAL DEFAULT 12 decNumberDivide │ │ │ │ - 19114: 008f7b10 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 19115: 00723490 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 19113: 006a8910 224 FUNC GLOBAL DEFAULT 12 decNumberDivide │ │ │ │ + 19114: 008f7bb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 19115: 00723538 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 19116: 00db0944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PC87312_IO_WRITE_DSTATE │ │ │ │ 19117: 00d64230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 19118: 0057c6e4 36 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 19119: 00db0452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ 19120: 0062ad38 28 FUNC GLOBAL DEFAULT 12 helper_efddiv │ │ │ │ - 19121: 009adeb8 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 19122: 0095ea94 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 19121: 009adf60 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 19122: 0095eb3c 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 19123: 00c79130 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ 19124: 0062167c 412 FUNC GLOBAL DEFAULT 12 helper_DSUBQ │ │ │ │ - 19125: 00923fbc 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ - 19126: 0095de48 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 19127: 008acff0 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 19125: 00924064 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 19126: 0095def0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 19127: 008ad098 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 19128: 00d680e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ - 19129: 00811644 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 19129: 008116ec 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 19130: 00db17ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 19131: 00905b7c 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 19131: 00905c24 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 19132: 00dafd78 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 19133: 0029a79c 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 19134: 00db2710 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 19135: 00cc8c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcfsq │ │ │ │ 19136: 00326700 624 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ - 19137: 00762b04 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ + 19137: 00762bac 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 19138: 00d7a784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 19139: 00db1278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 19140: 008f7a58 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 19140: 008f7b00 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 19141: 00db0fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ - 19142: 00781dc8 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ + 19142: 00781e70 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 19143: 00d6d1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 19144: 00755bec 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 19144: 00755c94 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 19145: 00db1a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ - 19146: 0083de48 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 19146: 0083def0 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 19147: 00db1648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 19148: 00db1200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_SERVICE_DSTATE │ │ │ │ 19149: 00db216c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ 19150: 005fe168 388 FUNC GLOBAL DEFAULT 12 vof_build_dt │ │ │ │ - 19151: 007ba348 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ - 19152: 0073e9f0 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 19153: 009417a0 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 19151: 007ba3f0 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 19152: 0073ea98 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ + 19153: 00941848 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 19154: 00d791c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 19155: 008ef2ac 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 19155: 008ef354 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 19156: 00d6ef44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 19157: 00db1c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 19158: 00281694 264 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 19159: 002e4568 244 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 19160: 00db08d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 19161: 00d67d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 19162: 0079f878 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 19162: 0079f920 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 19163: 00d6c150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 19164: 00db0a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 19165: 00d71a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 19166: 004ba044 720 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ - 19167: 007876b0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ + 19167: 00787758 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 19168: 00db15ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 19169: 00d6fca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_POM_EVENT │ │ │ │ 19170: 00d63a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 19171: 008c79b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 19171: 008c7a60 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 19172: 00db0260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 19173: 0093347c 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 19173: 00933524 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 19174: 005ab694 312 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 19175: 00dafd8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 19176: 0099b568 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 19176: 0099b610 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 19177: 00db1fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 19178: 00d71510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 19179: 00dafdd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 19180: 0092bfc8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 19180: 0092c070 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 19181: 00d7967c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 19182: 00d7970c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 19183: 007b98ac 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 19183: 007b9954 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 19184: 002a5dc4 156 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 19185: 008b76e4 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 19186: 009571e8 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 19185: 008b778c 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 19186: 00957290 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ 19187: 00cd672c 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_vtb │ │ │ │ - 19188: 00788344 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ + 19188: 007883ec 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 19189: 00d75364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 19190: 00d6d8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 19191: 007da2e8 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 19192: 00921578 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 19191: 007da390 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 19192: 00921620 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 19193: 00db02d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 19194: 00c7e1e8 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 19195: 00959774 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 19195: 0095981c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 19196: 005c3bbc 152 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 19197: 00d6ecf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 19198: 00d712d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 19199: 009404d8 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 19199: 00940580 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ 19200: 00cbff44 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDCUQ │ │ │ │ - 19201: 009943f8 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 19202: 00902e18 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 19201: 009944a0 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 19202: 00902ec0 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 19203: 00db1406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ - 19204: 007068d0 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ + 19204: 00706978 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 19205: 00db065a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 19206: 00db2000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FPSCR_GET_DSTATE │ │ │ │ - 19207: 008c67c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 19208: 0075b2c8 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 19207: 008c6868 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 19208: 0075b370 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 19209: 00db1fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 19210: 00d7bd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 19211: 00d6be80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 19212: 00daffb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 19213: 002fb1cc 336 FUNC GLOBAL DEFAULT 12 OPLTimerOver │ │ │ │ 19214: 00c7d29c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 19215: 009d3670 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 19215: 009d3718 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 19216: 00db05d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 19217: 00db099c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 19218: 00286dd8 276 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 19219: 00d79164 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 19220: 00d6e608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 19221: 00751518 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 19221: 007515c0 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 19222: 00539060 40 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ - 19223: 006ef5dc 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 19224: 008686cc 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 19223: 006ef684 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ + 19224: 00868774 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 19225: 00db22ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 19226: 007236f0 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 19226: 00723798 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 19227: 00d739cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 19228: 00d78e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 19229: 007a6098 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 19229: 007a6140 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ 19230: 00c67400 48 OBJECT GLOBAL DEFAULT 21 m48t59_io_ops │ │ │ │ - 19231: 00857568 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 19231: 00857610 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 19232: 003846d0 76 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 19233: 00975b28 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 19233: 00975bd0 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 19234: 00290480 100 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 19235: 00935c70 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 19235: 00935d18 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 19236: 00d7455c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ 19237: 00cc4b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDQP │ │ │ │ - 19238: 008d42f4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 19238: 008d439c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 19239: 00cc92bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxwsp │ │ │ │ 19240: 00db1470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 19241: 00828c98 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 19241: 00828d40 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 19242: 00db1b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 19243: 00d67854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 19244: 00952c24 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 19245: 00963a68 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 19246: 0084c250 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 19244: 00952ccc 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 19245: 00963b10 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 19246: 0084c2f8 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 19247: 00db02be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 19248: 00d710e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 19249: 008b7830 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ - 19250: 007337f0 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ + 19249: 008b78d8 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 19250: 00733898 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 19251: 00d6f918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 19252: 0096a79c 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 19252: 0096a844 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 19253: 00d7676c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 19254: 00634cbc 312 FUNC GLOBAL DEFAULT 12 helper_xscvqpuwz │ │ │ │ 19255: 00d7be1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 19256: 005ad898 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 19257: 00d76f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 19258: 008c9ef4 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 19259: 0094a8bc 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 19258: 008c9f9c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 19259: 0094a964 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 19260: 00db00ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 19261: 007b58ec 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 19262: 009ac2c4 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 19261: 007b5994 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 19262: 009ac36c 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 19263: 00d677c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 19264: 00db1582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 19265: 00db03ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 19266: 00d71630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ 19267: 00393240 120 FUNC GLOBAL DEFAULT 12 adb_set_autopoll_enabled │ │ │ │ - 19268: 0070eb74 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 19269: 00905950 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 19268: 0070ec1c 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ + 19269: 009059f8 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 19270: 00d75154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ 19271: 00d78e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 19272: 0094fd68 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 19272: 0094fe10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 19273: 00d68004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 19274: 00daff3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 19275: 005a5b28 228 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 19276: 008da804 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 19277: 009a53b4 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 19276: 008da8ac 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 19277: 009a545c 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 19278: 00db1e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 19279: 006e6c84 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 19280: 009b10cc 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 19279: 006e6d2c 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 19280: 009b1174 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 19281: 0057d2cc 40 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 19282: 00db020a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 19283: 00d6b620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ 19284: 00d76c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ - 19285: 0094dac0 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 19285: 0094db68 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 19286: 00cd1194 132 OBJECT GLOBAL DEFAULT 24 helper_info_vncipherlast │ │ │ │ 19287: 00404450 360 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 19288: 00db0602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 19289: 00975698 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 19289: 00975740 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 19290: 00d72ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 19291: 00580b5c 1472 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ 19292: 00db1466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 19293: 00904cac 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 19293: 00904d54 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 19294: 00cb5bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 19295: 005529cc 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 19296: 00d6f514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 19297: 00d6508c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 19298: 002a4440 8 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 19299: 008242f0 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 19299: 00824398 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 19300: 00d799e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 19301: 002aa744 400 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 19302: 00d63bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 19303: 00ccc6d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum4sbs │ │ │ │ 19304: 00d67f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 19305: 00db0852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 19306: 00d77b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 19307: 00d74ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 19308: 00ccd4bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsdivqp │ │ │ │ 19309: 00db066a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 19310: 00289110 12 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 19311: 00d6f384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ - 19312: 0098b104 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 19313: 0095c334 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ - 19314: 00708164 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 19315: 009d3228 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 19312: 0098b1ac 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 19313: 0095c3dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 19314: 0070820c 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ + 19315: 009d32d0 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 19316: 00dafd23 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ 19317: 00db114a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_WRITE_DSTATE │ │ │ │ - 19318: 006e7b6c 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 19318: 006e7c14 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 19319: 00d74a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 19320: 00d7b0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 19321: 00cc46f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDSP │ │ │ │ 19322: 00d7a998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 19323: 00db0cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 19324: 00811068 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 19325: 008c7fd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 19324: 00811110 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 19325: 008c807c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 19326: 00d6e168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 19327: 0057c510 36 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ 19328: 0060c5e4 212 FUNC GLOBAL DEFAULT 12 ppc_store_fpscr │ │ │ │ - 19329: 008fc378 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ - 19330: 00737a64 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ + 19329: 008fc420 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 19330: 00737b0c 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 19331: 00d6d8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 19332: 005a6e78 628 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 19333: 005b0a20 144 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 19334: 00758b38 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ - 19335: 0079788c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 19336: 009a2554 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 19337: 00983808 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 19338: 007fdc04 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ - 19339: 007950f4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 19340: 009616cc 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 19334: 00758be0 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 19335: 00797934 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ + 19336: 009a25fc 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 19337: 009838b0 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 19338: 007fdcac 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 19339: 0079519c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ + 19340: 00961774 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 19341: 00cca12c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvredp │ │ │ │ 19342: 00d64f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 19343: 00d661ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 19344: 00d6d648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 19345: 00299780 1468 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 19346: 008c7288 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 19346: 008c7330 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 19347: 00d71870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ 19348: 0061dfe0 788 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_write_register_apple │ │ │ │ - 19349: 008fc8a8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 19350: 006e6c10 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 19349: 008fc950 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 19350: 006e6cb8 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 19351: 003241d0 72 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 19352: 00969168 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 19352: 00969210 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 19353: 003c37dc 188 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 19354: 00d7695c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 19355: 00db114c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CLEAR_REQUEST_DSTATE │ │ │ │ 19356: 005ca48c 84 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 19357: 00db0942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APM_IO_READ_DSTATE │ │ │ │ 19358: 00db1282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 19359: 00d746dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 19360: 0029aa38 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ - 19361: 009c7744 140 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ + 19361: 009c77ec 140 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ 19362: 00d6c0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 19363: 007f6bb8 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 19363: 007f6c60 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 19364: 004f3ee8 168 FUNC GLOBAL DEFAULT 12 vfio_get_region_info │ │ │ │ 19365: 003c362c 164 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 19366: 00db1fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_ISI_DSTATE │ │ │ │ 19367: 00511ecc 1988 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 19368: 00d6ef74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 19369: 00d6a2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 19370: 00d641d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 19371: 00db09a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 19372: 00db04f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 19373: 00950ee4 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 19373: 00950f8c 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ 19374: 00d7070c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_REMOVE_EVENT │ │ │ │ - 19375: 0090c6b0 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 19375: 0090c758 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ 19376: 0063fd1c 344 FUNC GLOBAL DEFAULT 12 helper_XVI8GER4PP │ │ │ │ - 19377: 0074a0d0 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 19377: 0074a178 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ 19378: 00c66b5c 48 OBJECT GLOBAL DEFAULT 21 ppc440_pcix_host_conf_ops │ │ │ │ - 19379: 009381d4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 19379: 0093827c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 19380: 00475794 704 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 19381: 008d7128 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ - 19382: 00773ec4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ + 19381: 008d71d0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 19382: 00773f6c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 19383: 002da920 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 19384: 00db16ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 19385: 0056b0c0 248 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 19386: 008058f8 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 19386: 008059a0 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 19387: 00db1ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 19388: 003c2710 3524 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 19389: 00db151c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 19390: 00293260 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 19391: 005c867c 312 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 19392: 00db0660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 19393: 00d8dc94 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 19394: 00d720d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 19395: 0028afec 276 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 19396: 0099e870 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 19396: 0099e918 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 19397: 00db1f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 19398: 00d6ded8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ - 19399: 00779ce4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ + 19399: 00779d8c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 19400: 00d6a644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ - 19401: 00779d24 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 19402: 0095e958 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 19401: 00779dcc 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ + 19402: 0095ea00 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 19403: 00db1b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ - 19404: 00779d6c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ - 19405: 00779ed4 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ - 19406: 00779f2c 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ + 19404: 00779e14 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ + 19405: 00779f7c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ + 19406: 00779fd4 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 19407: 00d744cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 19408: 00d778dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ - 19409: 00779f8c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ + 19409: 0077a034 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ 19410: 00db1d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 19411: 00d771dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ - 19412: 00708144 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ + 19412: 007081ec 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 19413: 00db17a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 19414: 007babc0 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 19414: 007bac68 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 19415: 00d7454c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 19416: 00db0fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 19417: 00d7776c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 19418: 00d720e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 19419: 0095bb40 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 19419: 0095bbe8 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ 19420: 00db05b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 19421: 002e7020 300 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 19422: 00908ac4 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 19422: 00908b6c 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 19423: 00cc802c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cntlzw32 │ │ │ │ 19424: 00d6b470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 19425: 00db221c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 19426: 00737b10 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ + 19426: 00737bb8 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ 19427: 00d72d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 19428: 008a78fc 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 19429: 0072872c 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 19428: 008a79a4 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 19429: 007287d4 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 19430: 00db11b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DECR_LOAD_DSTATE │ │ │ │ 19431: 005e2e64 76 FUNC GLOBAL DEFAULT 12 booke_set_tlb │ │ │ │ 19432: 00dafda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 19433: 0090d3e8 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 19434: 007e4be0 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 19433: 0090d490 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 19434: 007e4c88 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 19435: 00d72030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 19436: 00d69f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 19437: 00d7419c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 19438: 009395e8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 19438: 00939690 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 19439: 00d6e588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 19440: 00d77d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 19441: 00572f38 120 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 19442: 00db2128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 19443: 00338da4 108 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 19444: 00cd3ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDC │ │ │ │ 19445: 00d669a8 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 19446: 0094b584 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 19447: 007a8670 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 19446: 0094b62c 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 19447: 007a8718 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 19448: 00d74ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 19449: 0057d344 148 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 19450: 0094c644 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 19450: 0094c6ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ 19451: 00cd3f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDG │ │ │ │ - 19452: 00814f6c 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 19452: 00815014 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 19453: 00d77d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 19454: 00d6e108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 19455: 00c7df94 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 19456: 005211d0 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ - 19457: 007750c0 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ + 19457: 00775168 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 19458: 00db08ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 19459: 00d6f554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 19460: 00d72170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 19461: 009c4c38 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 19462: 006d7fc8 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 19461: 009c4ce0 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 19462: 006d8070 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 19463: 00dafe16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ - 19464: 0071eea0 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ + 19464: 0071ef48 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 19465: 00db0b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ - 19466: 0078f614 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ + 19466: 0078f6bc 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 19467: 00db09c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 19468: 005c2648 372 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 19469: 0057add4 100 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 19470: 004515c0 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 19471: 006464f8 232 FUNC GLOBAL DEFAULT 12 helper_vupklpx │ │ │ │ 19472: 0057c774 60 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 19473: 0093bde8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 19473: 0093be90 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 19474: 00db1ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VR_GET_DSTATE │ │ │ │ 19475: 00db0c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 19476: 00dafd4f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 19477: 00db0588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 19478: 007b9840 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 19479: 007d4d68 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 19480: 0095f8e8 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 19478: 007b98e8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 19479: 007d4e10 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 19480: 0095f990 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ 19481: 00db0ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_READ_DSTATE │ │ │ │ 19482: 00618a94 536 FUNC GLOBAL DEFAULT 12 ppc_cpu_class_by_name │ │ │ │ - 19483: 007e4930 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 19483: 007e49d8 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 19484: 00d69e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ - 19485: 00743900 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 19486: 0074a1b0 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 19487: 00983a18 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 19485: 007439a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ + 19486: 0074a258 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 19487: 00983ac0 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 19488: 00db2851 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 19489: 002be558 152 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 19490: 00d7b444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 19491: 00d658b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 19492: 00d77d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 19493: 00d6641c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 19494: 009107c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 19494: 00910868 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 19495: 00db1be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 19496: 00824080 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ - 19497: 0073d808 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ + 19496: 00824128 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 19497: 0073d8b0 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ 19498: 00cc85d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpo │ │ │ │ 19499: 00db0c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 19500: 008f1688 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 19500: 008f1730 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 19501: 002eee70 436 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 19502: 009970c4 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 19503: 00989c84 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 19502: 0099716c 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 19503: 00989d2c 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 19504: 00cc84d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpu │ │ │ │ 19505: 0062ad00 28 FUNC GLOBAL DEFAULT 12 helper_efdsub │ │ │ │ 19506: 00db16fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 19507: 00d6c110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ - 19508: 00745018 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ + 19508: 007450c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 19509: 00db0fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 19510: 00db0c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 19511: 005ad120 208 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 19512: 00cd3d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTEX │ │ │ │ 19513: 00563cf0 132 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 19514: 007babb8 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 19515: 007cb948 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 19514: 007bac60 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 19515: 007cb9f0 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 19516: 00d7731c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ - 19517: 0074360c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ + 19517: 007436b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 19518: 004998b8 656 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 19519: 00d74cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 19520: 00d72b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 19521: 00d7bbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 19522: 00d78dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 19523: 009ac4c4 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 19524: 0074dfe0 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 19523: 009ac56c 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 19524: 0074e088 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 19525: 00d75bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 19526: 002a2f3c 108 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 19527: 00d63a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 19528: 00cccf10 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpudp │ │ │ │ 19529: 00db1e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ 19530: 00d707fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_TPM_EXECUTE_EVENT │ │ │ │ - 19531: 00823dd8 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 19531: 00823e80 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 19532: 00db153e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 19533: 00cc36f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDDVLX │ │ │ │ 19534: 00db173c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 19535: 005b9dc8 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ - 19536: 007075b4 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ + 19536: 0070765c 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ 19537: 002f9998 3504 FUNC GLOBAL DEFAULT 12 YM3812UpdateOne │ │ │ │ - 19538: 009411f0 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 19538: 00941298 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 19539: 00db0b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 19540: 00db00b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 19541: 00db1d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ - 19542: 0077d254 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ + 19542: 0077d2fc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 19543: 00d64dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 19544: 00583a9c 176 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 19545: 00db081e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 19546: 00db0662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ - 19547: 008c7b84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 19547: 008c7c2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 19548: 00282d60 384 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 19549: 0080fc78 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 19549: 0080fd20 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 19550: 00db0ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 19551: 00db1868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 19552: 00d6d2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 19553: 00ccc64c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum4shs │ │ │ │ 19554: 00db04c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 19555: 00d7457c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 19556: 00db035e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 19557: 00d776bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 19558: 00981594 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ - 19559: 00717568 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ + 19558: 0098163c 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 19559: 00717610 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 19560: 0053b204 480 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 19561: 00930164 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 19561: 0093020c 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 19562: 00d7054c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_PATH_EVENT │ │ │ │ 19563: 00d7068c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_ATTACH_EVENT │ │ │ │ 19564: 00db1b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 19565: 00db0dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 19566: 00db171e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 19567: 007db568 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 19567: 007db610 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 19568: 00d7c070 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 19569: 00db10d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 19570: 006475ec 396 FUNC GLOBAL DEFAULT 12 helper_bcdcfn │ │ │ │ 19571: 00631608 440 FUNC GLOBAL DEFAULT 12 helper_XSMINJDP │ │ │ │ 19572: 00d72794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 19573: 00d67dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 19574: 002f31b8 4 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ - 19575: 00888338 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 19575: 008883e0 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ 19576: 006467ec 192 FUNC GLOBAL DEFAULT 12 helper_vupklsb │ │ │ │ - 19577: 0091c364 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 19577: 0091c40c 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 19578: 00512a14 36 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 19579: 00941634 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 19579: 009416dc 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 19580: 00d789f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 19581: 00d774dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 19582: 009305d8 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 19583: 0074c08c 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 19582: 00930680 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 19583: 0074c134 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 19584: 00c7b3ac 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 19585: 00d6a4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 19586: 006468ac 48 FUNC GLOBAL DEFAULT 12 helper_vupklsh │ │ │ │ 19587: 005879c4 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 19588: 00647918 484 FUNC GLOBAL DEFAULT 12 helper_bcdcfz │ │ │ │ 19589: 00d6da08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 19590: 00d6954c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 19591: 00db1f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ 19592: 00cce53c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcmpeq │ │ │ │ - 19593: 0077984c 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ + 19593: 007798f4 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 19594: 00d644d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 19595: 009d1168 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 19595: 009d1210 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 19596: 00d722b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 19597: 00397128 8 FUNC GLOBAL DEFAULT 12 i8042_isa_mouse_fake_event │ │ │ │ 19598: 0063c580 1168 FUNC GLOBAL DEFAULT 12 helper_XVF64GER │ │ │ │ 19599: 00d67ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 19600: 00d6f948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 19601: 00722f3c 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 19601: 00722fe4 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 19602: 00db17b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 19603: 00db103a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 19604: 00d75334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ 19605: 006468dc 52 FUNC GLOBAL DEFAULT 12 helper_vupklsw │ │ │ │ - 19606: 0096635c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ - 19607: 0077fdb4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ + 19606: 00966404 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 19607: 0077fe5c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 19608: 00d63ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 19609: 00db1e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 19610: 0080f434 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 19610: 0080f4dc 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ 19611: 00c63a24 4500 OBJECT GLOBAL DEFAULT 21 eTSEC_registers_def │ │ │ │ - 19612: 009af298 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 19612: 009af340 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 19613: 00db0846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 19614: 00db1268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_RTAS_IBM_QUERY_INTERRUPT_SOURCE_NUMBER_DSTATE │ │ │ │ 19615: 0028b4ec 460 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 19616: 00d71210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 19617: 00dafd7e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 19618: 007d4e98 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 19618: 007d4f40 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 19619: 00c66634 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 19620: 00407e60 1764 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 19621: 00db0c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 19622: 00cb3190 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 19623: 009a6c10 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ - 19624: 0073e360 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 19625: 007243a4 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 19626: 009255c0 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 19623: 009a6cb8 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 19624: 0073e408 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ + 19625: 0072444c 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 19626: 00925668 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 19627: 00256064 88 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ 19628: 00cd08d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbre │ │ │ │ - 19629: 0071cce0 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ + 19629: 0071cd88 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 19630: 00db0002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 19631: 00d6e798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 19632: 003c7c6c 400 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 19633: 00d701fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PREP_SYSTEMIO_READ_EVENT │ │ │ │ - 19634: 006ad150 236 FUNC GLOBAL DEFAULT 12 decNumberGetBCD │ │ │ │ + 19634: 006ad1f8 236 FUNC GLOBAL DEFAULT 12 decNumberGetBCD │ │ │ │ 19635: 00d6ee34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 19636: 00376c88 460 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ - 19637: 006f7a04 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ + 19637: 006f7aac 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 19638: 00d6e508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 19639: 009183d0 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 19639: 00918478 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 19640: 00d7b4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 19641: 00837c0c 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 19641: 00837cb4 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 19642: 00d797ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 19643: 00d6bfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 19644: 00c84ad8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 19645: 003264f4 316 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 19646: 00db1f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 19647: 0029b5a4 188 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 19648: 009396dc 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 19648: 00939784 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 19649: 00d7b2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 19650: 008e2454 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 19650: 008e24fc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 19651: 00db06d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 19652: 00253170 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 19653: 0036f724 108 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 19654: 00db093c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_READ_DSTATE │ │ │ │ 19655: 00dafd32 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 19656: 00db0180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 19657: 00daff90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ @@ -19664,444 +19664,444 @@ │ │ │ │ 19660: 00db0540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_DSTATE │ │ │ │ 19661: 00d64190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_EVENT │ │ │ │ 19662: 0028157c 280 FUNC GLOBAL DEFAULT 12 float32_to_int16_scalbn │ │ │ │ 19663: 00db1a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 19664: 00db1262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_RETRY_DSTATE │ │ │ │ 19665: 00d706ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_EVENT │ │ │ │ 19666: 00d67b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ - 19667: 00717154 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ + 19667: 007171fc 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 19668: 00d71970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 19669: 00d7a2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 19670: 00299e44 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 19671: 00db22be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 19672: 0085d9b0 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 19672: 0085da58 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 19673: 002ab064 40 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 19674: 00db0bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ - 19675: 009868c4 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 19675: 0098696c 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 19676: 00db2178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 19677: 00db12b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 19678: 0099e8e4 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 19679: 0094d0e0 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 19678: 0099e98c 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 19679: 0094d188 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 19680: 002f2268 28 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 19681: 003c9da4 68 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 19682: 00d6a724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 19683: 008f9aa0 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 19683: 008f9b48 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 19684: 00daff02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 19685: 008d9630 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 19685: 008d96d8 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 19686: 00d63d68 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 19687: 00db1c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 19688: 008c95c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 19688: 008c9668 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 19689: 00dafee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 19690: 00db08e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 19691: 00db155a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 19692: 00db0d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 19693: 002a5fbc 192 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 19694: 0084be88 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 19694: 0084bf30 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 19695: 002aeaa0 76 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 19696: 00969bb4 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 19696: 00969c5c 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 19697: 00d68614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 19698: 00291acc 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 19699: 0090a960 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 19699: 0090aa08 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 19700: 0030d3b8 864 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 19701: 00d6cd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 19702: 0056da9c 104 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 19703: 00cce7d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcmpgt │ │ │ │ 19704: 00db0818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 19705: 00916e34 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ - 19706: 0077fd14 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ + 19705: 00916edc 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 19706: 0077fdbc 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 19707: 0056d754 612 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 19708: 00dafe92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 19709: 00d71ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 19710: 0074e8a0 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 19710: 0074e948 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 19711: 00da7635 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 19712: 00956364 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 19712: 0095640c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 19713: 00d7a574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 19714: 00282ee0 380 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 19715: 00cd1950 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbsx │ │ │ │ 19716: 00db0688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 19717: 00db2222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 19718: 009bc6c0 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 19718: 009bc768 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 19719: 00daffa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 19720: 00db1cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 19721: 0090ccd4 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 19721: 0090cd7c 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 19722: 002fb1a0 44 FUNC GLOBAL DEFAULT 12 OPLRead │ │ │ │ 19723: 00d72904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 19724: 004b64c8 192 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ - 19725: 00740950 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ + 19725: 007409f8 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 19726: 00db054a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ - 19727: 006a4c68 224 FUNC GLOBAL DEFAULT 12 decNumberQuantize │ │ │ │ + 19727: 006a4d10 224 FUNC GLOBAL DEFAULT 12 decNumberQuantize │ │ │ │ 19728: 0064bed0 4 FUNC GLOBAL DEFAULT 12 helper_store_booke_tcr │ │ │ │ 19729: 00d627fc 428 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 19730: 00db15f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 19731: 005d4f60 72 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 19732: 002f0fe8 452 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ 19733: 00cb310c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 19734: 009050b4 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 19734: 0090515c 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 19735: 00d6bf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 19736: 00db1b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 19737: 005a3cd0 128 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ 19738: 00cc30c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDSBS │ │ │ │ - 19739: 008bd3a8 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 19739: 008bd450 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 19740: 00db20b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 19741: 00db0bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 19742: 00d73ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 19743: 0094cfec 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 19744: 00913a54 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 19743: 0094d094 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 19744: 00913afc 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 19745: 00db0600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 19746: 00db0cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 19747: 008f5fc4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 19747: 008f606c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 19748: 00db00fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 19749: 0084c37c 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ - 19750: 00707920 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ + 19749: 0084c424 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 19750: 007079c8 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 19751: 00bc5fe8 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 19752: 00db200e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 19753: 00db0330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 19754: 00db0bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_RECEIVE_PACKET_CMD_DSTATE │ │ │ │ 19755: 00d78cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 19756: 00d66df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 19757: 00d6ed94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ 19758: 00d6fdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_READ_EVENT │ │ │ │ - 19759: 007f43f8 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 19759: 007f44a0 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 19760: 0062d434 424 FUNC GLOBAL DEFAULT 12 helper_xsrsqrtesp │ │ │ │ 19761: 00db1fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_DCR_READ_DSTATE │ │ │ │ 19762: 00db1c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 19763: 00d6f544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ 19764: 00d69140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 19765: 00811a54 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 19765: 00811afc 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 19766: 00d77acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ - 19767: 0073d134 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ + 19767: 0073d1dc 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ 19768: 00d77b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 19769: 00581350 1120 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 19770: 00cb5c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 19771: 00965e54 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 19771: 00965efc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 19772: 00db0d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 19773: 00db0318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 19774: 0083dd1c 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ - 19775: 007077d4 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ + 19774: 0083ddc4 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 19775: 0070787c 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 19776: 00db10de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 19777: 007bbc70 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 19777: 007bbd18 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 19778: 00db1c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 19779: 00db00c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 19780: 00db1f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 19781: 00db1bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 19782: 0061f948 1176 FUNC GLOBAL DEFAULT 12 register_high_BATs │ │ │ │ 19783: 00db0e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ - 19784: 0072ed88 472 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ + 19784: 0072ee30 472 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 19785: 00d67284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 19786: 0081338c 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 19786: 00813434 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 19787: 0026d058 204 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 19788: 00d6f794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 19789: 0081e948 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ - 19790: 009210cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 19789: 0081e9f0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 19790: 00921174 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 19791: 00db0d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 19792: 00db048a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 19793: 00d71ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 19794: 00dafe4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 19795: 00d701ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_SIZE_WRITE_EVENT │ │ │ │ 19796: 00db1036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 19797: 00db08aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 19798: 00d69150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 19799: 0099645c 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ - 19800: 009353bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ - 19801: 00733934 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ + 19799: 00996504 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 19800: 00935464 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 19801: 007339dc 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 19802: 0038be54 32 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 19803: 00db179c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 19804: 0097d504 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 19804: 0097d5ac 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 19805: 00291870 164 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 19806: 00db0b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 19807: 008e37a4 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 19808: 006f6968 200 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 19809: 009b37a8 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 19807: 008e384c 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 19808: 006f6a10 200 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 19809: 009b3850 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 19810: 00db17c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 19811: 00db0490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 19812: 00917c94 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ - 19813: 007440a0 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ + 19812: 00917d3c 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 19813: 00744148 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 19814: 00d75144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 19815: 00db2348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 19816: 002a18f8 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 19817: 00d7805c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 19818: 008f75ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 19819: 00924bf0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 19818: 008f7654 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 19819: 00924c98 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 19820: 00db09b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 19821: 00d73e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 19822: 00db028c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 19823: 00dafda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 19824: 00db03c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 19825: 007b53b8 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 19825: 007b5460 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 19826: 00db0b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ - 19827: 00b2d9b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ + 19827: 00b2da58 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ 19828: 00db2280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 19829: 00d77ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ - 19830: 009ba6cc 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 19831: 00915a2c 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 19832: 009521d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 19830: 009ba774 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 19831: 00915ad4 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 19832: 00952280 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 19833: 0063f0f0 100 FUNC GLOBAL DEFAULT 12 helper_VCMPNEZB │ │ │ │ 19834: 00bc7908 52 OBJECT GLOBAL DEFAULT 21 vmstate_smbus_device │ │ │ │ 19835: 00c7e5ac 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 19836: 0090f94c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 19836: 0090f9f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 19837: 00db0b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DISPATCH_CMD_DSTATE │ │ │ │ 19838: 00d649e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 19839: 00db09d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 19840: 0095ef08 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 19841: 009650a8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 19840: 0095efb0 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 19841: 00965150 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 19842: 00db1e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 19843: 00db14f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 19844: 00d7b528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 19845: 0063f154 112 FUNC GLOBAL DEFAULT 12 helper_VCMPNEZH │ │ │ │ 19846: 00d787f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 19847: 00d8d569 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 19848: 00d685a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 19849: 00db1302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 19850: 00d78920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 19851: 00d7c058 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 19852: 00291aec 36 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 19853: 007abf44 556 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 19853: 007abfec 556 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ 19854: 00cce014 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfuid │ │ │ │ - 19855: 009b0e28 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 19856: 008d8870 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 19855: 009b0ed0 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 19856: 008d8918 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 19857: 00db143c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 19858: 00db088e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 19859: 009633d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 19860: 006f60a0 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 19859: 00963480 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 19860: 006f6148 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 19861: 0063f1c4 96 FUNC GLOBAL DEFAULT 12 helper_VCMPNEZW │ │ │ │ 19862: 00db0128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 19863: 008f6f8c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 19863: 008f7034 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 19864: 00d7430c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ - 19865: 00910428 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ + 19865: 009104d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ 19866: 00db005e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 19867: 00809448 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 19867: 008094f0 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 19868: 00db04e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 19869: 00cb3088 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 19870: 005adb88 40 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ - 19871: 007425c4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ + 19871: 0074266c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 19872: 004467c8 1300 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 19873: 0050fe24 752 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 19874: 00d76bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 19875: 00d68f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 19876: 009905fc 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 19876: 009906a4 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 19877: 002a1960 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 19878: 00d74d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 19879: 00cd084c 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbwe │ │ │ │ - 19880: 00950c18 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ - 19881: 0097f4ec 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 19880: 00950cc0 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 19881: 0097f594 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 19882: 00db18a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 19883: 00db220e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 19884: 00d6a5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 19885: 00d73e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 19886: 0090d704 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 19886: 0090d7ac 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 19887: 00d6e598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 19888: 00d75f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 19889: 00dafe14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 19890: 00db162c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 19891: 00d6619c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 19892: 00da764a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_target_c │ │ │ │ 19893: 00407b28 8 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 19894: 005cdff0 8 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 19895: 00b0c06c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ - 19896: 00799d20 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 19895: 00b0c10c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 19896: 00799dc8 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 19897: 00d6f354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 19898: 005ceb34 116 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 19899: 00d76c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ 19900: 00db029a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 19901: 00557c48 8 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 19902: 00db2072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 19903: 00399580 84 FUNC GLOBAL DEFAULT 12 ps2_queue │ │ │ │ 19904: 00d65274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 19905: 00db0ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_WRITE_DSTATE │ │ │ │ 19906: 00d658c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 19907: 00534d20 228 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 19908: 008ed0e8 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 19908: 008ed190 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 19909: 00d7580c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ 19910: 00db1920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_DSTATE │ │ │ │ - 19911: 008f3080 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 19911: 008f3128 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 19912: 00d64600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 19913: 00db1b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 19914: 00db1bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ - 19915: 0074d100 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 19915: 0074d1a8 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 19916: 00d701cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_PRESENCE_READ_EVENT │ │ │ │ 19917: 00384270 184 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ - 19918: 0077abd4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ + 19918: 0077ac7c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 19919: 00db22ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 19920: 00c7e058 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 19921: 00d76a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 19922: 0039b6c0 824 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 19923: 002e5a54 212 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ 19924: 00db1018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 19925: 00d68b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ - 19926: 007bbb58 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 19926: 007bbc00 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 19927: 00db0328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 19928: 00db04ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 19929: 0099b678 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 19929: 0099b720 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 19930: 00d6c2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ - 19931: 008cd5e4 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 19931: 008cd68c 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 19932: 00cd4ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRDPQ │ │ │ │ 19933: 00db0d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 19934: 0029429c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 19935: 00d6cdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 19936: 004f2d60 184 FUNC GLOBAL DEFAULT 12 vfio_disable_irqindex │ │ │ │ 19937: 002a4470 104 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 19938: 00daff36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 19939: 00db1066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ 19940: 00d6e268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 19941: 00d6655c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 19942: 00cce74c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcmplt │ │ │ │ - 19943: 006e60fc 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 19943: 006e61a4 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 19944: 00629b24 116 FUNC GLOBAL DEFAULT 12 helper_efsctsf │ │ │ │ 19945: 00d6c60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_DATA_SEND_EVENT │ │ │ │ 19946: 006299d4 84 FUNC GLOBAL DEFAULT 12 helper_efsctsi │ │ │ │ 19947: 00db0310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 19948: 00324218 360 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 19949: 00531bd4 28 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ - 19950: 007623a4 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ + 19950: 0076244c 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 19951: 00db1974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 19952: 00294dfc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 19953: 007f3ae8 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 19953: 007f3b90 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 19954: 00d5e1ac 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ 19955: 0063ed38 80 FUNC GLOBAL DEFAULT 12 helper_VAVGSB │ │ │ │ - 19956: 0071bd1c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ + 19956: 0071bdc4 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 19957: 00d76018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 19958: 009be044 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 19958: 009be0ec 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 19959: 00d67e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ - 19960: 008e5d74 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 19960: 008e5e1c 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 19961: 0050604c 356 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 19962: 008f4c34 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 19962: 008f4cdc 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 19963: 005a45a0 308 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 19964: 0086d830 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 19964: 0086d8d8 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 19965: 0063edd4 76 FUNC GLOBAL DEFAULT 12 helper_VAVGSH │ │ │ │ 19966: 00d79e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 19967: 00d6fc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_WRITE_EVENT │ │ │ │ 19968: 0051d170 784 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 19969: 009c4268 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 19969: 009c4310 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 19970: 00db268c 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 19971: 00bca8b4 52 OBJECT GLOBAL DEFAULT 21 vmstate_apm │ │ │ │ 19972: 00537270 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 19973: 00329d28 60 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ - 19974: 00742bd0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ + 19974: 00742c78 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 19975: 00d67274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ - 19976: 00741238 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ + 19976: 007412e0 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 19977: 00db0548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 19978: 0095c1c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 19978: 0095c26c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 19979: 00db2346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 19980: 002e7620 124 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 19981: 004a31a0 628 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 19982: 00d7458c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 19983: 00d77c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 19984: 00d6d558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 19985: 00db1048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 19986: 00cb2428 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 19987: 00d68760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 19988: 00d700cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_UNMAP_EVENT │ │ │ │ 19989: 0063ee6c 92 FUNC GLOBAL DEFAULT 12 helper_VAVGSW │ │ │ │ 19990: 002933dc 188 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 19991: 00db1bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 19992: 0029f6a8 412 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ - 19993: 009b21a4 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 19993: 009b224c 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 19994: 002a0884 168 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 19995: 00db0a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 19996: 00745ea0 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 19996: 00745f48 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 19997: 00d6a9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 19998: 00db227e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 19999: 00d775fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 20000: 00811b98 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 20000: 00811c40 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 20001: 00d6f624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 20002: 00d7a734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ - 20003: 00790ed0 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ + 20003: 00790f78 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 20004: 0029b274 4 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 20005: 00db0afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 20006: 00cb1be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ - 20007: 00743a8c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ + 20007: 00743b34 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 20008: 00db0fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 20009: 008fbc14 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 20009: 008fbcbc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 20010: 00d6b8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 20011: 008ddae8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 20011: 008ddb90 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 20012: 00db0de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ 20013: 00cc088c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVSQ │ │ │ │ 20014: 00ccb5cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrqpi │ │ │ │ - 20015: 0073f200 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ + 20015: 0073f2a8 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 20016: 00db21b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 20017: 00c7d728 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 20018: 00cc3148 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDSHS │ │ │ │ 20019: 00db1c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 20020: 00d676e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 20021: 00d68b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 20022: 003aa39c 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ 20023: 0063e4e4 4 FUNC GLOBAL DEFAULT 12 helper_mfvscr │ │ │ │ - 20024: 00756b94 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 20025: 007ba20c 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 20026: 0092d018 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 20024: 00756c3c 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 20025: 007ba2b4 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 20026: 0092d0c0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 20027: 00db1d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 20028: 00969c74 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 20028: 00969d1c 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 20029: 00646b20 68 FUNC GLOBAL DEFAULT 12 helper_vpopcntb │ │ │ │ 20030: 00d77ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 20031: 00d69db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ 20032: 00646bec 84 FUNC GLOBAL DEFAULT 12 helper_vpopcntd │ │ │ │ - 20033: 007974b8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ + 20033: 00797560 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 20034: 00d65ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ - 20035: 00792020 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ - 20036: 00792c0c 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ + 20035: 007920c8 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ + 20036: 00792cb4 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 20037: 00dafd62 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 20038: 008f8938 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 20038: 008f89e0 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ 20039: 00cd3318 132 OBJECT GLOBAL DEFAULT 24 helper_info_DADD │ │ │ │ - 20040: 00864230 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ - 20041: 00793400 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ + 20040: 008642d8 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 20041: 007934a8 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 20042: 00646b64 68 FUNC GLOBAL DEFAULT 12 helper_vpopcnth │ │ │ │ 20043: 00db112c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_SET_IRQ_DSTATE │ │ │ │ 20044: 00d77f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 20045: 00629b98 116 FUNC GLOBAL DEFAULT 12 helper_efsctuf │ │ │ │ 20046: 003dc080 2152 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 20047: 00629a28 84 FUNC GLOBAL DEFAULT 12 helper_efsctui │ │ │ │ 20048: 00d7b878 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ 20049: 00db0b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_DSTATE │ │ │ │ 20050: 00cc9868 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvresp │ │ │ │ 20051: 0063ed88 76 FUNC GLOBAL DEFAULT 12 helper_VAVGUB │ │ │ │ - 20052: 009ca17c 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 20052: 009ca224 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 20053: 00d6fa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 20054: 008574ec 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 20054: 00857594 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 20055: 004b5b30 184 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 20056: 00db1a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 20057: 00646ba8 68 FUNC GLOBAL DEFAULT 12 helper_vpopcntw │ │ │ │ 20058: 00c6aaf0 52 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 20059: 00d7b364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 20060: 00db0b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 20061: 00d788c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 20062: 0063ee20 76 FUNC GLOBAL DEFAULT 12 helper_VAVGUH │ │ │ │ 20063: 004a40b8 200 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 20064: 002f04fc 1920 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ - 20065: 0077e6d0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ + 20065: 0077e778 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 20066: 0043a564 620 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 20067: 00db1702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 20068: 008da2f8 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 20068: 008da3a0 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 20069: 00d64f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ 20070: 00646ca8 140 FUNC GLOBAL DEFAULT 12 helper_VADDEUQM │ │ │ │ - 20071: 007a6654 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 20071: 007a66fc 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 20072: 0028f2c4 2504 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 20073: 0098287c 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 20073: 00982924 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 20074: 00d69320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ - 20075: 00946ba8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 20075: 00946c50 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 20076: 00d6db28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 20077: 00d72834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 20078: 00d6c55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_IRQ_DEASSERT_EVENT │ │ │ │ 20079: 00d7697c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 20080: 0079ff1c 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 20080: 0079ffc4 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 20081: 00d72bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 20082: 005cb754 168 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 20083: 0064abe0 48 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 20084: 00d7394c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 20085: 00db1f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 20086: 0063eec8 92 FUNC GLOBAL DEFAULT 12 helper_VAVGUW │ │ │ │ 20087: 00db1a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ 20088: 00338e10 148 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 20089: 0055ba4c 184 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 20090: 003376bc 320 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 20091: 004b4498 664 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 20092: 00d6b940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 20093: 0075034c 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 20094: 009bb8c0 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 20093: 007503f4 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 20094: 009bb968 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 20095: 00db1fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 20096: 0095f008 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 20096: 0095f0b0 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 20097: 00db05ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 20098: 0064abb4 44 FUNC GLOBAL DEFAULT 12 helper_raise_exception_err │ │ │ │ 20099: 002b7b14 184 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 20100: 002a0bc0 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 20101: 00646fd4 220 FUNC GLOBAL DEFAULT 12 helper_VSUBCUQ │ │ │ │ 20102: 00db064a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 20103: 005adb68 24 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ @@ -20112,218 +20112,218 @@ │ │ │ │ 20108: 0051f1a0 160 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 20109: 0044589c 800 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ 20110: 00dafe7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 20111: 0028305c 268 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 20112: 00d690a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 20113: 00db21d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ 20114: 00cc0808 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVUQ │ │ │ │ - 20115: 009c8838 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 20116: 007d03e4 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 20115: 009c88e0 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 20116: 007d048c 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 20117: 00db136e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 20118: 008d00a0 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ - 20119: 008c0998 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 20118: 008d0148 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 20119: 008c0a40 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 20120: 00db1f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 20121: 00d647d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 20122: 007b16e8 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ - 20123: 00911d60 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 20124: 009ad2f8 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 20122: 007b1790 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 20123: 00911e08 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 20124: 009ad3a0 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 20125: 00db128c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ - 20126: 006a4144 120 FUNC GLOBAL DEFAULT 12 decNumberSameQuantum │ │ │ │ + 20126: 006a41ec 120 FUNC GLOBAL DEFAULT 12 decNumberSameQuantum │ │ │ │ 20127: 00d6e438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 20128: 007e8c50 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 20128: 007e8cf8 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 20129: 002eca24 568 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 20130: 00d64f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 20131: 00db02c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 20132: 00d75f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 20133: 006d038c 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 20133: 006d0434 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 20134: 005a75ac 1392 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ 20135: 00db0bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_SEND_DATA_DSTATE │ │ │ │ 20136: 0038d08c 356 FUNC GLOBAL DEFAULT 12 isa_ide_init │ │ │ │ - 20137: 0077a308 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ + 20137: 0077a3b0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 20138: 004408fc 16 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ - 20139: 0094e1d8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 20140: 007e6300 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 20139: 0094e280 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 20140: 007e63a8 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 20141: 00da7637 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ 20142: 00cc5a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_VINSBLX │ │ │ │ - 20143: 00889040 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 20143: 008890e8 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 20144: 00c78d78 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 20145: 0095a9f0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 20145: 0095aa98 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 20146: 00d66fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 20147: 005f2bc0 4972 FUNC GLOBAL DEFAULT 12 ppce500_init │ │ │ │ 20148: 00db07d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 20149: 00d7a1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 20150: 007c1224 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 20150: 007c12cc 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 20151: 0029846c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 20152: 00db1a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 20153: 00db100c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 20154: 00d75234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 20155: 00dafe8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ - 20156: 00b91928 10 OBJECT GLOBAL DEFAULT 14 DECSTICKYTAB │ │ │ │ + 20156: 00b919c8 10 OBJECT GLOBAL DEFAULT 14 DECSTICKYTAB │ │ │ │ 20157: 00c7dee4 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ 20158: 005e89c4 464 FUNC GLOBAL DEFAULT 12 ppc4xx_sdram_ddr2_enable │ │ │ │ - 20159: 007443ec 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ + 20159: 00744494 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 20160: 00db1656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 20161: 00c6e9e0 52 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ - 20162: 00913f30 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 20162: 00913fd8 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 20163: 00409a44 124 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ - 20164: 00756ff4 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 20164: 0075709c 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 20165: 0053db24 36 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 20166: 0028cbf0 92 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 20167: 00d6bbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 20168: 0055e264 340 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 20169: 00db21fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ - 20170: 007942c4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ + 20170: 0079436c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 20171: 00db2132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ - 20172: 0069e674 160 FUNC GLOBAL DEFAULT 12 spr_write_eplc │ │ │ │ + 20172: 0069e720 160 FUNC GLOBAL DEFAULT 12 spr_write_eplc │ │ │ │ 20173: 00db1684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 20174: 005a3d50 124 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 20175: 00ccb0a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpuqp │ │ │ │ 20176: 00d7459c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 20177: 00cd3dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSF │ │ │ │ 20178: 0029beb4 276 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 20179: 00819e84 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 20180: 007d9288 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 20181: 007e10d4 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 20179: 00819f2c 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 20180: 007d9330 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 20181: 007e117c 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 20182: 00d6dda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 20183: 00807e58 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 20183: 00807f00 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 20184: 00d6c49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_STRING_EVENT │ │ │ │ 20185: 00d66c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ - 20186: 006b0474 240 FUNC GLOBAL DEFAULT 12 decimal64Canonical │ │ │ │ + 20186: 006b051c 240 FUNC GLOBAL DEFAULT 12 decimal64Canonical │ │ │ │ 20187: 00cdf6d4 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 20188: 00751fb4 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 20188: 0075205c 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 20189: 00db232c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 20190: 00499498 160 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ - 20191: 00773550 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 20192: 006eb2bc 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 20193: 0099ee34 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ - 20194: 0069c4a8 68 FUNC GLOBAL DEFAULT 12 spr_read_generic │ │ │ │ + 20191: 007735f8 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ + 20192: 006eb364 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 20193: 0099eedc 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 20194: 0069c554 68 FUNC GLOBAL DEFAULT 12 spr_read_generic │ │ │ │ 20195: 006486fc 564 FUNC GLOBAL DEFAULT 12 helper_bcdsr │ │ │ │ 20196: 00d6637c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 20197: 002a9048 16 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 20198: 00db219c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 20199: 00d65224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 20200: 002a8ee4 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 20201: 00d796ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20202: 00db08c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 20203: 00db2372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 20204: 00d68fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 20205: 007a13a8 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 20205: 007a1450 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 20206: 00d75064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 20207: 008c7a70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ - 20208: 00927550 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 20207: 008c7b18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 20208: 009275f8 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 20209: 00d7682c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ - 20210: 009370cc 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 20211: 009b4354 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 20210: 00937174 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 20211: 009b43fc 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 20212: 00db090c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 20213: 00db0358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 20214: 00db045a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 20215: 00d77adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 20216: 00d63c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 20217: 00808990 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 20218: 009466d4 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 20219: 00948a74 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 20217: 00808a38 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 20218: 0094677c 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 20219: 00948b1c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 20220: 00dafd51 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 20221: 00db193c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ - 20222: 008d31ec 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 20222: 008d3294 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 20223: 00db16ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 20224: 00c7dbac 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 20225: 00dafdc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 20226: 00d727a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 20227: 00d6633c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 20228: 00d64d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 20229: 00db1e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 20230: 008dcae0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 20230: 008dcb88 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 20231: 00db286a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ - 20232: 00794490 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ + 20232: 00794538 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 20233: 00db0794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 20234: 00d7725c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 20235: 0058e2fc 124 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 20236: 00d78ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_PAPR_HCALL_EVENT │ │ │ │ 20237: 00db0fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 20238: 00d6f394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 20239: 003a5690 196 FUNC GLOBAL DEFAULT 12 isa_address_space_io │ │ │ │ 20240: 00d65534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ - 20241: 006c8a6c 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ + 20241: 006c8b14 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ 20242: 00db201c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 20243: 008f4400 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 20243: 008f44a8 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 20244: 00db0da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 20245: 00907004 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 20245: 009070ac 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 20246: 00db0592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 20247: 008f8b8c 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 20248: 00999978 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 20247: 008f8c34 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 20248: 00999a20 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 20249: 005839c4 56 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ - 20250: 0077b608 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 20251: 00995820 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 20252: 008fba90 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 20253: 0092fbbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 20250: 0077b6b0 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ + 20251: 009958c8 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 20252: 008fbb38 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 20253: 0092fc64 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 20254: 00d66dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 20255: 00d66020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 20256: 00d5de6c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 20257: 00db0b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ - 20258: 00b91888 160 OBJECT GLOBAL DEFAULT 14 DECPOWERS │ │ │ │ + 20258: 00b91928 160 OBJECT GLOBAL DEFAULT 14 DECPOWERS │ │ │ │ 20259: 00d6e668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 20260: 00d6c50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_SET_INT_MASK_EVENT │ │ │ │ 20261: 00d7037c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_MSG_RECV_EVENT │ │ │ │ 20262: 00d718a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 20263: 0090b7f0 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 20263: 0090b898 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 20264: 00db16de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 20265: 0054542c 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 20266: 00db0072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 20267: 00323c3c 40 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 20268: 00d78480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 20269: 00db1d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 20270: 00647778 416 FUNC GLOBAL DEFAULT 12 helper_bcdctn │ │ │ │ 20271: 005da038 488 FUNC GLOBAL DEFAULT 12 ppc_tlb_invalidate_one │ │ │ │ 20272: 00d71920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 20273: 0052547c 140 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 20274: 0057d3fc 44 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 20275: 008c3ba0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 20275: 008c3c48 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 20276: 00c6523c 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 20277: 00daffa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 20278: 00850ddc 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 20278: 00850e84 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ 20279: 00647afc 480 FUNC GLOBAL DEFAULT 12 helper_bcdctz │ │ │ │ - 20280: 0099cbec 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 20280: 0099cc94 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 20281: 0029020c 96 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ 20282: 006283b8 176 FUNC GLOBAL DEFAULT 12 helper_FNMADD │ │ │ │ - 20283: 007625e0 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ - 20284: 0077e328 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ + 20283: 00762688 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ + 20284: 0077e3d0 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ 20285: 00bc96ac 52 OBJECT GLOBAL DEFAULT 21 vmstate_adb_device │ │ │ │ - 20286: 00924c0c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 20286: 00924cb4 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 20287: 00db01b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 20288: 00d6c060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 20289: 003ff4dc 308 FUNC GLOBAL DEFAULT 12 etsec_write_miim │ │ │ │ 20290: 004a8884 280 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 20291: 0099f6ac 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 20292: 009c6f24 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 20291: 0099f754 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 20292: 009c6fcc 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 20293: 00dafd6f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 20294: 00d65db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 20295: 00d67334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 20296: 008fb7c0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 20297: 0093c238 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 20298: 009664cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 20299: 00959fd4 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 20300: 007d546c 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 20296: 008fb868 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 20297: 0093c2e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 20298: 00966574 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 20299: 0095a07c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 20300: 007d5514 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 20301: 00d7ad14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 20302: 004000e8 292 FUNC GLOBAL DEFAULT 12 etsec_rx_ring_write │ │ │ │ - 20303: 00742aa4 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ + 20303: 00742b4c 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 20304: 00d7988c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 20305: 009bb96c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 20305: 009bba14 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 20306: 002f289c 96 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 20307: 00648598 356 FUNC GLOBAL DEFAULT 12 helper_bcdus │ │ │ │ 20308: 003fd91c 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 20309: 009214c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 20309: 00921568 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 20310: 00d750c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ - 20311: 009392dc 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 20311: 00939384 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 20312: 003310a8 92 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ - 20313: 0069de94 176 FUNC GLOBAL DEFAULT 12 spr_write_40x_pid │ │ │ │ + 20313: 0069df40 176 FUNC GLOBAL DEFAULT 12 spr_write_40x_pid │ │ │ │ 20314: 00d7956c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 20315: 00918af0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 20315: 00918b98 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 20316: 00439358 100 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ 20317: 00310dc8 1768 FUNC GLOBAL DEFAULT 12 fdctrl_write │ │ │ │ - 20318: 0071b928 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ + 20318: 0071b9d0 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 20319: 00d73e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 20320: 005ab098 260 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 20321: 00db145c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 20322: 00d798fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 20323: 00cc60b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBEUQM │ │ │ │ 20324: 0046834c 572 FUNC GLOBAL DEFAULT 12 scsi_device_drained_begin │ │ │ │ 20325: 00db0f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_DSTATE │ │ │ │ @@ -20333,296 +20333,296 @@ │ │ │ │ 20329: 00db0e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 20330: 00d6bfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 20331: 00db20e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 20332: 00db0dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 20333: 00db123e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_XLATE_DSTATE │ │ │ │ 20334: 00cd483c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTEXQ │ │ │ │ 20335: 00dafe5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 20336: 00950220 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ - 20337: 0069db3c 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_pit │ │ │ │ + 20336: 009502c8 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 20337: 0069dbe8 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_pit │ │ │ │ 20338: 00db15f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 20339: 0098a4d4 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ - 20340: 0099f550 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 20339: 0098a57c 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ + 20340: 0099f5f8 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 20341: 00d71330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 20342: 00966414 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 20342: 009664bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 20343: 00d68374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 20344: 0074c01c 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 20344: 0074c0c4 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 20345: 00dafd98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ - 20346: 009a2640 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 20346: 009a26e8 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 20347: 00db1c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 20348: 00d6ee54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 20349: 002f1408 828 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ 20350: 0062f74c 360 FUNC GLOBAL DEFAULT 12 helper_XSMSUBQPO │ │ │ │ - 20351: 009c0c68 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 20351: 009c0d10 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 20352: 00d79260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 20353: 00d72bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 20354: 0064a11c 28 FUNC GLOBAL DEFAULT 12 helper_load_dump_spr │ │ │ │ 20355: 00d709b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 20356: 005cc96c 84 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 20357: 00537880 20 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 20358: 00967378 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ - 20359: 006d53c4 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 20358: 00967420 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 20359: 006d546c 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 20360: 00d7a288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 20361: 00d64e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 20362: 00cba820 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 20363: 008e4f4c 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 20363: 008e4ff4 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 20364: 00d71a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 20365: 0032afc0 800 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 20366: 00d65394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 20367: 00db1420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 20368: 00d71c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 20369: 00d741fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 20370: 00c7d6dc 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ 20371: 00db216e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_PAUSE_DSTATE │ │ │ │ 20372: 002a2fc0 52 FUNC GLOBAL DEFAULT 12 cursor_unref │ │ │ │ 20373: 00d71e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ - 20374: 00740e4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ + 20374: 00740ef4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 20375: 00d6cf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 20376: 00db0ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 20377: 00d736fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 20378: 00db1b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 20379: 008f79fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 20379: 008f7aa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 20380: 002a42ec 192 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 20381: 008c9228 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 20381: 008c92d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 20382: 00db1750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 20383: 00db1bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 20384: 00d6a814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 20385: 00d72330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 20386: 00d77cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 20387: 00d797bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 20388: 00cd2004 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbilx0 │ │ │ │ 20389: 00cd2088 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbilx1 │ │ │ │ - 20390: 009b5e00 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 20390: 009b5ea8 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 20391: 00db2292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ 20392: 00cd210c 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbilx3 │ │ │ │ - 20393: 008de414 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 20393: 008de4bc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 20394: 00d717b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 20395: 005af580 352 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 20396: 00dafe66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 20397: 00728cf0 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 20398: 0096085c 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 20397: 00728d98 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 20398: 00960904 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 20399: 00db1bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 20400: 00db0fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ - 20401: 0077fae8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ + 20401: 0077fb90 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 20402: 00db102a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 20403: 009254f8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 20403: 009255a0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 20404: 00d64550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 20405: 009bad90 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 20405: 009bae38 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 20406: 00db1eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 20407: 00d6df38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 20408: 009c5114 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 20409: 0085ef10 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 20410: 009204f4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 20408: 009c51bc 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 20409: 0085efb8 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 20410: 0092059c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 20411: 00dafec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ 20412: 00cd1f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbsx │ │ │ │ 20413: 00c7dea4 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 20414: 00281df8 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 20415: 00db215c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 20416: 0028535c 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 20417: 00d6ebe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 20418: 00db209a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 20419: 005d167c 136 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 20420: 00db1796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ 20421: 00db071e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READB_DSTATE │ │ │ │ - 20422: 00b2d9f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 20423: 009b1208 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 20424: 009a9674 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 20425: 0094343c 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 20426: 008f7d94 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 20427: 0091475c 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 20422: 00b2da90 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 20423: 009b12b0 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 20424: 009a971c 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 20425: 009434e4 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 20426: 008f7e3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 20427: 00914804 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 20428: 00d7bb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 20429: 0093c574 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 20429: 0093c61c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 20430: 002890f0 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 20431: 00d6dbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 20432: 00b2d9e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 20433: 00821650 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 20432: 00b2da88 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 20433: 008216f8 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 20434: 00403750 8 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 20435: 00d7436c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 20436: 00cd0090 132 OBJECT GLOBAL DEFAULT 24 helper_info_lswx │ │ │ │ 20437: 00278600 10320 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 20438: 00db1410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 20439: 00db106a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 20440: 00d71fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 20441: 00916fb8 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 20441: 00917060 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 20442: 00d72934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 20443: 0093c404 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 20444: 008ce50c 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 20443: 0093c4ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 20444: 008ce5b4 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 20445: 00db10e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 20446: 00d746bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 20447: 007ced1c 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 20447: 007cedc4 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 20448: 0029c04c 24 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 20449: 0032ba10 164 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 20450: 00d7685c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ - 20451: 0071bcc4 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ + 20451: 0071bd6c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 20452: 00dafe52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 20453: 00d77f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 20454: 00d728a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 20455: 00745c10 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 20455: 00745cb8 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 20456: 0043a13c 344 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 20457: 00817438 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 20457: 008174e0 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 20458: 00db04ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 20459: 0026cbc0 156 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 20460: 00db0748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 20461: 00d787e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 20462: 00db0f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 20463: 00db224c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 20464: 0092a38c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ - 20465: 0071a344 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ + 20464: 0092a434 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 20465: 0071a3ec 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 20466: 00db01ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 20467: 005ad950 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 20468: 00dafd20 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 20469: 00d6e318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ - 20470: 006cd018 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ + 20470: 006cd0c0 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ 20471: 00db1996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 20472: 00d784f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 20473: 00d7b848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 20474: 00d6959c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 20475: 007a8b14 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 20475: 007a8bbc 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 20476: 00568b78 188 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 20477: 006273cc 24 FUNC GLOBAL DEFAULT 12 helper_reset_fpstatus │ │ │ │ 20478: 00dafdfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 20479: 00db1f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 20480: 009a2414 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 20480: 009a24bc 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 20481: 00d66ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 20482: 00d6ed84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 20483: 00ccd438 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcds │ │ │ │ 20484: 00d7987c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 20485: 00c6ef68 48 OBJECT GLOBAL DEFAULT 21 vfio_region_ops │ │ │ │ 20486: 00d719b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 20487: 002916b0 36 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 20488: 00db101a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 20489: 008b8fa0 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 20489: 008b9048 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 20490: 00316424 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 20491: 00cd5418 132 OBJECT GLOBAL DEFAULT 24 helper_info_spr_core_write_generic │ │ │ │ 20492: 00db0766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 20493: 00db021e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 20494: 002aa008 332 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 20495: 00c78fa0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ - 20496: 00796fec 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ + 20496: 00797094 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 20497: 00d6aa34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ - 20498: 00731014 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ + 20498: 007310bc 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 20499: 00d75a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ - 20500: 0095b73c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 20501: 0099647c 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 20500: 0095b7e4 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 20501: 00996524 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 20502: 002a3c24 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 20503: 0028b730 8 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 20504: 0053a5b0 536 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 20505: 00db0156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ 20506: 00db20de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ - 20507: 00773998 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ + 20507: 00773a40 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 20508: 005455bc 64 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 20509: 00d71f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 20510: 00d7a258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 20511: 0064bed4 4 FUNC GLOBAL DEFAULT 12 helper_store_booke_tsr │ │ │ │ - 20512: 0070fdc8 856 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ + 20512: 0070fe70 856 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 20513: 00d743ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 20514: 0098c8cc 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 20515: 007b1280 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 20514: 0098c974 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 20515: 007b1328 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 20516: 00540528 188 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 20517: 00d771bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 20518: 00952788 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 20518: 00952830 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 20519: 00db028a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 20520: 00db1da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 20521: 00d7a0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 20522: 00d6e678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 20523: 00d67434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ - 20524: 007971c8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 20525: 009ba2a4 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 20526: 0074e930 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ - 20527: 0069e714 160 FUNC GLOBAL DEFAULT 12 spr_write_epsc │ │ │ │ + 20524: 00797270 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ + 20525: 009ba34c 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 20526: 0074e9d8 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 20527: 0069e7c0 160 FUNC GLOBAL DEFAULT 12 spr_write_epsc │ │ │ │ 20528: 005ae4f8 296 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ 20529: 00cceae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclzlsbb │ │ │ │ - 20530: 00716c28 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ + 20530: 00716cd0 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 20531: 00db070e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 20532: 009cc984 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ - 20533: 00b2e108 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ + 20532: 009cca2c 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 20533: 00b2e1a8 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ 20534: 00db0150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 20535: 00801b50 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 20535: 00801bf8 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ 20536: 00db1122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_DSTATE │ │ │ │ - 20537: 00799aa8 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 20537: 00799b50 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 20538: 00d5e36c 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 20539: 00db1228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_DSTATE │ │ │ │ 20540: 002e4c40 180 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 20541: 008d28e4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ - 20542: 00701b60 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ - 20543: 007f59e4 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 20541: 008d298c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 20542: 00701c08 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ + 20543: 007f5a8c 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 20544: 0057ae98 48 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 20545: 00db221a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 20546: 0097f9cc 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 20546: 0097fa74 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 20547: 00cb163c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 20548: 00d66f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 20549: 00db2886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 20550: 0053ce00 96 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ - 20551: 007239f8 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 20552: 00966528 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 20551: 00723aa0 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 20552: 009665d0 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 20553: 00db0c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ - 20554: 00701ef4 472 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ + 20554: 00701f9c 472 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 20555: 00db1b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ 20556: 005df9a0 312 FUNC GLOBAL DEFAULT 12 store_40x_dbcr0 │ │ │ │ - 20557: 00921014 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 20557: 009210bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 20558: 00db006e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 20559: 007f13e4 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 20559: 007f148c 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 20560: 00d7943c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 20561: 00db2060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 20562: 00db22c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 20563: 009b0384 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ - 20564: 0073bd38 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 20565: 00746d54 10136 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ - 20566: 00701d1c 472 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ + 20563: 009b042c 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 20564: 0073bde0 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ + 20565: 00746dfc 10136 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 20566: 00701dc4 472 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 20567: 00d7a834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 20568: 00d74b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 20569: 00d6dac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 20570: 00db0cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 20571: 00db039e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 20572: 00d766ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 20573: 00dafd33 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 20574: 0094749c 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 20575: 009d17c8 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 20574: 00947544 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 20575: 009d1870 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 20576: 00db1e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 20577: 0090b30c 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 20578: 009688fc 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 20577: 0090b3b4 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 20578: 009689a4 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 20579: 0053ce60 176 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 20580: 0074b9d8 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 20581: 007e6004 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 20582: 00952120 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 20583: 007c0ff4 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 20580: 0074ba80 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 20581: 007e60ac 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 20582: 009521c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 20583: 007c109c 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ 20584: 002e9bd8 248 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ - 20585: 00761a98 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 20586: 008f38c0 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ - 20587: 0073dc54 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ + 20585: 00761b40 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ + 20586: 008f3968 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 20587: 0073dcfc 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ 20588: 00db1630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 20589: 0093befc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 20589: 0093bfa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ 20590: 00d7014c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OCM_UPDATE_MAPPINGS_EVENT │ │ │ │ - 20591: 0096da84 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 20591: 0096db2c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 20592: 00d6ef14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 20593: 00d7465c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 20594: 007f4ed0 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 20594: 007f4f78 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 20595: 00d7768c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 20596: 00cbe534 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 20597: 00407b18 8 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 20598: 0056bbf8 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ - 20599: 009388e4 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 20599: 0093898c 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 20600: 00daffda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 20601: 00db115e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_DSTATE │ │ │ │ 20602: 00db1850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 20603: 00990698 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 20603: 00990740 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 20604: 00583b4c 400 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 20605: 008f5bbc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 20606: 008ac014 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 20607: 007e8d3c 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 20605: 008f5c64 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 20606: 008ac0bc 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 20607: 007e8de4 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 20608: 0044bca8 192 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 20609: 00755f28 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 20609: 00755fd0 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ 20610: 003c7dfc 152 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 20611: 00db1746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 20612: 00db1516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ 20613: 00ccff04 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmadddp │ │ │ │ - 20614: 007e2a98 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 20614: 007e2b40 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 20615: 00db2862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 20616: 002917c0 40 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 20617: 008eabb8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 20617: 008eac60 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 20618: 00bc93dc 48 OBJECT GLOBAL DEFAULT 21 pci_ide_data_le_ops │ │ │ │ 20619: 00db0d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 20620: 00cb15b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 20621: 004b764c 284 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 20622: 00db2174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 20623: 0055ea18 148 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 20624: 00db06a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ @@ -20631,329 +20631,329 @@ │ │ │ │ 20627: 00db139a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 20628: 00db03c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 20629: 00d68e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 20630: 00db0d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 20631: 00dafd22 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 20632: 00db0b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 20633: 00db1be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 20634: 00950930 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 20634: 009509d8 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 20635: 00d75efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 20636: 00628258 176 FUNC GLOBAL DEFAULT 12 helper_FMADD │ │ │ │ 20637: 00db1fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_NMI_EXCEPTION_DSTATE │ │ │ │ 20638: 00db1ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ - 20639: 007427a0 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ + 20639: 00742848 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 20640: 00d79c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 20641: 00db20d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 20642: 005a4d90 84 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 20643: 008d6860 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ - 20644: 009acbdc 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 20643: 008d6908 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 20644: 009acc84 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 20645: 00d654e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 20646: 0043e944 212 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 20647: 00db2916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 20648: 00445208 608 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 20649: 005c2440 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 20650: 0098100c 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 20650: 009810b4 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 20651: 00c7e1fc 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 20652: 00254684 2340 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 20653: 00d688a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 20654: 008641a8 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 20654: 00864250 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ 20655: 0064646c 140 FUNC GLOBAL DEFAULT 12 helper_vsum4ubs │ │ │ │ 20656: 0063e838 124 FUNC GLOBAL DEFAULT 12 helper_VSUBSBS │ │ │ │ - 20657: 008f816c 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 20657: 008f8214 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 20658: 00db0270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 20659: 00d662ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 20660: 0090c948 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ - 20661: 00708f20 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ + 20660: 0090c9f0 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 20661: 00708fc8 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 20662: 0029b8b8 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 20663: 00db17b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ 20664: 00d64f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 20665: 00db1316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 20666: 00db1be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 20667: 00d758bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 20668: 00d76e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 20669: 00d74ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 20670: 009d11d8 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 20670: 009d1280 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 20671: 00d650ac 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 20672: 00d65908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 20673: 00376a60 8 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 20674: 00d69d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 20675: 00d7779c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ - 20676: 00720a2c 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ + 20676: 00720ad4 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ 20677: 00d695cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 20678: 00755d04 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 20678: 00755dac 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 20679: 00db0284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 20680: 00d7aaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 20681: 00db1748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ - 20682: 0073d924 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ - 20683: 008c6b58 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 20682: 0073d9cc 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ + 20683: 008c6c00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 20684: 00d75d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ 20685: 00db1562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 20686: 00cc214c 132 OBJECT GLOBAL DEFAULT 24 helper_info_PEXTD │ │ │ │ 20687: 0044b21c 564 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 20688: 00d655d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 20689: 00940634 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 20689: 009406dc 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 20690: 00db205e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 20691: 00d6e3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 20692: 00db0152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ 20693: 00db1a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 20694: 006e6894 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 20694: 006e693c 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 20695: 005889bc 408 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 20696: 003923f4 212 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 20697: 00253ef0 160 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 20698: 00d7359c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 20699: 00db021c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 20700: 00d6d3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 20701: 007f2ba8 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 20701: 007f2c50 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 20702: 00d7955c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ - 20703: 00751df4 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 20703: 00751e9c 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 20704: 00d68124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 20705: 002e75bc 100 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 20706: 00db0be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 20707: 00db1e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 20708: 00d68f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 20709: 00286600 236 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 20710: 00db1046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 20711: 00db05a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 20712: 00d73e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 20713: 009b08e0 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 20714: 009bb458 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 20715: 008f7cdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 20713: 009b0988 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 20714: 009bb500 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 20715: 008f7d84 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 20716: 00db02ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 20717: 00db0ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 20718: 00d7422c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 20719: 0063f290 156 FUNC GLOBAL DEFAULT 12 helper_vcmpeqfp_dot │ │ │ │ 20720: 00cc31cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDSWS │ │ │ │ 20721: 00d644b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 20722: 00d75f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 20723: 00db180e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 20724: 007f5d08 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 20724: 007f5db0 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 20725: 00d744ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 20726: 00db1408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 20727: 0044d690 48 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 20728: 00cd09d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfststeq │ │ │ │ 20729: 00db19b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 20730: 00d75ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 20731: 00d77e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 20732: 00940a2c 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 20732: 00940ad4 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 20733: 005d191c 64 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 20734: 0064c030 252 FUNC GLOBAL DEFAULT 12 helper_store_dcr │ │ │ │ 20735: 00d71b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 20736: 00d65634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 20737: 0032c89c 528 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 20738: 00db1338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 20739: 008ae07c 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 20739: 008ae124 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 20740: 00db09fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 20741: 00d6d718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 20742: 00386b1c 148 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 20743: 008c2140 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 20743: 008c21e8 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 20744: 00648fe4 212 FUNC GLOBAL DEFAULT 12 helper_vpermxor │ │ │ │ 20745: 00db0eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 20746: 00ccae10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctuxs │ │ │ │ 20747: 00cb1534 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 20748: 00d6d488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 20749: 00db0914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 20750: 0074d604 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 20750: 0074d6ac 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 20751: 00d7bd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ - 20752: 007727f4 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ - 20753: 00762760 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ + 20752: 0077289c 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ + 20753: 00762808 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 20754: 00d6d818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 20755: 00db227a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 20756: 00d684e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ 20757: 00d652a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 20758: 00db18e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 20759: 00280638 324 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 20760: 00db0f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ - 20761: 0094873c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 20761: 009487e4 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 20762: 00d718b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 20763: 00d8d838 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ - 20764: 00b8473c 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 20764: 00b847dc 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 20765: 00d7b838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 20766: 007c1e2c 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 20767: 007e0cd8 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ - 20768: 0071b8d4 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ - 20769: 009998d8 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 20766: 007c1ed4 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 20767: 007e0d80 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 20768: 0071b97c 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ + 20769: 00999980 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 20770: 00db1d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 20771: 00d71ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 20772: 00958844 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 20773: 008dba3c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 20772: 009588ec 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 20773: 008dbae4 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 20774: 0056e6c4 16 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 20775: 00db0822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 20776: 00d735bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 20777: 00d71550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 20778: 0074fbbc 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 20779: 00912edc 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 20780: 0093b370 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 20778: 0074fc64 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 20779: 00912f84 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 20780: 0093b418 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 20781: 00db02f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 20782: 00d63ab8 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 20783: 00d68194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 20784: 00968540 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 20784: 009685e8 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 20785: 00db1782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 20786: 00db1716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 20787: 00db0d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 20788: 004043f4 92 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 20789: 008faca0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 20789: 008fad48 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 20790: 002f2b20 584 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 20791: 00da7647 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_target_c │ │ │ │ 20792: 00d6a604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 20793: 0095e5d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 20793: 0095e680 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 20794: 00daff82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 20795: 00db0998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 20796: 0055e818 8 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 20797: 00daffa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 20798: 0098015c 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ - 20799: 00966020 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 20798: 00980204 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 20799: 009660c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 20800: 00dafecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 20801: 00d733dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 20802: 00db1b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ - 20803: 006ad3dc 200 FUNC GLOBAL DEFAULT 12 decNumberTrim │ │ │ │ + 20803: 006ad484 200 FUNC GLOBAL DEFAULT 12 decNumberTrim │ │ │ │ 20804: 00d64870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 20805: 00d65614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 20806: 00db02ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ - 20807: 0077baac 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ + 20807: 0077bb54 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 20808: 00db1a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 20809: 00db0faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 20810: 00db0fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 20811: 00cce8d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfststgt │ │ │ │ 20812: 00ccd5c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsaddqp │ │ │ │ - 20813: 009baa20 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 20813: 009baac8 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 20814: 00cc1258 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVQPUQZ │ │ │ │ 20815: 00db0d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 20816: 00d6e7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 20817: 0058184c 464 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 20818: 009b1140 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 20818: 009b11e8 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 20819: 00d6bd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 20820: 00d6d6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 20821: 00db2126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 20822: 00db1394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 20823: 00db2330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 20824: 00db03d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 20825: 008ac5b8 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 20825: 008ac660 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 20826: 002915f8 28 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ 20827: 00db1178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OCM_MAP_DSTATE │ │ │ │ - 20828: 00947a30 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 20828: 00947ad8 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 20829: 005a4e0c 212 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 20830: 00d74d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 20831: 002c5968 12 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 20832: 0074d888 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 20832: 0074d930 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 20833: 00524d94 52 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 20834: 00db040a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 20835: 00d72694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 20836: 0029f010 44 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 20837: 00574358 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 20838: 007bf8b8 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 20838: 007bf960 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 20839: 00db1138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_READ_DSTATE │ │ │ │ - 20840: 006ec8b0 152 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ + 20840: 006ec958 152 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 20841: 00db02d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 20842: 00d648b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 20843: 00d71540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ - 20844: 007a0590 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 20845: 008fae08 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ - 20846: 0073ed24 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ + 20844: 007a0638 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 20845: 008faeb0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 20846: 0073edcc 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 20847: 002cf5c4 188 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 20848: 00db19b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 20849: 00d69f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 20850: 00d76ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 20851: 009a2638 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ - 20852: 006eca40 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ + 20851: 009a26e0 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 20852: 006ecae8 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 20853: 00d6ec44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 20854: 00d6b270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 20855: 00d6a2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 20856: 009c884c 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 20856: 009c88f4 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ 20857: 005e0f90 36 FUNC GLOBAL DEFAULT 12 ppc_decr_clear_on_delivery │ │ │ │ - 20858: 009954ac 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 20858: 00995554 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 20859: 00d7aa38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 20860: 00281f00 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 20861: 004440e4 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 20862: 00db1444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 20863: 002a3858 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ - 20864: 00946c70 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 20864: 00946d18 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 20865: 00d7599c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 20866: 00b86b50 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 20866: 00b86bf0 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 20867: 00db11ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_CTRL_WRITE_DSTATE │ │ │ │ 20868: 00d6baa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 20869: 00d72b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 20870: 00803820 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 20870: 008038c8 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 20871: 00d6bec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ - 20872: 006ec948 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ + 20872: 006ec9f0 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 20873: 004b5e40 548 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ - 20874: 0070e038 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 20875: 009869e8 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ - 20876: 007175dc 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ + 20874: 0070e0e0 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ + 20875: 00986a90 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 20876: 00717684 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 20877: 00d6951c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 20878: 002fedf8 612 FUNC GLOBAL DEFAULT 12 gus_read │ │ │ │ 20879: 00db199a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 20880: 00db1862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 20881: 00d7753c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 20882: 005b9fc0 260 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ 20883: 002ea2f8 20 FUNC GLOBAL DEFAULT 12 aml_shiftright │ │ │ │ 20884: 00db1ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_CHECK_SERIAL_DSTATE │ │ │ │ 20885: 005a02e0 8 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 20886: 00cca864 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpuxds │ │ │ │ 20887: 00d71520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ - 20888: 007012a4 4 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ + 20888: 0070134c 4 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 20889: 00db1bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 20890: 00dafe4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 20891: 00db0b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 20892: 008d98f0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 20892: 008d9998 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 20893: 00db0aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 20894: 00d69370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 20895: 00d6aa84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 20896: 00d7a0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 20897: 002dadb4 96 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 20898: 002d9218 8 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 20899: 00d6d1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 20900: 0032bb58 188 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 20901: 008180c4 2108 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 20901: 0081816c 2108 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 20902: 00d71f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 20903: 00d6a404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 20904: 0094acd0 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 20904: 0094ad78 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 20905: 00daff14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 20906: 00754b20 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 20907: 008c69e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 20906: 00754bc8 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 20907: 008c6a90 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 20908: 00d71d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 20909: 00db13de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 20910: 00db1f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 20911: 002f3190 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ 20912: 00d6d578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 20913: 00db14fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 20914: 00db0000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 20915: 008083d0 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 20915: 00808478 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 20916: 00db1a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 20917: 00d6b7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 20918: 00376490 132 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 20919: 0063e93c 136 FUNC GLOBAL DEFAULT 12 helper_VSUBSHS │ │ │ │ 20920: 00d67dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ - 20921: 0072067c 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ + 20921: 00720724 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 20922: 00db1732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 20923: 00db074c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 20924: 00d64320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 20925: 00d75edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 20926: 009a01a4 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 20927: 007de000 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 20926: 009a024c 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 20927: 007de0a8 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 20928: 00d68940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 20929: 00619dbc 160 FUNC GLOBAL DEFAULT 12 ppc_maybe_interrupt │ │ │ │ 20930: 00281ce0 280 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 20931: 00d6b450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 20932: 00d654b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 20933: 00d63b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ - 20934: 00797bcc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ + 20934: 00797c74 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 20935: 00d65b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 20936: 00d7a3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ 20937: 00d6b4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_EVENT │ │ │ │ 20938: 00d78cd4 104 OBJECT GLOBAL DEFAULT 24 hw_core_trace_events │ │ │ │ 20939: 00d717e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 20940: 00d6edf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ - 20941: 0069f1c4 264 FUNC GLOBAL DEFAULT 12 decContextDefault │ │ │ │ + 20941: 0069f270 264 FUNC GLOBAL DEFAULT 12 decContextDefault │ │ │ │ 20942: 00db1ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 20943: 005ba9b0 12 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 20944: 00d65264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ - 20945: 0096337c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ - 20946: 008a83a0 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 20945: 00963424 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 20946: 008a8448 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 20947: 00db0d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ - 20948: 0070a5c4 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ + 20948: 0070a66c 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 20949: 00d7b3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 20950: 00cb8308 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 20951: 00cd5394 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXPERMX │ │ │ │ 20952: 0062ab90 148 FUNC GLOBAL DEFAULT 12 helper_efdctsf │ │ │ │ 20953: 00d7a238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 20954: 00d6d8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ 20955: 0062a8b8 84 FUNC GLOBAL DEFAULT 12 helper_efdctsi │ │ │ │ @@ -20961,23 +20961,23 @@ │ │ │ │ 20957: 00d6a524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_WRITE_EVENT │ │ │ │ 20958: 004f7f6c 700 FUNC GLOBAL DEFAULT 12 vfio_load_device_config_state │ │ │ │ 20959: 004b3650 152 FUNC GLOBAL DEFAULT 12 usb_device_handle_data │ │ │ │ 20960: 00db1d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 20961: 00c7dcd4 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 20962: 00d72210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 20963: 00d74c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ - 20964: 007807a8 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ + 20964: 00780850 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 20965: 0052889c 440 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ - 20966: 006a45b8 252 FUNC GLOBAL DEFAULT 12 decNumberClassToString │ │ │ │ + 20966: 006a4660 252 FUNC GLOBAL DEFAULT 12 decNumberClassToString │ │ │ │ 20967: 00286cc0 280 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 20968: 008c76d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 20968: 008c7780 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 20969: 00db0622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 20970: 00da8819 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 20971: 00d67010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 20972: 0093e3d0 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 20972: 0093e478 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 20973: 00d7a614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 20974: 00db122a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_DR_INDICATOR_DSTATE │ │ │ │ 20975: 00407b20 8 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 20976: 00cc1a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctsf │ │ │ │ 20977: 0042e42c 976 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 20978: 00db28e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 20979: 00db1abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ @@ -20992,32 +20992,32 @@ │ │ │ │ 20988: 00db1d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 20989: 0063757c 548 FUNC GLOBAL DEFAULT 12 helper_xsrqpxp │ │ │ │ 20990: 00cb3424 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 20991: 00327270 84 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 20992: 00d72734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 20993: 00d683d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ 20994: 00d78fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_DEBUG_EXCEPTION_EVENT │ │ │ │ - 20995: 00914f9c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 20995: 00915044 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 20996: 00d6fd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_READ_EVENT │ │ │ │ 20997: 00dafeb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 20998: 00db006c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 20999: 00db1e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 21000: 00d750b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 21001: 00d7a1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 21002: 00db18ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 21003: 00d7a218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 21004: 00d6d798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 21005: 00cb4ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 21006: 008f78e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 21007: 00998650 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 21006: 008f7990 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 21007: 009986f8 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 21008: 00db023e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 21009: 00811130 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 21009: 008111d8 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 21010: 00d6f694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 21011: 0028822c 16 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 21012: 006e79dc 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 21012: 006e7a84 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 21013: 00d77a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 21014: 00da763a 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ 21015: 00d79a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 21016: 00d64200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 21017: 00db215a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 21018: 00db0e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 21019: 00d7418c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ @@ -21026,837 +21026,837 @@ │ │ │ │ 21022: 00298738 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umin8 │ │ │ │ 21023: 00403ec4 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_head │ │ │ │ 21024: 00db107a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 21025: 00d64ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 21026: 002e85c8 68 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 21027: 00439e44 60 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 21028: 00323a98 176 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ - 21029: 00820b30 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 21030: 00920108 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 21031: 007de02c 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 21029: 00820bd8 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 21030: 009201b0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 21031: 007de0d4 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 21032: 00d776cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 21033: 002ec840 140 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 21034: 00db0a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 21035: 00db234a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 21036: 00cd318c 132 OBJECT GLOBAL DEFAULT 24 helper_info_CDTBCD │ │ │ │ 21037: 0062ac24 148 FUNC GLOBAL DEFAULT 12 helper_efdctuf │ │ │ │ 21038: 0062a90c 84 FUNC GLOBAL DEFAULT 12 helper_efdctui │ │ │ │ 21039: 00db1e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 21040: 00d6d178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 21041: 00db08f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 21042: 00db02c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 21043: 00d7356c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 21044: 008c836c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ - 21045: 0071b97c 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ + 21044: 008c8414 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 21045: 0071ba24 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 21046: 00d648e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 21047: 00cce854 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfststlt │ │ │ │ 21048: 00d65554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 21049: 00cbeb04 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 21050: 008e5230 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 21050: 008e52d8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 21051: 00db0d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ 21052: 00d7a188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 21053: 00db1a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ 21054: 00db23c8 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 21055: 008e76c0 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 21056: 009a135c 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 21057: 009cabec 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 21055: 008e7768 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 21056: 009a1404 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 21057: 009cac94 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 21058: 00db2058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 21059: 00d77a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 21060: 00cc1b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctuf │ │ │ │ 21061: 006258f4 372 FUNC GLOBAL DEFAULT 12 helper_DIEXQ │ │ │ │ 21062: 00253404 72 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ - 21063: 0079464c 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ + 21063: 007946f4 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 21064: 00d75d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ 21065: 00cc1c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctui │ │ │ │ 21066: 00d64210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ 21067: 00d79ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_JOBS_EVENT │ │ │ │ - 21068: 0071bc6c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ + 21068: 0071bd14 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ 21069: 00db1e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_TCP_INFO_DSTATE │ │ │ │ 21070: 005adff8 48 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_be │ │ │ │ - 21071: 00741e8c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ + 21071: 00741f34 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 21072: 00d7b0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 21073: 00403014 1396 FUNC GLOBAL DEFAULT 12 rx_produce │ │ │ │ 21074: 00db04f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 21075: 00db0cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 21076: 00294094 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 21077: 0033070c 172 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ 21078: 00d7032c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DECR_EXCP_EVENT │ │ │ │ 21079: 00623ae4 296 FUNC GLOBAL DEFAULT 12 helper_DRINTNQ │ │ │ │ 21080: 00cc445c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2 │ │ │ │ 21081: 00cc7240 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPEQDP │ │ │ │ - 21082: 008e52a4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 21083: 007506dc 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 21082: 008e534c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 21083: 00750784 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 21084: 00db22fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 21085: 00d69da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 21086: 00450084 404 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 21087: 00d7bdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 21088: 00c7d978 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 21089: 00d7724c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ - 21090: 0073eea8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ + 21090: 0073ef50 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ 21091: 00627258 352 FUNC GLOBAL DEFAULT 12 helper_fpscr_check_status │ │ │ │ 21092: 00db0572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_READ_DSTATE │ │ │ │ 21093: 00d7446c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_READ_EVENT │ │ │ │ 21094: 00d67384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_TIMEOUT_EVENT │ │ │ │ 21095: 00d71db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 21096: 00db181c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 21097: 00d7ae58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 21098: 00294bdc 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 21099: 002a9204 492 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 21100: 0029ce10 284 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 21101: 00db1f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 21102: 00b2d9c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 21102: 00b2da68 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 21103: 00574238 208 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 21104: 00db0926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 21105: 00db2166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ - 21106: 00702ba0 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ + 21106: 00702c48 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 21107: 00534a38 356 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 21108: 003a5384 144 FUNC GLOBAL DEFAULT 12 isa_bus_from_device │ │ │ │ 21109: 00466b34 332 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ - 21110: 0071f9e4 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ + 21110: 0071fa8c 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 21111: 00d6d7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 21112: 00db1adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ - 21113: 00741af4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 21114: 009af7f0 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ - 21115: 00b91adc 128 OBJECT GLOBAL DEFAULT 14 COMBEXP │ │ │ │ - 21116: 0073fb64 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 21117: 008a6c34 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 21113: 00741b9c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ + 21114: 009af898 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 21115: 00b91b7c 128 OBJECT GLOBAL DEFAULT 14 COMBEXP │ │ │ │ + 21116: 0073fc0c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ + 21117: 008a6cdc 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 21118: 005ca594 36 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 21119: 00d7b084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 21120: 00447b14 240 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ - 21121: 009c5b48 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 21121: 009c5bf0 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 21122: 00db2022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 21123: 00d72450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 21124: 005b9f38 92 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 21125: 00db1528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 21126: 00db013c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 21127: 00d639c4 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 21128: 007598c0 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 21128: 00759968 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 21129: 00cb25b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 21130: 00d6bdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 21131: 00dafffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 21132: 00d655a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 21133: 005339a4 424 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 21134: 005454c0 220 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 21135: 00db0a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ - 21136: 006af184 232 FUNC GLOBAL DEFAULT 12 decimal32Canonical │ │ │ │ + 21136: 006af22c 232 FUNC GLOBAL DEFAULT 12 decimal32Canonical │ │ │ │ 21137: 00db18fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 21138: 003fd518 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 21139: 00cb1d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 21140: 007eb6d8 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 21140: 007eb780 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 21141: 00d7083c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_UPDATE_DT_EVENT │ │ │ │ 21142: 00db1d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 21143: 008ac030 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 21143: 008ac0d8 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 21144: 00db0092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 21145: 00db0e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 21146: 008fc8e0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 21146: 008fc988 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 21147: 00d6ac34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 21148: 00db1fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 21149: 00d6973c 1080 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 21150: 008c5404 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 21150: 008c54ac 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 21151: 00334f04 16 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ - 21152: 00797678 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 21153: 008065e4 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 21152: 00797720 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ + 21153: 0080668c 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 21154: 00db0f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 21155: 002a361c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_stride │ │ │ │ 21156: 00db2012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 21157: 005b0ab0 280 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 21158: 00db17e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 21159: 00d6dfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 21160: 00901150 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 21161: 006ed8f8 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 21160: 009011f8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 21161: 006ed9a0 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ 21162: 00d77cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 21163: 00996068 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 21163: 00996110 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 21164: 00d67bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 21165: 00d65334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ - 21166: 006a63c8 224 FUNC GLOBAL DEFAULT 12 decNumberMax │ │ │ │ + 21166: 006a6470 224 FUNC GLOBAL DEFAULT 12 decNumberMax │ │ │ │ 21167: 00db1706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ - 21168: 007440c4 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ - 21169: 0070c19c 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 21170: 00938e04 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 21168: 0074416c 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ + 21169: 0070c244 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ + 21170: 00938eac 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 21171: 00d67ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 21172: 00d683c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 21173: 00960114 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 21174: 0081301c 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 21173: 009601bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 21174: 008130c4 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 21175: 0053b700 676 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 21176: 00db008c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 21177: 00daffb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 21178: 00db20ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 21179: 0081e914 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 21179: 0081e9bc 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 21180: 00d73acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ - 21181: 007c0d3c 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 21181: 007c0de4 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 21182: 00db0fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 21183: 0029a1c4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 21184: 0032aabc 548 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ - 21185: 008208c8 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 21185: 00820970 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 21186: 00d6507c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 21187: 0053fe78 168 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 21188: 00510f70 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 21189: 00d740bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ - 21190: 0071758c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ + 21190: 00717634 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 21191: 00db0642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 21192: 00d6f0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 21193: 00db17fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 21194: 007552cc 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 21194: 00755374 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 21195: 00dafe22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 21196: 009917a8 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 21196: 00991850 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 21197: 00db0fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 21198: 0058aa34 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 21199: 00d701dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_ID_READ_EVENT │ │ │ │ 21200: 002ec1b8 276 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 21201: 005aeb6c 240 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 21202: 009b917c 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 21202: 009b9224 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 21203: 00daff86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 21204: 00d65718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ - 21205: 0078f7ac 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ + 21205: 0078f854 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 21206: 00d6f414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 21207: 00d7b808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 21208: 005a574c 188 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 21209: 00d6fbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_PCI_CONFIG_DATA_READ_EVENT │ │ │ │ 21210: 0062dc30 188 FUNC GLOBAL DEFAULT 12 helper_xstsqrtdp │ │ │ │ 21211: 00d758ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ 21212: 00d73fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 21213: 00cb2218 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 21214: 00db181a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 21215: 00db16ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 21216: 00537b90 208 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 21217: 00d65324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 21218: 007d5758 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 21219: 009b047c 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 21220: 00991200 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 21218: 007d5800 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 21219: 009b0524 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 21220: 009912a8 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 21221: 00db1efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 21222: 00db150c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 21223: 00812b94 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 21223: 00812c3c 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 21224: 002d91b4 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ - 21225: 00744ce4 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ - 21226: 0098c5d4 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 21225: 00744d8c 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ + 21226: 0098c67c 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 21227: 00cb19d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 21228: 00db1eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 21229: 008f4858 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 21229: 008f4900 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 21230: 00db1c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 21231: 0079eac0 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 21231: 0079eb68 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 21232: 0044dd84 12 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 21233: 00d74bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 21234: 00d6dee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 21235: 005665ac 1048 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 21236: 00db211c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 21237: 00293498 188 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 21238: 00d67d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 21239: 00980a40 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 21240: 007e63f8 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 21241: 0095b8bc 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 21239: 00980ae8 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 21240: 007e64a0 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 21241: 0095b964 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 21242: 00d65ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ - 21243: 007459a8 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ + 21243: 00745a50 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ 21244: 00d74d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 21245: 00464bc0 76 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 21246: 00d65a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 21247: 00d6e4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 21248: 00d750a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 21249: 0038c3c4 60 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ 21250: 00db0bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_SEND_DSTATE │ │ │ │ - 21251: 009136b8 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ - 21252: 0077a620 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ + 21251: 00913760 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 21252: 0077a6c8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 21253: 00db03de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 21254: 00d7a168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 21255: 00db1e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ - 21256: 00865b68 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 21257: 007cf620 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 21256: 00865c10 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 21257: 007cf6c8 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 21258: 00daff22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 21259: 0044e69c 180 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 21260: 006e40ec 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 21261: 009854d0 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 21260: 006e4194 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 21261: 00985578 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 21262: 00ccfcf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmaddsp │ │ │ │ 21263: 00db0eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 21264: 002aa5c8 380 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 21265: 009c4de0 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 21266: 007a52c0 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 21267: 0093bea0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 21265: 009c4e88 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 21266: 007a5368 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 21267: 0093bf48 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 21268: 0053bd54 336 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ 21269: 00cc56ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLDMI │ │ │ │ - 21270: 00742e94 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 21271: 009826b4 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 21270: 00742f3c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ + 21271: 0098275c 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 21272: 00db228e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 21273: 00db07e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 21274: 00d75e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 21275: 00d71d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 21276: 00db1c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 21277: 00db0c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 21278: 005bc7e4 1852 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 21279: 005cf04c 44 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 21280: 00d647f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 21281: 008ca030 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 21281: 008ca0d8 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 21282: 006427f4 248 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_be_comp │ │ │ │ 21283: 004b3504 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 21284: 00db0bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 21285: 0043b1f8 152 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 21286: 00d6e198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 21287: 00338260 148 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 21288: 009d3200 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 21288: 009d32a8 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 21289: 00db0b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 21290: 007b16d8 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 21290: 007b1780 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 21291: 00db172a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 21292: 00564344 648 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 21293: 005d4080 912 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 21294: 008d0908 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 21294: 008d09b0 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 21295: 00d7017c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPBA_WRITEB_EVENT │ │ │ │ 21296: 00d5de08 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 21297: 00d6972c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 21298: 00db1e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 21299: 00745c7c 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 21299: 00745d24 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 21300: 00d6c020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 21301: 00d73bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 21302: 0029bd30 316 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 21303: 00545ec8 340 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 21304: 00c7d8d0 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 21305: 00cb5ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 21306: 00997618 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 21307: 007abd44 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 21308: 009caad0 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 21306: 009976c0 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 21307: 007abdec 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 21308: 009cab78 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 21309: 00db105c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 21310: 00531024 176 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ - 21311: 0070c718 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ + 21311: 0070c7c0 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 21312: 00db046a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ - 21313: 007456ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ + 21313: 00745754 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 21314: 002be760 216 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ 21315: 0056e118 164 FUNC GLOBAL DEFAULT 12 migration_incoming_enable_colo │ │ │ │ 21316: 00db0e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 21317: 00d76a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_INCOMING_EVENT │ │ │ │ 21318: 00db16aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 21319: 00db01a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 21320: 00db1614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 21321: 00437e40 156 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 21322: 00cc57f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLDNM │ │ │ │ 21323: 00d64e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 21324: 00cc7e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_book3s_trace │ │ │ │ - 21325: 006e45d8 2080 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 21325: 006e4680 2080 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 21326: 00537490 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 21327: 00db0554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 21328: 0026d95c 328 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 21329: 00d6a914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 21330: 00db0b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 21331: 00d649d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 21332: 005528b8 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_get_phandle │ │ │ │ 21333: 00d6b910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 21334: 00d72500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 21335: 00db17da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 21336: 007af658 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 21336: 007af700 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 21337: 00cc44e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GER │ │ │ │ 21338: 00d78780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 21339: 009b54b0 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 21339: 009b5558 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ 21340: 0064a490 4 FUNC GLOBAL DEFAULT 12 helper_fscr_facility_check │ │ │ │ - 21341: 007446e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ + 21341: 00744788 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 21342: 00d64560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 21343: 00293ea8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 21344: 00db1b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 21345: 0096c960 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 21345: 0096ca08 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 21346: 00d65a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 21347: 002a2370 124 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 21348: 00915d78 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 21348: 00915e20 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 21349: 00db1b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 21350: 00db1dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 21351: 00d74d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 21352: 00db05ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ - 21353: 0071f300 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ + 21353: 0071f3a8 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 21354: 00db1472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 21355: 008e61e8 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 21355: 008e6290 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 21356: 00299428 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 21357: 0092ffbc 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 21357: 00930064 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 21358: 002949d8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 21359: 00db2928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 21360: 007f1128 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 21361: 006e7d58 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 21360: 007f11d0 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 21361: 006e7e00 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 21362: 00daff42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 21363: 00db030e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 21364: 00db0bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 21365: 00931580 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 21365: 00931628 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 21366: 00db0fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ - 21367: 009503bc 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 21367: 00950464 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 21368: 00d7450c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 21369: 0095178c 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 21370: 0094359c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 21369: 00951834 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 21370: 00943644 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 21371: 00d75464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 21372: 00d6f134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ - 21373: 0077a48c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 21374: 00983498 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 21373: 0077a534 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ + 21374: 00983540 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 21375: 00db2028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 21376: 0092f184 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ - 21377: 0077e448 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 21378: 00969790 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ - 21379: 00797acc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ + 21376: 0092f22c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 21377: 0077e4f0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ + 21378: 00969838 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 21379: 00797b74 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 21380: 00d708ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_WRITE_EVENT │ │ │ │ 21381: 00db1962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 21382: 00db1402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 21383: 00d7395c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 21384: 0050f7bc 236 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ - 21385: 007956f8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ + 21385: 007957a0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 21386: 0056dd14 368 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 21387: 009545f0 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 21388: 008e8590 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 21387: 00954698 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 21388: 008e8638 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 21389: 00431a30 624 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 21390: 00db14da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 21391: 0059e14c 1048 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 21392: 009879cc 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 21392: 00987a74 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 21393: 00db08ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 21394: 00db193a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 21395: 00cd38c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDEDPD │ │ │ │ 21396: 00d6ba80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 21397: 00867dec 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 21398: 00811d9c 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 21397: 00867e94 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 21398: 00811e44 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 21399: 00d7942c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 21400: 00948b8c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 21401: 0091bf3c 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 21400: 00948c34 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 21401: 0091bfe4 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 21402: 00d6b900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ - 21403: 0097fb38 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 21403: 0097fbe0 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 21404: 00d79da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 21405: 00db0f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ - 21406: 0077acf0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ + 21406: 0077ad98 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 21407: 00dafe0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 21408: 00c7e1b4 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 21409: 00d6dcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 21410: 00db2066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 21411: 0099595c 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 21412: 008cfe24 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 21411: 00995a04 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 21412: 008cfecc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 21413: 00daff5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 21414: 00d6eef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 21415: 0027b474 3472 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 21416: 00db04ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 21417: 00823f78 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 21418: 00b86af0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 21417: 00824020 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 21418: 00b86b90 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 21419: 00d6ec84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 21420: 00981b68 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 21421: 0081d198 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 21420: 00981c10 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 21421: 0081d240 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 21422: 00db0ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 21423: 007d52d0 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 21423: 007d5378 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 21424: 00db1e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 21425: 008fadec 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 21426: 00868050 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 21425: 008fae94 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 21426: 008680f8 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 21427: 00c6f004 52 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 21428: 00d78b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 21429: 0094f0e0 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ - 21430: 0073d61c 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ + 21429: 0094f188 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 21430: 0073d6c4 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ 21431: 00d7959c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 21432: 0092675c 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 21432: 00926804 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 21433: 00d65f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 21434: 00db0538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 21435: 0096e1bc 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 21435: 0096e264 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 21436: 00db1304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 21437: 008e20fc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 21437: 008e21a4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 21438: 005aeec0 228 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 21439: 00db0f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 21440: 00db0850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 21441: 00d7babc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 21442: 00d78970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 21443: 00db2930 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 21444: 00db0840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 21445: 003223cc 252 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 21446: 0052b674 1000 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 21447: 00536270 128 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 21448: 00db1c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ - 21449: 006e7518 812 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 21449: 006e75c0 812 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 21450: 002987e0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 21451: 00dafe86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 21452: 0081e114 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 21452: 0081e1bc 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 21453: 00d71fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 21454: 00db15d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 21455: 00db14b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 21456: 00848974 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 21457: 009cad68 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 21456: 00848a1c 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 21457: 009cae10 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 21458: 00d64180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ - 21459: 0071b828 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ + 21459: 0071b8d0 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 21460: 00d63bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 21461: 00db15b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 21462: 004f4a6c 272 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 21463: 0091a380 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ - 21464: 00737a70 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 21465: 007573cc 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 21463: 0091a428 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 21464: 00737b18 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ + 21465: 00757474 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 21466: 00d7051c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_CLAIM_EVENT │ │ │ │ 21467: 00c71e0c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ppc_timebase │ │ │ │ 21468: 00db13c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 21469: 00db19e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 21470: 00db19d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ 21471: 005e29c8 24 FUNC GLOBAL DEFAULT 12 ppc_irq_reset │ │ │ │ - 21472: 008529b0 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 21472: 00852a58 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ 21473: 006262f8 364 FUNC GLOBAL DEFAULT 12 helper_CBCDTD │ │ │ │ - 21474: 009cba90 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 21474: 009cbb38 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 21475: 005aecc4 80 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 21476: 00d6eec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 21477: 004b84a4 300 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 21478: 0051d15c 20 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 21479: 00d76dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 21480: 00db1712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 21481: 00d6e758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 21482: 00d8d564 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 21483: 00d69bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITEB_EVENT │ │ │ │ 21484: 0058e464 48 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 21485: 0055602c 276 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 21486: 00d6efa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ - 21487: 00737ed8 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ + 21487: 00737f80 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 21488: 00db1b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 21489: 002bfcc0 8 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 21490: 008c905c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 21490: 008c9104 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 21491: 00db13c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 21492: 00db159a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 21493: 00d7a5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 21494: 0026c9a4 132 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 21495: 00d69ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ - 21496: 0069caf8 272 FUNC GLOBAL DEFAULT 12 spr_read_xer │ │ │ │ + 21496: 0069cba4 272 FUNC GLOBAL DEFAULT 12 spr_read_xer │ │ │ │ 21497: 0044476c 108 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ - 21498: 0077d788 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ + 21498: 0077d830 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 21499: 00db18f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 21500: 00d783f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 21501: 007e8584 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 21502: 007dc958 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 21501: 007e862c 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 21502: 007dca00 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ 21503: 00d75a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 21504: 00db0fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 21505: 007ba360 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 21505: 007ba408 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 21506: 00db1572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 21507: 00db0c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 21508: 00db0104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 21509: 00564da8 640 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 21510: 0098df9c 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ - 21511: 0073e8e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 21512: 007a093c 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 21510: 0098e044 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 21511: 0073e990 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ + 21512: 007a09e4 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 21513: 005367ac 88 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ - 21514: 006acbc4 804 FUNC GLOBAL DEFAULT 12 decNumberNextToward │ │ │ │ + 21514: 006acc6c 804 FUNC GLOBAL DEFAULT 12 decNumberNextToward │ │ │ │ 21515: 00dafd87 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 21516: 00db11e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_PACKAGE_TO_PATH_DSTATE │ │ │ │ 21517: 00376438 88 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 21518: 00980534 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 21518: 009805dc 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 21519: 00db06d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 21520: 006a6208 224 FUNC GLOBAL DEFAULT 12 decNumberMin │ │ │ │ - 21521: 007f39bc 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 21520: 006a62b0 224 FUNC GLOBAL DEFAULT 12 decNumberMin │ │ │ │ + 21521: 007f3a64 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 21522: 00d69e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 21523: 00cb99b0 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 21524: 00db16f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 21525: 00db08be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 21526: 00c7d3bc 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 21527: 00d7a248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 21528: 0074078c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ + 21528: 00740834 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 21529: 005adff0 8 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 21530: 002878b8 360 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 21531: 00db0cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 21532: 00db03e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 21533: 006e81d4 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 21533: 006e827c 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 21534: 00db08e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 21535: 00623870 344 FUNC GLOBAL DEFAULT 12 helper_DRINTXQ │ │ │ │ 21536: 00db1e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ - 21537: 0077e9dc 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ + 21537: 0077ea84 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 21538: 002da964 44 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 21539: 00d6cff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 21540: 00db1770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 21541: 0029888c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 21542: 00d6f5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 21543: 00db1e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ - 21544: 0078fb28 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 21545: 00806c0c 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 21544: 0078fbd0 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ + 21545: 00806cb4 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 21546: 00cc1150 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXEXTRACTUW │ │ │ │ 21547: 00d7766c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 21548: 00db1314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 21549: 002dae14 692 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 21550: 00817794 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 21550: 0081783c 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 21551: 00daff40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 21552: 00cb184c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 21553: 008f86b0 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 21553: 008f8758 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 21554: 00db0764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 21555: 008a2674 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 21555: 008a271c 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 21556: 00db0232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ - 21557: 0077e754 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ + 21557: 0077e7fc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 21558: 00d68234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 21559: 009ac0a8 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ - 21560: 00742060 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 21561: 007e5dc8 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 21562: 00913214 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 21563: 006ad088 200 FUNC GLOBAL DEFAULT 12 decNumberCopySign │ │ │ │ + 21559: 009ac150 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 21560: 00742108 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ + 21561: 007e5e70 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 21562: 009132bc 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 21563: 006ad130 200 FUNC GLOBAL DEFAULT 12 decNumberCopySign │ │ │ │ 21564: 00db1266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_WRITE_DSTATE │ │ │ │ - 21565: 0099b500 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 21566: 008d6844 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 21565: 0099b5a8 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 21566: 008d68ec 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 21567: 00db0224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 21568: 0064598c 60 FUNC GLOBAL DEFAULT 12 helper_vextractd │ │ │ │ 21569: 00dafece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 21570: 00db036c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 21571: 00cc5a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_VCMPNEZB │ │ │ │ 21572: 00db18ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 21573: 00d76f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 21574: 00d7a228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 21575: 00d6b2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 21576: 004b3f30 872 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 21577: 00804fc0 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ - 21578: 0075dad8 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ - 21579: 00740448 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ - 21580: 00737870 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ + 21577: 00805068 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 21578: 0075db80 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ + 21579: 007404f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ + 21580: 00737918 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 21581: 0028b3e8 260 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 21582: 0075a758 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 21582: 0075a800 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 21583: 00629988 76 FUNC GLOBAL DEFAULT 12 helper_efscfsf │ │ │ │ - 21584: 0090b7d4 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 21584: 0090b87c 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ 21585: 00cc5980 132 OBJECT GLOBAL DEFAULT 24 helper_info_VCMPNEZH │ │ │ │ 21586: 00629914 20 FUNC GLOBAL DEFAULT 12 helper_efscfsi │ │ │ │ - 21587: 0093c90c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 21587: 0093c9b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 21588: 00d7a9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 21589: 00d69e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 21590: 0063f930 332 FUNC GLOBAL DEFAULT 12 helper_XVI4GER8 │ │ │ │ 21591: 00d75114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 21592: 00cb5b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 21593: 00db1946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 21594: 00d68b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 21595: 00db1246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PCI_PUT_DSTATE │ │ │ │ 21596: 005cd7b8 292 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 21597: 00db0f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 21598: 00930c98 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 21598: 00930d40 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 21599: 0064b968 4 FUNC GLOBAL DEFAULT 12 helper_store_atbl │ │ │ │ 21600: 00d64910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 21601: 00d76e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 21602: 00cc58fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VCMPNEZW │ │ │ │ 21603: 0063ea48 132 FUNC GLOBAL DEFAULT 12 helper_VSUBSWS │ │ │ │ 21604: 00d5dd88 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ 21605: 00648e6c 376 FUNC GLOBAL DEFAULT 12 helper_vshasigmad │ │ │ │ 21606: 00d6a9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 21607: 00d6e0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 21608: 0081cf00 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 21609: 00757eb4 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 21608: 0081cfa8 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 21609: 00757f5c 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 21610: 00d7792c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 21611: 00d75adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 21612: 00db2322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ - 21613: 0069cdc8 168 FUNC GLOBAL DEFAULT 12 spr_write_decr │ │ │ │ + 21613: 0069ce74 168 FUNC GLOBAL DEFAULT 12 spr_write_decr │ │ │ │ 21614: 0064b96c 4 FUNC GLOBAL DEFAULT 12 helper_store_atbu │ │ │ │ 21615: 00d75524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ - 21616: 007970d8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ + 21616: 00797180 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 21617: 00cb9bc0 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 21618: 00db21f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 21619: 004fc928 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 21620: 00d7b334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ - 21621: 006f7250 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ + 21621: 006f72f8 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 21622: 00d7a664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ - 21623: 007168b8 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 21624: 0093f654 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 21623: 00716960 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ + 21624: 0093f6fc 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 21625: 0056eb40 712 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 21626: 00db1846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ - 21627: 00774be0 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ + 21627: 00774c88 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 21628: 00db07d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 21629: 00db0742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 21630: 00db071a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 21631: 00289bb0 272 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ - 21632: 009c1b78 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 21632: 009c1c20 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 21633: 005ae628 108 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 21634: 00b9d9cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 21634: 00b9da6c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 21635: 00443e24 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 21636: 0098114c 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 21636: 009811f4 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 21637: 00d7b424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ 21638: 00648ddc 144 FUNC GLOBAL DEFAULT 12 helper_vshasigmaw │ │ │ │ - 21639: 009655b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ - 21640: 00730ac0 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ + 21639: 0096565c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 21640: 00730b68 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 21641: 00d6e0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 21642: 00daff2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 21643: 00d711b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 21644: 00d79ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 21645: 00d717c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 21646: 00db11f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_METHOD_DSTATE │ │ │ │ 21647: 00d79998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 21648: 00b86a18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ - 21649: 0073d194 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ - 21650: 0077dd60 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ + 21648: 00b86ab8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 21649: 0073d23c 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ + 21650: 0077de08 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 21651: 00db07de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ 21652: 00db1226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_FINALIZING_DSTATE │ │ │ │ - 21653: 007e1604 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 21653: 007e16ac 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 21654: 00d78cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 21655: 00db1b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 21656: 005a0b44 128 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ - 21657: 00744b40 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ + 21657: 00744be8 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 21658: 00441c04 148 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 21659: 0094afec 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 21660: 0098fd74 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 21659: 0094b094 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 21660: 0098fe1c 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 21661: 00db15cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ - 21662: 0096d86c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 21662: 0096d914 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 21663: 00d7bc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 21664: 009b1064 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 21664: 009b110c 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 21665: 00d6501c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 21666: 0057d31c 40 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 21667: 008cbf60 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 21667: 008cc008 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 21668: 00db073a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 21669: 008f7d38 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 21669: 008f7de0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 21670: 00d78950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 21671: 00d6d128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 21672: 0091711c 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 21672: 009171c4 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 21673: 005243a8 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 21674: 00db0c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 21675: 0053a09c 84 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 21676: 005a010c 256 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 21677: 0062993c 76 FUNC GLOBAL DEFAULT 12 helper_efscfuf │ │ │ │ 21678: 00d6f464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 21679: 00db0240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 21680: 00db160e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 21681: 00629928 20 FUNC GLOBAL DEFAULT 12 helper_efscfui │ │ │ │ 21682: 00d6c5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_RECEIVE_DATA_EVENT │ │ │ │ 21683: 00db218c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ 21684: 00cc78f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPEQQP │ │ │ │ - 21685: 009c441c 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 21685: 009c44c4 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 21686: 00d682c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 21687: 00403ecc 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 21688: 00d677b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ - 21689: 0077a538 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ + 21689: 0077a5e0 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 21690: 00639528 1368 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2 │ │ │ │ 21691: 00db09f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 21692: 004726a8 88 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 21693: 0029893c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 21694: 002e6aac 208 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 21695: 00b2b11c 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 21695: 00b2b1bc 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 21696: 00db2156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 21697: 00db1494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 21698: 00647508 228 FUNC GLOBAL DEFAULT 12 helper_bcdsub │ │ │ │ 21699: 00d6a424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 21700: 00916e50 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 21700: 00916ef8 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 21701: 00dafed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 21702: 00db1da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 21703: 00db0238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ - 21704: 008ab2ac 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ - 21705: 00733264 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 21706: 0074bae0 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 21704: 008ab354 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 21705: 0073330c 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ + 21706: 0074bb88 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 21707: 004fce6c 136 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ - 21708: 009cb6b0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 21708: 009cb758 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 21709: 00d686b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 21710: 0095c970 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 21710: 0095ca18 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 21711: 00d7ba2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 21712: 009ae23c 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 21712: 009ae2e4 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 21713: 0028a3a0 316 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 21714: 0069c4ec 64 FUNC GLOBAL DEFAULT 12 spr_write_generic │ │ │ │ - 21715: 009b5e0c 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 21714: 0069c598 64 FUNC GLOBAL DEFAULT 12 spr_write_generic │ │ │ │ + 21715: 009b5eb4 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 21716: 005e51b4 676 FUNC GLOBAL DEFAULT 12 ppc4xx_l2sram_init │ │ │ │ 21717: 00d732cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 21718: 00d7760c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 21719: 002f3198 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 21720: 006ba3ec 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 21720: 006ba494 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 21721: 00db078c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 21722: 00db121c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_RESET_DSTATE │ │ │ │ 21723: 0054638c 24 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 21724: 00db0fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 21725: 0098752c 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 21725: 009875d4 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 21726: 00d78dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 21727: 00d6a054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 21728: 00d784d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 21729: 00db02ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 21730: 00db165a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 21731: 007a54a4 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 21732: 007b5988 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 21731: 007a554c 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 21732: 007b5a30 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 21733: 0029b83c 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 21734: 00745c64 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 21734: 00745d0c 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 21735: 002ee820 596 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 21736: 008c0548 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 21736: 008c05f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 21737: 005918ec 208 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 21738: 00db15c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 21739: 00d79cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 21740: 00d78ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 21741: 00db222e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 21742: 009c5278 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 21743: 0099ca6c 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 21742: 009c5320 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 21743: 0099cb14 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 21744: 00db098a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 21745: 00960000 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ - 21746: 0073fd4c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ - 21747: 00788e88 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ + 21745: 009600a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 21746: 0073fdf4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ + 21747: 00788f30 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 21748: 00db1784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ - 21749: 0069e240 272 FUNC GLOBAL DEFAULT 12 spr_write_excp_vector │ │ │ │ + 21749: 0069e2ec 272 FUNC GLOBAL DEFAULT 12 spr_write_excp_vector │ │ │ │ 21750: 00569c2c 2240 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 21751: 005a74d0 220 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 21752: 00821b74 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 21752: 00821c1c 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 21753: 00cca7e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpuxws │ │ │ │ 21754: 00db1e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 21755: 004b6394 308 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 21756: 00cd0f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcntb │ │ │ │ 21757: 00db2032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 21758: 00db1bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 21759: 00d66010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 21760: 0093a13c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 21760: 0093a1e4 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 21761: 00cd0f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcntd │ │ │ │ 21762: 00d736dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 21763: 00db1f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 21764: 00db1532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 21765: 00d77c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 21766: 0081e520 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 21766: 0081e5c8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 21767: 00db19c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 21768: 005353c8 1344 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 21769: 00cd0df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcnth │ │ │ │ 21770: 00d7bd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 21771: 00b9d9c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 21772: 007f1eec 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 21771: 00b9da68 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 21772: 007f1f94 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 21773: 00588c1c 164 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 21774: 00db05be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 21775: 00d7b0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 21776: 00db13ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 21777: 008d3444 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 21777: 008d34ec 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 21778: 00d6ef64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 21779: 00d72634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 21780: 00323b48 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 21781: 00db02b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 21782: 00d7aa58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 21783: 00db18e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 21784: 00db1db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 21785: 00db0fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_DSTATE │ │ │ │ - 21786: 0069f2cc 8 FUNC GLOBAL DEFAULT 12 decContextGetRounding │ │ │ │ + 21786: 0069f378 8 FUNC GLOBAL DEFAULT 12 decContextGetRounding │ │ │ │ 21787: 00db1aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_FEATURES_DSTATE │ │ │ │ 21788: 00cb5d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 21789: 00cd07c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcntw │ │ │ │ 21790: 00d667a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 21791: 0056e778 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 21792: 00d6f884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 21793: 00db20d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 21794: 009c4b04 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ - 21795: 00742ca4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 21796: 008a7b20 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 21794: 009c4bac 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 21795: 00742d4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ + 21796: 008a7bc8 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 21797: 00d7475c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 21798: 002ec5c8 180 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 21799: 00cc5fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDEUQM │ │ │ │ 21800: 00db0296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 21801: 005d9f10 296 FUNC GLOBAL DEFAULT 12 ppc_tlb_invalidate_all │ │ │ │ 21802: 0043d674 192 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 21803: 00291548 132 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ - 21804: 00701580 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ + 21804: 00701628 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ 21805: 00d6bb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 21806: 0097e9a8 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 21806: 0097ea50 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 21807: 00577570 96 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 21808: 00284870 236 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 21809: 00db1eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 21810: 00572ca8 52 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ - 21811: 00913df0 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 21811: 00913e98 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 21812: 00d79bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 21813: 00cc9658 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspsxds │ │ │ │ 21814: 00d6b300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 21815: 0099e558 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 21815: 0099e600 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 21816: 00daffce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 21817: 00d661cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 21818: 00d71e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 21819: 00d711e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 21820: 00db0e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 21821: 00d64e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ - 21822: 0069e95c 68 FUNC GLOBAL DEFAULT 12 spr_read_PMC14_ureg │ │ │ │ + 21822: 0069ea08 68 FUNC GLOBAL DEFAULT 12 spr_read_PMC14_ureg │ │ │ │ 21823: 00385fd0 292 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 21824: 00dafd2f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 21825: 0081dfec 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 21825: 0081e094 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 21826: 00c66508 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 21827: 00cd1848 132 OBJECT GLOBAL DEFAULT 24 helper_info_ppc_maybe_interrupt │ │ │ │ - 21828: 0074322c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ + 21828: 007432d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 21829: 00d7801c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 21830: 0055eb10 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 21831: 007e3b4c 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 21832: 00998630 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 21831: 007e3bf4 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 21832: 009986d8 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 21833: 00c7b37c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 21834: 00d7ad64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ - 21835: 0077eafc 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 21836: 008cb13c 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 21835: 0077eba4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ + 21836: 008cb1e4 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 21837: 00d6a704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 21838: 0029cfe8 188 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 21839: 00960df4 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 21840: 0074a4a4 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 21839: 00960e9c 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 21840: 0074a54c 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 21841: 00d7050c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_RELEASE_EVENT │ │ │ │ 21842: 00d6d398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 21843: 00329a0c 688 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 21844: 009510f8 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ - 21845: 00740fd8 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 21846: 00701030 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 21844: 009511a0 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 21845: 00741080 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ + 21846: 007010d8 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 21847: 00d6f0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 21848: 008e43a0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 21848: 008e4448 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 21849: 00dafe00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 21850: 009c0cdc 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 21851: 0096c6d8 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 21850: 009c0d84 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 21851: 0096c780 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 21852: 00d6629c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 21853: 00d711a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 21854: 00db18ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 21855: 003cad80 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 21856: 00d681a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 21857: 00d79104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VR_SET_EVENT │ │ │ │ 21858: 005c95dc 24 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ @@ -21866,365 +21866,365 @@ │ │ │ │ 21862: 00284688 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_round_to_zero │ │ │ │ 21863: 00db0564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_READ_DSTATE │ │ │ │ 21864: 00d7b57c 4 OBJECT GLOBAL DEFAULT 24 rcu_gp_ctr │ │ │ │ 21865: 00dafe96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_HANDLE_EVENT_DSTATE │ │ │ │ 21866: 0028ab18 316 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 21867: 00db22a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 21868: 00db078e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ - 21869: 0077b2dc 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ + 21869: 0077b384 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 21870: 00dafdb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 21871: 00d6db58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 21872: 007b56b0 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 21872: 007b5758 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 21873: 00ccc334 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminfp │ │ │ │ 21874: 002f3194 4 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 21875: 00db1854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 21876: 00dafde2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 21877: 00db0d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 21878: 0075513c 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 21878: 007551e4 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 21879: 00db256c 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 21880: 009661ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 21880: 00966294 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 21881: 00409a3c 8 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 21882: 00291748 44 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 21883: 0058faa4 536 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 21884: 00d7aa68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 21885: 00911060 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 21885: 00911108 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 21886: 00db1124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_WRITE_DSTATE │ │ │ │ 21887: 00db09d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 21888: 00d64bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 21889: 0095b340 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 21889: 0095b3e8 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 21890: 00db0dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 21891: 00981ac8 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 21892: 00b9d9ac 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 21891: 00981b70 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 21892: 00b9da4c 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 21893: 0062a418 76 FUNC GLOBAL DEFAULT 12 helper_efststeq │ │ │ │ 21894: 002a1870 136 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 21895: 00d735cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 21896: 00db1a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 21897: 00d6dae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 21898: 002a0eec 136 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 21899: 0086d0a4 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 21899: 0086d14c 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 21900: 005664cc 224 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 21901: 00626df4 212 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float16 │ │ │ │ 21902: 00d8d574 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 21903: 00d791b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 21904: 00db0f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 21905: 00d76d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 21906: 008f51d8 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 21906: 008f5280 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 21907: 002cff34 96 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 21908: 008e29ac 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 21909: 009bc298 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 21908: 008e2a54 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 21909: 009bc340 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 21910: 00db00f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 21911: 00552794 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 21912: 00d64fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 21913: 00d7a3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 21914: 00b9d994 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 21914: 00b9da34 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 21915: 00d6b610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 21916: 00d6cd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 21917: 00332a28 28 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 21918: 00d72d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 21919: 008dd524 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 21920: 00b86b08 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 21919: 008dd5cc 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 21920: 00b86ba8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 21921: 00d74f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 21922: 00d64060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 21923: 0028335c 268 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 21924: 00db1b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 21925: 00c78db8 12 OBJECT GLOBAL DEFAULT 21 QAPIEvent_lookup │ │ │ │ 21926: 00d7461c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 21927: 007551c0 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 21928: 0096dcf4 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 21929: 008b993c 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 21927: 00755268 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 21928: 0096dd9c 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 21929: 008b99e4 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 21930: 00db1e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 21931: 0097e880 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 21931: 0097e928 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ 21932: 0064a4e0 16 FUNC GLOBAL DEFAULT 12 helper_store_lpidr │ │ │ │ - 21933: 0094a620 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 21933: 0094a6c8 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 21934: 00d6bc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 21935: 00db068e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 21936: 00d67f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 21937: 00cba830 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 21938: 00db0fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 21939: 00d78620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ - 21940: 0069d440 188 FUNC GLOBAL DEFAULT 12 spr_write_ibatu_h │ │ │ │ + 21940: 0069d4ec 188 FUNC GLOBAL DEFAULT 12 spr_write_ibatu_h │ │ │ │ 21941: 00d742fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 21942: 00d6a1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 21943: 008dc084 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ - 21944: 0071b7d0 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ + 21943: 008dc12c 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 21944: 0071b878 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 21945: 00dafe10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 21946: 00d60afc 428 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 21947: 00d75474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ - 21948: 0077a5ec 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ + 21948: 0077a694 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 21949: 00db0b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 21950: 00db2196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 21951: 007e5520 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 21951: 007e55c8 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 21952: 00519348 616 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 21953: 00db0f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 21954: 00c7e9e0 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 21955: 00db18c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 21956: 00d78a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 21957: 00d7a9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 21958: 00d67e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 21959: 0043a4d0 148 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 21960: 008db10c 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 21960: 008db1b4 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 21961: 00db01d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 21962: 00db28ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 21963: 005a6d60 280 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 21964: 00577694 684 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 21965: 008645b4 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 21966: 009ba200 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 21967: 00865720 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ - 21968: 007b97a0 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ - 21969: 00779850 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 21970: 00991188 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 21965: 0086465c 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 21966: 009ba2a8 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 21967: 008657c8 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 21968: 007b9848 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 21969: 007798f8 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ + 21970: 00991230 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 21971: 00d694fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ 21972: 0042cf40 184 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 21973: 003c973c 144 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 21974: 008df9d8 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 21974: 008dfa80 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 21975: 00db21e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 21976: 007e9c00 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 21976: 007e9ca8 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 21977: 00db08fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ - 21978: 008cb9b0 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 21978: 008cba58 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 21979: 00ccdc78 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsf │ │ │ │ 21980: 00ccdd80 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsi │ │ │ │ 21981: 00626ec8 208 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float32 │ │ │ │ 21982: 00db0136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ 21983: 00d746cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 21984: 00db03b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ 21985: 0062a3c8 80 FUNC GLOBAL DEFAULT 12 helper_efststgt │ │ │ │ - 21986: 0081ce0c 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 21986: 0081ceb4 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 21987: 00d7bb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ - 21988: 0073ed0c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ + 21988: 0073edb4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 21989: 002cf29c 200 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ - 21990: 006e41ec 1004 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 21990: 006e4294 1004 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 21991: 00db0e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 21992: 00db0980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 21993: 00db0560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 21994: 00d688e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 21995: 00db196c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 21996: 00d72644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 21997: 00553210 548 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 21998: 00723144 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 21999: 00950520 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 21998: 007231ec 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 21999: 009505c8 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 22000: 00db0e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 22001: 008d87a8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 22001: 008d8850 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ 22002: 00630030 276 FUNC GLOBAL DEFAULT 12 helper_XSCMPGTDP │ │ │ │ - 22003: 0077f814 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ + 22003: 0077f8bc 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 22004: 00db1e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ - 22005: 0070c9e8 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ + 22005: 0070ca90 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 22006: 00db1c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 22007: 002d2254 924 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 22008: 00db204e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 22009: 00db28dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ - 22010: 00aebb1c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 22010: 00aebbbc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 22011: 00c84a38 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 22012: 00db013e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 22013: 00d6f474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 22014: 00399520 16 FUNC GLOBAL DEFAULT 12 ps2_queue_empty │ │ │ │ 22015: 00db0b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 22016: 00d719f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 22017: 00524ac4 348 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 22018: 00d720a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_EVENT │ │ │ │ 22019: 00d71730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_EVENT │ │ │ │ 22020: 00d74f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 22021: 0055b37c 1060 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 22022: 002bfa44 276 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 22023: 00d7bb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 22024: 00db0c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 22025: 009a6a04 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 22025: 009a6aac 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 22026: 00d71850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 22027: 00d7478c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ 22028: 00db0b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_ERROR_DSTATE │ │ │ │ 22029: 00db1f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 22030: 00db1752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 22031: 00990130 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 22031: 009901d8 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 22032: 00db06cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 22033: 00d6aaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 22034: 007e140c 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 22034: 007e14b4 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 22035: 0036466c 1092 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 22036: 00db100a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ - 22037: 00715bcc 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 22038: 009abecc 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 22037: 00715c74 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ + 22038: 009abf74 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 22039: 00d6a374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 22040: 00db1092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 22041: 0090a7f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 22041: 0090a898 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 22042: 00d7586c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 22043: 009c83b8 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ - 22044: 00740938 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ + 22043: 009c8460 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 22044: 007409e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 22045: 00d7726c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 22046: 0028fed0 136 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 22047: 00dafdca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 22048: 008fb4f0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 22048: 008fb598 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 22049: 00627ebc 108 FUNC GLOBAL DEFAULT 12 helper_fcfidus │ │ │ │ 22050: 00db1dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 22051: 00d65c40 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 22052: 00d73f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 22053: 00d665fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 22054: 004338e4 480 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 22055: 00db081a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 22056: 00965bd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 22057: 0097f7a4 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 22056: 00965c78 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 22057: 0097f84c 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 22058: 00db0ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 22059: 00d6b880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 22060: 00db00f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 22061: 005656f8 176 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 22062: 0095af18 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ - 22063: 0091098c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 22064: 008ae300 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 22065: 0093e63c 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 22066: 00962960 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 22062: 0095afc0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 22063: 00910a34 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 22064: 008ae3a8 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 22065: 0093e6e4 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 22066: 00962a08 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 22067: 00db2052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 22068: 00db1c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 22069: 008ac4f0 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 22070: 009b0c8c 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 22069: 008ac598 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 22070: 009b0d34 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 22071: 00d6a0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 22072: 00db0a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 22073: 0097f7c4 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 22073: 0097f86c 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 22074: 00d795fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 22075: 009a91fc 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 22075: 009a92a4 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 22076: 00db03e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 22077: 00ccdcfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctuf │ │ │ │ 22078: 00db0966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 22079: 00d674c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 22080: 00c67630 52 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 22081: 00d7392c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 22082: 00db0698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 22083: 00ccde04 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctui │ │ │ │ 22084: 00d6e228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ 22085: 00db0994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_DSTATE │ │ │ │ 22086: 0057a0bc 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 22087: 00db1d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 22088: 00d742cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ 22089: 00628728 176 FUNC GLOBAL DEFAULT 12 helper_FNMSUBS │ │ │ │ - 22090: 00788158 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ + 22090: 00788200 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 22091: 005790f0 52 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 22092: 00d69fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 22093: 00d78750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 22094: 00d9ef20 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 22095: 00d7a2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 22096: 004413a0 216 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 22097: 00db059c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ - 22098: 0077ebac 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ + 22098: 0077ec54 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 22099: 00d75314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 22100: 0042cff8 1512 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 22101: 00745c8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 22101: 00745d34 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 22102: 00db09f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 22103: 00814050 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 22104: 0094ce84 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 22103: 008140f8 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 22104: 0094cf2c 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 22105: 00db10f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 22106: 00db0c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 22107: 00287f58 324 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 22108: 00d6654c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 22109: 00db1f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 22110: 00806154 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 22110: 008061fc 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 22111: 00d63774 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 22112: 00d6a174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ 22113: 0064b5f0 444 FUNC GLOBAL DEFAULT 12 helper_store_tbl │ │ │ │ 22114: 00db0930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ICH9_CC_WRITE_DSTATE │ │ │ │ - 22115: 008e19f4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ - 22116: 007826b0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 22117: 008c6afc 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 22115: 008e1a9c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 22116: 00782758 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ + 22117: 008c6ba4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 22118: 00d69350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 22119: 009ab9ac 92 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ - 22120: 0071785c 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 22121: 007e65a8 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 22119: 009aba54 92 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 22120: 00717904 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ + 22121: 007e6650 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 22122: 00db17b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 22123: 00d77d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 22124: 00dafe44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 22125: 00db1b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 22126: 00db0308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 22127: 0090ae70 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 22127: 0090af18 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 22128: 00521194 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 22129: 00d728d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 22130: 00d76fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ 22131: 0064b7ac 444 FUNC GLOBAL DEFAULT 12 helper_store_tbu │ │ │ │ - 22132: 00916c34 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 22132: 00916cdc 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 22133: 0062ff14 284 FUNC GLOBAL DEFAULT 12 helper_XSCMPGEDP │ │ │ │ 22134: 0026cf34 144 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 22135: 00db20a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 22136: 00db22b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 22137: 00db0ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 22138: 00910764 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 22138: 0091080c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 22139: 0029b234 64 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 22140: 009a5a6c 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 22140: 009a5b14 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 22141: 00db1754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 22142: 00db286e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 22143: 0074c3f0 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 22143: 0074c498 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 22144: 005cc9c0 308 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 22145: 00626f98 236 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float64 │ │ │ │ 22146: 00d6dbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 22147: 0028afdc 16 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 22148: 007993bc 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 22148: 00799464 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 22149: 00d6f8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ - 22150: 009ab8c4 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 22150: 009ab96c 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 22151: 0062818c 204 FUNC GLOBAL DEFAULT 12 helper_frim │ │ │ │ 22152: 00db0dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ 22153: 00627f28 204 FUNC GLOBAL DEFAULT 12 helper_frin │ │ │ │ 22154: 006280c0 204 FUNC GLOBAL DEFAULT 12 helper_frip │ │ │ │ 22155: 00d790e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FP_GET_EVENT │ │ │ │ - 22156: 0082734c 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 22156: 008273f4 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 22157: 00db2108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 22158: 00d7b698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 22159: 00d6b790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 22160: 004e2aa0 132 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 22161: 00b0c444 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 22161: 00b0c4e4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 22162: 0029efcc 8 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 22163: 00b0c2fc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 22163: 00b0c39c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 22164: 002a951c 140 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 22165: 00759d30 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 22165: 00759dd8 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 22166: 00db1b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 22167: 00b0c1b4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 22167: 00b0c254 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 22168: 00d8d83c 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 22169: 00d6a224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ 22170: 00db15e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ - 22171: 009559fc 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 22171: 00955aa4 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 22172: 00492ce0 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 22173: 00d715c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 22174: 00627ff4 204 FUNC GLOBAL DEFAULT 12 helper_friz │ │ │ │ 22175: 00d6f9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 22176: 009c4f80 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 22177: 0079f628 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 22176: 009c5028 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 22177: 0079f6d0 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 22178: 00db0726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_DSTATE │ │ │ │ 22179: 00d76cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 22180: 00d7592c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 22181: 00d6ed24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 22182: 0062a324 92 FUNC GLOBAL DEFAULT 12 helper_evfsdiv │ │ │ │ 22183: 00564b2c 636 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ - 22184: 007892a8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 22185: 007f1df4 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 22184: 00789350 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ + 22185: 007f1e9c 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 22186: 00db20b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 22187: 00db2368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 22188: 00db1a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ 22189: 00d78fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_WATCHDOG_EXPIRY_EVENT │ │ │ │ - 22190: 009575c8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 22190: 00957670 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 22191: 002e7790 260 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 22192: 00d771cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 22193: 0043dcc4 84 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 22194: 00952b4c 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 22194: 00952bf4 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 22195: 00dafe68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 22196: 008c72e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 22196: 008c738c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 22197: 002a43ac 148 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 22198: 00750694 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 22198: 0075073c 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 22199: 0057d238 72 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 22200: 005bac18 44 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ 22201: 00d6fc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_EVENT │ │ │ │ - 22202: 00912448 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 22202: 009124f0 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 22203: 00d7b154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 22204: 00db0d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 22205: 007dd5f8 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 22205: 007dd6a0 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 22206: 00433c8c 80 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 22207: 00d68084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 22208: 00ccde88 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsidz │ │ │ │ 22209: 00cd0198 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctsiz │ │ │ │ 22210: 00437edc 124 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 22211: 00d6b740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 22212: 00552fd4 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 22213: 00d6b310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 22214: 00d738dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 22215: 00d79b9c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 22216: 00d6a274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 22217: 00d6f764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 22218: 009bf238 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 22219: 009b94e4 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 22218: 009bf2e0 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 22219: 009b958c 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 22220: 004376f8 360 FUNC GLOBAL DEFAULT 12 pmac_format_nvram_partition │ │ │ │ 22221: 00d6b820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 22222: 00db28e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 22223: 002f31ac 4 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 22224: 00d76dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 22225: 00d71dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 22226: 00db0afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ @@ -22232,79 +22232,79 @@ │ │ │ │ 22228: 00db057c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 22229: 00db12bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 22230: 00db15a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 22231: 002a7334 68 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 22232: 00db11ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_GETPROP_DSTATE │ │ │ │ 22233: 00d6a964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 22234: 00d7bcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 22235: 0093bcd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 22235: 0093bd7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 22236: 00db2320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 22237: 008e49f4 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 22237: 008e4a9c 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 22238: 00d7074c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PRE_SAVE_EVENT │ │ │ │ 22239: 00d664bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ - 22240: 00759b10 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 22241: 009aa66c 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 22242: 007e4888 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 22240: 00759bb8 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 22241: 009aa714 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 22242: 007e4930 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 22243: 003e9f2c 892 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 22244: 0058fdb4 184 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 22245: 007dd540 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 22245: 007dd5e8 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 22246: 00d67c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 22247: 00551150 288 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 22248: 00817a28 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ - 22249: 006ccd1c 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ + 22248: 00817ad0 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 22249: 006ccdc4 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ 22250: 00db0c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 22251: 00db0e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 22252: 00cb8518 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 22253: 00d6f7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 22254: 0036c694 756 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 22255: 00db20d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ 22256: 00d703bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_REG_SET_HOST_DOORBELL_EVENT │ │ │ │ 22257: 005da4d0 104 FUNC GLOBAL DEFAULT 12 helper_tlbiva │ │ │ │ 22258: 00db0720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_DSTATE │ │ │ │ - 22259: 0079928c 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ + 22259: 00799334 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 22260: 0057c4a4 36 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ 22261: 0062a380 72 FUNC GLOBAL DEFAULT 12 helper_efststlt │ │ │ │ 22262: 002ffc58 536 FUNC GLOBAL DEFAULT 12 gus_irqgen │ │ │ │ - 22263: 008f7664 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 22264: 008d10a8 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 22265: 0074d9b4 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 22263: 008f770c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 22264: 008d1150 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 22265: 0074da5c 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 22266: 003c9918 364 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 22267: 00d6f504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 22268: 00d72190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 22269: 00cd65a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_hdecr │ │ │ │ 22270: 00d6dba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 22271: 00da767c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_c │ │ │ │ 22272: 00d674f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 22273: 00810cf0 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 22274: 009143cc 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 22275: 007e5738 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 22273: 00810d98 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 22274: 00914474 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 22275: 007e57e0 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 22276: 00db0ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 22277: 00db0f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 22278: 0070d940 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ + 22278: 0070d9e8 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 22279: 00db0a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 22280: 00d6b2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ - 22281: 0077b0f8 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ - 22282: 00773f5c 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ + 22281: 0077b1a0 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ + 22282: 00774004 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 22283: 00dafd88 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 22284: 00b2da14 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 22285: 008f2abc 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 22286: 008c1900 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 22284: 00b2dab4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 22285: 008f2b64 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 22286: 008c19a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 22287: 00db0582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 22288: 00db1b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ 22289: 00311b88 272 FUNC GLOBAL DEFAULT 12 fdctrl_init_drives │ │ │ │ - 22290: 00b2da0c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 22291: 0085f30c 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 22290: 00b2daac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 22291: 0085f3b4 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 22292: 00cd3528 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUA │ │ │ │ 22293: 00d72ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 22294: 00d5e0bc 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 22295: 008c89e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 22296: 00b2da04 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 22295: 008c8a8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 22296: 00b2daa4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 22297: 00db21cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 22298: 00db0d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ - 22299: 0072bdac 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 22299: 0072be54 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 22300: 00db11cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_MBOX_READ_DSTATE │ │ │ │ 22301: 00d6d478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 22302: 00db17d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 22303: 00297c7c 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ 22304: 00d767bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 22305: 00cc20c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_CFUGED │ │ │ │ 22306: 00db0470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ @@ -22312,978 +22312,978 @@ │ │ │ │ 22308: 00db0618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 22309: 0044f464 2072 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 22310: 002a072c 168 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 22311: 0043de98 248 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 22312: 00d6a214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 22313: 00db0d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 22314: 00db0154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 22315: 0086d43c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 22315: 0086d4e4 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 22316: 00cb5de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ 22317: 00d7089c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_LSI_SET_EVENT │ │ │ │ - 22318: 0099e518 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 22318: 0099e5c0 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 22319: 004fcef4 24 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ - 22320: 0093de94 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 22321: 0091428c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ - 22322: 0075c46c 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 22323: 0084c308 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 22320: 0093df3c 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 22321: 00914334 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 22322: 0075c514 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ + 22323: 0084c3b0 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 22324: 00db22c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 22325: 00db2850 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 22326: 00db130e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 22327: 0090fdb8 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 22327: 0090fe60 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 22328: 005ca760 264 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 22329: 005325a8 592 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 22330: 0095356c 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ - 22331: 007101c8 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ + 22330: 00953614 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 22331: 00710270 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 22332: 00db02a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 22333: 002d9040 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 22334: 00d78f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_ISI_EVENT │ │ │ │ 22335: 00db0a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ 22336: 00db1232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_REMOVE_DSTATE │ │ │ │ 22337: 005372f8 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ - 22338: 0073f840 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ + 22338: 0073f8e8 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 22339: 00db0eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 22340: 00db14bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 22341: 00db2148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 22342: 0044da14 244 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 22343: 007e183c 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 22343: 007e18e4 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 22344: 00d6e4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 22345: 00d78e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 22346: 00d6ec74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 22347: 00db0f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 22348: 00db0acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 22349: 00daff26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 22350: 002edfd8 112 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 22351: 00db07ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ - 22352: 00742ac8 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ + 22352: 00742b70 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 22353: 00d7aba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 22354: 00db218a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 22355: 00963ce4 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 22355: 00963d8c 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 22356: 00db199c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 22357: 00cb9908 148 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 22358: 0029ed8c 28 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 22359: 00dafd2d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 22360: 00d6ee94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 22361: 00d6d978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 22362: 008e1984 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ - 22363: 0071760c 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ + 22362: 008e1a2c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 22363: 007176b4 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ 22364: 002a3404 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fd │ │ │ │ - 22365: 00902890 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 22365: 00902938 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 22366: 00d690b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 22367: 00d6f204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 22368: 00db1f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 22369: 00db06f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 22370: 002a5f54 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 22371: 00db0192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_DSTATE │ │ │ │ 22372: 00db1e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ 22373: 00d79d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 22374: 00db1440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 22375: 00297d3c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 22376: 00cb7a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ - 22377: 009cee60 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 22378: 008c722c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 22377: 009cef08 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 22378: 008c72d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 22379: 005a5d40 104 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 22380: 005c87b4 84 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ - 22381: 007285f0 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 22381: 00728698 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 22382: 00dafdfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 22383: 00db15b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 22384: 00db1890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 22385: 00d6a9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 22386: 00db11d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_CHIPTOD_XSCOM_READ_DSTATE │ │ │ │ 22387: 00d653d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 22388: 00d773cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 22389: 0033ac20 4 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 22390: 00d75e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ - 22391: 00805ac8 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 22391: 00805b70 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 22392: 00cc865c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrsp │ │ │ │ 22393: 00d6f114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 22394: 00537b58 56 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 22395: 00987808 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 22396: 008fddac 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 22395: 009878b0 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 22396: 008fde54 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 22397: 00db2104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 22398: 00906280 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 22398: 00906328 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 22399: 00db1362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 22400: 004b3dac 264 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ 22401: 002dad5c 88 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 22402: 00ccc754 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum4ubs │ │ │ │ 22403: 00d696ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 22404: 004b8b68 392 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 22405: 0029ba68 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ - 22406: 007437a0 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ + 22406: 00743848 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 22407: 00db03b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 22408: 0029ee80 332 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ - 22409: 0077f470 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 22410: 009358c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 22411: 008d3f90 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 22409: 0077f518 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ + 22410: 0093596c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 22411: 008d4038 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 22412: 0027ed70 368 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 22413: 00d73cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 22414: 005da220 16 FUNC GLOBAL DEFAULT 12 helper_load_sr │ │ │ │ 22415: 00d6ddf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 22416: 0090ccb8 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 22416: 0090cd60 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ 22417: 00d6df48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 22418: 009ce58c 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 22418: 009ce634 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 22419: 00d7690c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 22420: 00cc277c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_be_exp │ │ │ │ 22421: 00d797fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 22422: 004f4c9c 140 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 22423: 008e4d40 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 22423: 008e4de8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 22424: 00db0ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 22425: 005cbfd8 68 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 22426: 0057d184 36 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ - 22427: 0069eec8 296 FUNC GLOBAL DEFAULT 12 destroy_ppc_opcodes │ │ │ │ + 22427: 0069ef74 296 FUNC GLOBAL DEFAULT 12 destroy_ppc_opcodes │ │ │ │ 22428: 00d6ddd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ - 22429: 0077d9f8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ + 22429: 0077daa0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 22430: 00d783b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 22431: 00d6ccf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 22432: 00627b40 148 FUNC GLOBAL DEFAULT 12 helper_fctid │ │ │ │ 22433: 005c970c 160 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 22434: 003cc96c 88 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 22435: 00db1cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 22436: 009312a8 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 22436: 00931350 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 22437: 0053bea4 128 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 22438: 00d6c280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 22439: 00db04ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 22440: 00db052a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ - 22441: 00806208 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 22441: 008062b0 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 22442: 00d6f928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 22443: 008a97f8 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 22443: 008a98a0 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 22444: 00db1322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 22445: 00d6d518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 22446: 009a0f70 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 22446: 009a1018 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 22447: 004f3f90 1408 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 22448: 00db025c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 22449: 0085fe74 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 22449: 0085ff1c 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 22450: 00db1722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 22451: 00db031a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 22452: 007dc67c 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 22452: 007dc724 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 22453: 006278d0 172 FUNC GLOBAL DEFAULT 12 helper_fctiw │ │ │ │ 22454: 00d7708c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 22455: 00492cdc 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 22456: 00cb8494 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 22457: 00db0594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 22458: 00365534 416 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 22459: 009ccb18 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 22460: 0072bde0 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 22459: 009ccbc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 22460: 0072be88 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 22461: 003de898 12 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ - 22462: 0093ede0 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 22463: 007ba2ac 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 22462: 0093ee88 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 22463: 007ba354 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 22464: 00d7b868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 22465: 00db0596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 22466: 00bc58e4 52 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 22467: 00db0780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 22468: 00d64500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 22469: 00db0dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 22470: 00d753a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 22471: 009bbcf8 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 22472: 006cb7a4 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ - 22473: 009bb1d4 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 22471: 009bbda0 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 22472: 006cb84c 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ + 22473: 009bb27c 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 22474: 00d64a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 22475: 00d692d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 22476: 002f27a8 212 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ - 22477: 00720228 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ + 22477: 007202d0 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 22478: 005af6e0 588 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 22479: 003a4dc8 116 FUNC GLOBAL DEFAULT 12 isa_connect_gpio_out │ │ │ │ 22480: 00d6d728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 22481: 00db19fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 22482: 00db1344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 22483: 006aea7c 180 FUNC GLOBAL DEFAULT 12 decimal32ToEngString │ │ │ │ - 22484: 009bb8fc 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 22485: 00939a5c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 22483: 006aeb24 180 FUNC GLOBAL DEFAULT 12 decimal32ToEngString │ │ │ │ + 22484: 009bb9a4 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 22485: 00939b04 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 22486: 00db13e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 22487: 00d66eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ 22488: 0062e274 320 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBDP │ │ │ │ - 22489: 0095cb00 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 22489: 0095cba8 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 22490: 00d67474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 22491: 008364f0 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 22492: 007a851c 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 22491: 00836598 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 22492: 007a85c4 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 22493: 00d739bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 22494: 007a01f0 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 22494: 007a0298 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 22495: 00544200 36 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 22496: 004f3940 476 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ 22497: 00cd1428 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpermxor │ │ │ │ 22498: 00502e34 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 22499: 009483d0 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 22499: 00948478 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ 22500: 005e27e0 160 FUNC GLOBAL DEFAULT 12 ppc_dcr_register │ │ │ │ 22501: 00cd3738 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCFFIX │ │ │ │ - 22502: 007442d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ + 22502: 00744378 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 22503: 005894f8 1048 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 22504: 0074df50 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ - 22505: 0090c5f4 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 22504: 0074dff8 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 22505: 0090c69c 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 22506: 00297ec4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 22507: 0062fa14 360 FUNC GLOBAL DEFAULT 12 helper_XSNMADDQPO │ │ │ │ 22508: 00d67de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 22509: 00d6a364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 22510: 00d6a674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 22511: 007a1b00 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 22511: 007a1ba8 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 22512: 00297dec 216 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ - 22513: 007444f0 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ + 22513: 00744598 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 22514: 00d75c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 22515: 00db02d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 22516: 005fe104 100 FUNC GLOBAL DEFAULT 12 vof_cleanup │ │ │ │ 22517: 0033099c 1804 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ 22518: 004f539c 252 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 22519: 008ccd78 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 22519: 008cce20 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 22520: 00d67ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 22521: 00db0c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 22522: 00d6f064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ 22523: 005a0258 104 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 22524: 00943f4c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 22524: 00943ff4 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 22525: 00d7398c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 22526: 005333e4 712 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 22527: 00d796fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ 22528: 00443df0 52 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ 22529: 00d72994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 22530: 0057cfcc 404 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 22531: 00d6be90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 22532: 00d65e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 22533: 00d70988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 22534: 0095b7fc 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 22534: 0095b8a4 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 22535: 00db1624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 22536: 00db0298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 22537: 0032577c 680 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 22538: 00d73d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ - 22539: 00717604 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ + 22539: 007176ac 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 22540: 0053ffa0 72 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 22541: 00db1230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_RESET_DSTATE │ │ │ │ 22542: 00537eec 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ 22543: 00db11be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_TB_ADJUST_DSTATE │ │ │ │ - 22544: 00982728 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 22544: 009827d0 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 22545: 00d76c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 22546: 00db21dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 22547: 005caf90 116 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 22548: 00db070c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 22549: 008c81fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 22549: 008c82a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ 22550: 00d6fdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_SET_REQUEST_EVENT │ │ │ │ - 22551: 00980968 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 22551: 00980a10 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 22552: 00db0610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ - 22553: 0077e288 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ + 22553: 0077e330 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 22554: 00d7957c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 22555: 00745c5c 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ - 22556: 0069c56c 356 FUNC GLOBAL DEFAULT 12 spr_core_write_generic │ │ │ │ + 22555: 00745d04 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 22556: 0069c618 356 FUNC GLOBAL DEFAULT 12 spr_core_write_generic │ │ │ │ 22557: 003c804c 312 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 22558: 00db017c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 22559: 0095adf0 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 22559: 0095ae98 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 22560: 005ba9bc 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 22561: 00db1e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 22562: 00641e48 208 FUNC GLOBAL DEFAULT 12 helper_VPERM │ │ │ │ 22563: 00db13be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 22564: 00db0d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 22565: 00805c48 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 22565: 00805cf0 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 22566: 00db0f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 22567: 00db0d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 22568: 00db2242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 22569: 005d25b4 112 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 22570: 00980008 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 22570: 009800b0 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 22571: 00db1f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 22572: 00d70958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ 22573: 00cd4734 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPOQ │ │ │ │ - 22574: 0094a1d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 22574: 0094a278 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 22575: 00daffd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ - 22576: 007447fc 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 22577: 008e2868 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 22576: 007448a4 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ + 22577: 008e2910 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 22578: 00d6ac9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ICH9_CC_WRITE_EVENT │ │ │ │ 22579: 002e9920 124 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 22580: 0055c34c 196 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 22581: 008e32e8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 22581: 008e3390 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 22582: 0062a26c 92 FUNC GLOBAL DEFAULT 12 helper_evfssub │ │ │ │ 22583: 00289720 292 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 22584: 00db2878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ - 22585: 009261dc 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 22586: 00906b54 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 22587: 00926fc4 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 22585: 00926284 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 22586: 00906bfc 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 22587: 0092706c 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 22588: 00cc16fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsmul │ │ │ │ 22589: 0062aab0 112 FUNC GLOBAL DEFAULT 12 helper_efdcfsf │ │ │ │ 22590: 00db130c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 22591: 00d6d7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 22592: 009bace8 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 22593: 008f9c60 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 22594: 00976afc 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 22592: 009bad90 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 22593: 008f9d08 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 22594: 00976ba4 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 22595: 0029a454 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 22596: 00d69c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ 22597: 0062a860 20 FUNC GLOBAL DEFAULT 12 helper_efdcfsi │ │ │ │ 22598: 00cd3840 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCLI │ │ │ │ - 22599: 0093296c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 22600: 00996ee4 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 22599: 00932a14 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 22600: 00996f8c 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ 22601: 006287d8 132 FUNC GLOBAL DEFAULT 12 helper_frsp │ │ │ │ - 22602: 008c8f48 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 22603: 009ac568 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 22602: 008c8ff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 22603: 009ac610 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 22604: 00db02c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 22605: 00d63c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 22606: 0085216c 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 22607: 0094f734 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 22606: 00852214 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 22607: 0094f7dc 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 22608: 00d6a9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 22609: 00d7383c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 22610: 002aeb9c 80 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 22611: 00569444 140 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ 22612: 00630350 288 FUNC GLOBAL DEFAULT 12 helper_XSCMPGTQP │ │ │ │ - 22613: 00aebb20 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 22613: 00aebbc0 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 22614: 003ffbd4 1300 FUNC GLOBAL DEFAULT 12 etsec_walk_rx_ring │ │ │ │ 22615: 00d7456c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 22616: 00911004 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 22616: 009110ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 22617: 00cc1ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfsf │ │ │ │ 22618: 00db13b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ 22619: 0027eee0 92 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 22620: 00d7941c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 22621: 00cc1db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfsi │ │ │ │ 22622: 00db1982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 22623: 00db0c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 22624: 00dafebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 22625: 007d8be8 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 22626: 0095e57c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 22627: 008b7674 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 22625: 007d8c90 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 22626: 0095e624 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 22627: 008b771c 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 22628: 00db1ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 22629: 00d7404c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 22630: 008cc9b4 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 22631: 009d413c 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ - 22632: 0070b8d0 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ + 22630: 008cca5c 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 22631: 009d41e4 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 22632: 0070b978 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 22633: 00db0870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 22634: 00511dc4 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 22635: 006e5bc8 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 22635: 006e5c70 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 22636: 00db0404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 22637: 00db126c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_SETUP_DSTATE │ │ │ │ 22638: 002ae6c4 768 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 22639: 00d6ab84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 22640: 00d78610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ - 22641: 007acc90 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 22641: 007acd38 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 22642: 00db232a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 22643: 005ba9c0 600 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 22644: 00db1c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 22645: 00d6ed34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 22646: 00d75c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 22647: 00d6cf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 22648: 00d668d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 22649: 0056b438 324 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 22650: 00db2218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 22651: 00d68204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 22652: 00b9d9a8 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ - 22653: 00707cf4 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ + 22652: 00b9da48 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 22653: 00707d9c 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 22654: 00db0652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 22655: 00db2870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 22656: 005cf48c 124 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 22657: 00db0eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ - 22658: 0075fc54 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ + 22658: 0075fcfc 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 22659: 00d682d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 22660: 00db0ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ 22661: 00d64630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 22662: 00d7a624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 22663: 00996ccc 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 22663: 00996d74 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 22664: 00d7ae78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 22665: 00db00ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 22666: 00d728c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 22667: 0028b778 64 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 22668: 00db1812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 22669: 00d7080c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_H_TPM_COMM_EVENT │ │ │ │ 22670: 00db1194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DCR_READ_DSTATE │ │ │ │ 22671: 00daff5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 22672: 00623d30 392 FUNC GLOBAL DEFAULT 12 helper_DCTQPQ │ │ │ │ 22673: 00537e00 80 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 22674: 00d6daa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ - 22675: 00746a80 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ + 22675: 00746b28 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ 22676: 00d6de28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 22677: 00db1386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 22678: 0053602c 32 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 22679: 00902b98 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 22679: 00902c40 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 22680: 00d64460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 22681: 00da7649 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_target_c │ │ │ │ - 22682: 00787b38 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ + 22682: 00787be0 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 22683: 00db03b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 22684: 00963b90 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 22684: 00963c38 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 22685: 00d68ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 22686: 0062ab20 112 FUNC GLOBAL DEFAULT 12 helper_efdcfuf │ │ │ │ 22687: 00d7677c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 22688: 00db1022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 22689: 00db144e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 22690: 00db0696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 22691: 0062a88c 20 FUNC GLOBAL DEFAULT 12 helper_efdcfui │ │ │ │ 22692: 00db1a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ - 22693: 0070fc34 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ + 22693: 0070fcdc 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 22694: 00db045e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ - 22695: 006a697c 224 FUNC GLOBAL DEFAULT 12 decNumberCompare │ │ │ │ + 22695: 006a6a24 224 FUNC GLOBAL DEFAULT 12 decNumberCompare │ │ │ │ 22696: 00d75424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_LOAD_ROM_EVENT │ │ │ │ 22697: 00db0a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 22698: 00378b6c 112 FUNC GLOBAL DEFAULT 12 pm_smbus_vmstate_needed │ │ │ │ 22699: 00db17e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 22700: 00d79bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 22701: 00574460 692 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 22702: 0032d3d0 160 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 22703: 00db014e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 22704: 009394f4 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 22704: 0093959c 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 22705: 00d6e2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 22706: 00db07c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 22707: 00cc95d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspsxws │ │ │ │ 22708: 00db235e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 22709: 00db22c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 22710: 00d6a2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 22711: 00d65374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 22712: 00cc1d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfuf │ │ │ │ 22713: 00644424 100 FUNC GLOBAL DEFAULT 12 helper_vrsqrtefp │ │ │ │ 22714: 00d6eb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 22715: 00db09b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 22716: 009c48b8 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 22716: 009c4960 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 22717: 00cc1e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfui │ │ │ │ 22718: 00d73c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 22719: 00db140a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 22720: 002a7720 352 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ 22721: 00630228 296 FUNC GLOBAL DEFAULT 12 helper_XSCMPGEQP │ │ │ │ - 22722: 0072bd7c 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 22722: 0072be24 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 22723: 00d6d738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 22724: 0095c220 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 22724: 0095c2c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 22725: 00d68414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 22726: 0028b6b8 8 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 22727: 008c6708 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 22727: 008c67b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 22728: 00511cb0 16 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 22729: 0099cb20 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 22729: 0099cbc8 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 22730: 00d66ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 22731: 00d7a854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 22732: 00db0cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 22733: 009066ec 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 22733: 00906794 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 22734: 00db09d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ - 22735: 0073db20 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ + 22735: 0073dbc8 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ 22736: 00d75134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 22737: 0038f4c0 56 FUNC GLOBAL DEFAULT 12 bmdma_status_writeb │ │ │ │ 22738: 00db0bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 22739: 003fd630 748 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 22740: 00db2274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 22741: 009cb5bc 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 22741: 009cb664 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 22742: 00d65e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 22743: 00db176a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 22744: 00db0ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 22745: 0051f090 160 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 22746: 00d6e7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 22747: 0075b15c 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 22747: 0075b204 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 22748: 00db20a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 22749: 0081de70 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 22749: 0081df18 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 22750: 003c9a84 80 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 22751: 00dafc34 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 22752: 00db09bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 22753: 00b0bd1c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 22754: 008f7fbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 22755: 00813e8c 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 22756: 0096de60 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 22753: 00b0bdbc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 22754: 008f8064 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 22755: 00813f34 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 22756: 0096df08 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 22757: 00d7a7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 22758: 00d7bb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 22759: 0029a1bc 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 22760: 00d695bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 22761: 00d6c58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_TIMER_READ_EVENT │ │ │ │ 22762: 00db0d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 22763: 00934128 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 22763: 009341d0 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 22764: 00d6d168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 22765: 007d51e0 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ - 22766: 008a9e88 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 22765: 007d5288 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 22766: 008a9f30 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ 22767: 004f3240 168 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ - 22768: 0074b9b0 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 22768: 0074ba58 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 22769: 00d64fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ 22770: 00d7049c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_PACKAGE_TO_PATH_EVENT │ │ │ │ - 22771: 00810c34 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 22772: 008df020 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 22773: 00947c94 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 22774: 00952290 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 22771: 00810cdc 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 22772: 008df0c8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 22773: 00947d3c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 22774: 00952338 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ 22775: 00d7b464 52 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_target_trace_events_trace_events │ │ │ │ - 22776: 00854b4c 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 22776: 00854bf4 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 22777: 002d21d4 128 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 22778: 00633a98 388 FUNC GLOBAL DEFAULT 12 helper_xvcvdpuxds │ │ │ │ 22779: 00db11f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_FINDDEVICE_DSTATE │ │ │ │ 22780: 00db1880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 22781: 008d3e50 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 22781: 008d3ef8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 22782: 00db1300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ - 22783: 0094ed20 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 22783: 0094edc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 22784: 00db1b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 22785: 00787b34 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ + 22785: 00787bdc 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 22786: 005e0040 464 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_tbl │ │ │ │ 22787: 00db16f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 22788: 00d7ade0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 22789: 00dafef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 22790: 00db1180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPBA_WRITEB_DSTATE │ │ │ │ 22791: 00d6a564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 22792: 00d638b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 22793: 00cc2f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUBS │ │ │ │ 22794: 00d737dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 22795: 009700f0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 22795: 00970198 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 22796: 00db0878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 22797: 007f5008 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 22797: 007f50b0 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 22798: 00db2278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 22799: 0069e9a0 68 FUNC GLOBAL DEFAULT 12 spr_read_PMC56_ureg │ │ │ │ - 22800: 007a2728 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 22799: 0069ea4c 68 FUNC GLOBAL DEFAULT 12 spr_read_PMC56_ureg │ │ │ │ + 22800: 007a27d0 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 22801: 00d6c1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ - 22802: 00743624 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ + 22802: 007436cc 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 22803: 00db09c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 22804: 0057c558 36 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ - 22805: 0071ef68 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ + 22805: 0071f010 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 22806: 00dafe1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 22807: 00338860 300 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ 22808: 005e0210 464 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_tbu │ │ │ │ - 22809: 0069f2d4 8 FUNC GLOBAL DEFAULT 12 decContextGetStatus │ │ │ │ - 22810: 008c6d80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 22809: 0069f380 8 FUNC GLOBAL DEFAULT 12 decContextGetStatus │ │ │ │ + 22810: 008c6e28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ 22811: 00cba8a4 1024 OBJECT GLOBAL DEFAULT 24 qcode_to_adb_keycode │ │ │ │ 22812: 00d72d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ 22813: 003932b8 104 FUNC GLOBAL DEFAULT 12 adb_set_autopoll_rate_ms │ │ │ │ - 22814: 00990a0c 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 22815: 008fa430 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 22814: 00990ab4 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 22815: 008fa4d8 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 22816: 00dafd90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 22817: 008f22b0 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 22817: 008f2358 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 22818: 00d76eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ - 22819: 006e7074 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 22819: 006e711c 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 22820: 00db17f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 22821: 00d66978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 22822: 008e5af0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 22822: 008e5b98 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 22823: 0029deb0 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 22824: 00db13e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ - 22825: 007425dc 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ + 22825: 00742684 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 22826: 00d654c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 22827: 00938f60 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 22828: 009c40d8 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 22827: 00939008 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 22828: 009c4180 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 22829: 003238e0 144 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 22830: 0090f100 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 22830: 0090f1a8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 22831: 005e21f0 572 FUNC GLOBAL DEFAULT 12 ppc_40x_timers_init │ │ │ │ 22832: 006378ec 348 FUNC GLOBAL DEFAULT 12 helper_xssubqp │ │ │ │ 22833: 00db1312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ - 22834: 00794960 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ + 22834: 00794a08 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 22835: 005ae144 152 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 22836: 00db06b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ 22837: 00d726a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 22838: 00536c68 256 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ 22839: 00cc256c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_be_exp │ │ │ │ - 22840: 0077a1f0 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ + 22840: 0077a298 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ 22841: 00db1d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 22842: 00db08fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 22843: 00d702bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_STORE_PIT_EVENT │ │ │ │ 22844: 00c7b3e8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 22845: 00cd47b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPUQ │ │ │ │ 22846: 00c7df7c 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 22847: 00db107e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 22848: 0058858c 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 22849: 00db0e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 22850: 00db1f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 22851: 00d691a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 22852: 006c32c0 3308 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 22852: 006c3368 3308 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ 22853: 00db166a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 22854: 00d7757c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 22855: 00969460 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 22855: 00969508 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 22856: 00296a30 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 22857: 00db15b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 22858: 00d6966c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 22859: 00db1530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 22860: 0029797c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 22861: 00323d24 36 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ 22862: 0063fbc4 344 FUNC GLOBAL DEFAULT 12 helper_XVI8GER4 │ │ │ │ - 22863: 007b8a00 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 22863: 007b8aa8 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 22864: 00d73aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 22865: 00d67c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 22866: 00db012a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 22867: 006420c4 204 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_be_comp │ │ │ │ 22868: 00cd3a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCRI │ │ │ │ - 22869: 006a29bc 192 FUNC GLOBAL DEFAULT 12 decNumberFromUInt128 │ │ │ │ + 22869: 006a2a64 192 FUNC GLOBAL DEFAULT 12 decNumberFromUInt128 │ │ │ │ 22870: 00d7397c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ - 22871: 00981f58 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 22871: 00982000 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 22872: 00db1686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ - 22873: 0075ee54 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ + 22873: 0075eefc 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 22874: 00d75eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 22875: 00db002e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 22876: 004a38e0 472 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 22877: 00db0adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 22878: 00d68344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 22879: 00c6b230 52 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 22880: 00c78ff0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 22881: 00d66738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 22882: 00d675e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 22883: 00917600 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 22883: 009176a8 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 22884: 00523058 712 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 22885: 009641bc 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 22885: 00964264 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 22886: 00d72390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 22887: 008ddc2c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 22888: 00965d9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 22889: 0098b098 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 22887: 008ddcd4 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 22888: 00965e44 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 22889: 0098b140 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ 22890: 006448e0 84 FUNC GLOBAL DEFAULT 12 helper_vlogefp │ │ │ │ - 22891: 00900270 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 22891: 00900318 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 22892: 00592474 136 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 22893: 00db2272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 22894: 00db1376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 22895: 00db0a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 22896: 00d6d458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ - 22897: 00718c40 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ + 22897: 00718ce8 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 22898: 00db06ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ 22899: 00db0ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 22900: 00db01bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 22901: 00dafeaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 22902: 007e20e8 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 22902: 007e2190 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 22903: 005b0344 240 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 22904: 0074d814 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 22904: 0074d8bc 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 22905: 00d6e338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ - 22906: 007020cc 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ + 22906: 00702174 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 22907: 00db0e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ - 22908: 0073deb4 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 22909: 00820b0c 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ - 22910: 00710320 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ + 22908: 0073df5c 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ + 22909: 00820bb4 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 22910: 007103c8 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 22911: 00db10ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 22912: 0029a300 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 22913: 00db0ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_SET_INT_MASK_DSTATE │ │ │ │ 22914: 00d64f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 22915: 00db0efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 22916: 00d7427c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 22917: 00900d50 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ - 22918: 006e5bec 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ - 22919: 0070279c 880 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ - 22920: 00717830 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ - 22921: 0077d334 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ - 22922: 00789408 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ + 22917: 00900df8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 22918: 006e5c94 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 22919: 00702844 880 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ + 22920: 007178d8 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ + 22921: 0077d3dc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ + 22922: 007894b0 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 22923: 00285160 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 22924: 00db1804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 22925: 00d778bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ 22926: 006358b0 204 FUNC GLOBAL DEFAULT 12 helper_xscvudqp │ │ │ │ 22927: 00d7b4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 22928: 002a38b8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 22929: 00d78dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 22930: 007db9e4 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 22930: 007dba8c 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 22931: 00d729b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 22932: 00d78960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ - 22933: 0099b88c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 22933: 0099b934 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 22934: 00d64480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ - 22935: 0070242c 880 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ + 22935: 007024d4 880 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 22936: 00db16a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ 22937: 002ec67c 268 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ - 22938: 00742d90 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ + 22938: 00742e38 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 22939: 00db105e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ - 22940: 00737d5c 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ + 22940: 00737e04 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 22941: 00db103e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 22942: 0038f2d8 488 FUNC GLOBAL DEFAULT 12 bmdma_cmd_writeb │ │ │ │ 22943: 00296e04 184 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 22944: 00297a44 180 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 22945: 005aff44 228 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ - 22946: 0077e008 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 22947: 00960510 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 22948: 00803008 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 22946: 0077e0b0 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ + 22947: 009605b8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 22948: 008030b0 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 22949: 00643998 312 FUNC GLOBAL DEFAULT 12 helper_vpksdss │ │ │ │ 22950: 00db1496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 22951: 00db0176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 22952: 00d752c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 22953: 00da87a4 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ - 22954: 0071ad0c 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ + 22954: 0071adb4 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 22955: 0029d820 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 22956: 00db1d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 22957: 00c7dd3c 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 22958: 0098945c 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 22958: 00989504 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 22959: 00544c74 276 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 22960: 00d67484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 22961: 00759a00 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 22962: 00938500 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 22961: 00759aa8 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 22962: 009385a8 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 22963: 00580a20 104 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 22964: 00cd693c 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_dump_spr │ │ │ │ 22965: 00d74b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 22966: 0051bd50 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 22967: 006e5454 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ - 22968: 00790978 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ + 22967: 006e54fc 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 22968: 00790a20 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 22969: 00db01b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 22970: 002a673c 188 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 22971: 0028c1c0 424 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 22972: 008c294c 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 22972: 008c29f4 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 22973: 00db1cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 22974: 00cc5f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPERMR │ │ │ │ 22975: 00d6ce28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ - 22976: 0073cd84 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ + 22976: 0073ce2c 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ 22977: 00db0e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 22978: 00d6b5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 22979: 008e92e0 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 22979: 008e9388 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 22980: 00d68ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 22981: 00db0992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ - 22982: 0069d32c 92 FUNC GLOBAL DEFAULT 12 spr_read_ibat_h │ │ │ │ + 22982: 0069d3d8 92 FUNC GLOBAL DEFAULT 12 spr_read_ibat_h │ │ │ │ 22983: 00cb2e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 22984: 00945444 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 22984: 009454ec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 22985: 00db10a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 22986: 005669c4 3668 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 22987: 00d645c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 22988: 00db0448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 22989: 00db2102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ - 22990: 0078022c 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ + 22990: 007802d4 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 22991: 004f2f88 696 FUNC GLOBAL DEFAULT 12 vfio_set_irq_signaling │ │ │ │ 22992: 004dcfcc 36 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 22993: 0028b878 64 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 22994: 00d76b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ - 22995: 0077a998 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 22996: 008de644 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 22995: 0077aa40 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ + 22996: 008de6ec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 22997: 00db0a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ - 22998: 00773cfc 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ + 22998: 00773da4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 22999: 002553c0 44 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 23000: 00d7aa78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 23001: 00d6f2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 23002: 00db1df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 23003: 00d6e078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 23004: 009aac5c 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 23004: 009aad04 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 23005: 00db03e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 23006: 00562c30 148 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 23007: 00283aa4 288 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 23008: 0079f82c 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 23008: 0079f8d4 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 23009: 00d64390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 23010: 008d9a70 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 23010: 008d9b18 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 23011: 005d059c 156 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 23012: 00389770 2388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 23013: 00db0d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 23014: 00835e54 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 23014: 00835efc 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 23015: 00db2186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 23016: 00dafd83 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 23017: 0095a144 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 23017: 0095a1ec 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 23018: 00d64520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 23019: 00538b98 744 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 23020: 00958c60 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 23020: 00958d08 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 23021: 0026ca28 152 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ 23022: 00643ad0 256 FUNC GLOBAL DEFAULT 12 helper_vpksdus │ │ │ │ - 23023: 009912b4 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 23024: 009914bc 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 23025: 0075749c 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 23023: 0099135c 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 23024: 00991564 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 23025: 00757544 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 23026: 00d6cea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ - 23027: 007908d8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 23028: 006e4f98 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 23027: 00790980 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ + 23028: 006e5040 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ 23029: 00d7952c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 23030: 007ebeb4 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 23031: 00992914 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 23032: 009bdec0 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 23030: 007ebf5c 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 23031: 009929bc 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 23032: 009bdf68 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 23033: 00db0ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 23034: 00db02d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 23035: 00912e40 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 23035: 00912ee8 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 23036: 00db1ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 23037: 00c7d5fc 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 23038: 00dafdec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 23039: 008c19b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 23040: 0098c838 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 23039: 008c1a60 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 23040: 0098c8e0 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 23041: 00db1a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 23042: 00db062e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 23043: 00d6c330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 23044: 00cc466c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2PP │ │ │ │ 23045: 005e1ce8 84 FUNC GLOBAL DEFAULT 12 cpu_ppc_hdecr_exit │ │ │ │ 23046: 00d68214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 23047: 00d662fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 23048: 00db0f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 23049: 00db09aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ - 23050: 0078004c 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 23051: 0099e350 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 23050: 007800f4 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ + 23051: 0099e3f8 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 23052: 00db21c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 23053: 00db14c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 23054: 00d5d8bc 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 23055: 0096189c 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 23055: 00961944 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 23056: 00db0400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 23057: 00d651f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 23058: 00d6bb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 23059: 0062fb7c 352 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBQP │ │ │ │ 23060: 00d6a534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 23061: 00d64b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 23062: 00d717d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 23063: 0028b6d8 8 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 23064: 004a2af8 480 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 23065: 00954880 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 23065: 00954928 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 23066: 00d673f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 23067: 00cc2fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUHS │ │ │ │ 23068: 00d72350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 23069: 00db085e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 23070: 00d7696c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 23071: 00c7dd74 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 23072: 00db1428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 23073: 00db0ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 23074: 008e7af8 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 23075: 009507e8 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 23074: 008e7ba0 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 23075: 00950890 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 23076: 00db1044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 23077: 00d6bc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 23078: 00d6e088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 23079: 0029719c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 23080: 008dff14 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 23081: 00981c18 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 23080: 008dffbc 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 23081: 00981cc0 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 23082: 00297af8 212 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 23083: 00db09ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 23084: 002e6514 300 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 23085: 00db01fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 23086: 003cb1dc 180 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 23087: 00db1bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 23088: 00db0b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 23089: 00538e80 480 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 23090: 0092afcc 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 23091: 009687bc 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 23090: 0092b074 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 23091: 00968864 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 23092: 0053a7c8 416 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 23093: 00808228 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 23094: 00b2de94 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 23093: 008082d0 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 23094: 00b2df34 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 23095: 004b4298 512 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 23096: 00d7a2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 23097: 007ea7a8 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 23097: 007ea850 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 23098: 00d6c4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DISPATCH_CMD_EVENT │ │ │ │ 23099: 004f3d08 480 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 23100: 00cd5eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_tcr │ │ │ │ 23101: 00db179a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 23102: 0072c4f8 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 23102: 0072c5a0 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 23103: 0057c5c4 36 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ 23104: 00cc6e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXJDP │ │ │ │ 23105: 0062002c 332 FUNC GLOBAL DEFAULT 12 register_thrm_sprs │ │ │ │ 23106: 00db0148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 23107: 0093c06c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 23107: 0093c114 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 23108: 00545bd4 24 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 23109: 009b7d20 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 23109: 009b7dc8 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 23110: 00d71c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 23111: 007e5914 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 23111: 007e59bc 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 23112: 00db1284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 23113: 005d9ae0 184 FUNC GLOBAL DEFAULT 12 helper_store_ibatl │ │ │ │ 23114: 00d7078c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_INDIRECT_EVENT │ │ │ │ 23115: 005384c8 176 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 23116: 00d68c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 23117: 00db1a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 23118: 008c70bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 23118: 008c7164 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 23119: 00d7954c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 23120: 00db285c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 23121: 00d7386c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 23122: 00d79b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 23123: 00966914 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 23123: 009669bc 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 23124: 00d67c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 23125: 00d63d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 23126: 0074a31c 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 23126: 0074a3c4 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ 23127: 005d9820 704 FUNC GLOBAL DEFAULT 12 helper_store_ibatu │ │ │ │ - 23128: 0090309c 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 23128: 00903144 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 23129: 00d664cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 23130: 00d71b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 23131: 00d64860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 23132: 00db0802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 23133: 00d6e3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 23134: 0086d71c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 23134: 0086d7c4 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 23135: 00db1432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 23136: 008f85f0 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 23137: 008c8d20 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 23136: 008f8698 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 23137: 008c8dc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 23138: 005277bc 192 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ - 23139: 007804c4 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ + 23139: 0078056c 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 23140: 00db047e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 23141: 00d7a824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 23142: 00d6edc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 23143: 00c6f904 212 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 23144: 0094100c 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 23144: 009410b4 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 23145: 00d69410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 23146: 00bc6e08 52 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 23147: 00d73dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 23148: 00d6b5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 23149: 00d6b280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 23150: 0032b6a0 68 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 23151: 007e9f10 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 23151: 007e9fb8 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ 23152: 006459c8 116 FUNC GLOBAL DEFAULT 12 helper_VSTRIBL │ │ │ │ - 23153: 00786e40 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ + 23153: 00786ee8 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 23154: 00d78e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ - 23155: 0077eca4 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 23156: 0081d67c 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 23155: 0077ed4c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ + 23156: 0081d724 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 23157: 00d6e288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ - 23158: 00773d94 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ + 23158: 00773e3c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 23159: 002e7550 108 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 23160: 00635270 108 FUNC GLOBAL DEFAULT 12 helper_xvcvuxddp │ │ │ │ 23161: 00d68e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ - 23162: 0073ca84 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ + 23162: 0073cb2c 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ 23163: 00645a3c 120 FUNC GLOBAL DEFAULT 12 helper_VSTRIBR │ │ │ │ - 23164: 00723cc0 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 23164: 00723d68 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 23165: 00324624 356 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 23166: 00d6fd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_IRQ_EVENT │ │ │ │ 23167: 00d7ac50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ 23168: 0062e770 320 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBSP │ │ │ │ - 23169: 009bc51c 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 23169: 009bc5c4 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ 23170: 005e54e0 256 FUNC GLOBAL DEFAULT 12 ppc4xx_sdr_init │ │ │ │ - 23171: 008f7c24 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 23171: 008f7ccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 23172: 00d772ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 23173: 00db037e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 23174: 00db21da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 23175: 00756b14 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 23176: 008f8ce0 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 23175: 00756bbc 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 23176: 008f8d88 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 23177: 0028d418 432 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 23178: 00db0fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ 23179: 0055f284 316 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 23180: 00947efc 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 23180: 00947fa4 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 23181: 00cca654 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpi │ │ │ │ 23182: 0058097c 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 23183: 009a2290 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 23183: 009a2338 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 23184: 00d640e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 23185: 00c66448 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 23186: 00d6b930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 23187: 0057c45c 36 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 23188: 007b5218 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 23188: 007b52c0 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 23189: 00db1ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 23190: 00cd67b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msr_facility_check │ │ │ │ 23191: 00db0ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 23192: 00db1dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ - 23193: 007451c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ + 23193: 00745268 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 23194: 00cc5c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_VINSDLX │ │ │ │ - 23195: 006b0370 260 FUNC GLOBAL DEFAULT 12 decimal64IsCanonical │ │ │ │ + 23195: 006b0418 260 FUNC GLOBAL DEFAULT 12 decimal64IsCanonical │ │ │ │ 23196: 00da764b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_target_c │ │ │ │ 23197: 00db0254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 23198: 00cd4188 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSTSTDCDP │ │ │ │ 23199: 00d76058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 23200: 00d64800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 23201: 00918010 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 23201: 009180b8 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 23202: 00db2194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 23203: 00d75f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 23204: 00d65f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 23205: 00d71430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 23206: 008f677c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 23207: 0098efd4 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 23206: 008f6824 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 23207: 0098f07c 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 23208: 00d69430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 23209: 00db0274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 23210: 00d75204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 23211: 00dafd2a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 23212: 0063f444 108 FUNC GLOBAL DEFAULT 12 helper_vcmpgtfp │ │ │ │ 23213: 002e6b7c 228 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 23214: 00db06f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 23215: 00d65898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 23216: 0057c4ec 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 23217: 005d3024 100 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 23218: 00d6dd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 23219: 00812250 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 23220: 00749ea8 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 23219: 008122f8 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 23220: 00749f50 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 23221: 00db07fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 23222: 00d7a988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 23223: 008bbe80 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 23223: 008bbf28 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 23224: 00d69c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 23225: 00db03bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 23226: 0080f3bc 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ - 23227: 00985c98 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 23226: 0080f464 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 23227: 00985d40 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 23228: 00d738fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 23229: 0064a51c 4 FUNC GLOBAL DEFAULT 12 helper_store_40x_sler │ │ │ │ 23230: 00d7ae14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 23231: 002e6980 300 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 23232: 00d7b03c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 23233: 00d9f368 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 23234: 0094ccd8 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 23235: 007b16d0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 23234: 0094cd80 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 23235: 007b1778 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 23236: 00629f00 144 FUNC GLOBAL DEFAULT 12 helper_evfsctsiz │ │ │ │ 23237: 00db077a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 23238: 0081e510 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 23238: 0081e5b8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 23239: 00d78ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 23240: 00db1510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 23241: 00db0d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 23242: 00db00ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 23243: 008c6a44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 23243: 008c6aec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 23244: 00db0714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 23245: 00d7a764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 23246: 00255f4c 208 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ 23247: 00d7950c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 23248: 00db1288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ 23249: 0064a48c 4 FUNC GLOBAL DEFAULT 12 helper_hfscr_facility_check │ │ │ │ - 23250: 00905330 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ - 23251: 006aaf90 1324 FUNC GLOBAL DEFAULT 12 decNumberLog10 │ │ │ │ + 23250: 009053d8 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 23251: 006ab038 1324 FUNC GLOBAL DEFAULT 12 decNumberLog10 │ │ │ │ 23252: 00d741ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ - 23253: 006aeb30 1036 FUNC GLOBAL DEFAULT 12 decimal32ToString │ │ │ │ + 23253: 006aebd8 1036 FUNC GLOBAL DEFAULT 12 decimal32ToString │ │ │ │ 23254: 00579aa8 1188 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 23255: 00db0e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 23256: 00db005a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 23257: 002a6bb8 312 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 23258: 00db1d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 23259: 009166b8 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 23259: 00916760 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 23260: 00621818 256 FUNC GLOBAL DEFAULT 12 helper_DMUL │ │ │ │ 23261: 00d693d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 23262: 00db1a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 23263: 00db1b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 23264: 009ae2c4 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 23264: 009ae36c 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 23265: 00db1ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 23266: 00d71cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 23267: 00d7729c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 23268: 006a8788 224 FUNC GLOBAL DEFAULT 12 decNumberDivideInteger │ │ │ │ - 23269: 00949250 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 23268: 006a8830 224 FUNC GLOBAL DEFAULT 12 decNumberDivideInteger │ │ │ │ + 23269: 009492f8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 23270: 00d73d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 23271: 00d6bf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 23272: 009045f4 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 23272: 0090469c 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 23273: 00d7762c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ - 23274: 007336e4 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ + 23274: 0073378c 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 23275: 00492d00 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 23276: 007afd34 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 23276: 007afddc 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 23277: 00d6624c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 23278: 009a1888 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 23278: 009a1930 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 23279: 00d758dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 23280: 00db05f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ 23281: 00d78840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 23282: 003212e8 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 23283: 00d6bd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 23284: 002a7b18 416 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ 23285: 0060c51c 68 FUNC GLOBAL DEFAULT 12 ppc_get_cr │ │ │ │ @@ -23291,100 +23291,100 @@ │ │ │ │ 23287: 00d6bd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_CAPTURE_EVENT │ │ │ │ 23288: 00d71310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_REQ_EVENT │ │ │ │ 23289: 003c8edc 348 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_sctp_checksum │ │ │ │ 23290: 00d67e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_READ_EVENT │ │ │ │ 23291: 00d73abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 23292: 00522c80 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 23293: 00d6a7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ - 23294: 00732cb4 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ + 23294: 00732d5c 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 23295: 00d757dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 23296: 00db16d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ - 23297: 007eff18 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 23297: 007effc0 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 23298: 00db1db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 23299: 007b5a00 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 23299: 007b5aa8 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 23300: 002f2d68 556 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 23301: 00db21e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 23302: 0099ed7c 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ - 23303: 007208c4 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ + 23302: 0099ee24 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 23303: 0072096c 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 23304: 00cd0a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscmpeq │ │ │ │ 23305: 00d7b220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 23306: 0093e294 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 23306: 0093e33c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 23307: 00db04a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 23308: 00db1b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ 23309: 002eb950 136 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ 23310: 005fdf98 364 FUNC GLOBAL DEFAULT 12 vof_init │ │ │ │ 23311: 00db05ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ - 23312: 008e7f30 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 23312: 008e7fd8 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 23313: 002b5f74 304 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 23314: 00d79f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 23315: 00d788b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 23316: 0069cc08 156 FUNC GLOBAL DEFAULT 12 spr_write_xer │ │ │ │ - 23317: 008c15fc 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 23316: 0069ccb4 156 FUNC GLOBAL DEFAULT 12 spr_write_xer │ │ │ │ + 23317: 008c16a4 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 23318: 00db02b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 23319: 00436364 708 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ 23320: 00d715d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 23321: 00db0e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 23322: 0094df28 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 23322: 0094dfd0 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 23323: 00db28c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 23324: 00db1de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 23325: 002eb3cc 380 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 23326: 00626d5c 152 FUNC GLOBAL DEFAULT 12 helper_tosingle │ │ │ │ - 23327: 009a6534 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ + 23327: 009a65dc 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ 23328: 00435f00 128 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 23329: 00db0a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 23330: 0063f32c 116 FUNC GLOBAL DEFAULT 12 helper_vcmpgefp │ │ │ │ 23331: 00ccc85c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkswss │ │ │ │ 23332: 00c790e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 23333: 00940618 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 23333: 009406c0 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 23334: 00db0a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ - 23335: 0092123c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 23335: 009212e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 23336: 00d72aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 23337: 00d71c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 23338: 004477a4 880 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 23339: 002804dc 348 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 23340: 007f52f0 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 23340: 007f5398 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 23341: 005cbe5c 268 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 23342: 003c982c 16 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 23343: 00d6f214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 23344: 00540810 252 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 23345: 00921f3c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 23345: 00921fe4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 23346: 00d67e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 23347: 00c7b6bc 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 23348: 00981cac 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 23348: 00981d54 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 23349: 004079ac 24 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ - 23350: 00797b0c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ + 23350: 00797bb4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 23351: 00db0e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 23352: 0029a8f4 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 23353: 00989418 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 23353: 009894c0 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 23354: 00db051a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 23355: 008a252c 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 23355: 008a25d4 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 23356: 0029a0fc 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 23357: 0093174c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 23358: 00aeb3cc 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 23357: 009317f4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 23358: 00aeb46c 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 23359: 00db0702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 23360: 004b37dc 168 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 23361: 00db1252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_H_TPM_COMM_DSTATE │ │ │ │ 23362: 00db28f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ 23363: 00ccc43c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsubfp │ │ │ │ - 23364: 006e713c 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 23364: 006e71e4 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 23365: 0055895c 220 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 23366: 0028c6b8 8 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 23367: 00daff72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 23368: 00d6de18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 23369: 00db1c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 23370: 0028912c 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ 23371: 00db2852 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 23372: 00d6d2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 23373: 00db203c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 23374: 009c59f0 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 23374: 009c5a98 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 23375: 00587910 180 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 23376: 0056d9b8 128 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ - 23377: 00742788 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 23378: 008a0f48 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 23379: 00983a98 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 23377: 00742830 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ + 23378: 008a0ff0 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 23379: 00983b40 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 23380: 00d6fc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_READ_EVENT │ │ │ │ 23381: 00624844 560 FUNC GLOBAL DEFAULT 12 helper_DCTFIXQ │ │ │ │ 23382: 00db0d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 23383: 0029de18 60 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 23384: 00d6ba00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 23385: 00d67684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 23386: 00c7bdec 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ @@ -23392,69 +23392,69 @@ │ │ │ │ 23388: 00292944 172 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 23389: 00db13d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 23390: 00d754b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 23391: 00d66878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 23392: 00db2336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 23393: 004aad80 160 FUNC GLOBAL DEFAULT 12 pit_get_channel_info │ │ │ │ 23394: 0052ce68 180 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 23395: 008fc950 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 23395: 008fc9f8 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ 23396: 0024c8f8 20 FUNC GLOBAL DEFAULT 12 kvm_init_cpu_signals │ │ │ │ - 23397: 00966ef8 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 23398: 00998d74 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 23399: 007aca18 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 23397: 00966fa0 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 23398: 00998e1c 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 23399: 007acac0 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 23400: 00d6a514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 23401: 00d67394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 23402: 0085e6a0 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 23402: 0085e748 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 23403: 00cce9e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscmpgt │ │ │ │ 23404: 00db0354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 23405: 0059c8cc 768 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 23406: 00902a10 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 23407: 0072c31c 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ - 23408: 00741650 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ + 23406: 00902ab8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 23407: 0072c3c4 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 23408: 007416f8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 23409: 00db22d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 23410: 00db09a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ - 23411: 007aee54 112 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 23412: 00820fa8 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 23411: 007aeefc 112 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 23412: 00821050 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 23413: 002d9220 48 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 23414: 00285260 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 23415: 00c790b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 23416: 00d60cdc 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 23417: 00db01ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 23418: 0028387c 260 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 23419: 00ccc9e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkswus │ │ │ │ 23420: 00db20ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 23421: 007ee854 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 23421: 007ee8fc 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 23422: 003129bc 112 FUNC GLOBAL DEFAULT 12 isa_fdc_set_iobase │ │ │ │ 23423: 00db1c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 23424: 00db1e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 23425: 00db0f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 23426: 008c30fc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 23427: 00988260 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 23426: 008c31a4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 23427: 00988308 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 23428: 00db0604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 23429: 008ff054 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 23429: 008ff0fc 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 23430: 002e8660 60 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 23431: 00750610 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 23432: 007b59f0 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 23431: 007506b8 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 23432: 007b5a98 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 23433: 002bfcc8 724 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 23434: 00dafd4d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 23435: 005d2d3c 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 23436: 00d767ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 23437: 00988574 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 23437: 0098861c 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 23438: 0053d1b4 104 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 23439: 0091489c 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 23439: 00914944 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 23440: 00dafdce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 23441: 00cb4630 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 23442: 00db0e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 23443: 00d6a094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ 23444: 00cc9d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxddp │ │ │ │ 23445: 00ccc8e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkshss │ │ │ │ - 23446: 00922bb0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 23447: 009cc770 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 23446: 00922c58 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 23447: 009cc818 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 23448: 00d74fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ - 23449: 007e6c0c 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 23449: 007e6cb4 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 23450: 00db145e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 23451: 005276f4 188 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 23452: 002801d0 436 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 23453: 00db1b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ 23454: 00db06ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 23455: 00645ab4 120 FUNC GLOBAL DEFAULT 12 helper_VSTRIHL │ │ │ │ 23456: 00db05e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ @@ -23463,214 +23463,214 @@ │ │ │ │ 23459: 00d715f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 23460: 00d71b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 23461: 00db0b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 23462: 00d6abb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 23463: 002e465c 1100 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir_many │ │ │ │ 23464: 00645b2c 124 FUNC GLOBAL DEFAULT 12 helper_VSTRIHR │ │ │ │ 23465: 00d6dcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ - 23466: 0069c850 92 FUNC GLOBAL DEFAULT 12 spr_core_lpar_write_generic │ │ │ │ + 23466: 0069c8fc 92 FUNC GLOBAL DEFAULT 12 spr_core_lpar_write_generic │ │ │ │ 23467: 00382508 428 FUNC GLOBAL DEFAULT 12 ide_ctrl_write │ │ │ │ - 23468: 00718e94 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ + 23468: 00718f3c 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 23469: 00d66d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 23470: 00d7ab24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 23471: 00d7951c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ 23472: 00cba874 48 OBJECT GLOBAL DEFAULT 24 bmdma_addr_ioport_ops │ │ │ │ 23473: 00284b64 252 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 23474: 00db05c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 23475: 00db040e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ 23476: 00622280 440 FUNC GLOBAL DEFAULT 12 helper_DTSTDCQ │ │ │ │ 23477: 005d9040 16 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 23478: 00db0166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 23479: 00d7a1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 23480: 00d759dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ - 23481: 00762304 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ + 23481: 007623ac 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 23482: 002929f0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 23483: 00db024c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 23484: 00d7badc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 23485: 0093552c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 23486: 007ad530 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 23485: 009355d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 23486: 007ad5d8 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 23487: 00c76bd0 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 23488: 00d6d628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 23489: 00dafd5a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 23490: 00292ddc 156 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 23491: 00db00c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 23492: 00d7688c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 23493: 00d6fd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_GET_CONFIG_REG_EVENT │ │ │ │ 23494: 00db19cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 23495: 00d746fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 23496: 00d6ede4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ - 23497: 0069e524 160 FUNC GLOBAL DEFAULT 12 spr_write_booke206_mmucsr0 │ │ │ │ + 23497: 0069e5d0 160 FUNC GLOBAL DEFAULT 12 spr_write_booke206_mmucsr0 │ │ │ │ 23498: 00db0190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 23499: 00d6502c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 23500: 00622e98 304 FUNC GLOBAL DEFAULT 12 helper_DTSTSFI │ │ │ │ 23501: 0052706c 56 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 23502: 00d6b4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 23503: 00911174 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 23503: 0091121c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 23504: 00dafd9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ - 23505: 009a67f8 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ + 23505: 009a68a0 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ 23506: 0059a760 1440 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 23507: 00d67504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 23508: 005b1018 236 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 23509: 00db0dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 23510: 006f5fcc 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ - 23511: 007e56dc 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 23510: 006f6074 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 23511: 007e5784 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ 23512: 00622d64 308 FUNC GLOBAL DEFAULT 12 helper_DTSTSFQ │ │ │ │ 23513: 00cbfec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUQM │ │ │ │ - 23514: 00922fe4 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 23515: 008e5f70 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 23514: 0092308c 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 23515: 008e6018 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 23516: 00d6fc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_READ_EVENT │ │ │ │ 23517: 00d651d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ 23518: 00db117e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405_GPIO_READ_DSTATE │ │ │ │ - 23519: 008c93f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 23519: 008c949c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 23520: 00db0f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 23521: 0094bed0 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 23522: 0094fb9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 23521: 0094bf78 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 23522: 0094fc44 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 23523: 00d75c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 23524: 009bfb60 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 23524: 009bfc08 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 23525: 0055e928 100 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 23526: 00d67634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 23527: 005cef74 216 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 23528: 00db1e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 23529: 0059fc58 628 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 23530: 002910fc 792 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 23531: 00981870 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 23531: 00981918 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 23532: 00db1930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 23533: 005245ec 356 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 23534: 00d6bfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 23535: 00533fa8 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 23536: 00952068 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 23536: 00952110 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 23537: 00db00a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 23538: 00b2d9d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 23538: 00b2da70 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 23539: 00db19e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 23540: 00d6d598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 23541: 00cb45ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 23542: 00d7759c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 23543: 00d79f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 23544: 00db22e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 23545: 00d6a494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 23546: 00db15f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 23547: 00c77ee8 212 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 23548: 00ccca6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkshus │ │ │ │ 23549: 00d657c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 23550: 00d723f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 23551: 008cb074 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 23551: 008cb11c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 23552: 0046489c 568 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 23553: 00db292d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 23554: 005cac74 272 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 23555: 00863e50 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 23556: 00938db8 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 23555: 00863ef8 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 23556: 00938e60 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ 23557: 00d76d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 23558: 00db1a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 23559: 00aeb018 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 23559: 00aeb0b8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 23560: 00d6aab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 23561: 00db07be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 23562: 00db219a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 23563: 00db115a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_INTREG_DSTATE │ │ │ │ - 23564: 0082e6ec 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 23564: 0082e794 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 23565: 00db1696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 23566: 006b0134 384 FUNC GLOBAL DEFAULT 12 decimal64ToNumber │ │ │ │ + 23566: 006b01dc 384 FUNC GLOBAL DEFAULT 12 decimal64ToNumber │ │ │ │ 23567: 0064005c 344 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2 │ │ │ │ - 23568: 009040d8 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 23568: 00904180 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 23569: 00cd0e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclzb │ │ │ │ 23570: 00db1b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 23571: 00cc2674 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_le_exp │ │ │ │ - 23572: 006a5ac4 344 FUNC GLOBAL DEFAULT 12 decNumberReduce │ │ │ │ + 23572: 006a5b6c 344 FUNC GLOBAL DEFAULT 12 decNumberReduce │ │ │ │ 23573: 00d677e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 23574: 00db055c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 23575: 00cd0d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclzh │ │ │ │ 23576: 00db16da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 23577: 00d79b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 23578: 00db192a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_EOI_DSTATE │ │ │ │ 23579: 00c79068 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 23580: 00db1ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VPA_ADDR_GET_DSTATE │ │ │ │ 23581: 00d67c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 23582: 0074da54 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ - 23583: 0099c944 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ - 23584: 00720238 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ + 23582: 0074dafc 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 23583: 0099c9ec 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 23584: 007202e0 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 23585: 0057b6fc 64 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 23586: 00d7bdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 23587: 00d6ce78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 23588: 009253ac 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 23588: 00925454 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 23589: 0055b204 12 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 23590: 00d7389c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 23591: 00db15a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 23592: 00d7771c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 23593: 00db05ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 23594: 005733cc 124 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 23595: 0026ec20 532 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 23596: 0091ac28 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 23597: 00804938 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 23596: 0091acd0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 23597: 008049e0 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 23598: 00db17fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 23599: 005458c4 412 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 23600: 008c0828 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 23600: 008c08d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 23601: 00cb0a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 23602: 00db232e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 23603: 00db1f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ - 23604: 0077c654 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 23605: 006db3c4 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 23604: 0077c6fc 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ + 23605: 006db46c 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 23606: 00d75eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 23607: 0062a960 84 FUNC GLOBAL DEFAULT 12 helper_efdctsiz │ │ │ │ 23608: 00db14d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 23609: 00cb6100 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 23610: 009355e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 23610: 0093568c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 23611: 00db06de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 23612: 00db186e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ - 23613: 00737f34 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 23614: 009925a4 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ - 23615: 009489e8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 23613: 00737fdc 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ + 23614: 0099264c 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 23615: 00948a90 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 23616: 00534e04 396 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 23617: 00db0b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 23618: 00977468 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 23618: 00977510 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 23619: 0043867c 184 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 23620: 00404280 32 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ - 23621: 0096a55c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 23622: 00754d10 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 23621: 0096a604 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 23622: 00754db8 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 23623: 002ea0ac 20 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 23624: 0029a450 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 23625: 00927f5c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 23626: 0081ce48 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 23625: 00928004 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 23626: 0081cef0 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 23627: 0028458c 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 23628: 00db01f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 23629: 00292a98 188 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 23630: 00d68334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 23631: 00d6a414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 23632: 00d7a338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 23633: 00d66cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 23634: 00db1984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ - 23635: 0098bf48 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 23635: 0098bff0 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 23636: 00db0670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ 23637: 00cd462c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCLIQ │ │ │ │ - 23638: 0077d928 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ + 23638: 0077d9d0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 23639: 00db2192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 23640: 0074da7c 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 23640: 0074db24 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ 23641: 00cc88f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfsf │ │ │ │ - 23642: 008db294 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 23642: 008db33c 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 23643: 00db144a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ 23644: 00436220 136 FUNC GLOBAL DEFAULT 12 chrp_nvram_create_free_partition │ │ │ │ - 23645: 00794b74 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ + 23645: 00794c1c 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 23646: 00cc89f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfsi │ │ │ │ 23647: 002a7af4 36 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 23648: 004b3b68 172 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 23649: 00438d90 476 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 23650: 009b958c 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 23650: 009b9634 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 23651: 00cce95c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscmplt │ │ │ │ 23652: 00db06c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 23653: 00db146a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ - 23654: 0073c13c 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ + 23654: 0073c1e4 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 23655: 00d6ec34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 23656: 0095acb0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 23656: 0095ad58 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 23657: 00d7be0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 23658: 0090bcdc 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 23658: 0090bd84 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 23659: 00db1188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_SIZE_READ_DSTATE │ │ │ │ 23660: 0059cbcc 3440 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 23661: 0026df2c 2932 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ - 23662: 0074306c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ + 23662: 00743114 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 23663: 004b5dd0 100 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 23664: 00d75044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 23665: 0081f7f8 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 23665: 0081f8a0 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 23666: 00db0dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 23667: 00d6b210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 23668: 00d6efc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 23669: 006226b0 632 FUNC GLOBAL DEFAULT 12 helper_DTSTDGQ │ │ │ │ 23670: 00db162a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 23671: 003cb17c 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 23672: 00d67864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ @@ -23678,400 +23678,400 @@ │ │ │ │ 23674: 00cb4528 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 23675: 004f8670 28 FUNC GLOBAL DEFAULT 12 vfio_mig_bytes_transferred │ │ │ │ 23676: 00db21e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 23677: 00d796cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 23678: 00db1336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 23679: 00db204a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 23680: 004ba314 148 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ - 23681: 00743c14 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 23682: 007e6ca4 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 23681: 00743cbc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ + 23682: 007e6d4c 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 23683: 00d7b394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 23684: 009125b0 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ - 23685: 00797324 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ + 23684: 00912658 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 23685: 007973cc 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 23686: 00db1ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 23687: 00d71640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 23688: 00d728b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 23689: 00db05ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 23690: 00d6def8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 23691: 00db01ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 23692: 00536b44 292 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 23693: 009b4cd0 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 23693: 009b4d78 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 23694: 004f4744 244 FUNC GLOBAL DEFAULT 12 vfio_has_region_cap │ │ │ │ 23695: 00db1ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 23696: 00db079a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 23697: 0074d9f0 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 23698: 009b3c20 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 23699: 007c2770 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ - 23700: 0071e63c 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ + 23697: 0074da98 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 23698: 009b3cc8 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 23699: 007c2818 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 23700: 0071e6e4 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 23701: 0063478c 384 FUNC GLOBAL DEFAULT 12 helper_xvcvdpuxws │ │ │ │ - 23702: 00993190 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 23702: 00993238 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 23703: 00db0de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 23704: 00d71a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 23705: 00d759ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 23706: 00db16ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 23707: 00db1646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 23708: 0063e744 120 FUNC GLOBAL DEFAULT 12 helper_vnmsubfp │ │ │ │ 23709: 00294408 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 23710: 008c2c1c 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 23711: 00811e04 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 23710: 008c2cc4 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 23711: 00811eac 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 23712: 00d71da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 23713: 00813dac 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 23713: 00813e54 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 23714: 00d72be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 23715: 00db1b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 23716: 0061d7f4 344 FUNC GLOBAL DEFAULT 12 ppc_maybe_bswap_register │ │ │ │ 23717: 005aba68 416 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 23718: 00c7dc80 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 23719: 0063eb30 96 FUNC GLOBAL DEFAULT 12 helper_VSUBUBS │ │ │ │ 23720: 00294f78 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ - 23721: 00719638 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 23722: 008a8ec8 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ - 23723: 0073e348 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 23724: 0094b41c 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 23721: 007196e0 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ + 23722: 008a8f70 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 23723: 0073e3f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ + 23724: 0094b4c4 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ 23725: 00cc8974 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfuf │ │ │ │ - 23726: 00987170 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 23727: 008c7d50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 23728: 0092fb04 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 23726: 00987218 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 23727: 008c7df8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 23728: 0092fbac 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 23729: 00db0f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 23730: 00cd34a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRSP │ │ │ │ 23731: 00cc8a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfui │ │ │ │ 23732: 00d71700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 23733: 00d73a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 23734: 00d6d888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 23735: 00d71c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 23736: 0039be20 216 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 23737: 00d6e778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ 23738: 00d7434c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_CHANGE_EVENT │ │ │ │ 23739: 00cb75a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_be │ │ │ │ 23740: 00db0774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 23741: 002da990 24 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ 23742: 00db125c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_H_RESIZE_HPT_PREPARE_DSTATE │ │ │ │ - 23743: 00781974 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ + 23743: 00781a1c 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 23744: 0040addc 112 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ - 23745: 0070d870 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ + 23745: 0070d918 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 23746: 00db00b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 23747: 00db1184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_PARITY_READ_DSTATE │ │ │ │ 23748: 00db16ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 23749: 006ed0e0 1828 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 23749: 006ed188 1828 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 23750: 00625fe0 480 FUNC GLOBAL DEFAULT 12 helper_DSCRIQ │ │ │ │ 23751: 00cb2320 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 23752: 00d6b360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 23753: 0055faa8 60 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 23754: 0099a0ec 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 23755: 0095f470 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 23754: 0099a194 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 23755: 0095f518 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 23756: 00287578 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 23757: 009211e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 23758: 00902140 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 23757: 00921288 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 23758: 009021e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 23759: 00d6bf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 23760: 00d66bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 23761: 00db0044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 23762: 0062720c 76 FUNC GLOBAL DEFAULT 12 helper_store_fpscr │ │ │ │ 23763: 00db0736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 23764: 00952a0c 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 23764: 00952ab4 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 23765: 00528dfc 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 23766: 00cb1ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 23767: 00d7aa88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 23768: 00d79280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ - 23769: 0077e150 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 23770: 008c227c 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 23769: 0077e1f8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ + 23770: 008c2324 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 23771: 00d67214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 23772: 00572fdc 352 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 23773: 00d65fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 23774: 0075a178 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 23774: 0075a220 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 23775: 00d7797c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 23776: 009ad78c 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 23777: 00908ccc 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 23776: 009ad834 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 23777: 00908d74 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 23778: 0043a110 44 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 23779: 00d9f024 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 23780: 00d7bb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ - 23781: 0073c9f0 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ + 23781: 0073ca98 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ 23782: 00d65690 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 23783: 00924ccc 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 23783: 00924d74 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 23784: 00db138c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 23785: 00572cdc 48 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 23786: 004bc24c 836 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 23787: 00d78530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ - 23788: 0073d864 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ + 23788: 0073d90c 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ 23789: 00db0116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 23790: 00cb9e7c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_4 │ │ │ │ 23791: 00cb9ecc 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_5 │ │ │ │ 23792: 00d7bacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 23793: 00cb9f1c 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 23794: 0094d9cc 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 23794: 0094da74 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 23795: 005cb5f8 104 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 23796: 00d7704c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 23797: 00cc3040 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUWS │ │ │ │ 23798: 00cb9f4c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 23799: 00d78830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 23800: 009aa074 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 23801: 0086d0fc 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 23800: 009aa11c 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 23801: 0086d1a4 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 23802: 00cb9f9c 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 23803: 00cba03c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 23804: 00d65364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ 23805: 00db1df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 23806: 00db1924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_DSTATE │ │ │ │ 23807: 00db0bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_DATA_RECV_DSTATE │ │ │ │ - 23808: 009d17c0 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ - 23809: 007945a8 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ + 23808: 009d1868 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 23809: 00794650 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 23810: 0029d384 1068 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ - 23811: 00758154 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ - 23812: 0069cca4 24 FUNC GLOBAL DEFAULT 12 spr_read_lr │ │ │ │ + 23811: 007581fc 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 23812: 0069cd50 24 FUNC GLOBAL DEFAULT 12 spr_read_lr │ │ │ │ 23813: 00db1634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 23814: 004a2eb8 744 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 23815: 00db101e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 23816: 00db0468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 23817: 00db1b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 23818: 00d6d208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 23819: 0092279c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 23820: 007d9de8 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 23819: 00922844 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 23820: 007d9e90 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 23821: 00d72bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 23822: 00383c70 796 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 23823: 00db120e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_NOT_SUPPORTED_DSTATE │ │ │ │ - 23824: 00794568 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 23825: 00927b38 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 23824: 00794610 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ + 23825: 00927be0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 23826: 002eb850 256 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 23827: 00cd528c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSTSTDCQP │ │ │ │ 23828: 0064adfc 8 FUNC GLOBAL DEFAULT 12 ppc_cpu_debug_check_watchpoint │ │ │ │ 23829: 00daff4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 23830: 007b161c 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 23830: 007b16c4 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 23831: 0029b4c4 224 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ - 23832: 0079661c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ + 23832: 007966c4 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 23833: 00d67d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 23834: 0075920c 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 23835: 009cab2c 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 23834: 007592b4 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 23835: 009cabd4 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 23836: 00d68a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 23837: 007e5b1c 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 23837: 007e5bc4 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ 23838: 00d74e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_EOI_EVENT │ │ │ │ 23839: 005df948 88 FUNC GLOBAL DEFAULT 12 ppc40x_system_reset │ │ │ │ - 23840: 008f74f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 23840: 008f759c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 23841: 00467aa4 636 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 23842: 0090247c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 23842: 00902524 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 23843: 00d78360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ - 23844: 0079621c 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ + 23844: 007962c4 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 23845: 00db01e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 23846: 00d7346c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 23847: 00946500 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 23847: 009465a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 23848: 00db0d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 23849: 00d7057c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_SERVICE_EVENT │ │ │ │ 23850: 004344e0 108 FUNC GLOBAL DEFAULT 12 fw_cfg_reset_order_override │ │ │ │ 23851: 00d6c0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ - 23852: 00797a0c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ + 23852: 00797ab4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 23853: 00db188e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 23854: 00db1788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ - 23855: 00796c10 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 23856: 00819c1c 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ - 23857: 00796c64 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ - 23858: 00796cc0 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ + 23855: 00796cb8 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ + 23856: 00819cc4 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 23857: 00796d0c 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ + 23858: 00796d68 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 23859: 00dafdfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 23860: 00db089c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 23861: 00c7dc98 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ - 23862: 0073fa58 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ + 23862: 0073fb00 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 23863: 00db178c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ - 23864: 00796d24 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ + 23864: 00796dcc 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 23865: 00db009a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 23866: 00db235a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 23867: 006a547c 412 FUNC GLOBAL DEFAULT 12 decNumberScaleB │ │ │ │ - 23868: 006e35b0 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 23867: 006a5524 412 FUNC GLOBAL DEFAULT 12 decNumberScaleB │ │ │ │ + 23868: 006e3658 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 23869: 00d6f054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 23870: 007da6b0 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 23870: 007da758 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 23871: 00d7447c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 23872: 008f2f6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 23872: 008f3014 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 23873: 006273b8 20 FUNC GLOBAL DEFAULT 12 helper_float_check_status │ │ │ │ 23874: 00d6dd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 23875: 00d5e464 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 23876: 00db0f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 23877: 00db1f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 23878: 00d6b2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 23879: 0094b16c 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 23879: 0094b214 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 23880: 00db0e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 23881: 00d6de38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 23882: 008dd528 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 23883: 0094d890 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 23882: 008dd5d0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 23883: 0094d938 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 23884: 00d778cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 23885: 00d7073c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_POST_LOAD_EVENT │ │ │ │ 23886: 00d66838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ 23887: 00cc13e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVSQQP │ │ │ │ - 23888: 0073cffc 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ + 23888: 0073d0a4 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ 23889: 00d68b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 23890: 00db0a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 23891: 00574430 48 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 23892: 005c8998 84 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 23893: 00645f2c 76 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVB │ │ │ │ 23894: 006355d4 104 FUNC GLOBAL DEFAULT 12 helper_xvcvuxdsp │ │ │ │ 23895: 00cd5f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_tsr │ │ │ │ 23896: 0064600c 116 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVD │ │ │ │ 23897: 00dafd94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ - 23898: 00740010 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 23899: 008fc540 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 23898: 007400b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ + 23899: 008fc5e8 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 23900: 00d71480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 23901: 00db0e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 23902: 00756d50 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 23902: 00756df8 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 23903: 00d67784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 23904: 00db1502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 23905: 00645f78 76 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVH │ │ │ │ 23906: 0056b394 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 23907: 00d66bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 23908: 007ef8f8 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 23909: 006d47fc 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 23908: 007ef9a0 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 23909: 006d48a4 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 23910: 00daff2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 23911: 0055f1d8 172 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 23912: 00db0d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 23913: 00db015e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 23914: 00db1506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 23915: 009503a0 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ - 23916: 00737cdc 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ + 23915: 00950448 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 23916: 00737d84 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 23917: 00d715a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ - 23918: 0071c780 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ + 23918: 0071c828 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 23919: 00db168e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 23920: 007cf8a4 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 23920: 007cf94c 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ 23921: 00cd4524 132 OBJECT GLOBAL DEFAULT 24 helper_info_DMULQ │ │ │ │ 23922: 00645fc4 72 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVW │ │ │ │ - 23923: 0086817c 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 23923: 00868224 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 23924: 00bc8760 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 23925: 00d6a074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 23926: 00db0f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 23927: 008bc444 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ - 23928: 0073b7f4 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ + 23927: 008bc4ec 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 23928: 0073b89c 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 23929: 00d79210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 23930: 00db0ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 23931: 008c85f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 23931: 008c8698 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 23932: 0045070c 412 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 23933: 00967bf8 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 23933: 00967ca0 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 23934: 00d74f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISCONNECT_CONTAINER_EVENT │ │ │ │ 23935: 00d79054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_NULL_VPA_ADDR_SET_EVENT │ │ │ │ 23936: 00db077e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 23937: 00d77b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 23938: 009ac3d0 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 23938: 009ac478 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 23939: 00cd4080 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSTSTDCSP │ │ │ │ - 23940: 006cce70 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ + 23940: 006ccf18 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ 23941: 00cb2df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 23942: 008aa0e0 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ - 23943: 00774784 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ + 23942: 008aa188 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 23943: 0077482c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 23944: 004f4b7c 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 23945: 002a3dd8 192 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 23946: 006e414c 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 23946: 006e41f4 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 23947: 00db0640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 23948: 00d64adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ - 23949: 00788908 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 23950: 007234fc 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ - 23951: 006b0048 236 FUNC GLOBAL DEFAULT 12 decDigitsFromDPD │ │ │ │ - 23952: 0070f060 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ + 23949: 007889b0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ + 23950: 007235a4 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 23951: 006b00f0 236 FUNC GLOBAL DEFAULT 12 decDigitsFromDPD │ │ │ │ + 23952: 0070f108 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 23953: 00d79ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 23954: 009213ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 23955: 0093bfb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 23956: 008c00e4 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 23957: 008686bc 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 23954: 00921454 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 23955: 0093c05c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 23956: 008c018c 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 23957: 00868764 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ 23958: 00cb2b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 23959: 0094e3c0 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 23959: 0094e468 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 23960: 00db1170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405EP_CLOCKS_COMPUTE_DSTATE │ │ │ │ 23961: 00256fbc 612 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 23962: 00db080c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 23963: 00d6f124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 23964: 00d72040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 23965: 00db1cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 23966: 009a3164 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 23966: 009a320c 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 23967: 00d7705c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 23968: 0079f820 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 23968: 0079f8c8 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 23969: 00dafd28 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 23970: 003c351c 128 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 23971: 00dafe84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 23972: 00284c60 248 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 23973: 00d66c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 23974: 00d71c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 23975: 00db1668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 23976: 00db08cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 23977: 00d729a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ - 23978: 007323f4 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ + 23978: 0073249c 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 23979: 00db2896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 23980: 00db0fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ 23981: 005e6a14 152 FUNC GLOBAL DEFAULT 12 ppc4xx_dcr_realize │ │ │ │ - 23982: 0096ba94 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 23982: 0096bb3c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 23983: 00d64f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 23984: 00d6e048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 23985: 00d6e638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 23986: 008bd1e0 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 23986: 008bd288 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 23987: 00d7aea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 23988: 009a5444 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 23988: 009a54ec 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 23989: 00db0370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 23990: 008bd10c 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 23990: 008bd1b4 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 23991: 00dafd67 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 23992: 00802c24 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 23992: 00802ccc 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 23993: 00d6dd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 23994: 0064408c 88 FUNC GLOBAL DEFAULT 12 helper_vrefp │ │ │ │ 23995: 00d74ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 23996: 008cc114 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 23996: 008cc1bc 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ 23997: 0063e098 192 FUNC GLOBAL DEFAULT 12 helper_DIVWE │ │ │ │ - 23998: 009cedcc 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 23998: 009cee74 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 23999: 00dafe90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 24000: 00d6c190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 24001: 00d6f194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 24002: 00d6bd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 24003: 00d737ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ - 24004: 0073f97c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ + 24004: 0073fa24 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 24005: 00db19f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 24006: 00d6eb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 24007: 0056859c 624 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 24008: 00db135c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 24009: 008490d4 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 24009: 0084917c 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 24010: 00511c30 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 24011: 00db28d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 24012: 00db0314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 24013: 00d6d368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 24014: 0063ec00 100 FUNC GLOBAL DEFAULT 12 helper_VSUBUHS │ │ │ │ 24015: 00d6aa54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 24016: 0075a014 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 24016: 0075a0bc 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 24017: 00db1afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 24018: 00d6f084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 24019: 00d66de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 24020: 003274bc 9084 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ 24021: 00cd6078 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_booke_tcr │ │ │ │ - 24022: 00831480 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 24022: 00831528 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 24023: 00cc2464 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_le_exp │ │ │ │ - 24024: 00794aec 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ + 24024: 00794b94 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 24025: 00d75dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 24026: 00d67374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 24027: 00d7b000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 24028: 00d7a0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 24029: 00284a5c 264 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 24030: 002e4468 256 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 24031: 00d686c4 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 24032: 00db102c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 24033: 002e9de0 272 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 24034: 00921630 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ - 24035: 0084a9a4 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 24034: 009216d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 24035: 0084aa4c 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 24036: 003caf88 300 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 24037: 00927644 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 24038: 00919ad8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 24039: 008c6484 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 24037: 009276ec 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 24038: 00919b80 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 24039: 008c652c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 24040: 00569954 8 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 24041: 008bcecc 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 24041: 008bcf74 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 24042: 00d674a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ - 24043: 0070e1c8 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ + 24043: 0070e270 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 24044: 00d78a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 24045: 00daffbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 24046: 009a89e4 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 24047: 0081d7cc 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 24046: 009a8a8c 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 24047: 0081d874 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 24048: 00d724c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ 24049: 003a4e3c 204 FUNC GLOBAL DEFAULT 12 isa_bus_dma │ │ │ │ - 24050: 0099b884 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 24050: 0099b92c 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 24051: 00282ca0 192 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 24052: 0033abbc 100 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 24053: 00d7025c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_SET_EXIT_EVENT │ │ │ │ 24054: 00db0f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 24055: 00db0cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 24056: 00d6c4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_ADB_REQUEST_EVENT │ │ │ │ 24057: 002a154c 128 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 24058: 0053790c 156 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 24059: 00d7af60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 24060: 005c75f8 8 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 24061: 0092351c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 24061: 009235c4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 24062: 00db0096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ - 24063: 006f7c34 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ + 24063: 006f7cdc 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ 24064: 00cd4290 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCVSPBF16 │ │ │ │ - 24065: 0069f2dc 40 FUNC GLOBAL DEFAULT 12 decContextRestoreStatus │ │ │ │ - 24066: 00995a08 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 24065: 0069f388 40 FUNC GLOBAL DEFAULT 12 decContextRestoreStatus │ │ │ │ + 24066: 00995ab0 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 24067: 00d6f7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 24068: 00db255c 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 24069: 00bc8868 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 24070: 00448398 232 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 24071: 00db2114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 24072: 00573a50 1856 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ │ 24073: 003fd9c4 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_pending │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -28,15 +28,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux.so.3] │ │ │ │ 0x0000000c (INIT) 0x248424 │ │ │ │ - 0x0000000d (FINI) 0x9d75e4 │ │ │ │ + 0x0000000d (FINI) 0x9d7684 │ │ │ │ 0x00000019 (INIT_ARRAY) 0xbbc530 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 3316 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0xbbd224 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1cc │ │ │ │ 0x00000005 (STRTAB) 0x88aa0 │ │ │ │ 0x00000006 (SYMTAB) 0x2a9f0 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 2303eda48bb596963d0e305078e87c21176189ed │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 8b9a00bb90f34d289c96102598055f36b0718102 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -23743,30 +23743,30 @@ │ │ │ │ GLIBC_2.11 │ │ │ │ GLIBC_2.32 │ │ │ │ GLIBC_2.7 │ │ │ │ GLIBC_2.34 │ │ │ │ GLIBC_2.10 │ │ │ │ GLIBC_2.38 │ │ │ │ AB24RG24AR24XR24XB24 │ │ │ │ -ERSTSTOR │ │ │ │ +ERSTSTORdv │ │ │ │ UUUUUUE@ │ │ │ │ -GFC UMEQ │ │ │ │ +GFC UMEQ\ │ │ │ │ DD@@"" │ │ │ │ UUUU3333 │ │ │ │ -IHAVEOPTd N │ │ │ │ -TPOEVAHI │ │ │ │ IHAVEOPT │ │ │ │ +TPOEVAHI │ │ │ │ +IHAVEOPT\ │ │ │ │ CIGAMDBNTPOEVAHIS │ │ │ │ DATAATAD │ │ │ │ zerodesc │ │ │ │ -desczerod │ │ │ │ -vhdxfileh │ │ │ │ +desczero │ │ │ │ +vhdxfile │ │ │ │ W_headmetadata7g │ │ │ │ -COWDKDMV8 │ │ │ │ -FLATVMFSSPARX │ │ │ │ +COWDKDMV0 │ │ │ │ +FLATVMFSSPARP │ │ │ │ vmfsseSp │ │ │ │ COWDKDMV │ │ │ │ COWDKDMV │ │ │ │ qem2qemuWi2k │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ %llx/%xx │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -12,1324 +12,1324 @@ │ │ │ │ ldr r1, [pc, #24] @ 24b364 │ │ │ │ ldr r0, [pc, #24] @ 24b368 │ │ │ │ ldr r2, [pc, #24] @ 24b36c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq ip, r9, ip, asr ip │ │ │ │ - @ instruction: 0x0078c490 │ │ │ │ - rsbseq ip, r8, r4, lsr #9 │ │ │ │ + strdeq ip, [r9], ip @ │ │ │ │ + rsbseq ip, r8, r0, lsr r5 │ │ │ │ + rsbseq ip, r8, r4, asr #10 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b3a0 │ │ │ │ ldr r1, [pc, #24] @ 24b3a4 │ │ │ │ ldr r0, [pc, #24] @ 24b3a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - strdeq sp, [r9], r8 │ │ │ │ - rsbseq lr, r8, r4, lsl r4 │ │ │ │ - rsbseq lr, r8, ip, lsr #8 │ │ │ │ + umulleq sp, r9, r8, r9 │ │ │ │ + ldrheq lr, [r8], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq lr, r8, ip, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b3dc │ │ │ │ ldr r1, [pc, #24] @ 24b3e0 │ │ │ │ ldr r0, [pc, #24] @ 24b3e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq sp, r9, ip, ror #19 │ │ │ │ - ldrheq lr, [r8], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq lr, r8, r0, asr #15 │ │ │ │ + addeq sp, r9, ip, lsl #21 │ │ │ │ + rsbseq lr, r8, r4, asr r8 │ │ │ │ + rsbseq lr, r8, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b418 │ │ │ │ ldr r1, [pc, #24] @ 24b41c │ │ │ │ ldr r0, [pc, #24] @ 24b420 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq pc, r9, r0, ror r4 @ │ │ │ │ - @ instruction: 0x0078f49c │ │ │ │ - rsbseq pc, r8, ip, lsr #9 │ │ │ │ + addeq pc, r9, r0, lsl r5 @ │ │ │ │ + rsbseq pc, r8, ip, lsr r5 @ │ │ │ │ + rsbseq pc, r8, ip, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b458 │ │ │ │ ldr r1, [pc, #28] @ 24b45c │ │ │ │ ldr r0, [pc, #28] @ 24b460 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq sp, sp, r4, lsr r7 │ │ │ │ - ldrsbeq r1, [r9], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq r1, r9, r0, ror #31 │ │ │ │ + ldrdeq sp, [sp], r4 │ │ │ │ + rsbseq r2, r9, r4, ror r0 │ │ │ │ + rsbseq r2, r9, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b498 │ │ │ │ ldr r1, [pc, #28] @ 24b49c │ │ │ │ ldr r0, [pc, #28] @ 24b4a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq pc, sp, r0, ror #15 │ │ │ │ - rsbseq r5, r9, ip, ror #20 │ │ │ │ - rsbseq r5, r9, ip, ror sl │ │ │ │ + addeq pc, sp, r0, lsl #17 │ │ │ │ + rsbseq r5, r9, ip, lsl #22 │ │ │ │ + rsbseq r5, r9, ip, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b4d4 │ │ │ │ ldr r1, [pc, #24] @ 24b4d8 │ │ │ │ ldr r0, [pc, #24] @ 24b4dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq pc, sp, r0, lsr r8 @ │ │ │ │ - rsbseq r5, r9, ip, asr #24 │ │ │ │ - rsbseq r5, r9, r0, ror #24 │ │ │ │ + ldrdeq pc, [sp], r0 │ │ │ │ + rsbseq r5, r9, ip, ror #25 │ │ │ │ + rsbseq r5, r9, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b514 │ │ │ │ ldr r1, [pc, #28] @ 24b518 │ │ │ │ ldr r0, [pc, #28] @ 24b51c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b520 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - strdeq r1, [lr], r8 │ │ │ │ - rsbseq ip, r9, r4, lsl #22 │ │ │ │ - rsbseq ip, r9, r8, lsl fp │ │ │ │ + umulleq r1, lr, r8, r9 │ │ │ │ + rsbseq ip, r9, r4, lsr #23 │ │ │ │ + ldrheq ip, [r9], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b558 │ │ │ │ ldr r1, [pc, #28] @ 24b55c │ │ │ │ ldr r0, [pc, #28] @ 24b560 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b564 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008e18b4 │ │ │ │ - rsbseq ip, r9, r0, asr #21 │ │ │ │ - ldrsbeq ip, [r9], #-164 @ 0xffffff5c @ │ │ │ │ + addeq r1, lr, r4, asr r9 │ │ │ │ + rsbseq ip, r9, r0, ror #22 │ │ │ │ + rsbseq ip, r9, r4, ror fp │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b59c │ │ │ │ ldr r1, [pc, #28] @ 24b5a0 │ │ │ │ ldr r0, [pc, #28] @ 24b5a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b5a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r1, lr, ip, lsl fp │ │ │ │ - rsbseq ip, r9, ip, ror sl │ │ │ │ - @ instruction: 0x0079ca90 │ │ │ │ + @ instruction: 0x008e1bbc │ │ │ │ + rsbseq ip, r9, ip, lsl fp │ │ │ │ + rsbseq ip, r9, r0, lsr fp │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b5e0 │ │ │ │ ldr r1, [pc, #28] @ 24b5e4 │ │ │ │ ldr r0, [pc, #28] @ 24b5e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b5ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - ldrdeq r1, [lr], r8 │ │ │ │ - rsbseq ip, r9, r8, lsr sl │ │ │ │ - rsbseq lr, r9, r0, lsl #7 │ │ │ │ + addeq r1, lr, r8, ror fp │ │ │ │ + ldrsbeq ip, [r9], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq lr, r9, r0, lsr #8 │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b620 │ │ │ │ ldr r1, [pc, #24] @ 24b624 │ │ │ │ ldr r0, [pc, #24] @ 24b628 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r1, lr, r8, ror #28 │ │ │ │ - rsbseq pc, r9, ip, rrx │ │ │ │ - rsbseq pc, r9, ip, ror r0 @ │ │ │ │ + addeq r1, lr, r8, lsl #30 │ │ │ │ + rsbseq pc, r9, ip, lsl #2 │ │ │ │ + rsbseq pc, r9, ip, lsl r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b65c │ │ │ │ ldr r1, [pc, #24] @ 24b660 │ │ │ │ ldr r0, [pc, #24] @ 24b664 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - strdeq r1, [lr], ip │ │ │ │ - @ instruction: 0x0079f690 │ │ │ │ - @ instruction: 0x0079f69c │ │ │ │ + umulleq r2, lr, ip, r0 │ │ │ │ + rsbseq pc, r9, r0, lsr r7 @ │ │ │ │ + rsbseq pc, r9, ip, lsr r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b69c │ │ │ │ ldr r1, [pc, #28] @ 24b6a0 │ │ │ │ ldr r0, [pc, #28] @ 24b6a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b6a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r2, lr, r8, lsr #11 │ │ │ │ - rsbseq r2, sl, r0, lsl #20 │ │ │ │ - rsbseq r2, sl, ip, asr #28 │ │ │ │ + addeq r2, lr, r8, asr #12 │ │ │ │ + rsbseq r2, sl, r0, lsr #21 │ │ │ │ + rsbseq r2, sl, ip, ror #29 │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b6dc │ │ │ │ ldr r1, [pc, #24] @ 24b6e0 │ │ │ │ ldr r0, [pc, #24] @ 24b6e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #194 @ 0xc2 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - strdeq r4, [lr], r8 │ │ │ │ - rsbseq sl, sl, r8, asr #7 │ │ │ │ - ldrsbeq sl, [sl], #-52 @ 0xffffffcc @ │ │ │ │ + umulleq r4, lr, r8, r6 │ │ │ │ + rsbseq sl, sl, r8, ror #8 │ │ │ │ + rsbseq sl, sl, r4, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b71c │ │ │ │ ldr r1, [pc, #28] @ 24b720 │ │ │ │ ldr r0, [pc, #28] @ 24b724 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r5, lr, r4, asr r2 │ │ │ │ - rsbseq ip, sl, r0, lsr fp │ │ │ │ - rsbseq ip, sl, r0, asr #22 │ │ │ │ + strdeq r5, [lr], r4 │ │ │ │ + ldrsbeq ip, [sl], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq ip, sl, r0, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b75c │ │ │ │ ldr r1, [pc, #28] @ 24b760 │ │ │ │ ldr r0, [pc, #28] @ 24b764 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #137 @ 0x89 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - strdeq r5, [lr], ip │ │ │ │ - ldrsheq pc, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq pc, sl, r0, lsl #11 │ │ │ │ + umulleq r5, lr, ip, ip │ │ │ │ + @ instruction: 0x007af590 │ │ │ │ + rsbseq pc, sl, r0, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b79c │ │ │ │ ldr r1, [pc, #28] @ 24b7a0 │ │ │ │ ldr r0, [pc, #28] @ 24b7a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b7a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r6, lr, r4, ror #1 │ │ │ │ - ldrsheq r0, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r0, fp, r8, lsl #12 │ │ │ │ + addeq r6, lr, r4, lsl #3 │ │ │ │ + @ instruction: 0x007b0698 │ │ │ │ + rsbseq r0, fp, r8, lsr #13 │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b7e0 │ │ │ │ ldr r1, [pc, #28] @ 24b7e4 │ │ │ │ ldr r0, [pc, #28] @ 24b7e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b7ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r6, lr, r0, lsr #1 │ │ │ │ - ldrheq r0, [fp], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r0, fp, r4, asr #11 │ │ │ │ + addeq r6, lr, r0, asr #2 │ │ │ │ + rsbseq r0, fp, r4, asr r6 │ │ │ │ + rsbseq r0, fp, r4, ror #12 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b824 │ │ │ │ ldr r1, [pc, #28] @ 24b828 │ │ │ │ ldr r0, [pc, #28] @ 24b82c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r6, lr, ip, asr r0 │ │ │ │ - rsbseq r0, fp, r4, ror r5 │ │ │ │ - rsbseq r0, fp, r4, lsr #11 │ │ │ │ + strdeq r6, [lr], ip │ │ │ │ + rsbseq r0, fp, r4, lsl r6 │ │ │ │ + rsbseq r0, fp, r4, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b864 │ │ │ │ ldr r1, [pc, #28] @ 24b868 │ │ │ │ ldr r0, [pc, #28] @ 24b86c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b870 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r6, lr, ip, lsl r0 │ │ │ │ - rsbseq r0, fp, r0, lsr r5 │ │ │ │ - rsbseq r0, fp, r0, lsl #11 │ │ │ │ + strheq r6, [lr], ip │ │ │ │ + ldrsbeq r0, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r0, fp, r0, lsr #12 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b8a4 │ │ │ │ ldr r1, [pc, #24] @ 24b8a8 │ │ │ │ ldr r0, [pc, #24] @ 24b8ac │ │ │ │ ldr r2, [pc, #24] @ 24b8b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008f3fbc │ │ │ │ - rsbseq r2, fp, ip, lsr #2 │ │ │ │ - strdeq r8, [r8], r0 │ │ │ │ + addeq r4, pc, ip, asr r0 @ │ │ │ │ + rsbseq r2, fp, ip, asr #3 │ │ │ │ + umulleq r8, r8, r0, pc @ │ │ │ │ muleq r0, r1, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b8e4 │ │ │ │ ldr r1, [pc, #24] @ 24b8e8 │ │ │ │ ldr r0, [pc, #24] @ 24b8ec │ │ │ │ ldr r2, [pc, #24] @ 24b8f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r4, pc, ip, ror #7 │ │ │ │ - rsbseq r4, fp, ip, ror sl │ │ │ │ - @ instruction: 0x007b4a90 │ │ │ │ + addeq r4, pc, ip, lsl #9 │ │ │ │ + rsbseq r4, fp, ip, lsl fp │ │ │ │ + rsbseq r4, fp, r0, lsr fp │ │ │ │ andeq r0, r0, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b928 │ │ │ │ ldr r1, [pc, #28] @ 24b92c │ │ │ │ ldr r0, [pc, #28] @ 24b930 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b934 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0092febc │ │ │ │ - rsbseq pc, r9, r0, asr #23 │ │ │ │ - ldrsbeq pc, [r9], #-180 @ 0xffffff4c @ │ │ │ │ + addseq pc, r2, ip, asr pc @ │ │ │ │ + rsbseq pc, r9, r0, ror #24 │ │ │ │ + rsbseq pc, r9, r4, ror ip @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b96c │ │ │ │ ldr r1, [pc, #28] @ 24b970 │ │ │ │ ldr r0, [pc, #28] @ 24b974 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq pc, r2, r8, ror lr @ │ │ │ │ - rsbseq pc, fp, r4, lsl r3 @ │ │ │ │ - rsbseq pc, fp, r0, lsr #6 │ │ │ │ + addseq pc, r2, r8, lsl pc @ │ │ │ │ + ldrheq pc, [fp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq pc, fp, r0, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b9ac │ │ │ │ ldr r1, [pc, #28] @ 24b9b0 │ │ │ │ ldr r0, [pc, #28] @ 24b9b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b9b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq pc, r2, r8, lsr lr @ │ │ │ │ - ldrsbeq pc, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrsheq pc, [fp], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x0092fed8 │ │ │ │ + rsbseq pc, fp, r0, ror r3 @ │ │ │ │ + @ instruction: 0x007bf394 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b9f0 │ │ │ │ ldr r1, [pc, #28] @ 24b9f4 │ │ │ │ ldr r0, [pc, #28] @ 24b9f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #200 @ 0xc8 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0092fdf4 │ │ │ │ - @ instruction: 0x007bf290 │ │ │ │ - ldrsbeq pc, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + umullseq pc, r2, r4, lr @ │ │ │ │ + rsbseq pc, fp, r0, lsr r3 @ │ │ │ │ + rsbseq pc, fp, r0, ror r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ba30 │ │ │ │ ldr r1, [pc, #28] @ 24ba34 │ │ │ │ ldr r0, [pc, #28] @ 24ba38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24ba3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0092fdb4 │ │ │ │ - rsbseq lr, fp, ip, ror ip │ │ │ │ - rsbseq pc, fp, r0, asr #5 │ │ │ │ + addseq pc, r2, r4, asr lr @ │ │ │ │ + rsbseq lr, fp, ip, lsl sp │ │ │ │ + rsbseq pc, fp, r0, ror #6 │ │ │ │ @ instruction: 0x000005b1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ba74 │ │ │ │ ldr r1, [pc, #28] @ 24ba78 │ │ │ │ ldr r0, [pc, #28] @ 24ba7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24ba80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq pc, r2, r0, ror sp @ │ │ │ │ - rsbseq lr, fp, r8, lsr ip │ │ │ │ - rsbseq pc, fp, ip, ror r2 @ │ │ │ │ + addseq pc, r2, r0, lsl lr @ │ │ │ │ + ldrsbeq lr, [fp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq pc, fp, ip, lsl r3 @ │ │ │ │ @ instruction: 0x000005be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bab8 │ │ │ │ ldr r1, [pc, #28] @ 24babc │ │ │ │ ldr r0, [pc, #28] @ 24bac0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bac4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq pc, r2, ip, lsr #26 │ │ │ │ - ldrsheq lr, [fp], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq pc, fp, r8, asr r2 @ │ │ │ │ + addseq pc, r2, ip, asr #27 │ │ │ │ + @ instruction: 0x007bec94 │ │ │ │ + ldrsheq pc, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r2, r0, sp, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bafc │ │ │ │ ldr r1, [pc, #28] @ 24bb00 │ │ │ │ ldr r0, [pc, #28] @ 24bb04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r2, r3, r4, lsr r1 │ │ │ │ - rsbseq pc, fp, r4, lsl #3 │ │ │ │ - @ instruction: 0x007bf190 │ │ │ │ + @ instruction: 0x009321d4 │ │ │ │ + rsbseq pc, fp, r4, lsr #4 │ │ │ │ + rsbseq pc, fp, r0, lsr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bb3c │ │ │ │ ldr r1, [pc, #28] @ 24bb40 │ │ │ │ ldr r0, [pc, #28] @ 24bb44 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bb48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - ldrsheq r2, [r3], r4 │ │ │ │ - rsbseq pc, fp, r0, asr #2 │ │ │ │ - rsbseq pc, fp, r4, ror #2 │ │ │ │ + umullseq r2, r3, r4, r1 │ │ │ │ + rsbseq pc, fp, r0, ror #3 │ │ │ │ + rsbseq pc, fp, r4, lsl #4 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bb80 │ │ │ │ ldr r1, [pc, #28] @ 24bb84 │ │ │ │ ldr r0, [pc, #28] @ 24bb88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009326f4 │ │ │ │ - rsbseq r2, sl, r8, lsr #16 │ │ │ │ - rsbseq r2, sl, ip, lsr r8 │ │ │ │ + umullseq r2, r3, r4, r7 │ │ │ │ + rsbseq r2, sl, r8, asr #17 │ │ │ │ + ldrsbeq r2, [sl], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bbc0 │ │ │ │ ldr r1, [pc, #28] @ 24bbc4 │ │ │ │ ldr r0, [pc, #28] @ 24bbc8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bbcc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009326b4 │ │ │ │ - ldrsbeq r8, [ip], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r8, ip, r0, lsl #19 │ │ │ │ + addseq r2, r3, r4, asr r7 │ │ │ │ + rsbseq r8, ip, r4, ror r9 │ │ │ │ + rsbseq r8, ip, r0, lsr #20 │ │ │ │ muleq r0, r6, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bc04 │ │ │ │ ldr r1, [pc, #28] @ 24bc08 │ │ │ │ ldr r0, [pc, #28] @ 24bc0c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bc10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009341d8 │ │ │ │ - rsbseq ip, ip, r8, lsr r6 │ │ │ │ - rsbseq ip, ip, r8, asr #12 │ │ │ │ + addseq r4, r3, r8, ror r2 │ │ │ │ + ldrsbeq ip, [ip], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq ip, ip, r8, ror #13 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bc48 │ │ │ │ ldr r1, [pc, #28] @ 24bc4c │ │ │ │ ldr r0, [pc, #28] @ 24bc50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r5, r3, ip, ror #18 │ │ │ │ - rsbseq r8, sp, r8, lsl r1 │ │ │ │ - rsbseq r8, sp, r0, lsr #2 │ │ │ │ + addseq r5, r3, ip, lsl #20 │ │ │ │ + ldrheq r8, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r8, sp, r0, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bc88 │ │ │ │ ldr r1, [pc, #28] @ 24bc8c │ │ │ │ ldr r0, [pc, #28] @ 24bc90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #800 @ 0x320 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r7, r3, r8, asr #20 │ │ │ │ - @ instruction: 0x007e4d9c │ │ │ │ - rsbseq r4, lr, ip, lsr #27 │ │ │ │ + addseq r7, r3, r8, ror #21 │ │ │ │ + rsbseq r4, lr, ip, lsr lr │ │ │ │ + rsbseq r4, lr, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bcc8 │ │ │ │ ldr r1, [pc, #28] @ 24bccc │ │ │ │ ldr r0, [pc, #28] @ 24bcd0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bcd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r0, lsl #14 │ │ │ │ - rsbseq sl, r9, r8, lsr #28 │ │ │ │ - ldrsbeq r8, [lr], #-236 @ 0xffffff14 @ │ │ │ │ + addseq r8, r3, r0, lsr #15 │ │ │ │ + rsbseq sl, r9, r8, asr #29 │ │ │ │ + rsbseq r8, lr, ip, ror pc │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bd0c │ │ │ │ ldr r1, [pc, #28] @ 24bd10 │ │ │ │ ldr r0, [pc, #28] @ 24bd14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bd18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009386bc │ │ │ │ - @ instruction: 0x007e8d9c │ │ │ │ - rsbseq r5, r9, r0, asr #6 │ │ │ │ + addseq r8, r3, ip, asr r7 │ │ │ │ + rsbseq r8, lr, ip, lsr lr │ │ │ │ + rsbseq r5, r9, r0, ror #7 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bd50 │ │ │ │ ldr r1, [pc, #28] @ 24bd54 │ │ │ │ ldr r0, [pc, #28] @ 24bd58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r4, lsr #21 │ │ │ │ - rsbseq r2, sl, r8, asr r6 │ │ │ │ - rsbseq r2, sl, r8, lsr #13 │ │ │ │ + addseq r8, r3, r4, asr #22 │ │ │ │ + ldrsheq r2, [sl], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r2, sl, r8, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bd90 │ │ │ │ ldr r1, [pc, #28] @ 24bd94 │ │ │ │ ldr r0, [pc, #28] @ 24bd98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r4, ror #20 │ │ │ │ - rsbseq r2, sl, r8, lsl r6 │ │ │ │ - rsbseq r2, sl, r8, ror #12 │ │ │ │ + addseq r8, r3, r4, lsl #22 │ │ │ │ + ldrheq r2, [sl], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r2, sl, r8, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bdd0 │ │ │ │ ldr r1, [pc, #28] @ 24bdd4 │ │ │ │ ldr r0, [pc, #28] @ 24bdd8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bddc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r4, asr #26 │ │ │ │ - rsbseq sl, r9, r0, lsr #26 │ │ │ │ - ldrsbeq r8, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + addseq r8, r3, r4, ror #27 │ │ │ │ + rsbseq sl, r9, r0, asr #27 │ │ │ │ + rsbseq r8, lr, r4, ror lr │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24be14 │ │ │ │ ldr r1, [pc, #28] @ 24be18 │ │ │ │ ldr r0, [pc, #28] @ 24be1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24be20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r0, lsl #26 │ │ │ │ - ldrsbeq pc, [r9], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq pc, r9, r8, ror #13 │ │ │ │ + addseq r8, r3, r0, lsr #27 │ │ │ │ + rsbseq pc, r9, r4, ror r7 @ │ │ │ │ + rsbseq pc, r9, r8, lsl #15 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24be58 │ │ │ │ ldr r1, [pc, #28] @ 24be5c │ │ │ │ ldr r0, [pc, #28] @ 24be60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00938cbc │ │ │ │ - rsbseq fp, lr, r0, lsl #5 │ │ │ │ - rsbseq fp, lr, r4, lsr #13 │ │ │ │ + addseq r8, r3, ip, asr sp │ │ │ │ + rsbseq fp, lr, r0, lsr #6 │ │ │ │ + rsbseq fp, lr, r4, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24be98 │ │ │ │ ldr r1, [pc, #28] @ 24be9c │ │ │ │ ldr r0, [pc, #28] @ 24bea0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r8, r3, ip, ror ip │ │ │ │ - rsbseq r5, r9, ip, lsl #5 │ │ │ │ - rsbseq r5, r9, r0, lsr #5 │ │ │ │ + addseq r8, r3, ip, lsl sp │ │ │ │ + rsbseq r5, r9, ip, lsr #6 │ │ │ │ + rsbseq r5, r9, r0, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bed8 │ │ │ │ ldr r1, [pc, #28] @ 24bedc │ │ │ │ ldr r0, [pc, #28] @ 24bee0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bee4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009393b0 │ │ │ │ - rsbseq pc, r9, r0, lsl r6 @ │ │ │ │ - rsbseq pc, r9, r4, lsr #12 │ │ │ │ + addseq r9, r3, r0, asr r4 │ │ │ │ + ldrheq pc, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq pc, r9, r4, asr #13 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bf1c │ │ │ │ ldr r1, [pc, #28] @ 24bf20 │ │ │ │ ldr r0, [pc, #28] @ 24bf24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq sl, r3, ip, ror #2 │ │ │ │ - rsbseq sp, r8, r4, asr #18 │ │ │ │ - rsbseq sp, r8, ip, asr r9 │ │ │ │ + addseq sl, r3, ip, lsl #4 │ │ │ │ + rsbseq sp, r8, r4, ror #19 │ │ │ │ + ldrsheq sp, [r8], #-156 @ 0xffffff64 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bf5c │ │ │ │ ldr r1, [pc, #28] @ 24bf60 │ │ │ │ ldr r0, [pc, #28] @ 24bf64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093a7fc │ │ │ │ - rsbseq sp, r8, r4, lsl #18 │ │ │ │ - rsbseq r3, pc, r8, lsl r4 @ │ │ │ │ + umullseq sl, r3, ip, r8 │ │ │ │ + rsbseq sp, r8, r4, lsr #19 │ │ │ │ + ldrheq r3, [pc], #-72 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bf9c │ │ │ │ ldr r1, [pc, #28] @ 24bfa0 │ │ │ │ ldr r0, [pc, #28] @ 24bfa4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093a7bc │ │ │ │ - rsbseq sp, r8, r4, asr #17 │ │ │ │ - ldrsbeq sp, [r8], #-140 @ 0xffffff74 @ │ │ │ │ + addseq sl, r3, ip, asr r8 │ │ │ │ + rsbseq sp, r8, r4, ror #18 │ │ │ │ + rsbseq sp, r8, ip, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24bfd8 │ │ │ │ ldr r1, [pc, #24] @ 24bfdc │ │ │ │ ldr r0, [pc, #24] @ 24bfe0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r4, lsl #18 │ │ │ │ - rsbseq r5, r9, r8, asr #2 │ │ │ │ - rsbseq r5, r9, ip, asr r1 │ │ │ │ + addseq fp, r3, r4, lsr #19 │ │ │ │ + rsbseq r5, r9, r8, ror #3 │ │ │ │ + ldrsheq r5, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c018 │ │ │ │ ldr r1, [pc, #28] @ 24c01c │ │ │ │ ldr r0, [pc, #28] @ 24c020 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c024 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r4, asr sl │ │ │ │ - strdeq r1, [r0], r0 │ │ │ │ - addeq r1, r0, r4, lsl #14 │ │ │ │ + @ instruction: 0x0093baf4 │ │ │ │ + umulleq r1, r0, r0, r7 │ │ │ │ + addeq r1, r0, r4, lsr #15 │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c05c │ │ │ │ ldr r1, [pc, #28] @ 24c060 │ │ │ │ ldr r0, [pc, #28] @ 24c064 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #404 @ 0x194 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r0, lsl sl │ │ │ │ - @ instruction: 0x008016b0 │ │ │ │ - ldrdeq r1, [r0], r8 │ │ │ │ + @ instruction: 0x0093bab0 │ │ │ │ + addeq r1, r0, r0, asr r7 │ │ │ │ + addeq r1, r0, r8, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c098 │ │ │ │ ldr r1, [pc, #24] @ 24c09c │ │ │ │ ldr r0, [pc, #24] @ 24c0a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093c1b4 │ │ │ │ - rsbseq sp, r8, r4, asr #15 │ │ │ │ - ldrsbeq sp, [r8], #-124 @ 0xffffff84 @ │ │ │ │ + addseq ip, r3, r4, asr r2 │ │ │ │ + rsbseq sp, r8, r4, ror #16 │ │ │ │ + rsbseq sp, r8, ip, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c0d8 │ │ │ │ ldr r1, [pc, #28] @ 24c0dc │ │ │ │ ldr r0, [pc, #28] @ 24c0e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c0e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq ip, r3, r8, ror r1 │ │ │ │ - addeq r4, r0, r0, lsr #14 │ │ │ │ - addeq r4, r0, r0, lsr r7 │ │ │ │ + addseq ip, r3, r8, lsl r2 │ │ │ │ + addeq r4, r0, r0, asr #15 │ │ │ │ + ldrdeq r4, [r0], r0 │ │ │ │ andeq r0, r0, sp, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c118 │ │ │ │ ldr r1, [pc, #24] @ 24c11c │ │ │ │ ldr r0, [pc, #24] @ 24c120 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq ip, r3, r0, lsl #27 │ │ │ │ - addeq ip, r0, ip, ror #28 │ │ │ │ - addeq ip, r0, ip, lsr #29 │ │ │ │ + addseq ip, r3, r0, lsr #28 │ │ │ │ + addeq ip, r0, ip, lsl #30 │ │ │ │ + addeq ip, r0, ip, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c158 │ │ │ │ ldr r1, [pc, #28] @ 24c15c │ │ │ │ ldr r0, [pc, #28] @ 24c160 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq ip, r3, r4, asr #26 │ │ │ │ - rsbseq sp, r8, r8, lsl #14 │ │ │ │ - rsbseq sp, r8, r0, lsr #14 │ │ │ │ + addseq ip, r3, r4, ror #27 │ │ │ │ + rsbseq sp, r8, r8, lsr #15 │ │ │ │ + rsbseq sp, r8, r0, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c198 │ │ │ │ ldr r1, [pc, #28] @ 24c19c │ │ │ │ ldr r0, [pc, #28] @ 24c1a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq sp, r3, r8, lsr #13 │ │ │ │ - addeq r0, r1, r0, ror r1 │ │ │ │ - addeq r0, r1, r4, asr #3 │ │ │ │ + addseq sp, r3, r8, asr #14 │ │ │ │ + addeq r0, r1, r0, lsl r2 │ │ │ │ + addeq r0, r1, r4, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c1d4 │ │ │ │ ldr r1, [pc, #24] @ 24c1d8 │ │ │ │ ldr r0, [pc, #24] @ 24c1dc │ │ │ │ ldr r2, [pc, #24] @ 24c1e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r4, asr #8 │ │ │ │ - rsbseq fp, r9, r0, asr #28 │ │ │ │ - rsbseq r7, ip, ip, lsr r1 │ │ │ │ + addseq r3, r4, r4, ror #9 │ │ │ │ + rsbseq fp, r9, r0, ror #29 │ │ │ │ + ldrsbeq r7, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c218 │ │ │ │ ldr r1, [pc, #28] @ 24c21c │ │ │ │ ldr r0, [pc, #28] @ 24c220 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c224 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r8, lsl #8 │ │ │ │ - rsbseq fp, r9, r0, lsl #28 │ │ │ │ - ldrsheq r7, [ip], #-12 @ │ │ │ │ + addseq r3, r4, r8, lsr #9 │ │ │ │ + rsbseq fp, r9, r0, lsr #29 │ │ │ │ + @ instruction: 0x007c719c │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c25c │ │ │ │ ldr r1, [pc, #28] @ 24c260 │ │ │ │ ldr r0, [pc, #28] @ 24c264 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c268 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r8, asr r6 │ │ │ │ - addeq r4, r1, r0, lsr #13 │ │ │ │ - @ instruction: 0x008146b4 │ │ │ │ + @ instruction: 0x009436f8 │ │ │ │ + addeq r4, r1, r0, asr #14 │ │ │ │ + addeq r4, r1, r4, asr r7 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c2a0 │ │ │ │ ldr r1, [pc, #28] @ 24c2a4 │ │ │ │ ldr r0, [pc, #28] @ 24c2a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r4, r4, ip, lsl #1 │ │ │ │ - rsbseq sp, r8, r0, asr #11 │ │ │ │ - ldrsbeq sp, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ + addseq r4, r4, ip, lsr #2 │ │ │ │ + rsbseq sp, r8, r0, ror #12 │ │ │ │ + rsbseq sp, r8, r8, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c2e0 │ │ │ │ ldr r1, [pc, #28] @ 24c2e4 │ │ │ │ ldr r0, [pc, #28] @ 24c2e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c2ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r8, asr r8 │ │ │ │ - umulleq fp, r1, ip, pc @ │ │ │ │ - addeq r2, r1, r4, lsr #5 │ │ │ │ + @ instruction: 0x009448f8 │ │ │ │ + addeq ip, r1, ip, lsr r0 │ │ │ │ + addeq r2, r1, r4, asr #6 │ │ │ │ muleq r0, r3, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c320 │ │ │ │ ldr r1, [pc, #24] @ 24c324 │ │ │ │ ldr r0, [pc, #24] @ 24c328 │ │ │ │ ldr r2, [pc, #24] @ 24c32c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r8, lsl #20 │ │ │ │ - ldrsheq fp, [r9], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq fp, r9, r8, lsl #26 │ │ │ │ + addseq r4, r4, r8, lsr #21 │ │ │ │ + @ instruction: 0x0079bd94 │ │ │ │ + rsbseq fp, r9, r8, lsr #27 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c360 │ │ │ │ ldr r1, [pc, #24] @ 24c364 │ │ │ │ ldr r0, [pc, #24] @ 24c368 │ │ │ │ ldr r2, [pc, #24] @ 24c36c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009449f4 │ │ │ │ - ldrheq fp, [r9], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq fp, r9, r8, asr #25 │ │ │ │ + umullseq r4, r4, r4, sl @ │ │ │ │ + rsbseq fp, r9, r4, asr sp │ │ │ │ + rsbseq fp, r9, r8, ror #26 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c3a0 │ │ │ │ ldr r1, [pc, #24] @ 24c3a4 │ │ │ │ ldr r0, [pc, #24] @ 24c3a8 │ │ │ │ ldr r2, [pc, #24] @ 24c3ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r5, r4, r0, lsr #3 │ │ │ │ - rsbseq fp, r9, r4, ror ip │ │ │ │ - rsbseq fp, r9, r8, lsl #25 │ │ │ │ + addseq r5, r4, r0, asr #4 │ │ │ │ + rsbseq fp, r9, r4, lsl sp │ │ │ │ + rsbseq fp, r9, r8, lsr #26 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c3e4 │ │ │ │ ldr r1, [pc, #28] @ 24c3e8 │ │ │ │ ldr r0, [pc, #28] @ 24c3ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c3f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r7, r4, r4, asr #25 │ │ │ │ - rsbseq sl, r9, ip, lsl #14 │ │ │ │ - rsbseq r8, lr, r0, asr #15 │ │ │ │ + addseq r7, r4, r4, ror #26 │ │ │ │ + rsbseq sl, r9, ip, lsr #15 │ │ │ │ + rsbseq r8, lr, r0, ror #16 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c428 │ │ │ │ ldr r1, [pc, #28] @ 24c42c │ │ │ │ ldr r0, [pc, #28] @ 24c430 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r7, r4, r0, lsl #25 │ │ │ │ - addeq r0, r2, ip, ror #29 │ │ │ │ - @ instruction: 0x00820fb4 │ │ │ │ + addseq r7, r4, r0, lsr #26 │ │ │ │ + addeq r0, r2, ip, lsl #31 │ │ │ │ + addeq r1, r2, r4, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c468 │ │ │ │ ldr r1, [pc, #28] @ 24c46c │ │ │ │ ldr r0, [pc, #28] @ 24c470 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r7, r4, r0, asr #24 │ │ │ │ - ldrsheq sp, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq sp, r8, r0, lsl r4 │ │ │ │ + addseq r7, r4, r0, ror #25 │ │ │ │ + @ instruction: 0x0078d498 │ │ │ │ + ldrheq sp, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c4a4 │ │ │ │ ldr r1, [pc, #24] @ 24c4a8 │ │ │ │ ldr r0, [pc, #24] @ 24c4ac │ │ │ │ ldr r2, [pc, #24] @ 24c4b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r8, r4, r4, asr #4 │ │ │ │ - rsbseq pc, r9, r0, asr #32 │ │ │ │ - rsbseq pc, r9, r4, asr r0 @ │ │ │ │ + addseq r8, r4, r4, ror #5 │ │ │ │ + rsbseq pc, r9, r0, ror #1 │ │ │ │ + ldrsheq pc, [r9], #-4 @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c4e8 │ │ │ │ ldr r1, [pc, #28] @ 24c4ec │ │ │ │ ldr r0, [pc, #28] @ 24c4f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r8, r4, r8, lsl #4 │ │ │ │ - rsbseq r4, r9, ip, lsr ip │ │ │ │ - rsbseq r4, r9, r0, asr ip │ │ │ │ + addseq r8, r4, r8, lsr #5 │ │ │ │ + ldrsbeq r4, [r9], #-204 @ 0xffffff34 @ │ │ │ │ + ldrsheq r4, [r9], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c528 │ │ │ │ ldr r1, [pc, #28] @ 24c52c │ │ │ │ ldr r0, [pc, #28] @ 24c530 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c534 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r8, r4, r0, ror #12 │ │ │ │ - @ instruction: 0x00825cb8 │ │ │ │ - addeq r5, r2, r4, asr #25 │ │ │ │ + addseq r8, r4, r0, lsl #14 │ │ │ │ + addeq r5, r2, r8, asr sp │ │ │ │ + addeq r5, r2, r4, ror #26 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c56c │ │ │ │ ldr r1, [pc, #28] @ 24c570 │ │ │ │ ldr r0, [pc, #28] @ 24c574 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c578 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009488fc │ │ │ │ - rsbseq r6, lr, r8, asr #12 │ │ │ │ - addeq r7, r2, r4, lsl #28 │ │ │ │ + umullseq r8, r4, ip, r9 │ │ │ │ + rsbseq r6, lr, r8, ror #13 │ │ │ │ + addeq r7, r2, r4, lsr #29 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c5b0 │ │ │ │ ldr r1, [pc, #28] @ 24c5b4 │ │ │ │ ldr r0, [pc, #28] @ 24c5b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c5bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009488b8 │ │ │ │ - rsbseq r6, lr, r4, lsl #12 │ │ │ │ - addeq r7, r2, r0, asr #27 │ │ │ │ + addseq r8, r4, r8, asr r9 │ │ │ │ + rsbseq r6, lr, r4, lsr #13 │ │ │ │ + addeq r7, r2, r0, ror #28 │ │ │ │ andeq r0, r0, r2, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c5f4 │ │ │ │ ldr r1, [pc, #28] @ 24c5f8 │ │ │ │ ldr r0, [pc, #28] @ 24c5fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c600 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r8, r4, r4, lsr #26 │ │ │ │ - addeq sl, r2, r4, ror #16 │ │ │ │ - addeq sl, r2, r4, ror #23 │ │ │ │ + addseq r8, r4, r4, asr #27 │ │ │ │ + addeq sl, r2, r4, lsl #18 │ │ │ │ + addeq sl, r2, r4, lsl #25 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c638 │ │ │ │ ldr r1, [pc, #28] @ 24c63c │ │ │ │ ldr r0, [pc, #28] @ 24c640 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c644 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r8, r4, r0, ror #25 │ │ │ │ - addeq sl, r2, r0, lsr #16 │ │ │ │ - @ instruction: 0x0082abbc │ │ │ │ + addseq r8, r4, r0, lsl #27 │ │ │ │ + addeq sl, r2, r0, asr #17 │ │ │ │ + addeq sl, r2, ip, asr ip │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c67c │ │ │ │ ldr r1, [pc, #28] @ 24c680 │ │ │ │ ldr r0, [pc, #28] @ 24c684 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c688 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r9, r4, r0, lsl r9 │ │ │ │ - rsbseq lr, r9, ip, ror #28 │ │ │ │ - rsbseq lr, r9, r0, lsl #29 │ │ │ │ + @ instruction: 0x009499b0 │ │ │ │ + rsbseq lr, r9, ip, lsl #30 │ │ │ │ + rsbseq lr, r9, r0, lsr #30 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c6c0 │ │ │ │ ldr r1, [pc, #28] @ 24c6c4 │ │ │ │ ldr r0, [pc, #28] @ 24c6c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c6cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r9, r4, ip, asr #17 │ │ │ │ - addeq sp, r2, r4, lsr #12 │ │ │ │ - addeq sp, r2, r4, asr #12 │ │ │ │ + addseq r9, r4, ip, ror #18 │ │ │ │ + addeq sp, r2, r4, asr #13 │ │ │ │ + addeq sp, r2, r4, ror #13 │ │ │ │ andeq r0, r0, r1, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c704 │ │ │ │ ldr r1, [pc, #28] @ 24c708 │ │ │ │ ldr r0, [pc, #28] @ 24c70c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c710 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00949dfc │ │ │ │ - rsbseq lr, r9, r4, ror #27 │ │ │ │ - ldrsheq lr, [r9], #-216 @ 0xffffff28 @ │ │ │ │ + umullseq r9, r4, ip, lr │ │ │ │ + rsbseq lr, r9, r4, lsl #29 │ │ │ │ + @ instruction: 0x0079ee98 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c748 │ │ │ │ ldr r1, [pc, #28] @ 24c74c │ │ │ │ ldr r0, [pc, #28] @ 24c750 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00949db8 │ │ │ │ - addeq lr, r2, ip, lsr #4 │ │ │ │ - addeq lr, r2, r4, asr #4 │ │ │ │ + addseq r9, r4, r8, asr lr │ │ │ │ + addeq lr, r2, ip, asr #5 │ │ │ │ + addeq lr, r2, r4, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c788 │ │ │ │ ldr r1, [pc, #28] @ 24c78c │ │ │ │ ldr r0, [pc, #28] @ 24c790 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c794 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r9, r4, r8, ror sp │ │ │ │ - addeq lr, r2, r4, ror #1 │ │ │ │ - addeq lr, r2, r4, lsr #4 │ │ │ │ + addseq r9, r4, r8, lsl lr │ │ │ │ + addeq lr, r2, r4, lsl #3 │ │ │ │ + addeq lr, r2, r4, asr #5 │ │ │ │ andeq r0, r0, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c7cc │ │ │ │ ldr r1, [pc, #28] @ 24c7d0 │ │ │ │ ldr r0, [pc, #28] @ 24c7d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r9, r4, r4, lsr sp │ │ │ │ - rsbseq r4, r9, r8, asr r9 │ │ │ │ - rsbseq r4, r9, ip, ror #18 │ │ │ │ + @ instruction: 0x00949dd4 │ │ │ │ + ldrsheq r4, [r9], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r4, r9, ip, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #48] @ 24c820 │ │ │ │ ldr r4, [pc, #48] @ 24c824 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -1340,67 +1340,67 @@ │ │ │ │ ldr r0, [pc, #32] @ 24c82c │ │ │ │ ldr r3, [r3] │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r1, #1 │ │ │ │ b 24854c │ │ │ │ - @ instruction: 0x0082e1bc │ │ │ │ + addeq lr, r2, ip, asr r2 │ │ │ │ adceq lr, r5, r0, lsr #6 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - addeq lr, r2, ip, lsr #3 │ │ │ │ + addeq lr, r2, ip, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c860 │ │ │ │ ldr r1, [pc, #24] @ 24c864 │ │ │ │ ldr r0, [pc, #24] @ 24c868 │ │ │ │ ldr r2, [pc, #24] @ 24c86c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r0, lsl r1 │ │ │ │ - rsbseq lr, r9, r4, lsl #25 │ │ │ │ - @ instruction: 0x0079ec98 │ │ │ │ + @ instruction: 0x0094a1b0 │ │ │ │ + rsbseq lr, r9, r4, lsr #26 │ │ │ │ + rsbseq lr, r9, r8, lsr sp │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c8a4 │ │ │ │ ldr r1, [pc, #28] @ 24c8a8 │ │ │ │ ldr r0, [pc, #28] @ 24c8ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c8b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - ldrsbeq sl, [r4], r4 │ │ │ │ - addeq pc, r2, r0, lsr #2 │ │ │ │ - addeq pc, r2, ip, lsr #2 │ │ │ │ + addseq sl, r4, r4, ror r1 │ │ │ │ + addeq pc, r2, r0, asr #3 │ │ │ │ + addeq pc, r2, ip, asr #3 │ │ │ │ andeq r0, r0, r7, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c8e8 │ │ │ │ ldr r1, [pc, #28] @ 24c8ec │ │ │ │ ldr r0, [pc, #28] @ 24c8f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c8f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq sl, r4, ip, ror r4 │ │ │ │ - umulleq r4, r3, r4, r8 │ │ │ │ - strdeq r4, [r3], r4 @ │ │ │ │ + addseq sl, r4, ip, lsl r5 │ │ │ │ + addeq r4, r3, r4, lsr r9 │ │ │ │ + umulleq r4, r3, r4, r9 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ │ │ │ │ 0024c8f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -1414,622 +1414,622 @@ │ │ │ │ ldr r0, [pc, #28] @ 24c948 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094a8d4 │ │ │ │ - umulleq sp, r3, r4, r1 │ │ │ │ - @ instruction: 0x0083d2bc │ │ │ │ + addseq sl, r4, r4, ror r9 │ │ │ │ + addeq sp, r3, r4, lsr r2 │ │ │ │ + addeq sp, r3, ip, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c980 │ │ │ │ ldr r1, [pc, #28] @ 24c984 │ │ │ │ ldr r0, [pc, #28] @ 24c988 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #183 @ 0xb7 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - umullseq sl, r4, r4, r8 │ │ │ │ - addeq sp, r3, r4, asr r1 │ │ │ │ - umulleq sp, r3, ip, r2 │ │ │ │ + addseq sl, r4, r4, lsr r9 │ │ │ │ + strdeq sp, [r3], r4 │ │ │ │ + addeq sp, r3, ip, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c9c0 │ │ │ │ ldr r1, [pc, #28] @ 24c9c4 │ │ │ │ ldr r0, [pc, #28] @ 24c9c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #824 @ 0x338 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq sl, r4, ip, lsl #19 │ │ │ │ - addeq sp, r3, ip, lsr #8 │ │ │ │ - addeq r5, r5, r0, lsr r5 │ │ │ │ + addseq sl, r4, ip, lsr #20 │ │ │ │ + addeq sp, r3, ip, asr #9 │ │ │ │ + ldrdeq r5, [r5], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c9fc │ │ │ │ ldr r1, [pc, #24] @ 24ca00 │ │ │ │ ldr r0, [pc, #24] @ 24ca04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r0, lsl #24 │ │ │ │ - @ instruction: 0x0083ddb0 │ │ │ │ - @ instruction: 0x0083ddbc │ │ │ │ + addseq sl, r4, r0, lsr #25 │ │ │ │ + addeq sp, r3, r0, asr lr │ │ │ │ + addeq sp, r3, ip, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24ca38 │ │ │ │ ldr r1, [pc, #24] @ 24ca3c │ │ │ │ ldr r0, [pc, #24] @ 24ca40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r8, ror ip │ │ │ │ - rsbseq ip, r8, r4, lsr #28 │ │ │ │ - rsbseq ip, r8, ip, lsr lr │ │ │ │ + addseq sl, r4, r8, lsl sp │ │ │ │ + rsbseq ip, r8, r4, asr #29 │ │ │ │ + ldrsbeq ip, [r8], #-236 @ 0xffffff14 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ca78 │ │ │ │ ldr r1, [pc, #28] @ 24ca7c │ │ │ │ ldr r0, [pc, #28] @ 24ca80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq sl, r4, ip, lsr ip │ │ │ │ - addeq lr, r3, r8, rrx │ │ │ │ - addeq lr, r3, r8, lsl #1 │ │ │ │ + @ instruction: 0x0094acdc │ │ │ │ + addeq lr, r3, r8, lsl #2 │ │ │ │ + addeq lr, r3, r8, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cab8 │ │ │ │ ldr r1, [pc, #28] @ 24cabc │ │ │ │ ldr r0, [pc, #28] @ 24cac0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cac4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094abfc │ │ │ │ - addeq lr, r3, r4, lsr #32 │ │ │ │ - addeq sp, r3, r0, asr #9 │ │ │ │ + umullseq sl, r4, ip, ip │ │ │ │ + addeq lr, r3, r4, asr #1 │ │ │ │ + addeq sp, r3, r0, ror #10 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24caf8 │ │ │ │ ldr r1, [pc, #24] @ 24cafc │ │ │ │ ldr r0, [pc, #24] @ 24cb00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r8, ror pc │ │ │ │ - rsbseq ip, r8, r4, ror #26 │ │ │ │ - rsbseq r2, pc, r8, ror r8 @ │ │ │ │ + addseq fp, r4, r8, lsl r0 │ │ │ │ + rsbseq ip, r8, r4, lsl #28 │ │ │ │ + rsbseq r2, pc, r8, lsl r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cb38 │ │ │ │ ldr r1, [pc, #28] @ 24cb3c │ │ │ │ ldr r0, [pc, #28] @ 24cb40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq sl, r4, ip, lsr pc │ │ │ │ - rsbseq ip, r8, r8, lsr #26 │ │ │ │ - rsbseq ip, r8, r0, asr #26 │ │ │ │ + @ instruction: 0x0094afdc │ │ │ │ + rsbseq ip, r8, r8, asr #27 │ │ │ │ + rsbseq ip, r8, r0, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cb78 │ │ │ │ ldr r1, [pc, #28] @ 24cb7c │ │ │ │ ldr r0, [pc, #28] @ 24cb80 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cb84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r0, asr r5 │ │ │ │ - rsbseq fp, r9, r0, lsr #9 │ │ │ │ - @ instruction: 0x007c679c │ │ │ │ + @ instruction: 0x0094b5f0 │ │ │ │ + rsbseq fp, r9, r0, asr #10 │ │ │ │ + rsbseq r6, ip, ip, lsr r8 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cbbc │ │ │ │ ldr r1, [pc, #28] @ 24cbc0 │ │ │ │ ldr r0, [pc, #28] @ 24cbc4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cbc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq fp, r4, ip, lsl #10 │ │ │ │ - rsbseq fp, r9, ip, asr r4 │ │ │ │ - rsbseq r6, ip, r8, asr r7 │ │ │ │ + addseq fp, r4, ip, lsr #11 │ │ │ │ + ldrsheq fp, [r9], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrsheq r6, [ip], #-120 @ 0xffffff88 @ │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cc00 │ │ │ │ ldr r1, [pc, #28] @ 24cc04 │ │ │ │ ldr r0, [pc, #28] @ 24cc08 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cc0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r8, asr #9 │ │ │ │ - rsbseq fp, r9, r8, lsl r4 │ │ │ │ - rsbseq r6, ip, r4, lsl r7 │ │ │ │ + addseq fp, r4, r8, ror #10 │ │ │ │ + ldrheq fp, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrheq r6, [ip], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24cc40 │ │ │ │ ldr r1, [pc, #24] @ 24cc44 │ │ │ │ ldr r0, [pc, #24] @ 24cc48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq ip, r4, r8, ror #19 │ │ │ │ - addeq r1, r4, r4, lsl #3 │ │ │ │ - umulleq r1, r4, r4, r1 │ │ │ │ + addseq ip, r4, r8, lsl #21 │ │ │ │ + addeq r1, r4, r4, lsr #4 │ │ │ │ + addeq r1, r4, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cc80 │ │ │ │ ldr r1, [pc, #28] @ 24cc84 │ │ │ │ ldr r0, [pc, #28] @ 24cc88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq lr, r4, ip, lsl r8 │ │ │ │ - rsbseq ip, r8, r0, ror #23 │ │ │ │ - ldrsheq r2, [pc], #-100 @ │ │ │ │ + @ instruction: 0x0094e8bc │ │ │ │ + rsbseq ip, r8, r0, lsl #25 │ │ │ │ + @ instruction: 0x007f2794 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ccc0 │ │ │ │ ldr r1, [pc, #28] @ 24ccc4 │ │ │ │ ldr r0, [pc, #28] @ 24ccc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094e7dc │ │ │ │ - rsbseq ip, r8, r0, lsr #23 │ │ │ │ - ldrheq ip, [r8], #-184 @ 0xffffff48 @ │ │ │ │ + addseq lr, r4, ip, ror r8 │ │ │ │ + rsbseq ip, r8, r0, asr #24 │ │ │ │ + rsbseq ip, r8, r8, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cd00 │ │ │ │ ldr r1, [pc, #28] @ 24cd04 │ │ │ │ ldr r0, [pc, #28] @ 24cd08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #340 @ 0x154 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - umullseq lr, r4, ip, r7 │ │ │ │ - ldrdeq sl, [r4], r4 │ │ │ │ - rsbseq fp, ip, r4, lsr r6 │ │ │ │ + addseq lr, r4, ip, lsr r8 │ │ │ │ + addeq sl, r4, r4, ror ip │ │ │ │ + ldrsbeq fp, [ip], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cd40 │ │ │ │ ldr r1, [pc, #28] @ 24cd44 │ │ │ │ ldr r0, [pc, #28] @ 24cd48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094edb0 │ │ │ │ - rsbseq ip, r8, r0, lsr #22 │ │ │ │ - rsbseq r2, pc, r4, lsr r6 @ │ │ │ │ + addseq lr, r4, r0, asr lr │ │ │ │ + rsbseq ip, r8, r0, asr #23 │ │ │ │ + ldrsbeq r2, [pc], #-100 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cd80 │ │ │ │ ldr r1, [pc, #28] @ 24cd84 │ │ │ │ ldr r0, [pc, #28] @ 24cd88 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cd8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r0, ror sp │ │ │ │ - addeq sl, r6, r8, lsr #19 │ │ │ │ - ldrheq fp, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ + addseq lr, r4, r0, lsl lr │ │ │ │ + addeq sl, r6, r8, asr #20 │ │ │ │ + rsbseq fp, ip, r0, asr r6 │ │ │ │ andeq r0, r0, r7, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cdc4 │ │ │ │ ldr r1, [pc, #28] @ 24cdc8 │ │ │ │ ldr r0, [pc, #28] @ 24cdcc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cdd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq lr, r4, ip, lsr #26 │ │ │ │ - addeq sl, r6, r4, ror #18 │ │ │ │ - rsbseq fp, ip, ip, ror #10 │ │ │ │ + addseq lr, r4, ip, asr #27 │ │ │ │ + addeq sl, r6, r4, lsl #20 │ │ │ │ + rsbseq fp, ip, ip, lsl #12 │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ce08 │ │ │ │ ldr r1, [pc, #28] @ 24ce0c │ │ │ │ ldr r0, [pc, #28] @ 24ce10 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24ce14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r8, ror #25 │ │ │ │ - addeq sl, r6, r0, lsr #18 │ │ │ │ - rsbseq fp, ip, r8, lsr #10 │ │ │ │ + addseq lr, r4, r8, lsl #27 │ │ │ │ + addeq sl, r6, r0, asr #19 │ │ │ │ + rsbseq fp, ip, r8, asr #11 │ │ │ │ andeq r1, r0, r3, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ce4c │ │ │ │ ldr r1, [pc, #28] @ 24ce50 │ │ │ │ ldr r0, [pc, #28] @ 24ce54 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24ce58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r4, lsr #25 │ │ │ │ - ldrdeq sl, [r6], ip │ │ │ │ - rsbseq fp, ip, r4, ror #9 │ │ │ │ + addseq lr, r4, r4, asr #26 │ │ │ │ + addeq sl, r6, ip, ror r9 │ │ │ │ + rsbseq fp, ip, r4, lsl #11 │ │ │ │ @ instruction: 0x000001bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ce90 │ │ │ │ ldr r1, [pc, #28] @ 24ce94 │ │ │ │ ldr r0, [pc, #28] @ 24ce98 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24ce9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #536 @ 0x218 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r0, ror #24 │ │ │ │ - umulleq sl, r6, r8, r8 │ │ │ │ - rsbseq fp, ip, r0, lsr #9 │ │ │ │ + addseq lr, r4, r0, lsl #26 │ │ │ │ + addeq sl, r6, r8, lsr r9 │ │ │ │ + rsbseq fp, ip, r0, asr #10 │ │ │ │ andeq r1, r0, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ced4 │ │ │ │ ldr r1, [pc, #28] @ 24ced8 │ │ │ │ ldr r0, [pc, #28] @ 24cedc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq lr, r4, ip, lsl ip │ │ │ │ - rsbseq ip, r8, ip, lsl #19 │ │ │ │ - rsbseq ip, r8, r4, lsr #19 │ │ │ │ + @ instruction: 0x0094ecbc │ │ │ │ + rsbseq ip, r8, ip, lsr #20 │ │ │ │ + rsbseq ip, r8, r4, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cf14 │ │ │ │ ldr r1, [pc, #28] @ 24cf18 │ │ │ │ ldr r0, [pc, #28] @ 24cf1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cf20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #628 @ 0x274 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094ebdc │ │ │ │ - addeq sl, r6, r4, lsl r8 │ │ │ │ - rsbseq fp, ip, ip, lsl r4 │ │ │ │ + addseq lr, r4, ip, ror ip │ │ │ │ + @ instruction: 0x0086a8b4 │ │ │ │ + ldrheq fp, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r0, r0, sp, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cf58 │ │ │ │ ldr r1, [pc, #28] @ 24cf5c │ │ │ │ ldr r0, [pc, #28] @ 24cf60 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cf64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #648 @ 0x288 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - umullseq lr, r4, r8, fp │ │ │ │ - ldrdeq sl, [r6], r0 │ │ │ │ - ldrsbeq fp, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + addseq lr, r4, r8, lsr ip │ │ │ │ + addeq sl, r6, r0, ror r8 │ │ │ │ + rsbseq fp, ip, r8, ror r4 │ │ │ │ @ instruction: 0x000011b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cf9c │ │ │ │ ldr r1, [pc, #28] @ 24cfa0 │ │ │ │ ldr r0, [pc, #28] @ 24cfa4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cfa8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r4, asr fp │ │ │ │ - addeq sl, r6, ip, lsl #15 │ │ │ │ - @ instruction: 0x007cb394 │ │ │ │ + @ instruction: 0x0094ebf4 │ │ │ │ + addeq sl, r6, ip, lsr #16 │ │ │ │ + rsbseq fp, ip, r4, lsr r4 │ │ │ │ andeq r1, r0, r6, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cfe0 │ │ │ │ ldr r1, [pc, #28] @ 24cfe4 │ │ │ │ ldr r0, [pc, #28] @ 24cfe8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cfec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #680 @ 0x2a8 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r0, lsl fp │ │ │ │ - addeq sl, r6, r8, asr #14 │ │ │ │ - addeq ip, r4, r0, asr #7 │ │ │ │ + @ instruction: 0x0094ebb0 │ │ │ │ + addeq sl, r6, r8, ror #15 │ │ │ │ + addeq ip, r4, r0, ror #8 │ │ │ │ ldrdeq r1, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d024 │ │ │ │ ldr r1, [pc, #28] @ 24d028 │ │ │ │ ldr r0, [pc, #28] @ 24d02c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d030 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #700 @ 0x2bc │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq lr, r4, ip, asr #21 │ │ │ │ - addeq sl, r6, r4, lsl #14 │ │ │ │ - rsbseq fp, ip, ip, lsl #6 │ │ │ │ + addseq lr, r4, ip, ror #22 │ │ │ │ + addeq sl, r6, r4, lsr #15 │ │ │ │ + rsbseq fp, ip, ip, lsr #7 │ │ │ │ andeq r0, r0, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d068 │ │ │ │ ldr r1, [pc, #28] @ 24d06c │ │ │ │ ldr r0, [pc, #28] @ 24d070 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d074 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #740 @ 0x2e4 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r8, lsl #21 │ │ │ │ - addeq sl, r6, r0, asr #13 │ │ │ │ - addeq ip, r4, ip, lsl #7 │ │ │ │ + addseq lr, r4, r8, lsr #22 │ │ │ │ + addeq sl, r6, r0, ror #14 │ │ │ │ + addeq ip, r4, ip, lsr #8 │ │ │ │ strheq r2, [r0], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d0ac │ │ │ │ ldr r1, [pc, #28] @ 24d0b0 │ │ │ │ ldr r0, [pc, #28] @ 24d0b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d0b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r4, asr #20 │ │ │ │ - addeq sl, r6, ip, ror r6 │ │ │ │ - addeq ip, r4, r8, ror #6 │ │ │ │ + addseq lr, r4, r4, ror #21 │ │ │ │ + addeq sl, r6, ip, lsl r7 │ │ │ │ + addeq ip, r4, r8, lsl #8 │ │ │ │ andeq r2, r0, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d0f0 │ │ │ │ ldr r1, [pc, #28] @ 24d0f4 │ │ │ │ ldr r0, [pc, #28] @ 24d0f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #784 @ 0x310 │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r0, lsl #20 │ │ │ │ - addeq sl, r6, ip, lsr r6 │ │ │ │ - rsbseq fp, ip, r4, asr #4 │ │ │ │ + addseq lr, r4, r0, lsr #21 │ │ │ │ + ldrdeq sl, [r6], ip │ │ │ │ + rsbseq fp, ip, r4, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d130 │ │ │ │ ldr r1, [pc, #28] @ 24d134 │ │ │ │ ldr r0, [pc, #28] @ 24d138 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d13c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #816 @ 0x330 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r0, asr #19 │ │ │ │ - strdeq sl, [r6], r8 │ │ │ │ - rsbseq fp, ip, r0, lsl #4 │ │ │ │ + addseq lr, r4, r0, ror #20 │ │ │ │ + umulleq sl, r6, r8, r6 │ │ │ │ + rsbseq fp, ip, r0, lsr #5 │ │ │ │ ldrdeq r2, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d174 │ │ │ │ ldr r1, [pc, #28] @ 24d178 │ │ │ │ ldr r0, [pc, #28] @ 24d17c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d180 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #844 @ 0x34c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq lr, r4, ip, ror r9 │ │ │ │ - @ instruction: 0x0086a5b4 │ │ │ │ - ldrheq fp, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + addseq lr, r4, ip, lsl sl │ │ │ │ + addeq sl, r6, r4, asr r6 │ │ │ │ + rsbseq fp, ip, ip, asr r2 │ │ │ │ andeq r1, r0, sl, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24d1b4 │ │ │ │ ldr r1, [pc, #24] @ 24d1b8 │ │ │ │ ldr r0, [pc, #24] @ 24d1bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r4, lsl #27 │ │ │ │ - strdeq lr, [r4], r4 │ │ │ │ - addeq lr, r4, ip, lsl #4 │ │ │ │ + addseq pc, r4, r4, lsr #28 │ │ │ │ + umulleq lr, r4, r4, r2 │ │ │ │ + addeq lr, r4, ip, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d1f4 │ │ │ │ ldr r1, [pc, #28] @ 24d1f8 │ │ │ │ ldr r0, [pc, #28] @ 24d1fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r8, asr #26 │ │ │ │ - addeq lr, r4, r4, ror #3 │ │ │ │ - rsbseq fp, ip, r0, asr #2 │ │ │ │ + addseq pc, r4, r8, ror #27 │ │ │ │ + addeq lr, r4, r4, lsl #5 │ │ │ │ + rsbseq fp, ip, r0, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d234 │ │ │ │ ldr r1, [pc, #28] @ 24d238 │ │ │ │ ldr r0, [pc, #28] @ 24d23c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #159 @ 0x9f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094febc │ │ │ │ - addeq sp, r6, r4, lsr #31 │ │ │ │ - @ instruction: 0x0084e3b4 │ │ │ │ + addseq pc, r4, ip, asr pc @ │ │ │ │ + addeq lr, r6, r4, asr #32 │ │ │ │ + addeq lr, r4, r4, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d274 │ │ │ │ ldr r1, [pc, #28] @ 24d278 │ │ │ │ ldr r0, [pc, #28] @ 24d27c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq pc, r4, ip, ror lr @ │ │ │ │ - addeq sp, r6, r4, ror #30 │ │ │ │ - addeq lr, r4, r0, lsl #7 │ │ │ │ + addseq pc, r4, ip, lsl pc @ │ │ │ │ + addeq lr, r6, r4 │ │ │ │ + addeq lr, r4, r0, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d2b4 │ │ │ │ ldr r1, [pc, #28] @ 24d2b8 │ │ │ │ ldr r0, [pc, #28] @ 24d2bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d2c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq pc, r4, ip, lsr lr @ │ │ │ │ - addeq sp, r6, r0, lsr #30 │ │ │ │ - addeq lr, r4, r4, ror #6 │ │ │ │ + @ instruction: 0x0094fedc │ │ │ │ + addeq sp, r6, r0, asr #31 │ │ │ │ + addeq lr, r4, r4, lsl #8 │ │ │ │ andeq r0, r0, r2, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 24aa84 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -2041,17 +2041,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 24d314 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r0, r5, r8, lsr #18 │ │ │ │ - rsbseq ip, r8, r4, asr r5 │ │ │ │ - rsbseq ip, r8, ip, ror #10 │ │ │ │ + addseq r0, r5, r8, asr #19 │ │ │ │ + ldrsheq ip, [r8], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq ip, r8, ip, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 24aa84 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -2062,457 +2062,457 @@ │ │ │ │ ldr r0, [pc, #28] @ 24d368 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d36c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r0, r5, ip, lsr sl │ │ │ │ - addeq r4, r5, r0, ror r6 │ │ │ │ - ldrsbeq sl, [ip], #-240 @ 0xffffff10 @ │ │ │ │ + @ instruction: 0x00950adc │ │ │ │ + addeq r4, r5, r0, lsl r7 │ │ │ │ + rsbseq fp, ip, r0, ror r0 │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d3a4 │ │ │ │ ldr r1, [pc, #28] @ 24d3a8 │ │ │ │ ldr r0, [pc, #28] @ 24d3ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d3b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009509f8 │ │ │ │ - addeq r4, r5, ip, lsr #12 │ │ │ │ - rsbseq sl, ip, ip, lsl #31 │ │ │ │ + umullseq r0, r5, r8, sl │ │ │ │ + addeq r4, r5, ip, asr #13 │ │ │ │ + rsbseq fp, ip, ip, lsr #32 │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d3e8 │ │ │ │ ldr r1, [pc, #28] @ 24d3ec │ │ │ │ ldr r0, [pc, #28] @ 24d3f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009509b4 │ │ │ │ - addeq r4, r5, ip, ror #11 │ │ │ │ - rsbseq sl, ip, ip, asr #30 │ │ │ │ + addseq r0, r5, r4, asr sl │ │ │ │ + addeq r4, r5, ip, lsl #13 │ │ │ │ + rsbseq sl, ip, ip, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d428 │ │ │ │ ldr r1, [pc, #28] @ 24d42c │ │ │ │ ldr r0, [pc, #28] @ 24d430 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d434 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r0, r5, r4, ror r9 │ │ │ │ - addeq r4, r5, r8, lsr #11 │ │ │ │ - rsbseq sl, ip, r8, lsl #30 │ │ │ │ + addseq r0, r5, r4, lsl sl │ │ │ │ + addeq r4, r5, r8, asr #12 │ │ │ │ + rsbseq sl, ip, r8, lsr #31 │ │ │ │ andeq r0, r0, r2, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d46c │ │ │ │ ldr r1, [pc, #28] @ 24d470 │ │ │ │ ldr r0, [pc, #28] @ 24d474 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d478 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r0, r5, r0, lsr r9 │ │ │ │ - addeq r4, r5, r4, ror #10 │ │ │ │ - rsbseq sl, ip, r4, asr #29 │ │ │ │ + @ instruction: 0x009509d0 │ │ │ │ + addeq r4, r5, r4, lsl #12 │ │ │ │ + rsbseq sl, ip, r4, ror #30 │ │ │ │ andeq r0, r0, sl, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d4b0 │ │ │ │ ldr r1, [pc, #28] @ 24d4b4 │ │ │ │ ldr r0, [pc, #28] @ 24d4b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d4bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r0, r5, ip, ror #17 │ │ │ │ - addeq r4, r5, r0, lsr #10 │ │ │ │ - rsbseq sl, ip, r0, lsl #29 │ │ │ │ + addseq r0, r5, ip, lsl #19 │ │ │ │ + addeq r4, r5, r0, asr #11 │ │ │ │ + rsbseq sl, ip, r0, lsr #30 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24d4f0 │ │ │ │ ldr r1, [pc, #24] @ 24d4f4 │ │ │ │ ldr r0, [pc, #24] @ 24d4f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r0, r5, r0, asr #30 │ │ │ │ - @ instruction: 0x0084deb8 │ │ │ │ - ldrdeq sp, [r4], r0 │ │ │ │ + addseq r0, r5, r0, ror #31 │ │ │ │ + addeq sp, r4, r8, asr pc │ │ │ │ + addeq sp, r4, r0, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d530 │ │ │ │ ldr r1, [pc, #28] @ 24d534 │ │ │ │ ldr r0, [pc, #28] @ 24d538 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r1, r5, ip, ror r1 │ │ │ │ - rsbseq ip, r8, r0, lsr r3 │ │ │ │ - rsbseq ip, r8, r8, asr #6 │ │ │ │ + addseq r1, r5, ip, lsl r2 │ │ │ │ + ldrsbeq ip, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq ip, r8, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d570 │ │ │ │ ldr r1, [pc, #28] @ 24d574 │ │ │ │ ldr r0, [pc, #28] @ 24d578 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d57c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r1, r5, r4, asr r3 │ │ │ │ - addeq r5, r5, r0, lsl #17 │ │ │ │ - strdeq r5, [r5], ip │ │ │ │ + @ instruction: 0x009513f4 │ │ │ │ + addeq r5, r5, r0, lsr #18 │ │ │ │ + umulleq r5, r5, ip, r9 @ │ │ │ │ andeq r0, r0, r2, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d5b4 │ │ │ │ ldr r1, [pc, #28] @ 24d5b8 │ │ │ │ ldr r0, [pc, #28] @ 24d5bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d5c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r1, r5, r0, lsl r3 │ │ │ │ - addeq r5, r5, ip, lsr r8 │ │ │ │ - @ instruction: 0x008558b8 │ │ │ │ + @ instruction: 0x009513b0 │ │ │ │ + ldrdeq r5, [r5], ip │ │ │ │ + addeq r5, r5, r8, asr r9 │ │ │ │ andeq r0, r0, r2, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d5f8 │ │ │ │ ldr r1, [pc, #28] @ 24d5fc │ │ │ │ ldr r0, [pc, #28] @ 24d600 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009515fc │ │ │ │ - addeq r5, r5, r4, asr sp │ │ │ │ - rsbseq sl, ip, ip, lsr sp │ │ │ │ + umullseq r1, r5, ip, r6 │ │ │ │ + strdeq r5, [r5], r4 │ │ │ │ + ldrsbeq sl, [ip], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d638 │ │ │ │ ldr r1, [pc, #28] @ 24d63c │ │ │ │ ldr r0, [pc, #28] @ 24d640 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d644 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009515bc │ │ │ │ - addeq r5, r5, r0, lsl sp │ │ │ │ - addeq r5, r5, r8, asr #26 │ │ │ │ + addseq r1, r5, ip, asr r6 │ │ │ │ + @ instruction: 0x00855db0 │ │ │ │ + addeq r5, r5, r8, ror #27 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24d678 │ │ │ │ ldr r1, [pc, #24] @ 24d67c │ │ │ │ ldr r0, [pc, #24] @ 24d680 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r2, r5, r4, lsr #1 │ │ │ │ - rsbseq ip, r8, r4, ror #3 │ │ │ │ - ldrsheq r1, [pc], #-200 @ │ │ │ │ + addseq r2, r5, r4, asr #2 │ │ │ │ + rsbseq ip, r8, r4, lsl #5 │ │ │ │ + @ instruction: 0x007f1d98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d6b8 │ │ │ │ ldr r1, [pc, #28] @ 24d6bc │ │ │ │ ldr r0, [pc, #28] @ 24d6c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #408 @ 0x198 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r2, r5, r8, ror #1 │ │ │ │ - rsbseq ip, r8, r8, lsr #3 │ │ │ │ - rsbseq ip, r8, r0, asr #3 │ │ │ │ + addseq r2, r5, r8, lsl #3 │ │ │ │ + rsbseq ip, r8, r8, asr #4 │ │ │ │ + rsbseq ip, r8, r0, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24d6f4 │ │ │ │ ldr r1, [pc, #24] @ 24d6f8 │ │ │ │ ldr r0, [pc, #24] @ 24d6fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r2, r5, r0, lsr #16 │ │ │ │ - addeq ip, r5, r0, asr r6 │ │ │ │ - addeq ip, r5, r0, ror #12 │ │ │ │ + addseq r2, r5, r0, asr #17 │ │ │ │ + strdeq ip, [r5], r0 │ │ │ │ + addeq ip, r5, r0, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d734 │ │ │ │ ldr r1, [pc, #28] @ 24d738 │ │ │ │ ldr r0, [pc, #28] @ 24d73c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d740 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - umullseq r2, r5, r4, r8 │ │ │ │ - addeq ip, r5, r8, ror #21 │ │ │ │ - strdeq ip, [r5], r4 │ │ │ │ + addseq r2, r5, r4, lsr r9 │ │ │ │ + addeq ip, r5, r8, lsl #23 │ │ │ │ + umulleq ip, r5, r4, fp │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d778 │ │ │ │ ldr r1, [pc, #28] @ 24d77c │ │ │ │ ldr r0, [pc, #28] @ 24d780 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d784 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r2, r5, ip, lsl #21 │ │ │ │ - addeq sp, r5, r4, lsr #20 │ │ │ │ - ldrdeq sp, [r5], r0 │ │ │ │ + addseq r2, r5, ip, lsr #22 │ │ │ │ + addeq sp, r5, r4, asr #21 │ │ │ │ + addeq sp, r5, r0, ror ip │ │ │ │ @ instruction: 0x000005b6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d7bc │ │ │ │ ldr r1, [pc, #28] @ 24d7c0 │ │ │ │ ldr r0, [pc, #28] @ 24d7c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #191 @ 0xbf │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r2, r5, r0, ror pc │ │ │ │ - addeq pc, r5, r4, asr fp @ │ │ │ │ - rsbseq sl, ip, r8, ror fp │ │ │ │ + addseq r3, r5, r0, lsl r0 │ │ │ │ + strdeq pc, [r5], r4 │ │ │ │ + rsbseq sl, ip, r8, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d7fc │ │ │ │ ldr r1, [pc, #28] @ 24d800 │ │ │ │ ldr r0, [pc, #28] @ 24d804 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r2, r5, r0, lsr pc │ │ │ │ - rsbseq ip, r8, r4, rrx │ │ │ │ - rsbseq ip, r8, ip, ror r0 │ │ │ │ + @ instruction: 0x00952fd0 │ │ │ │ + rsbseq ip, r8, r4, lsl #2 │ │ │ │ + rsbseq ip, r8, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d83c │ │ │ │ ldr r1, [pc, #28] @ 24d840 │ │ │ │ ldr r0, [pc, #28] @ 24d844 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r3, r5, r4, ror #6 │ │ │ │ - rsbseq ip, r8, r4, lsr #32 │ │ │ │ - rsbseq ip, r8, ip, lsr r0 │ │ │ │ + addseq r3, r5, r4, lsl #8 │ │ │ │ + rsbseq ip, r8, r4, asr #1 │ │ │ │ + ldrsbeq ip, [r8], #-12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d87c │ │ │ │ ldr r1, [pc, #28] @ 24d880 │ │ │ │ ldr r0, [pc, #28] @ 24d884 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r3, r5, ip, lsl #22 │ │ │ │ - addeq r2, r6, r8, ror #15 │ │ │ │ - addeq r2, r6, r0, asr r8 │ │ │ │ + addseq r3, r5, ip, lsr #23 │ │ │ │ + addeq r2, r6, r8, lsl #17 │ │ │ │ + strdeq r2, [r6], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d8bc │ │ │ │ ldr r1, [pc, #28] @ 24d8c0 │ │ │ │ ldr r0, [pc, #28] @ 24d8c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d8c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r3, r5, ip, asr #21 │ │ │ │ - addeq r2, r6, r4, lsr #15 │ │ │ │ - addeq r2, r6, ip, lsl r8 │ │ │ │ + addseq r3, r5, ip, ror #22 │ │ │ │ + addeq r2, r6, r4, asr #16 │ │ │ │ + @ instruction: 0x008628bc │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d900 │ │ │ │ ldr r1, [pc, #28] @ 24d904 │ │ │ │ ldr r0, [pc, #28] @ 24d908 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d90c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r3, r5, r8, lsl #21 │ │ │ │ - addeq r2, r6, r0, ror #14 │ │ │ │ - addeq r2, r6, r8, ror #15 │ │ │ │ + addseq r3, r5, r8, lsr #22 │ │ │ │ + addeq r2, r6, r0, lsl #16 │ │ │ │ + addeq r2, r6, r8, lsl #17 │ │ │ │ andeq r0, r0, sl, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d944 │ │ │ │ ldr r1, [pc, #28] @ 24d948 │ │ │ │ ldr r0, [pc, #28] @ 24d94c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #169 @ 0xa9 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r3, r5, r4, asr #20 │ │ │ │ - addeq r2, r6, r0, lsr #14 │ │ │ │ - addeq r2, r6, r0, ror #15 │ │ │ │ + addseq r3, r5, r4, ror #21 │ │ │ │ + addeq r2, r6, r0, asr #15 │ │ │ │ + addeq r2, r6, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d984 │ │ │ │ ldr r1, [pc, #28] @ 24d988 │ │ │ │ ldr r0, [pc, #28] @ 24d98c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r3, r5, r4, lsl #20 │ │ │ │ - addeq r2, r6, r0, ror #13 │ │ │ │ - addeq r2, r6, r8, asr #14 │ │ │ │ + addseq r3, r5, r4, lsr #21 │ │ │ │ + addeq r2, r6, r0, lsl #15 │ │ │ │ + addeq r2, r6, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d9c4 │ │ │ │ ldr r1, [pc, #28] @ 24d9c8 │ │ │ │ ldr r0, [pc, #28] @ 24d9cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r3, r5, r4, asr #19 │ │ │ │ - addeq r2, r6, r0, lsr #13 │ │ │ │ - addeq r2, r6, r0, lsr #15 │ │ │ │ + addseq r3, r5, r4, ror #20 │ │ │ │ + addeq r2, r6, r0, asr #14 │ │ │ │ + addeq r2, r6, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24da04 │ │ │ │ ldr r1, [pc, #28] @ 24da08 │ │ │ │ ldr r0, [pc, #28] @ 24da0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r3, r5, ip, ror #23 │ │ │ │ - addeq r3, r6, ip, lsl r7 │ │ │ │ - ldrdeq r3, [r6], r4 │ │ │ │ + addseq r3, r5, ip, lsl #25 │ │ │ │ + @ instruction: 0x008637bc │ │ │ │ + addeq r3, r6, r4, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24da40 │ │ │ │ ldr r1, [pc, #24] @ 24da44 │ │ │ │ ldr r0, [pc, #24] @ 24da48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r4, r5, ip, lsr r4 │ │ │ │ - addeq r7, r6, ip, lsl #18 │ │ │ │ - ldrsbeq fp, [ip], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x009544dc │ │ │ │ + addeq r7, r6, ip, lsr #19 │ │ │ │ + rsbseq fp, ip, r4, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 24aa84 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -2523,912 +2523,912 @@ │ │ │ │ ldr r0, [pc, #28] @ 24da9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r4, r5, r4, lsl sp │ │ │ │ - rsbseq fp, r8, ip, asr #27 │ │ │ │ - rsbseq fp, r8, r4, ror #27 │ │ │ │ + @ instruction: 0x00954db4 │ │ │ │ + rsbseq fp, r8, ip, ror #28 │ │ │ │ + rsbseq fp, r8, r4, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24dad4 │ │ │ │ ldr r1, [pc, #28] @ 24dad8 │ │ │ │ ldr r0, [pc, #28] @ 24dadc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r4, r5, r8, lsl pc │ │ │ │ - rsbseq fp, r8, ip, lsl #27 │ │ │ │ - rsbseq fp, r8, r4, lsr #27 │ │ │ │ + @ instruction: 0x00954fb8 │ │ │ │ + rsbseq fp, r8, ip, lsr #28 │ │ │ │ + rsbseq fp, r8, r4, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24db10 │ │ │ │ ldr r1, [pc, #24] @ 24db14 │ │ │ │ ldr r0, [pc, #24] @ 24db18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r5, r5, r0, asr #1 │ │ │ │ - rsbseq fp, r8, ip, asr #26 │ │ │ │ - rsbseq fp, r8, r4, ror #26 │ │ │ │ + addseq r5, r5, r0, ror #2 │ │ │ │ + rsbseq fp, r8, ip, ror #27 │ │ │ │ + rsbseq fp, r8, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24db4c │ │ │ │ ldr r1, [pc, #24] @ 24db50 │ │ │ │ ldr r0, [pc, #24] @ 24db54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r6, r5, ip, lsr #8 │ │ │ │ - rsbseq fp, r8, r0, lsl sp │ │ │ │ - rsbseq fp, r8, r8, lsr #26 │ │ │ │ + addseq r6, r5, ip, asr #9 │ │ │ │ + ldrheq fp, [r8], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq fp, r8, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24db88 │ │ │ │ ldr r1, [pc, #24] @ 24db8c │ │ │ │ ldr r0, [pc, #24] @ 24db90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - umullseq r6, r5, r8, r5 │ │ │ │ - ldrsbeq fp, [r8], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq fp, r8, ip, ror #25 │ │ │ │ + addseq r6, r5, r8, lsr r6 │ │ │ │ + rsbseq fp, r8, r4, ror sp │ │ │ │ + rsbseq fp, r8, ip, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dbc4 │ │ │ │ ldr r1, [pc, #24] @ 24dbc8 │ │ │ │ ldr r0, [pc, #24] @ 24dbcc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r6, r5, ip, lsr sl │ │ │ │ - @ instruction: 0x0078bc98 │ │ │ │ - ldrheq fp, [r8], #-192 @ 0xffffff40 @ │ │ │ │ + @ instruction: 0x00956adc │ │ │ │ + rsbseq fp, r8, r8, lsr sp │ │ │ │ + rsbseq fp, r8, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dc00 │ │ │ │ ldr r1, [pc, #24] @ 24dc04 │ │ │ │ ldr r0, [pc, #24] @ 24dc08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r6, r5, r4, lsr #28 │ │ │ │ - rsbseq fp, r8, ip, asr ip │ │ │ │ - rsbseq fp, r8, r4, ror ip │ │ │ │ + addseq r6, r5, r4, asr #29 │ │ │ │ + ldrsheq fp, [r8], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq fp, r8, r4, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dc3c │ │ │ │ ldr r1, [pc, #24] @ 24dc40 │ │ │ │ ldr r0, [pc, #24] @ 24dc44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r6, r5, r0, lsr #31 │ │ │ │ - rsbseq fp, r8, r0, lsr #24 │ │ │ │ - rsbseq fp, r8, r8, lsr ip │ │ │ │ + addseq r7, r5, r0, asr #32 │ │ │ │ + rsbseq fp, r8, r0, asr #25 │ │ │ │ + ldrsbeq fp, [r8], #-200 @ 0xffffff38 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dc78 │ │ │ │ ldr r1, [pc, #24] @ 24dc7c │ │ │ │ ldr r0, [pc, #24] @ 24dc80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r7, r5, r8, lsl #9 │ │ │ │ - rsbseq fp, r8, r4, ror #23 │ │ │ │ - ldrsheq fp, [r8], #-188 @ 0xffffff44 @ │ │ │ │ + addseq r7, r5, r8, lsr #10 │ │ │ │ + rsbseq fp, r8, r4, lsl #25 │ │ │ │ + @ instruction: 0x0078bc9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dcb4 │ │ │ │ ldr r1, [pc, #24] @ 24dcb8 │ │ │ │ ldr r0, [pc, #24] @ 24dcbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - umullseq r7, r5, ip, r8 │ │ │ │ - rsbseq fp, r8, r8, lsr #23 │ │ │ │ - rsbseq fp, r8, r0, asr #23 │ │ │ │ + addseq r7, r5, ip, lsr r9 │ │ │ │ + rsbseq fp, r8, r8, asr #24 │ │ │ │ + rsbseq fp, r8, r0, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dcf0 │ │ │ │ ldr r1, [pc, #24] @ 24dcf4 │ │ │ │ ldr r0, [pc, #24] @ 24dcf8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r7, r5, r0, asr #18 │ │ │ │ - rsbseq fp, r8, ip, ror #22 │ │ │ │ - rsbseq fp, r8, r4, lsl #23 │ │ │ │ + addseq r7, r5, r0, ror #19 │ │ │ │ + rsbseq fp, r8, ip, lsl #24 │ │ │ │ + rsbseq fp, r8, r4, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dd2c │ │ │ │ ldr r1, [pc, #24] @ 24dd30 │ │ │ │ ldr r0, [pc, #24] @ 24dd34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r7, r5, r8, lsr fp │ │ │ │ - rsbseq fp, r8, r0, lsr fp │ │ │ │ - rsbseq fp, r8, r8, asr #22 │ │ │ │ + @ instruction: 0x00957bd8 │ │ │ │ + ldrsbeq fp, [r8], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq fp, r8, r8, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dd68 │ │ │ │ ldr r1, [pc, #24] @ 24dd6c │ │ │ │ ldr r0, [pc, #24] @ 24dd70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009582f4 │ │ │ │ - ldrsheq fp, [r8], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq fp, r8, ip, lsl #22 │ │ │ │ + umullseq r8, r5, r4, r3 │ │ │ │ + @ instruction: 0x0078bb94 │ │ │ │ + rsbseq fp, r8, ip, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dda4 │ │ │ │ ldr r1, [pc, #24] @ 24dda8 │ │ │ │ ldr r0, [pc, #24] @ 24ddac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r8, r5, r4, ror #14 │ │ │ │ - ldrheq fp, [r8], #-168 @ 0xffffff58 @ │ │ │ │ - ldrsbeq fp, [r8], #-160 @ 0xffffff60 @ │ │ │ │ + addseq r8, r5, r4, lsl #16 │ │ │ │ + rsbseq fp, r8, r8, asr fp │ │ │ │ + rsbseq fp, r8, r0, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dde0 │ │ │ │ ldr r1, [pc, #24] @ 24dde4 │ │ │ │ ldr r0, [pc, #24] @ 24dde8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r8, r5, r4, ror ip │ │ │ │ - rsbseq fp, r8, ip, ror sl │ │ │ │ - @ instruction: 0x0078ba94 │ │ │ │ + addseq r8, r5, r4, lsl sp │ │ │ │ + rsbseq fp, r8, ip, lsl fp │ │ │ │ + rsbseq fp, r8, r4, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24de1c │ │ │ │ ldr r1, [pc, #24] @ 24de20 │ │ │ │ ldr r0, [pc, #24] @ 24de24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r9, r5, ip, lsl #6 │ │ │ │ - rsbseq fp, r8, r0, asr #20 │ │ │ │ - rsbseq fp, r8, r8, asr sl │ │ │ │ + addseq r9, r5, ip, lsr #7 │ │ │ │ + rsbseq fp, r8, r0, ror #21 │ │ │ │ + ldrsheq fp, [r8], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24de5c │ │ │ │ ldr r1, [pc, #28] @ 24de60 │ │ │ │ ldr r0, [pc, #28] @ 24de64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #344 @ 0x158 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009592f4 │ │ │ │ - addeq r0, r9, r8, lsr r1 │ │ │ │ - addeq r0, r9, ip, asr r2 │ │ │ │ + umullseq r9, r5, r4, r3 │ │ │ │ + ldrdeq r0, [r9], r8 │ │ │ │ + strdeq r0, [r9], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24de9c │ │ │ │ ldr r1, [pc, #28] @ 24dea0 │ │ │ │ ldr r0, [pc, #28] @ 24dea4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009593b4 │ │ │ │ - @ instruction: 0x008902b4 │ │ │ │ - addeq r0, r9, ip, asr #5 │ │ │ │ + addseq r9, r5, r4, asr r4 │ │ │ │ + addeq r0, r9, r4, asr r3 │ │ │ │ + addeq r0, r9, ip, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24ded8 │ │ │ │ ldr r1, [pc, #24] @ 24dedc │ │ │ │ ldr r0, [pc, #24] @ 24dee0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r0, asr #8 │ │ │ │ - rsbseq fp, r8, r4, lsl #19 │ │ │ │ - @ instruction: 0x0078b99c │ │ │ │ + addseq r9, r5, r0, ror #9 │ │ │ │ + rsbseq fp, r8, r4, lsr #20 │ │ │ │ + rsbseq fp, r8, ip, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24df14 │ │ │ │ ldr r1, [pc, #24] @ 24df18 │ │ │ │ ldr r0, [pc, #24] @ 24df1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r8, asr r6 │ │ │ │ - rsbseq fp, r8, r8, asr #18 │ │ │ │ - rsbseq r1, pc, ip, asr r4 @ │ │ │ │ + @ instruction: 0x009596f8 │ │ │ │ + rsbseq fp, r8, r8, ror #19 │ │ │ │ + ldrsheq r1, [pc], #-76 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24df54 │ │ │ │ ldr r1, [pc, #28] @ 24df58 │ │ │ │ ldr r0, [pc, #28] @ 24df5c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24df60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r9, r5, ip, lsl r6 │ │ │ │ - addeq r0, r9, r0, lsr #31 │ │ │ │ - strdeq r0, [r9], r4 │ │ │ │ + @ instruction: 0x009596bc │ │ │ │ + addeq r1, r9, r0, asr #32 │ │ │ │ + umulleq r1, r9, r4, r0 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24df98 │ │ │ │ ldr r1, [pc, #28] @ 24df9c │ │ │ │ ldr r0, [pc, #28] @ 24dfa0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009595d8 │ │ │ │ - rsbseq fp, r8, r8, asr #17 │ │ │ │ - rsbseq fp, r8, r0, ror #17 │ │ │ │ + addseq r9, r5, r8, ror r6 │ │ │ │ + rsbseq fp, r8, r8, ror #18 │ │ │ │ + rsbseq fp, r8, r0, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24dfd8 │ │ │ │ ldr r1, [pc, #28] @ 24dfdc │ │ │ │ ldr r0, [pc, #28] @ 24dfe0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r4, asr #17 │ │ │ │ - rsbseq fp, r8, r8, lsl #17 │ │ │ │ - @ instruction: 0x007f139c │ │ │ │ + addseq r9, r5, r4, ror #18 │ │ │ │ + rsbseq fp, r8, r8, lsr #18 │ │ │ │ + rsbseq r1, pc, ip, lsr r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e018 │ │ │ │ ldr r1, [pc, #28] @ 24e01c │ │ │ │ ldr r0, [pc, #28] @ 24e020 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r4, lsl #17 │ │ │ │ - addeq r1, r9, ip, lsl #3 │ │ │ │ - strdeq r3, [r1], ip │ │ │ │ + addseq r9, r5, r4, lsr #18 │ │ │ │ + addeq r1, r9, ip, lsr #4 │ │ │ │ + umulleq r3, r1, ip, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e058 │ │ │ │ ldr r1, [pc, #28] @ 24e05c │ │ │ │ ldr r0, [pc, #28] @ 24e060 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r4, lsr #21 │ │ │ │ - rsbseq fp, r8, r8, lsl #16 │ │ │ │ - rsbseq r1, pc, ip, lsl r3 @ │ │ │ │ + addseq r9, r5, r4, asr #22 │ │ │ │ + rsbseq fp, r8, r8, lsr #17 │ │ │ │ + ldrheq r1, [pc], #-60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e098 │ │ │ │ ldr r1, [pc, #28] @ 24e09c │ │ │ │ ldr r0, [pc, #28] @ 24e0a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r4, ror #20 │ │ │ │ - rsbseq fp, r8, r8, asr #15 │ │ │ │ - rsbseq fp, r8, r0, ror #15 │ │ │ │ + addseq r9, r5, r4, lsl #22 │ │ │ │ + rsbseq fp, r8, r8, ror #16 │ │ │ │ + rsbseq fp, r8, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e0d4 │ │ │ │ ldr r1, [pc, #24] @ 24e0d8 │ │ │ │ ldr r0, [pc, #24] @ 24e0dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r0, ror #22 │ │ │ │ - ldrdeq r1, [r9], r0 │ │ │ │ - addeq r1, r9, r0, ror #13 │ │ │ │ + addseq r9, r5, r0, lsl #24 │ │ │ │ + addeq r1, r9, r0, ror r7 │ │ │ │ + addeq r1, r9, r0, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e110 │ │ │ │ ldr r1, [pc, #24] @ 24e114 │ │ │ │ ldr r0, [pc, #24] @ 24e118 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r0, ror fp │ │ │ │ - rsbseq fp, r8, ip, asr #14 │ │ │ │ - rsbseq fp, r8, r4, ror #14 │ │ │ │ + addseq r9, r5, r0, lsl ip │ │ │ │ + rsbseq fp, r8, ip, ror #15 │ │ │ │ + rsbseq fp, r8, r4, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e14c │ │ │ │ ldr r1, [pc, #24] @ 24e150 │ │ │ │ ldr r0, [pc, #24] @ 24e154 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r9, r5, ip, ror fp │ │ │ │ - rsbseq fp, r8, r0, lsl r7 │ │ │ │ - rsbseq fp, r8, r8, lsr #14 │ │ │ │ + addseq r9, r5, ip, lsl ip │ │ │ │ + ldrheq fp, [r8], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq fp, r8, r8, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e188 │ │ │ │ ldr r1, [pc, #24] @ 24e18c │ │ │ │ ldr r0, [pc, #24] @ 24e190 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00959bbc │ │ │ │ - ldrsbeq fp, [r8], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r1, pc, r8, ror #3 │ │ │ │ + addseq r9, r5, ip, asr ip │ │ │ │ + rsbseq fp, r8, r4, ror r7 │ │ │ │ + rsbseq r1, pc, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e1c8 │ │ │ │ ldr r1, [pc, #28] @ 24e1cc │ │ │ │ ldr r0, [pc, #28] @ 24e1d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r9, r5, ip, lsr #23 │ │ │ │ - @ instruction: 0x0078b698 │ │ │ │ - rsbseq r1, pc, ip, lsr #3 │ │ │ │ + addseq r9, r5, ip, asr #24 │ │ │ │ + rsbseq fp, r8, r8, lsr r7 │ │ │ │ + rsbseq r1, pc, ip, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e208 │ │ │ │ ldr r1, [pc, #28] @ 24e20c │ │ │ │ ldr r0, [pc, #28] @ 24e210 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r9, r5, ip, ror #22 │ │ │ │ - rsbseq fp, r8, r8, asr r6 │ │ │ │ - rsbseq fp, r8, r0, ror r6 │ │ │ │ + addseq r9, r5, ip, lsl #24 │ │ │ │ + ldrsheq fp, [r8], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq fp, r8, r0, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e248 │ │ │ │ ldr r1, [pc, #28] @ 24e24c │ │ │ │ ldr r0, [pc, #28] @ 24e250 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r8, lsl #25 │ │ │ │ - rsbseq fp, r8, r8, lsl r6 │ │ │ │ - rsbseq fp, r8, r0, lsr r6 │ │ │ │ + addseq r9, r5, r8, lsr #26 │ │ │ │ + ldrheq fp, [r8], #-104 @ 0xffffff98 @ │ │ │ │ + ldrsbeq fp, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e284 │ │ │ │ ldr r1, [pc, #24] @ 24e288 │ │ │ │ ldr r0, [pc, #24] @ 24e28c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r9, r5, ip, ror #25 │ │ │ │ - ldrsbeq fp, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r1, pc, ip, ror #1 │ │ │ │ + addseq r9, r5, ip, lsl #27 │ │ │ │ + rsbseq fp, r8, r8, ror r6 │ │ │ │ + rsbseq r1, pc, ip, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e2c4 │ │ │ │ ldr r1, [pc, #28] @ 24e2c8 │ │ │ │ ldr r0, [pc, #28] @ 24e2cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00959cb0 │ │ │ │ - @ instruction: 0x0078b59c │ │ │ │ - ldrheq fp, [r8], #-84 @ 0xffffffac @ │ │ │ │ + addseq r9, r5, r0, asr sp │ │ │ │ + rsbseq fp, r8, ip, lsr r6 │ │ │ │ + rsbseq fp, r8, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e304 │ │ │ │ ldr r1, [pc, #28] @ 24e308 │ │ │ │ ldr r0, [pc, #28] @ 24e30c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24e310 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r4, lsl #27 │ │ │ │ - addeq r1, r9, r8, lsr sp │ │ │ │ - addeq r1, r9, r0, asr sp │ │ │ │ + addseq r9, r5, r4, lsr #28 │ │ │ │ + ldrdeq r1, [r9], r8 │ │ │ │ + strdeq r1, [r9], r0 │ │ │ │ @ instruction: 0x000003be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e348 │ │ │ │ ldr r1, [pc, #28] @ 24e34c │ │ │ │ ldr r0, [pc, #28] @ 24e350 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24e354 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r0, asr #26 │ │ │ │ - strdeq r1, [r9], r4 │ │ │ │ - addeq r1, r9, r0, asr #26 │ │ │ │ + addseq r9, r5, r0, ror #27 │ │ │ │ + umulleq r1, r9, r4, sp │ │ │ │ + addeq r1, r9, r0, ror #27 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e388 │ │ │ │ ldr r1, [pc, #24] @ 24e38c │ │ │ │ ldr r0, [pc, #24] @ 24e390 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r4, ror pc │ │ │ │ - @ instruction: 0x008926b8 │ │ │ │ - ldrdeq r2, [r9], r0 │ │ │ │ + addseq sl, r5, r4, lsl r0 │ │ │ │ + addeq r2, r9, r8, asr r7 │ │ │ │ + addeq r2, r9, r0, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e3c8 │ │ │ │ ldr r1, [pc, #28] @ 24e3cc │ │ │ │ ldr r0, [pc, #28] @ 24e3d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #104 @ 0x68 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r8, lsr pc │ │ │ │ - addeq r2, r9, ip, ror r6 │ │ │ │ - umulleq r2, r9, r4, r6 │ │ │ │ + @ instruction: 0x00959fd8 │ │ │ │ + addeq r2, r9, ip, lsl r7 │ │ │ │ + addeq r2, r9, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e408 │ │ │ │ ldr r1, [pc, #28] @ 24e40c │ │ │ │ ldr r0, [pc, #28] @ 24e410 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00959ef8 │ │ │ │ - addeq r2, r9, ip, lsr r6 │ │ │ │ - addeq r2, r9, r8, ror #12 │ │ │ │ + umullseq r9, r5, r8, pc @ │ │ │ │ + ldrdeq r2, [r9], ip │ │ │ │ + addeq r2, r9, r8, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e448 │ │ │ │ ldr r1, [pc, #28] @ 24e44c │ │ │ │ ldr r0, [pc, #28] @ 24e450 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00959eb8 │ │ │ │ - strdeq r2, [r9], ip │ │ │ │ - addeq r2, r9, r8, lsr #12 │ │ │ │ + addseq r9, r5, r8, asr pc │ │ │ │ + umulleq r2, r9, ip, r6 │ │ │ │ + addeq r2, r9, r8, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e488 │ │ │ │ ldr r1, [pc, #28] @ 24e48c │ │ │ │ ldr r0, [pc, #28] @ 24e490 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r0, ror r3 │ │ │ │ - ldrsbeq fp, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrsheq fp, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + addseq sl, r5, r0, lsl r4 │ │ │ │ + rsbseq fp, r8, r8, ror r4 │ │ │ │ + @ instruction: 0x0078b490 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e4c8 │ │ │ │ ldr r1, [pc, #28] @ 24e4cc │ │ │ │ ldr r0, [pc, #28] @ 24e4d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, ip, asr #7 │ │ │ │ - @ instruction: 0x0078b398 │ │ │ │ - rsbseq r0, pc, ip, lsr #29 │ │ │ │ + addseq sl, r5, ip, ror #8 │ │ │ │ + rsbseq fp, r8, r8, lsr r4 │ │ │ │ + rsbseq r0, pc, ip, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e504 │ │ │ │ ldr r1, [pc, #24] @ 24e508 │ │ │ │ ldr r0, [pc, #24] @ 24e50c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, ip, lsr r5 │ │ │ │ - rsbseq fp, r8, r8, asr r3 │ │ │ │ - rsbseq r0, pc, ip, ror #28 │ │ │ │ + @ instruction: 0x0095a5dc │ │ │ │ + ldrsheq fp, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r0, pc, ip, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e544 │ │ │ │ ldr r1, [pc, #28] @ 24e548 │ │ │ │ ldr r0, [pc, #28] @ 24e54c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r0, lsl #10 │ │ │ │ - rsbseq fp, r8, ip, lsl r3 │ │ │ │ - rsbseq fp, r8, r4, lsr r3 │ │ │ │ + addseq sl, r5, r0, lsr #11 │ │ │ │ + ldrheq fp, [r8], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrsbeq fp, [r8], #-52 @ 0xffffffcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e584 │ │ │ │ ldr r1, [pc, #28] @ 24e588 │ │ │ │ ldr r0, [pc, #28] @ 24e58c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - umullseq sl, r5, ip, r9 │ │ │ │ - rsbseq r2, r9, r0, lsr #23 │ │ │ │ - ldrheq r2, [r9], #-180 @ 0xffffff4c @ │ │ │ │ + addseq sl, r5, ip, lsr sl │ │ │ │ + rsbseq r2, r9, r0, asr #24 │ │ │ │ + rsbseq r2, r9, r4, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e5c0 │ │ │ │ ldr r1, [pc, #24] @ 24e5c4 │ │ │ │ ldr r0, [pc, #24] @ 24e5c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r8, asr sl │ │ │ │ - rsbseq pc, r9, r4, ror #27 │ │ │ │ - ldrsheq pc, [r9], #-216 @ 0xffffff28 @ │ │ │ │ + @ instruction: 0x0095aaf8 │ │ │ │ + rsbseq pc, r9, r4, lsl #29 │ │ │ │ + @ instruction: 0x0079fe98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e600 │ │ │ │ ldr r1, [pc, #28] @ 24e604 │ │ │ │ ldr r0, [pc, #28] @ 24e608 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, ip, lsl sl │ │ │ │ - rsbseq pc, r9, r8, lsr #27 │ │ │ │ - ldrsheq pc, [r9], #-216 @ 0xffffff28 @ │ │ │ │ + @ instruction: 0x0095aabc │ │ │ │ + rsbseq pc, r9, r8, asr #28 │ │ │ │ + @ instruction: 0x0079fe98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e640 │ │ │ │ ldr r1, [pc, #28] @ 24e644 │ │ │ │ ldr r0, [pc, #28] @ 24e648 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0095a9dc │ │ │ │ - rsbseq pc, r9, r8, ror #26 │ │ │ │ - ldrheq pc, [r9], #-216 @ 0xffffff28 @ │ │ │ │ + addseq sl, r5, ip, ror sl │ │ │ │ + rsbseq pc, r9, r8, lsl #28 │ │ │ │ + rsbseq pc, r9, r8, asr lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e67c │ │ │ │ ldr r1, [pc, #24] @ 24e680 │ │ │ │ ldr r0, [pc, #24] @ 24e684 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0095a9fc │ │ │ │ - rsbseq pc, r9, r8, lsr #26 │ │ │ │ - rsbseq pc, r9, r8, ror sp @ │ │ │ │ + umullseq sl, r5, ip, sl │ │ │ │ + rsbseq pc, r9, r8, asr #27 │ │ │ │ + rsbseq pc, r9, r8, lsl lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e6bc │ │ │ │ ldr r1, [pc, #28] @ 24e6c0 │ │ │ │ ldr r0, [pc, #28] @ 24e6c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r0, asr #19 │ │ │ │ - rsbseq pc, r9, ip, ror #25 │ │ │ │ - rsbseq pc, r9, ip, lsr sp @ │ │ │ │ + addseq sl, r5, r0, ror #20 │ │ │ │ + rsbseq pc, r9, ip, lsl #27 │ │ │ │ + ldrsbeq pc, [r9], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e6fc │ │ │ │ ldr r1, [pc, #28] @ 24e700 │ │ │ │ ldr r0, [pc, #28] @ 24e704 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r0, lsl #19 │ │ │ │ - rsbseq pc, r9, ip, lsr #25 │ │ │ │ - ldrsheq pc, [r9], #-204 @ 0xffffff34 @ │ │ │ │ + addseq sl, r5, r0, lsr #20 │ │ │ │ + rsbseq pc, r9, ip, asr #26 │ │ │ │ + @ instruction: 0x0079fd9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e738 │ │ │ │ ldr r1, [pc, #24] @ 24e73c │ │ │ │ ldr r0, [pc, #24] @ 24e740 │ │ │ │ ldr r2, [pc, #24] @ 24e744 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r8, ror ip │ │ │ │ - addeq r4, r9, r4, lsr #28 │ │ │ │ - @ instruction: 0x00894eb8 │ │ │ │ + addseq sl, r5, r8, lsl sp │ │ │ │ + addeq r4, r9, r4, asr #29 │ │ │ │ + addeq r4, r9, r8, asr pc │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e77c │ │ │ │ ldr r1, [pc, #28] @ 24e780 │ │ │ │ ldr r0, [pc, #28] @ 24e784 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #420 @ 0x1a4 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0095aef8 │ │ │ │ - addeq r5, r9, r4, lsr #15 │ │ │ │ - ldrdeq r2, [r3], r0 │ │ │ │ + umullseq sl, r5, r8, pc @ │ │ │ │ + addeq r5, r9, r4, asr #16 │ │ │ │ + addeq r2, r3, r0, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e7bc │ │ │ │ ldr r1, [pc, #28] @ 24e7c0 │ │ │ │ ldr r0, [pc, #28] @ 24e7c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24e7c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0095aeb8 │ │ │ │ - addeq r5, r9, r0, ror #14 │ │ │ │ - addeq r2, r3, ip, lsl #25 │ │ │ │ + addseq sl, r5, r8, asr pc │ │ │ │ + addeq r5, r9, r0, lsl #16 │ │ │ │ + addeq r2, r3, ip, lsr #26 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e800 │ │ │ │ ldr r1, [pc, #28] @ 24e804 │ │ │ │ ldr r0, [pc, #28] @ 24e808 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24e80c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r4, ror lr │ │ │ │ - addeq r5, r9, ip, lsl r7 │ │ │ │ - addeq r5, r9, ip, lsr #15 │ │ │ │ + addseq sl, r5, r4, lsl pc │ │ │ │ + @ instruction: 0x008957bc │ │ │ │ + addeq r5, r9, ip, asr #16 │ │ │ │ andeq r0, r0, r5, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e844 │ │ │ │ ldr r1, [pc, #28] @ 24e848 │ │ │ │ ldr r0, [pc, #28] @ 24e84c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #18 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addseq lr, r5, ip, asr r8 │ │ │ │ - addeq r7, r9, r8, ror #17 │ │ │ │ - addeq r7, r9, r0, lsl #18 │ │ │ │ + @ instruction: 0x0095e8fc │ │ │ │ + addeq r7, r9, r8, lsl #19 │ │ │ │ + addeq r7, r9, r0, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 24e860 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq r4, r0, r0, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 24e930 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ bl 24a67c │ │ │ │ ldr r5, [pc, #156] @ 24e934 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ - bl 98fc90 │ │ │ │ + bl 98fd38 │ │ │ │ ldr r2, [pc, #148] @ 24e938 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #144] @ 24e93c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r2 │ │ │ │ @@ -3452,72 +3452,72 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str ip, [r4, #52] @ 0x34 │ │ │ │ str ip, [r4] │ │ │ │ str r4, [r4, #4] │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ - bl 9a218c │ │ │ │ + bl 9a2234 │ │ │ │ ldr r0, [pc, #40] @ 24e94c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9d75b8 │ │ │ │ + b 9d7658 │ │ │ │ adcseq sp, r2, ip, ror #15 │ │ │ │ adceq ip, r5, ip, ror r2 │ │ │ │ andeq r4, r0, ip, asr #29 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r2, r0, ip, lsr lr │ │ │ │ andeq r4, r0, r4, asr #17 │ │ │ │ andeq ip, r4, r8, asr #4 │ │ │ │ andeq ip, r4, r4, asr r6 │ │ │ │ ldr r0, [pc, #8] @ 24e960 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x0004e8b4 │ │ │ │ ldr r0, [pc, #8] @ 24e974 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq pc, r4, r4, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 24e988 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq pc, r4, r0, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 24e99c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ strdeq r5, [r5], -ip │ │ │ │ ldr r0, [pc, #8] @ 24e9b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ ldrdeq sp, [r5], -r0 │ │ │ │ ldr r0, [pc, #8] @ 24e9c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq sp, r5, ip, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 24e9d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq r0, r6, r4, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 24e9ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x000625b0 │ │ │ │ ldr r0, [pc, #8] @ 24ea00 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq r4, r6, r0, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #260] @ 24eb20 │ │ │ │ ldr r2, [pc, #260] @ 24eb24 │ │ │ │ @@ -3578,3257 +3578,3257 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #44] @ 24eb3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq ip, r5, r0, lsl #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bge fecf95dc <__bss_end__@@Base+0xfdf46cac> │ │ │ │ bge fecf95dc <__bss_end__@@Base+0xfdf46cac> │ │ │ │ @ instruction: 0x00b2dadc │ │ │ │ adcseq sp, r2, r0, asr #21 │ │ │ │ adceq ip, r5, r4, asr r0 │ │ │ │ - rsbseq r4, r9, r8, asr r6 │ │ │ │ + ldrsheq r4, [r9], #-104 @ 0xffffff98 @ │ │ │ │ ldr r0, [pc, #8] @ 24eb50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq r8, r9, r4, asr fp │ │ │ │ ldr r0, [pc, #8] @ 24eb64 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq r2, sl, r4, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 24eb78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq r4, sl, r8, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 24eb8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq r8, sl, r4, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 24eba0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq ip, sl, ip, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 24ebb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq ip, sl, ip, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 24ebc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ muleq sl, r4, lr │ │ │ │ ldr r0, [pc, #8] @ 24ebdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x000af9b8 │ │ │ │ ldr r0, [pc, #8] @ 24ebf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ muleq fp, ip, r2 │ │ │ │ ldr r0, [pc, #8] @ 24ec04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq r3, fp, r0, ror pc │ │ │ │ ldr r0, [pc, #8] @ 24ec18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq r6, fp, r8, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 24ec2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq r6, fp, ip, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 24ec40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq r8, fp, r8, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 24ec54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ strdeq sl, [fp], -r0 │ │ │ │ ldr r0, [pc, #8] @ 24ec68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq lr, fp, r8, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 24ec7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq r0, ip, ip, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 24ec90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq r3, ip, r4, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 24eca4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq r3, ip, r8, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 24ecb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq r7, ip, r4, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 24eccc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq sl, ip, r8, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 24ece0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq sl, ip, ip, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 24ecf4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ strdeq sp, [ip], -r8 │ │ │ │ ldr r0, [pc, #8] @ 24ed08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq lr, ip, r0, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 24ed1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq lr, ip, r8, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 24ed30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq pc, ip, r4, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 24ed44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq pc, ip, r8, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 24ed58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq pc, ip, r8, asr sp @ │ │ │ │ ldr r0, [pc, #8] @ 24ed6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq r0, sp, r4, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 24ed80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ strdeq r1, [sp], -ip │ │ │ │ ldr r0, [pc, #8] @ 24ed94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ strdeq r1, [sp], -r8 │ │ │ │ ldr r0, [pc, #8] @ 24eda8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq r1, sp, r0, ror pc │ │ │ │ ldr r0, [pc, #8] @ 24edbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq r2, sp, ip, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 24edd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq r5, sp, r8, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 24ede4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq r5, sp, r4, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 24edf8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ muleq sp, r8, r8 │ │ │ │ ldr r0, [pc, #8] @ 24ee0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq r3, lr, r0, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 24ee20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq r3, lr, r0, lsl #8 │ │ │ │ ldr r0, [pc, #8] @ 24ee34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq r8, lr, r0, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 24ee48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ strdeq r9, [lr], -r0 │ │ │ │ ldr r0, [pc, #8] @ 24ee5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq sl, lr, r4, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 24ee70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ ldrdeq sl, [lr], -r8 │ │ │ │ ldr r0, [pc, #8] @ 24ee84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andeq r4, pc, r4, asr r7 @ │ │ │ │ ldr r0, [pc, #8] @ 24ee98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r5, r1, r4, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 24eeac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x00116cdc │ │ │ │ ldr r0, [pc, #8] @ 24eec0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r7, r1, ip, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 24eed4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r1, r2, r4, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 24eee8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r5, r2, r0, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 24eefc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r5, r2, r4, asr #18 │ │ │ │ ldr r0, [pc, #8] @ 24ef10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r6, r2, ip, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 24ef24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mulseq r2, r8, r1 │ │ │ │ ldr r0, [pc, #8] @ 24ef38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x001285b4 │ │ │ │ ldr r0, [pc, #8] @ 24ef4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq sl, r2, r4, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 24ef60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq sl, r2, r4, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 24ef74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq fp, r2, r8, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 24ef88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq fp, r2, ip, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 24ef9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r2, r3, r0, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 24efb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r2, r3, r0, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 24efc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x00132ebc │ │ │ │ ldr r0, [pc, #8] @ 24efd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq sp, r3, r8, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 24efec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq sp, r3, r4, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 24f000 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq lr, r3, r0, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 24f014 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq pc, r3, r0, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 24f028 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r0, r4, ip, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 24f03c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r1, r4, r4, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 24f050 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r3, r4, r8, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 24f064 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r4, r4, ip, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 24f078 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r5, r4, ip, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 24f08c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mulseq r4, r8, ip │ │ │ │ ldr r0, [pc, #8] @ 24f0a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ ldrsbeq r8, [r4], -r0 │ │ │ │ ldr r0, [pc, #8] @ 24f0b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq fp, r4, r8, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 24f0c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq ip, r4, r0, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 24f0dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq sp, r4, r0, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 24f0f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x0014e9f0 │ │ │ │ ldr r0, [pc, #8] @ 24f104 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq lr, r4, ip, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 24f118 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq pc, r4, r4, lsr r2 @ │ │ │ │ ldr r0, [pc, #8] @ 24f12c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq pc, r4, ip, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 24f140 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r0, r5, r8, asr sl │ │ │ │ ldr r0, [pc, #8] @ 24f154 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r3, r5, r0, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 24f168 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r3, r5, r8, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 24f17c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r3, r5, r8, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 24f190 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r5, r5, r4, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 24f1a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r5, r5, ip, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 24f1b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mulseq r5, ip, r5 │ │ │ │ ldr r0, [pc, #8] @ 24f1cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r7, r5, ip, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 24f1e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r8, r5, r8, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 24f1f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq fp, r5, r4, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 24f208 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x0015c2b4 │ │ │ │ ldr r0, [pc, #8] @ 24f21c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq ip, r5, r0, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 24f230 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq sp, r5, r0, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 24f244 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq sp, r5, r4, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 24f258 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x0015f5d8 │ │ │ │ ldr r0, [pc, #8] @ 24f26c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r1, r6, ip, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 24f280 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r2, r6, r8, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 24f294 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r3, r6, r4, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 24f2a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r4, r6, ip, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 24f2bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r7, r6, r8, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 24f2d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r9, r6, r0, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 24f2e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq fp, r6, r0, rrx │ │ │ │ ldr r0, [pc, #8] @ 24f2f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq fp, r6, r0, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 24f30c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq ip, r6, r0, ror lr │ │ │ │ ldr r0, [pc, #8] @ 24f320 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq sp, r6, ip, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 24f334 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r0, r7, ip, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 24f348 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r4, r7, r4, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 24f35c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x0017e7b8 │ │ │ │ ldr r0, [pc, #8] @ 24f370 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mulseq r8, r0, r5 │ │ │ │ ldr r0, [pc, #8] @ 24f384 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq pc, r8, r0, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 24f398 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq fp, r9, r8, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 24f3ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq pc, r9, r4, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 24f3c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r2, sl, ip, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 24f3d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r7, sl, r0, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 24f3e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r8, sl, r4, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 24f3fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq sp, sl, r4, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 24f410 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq pc, sl, r0, lsr r8 @ │ │ │ │ ldr r0, [pc, #8] @ 24f424 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r0, fp, r8, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 24f438 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq sl, fp, ip, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 24f44c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq sl, fp, r0, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 24f460 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq fp, fp, r0, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 24f474 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x001bc3bc │ │ │ │ ldr r0, [pc, #8] @ 24f488 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq sp, fp, r0, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 24f49c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r0, lr, r0, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 24f4b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ ldrsheq r2, [lr], -r8 │ │ │ │ ldr r0, [pc, #8] @ 24f4c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r2, lr, ip, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 24f4d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r2, lr, r4, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 24f4ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x001e72dc │ │ │ │ ldr r0, [pc, #8] @ 24f500 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r7, lr, r0, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 24f514 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x001e83b8 │ │ │ │ ldr r0, [pc, #8] @ 24f528 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r8, lr, r0, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 24f53c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq ip, lr, ip, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 24f550 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r4, pc, ip, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 24f564 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ andseq r5, pc, r4, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 24f578 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ strdeq r1, [r0], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 24f58c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r2, r0, r0, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 24f5a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaeq r0, r8, r2, r2 │ │ │ │ ldr r0, [pc, #8] @ 24f5b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x002024b8 │ │ │ │ ldr r0, [pc, #8] @ 24f5c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r2, r0, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 24f5dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r3, r0, r8, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 24f5f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ strdeq r3, [r0], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 24f604 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r3, r0, r8, ror sl │ │ │ │ ldr r0, [pc, #8] @ 24f618 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r3, r0, ip, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 24f62c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaeq r0, ip, sl, r4 │ │ │ │ ldr r0, [pc, #8] @ 24f640 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r6, r0, ip, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 24f654 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r7, r0, r4, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 24f668 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r7, r0, r0, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 24f67c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r9, r0, r8, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 24f690 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ strdeq sl, [r0], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 24f6a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq sl, r0, ip, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 24f6b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq sl, r0, r8, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 24f6cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq sp, r0, r4, ror fp │ │ │ │ ldr r0, [pc, #8] @ 24f6e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq lr, r0, r8, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 24f6f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq lr, r0, r4, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 24f708 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ strdeq r0, [r1], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 24f71c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ ldrdeq r0, [r1], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 24f730 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r3, r1, ip, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 24f744 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r9, r1, r0, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 24f758 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ strdeq r1, [r2], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 24f76c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r3, r2, r0, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 24f780 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r8, r2, r4, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 24f794 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq sl, r2, ip, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 24f7a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r2, r3, r8, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 24f7bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq sp, r3, r8, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 24f7d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r3, r4, r8, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 24f7e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq sl, r4, r8, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 24f7f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x0024afb4 │ │ │ │ ldr r0, [pc, #8] @ 24f80c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq ip, r4, ip, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 24f820 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r3, r5, r4, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 24f834 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r4, r5, ip, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 24f848 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq sl, r5, r4, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 24f85c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq sl, r5, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 24f870 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq fp, r5, r0, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 24f884 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq ip, r5, ip, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 24f898 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaeq r5, ip, r6, ip │ │ │ │ ldr r0, [pc, #8] @ 24f8ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x002626b0 │ │ │ │ ldr r0, [pc, #8] @ 24f8c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r3, r6, r0, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 24f8d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq ip, r6, r0, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 24f8e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaeq r7, r8, lr, r5 │ │ │ │ ldr r0, [pc, #8] @ 24f8fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaeq r7, r4, r4, r6 │ │ │ │ ldr r0, [pc, #8] @ 24f910 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaeq r8, ip, r8, r1 │ │ │ │ ldr r0, [pc, #8] @ 24f924 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r2, r8, r0, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 24f938 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x002831b0 │ │ │ │ ldr r0, [pc, #8] @ 24f94c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq sp, r8, r8, asr #13 │ │ │ │ ldr r0, [pc, #8] @ 24f960 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq lr, r8, ip, asr r4 │ │ │ │ ldr r0, [pc, #8] @ 24f974 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq lr, r8, r4, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 24f988 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq lr, r8, ip, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 24f99c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x0028ecb8 │ │ │ │ ldr r0, [pc, #8] @ 24f9b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x002904b8 │ │ │ │ ldr r0, [pc, #8] @ 24f9c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaeq r9, r4, r0, r1 │ │ │ │ ldr r0, [pc, #8] @ 24f9d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r1, r9, ip, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 24f9ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r3, r9, r8, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 24fa00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ ldrdeq r3, [r9], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 24fa14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r3, r9, ip, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 24fa28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ ldrdeq r5, [r9], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 24fa3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ ldrdeq r6, [r9], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 24fa50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r8, r9, r8, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 24fa64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r9, r9, ip, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 24fa78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaeq r9, r8, r1, pc @ │ │ │ │ ldr r0, [pc, #8] @ 24fa8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r1, sl, r8, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 24faa0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r1, sl, ip, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 24fab4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r2, sl, ip, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 24fac8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r2, sl, r4, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 24fadc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r5, sl, ip, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 24faf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq ip, sl, r4, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 24fb04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq sp, sl, ip, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 24fb18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r3, fp, ip, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 24fb2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r5, fp, r4, ror sp │ │ │ │ ldr r0, [pc, #8] @ 24fb40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r6, fp, r0, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 24fb54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq fp, fp, ip, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 24fb68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r3, ip, r0, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 24fb7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ strdeq r4, [ip], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 24fb90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaeq ip, ip, r7, r4 │ │ │ │ ldr r0, [pc, #8] @ 24fba4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r4, ip, r4, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 24fbb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r4, ip, ip, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 24fbcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r4, ip, r0, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 24fbe0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r4, ip, r8, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 24fbf4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x002c4fb4 │ │ │ │ ldr r0, [pc, #8] @ 24fc08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ strdeq r5, [ip], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 24fc1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r5, ip, r8, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 24fc30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r5, ip, r8, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 24fc44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r5, ip, ip, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 24fc58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r5, ip, r0, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 24fc6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaeq ip, ip, r9, sp │ │ │ │ ldr r0, [pc, #8] @ 24fc80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq lr, ip, ip, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 24fc94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ strdeq r7, [sp], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 24fca8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r7, sp, r0, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 24fcbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r9, sp, r4, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 24fcd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r9, sp, ip, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 24fce4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq sl, sp, r0, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 24fcf8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq sl, sp, r0, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 24fd0c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x002e18b8 │ │ │ │ ldr r0, [pc, #4] @ 24fd1c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 98f5d0 │ │ │ │ + b 98f678 │ │ │ │ adcseq sp, r3, ip, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 24fd30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eoreq r1, pc, r8, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 24fd44 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq r1, r0, ip, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 24fd58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq r3, r0, r8, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 24fd6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq r4, r0, ip, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 24fd80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x003063f0 │ │ │ │ ldr r0, [pc, #8] @ 24fd94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq r6, r0, ip, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 24fda8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq r7, r0, ip, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 24fdbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq r8, r0, r4, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 24fdd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq r8, r0, ip, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 24fde4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x00308cd4 │ │ │ │ ldr r0, [pc, #8] @ 24fdf8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x00308cd4 │ │ │ │ ldr r0, [pc, #8] @ 24fe0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq r9, r0, ip, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 24fe20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, r0, r8, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 24fe34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaseq r0, r4, r7, sl │ │ │ │ ldr r0, [pc, #8] @ 24fe48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, r0, r4, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 24fe5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x0030acd4 │ │ │ │ ldr r0, [pc, #8] @ 24fe70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaseq r0, r4, ip, fp │ │ │ │ ldr r0, [pc, #8] @ 24fe84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq ip, r0, ip, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 24fe98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, r0, r0, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 24feac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq r3, r1, r8, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 24fec0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq ip, r1, r4, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 24fed4 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, r2, r8, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 24fee8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq fp, r2, r8, lsr #20 │ │ │ │ ldr r0, [pc, #4] @ 24fef8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 98f5d0 │ │ │ │ + b 98f678 │ │ │ │ adcseq lr, r3, r4, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 24ff0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq r2, r4, r8, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 24ff20 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, r4, r4, asr #12 │ │ │ │ ldr r0, [pc, #4] @ 24ff30 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 98f5d0 │ │ │ │ + b 98f678 │ │ │ │ adcseq lr, r4, r8, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #148] @ 24ffe0 │ │ │ │ ldr r3, [pc, #148] @ 24ffe4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 746d54 │ │ │ │ + bl 746dfc │ │ │ │ ldr r2, [pc, #128] @ 24ffe8 │ │ │ │ ldr r1, [pc, #128] @ 24ffec │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 97f590 │ │ │ │ + bl 97f638 │ │ │ │ ldr r0, [pc, #92] @ 24fff0 │ │ │ │ ldr r2, [pc, #92] @ 24fff4 │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r1, [pc, #88] @ 24fff8 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [r0] │ │ │ │ str r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r3, #4 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 97f590 │ │ │ │ + bl 97f638 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrdeq sl, [r5], r0 @ │ │ │ │ andeq r1, r0, r0, lsr r8 │ │ │ │ andeq r4, r0, r0, asr #14 │ │ │ │ - addeq r9, r0, r4, lsl #12 │ │ │ │ + addeq r9, r0, r4, lsr #13 │ │ │ │ andeq r1, r0, r8, ror #20 │ │ │ │ andeq r4, r0, r8, lsr r5 │ │ │ │ - addeq r9, r0, r0, ror #11 │ │ │ │ + addeq r9, r0, r0, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 25000c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq r6, r5, ip, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 250020 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq r8, r5, r8, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 250034 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x003587fc │ │ │ │ ldr r0, [pc, #8] @ 250048 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq r9, r5, r4, ror fp │ │ │ │ ldr r3, [pc, #16] @ 250064 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #96 @ 0x60 │ │ │ │ strb r2, [r3, #124] @ 0x7c │ │ │ │ - b 98f5d0 │ │ │ │ + b 98f678 │ │ │ │ adcseq lr, r4, ip, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 250078 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq r5, r6, ip, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 25008c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, r6, r0, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 2500a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x0036b9dc │ │ │ │ ldr r0, [pc, #8] @ 2500b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq r7, r7, r8, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 2500c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq r7, r7, r8, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 2500dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x003777f4 │ │ │ │ ldr r0, [pc, #8] @ 2500f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, r7, r4, ror lr │ │ │ │ ldr r0, [pc, #8] @ 250104 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x003805d0 │ │ │ │ ldr r0, [pc, #8] @ 250118 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq r1, r8, ip, lsr r0 │ │ │ │ ldr r1, [pc, #12] @ 250130 │ │ │ │ ldr r2, [pc, #12] @ 250134 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ b 5d3024 │ │ │ │ - addseq sl, r3, r4, lsl #7 │ │ │ │ + addseq sl, r3, r4, lsr #8 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ ldr r0, [pc, #8] @ 250148 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq r3, r9, r0, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 25015c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x003947b4 │ │ │ │ ldr r0, [pc, #8] @ 250170 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x003958d8 │ │ │ │ ldr r0, [pc, #8] @ 250184 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq r6, r9, r8, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 250198 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq r8, r9, r0, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 2501ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq r9, r9, r4, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 2501c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, r9, r8, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 2501d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x0039c5f8 │ │ │ │ ldr r0, [pc, #8] @ 2501e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sp, r9, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 2501fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, r9, r0, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 250210 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaseq r9, ip, fp, pc @ │ │ │ │ ldr r0, [pc, #8] @ 250224 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ ldrheq r0, [sl], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 250238 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x003a05f8 │ │ │ │ ldr r0, [pc, #8] @ 25024c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq r3, sl, r0, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 250260 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq r3, sl, ip, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 250274 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq r4, sl, r4, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 250288 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq r5, sl, r4, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 25029c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq r5, sl, r8, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 2502b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq r6, sl, ip, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 2502c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x003aa2d4 │ │ │ │ ldr r0, [pc, #8] @ 2502d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 2502ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 250300 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 250314 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 250328 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 25033c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 250350 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 250364 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 250378 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 25038c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 2503a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 2503b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 2503c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 2503dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 2503f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 250404 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 250418 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 25042c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 250440 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 250454 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 250468 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 25047c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 250490 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 2504a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 2504b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 2504cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 2504e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 2504f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 250508 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 25051c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 250530 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 250544 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 250558 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 25056c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 250580 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 250594 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 2505a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 2505bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 2505d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 2505e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 2505f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 25060c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 250620 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 250634 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 250648 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 25065c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 250670 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 250684 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, rrx │ │ │ │ ldr r0, [pc, #8] @ 250698 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, rrx │ │ │ │ ldr r0, [pc, #8] @ 2506ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, rrx │ │ │ │ ldr r0, [pc, #8] @ 2506c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, rrx │ │ │ │ ldr r0, [pc, #8] @ 2506d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, rrx │ │ │ │ ldr r0, [pc, #8] @ 2506e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 2506fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 250710 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 250724 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 250738 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 25074c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 250760 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 250774 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 250788 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 25079c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 2507b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 2507c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaseq sl, r0, r0, lr │ │ │ │ ldr r0, [pc, #8] @ 2507d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaseq sl, r4, r0, lr │ │ │ │ ldr r0, [pc, #8] @ 2507ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaseq sl, r4, r0, lr │ │ │ │ ldr r0, [pc, #8] @ 250800 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaseq sl, r8, r0, lr │ │ │ │ ldr r0, [pc, #8] @ 250814 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaseq sl, ip, r0, lr │ │ │ │ ldr r0, [pc, #8] @ 250828 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 25083c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 250850 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 250864 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 250878 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 25088c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 2508a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ ldrheq lr, [sl], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 2508b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ ldrheq lr, [sl], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 2508c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 2508dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 2508f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ ldrheq lr, [sl], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 250904 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 250918 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 25092c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 250940 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 250954 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 250968 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ ldrsbeq lr, [sl], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 25097c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ ldrsbeq lr, [sl], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 250990 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ ldrsbeq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 2509a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ ldrsbeq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 2509b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ ldrsbeq lr, [sl], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 2509cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 2509e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 2509f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 250a08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 250a1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 250a30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ ldrsheq lr, [sl], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 250a44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ ldrsheq lr, [sl], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 250a58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ ldrsheq lr, [sl], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 250a6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ ldrsheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250a80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ ldrsheq lr, [sl], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 250a94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ ldrsheq lr, [sl], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 250aa8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 250abc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 250ad0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 250ae4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 250af8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 250b0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 250b20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 250b34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 250b48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 250b5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 250b70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 250b84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 250b98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 250bac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 250bc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 250bd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 250be8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 250bfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 250c10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 250c24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 250c38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 250c4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 250c60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 250c74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 250c88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 250c9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 250cb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 250cc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 250cd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 250cec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 250d00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 250d14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 250d28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 250d3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 250d50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 250d64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 250d78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 250d8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250da0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250db4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250dc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250ddc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250df0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250e04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250e18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250e2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250e40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250e54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250e68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250e7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250e90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250ea4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250eb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250ecc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250ee0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250ef4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250f08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250f1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250f30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250f44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250f58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250f6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250f80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250f94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250fa8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250fbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250fd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250fe4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 250ff8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 25100c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 251020 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 251034 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 251048 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 25105c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 251070 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 251084 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 251098 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 2510ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 2510c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 2510d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 2510e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 2510fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 251110 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 251124 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 251138 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 25114c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 251160 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 251174 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 251188 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaseq sl, r0, r1, lr │ │ │ │ ldr r0, [pc, #8] @ 25119c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaseq sl, r4, r1, lr │ │ │ │ ldr r0, [pc, #8] @ 2511b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaseq sl, r8, r1, lr │ │ │ │ ldr r0, [pc, #8] @ 2511c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaseq sl, r8, r1, lr │ │ │ │ ldr r0, [pc, #8] @ 2511d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaseq sl, ip, r1, lr │ │ │ │ ldr r0, [pc, #8] @ 2511ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 251200 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 251214 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 251228 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 25123c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 251250 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x003ae1b0 │ │ │ │ ldr r0, [pc, #8] @ 251264 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x003ae1b0 │ │ │ │ ldr r0, [pc, #8] @ 251278 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x003ae1b4 │ │ │ │ ldr r0, [pc, #8] @ 25128c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x003ae1b8 │ │ │ │ ldr r0, [pc, #8] @ 2512a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x003ae1bc │ │ │ │ ldr r0, [pc, #8] @ 2512b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x003ae1bc │ │ │ │ ldr r0, [pc, #8] @ 2512c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 2512dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 2512f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 251304 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 251318 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 25132c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x003ae1d0 │ │ │ │ ldr r0, [pc, #8] @ 251340 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x003ae1d4 │ │ │ │ ldr r0, [pc, #8] @ 251354 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x003ae1d4 │ │ │ │ ldr r0, [pc, #8] @ 251368 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x003ae1d8 │ │ │ │ ldr r0, [pc, #8] @ 25137c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x003ae1dc │ │ │ │ ldr r0, [pc, #8] @ 251390 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 2513a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 2513b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 2513cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 2513e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 2513f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 251408 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x003ae1f0 │ │ │ │ ldr r0, [pc, #8] @ 25141c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x003ae1f4 │ │ │ │ ldr r0, [pc, #8] @ 251430 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x003ae1f8 │ │ │ │ ldr r0, [pc, #8] @ 251444 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x003ae1f8 │ │ │ │ ldr r0, [pc, #8] @ 251458 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ @ instruction: 0x003ae1fc │ │ │ │ ldr r0, [pc, #8] @ 25146c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 251480 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 251494 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 2514a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 2514bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 2514d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 2514e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 2514f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 25150c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 251520 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 251534 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 251548 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 25155c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 251570 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 251584 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 251598 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 2515ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 2515c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 2515d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 2515e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 2515fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 251610 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 251624 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 251638 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 25164c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 251660 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 251674 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 251688 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 25169c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 2516b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 2516c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 2516d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 2516ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 251700 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 251714 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 251728 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 25173c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 251750 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 251764 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 251778 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 25178c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 2517a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 2517b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r0, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 2517c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 2517dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r4, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 2517f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, r8, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 251804 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq lr, sl, ip, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 251818 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, ip, ror pc │ │ │ │ ldr r0, [pc, #8] @ 25182c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 251840 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 251854 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 251868 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 25187c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 251890 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 2518a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 2518b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 2518cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 2518e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 2518f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 251908 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 25191c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 251930 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 251944 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 251958 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 25196c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 251980 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 251994 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 2519a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 2519bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 2519d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, ip, ror pc │ │ │ │ ldr r0, [pc, #8] @ 2519e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, r0, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 2519f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, r4, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 251a0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, r4, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 251a20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, r8, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 251a34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, ip, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 251a48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaseq fp, r0, pc, sl @ │ │ │ │ ldr r0, [pc, #8] @ 251a5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaseq fp, r0, pc, sl @ │ │ │ │ ldr r0, [pc, #8] @ 251a70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaseq fp, r4, pc, sl @ │ │ │ │ ldr r0, [pc, #8] @ 251a84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaseq fp, r8, pc, sl @ │ │ │ │ ldr r0, [pc, #8] @ 251a98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaseq fp, ip, pc, sl @ │ │ │ │ ldr r0, [pc, #8] @ 251aac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ mlaseq fp, ip, pc, sl @ │ │ │ │ ldr r0, [pc, #8] @ 251ac0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, r0, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 251ad4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ + b 992724 │ │ │ │ eorseq sl, fp, r4, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 251ae8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - @ instruction: 0x0045ea90 │ │ │ │ + b 992724 │ │ │ │ + subeq lr, r5, r8, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 251afc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq pc, r5, r0, lsl #12 │ │ │ │ + b 992724 │ │ │ │ + subeq pc, r5, r8, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 251b10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq r4, r6, r8, asr r6 │ │ │ │ + b 992724 │ │ │ │ + subeq r4, r6, r0, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 251b24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - strheq r5, [r6], #-240 @ 0xffffff10 │ │ │ │ + b 992724 │ │ │ │ + subeq r6, r6, r8, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 251b38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrdeq r9, [r6], #-20 @ 0xffffffec │ │ │ │ + b 992724 │ │ │ │ + subeq r9, r6, ip, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 251b4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq r9, r6, ip, lsr #21 │ │ │ │ + b 992724 │ │ │ │ + subeq r9, r6, r4, asr fp │ │ │ │ ldr r0, [pc, #8] @ 251b60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - strheq r2, [r7], #-104 @ 0xffffff98 │ │ │ │ + b 992724 │ │ │ │ + subeq r2, r7, r0, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 251b74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq r6, r7, r4, lsl r7 │ │ │ │ + b 992724 │ │ │ │ + strheq r6, [r7], #-124 @ 0xffffff84 │ │ │ │ ldr r0, [pc, #8] @ 251b88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq fp, r7, ip, lsl r5 │ │ │ │ + b 992724 │ │ │ │ + subeq fp, r7, r4, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 251b9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - @ instruction: 0x00484190 │ │ │ │ + b 992724 │ │ │ │ + subeq r4, r8, r8, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 251bb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - @ instruction: 0x0048c898 │ │ │ │ + b 992724 │ │ │ │ + subeq ip, r8, r0, asr #18 │ │ │ │ ldr r0, [pc, #8] @ 251bc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq lr, r8, r4, lsl r3 │ │ │ │ + b 992724 │ │ │ │ + strheq lr, [r8], #-60 @ 0xffffffc4 │ │ │ │ ldr r0, [pc, #8] @ 251bd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq r6, sl, r8, lsl #4 │ │ │ │ + b 992724 │ │ │ │ + strheq r6, [sl], #-32 @ 0xffffffe0 │ │ │ │ ldr r0, [pc, #8] @ 251bec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - strheq r8, [sl], #-240 @ 0xffffff10 │ │ │ │ + b 992724 │ │ │ │ + subeq r9, sl, r8, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 251c00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq sl, sl, r8, rrx │ │ │ │ + b 992724 │ │ │ │ + subeq sl, sl, r0, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 251c14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq sl, sl, r0, asr #18 │ │ │ │ + b 992724 │ │ │ │ + subeq sl, sl, r8, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 251c28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq sl, sl, r0, lsr #31 │ │ │ │ + b 992724 │ │ │ │ + subeq fp, sl, r8, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 251c3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq fp, sl, r4, ror #31 │ │ │ │ + b 992724 │ │ │ │ + subeq ip, sl, ip, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 251c50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq ip, sl, r4, lsl #5 │ │ │ │ + b 992724 │ │ │ │ + subeq ip, sl, ip, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 251c64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq ip, sl, r8, ror #9 │ │ │ │ + b 992724 │ │ │ │ + @ instruction: 0x004ac590 │ │ │ │ ldr r0, [pc, #8] @ 251c78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - strheq ip, [sl], #-116 @ 0xffffff8c │ │ │ │ + b 992724 │ │ │ │ + subeq ip, sl, ip, asr r8 │ │ │ │ ldr r0, [pc, #8] @ 251c8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq ip, sl, r0, ror sl │ │ │ │ + b 992724 │ │ │ │ + subeq ip, sl, r8, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 251ca0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq ip, sl, ip, lsr #26 │ │ │ │ + b 992724 │ │ │ │ + ldrdeq ip, [sl], #-212 @ 0xffffff2c │ │ │ │ ldr r0, [pc, #8] @ 251cb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq ip, sl, ip, asr #31 │ │ │ │ + b 992724 │ │ │ │ + subeq sp, sl, r4, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 251cc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq sp, sl, ip, ror r2 │ │ │ │ + b 992724 │ │ │ │ + subeq sp, sl, r4, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 251cdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq sp, sl, r8, ror #5 │ │ │ │ + b 992724 │ │ │ │ + @ instruction: 0x004ad390 │ │ │ │ ldr r0, [pc, #8] @ 251cf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - strheq sp, [sl], #-112 @ 0xffffff90 │ │ │ │ + b 992724 │ │ │ │ + subeq sp, sl, r8, asr r8 │ │ │ │ ldr r0, [pc, #8] @ 251d04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq sp, sl, ip, lsl #20 │ │ │ │ + b 992724 │ │ │ │ + strheq sp, [sl], #-164 @ 0xffffff5c │ │ │ │ ldr r0, [pc, #8] @ 251d18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - strheq sp, [sl], #-192 @ 0xffffff40 │ │ │ │ + b 992724 │ │ │ │ + subeq sp, sl, r8, asr sp │ │ │ │ ldr r0, [pc, #8] @ 251d2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq sp, sl, r8, ror #29 │ │ │ │ + b 992724 │ │ │ │ + @ instruction: 0x004adf90 │ │ │ │ ldr r0, [pc, #8] @ 251d40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq lr, sl, r4, lsl r2 │ │ │ │ + b 992724 │ │ │ │ + strheq lr, [sl], #-44 @ 0xffffffd4 │ │ │ │ ldr r0, [pc, #8] @ 251d54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq lr, sl, r4, ror #9 │ │ │ │ + b 992724 │ │ │ │ + subeq lr, sl, ip, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 251d68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq lr, sl, r4, lsl r8 │ │ │ │ + b 992724 │ │ │ │ + strheq lr, [sl], #-140 @ 0xffffff74 │ │ │ │ ldr r0, [pc, #8] @ 251d7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq lr, sl, r8, lsr fp │ │ │ │ + b 992724 │ │ │ │ + subeq lr, sl, r0, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 251d90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq pc, sl, r4 │ │ │ │ + b 992724 │ │ │ │ + subeq pc, sl, ip, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 251da4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - strdeq pc, [sl], #-144 @ 0xffffff70 │ │ │ │ + b 992724 │ │ │ │ + @ instruction: 0x004afa98 │ │ │ │ ldr r0, [pc, #8] @ 251db8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq r2, fp, r4, lsr r1 │ │ │ │ + b 992724 │ │ │ │ + ldrdeq r2, [fp], #-28 @ 0xffffffe4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #52] @ 251e08 │ │ │ │ ldr r0, [pc, #52] @ 251e0c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -6840,514 +6840,514 @@ │ │ │ │ ldr r0, [pc, #28] @ 251e10 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #63 @ 0x3f │ │ │ │ b 248a2c │ │ │ │ - subeq sl, sp, ip, ror #19 │ │ │ │ + @ instruction: 0x004daa94 │ │ │ │ adceq lr, r8, ip, lsr #8 │ │ │ │ adceq sp, r8, r4, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 251e24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq sl, sp, r0, asr lr │ │ │ │ + b 992724 │ │ │ │ + strdeq sl, [sp], #-232 @ 0xffffff18 │ │ │ │ ldr r0, [pc, #8] @ 251e38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq fp, sp, r8, lsl #5 │ │ │ │ + b 992724 │ │ │ │ + subeq fp, sp, r0, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 251e4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq r7, pc, r0, ror r9 @ │ │ │ │ + b 992724 │ │ │ │ + subeq r7, pc, r8, lsl sl @ │ │ │ │ ldr r0, [pc, #8] @ 251e60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq sl, pc, ip, asr r8 @ │ │ │ │ + b 992724 │ │ │ │ + subeq sl, pc, r4, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 251e74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq ip, pc, ip, lsr fp @ │ │ │ │ + b 992724 │ │ │ │ + subeq ip, pc, r4, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 251e88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq ip, pc, r8, ror #27 │ │ │ │ + b 992724 │ │ │ │ + @ instruction: 0x004fce90 │ │ │ │ ldr r0, [pc, #8] @ 251e9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - strdeq lr, [pc], #-76 @ │ │ │ │ + b 992724 │ │ │ │ + subeq lr, pc, r4, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 251eb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq lr, pc, r0, lsl r5 @ │ │ │ │ + b 992724 │ │ │ │ + strheq lr, [pc], #-88 @ │ │ │ │ ldr r0, [pc, #8] @ 251ec4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subeq lr, pc, r8, ror r9 @ │ │ │ │ + b 992724 │ │ │ │ + subeq lr, pc, r0, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 251ed8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subseq r0, r0, ip, lsr r1 │ │ │ │ + b 992724 │ │ │ │ + subseq r0, r0, r4, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 251eec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subseq r1, r0, r0, lsl #15 │ │ │ │ + b 992724 │ │ │ │ + subseq r1, r0, r8, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 251f00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrsbeq r8, [r0], #-24 @ 0xffffffe8 │ │ │ │ + b 992724 │ │ │ │ + subseq r8, r0, r0, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 251f14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrsheq r9, [r0], #-64 @ 0xffffffc0 │ │ │ │ + b 992724 │ │ │ │ + @ instruction: 0x00509598 │ │ │ │ ldr r0, [pc, #8] @ 251f28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subseq pc, r0, r4, lsl r0 @ │ │ │ │ + b 992724 │ │ │ │ + ldrheq pc, [r0], #-12 @ │ │ │ │ ldr r0, [pc, #8] @ 251f3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - @ instruction: 0x0054f69c │ │ │ │ + b 992724 │ │ │ │ + subseq pc, r4, r4, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 251f50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subseq pc, r4, r4, ror #24 │ │ │ │ + b 992724 │ │ │ │ + subseq pc, r4, ip, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 251f64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subseq r0, r5, r0, ror #20 │ │ │ │ + b 992724 │ │ │ │ + subseq r0, r5, r8, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 251f78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrsbeq r1, [r5], #-152 @ 0xffffff68 │ │ │ │ + b 992724 │ │ │ │ + subseq r1, r5, r0, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 251f8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subseq r1, r5, r4, lsr pc │ │ │ │ + b 992724 │ │ │ │ + ldrsbeq r1, [r5], #-252 @ 0xffffff04 │ │ │ │ ldr r0, [pc, #8] @ 251fa0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - @ instruction: 0x00555498 │ │ │ │ + b 992724 │ │ │ │ + subseq r5, r5, r0, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 251fb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrsbeq r6, [r5], #-212 @ 0xffffff2c │ │ │ │ + b 992724 │ │ │ │ + subseq r6, r5, ip, ror lr │ │ │ │ ldr r0, [pc, #8] @ 251fc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrsbeq sl, [r5], #-20 @ 0xffffffec │ │ │ │ + b 992724 │ │ │ │ + subseq sl, r5, ip, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 251fdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subseq ip, r5, r4, lsr #6 │ │ │ │ + b 992724 │ │ │ │ + subseq ip, r5, ip, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 251ff0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subseq ip, r5, r8, lsr fp │ │ │ │ + b 992724 │ │ │ │ + subseq ip, r5, r0, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 252004 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subseq r9, r6, ip, ror #1 │ │ │ │ + b 992724 │ │ │ │ + @ instruction: 0x00569194 │ │ │ │ ldr r0, [pc, #8] @ 252018 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subseq r9, r6, r8, lsl sp │ │ │ │ + b 992724 │ │ │ │ + subseq r9, r6, r0, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 25202c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subseq sl, r6, r0, asr #3 │ │ │ │ + b 992724 │ │ │ │ + subseq sl, r6, r8, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 252040 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subseq sl, r6, r8, lsr lr │ │ │ │ + b 992724 │ │ │ │ + subseq sl, r6, r0, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 252054 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subseq fp, r6, r4, lsr #4 │ │ │ │ + b 992724 │ │ │ │ + subseq fp, r6, ip, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 252068 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subseq fp, r6, r4, ror #19 │ │ │ │ + b 992724 │ │ │ │ + subseq fp, r6, ip, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 25207c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrsbeq r0, [r7], #-4 │ │ │ │ + b 992724 │ │ │ │ + subseq r0, r7, ip, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 252090 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subseq r0, r7, r4, lsr #10 │ │ │ │ + b 992724 │ │ │ │ + subseq r0, r7, ip, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 2520a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subseq r0, r7, r8, lsl r8 │ │ │ │ + b 992724 │ │ │ │ + subseq r0, r7, r0, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 2520b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subseq r1, r7, r4, lsl #4 │ │ │ │ + b 992724 │ │ │ │ + subseq r1, r7, ip, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 2520cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subseq r1, r7, r0, lsl #28 │ │ │ │ + b 992724 │ │ │ │ + subseq r1, r7, r8, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 2520e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrsheq r9, [r8], #-156 @ 0xffffff64 │ │ │ │ + b 992724 │ │ │ │ + subseq r9, r8, r4, lsr #21 │ │ │ │ ldr r0, [pc, #4] @ 2520f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 98f5d0 │ │ │ │ + b 98f678 │ │ │ │ adcseq sp, r5, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #236] @ 2521f8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ add r0, r4, #240 @ 0xf0 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ add r0, r4, #288 @ 0x120 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ add r0, r4, #336 @ 0x150 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ add r0, r4, #384 @ 0x180 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ add r0, r4, #432 @ 0x1b0 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ add r0, r4, #480 @ 0x1e0 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ add r0, r4, #576 @ 0x240 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ add r0, r4, #624 @ 0x270 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ add r0, r4, #672 @ 0x2a0 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ add r0, r4, #720 @ 0x2d0 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ add r0, r4, #816 @ 0x330 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ add r0, r4, #864 @ 0x360 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ add r0, r4, #960 @ 0x3c0 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ add r0, r4, #1008 @ 0x3f0 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ add r0, r4, #1056 @ 0x420 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ add r0, r4, #1104 @ 0x450 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ add r0, r4, #1152 @ 0x480 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ add r0, r4, #1200 @ 0x4b0 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ add r0, r4, #1248 @ 0x4e0 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ add r0, r4, #1296 @ 0x510 │ │ │ │ - bl 7fc238 │ │ │ │ + bl 7fc2e0 │ │ │ │ add r0, r4, #1344 @ 0x540 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7fc238 │ │ │ │ + b 7fc2e0 │ │ │ │ adceq r9, r2, r8, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 25220c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subseq r4, fp, r8, lsr r7 │ │ │ │ + b 992724 │ │ │ │ + subseq r4, fp, r0, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 252220 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subseq r4, fp, r4, lsl #23 │ │ │ │ + b 992724 │ │ │ │ + subseq r4, fp, ip, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 252234 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subseq r7, fp, ip, asr #23 │ │ │ │ + b 992724 │ │ │ │ + subseq r7, fp, r4, ror ip │ │ │ │ ldr r0, [pc, #8] @ 252248 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrsbeq sl, [fp], #-28 @ 0xffffffe4 │ │ │ │ + b 992724 │ │ │ │ + subseq sl, fp, r4, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 25225c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subseq fp, fp, ip, lsr #8 │ │ │ │ + b 992724 │ │ │ │ + ldrsbeq fp, [fp], #-68 @ 0xffffffbc │ │ │ │ ldr r0, [pc, #8] @ 252270 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subseq r6, ip, r8, ror #22 │ │ │ │ + b 992724 │ │ │ │ + subseq r6, ip, r0, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 252284 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - @ instruction: 0x005c7c90 │ │ │ │ + b 992724 │ │ │ │ + subseq r7, ip, r8, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 252298 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subseq r8, ip, ip, lsr r6 │ │ │ │ + b 992724 │ │ │ │ + subseq r8, ip, r4, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 2522ac │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subseq ip, ip, r0, lsr #21 │ │ │ │ + b 992724 │ │ │ │ + subseq ip, ip, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 2522dc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98f5d0 │ │ │ │ + bl 98f678 │ │ │ │ add r0, r4, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9adfa8 │ │ │ │ + b 9ae050 │ │ │ │ adcseq sp, r5, ip, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 2522f0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrsheq ip, [sp], #-112 @ 0xffffff90 │ │ │ │ + b 992724 │ │ │ │ + @ instruction: 0x005dc898 │ │ │ │ ldr r0, [pc, #8] @ 252304 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrheq r1, [lr], #-252 @ 0xffffff04 │ │ │ │ + b 992724 │ │ │ │ + subseq r2, lr, r4, rrx │ │ │ │ ldr r0, [pc, #8] @ 252318 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subseq r2, lr, r0, asr #18 │ │ │ │ + b 992724 │ │ │ │ + subseq r2, lr, r8, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 25232c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - subseq r9, lr, r4, lsl #20 │ │ │ │ + b 992724 │ │ │ │ + subseq r9, lr, ip, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 252340 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - strheq lr, [r0], #-212 @ 0xffffff2c @ │ │ │ │ + b 992724 │ │ │ │ + rsbeq lr, r0, ip, asr lr │ │ │ │ ldr r0, [pc, #8] @ 252354 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbeq r0, r1, r0, ror ip │ │ │ │ + b 992724 │ │ │ │ + rsbeq r0, r1, r8, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 252368 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbeq r3, r1, ip, asr #29 │ │ │ │ + b 992724 │ │ │ │ + rsbeq r3, r1, r4, ror pc │ │ │ │ ldr r0, [pc, #8] @ 25237c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - strdeq r3, [r1], #-240 @ 0xffffff10 @ │ │ │ │ + b 992724 │ │ │ │ + @ instruction: 0x00614098 │ │ │ │ ldr r0, [pc, #8] @ 252390 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - strheq r4, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + b 992724 │ │ │ │ + rsbeq r4, r1, r4, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 2523a4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbeq r6, r1, r0, asr r5 │ │ │ │ + b 992724 │ │ │ │ + strdeq r6, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ ldr r0, [pc, #8] @ 2523b8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbeq r9, r1, r0, lsl #5 │ │ │ │ + b 992724 │ │ │ │ + rsbeq r9, r1, r8, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 2523cc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbeq sp, r1, ip, lsl #9 │ │ │ │ + b 992724 │ │ │ │ + rsbeq sp, r1, r4, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 2523e0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - strheq r1, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + b 992724 │ │ │ │ + rsbeq r1, r2, r4, ror #8 │ │ │ │ ldr r0, [pc, #8] @ 2523f4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbeq r8, r2, r0, lsl #2 │ │ │ │ + b 992724 │ │ │ │ + rsbeq r8, r2, r8, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 252408 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - strheq sl, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + b 992724 │ │ │ │ + rsbeq sl, r2, r0, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 25241c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - strdeq sl, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + b 992724 │ │ │ │ + rsbeq fp, r2, r0, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 252430 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbeq fp, r2, r0, asr #19 │ │ │ │ + b 992724 │ │ │ │ + rsbeq fp, r2, r8, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 252444 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbeq r3, r3, r8, asr #21 │ │ │ │ + b 992724 │ │ │ │ + rsbeq r3, r3, r0, ror fp │ │ │ │ ldr r0, [pc, #8] @ 252458 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrdeq r6, [r3], #-212 @ 0xffffff2c @ │ │ │ │ + b 992724 │ │ │ │ + rsbeq r6, r3, ip, ror lr │ │ │ │ ldr r0, [pc, #8] @ 25246c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbeq fp, r3, r4, ror r9 │ │ │ │ + b 992724 │ │ │ │ + rsbeq fp, r3, ip, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 252480 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbeq r1, r4, r4, asr fp │ │ │ │ + b 992724 │ │ │ │ + strdeq r1, [r4], #-188 @ 0xffffff44 @ │ │ │ │ ldr r0, [pc, #8] @ 252494 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbeq r6, r4, r8, ror #28 │ │ │ │ + b 992724 │ │ │ │ + rsbeq r6, r4, r0, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 2524a8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbeq r6, r4, r8, asr #31 │ │ │ │ + b 992724 │ │ │ │ + rsbeq r7, r4, r0, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 2524bc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbeq ip, r4, r4, ror #20 │ │ │ │ + b 992724 │ │ │ │ + rsbeq ip, r4, ip, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 2524d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrdeq sl, [r5], #-184 @ 0xffffff48 @ │ │ │ │ + b 992724 │ │ │ │ + rsbeq sl, r5, r0, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 2524e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrdeq fp, [r5], #-16 @ │ │ │ │ + b 992724 │ │ │ │ + rsbeq fp, r5, r8, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 2524f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbeq ip, r5, r8, lsl #12 │ │ │ │ + b 992724 │ │ │ │ + strheq ip, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ ldr r0, [pc, #8] @ 25250c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbeq ip, r5, r4, asr #28 │ │ │ │ + b 992724 │ │ │ │ + rsbeq ip, r5, ip, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 252520 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - strheq ip, [r5], #-228 @ 0xffffff1c @ │ │ │ │ + b 992724 │ │ │ │ + rsbeq ip, r5, ip, asr pc │ │ │ │ ldr r0, [pc, #8] @ 252534 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrdeq sp, [r5], #-20 @ 0xffffffec @ │ │ │ │ + b 992724 │ │ │ │ + rsbeq sp, r5, ip, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 252548 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbeq sp, r5, r8, lsl sl │ │ │ │ + b 992724 │ │ │ │ + rsbeq sp, r5, r0, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 25255c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbeq lr, r5, ip, lsl #6 │ │ │ │ + b 992724 │ │ │ │ + strheq lr, [r5], #-52 @ 0xffffffcc @ │ │ │ │ ldr r0, [pc, #8] @ 252570 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbeq r3, r6, r0, lsl r2 │ │ │ │ + b 992724 │ │ │ │ + strheq r3, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ ldr r0, [pc, #8] @ 252584 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbeq r3, r6, ip, asr #15 │ │ │ │ + b 992724 │ │ │ │ + rsbeq r3, r6, r4, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 252598 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbeq r4, r6, r4, ror #7 │ │ │ │ + b 992724 │ │ │ │ + rsbeq r4, r6, ip, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 2525ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbeq r7, r6, r4, asr #14 │ │ │ │ + b 992724 │ │ │ │ + rsbeq r7, r6, ip, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 2525c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbeq r8, r6, r8, ror #1 │ │ │ │ + b 992724 │ │ │ │ + @ instruction: 0x00668190 │ │ │ │ ldr r0, [pc, #8] @ 2525d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - strdeq r8, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ + b 992724 │ │ │ │ + @ instruction: 0x00668798 │ │ │ │ │ │ │ │ 002525d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #156] @ 25268c │ │ │ │ @@ -7371,441 +7371,441 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 990d68 │ │ │ │ + bl 990e10 │ │ │ │ ldr r3, [r4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #64] @ 2526a0 │ │ │ │ ldr r3, [pc, #44] @ 252690 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 252688 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 8c03f0 │ │ │ │ + bl 8c0498 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r8, r5, ip, lsr #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adcseq sp, r5, r0, lsl r7 │ │ │ │ - strheq sp, [r6], #-208 @ 0xffffff30 @ │ │ │ │ - addeq r4, r6, r4, asr #25 │ │ │ │ + rsbeq sp, r6, r8, asr lr │ │ │ │ + addeq r4, r6, r4, ror #26 │ │ │ │ @ instruction: 0x00a584bc │ │ │ │ ldr r0, [pc, #8] @ 2526b4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r4, ror #7 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, ip, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 2526c8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r0, ror #7 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r8, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 2526dc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrsbeq r0, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r4, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 2526f0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrsbeq r0, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r0, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 252704 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrsbeq r0, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, ip, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 252718 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrsbeq r0, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r8, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 25272c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, ip, asr #7 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r4, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 252740 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r8, asr #7 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r0, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 252754 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r4, asr #7 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, ip, ror #8 │ │ │ │ ldr r0, [pc, #8] @ 252768 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r0, asr #7 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r8, ror #8 │ │ │ │ ldr r0, [pc, #8] @ 25277c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrheq r0, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r4, ror #8 │ │ │ │ ldr r0, [pc, #8] @ 252790 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrheq r0, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r0, ror #8 │ │ │ │ ldr r0, [pc, #8] @ 2527a4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrheq r0, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, ip, asr r4 │ │ │ │ ldr r0, [pc, #8] @ 2527b8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrheq r0, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r8, asr r4 │ │ │ │ ldr r0, [pc, #8] @ 2527cc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, ip, lsr #7 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r4, asr r4 │ │ │ │ ldr r0, [pc, #8] @ 2527e0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r8, lsr #7 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r0, asr r4 │ │ │ │ ldr r0, [pc, #8] @ 2527f4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r4, lsr #7 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, ip, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 252808 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r0, lsr #7 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r8, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 25281c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - @ instruction: 0x0072039c │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r4, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 252830 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - @ instruction: 0x00720398 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r0, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 252844 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - @ instruction: 0x00720394 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, ip, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 252858 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - @ instruction: 0x00720390 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r8, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 25286c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, ip, lsl #7 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r4, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 252880 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r8, lsl #7 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r0, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 252894 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r4, lsl #7 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, ip, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 2528a8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r0, lsl #7 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r8, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 2528bc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, ip, ror r3 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r4, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 2528d0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r8, ror r3 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r0, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 2528e4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r4, ror r3 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, ip, lsl r4 │ │ │ │ ldr r0, [pc, #8] @ 2528f8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r0, ror r3 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r8, lsl r4 │ │ │ │ ldr r0, [pc, #8] @ 25290c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, ip, ror #6 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r4, lsl r4 │ │ │ │ ldr r0, [pc, #8] @ 252920 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r8, ror #6 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r0, lsl r4 │ │ │ │ ldr r0, [pc, #8] @ 252934 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r4, ror #6 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, ip, lsl #8 │ │ │ │ ldr r0, [pc, #8] @ 252948 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r0, ror #6 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r8, lsl #8 │ │ │ │ ldr r0, [pc, #8] @ 25295c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, ip, asr r3 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r4, lsl #8 │ │ │ │ ldr r0, [pc, #8] @ 252970 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r8, asr r3 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r0, lsl #8 │ │ │ │ ldr r0, [pc, #8] @ 252984 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r4, asr r3 │ │ │ │ + b 992724 │ │ │ │ + ldrsheq r0, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ ldr r0, [pc, #8] @ 252998 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r0, asr r3 │ │ │ │ + b 992724 │ │ │ │ + ldrsheq r0, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ ldr r0, [pc, #8] @ 2529ac │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, ip, asr #6 │ │ │ │ + b 992724 │ │ │ │ + ldrsheq r0, [r2], #-52 @ 0xffffffcc @ │ │ │ │ ldr r0, [pc, #8] @ 2529c0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r8, asr #6 │ │ │ │ + b 992724 │ │ │ │ + ldrsheq r0, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ ldr r0, [pc, #8] @ 2529d4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r4, asr #6 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, ip, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 2529e8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r0, asr #6 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r8, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 2529fc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, ip, lsr r3 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r4, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 252a10 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r8, lsr r3 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r0, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 252a24 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r4, lsr r3 │ │ │ │ + b 992724 │ │ │ │ + ldrsbeq r0, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ ldr r0, [pc, #8] @ 252a38 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r0, lsr r3 │ │ │ │ + b 992724 │ │ │ │ + ldrsbeq r0, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ ldr r0, [pc, #8] @ 252a4c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, ip, lsr #6 │ │ │ │ + b 992724 │ │ │ │ + ldrsbeq r0, [r2], #-52 @ 0xffffffcc @ │ │ │ │ ldr r0, [pc, #8] @ 252a60 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r8, lsr #6 │ │ │ │ + b 992724 │ │ │ │ + ldrsbeq r0, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ ldr r0, [pc, #8] @ 252a74 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r4, lsr #6 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, ip, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 252a88 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r0, lsr #6 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r8, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 252a9c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, ip, lsl r3 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r4, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 252ab0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r8, lsl r3 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r0, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 252ac4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r4, lsl r3 │ │ │ │ + b 992724 │ │ │ │ + ldrheq r0, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ ldr r0, [pc, #8] @ 252ad8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r0, lsl r3 │ │ │ │ + b 992724 │ │ │ │ + ldrheq r0, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ ldr r0, [pc, #8] @ 252aec │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, ip, lsl #6 │ │ │ │ + b 992724 │ │ │ │ + ldrheq r0, [r2], #-52 @ 0xffffffcc @ │ │ │ │ ldr r0, [pc, #8] @ 252b00 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r8, lsl #6 │ │ │ │ + b 992724 │ │ │ │ + ldrheq r0, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ ldr r0, [pc, #8] @ 252b14 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r4, lsl #6 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, ip, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 252b28 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r0, lsl #6 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r8, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 252b3c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrsheq r0, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r4, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 252b50 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrsheq r0, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r0, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 252b64 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrsheq r0, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + b 992724 │ │ │ │ + @ instruction: 0x0072039c │ │ │ │ ldr r0, [pc, #8] @ 252b78 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrsheq r0, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + b 992724 │ │ │ │ + @ instruction: 0x00720398 │ │ │ │ ldr r0, [pc, #8] @ 252b8c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, ip, ror #5 │ │ │ │ + b 992724 │ │ │ │ + @ instruction: 0x00720394 │ │ │ │ ldr r0, [pc, #8] @ 252ba0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r8, ror #5 │ │ │ │ + b 992724 │ │ │ │ + @ instruction: 0x00720390 │ │ │ │ ldr r0, [pc, #8] @ 252bb4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r4, ror #5 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, ip, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 252bc8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r0, ror #5 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r8, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 252bdc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrsbeq r0, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r4, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 252bf0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrsbeq r0, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r0, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 252c04 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrsbeq r0, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, ip, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 252c18 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrsbeq r0, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r8, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 252c2c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, ip, asr #5 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r4, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 252c40 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r8, asr #5 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r0, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 252c54 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r4, asr #5 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, ip, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 252c68 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r0, asr #5 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r8, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 252c7c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrheq r0, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r4, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 252c90 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrheq r0, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r0, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 252ca4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrheq r0, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, ip, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 252cb8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - ldrheq r0, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r8, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 252ccc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, ip, lsr #5 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r4, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 252ce0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r8, lsr #5 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, r0, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 252cf4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r0, r2, r4, lsr #5 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r0, r2, ip, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #316] @ 252e4c │ │ │ │ ldr r2, [pc, #316] @ 252e50 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -7923,15 +7923,15 @@ │ │ │ │ rsb r2, r2, #31 │ │ │ │ rsb r3, r3, #31 │ │ │ │ str r4, [r0] │ │ │ │ str r2, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ pop {r4, lr} │ │ │ │ - b 98a4d4 │ │ │ │ + b 98a57c │ │ │ │ bl 249e3c │ │ │ │ subs r4, r0, #0 │ │ │ │ movle r1, #64 @ 0x40 │ │ │ │ movle r4, r1 │ │ │ │ ble 252eb0 │ │ │ │ mov r1, r4 │ │ │ │ b 252e98 │ │ │ │ @@ -7948,61 +7948,61 @@ │ │ │ │ ldr r0, [pc, #40] @ 252f64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adcseq pc, r5, r4, lsl #13 │ │ │ │ - addseq r5, r5, r4, ror #15 │ │ │ │ - ldrdeq lr, [r8], r8 │ │ │ │ - addeq lr, r8, r4, lsl #4 │ │ │ │ - addseq r5, r5, r4, asr #15 │ │ │ │ - @ instruction: 0x0088e1b8 │ │ │ │ - addeq lr, r8, r8, asr #3 │ │ │ │ + addseq r5, r5, r4, lsl #17 │ │ │ │ + addeq lr, r8, r8, ror r2 │ │ │ │ + addeq lr, r8, r4, lsr #5 │ │ │ │ + addseq r5, r5, r4, ror #16 │ │ │ │ + addeq lr, r8, r8, asr r2 │ │ │ │ + addeq lr, r8, r8, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #28] @ 252f9c │ │ │ │ ldr r1, [pc, #28] @ 252fa0 │ │ │ │ ldr r0, [pc, #28] @ 252fa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9d75d0 │ │ │ │ + bl 9d7670 │ │ │ │ pop {r4, lr} │ │ │ │ - b 99f274 │ │ │ │ - ldrsbeq ip, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq fp, r4, r8, ror #23 │ │ │ │ - rsbseq fp, r4, r4, ror #24 │ │ │ │ + b 99f31c │ │ │ │ + rsbseq ip, r4, r0, lsl #9 │ │ │ │ + @ instruction: 0x0074bc90 │ │ │ │ + rsbseq fp, r4, ip, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 252fb8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #12 │ │ │ │ - b 98f5d0 │ │ │ │ + b 98f678 │ │ │ │ adcseq pc, r5, r4, lsr r7 @ │ │ │ │ ldr r0, [pc, #8] @ 252fcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r9, r5, r8, lsr #18 │ │ │ │ + b 992724 │ │ │ │ + ldrsbeq r9, [r5], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #232] @ 2530d0 │ │ │ │ ldr r3, [pc, #232] @ 2530d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #228] @ 2530d8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 98f5d0 │ │ │ │ + bl 98f678 │ │ │ │ ldr r0, [pc, #200] @ 2530dc │ │ │ │ mov r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -8033,29 +8033,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ - bl 9880d8 │ │ │ │ + bl 988180 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 253038 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #44] @ 2530e8 │ │ │ │ cmp r3, r2 │ │ │ │ asrgt r3, r3, #1 │ │ │ │ subgt r4, r3, #2496 @ 0x9c0 │ │ │ │ subgt r4, r4, #4 │ │ │ │ b 25303c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r5, r4, lsr fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adcseq pc, r5, r8, lsr #15 │ │ │ │ - addeq r0, r9, ip, asr r2 │ │ │ │ + strdeq r0, [r9], ip │ │ │ │ adcseq pc, r5, r4, asr r7 @ │ │ │ │ adceq r7, r5, r4, asr #21 │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ ldr r3, [pc, #36] @ 253118 │ │ │ │ ldr r2, [pc, #36] @ 25311c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -8063,35 +8063,35 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ str r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ adcseq pc, r5, r8, lsl r7 @ │ │ │ │ - @ instruction: 0x00763390 │ │ │ │ + rsbseq r3, r6, r8, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 253130 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 98f5d0 │ │ │ │ + b 98f678 │ │ │ │ @ instruction: 0x00b5f6f0 │ │ │ │ ldr r0, [pc, #8] @ 253144 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r8, r7, r8, lsl #11 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r8, r7, r0, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 253158 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r8, r7, r4, lsl #11 │ │ │ │ + b 992724 │ │ │ │ + rsbseq r8, r7, ip, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 25316c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99267c │ │ │ │ - rsbseq r8, r7, r0, lsr r9 │ │ │ │ + b 992724 │ │ │ │ + ldrsbeq r8, [r7], #-152 @ 0xffffff68 @ │ │ │ │ │ │ │ │ 00253170 <_start@@Base>: │ │ │ │ mov fp, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r1} @ (ldr r1, [sp], #4) │ │ │ │ mov r2, sp │ │ │ │ push {r2} @ (str r2, [sp, #-4]!) │ │ │ │ @@ -8270,15 +8270,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 75ca9c │ │ │ │ + bl 75cb44 │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ adcseq r8, r2, ip, ror #20 │ │ │ │ │ │ │ │ @@ -8341,24 +8341,24 @@ │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ beq 2535b4 │ │ │ │ add r3, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 253508 │ │ │ │ ldr r0, [pc, #392] @ 2536e4 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ strb r3, [r4] │ │ │ │ - bl 761ac8 │ │ │ │ + bl 761b70 │ │ │ │ ldr r2, [pc, #372] @ 2536e8 │ │ │ │ ldr r3, [pc, #344] @ 2536d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -8444,23 +8444,23 @@ │ │ │ │ b 253554 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a576b4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umlaleq r7, r5, r0, r6 │ │ │ │ andeq r1, r0, ip, lsl #8 │ │ │ │ @ instruction: 0x00b289b8 │ │ │ │ - rsbseq r4, r8, r4, lsr #3 │ │ │ │ + rsbseq r4, r8, r4, asr #4 │ │ │ │ adcseq r8, r2, r8, lsl r9 │ │ │ │ adceq r7, r5, r8, lsr #11 │ │ │ │ umlalseq r8, r2, r0, r8 │ │ │ │ - addeq r7, r2, r4, ror r1 │ │ │ │ + addeq r7, r2, r4, lsl r2 │ │ │ │ adcseq r8, r2, r0, asr #16 │ │ │ │ - rsbseq ip, pc, ip, lsl r1 @ │ │ │ │ + ldrheq ip, [pc], #-28 @ │ │ │ │ @ instruction: 0x00b287f4 │ │ │ │ - ldrsheq r3, [r8], #-244 @ 0xffffff0c @ │ │ │ │ + @ instruction: 0x00784094 │ │ │ │ │ │ │ │ 00253704 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r1, [pc, #228] @ 2537f4 │ │ │ │ cmp r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ beq 2537cc │ │ │ │ @@ -8504,39 +8504,39 @@ │ │ │ │ bls 2537c0 │ │ │ │ ldr r3, [r4] │ │ │ │ ldrb r3, [r3, #32] │ │ │ │ cmp r3, #67 @ 0x43 │ │ │ │ beq 2537d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7625e0 │ │ │ │ - b 7625e0 │ │ │ │ + b 762688 │ │ │ │ + b 762688 │ │ │ │ ldr r0, [pc, #48] @ 253808 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 75ca9c │ │ │ │ + b 75cb44 │ │ │ │ mov r0, #22 │ │ │ │ b 253778 │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ b 253778 │ │ │ │ adceq r7, r5, ip, lsl #8 │ │ │ │ adcseq r8, r2, r4, asr #14 │ │ │ │ - addeq r4, r9, sl, asr #14 │ │ │ │ + addeq r4, r9, sl, ror #15 │ │ │ │ andeq r1, r0, ip, lsl #8 │ │ │ │ @ instruction: 0x00b286d8 │ │ │ │ - ldrsbeq r3, [r8], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r3, r8, ip, ror pc │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #712] @ 0x2c8 │ │ │ │ asr r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 25382c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ @ instruction: 0x009699fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #308] @ 25397c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -8571,15 +8571,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 24ae20 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 74bda0 │ │ │ │ + bl 74be48 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ bl 24b00c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 253930 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r6 │ │ │ │ @@ -8593,15 +8593,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -8614,22 +8614,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 25399c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adcseq r8, r2, r4, lsr r7 │ │ │ │ - addeq r8, r3, ip, lsl #13 │ │ │ │ - addeq r8, r3, r4, ror #12 │ │ │ │ - strdeq r4, [r9], r8 │ │ │ │ - ldrsbeq r3, [r8], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r3, r8, r0, lsr #27 │ │ │ │ - umulleq r4, r9, ip, r5 │ │ │ │ - rsbseq r3, r8, r8, asr #26 │ │ │ │ - rsbseq r3, r8, ip, asr sp │ │ │ │ + addeq r8, r3, ip, lsr #14 │ │ │ │ + addeq r8, r3, r4, lsl #14 │ │ │ │ + umulleq r4, r9, r8, r6 │ │ │ │ + rsbseq r3, r8, r8, ror lr │ │ │ │ + rsbseq r3, r8, r0, asr #28 │ │ │ │ + addeq r4, r9, ip, lsr r6 │ │ │ │ + rsbseq r3, r8, r8, ror #27 │ │ │ │ + ldrsheq r3, [r8], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #108] @ 253a24 │ │ │ │ ldr r2, [pc, #108] @ 253a28 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -8642,19 +8642,19 @@ │ │ │ │ bl 256064 │ │ │ │ ldr r0, [r4, #620] @ 0x26c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2539ec │ │ │ │ mov r1, #1 │ │ │ │ bl 2485d0 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 9a9210 │ │ │ │ + bl 9a92b8 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 98f628 │ │ │ │ + bl 98f6d0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 990084 │ │ │ │ + bl 99012c │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ bl 248b04 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ b 248b04 │ │ │ │ ldr r0, [r0, #708] @ 0x2c4 │ │ │ │ bl 248b04 │ │ │ │ @@ -8663,33 +8663,33 @@ │ │ │ │ andeq r4, r0, r8, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74e020 │ │ │ │ + bl 74e0c8 │ │ │ │ ldr r6, [pc, #144] @ 253ae0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ beq 253a9c │ │ │ │ mov r0, r5 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #112] @ 253ae4 │ │ │ │ ldr r2, [pc, #112] @ 253ae8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r3, [r0, #153] @ 0x99 │ │ │ │ strbne r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 253ac8 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -8702,17 +8702,17 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 5374d8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 537fcc │ │ │ │ - @ instruction: 0x0080dab0 │ │ │ │ - umulleq r4, r9, r0, r4 │ │ │ │ - @ instruction: 0x00783c90 │ │ │ │ + addeq sp, r0, r0, asr fp │ │ │ │ + addeq r4, r9, r0, lsr r5 │ │ │ │ + rsbseq r3, r8, r0, lsr sp │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #264] @ 253c14 │ │ │ │ @@ -8722,35 +8722,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #248] @ 253c18 │ │ │ │ ldr r1, [pc, #248] @ 253c1c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #228] @ 253c20 │ │ │ │ ldr r1, [pc, #228] @ 253c24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #196] @ 253c28 │ │ │ │ ldr r1, [pc, #196] @ 253c2c │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #164] @ 253c30 │ │ │ │ ldr r3, [pc, #164] @ 253c34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ ldr r2, [pc, #148] @ 253c38 │ │ │ │ @@ -8779,21 +8779,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strdeq r4, [r9], r8 │ │ │ │ - rsbseq r3, r8, r8, lsl #24 │ │ │ │ - addeq r1, r2, r4, lsl r1 │ │ │ │ - rsbseq r3, r8, r8, lsl #24 │ │ │ │ - rsbseq r3, r8, r0, lsr #24 │ │ │ │ - rsbseq r3, r8, r4, lsl #24 │ │ │ │ - addeq r1, r1, r8, lsl #28 │ │ │ │ + umulleq r4, r9, r8, r4 │ │ │ │ + rsbseq r3, r8, r8, lsr #25 │ │ │ │ + @ instruction: 0x008211b4 │ │ │ │ + rsbseq r3, r8, r8, lsr #25 │ │ │ │ + rsbseq r3, r8, r0, asr #25 │ │ │ │ + rsbseq r3, r8, r4, lsr #25 │ │ │ │ + addeq r1, r1, r8, lsr #29 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ @@ -8806,54 +8806,54 @@ │ │ │ │ ldr r5, [pc, #308] @ 253da0 │ │ │ │ add r8, pc, r8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r8, #124 @ 0x7c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ mov r2, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ bl 323cbc │ │ │ │ mov r0, r4 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ mov r5, #0 │ │ │ │ mvn r8, #0 │ │ │ │ mvn r9, #0 │ │ │ │ ldr r6, [pc, #216] @ 253da4 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75f3f0 │ │ │ │ + bl 75f498 │ │ │ │ add r2, r4, #720 @ 0x2d0 │ │ │ │ mov r3, #1 │ │ │ │ strd r8, [r2, #-8] │ │ │ │ mov r0, #4 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ str r5, [r4, #608] @ 0x260 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ bl 2487f8 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ bl 2487f8 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 98ff7c │ │ │ │ + bl 990024 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 98f5d0 │ │ │ │ + bl 98f678 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 9a91fc │ │ │ │ + bl 9a92a4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r2, #588]! @ 0x24c │ │ │ │ str r2, [r4, #592] @ 0x250 │ │ │ │ str r5, [r3, #640]! @ 0x280 │ │ │ │ str r3, [r4, #644] @ 0x284 │ │ │ │ mov r3, r4 │ │ │ │ @@ -8876,17 +8876,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 29b278 │ │ │ │ str r0, [r4, #708] @ 0x2c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 29b280 │ │ │ │ - umulleq r4, r9, ip, r2 │ │ │ │ - ldrsheq r3, [r8], #-164 @ 0xffffff5c @ │ │ │ │ - addeq r1, r1, r8, lsl #26 │ │ │ │ + addeq r4, r9, ip, lsr r3 │ │ │ │ + @ instruction: 0x00783b94 │ │ │ │ + addeq r1, r1, r8, lsr #27 │ │ │ │ adceq r6, r5, r4, asr lr │ │ │ │ andeq r4, r0, r8, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #60] @ 253e00 │ │ │ │ @@ -8899,15 +8899,15 @@ │ │ │ │ bne 253df8 │ │ │ │ mov r0, r4 │ │ │ │ bl 323e20 │ │ │ │ mov r0, r4 │ │ │ │ bl 255898 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 72cf78 │ │ │ │ + b 72d020 │ │ │ │ bl 29b294 │ │ │ │ b 253ddc │ │ │ │ adceq r6, r5, r8, asr sp │ │ │ │ andeq r4, r0, r8, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -8938,18 +8938,18 @@ │ │ │ │ strb r3, [r4, #126] @ 0x7e │ │ │ │ str r2, [r4, #132] @ 0x84 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 537550 │ │ │ │ ldr r1, [r0, #712] @ 0x2c8 │ │ │ │ ldr r0, [pc, #92] @ 253eec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r7, [r3, #172] @ 0xac │ │ │ │ - bl 9a01a4 │ │ │ │ + bl 9a024c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 253e38 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 253ed8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -8957,19 +8957,19 @@ │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9a01ac │ │ │ │ + bl 9a0254 │ │ │ │ b 253e38 │ │ │ │ strdeq r6, [r5], ip @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - ldrsheq r3, [r8], #-136 @ 0xffffff78 @ │ │ │ │ + @ instruction: 0x00783998 │ │ │ │ │ │ │ │ 00253ef0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #128] @ 253f88 │ │ │ │ @@ -9033,29 +9033,29 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 755b34 │ │ │ │ + bl 755bdc │ │ │ │ ldr ip, [pc, #160] @ 2540a0 │ │ │ │ ldr r2, [pc, #160] @ 2540a4 │ │ │ │ ldr r1, [pc, #160] @ 2540a8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 74d88c │ │ │ │ + bl 74d934 │ │ │ │ cmp r0, r5 │ │ │ │ beq 25407c │ │ │ │ ldr r2, [pc, #108] @ 2540ac │ │ │ │ ldr r3, [pc, #88] @ 25409c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -9068,25 +9068,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 997620 │ │ │ │ + bl 9976c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7552cc │ │ │ │ + bl 755374 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r5, r8, asr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r9, r0, lsl #30 │ │ │ │ - rsbseq r3, r8, ip, lsl r7 │ │ │ │ - addeq r0, r2, r8, lsr #24 │ │ │ │ + addeq r3, r9, r0, lsr #31 │ │ │ │ + ldrheq r3, [r8], #-124 @ 0xffffff84 @ │ │ │ │ + addeq r0, r2, r8, asr #25 │ │ │ │ ldrdeq r6, [r5], ip @ │ │ │ │ │ │ │ │ 002540b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -9110,25 +9110,25 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 537c8c │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ and r3, r3, r4 │ │ │ │ str r3, [r5, #136] @ 0x88 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 537d30 │ │ │ │ - ldrheq r3, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r3, r8, r0, asr r6 │ │ │ │ │ │ │ │ 00254124 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ strb r3, [r0, #127] @ 0x7f │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ mvn r3, #0 │ │ │ │ add r0, r4, #8704 @ 0x2200 │ │ │ │ strh r3, [r0, #58] @ 0x3a │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -9177,16 +9177,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ ldr r4, [pc, #308] @ 254348 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ - bl 74d880 │ │ │ │ + bl 7546ac │ │ │ │ + bl 74d928 │ │ │ │ ldr r3, [pc, #296] @ 25434c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 254274 │ │ │ │ ldr r2, [pc, #276] @ 254350 │ │ │ │ @@ -9224,22 +9224,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 254360 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 254234 │ │ │ │ ldr r2, [pc, #104] @ 254364 │ │ │ │ ldr r3, [pc, #60] @ 25433c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -9247,64 +9247,64 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 254330 │ │ │ │ ldr r0, [pc, #72] @ 254368 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r9, r4, lsr sp │ │ │ │ + ldrdeq r3, [r9], r4 │ │ │ │ adceq r6, r5, r8, lsr r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r3, r8, r0, lsr r5 │ │ │ │ - addeq r0, r2, r0, asr #20 │ │ │ │ + ldrsbeq r3, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ + addeq r0, r2, r0, ror #21 │ │ │ │ strdeq r6, [r5], ip @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq r6, r5, r0, ror #17 │ │ │ │ andeq r4, r0, r4, ror #27 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrheq r3, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r3, r8, r0, asr r5 │ │ │ │ adceq r6, r5, r0, lsr #16 │ │ │ │ - @ instruction: 0x00783494 │ │ │ │ + rsbseq r3, r8, r4, lsr r5 │ │ │ │ │ │ │ │ 0025436c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #236] @ 254470 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 754b30 │ │ │ │ + bl 754bd8 │ │ │ │ ldr r2, [pc, #216] @ 254474 │ │ │ │ ldr r1, [pc, #216] @ 254478 │ │ │ │ add ip, r6, #112 @ 0x70 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 254438 │ │ │ │ cmp r4, #0 │ │ │ │ beq 254454 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754318 │ │ │ │ + bl 7543c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 254414 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754b10 │ │ │ │ + bl 754bb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 254414 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -9330,29 +9330,29 @@ │ │ │ │ ldr r1, [pc, #40] @ 254484 │ │ │ │ ldr r0, [pc, #40] @ 254488 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #148 @ 0x94 │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r3, r9, r8, ror fp │ │ │ │ - rsbseq r3, r8, r8, asr #7 │ │ │ │ - ldrdeq r1, [r1], r0 │ │ │ │ - rsbseq r3, r8, r4, ror r2 │ │ │ │ - rsbseq r3, r8, r0, lsl #7 │ │ │ │ - rsbseq r3, r8, r8, asr r2 │ │ │ │ - rsbseq r3, r8, r8, ror r3 │ │ │ │ + addeq r3, r9, r8, lsl ip │ │ │ │ + rsbseq r3, r8, r8, ror #8 │ │ │ │ + addeq r1, r1, r0, ror r6 │ │ │ │ + rsbseq r3, r8, r4, lsl r3 │ │ │ │ + rsbseq r3, r8, r0, lsr #8 │ │ │ │ + ldrsheq r3, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r3, r8, r8, lsl r4 │ │ │ │ │ │ │ │ 0025448c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72ceac │ │ │ │ + bl 72cf54 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2544bc │ │ │ │ mov r0, r5 │ │ │ │ bl 255734 │ │ │ │ mov r0, r5 │ │ │ │ bl 323d48 │ │ │ │ mov r0, r4 │ │ │ │ @@ -9368,32 +9368,32 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 323e20 │ │ │ │ mov r0, r4 │ │ │ │ bl 255898 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 72cf78 │ │ │ │ + b 72d020 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #312] @ 254658 │ │ │ │ ldr r2, [pc, #312] @ 25465c │ │ │ │ ldr r1, [pc, #312] @ 254660 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 248fb4 │ │ │ │ ldrb r3, [r5, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2545dc │ │ │ │ @@ -9456,46 +9456,46 @@ │ │ │ │ b 254594 │ │ │ │ ldr r1, [pc, #56] @ 254680 │ │ │ │ ldr r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2492a8 │ │ │ │ b 254588 │ │ │ │ - addeq r3, r9, r8, lsl #21 │ │ │ │ - rsbseq r3, r8, r0, ror #3 │ │ │ │ - addeq ip, r0, r8, asr #31 │ │ │ │ + addeq r3, r9, r8, lsr #22 │ │ │ │ + rsbseq r3, r8, r0, lsl #5 │ │ │ │ + addeq sp, r0, r8, rrx │ │ │ │ + rsbseq r3, r8, ip, lsl #7 │ │ │ │ + @ instruction: 0x00783394 │ │ │ │ + @ instruction: 0x00783390 │ │ │ │ + ldrsheq r3, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ rsbseq r3, r8, ip, ror #5 │ │ │ │ - ldrsheq r3, [r8], #-36 @ 0xffffffdc @ │ │ │ │ - ldrsheq r3, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq r3, r8, r8, asr r2 │ │ │ │ - rsbseq r3, r8, ip, asr #4 │ │ │ │ - rsbseq r3, r8, r8, ror r2 │ │ │ │ - rsbseq r3, r8, ip, asr #4 │ │ │ │ - rsbseq r3, r8, r4, lsr #4 │ │ │ │ + rsbseq r3, r8, r8, lsl r3 │ │ │ │ + rsbseq r3, r8, ip, ror #5 │ │ │ │ + rsbseq r3, r8, r4, asr #5 │ │ │ │ │ │ │ │ 00254684 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #2164] @ 254f24 │ │ │ │ ldr r2, [pc, #2164] @ 254f28 │ │ │ │ ldr r1, [pc, #2164] @ 254f2c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldrb fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ ldrne r3, [r4, #8] │ │ │ │ streq fp, [sp, #28] │ │ │ │ strne r3, [sp, #28] │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ mov r8, r0 │ │ │ │ @@ -9690,15 +9690,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 254a3c │ │ │ │ ldr fp, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ orrs r0, fp, r0 │ │ │ │ bne 2547ec │ │ │ │ ldr r3, [pc, #1316] @ 254f3c │ │ │ │ ldr ip, [pc, #1316] @ 254f40 │ │ │ │ @@ -9706,15 +9706,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -9753,15 +9753,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ mul r1, fp, r1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ mul r3, ip, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul r5, r3, r5 │ │ │ │ @@ -9803,15 +9803,15 @@ │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #240 @ 0xf0 │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 248b04 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne 254e3c │ │ │ │ @@ -9822,15 +9822,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r5, r3 │ │ │ │ cmp r2, #1 │ │ │ │ movcc r2, #1 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mul r2, r3, r2 │ │ │ │ mov r1, r2 │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 254afc │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r3, [pc, #820] @ 254f54 │ │ │ │ ldr r1, [r8, #52] @ 0x34 │ │ │ │ ldr ip, [pc, #816] @ 254f58 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -9839,15 +9839,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 254a3c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 25487c │ │ │ │ ldr r3, [pc, #752] @ 254f60 │ │ │ │ @@ -9856,15 +9856,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 254a3c │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 25489c │ │ │ │ ldr r3, [pc, #696] @ 254f6c │ │ │ │ @@ -9873,15 +9873,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 254a3c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sl, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sl, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sl, #208] @ 0xd0 │ │ │ │ @@ -9910,15 +9910,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #231 @ 0xe7 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 254bc0 │ │ │ │ ldr r1, [r4, #72] @ 0x48 │ │ │ │ cmp r1, #2 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ sbcs r1, r1, #0 │ │ │ │ blt 2548bc │ │ │ │ ldr r3, [pc, #504] @ 254f84 │ │ │ │ @@ -9927,15 +9927,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 254a3c │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ sbcs r2, r2, #0 │ │ │ │ blt 2548dc │ │ │ │ ldr r3, [pc, #448] @ 254f90 │ │ │ │ @@ -9944,15 +9944,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #150 @ 0x96 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 254a3c │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 2548fc │ │ │ │ ldr r3, [pc, #392] @ 254f9c │ │ │ │ @@ -9961,15 +9961,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 254a3c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ bne 254e88 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 254ac0 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -9979,15 +9979,15 @@ │ │ │ │ mul r1, r5, r1 │ │ │ │ cmp r3, #1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 254afc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ bne 254afc │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ @@ -9996,15 +9996,15 @@ │ │ │ │ mul r1, r6, r1 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, fp, r1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b 254afc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ streq r1, [sp, #24] │ │ │ │ beq 254cdc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -10021,47 +10021,47 @@ │ │ │ │ str r9, [sl, #200] @ 0xc8 │ │ │ │ str fp, [sl, #204] @ 0xcc │ │ │ │ str r3, [sl, #180] @ 0xb4 │ │ │ │ str r5, [sl, #216] @ 0xd8 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ strb r3, [r8, #179] @ 0xb3 │ │ │ │ b 254b74 │ │ │ │ - strdeq r3, [r9], r8 │ │ │ │ - rsbseq r3, r8, r0, asr r0 │ │ │ │ - addeq ip, r0, r0, asr #28 │ │ │ │ - ldrdeq r3, [r9], r0 │ │ │ │ - rsbseq r3, r8, r8, asr r1 │ │ │ │ - ldrsheq r2, [r8], #-216 @ 0xffffff28 @ │ │ │ │ - umulleq r3, r9, r0, r5 │ │ │ │ - rsbseq r2, r8, r0, lsr #29 │ │ │ │ - ldrheq r2, [r8], #-220 @ 0xffffff24 @ │ │ │ │ - addeq r3, r9, r4, lsl r4 │ │ │ │ - ldrsheq r2, [r8], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq r2, r8, r0, asr #24 │ │ │ │ - addeq r3, r9, ip, ror r3 │ │ │ │ - rsbseq r2, r8, r0, asr #29 │ │ │ │ - rsbseq r2, r8, r4, lsr #23 │ │ │ │ - addeq r3, r9, r4, lsr r3 │ │ │ │ - @ instruction: 0x00782c94 │ │ │ │ - rsbseq r2, r8, r4, ror #22 │ │ │ │ - strdeq r3, [r9], r0 │ │ │ │ - rsbseq r2, r8, ip, lsl #25 │ │ │ │ - rsbseq r2, r8, r0, lsr #22 │ │ │ │ - addeq r3, r9, r8, ror #4 │ │ │ │ - rsbseq r2, r8, ip, ror #25 │ │ │ │ - @ instruction: 0x00782a98 │ │ │ │ - addeq r3, r9, r8, lsl r2 │ │ │ │ - ldrsheq r2, [r8], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r2, r8, r8, asr #20 │ │ │ │ + umulleq r3, r9, r8, r9 │ │ │ │ + ldrsheq r3, [r8], #-0 @ │ │ │ │ + addeq ip, r0, r0, ror #29 │ │ │ │ + addeq r3, r9, r0, ror r6 │ │ │ │ + ldrsheq r3, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ + @ instruction: 0x00782e98 │ │ │ │ + addeq r3, r9, r0, lsr r6 │ │ │ │ + rsbseq r2, r8, r0, asr #30 │ │ │ │ + rsbseq r2, r8, ip, asr lr │ │ │ │ + @ instruction: 0x008934b4 │ │ │ │ + @ instruction: 0x00782f90 │ │ │ │ + rsbseq r2, r8, r0, ror #25 │ │ │ │ + addeq r3, r9, ip, lsl r4 │ │ │ │ + rsbseq r2, r8, r0, ror #30 │ │ │ │ + rsbseq r2, r8, r4, asr #24 │ │ │ │ ldrdeq r3, [r9], r4 │ │ │ │ - rsbseq r2, r8, r4, ror #23 │ │ │ │ - rsbseq r2, r8, r4, lsl #20 │ │ │ │ - umulleq r3, r9, r0, r1 │ │ │ │ - ldrsbeq r2, [r8], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r2, r8, r0, asr #19 │ │ │ │ + rsbseq r2, r8, r4, lsr sp │ │ │ │ + rsbseq r2, r8, r4, lsl #24 │ │ │ │ + umulleq r3, r9, r0, r3 │ │ │ │ + rsbseq r2, r8, ip, lsr #26 │ │ │ │ + rsbseq r2, r8, r0, asr #23 │ │ │ │ + addeq r3, r9, r8, lsl #6 │ │ │ │ + rsbseq r2, r8, ip, lsl #27 │ │ │ │ + rsbseq r2, r8, r8, lsr fp │ │ │ │ + @ instruction: 0x008932b8 │ │ │ │ + @ instruction: 0x00782c90 │ │ │ │ + rsbseq r2, r8, r8, ror #21 │ │ │ │ + addeq r3, r9, r4, ror r2 │ │ │ │ + rsbseq r2, r8, r4, lsl #25 │ │ │ │ + rsbseq r2, r8, r4, lsr #21 │ │ │ │ + addeq r3, r9, r0, lsr r2 │ │ │ │ + rsbseq r2, r8, r8, ror ip │ │ │ │ + rsbseq r2, r8, r0, ror #20 │ │ │ │ │ │ │ │ 00254fa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -10071,25 +10071,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r3, [pc, #860] @ 25534c │ │ │ │ ldr r2, [pc, #860] @ 255350 │ │ │ │ ldr r1, [pc, #860] @ 255354 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r7, [pc, #832] @ 255358 │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ beq 2550d8 │ │ │ │ @@ -10118,27 +10118,27 @@ │ │ │ │ lsr r3, r3, lr │ │ │ │ tst r3, #1 │ │ │ │ beq 255038 │ │ │ │ ldr r3, [pc, #708] @ 25535c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r3, [pc, #692] @ 255360 │ │ │ │ ldr ip, [pc, #692] @ 255364 │ │ │ │ ldr r1, [pc, #692] @ 255368 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #684] @ 25536c │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2551dc │ │ │ │ ldr r9, [pc, #656] @ 255370 │ │ │ │ ldr r3, [pc, #656] @ 255374 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r5 │ │ │ │ add r9, r9, #20 │ │ │ │ @@ -10151,21 +10151,21 @@ │ │ │ │ add r3, sl, r1 │ │ │ │ ldrb r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2552c4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 255278 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r1, [pc, #584] @ 255378 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ cmp r4, #2 │ │ │ │ beq 255188 │ │ │ │ cmp r4, #3 │ │ │ │ beq 255238 │ │ │ │ cmp r4, #4 │ │ │ │ beq 25521c │ │ │ │ cmp r4, #6 │ │ │ │ @@ -10184,27 +10184,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 25516c │ │ │ │ ldr r3, [pc, #480] @ 25537c │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r3, [pc, #460] @ 255380 │ │ │ │ ldr ip, [pc, #460] @ 255384 │ │ │ │ ldr r1, [pc, #460] @ 255388 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #452] @ 25538c │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #424] @ 255390 │ │ │ │ ldr r3, [pc, #348] @ 255348 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -10241,91 +10241,91 @@ │ │ │ │ bne 2550f8 │ │ │ │ b 255178 │ │ │ │ ldr r3, [pc, #252] @ 25537c │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r3, [pc, #252] @ 255394 │ │ │ │ ldr ip, [pc, #252] @ 255398 │ │ │ │ ldr r1, [pc, #252] @ 25539c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 2553a0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2551dc │ │ │ │ ldr r3, [pc, #144] @ 25535c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r3, [pc, #196] @ 2553a4 │ │ │ │ ldr ip, [pc, #196] @ 2553a8 │ │ │ │ ldr r1, [pc, #196] @ 2553ac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 2553b0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2551dc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r3, [pc, #148] @ 2553b4 │ │ │ │ ldr r2, [pc, #148] @ 2553b8 │ │ │ │ ldr r1, [pc, #148] @ 2553bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ b 25516c │ │ │ │ adceq r5, r5, r8, asr fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00892fb8 │ │ │ │ - rsbseq r2, r8, r0, lsl r7 │ │ │ │ - strdeq ip, [r0], r4 │ │ │ │ + addeq r3, r9, r8, asr r0 │ │ │ │ + ldrheq r2, [r8], #-112 @ 0xffffff90 @ │ │ │ │ + umulleq ip, r0, r4, r5 │ │ │ │ adceq r5, r5, r0, lsl #22 │ │ │ │ muleq r0, r4, ip │ │ │ │ - strdeq r2, [r9], r8 │ │ │ │ - rsbseq r2, r8, r4, asr #21 │ │ │ │ - rsbseq r2, r8, r4, lsr #14 │ │ │ │ + umulleq r2, r9, r8, pc @ │ │ │ │ + rsbseq r2, r8, r4, ror #22 │ │ │ │ + rsbseq r2, r8, r4, asr #15 │ │ │ │ andeq r0, r0, r9, lsr #2 │ │ │ │ - addeq r2, r9, ip, asr #29 │ │ │ │ - rsbseq r2, r8, ip, lsr #12 │ │ │ │ - addeq ip, r0, ip, asr #7 │ │ │ │ + addeq r2, r9, ip, ror #30 │ │ │ │ + rsbseq r2, r8, ip, asr #13 │ │ │ │ + addeq ip, r0, ip, ror #8 │ │ │ │ andeq r1, r0, r0, lsl sp │ │ │ │ - strdeq r2, [r9], r4 │ │ │ │ - rsbseq r2, r8, ip, asr sl │ │ │ │ - rsbseq r2, r8, ip, lsl r6 │ │ │ │ + umulleq r2, r9, r4, lr │ │ │ │ + ldrsheq r2, [r8], #-172 @ 0xffffff54 @ │ │ │ │ + ldrheq r2, [r8], #-108 @ 0xffffff94 @ │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ adceq r5, r5, r4, lsr r9 │ │ │ │ - addeq r2, r9, ip, lsl #26 │ │ │ │ - rsbseq r2, r8, ip, asr #18 │ │ │ │ - rsbseq r2, r8, r8, lsr r5 │ │ │ │ + addeq r2, r9, ip, lsr #27 │ │ │ │ + rsbseq r2, r8, ip, ror #19 │ │ │ │ + ldrsbeq r2, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ - addeq r2, r9, r4, asr #25 │ │ │ │ - ldrsbeq r2, [r8], #-132 @ 0xffffff7c @ │ │ │ │ - ldrsheq r2, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ + addeq r2, r9, r4, ror #26 │ │ │ │ + rsbseq r2, r8, r4, ror r9 │ │ │ │ + @ instruction: 0x00782590 │ │ │ │ andeq r0, r0, lr, lsr r1 │ │ │ │ - addeq r2, r9, r8, lsl #25 │ │ │ │ - rsbseq r2, r8, r0, ror #7 │ │ │ │ - addeq ip, r0, r8, asr #3 │ │ │ │ + addeq r2, r9, r8, lsr #26 │ │ │ │ + rsbseq r2, r8, r0, lsl #9 │ │ │ │ + addeq ip, r0, r8, ror #4 │ │ │ │ │ │ │ │ 002553c0 : │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ ldr r1, [r0, #204] @ 0xcc │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [r0, #196] @ 0xc4 │ │ │ │ @@ -10400,15 +10400,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 25553c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #104] @ 255540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -10418,42 +10418,42 @@ │ │ │ │ ldr r1, [pc, #56] @ 25554c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 255550 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2554e4 │ │ │ │ bl 24b330 │ │ │ │ - addeq r2, r9, r4, ror #21 │ │ │ │ - @ instruction: 0x0078279c │ │ │ │ - rsbseq r2, r8, r0, lsl r3 │ │ │ │ + addeq r2, r9, r4, lsl #23 │ │ │ │ + rsbseq r2, r8, ip, lsr r8 │ │ │ │ + ldrheq r2, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ - umulleq r2, r9, r8, sl │ │ │ │ - ldrheq r2, [r8], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r2, r8, r8, asr #5 │ │ │ │ + addeq r2, r9, r8, lsr fp │ │ │ │ + rsbseq r2, r8, r0, asr r8 │ │ │ │ + rsbseq r2, r8, r8, ror #6 │ │ │ │ muleq r0, r1, r1 │ │ │ │ ldr r3, [pc, #28] @ 255578 │ │ │ │ ldr r2, [pc, #28] @ 25557c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 255580 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ adceq r5, r5, r0, asr #11 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r2, r8, r8, lsr #15 │ │ │ │ + rsbseq r2, r8, r8, asr #16 │ │ │ │ ldr r1, [pc, #8] @ 255594 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 98fac4 │ │ │ │ - rsbseq r2, r8, ip, lsl #15 │ │ │ │ + b 98fb6c │ │ │ │ + rsbseq r2, r8, ip, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ 255614 │ │ │ │ ldr r2, [pc, #100] @ 255618 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -10473,40 +10473,40 @@ │ │ │ │ ldr ip, [r4, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [ip] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [r4, #592] @ 0x250 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 537a5c │ │ │ │ adceq r5, r5, ip, ror #10 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - ldrsheq r2, [r8], #-0 @ │ │ │ │ + @ instruction: 0x00782190 │ │ │ │ │ │ │ │ 00255620 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 255664 │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r0], #4 │ │ │ │ - bl 98f5d0 │ │ │ │ + bl 98f678 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 98ff7c │ │ │ │ + bl 990024 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 98ff7c │ │ │ │ + bl 990024 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ pop {r4, lr} │ │ │ │ - b 98ff7c │ │ │ │ + b 990024 │ │ │ │ adcseq r6, r2, r8, asr #18 │ │ │ │ │ │ │ │ 00255668 : │ │ │ │ ldr r3, [pc, #40] @ 255698 │ │ │ │ ldr r2, [pc, #40] @ 25569c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -10517,26 +10517,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r0, r0, #4 │ │ │ │ bx r3 │ │ │ │ adceq r5, r5, ip, lsr #9 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ @ instruction: 0x00b268fc │ │ │ │ - rsbseq r2, r8, r4, lsr r0 │ │ │ │ + ldrsbeq r2, [r8], #-4 @ │ │ │ │ │ │ │ │ 002556a8 : │ │ │ │ ldr r0, [pc, #20] @ 2556c4 │ │ │ │ ldr r1, [pc, #20] @ 2556c8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 98fac4 │ │ │ │ + b 98fb6c │ │ │ │ @ instruction: 0x00b268d0 │ │ │ │ - rsbseq r2, r8, r8 │ │ │ │ + rsbseq r2, r8, r8, lsr #1 │ │ │ │ │ │ │ │ 002556cc : │ │ │ │ ldr r3, [pc, #68] @ 255718 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 255708 │ │ │ │ @@ -10590,15 +10590,15 @@ │ │ │ │ bne 255844 │ │ │ │ ldr r5, [pc, #220] @ 255874 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ str r3, [r4, #632] @ 0x278 │ │ │ │ str r6, [r4, #636] @ 0x27c │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [pc, #192] @ 255878 │ │ │ │ add r4, r4, #632 @ 0x278 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #200] @ 0xc8 │ │ │ │ str r4, [r5, #4] │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -10640,24 +10640,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ ldrdeq r5, [r5], r0 @ │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ adcseq r6, r2, ip, lsl r8 │ │ │ │ - ldrheq r2, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r2, r8, r0, asr r6 │ │ │ │ adceq sl, r5, r8, ror #16 │ │ │ │ adcseq r6, r2, r8, asr #15 │ │ │ │ adceq sl, r5, r0, lsr #16 │ │ │ │ - addeq r2, r9, r4, lsl r8 │ │ │ │ - @ instruction: 0x00781e90 │ │ │ │ - rsbseq r2, r8, r4, lsl #10 │ │ │ │ - addeq r2, r9, ip, ror #15 │ │ │ │ - rsbseq r1, r8, r8, ror #28 │ │ │ │ - rsbseq r2, r8, r4, lsl #10 │ │ │ │ + @ instruction: 0x008928b4 │ │ │ │ + rsbseq r1, r8, r0, lsr pc │ │ │ │ + rsbseq r2, r8, r4, lsr #11 │ │ │ │ + addeq r2, r9, ip, lsl #17 │ │ │ │ + rsbseq r1, r8, r8, lsl #30 │ │ │ │ + rsbseq r2, r8, r4, lsr #11 │ │ │ │ │ │ │ │ 00255898 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #160] @ 255950 │ │ │ │ @@ -10701,15 +10701,15 @@ │ │ │ │ b 255900 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 255584 │ │ │ │ adceq r5, r5, ip, ror #4 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ @ instruction: 0x00b266b8 │ │ │ │ - rsbseq r2, r8, r4, asr #8 │ │ │ │ + rsbseq r2, r8, r4, ror #9 │ │ │ │ adcseq r6, r2, r4, ror r6 │ │ │ │ adceq sl, r5, r8, asr #13 │ │ │ │ │ │ │ │ 00255968 : │ │ │ │ ldr r3, [pc, #60] @ 2559ac │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -10787,41 +10787,41 @@ │ │ │ │ strh r3, [sp, #16] │ │ │ │ ldr r5, [pc, #112] @ 255b04 │ │ │ │ bl 255598 │ │ │ │ add r7, r7, #144 @ 0x90 │ │ │ │ add r9, sp, #18 │ │ │ │ b 255ad4 │ │ │ │ ldr r3, [pc, #96] @ 255b08 │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr sl, [r5, r0] │ │ │ │ ldr fp, [r3] │ │ │ │ ldr r2, [pc, #76] @ 255b0c │ │ │ │ mov r3, #163 @ 0xa3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ blx fp │ │ │ │ str sl, [r5, r4] │ │ │ │ ldrb r4, [r9] │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ beq 255aa0 │ │ │ │ b 255a24 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r5, ip, asr #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r5, r5, r0, lsl r1 │ │ │ │ strdeq r5, [r5], r0 @ │ │ │ │ adcseq r6, r2, r4, lsl #10 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r1, r0, ip, asr #19 │ │ │ │ - ldrsheq r1, [r8], #-188 @ 0xffffff44 @ │ │ │ │ + @ instruction: 0x00781c9c │ │ │ │ │ │ │ │ 00255b10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -10840,15 +10840,15 @@ │ │ │ │ │ │ │ │ 00255b54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #492] @ 255d58 │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ ldr r7, [pc, #484] @ 255d5c │ │ │ │ ldrb r2, [r3, #112] @ 0x70 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 255d2c │ │ │ │ @@ -10891,15 +10891,15 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 255c00 │ │ │ │ ldr r3, [pc, #324] @ 255d70 │ │ │ │ mov r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3] │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r3, [pc, #308] @ 255d74 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ moveq r8, r5 │ │ │ │ bne 255c60 │ │ │ │ b 255c90 │ │ │ │ @@ -10940,16 +10940,16 @@ │ │ │ │ bgt 255cbc │ │ │ │ ldr r0, [pc, #152] @ 255d80 │ │ │ │ ldr r1, [pc, #152] @ 255d84 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #229 @ 0xe5 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 98fac4 │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 98fb6c │ │ │ │ + bl 9d7650 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r3, #128] @ 0x80 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -10968,33 +10968,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ andeq r0, r0, r8 │ │ │ │ adceq r4, r5, r4, lsr #31 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ @ instruction: 0x00b263b0 │ │ │ │ - rsbseq r1, r8, r8, ror #21 │ │ │ │ + rsbseq r1, r8, r8, lsl #23 │ │ │ │ andeq r1, r0, ip, asr #19 │ │ │ │ adcseq r6, r2, r4, asr r3 │ │ │ │ adceq sl, r5, r4, asr #7 │ │ │ │ adcseq r6, r2, ip, ror #5 │ │ │ │ - rsbseq r1, r8, r8, lsl #20 │ │ │ │ + rsbseq r1, r8, r8, lsr #21 │ │ │ │ umlalseq r6, r2, r8, r2 │ │ │ │ - ldrsbeq r1, [r8], #-144 @ 0xffffff70 @ │ │ │ │ - addeq r2, r9, r4, lsl #6 │ │ │ │ - rsbseq r2, r8, ip, lsr r0 │ │ │ │ - rsbseq r1, r8, ip, ror r9 │ │ │ │ + rsbseq r1, r8, r0, ror sl │ │ │ │ + addeq r2, r9, r4, lsr #7 │ │ │ │ + ldrsbeq r2, [r8], #-12 @ │ │ │ │ + rsbseq r1, r8, ip, lsl sl │ │ │ │ │ │ │ │ 00255d94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #136] @ 255e34 │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r2, [pc, #128] @ 255e38 │ │ │ │ ldr r4, [r3, #128] @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r3, #128] @ 0x80 │ │ │ │ @@ -11015,37 +11015,37 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r2, #242 @ 0xf2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r0], #88 @ 0x58 │ │ │ │ - bl 990130 │ │ │ │ + bl 9901d8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #245 @ 0xf5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 98fac4 │ │ │ │ + b 98fb6c │ │ │ │ andeq r0, r0, r8 │ │ │ │ adceq r4, r5, r4, ror #26 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ adcseq r6, r2, ip, lsl #3 │ │ │ │ - rsbseq r1, r8, r4, asr #17 │ │ │ │ + rsbseq r1, r8, r4, ror #18 │ │ │ │ │ │ │ │ 00255e48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #208] @ 255f30 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r5, [pc, #188] @ 255f34 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -11089,30 +11089,30 @@ │ │ │ │ bne 255f00 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #112] @ 0x70 │ │ │ │ b 255ecc │ │ │ │ @ instruction: 0x00a54cbc │ │ │ │ adcseq r6, r2, ip, lsl #2 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r1, r8, r8, ror #28 │ │ │ │ + rsbseq r1, r8, r8, lsl #30 │ │ │ │ adcseq r6, r2, ip, lsr #1 │ │ │ │ andeq r1, r0, ip, asr #19 │ │ │ │ - rsbseq r1, r8, r0, asr #15 │ │ │ │ + rsbseq r1, r8, r0, ror #16 │ │ │ │ │ │ │ │ 00255f4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #164] @ 256008 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #0 │ │ │ │ strb r7, [r0, #112] @ 0x70 │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r5, [pc, #144] @ 25600c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r7 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -11140,20 +11140,20 @@ │ │ │ │ strb r7, [r4, #113] @ 0x71 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #1 │ │ │ │ bne 255fcc │ │ │ │ add r0, r5, #32 │ │ │ │ - bl 9900e0 │ │ │ │ + bl 990188 │ │ │ │ b 255fcc │ │ │ │ @ instruction: 0x00a54bb8 │ │ │ │ adcseq r6, r2, r8 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r1, r8, r4, ror #26 │ │ │ │ + rsbseq r1, r8, r4, lsl #28 │ │ │ │ adcseq r5, r2, ip, lsr #31 │ │ │ │ │ │ │ │ 0025601c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -11228,15 +11228,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ str r3, [r5, #588] @ 0x24c │ │ │ │ streq r9, [r5, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r4] │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2561cc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ blx r3 │ │ │ │ @@ -11245,30 +11245,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 256114 │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [r4, #14] │ │ │ │ ldr r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne 256124 │ │ │ │ ldr r1, [pc, #108] @ 256218 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #104] @ 25621c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ ldr r0, [pc, #96] @ 256220 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ - b 990130 │ │ │ │ + b 9901d8 │ │ │ │ bl 537d30 │ │ │ │ bl 255b54 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 255d94 │ │ │ │ @@ -11276,19 +11276,19 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 537c8c │ │ │ │ b 256168 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #28] @ 256224 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 98fac4 │ │ │ │ + b 98fb6c │ │ │ │ adceq r4, r5, r8, asr #20 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - ldrsbeq r1, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq r1, r8, ip, lsl #10 │ │ │ │ + rsbseq r1, r8, r0, ror r6 │ │ │ │ + rsbseq r1, r8, ip, lsr #11 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ adcseq r5, r2, r0, asr #27 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ │ │ │ │ 00256228 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -11380,44 +11380,44 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 256410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2562e0 │ │ │ │ ldr r0, [pc, #60] @ 256414 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2562e0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [r5], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00a548b0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq r4, r5, r4, lsr r8 │ │ │ │ andeq r2, r0, r8, lsr sp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r8, ip, asr #19 │ │ │ │ - ldrsheq r1, [r8], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r1, r8, ip, ror #20 │ │ │ │ + @ instruction: 0x00781a94 │ │ │ │ │ │ │ │ 00256418 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #332] @ 25657c │ │ │ │ @@ -11481,44 +11481,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 25659c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 256494 │ │ │ │ ldr r0, [pc, #60] @ 2565a0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 256494 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r5, r8, ror #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r4, r5, r4, lsr #13 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq r4, r5, r0, lsl #13 │ │ │ │ andeq r2, r0, r4, asr #19 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r8, ip, lsr #17 │ │ │ │ - ldrsbeq r1, [r8], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r1, r8, ip, asr #18 │ │ │ │ + rsbseq r1, r8, r0, ror r9 │ │ │ │ │ │ │ │ 002565a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -11797,20 +11797,20 @@ │ │ │ │ blx r6 │ │ │ │ cmp r8, r4 │ │ │ │ bgt 2569c0 │ │ │ │ b 256858 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r5, r0, lsr r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, r8, ip, lsr r6 │ │ │ │ + ldrsbeq r1, [r8], #-108 @ 0xffffff94 @ │ │ │ │ @ instruction: 0x00a542bc │ │ │ │ - ldrheq r1, [r8], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r1, r8, r8, asr r5 │ │ │ │ - rsbseq r1, r8, r0, lsl #10 │ │ │ │ - ldrheq r1, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r1, r8, r4, asr r6 │ │ │ │ + ldrsheq r1, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r1, r8, r0, lsr #11 │ │ │ │ + rsbseq r1, r8, r0, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #332] @ 256b78 │ │ │ │ ldr r8, [r0, #4] │ │ │ │ mov r5, r1 │ │ │ │ @@ -11833,15 +11833,15 @@ │ │ │ │ mov r0, sl │ │ │ │ bl 2567cc │ │ │ │ cmp r6, fp │ │ │ │ bge 256ad8 │ │ │ │ ldr r4, [sl, #140] @ 0x8c │ │ │ │ sub r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d4e08 │ │ │ │ + bl 9d4eb0 │ │ │ │ lsl r4, r4, #1 │ │ │ │ ldr r3, [pc, #224] @ 256b7c │ │ │ │ ldr r1, [pc, #224] @ 256b80 │ │ │ │ add r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mul r2, r0, r4 │ │ │ │ @@ -11892,20 +11892,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r1, r8, ip, asr #8 │ │ │ │ - addeq r8, r2, r0, lsl #12 │ │ │ │ - rsbseq r1, r8, r8, ror #7 │ │ │ │ - ldrsbeq r1, [r8], #-52 @ 0xffffffcc @ │ │ │ │ - ldrheq r1, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ - umulleq fp, r8, r0, r0 │ │ │ │ + rsbseq r1, r8, ip, ror #9 │ │ │ │ + addeq r8, r2, r0, lsr #13 │ │ │ │ + rsbseq r1, r8, r8, lsl #9 │ │ │ │ + rsbseq r1, r8, r4, ror r4 │ │ │ │ + rsbseq r1, r8, r0, asr r4 │ │ │ │ + addeq fp, r8, r0, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ @@ -11931,15 +11931,15 @@ │ │ │ │ bl 24a100 │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ cmp r1, #3 │ │ │ │ beq 256c60 │ │ │ │ cmp r1, #6 │ │ │ │ beq 256c4c │ │ │ │ ldr r7, [pc, #92] @ 256c74 │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ ldr r3, [r7, r0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 256bd0 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 24872c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -11992,15 +11992,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ bl 256b90 │ │ │ │ cmp r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bne 256dc0 │ │ │ │ ldr r3, [pc, #356] @ 256e64 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ ldr r4, [r3, r0] │ │ │ │ str sl, [sp, #12] │ │ │ │ add r8, sp, #16 │ │ │ │ add r7, sp, #28 │ │ │ │ add r6, sp, #32 │ │ │ │ mov sl, r2 │ │ │ │ rsb r3, sl, #1024 @ 0x400 │ │ │ │ @@ -12083,16 +12083,16 @@ │ │ │ │ blx r4 │ │ │ │ b 256db4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r5, ip, ror lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, ip │ │ │ │ adceq r3, r5, r4, asr sp │ │ │ │ - rsbseq r1, r8, ip, lsl #1 │ │ │ │ - rsbseq r1, r8, r0, asr #1 │ │ │ │ + rsbseq r1, r8, ip, lsr #2 │ │ │ │ + rsbseq r1, r8, r0, ror #2 │ │ │ │ │ │ │ │ 00256e74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -12117,15 +12117,15 @@ │ │ │ │ bl 256b90 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ bne 256f4c │ │ │ │ ldr r3, [pc, #200] @ 256fb0 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr r4, [r3, r0] │ │ │ │ add r8, sp, #24 │ │ │ │ add r7, sp, #12 │ │ │ │ add r6, sp, #20 │ │ │ │ b 256f14 │ │ │ │ mov r1, r4 │ │ │ │ @@ -12168,15 +12168,15 @@ │ │ │ │ blx r3 │ │ │ │ b 256f40 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r5, r8, lsl #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, ip │ │ │ │ adceq r3, r5, r8, asr #23 │ │ │ │ - @ instruction: 0x00780f98 │ │ │ │ + rsbseq r1, r8, r8, lsr r0 │ │ │ │ │ │ │ │ 00256fbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #552] @ 2571fc │ │ │ │ @@ -12203,15 +12203,15 @@ │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 256b90 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2571c8 │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [sp, #28] │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ mov ip, r0 │ │ │ │ adds r0, fp, sl │ │ │ │ adc r1, r9, #0 │ │ │ │ adds r4, r0, #1024 @ 0x400 │ │ │ │ bic r4, r4, #1020 @ 0x3fc │ │ │ │ bic r4, r4, #3 │ │ │ │ adc lr, r1, #0 │ │ │ │ @@ -12318,19 +12318,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq r3, r5, r0, asr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, ip │ │ │ │ - @ instruction: 0x00780d9c │ │ │ │ + rsbseq r0, r8, ip, lsr lr │ │ │ │ adceq r3, r5, ip, lsl #19 │ │ │ │ - addeq r0, r9, r0, ror lr │ │ │ │ - rsbseq r0, r8, r8, lsr #27 │ │ │ │ - ldrheq r0, [r8], #-216 @ 0xffffff28 @ │ │ │ │ + addeq r0, r9, r0, lsl pc │ │ │ │ + rsbseq r0, r8, r8, asr #28 │ │ │ │ + rsbseq r0, r8, r8, asr lr │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ │ │ │ │ 00257220 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -12363,15 +12363,15 @@ │ │ │ │ bhi 25735c │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #224] @ 257388 │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ blx r5 │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ add r1, sp, #20 │ │ │ │ @@ -12418,30 +12418,30 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ ldrdeq r3, [r5], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, ip │ │ │ │ adceq r3, r5, r8, lsr #16 │ │ │ │ - rsbseq r0, r8, ip, lsl #25 │ │ │ │ - strdeq r0, [r9], r4 │ │ │ │ - rsbseq r0, r8, r8, lsr #24 │ │ │ │ - rsbseq r0, r8, r4, asr #24 │ │ │ │ + rsbseq r0, r8, ip, lsr #26 │ │ │ │ + umulleq r0, r9, r4, sp │ │ │ │ + rsbseq r0, r8, r8, asr #25 │ │ │ │ + rsbseq r0, r8, r4, ror #25 │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [pc, #24] @ 2573cc │ │ │ │ ldr lr, [r3] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, lr │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ - addeq sl, r5, r8, lsl #29 │ │ │ │ + addeq sl, r5, r8, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [lr, #72] @ 0x48 │ │ │ │ @@ -12579,28 +12579,28 @@ │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umlaleq r3, r5, r8, r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ adceq r3, r5, r0, asr #12 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ - @ instruction: 0x00780a98 │ │ │ │ + rsbseq r0, r8, r8, lsr fp │ │ │ │ adceq r3, r5, r8, ror r5 │ │ │ │ andeq r4, r0, ip, lsl #29 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [lr, #8] │ │ │ │ mov r2, ip │ │ │ │ - bl 732cd0 │ │ │ │ + bl 732d78 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, #5 │ │ │ │ movne r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -12620,15 +12620,15 @@ │ │ │ │ sub sp, sp, #180 @ 0xb4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r1 │ │ │ │ - bl 732cb4 │ │ │ │ + bl 732d5c │ │ │ │ mov r7, #0 │ │ │ │ add r9, sp, #8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr sl, [pc, #372] @ 257838 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ @@ -12723,18 +12723,18 @@ │ │ │ │ b 257794 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umlaleq r3, r5, r8, r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r3, r5, ip, asr r4 │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldrheq r0, [r8], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r0, r8, r8, asr r9 │ │ │ │ adceq r3, r5, r0, lsl #7 │ │ │ │ andeq r3, r0, ip, lsl r4 │ │ │ │ - rsbseq r0, r8, ip, ror r6 │ │ │ │ + rsbseq r0, r8, ip, lsl r7 │ │ │ │ │ │ │ │ 00257854 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ mov r6, r2 │ │ │ │ @@ -12884,42 +12884,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #24] @ 257ac8 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ b 257a80 │ │ │ │ - rsbseq r8, sp, ip, lsl sp │ │ │ │ - rsbseq r0, r8, r0, asr #11 │ │ │ │ - rsbseq r0, r8, ip, asr #10 │ │ │ │ + ldrheq r8, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r0, r8, r0, ror #12 │ │ │ │ + rsbseq r0, r8, ip, ror #11 │ │ │ │ │ │ │ │ 00257acc : │ │ │ │ ldr r3, [pc, #4] @ 257ad8 │ │ │ │ add r3, pc, r3 │ │ │ │ b 2579b8 │ │ │ │ - rsbseq r0, r8, r8, asr #10 │ │ │ │ + rsbseq r0, r8, r8, ror #11 │ │ │ │ │ │ │ │ 00257adc : │ │ │ │ ldr r3, [pc, #4] @ 257ae8 │ │ │ │ add r3, pc, r3 │ │ │ │ b 2579b8 │ │ │ │ - rsbseq r0, r8, r0, asr #10 │ │ │ │ + rsbseq r0, r8, r0, ror #11 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r5, r1 │ │ │ │ ldr lr, [r2] │ │ │ │ ldr r1, [pc, #28] @ 257b1c │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ mov ip, lr │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx ip │ │ │ │ - addeq r6, r4, r0, lsl #30 │ │ │ │ + addeq r6, r4, r0, lsr #31 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ cmp r0, #5 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ beq 257b58 │ │ │ │ @@ -12933,16 +12933,16 @@ │ │ │ │ ldr lr, [r0] │ │ │ │ ldr r1, [pc, #20] @ 257b78 │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add r1, pc, r1 │ │ │ │ bx ip │ │ │ │ - ldrsbeq r0, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ - ldrsbeq r0, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r0, r8, ip, ror r5 │ │ │ │ + rsbseq r0, r8, r0, ror r5 │ │ │ │ │ │ │ │ 00257b7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ @@ -13025,17 +13025,17 @@ │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - rsbseq r0, r8, ip, asr #7 │ │ │ │ - ldrdeq r0, [r9], r4 │ │ │ │ - rsbseq r0, r8, ip, lsr #7 │ │ │ │ + rsbseq r0, r8, ip, ror #8 │ │ │ │ + addeq r0, r9, r4, ror r4 │ │ │ │ + rsbseq r0, r8, ip, asr #8 │ │ │ │ │ │ │ │ 00257ce0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4076] @ 0xfec │ │ │ │ @@ -13114,15 +13114,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adcseq r4, r2, r4, asr #5 │ │ │ │ - umulleq r7, r2, r4, r2 │ │ │ │ + addeq r7, r2, r4, lsr r3 │ │ │ │ │ │ │ │ 00257e2c : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmp r1, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -13665,21 +13665,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 2586d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r0, r9, r4, ror #1 │ │ │ │ - addeq pc, r8, r0, ror ip @ │ │ │ │ - rsbseq pc, r7, r4, lsl sl @ │ │ │ │ + addeq r0, r9, r4, lsl #3 │ │ │ │ + addeq pc, r8, r0, lsl sp @ │ │ │ │ + ldrheq pc, [r7], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq pc, r8, r4, asr ip @ │ │ │ │ - ldrsheq pc, [r7], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq pc, r7, r0, lsl sl @ │ │ │ │ + strdeq pc, [r8], r4 │ │ │ │ + @ instruction: 0x0077fa98 │ │ │ │ + ldrheq pc, [r7], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r5 │ │ │ │ @@ -13763,24 +13763,24 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #56] @ 25886c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 248810 │ │ │ │ - addeq pc, r8, r8, lsr #22 │ │ │ │ - rsbseq pc, r7, r4, asr #17 │ │ │ │ + addeq pc, r8, r8, asr #23 │ │ │ │ + rsbseq pc, r7, r4, ror #18 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq pc, r8, r0, lsl #22 │ │ │ │ - ldrsheq pc, [r7], #-128 @ 0xffffff80 @ │ │ │ │ - @ instruction: 0x0077f89c │ │ │ │ + addeq pc, r8, r0, lsr #23 │ │ │ │ + @ instruction: 0x0077f990 │ │ │ │ + rsbseq pc, r7, ip, lsr r9 @ │ │ │ │ @ instruction: 0x000001bb │ │ │ │ - ldrdeq pc, [r8], r4 │ │ │ │ - rsbseq pc, r7, r4, asr #17 │ │ │ │ - rsbseq pc, r7, r0, ror r8 @ │ │ │ │ + addeq pc, r8, r4, ror fp @ │ │ │ │ + rsbseq pc, r7, r4, ror #18 │ │ │ │ + rsbseq pc, r7, r0, lsl r9 @ │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3644] @ 2596c4 │ │ │ │ ldr ip, [pc, #3644] @ 2596c8 │ │ │ │ @@ -14694,46 +14694,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ umlaleq r2, r5, r4, r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r2, [r5], r8 @ │ │ │ │ - addeq pc, r8, ip, lsr #10 │ │ │ │ + addeq pc, r8, ip, asr #11 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - umulleq pc, r8, r0, r3 @ │ │ │ │ - rsbseq pc, r7, r4, lsr r1 @ │ │ │ │ - rsbseq pc, r7, ip, asr #2 │ │ │ │ + addeq pc, r8, r0, lsr r4 @ │ │ │ │ + ldrsbeq pc, [r7], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq pc, r7, ip, ror #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - ldrdeq lr, [r8], r0 │ │ │ │ - ldrdeq lr, [r8], r8 │ │ │ │ - ldrsbeq lr, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrsheq lr, [r7], #-180 @ 0xffffff4c @ │ │ │ │ - addeq lr, r8, r4, asr #26 │ │ │ │ - rsbseq lr, r7, ip, lsl #23 │ │ │ │ - rsbseq lr, r7, r0, ror #21 │ │ │ │ + addeq lr, r8, r0, ror lr │ │ │ │ + addeq lr, r8, r8, ror lr │ │ │ │ + rsbseq lr, r7, r8, ror ip │ │ │ │ + @ instruction: 0x0077ec94 │ │ │ │ + addeq lr, r8, r4, ror #27 │ │ │ │ + rsbseq lr, r7, ip, lsr #24 │ │ │ │ + rsbseq lr, r7, r0, lsl #23 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq lr, r8, r8, lsl sp │ │ │ │ - @ instruction: 0x0077eb90 │ │ │ │ - rsbseq lr, r7, r4, lsl fp │ │ │ │ - addeq lr, r8, ip, ror #25 │ │ │ │ - rsbseq lr, r7, r0, asr fp │ │ │ │ - rsbseq lr, r7, r8, lsl #21 │ │ │ │ + @ instruction: 0x0088edb8 │ │ │ │ + rsbseq lr, r7, r0, lsr ip │ │ │ │ + ldrheq lr, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + addeq lr, r8, ip, lsl #27 │ │ │ │ + ldrsheq lr, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq lr, r7, r8, lsr #22 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - @ instruction: 0x0088ecbc │ │ │ │ - rsbseq lr, r7, r8, asr sl │ │ │ │ + addeq lr, r8, ip, asr sp │ │ │ │ + ldrsheq lr, [r7], #-168 @ 0xffffff58 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - umulleq lr, r8, r4, ip │ │ │ │ - rsbseq lr, r7, r8, asr #21 │ │ │ │ - rsbseq lr, r7, r0, lsr sl │ │ │ │ + addeq lr, r8, r4, lsr sp │ │ │ │ + rsbseq lr, r7, r8, ror #22 │ │ │ │ + ldrsbeq lr, [r7], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq lr, r8, r0, ror ip │ │ │ │ - rsbseq lr, r7, r0, lsl sl │ │ │ │ - addeq lr, r8, r4, asr #24 │ │ │ │ - rsbseq lr, r7, r8, ror #19 │ │ │ │ + addeq lr, r8, r0, lsl sp │ │ │ │ + ldrheq lr, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + addeq lr, r8, r4, ror #25 │ │ │ │ + rsbseq lr, r7, r8, lsl #21 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3624] @ 25a594 │ │ │ │ ldr ip, [pc, #3624] @ 25a598 │ │ │ │ @@ -15643,44 +15643,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ @ instruction: 0x00a513b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r1, r5, ip, lsl #4 │ │ │ │ - addeq lr, r8, r5, asr r6 │ │ │ │ - addeq lr, r8, r4, ror r3 │ │ │ │ - rsbseq lr, r7, r8, lsl r1 │ │ │ │ - rsbseq lr, r7, r0, lsr r1 │ │ │ │ - addeq sp, r8, r1, lsl pc │ │ │ │ - addeq sp, r8, r4, lsl #30 │ │ │ │ - rsbseq sp, r7, r4, lsl #26 │ │ │ │ - rsbseq sp, r7, r0, lsr #26 │ │ │ │ - addeq sp, r8, r4, ror lr │ │ │ │ - ldrheq sp, [r7], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq sp, r7, r0, lsl ip │ │ │ │ + strdeq lr, [r8], r5 │ │ │ │ + addeq lr, r8, r4, lsl r4 │ │ │ │ + ldrheq lr, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrsbeq lr, [r7], #-16 @ │ │ │ │ + @ instruction: 0x0088dfb1 │ │ │ │ + addeq sp, r8, r4, lsr #31 │ │ │ │ + rsbseq sp, r7, r4, lsr #27 │ │ │ │ + rsbseq sp, r7, r0, asr #27 │ │ │ │ + addeq sp, r8, r4, lsl pc │ │ │ │ + rsbseq sp, r7, ip, asr sp │ │ │ │ + ldrheq sp, [r7], #-192 @ 0xffffff40 @ │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq sp, r8, r8, asr #28 │ │ │ │ - rsbseq sp, r7, r0, asr #25 │ │ │ │ - rsbseq sp, r7, r4, asr #24 │ │ │ │ - addeq sp, r8, ip, lsl lr │ │ │ │ - rsbseq sp, r7, r0, lsl #25 │ │ │ │ - ldrheq sp, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + addeq sp, r8, r8, ror #29 │ │ │ │ + rsbseq sp, r7, r0, ror #26 │ │ │ │ + rsbseq sp, r7, r4, ror #25 │ │ │ │ + @ instruction: 0x0088debc │ │ │ │ + rsbseq sp, r7, r0, lsr #26 │ │ │ │ + rsbseq sp, r7, r8, asr ip │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq sp, r8, ip, ror #27 │ │ │ │ - rsbseq sp, r7, r8, lsl #23 │ │ │ │ + addeq sp, r8, ip, lsl #29 │ │ │ │ + rsbseq sp, r7, r8, lsr #24 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq sp, r8, r4, asr #27 │ │ │ │ - ldrsheq sp, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq sp, r7, r0, ror #22 │ │ │ │ + addeq sp, r8, r4, ror #28 │ │ │ │ + @ instruction: 0x0077dc98 │ │ │ │ + rsbseq sp, r7, r0, lsl #24 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq sp, r8, r0, lsr #27 │ │ │ │ - rsbseq sp, r7, r0, asr #22 │ │ │ │ - addeq sp, r8, r4, ror sp │ │ │ │ - rsbseq sp, r7, r8, lsl fp │ │ │ │ + addeq sp, r8, r0, asr #28 │ │ │ │ + rsbseq sp, r7, r0, ror #23 │ │ │ │ + addeq sp, r8, r4, lsl lr │ │ │ │ + ldrheq sp, [r7], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3828] @ 25b52c │ │ │ │ ldr ip, [pc, #3828] @ 25b530 │ │ │ │ @@ -16642,48 +16642,48 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ adceq r0, r5, r4, ror #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r0, r5, ip, lsl r3 │ │ │ │ - addeq sp, r8, r6, ror r7 │ │ │ │ + addeq sp, r8, r6, lsl r8 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - addeq sp, r8, ip, lsr #11 │ │ │ │ - rsbseq sp, r7, r0, asr r3 │ │ │ │ - rsbseq sp, r7, r8, ror #6 │ │ │ │ + addeq sp, r8, ip, asr #12 │ │ │ │ + ldrsheq sp, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq sp, r7, r8, lsl #8 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - ldrdeq ip, [r8], r2 │ │ │ │ + addeq sp, r8, r2, ror r0 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - addeq ip, r8, r0, ror pc │ │ │ │ - rsbseq ip, r7, r0, ror sp │ │ │ │ - rsbseq ip, r7, ip, lsl #27 │ │ │ │ - ldrdeq ip, [r8], ip @ │ │ │ │ - rsbseq ip, r7, r4, lsr #26 │ │ │ │ - rsbseq ip, r7, r8, ror ip │ │ │ │ + addeq sp, r8, r0, lsl r0 │ │ │ │ + rsbseq ip, r7, r0, lsl lr │ │ │ │ + rsbseq ip, r7, ip, lsr #28 │ │ │ │ + addeq ip, r8, ip, ror pc │ │ │ │ + rsbseq ip, r7, r4, asr #27 │ │ │ │ + rsbseq ip, r7, r8, lsl sp │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - @ instruction: 0x0088ceb0 │ │ │ │ - rsbseq ip, r7, r8, lsr #26 │ │ │ │ - rsbseq ip, r7, ip, lsr #25 │ │ │ │ - addeq ip, r8, r4, lsl #29 │ │ │ │ - rsbseq ip, r7, r8, ror #25 │ │ │ │ - rsbseq ip, r7, r0, lsr #24 │ │ │ │ + addeq ip, r8, r0, asr pc │ │ │ │ + rsbseq ip, r7, r8, asr #27 │ │ │ │ + rsbseq ip, r7, ip, asr #26 │ │ │ │ + addeq ip, r8, r4, lsr #30 │ │ │ │ + rsbseq ip, r7, r8, lsl #27 │ │ │ │ + rsbseq ip, r7, r0, asr #25 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq ip, r8, r4, asr lr │ │ │ │ - ldrsheq ip, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + strdeq ip, [r8], r4 │ │ │ │ + @ instruction: 0x0077cc90 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq ip, r8, ip, lsr #28 │ │ │ │ - rsbseq ip, r7, r0, ror #24 │ │ │ │ - rsbseq ip, r7, r8, asr #23 │ │ │ │ + addeq ip, r8, ip, asr #29 │ │ │ │ + rsbseq ip, r7, r0, lsl #26 │ │ │ │ + rsbseq ip, r7, r8, ror #24 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq ip, r8, r8, lsl #28 │ │ │ │ - rsbseq ip, r7, r8, lsr #23 │ │ │ │ - ldrdeq ip, [r8], ip @ │ │ │ │ - rsbseq ip, r7, r0, lsl #23 │ │ │ │ + addeq ip, r8, r8, lsr #29 │ │ │ │ + rsbseq ip, r7, r8, asr #24 │ │ │ │ + addeq ip, r8, ip, ror lr │ │ │ │ + rsbseq ip, r7, r0, lsr #24 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3608] @ 25c3fc │ │ │ │ ldr ip, [pc, #3608] @ 25c400 │ │ │ │ @@ -17589,44 +17589,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ adceq pc, r4, r8, lsr r5 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r4, r0, lsr #7 │ │ │ │ - strdeq ip, [r8], fp │ │ │ │ - addeq ip, r8, r8, lsl #10 │ │ │ │ - rsbseq ip, r7, ip, lsr #5 │ │ │ │ - rsbseq ip, r7, r4, asr #5 │ │ │ │ - addeq ip, r8, r3, asr #1 │ │ │ │ - umulleq ip, r8, ip, r0 │ │ │ │ - @ instruction: 0x0077be9c │ │ │ │ - ldrheq fp, [r7], #-232 @ 0xffffff18 @ │ │ │ │ - addeq ip, r8, ip │ │ │ │ - rsbseq fp, r7, r4, asr lr │ │ │ │ - rsbseq fp, r7, r8, lsr #27 │ │ │ │ + umulleq ip, r8, fp, r8 │ │ │ │ + addeq ip, r8, r8, lsr #11 │ │ │ │ + rsbseq ip, r7, ip, asr #6 │ │ │ │ + rsbseq ip, r7, r4, ror #6 │ │ │ │ + addeq ip, r8, r3, ror #2 │ │ │ │ + addeq ip, r8, ip, lsr r1 │ │ │ │ + rsbseq fp, r7, ip, lsr pc │ │ │ │ + rsbseq fp, r7, r8, asr pc │ │ │ │ + addeq ip, r8, ip, lsr #1 │ │ │ │ + ldrsheq fp, [r7], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq fp, r7, r8, asr #28 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq fp, r8, r0, ror #31 │ │ │ │ - rsbseq fp, r7, r8, asr lr │ │ │ │ - ldrsbeq fp, [r7], #-220 @ 0xffffff24 @ │ │ │ │ - @ instruction: 0x0088bfb4 │ │ │ │ - rsbseq fp, r7, r8, lsl lr │ │ │ │ - rsbseq fp, r7, r0, asr sp │ │ │ │ + addeq ip, r8, r0, lsl #1 │ │ │ │ + ldrsheq fp, [r7], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq fp, r7, ip, ror lr │ │ │ │ + addeq ip, r8, r4, asr r0 │ │ │ │ + ldrheq fp, [r7], #-232 @ 0xffffff18 @ │ │ │ │ + ldrsheq fp, [r7], #-208 @ 0xffffff30 @ │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq fp, r8, r4, lsl #31 │ │ │ │ - rsbseq fp, r7, r0, lsr #26 │ │ │ │ + addeq ip, r8, r4, lsr #32 │ │ │ │ + rsbseq fp, r7, r0, asr #27 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq fp, r8, ip, asr pc │ │ │ │ - @ instruction: 0x0077bd90 │ │ │ │ - ldrsheq fp, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + strdeq fp, [r8], ip │ │ │ │ + rsbseq fp, r7, r0, lsr lr │ │ │ │ + @ instruction: 0x0077bd98 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq fp, r8, r8, lsr pc │ │ │ │ - ldrsbeq fp, [r7], #-200 @ 0xffffff38 @ │ │ │ │ - addeq fp, r8, ip, lsl #30 │ │ │ │ - ldrheq fp, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + ldrdeq fp, [r8], r8 │ │ │ │ + rsbseq fp, r7, r8, ror sp │ │ │ │ + addeq fp, r8, ip, lsr #31 │ │ │ │ + rsbseq fp, r7, r0, asr sp │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #380] @ 25c61c │ │ │ │ mov r4, r0 │ │ │ │ @@ -17721,22 +17721,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 25c63c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ - addeq fp, r8, r8, asr lr │ │ │ │ - addeq fp, r8, ip, lsr #24 │ │ │ │ + strdeq fp, [r8], r8 │ │ │ │ + addeq fp, r8, ip, asr #25 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrcc r0, [r0], r0 │ │ │ │ andeq r0, r0, r9, ror #6 │ │ │ │ - strdeq fp, [r8], r8 │ │ │ │ - rsbseq fp, r7, r4, lsl #23 │ │ │ │ + umulleq fp, r8, r8, sp │ │ │ │ + rsbseq fp, r7, r4, lsr #24 │ │ │ │ andeq r0, r0, sp, ror #13 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -18755,51 +18755,51 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 25cbd4 │ │ │ │ umlaleq lr, r4, ip, r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ adceq lr, r4, r4, lsl r2 │ │ │ │ - addeq fp, r8, lr, lsl #10 │ │ │ │ + addeq fp, r8, lr, lsr #11 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq sl, r8, r2, lsl #15 │ │ │ │ + addeq sl, r8, r2, lsr #16 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - addeq sl, r8, r0, ror #12 │ │ │ │ - rsbseq sl, r7, r0, ror #8 │ │ │ │ - rsbseq sl, r7, ip, ror r4 │ │ │ │ + addeq sl, r8, r0, lsl #14 │ │ │ │ + rsbseq sl, r7, r0, lsl #10 │ │ │ │ + rsbseq sl, r7, ip, lsl r5 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - addeq sl, r8, r8, lsr r4 │ │ │ │ - ldrsbeq sl, [r7], #-20 @ 0xffffffec @ │ │ │ │ + ldrdeq sl, [r8], r8 │ │ │ │ + rsbseq sl, r7, r4, ror r2 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq sl, r8, r0, lsl r4 │ │ │ │ - rsbseq sl, r7, r4, asr #4 │ │ │ │ - rsbseq sl, r7, ip, lsr #3 │ │ │ │ + @ instruction: 0x0088a4b0 │ │ │ │ + rsbseq sl, r7, r4, ror #5 │ │ │ │ + rsbseq sl, r7, ip, asr #4 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq sl, r8, r8, ror #7 │ │ │ │ - rsbseq sl, r7, r0, ror #4 │ │ │ │ - rsbseq sl, r7, r4, ror #3 │ │ │ │ - @ instruction: 0x0088a3bc │ │ │ │ - rsbseq sl, r7, r0, lsr #4 │ │ │ │ - rsbseq sl, r7, r8, asr r1 │ │ │ │ + addeq sl, r8, r8, lsl #9 │ │ │ │ + rsbseq sl, r7, r0, lsl #6 │ │ │ │ + rsbseq sl, r7, r4, lsl #5 │ │ │ │ + addeq sl, r8, ip, asr r4 │ │ │ │ + rsbseq sl, r7, r0, asr #5 │ │ │ │ + ldrsheq sl, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - umulleq sl, r8, r4, r3 │ │ │ │ - ldrsbeq sl, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq sl, r7, r0, lsr r1 │ │ │ │ + addeq sl, r8, r4, lsr r4 │ │ │ │ + rsbseq sl, r7, ip, ror r2 │ │ │ │ + ldrsbeq sl, [r7], #-16 @ │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq sl, r8, ip, ror #6 │ │ │ │ - rsbseq sl, r7, r8, lsl #2 │ │ │ │ + addeq sl, r8, ip, lsl #8 │ │ │ │ + rsbseq sl, r7, r8, lsr #3 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq sl, r8, r8, asr #6 │ │ │ │ - rsbseq sl, r7, r8, ror #1 │ │ │ │ - addeq sl, r8, r0, lsr #6 │ │ │ │ - rsbseq sl, r7, r4, asr #1 │ │ │ │ - ldrsbeq sl, [r7], #-12 @ │ │ │ │ + addeq sl, r8, r8, ror #7 │ │ │ │ + rsbseq sl, r7, r8, lsl #3 │ │ │ │ + addeq sl, r8, r0, asr #7 │ │ │ │ + rsbseq sl, r7, r4, ror #2 │ │ │ │ + rsbseq sl, r7, ip, ror r1 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ bgt 25dcb0 │ │ │ │ ands r1, r1, #63 @ 0x3f │ │ │ │ beq 25dad4 │ │ │ │ sub sl, r1, #32 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ rsb sl, r1, #32 │ │ │ │ @@ -19466,15 +19466,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -19494,15 +19494,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 25e2c4 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -20221,38 +20221,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 25ed8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ adceq ip, r4, r0, lsl #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00889eb3 │ │ │ │ + addeq r9, r8, r3, asr pc │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq ip, r4, r0, lsl #15 │ │ │ │ - addeq r9, r8, ip, asr #24 │ │ │ │ - ldrsheq r9, [r7], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq r9, r7, r8, ror #19 │ │ │ │ + addeq r9, r8, ip, ror #25 │ │ │ │ + @ instruction: 0x00779b90 │ │ │ │ + rsbseq r9, r7, r8, lsl #21 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq r9, r8, r4, lsr #23 │ │ │ │ - rsbseq r9, r7, r8, asr #18 │ │ │ │ - rsbseq r9, r7, r0, ror #18 │ │ │ │ - @ instruction: 0x008897b3 │ │ │ │ - addeq r9, r8, ip, asr #14 │ │ │ │ - rsbseq r9, r7, ip, asr #10 │ │ │ │ - rsbseq r9, r7, r8, ror #10 │ │ │ │ - addeq r9, r8, r4, ror r6 │ │ │ │ - rsbseq r9, r7, r0, lsl r4 │ │ │ │ - andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r9, r8, r8, lsr r6 │ │ │ │ + addeq r9, r8, r4, asr #24 │ │ │ │ + rsbseq r9, r7, r8, ror #19 │ │ │ │ + rsbseq r9, r7, r0, lsl #20 │ │ │ │ + addeq r9, r8, r3, asr r8 │ │ │ │ + addeq r9, r8, ip, ror #15 │ │ │ │ + rsbseq r9, r7, ip, ror #11 │ │ │ │ + rsbseq r9, r7, r8, lsl #12 │ │ │ │ + addeq r9, r8, r4, lsl r7 │ │ │ │ ldrheq r9, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r9, r7, r4, lsr r4 │ │ │ │ - addeq r9, r8, r0, lsl r6 │ │ │ │ - ldrheq r9, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ - addeq r9, r8, r4, ror #11 │ │ │ │ - rsbseq r9, r7, r8, lsl #7 │ │ │ │ + andeq r0, r0, r2, asr #3 │ │ │ │ + ldrdeq r9, [r8], r8 │ │ │ │ + rsbseq r9, r7, r0, asr r5 │ │ │ │ + ldrsbeq r9, [r7], #-68 @ 0xffffffbc @ │ │ │ │ + @ instruction: 0x008896b0 │ │ │ │ + rsbseq r9, r7, r0, asr r4 │ │ │ │ + addeq r9, r8, r4, lsl #13 │ │ │ │ + rsbseq r9, r7, r8, lsr #8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3588] @ 25fbac │ │ │ │ ldr ip, [pc, #3588] @ 25fbb0 │ │ │ │ @@ -20347,15 +20347,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r6 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -20375,15 +20375,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 25f088 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -21152,42 +21152,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ adceq fp, r4, r4, ror sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - strdeq r9, [r8], ip │ │ │ │ + umulleq r9, r8, ip, r1 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq fp, r4, r8, lsr #19 │ │ │ │ - addeq r8, r8, r0, lsr #30 │ │ │ │ - rsbseq r8, r7, r4, asr #25 │ │ │ │ - ldrsbeq r8, [r7], #-204 @ 0xffffff34 @ │ │ │ │ + addeq r8, r8, r0, asr #31 │ │ │ │ + rsbseq r8, r7, r4, ror #26 │ │ │ │ + rsbseq r8, r7, ip, ror sp │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - strdeq r8, [r8], r8 @ │ │ │ │ - @ instruction: 0x00778c9c │ │ │ │ - @ instruction: 0x00778b94 │ │ │ │ + umulleq r8, r8, r8, lr @ │ │ │ │ + rsbseq r8, r7, ip, lsr sp │ │ │ │ + rsbseq r8, r7, r4, lsr ip │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq r8, r8, r4, lsl #19 │ │ │ │ + addeq r8, r8, r4, lsr #20 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - addeq r8, r8, r8, asr #17 │ │ │ │ - rsbseq r8, r7, r8, asr #13 │ │ │ │ - rsbseq r8, r7, r4, ror #13 │ │ │ │ - strdeq r8, [r8], r0 │ │ │ │ - rsbseq r8, r7, ip, lsl #11 │ │ │ │ + addeq r8, r8, r8, ror #18 │ │ │ │ + rsbseq r8, r7, r8, ror #14 │ │ │ │ + rsbseq r8, r7, r4, lsl #15 │ │ │ │ + umulleq r8, r8, r0, r8 @ │ │ │ │ + rsbseq r8, r7, ip, lsr #12 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - @ instruction: 0x008887b0 │ │ │ │ - rsbseq r8, r7, r8, lsr #12 │ │ │ │ - rsbseq r8, r7, ip, lsr #11 │ │ │ │ - addeq r8, r8, r8, lsl #15 │ │ │ │ - rsbseq r8, r7, r8, lsr #10 │ │ │ │ - addeq r8, r8, ip, asr r7 │ │ │ │ - rsbseq r8, r7, r0, lsl #10 │ │ │ │ + addeq r8, r8, r0, asr r8 │ │ │ │ + rsbseq r8, r7, r8, asr #13 │ │ │ │ + rsbseq r8, r7, ip, asr #12 │ │ │ │ + addeq r8, r8, r8, lsr #16 │ │ │ │ + rsbseq r8, r7, r8, asr #11 │ │ │ │ + strdeq r8, [r8], ip │ │ │ │ + rsbseq r8, r7, r0, lsr #11 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsr r2, r0, #23 │ │ │ │ bic r3, r0, #-16777216 @ 0xff000000 │ │ │ │ @@ -21368,23 +21368,23 @@ │ │ │ │ ldr r0, [pc, #52] @ 25ff38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - umulleq r8, r8, r5, r4 @ │ │ │ │ + addeq r8, r8, r5, lsr r5 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ - addeq r8, r8, r4, lsl r4 │ │ │ │ - ldrheq r8, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ + @ instruction: 0x008884b4 │ │ │ │ + rsbseq r8, r7, r8, asr r2 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - strdeq r8, [r8], r8 @ │ │ │ │ - ldrsheq r8, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r8, r7, r4, lsl r2 │ │ │ │ + umulleq r8, r8, r8, r4 @ │ │ │ │ + @ instruction: 0x00778298 │ │ │ │ + ldrheq r8, [r7], #-36 @ 0xffffffdc @ │ │ │ │ ldrb r3, [r0] │ │ │ │ ldr r2, [pc, #260] @ 26004c │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 260014 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ @@ -21445,18 +21445,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 26005c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ - ldrdeq r8, [r8], r1 │ │ │ │ + addeq r8, r8, r1, ror r2 │ │ │ │ @ instruction: 0xffe00000 │ │ │ │ - addeq r8, r8, r8, asr #5 │ │ │ │ - rsbseq r8, r7, r4, asr r1 │ │ │ │ + addeq r8, r8, r8, ror #6 │ │ │ │ + ldrsheq r8, [r7], #-20 @ 0xffffffec @ │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #636] @ 2602f4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -21616,21 +21616,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 260314 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #352 @ 0x160 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r8, r8, r7, lsr r0 │ │ │ │ - strdeq r7, [r8], sp │ │ │ │ - addeq r8, r8, r4, asr #32 │ │ │ │ - rsbseq r7, r7, r0, ror #27 │ │ │ │ + ldrdeq r8, [r8], r7 │ │ │ │ + umulleq r8, r8, sp, r0 @ │ │ │ │ + addeq r8, r8, r4, ror #1 │ │ │ │ + rsbseq r7, r7, r0, lsl #29 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - addeq r8, r8, r0, lsr #32 │ │ │ │ - ldrheq r7, [r7], #-220 @ 0xffffff24 @ │ │ │ │ + addeq r8, r8, r0, asr #1 │ │ │ │ + rsbseq r7, r7, ip, asr lr │ │ │ │ muleq r0, r5, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -21726,19 +21726,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ - addeq r7, r8, fp, ror #27 │ │ │ │ + addeq r7, r8, fp, lsl #29 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r7, r8, r4, ror #28 │ │ │ │ - rsbseq r7, r7, r4, lsl #24 │ │ │ │ + addeq r7, r8, r4, lsl #30 │ │ │ │ + rsbseq r7, r7, r4, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #436] @ 260698 │ │ │ │ @@ -21848,19 +21848,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 2606ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ - addeq r7, r8, sp, asr #24 │ │ │ │ + addeq r7, r8, sp, ror #25 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r7, r8, ip, ror ip │ │ │ │ - rsbseq r7, r7, r8, lsl sl │ │ │ │ + addeq r7, r8, ip, lsl sp │ │ │ │ + ldrheq r7, [r7], #-168 @ 0xffffff58 @ │ │ │ │ muleq r0, r1, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -21942,19 +21942,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 260824 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ - addeq r7, r8, r3, ror #20 │ │ │ │ + addeq r7, r8, r3, lsl #22 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r7, r8, r4, lsl #22 │ │ │ │ - rsbseq r7, r7, r0, lsr #17 │ │ │ │ + addeq r7, r8, r4, lsr #23 │ │ │ │ + rsbseq r7, r7, r0, asr #18 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #10 │ │ │ │ lsr r4, r0, #15 │ │ │ │ @@ -22176,17 +22176,17 @@ │ │ │ │ mov r7, #3 │ │ │ │ lsl r0, r0, r5 │ │ │ │ rsb r5, r5, #39 @ 0x27 │ │ │ │ b 260870 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 2609fc │ │ │ │ - addeq r7, r8, r4, asr #16 │ │ │ │ - rsbseq r7, r7, r4, lsl #14 │ │ │ │ - rsbseq r7, r7, r0, ror #11 │ │ │ │ + addeq r7, r8, r4, ror #17 │ │ │ │ + rsbseq r7, r7, r4, lsr #15 │ │ │ │ + rsbseq r7, r7, r0, lsl #13 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #23 │ │ │ │ lsr r4, r0, #31 │ │ │ │ @@ -22410,17 +22410,17 @@ │ │ │ │ sub r5, r5, lr │ │ │ │ lsl r0, r0, lr │ │ │ │ mov r7, #3 │ │ │ │ b 260c10 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 260d9c │ │ │ │ - addeq r7, r8, r4, lsr #9 │ │ │ │ - rsbseq r7, r7, r4, ror #6 │ │ │ │ - rsbseq r7, r7, r0, asr #4 │ │ │ │ + addeq r7, r8, r4, asr #10 │ │ │ │ + rsbseq r7, r7, r4, lsl #8 │ │ │ │ + rsbseq r7, r7, r0, ror #5 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ lsr ip, r1, #20 │ │ │ │ lsl ip, ip, #21 │ │ │ │ @@ -22668,17 +22668,17 @@ │ │ │ │ lsl r5, r0, r5 │ │ │ │ mov r6, #3 │ │ │ │ b 260fd8 │ │ │ │ orr r9, r2, #4 │ │ │ │ mov r2, #2 │ │ │ │ b 261180 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r7, r8, r0, asr #1 │ │ │ │ - rsbseq r6, r7, r0, lsl #31 │ │ │ │ - rsbseq r6, r7, ip, asr lr │ │ │ │ + addeq r7, r8, r0, ror #2 │ │ │ │ + rsbseq r7, r7, r0, lsr #32 │ │ │ │ + ldrsheq r6, [r7], #-236 @ 0xffffff14 @ │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr lr, r0, #7 │ │ │ │ @@ -22901,17 +22901,17 @@ │ │ │ │ sub lr, lr, r4 │ │ │ │ lsl r0, r0, r4 │ │ │ │ mov r7, #3 │ │ │ │ b 2613c0 │ │ │ │ orr r4, r4, #4 │ │ │ │ mov r1, #2 │ │ │ │ b 261548 │ │ │ │ - strdeq r6, [r8], r8 │ │ │ │ - ldrheq r6, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - @ instruction: 0x00776a94 │ │ │ │ + umulleq r6, r8, r8, sp │ │ │ │ + rsbseq r6, r7, r8, asr ip │ │ │ │ + rsbseq r6, r7, r4, lsr fp │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, sp, #48 @ 0x30 │ │ │ │ @@ -23320,17 +23320,17 @@ │ │ │ │ orr r7, r7, r6, lsl r8 │ │ │ │ sub r3, r3, r8 │ │ │ │ b 261c48 │ │ │ │ orr r5, r5, #4 │ │ │ │ mov r3, #2 │ │ │ │ b 2619a0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r6, r8, ip, asr #16 │ │ │ │ - rsbseq r6, r7, ip, lsl #14 │ │ │ │ - rsbseq r6, r7, r8, ror #11 │ │ │ │ + addeq r6, r8, ip, ror #17 │ │ │ │ + rsbseq r6, r7, ip, lsr #15 │ │ │ │ + rsbseq r6, r7, r8, lsl #13 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -23549,22 +23549,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 262148 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 26214c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ - ldrdeq r6, [r8], ip │ │ │ │ - addeq r6, r8, r9, ror r2 │ │ │ │ + addeq r6, r8, ip, ror r5 │ │ │ │ + addeq r6, r8, r9, lsl r3 │ │ │ │ svcvc 0x00800000 │ │ │ │ - addeq r6, r8, r0, lsr r2 │ │ │ │ - rsbseq r6, r7, r0, lsr r0 │ │ │ │ - rsbseq r6, r7, ip, asr #32 │ │ │ │ - ldrdeq r6, [r8], ip │ │ │ │ - rsbseq r5, r7, r0, lsl #31 │ │ │ │ + ldrdeq r6, [r8], r0 │ │ │ │ + ldrsbeq r6, [r7], #-0 @ │ │ │ │ + rsbseq r6, r7, ip, ror #1 │ │ │ │ + addeq r6, r8, ip, ror r2 │ │ │ │ + rsbseq r6, r7, r0, lsr #32 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #2756] @ 262c30 │ │ │ │ @@ -23638,15 +23638,15 @@ │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 262374 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -24256,38 +24256,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 262c98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ adceq r8, r4, r8, lsr #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r8, r9, asr #28 │ │ │ │ + addeq r5, r8, r9, ror #29 │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrdeq r8, [r4], r0 @ │ │ │ │ - addeq r5, r8, ip, asr #22 │ │ │ │ - ldrsheq r5, [r7], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r5, r7, r8, lsl #18 │ │ │ │ - strdeq r5, [r8], r1 │ │ │ │ - addeq r5, r8, r0, ror r8 │ │ │ │ - rsbseq r5, r7, r0, lsl r6 │ │ │ │ + addeq r5, r8, ip, ror #23 │ │ │ │ + @ instruction: 0x00775990 │ │ │ │ + rsbseq r5, r7, r8, lsr #19 │ │ │ │ + umulleq r5, r8, r1, r8 │ │ │ │ + addeq r5, r8, r0, lsl r9 │ │ │ │ + ldrheq r5, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r5, r8, r0, lsl #16 │ │ │ │ - rsbseq r5, r7, r0, lsl #12 │ │ │ │ - rsbseq r5, r7, ip, lsl r6 │ │ │ │ - addeq r5, r8, r4, ror #14 │ │ │ │ - rsbseq r5, r7, r0, asr #12 │ │ │ │ - rsbseq r5, r7, r0, lsl #10 │ │ │ │ + addeq r5, r8, r0, lsr #17 │ │ │ │ + rsbseq r5, r7, r0, lsr #13 │ │ │ │ + ldrheq r5, [r7], #-108 @ 0xffffff94 @ │ │ │ │ + addeq r5, r8, r4, lsl #16 │ │ │ │ + rsbseq r5, r7, r0, ror #13 │ │ │ │ + rsbseq r5, r7, r0, lsr #11 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r5, r8, ip, lsr r7 │ │ │ │ - ldrheq r5, [r7], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r5, r7, r8, lsr r5 │ │ │ │ - addeq r5, r8, r4, lsl #14 │ │ │ │ - rsbseq r5, r7, r4, lsr #9 │ │ │ │ - ldrdeq r5, [r8], r8 │ │ │ │ - rsbseq r5, r7, ip, ror r4 │ │ │ │ + ldrdeq r5, [r8], ip │ │ │ │ + rsbseq r5, r7, r4, asr r6 │ │ │ │ + ldrsbeq r5, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ + addeq r5, r8, r4, lsr #15 │ │ │ │ + rsbseq r5, r7, r4, asr #10 │ │ │ │ + addeq r5, r8, r8, ror r7 │ │ │ │ + rsbseq r5, r7, ip, lsl r5 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3012] @ 263878 │ │ │ │ ldr ip, [pc, #3012] @ 26387c │ │ │ │ @@ -24370,15 +24370,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ bne 262ef4 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -25043,42 +25043,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ adceq r7, r4, r8, ror #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r5, r8, r6, ror #5 │ │ │ │ + addeq r5, r8, r6, lsl #7 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r7, r4, ip, lsr fp │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r4, r8, ip, asr pc │ │ │ │ - rsbseq r4, r7, r0, lsl #26 │ │ │ │ - rsbseq r4, r7, r8, lsl sp │ │ │ │ - ldrdeq r4, [r8], lr │ │ │ │ - addeq r4, r8, r0, asr #24 │ │ │ │ - rsbseq r4, r7, r0, ror #19 │ │ │ │ + strdeq r4, [r8], ip │ │ │ │ + rsbseq r4, r7, r0, lsr #27 │ │ │ │ + ldrheq r4, [r7], #-216 @ 0xffffff28 @ │ │ │ │ + addeq r4, r8, lr, ror ip │ │ │ │ + addeq r4, r8, r0, ror #25 │ │ │ │ + rsbseq r4, r7, r0, lsl #21 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r4, r8, r0, asr #23 │ │ │ │ - rsbseq r4, r7, r0, asr #19 │ │ │ │ - ldrsbeq r4, [r7], #-156 @ 0xffffff64 @ │ │ │ │ - addeq r4, r8, ip, lsl fp │ │ │ │ - ldrsheq r4, [r7], #-152 @ 0xffffff68 @ │ │ │ │ - ldrheq r4, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + addeq r4, r8, r0, ror #24 │ │ │ │ + rsbseq r4, r7, r0, ror #20 │ │ │ │ + rsbseq r4, r7, ip, ror sl │ │ │ │ + @ instruction: 0x00884bbc │ │ │ │ + @ instruction: 0x00774a98 │ │ │ │ + rsbseq r4, r7, r8, asr r9 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - strdeq r4, [r8], r4 @ │ │ │ │ - rsbseq r4, r7, ip, ror #18 │ │ │ │ - ldrsheq r4, [r7], #-128 @ 0xffffff80 @ │ │ │ │ - @ instruction: 0x00884abc │ │ │ │ - rsbseq r4, r7, ip, asr r8 │ │ │ │ - umulleq r4, r8, r0, sl │ │ │ │ - rsbseq r4, r7, r4, lsr r8 │ │ │ │ + umulleq r4, r8, r4, fp │ │ │ │ + rsbseq r4, r7, ip, lsl #20 │ │ │ │ + @ instruction: 0x00774990 │ │ │ │ + addeq r4, r8, ip, asr fp │ │ │ │ + ldrsheq r4, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + addeq r4, r8, r0, lsr fp │ │ │ │ + ldrsbeq r4, [r7], #-132 @ 0xffffff7c @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ lsr r4, r1, #20 │ │ │ │ bic r3, r1, #-16777216 @ 0xff000000 │ │ │ │ @@ -25143,30 +25143,30 @@ │ │ │ │ umull r1, r9, r2, r0 │ │ │ │ mov r2, r7 │ │ │ │ adds r6, r1, r1 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r2, r2, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ adds r1, r2, #1 │ │ │ │ lsr r3, r3, #9 │ │ │ │ @@ -25405,24 +25405,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ strdeq r7, [r4], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r4, r8, r8, asr #18 │ │ │ │ - addeq r4, r8, pc, ror #12 │ │ │ │ + addeq r4, r8, r8, ror #19 │ │ │ │ + addeq r4, r8, pc, lsl #14 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r6, r4, ip, ror pc │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - addeq r4, r8, r4, asr r5 │ │ │ │ - rsbseq r4, r7, r4, asr r3 │ │ │ │ - rsbseq r4, r7, r0, ror r3 │ │ │ │ - addeq r4, r8, r8, ror #9 │ │ │ │ - rsbseq r4, r7, ip, lsl #5 │ │ │ │ + strdeq r4, [r8], r4 @ │ │ │ │ + ldrsheq r4, [r7], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r4, r7, r0, lsl r4 │ │ │ │ + addeq r4, r8, r8, lsl #11 │ │ │ │ + rsbseq r4, r7, ip, lsr #6 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 263e98 │ │ │ │ ldr ip, [pc, #40] @ 263e9c │ │ │ │ @@ -25432,17 +25432,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #171 @ 0xab │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ - addeq r4, r8, r0, lsl #9 │ │ │ │ - ldrsheq r4, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r4, r7, ip, ror r2 │ │ │ │ + addeq r4, r8, r0, lsr #10 │ │ │ │ + @ instruction: 0x00774398 │ │ │ │ + rsbseq r4, r7, ip, lsl r3 │ │ │ │ push {r4, lr} │ │ │ │ ldrb lr, [r2, #25] │ │ │ │ ldr ip, [r0, #4] │ │ │ │ cmp lr, #0 │ │ │ │ ldrbne lr, [r1, #4] │ │ │ │ ldr r4, [r0, #8] │ │ │ │ lsrne lr, lr, #4 │ │ │ │ @@ -25903,20 +25903,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 26460c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r3, r8, r8, lsl #28 │ │ │ │ - rsbseq r3, r7, r8, asr #25 │ │ │ │ - rsbseq r3, r7, r4, lsr #23 │ │ │ │ + addeq r3, r8, r8, lsr #29 │ │ │ │ + rsbseq r3, r7, r8, ror #26 │ │ │ │ + rsbseq r3, r7, r4, asr #24 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ - addeq r3, r8, r4, lsr #26 │ │ │ │ - ldrheq r3, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + addeq r3, r8, r4, asr #27 │ │ │ │ + rsbseq r3, r7, r0, asr ip │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -26872,64 +26872,64 @@ │ │ │ │ lsr r9, r7, sl │ │ │ │ orrne r8, r8, #1 │ │ │ │ mov r7, r5 │ │ │ │ b 264d94 │ │ │ │ adceq r6, r4, ip, ror #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umlaleq r6, r4, r8, r2 │ │ │ │ - umulleq r3, r8, r8, r9 │ │ │ │ - addeq r3, r8, r0, asr #11 │ │ │ │ - umulleq r3, r8, ip, r5 │ │ │ │ - addeq r3, r8, r0, ror #13 │ │ │ │ - @ instruction: 0x008836bc │ │ │ │ - addeq r3, r8, r4, asr #10 │ │ │ │ - addeq r3, r8, r4, asr r3 │ │ │ │ + addeq r3, r8, r8, lsr sl │ │ │ │ + addeq r3, r8, r0, ror #12 │ │ │ │ + addeq r3, r8, ip, lsr r6 │ │ │ │ + addeq r3, r8, r0, lsl #15 │ │ │ │ + addeq r3, r8, ip, asr r7 │ │ │ │ + addeq r3, r8, r4, ror #11 │ │ │ │ + strdeq r3, [r8], r4 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - addeq r3, r8, r8, lsr r1 │ │ │ │ - addeq r3, r8, r4, asr #1 │ │ │ │ - addeq r2, r8, ip, asr #25 │ │ │ │ - addeq r2, r8, ip, ror #23 │ │ │ │ - @ instruction: 0x00772990 │ │ │ │ - rsbseq r2, r7, r8, lsr #19 │ │ │ │ + ldrdeq r3, [r8], r8 │ │ │ │ + addeq r3, r8, r4, ror #2 │ │ │ │ + addeq r2, r8, ip, ror #26 │ │ │ │ + addeq r2, r8, ip, lsl #25 │ │ │ │ + rsbseq r2, r7, r0, lsr sl │ │ │ │ + rsbseq r2, r7, r8, asr #20 │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - ldrdeq r2, [r8], ip │ │ │ │ + addeq r2, r8, ip, ror r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r2, r8, r4, ror r3 │ │ │ │ - rsbseq r2, r7, r4, ror r1 │ │ │ │ - @ instruction: 0x00772190 │ │ │ │ - addeq r2, r8, r4, ror #1 │ │ │ │ - rsbseq r1, r7, r4, ror pc │ │ │ │ + addeq r2, r8, r4, lsl r4 │ │ │ │ + rsbseq r2, r7, r4, lsl r2 │ │ │ │ + rsbseq r2, r7, r0, lsr r2 │ │ │ │ + addeq r2, r8, r4, lsl #3 │ │ │ │ + rsbseq r2, r7, r4, lsl r0 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - @ instruction: 0x00881fb8 │ │ │ │ - rsbseq r1, r7, ip, ror #27 │ │ │ │ - rsbseq r1, r7, r4, asr sp │ │ │ │ + addeq r2, r8, r8, asr r0 │ │ │ │ + rsbseq r1, r7, ip, lsl #29 │ │ │ │ + ldrsheq r1, [r7], #-212 @ 0xffffff2c @ │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - umulleq r1, r8, r0, pc @ │ │ │ │ - rsbseq r1, r7, r8, lsl #28 │ │ │ │ - rsbseq r1, r7, ip, lsl #27 │ │ │ │ - addeq r1, r8, r4, ror #30 │ │ │ │ - rsbseq r1, r7, r8, asr #27 │ │ │ │ - rsbseq r1, r7, r0, lsl #26 │ │ │ │ + addeq r2, r8, r0, lsr r0 │ │ │ │ + rsbseq r1, r7, r8, lsr #29 │ │ │ │ + rsbseq r1, r7, ip, lsr #28 │ │ │ │ + addeq r2, r8, r4 │ │ │ │ + rsbseq r1, r7, r8, ror #28 │ │ │ │ + rsbseq r1, r7, r0, lsr #27 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq r1, r8, ip, lsr pc │ │ │ │ - rsbseq r1, r7, r4, lsl #27 │ │ │ │ - ldrsbeq r1, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + ldrdeq r1, [r8], ip │ │ │ │ + rsbseq r1, r7, r4, lsr #28 │ │ │ │ + rsbseq r1, r7, r8, ror sp │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - strdeq r1, [r8], r4 │ │ │ │ - @ instruction: 0x00771c98 │ │ │ │ - ldrheq r1, [r7], #-192 @ 0xffffff40 @ │ │ │ │ - ldrdeq r1, [r8], r4 │ │ │ │ - rsbseq r1, r7, r0, ror ip │ │ │ │ - @ instruction: 0x00881eb0 │ │ │ │ - rsbseq r1, r7, ip, lsr sp │ │ │ │ + umulleq r1, r8, r4, pc @ │ │ │ │ + rsbseq r1, r7, r8, lsr sp │ │ │ │ + rsbseq r1, r7, r0, asr sp │ │ │ │ + addeq r1, r8, r4, ror pc │ │ │ │ + rsbseq r1, r7, r0, lsl sp │ │ │ │ + addeq r1, r8, r0, asr pc │ │ │ │ + ldrsbeq r1, [r7], #-220 @ 0xffffff24 @ │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - addeq r1, r8, ip, lsl #29 │ │ │ │ - rsbseq r1, r7, ip, lsr #24 │ │ │ │ - addeq r1, r8, r0, ror #28 │ │ │ │ - rsbseq r1, r7, r4, lsl #24 │ │ │ │ + addeq r1, r8, ip, lsr #30 │ │ │ │ + rsbseq r1, r7, ip, asr #25 │ │ │ │ + addeq r1, r8, r0, lsl #30 │ │ │ │ + rsbseq r1, r7, r4, lsr #25 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ cmp r2, #0 │ │ │ │ bne 266008 │ │ │ │ ldrb r8, [r1, #9] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -28188,17 +28188,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 2669b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r1, r8, ip, lsl sl │ │ │ │ - addeq r1, r8, r0, ror r9 │ │ │ │ - ldrsheq r1, [r7], #-124 @ 0xffffff84 @ │ │ │ │ + @ instruction: 0x00881abc │ │ │ │ + addeq r1, r8, r0, lsl sl │ │ │ │ + @ instruction: 0x0077189c │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r5, [r0, #4] │ │ │ │ ldr ip, [r1, #4] │ │ │ │ sub r4, r5, ip │ │ │ │ cmp r4, #0 │ │ │ │ bgt 266a60 │ │ │ │ @@ -28462,17 +28462,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 266df8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r1, r8, r0, lsr #10 │ │ │ │ - rsbseq r1, r7, r0, lsr #6 │ │ │ │ - rsbseq r1, r7, ip, lsr r3 │ │ │ │ + addeq r1, r8, r0, asr #11 │ │ │ │ + rsbseq r1, r7, r0, asr #7 │ │ │ │ + ldrsbeq r1, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r2, #5 │ │ │ │ beq 266e50 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -28526,16 +28526,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #944 @ 0x3b0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ bl 263e58 │ │ │ │ - addeq r1, r8, r8, lsr #8 │ │ │ │ - rsbseq r1, r7, r8, asr #3 │ │ │ │ + addeq r1, r8, r8, asr #9 │ │ │ │ + rsbseq r1, r7, r8, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -28668,17 +28668,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ - addeq r1, r8, r5, asr r2 │ │ │ │ - addeq r1, r8, ip, ror #3 │ │ │ │ - rsbseq r0, r7, ip, lsl #31 │ │ │ │ + strdeq r1, [r8], r5 │ │ │ │ + addeq r1, r8, ip, lsl #5 │ │ │ │ + rsbseq r1, r7, ip, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -28854,21 +28854,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 26742c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #964 @ 0x3c4 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - addeq r0, r8, r8, lsr #31 │ │ │ │ - rsbseq r0, r7, r8, asr #26 │ │ │ │ + addeq r1, r8, r8, asr #32 │ │ │ │ + rsbseq r0, r7, r8, ror #27 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - addeq r0, r8, r8, lsl #30 │ │ │ │ - rsbseq r0, r7, r4, lsr #25 │ │ │ │ + addeq r0, r8, r8, lsr #31 │ │ │ │ + rsbseq r0, r7, r4, asr #26 │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ @@ -28962,23 +28962,23 @@ │ │ │ │ sbcs r3, fp, r7 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 2675c8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, fp │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -29003,15 +29003,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs fp, #0 │ │ │ │ bcs 26766c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov fp, r1 │ │ │ │ orr fp, fp, r4 │ │ │ │ cmp r0, #4 │ │ │ │ sbcs r3, fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ movcc r4, #4 │ │ │ │ movcc fp, #0 │ │ │ │ @@ -29022,21 +29022,21 @@ │ │ │ │ add r1, sp, #28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #96] @ 0x60 │ │ │ │ adcs r3, r3, r2 │ │ │ │ @@ -29137,23 +29137,23 @@ │ │ │ │ cmp r6, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r5, #0 │ │ │ │ bcs 267884 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r3, r5} │ │ │ │ mov r3, r7 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ @@ -29182,15 +29182,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ movcs r3, r5 │ │ │ │ mvncs r0, #4 │ │ │ │ bcs 267d40 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ cmp r0, #5 │ │ │ │ orr r2, r1, r5 │ │ │ │ sbcs r3, r2, #0 │ │ │ │ bcs 267d38 │ │ │ │ mov r3, #0 │ │ │ │ rsb r2, fp, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ @@ -29211,24 +29211,24 @@ │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ strd r4, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp, #120] @ 0x78 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -29671,17 +29671,17 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2] │ │ │ │ b 267ce4 │ │ │ │ adceq r3, r4, r4, asr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r4, r0, lsr lr │ │ │ │ - addeq r0, r8, r0, lsr r4 │ │ │ │ - rsbseq r0, r7, r8, lsr #6 │ │ │ │ - rsbseq r0, r7, ip, asr #3 │ │ │ │ + ldrdeq r0, [r8], r0 @ │ │ │ │ + rsbseq r0, r7, r8, asr #7 │ │ │ │ + rsbseq r0, r7, ip, ror #4 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ adceq r2, r4, ip, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ @@ -29977,21 +29977,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 2685b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #996 @ 0x3e4 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ - addeq r0, r8, r2, lsr #32 │ │ │ │ - addeq pc, r7, r0, ror #31 │ │ │ │ - umulleq pc, r7, ip, sp @ │ │ │ │ - rsbseq pc, r6, r8, lsr fp @ │ │ │ │ + addeq r0, r8, r2, asr #1 │ │ │ │ + addeq r0, r8, r0, lsl #1 │ │ │ │ + addeq pc, r7, ip, lsr lr @ │ │ │ │ + ldrsbeq pc, [r6], #-184 @ 0xffffff48 @ │ │ │ │ muleq r0, r5, r4 │ │ │ │ - addeq pc, r7, r8, ror sp @ │ │ │ │ - rsbseq pc, r6, r4, lsl fp @ │ │ │ │ + addeq pc, r7, r8, lsl lr @ │ │ │ │ + ldrheq pc, [r6], #-180 @ 0xffffff4c @ │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #388] @ 268758 │ │ │ │ ldrb ip, [r0] │ │ │ │ @@ -30088,19 +30088,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1024 @ 0x400 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #4 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ - addeq pc, r7, lr, asr #23 │ │ │ │ + addeq pc, r7, lr, ror #24 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq pc, r7, r0, asr #23 │ │ │ │ - rsbseq pc, r6, ip, asr r9 @ │ │ │ │ + addeq pc, r7, r0, ror #24 │ │ │ │ + ldrsheq pc, [r6], #-156 @ 0xffffff64 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #332] @ 2688d8 │ │ │ │ @@ -30184,19 +30184,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #32] @ 2688ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ - addeq pc, r7, r0, lsr #20 │ │ │ │ + addeq pc, r7, r0, asr #21 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq pc, r7, r0, asr #20 │ │ │ │ - ldrsbeq pc, [r6], #-120 @ 0xffffff88 @ │ │ │ │ + addeq pc, r7, r0, ror #21 │ │ │ │ + rsbseq pc, r6, r8, ror r8 @ │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -30379,21 +30379,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ mov r2, #3280 @ 0xcd0 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ strdeq r2, [r4], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq pc, r7, ip, r9 @ │ │ │ │ - addeq pc, r7, r2, lsl r8 @ │ │ │ │ + addeq pc, r7, ip, lsr sl @ │ │ │ │ + @ instruction: 0x0087f8b2 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ adceq r2, r4, r0, ror r0 │ │ │ │ - addeq pc, r7, r8, lsr r7 @ │ │ │ │ - rsbseq pc, r6, r8, asr #11 │ │ │ │ + ldrdeq pc, [r7], r8 │ │ │ │ + rsbseq pc, r6, r8, ror #12 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ @@ -30558,21 +30558,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 268ecc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ adceq r1, r4, r4, ror #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq pc, r7, ip, lsl #13 │ │ │ │ - addeq pc, r7, r8, lsl #10 │ │ │ │ + addeq pc, r7, ip, lsr #14 │ │ │ │ + addeq pc, r7, r8, lsr #11 │ │ │ │ andeq r1, r0, r1 │ │ │ │ adceq r1, r4, r0, ror #26 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq pc, r7, r0, ror r4 @ │ │ │ │ - ldrsheq pc, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq pc, r7, r0, lsl r5 @ │ │ │ │ + @ instruction: 0x0076f398 │ │ │ │ andeq r0, r0, sp, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [r2, #32] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -31103,20 +31103,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #36] @ 26974c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ - umulleq pc, r7, r6, r2 @ │ │ │ │ - addeq lr, r7, r0, lsl #24 │ │ │ │ - rsbseq lr, r6, r4, lsr #19 │ │ │ │ - ldrheq lr, [r6], #-156 @ 0xffffff64 @ │ │ │ │ - addeq lr, r7, r0, ror #23 │ │ │ │ - rsbseq lr, r6, ip, ror r9 │ │ │ │ + addeq pc, r7, r6, lsr r3 @ │ │ │ │ + addeq lr, r7, r0, lsr #25 │ │ │ │ + rsbseq lr, r6, r4, asr #20 │ │ │ │ + rsbseq lr, r6, ip, asr sl │ │ │ │ + addeq lr, r7, r0, lsl #25 │ │ │ │ + rsbseq lr, r6, ip, lsl sl │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #508] @ 269968 │ │ │ │ @@ -31246,22 +31246,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 269990 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ adceq r1, r4, r4, lsr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq lr, r7, lr, lsr sl │ │ │ │ - addeq lr, r7, ip, lsr fp │ │ │ │ + ldrdeq lr, [r7], lr @ │ │ │ │ + ldrdeq lr, [r7], ip │ │ │ │ adceq r1, r4, r0, lsl r3 │ │ │ │ - addeq lr, r7, ip, lsr #21 │ │ │ │ - addeq lr, r7, ip, lsr sl │ │ │ │ - addeq lr, r7, r4, lsl sl │ │ │ │ - addeq lr, r7, ip, lsr #19 │ │ │ │ - rsbseq lr, r6, r8, lsr r8 │ │ │ │ + addeq lr, r7, ip, asr #22 │ │ │ │ + ldrdeq lr, [r7], ip │ │ │ │ + @ instruction: 0x0087eab4 │ │ │ │ + addeq lr, r7, ip, asr #20 │ │ │ │ + ldrsbeq lr, [r6], #-136 @ 0xffffff78 @ │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r1] │ │ │ │ mov r3, #1 │ │ │ │ @@ -31355,19 +31355,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 269b38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ - addeq lr, r7, r8, lsr #18 │ │ │ │ + addeq lr, r7, r8, asr #19 │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - strdeq lr, [r7], r0 │ │ │ │ - rsbseq lr, r6, ip, lsl #11 │ │ │ │ + umulleq lr, r7, r0, r8 │ │ │ │ + rsbseq lr, r6, ip, lsr #12 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -31470,19 +31470,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 269d00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq lr, r7, r0, asr r6 │ │ │ │ - rsbseq lr, r6, ip, ror #7 │ │ │ │ - addeq lr, r7, r0, lsr #12 │ │ │ │ - rsbseq lr, r6, r0, lsr #8 │ │ │ │ - rsbseq lr, r6, ip, lsr r4 │ │ │ │ + strdeq lr, [r7], r0 │ │ │ │ + rsbseq lr, r6, ip, lsl #9 │ │ │ │ + addeq lr, r7, r0, asr #13 │ │ │ │ + rsbseq lr, r6, r0, asr #9 │ │ │ │ + ldrsbeq lr, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -31633,20 +31633,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ - addeq lr, r7, r4, lsl #9 │ │ │ │ - @ instruction: 0x0087e3b8 │ │ │ │ - ldrheq lr, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq lr, [r6], #-20 @ 0xffffffec @ │ │ │ │ - umulleq lr, r7, r8, r3 │ │ │ │ - rsbseq lr, r6, r8, lsr r1 │ │ │ │ + addeq lr, r7, r4, lsr #10 │ │ │ │ + addeq lr, r7, r8, asr r4 │ │ │ │ + rsbseq lr, r6, r8, asr r2 │ │ │ │ + rsbseq lr, r6, r4, ror r2 │ │ │ │ + addeq lr, r7, r8, lsr r4 │ │ │ │ + ldrsbeq lr, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ mov r5, r2 │ │ │ │ @@ -31797,29 +31797,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 26a244 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq lr, r7, r0, lsl #3 │ │ │ │ - ldrheq sp, [r6], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq sp, r6, ip, lsl pc │ │ │ │ + addeq lr, r7, r0, lsr #4 │ │ │ │ + rsbseq lr, r6, r4, asr r0 │ │ │ │ + ldrheq sp, [r6], #-252 @ 0xffffff04 @ │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq lr, r7, r8, asr r1 │ │ │ │ - rsbseq sp, r6, r0, lsr #31 │ │ │ │ - ldrsheq sp, [r6], #-228 @ 0xffffff1c @ │ │ │ │ + strdeq lr, [r7], r8 │ │ │ │ + rsbseq lr, r6, r0, asr #32 │ │ │ │ + @ instruction: 0x0076df94 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq lr, r7, ip, lsr #2 │ │ │ │ - @ instruction: 0x0076df90 │ │ │ │ - rsbseq sp, r6, r8, asr #29 │ │ │ │ + addeq lr, r7, ip, asr #3 │ │ │ │ + rsbseq lr, r6, r0, lsr r0 │ │ │ │ + rsbseq sp, r6, r8, ror #30 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq lr, r7, r4, lsl #2 │ │ │ │ - rsbseq sp, r6, r4, lsl #30 │ │ │ │ - rsbseq sp, r6, r0, lsr #30 │ │ │ │ + addeq lr, r7, r4, lsr #3 │ │ │ │ + rsbseq sp, r6, r4, lsr #31 │ │ │ │ + rsbseq sp, r6, r0, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -31987,21 +31987,21 @@ │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ ldr r2, [pc, #44] @ 26a520 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - @ instruction: 0x0087deb4 │ │ │ │ - rsbseq sp, r6, r0, asr ip │ │ │ │ + addeq sp, r7, r4, asr pc │ │ │ │ + ldrsheq sp, [r6], #-192 @ 0xffffff40 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - addeq sp, r7, r8, lsl lr │ │ │ │ - ldrheq sp, [r6], #-176 @ 0xffffff50 @ │ │ │ │ + @ instruction: 0x0087deb8 │ │ │ │ + rsbseq sp, r6, r0, asr ip │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #328] @ 26a688 │ │ │ │ @@ -32086,15 +32086,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r0, [r4], r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sp, r7, ip, lsl #27 │ │ │ │ + addeq sp, r7, ip, lsr #28 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrdeq r0, [r4], r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -32180,15 +32180,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r4, r0, ror #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sp, r7, r0, lsr #24 │ │ │ │ + addeq sp, r7, r0, asr #25 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r0, r4, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -32273,15 +32273,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r4, r8, ror #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq sp, r7, ip, sl │ │ │ │ + addeq sp, r7, ip, lsr fp │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r0, r4, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -32370,15 +32370,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r4, ip, ror #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sp, r7, ip, lsl r9 │ │ │ │ + @ instruction: 0x0087d9bc │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r0, r4, r0, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov ip, r0 │ │ │ │ @@ -32554,35 +32554,35 @@ │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r4, [sp, #104] @ 0x68 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -32630,15 +32630,15 @@ │ │ │ │ b 26ac80 │ │ │ │ mov r2, r4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldm r0, {r0, r2, r4, r5} │ │ │ │ b 26ac80 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ @@ -32797,21 +32797,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ strdeq pc, [r3], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00a3fdb0 │ │ │ │ - addeq sp, r7, sp, ror #2 │ │ │ │ - @ instruction: 0x0087d1b4 │ │ │ │ - rsbseq ip, r6, ip, asr #30 │ │ │ │ + addeq sp, r7, sp, lsl #4 │ │ │ │ + addeq sp, r7, r4, asr r2 │ │ │ │ + rsbseq ip, r6, ip, ror #31 │ │ │ │ @ instruction: 0x000006bd │ │ │ │ - addeq sp, r7, r0, ror r1 │ │ │ │ - rsbseq ip, r6, r0, ror pc │ │ │ │ - rsbseq ip, r6, ip, lsl #31 │ │ │ │ + addeq sp, r7, r0, lsl r2 │ │ │ │ + rsbseq sp, r6, r0, lsl r0 │ │ │ │ + rsbseq sp, r6, ip, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2080] @ 26ba00 │ │ │ │ ldr r3, [pc, #2080] @ 26ba04 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -32878,23 +32878,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 26b2f8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -32919,29 +32919,29 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r3, #0 │ │ │ │ bcs 26b39c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r3, r1 │ │ │ │ orr r3, r3, r9 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ movcc r0, #2 │ │ │ │ movcc r3, #0 │ │ │ │ subs r0, r0, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r3} │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r1, r2 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ sub r9, fp, #62 @ 0x3e │ │ │ │ sbcs r4, r8, r4 │ │ │ │ @@ -33072,23 +33072,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs sl, #0 │ │ │ │ bcs 26b600 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r3, r5 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -33116,15 +33116,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ movcs r3, sl │ │ │ │ mvncs r0, #2 │ │ │ │ bcs 26b7f4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ cmp r0, #3 │ │ │ │ orr r3, r1, sl │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 26b7ec │ │ │ │ mov r3, #0 │ │ │ │ rsb r1, r9, #0 │ │ │ │ mov fp, r1 │ │ │ │ @@ -33136,15 +33136,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs ip, r1, ip │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -33333,22 +33333,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq pc, r3, r8, lsr r9 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00a3f5b4 │ │ │ │ - addeq ip, r7, r0, asr sl │ │ │ │ - rsbseq ip, r6, r8, asr #18 │ │ │ │ - rsbseq ip, r6, r8, ror #15 │ │ │ │ + strdeq ip, [r7], r0 │ │ │ │ + rsbseq ip, r6, r8, ror #19 │ │ │ │ + rsbseq ip, r6, r8, lsl #17 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ @ instruction: 0x00a3f1b4 │ │ │ │ - addeq ip, r7, r0, lsl r9 │ │ │ │ - rsbseq ip, r6, r0, lsl r7 │ │ │ │ - rsbseq ip, r6, ip, lsr #14 │ │ │ │ + @ instruction: 0x0087c9b0 │ │ │ │ + ldrheq ip, [r6], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq ip, r6, ip, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r7, [r1] │ │ │ │ mov lr, #1 │ │ │ │ lsl ip, lr, r7 │ │ │ │ @@ -33382,15 +33382,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r6, r0 │ │ │ │ umull ip, r3, r5, r6 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov sl, r2 │ │ │ │ @@ -33410,15 +33410,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r6, lr │ │ │ │ bne 26bc00 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r5, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r8, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -33550,21 +33550,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 26bd88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq ip, r7, ip, asr #11 │ │ │ │ - rsbseq ip, r6, r0, ror r4 │ │ │ │ - rsbseq ip, r6, r8, ror #6 │ │ │ │ + addeq ip, r7, ip, ror #12 │ │ │ │ + rsbseq ip, r6, r0, lsl r5 │ │ │ │ + rsbseq ip, r6, r8, lsl #8 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq ip, r7, r0, lsr #11 │ │ │ │ - rsbseq ip, r6, r0, lsr #7 │ │ │ │ - ldrheq ip, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ + addeq ip, r7, r0, asr #12 │ │ │ │ + rsbseq ip, r6, r0, asr #8 │ │ │ │ + rsbseq ip, r6, ip, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #576] @ 26bfe4 │ │ │ │ ldr r3, [pc, #576] @ 26bfe8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -33597,15 +33597,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp, #16] │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrne r3, r3, #1 │ │ │ │ @@ -33710,22 +33710,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq lr, r3, r8, ror sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umlaleq lr, r3, r0, ip │ │ │ │ - addeq ip, r7, r4, ror #7 │ │ │ │ - rsbseq ip, r6, r0, asr #5 │ │ │ │ - rsbseq ip, r6, r0, lsl #3 │ │ │ │ + addeq ip, r7, r4, lsl #9 │ │ │ │ + rsbseq ip, r6, r0, ror #6 │ │ │ │ + rsbseq ip, r6, r0, lsr #4 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ adceq lr, r3, r8, lsl #23 │ │ │ │ - addeq ip, r7, ip, lsr #6 │ │ │ │ - rsbseq ip, r6, ip, lsr #2 │ │ │ │ - rsbseq ip, r6, r8, asr #2 │ │ │ │ + addeq ip, r7, ip, asr #7 │ │ │ │ + rsbseq ip, r6, ip, asr #3 │ │ │ │ + rsbseq ip, r6, r8, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2100] @ 26c860 │ │ │ │ mov r7, r3 │ │ │ │ @@ -33785,15 +33785,15 @@ │ │ │ │ ldrd r2, [r1, #8] │ │ │ │ add r0, sp, #32 │ │ │ │ strd r2, [sp] │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ add r1, sp, #24 │ │ │ │ strb r3, [sp, #17] │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ blt 26c170 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -34253,29 +34253,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq lr, r3, ip, ror #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq lr, r3, r0, ror #16 │ │ │ │ - addeq fp, r7, ip, lsl #24 │ │ │ │ - rsbseq fp, r6, ip, asr fp │ │ │ │ - rsbseq fp, r6, r4, lsr #19 │ │ │ │ + addeq fp, r7, ip, lsr #25 │ │ │ │ + ldrsheq fp, [r6], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq fp, r6, r4, asr #20 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq fp, r7, ip, asr #23 │ │ │ │ - rsbseq fp, r6, ip, asr #19 │ │ │ │ - rsbseq fp, r6, r8, ror #19 │ │ │ │ - addeq fp, r7, r4, ror #22 │ │ │ │ - rsbseq fp, r6, r0, lsl #18 │ │ │ │ - addeq fp, r7, r0, ror #21 │ │ │ │ - ldrheq fp, [r6], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq fp, r6, ip, ror r8 │ │ │ │ - @ instruction: 0x0087bab0 │ │ │ │ - rsbseq fp, r6, r4, asr r8 │ │ │ │ - ldrsbeq fp, [r6], #-156 @ 0xffffff64 @ │ │ │ │ + addeq fp, r7, ip, ror #24 │ │ │ │ + rsbseq fp, r6, ip, ror #20 │ │ │ │ + rsbseq fp, r6, r8, lsl #21 │ │ │ │ + addeq fp, r7, r4, lsl #24 │ │ │ │ + rsbseq fp, r6, r0, lsr #19 │ │ │ │ + addeq fp, r7, r0, lsl #23 │ │ │ │ + rsbseq fp, r6, ip, asr sl │ │ │ │ + rsbseq fp, r6, ip, lsl r9 │ │ │ │ + addeq fp, r7, r0, asr fp │ │ │ │ + ldrsheq fp, [r6], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq fp, r6, ip, ror sl │ │ │ │ │ │ │ │ 0026c8a8 : │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 26c904 │ │ │ │ ands ip, r3, #1 │ │ │ │ mvnne ip, #0 │ │ │ │ @@ -34307,17 +34307,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - ldrdeq fp, [r7], r8 │ │ │ │ - ldrsbeq fp, [r6], #-120 @ 0xffffff88 @ │ │ │ │ - ldrsheq fp, [r6], #-116 @ 0xffffff8c @ │ │ │ │ + addeq fp, r7, r8, ror sl │ │ │ │ + rsbseq fp, r6, r8, ror r8 │ │ │ │ + @ instruction: 0x0076b894 │ │ │ │ │ │ │ │ 0026c948 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ lsl r1, r1, #15 │ │ │ │ lsl r2, r2, #31 │ │ │ │ add r1, r1, #32512 @ 0x7f00 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -34782,17 +34782,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 26d050 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 26d054 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1440 @ 0x5a0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq fp, r7, r8, asr #5 │ │ │ │ - rsbseq fp, r6, r4, asr #1 │ │ │ │ - rsbseq fp, r6, ip, lsr #4 │ │ │ │ + addeq fp, r7, r8, ror #6 │ │ │ │ + rsbseq fp, r6, r4, ror #2 │ │ │ │ + rsbseq fp, r6, ip, asr #5 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ │ │ │ │ 0026d058 : │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add lr, sp, #16 │ │ │ │ @@ -34919,23 +34919,23 @@ │ │ │ │ beq 26d28c │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 26d2b0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d5b38 │ │ │ │ + bl 9d5be0 │ │ │ │ ldr r3, [pc, #268] @ 26d35c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 26d2e8 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d6134 │ │ │ │ + bl 9d61dc │ │ │ │ cmp r0, #0 │ │ │ │ bne 26d2f8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -35018,23 +35018,23 @@ │ │ │ │ beq 26d410 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 26d434 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d5b34 │ │ │ │ + bl 9d5bdc │ │ │ │ ldr r3, [pc, #268] @ 26d4e0 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 26d46c │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d6134 │ │ │ │ + bl 9d61dc │ │ │ │ cmp r0, #0 │ │ │ │ bne 26d47c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -35126,29 +35126,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 26d628 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d5054 │ │ │ │ + bl 9d50fc │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 26d71c │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 26d670 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d5968 │ │ │ │ + bl 9d5a10 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26d680 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -35271,29 +35271,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 26d864 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d5050 │ │ │ │ + bl 9d50f8 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 26d958 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 26d8ac │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d5968 │ │ │ │ + bl 9d5a10 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26d8bc │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -35461,15 +35461,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umlaleq sp, r3, ip, r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sl, r7, ip, asr #18 │ │ │ │ + addeq sl, r7, ip, ror #19 │ │ │ │ adceq sp, r3, r0, asr #1 │ │ │ │ │ │ │ │ 0026daa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -35545,15 +35545,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq sp, r3, r4, asr r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sl, r7, r4, lsl #16 │ │ │ │ + addeq sl, r7, r4, lsr #17 │ │ │ │ adceq ip, r3, r8, ror pc │ │ │ │ │ │ │ │ 0026dbec : │ │ │ │ mov r3, #0 │ │ │ │ b 25b5cc │ │ │ │ │ │ │ │ 0026dbf4 : │ │ │ │ @@ -35849,15 +35849,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 26e148 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -36476,39 +36476,39 @@ │ │ │ │ ldr r2, [pc, #120] @ 26ea9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ adceq ip, r3, ip, asr #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sl, r7, r3, lsl #2 │ │ │ │ + addeq sl, r7, r3, lsr #3 │ │ │ │ strdeq ip, [r3], r4 @ │ │ │ │ @ instruction: 0x001fffff │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r9, r7, r4, asr sp │ │ │ │ - ldrsheq r9, [r6], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r9, r6, r0, lsl fp │ │ │ │ - addeq r9, r7, r7, lsl #21 │ │ │ │ - addeq r9, r7, ip, ror #20 │ │ │ │ - rsbseq r9, r6, ip, lsl #16 │ │ │ │ + strdeq r9, [r7], r4 │ │ │ │ + @ instruction: 0x00769b98 │ │ │ │ + ldrheq r9, [r6], #-176 @ 0xffffff50 @ │ │ │ │ + addeq r9, r7, r7, lsr #22 │ │ │ │ + addeq r9, r7, ip, lsl #22 │ │ │ │ + rsbseq r9, r6, ip, lsr #17 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r9, r7, r0, lsl #20 │ │ │ │ - rsbseq r9, r6, r0, lsl #16 │ │ │ │ - rsbseq r9, r6, ip, lsl r8 │ │ │ │ - addeq r9, r7, r4, ror #18 │ │ │ │ - rsbseq r9, r6, r0, asr #16 │ │ │ │ - rsbseq r9, r6, r0, lsl #14 │ │ │ │ + addeq r9, r7, r0, lsr #21 │ │ │ │ + rsbseq r9, r6, r0, lsr #17 │ │ │ │ + ldrheq r9, [r6], #-140 @ 0xffffff74 @ │ │ │ │ + addeq r9, r7, r4, lsl #20 │ │ │ │ + rsbseq r9, r6, r0, ror #17 │ │ │ │ + rsbseq r9, r6, r0, lsr #15 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r9, r7, ip, lsr r9 │ │ │ │ - ldrheq r9, [r6], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r9, r6, r8, lsr r7 │ │ │ │ - addeq r9, r7, r4, lsl #18 │ │ │ │ - rsbseq r9, r6, r4, lsr #13 │ │ │ │ - ldrdeq r9, [r7], r8 │ │ │ │ - rsbseq r9, r6, ip, ror r6 │ │ │ │ + ldrdeq r9, [r7], ip │ │ │ │ + rsbseq r9, r6, r4, asr r8 │ │ │ │ + ldrsbeq r9, [r6], #-120 @ 0xffffff88 @ │ │ │ │ + addeq r9, r7, r4, lsr #19 │ │ │ │ + rsbseq r9, r6, r4, asr #14 │ │ │ │ + addeq r9, r7, r8, ror r9 │ │ │ │ + rsbseq r9, r6, ip, lsl r7 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0026eaa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -36530,23 +36530,23 @@ │ │ │ │ beq 26eb50 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 26eb70 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d5d7c │ │ │ │ + bl 9d5e24 │ │ │ │ ldr r3, [pc, #264] @ 26ec1c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 26eba8 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d6134 │ │ │ │ + bl 9d61dc │ │ │ │ cmp r0, #0 │ │ │ │ bne 26ebb8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -36637,29 +36637,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 26ed3c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #372] @ 26ee30 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 26ed84 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d5968 │ │ │ │ + bl 9d5a10 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26ed94 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -36816,15 +36816,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r3, r4, asr #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r7, r4, ror r4 │ │ │ │ + addeq r9, r7, r4, lsl r5 │ │ │ │ adceq fp, r3, ip, ror #23 │ │ │ │ │ │ │ │ 0026ef78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -36898,15 +36898,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 26f194 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -37518,38 +37518,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 26fac0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ adceq fp, r3, r0, lsl #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r7, ip, asr #1 │ │ │ │ + addeq r9, r7, ip, ror #2 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq fp, r3, r4, asr #17 │ │ │ │ - addeq r8, r7, ip, lsr #26 │ │ │ │ - ldrsbeq r8, [r6], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq r8, r6, r8, ror #21 │ │ │ │ - addeq r8, r7, r4, ror sl │ │ │ │ - addeq r8, r7, ip, asr #20 │ │ │ │ - rsbseq r8, r6, ip, ror #15 │ │ │ │ + addeq r8, r7, ip, asr #27 │ │ │ │ + rsbseq r8, r6, r0, ror fp │ │ │ │ + rsbseq r8, r6, r8, lsl #23 │ │ │ │ + addeq r8, r7, r4, lsl fp │ │ │ │ + addeq r8, r7, ip, ror #21 │ │ │ │ + rsbseq r8, r6, ip, lsl #17 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ + addeq r8, r7, ip, ror sl │ │ │ │ + rsbseq r8, r6, ip, ror r8 │ │ │ │ + @ instruction: 0x00768898 │ │ │ │ ldrdeq r8, [r7], ip │ │ │ │ - ldrsbeq r8, [r6], #-124 @ 0xffffff84 @ │ │ │ │ - ldrsheq r8, [r6], #-120 @ 0xffffff88 @ │ │ │ │ - addeq r8, r7, ip, lsr r9 │ │ │ │ - rsbseq r8, r6, r8, lsl r8 │ │ │ │ - ldrsbeq r8, [r6], #-104 @ 0xffffff98 @ │ │ │ │ + ldrheq r8, [r6], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r8, r6, r8, ror r7 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r8, r7, r4, lsl r9 │ │ │ │ - rsbseq r8, r6, ip, lsl #15 │ │ │ │ - rsbseq r8, r6, r0, lsl r7 │ │ │ │ - ldrdeq r8, [r7], ip │ │ │ │ - rsbseq r8, r6, ip, ror r6 │ │ │ │ - @ instruction: 0x008788b0 │ │ │ │ - rsbseq r8, r6, r4, asr r6 │ │ │ │ + @ instruction: 0x008789b4 │ │ │ │ + rsbseq r8, r6, ip, lsr #16 │ │ │ │ + ldrheq r8, [r6], #-112 @ 0xffffff90 @ │ │ │ │ + addeq r8, r7, ip, ror r9 │ │ │ │ + rsbseq r8, r6, ip, lsl r7 │ │ │ │ + addeq r8, r7, r0, asr r9 │ │ │ │ + ldrsheq r8, [r6], #-100 @ 0xffffff9c @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0026fac4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -37679,30 +37679,30 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldrd r6, [sp, #120] @ 0x78 │ │ │ │ strd r4, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldrd r6, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -38527,45 +38527,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq fp, r3, ip, lsl r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r8, r7, sp, ror r3 │ │ │ │ + addeq r8, r7, sp, lsl r4 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ adceq sl, r3, r0, asr #21 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq r7, r7, r9, lsr sl │ │ │ │ - addeq r7, r7, r4, asr #19 │ │ │ │ - rsbseq r7, r6, r4, ror #14 │ │ │ │ + ldrdeq r7, [r7], r9 │ │ │ │ + addeq r7, r7, r4, ror #20 │ │ │ │ + rsbseq r7, r6, r4, lsl #16 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r7, r7, r0, lsl #18 │ │ │ │ - rsbseq r7, r6, r0, lsl #14 │ │ │ │ - rsbseq r7, r6, ip, lsl r7 │ │ │ │ + addeq r7, r7, r0, lsr #19 │ │ │ │ + rsbseq r7, r6, r0, lsr #15 │ │ │ │ + ldrheq r7, [r6], #-124 @ 0xffffff84 @ │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - umulleq r7, r7, r4, r6 @ │ │ │ │ - rsbseq r7, r6, r0, ror r5 │ │ │ │ - rsbseq r7, r6, ip, lsr #8 │ │ │ │ + addeq r7, r7, r4, lsr r7 │ │ │ │ + rsbseq r7, r6, r0, lsl r6 │ │ │ │ + rsbseq r7, r6, ip, asr #9 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r7, r7, r8, asr r6 │ │ │ │ - ldrsbeq r7, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r7, r6, r4, asr r4 │ │ │ │ - addeq r7, r7, r0, lsr r6 │ │ │ │ - rsbseq r7, r6, ip, asr #7 │ │ │ │ + strdeq r7, [r7], r8 │ │ │ │ + rsbseq r7, r6, r0, ror r5 │ │ │ │ + ldrsheq r7, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + ldrdeq r7, [r7], r0 │ │ │ │ + rsbseq r7, r6, ip, ror #8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r7, r7, ip, lsl #12 │ │ │ │ - rsbseq r7, r6, ip, lsr #7 │ │ │ │ - addeq r7, r7, r4, ror #11 │ │ │ │ - rsbseq r7, r6, r8, lsl #7 │ │ │ │ - rsbseq r7, r6, r0, lsr #7 │ │ │ │ + addeq r7, r7, ip, lsr #13 │ │ │ │ + rsbseq r7, r6, ip, asr #8 │ │ │ │ + addeq r7, r7, r4, lsl #13 │ │ │ │ + rsbseq r7, r6, r8, lsr #8 │ │ │ │ + rsbseq r7, r6, r0, asr #8 │ │ │ │ cmp r3, #0 │ │ │ │ clzeq lr, ip │ │ │ │ addeq lr, lr, #32 │ │ │ │ clzne lr, r3 │ │ │ │ rsb sl, lr, #64 @ 0x40 │ │ │ │ lsr r5, r1, sl │ │ │ │ lsl r3, r3, lr │ │ │ │ @@ -38866,34 +38866,34 @@ │ │ │ │ strd r4, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #64] @ 0x40 │ │ │ │ strd r4, [sp, #72] @ 0x48 │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ mov r2, r4 │ │ │ │ strd r4, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -39673,58 +39673,58 @@ │ │ │ │ ldrb r8, [r5, #1] │ │ │ │ mov ip, r1 │ │ │ │ mov r0, r1 │ │ │ │ strh r3, [r9] │ │ │ │ b 27172c │ │ │ │ adceq r9, r3, r4, asr #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r7, [r7], sl │ │ │ │ - ldrdeq r7, [r7], r4 │ │ │ │ - addeq r7, r7, ip, lsr r1 │ │ │ │ + umulleq r7, r7, sl, r1 @ │ │ │ │ + addeq r7, r7, r4, ror r1 │ │ │ │ + ldrdeq r7, [r7], ip │ │ │ │ adceq r9, r3, r4, lsl r9 │ │ │ │ - addeq r7, r7, r4, asr r0 │ │ │ │ - addeq r6, r7, r0, asr pc │ │ │ │ - rsbseq r6, r6, ip, lsr #28 │ │ │ │ - rsbseq r6, r6, r8, ror #25 │ │ │ │ + strdeq r7, [r7], r4 │ │ │ │ + strdeq r6, [r7], r0 │ │ │ │ + rsbseq r6, r6, ip, asr #29 │ │ │ │ + rsbseq r6, r6, r8, lsl #27 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r6, r7, r8, lsr #29 │ │ │ │ - addeq r6, r7, ip, asr #26 │ │ │ │ - addeq r6, r7, r0, lsl #24 │ │ │ │ + addeq r6, r7, r8, asr #30 │ │ │ │ + addeq r6, r7, ip, ror #27 │ │ │ │ + addeq r6, r7, r0, lsr #25 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - umulleq r6, r7, ip, fp │ │ │ │ - addeq r6, r7, r8, lsr #22 │ │ │ │ - addeq r6, r7, r4, asr #17 │ │ │ │ + addeq r6, r7, ip, lsr ip │ │ │ │ + addeq r6, r7, r8, asr #23 │ │ │ │ + addeq r6, r7, r4, ror #18 │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - addeq r6, r7, r4, lsl #12 │ │ │ │ - addeq r6, r7, r0, lsr #10 │ │ │ │ - rsbseq r6, r6, r4, asr #5 │ │ │ │ - ldrsbeq r6, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq r6, r7, r4, lsr #13 │ │ │ │ + addeq r6, r7, r0, asr #11 │ │ │ │ + rsbseq r6, r6, r4, ror #6 │ │ │ │ + rsbseq r6, r6, ip, ror r3 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - ldrdeq r6, [r7], r4 │ │ │ │ - ldrsbeq r5, [r6], #-228 @ 0xffffff1c @ │ │ │ │ - ldrsheq r5, [r6], #-224 @ 0xffffff20 @ │ │ │ │ - addeq r5, r7, r4, asr #28 │ │ │ │ - ldrsbeq r5, [r6], #-196 @ 0xffffff3c @ │ │ │ │ + addeq r6, r7, r4, ror r1 │ │ │ │ + rsbseq r5, r6, r4, ror pc │ │ │ │ + @ instruction: 0x00765f90 │ │ │ │ + addeq r5, r7, r4, ror #29 │ │ │ │ + rsbseq r5, r6, r4, ror sp │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - ldrdeq r5, [r7], r4 │ │ │ │ - rsbseq r5, r6, ip, asr #22 │ │ │ │ - ldrsbeq r5, [r6], #-160 @ 0xffffff60 @ │ │ │ │ - addeq r5, r7, r8, lsl #25 │ │ │ │ - rsbseq r5, r6, r4, lsr #20 │ │ │ │ - addeq r5, r7, r4, ror #24 │ │ │ │ - ldrsheq r5, [r6], #-160 @ 0xffffff60 @ │ │ │ │ + addeq r5, r7, r4, ror sp │ │ │ │ + rsbseq r5, r6, ip, ror #23 │ │ │ │ + rsbseq r5, r6, r0, ror fp │ │ │ │ + addeq r5, r7, r8, lsr #26 │ │ │ │ + rsbseq r5, r6, r4, asr #21 │ │ │ │ + addeq r5, r7, r4, lsl #26 │ │ │ │ + @ instruction: 0x00765b90 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - addeq r5, r7, r8, lsr ip │ │ │ │ - ldrsbeq r5, [r6], #-156 @ 0xffffff64 @ │ │ │ │ + ldrdeq r5, [r7], r8 │ │ │ │ + rsbseq r5, r6, ip, ror sl │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r5, r7, ip, lsl ip │ │ │ │ - rsbseq r5, r6, r0, asr #19 │ │ │ │ - ldrsbeq r5, [r6], #-152 @ 0xffffff68 @ │ │ │ │ - strdeq r5, [r7], ip │ │ │ │ - @ instruction: 0x0076599c │ │ │ │ + @ instruction: 0x00875cbc │ │ │ │ + rsbseq r5, r6, r0, ror #20 │ │ │ │ + rsbseq r5, r6, r8, ror sl │ │ │ │ + umulleq r5, r7, ip, ip │ │ │ │ + rsbseq r5, r6, ip, lsr sl │ │ │ │ ldrb r1, [r9, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne 272340 │ │ │ │ ldrb r6, [r9, #9] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ cmp r6, #0 │ │ │ │ beq 271cd4 │ │ │ │ @@ -40514,15 +40514,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 272964 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -41405,45 +41405,45 @@ │ │ │ │ orrs r0, r0, r1 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add r2, r2, r1, lsl #20 │ │ │ │ b 273458 │ │ │ │ adceq r8, r3, r4, ror #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq r5, r7, r2, r7 │ │ │ │ + addeq r5, r7, r2, lsr r8 │ │ │ │ adceq r7, r3, r0, lsr #28 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r5, r7, r0, lsl #4 │ │ │ │ - rsbseq r4, r6, r4, lsr #31 │ │ │ │ - ldrheq r4, [r6], #-252 @ 0xffffff04 @ │ │ │ │ - addeq r4, r7, r0, asr pc │ │ │ │ - rsbseq r4, r6, ip, ror #25 │ │ │ │ + addeq r5, r7, r0, lsr #5 │ │ │ │ + rsbseq r5, r6, r4, asr #32 │ │ │ │ + rsbseq r5, r6, ip, asr r0 │ │ │ │ + strdeq r4, [r7], r0 │ │ │ │ + rsbseq r4, r6, ip, lsl #27 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r4, r7, ip, ror #29 │ │ │ │ - rsbseq r4, r6, ip, lsr lr │ │ │ │ - rsbseq r4, r6, r4, lsl #25 │ │ │ │ + addeq r4, r7, ip, lsl #31 │ │ │ │ + ldrsbeq r4, [r6], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r4, r6, r4, lsr #26 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq r4, r7, ip, asr lr │ │ │ │ - rsbseq r4, r6, ip, asr ip │ │ │ │ - rsbseq r4, r6, r8, ror ip │ │ │ │ - addeq r4, r7, r0, lsl #14 │ │ │ │ - rsbseq r4, r6, r8, ror r5 │ │ │ │ - ldrsheq r4, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ - ldrdeq r4, [r7], r4 @ │ │ │ │ - ldrheq r4, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq r4, r6, r0, ror r4 │ │ │ │ - addeq r4, r7, r8, lsr #13 │ │ │ │ - rsbseq r4, r6, r4, asr #8 │ │ │ │ - addeq r4, r7, r8, ror r6 │ │ │ │ - rsbseq r4, r6, ip, lsl r4 │ │ │ │ + strdeq r4, [r7], ip │ │ │ │ + ldrsheq r4, [r6], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r4, r6, r8, lsl sp │ │ │ │ + addeq r4, r7, r0, lsr #15 │ │ │ │ + rsbseq r4, r6, r8, lsl r6 │ │ │ │ + @ instruction: 0x0076459c │ │ │ │ + addeq r4, r7, r4, ror r7 │ │ │ │ + rsbseq r4, r6, r0, asr r6 │ │ │ │ + rsbseq r4, r6, r0, lsl r5 │ │ │ │ + addeq r4, r7, r8, asr #14 │ │ │ │ + rsbseq r4, r6, r4, ror #9 │ │ │ │ + addeq r4, r7, r8, lsl r7 │ │ │ │ + ldrheq r4, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r4, r7, ip, asr r6 │ │ │ │ - rsbseq r4, r6, r0, lsl #8 │ │ │ │ - rsbseq r4, r6, r8, lsl #11 │ │ │ │ + strdeq r4, [r7], ip │ │ │ │ + rsbseq r4, r6, r0, lsr #9 │ │ │ │ + rsbseq r4, r6, r8, lsr #12 │ │ │ │ adds r0, r7, r0 │ │ │ │ adc r2, r6, r2 │ │ │ │ b 273458 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 272ea4 │ │ │ │ mov r5, #6 │ │ │ │ @@ -41919,15 +41919,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 273f48 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -42806,44 +42806,44 @@ │ │ │ │ add r2, r2, r1, lsl #7 │ │ │ │ b 2749ec │ │ │ │ adds lr, r7, lr │ │ │ │ adc r2, r6, r2 │ │ │ │ b 2749ec │ │ │ │ adceq r6, r3, r0, lsl #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x008741b6 │ │ │ │ + addeq r4, r7, r6, asr r2 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r6, r3, r0, asr r8 │ │ │ │ - @ instruction: 0x008739b8 │ │ │ │ - rsbseq r3, r6, r4, asr r7 │ │ │ │ + addeq r3, r7, r8, asr sl │ │ │ │ + ldrsheq r3, [r6], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r3, r7, r4, asr r9 │ │ │ │ - rsbseq r3, r6, r4, lsr #17 │ │ │ │ - rsbseq r3, r6, ip, ror #13 │ │ │ │ + strdeq r3, [r7], r4 │ │ │ │ + rsbseq r3, r6, r4, asr #18 │ │ │ │ + rsbseq r3, r6, ip, lsl #15 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - umulleq r3, r7, r4, r8 │ │ │ │ - rsbseq r3, r6, r8, lsr r6 │ │ │ │ - rsbseq r3, r6, r0, asr r6 │ │ │ │ - addeq r3, r7, ip, asr r8 │ │ │ │ - rsbseq r3, r6, ip, asr r6 │ │ │ │ - rsbseq r3, r6, r8, ror r6 │ │ │ │ - addeq r3, r7, ip, lsr r1 │ │ │ │ - ldrheq r2, [r6], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq r2, r6, r8, lsr pc │ │ │ │ - addeq r3, r7, r0, lsl r1 │ │ │ │ - rsbseq r2, r6, ip, ror #31 │ │ │ │ - rsbseq r2, r6, ip, lsr #29 │ │ │ │ - addeq r3, r7, r4, ror #1 │ │ │ │ - rsbseq r2, r6, r0, lsl #29 │ │ │ │ - strheq r3, [r7], r4 │ │ │ │ - rsbseq r2, r6, r8, asr lr │ │ │ │ + addeq r3, r7, r4, lsr r9 │ │ │ │ + ldrsbeq r3, [r6], #-104 @ 0xffffff98 @ │ │ │ │ + ldrsheq r3, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ + strdeq r3, [r7], ip │ │ │ │ + ldrsheq r3, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r3, r6, r8, lsl r7 │ │ │ │ + ldrdeq r3, [r7], ip │ │ │ │ + rsbseq r3, r6, r4, asr r0 │ │ │ │ + ldrsbeq r2, [r6], #-248 @ 0xffffff08 @ │ │ │ │ + @ instruction: 0x008731b0 │ │ │ │ + rsbseq r3, r6, ip, lsl #1 │ │ │ │ + rsbseq r2, r6, ip, asr #30 │ │ │ │ + addeq r3, r7, r4, lsl #3 │ │ │ │ + rsbseq r2, r6, r0, lsr #30 │ │ │ │ + addeq r3, r7, r4, asr r1 │ │ │ │ + ldrsheq r2, [r6], #-232 @ 0xffffff18 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - umulleq r3, r7, r8, r0 │ │ │ │ - rsbseq r2, r6, ip, lsr lr │ │ │ │ - rsbseq r2, r6, r4, asr #31 │ │ │ │ + addeq r3, r7, r8, lsr r1 │ │ │ │ + ldrsbeq r2, [r6], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r3, r6, r4, rrx │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 274478 │ │ │ │ mov r5, #6 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ @@ -43310,15 +43310,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr ip, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp ip, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr lr, [sp, #100] @ 0x64 │ │ │ │ blt 2754fc │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -44185,48 +44185,48 @@ │ │ │ │ movne r2, #24 │ │ │ │ bne 275c88 │ │ │ │ mov r2, #0 │ │ │ │ b 275c88 │ │ │ │ adceq r5, r3, ip, lsl #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r2, r7, sl, lsl #24 │ │ │ │ + addeq r2, r7, sl, lsr #25 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r5, r3, r8, ror r2 │ │ │ │ - addeq r2, r7, r4, lsr #7 │ │ │ │ - rsbseq r2, r6, r0, asr #2 │ │ │ │ + addeq r2, r7, r4, asr #8 │ │ │ │ + rsbseq r2, r6, r0, ror #3 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r2, r7, r8, lsr r3 │ │ │ │ - rsbseq r2, r6, r8, lsl #5 │ │ │ │ - ldrsbeq r2, [r6], #-0 @ │ │ │ │ + ldrdeq r2, [r7], r8 │ │ │ │ + rsbseq r2, r6, r8, lsr #6 │ │ │ │ + rsbseq r2, r6, r0, ror r1 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq r2, r7, r8, ror #4 │ │ │ │ - rsbseq r2, r6, ip │ │ │ │ - rsbseq r2, r6, r4, lsr #32 │ │ │ │ - addeq r2, r7, r0, lsr r2 │ │ │ │ - rsbseq r2, r6, r0, lsr r0 │ │ │ │ - rsbseq r2, r6, ip, asr #32 │ │ │ │ + addeq r2, r7, r8, lsl #6 │ │ │ │ + rsbseq r2, r6, ip, lsr #1 │ │ │ │ + rsbseq r2, r6, r4, asr #1 │ │ │ │ + ldrdeq r2, [r7], r0 │ │ │ │ + ldrsbeq r2, [r6], #-0 @ │ │ │ │ + rsbseq r2, r6, ip, ror #1 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - addeq r1, r7, ip, lsl #21 │ │ │ │ - rsbseq r1, r6, r4, lsl #18 │ │ │ │ - rsbseq r1, r6, r8, lsl #17 │ │ │ │ - addeq r1, r7, r0, ror #20 │ │ │ │ - rsbseq r1, r6, ip, lsr r9 │ │ │ │ - ldrsheq r1, [r6], #-124 @ 0xffffff84 @ │ │ │ │ - addeq r1, r7, r8, lsr sl │ │ │ │ - ldrsbeq r1, [r6], #-116 @ 0xffffff8c @ │ │ │ │ - addeq r1, r7, r8, lsl #20 │ │ │ │ - rsbseq r1, r6, ip, lsr #15 │ │ │ │ + addeq r1, r7, ip, lsr #22 │ │ │ │ + rsbseq r1, r6, r4, lsr #19 │ │ │ │ + rsbseq r1, r6, r8, lsr #18 │ │ │ │ + addeq r1, r7, r0, lsl #22 │ │ │ │ + ldrsbeq r1, [r6], #-156 @ 0xffffff64 @ │ │ │ │ + @ instruction: 0x0076189c │ │ │ │ + ldrdeq r1, [r7], r8 │ │ │ │ + rsbseq r1, r6, r4, ror r8 │ │ │ │ + addeq r1, r7, r8, lsr #21 │ │ │ │ + rsbseq r1, r6, ip, asr #16 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r1, r7, ip, ror #19 │ │ │ │ - @ instruction: 0x00761790 │ │ │ │ - rsbseq r1, r6, r8, lsl r9 │ │ │ │ + addeq r1, r7, ip, lsl #21 │ │ │ │ + rsbseq r1, r6, r0, lsr r8 │ │ │ │ + ldrheq r1, [r6], #-152 @ 0xffffff68 @ │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ mov r7, #1 │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ ldrb r3, [sp, #48] @ 0x30 │ │ │ │ ldr lr, [sp, #52] @ 0x34 │ │ │ │ lsl r7, r7, r3 │ │ │ │ @@ -44704,26 +44704,26 @@ │ │ │ │ ldr r3, [pc, #236] @ 276b48 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r9, r0 │ │ │ │ beq 276b38 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d6134 │ │ │ │ + bl 9d61dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 276aa4 │ │ │ │ b 2769b0 │ │ │ │ lsr r1, r3, #1 │ │ │ │ eor r5, r5, r4 │ │ │ │ tst r6, #1 │ │ │ │ eor r1, r1, r5, lsr #31 │ │ │ │ mov r0, r7 │ │ │ │ lsl r1, r1, #31 │ │ │ │ addne r0, r7, #-2147483648 @ 0x80000000 │ │ │ │ - bl 9d5b38 │ │ │ │ + bl 9d5be0 │ │ │ │ mov r9, r0 │ │ │ │ tst r6, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -44872,15 +44872,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ beq 276e4c │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #344] @ 276e64 │ │ │ │ - bl 9d5968 │ │ │ │ + bl 9d5a10 │ │ │ │ cmp r0, #0 │ │ │ │ beq 276d5c │ │ │ │ b 276bfc │ │ │ │ eor r2, r7, r5 │ │ │ │ lsr r3, r3, #1 │ │ │ │ tst fp, #1 │ │ │ │ eor r3, r3, r2, lsr #31 │ │ │ │ @@ -44890,15 +44890,15 @@ │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ movne r0, #0 │ │ │ │ movne r1, #0 │ │ │ │ ldrne r0, [sp, #88] @ 0x58 │ │ │ │ addne r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9d5054 │ │ │ │ + bl 9d50fc │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ tst fp, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ @@ -45066,15 +45066,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umlaleq r3, r3, r0, ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r7, r4, asr #8 │ │ │ │ + addeq r1, r7, r4, ror #9 │ │ │ │ adceq r3, r3, r4, asr fp │ │ │ │ │ │ │ │ 00277010 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -45193,15 +45193,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #97] @ 0x61 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ blt 277250 │ │ │ │ @@ -46086,44 +46086,44 @@ │ │ │ │ lsr ip, r9, lr │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr ip, [sp, #16] │ │ │ │ orrne ip, ip, #1 │ │ │ │ b 277470 │ │ │ │ strdeq r3, [r3], r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r7, r2, asr #29 │ │ │ │ + addeq r0, r7, r2, ror #30 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r3, r3, r4, asr #10 │ │ │ │ - addeq r0, r7, ip, lsl #13 │ │ │ │ - rsbseq r0, r6, r8, lsr #8 │ │ │ │ + addeq r0, r7, ip, lsr #14 │ │ │ │ + rsbseq r0, r6, r8, asr #9 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r0, r7, r8, lsr #12 │ │ │ │ - rsbseq r0, r6, r8, ror r5 │ │ │ │ - rsbseq r0, r6, r0, asr #7 │ │ │ │ + addeq r0, r7, r8, asr #13 │ │ │ │ + rsbseq r0, r6, r8, lsl r6 │ │ │ │ + rsbseq r0, r6, r0, ror #8 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq r0, r7, ip, ror #10 │ │ │ │ - rsbseq r0, r6, r0, lsl r3 │ │ │ │ - rsbseq r0, r6, r8, lsr #6 │ │ │ │ - addeq r0, r7, r4, lsr r5 │ │ │ │ - rsbseq r0, r6, r4, lsr r3 │ │ │ │ - rsbseq r0, r6, r0, asr r3 │ │ │ │ - @ instruction: 0x0086fdb0 │ │ │ │ - rsbseq pc, r5, r8, lsr #24 │ │ │ │ - rsbseq pc, r5, ip, lsr #23 │ │ │ │ - addeq pc, r6, r4, lsl #27 │ │ │ │ - rsbseq pc, r5, r0, ror #24 │ │ │ │ - rsbseq pc, r5, r0, lsr #22 │ │ │ │ - addeq pc, r6, ip, asr sp @ │ │ │ │ - ldrsheq pc, [r5], #-168 @ 0xffffff58 @ │ │ │ │ - addeq pc, r6, ip, lsr #26 │ │ │ │ - ldrsbeq pc, [r5], #-160 @ 0xffffff60 @ │ │ │ │ + addeq r0, r7, ip, lsl #12 │ │ │ │ + ldrheq r0, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r0, r6, r8, asr #7 │ │ │ │ + ldrdeq r0, [r7], r4 │ │ │ │ + ldrsbeq r0, [r6], #-52 @ 0xffffffcc @ │ │ │ │ + ldrsheq r0, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq pc, r6, r0, asr lr @ │ │ │ │ + rsbseq pc, r5, r8, asr #25 │ │ │ │ + rsbseq pc, r5, ip, asr #24 │ │ │ │ + addeq pc, r6, r4, lsr #28 │ │ │ │ + rsbseq pc, r5, r0, lsl #26 │ │ │ │ + rsbseq pc, r5, r0, asr #23 │ │ │ │ + strdeq pc, [r6], ip │ │ │ │ + @ instruction: 0x0075fb98 │ │ │ │ + addeq pc, r6, ip, asr #27 │ │ │ │ + rsbseq pc, r5, r0, ror fp @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq pc, r6, r0, lsl sp @ │ │ │ │ - ldrheq pc, [r5], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq pc, r5, ip, lsr ip @ │ │ │ │ + @ instruction: 0x0086fdb0 │ │ │ │ + rsbseq pc, r5, r4, asr fp @ │ │ │ │ + ldrsbeq pc, [r5], #-204 @ 0xffffff34 @ │ │ │ │ mov r3, r2 │ │ │ │ mov lr, #1 │ │ │ │ bic r2, r3, #-33554432 @ 0xfe000000 │ │ │ │ sub r2, r2, #8388608 @ 0x800000 │ │ │ │ orrs lr, lr, r2 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ @@ -46675,31 +46675,31 @@ │ │ │ │ strd r2, [sp, #136] @ 0x88 │ │ │ │ strd r2, [sp, #144] @ 0x90 │ │ │ │ strd r2, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #264 @ 0x108 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #136] @ 0x88 │ │ │ │ ldr r5, [sp, #140] @ 0x8c │ │ │ │ adds lr, lr, r3 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -47458,30 +47458,30 @@ │ │ │ │ orreq r2, r2, #1073741824 @ 0x40000000 │ │ │ │ mov r1, #5 │ │ │ │ str r2, [r3, #12] │ │ │ │ strb r1, [r3] │ │ │ │ b 279744 │ │ │ │ ldrdeq r2, [r3], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq pc, r6, sl, asr #6 │ │ │ │ + addeq pc, r6, sl, ror #7 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ adceq r1, r3, r0, asr #18 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq lr, r6, r0, asr r6 │ │ │ │ - rsbseq lr, r5, r0, lsr #11 │ │ │ │ - rsbseq lr, r5, ip, ror #7 │ │ │ │ + strdeq lr, [r6], r0 │ │ │ │ + rsbseq lr, r5, r0, asr #12 │ │ │ │ + rsbseq lr, r5, ip, lsl #9 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq lr, r6, r4, lsl #12 │ │ │ │ - rsbseq lr, r5, r4, lsl #8 │ │ │ │ - rsbseq lr, r5, r0, lsr #8 │ │ │ │ - ldrdeq lr, [r6], r0 │ │ │ │ - rsbseq lr, r5, ip, ror #6 │ │ │ │ + addeq lr, r6, r4, lsr #13 │ │ │ │ + rsbseq lr, r5, r4, lsr #9 │ │ │ │ + rsbseq lr, r5, r0, asr #9 │ │ │ │ + addeq lr, r6, r0, ror r6 │ │ │ │ + rsbseq lr, r5, ip, lsl #8 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ subs r4, r8, r1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ sbcs ip, sl, r1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movcc lr, #1 │ │ │ │ @@ -49039,31 +49039,31 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - addeq sp, r6, r0, ror #11 │ │ │ │ - rsbseq sp, r5, ip, ror r3 │ │ │ │ - @ instruction: 0x0086d5b4 │ │ │ │ - @ instruction: 0x0075d490 │ │ │ │ - rsbseq sp, r5, r4, asr r3 │ │ │ │ - addeq sp, r6, r8, lsl #11 │ │ │ │ - rsbseq sp, r5, r0, lsl #8 │ │ │ │ - rsbseq sp, r5, r4, lsl #7 │ │ │ │ - addeq sp, r6, r0, ror #10 │ │ │ │ - ldrsheq sp, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq sp, r6, r0, lsl #13 │ │ │ │ + rsbseq sp, r5, ip, lsl r4 │ │ │ │ + addeq sp, r6, r4, asr r6 │ │ │ │ + rsbseq sp, r5, r0, lsr r5 │ │ │ │ + ldrsheq sp, [r5], #-52 @ 0xffffffcc @ │ │ │ │ + addeq sp, r6, r8, lsr #12 │ │ │ │ + rsbseq sp, r5, r0, lsr #9 │ │ │ │ + rsbseq sp, r5, r4, lsr #8 │ │ │ │ + addeq sp, r6, r0, lsl #12 │ │ │ │ + @ instruction: 0x0075d39c │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq sp, r6, r8, lsr r5 │ │ │ │ - ldrsbeq sp, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq sp, r5, r0, ror #8 │ │ │ │ - addeq sp, r6, r0, lsl r5 │ │ │ │ - ldrheq sp, [r5], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq sp, r5, ip, asr #5 │ │ │ │ + ldrdeq sp, [r6], r8 │ │ │ │ + rsbseq sp, r5, r8, ror r3 │ │ │ │ + rsbseq sp, r5, r0, lsl #10 │ │ │ │ + @ instruction: 0x0086d5b0 │ │ │ │ + rsbseq sp, r5, r4, asr r3 │ │ │ │ + rsbseq sp, r5, ip, ror #6 │ │ │ │ │ │ │ │ 0027ae50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -49147,15 +49147,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r2, r8, lsr #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sp, r6, ip, asr r4 │ │ │ │ + strdeq sp, [r6], ip │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0x00a2fbb4 │ │ │ │ │ │ │ │ 0027afc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -49178,23 +49178,23 @@ │ │ │ │ beq 27b070 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 27b07c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d5f14 │ │ │ │ + bl 9d5fbc │ │ │ │ ldr r3, [pc, #248] @ 27b12c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 27b0bc │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d6134 │ │ │ │ + bl 9d61dc │ │ │ │ cmp r0, #0 │ │ │ │ bne 27b0cc │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -49282,29 +49282,29 @@ │ │ │ │ orrs r2, r2, #0 │ │ │ │ mov fp, #0 │ │ │ │ beq 27b230 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d5674 │ │ │ │ + bl 9d571c │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #348] @ 27b32c │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, fp │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 27b288 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d5968 │ │ │ │ + bl 9d5a10 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27b298 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -49455,15 +49455,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r2, r8, asr #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq ip, r6, r8, ror pc │ │ │ │ + addeq sp, r6, r8, lsl r0 │ │ │ │ strdeq pc, [r2], r0 @ │ │ │ │ │ │ │ │ 0027b474 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -49549,15 +49549,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -49577,15 +49577,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 27b740 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -50302,38 +50302,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 27c200 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ adceq pc, r2, ip, ror r6 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq ip, r6, sl, fp │ │ │ │ + addeq ip, r6, sl, lsr ip │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r2, r0, lsl r3 @ │ │ │ │ - ldrdeq ip, [r6], r8 │ │ │ │ - rsbseq ip, r5, ip, ror r6 │ │ │ │ - rsbseq ip, r5, r4, ror r5 │ │ │ │ + addeq ip, r6, r8, ror r8 │ │ │ │ + rsbseq ip, r5, ip, lsl r7 │ │ │ │ + rsbseq ip, r5, r4, lsl r6 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq ip, r6, r0, lsr r7 │ │ │ │ - ldrsbeq ip, [r5], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq ip, r5, ip, ror #9 │ │ │ │ - addeq ip, r6, r6, lsr #9 │ │ │ │ - ldrdeq ip, [r6], ip @ │ │ │ │ - ldrsbeq ip, [r5], #-12 @ │ │ │ │ - ldrsheq ip, [r5], #-8 @ │ │ │ │ - addeq ip, r6, r4, lsl #4 │ │ │ │ - rsbseq fp, r5, r0, lsr #31 │ │ │ │ + ldrdeq ip, [r6], r0 │ │ │ │ + rsbseq ip, r5, r4, ror r5 │ │ │ │ + rsbseq ip, r5, ip, lsl #11 │ │ │ │ + addeq ip, r6, r6, asr #10 │ │ │ │ + addeq ip, r6, ip, ror r3 │ │ │ │ + rsbseq ip, r5, ip, ror r1 │ │ │ │ + @ instruction: 0x0075c198 │ │ │ │ + addeq ip, r6, r4, lsr #5 │ │ │ │ + rsbseq ip, r5, r0, asr #32 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq ip, r6, r4, asr #3 │ │ │ │ - rsbseq ip, r5, ip, lsr r0 │ │ │ │ - rsbseq fp, r5, r0, asr #31 │ │ │ │ - umulleq ip, r6, ip, r1 │ │ │ │ - rsbseq fp, r5, ip, lsr pc │ │ │ │ - addeq ip, r6, r0, ror r1 │ │ │ │ - rsbseq fp, r5, r4, lsl pc │ │ │ │ + addeq ip, r6, r4, ror #4 │ │ │ │ + ldrsbeq ip, [r5], #-12 @ │ │ │ │ + rsbseq ip, r5, r0, rrx │ │ │ │ + addeq ip, r6, ip, lsr r2 │ │ │ │ + ldrsbeq fp, [r5], #-252 @ 0xffffff04 @ │ │ │ │ + addeq ip, r6, r0, lsl r2 │ │ │ │ + ldrheq fp, [r5], #-244 @ 0xffffff0c @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0027c204 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -50474,26 +50474,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 27c450 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -50522,15 +50522,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 27c50c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -50539,26 +50539,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r4, [sp, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov ip, #0 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -50626,23 +50626,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 27c6b0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, r7, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -50671,35 +50671,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 27c764 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ @@ -51330,44 +51330,44 @@ │ │ │ │ movne ip, #1 │ │ │ │ lsl lr, ip, #14 │ │ │ │ mov r4, #0 │ │ │ │ b 27ce50 │ │ │ │ ldrdeq lr, [r2], r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq fp, r6, r3, ror r9 │ │ │ │ + addeq fp, r6, r3, lsl sl │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ adceq lr, r2, r8, lsr #32 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq fp, r6, r0, lsr #6 │ │ │ │ - rsbseq fp, r5, r4, asr #3 │ │ │ │ - ldrheq fp, [r5], #-8 @ │ │ │ │ + addeq fp, r6, r0, asr #7 │ │ │ │ + rsbseq fp, r5, r4, ror #4 │ │ │ │ + rsbseq fp, r5, r8, asr r1 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - ldrdeq sl, [r6], r3 │ │ │ │ + addeq sl, r6, r3, ror pc │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - strdeq sl, [r6], r8 │ │ │ │ - ldrsheq sl, [r5], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq sl, r5, r4, lsl sl │ │ │ │ + umulleq sl, r6, r8, ip │ │ │ │ + @ instruction: 0x0075aa98 │ │ │ │ + ldrheq sl, [r5], #-164 @ 0xffffff5c @ │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - addeq sl, r6, ip, lsr #21 │ │ │ │ - rsbseq sl, r5, r8, asr #16 │ │ │ │ + addeq sl, r6, ip, asr #22 │ │ │ │ + rsbseq sl, r5, r8, ror #17 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq sl, r6, r8, lsl sl │ │ │ │ - @ instruction: 0x0075a890 │ │ │ │ - rsbseq sl, r5, r4, lsl r8 │ │ │ │ - ldrdeq sl, [r6], r4 │ │ │ │ - rsbseq sl, r5, r8, ror r7 │ │ │ │ - @ instruction: 0x0075a790 │ │ │ │ - @ instruction: 0x0086a9b4 │ │ │ │ - rsbseq sl, r5, r4, asr r7 │ │ │ │ - umulleq sl, r6, r0, r9 │ │ │ │ - rsbseq sl, r5, ip, lsr #14 │ │ │ │ + @ instruction: 0x0086aab8 │ │ │ │ + rsbseq sl, r5, r0, lsr r9 │ │ │ │ + ldrheq sl, [r5], #-132 @ 0xffffff7c @ │ │ │ │ + addeq sl, r6, r4, ror sl │ │ │ │ + rsbseq sl, r5, r8, lsl r8 │ │ │ │ + rsbseq sl, r5, r0, lsr r8 │ │ │ │ + addeq sl, r6, r4, asr sl │ │ │ │ + ldrsheq sl, [r5], #-116 @ 0xffffff8c @ │ │ │ │ + addeq sl, r6, r0, lsr sl │ │ │ │ + rsbseq sl, r5, ip, asr #15 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ cmp r1, r0 │ │ │ │ cmpeq r6, ip │ │ │ │ @@ -51974,26 +51974,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 27dbb8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -52022,15 +52022,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 27dc74 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -52039,26 +52039,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -52126,23 +52126,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 27de18 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, r8, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r7, r0 │ │ │ │ @@ -52171,35 +52171,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 27decc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -52373,17 +52373,17 @@ │ │ │ │ bl 266ef8 │ │ │ │ mov r1, r0 │ │ │ │ b 27e044 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq sp, r2, r8, ror #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strheq sp, [r2], ip @ │ │ │ │ - strdeq sl, [r6], r4 │ │ │ │ - @ instruction: 0x0075a098 │ │ │ │ - rsbseq r9, r5, ip, lsl #31 │ │ │ │ + umulleq sl, r6, r4, r2 │ │ │ │ + rsbseq sl, r5, r8, lsr r1 │ │ │ │ + rsbseq sl, r5, ip, lsr #32 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ │ │ │ │ 0027e1fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -52467,15 +52467,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ strdeq ip, [r2], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strheq sl, [r6], r0 │ │ │ │ + addeq sl, r6, r0, asr r1 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq ip, r2, r4, lsl #16 │ │ │ │ │ │ │ │ 0027e36c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -52565,15 +52565,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq ip, r2, ip, lsl #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r6, ip, lsr pc │ │ │ │ + ldrdeq r9, [r6], ip │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq ip, r2, r4, lsl #13 │ │ │ │ │ │ │ │ 0027e4e8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -52668,15 +52668,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq ip, r2, r8, lsl #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r6, r4, asr #27 │ │ │ │ + addeq r9, r6, r4, ror #28 │ │ │ │ strdeq ip, [r2], r8 @ │ │ │ │ │ │ │ │ 0027e678 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53027,19 +53027,19 @@ │ │ │ │ bl 269b3c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27eb2c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq ip, r2, r8, rrx │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r6, r0, lsr #16 │ │ │ │ - @ instruction: 0x008697bc │ │ │ │ + addeq r9, r6, r0, asr #17 │ │ │ │ + addeq r9, r6, ip, asr r8 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq fp, r2, r0, lsr #31 │ │ │ │ - addeq r9, r6, r0, asr #14 │ │ │ │ + addeq r9, r6, r0, ror #15 │ │ │ │ │ │ │ │ 0027ec00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -53121,19 +53121,19 @@ │ │ │ │ bl 269b3c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27ec98 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ strdeq fp, [r2], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x008696b4 │ │ │ │ - addeq r9, r6, r0, asr r6 │ │ │ │ + addeq r9, r6, r4, asr r7 │ │ │ │ + strdeq r9, [r6], r0 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq fp, r2, r0, lsr lr │ │ │ │ - ldrdeq r9, [r6], r0 │ │ │ │ + addeq r9, r6, r0, ror r6 │ │ │ │ │ │ │ │ 0027ed70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -53217,28 +53217,28 @@ │ │ │ │ bl 269b3c │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 27ee0c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r8, lsl #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r6, r4, lsr #10 │ │ │ │ - ldrdeq r9, [r6], r8 │ │ │ │ + addeq r9, r6, r4, asr #11 │ │ │ │ + addeq r9, r6, r8, ror r5 │ │ │ │ adceq fp, r2, r4, asr #25 │ │ │ │ │ │ │ │ 0027eee0 : │ │ │ │ lsr r2, r0, #23 │ │ │ │ add r2, r2, #1 │ │ │ │ tst r2, #254 @ 0xfe │ │ │ │ beq 27ef18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d534c │ │ │ │ + bl 9d53f4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bics r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ bne 27ef38 │ │ │ │ @@ -53337,16 +53337,16 @@ │ │ │ │ bl 269b3c │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 27efd8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a2bbbc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r6, r8, ror #6 │ │ │ │ - addeq r9, r6, r4, lsl r3 │ │ │ │ + addeq r9, r6, r8, lsl #8 │ │ │ │ + @ instruction: 0x008693b4 │ │ │ │ adceq fp, r2, r8, lsl #22 │ │ │ │ │ │ │ │ 0027f0b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -53423,16 +53423,16 @@ │ │ │ │ bl 269b3c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27f144 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r0, asr #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r6, r4, ror #3 │ │ │ │ - addeq r9, r6, r4, lsr #3 │ │ │ │ + addeq r9, r6, r4, lsl #5 │ │ │ │ + addeq r9, r6, r4, asr #4 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq fp, r2, r4, lsl #19 │ │ │ │ │ │ │ │ 0027f204 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53508,16 +53508,16 @@ │ │ │ │ bl 269b3c │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27f290 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ strdeq fp, [r2], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r6, r4, lsr #1 │ │ │ │ - addeq r9, r6, r8, asr r0 │ │ │ │ + addeq r9, r6, r4, asr #2 │ │ │ │ + strdeq r9, [r6], r8 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq fp, r2, r8, lsr r8 │ │ │ │ │ │ │ │ 0027f350 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53593,16 +53593,16 @@ │ │ │ │ bl 269b3c │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27f3dc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r8, lsr #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r6, r8, asr pc │ │ │ │ - addeq r8, r6, ip, lsl #30 │ │ │ │ + strdeq r8, [r6], r8 @ │ │ │ │ + addeq r8, r6, ip, lsr #31 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq fp, r2, ip, ror #13 │ │ │ │ │ │ │ │ 0027f49c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53680,16 +53680,16 @@ │ │ │ │ bl 269b3c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27f528 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, ip, asr r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r6, r8, lsl #28 │ │ │ │ - addeq r8, r6, r4, asr #27 │ │ │ │ + addeq r8, r6, r8, lsr #29 │ │ │ │ + addeq r8, r6, r4, ror #28 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq fp, r2, r0, lsr #11 │ │ │ │ │ │ │ │ 0027f5f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53769,16 +53769,16 @@ │ │ │ │ bl 269b3c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27f684 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r0, lsl #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r6, r4, lsr #25 │ │ │ │ - addeq r8, r6, r8, ror #24 │ │ │ │ + addeq r8, r6, r4, asr #26 │ │ │ │ + addeq r8, r6, r8, lsl #26 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq fp, r2, r4, asr #8 │ │ │ │ │ │ │ │ 0027f74c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53884,17 +53884,17 @@ │ │ │ │ b 27f840 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 27f8c4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r0, lsl #7 │ │ │ │ - addeq r8, r6, r4, asr #22 │ │ │ │ + addeq r8, r6, r4, ror #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00868ab0 │ │ │ │ + addeq r8, r6, r0, asr fp │ │ │ │ svcvc 0x00800000 │ │ │ │ umlaleq fp, r2, r8, r2 │ │ │ │ │ │ │ │ 0027f914 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54000,17 +54000,17 @@ │ │ │ │ b 27fa08 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 27fa8c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a2b1b8 │ │ │ │ - addeq r8, r6, ip, ror r9 │ │ │ │ + addeq r8, r6, ip, lsl sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r6, r8, ror #17 │ │ │ │ + addeq r8, r6, r8, lsl #19 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ ldrdeq fp, [r2], r0 @ │ │ │ │ │ │ │ │ 0027fadc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54091,15 +54091,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 266dfc │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 27fba8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r8, lsl r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r6, r8, lsr #15 │ │ │ │ + addeq r8, r6, r8, asr #16 │ │ │ │ adceq sl, r2, ip, asr #30 │ │ │ │ │ │ │ │ 0027fc34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54180,15 +54180,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 266dfc │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 27fd04 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq sl, r2, r4, asr #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r6, ip, ror #12 │ │ │ │ + addeq r8, r6, ip, lsl #14 │ │ │ │ strdeq sl, [r2], r0 @ │ │ │ │ │ │ │ │ 0027fd90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -54314,20 +54314,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq sl, r2, ip, asr sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r6, ip, lsr r4 │ │ │ │ + ldrdeq r8, [r6], ip │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq sl, r2, r4, lsr #24 │ │ │ │ - addeq r8, r6, r0, lsl #7 │ │ │ │ - rsbseq r8, r5, r0, lsl #3 │ │ │ │ - @ instruction: 0x0075819c │ │ │ │ + addeq r8, r6, r0, lsr #8 │ │ │ │ + rsbseq r8, r5, r0, lsr #4 │ │ │ │ + rsbseq r8, r5, ip, lsr r2 │ │ │ │ │ │ │ │ 0027ffb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ @@ -54452,20 +54452,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq sl, r2, ip, lsr fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r6, ip, lsl r2 │ │ │ │ + @ instruction: 0x008682bc │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq sl, r2, r4, lsl #20 │ │ │ │ - addeq r8, r6, r0, ror #2 │ │ │ │ - rsbseq r7, r5, r0, ror #30 │ │ │ │ - rsbseq r7, r5, ip, ror pc │ │ │ │ + addeq r8, r6, r0, lsl #4 │ │ │ │ + rsbseq r8, r5, r0 │ │ │ │ + rsbseq r8, r5, ip, lsl r0 │ │ │ │ │ │ │ │ 002801d0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -54566,17 +54566,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq sl, r2, r4, lsr #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umlaleq sl, r2, ip, r8 │ │ │ │ - addeq r7, r6, r4, lsr #31 │ │ │ │ - rsbseq r7, r5, r4, lsr #27 │ │ │ │ - rsbseq r7, r5, r0, asr #27 │ │ │ │ + addeq r8, r6, r4, asr #32 │ │ │ │ + rsbseq r7, r5, r4, asr #28 │ │ │ │ + rsbseq r7, r5, r0, ror #28 │ │ │ │ │ │ │ │ 00280384 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -54655,15 +54655,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 266dfc │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 280450 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq sl, r2, r0, ror r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r6, r0, lsl #30 │ │ │ │ + addeq r7, r6, r0, lsr #31 │ │ │ │ adceq sl, r2, r4, lsr #13 │ │ │ │ │ │ │ │ 002804dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54744,15 +54744,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 266dfc │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 2805ac │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq sl, r2, ip, lsl r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r6, r4, asr #27 │ │ │ │ + addeq r7, r6, r4, ror #28 │ │ │ │ adceq sl, r2, r8, asr #10 │ │ │ │ │ │ │ │ 00280638 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54827,15 +54827,15 @@ │ │ │ │ mov r0, sp │ │ │ │ bl 266dfc │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2806ec │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq sl, r2, ip, lsr #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r6, r4, ror #24 │ │ │ │ + addeq r7, r6, r4, lsl #26 │ │ │ │ adceq sl, r2, r8, lsl #8 │ │ │ │ │ │ │ │ 0028077c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -54929,20 +54929,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ adceq sl, r2, r0, lsl #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r6, r8, lsr #22 │ │ │ │ - addeq r7, r6, r4, ror sl │ │ │ │ - addeq r7, r6, r4, asr #21 │ │ │ │ + addeq r7, r6, r8, asr #23 │ │ │ │ + addeq r7, r6, r4, lsl fp │ │ │ │ + addeq r7, r6, r4, ror #22 │ │ │ │ @ instruction: 0x00a2a2b0 │ │ │ │ - addeq r7, r6, r8, lsl sl │ │ │ │ - ldrheq r7, [r5], #-120 @ 0xffffff88 @ │ │ │ │ + @ instruction: 0x00867ab8 │ │ │ │ + rsbseq r7, r5, r8, asr r8 │ │ │ │ │ │ │ │ 0028091c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 280a98 │ │ │ │ @@ -55034,21 +55034,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ adceq sl, r2, r0, ror #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r6, r8, lsl #19 │ │ │ │ - ldrdeq r7, [r6], sl │ │ │ │ - addeq r7, r6, r4, lsr #18 │ │ │ │ + addeq r7, r6, r8, lsr #20 │ │ │ │ + addeq r7, r6, sl, ror r9 │ │ │ │ + addeq r7, r6, r4, asr #19 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq sl, r2, ip, lsl #2 │ │ │ │ - addeq r7, r6, ip, ror r8 │ │ │ │ - rsbseq r7, r5, ip, lsl r6 │ │ │ │ + addeq r7, r6, ip, lsl r9 │ │ │ │ + ldrheq r7, [r5], #-108 @ 0xffffff94 @ │ │ │ │ │ │ │ │ 00280abc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -55143,21 +55143,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ adceq sl, r2, r4, lsr r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ + addeq r7, r6, r4, ror r8 │ │ │ │ ldrdeq r7, [r6], r4 │ │ │ │ - addeq r7, r6, r4, lsr r7 │ │ │ │ - addeq r7, r6, r8, ror r7 │ │ │ │ + addeq r7, r6, r8, lsl r8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r9, r2, r0, ror #30 │ │ │ │ - ldrdeq r7, [r6], r0 │ │ │ │ - rsbseq r7, r5, r0, ror r4 │ │ │ │ + addeq r7, r6, r0, ror r7 │ │ │ │ + rsbseq r7, r5, r0, lsl r5 │ │ │ │ │ │ │ │ 00280c68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 280dec │ │ │ │ @@ -55251,21 +55251,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ umlaleq r9, r2, r4, lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r6, ip, asr #12 │ │ │ │ - umulleq r7, r6, sl, r5 │ │ │ │ - ldrdeq r7, [r6], r8 │ │ │ │ + addeq r7, r6, ip, ror #13 │ │ │ │ + addeq r7, r6, sl, lsr r6 │ │ │ │ + addeq r7, r6, r8, ror r6 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r9, r2, r0, asr #27 │ │ │ │ - addeq r7, r6, r8, lsr #10 │ │ │ │ - rsbseq r7, r5, r8, asr #5 │ │ │ │ + addeq r7, r6, r8, asr #11 │ │ │ │ + rsbseq r7, r5, r8, ror #6 │ │ │ │ │ │ │ │ 00280e10 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -55358,19 +55358,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ ldrdeq r9, [r2], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r6, r0, lsl #9 │ │ │ │ - addeq r7, r6, ip, asr #7 │ │ │ │ + addeq r7, r6, r0, lsr #10 │ │ │ │ + addeq r7, r6, ip, ror #8 │ │ │ │ adceq r9, r2, ip, lsl ip │ │ │ │ - addeq r7, r6, r8, lsl #7 │ │ │ │ - rsbseq r7, r5, r4, lsr #2 │ │ │ │ + addeq r7, r6, r8, lsr #8 │ │ │ │ + rsbseq r7, r5, r4, asr #3 │ │ │ │ │ │ │ │ 00280fac : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -55463,19 +55463,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ adceq r9, r2, r8, asr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r6, r6, asr r2 │ │ │ │ + strdeq r7, [r6], r6 │ │ │ │ adceq r9, r2, r4, lsr #21 │ │ │ │ - addeq r7, r6, r4, lsr r2 │ │ │ │ - addeq r7, r6, ip, ror #3 │ │ │ │ - rsbseq r6, r5, r8, lsl #31 │ │ │ │ + ldrdeq r7, [r6], r4 │ │ │ │ + addeq r7, r6, ip, lsl #5 │ │ │ │ + rsbseq r7, r5, r8, lsr #32 │ │ │ │ │ │ │ │ 00281148 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -55536,15 +55536,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a299b4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r6, r4, asr r1 │ │ │ │ + strdeq r7, [r6], r4 │ │ │ │ adceq r9, r2, r8, lsl r9 │ │ │ │ │ │ │ │ 00281258 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55606,15 +55606,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r9, r2, r4, lsr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r6, r4, asr #32 │ │ │ │ + addeq r7, r6, r4, ror #1 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r9, r2, r8, lsl #16 │ │ │ │ │ │ │ │ 00281370 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -55676,15 +55676,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r9, r2, ip, lsl #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, ip, lsr #30 │ │ │ │ + addeq r6, r6, ip, asr #31 │ │ │ │ strdeq r9, [r2], r0 @ │ │ │ │ │ │ │ │ 00281478 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55743,15 +55743,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r9, r2, r4, lsl #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, r4, lsr #28 │ │ │ │ + addeq r6, r6, r4, asr #29 │ │ │ │ adceq r9, r2, r8, ror #11 │ │ │ │ │ │ │ │ 0028157c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55813,15 +55813,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r9, r2, r0, lsl #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, r0, lsr #26 │ │ │ │ + addeq r6, r6, r0, asr #27 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r9, r2, r4, ror #9 │ │ │ │ │ │ │ │ 00281694 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -55883,15 +55883,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r9, r2, r8, ror #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, r8, lsl #24 │ │ │ │ + addeq r6, r6, r8, lsr #25 │ │ │ │ adceq r9, r2, ip, asr #7 │ │ │ │ │ │ │ │ 0028179c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55950,15 +55950,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r9, r2, r0, ror #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, r0, lsl #22 │ │ │ │ + addeq r6, r6, r0, lsr #23 │ │ │ │ adceq r9, r2, r4, asr #5 │ │ │ │ │ │ │ │ 002818a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56019,15 +56019,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq r6, r6, r8, lsr sl │ │ │ │ + ldrdeq r6, [r6], r8 │ │ │ │ adceq r9, r2, r8, asr #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x00a291bc │ │ │ │ │ │ │ │ 002819bc : │ │ │ │ @@ -56090,15 +56090,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq r6, r6, ip, lsl r9 │ │ │ │ + @ instruction: 0x008669bc │ │ │ │ adceq r9, r2, ip, lsr #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r9, r2, r0, lsr #1 │ │ │ │ │ │ │ │ 00281ac8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56158,15 +56158,15 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq r6, r6, r0, lsl r8 │ │ │ │ + @ instruction: 0x008668b0 │ │ │ │ adceq r9, r2, r0, lsr #32 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umlaleq r8, r2, r4, pc @ │ │ │ │ │ │ │ │ 00281bd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56230,15 +56230,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, ip, lsr #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, r0, ror #13 │ │ │ │ + addeq r6, r6, r0, lsl #15 │ │ │ │ umlaleq r8, r2, r0, lr │ │ │ │ │ │ │ │ 00281ce0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56300,15 +56300,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, ip, lsl lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r6, [r6], r0 │ │ │ │ + addeq r6, r6, r0, ror r6 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r8, r2, r0, lsl #27 │ │ │ │ │ │ │ │ 00281df8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56370,15 +56370,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r4, lsl #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x008664b8 │ │ │ │ + addeq r6, r6, r8, asr r5 │ │ │ │ adceq r8, r2, r8, ror #24 │ │ │ │ │ │ │ │ 00281f00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56437,15 +56437,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ strdeq r8, [r2], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x008663b0 │ │ │ │ + addeq r6, r6, r0, asr r4 │ │ │ │ adceq r8, r2, r0, ror #22 │ │ │ │ │ │ │ │ 00282004 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56505,15 +56505,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ strdeq r8, [r2], r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, r8, lsr #5 │ │ │ │ + addeq r6, r6, r8, asr #6 │ │ │ │ adceq r8, r2, r4, ror #20 │ │ │ │ │ │ │ │ 0028210c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56573,15 +56573,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ strdeq r8, [r2], r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, r0, lsr #3 │ │ │ │ + addeq r6, r6, r0, asr #4 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r8, r2, ip, asr r9 │ │ │ │ │ │ │ │ 0028221c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56641,15 +56641,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r0, ror #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq r6, r6, r0, r0 @ │ │ │ │ + addeq r6, r6, r0, lsr r1 │ │ │ │ adceq r8, r2, ip, asr #16 │ │ │ │ │ │ │ │ 0028231c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56706,15 +56706,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r0, ror #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq r5, r6, r0, pc @ │ │ │ │ + addeq r6, r6, r0, lsr r0 │ │ │ │ adceq r8, r2, ip, asr #14 │ │ │ │ │ │ │ │ 00282418 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56774,15 +56774,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r4, ror #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq r5, r6, r4, lr │ │ │ │ + addeq r5, r6, r4, lsr pc │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r8, r2, r0, asr r6 │ │ │ │ │ │ │ │ 00282528 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56842,15 +56842,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r8, [r2], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r6, r4, lsl #27 │ │ │ │ + addeq r5, r6, r4, lsr #28 │ │ │ │ adceq r8, r2, r0, asr #10 │ │ │ │ │ │ │ │ 00282628 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56907,15 +56907,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r8, [r2], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r6, r4, lsl #25 │ │ │ │ + addeq r5, r6, r4, lsr #26 │ │ │ │ adceq r8, r2, r0, asr #8 │ │ │ │ │ │ │ │ 00282724 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56978,15 +56978,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r8, [r2], r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r6, r0, ror fp │ │ │ │ + addeq r5, r6, r0, lsl ip │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r8, r2, r8, lsr r3 │ │ │ │ │ │ │ │ 00282840 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57049,15 +57049,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a282bc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r6, r4, asr sl │ │ │ │ + strdeq r5, [r6], r4 │ │ │ │ adceq r8, r2, ip, lsl r2 │ │ │ │ │ │ │ │ 0028294c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57117,15 +57117,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a281b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r6, r8, asr #18 │ │ │ │ + addeq r5, r6, r8, ror #19 │ │ │ │ adceq r8, r2, r0, lsl r1 │ │ │ │ │ │ │ │ 00282a54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -57193,15 +57193,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r4, lsl #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r6, ip, lsr #16 │ │ │ │ + addeq r5, r6, ip, asr #17 │ │ │ │ adceq r7, r2, ip, ror #31 │ │ │ │ │ │ │ │ 00282b7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -57268,15 +57268,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, ip, asr pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r6, r4, lsl #14 │ │ │ │ + addeq r5, r6, r4, lsr #15 │ │ │ │ adceq r7, r2, r4, asr #29 │ │ │ │ │ │ │ │ 00282ca0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -57415,17 +57415,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ umlaleq r7, r2, r0, sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r7, r2, r4, lsl sp │ │ │ │ - addeq r5, r6, r8, asr #8 │ │ │ │ - rsbseq r5, r5, r8, asr #4 │ │ │ │ - rsbseq r5, r5, r4, ror #4 │ │ │ │ + addeq r5, r6, r8, ror #9 │ │ │ │ + rsbseq r5, r5, r8, ror #5 │ │ │ │ + rsbseq r5, r5, r4, lsl #6 │ │ │ │ │ │ │ │ 00282ee0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -57512,17 +57512,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq r7, r2, r0, lsl ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umlaleq r7, r2, r4, fp │ │ │ │ - addeq r5, r6, ip, asr #5 │ │ │ │ - rsbseq r5, r5, ip, asr #1 │ │ │ │ - rsbseq r5, r5, r8, ror #1 │ │ │ │ + addeq r5, r6, ip, ror #6 │ │ │ │ + rsbseq r5, r5, ip, ror #2 │ │ │ │ + rsbseq r5, r5, r8, lsl #3 │ │ │ │ │ │ │ │ 0028305c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #220] @ 283150 │ │ │ │ @@ -57580,15 +57580,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r0, lsr #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r6, r0, asr r2 │ │ │ │ + strdeq r5, [r6], r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r7, r2, r0, lsl sl │ │ │ │ │ │ │ │ 00283168 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -57647,15 +57647,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umlaleq r7, r2, r4, r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r6, r4, asr #2 │ │ │ │ + addeq r5, r6, r4, ror #3 │ │ │ │ adceq r7, r2, r4, lsl #18 │ │ │ │ │ │ │ │ 00283264 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57711,15 +57711,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umlaleq r7, r2, r8, r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r6, r8, asr #32 │ │ │ │ + addeq r5, r6, r8, ror #1 │ │ │ │ adceq r7, r2, r8, lsl #16 │ │ │ │ │ │ │ │ 0028335c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57778,15 +57778,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r0, lsr #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, r0, asr pc │ │ │ │ + strdeq r4, [r6], r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r7, r2, r0, lsl r7 │ │ │ │ │ │ │ │ 00283468 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -57845,15 +57845,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umlaleq r7, r2, r4, r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, r4, asr #28 │ │ │ │ + addeq r4, r6, r4, ror #29 │ │ │ │ adceq r7, r2, r4, lsl #12 │ │ │ │ │ │ │ │ 00283564 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57909,15 +57909,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umlaleq r7, r2, r8, r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, r8, asr #26 │ │ │ │ + addeq r4, r6, r8, ror #27 │ │ │ │ adceq r7, r2, r8, lsl #10 │ │ │ │ │ │ │ │ 0028365c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57979,15 +57979,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r0, lsr #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, r8, lsr ip │ │ │ │ + ldrdeq r4, [r6], r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r7, r2, r4, lsl #8 │ │ │ │ │ │ │ │ 00283774 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -58049,15 +58049,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r8, lsl #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, r0, lsr #22 │ │ │ │ + addeq r4, r6, r0, asr #23 │ │ │ │ adceq r7, r2, ip, ror #5 │ │ │ │ │ │ │ │ 0028387c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58116,15 +58116,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r0, lsl #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, r8, lsl sl │ │ │ │ + @ instruction: 0x00864ab8 │ │ │ │ adceq r7, r2, r4, ror #3 │ │ │ │ │ │ │ │ 00283980 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -58191,15 +58191,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r8, asr r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, r0, lsl #18 │ │ │ │ + addeq r4, r6, r0, lsr #19 │ │ │ │ adceq r7, r2, r4, asr #1 │ │ │ │ │ │ │ │ 00283aa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -58265,15 +58265,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r4, lsr r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r4, [r6], ip │ │ │ │ + addeq r4, r6, ip, ror r8 │ │ │ │ adceq r6, r2, r0, lsr #31 │ │ │ │ │ │ │ │ 00283bc4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58409,17 +58409,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq r6, r2, ip, ror #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r6, [r2], r4 @ │ │ │ │ - addeq r4, r6, r0, lsr r5 │ │ │ │ - rsbseq r4, r5, r0, lsr r3 │ │ │ │ - rsbseq r4, r5, ip, asr #6 │ │ │ │ + ldrdeq r4, [r6], r0 │ │ │ │ + ldrsbeq r4, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r4, r5, ip, ror #7 │ │ │ │ │ │ │ │ 00283df8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -58503,17 +58503,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ strdeq r6, [r2], r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r6, r2, r0, lsl #25 │ │ │ │ - addeq r4, r6, r0, asr #7 │ │ │ │ - rsbseq r4, r5, r0, asr #3 │ │ │ │ - ldrsbeq r4, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ + addeq r4, r6, r0, ror #8 │ │ │ │ + rsbseq r4, r5, r0, ror #4 │ │ │ │ + rsbseq r4, r5, ip, ror r2 │ │ │ │ │ │ │ │ 00283f68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #224] @ 284060 │ │ │ │ @@ -58572,15 +58572,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umlaleq r6, r2, r4, fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, ip, asr #6 │ │ │ │ + addeq r4, r6, ip, ror #7 │ │ │ │ adceq r6, r2, r0, lsl #22 │ │ │ │ │ │ │ │ 00284070 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58640,15 +58640,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, ip, lsl #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, r4, asr #4 │ │ │ │ + addeq r4, r6, r4, ror #5 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ strdeq r6, [r2], r8 @ │ │ │ │ │ │ │ │ 00284180 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -58708,15 +58708,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, ip, ror r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, r4, lsr r1 │ │ │ │ + ldrdeq r4, [r6], r4 @ │ │ │ │ adceq r6, r2, r8, ror #17 │ │ │ │ │ │ │ │ 00284280 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58773,15 +58773,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, ip, ror r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, r4, lsr r0 │ │ │ │ + ldrdeq r4, [r6], r4 @ │ │ │ │ adceq r6, r2, r8, ror #15 │ │ │ │ │ │ │ │ 0028437c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58840,15 +58840,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, r0, lsl #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, r8, lsr pc │ │ │ │ + ldrdeq r3, [r6], r8 │ │ │ │ strdeq r6, [r2], r0 @ │ │ │ │ │ │ │ │ 00284480 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58907,15 +58907,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, ip, ror r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, r4, lsr lr │ │ │ │ + ldrdeq r3, [r6], r4 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r6, r2, ip, ror #11 │ │ │ │ │ │ │ │ 0028458c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -58974,15 +58974,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, r0, ror r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, r8, lsr #26 │ │ │ │ + addeq r3, r6, r8, asr #27 │ │ │ │ adceq r6, r2, r0, ror #9 │ │ │ │ │ │ │ │ 00284688 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59038,15 +59038,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, r4, ror r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, ip, lsr #24 │ │ │ │ + addeq r3, r6, ip, asr #25 │ │ │ │ adceq r6, r2, r4, ror #7 │ │ │ │ │ │ │ │ 00284780 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -59098,15 +59098,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r6, ip, asr fp │ │ │ │ + strdeq r3, [r6], ip │ │ │ │ adceq r6, r2, r8, ror #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r6, [r2], r8 @ │ │ │ │ │ │ │ │ 00284870 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -59159,15 +59159,15 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r6, ip, ror #20 │ │ │ │ + addeq r3, r6, ip, lsl #22 │ │ │ │ adceq r6, r2, r8, ror r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r6, r2, r8, lsl #4 │ │ │ │ │ │ │ │ 0028495c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -59227,15 +59227,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, r0, lsr #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, r0, asr #18 │ │ │ │ + addeq r3, r6, r0, ror #19 │ │ │ │ adceq r6, r2, r0, lsl r1 │ │ │ │ │ │ │ │ 00284a5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59294,15 +59294,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, r0, lsr #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, r0, asr #16 │ │ │ │ + addeq r3, r6, r0, ror #17 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r6, r2, r0, lsl r0 │ │ │ │ │ │ │ │ 00284b64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59360,15 +59360,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umlaleq r5, r2, r8, pc @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, r8, lsr r7 │ │ │ │ + ldrdeq r3, [r6], r8 │ │ │ │ adceq r5, r2, r8, lsl #30 │ │ │ │ │ │ │ │ 00284c60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59424,15 +59424,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umlaleq r5, r2, ip, lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, ip, lsr r6 │ │ │ │ + ldrdeq r3, [r6], ip │ │ │ │ adceq r5, r2, ip, lsl #28 │ │ │ │ │ │ │ │ 00284d58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59491,15 +59491,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r4, lsr #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, r4, asr #10 │ │ │ │ + addeq r3, r6, r4, ror #11 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r5, r2, r4, lsl sp │ │ │ │ │ │ │ │ 00284e60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59557,15 +59557,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umlaleq r5, r2, ip, ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, ip, lsr r4 │ │ │ │ + ldrdeq r3, [r6], ip │ │ │ │ adceq r5, r2, ip, lsl #24 │ │ │ │ │ │ │ │ 00284f5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59621,15 +59621,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r0, lsr #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, r0, asr #6 │ │ │ │ + addeq r3, r6, r0, ror #7 │ │ │ │ adceq r5, r2, r0, lsl fp │ │ │ │ │ │ │ │ 00285054 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59687,15 +59687,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r6, r4, lsl #5 │ │ │ │ + addeq r3, r6, r4, lsr #6 │ │ │ │ umlaleq r5, r2, r4, sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r5, r2, r4, lsl sl │ │ │ │ │ │ │ │ 00285160 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -59754,15 +59754,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r6, r8, ror r1 │ │ │ │ + addeq r3, r6, r8, lsl r2 │ │ │ │ adceq r5, r2, r8, lsl #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r5, r2, r8, lsl #18 │ │ │ │ │ │ │ │ 00285260 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -59819,15 +59819,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r6, r8, ror r0 │ │ │ │ + addeq r3, r6, r8, lsl r1 │ │ │ │ adceq r5, r2, r8, lsl #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r5, r2, r8, lsl #16 │ │ │ │ │ │ │ │ 0028535c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -59887,15 +59887,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r0, lsr #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, r4, asr pc │ │ │ │ + strdeq r2, [r6], r4 │ │ │ │ adceq r5, r2, r0, lsl r7 │ │ │ │ │ │ │ │ 0028545c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59954,15 +59954,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r0, lsr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, r4, asr lr │ │ │ │ + strdeq r2, [r6], r4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r5, r2, r0, lsl r6 │ │ │ │ │ │ │ │ 00285564 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60020,15 +60020,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umlaleq r5, r2, r8, r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, ip, asr #26 │ │ │ │ + addeq r2, r6, ip, ror #27 │ │ │ │ adceq r5, r2, r8, lsl #10 │ │ │ │ │ │ │ │ 00285660 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60084,15 +60084,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umlaleq r5, r2, ip, r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, r0, asr ip │ │ │ │ + strdeq r2, [r6], r0 │ │ │ │ adceq r5, r2, ip, lsl #8 │ │ │ │ │ │ │ │ 00285758 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60148,15 +60148,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r4, lsr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, r4, asr fp │ │ │ │ + strdeq r2, [r6], r4 │ │ │ │ adceq r5, r2, ip, lsl r3 │ │ │ │ │ │ │ │ 00285850 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60213,15 +60213,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, ip, lsr #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, ip, asr sl │ │ │ │ + strdeq r2, [r6], ip │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r5, r2, r4, lsr #4 │ │ │ │ │ │ │ │ 00285950 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60277,15 +60277,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, ip, lsr #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, ip, asr r9 │ │ │ │ + strdeq r2, [r6], ip │ │ │ │ adceq r5, r2, r4, lsr #2 │ │ │ │ │ │ │ │ 00285a44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60339,15 +60339,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ strheq r5, [r2], r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, r8, ror #16 │ │ │ │ + addeq r2, r6, r8, lsl #18 │ │ │ │ adceq r5, r2, r0, lsr r0 │ │ │ │ │ │ │ │ 00285b34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60404,15 +60404,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r8, asr #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, r8, ror r7 │ │ │ │ + addeq r2, r6, r8, lsl r8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r4, r2, r0, asr #30 │ │ │ │ │ │ │ │ 00285c34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60468,15 +60468,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r8, asr #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, r8, ror r6 │ │ │ │ + addeq r2, r6, r8, lsl r7 │ │ │ │ adceq r4, r2, r0, asr #28 │ │ │ │ │ │ │ │ 00285d28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60530,15 +60530,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [r2], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, r4, lsl #11 │ │ │ │ + addeq r2, r6, r4, lsr #12 │ │ │ │ adceq r4, r2, ip, asr #26 │ │ │ │ │ │ │ │ 00285e18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60598,15 +60598,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r4, ror #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, ip, ror r4 │ │ │ │ + addeq r2, r6, ip, lsl r5 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r4, r2, r0, asr ip │ │ │ │ │ │ │ │ 00285f24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60665,15 +60665,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [r2], r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, r0, ror r3 │ │ │ │ + addeq r2, r6, r0, lsl r4 │ │ │ │ adceq r4, r2, r4, asr #22 │ │ │ │ │ │ │ │ 00286024 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60730,15 +60730,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [r2], r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, r0, ror r2 │ │ │ │ + addeq r2, r6, r0, lsl r3 │ │ │ │ adceq r4, r2, r4, asr #20 │ │ │ │ │ │ │ │ 00286120 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -60803,15 +60803,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a249b8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, r0, ror #2 │ │ │ │ + addeq r2, r6, r0, lsl #4 │ │ │ │ adceq r4, r2, ip, lsr #18 │ │ │ │ │ │ │ │ 0028623c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -60875,15 +60875,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umlaleq r4, r2, ip, r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, r4, asr #32 │ │ │ │ + addeq r2, r6, r4, ror #1 │ │ │ │ adceq r4, r2, r0, lsl r8 │ │ │ │ │ │ │ │ 00286354 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60989,15 +60989,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r8, ror #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq r1, r6, r0, lr │ │ │ │ + addeq r1, r6, r0, lsr pc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r4, r2, r4, ror #12 │ │ │ │ │ │ │ │ 00286510 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61052,15 +61052,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, ip, ror #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq r1, r6, ip, sp │ │ │ │ + addeq r1, r6, ip, lsr lr │ │ │ │ adceq r4, r2, r8, ror #10 │ │ │ │ │ │ │ │ 00286600 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61113,15 +61113,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [r2], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, ip, lsr #25 │ │ │ │ + addeq r1, r6, ip, asr #26 │ │ │ │ adceq r4, r2, r8, ror r4 │ │ │ │ │ │ │ │ 002866ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61177,15 +61177,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r0, lsl r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00861bb8 │ │ │ │ + addeq r1, r6, r8, asr ip │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r4, r2, ip, lsl #7 │ │ │ │ │ │ │ │ 002867e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61240,15 +61240,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r4, lsl r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r4, asr #21 │ │ │ │ + addeq r1, r6, r4, ror #22 │ │ │ │ umlaleq r4, r2, r0, r2 │ │ │ │ │ │ │ │ 002868d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61301,15 +61301,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r4, lsr #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r1, [r6], r4 │ │ │ │ + addeq r1, r6, r4, ror sl │ │ │ │ adceq r4, r2, r0, lsr #3 │ │ │ │ │ │ │ │ 002869c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61368,15 +61368,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r8, lsr r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, ip, asr #17 │ │ │ │ + addeq r1, r6, ip, ror #18 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r4, r2, r8, lsr #1 │ │ │ │ │ │ │ │ 00286acc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61434,15 +61434,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r0, lsr r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r8, asr #15 │ │ │ │ + addeq r1, r6, r8, ror #16 │ │ │ │ adceq r3, r2, r0, lsr #31 │ │ │ │ │ │ │ │ 00286bc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61498,15 +61498,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r4, lsr pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, ip, asr #13 │ │ │ │ + addeq r1, r6, ip, ror #14 │ │ │ │ adceq r3, r2, r4, lsr #29 │ │ │ │ │ │ │ │ 00286cc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -61570,15 +61570,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r8, lsl lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r0, asr #11 │ │ │ │ + addeq r1, r6, r0, ror #12 │ │ │ │ umlaleq r3, r2, r0, sp │ │ │ │ │ │ │ │ 00286dd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -61641,15 +61641,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r0, lsl #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r8, lsr #9 │ │ │ │ + addeq r1, r6, r8, asr #10 │ │ │ │ adceq r3, r2, r8, ror ip │ │ │ │ │ │ │ │ 00286eec : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61755,15 +61755,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r0, asr fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r8, lsl #6 │ │ │ │ + addeq r1, r6, r8, lsr #7 │ │ │ │ adceq r3, r2, r8, asr #21 │ │ │ │ │ │ │ │ 002870a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61820,15 +61820,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r8, asr sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r0, lsl r2 │ │ │ │ + @ instruction: 0x008612b0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r3, [r2], r0 @ │ │ │ │ │ │ │ │ 002871a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61884,15 +61884,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r8, asr r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r0, lsl r1 │ │ │ │ + @ instruction: 0x008611b0 │ │ │ │ ldrdeq r3, [r2], r0 @ │ │ │ │ │ │ │ │ 00287298 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61946,15 +61946,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r4, ror #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, ip, lsl r0 │ │ │ │ + strheq r1, [r6], ip │ │ │ │ ldrdeq r3, [r2], ip @ │ │ │ │ │ │ │ │ 00287388 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62009,15 +62009,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r4, ror r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r6, ip, lsr #30 │ │ │ │ + addeq r0, r6, ip, asr #31 │ │ │ │ strdeq r3, [r2], r0 @ │ │ │ │ │ │ │ │ 0028747c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62073,15 +62073,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r0, lsl #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r6, r8, lsr lr │ │ │ │ + ldrdeq r0, [r6], r8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r3, [r2], ip @ │ │ │ │ │ │ │ │ 00287578 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62136,15 +62136,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r4, lsl #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r6, ip, lsr sp │ │ │ │ + ldrdeq r0, [r6], ip │ │ │ │ adceq r3, r2, r0, lsl #10 │ │ │ │ │ │ │ │ 00287668 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62197,15 +62197,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umlaleq r3, r2, r4, r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r6, ip, asr #24 │ │ │ │ + addeq r0, r6, ip, ror #25 │ │ │ │ adceq r3, r2, r0, lsl r4 │ │ │ │ │ │ │ │ 00287754 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -62288,15 +62288,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 2877c8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r0, lsr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - ldrdeq r0, [r6], ip │ │ │ │ + addeq r0, r6, ip, ror fp │ │ │ │ adceq r3, r2, ip, asr #5 │ │ │ │ │ │ │ │ 002878b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -62380,15 +62380,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 287930 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r0, asr #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r0, r6, r4, ror r9 │ │ │ │ + addeq r0, r6, r4, lsl sl │ │ │ │ adceq r3, r2, r4, ror #2 │ │ │ │ │ │ │ │ 00287a20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -62472,15 +62472,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 287a98 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r3, [r2], r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r0, r6, ip, lsl #16 │ │ │ │ + addeq r0, r6, ip, lsr #17 │ │ │ │ strdeq r2, [r2], ip @ │ │ │ │ │ │ │ │ 00287b88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62556,15 +62556,15 @@ │ │ │ │ rsc r3, r3, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 287bfc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r0, ror pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r6, r0, asr #13 │ │ │ │ + addeq r0, r6, r0, ror #14 │ │ │ │ @ instruction: 0x00a22eb0 │ │ │ │ │ │ │ │ 00287cd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62639,15 +62639,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 287d40 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r4, lsr lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r6, ip, ror r5 │ │ │ │ + addeq r0, r6, ip, lsl r6 │ │ │ │ adceq r2, r2, ip, ror #26 │ │ │ │ │ │ │ │ 00287e14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62722,15 +62722,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 287e84 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ strdeq r2, [r2], r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r6, r8, lsr r4 │ │ │ │ + ldrdeq r0, [r6], r8 │ │ │ │ adceq r2, r2, r8, lsr #24 │ │ │ │ │ │ │ │ 00287f58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62805,15 +62805,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 287fc8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, ip, lsr #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r0, [r6], r4 │ │ │ │ + umulleq r0, r6, r4, r3 │ │ │ │ adceq r2, r2, r4, ror #21 │ │ │ │ │ │ │ │ 0028809c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -62831,15 +62831,15 @@ │ │ │ │ bne 288138 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 288138 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 288138 │ │ │ │ - bl 9d5d00 │ │ │ │ + bl 9d5da8 │ │ │ │ ldr r2, [pc, #284] @ 28821c │ │ │ │ ldr r3, [pc, #276] @ 288218 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -62907,15 +62907,15 @@ │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2880f8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r8, ror #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r2, ip, lsl sl │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r0, r6, ip, lsl r1 │ │ │ │ + @ instruction: 0x008601bc │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0028822c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ b 28809c │ │ │ │ @@ -62943,15 +62943,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 2882e0 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 2882e0 │ │ │ │ - bl 9d5d00 │ │ │ │ + bl 9d5da8 │ │ │ │ ldr r2, [pc, #260] @ 2883ac │ │ │ │ ldr r3, [pc, #252] @ 2883a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63012,15 +63012,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2882a0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a228b8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r2, r4, ror r8 │ │ │ │ - addeq pc, r5, ip, lsl #31 │ │ │ │ + addeq r0, r6, ip, lsr #32 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002883b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63035,15 +63035,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 288448 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 288448 │ │ │ │ - bl 9d5cd0 │ │ │ │ + bl 9d5d78 │ │ │ │ ldr r2, [pc, #260] @ 288514 │ │ │ │ ldr r3, [pc, #252] @ 288510 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63104,15 +63104,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 288408 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r8, asr #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r2, ip, lsl #14 │ │ │ │ - addeq pc, r5, r4, lsr #28 │ │ │ │ + addeq pc, r5, r4, asr #29 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 00288520 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63127,15 +63127,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2885b0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2885b0 │ │ │ │ - bl 9d5cd0 │ │ │ │ + bl 9d5d78 │ │ │ │ ldr r2, [pc, #260] @ 28867c │ │ │ │ ldr r3, [pc, #252] @ 288678 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63196,15 +63196,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 288570 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r0, ror #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r2, r4, lsr #11 │ │ │ │ - @ instruction: 0x0085fcbc │ │ │ │ + addeq pc, r5, ip, asr sp @ │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 00288688 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63222,15 +63222,15 @@ │ │ │ │ bne 288720 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 288720 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 288720 │ │ │ │ - bl 9d53a8 │ │ │ │ + bl 9d5450 │ │ │ │ ldr r2, [pc, #284] @ 288808 │ │ │ │ ldr r3, [pc, #276] @ 288804 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63298,15 +63298,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2886e4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, ip, ror r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r2, r0, lsr r4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq pc, r5, r4, lsr fp @ │ │ │ │ + ldrdeq pc, [r5], r4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00288818 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63324,15 +63324,15 @@ │ │ │ │ bne 2888b0 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2888b0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2888b0 │ │ │ │ - bl 9d5324 │ │ │ │ + bl 9d53cc │ │ │ │ ldr r2, [pc, #284] @ 288998 │ │ │ │ ldr r3, [pc, #276] @ 288994 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63400,15 +63400,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 288874 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r4, ror #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r2, r0, lsr #5 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq pc, r5, r4, lsr #19 │ │ │ │ + addeq pc, r5, r4, asr #20 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002889a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63426,15 +63426,15 @@ │ │ │ │ bne 288a40 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 288a40 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 288a40 │ │ │ │ - bl 9d5324 │ │ │ │ + bl 9d53cc │ │ │ │ ldr r2, [pc, #284] @ 288b28 │ │ │ │ ldr r3, [pc, #276] @ 288b24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63502,15 +63502,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 288a04 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r4, asr r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r2, r0, lsl r1 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq pc, r5, r4, lsl r8 @ │ │ │ │ + @ instruction: 0x0085f8b4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00288b38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63526,15 +63526,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 288bc8 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 288bc8 │ │ │ │ - bl 9d53a8 │ │ │ │ + bl 9d5450 │ │ │ │ ldr r2, [pc, #260] @ 288c98 │ │ │ │ ldr r3, [pc, #252] @ 288c94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63595,15 +63595,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 288b8c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r2, ip, asr #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r1, r2, r8, lsl #31 │ │ │ │ - addeq pc, r5, r4, lsr #13 │ │ │ │ + addeq pc, r5, r4, asr #14 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00288ca4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63618,15 +63618,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 288d30 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 288d30 │ │ │ │ - bl 9d5324 │ │ │ │ + bl 9d53cc │ │ │ │ ldr r2, [pc, #260] @ 288e00 │ │ │ │ ldr r3, [pc, #252] @ 288dfc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63687,15 +63687,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 288cf4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r2, ip, asr lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r1, r2, r0, lsr #28 │ │ │ │ - addeq pc, r5, ip, lsr r5 @ │ │ │ │ + ldrdeq pc, [r5], ip │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00288e0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63710,15 +63710,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 288e98 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 288e98 │ │ │ │ - bl 9d5324 │ │ │ │ + bl 9d53cc │ │ │ │ ldr r2, [pc, #260] @ 288f68 │ │ │ │ ldr r3, [pc, #252] @ 288f64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63779,15 +63779,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 288e5c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ strdeq r1, [r2], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00a21cb8 │ │ │ │ - ldrdeq pc, [r5], r4 │ │ │ │ + addeq pc, r5, r4, ror r4 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00288f74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63871,15 +63871,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 288fe8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r2, r0, lsl #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - @ instruction: 0x0085f2bc │ │ │ │ + addeq pc, r5, ip, asr r3 @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r1, r2, r8, lsr #21 │ │ │ │ │ │ │ │ 002890e0 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ @@ -64446,15 +64446,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a212b4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq lr, r5, r4, lsl sl │ │ │ │ + @ instruction: 0x0085eab4 │ │ │ │ strdeq r1, [r2], ip @ │ │ │ │ │ │ │ │ 00289970 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64520,15 +64520,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r2, ip, lsl #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - strdeq lr, [r5], r8 │ │ │ │ + umulleq lr, r5, r8, r9 │ │ │ │ ldrdeq r1, [r2], ip @ │ │ │ │ │ │ │ │ 00289a90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64594,15 +64594,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r2, ip, rrx │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - ldrdeq lr, [r5], r8 │ │ │ │ + addeq lr, r5, r8, ror r8 │ │ │ │ @ instruction: 0x00a20fbc │ │ │ │ │ │ │ │ 00289bb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64664,15 +64664,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r8, asr #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq lr, r5, r0, asr #13 │ │ │ │ + addeq lr, r5, r0, ror #14 │ │ │ │ adceq r0, r2, r8, lsr #29 │ │ │ │ │ │ │ │ 00289cc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64727,15 +64727,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r4, asr #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq lr, [r5], r0 │ │ │ │ + addeq lr, r5, r0, ror r6 │ │ │ │ @ instruction: 0x00a20db0 │ │ │ │ │ │ │ │ 00289db4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64790,15 +64790,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r0, asr sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq lr, [r5], ip │ │ │ │ + addeq lr, r5, ip, ror r5 │ │ │ │ @ instruction: 0x00a20cbc │ │ │ │ │ │ │ │ 00289ea8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64853,15 +64853,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, ip, asr ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq lr, r5, r8, ror #7 │ │ │ │ + addeq lr, r5, r8, lsl #9 │ │ │ │ adceq r0, r2, r8, asr #23 │ │ │ │ │ │ │ │ 00289f9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64879,15 +64879,15 @@ │ │ │ │ bne 28a038 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 28a038 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 28a038 │ │ │ │ - bl 9d5cf0 │ │ │ │ + bl 9d5d98 │ │ │ │ ldr r2, [pc, #240] @ 28a0f0 │ │ │ │ ldr r3, [pc, #232] @ 28a0ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64943,15 +64943,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 28a050 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r8, ror #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r2, ip, lsl fp │ │ │ │ - umulleq lr, r5, ip, r2 │ │ │ │ + addeq lr, r5, ip, lsr r3 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028a100 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64970,15 +64970,15 @@ │ │ │ │ bne 28a19c │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 28a19c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a19c │ │ │ │ - bl 9d5cc8 │ │ │ │ + bl 9d5d70 │ │ │ │ ldr r2, [pc, #220] @ 28a240 │ │ │ │ ldr r3, [pc, #212] @ 28a23c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65029,15 +65029,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 28a1b4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r2], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00a209b8 │ │ │ │ - addeq lr, r5, ip, lsr r1 │ │ │ │ + ldrdeq lr, [r5], ip │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028a250 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65056,15 +65056,15 @@ │ │ │ │ bne 28a2ec │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 28a2ec │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a2ec │ │ │ │ - bl 9d5cc8 │ │ │ │ + bl 9d5d70 │ │ │ │ ldr r2, [pc, #220] @ 28a390 │ │ │ │ ldr r3, [pc, #212] @ 28a38c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65115,15 +65115,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 28a304 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, ip, lsr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r2, r8, ror #16 │ │ │ │ - addeq sp, r5, ip, ror #31 │ │ │ │ + addeq lr, r5, ip, lsl #1 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028a3a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65140,15 +65140,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 28a434 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28a434 │ │ │ │ - bl 9d5cf0 │ │ │ │ + bl 9d5d98 │ │ │ │ ldr r2, [pc, #212] @ 28a4d0 │ │ │ │ ldr r3, [pc, #204] @ 28a4cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65197,15 +65197,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 28a3f4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r4, ror #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r2, r0, lsr #14 │ │ │ │ - addeq sp, r5, r0, ror lr │ │ │ │ + addeq sp, r5, r0, lsl pc │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0028a4dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65220,15 +65220,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 28a568 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a568 │ │ │ │ - bl 9d5cc8 │ │ │ │ + bl 9d5d70 │ │ │ │ ldr r2, [pc, #184] @ 28a5ec │ │ │ │ ldr r3, [pc, #176] @ 28a5e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65270,15 +65270,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 28a52c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r4, lsr #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r2, r8, ror #11 │ │ │ │ - addeq sp, r5, r0, ror #26 │ │ │ │ + addeq sp, r5, r0, lsl #28 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0028a5f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65293,15 +65293,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 28a684 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a684 │ │ │ │ - bl 9d5cc8 │ │ │ │ + bl 9d5d70 │ │ │ │ ldr r2, [pc, #184] @ 28a708 │ │ │ │ ldr r3, [pc, #176] @ 28a704 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65343,15 +65343,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 28a648 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r8, lsl #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r2, ip, asr #9 │ │ │ │ - addeq sp, r5, r4, asr #24 │ │ │ │ + addeq sp, r5, r4, ror #25 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0028a714 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65369,15 +65369,15 @@ │ │ │ │ bne 28a7ac │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 28a7ac │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 28a7ac │ │ │ │ - bl 9d5394 │ │ │ │ + bl 9d543c │ │ │ │ ldr r2, [pc, #240] @ 28a868 │ │ │ │ ldr r3, [pc, #232] @ 28a864 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65433,15 +65433,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 28a7c4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r2], r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r2, r4, lsr #7 │ │ │ │ - addeq sp, r5, r8, lsr #22 │ │ │ │ + addeq sp, r5, r8, asr #23 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028a878 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65460,15 +65460,15 @@ │ │ │ │ bne 28a910 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 28a910 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a910 │ │ │ │ - bl 9d5300 │ │ │ │ + bl 9d53a8 │ │ │ │ ldr r2, [pc, #220] @ 28a9b8 │ │ │ │ ldr r3, [pc, #212] @ 28a9b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65519,15 +65519,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 28a928 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r4, lsl #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r2, r0, asr #4 │ │ │ │ - addeq sp, r5, r8, asr #19 │ │ │ │ + addeq sp, r5, r8, ror #20 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028a9c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65546,15 +65546,15 @@ │ │ │ │ bne 28aa60 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 28aa60 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28aa60 │ │ │ │ - bl 9d5300 │ │ │ │ + bl 9d53a8 │ │ │ │ ldr r2, [pc, #220] @ 28ab08 │ │ │ │ ldr r3, [pc, #212] @ 28ab04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65605,15 +65605,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 28aa78 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r4, lsr r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r0, [r2], r0 @ │ │ │ │ - addeq sp, r5, r8, ror r8 │ │ │ │ + addeq sp, r5, r8, lsl r9 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028ab18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65630,15 +65630,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 28aba8 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28aba8 │ │ │ │ - bl 9d5394 │ │ │ │ + bl 9d543c │ │ │ │ ldr r2, [pc, #212] @ 28ac48 │ │ │ │ ldr r3, [pc, #204] @ 28ac44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65687,15 +65687,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 28ab6c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, ip, ror #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq pc, r1, r8, lsr #31 │ │ │ │ - strdeq sp, [r5], ip │ │ │ │ + umulleq sp, r5, ip, r7 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0028ac54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65710,15 +65710,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 28acdc │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28acdc │ │ │ │ - bl 9d5300 │ │ │ │ + bl 9d53a8 │ │ │ │ ldr r2, [pc, #184] @ 28ad64 │ │ │ │ ldr r3, [pc, #176] @ 28ad60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65760,15 +65760,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 28aca4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, ip, lsr #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq pc, r1, r0, ror lr @ │ │ │ │ - addeq sp, r5, ip, ror #11 │ │ │ │ + addeq sp, r5, ip, lsl #13 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0028ad70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65783,15 +65783,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 28adf8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28adf8 │ │ │ │ - bl 9d5300 │ │ │ │ + bl 9d53a8 │ │ │ │ ldr r2, [pc, #184] @ 28ae80 │ │ │ │ ldr r3, [pc, #176] @ 28ae7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65833,15 +65833,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 28adc0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umlaleq pc, r1, r0, sp @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq pc, r1, r4, asr sp @ │ │ │ │ - ldrdeq sp, [r5], r0 │ │ │ │ + addeq sp, r5, r0, ror r5 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0028ae8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65910,15 +65910,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, ip, ror #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq sp, r5, ip, asr #7 │ │ │ │ + addeq sp, r5, ip, ror #8 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ @ instruction: 0x00a1fbb4 │ │ │ │ │ │ │ │ 0028afbc : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -65999,15 +65999,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, ip, lsl #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sp, r5, r4, lsl #5 │ │ │ │ + addeq sp, r5, r4, lsr #6 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r1, ip, ror #20 │ │ │ │ │ │ │ │ 0028b100 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66063,15 +66063,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, r4, lsl #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq sp, r5, r0, r1 │ │ │ │ + addeq sp, r5, r0, lsr r2 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r1, r0, ror r9 @ │ │ │ │ │ │ │ │ 0028b1f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66127,15 +66127,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, ip, lsl #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq sp, r5, r8, r0 │ │ │ │ + addeq sp, r5, r8, lsr r1 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r1, r8, ror r8 @ │ │ │ │ │ │ │ │ 0028b2f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66191,15 +66191,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, r4, lsl r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq ip, r5, r0, lsr #31 │ │ │ │ + addeq sp, r5, r0, asr #32 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r1, r0, lsl #15 │ │ │ │ │ │ │ │ 0028b3e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66724,15 +66724,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, ip, ror r1 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq ip, r5, r8, lsl r9 │ │ │ │ + @ instruction: 0x0085c9b8 │ │ │ │ adceq pc, r1, r0, asr r0 @ │ │ │ │ │ │ │ │ 0028bb20 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66832,15 +66832,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldrdeq lr, [r1], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq ip, r5, r0, ror r7 │ │ │ │ + addeq ip, r5, r0, lsl r8 │ │ │ │ adceq lr, r1, r8, lsr #29 │ │ │ │ │ │ │ │ 0028bcc8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66940,15 +66940,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, ip, lsr #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq ip, r5, r8, asr #11 │ │ │ │ + addeq ip, r5, r8, ror #12 │ │ │ │ adceq lr, r1, r0, lsl #26 │ │ │ │ │ │ │ │ 0028be70 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67048,15 +67048,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, r4, lsl #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq ip, r5, r0, lsr #8 │ │ │ │ + addeq ip, r5, r0, asr #9 │ │ │ │ adceq lr, r1, r8, asr fp │ │ │ │ │ │ │ │ 0028c018 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67156,15 +67156,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldrdeq lr, [r1], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq ip, r5, r8, ror r2 │ │ │ │ + addeq ip, r5, r8, lsl r3 │ │ │ │ @ instruction: 0x00a1e9b0 │ │ │ │ │ │ │ │ 0028c1c0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67264,15 +67264,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, r4, lsr r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq ip, [r5], r0 │ │ │ │ + addeq ip, r5, r0, ror r1 │ │ │ │ adceq lr, r1, r8, lsl #16 │ │ │ │ │ │ │ │ 0028c368 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67372,15 +67372,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, ip, lsl #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq fp, r5, r8, lsr #30 │ │ │ │ + addeq fp, r5, r8, asr #31 │ │ │ │ adceq lr, r1, r0, ror #12 │ │ │ │ │ │ │ │ 0028c510 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67480,15 +67480,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, r4, ror #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq fp, r5, r0, lsl #27 │ │ │ │ + addeq fp, r5, r0, lsr #28 │ │ │ │ @ instruction: 0x00a1e4b8 │ │ │ │ │ │ │ │ 0028c6b8 : │ │ │ │ mov r3, #0 │ │ │ │ b 260828 │ │ │ │ │ │ │ │ 0028c6c0 : │ │ │ │ @@ -67517,46 +67517,46 @@ │ │ │ │ b 260bc8 │ │ │ │ ldr r3, [pc, #180] @ 28c7d0 │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28c780 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d6170 │ │ │ │ + bl 9d6218 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c78c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d61c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c78c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d6134 │ │ │ │ + bl 9d61dc │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 28c6fc │ │ │ │ b 28c724 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d6170 │ │ │ │ + bl 9d6218 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c6fc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d6148 │ │ │ │ + bl 9d61f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c6fc │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -67586,46 +67586,46 @@ │ │ │ │ b 260bc8 │ │ │ │ ldr r3, [pc, #180] @ 28c8dc │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28c88c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d6170 │ │ │ │ + bl 9d6218 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c898 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d61c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c898 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d6134 │ │ │ │ + bl 9d61dc │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 28c808 │ │ │ │ b 28c830 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d6170 │ │ │ │ + bl 9d6218 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c808 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d6148 │ │ │ │ + bl 9d61f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c808 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -67672,33 +67672,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 28c9f8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d59a4 │ │ │ │ + bl 9d5a4c │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28ca08 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d5954 │ │ │ │ + bl 9d59fc │ │ │ │ cmp r0, #0 │ │ │ │ bne 28ca08 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d5968 │ │ │ │ + bl 9d5a10 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -67708,22 +67708,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 28c924 │ │ │ │ b 28c978 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d59a4 │ │ │ │ + bl 9d5a4c │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c924 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d597c │ │ │ │ + bl 9d5a24 │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 28c924 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -67770,33 +67770,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 28cb78 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d59a4 │ │ │ │ + bl 9d5a4c │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28cb88 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d5954 │ │ │ │ + bl 9d59fc │ │ │ │ cmp r0, #0 │ │ │ │ bne 28cb88 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d5968 │ │ │ │ + bl 9d5a10 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -67806,22 +67806,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 28caa4 │ │ │ │ b 28caf8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d59a4 │ │ │ │ + bl 9d5a4c │ │ │ │ cmp r0, #0 │ │ │ │ bne 28caa4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d597c │ │ │ │ + bl 9d5a24 │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 28caa4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -68020,21 +68020,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 28ced4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ ldrdeq sp, [r1], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq fp, r5, ip, ror r5 │ │ │ │ - addeq fp, r5, ip, ror #9 │ │ │ │ + addeq fp, r5, ip, lsl r6 │ │ │ │ + addeq fp, r5, ip, lsl #11 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - strdeq fp, [r5], ip │ │ │ │ + umulleq fp, r5, ip, r5 │ │ │ │ adceq sp, r1, r8, ror #25 │ │ │ │ - addeq fp, r5, r4, ror #8 │ │ │ │ - rsbseq fp, r4, r0, lsl #4 │ │ │ │ + addeq fp, r5, r4, lsl #10 │ │ │ │ + rsbseq fp, r4, r0, lsr #5 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028ced8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -68132,22 +68132,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 28d090 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ adceq sp, r1, r0, lsr #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x0085b3b8 │ │ │ │ - addeq fp, r5, r6, lsr r3 │ │ │ │ + addeq fp, r5, r8, asr r4 │ │ │ │ + ldrdeq fp, [r5], r6 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq fp, r5, r0, asr #6 │ │ │ │ + addeq fp, r5, r0, ror #7 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq sp, r1, r8, lsr #22 │ │ │ │ - addeq fp, r5, ip, lsr #5 │ │ │ │ - rsbseq fp, r4, r8, asr #32 │ │ │ │ + addeq fp, r5, ip, asr #6 │ │ │ │ + rsbseq fp, r4, r8, ror #1 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028d094 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -68244,24 +68244,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #52] @ 28d250 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ - addeq fp, r5, r8, asr #4 │ │ │ │ + addeq fp, r5, r8, ror #5 │ │ │ │ adceq sp, r1, r4, asr sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq fp, r5, ip, ror r1 │ │ │ │ + addeq fp, r5, ip, lsl r2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq fp, r5, r0, lsl #3 │ │ │ │ + addeq fp, r5, r0, lsr #4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq sp, r1, r8, ror #18 │ │ │ │ - addeq fp, r5, ip, ror #1 │ │ │ │ - rsbseq sl, r4, r8, lsl #29 │ │ │ │ + addeq fp, r5, ip, lsl #3 │ │ │ │ + rsbseq sl, r4, r8, lsr #30 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028d254 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -68361,22 +68361,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 28d414 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ adceq sp, r1, r4, lsr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq fp, r5, ip, asr #32 │ │ │ │ - addeq sl, r5, r6, asr #31 │ │ │ │ + addeq fp, r5, ip, ror #1 │ │ │ │ + addeq fp, r5, r6, rrx │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq sl, r5, r4, asr #31 │ │ │ │ + addeq fp, r5, r4, rrx │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq sp, r1, ip, lsr #15 │ │ │ │ - addeq sl, r5, r8, lsr #30 │ │ │ │ - rsbseq sl, r4, r4, asr #25 │ │ │ │ + addeq sl, r5, r8, asr #31 │ │ │ │ + rsbseq sl, r4, r4, ror #26 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028d418 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68473,20 +68473,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 28d5c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ adceq sp, r1, ip, asr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sl, r5, r8, ror lr │ │ │ │ - addeq sl, r5, r8, ror #27 │ │ │ │ + addeq sl, r5, r8, lsl pc │ │ │ │ + addeq sl, r5, r8, lsl #29 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ strdeq sp, [r1], r0 @ │ │ │ │ - addeq sl, r5, r0, ror sp │ │ │ │ - rsbseq sl, r4, ip, lsl #22 │ │ │ │ + addeq sl, r5, r0, lsl lr │ │ │ │ + rsbseq sl, r4, ip, lsr #23 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028d5c8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68579,19 +68579,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 28d760 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ adceq sp, r1, ip, lsr #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sl, r5, lr, asr ip │ │ │ │ + strdeq sl, [r5], lr │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ adceq sp, r1, r4, ror #8 │ │ │ │ - ldrdeq sl, [r5], r0 │ │ │ │ - rsbseq sl, r4, ip, ror #18 │ │ │ │ + addeq sl, r5, r0, ror ip │ │ │ │ + rsbseq sl, r4, ip, lsl #20 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028d764 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -68809,22 +68809,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 28daf8 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 28dafc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ - addeq sl, r5, ip, lsr #22 │ │ │ │ - addeq sl, r5, r8, asr #20 │ │ │ │ + addeq sl, r5, ip, asr #23 │ │ │ │ + addeq sl, r5, r8, ror #21 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq sl, r5, r0, lsl #17 │ │ │ │ - rsbseq sl, r4, r0, lsl #13 │ │ │ │ - @ instruction: 0x0074a69c │ │ │ │ - addeq sl, r5, ip, lsr #16 │ │ │ │ - ldrsbeq sl, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ + addeq sl, r5, r0, lsr #18 │ │ │ │ + rsbseq sl, r4, r0, lsr #14 │ │ │ │ + rsbseq sl, r4, ip, lsr r7 │ │ │ │ + addeq sl, r5, ip, asr #17 │ │ │ │ + rsbseq sl, r4, r0, ror r6 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0028db00 : │ │ │ │ ldrh r3, [r1] │ │ │ │ tst r3, #16 │ │ │ │ beq 28db70 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ @@ -68994,31 +68994,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ adds sl, r0, r0 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, fp │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #8 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ subs r3, r3, #2 │ │ │ │ sbc r0, r0, #0 │ │ │ │ lsr r3, r3, #9 │ │ │ │ orr r3, r3, r0, lsl #23 │ │ │ │ adds ip, r3, #1 │ │ │ │ @@ -69144,23 +69144,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq ip, r1, ip, lsl #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sl, r5, ip, lsr #12 │ │ │ │ - @ instruction: 0x0085a5bc │ │ │ │ + addeq sl, r5, ip, asr #13 │ │ │ │ + addeq sl, r5, ip, asr r6 │ │ │ │ adceq ip, r1, ip, ror ip │ │ │ │ - addeq sl, r5, r0, asr #7 │ │ │ │ - addeq sl, r5, r4, asr #6 │ │ │ │ - rsbseq sl, r4, r4, ror #1 │ │ │ │ - addeq sl, r5, r8, lsl r3 │ │ │ │ - rsbseq sl, r4, r8, lsl r1 │ │ │ │ - rsbseq sl, r4, r4, lsr r1 │ │ │ │ + addeq sl, r5, r0, ror #8 │ │ │ │ + addeq sl, r5, r4, ror #7 │ │ │ │ + rsbseq sl, r4, r4, lsl #3 │ │ │ │ + @ instruction: 0x0085a3b8 │ │ │ │ + ldrheq sl, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrsbeq sl, [r4], #-20 @ 0xffffffec @ │ │ │ │ │ │ │ │ 0028e024 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr ip, r0, #7 │ │ │ │ @@ -69375,22 +69375,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 28e3b0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 28e3b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ - addeq sl, r5, r0, ror r2 │ │ │ │ - umulleq sl, r5, sl, r1 │ │ │ │ + addeq sl, r5, r0, lsl r3 │ │ │ │ + addeq sl, r5, sl, lsr r2 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ - addeq r9, r5, r8, asr #31 │ │ │ │ - rsbseq r9, r4, r8, asr #27 │ │ │ │ - rsbseq r9, r4, r4, ror #27 │ │ │ │ - addeq r9, r5, r4, ror pc │ │ │ │ - rsbseq r9, r4, r8, lsl sp │ │ │ │ + addeq sl, r5, r8, rrx │ │ │ │ + rsbseq r9, r4, r8, ror #28 │ │ │ │ + rsbseq r9, r4, r4, lsl #29 │ │ │ │ + addeq sl, r5, r4, lsl r0 │ │ │ │ + ldrheq r9, [r4], #-216 @ 0xffffff28 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0028e3b8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69490,59 +69490,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r8, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd sl, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, r9 │ │ │ │ strd sl, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ adds r8, r8, r8 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ adcs r2, sl, sl │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -69570,43 +69570,43 @@ │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r8, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ str r9, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ add ip, sp, #168 @ 0xa8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -69662,33 +69662,33 @@ │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ strd r6, [sp] │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r8, [sp, #96] @ 0x60 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ mov r3, r4 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #180] @ 0xb4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #164] @ 0xa4 │ │ │ │ ldr ip, [sp, #168] @ 0xa8 │ │ │ │ adcs r1, r1, r0 │ │ │ │ @@ -69748,37 +69748,37 @@ │ │ │ │ strd sl, [sp, #128] @ 0x80 │ │ │ │ strd sl, [sp, #136] @ 0x88 │ │ │ │ strd sl, [sp, #144] @ 0x90 │ │ │ │ strd sl, [sp, #152] @ 0x98 │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ strd sl, [sp] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr ip, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ @@ -69834,15 +69834,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc r7, r7, #0 │ │ │ │ str ip, [sp, #124] @ 0x7c │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ rsbs ip, ip, #0 │ │ │ │ ldr lr, [sp, #116] @ 0x74 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ sbcs lr, r3, lr │ │ │ │ @@ -70327,35 +70327,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ adceq ip, r1, ip, lsr #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - strdeq r9, [r5], r4 │ │ │ │ - @ instruction: 0x008596b6 │ │ │ │ + umulleq r9, r5, r4, lr │ │ │ │ + addeq r9, r5, r6, asr r7 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq fp, [r1], r8 @ │ │ │ │ - addeq r9, r5, r2, ror r4 │ │ │ │ + addeq r9, r5, r2, lsl r5 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq r9, r5, r0, asr #5 │ │ │ │ - rsbseq r9, r4, r0, asr #1 │ │ │ │ - ldrsbeq r9, [r4], #-12 @ │ │ │ │ - addeq r9, r5, ip, asr #4 │ │ │ │ - rsbseq r8, r4, ip, ror #31 │ │ │ │ + addeq r9, r5, r0, ror #6 │ │ │ │ + rsbseq r9, r4, r0, ror #2 │ │ │ │ + rsbseq r9, r4, ip, ror r1 │ │ │ │ + addeq r9, r5, ip, ror #5 │ │ │ │ + rsbseq r9, r4, ip, lsl #1 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ - ldrdeq r9, [r5], r8 │ │ │ │ - rsbseq r8, r4, r0, asr pc │ │ │ │ - ldrsbeq r8, [r4], #-228 @ 0xffffff1c @ │ │ │ │ - strheq r9, [r5], r4 │ │ │ │ - rsbseq r8, r4, r0, asr lr │ │ │ │ + addeq r9, r5, r8, ror r1 │ │ │ │ + ldrsheq r8, [r4], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r8, r4, r4, ror pc │ │ │ │ + addeq r9, r5, r4, asr r1 │ │ │ │ + ldrsheq r8, [r4], #-224 @ 0xffffff20 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0028f2c4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -70451,59 +70451,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r5, sp, #64 @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r6, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, sl │ │ │ │ strd r6, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r8 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ adds r5, r5, r5 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ adcs r7, r7, r7 │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -70529,39 +70529,39 @@ │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r5, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r9 │ │ │ │ stm sp, {r5, r7} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r4, r6} │ │ │ │ str r1, [sp, #28] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -70618,33 +70618,33 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ @@ -70704,35 +70704,35 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ adcs r0, r0, r3 │ │ │ │ @@ -70790,15 +70790,15 @@ │ │ │ │ lsr r7, r7, #13 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r5, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ mul r1, r5, r7 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mla r1, r6, r4, r1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ umull r3, r0, r5, r6 │ │ │ │ ldr sl, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, r0 │ │ │ │ @@ -70972,19 +70972,19 @@ │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ mov r2, #892 @ 0x37c │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r1, r8, lsr #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r8, [r5], r8 @ │ │ │ │ + umulleq r8, r5, r8, pc @ │ │ │ │ adceq sl, r1, r4, asr #31 │ │ │ │ - addeq r8, r5, r0, lsl r7 │ │ │ │ - addeq r8, r5, r8, lsr #13 │ │ │ │ - rsbseq r8, r4, r8, asr #8 │ │ │ │ + @ instruction: 0x008587b0 │ │ │ │ + addeq r8, r5, r8, asr #14 │ │ │ │ + rsbseq r8, r4, r8, ror #9 │ │ │ │ │ │ │ │ 0028fc8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #240] @ 28fd94 │ │ │ │ @@ -71047,15 +71047,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r4, ror lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r5, r0, lsr #12 │ │ │ │ + addeq r8, r5, r0, asr #13 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq sl, r1, r4, asr #27 │ │ │ │ │ │ │ │ 0028fda8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -71123,15 +71123,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r4, asr sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r8, [r5], r8 @ │ │ │ │ + umulleq r8, r5, r8, r5 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ umlaleq sl, r1, ip, ip │ │ │ │ │ │ │ │ 0028fed0 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28ff18 │ │ │ │ @@ -71159,17 +71159,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 28ff54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r8, r5, r4, asr #7 │ │ │ │ - rsbseq r8, r4, r4, asr #3 │ │ │ │ - rsbseq r8, r4, r0, ror #3 │ │ │ │ + addeq r8, r5, r4, ror #8 │ │ │ │ + rsbseq r8, r4, r4, ror #4 │ │ │ │ + rsbseq r8, r4, r0, lsl #5 │ │ │ │ │ │ │ │ 0028ff58 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28ffa4 │ │ │ │ lsr r2, r3, #7 │ │ │ │ lsl r0, r3, #24 │ │ │ │ @@ -71196,17 +71196,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 28ffe0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r8, r5, r8, lsr r3 │ │ │ │ - rsbseq r8, r4, r8, lsr r1 │ │ │ │ - rsbseq r8, r4, r4, asr r1 │ │ │ │ + ldrdeq r8, [r5], r8 @ │ │ │ │ + ldrsbeq r8, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrsheq r8, [r4], #-20 @ 0xffffffec @ │ │ │ │ │ │ │ │ 0028ffe4 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29003c │ │ │ │ lsr r2, r3, #7 │ │ │ │ ands r0, r3, #1 │ │ │ │ @@ -71236,17 +71236,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 290078 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r8, r5, r0, lsr #5 │ │ │ │ - rsbseq r8, r4, r0, lsr #1 │ │ │ │ - ldrheq r8, [r4], #-12 @ │ │ │ │ + addeq r8, r5, r0, asr #6 │ │ │ │ + rsbseq r8, r4, r0, asr #2 │ │ │ │ + rsbseq r8, r4, ip, asr r1 │ │ │ │ │ │ │ │ 0029007c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r1, #13] │ │ │ │ @@ -71285,17 +71285,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 290134 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r8, r5, r4, ror #3 │ │ │ │ - rsbseq r7, r4, r4, ror #31 │ │ │ │ - rsbseq r8, r4, r0 │ │ │ │ + addeq r8, r5, r4, lsl #5 │ │ │ │ + rsbseq r8, r4, r4, lsl #1 │ │ │ │ + rsbseq r8, r4, r0, lsr #1 │ │ │ │ │ │ │ │ 00290138 : │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ cmp r0, #0 │ │ │ │ beq 290170 │ │ │ │ lsr r3, r0, #7 │ │ │ │ lsl r3, r3, #15 │ │ │ │ @@ -71317,17 +71317,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2901ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r8, r5, ip, ror #2 │ │ │ │ - rsbseq r7, r4, ip, ror #30 │ │ │ │ - rsbseq r7, r4, r8, lsl #31 │ │ │ │ + addeq r8, r5, ip, lsl #4 │ │ │ │ + rsbseq r8, r4, ip │ │ │ │ + rsbseq r8, r4, r8, lsr #32 │ │ │ │ │ │ │ │ 002901b0 : │ │ │ │ ldrb r2, [r1, #15] │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r2, [r1, #14] │ │ │ │ bne 2901f8 │ │ │ │ lsl r3, r0, #22 │ │ │ │ @@ -72228,21 +72228,21 @@ │ │ │ │ lsr r9, r1, #1 │ │ │ │ orrs r8, r8, r3 │ │ │ │ orr r9, r9, r4, lsl #31 │ │ │ │ lsr r1, r4, #1 │ │ │ │ bne 290d74 │ │ │ │ b 290c6c │ │ │ │ bl 24aa84 │ │ │ │ - umulleq r7, r5, lr, fp │ │ │ │ - addeq r7, r5, pc, ror #22 │ │ │ │ + addeq r7, r5, lr, lsr ip │ │ │ │ + addeq r7, r5, pc, lsl #24 │ │ │ │ strdeq r7, [r0], -ip │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x008573b0 │ │ │ │ - rsbseq r7, r4, ip, lsr r2 │ │ │ │ + addeq r7, r5, r0, asr r4 │ │ │ │ + ldrsbeq r7, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ @ instruction: 0x000013b0 │ │ │ │ │ │ │ │ 00290fa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -72516,22 +72516,22 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ bicle r7, pc, r0, lsl #16 │ │ │ │ ldrshlt r1, [r2, #-119]! @ 0xffffff89 │ │ │ │ strdeq r9, [r1], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r5, r4, ror r1 │ │ │ │ - strdeq r7, [r5], r4 │ │ │ │ + addeq r7, r5, r4, lsl r2 │ │ │ │ + umulleq r7, r5, r4, r1 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r9, r1, r0, lsl r8 │ │ │ │ - addeq r6, r5, r4, lsr #31 │ │ │ │ - addeq r6, r5, r0, lsl #31 │ │ │ │ - addeq r6, r5, ip, lsr pc │ │ │ │ - rsbseq r6, r4, r4, asr #27 │ │ │ │ + addeq r7, r5, r4, asr #32 │ │ │ │ + addeq r7, r5, r0, lsr #32 │ │ │ │ + ldrdeq r6, [r5], ip │ │ │ │ + rsbseq r6, r4, r4, ror #28 │ │ │ │ andeq r1, r0, fp, lsr #9 │ │ │ │ │ │ │ │ 00291414 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72676,15 +72676,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 291638 │ │ │ │ mov r0, r4 │ │ │ │ bl 2915cc │ │ │ │ - bl 731764 │ │ │ │ + bl 73180c │ │ │ │ b 291630 │ │ │ │ │ │ │ │ 00291640 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -72704,59 +72704,59 @@ │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ ldr r2, [pc, #16] @ 2916ac │ │ │ │ str r2, [r0, #728] @ 0x2d8 │ │ │ │ bl 291614 │ │ │ │ - rsbseq r6, r4, r8, lsr #24 │ │ │ │ - ldrdeq r7, [r5], ip │ │ │ │ - rsbseq r6, r4, r4, lsl #24 │ │ │ │ + rsbseq r6, r4, r8, asr #25 │ │ │ │ + addeq r7, r5, ip, ror r4 │ │ │ │ + rsbseq r6, r4, r4, lsr #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ │ │ │ │ 002916b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d4e08 │ │ │ │ + bl 9d4eb0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002916d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d5028 │ │ │ │ + bl 9d50d0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002916fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291720 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d4de8 │ │ │ │ + bl 9d4e90 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291748 : │ │ │ │ @@ -72796,53 +72796,53 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002917c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002917e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291818 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291840 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -72865,15 +72865,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 993ccc │ │ │ │ + bl 993d74 │ │ │ │ ldr r2, [pc, #64] @ 291910 │ │ │ │ ldr r3, [pc, #56] @ 29190c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -72908,15 +72908,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 993d3c │ │ │ │ + bl 993de4 │ │ │ │ ldr r2, [pc, #64] @ 2919b4 │ │ │ │ ldr r3, [pc, #56] @ 2919b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -72978,15 +72978,15 @@ │ │ │ │ 00291a48 : │ │ │ │ orrs ip, r0, r1 │ │ │ │ beq 291a80 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d6340 │ │ │ │ + bl 9d63e8 │ │ │ │ asr r3, r0, #31 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -73004,36 +73004,36 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00291aa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d6410 │ │ │ │ + bl 9d64b8 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291acc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d6368 │ │ │ │ + bl 9d6410 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291aec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d63ac │ │ │ │ + bl 9d6454 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291b10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -80703,20 +80703,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 298dd4 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ adceq r1, r1, ip, ror #26 │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ - rsbseq lr, r3, r4, asr pc │ │ │ │ + ldrsheq lr, [r3], #-244 @ 0xffffff0c @ │ │ │ │ ldr r1, [pc, #8] @ 298de8 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 98ff78 │ │ │ │ - rsbseq lr, r3, r8, lsr pc │ │ │ │ + b 990020 │ │ │ │ + ldrsbeq lr, [r3], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #496] @ 298ff4 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ @@ -80793,26 +80793,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 248b04 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 248b04 │ │ │ │ mov r0, r6 │ │ │ │ bl 248b04 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a7c30 │ │ │ │ + bl 9a7cd8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 248b04 │ │ │ │ bl 249620 │ │ │ │ ldr r1, [pc, #160] @ 298ffc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #152] @ 299000 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998700 │ │ │ │ + bl 9987a8 │ │ │ │ b 298ef0 │ │ │ │ str r2, [r4, #4] │ │ │ │ b 298ebc │ │ │ │ ldr ip, [pc, #132] @ 299004 │ │ │ │ ldr r3, [pc, #132] @ 299008 │ │ │ │ ldr r1, [pc, #132] @ 29900c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -80837,32 +80837,32 @@ │ │ │ │ ldr r2, [pc, #84] @ 29902c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ ldr r0, [pc, #68] @ 299030 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ bl 24aa84 │ │ │ │ adceq r1, r1, ip, lsl #26 │ │ │ │ andeq r5, r0, r8, lsr #5 │ │ │ │ - addeq pc, r4, r8, lsl fp @ │ │ │ │ - rsbseq fp, pc, r8, asr r5 @ │ │ │ │ - addeq sl, r2, ip, lsl r0 │ │ │ │ - addeq pc, r4, r8, ror #21 │ │ │ │ - rsbseq r0, r4, ip, lsl #8 │ │ │ │ - rsbseq r0, r4, r4, lsl #8 │ │ │ │ - addeq pc, r4, r0, asr #21 │ │ │ │ - rsbseq r0, r4, r4, ror #7 │ │ │ │ + @ instruction: 0x0084fbb8 │ │ │ │ + ldrsheq fp, [pc], #-88 @ │ │ │ │ + strheq sl, [r2], ip │ │ │ │ + addeq pc, r4, r8, lsl #23 │ │ │ │ + rsbseq r0, r4, ip, lsr #9 │ │ │ │ + rsbseq r0, r4, r4, lsr #9 │ │ │ │ + addeq pc, r4, r0, ror #22 │ │ │ │ + rsbseq r0, r4, r4, lsl #9 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - ldrsheq r0, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ - umulleq pc, r4, ip, sl @ │ │ │ │ - rsbseq r0, r4, r0, asr #7 │ │ │ │ + @ instruction: 0x00740490 │ │ │ │ + addeq pc, r4, ip, lsr fp @ │ │ │ │ + rsbseq r0, r4, r0, ror #8 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - rsbseq r0, r4, r8, ror #7 │ │ │ │ + rsbseq r0, r4, r8, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #696] @ 299308 │ │ │ │ mov r7, r3 │ │ │ │ @@ -80966,58 +80966,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 975b28 │ │ │ │ + bl 975bd0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29915c │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ bl 2490f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2992e4 │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae20 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #268] @ 299330 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998700 │ │ │ │ + bl 9987a8 │ │ │ │ ldr r0, [pc, #256] @ 299334 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998050 │ │ │ │ + bl 9980f8 │ │ │ │ b 299174 │ │ │ │ ldr r3, [pc, #240] @ 299338 │ │ │ │ ldr ip, [pc, #240] @ 29933c │ │ │ │ ldr r1, [pc, #240] @ 299340 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, #1 │ │ │ │ b 2991a4 │ │ │ │ ldr r3, [pc, #200] @ 299344 │ │ │ │ ldr ip, [pc, #200] @ 299348 │ │ │ │ ldr r1, [pc, #200] @ 29934c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 29926c │ │ │ │ mov r0, #20 │ │ │ │ bl 2487f8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae20 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -81038,44 +81038,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 248870 │ │ │ │ mov r7, r0 │ │ │ │ b 29921c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r8, asr #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrheq r0, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ - ldrheq r0, [r4], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r0, r4, r4, asr #7 │ │ │ │ - rsbseq r0, r4, r8, ror r3 │ │ │ │ - addeq r4, r0, ip, lsl #28 │ │ │ │ - rsbseq r0, r4, ip, lsl #7 │ │ │ │ - rsbseq r0, r4, r8, ror r3 │ │ │ │ + rsbseq r0, r4, r0, asr r4 │ │ │ │ + rsbseq r0, r4, r4, asr r4 │ │ │ │ + rsbseq r0, r4, r4, ror #8 │ │ │ │ + rsbseq r0, r4, r8, lsl r4 │ │ │ │ + addeq r4, r0, ip, lsr #29 │ │ │ │ + rsbseq r0, r4, ip, lsr #8 │ │ │ │ + rsbseq r0, r4, r8, lsl r4 │ │ │ │ adceq r1, r1, r0, ror r9 │ │ │ │ - rsbseq r0, r4, r0, asr #5 │ │ │ │ + rsbseq r0, r4, r0, ror #6 │ │ │ │ + rsbseq r0, r4, r0, ror r3 │ │ │ │ + addeq pc, r4, r4, asr #17 │ │ │ │ + rsbseq r0, r4, r0, ror #5 │ │ │ │ + rsbseq r0, r4, r4, ror #3 │ │ │ │ + addeq pc, r4, ip, lsl #17 │ │ │ │ ldrsbeq r0, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ - addeq pc, r4, r4, lsr #16 │ │ │ │ - rsbseq r0, r4, r0, asr #4 │ │ │ │ - rsbseq r0, r4, r4, asr #2 │ │ │ │ - addeq pc, r4, ip, ror #15 │ │ │ │ - rsbseq r0, r4, r0, lsr r2 │ │ │ │ - rsbseq r0, r4, r0, lsl r1 │ │ │ │ - ldrsheq lr, [sp], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r0, r4, ip, ror #3 │ │ │ │ + ldrheq r0, [r4], #-16 @ │ │ │ │ + @ instruction: 0x007de99c │ │ │ │ + rsbseq r0, r4, ip, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #128] @ 0x80 │ │ │ │ ldr r4, [pc, #144] @ 299404 │ │ │ │ cmp ip, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ beq 2993d8 │ │ │ │ mov r6, r1 │ │ │ │ - bl 730dbc │ │ │ │ + bl 730e64 │ │ │ │ ldr r3, [pc, #120] @ 299408 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r3, [pc, #112] @ 29940c │ │ │ │ ldr r5, [pc, #112] @ 299410 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -81087,35 +81087,35 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 298dec │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #72] @ 299418 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 98ff78 │ │ │ │ + b 990020 │ │ │ │ ldr r3, [pc, #60] @ 29941c │ │ │ │ ldr lr, [pc, #60] @ 299420 │ │ │ │ ldr r1, [pc, #60] @ 299424 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #380 @ 0x17c │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 248810 │ │ │ │ adceq r1, r1, r4, lsr #15 │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ andeq r5, r0, r8, lsr #5 │ │ │ │ - ldrsheq pc, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + @ instruction: 0x00740098 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ - addeq pc, r4, ip, lsl #13 │ │ │ │ - rsbseq r0, r4, r8, lsr r1 │ │ │ │ - rsbseq pc, r3, ip, lsr #31 │ │ │ │ + addeq pc, r4, ip, lsr #14 │ │ │ │ + ldrsbeq r0, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r0, r4, ip, asr #32 │ │ │ │ │ │ │ │ 00299428 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #196] @ 299504 │ │ │ │ @@ -81145,15 +81145,15 @@ │ │ │ │ ldr ip, [pc, #128] @ 299520 │ │ │ │ eor r2, r2, r2, lsr #13 │ │ │ │ mul r2, r3, r2 │ │ │ │ ldr r0, [r0, ip] │ │ │ │ mov r3, #0 │ │ │ │ eor r2, r2, r2, lsr #16 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ - bl 9a2640 │ │ │ │ + bl 9a26e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2994dc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -81168,22 +81168,22 @@ │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ - blhi 97c7d0 │ │ │ │ + blhi 97c7d0 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ umlaleq r1, r1, ip, r6 @ │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ andeq r5, r0, r8, lsr #5 │ │ │ │ - addeq pc, r4, r8, lsl #11 │ │ │ │ - rsbseq r3, sl, ip, lsl r7 │ │ │ │ - rsbseq pc, r3, r8, lsr #29 │ │ │ │ + addeq pc, r4, r8, lsr #12 │ │ │ │ + ldrheq r3, [sl], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq pc, r3, r8, asr #30 │ │ │ │ │ │ │ │ 00299530 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #212] @ 29961c │ │ │ │ @@ -81197,34 +81197,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 9996b0 │ │ │ │ + bl 999758 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #1 │ │ │ │ - bl 99c944 │ │ │ │ + bl 99c9ec │ │ │ │ ldr r6, [pc, #148] @ 299628 │ │ │ │ add r6, pc, r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 299610 │ │ │ │ ldr r3, [pc, #136] @ 29962c │ │ │ │ ldr r1, [pc, #136] @ 299630 │ │ │ │ add r8, sp, #12 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 99bf74 │ │ │ │ + bl 99c01c │ │ │ │ mov r0, r4 │ │ │ │ - bl 99c564 │ │ │ │ + bl 99c60c │ │ │ │ ldr r2, [pc, #96] @ 299634 │ │ │ │ ldr r3, [pc, #72] @ 299620 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -81239,15 +81239,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r1, [r1], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq pc, r3, r0, ror #31 │ │ │ │ + rsbseq r0, r4, r0, lsl #1 │ │ │ │ adceq r1, r1, ip, lsl #11 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ adceq r1, r1, r8, asr #10 │ │ │ │ │ │ │ │ 00299638 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -81293,15 +81293,15 @@ │ │ │ │ bl 24b030 │ │ │ │ ldr r1, [pc, #136] @ 29976c │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r4] │ │ │ │ str r8, [r4, #4] │ │ │ │ strb r5, [r4, #8] │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ ldr r0, [r0, r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 299724 │ │ │ │ ldr r1, [pc, #100] @ 299770 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -81318,22 +81318,22 @@ │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 298dec │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #36] @ 29977c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 98ff78 │ │ │ │ + b 990020 │ │ │ │ adceq r1, r1, ip, asr #9 │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ andeq r5, r0, r8, lsr #5 │ │ │ │ - @ instruction: 0x0073e69c │ │ │ │ + rsbseq lr, r3, ip, lsr r7 │ │ │ │ ldrdeq r4, [r1], r4 @ │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - rsbseq pc, r3, r8, ror #24 │ │ │ │ + rsbseq pc, r3, r8, lsl #26 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ │ │ │ │ 00299780 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -81352,15 +81352,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ bl 2487f8 │ │ │ │ ldr fp, [pc, #1248] @ 299cb0 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 701588 │ │ │ │ + bl 701630 │ │ │ │ mov r3, #2 │ │ │ │ stm r4, {r0, r3} │ │ │ │ mov r3, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #8] │ │ │ │ bl 5d2d3c │ │ │ │ ldr r8, [r5] │ │ │ │ @@ -81379,15 +81379,15 @@ │ │ │ │ str r3, [r4, #8] │ │ │ │ beq 299c48 │ │ │ │ mov r1, #72 @ 0x48 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r4, r8 │ │ │ │ str r9, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r8, #8] │ │ │ │ - bl 9a7b9c │ │ │ │ + bl 9a7c44 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 24a67c │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ mov r1, #2 │ │ │ │ ldr r0, [r4] │ │ │ │ @@ -81487,15 +81487,15 @@ │ │ │ │ strb r3, [r5, #64] @ 0x40 │ │ │ │ subs r7, r0, #0 │ │ │ │ bne 299ba8 │ │ │ │ ldr r1, [pc, #744] @ 299cd4 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 98ff78 │ │ │ │ + bl 990020 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #12] │ │ │ │ ldreq r3, [sp, #36] @ 0x24 │ │ │ │ streq r2, [r3, #4] │ │ │ │ b 299810 │ │ │ │ @@ -81509,17 +81509,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a7c30 │ │ │ │ + bl 9a7cd8 │ │ │ │ mov r7, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 248b04 │ │ │ │ ldr r2, [pc, #632] @ 299ce4 │ │ │ │ ldr r3, [pc, #572] @ 299cac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -81546,15 +81546,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 24a88c │ │ │ │ b 299a50 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #496] @ 299cf4 │ │ │ │ @@ -81565,44 +81565,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 299ae4 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #448] @ 299d00 │ │ │ │ ldr r2, [pc, #448] @ 299d04 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #444] @ 299d08 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 299ae4 │ │ │ │ ldr r4, [r4] │ │ │ │ bl 249620 │ │ │ │ ldr r3, [pc, #400] @ 299d0c │ │ │ │ ldr r1, [pc, #400] @ 299d10 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [pc, #392] @ 299d14 │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 299ae4 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r3, [r4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r4, [pc, #348] @ 299d18 │ │ │ │ ldr r3, [pc, #348] @ 299d1c │ │ │ │ ldr r2, [pc, #348] @ 299d20 │ │ │ │ @@ -81610,22 +81610,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldrb r3, [r5, #65] @ 0x41 │ │ │ │ cmp r3, #0 │ │ │ │ beq 299c50 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 98ff78 │ │ │ │ + bl 990020 │ │ │ │ b 299a5c │ │ │ │ mov r1, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #268] @ 299d24 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #264] @ 299d28 │ │ │ │ @@ -81634,25 +81634,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 299ae4 │ │ │ │ mov r7, #0 │ │ │ │ b 299a5c │ │ │ │ ldrd r0, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 299638 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 98ff78 │ │ │ │ + bl 990020 │ │ │ │ b 299a5c │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ b 29990c │ │ │ │ ldr r3, [pc, #172] @ 299d30 │ │ │ │ ldr ip, [pc, #172] @ 299d34 │ │ │ │ ldr r1, [pc, #172] @ 299d38 │ │ │ │ @@ -81664,47 +81664,47 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r4, ror r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r1, r1, r0, asr r3 │ │ │ │ muleq r0, ip, sp │ │ │ │ - rsbseq pc, r3, ip, ror #25 │ │ │ │ - rsbseq pc, r3, ip, lsl #26 │ │ │ │ + rsbseq pc, r3, ip, lsl #27 │ │ │ │ + rsbseq pc, r3, ip, lsr #27 │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ andeq r5, r0, r8, lsr #5 │ │ │ │ - ldrheq pc, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq pc, r3, r0, asr fp @ │ │ │ │ strbcs pc, [r5, #-1169] @ 0xfffffb6f @ │ │ │ │ svcmi 0x006cdd1d │ │ │ │ - rsbseq pc, r3, ip, lsr #19 │ │ │ │ - addeq pc, r4, r8, asr #32 │ │ │ │ - rsbseq pc, r3, ip, lsl fp @ │ │ │ │ - rsbseq pc, r3, r8, ror #18 │ │ │ │ + rsbseq pc, r3, ip, asr #20 │ │ │ │ + addeq pc, r4, r8, ror #1 │ │ │ │ + ldrheq pc, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq pc, r3, r8, lsl #20 │ │ │ │ strheq r1, [r1], r0 @ │ │ │ │ - @ instruction: 0x0084efb4 │ │ │ │ + addeq pc, r4, r4, asr r0 @ │ │ │ │ + rsbseq pc, r3, r8, lsr #22 │ │ │ │ + rsbseq pc, r3, r4, ror r9 @ │ │ │ │ + strdeq lr, [r4], ip │ │ │ │ + rsbseq pc, r3, ip, lsl #24 │ │ │ │ + rsbseq pc, r3, r4, lsl r9 @ │ │ │ │ + addeq lr, r4, r4, asr #31 │ │ │ │ + ldrsbeq pc, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + ldrsbeq pc, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq pc, r3, ip, ror #21 │ │ │ │ + rsbseq pc, r3, r8, lsr #17 │ │ │ │ + addeq lr, r4, r4, lsl #31 │ │ │ │ + rsbseq pc, r3, r0, ror r8 @ │ │ │ │ + addeq lr, r4, r0, asr pc │ │ │ │ + rsbseq pc, r3, r0, asr #23 │ │ │ │ rsbseq pc, r3, r8, lsl #21 │ │ │ │ - ldrsbeq pc, [r3], #-132 @ 0xffffff7c @ │ │ │ │ - addeq lr, r4, ip, asr pc │ │ │ │ - rsbseq pc, r3, ip, ror #22 │ │ │ │ - rsbseq pc, r3, r4, ror r8 @ │ │ │ │ - addeq lr, r4, r4, lsr #30 │ │ │ │ - rsbseq pc, r3, r4, lsr sl @ │ │ │ │ - rsbseq pc, r3, ip, lsr r8 @ │ │ │ │ - rsbseq pc, r3, ip, asr #20 │ │ │ │ - rsbseq pc, r3, r8, lsl #16 │ │ │ │ - addeq lr, r4, r4, ror #29 │ │ │ │ - ldrsbeq pc, [r3], #-112 @ 0xffffff90 @ │ │ │ │ - @ instruction: 0x0084eeb0 │ │ │ │ - rsbseq pc, r3, r0, lsr #22 │ │ │ │ - rsbseq pc, r3, r8, ror #19 │ │ │ │ - addeq lr, r4, r8, asr #28 │ │ │ │ - rsbseq pc, r3, ip, asr r7 @ │ │ │ │ - addeq lr, r4, r8, ror #27 │ │ │ │ - addeq r9, r2, r4, lsl r3 │ │ │ │ - rsbseq pc, r3, r8, lsl #14 │ │ │ │ + addeq lr, r4, r8, ror #29 │ │ │ │ + ldrsheq pc, [r3], #-124 @ 0xffffff84 @ │ │ │ │ + addeq lr, r4, r8, lsl #29 │ │ │ │ + @ instruction: 0x008293b4 │ │ │ │ + rsbseq pc, r3, r8, lsr #15 │ │ │ │ │ │ │ │ 00299d3c : │ │ │ │ mov r3, #0 │ │ │ │ b 299638 │ │ │ │ │ │ │ │ 00299d44 : │ │ │ │ mov r3, #1 │ │ │ │ @@ -81721,15 +81721,15 @@ │ │ │ │ b 29b234 │ │ │ │ │ │ │ │ 00299d64 : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 299da4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -81744,15 +81744,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 299e3c │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -81787,15 +81787,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 299ee8 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 299eac │ │ │ │ @@ -81825,15 +81825,15 @@ │ │ │ │ adceq r4, r1, r4, ror #21 │ │ │ │ │ │ │ │ 00299eec : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 299f2c │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -81848,15 +81848,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 299fc4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -81891,15 +81891,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 29a070 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 29a034 │ │ │ │ @@ -81973,15 +81973,15 @@ │ │ │ │ 0029a0f4 : │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0029a0fc : │ │ │ │ ldr r3, [pc, #40] @ 29a12c │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -82006,21 +82006,21 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r4, [r0, #16] │ │ │ │ mov r3, r0 │ │ │ │ cmp r4, r2 │ │ │ │ movcs r4, r2 │ │ │ │ ldr r2, [pc, #60] @ 29a1b8 │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r0, r2] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ mov r3, r4 │ │ │ │ - bl 732cd0 │ │ │ │ + bl 732d78 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ moveq r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -82038,15 +82038,15 @@ │ │ │ │ │ │ │ │ 0029a1cc : │ │ │ │ ldr r3, [pc, #192] @ 29a294 │ │ │ │ push {r4, lr} │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #184] @ 29a298 │ │ │ │ mov r1, r0 │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ ldr r3, [pc, #172] @ 29a29c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb lr, [ip, #25] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -82095,15 +82095,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ 29a2fc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [r3, #16] │ │ │ │ ldr r1, [r2, #132] @ 0x84 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ ldrd r2, [r3] │ │ │ │ str ip, [sp] │ │ │ │ @@ -82157,15 +82157,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #188] @ 29a43c │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [pc, #168] @ 29a440 │ │ │ │ lsr r1, r1, #4 │ │ │ │ add r2, r2, #8704 @ 0x2200 │ │ │ │ and r1, r1, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -82204,17 +82204,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 29a44c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ adceq r3, r1, r4, asr #26 │ │ │ │ - addeq lr, r4, ip, lsr r7 │ │ │ │ - @ instruction: 0x0084e6b8 │ │ │ │ - ldrsheq pc, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrdeq lr, [r4], ip │ │ │ │ + addeq lr, r4, r8, asr r7 │ │ │ │ + @ instruction: 0x0073f39c │ │ │ │ andeq r0, r0, r2, ror r1 │ │ │ │ │ │ │ │ 0029a450 : │ │ │ │ b 29c04c │ │ │ │ │ │ │ │ 0029a454 : │ │ │ │ ldr r3, [pc, #52] @ 29a490 │ │ │ │ @@ -82227,33 +82227,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 29a498 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ adceq r0, r1, r0, asr #13 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbseq lr, pc, r0, ror ip @ │ │ │ │ + rsbseq lr, pc, r0, lsl sp @ │ │ │ │ │ │ │ │ 0029a49c : │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r1, #0 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ bne 29a4c8 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov r3, #0 │ │ │ │ - b 975b28 │ │ │ │ + b 975bd0 │ │ │ │ │ │ │ │ 0029a4d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #332] @ 29a634 │ │ │ │ @@ -82262,19 +82262,19 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r3, [pc, #324] @ 29a63c │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29a608 │ │ │ │ - bl 75f0a0 │ │ │ │ + bl 75f148 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r1 │ │ │ │ bl 24ace8 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -82341,27 +82341,27 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r4, lsr r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r3, r1, r0, asr #23 │ │ │ │ adceq r0, r1, r0, asr r5 │ │ │ │ - ldrdeq lr, [r4], r0 │ │ │ │ - rsbseq pc, r3, r4, lsr #2 │ │ │ │ - rsbseq pc, r3, r0, lsl r1 @ │ │ │ │ + addeq lr, r4, r0, ror r5 │ │ │ │ + rsbseq pc, r3, r4, asr #3 │ │ │ │ + ldrheq pc, [r3], #-16 @ │ │ │ │ │ │ │ │ 0029a650 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #164] @ 29a70c │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29a6e4 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, r3 │ │ │ │ @@ -82373,15 +82373,15 @@ │ │ │ │ ldr r3, [pc, #104] @ 29a710 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldm r5, {r2, r3} │ │ │ │ - bl 71f4f4 │ │ │ │ + bl 71f59c │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -82395,49 +82395,49 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ adceq r3, r1, ip, asr sl │ │ │ │ adceq r3, r1, ip, lsl sl │ │ │ │ - strdeq lr, [r4], r4 │ │ │ │ - rsbseq pc, r3, r8, asr #32 │ │ │ │ - rsbseq pc, r3, r4, lsr r0 @ │ │ │ │ + umulleq lr, r4, r4, r4 │ │ │ │ + rsbseq pc, r3, r8, ror #1 │ │ │ │ + ldrsbeq pc, [r3], #-4 @ │ │ │ │ │ │ │ │ 0029a720 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ 29a788 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29a760 │ │ │ │ sub r2, r2, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 75f1c8 │ │ │ │ + b 75f270 │ │ │ │ ldr r3, [pc, #36] @ 29a78c │ │ │ │ ldr ip, [pc, #36] @ 29a790 │ │ │ │ ldr r1, [pc, #36] @ 29a794 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ adceq r3, r1, ip, lsl #19 │ │ │ │ - addeq lr, r4, r8, ror r3 │ │ │ │ - rsbseq lr, r3, ip, asr #31 │ │ │ │ - ldrheq lr, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + addeq lr, r4, r8, lsl r4 │ │ │ │ + rsbseq pc, r3, ip, rrx │ │ │ │ + rsbseq pc, r3, r8, asr r0 @ │ │ │ │ │ │ │ │ 0029a798 : │ │ │ │ b 29c064 │ │ │ │ │ │ │ │ 0029a79c : │ │ │ │ b 29c144 │ │ │ │ │ │ │ │ @@ -82470,17 +82470,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 29a82c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ - addeq lr, r4, r4, ror #5 │ │ │ │ - rsbseq lr, r3, r4, asr #30 │ │ │ │ - rsbseq lr, r3, r0, lsr #30 │ │ │ │ + addeq lr, r4, r4, lsl #7 │ │ │ │ + rsbseq lr, r3, r4, ror #31 │ │ │ │ + rsbseq lr, r3, r0, asr #31 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 0029a830 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -82521,17 +82521,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 29a8f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ - addeq lr, r4, r0, lsr #4 │ │ │ │ - rsbseq lr, r3, r0, lsl #29 │ │ │ │ - rsbseq lr, r3, ip, asr lr │ │ │ │ + addeq lr, r4, r0, asr #5 │ │ │ │ + rsbseq lr, r3, r0, lsr #30 │ │ │ │ + ldrsheq lr, [r3], #-236 @ 0xffffff14 @ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 0029a8f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82562,17 +82562,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 29a98c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ - addeq lr, r4, r4, lsl #3 │ │ │ │ - rsbseq lr, r3, r4, ror #27 │ │ │ │ - rsbseq lr, r3, r0, asr #27 │ │ │ │ + addeq lr, r4, r4, lsr #4 │ │ │ │ + rsbseq lr, r3, r4, lsl #29 │ │ │ │ + rsbseq lr, r3, r0, ror #28 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 0029a990 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82606,17 +82606,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 29aa34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ - ldrdeq lr, [r4], ip │ │ │ │ - rsbseq lr, r3, ip, lsr sp │ │ │ │ - rsbseq lr, r3, r8, lsl sp │ │ │ │ + addeq lr, r4, ip, ror r1 │ │ │ │ + ldrsbeq lr, [r3], #-220 @ 0xffffff24 @ │ │ │ │ + ldrheq lr, [r3], #-216 @ 0xffffff28 @ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 0029aa38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -82673,17 +82673,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 29ab38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ - ldrdeq sp, [r4], r8 │ │ │ │ - rsbseq lr, r3, r8, lsr ip │ │ │ │ - rsbseq lr, r3, r4, lsl ip │ │ │ │ + addeq lr, r4, r8, ror r0 │ │ │ │ + ldrsbeq lr, [r3], #-200 @ 0xffffff38 @ │ │ │ │ + ldrheq lr, [r3], #-196 @ 0xffffff3c @ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ ldm r2, {r1, r3} │ │ │ │ ldr r2, [r0] │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ bx r3 │ │ │ │ sub r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ @@ -82697,32 +82697,32 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 29ab8c │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ @ instruction: 0x00a0ffb4 │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ - @ instruction: 0x0073d19c │ │ │ │ + rsbseq sp, r3, ip, lsr r2 │ │ │ │ ldr r3, [pc, #20] @ 29abac │ │ │ │ ldr r1, [pc, #20] @ 29abb0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ sub r0, r0, #712 @ 0x2c8 │ │ │ │ b 255b10 │ │ │ │ ldrdeq r1, [lr], r0 @ │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r3, [r0, #708] @ 0x2c4 │ │ │ │ str r1, [r3] │ │ │ │ - b 7323f4 │ │ │ │ + b 73249c │ │ │ │ ldr r1, [pc, #8] @ 29abd0 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 98ff78 │ │ │ │ - rsbseq sp, r3, r0, asr r1 │ │ │ │ + b 990020 │ │ │ │ + ldrsheq sp, [r3], #-16 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #100] @ 29ac50 │ │ │ │ add r1, r1, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -82805,15 +82805,15 @@ │ │ │ │ beq 29ada0 │ │ │ │ ldr r9, [pc, #256] @ 29ae2c │ │ │ │ add r8, r7, #64 @ 0x40 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 98ff78 │ │ │ │ + bl 990020 │ │ │ │ bl 255b54 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r7, #56] @ 0x38 │ │ │ │ @@ -82828,23 +82828,23 @@ │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne 29ad70 │ │ │ │ ldr r3, [pc, #160] @ 29ae30 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ - bl 730dbc │ │ │ │ + bl 730e64 │ │ │ │ bl 255d94 │ │ │ │ ldr r0, [pc, #140] @ 29ae34 │ │ │ │ ldr r1, [pc, #140] @ 29ae38 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #136] @ 29ae3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 98ff78 │ │ │ │ + bl 990020 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 29abd4 │ │ │ │ ldr r3, [pc, #104] @ 29ae40 │ │ │ │ ldr ip, [pc, #104] @ 29ae44 │ │ │ │ @@ -82861,29 +82861,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq pc, r0, r8, lsr #29 │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ - ldrsbeq lr, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq lr, r3, ip, ror fp │ │ │ │ ldrdeq r1, [lr], r0 @ │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ adceq r1, lr, r8, asr r3 │ │ │ │ - rsbseq lr, r3, r4, asr #20 │ │ │ │ + rsbseq lr, r3, r4, ror #21 │ │ │ │ ldrdeq r1, [lr], r8 @ │ │ │ │ adceq r1, lr, r0, asr #5 │ │ │ │ - rsbseq lr, r3, r0, asr #19 │ │ │ │ + rsbseq lr, r3, r0, ror #20 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - umulleq sp, r4, ip, sp │ │ │ │ - addeq r8, r2, r4, asr #3 │ │ │ │ + addeq sp, r4, ip, lsr lr │ │ │ │ + addeq r8, r2, r4, ror #4 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - addeq sp, r4, r4, ror sp │ │ │ │ - rsbseq lr, r3, r8, ror #18 │ │ │ │ - rsbseq ip, r3, r8, lsr #30 │ │ │ │ + addeq sp, r4, r4, lsl lr │ │ │ │ + rsbseq lr, r3, r8, lsl #20 │ │ │ │ + rsbseq ip, r3, r8, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ beq 29aeb0 │ │ │ │ @@ -83095,15 +83095,15 @@ │ │ │ │ add r3, r7, r5, lsl #2 │ │ │ │ str sl, [r0] │ │ │ │ str r0, [r4, #8] │ │ │ │ str r3, [r0, #16] │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ mov r9, r0 │ │ │ │ str r3, [r0, #12] │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ str r9, [r7, r5, lsl #2] │ │ │ │ ldr r0, [pc, #112] @ 29b22c │ │ │ │ ldr r3, [r9, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r3, #0 │ │ │ │ addne r9, r9, #12 │ │ │ │ lsr ip, r6, #5 │ │ │ │ @@ -83124,15 +83124,15 @@ │ │ │ │ b 29b134 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, ip, ror sl @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq pc, r0, ip, asr sl @ │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ adceq r0, lr, r8, lsl #31 │ │ │ │ - rsbseq ip, r3, r4, lsr ip │ │ │ │ + ldrsbeq ip, [r3], #-196 @ 0xffffff3c @ │ │ │ │ adceq pc, r0, r0, ror #19 │ │ │ │ adceq r0, lr, ip, lsl #30 │ │ │ │ adceq r0, lr, ip, lsr #29 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ │ │ │ │ 0029b234 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -83198,15 +83198,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 29b324 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 98ff78 │ │ │ │ + b 990020 │ │ │ │ ldr r3, [pc, #84] @ 29b380 │ │ │ │ ldr ip, [pc, #84] @ 29b384 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 29b388 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r1, r6 │ │ │ │ @@ -83220,22 +83220,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #284 @ 0x11c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq pc, r0, ip, asr r8 @ │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ adceq r0, lr, ip, lsl #27 │ │ │ │ - @ instruction: 0x0073e490 │ │ │ │ + rsbseq lr, r3, r0, lsr r5 │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - addeq sp, r4, r8, asr #16 │ │ │ │ - addeq r7, r2, r0, ror ip │ │ │ │ + addeq sp, r4, r8, ror #17 │ │ │ │ + addeq r7, r2, r0, lsl sp │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - addeq sp, r4, r0, lsr #16 │ │ │ │ - rsbseq lr, r3, r8, lsl r4 │ │ │ │ - ldrsbeq ip, [r3], #-152 @ 0xffffff68 @ │ │ │ │ + addeq sp, r4, r0, asr #17 │ │ │ │ + ldrheq lr, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq ip, r3, r8, ror sl │ │ │ │ │ │ │ │ 0029b398 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r9, r0 │ │ │ │ @@ -83279,15 +83279,15 @@ │ │ │ │ sub r0, r0, #8 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ bl 2485ac │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 98ff78 │ │ │ │ + bl 990020 │ │ │ │ ldr r2, [pc, #88] @ 29b4c0 │ │ │ │ ldr r3, [pc, #60] @ 29b4a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -83302,15 +83302,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, r4, ror #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq pc, r0, ip, lsr r7 @ │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ adceq r0, lr, r4, ror #24 │ │ │ │ - rsbseq lr, r3, r8, ror #6 │ │ │ │ + rsbseq lr, r3, r8, lsl #8 │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ @ instruction: 0x00a0f6b4 │ │ │ │ │ │ │ │ 0029b4c4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -83360,16 +83360,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 29b5a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 248810 │ │ │ │ - strdeq sp, [r4], r8 │ │ │ │ - rsbseq lr, r3, ip, ror #3 │ │ │ │ + umulleq sp, r4, r8, r6 │ │ │ │ + rsbseq lr, r3, ip, lsl #5 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 0029b5a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83408,17 +83408,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 29b65c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ @ instruction: 0x00a1dab4 │ │ │ │ - addeq sp, r4, r0, asr #10 │ │ │ │ - rsbseq lr, r3, r4, lsr r1 │ │ │ │ - rsbseq lr, r3, r0, asr #2 │ │ │ │ + addeq sp, r4, r0, ror #11 │ │ │ │ + ldrsbeq lr, [r3], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq lr, r3, r0, ror #3 │ │ │ │ andeq r0, r0, sl, ror r1 │ │ │ │ │ │ │ │ 0029b660 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -83466,17 +83466,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 29b73c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq sp, r1, r4, ror #19 │ │ │ │ - addeq sp, r4, r0, ror #8 │ │ │ │ - rsbseq lr, r3, r4, asr r0 │ │ │ │ - rsbseq lr, r3, r0, rrx │ │ │ │ + addeq sp, r4, r0, lsl #10 │ │ │ │ + ldrsheq lr, [r3], #-4 @ │ │ │ │ + rsbseq lr, r3, r0, lsl #2 │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 0029b740 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -83531,17 +83531,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 29b838 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq sp, r1, r0, lsl #18 │ │ │ │ - addeq sp, r4, r4, ror #6 │ │ │ │ - rsbseq sp, r3, r8, asr pc │ │ │ │ - rsbseq sp, r3, r4, ror #30 │ │ │ │ + addeq sp, r4, r4, lsl #8 │ │ │ │ + ldrsheq sp, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq lr, r3, r4 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ │ │ │ │ 0029b83c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -83783,17 +83783,17 @@ │ │ │ │ ldr r4, [pc, #128] @ 29bc40 │ │ │ │ ldr r1, [pc, #128] @ 29bc44 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, r4, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a2c78 │ │ │ │ + bl 9a2d20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a22c0 │ │ │ │ + bl 9a2368 │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -83870,16 +83870,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #592 @ 0x250 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ - addeq ip, r4, r8, ror #28 │ │ │ │ - rsbseq sp, r3, ip, asr sl │ │ │ │ + addeq ip, r4, r8, lsl #30 │ │ │ │ + ldrsheq sp, [r3], #-172 @ 0xffffff54 @ │ │ │ │ │ │ │ │ 0029bd30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r1, r0, #8192 @ 0x2000 │ │ │ │ @@ -83950,16 +83950,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 29be68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ - addeq ip, r4, r0, lsr sp │ │ │ │ - rsbseq sp, r3, r0, lsr #18 │ │ │ │ + ldrdeq ip, [r4], r0 │ │ │ │ + rsbseq sp, r3, r0, asr #19 │ │ │ │ andeq r0, r0, r6, ror r2 │ │ │ │ │ │ │ │ 0029be6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -84026,31 +84026,31 @@ │ │ │ │ bne 29bf54 │ │ │ │ ldr r0, [pc, #76] @ 29bfbc │ │ │ │ ldr r1, [pc, #76] @ 29bfc0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #684 @ 0x2ac │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 98ff78 │ │ │ │ + bl 990020 │ │ │ │ ldr r3, [pc, #56] @ 29bfc4 │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r0, r3] │ │ │ │ - bl 730dbc │ │ │ │ + bl 730e64 │ │ │ │ bl 255d94 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 29af00 │ │ │ │ adceq lr, r0, ip, asr #24 │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ adceq r0, lr, r4, lsl #3 │ │ │ │ - rsbseq sp, r3, r0, lsl #17 │ │ │ │ + rsbseq sp, r3, r0, lsr #18 │ │ │ │ muleq r0, lr, r2 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ strdeq r0, [lr], r8 @ │ │ │ │ - ldrsheq sp, [r3], #-124 @ 0xffffff84 @ │ │ │ │ + @ instruction: 0x0073d89c │ │ │ │ adceq r2, r1, r8, lsr r1 │ │ │ │ │ │ │ │ 0029bfc8 : │ │ │ │ ldr r3, [pc, #40] @ 29bff8 │ │ │ │ ldr r2, [pc, #40] @ 29bffc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -84061,34 +84061,34 @@ │ │ │ │ ldr r2, [pc, #24] @ 29c008 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bx r3 │ │ │ │ adceq lr, r0, ip, asr #22 │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ adceq r0, lr, r4, lsl #1 │ │ │ │ - rsbseq sp, r3, r4, lsl #15 │ │ │ │ + rsbseq sp, r3, r4, lsr #16 │ │ │ │ @ instruction: 0x000002bb │ │ │ │ │ │ │ │ 0029c00c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 29c024 │ │ │ │ ldr r0, [pc, #36] @ 29c040 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 98fc90 │ │ │ │ + b 98fd38 │ │ │ │ ldr r0, [pc, #24] @ 29c044 │ │ │ │ ldr r1, [pc, #24] @ 29c048 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #708 @ 0x2c4 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 98ff78 │ │ │ │ + b 990020 │ │ │ │ adceq r0, lr, r0, asr r0 │ │ │ │ adceq r0, lr, ip, lsr r0 │ │ │ │ - rsbseq sp, r3, r0, asr #14 │ │ │ │ + rsbseq sp, r3, r0, ror #15 │ │ │ │ │ │ │ │ 0029c04c : │ │ │ │ ldr r3, [pc, #12] @ 29c060 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #132] @ 0x84 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -84131,28 +84131,28 @@ │ │ │ │ strne r2, [r3, #8] │ │ │ │ ldr r3, [pc, #72] @ 29c13c │ │ │ │ ldr r2, [pc, #72] @ 29c140 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #64 @ 0x40 │ │ │ │ str r4, [r3, #52]! @ 0x34 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 98ff78 │ │ │ │ + bl 990020 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrdeq pc, [sp], r8 @ │ │ │ │ adceq lr, r0, r8, lsl #21 │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ - rsbseq sp, r3, r8, lsr #13 │ │ │ │ + rsbseq sp, r3, r8, asr #14 │ │ │ │ andeq r0, r0, fp, ror #5 │ │ │ │ - rsbseq sp, r3, ip, lsl #13 │ │ │ │ + rsbseq sp, r3, ip, lsr #14 │ │ │ │ adceq pc, sp, r4, ror pc @ │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 0029c144 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -84182,27 +84182,27 @@ │ │ │ │ str r3, [r1] │ │ │ │ ldr r1, [pc, #64] @ 29c1f8 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ str r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #48] @ 29c1fc │ │ │ │ - bl 98ff78 │ │ │ │ + bl 990020 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ bl 2485d0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 248b04 │ │ │ │ adceq lr, r0, r0, asr #19 │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ strdeq pc, [sp], r4 @ │ │ │ │ - ldrsheq sp, [r3], #-84 @ 0xffffffac @ │ │ │ │ + @ instruction: 0x0073d694 │ │ │ │ ldrdeq pc, [sp], r0 @ │ │ │ │ - ldrheq sp, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq sp, r3, r0, asr r6 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 0029c200 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -84244,17 +84244,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #17 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq lr, r0, r4, lsl #18 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq ip, r4, ip, ror #19 │ │ │ │ - rsbseq sp, r3, r0, lsr r5 │ │ │ │ - rsbseq sp, r3, r4, asr #10 │ │ │ │ + addeq ip, r4, ip, lsl #21 │ │ │ │ + ldrsbeq sp, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq sp, r3, r4, ror #11 │ │ │ │ │ │ │ │ 0029c2c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #152] @ 29c374 │ │ │ │ @@ -84295,17 +84295,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq lr, r0, r0, asr #16 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq ip, r4, r8, lsr #18 │ │ │ │ - rsbseq sp, r3, ip, ror #8 │ │ │ │ - rsbseq sp, r3, r0, lsl #9 │ │ │ │ + addeq ip, r4, r8, asr #19 │ │ │ │ + rsbseq sp, r3, ip, lsl #10 │ │ │ │ + rsbseq sp, r3, r0, lsr #10 │ │ │ │ │ │ │ │ 0029c388 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 29c45c │ │ │ │ @@ -84316,33 +84316,33 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980bcc │ │ │ │ + bl 980c74 │ │ │ │ ldr r1, [pc, #148] @ 29c468 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980a40 │ │ │ │ + bl 980ae8 │ │ │ │ mov r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r3 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9c8714 │ │ │ │ + bl 9c87bc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29c414 │ │ │ │ - bl 997620 │ │ │ │ + bl 9976c8 │ │ │ │ ldr r2, [pc, #80] @ 29c46c │ │ │ │ ldr r3, [pc, #64] @ 29c460 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -84355,16 +84355,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, ip, ror r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r4, lr, r4, asr r5 │ │ │ │ - rsbseq sp, r3, r0, lsl #2 │ │ │ │ + ldrsheq r4, [lr], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq sp, r3, r0, lsr #3 │ │ │ │ adceq lr, r0, r0, lsl #14 │ │ │ │ │ │ │ │ 0029c470 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -84377,21 +84377,21 @@ │ │ │ │ ldr r1, [pc, #236] @ 29c58c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980dc4 │ │ │ │ + bl 980e6c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29c574 │ │ │ │ mov r1, sp │ │ │ │ - bl 9c85a0 │ │ │ │ + bl 9c8648 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 29c56c │ │ │ │ cmp r7, #0 │ │ │ │ beq 29c520 │ │ │ │ ldr r6, [pc, #160] @ 29c590 │ │ │ │ @@ -84400,20 +84400,20 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ sub r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29c4f4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94ed7c │ │ │ │ + bl 94ee24 │ │ │ │ ldr r2, [pc, #100] @ 29c594 │ │ │ │ ldr r3, [pc, #84] @ 29c588 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -84423,26 +84423,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 997620 │ │ │ │ + bl 9976c8 │ │ │ │ b 29c528 │ │ │ │ ldr r0, [pc, #28] @ 29c598 │ │ │ │ add r0, pc, r0 │ │ │ │ b 29c4c8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r8, lsl #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r4, lr, r4, ror #8 │ │ │ │ - rsbseq sp, r3, r8, lsl r3 │ │ │ │ + rsbseq r4, lr, r4, lsl #10 │ │ │ │ + ldrheq sp, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ adceq lr, r0, ip, ror #11 │ │ │ │ - addeq r3, r0, r0, lsr #28 │ │ │ │ + addeq r3, r0, r0, asr #29 │ │ │ │ │ │ │ │ 0029c59c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -84456,15 +84456,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 249ea8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bce20 │ │ │ │ + bl 9bcec8 │ │ │ │ cmp r6, #2 │ │ │ │ beq 29c638 │ │ │ │ ldr r2, [pc, #172] @ 29c6a8 │ │ │ │ ldr r3, [pc, #164] @ 29c6a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -84489,31 +84489,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 248870 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9c7b80 │ │ │ │ + bl 9c7c28 │ │ │ │ b 29c680 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bcd18 │ │ │ │ + bl 9bcdc0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9c7bd0 │ │ │ │ + bl 9c7c78 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 29c674 │ │ │ │ mov r0, r6 │ │ │ │ bl 248b04 │ │ │ │ b 29c5f4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, ip, asr r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq lr, r0, r0, lsr #10 │ │ │ │ - ldrsbeq sp, [r3], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq sp, r3, r4, ror r2 │ │ │ │ │ │ │ │ 0029c6b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -84527,15 +84527,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 249ea8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bce20 │ │ │ │ + bl 9bcec8 │ │ │ │ cmp r5, #2 │ │ │ │ beq 29c754 │ │ │ │ cmp r5, #3 │ │ │ │ beq 29c7b8 │ │ │ │ ldr r2, [pc, #256] @ 29c818 │ │ │ │ ldr r3, [pc, #248] @ 29c814 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -84562,31 +84562,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 248870 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9c7b80 │ │ │ │ + bl 9c7c28 │ │ │ │ b 29c79c │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bcd18 │ │ │ │ + bl 9bcdc0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9c7bd0 │ │ │ │ + bl 9c7c78 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 29c790 │ │ │ │ mov r0, r6 │ │ │ │ bl 248b04 │ │ │ │ b 29c710 │ │ │ │ ldr r2, [pc, #96] @ 29c820 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bcdc0 │ │ │ │ + bl 9bce68 │ │ │ │ ldr r2, [pc, #80] @ 29c824 │ │ │ │ ldr r3, [pc, #60] @ 29c814 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -84594,58 +84594,58 @@ │ │ │ │ bne 29c80c │ │ │ │ ldr r2, [pc, #48] @ 29c828 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9bcdc0 │ │ │ │ + b 9bce68 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r8, asr #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq lr, r0, r4, lsl #8 │ │ │ │ - ldrheq sp, [r3], #-4 @ │ │ │ │ - rsbseq fp, sp, r8, lsr #8 │ │ │ │ + rsbseq sp, r3, r4, asr r1 │ │ │ │ + rsbseq fp, sp, r8, asr #9 │ │ │ │ adceq lr, r0, r8, asr #6 │ │ │ │ - ldrsbeq lr, [r9], #-4 @ │ │ │ │ + rsbseq lr, r9, r4, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ mov r2, #4 │ │ │ │ bl 24ace8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757aa4 │ │ │ │ + bl 757b4c │ │ │ │ cmp r4, r0 │ │ │ │ beq 29c914 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7582bc │ │ │ │ + bl 758364 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754af4 │ │ │ │ + bl 754b9c │ │ │ │ ldr r3, [pc, #152] @ 29c920 │ │ │ │ ldr r1, [pc, #152] @ 29c924 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r1, [pc, #124] @ 29c928 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754f3c │ │ │ │ + bl 754fe4 │ │ │ │ ldr r1, [pc, #108] @ 29c92c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 249968 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r6, r6, #2 │ │ │ │ @@ -84664,29 +84664,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2485d0 │ │ │ │ ldr r8, [pc, #20] @ 29c930 │ │ │ │ add r8, pc, r8 │ │ │ │ b 29c878 │ │ │ │ - rsbseq r2, lr, r8, lsl r8 │ │ │ │ - rsbseq ip, r3, ip, lsl #31 │ │ │ │ + ldrheq r2, [lr], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq sp, r3, ip, lsr #32 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsbseq r2, lr, r8, lsl #15 │ │ │ │ + rsbseq r2, lr, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r5, r1 │ │ │ │ - bl 7582bc │ │ │ │ + bl 758364 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 7582bc │ │ │ │ + bl 758364 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 24a2a4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -84721,21 +84721,21 @@ │ │ │ │ ldr r1, [pc, #240] @ 29cad8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980dc4 │ │ │ │ + bl 980e6c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, r3 │ │ │ │ beq 29cab8 │ │ │ │ mov r1, sp │ │ │ │ - bl 8bbb84 │ │ │ │ + bl 8bbc2c │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 29ca74 │ │ │ │ mov r0, r5 │ │ │ │ bl 5a00c8 │ │ │ │ ldr r2, [pc, #164] @ 29cadc │ │ │ │ @@ -84760,34 +84760,34 @@ │ │ │ │ ldr r7, [pc, #92] @ 29cae0 │ │ │ │ mov r4, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29ca88 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93bc78 │ │ │ │ + bl 93bd20 │ │ │ │ ldr r1, [sp] │ │ │ │ b 29ca28 │ │ │ │ ldr r1, [pc, #36] @ 29cae4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ b 29ca30 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r0, asr #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x007b749c │ │ │ │ + rsbseq r7, fp, ip, lsr r5 │ │ │ │ adceq lr, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x0073cd9c │ │ │ │ - rsbseq ip, r3, ip, ror #26 │ │ │ │ + rsbseq ip, r3, ip, lsr lr │ │ │ │ + rsbseq ip, r3, ip, lsl #28 │ │ │ │ │ │ │ │ 0029cae8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #360] @ 29cc68 │ │ │ │ @@ -84800,44 +84800,44 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980d38 │ │ │ │ + bl 980de0 │ │ │ │ ldr r1, [pc, #312] @ 29cc74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980bcc │ │ │ │ + bl 980c74 │ │ │ │ ldr r1, [pc, #296] @ 29cc78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980bcc │ │ │ │ + bl 980c74 │ │ │ │ ldr r1, [pc, #280] @ 29cc7c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980bcc │ │ │ │ + bl 980c74 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ bne 29cbf8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7591f8 │ │ │ │ + bl 7592a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29cc2c │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 757890 │ │ │ │ + bl 757938 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 5a00c8 │ │ │ │ ldr r2, [pc, #196] @ 29cc80 │ │ │ │ ldr r3, [pc, #172] @ 29cc6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -84852,50 +84852,50 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 982534 │ │ │ │ + bl 9825dc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 29cbac │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8bbd30 │ │ │ │ + bl 8bbdd8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 29cbac │ │ │ │ ldr r2, [pc, #80] @ 29cc84 │ │ │ │ ldr r3, [pc, #80] @ 29cc88 │ │ │ │ ldr r1, [pc, #80] @ 29cc8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r2, r7} │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 997950 │ │ │ │ + bl 9979f8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 29cbac │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, ip, lsl r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq ip, r3, r8, lsl sp │ │ │ │ - rsbseq r7, fp, r0, asr r3 │ │ │ │ - rsbseq fp, sp, r4, lsr #29 │ │ │ │ - rsbseq r4, ip, r4, lsr #21 │ │ │ │ + ldrheq ip, [r3], #-216 @ 0xffffff28 @ │ │ │ │ + ldrsheq r7, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq fp, sp, r4, asr #30 │ │ │ │ + rsbseq r4, ip, r4, asr #22 │ │ │ │ adceq sp, r0, r0, ror #30 │ │ │ │ - ldrsheq ip, [fp], #-200 @ 0xffffff38 @ │ │ │ │ - umulleq ip, r4, ip, r0 │ │ │ │ - ldrsheq ip, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + @ instruction: 0x007bcd98 │ │ │ │ + addeq ip, r4, ip, lsr r1 │ │ │ │ + @ instruction: 0x0073cc98 │ │ │ │ │ │ │ │ 0029cc90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #324] @ 29cdec │ │ │ │ @@ -84907,26 +84907,26 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980bcc │ │ │ │ + bl 980c74 │ │ │ │ ldr r1, [pc, #280] @ 29cdf8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980bcc │ │ │ │ + bl 980c74 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8bbddc │ │ │ │ + bl 8bbe84 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 29cd94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 29cd38 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -84953,24 +84953,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 98287c │ │ │ │ + bl 982924 │ │ │ │ b 29cd38 │ │ │ │ mov r1, #1 │ │ │ │ - bl 98280c │ │ │ │ + bl 9828b4 │ │ │ │ ldr r1, [pc, #92] @ 29ce00 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 2486a8 │ │ │ │ b 29cd14 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #52] @ 29ce04 │ │ │ │ ldr r1, [pc, #52] @ 29ce08 │ │ │ │ @@ -84979,21 +84979,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq sp, r0, r4, ror lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r7, fp, ip, asr #3 │ │ │ │ - rsbseq fp, sp, r4, lsl sp │ │ │ │ + rsbseq r7, fp, ip, ror #4 │ │ │ │ + ldrheq fp, [sp], #-212 @ 0xffffff2c @ │ │ │ │ ldrdeq sp, [r0], r0 @ │ │ │ │ - rsbseq sp, r9, ip, lsr r6 │ │ │ │ - addeq fp, r4, r4, lsl pc │ │ │ │ - rsbseq ip, r3, r4, ror sl │ │ │ │ - rsbseq ip, r3, ip, lsl #21 │ │ │ │ + ldrsbeq sp, [r9], #-108 @ 0xffffff94 @ │ │ │ │ + @ instruction: 0x0084bfb4 │ │ │ │ + rsbseq ip, r3, r4, lsl fp │ │ │ │ + rsbseq ip, r3, ip, lsr #22 │ │ │ │ │ │ │ │ 0029ce10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r2, r1 │ │ │ │ @@ -85005,21 +85005,21 @@ │ │ │ │ ldr r1, [pc, #220] @ 29cf1c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980dc4 │ │ │ │ + bl 980e6c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #3] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 29ced4 │ │ │ │ add r1, sp, #3 │ │ │ │ - bl 7591f8 │ │ │ │ + bl 7592a0 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 29cef8 │ │ │ │ ldrb r3, [sp, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29cee0 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -85037,36 +85037,36 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 74e020 │ │ │ │ + bl 74e0c8 │ │ │ │ mov r1, r0 │ │ │ │ b 29ce84 │ │ │ │ ldr r1, [pc, #60] @ 29cf24 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ b 29ce90 │ │ │ │ ldr r1, [pc, #40] @ 29cf28 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ b 29ce90 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, r8, ror #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r7, fp, r4, asr #32 │ │ │ │ + rsbseq r7, fp, r4, ror #1 │ │ │ │ adceq sp, r0, r4, lsl #25 │ │ │ │ - rsbseq ip, r3, r0, asr #19 │ │ │ │ - rsbseq ip, r3, r4, lsl #19 │ │ │ │ + rsbseq ip, r3, r0, ror #20 │ │ │ │ + rsbseq ip, r3, r4, lsr #20 │ │ │ │ │ │ │ │ 0029cf2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #148] @ 29cfd8 │ │ │ │ @@ -85078,19 +85078,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 29cfe0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980bcc │ │ │ │ + bl 980c74 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 75b00c │ │ │ │ + bl 75b0b4 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 5a00c8 │ │ │ │ ldr r2, [pc, #76] @ 29cfe4 │ │ │ │ ldr r3, [pc, #64] @ 29cfdc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -85106,15 +85106,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, ip, asr #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, lr, r8, lsl #15 │ │ │ │ + rsbseq r2, lr, r8, lsr #16 │ │ │ │ adceq sp, r0, r4, lsl #23 │ │ │ │ │ │ │ │ 0029cfe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -85127,19 +85127,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 29d09c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980bcc │ │ │ │ + bl 980c74 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 75b15c │ │ │ │ + bl 75b204 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 5a00c8 │ │ │ │ ldr r2, [pc, #76] @ 29d0a0 │ │ │ │ ldr r3, [pc, #64] @ 29d098 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -85155,15 +85155,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, r0, lsl fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsheq r6, [r7], #-8 @ │ │ │ │ + @ instruction: 0x00776198 │ │ │ │ adceq sp, r0, r8, asr #21 │ │ │ │ │ │ │ │ 0029d0a4 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ @@ -85175,43 +85175,43 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 249ea8 │ │ │ │ ldr r8, [pc, #120] @ 29d154 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bce20 │ │ │ │ + bl 9bcec8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754f54 │ │ │ │ + bl 754ffc │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 29d148 │ │ │ │ mov r4, r9 │ │ │ │ b 29d110 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 29d148 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 754b20 │ │ │ │ + bl 754bc8 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ bl 24a4e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29d104 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bcdc0 │ │ │ │ + bl 9bce68 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29d110 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 249b9c │ │ │ │ - ldrsheq ip, [r3], #-116 @ 0xffffff8c @ │ │ │ │ + @ instruction: 0x0073c894 │ │ │ │ │ │ │ │ 0029d158 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -85220,19 +85220,19 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 249ea8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bce20 │ │ │ │ + bl 9bcec8 │ │ │ │ ldr r0, [pc, #112] @ 29d20c │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8bbb84 │ │ │ │ + bl 8bbc2c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 29d200 │ │ │ │ ldr r8, [pc, #92] @ 29d210 │ │ │ │ mov r4, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ b 29d1c8 │ │ │ │ ldr r4, [r4] │ │ │ │ @@ -85244,26 +85244,26 @@ │ │ │ │ mov r1, r8 │ │ │ │ bl 248bb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29d1bc │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bcdc0 │ │ │ │ + bl 9bce68 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29d1c8 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 93bc78 │ │ │ │ - rsbseq ip, r3, r0, asr #14 │ │ │ │ - rsbseq ip, r3, r4, lsr r7 │ │ │ │ + b 93bd20 │ │ │ │ + rsbseq ip, r3, r0, ror #15 │ │ │ │ + ldrsbeq ip, [r3], #-116 @ 0xffffff8c @ │ │ │ │ ldr r0, [pc, #4] @ 29d220 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addseq r0, r2, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 29d2c0 │ │ │ │ ldr r2, [pc, #132] @ 29d2c4 │ │ │ │ @@ -85271,44 +85271,44 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #100] @ 29d2cc │ │ │ │ ldr r1, [pc, #100] @ 29d2d0 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #68] @ 29d2d4 │ │ │ │ ldr r3, [pc, #68] @ 29d2d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq fp, r4, r4, asr #21 │ │ │ │ - rsbseq ip, r3, r4, lsr #13 │ │ │ │ - rsbseq ip, r3, ip, ror r6 │ │ │ │ - rsbseq ip, r3, r8, lsr #13 │ │ │ │ - rsbseq ip, r3, r0, asr #13 │ │ │ │ + addeq fp, r4, r4, ror #22 │ │ │ │ + rsbseq ip, r3, r4, asr #14 │ │ │ │ + rsbseq ip, r3, ip, lsl r7 │ │ │ │ + rsbseq ip, r3, r8, asr #14 │ │ │ │ + rsbseq ip, r3, r0, ror #14 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #124] @ 29d370 │ │ │ │ @@ -85318,15 +85318,15 @@ │ │ │ │ ldr r1, [pc, #116] @ 29d378 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #52 @ 0x34 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29d348 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -85338,21 +85338,21 @@ │ │ │ │ ldr r1, [pc, #44] @ 29d380 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 29d328 │ │ │ │ - addeq fp, r4, r4, lsl sl │ │ │ │ - rsbseq ip, r3, ip, lsr r6 │ │ │ │ - rsbseq ip, r3, r4, asr r6 │ │ │ │ - rsbseq ip, r3, ip, lsr r6 │ │ │ │ - rsbseq ip, r3, ip, lsl r6 │ │ │ │ + @ instruction: 0x0084bab4 │ │ │ │ + ldrsbeq ip, [r3], #-108 @ 0xffffff94 @ │ │ │ │ + ldrsheq ip, [r3], #-100 @ 0xffffff9c @ │ │ │ │ + ldrsbeq ip, [r3], #-108 @ 0xffffff94 @ │ │ │ │ + ldrheq ip, [r3], #-108 @ 0xffffff94 @ │ │ │ │ │ │ │ │ 0029d384 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #956] @ 29d758 │ │ │ │ @@ -85369,15 +85369,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr fp, [pc, #900] @ 29d76c │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #896] @ 29d770 │ │ │ │ add fp, pc, fp │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [fp, r3] │ │ │ │ @@ -85478,27 +85478,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #452] @ 29d784 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 29d494 │ │ │ │ bl 249bf0 │ │ │ │ ldr r3, [pc, #436] @ 29d788 │ │ │ │ ldr ip, [pc, #436] @ 29d78c │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #432] @ 29d790 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -85506,15 +85506,15 @@ │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b 29d4d4 │ │ │ │ ldr r3, [pc, #380] @ 29d794 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ @@ -85531,22 +85531,22 @@ │ │ │ │ beq 29d728 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 29d798 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 29d410 │ │ │ │ ldr r3, [pc, #264] @ 29d79c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29d4cc │ │ │ │ @@ -85565,63 +85565,63 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 29d7a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 29d4cc │ │ │ │ ldr r0, [pc, #140] @ 29d7a4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 29d494 │ │ │ │ ldr r0, [pc, #120] @ 29d7a8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 29d410 │ │ │ │ ldr r0, [pc, #100] @ 29d7ac │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 29d4cc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq fp, r4, ip, ror #18 │ │ │ │ + addeq fp, r4, ip, lsl #20 │ │ │ │ adceq sp, r0, ip, ror #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq ip, r3, ip, ror r5 │ │ │ │ - rsbseq ip, r3, r0, lsr #11 │ │ │ │ + rsbseq ip, r3, ip, lsl r6 │ │ │ │ + rsbseq ip, r3, r0, asr #12 │ │ │ │ adceq sp, r0, r0, lsr r7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq sp, r0, r0, asr #12 │ │ │ │ andeq r2, r0, r0, asr fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq ip, r3, r8, lsl #9 │ │ │ │ - addeq fp, r4, r8, lsr #14 │ │ │ │ - rsbseq ip, r3, r0, asr #8 │ │ │ │ - rsbseq ip, r3, r8, lsl #7 │ │ │ │ + rsbseq ip, r3, r8, lsr #10 │ │ │ │ + addeq fp, r4, r8, asr #15 │ │ │ │ + rsbseq ip, r3, r0, ror #9 │ │ │ │ + rsbseq ip, r3, r8, lsr #8 │ │ │ │ andeq r5, r0, r4, lsr #9 │ │ │ │ - rsbseq ip, r3, r0, lsr r3 │ │ │ │ - andeq r3, r0, r8, asr #7 │ │ │ │ - ldrsbeq ip, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq ip, r3, r0, lsl #7 │ │ │ │ - ldrheq ip, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ ldrsbeq ip, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + andeq r3, r0, r8, asr #7 │ │ │ │ + rsbseq ip, r3, ip, ror r4 │ │ │ │ + rsbseq ip, r3, r0, lsr #8 │ │ │ │ + rsbseq ip, r3, ip, asr r3 │ │ │ │ + rsbseq ip, r3, r0, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 29d800 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #52] @ 29d804 │ │ │ │ @@ -85629,28 +85629,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 29d384 │ │ │ │ - addeq fp, r4, r8, lsr r5 │ │ │ │ - rsbseq ip, r3, r8, ror #6 │ │ │ │ - rsbseq ip, r3, ip, lsl #7 │ │ │ │ + ldrdeq fp, [r4], r8 │ │ │ │ + rsbseq ip, r3, r8, lsl #8 │ │ │ │ + rsbseq ip, r3, ip, lsr #8 │ │ │ │ │ │ │ │ 0029d80c : │ │ │ │ add r1, r0, #4 │ │ │ │ ldr r0, [pc, #4] @ 29d81c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 999f90 │ │ │ │ + b 99a038 │ │ │ │ ldrdeq lr, [sp], ip @ │ │ │ │ │ │ │ │ 0029d820 : │ │ │ │ cmp r1, #2 │ │ │ │ bhi 29d860 │ │ │ │ ldr r3, [pc, #68] @ 29d874 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -85731,23 +85731,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 29dae4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 29d9ac │ │ │ │ ldr r3, [pc, #312] @ 29dad4 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29d9fc │ │ │ │ mov r4, #1 │ │ │ │ @@ -85789,55 +85789,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mvn ip, #0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 29daec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 29d9a8 │ │ │ │ ldr r0, [pc, #96] @ 29daf0 │ │ │ │ mvn r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 29d9a8 │ │ │ │ ldr r0, [pc, #72] @ 29daf4 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 29d9ac │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, r4, lsl #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq sp, r0, r4, ror r2 │ │ │ │ adceq lr, sp, ip, lsr #16 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ muleq r0, r0, fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq ip, r3, r4, lsr r2 │ │ │ │ + ldrsbeq ip, [r3], #-36 @ 0xffffffdc @ │ │ │ │ adceq sp, r0, r8, ror #2 │ │ │ │ - rsbseq ip, r3, r0, asr #2 │ │ │ │ - rsbseq ip, r3, r4, ror #2 │ │ │ │ - rsbseq ip, r3, r8, asr #2 │ │ │ │ + rsbseq ip, r3, r0, ror #3 │ │ │ │ + rsbseq ip, r3, r4, lsl #4 │ │ │ │ + rsbseq ip, r3, r8, ror #3 │ │ │ │ │ │ │ │ 0029daf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ @@ -85861,15 +85861,15 @@ │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29dc1c │ │ │ │ ldr r5, [pc, #292] @ 29dc88 │ │ │ │ add r1, sp, #4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 999ffc │ │ │ │ + bl 99a0a4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r5, r4 │ │ │ │ beq 29dbd8 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -85935,20 +85935,20 @@ │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq sp, r0, r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq lr, sp, ip, lsl #11 │ │ │ │ adceq lr, sp, ip, lsr #10 │ │ │ │ adceq ip, r0, ip, lsr pc │ │ │ │ - addeq fp, r4, r4, ror r1 │ │ │ │ - rsbseq fp, r3, ip, lsr pc │ │ │ │ - rsbseq ip, r3, ip │ │ │ │ - addeq fp, r4, ip, asr #2 │ │ │ │ - rsbseq fp, r3, r4, lsl pc │ │ │ │ - ldrheq fp, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + addeq fp, r4, r4, lsl r2 │ │ │ │ + ldrsbeq fp, [r3], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq ip, r3, ip, lsr #1 │ │ │ │ + addeq fp, r4, ip, ror #3 │ │ │ │ + ldrheq fp, [r3], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq ip, r3, r0, asr r0 │ │ │ │ │ │ │ │ 0029dcac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -86016,15 +86016,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq 29ddcc │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne 29dd9c │ │ │ │ add r0, r7, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 999fc0 │ │ │ │ + b 99a068 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487f8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ stm r0, {r1, r3} │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -86147,17 +86147,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 29dfb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq sl, r4, r0, lsr #28 │ │ │ │ - rsbseq fp, r3, r8, ror #23 │ │ │ │ - ldrsbeq fp, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + addeq sl, r4, r0, asr #29 │ │ │ │ + rsbseq fp, r3, r8, lsl #25 │ │ │ │ + rsbseq fp, r3, ip, ror sp │ │ │ │ │ │ │ │ 0029dfb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #356] @ 29e134 │ │ │ │ @@ -86195,15 +86195,15 @@ │ │ │ │ strne r2, [r3, #16] │ │ │ │ ldr r3, [pc, #252] @ 29e150 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #0 │ │ │ │ strne r2, [r3, #16] │ │ │ │ - bl 999ffc │ │ │ │ + bl 99a0a4 │ │ │ │ ldr r2, [pc, #228] @ 29e154 │ │ │ │ ldr r3, [pc, #196] @ 29e138 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -86234,41 +86234,41 @@ │ │ │ │ beq 29e120 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 29e164 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 29e010 │ │ │ │ ldr r0, [pc, #64] @ 29e168 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 29e010 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, ip, asr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq ip, r0, r8, lsr fp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq lr, [sp], r8 @ │ │ │ │ ldrdeq lr, [sp], r0 @ │ │ │ │ strheq lr, [sp], r8 @ │ │ │ │ adceq lr, sp, r0, lsr #1 │ │ │ │ adceq ip, r0, ip, lsr #21 │ │ │ │ andeq r1, r0, ip, asr #16 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq fp, r3, ip, ror fp │ │ │ │ - @ instruction: 0x0073bb94 │ │ │ │ + rsbseq fp, r3, ip, lsl ip │ │ │ │ + rsbseq fp, r3, r4, lsr ip │ │ │ │ │ │ │ │ 0029e16c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -86316,20 +86316,20 @@ │ │ │ │ bl 24b0d8 │ │ │ │ mov r2, #1 │ │ │ │ b 29e1dc │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 29e244 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addseq pc, r1, r8, asr r0 @ │ │ │ │ ldr r0, [pc, #8] @ 29e258 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addseq pc, r1, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #128] @ 29e2f4 │ │ │ │ ldr r3, [pc, #128] @ 29e2f8 │ │ │ │ @@ -86340,45 +86340,45 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr ip, [r1, r3] │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758184 │ │ │ │ + bl 75822c │ │ │ │ ldr r3, [pc, #84] @ 29e300 │ │ │ │ ldr r2, [pc, #84] @ 29e304 │ │ │ │ ldr r1, [pc, #84] @ 29e308 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 755d8c │ │ │ │ + bl 755e34 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ adceq ip, r0, r0, lsr #17 │ │ │ │ andeq r4, r0, r0, asr #30 │ │ │ │ - ldrheq r6, [sp], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r6, sp, r8, asr sl │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsbseq fp, r3, ip, lsl sl │ │ │ │ - ldrdeq r6, [r3], r4 │ │ │ │ + ldrheq fp, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + addeq r6, r3, r4, ror r9 │ │ │ │ ldr r0, [pc, #4] @ 29e318 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 998700 │ │ │ │ - rsbseq fp, r3, ip, asr #19 │ │ │ │ + b 9987a8 │ │ │ │ + rsbseq fp, r3, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -86466,39 +86466,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 29e4f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 29e404 │ │ │ │ ldr r0, [pc, #52] @ 29e4f8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 29e404 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, r0, asr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq ip, r0, r0, lsr r7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq ip, r0, r8, lsl #14 │ │ │ │ muleq r0, r4, r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq fp, r3, r8, asr r8 │ │ │ │ - rsbseq fp, r3, r4, ror r8 │ │ │ │ + ldrsheq fp, [r3], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq fp, r3, r4, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #452] @ 29e6d8 │ │ │ │ ldr r2, [pc, #452] @ 29e6dc │ │ │ │ ldr r4, [r0, #28] │ │ │ │ @@ -86543,18 +86543,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 29e588 │ │ │ │ ldrd r2, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ cmpeq r2, r7 │ │ │ │ bne 29e61c │ │ │ │ mov r0, #0 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #272] @ 29e6e8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ ldr r2, [pc, #264] @ 29e6ec │ │ │ │ ldr r3, [pc, #244] @ 29e6dc │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -86562,15 +86562,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 29e6d4 │ │ │ │ adds r2, r0, r7 │ │ │ │ adc r3, r4, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b1558 │ │ │ │ + b 9b1600 │ │ │ │ ldr r3, [pc, #204] @ 29e6f0 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29e5c8 │ │ │ │ @@ -86592,44 +86592,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 29e700 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 29e5c8 │ │ │ │ ldr r7, [pc, #40] @ 29e6e4 │ │ │ │ mov r4, #0 │ │ │ │ b 29e5b8 │ │ │ │ ldr r0, [pc, #60] @ 29e704 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 29e5c8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, r4, lsl #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq ip, r0, r0, ror #11 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ adceq ip, r0, r8, lsr r5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r0, lsl #13 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrheq fp, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq fp, r3, r0, asr #13 │ │ │ │ + rsbseq fp, r3, r0, asr r7 │ │ │ │ + rsbseq fp, r3, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -86655,15 +86655,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r4, [r5] │ │ │ │ cmp r4, #0 │ │ │ │ beq 29e760 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b04 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -86678,27 +86678,27 @@ │ │ │ │ ldr r3, [pc, #76] @ 29e820 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r5] │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #32] @ 29e820 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b1558 │ │ │ │ + b 9b1600 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 29e8e8 │ │ │ │ @@ -86706,75 +86706,75 @@ │ │ │ │ ldr r1, [pc, #172] @ 29e8f0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ str r3, [r4, #28] │ │ │ │ cmp r0, r3 │ │ │ │ beq 29e878 │ │ │ │ bl 29e3b4 │ │ │ │ ldr r5, [r4, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ beq 29e89c │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b04 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ beq 29e8c8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 248b04 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x0084a5b4 │ │ │ │ - rsbseq fp, r3, ip, asr r5 │ │ │ │ - rsbseq fp, r3, r0, ror r5 │ │ │ │ + addeq sl, r4, r4, asr r6 │ │ │ │ + ldrsheq fp, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq fp, r3, r0, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #596] @ 29eb60 │ │ │ │ ldr r2, [pc, #596] @ 29eb64 │ │ │ │ ldr r1, [pc, #596] @ 29eb68 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r6, [pc, #568] @ 29eb6c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r5, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 29eaf8 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 9adfa8 │ │ │ │ + bl 9ae050 │ │ │ │ mvn r3, #0 │ │ │ │ str r5, [r4, #24] │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487f8 │ │ │ │ ldr ip, [pc, #520] @ 29eb70 │ │ │ │ ldr r6, [pc, #520] @ 29eb74 │ │ │ │ @@ -86782,48 +86782,48 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #512] @ 29eb78 │ │ │ │ mov r1, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r2, ip} │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29eabc │ │ │ │ ldr r7, [pc, #472] @ 29eb7c │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ beq 29ea64 │ │ │ │ mov r0, #5 │ │ │ │ - bl 74e90c │ │ │ │ + bl 74e9b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29ea64 │ │ │ │ ldr r5, [r6] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ bne 29e9ec │ │ │ │ b 29ea00 │ │ │ │ ldr r5, [r5, #136] @ 0x88 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29ea00 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e9dc │ │ │ │ ldr r1, [pc, #376] @ 29eb80 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29eb0c │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ @@ -86900,23 +86900,23 @@ │ │ │ │ bne 29eb34 │ │ │ │ b 29ea9c │ │ │ │ ldr r3, [pc, #52] @ 29eb88 │ │ │ │ add r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ b 29ea3c │ │ │ │ - addeq sl, r4, r4, ror #9 │ │ │ │ - @ instruction: 0x0073b490 │ │ │ │ - rsbseq fp, r3, r4, lsr #9 │ │ │ │ + addeq sl, r4, r4, lsl #11 │ │ │ │ + rsbseq fp, r3, r0, lsr r5 │ │ │ │ + rsbseq fp, r3, r4, asr #10 │ │ │ │ ldrdeq sp, [sp], r0 @ │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ adceq sl, r1, r4, asr #23 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - rsbseq fp, r3, ip, lsr #8 │ │ │ │ - rsbseq fp, r3, r8, asr #7 │ │ │ │ + rsbseq fp, r3, ip, asr #9 │ │ │ │ + rsbseq fp, r3, r8, ror #8 │ │ │ │ ldrdeq sl, [r1], r0 @ │ │ │ │ adceq sl, r1, r8, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 29ebf0 │ │ │ │ @@ -86928,96 +86928,96 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #148 @ 0x94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 97804c │ │ │ │ - addeq sl, r4, r8, asr #4 │ │ │ │ - rsbseq fp, r3, r4, lsl r2 │ │ │ │ - rsbseq fp, r3, r8, ror #3 │ │ │ │ + b 9780f4 │ │ │ │ + addeq sl, r4, r8, ror #5 │ │ │ │ + ldrheq fp, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq fp, r3, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 29ec7c │ │ │ │ ldr r2, [pc, #104] @ 29ec80 │ │ │ │ ldr r1, [pc, #104] @ 29ec84 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ cmp r0, r2 │ │ │ │ beq 29ec5c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 7552cc │ │ │ │ + b 755374 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq sl, r4, r0, ror #3 │ │ │ │ - rsbseq fp, r3, r4, lsl #3 │ │ │ │ - rsbseq fp, r3, r4, lsr #3 │ │ │ │ + addeq sl, r4, r0, lsl #5 │ │ │ │ + rsbseq fp, r3, r4, lsr #4 │ │ │ │ + rsbseq fp, r3, r4, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r1, #0 │ │ │ │ beq 29ecf0 │ │ │ │ ldr r5, [pc, #92] @ 29ed0c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, r0 │ │ │ │ beq 29ecf0 │ │ │ │ ldr r0, [pc, #68] @ 29ed10 │ │ │ │ ldr r2, [pc, #68] @ 29ed14 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r2, r4, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq fp, r3, r4, lsr #2 │ │ │ │ - addeq sl, r4, ip, lsr #2 │ │ │ │ - rsbseq fp, r3, ip, asr #1 │ │ │ │ + rsbseq fp, r3, r4, asr #3 │ │ │ │ + addeq sl, r4, ip, asr #3 │ │ │ │ + rsbseq fp, r3, ip, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -87038,24 +87038,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9ae1a4 │ │ │ │ + b 9ae24c │ │ │ │ │ │ │ │ 0029ed8c : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - b 9ae1a4 │ │ │ │ + b 9ae24c │ │ │ │ │ │ │ │ 0029eda8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -87078,41 +87078,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9ae1a4 │ │ │ │ + b 9ae24c │ │ │ │ │ │ │ │ 0029ee1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ae2a8 │ │ │ │ + bl 9ae350 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29ee58 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9adfc0 │ │ │ │ - bl 9acbc8 │ │ │ │ + b 9ae068 │ │ │ │ + bl 9acc70 │ │ │ │ ldr r3, [pc, #20] @ 29ee78 │ │ │ │ ldr r1, [pc, #20] @ 29ee7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9abc58 │ │ │ │ + bl 9abd00 │ │ │ │ b 29ee44 │ │ │ │ - rsbseq sl, r3, r4, lsl #31 │ │ │ │ + rsbseq fp, r3, r4, lsr #32 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ │ │ │ │ 0029ee80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -87137,23 +87137,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ mov r1, #1 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #176] @ 29efb0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b1558 │ │ │ │ + b 9b1600 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ blt 29ef68 │ │ │ │ ldr r2, [r5, #120] @ 0x78 │ │ │ │ subs r3, r3, #0 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -87165,15 +87165,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ blx r2 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b1140 │ │ │ │ + b 9b11e8 │ │ │ │ ldr r3, [pc, #68] @ 29efb4 │ │ │ │ ldr r1, [pc, #68] @ 29efb8 │ │ │ │ ldr r0, [pc, #68] @ 29efbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ @@ -87185,20 +87185,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - addeq r9, r4, r4, lsl #29 │ │ │ │ - rsbseq sl, r3, r8, lsl #29 │ │ │ │ - rsbseq sl, r3, r0, lsr #29 │ │ │ │ - addeq r9, r4, r0, ror #28 │ │ │ │ - rsbseq sl, r3, r4, ror #28 │ │ │ │ - rsbseq sl, r3, r0, ror lr │ │ │ │ + addeq r9, r4, r4, lsr #30 │ │ │ │ + rsbseq sl, r3, r8, lsr #30 │ │ │ │ + rsbseq sl, r3, r0, asr #30 │ │ │ │ + addeq r9, r4, r0, lsl #30 │ │ │ │ + rsbseq sl, r3, r4, lsl #30 │ │ │ │ + rsbseq sl, r3, r0, lsl pc │ │ │ │ │ │ │ │ 0029efcc : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0029efd4 : │ │ │ │ str r1, [r0, #88] @ 0x58 │ │ │ │ @@ -87264,16 +87264,16 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r9, r4, ip, lsr #27 │ │ │ │ - addeq r9, r4, ip, ror sp │ │ │ │ + addeq r9, r4, ip, asr #28 │ │ │ │ + addeq r9, r4, ip, lsl lr │ │ │ │ │ │ │ │ 0029f0c8 : │ │ │ │ cmp r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -87320,17 +87320,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1344 @ 0x540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r9, r4, r4, lsl #25 │ │ │ │ - rsbseq sl, r3, r4, lsl #25 │ │ │ │ - ldrheq sl, [r3], #-192 @ 0xffffff40 @ │ │ │ │ + addeq r9, r4, r4, lsr #26 │ │ │ │ + rsbseq sl, r3, r4, lsr #26 │ │ │ │ + rsbseq sl, r3, r0, asr sp │ │ │ │ │ │ │ │ 0029f19c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -87419,30 +87419,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 29f3ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 29f208 │ │ │ │ ldr r0, [pc, #112] @ 29f3b0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 29f208 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 29f3b4 │ │ │ │ ldr r1, [pc, #80] @ 29f3b8 │ │ │ │ ldr r0, [pc, #80] @ 29f3bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ @@ -87453,23 +87453,23 @@ │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq fp, r0, r0, ror #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq fp, r0, ip, lsr #18 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq fp, [r0], r8 @ │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbseq sl, r3, r4, asr #24 │ │ │ │ + rsbseq sl, r3, r4, ror #25 │ │ │ │ muleq r0, r4, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + rsbseq sl, r3, ip, asr #23 │ │ │ │ + rsbseq sl, r3, r0, lsl #24 │ │ │ │ + addeq r9, r4, r0, lsr fp │ │ │ │ rsbseq sl, r3, ip, lsr #22 │ │ │ │ - rsbseq sl, r3, r0, ror #22 │ │ │ │ - umulleq r9, r4, r0, sl │ │ │ │ - rsbseq sl, r3, ip, lsl #21 │ │ │ │ - rsbseq sl, r3, r4, ror fp │ │ │ │ + rsbseq sl, r3, r4, lsl ip │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ │ │ │ │ 0029f3c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -87531,41 +87531,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 29f530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 29f418 │ │ │ │ ldr r0, [pc, #60] @ 29f534 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 29f418 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r0, r0, asr #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq fp, r0, r0, lsr #14 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ adceq fp, r0, r0, ror #13 │ │ │ │ andeq r1, r0, r4, ror r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq sl, r3, r0, lsr #20 │ │ │ │ - rsbseq sl, r3, r8, lsr sl │ │ │ │ + rsbseq sl, r3, r0, asr #21 │ │ │ │ + ldrsbeq sl, [r3], #-168 @ 0xffffff58 @ │ │ │ │ │ │ │ │ 0029f538 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #304] @ 29f680 │ │ │ │ @@ -87627,39 +87627,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 29f6a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 29f594 │ │ │ │ ldr r0, [pc, #52] @ 29f6a4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 29f594 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r0, ip, asr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq fp, r0, r0, lsr #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq fp, r0, r0, ror r5 │ │ │ │ muleq r0, r4, lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsheq sl, [r3], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq sl, r3, r8, lsl r9 │ │ │ │ + @ instruction: 0x0073a994 │ │ │ │ + ldrheq sl, [r3], #-152 @ 0xffffff68 @ │ │ │ │ │ │ │ │ 0029f6a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -87753,17 +87753,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r0, r8, asr r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r4, r8, lsl #14 │ │ │ │ + addeq r9, r4, r8, lsr #15 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r9, r4, r8, lsr #29 │ │ │ │ + addeq r9, r4, r8, asr #30 │ │ │ │ adceq fp, r0, ip, lsr #6 │ │ │ │ │ │ │ │ 0029f844 : │ │ │ │ cmp r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 29e3b4 │ │ │ │ @@ -87791,23 +87791,23 @@ │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ bcs 29fa00 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 9d59dc │ │ │ │ + bl 9d5a84 │ │ │ │ add r4, sl, sl, lsl #1 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ lsl r6, r4, #2 │ │ │ │ mov r1, r3 │ │ │ │ add r4, r5, r4, lsl #2 │ │ │ │ str r0, [r5, r6] │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d59dc │ │ │ │ + bl 9d5a84 │ │ │ │ cmp r9, #0 │ │ │ │ streq sl, [r4, #8] │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 29f984 │ │ │ │ @@ -87891,18 +87891,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #32] @ 29fa54 │ │ │ │ str sl, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9979f8 │ │ │ │ - addeq r9, r4, r0, ror #7 │ │ │ │ - @ instruction: 0x0073a594 │ │ │ │ - ldrsbeq sl, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + b 997aa0 │ │ │ │ + addeq r9, r4, r0, lsl #9 │ │ │ │ + rsbseq sl, r3, r4, lsr r6 │ │ │ │ + rsbseq sl, r3, r8, ror r4 │ │ │ │ andeq r0, r0, r6, ror #4 │ │ │ │ │ │ │ │ 0029fa58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -87916,31 +87916,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #52] @ 29fad4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ ldr r3, [pc, #36] @ 29fad8 │ │ │ │ ldr r1, [pc, #36] @ 29fadc │ │ │ │ ldr r0, [pc, #36] @ 29fae0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1456 @ 0x5b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #668 @ 0x29c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq sl, r3, r8, asr #10 │ │ │ │ - addeq r9, r4, r0, asr #6 │ │ │ │ - rsbseq sl, r3, r0, asr #6 │ │ │ │ - rsbseq sl, r3, ip, lsl r5 │ │ │ │ + rsbseq sl, r3, r8, ror #11 │ │ │ │ + addeq r9, r4, r0, ror #7 │ │ │ │ + rsbseq sl, r3, r0, ror #7 │ │ │ │ + ldrheq sl, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ │ │ │ │ 0029fae4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #1476] @ 2a00c0 │ │ │ │ @@ -88033,27 +88033,27 @@ │ │ │ │ beq 29ffdc │ │ │ │ cmp r3, #2 │ │ │ │ beq 29fe9c │ │ │ │ ldr r5, [pc, #1136] @ 2a00d4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ beq 29fdf4 │ │ │ │ ldr ip, [pc, #1108] @ 2a00d8 │ │ │ │ ldr r2, [pc, #1108] @ 2a00dc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 29fcf0 │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 29fcd0 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ @@ -88104,15 +88104,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #880] @ 2a00f4 │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r6, [pc, #868] @ 2a00f8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2a0004 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -88134,27 +88134,27 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 29e31c │ │ │ │ b 29fc5c │ │ │ │ ldr r5, [pc, #776] @ 2a0104 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ beq 29fcf0 │ │ │ │ ldr ip, [pc, #756] @ 2a0108 │ │ │ │ ldr r2, [pc, #756] @ 2a010c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #1552 @ 0x610 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ bl 2aea40 │ │ │ │ b 29fcf0 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29ffcc │ │ │ │ mov r0, r4 │ │ │ │ @@ -88171,15 +88171,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #652] @ 2a011c │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 29fd8c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq 29fc5c │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ @@ -88215,15 +88215,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #492] @ 2a012c │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 29fd8c │ │ │ │ ldr r3, [pc, #476] @ 2a0130 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fb40 │ │ │ │ ldr r3, [pc, #460] @ 2a0134 │ │ │ │ @@ -88240,22 +88240,22 @@ │ │ │ │ beq 2a007c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2a013c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 29fb40 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 29fc08 │ │ │ │ b 29fe5c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -88297,15 +88297,15 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ b 2a0060 │ │ │ │ ldr r0, [pc, #196] @ 2a0148 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 29fb40 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ 2a014c │ │ │ │ ldr r1, [pc, #172] @ 2a0150 │ │ │ │ ldr r0, [pc, #172] @ 2a0154 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ @@ -88315,47 +88315,47 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq fp, r0, r0, lsr #32 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq fp, r0, r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x00adc5bc │ │ │ │ - rsbseq sl, r3, ip, ror #2 │ │ │ │ - addeq r9, r4, r4, ror r1 │ │ │ │ - rsbseq sl, r3, r8, lsl r1 │ │ │ │ + rsbseq sl, r3, ip, lsl #4 │ │ │ │ + addeq r9, r4, r4, lsl r2 │ │ │ │ + ldrheq sl, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ adceq sl, r0, r4, lsr #28 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - umulleq r9, r4, r0, r0 │ │ │ │ - rsbseq sl, r3, ip, ror r0 │ │ │ │ - rsbseq sl, r3, r4, lsl r3 │ │ │ │ + addeq r9, r4, r0, lsr r1 │ │ │ │ + rsbseq sl, r3, ip, lsl r1 │ │ │ │ + ldrheq sl, [r3], #-52 @ 0xffffffcc @ │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ adceq ip, sp, r0, ror r3 │ │ │ │ adceq ip, sp, ip, lsr r3 │ │ │ │ adceq ip, sp, ip, lsr #6 │ │ │ │ - rsbseq sl, r3, ip, lsl #6 │ │ │ │ - addeq r8, r4, r4, ror #31 │ │ │ │ - rsbseq r9, r3, r8, lsl #31 │ │ │ │ - addeq r8, r4, r4, lsl #31 │ │ │ │ - rsbseq sl, r3, ip, asr r2 │ │ │ │ - rsbseq r9, r3, r0, ror pc │ │ │ │ + rsbseq sl, r3, ip, lsr #7 │ │ │ │ + addeq r9, r4, r4, lsl #1 │ │ │ │ + rsbseq sl, r3, r8, lsr #32 │ │ │ │ + addeq r9, r4, r4, lsr #32 │ │ │ │ + ldrsheq sl, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq sl, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - ldrdeq r8, [r4], r4 │ │ │ │ - rsbseq sl, r3, r8, lsl #3 │ │ │ │ - rsbseq r9, r3, r0, asr #29 │ │ │ │ + addeq r8, r4, r4, ror pc │ │ │ │ + rsbseq sl, r3, r8, lsr #4 │ │ │ │ + rsbseq r9, r3, r0, ror #30 │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ andeq r3, r0, r0, asr #4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq sl, r3, ip, asr r0 │ │ │ │ - addeq r8, r4, ip, ror #27 │ │ │ │ - addeq r8, r4, r4, asr #27 │ │ │ │ - ldrsbeq r9, [r3], #-240 @ 0xffffff10 @ │ │ │ │ - addeq r8, r4, r4, asr sp │ │ │ │ - rsbseq r9, r3, r0, asr sp │ │ │ │ - rsbseq r9, r3, ip, asr pc │ │ │ │ + ldrsheq sl, [r3], #-12 @ │ │ │ │ + addeq r8, r4, ip, lsl #29 │ │ │ │ + addeq r8, r4, r4, ror #28 │ │ │ │ + rsbseq sl, r3, r0, ror r0 │ │ │ │ + strdeq r8, [r4], r4 │ │ │ │ + ldrsheq r9, [r3], #-208 @ 0xffffff30 @ │ │ │ │ + ldrsheq r9, [r3], #-252 @ 0xffffff04 @ │ │ │ │ @ instruction: 0x000002b1 │ │ │ │ │ │ │ │ 002a015c : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -88370,15 +88370,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ ldr r0, [r1, #8] │ │ │ │ ldr ip, [r1, #12] │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r3, ip │ │ │ │ ldr r0, [r1] │ │ │ │ - b 9b1558 │ │ │ │ + b 9b1600 │ │ │ │ │ │ │ │ 002a01ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 2a0314 │ │ │ │ @@ -88447,40 +88447,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2a0334 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2a0200 │ │ │ │ ldr r0, [pc, #56] @ 2a0338 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2a0200 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq sl, r0, r8, asr r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq sl, r0, r8, lsr r9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq sl, [r0], r4 @ │ │ │ │ andeq r1, r0, ip, lsl #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r9, r3, ip, lsr #28 │ │ │ │ - rsbseq r9, r3, r4, asr lr │ │ │ │ + rsbseq r9, r3, ip, asr #29 │ │ │ │ + ldrsheq r9, [r3], #-228 @ 0xffffff1c @ │ │ │ │ │ │ │ │ 002a033c : │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ @@ -88512,17 +88512,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1600 @ 0x640 │ │ │ │ ldr r2, [pc, #24] @ 2a03d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r8, r4, ip, asr #20 │ │ │ │ - rsbseq r9, r3, r8, asr #20 │ │ │ │ - rsbseq r9, r3, r4, asr #27 │ │ │ │ + addeq r8, r4, ip, ror #21 │ │ │ │ + rsbseq r9, r3, r8, ror #21 │ │ │ │ + rsbseq r9, r3, r4, ror #28 │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002a03d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -88551,24 +88551,24 @@ │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ mov lr, r5 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm lr, {r0, r1} │ │ │ │ mov r0, #0 │ │ │ │ ldr r5, [r7, #116] @ 0x74 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #76] @ 2a04b4 │ │ │ │ mov r3, #0 │ │ │ │ rsbs r4, r6, #0 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ and r4, r4, #1000 @ 0x3e8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b1558 │ │ │ │ + bl 9b1600 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ @@ -88681,19 +88681,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ ldr r2, [pc, #32] @ 2a0670 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r8, r4, r8, lsl r8 │ │ │ │ - addeq r8, r4, r0, ror #15 │ │ │ │ - @ instruction: 0x008487b8 │ │ │ │ - ldrheq r9, [r3], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r9, r3, ip, asr #22 │ │ │ │ + @ instruction: 0x008488b8 │ │ │ │ + addeq r8, r4, r0, lsl #17 │ │ │ │ + addeq r8, r4, r8, asr r8 │ │ │ │ + rsbseq r9, r3, r4, asr r8 │ │ │ │ + rsbseq r9, r3, ip, ror #23 │ │ │ │ andeq r0, r0, r2, asr #6 │ │ │ │ │ │ │ │ 002a0674 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -88889,15 +88889,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r7, [r0, #156] @ 0x9c │ │ │ │ str r8, [r0, #160] @ 0xa0 │ │ │ │ strb r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2a09ec │ │ │ │ @@ -88927,17 +88927,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq r8, r4, r4, lsr #9 │ │ │ │ - rsbseq r9, r3, r8, ror #8 │ │ │ │ - rsbseq r9, r3, r8, asr #8 │ │ │ │ + addeq r8, r4, r4, asr #10 │ │ │ │ + rsbseq r9, r3, r8, lsl #10 │ │ │ │ + rsbseq r9, r3, r8, ror #9 │ │ │ │ │ │ │ │ 002a0a18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #196] @ 2a0af4 │ │ │ │ @@ -88948,15 +88948,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r7, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 2a2fc0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a2fa8 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ @@ -88987,17 +88987,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r8, r4, r0, asr #7 │ │ │ │ - rsbseq r9, r3, r4, ror #6 │ │ │ │ - rsbseq r9, r3, r8, lsl #7 │ │ │ │ + addeq r8, r4, r0, ror #8 │ │ │ │ + rsbseq r9, r3, r4, lsl #8 │ │ │ │ + rsbseq r9, r3, r8, lsr #8 │ │ │ │ │ │ │ │ 002a0b00 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0b18 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -89012,17 +89012,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ ldr r2, [pc, #24] @ 2a0b5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r8, r4, r4, asr #5 │ │ │ │ - rsbseq r9, r3, r0, asr #5 │ │ │ │ - rsbseq r9, r3, r4, ror r6 │ │ │ │ + addeq r8, r4, r4, ror #6 │ │ │ │ + rsbseq r9, r3, r0, ror #6 │ │ │ │ + rsbseq r9, r3, r4, lsl r7 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ │ │ │ │ 002a0b60 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0b78 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -89038,17 +89038,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1696 @ 0x6a0 │ │ │ │ ldr r2, [pc, #24] @ 2a0bbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r8, r4, r4, ror #4 │ │ │ │ - rsbseq r9, r3, r0, ror #4 │ │ │ │ - rsbseq r9, r3, r4, lsl r6 │ │ │ │ + addeq r8, r4, r4, lsl #6 │ │ │ │ + rsbseq r9, r3, r0, lsl #6 │ │ │ │ + ldrheq r9, [r3], #-100 @ 0xffffff9c @ │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 002a0bc0 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0bd8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -89064,17 +89064,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ ldr r2, [pc, #24] @ 2a0c1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r8, r4, r4, lsl #4 │ │ │ │ - rsbseq r9, r3, r0, lsl #4 │ │ │ │ - ldrheq r9, [r3], #-84 @ 0xffffffac @ │ │ │ │ + addeq r8, r4, r4, lsr #5 │ │ │ │ + rsbseq r9, r3, r0, lsr #5 │ │ │ │ + rsbseq r9, r3, r4, asr r6 │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ │ │ │ │ 002a0c20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -89380,17 +89380,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1744 @ 0x6d0 │ │ │ │ ldr r2, [pc, #24] @ 2a10d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r7, r4, ip, asr #26 │ │ │ │ - rsbseq r8, r3, r8, asr #26 │ │ │ │ - ldrsheq r9, [r3], #-12 @ │ │ │ │ + addeq r7, r4, ip, ror #27 │ │ │ │ + rsbseq r8, r3, r8, ror #27 │ │ │ │ + @ instruction: 0x0073919c │ │ │ │ andeq r0, r0, r3, ror #8 │ │ │ │ │ │ │ │ 002a10d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -89403,33 +89403,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 248870 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758864 │ │ │ │ + bl 75890c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 758154 │ │ │ │ + bl 7581fc │ │ │ │ mov r0, r5 │ │ │ │ bl 248b04 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2a1108 │ │ │ │ ldr r3, [pc, #32] @ 2a1168 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r8, r1, r0, asr r4 │ │ │ │ - rsbseq r9, r3, r0, asr #1 │ │ │ │ - rsbseq sl, sl, r4, lsr #3 │ │ │ │ + rsbseq r9, r3, r0, ror #2 │ │ │ │ + rsbseq sl, sl, r4, asr #4 │ │ │ │ @ instruction: 0x00adafbc │ │ │ │ │ │ │ │ 002a116c : │ │ │ │ str r1, [r0, #120] @ 0x78 │ │ │ │ str r2, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -89449,15 +89449,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2a11bc │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a11e4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a11b0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -89466,15 +89466,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r8, r1, r4, lsr #7 │ │ │ │ - rsbseq r8, r3, r8, lsr #24 │ │ │ │ + rsbseq r8, r3, r8, asr #25 │ │ │ │ adceq r8, r1, r4, asr r3 │ │ │ │ │ │ │ │ 002a1210 : │ │ │ │ ldr r3, [pc, #56] @ 2a1250 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -89519,27 +89519,27 @@ │ │ │ │ b 2a12c0 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a1328 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758e24 │ │ │ │ + bl 758ecc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ cmp r7, r0 │ │ │ │ bne 2a12b4 │ │ │ │ ldr r1, [pc, #108] @ 2a1360 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75761c │ │ │ │ + bl 7576c4 │ │ │ │ cmp sl, r0 │ │ │ │ bne 2a12b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -89552,32 +89552,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldrdeq r8, [r1], r0 @ │ │ │ │ adceq r9, r0, r4, lsr #17 │ │ │ │ - addeq r7, r4, r8, ror #22 │ │ │ │ + addeq r7, r4, r8, lsl #24 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - @ instruction: 0x007d3998 │ │ │ │ - rsbseq r6, r3, ip, ror r4 │ │ │ │ - umulleq r3, r3, ip, r8 @ │ │ │ │ + rsbseq r3, sp, r8, lsr sl │ │ │ │ + rsbseq r6, r3, ip, lsl r5 │ │ │ │ + addeq r3, r3, ip, lsr r9 │ │ │ │ │ │ │ │ 002a1364 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bl 339438 │ │ │ │ mov r1, r5 │ │ │ │ - bl 74dbe0 │ │ │ │ + bl 74dc88 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2a13c8 │ │ │ │ mov r1, r6 │ │ │ │ bl 2a1254 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2a1404 │ │ │ │ mov r0, r4 │ │ │ │ @@ -89597,73 +89597,73 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r2, [pc, #80] @ 2a1448 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997950 │ │ │ │ + bl 9979f8 │ │ │ │ b 2a13a8 │ │ │ │ ldr r3, [pc, #64] @ 2a144c │ │ │ │ ldr r2, [pc, #64] @ 2a1450 │ │ │ │ ldr r1, [pc, #64] @ 2a1454 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stm sp, {r2, r5} │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ 2a1458 │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2a13a8 │ │ │ │ - addeq r7, r4, r0, lsr #20 │ │ │ │ - rsbseq r8, fp, r0, asr r5 │ │ │ │ - rsbseq r8, r3, r8, lsl #20 │ │ │ │ + addeq r7, r4, r0, asr #21 │ │ │ │ + ldrsheq r8, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r8, r3, r8, lsr #21 │ │ │ │ andeq r0, r0, sl, lsl #10 │ │ │ │ - addeq r7, r4, r8, ror #19 │ │ │ │ - ldrheq r8, [r3], #-216 @ 0xffffff28 @ │ │ │ │ - ldrsbeq r8, [r3], #-148 @ 0xffffff6c @ │ │ │ │ + addeq r7, r4, r8, lsl #21 │ │ │ │ + rsbseq r8, r3, r8, asr lr │ │ │ │ + rsbseq r8, r3, r4, ror sl │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 002a145c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #96] @ 2a14d4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a14b8 │ │ │ │ ldr ip, [pc, #68] @ 2a14d8 │ │ │ │ ldr r2, [pc, #68] @ 2a14dc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r8, r3, ip, asr r9 │ │ │ │ - addeq r7, r4, r4, ror #18 │ │ │ │ - rsbseq r8, r3, ip, lsl #18 │ │ │ │ + ldrsheq r8, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + addeq r7, r4, r4, lsl #20 │ │ │ │ + rsbseq r8, r3, ip, lsr #19 │ │ │ │ │ │ │ │ 002a14e0 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -89673,62 +89673,62 @@ │ │ │ │ beq 2a1534 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #52] @ 2a1548 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq r8, r3, r0, asr #17 │ │ │ │ + rsbseq r8, r3, r0, ror #18 │ │ │ │ │ │ │ │ 002a154c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2a158c │ │ │ │ ldr r1, [pc, #88] @ 2a15c4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a159c │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 2a15c8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r8, r3, r8, ror #16 │ │ │ │ - rsbseq r8, r3, ip, asr ip │ │ │ │ + rsbseq r8, r3, r8, lsl #18 │ │ │ │ + ldrsheq r8, [r3], #-204 @ 0xffffff34 @ │ │ │ │ │ │ │ │ 002a15cc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a15f4 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ @@ -89746,55 +89746,55 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a1630 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2a1634 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1808 @ 0x710 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r7, r4, r8, ror #15 │ │ │ │ - rsbseq r8, r3, r8, ror #15 │ │ │ │ - ldrsheq r8, [r3], #-116 @ 0xffffff8c @ │ │ │ │ + addeq r7, r4, r8, lsl #17 │ │ │ │ + rsbseq r8, r3, r8, lsl #17 │ │ │ │ + @ instruction: 0x00738894 │ │ │ │ andeq r0, r0, r2, asr #10 │ │ │ │ │ │ │ │ 002a1638 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #472] @ 2a1828 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1768 │ │ │ │ ldr r7, [pc, #444] @ 2a182c │ │ │ │ ldr r2, [pc, #444] @ 2a1830 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a17f4 │ │ │ │ add r1, r7, #1760 @ 0x6e0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #384] @ 2a1834 │ │ │ │ ldr r1, [pc, #384] @ 2a1838 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #368] @ 2a183c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2a17c4 │ │ │ │ ldr r7, [pc, #348] @ 2a1840 │ │ │ │ @@ -89802,24 +89802,24 @@ │ │ │ │ add r7, r7, #16 │ │ │ │ b 2a16f8 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a17c4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ ldr r2, [pc, #312] @ 2a1844 │ │ │ │ mov r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a16ec │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [r6, #144] @ 0x90 │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne 2a16ec │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -89832,38 +89832,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 248870 │ │ │ │ ldr r5, [pc, #220] @ 2a184c │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a17dc │ │ │ │ ldr r0, [pc, #196] @ 2a1850 │ │ │ │ ldr r2, [pc, #196] @ 2a1854 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ bl 2ae6b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a17dc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 24ae20 │ │ │ │ ldr r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a17b8 │ │ │ │ ldr r0, [r6, #144] @ 0x90 │ │ │ │ - bl 754af4 │ │ │ │ + bl 754b9c │ │ │ │ b 2a17b8 │ │ │ │ ldr r0, [pc, #116] @ 2a1858 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 248870 │ │ │ │ @@ -89872,32 +89872,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 2a185c │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 24962c │ │ │ │ mov r0, r3 │ │ │ │ - bl 754af4 │ │ │ │ + bl 754b9c │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b 2a1754 │ │ │ │ - rsbseq r8, r3, r0, lsl #15 │ │ │ │ - addeq r7, r4, r8, lsl #15 │ │ │ │ - rsbseq r8, r3, ip, lsr #14 │ │ │ │ - rsbseq r6, r3, r0, ror r0 │ │ │ │ - rsbseq r3, sp, r0, lsl #11 │ │ │ │ + rsbseq r8, r3, r0, lsr #16 │ │ │ │ + addeq r7, r4, r8, lsr #16 │ │ │ │ + rsbseq r8, r3, ip, asr #15 │ │ │ │ + rsbseq r6, r3, r0, lsl r1 │ │ │ │ + rsbseq r3, sp, r0, lsr #12 │ │ │ │ adceq r7, r1, r4, ror lr │ │ │ │ - addeq r7, r4, r8, lsl r7 │ │ │ │ - @ instruction: 0x0073869c │ │ │ │ - rsbseq r8, r3, r0, asr #21 │ │ │ │ - @ instruction: 0x00738994 │ │ │ │ - addeq r7, r4, ip, ror #12 │ │ │ │ - rsbseq r8, r3, r4, lsl r6 │ │ │ │ - rsbseq r8, r3, ip, lsr sl │ │ │ │ - rsbseq r7, sl, r0, asr r5 │ │ │ │ + @ instruction: 0x008477b8 │ │ │ │ + rsbseq r8, r3, ip, lsr r7 │ │ │ │ + rsbseq r8, r3, r0, ror #22 │ │ │ │ + rsbseq r8, r3, r4, lsr sl │ │ │ │ + addeq r7, r4, ip, lsl #14 │ │ │ │ + ldrheq r8, [r3], #-100 @ 0xffffff9c @ │ │ │ │ + ldrsbeq r8, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + ldrsheq r7, [sl], #-80 @ 0xffffffb0 @ │ │ │ │ │ │ │ │ 002a1860 : │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #20] │ │ │ │ mvneq r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -89909,37 +89909,37 @@ │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r0, #0 │ │ │ │ beq 2a18d4 │ │ │ │ ldr r5, [pc, #84] @ 2a18ec │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a18d4 │ │ │ │ ldr ip, [pc, #64] @ 2a18f0 │ │ │ │ ldr r2, [pc, #64] @ 2a18f4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r0, [r0, #148] @ 0x94 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r8, r3, ip, lsr r5 │ │ │ │ - addeq r7, r4, r8, asr #10 │ │ │ │ - ldrsheq r8, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrsbeq r8, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq r7, r4, r8, ror #11 │ │ │ │ + @ instruction: 0x00738590 │ │ │ │ │ │ │ │ 002a18f8 : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2a1930 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #2 │ │ │ │ beq 2a1948 │ │ │ │ @@ -90131,28 +90131,28 @@ │ │ │ │ b 2a1be0 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a1d5c │ │ │ │ ldr r1, [pc, #728] @ 2a1ec0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1bd4 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne 2a1bd4 │ │ │ │ ldr r3, [pc, #696] @ 2a1ec4 │ │ │ │ ldr r1, [pc, #696] @ 2a1ec8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 758e24 │ │ │ │ + bl 758ecc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a1bd4 │ │ │ │ ldr r3, [pc, #664] @ 2a1ecc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a1d8c │ │ │ │ @@ -90170,28 +90170,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ cmp r7, #0 │ │ │ │ str r8, [r0, #148] @ 0x94 │ │ │ │ str r9, [r4, #120] @ 0x78 │ │ │ │ str sl, [r4, #124] @ 0x7c │ │ │ │ beq 2a1cc0 │ │ │ │ ldr r3, [pc, #540] @ 2a1ec4 │ │ │ │ ldr r1, [pc, #560] @ 2a1edc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 758528 │ │ │ │ + bl 7585d0 │ │ │ │ ldr r2, [pc, #536] @ 2a1ee0 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1856 @ 0x740 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 29f6a8 │ │ │ │ @@ -90204,15 +90204,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #484] @ 2a1ee8 │ │ │ │ mov r1, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ ldr r2, [pc, #464] @ 2a1eec │ │ │ │ ldr r3, [pc, #400] @ 2a1eb0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -90231,15 +90231,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a1e0c │ │ │ │ ldr r0, [pc, #376] @ 2a1ef0 │ │ │ │ mov fp, #480 @ 0x1e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 755b34 │ │ │ │ + bl 755bdc │ │ │ │ mov r5, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2a1c60 │ │ │ │ ldr r3, [pc, #352] @ 2a1ef4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -90258,22 +90258,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2a1f00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2a1c40 │ │ │ │ ldr r3, [pc, #240] @ 2a1f04 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a1d70 │ │ │ │ ldr r3, [pc, #208] @ 2a1ef8 │ │ │ │ @@ -90289,58 +90289,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2a1f08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2a1d70 │ │ │ │ ldr r0, [pc, #128] @ 2a1f0c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2a1c40 │ │ │ │ ldr r0, [pc, #112] @ 2a1f10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2a1d70 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umlaleq r8, r0, r4, pc @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umlaleq r7, r1, r4, r9 │ │ │ │ adceq r8, r0, r0, ror pc │ │ │ │ - addeq r7, r4, r4, lsr r2 │ │ │ │ - rsbseq r8, r3, r8, ror #3 │ │ │ │ + ldrdeq r7, [r4], r4 │ │ │ │ + rsbseq r8, r3, r8, lsl #5 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbseq r3, sp, ip, lsr #32 │ │ │ │ + rsbseq r3, sp, ip, asr #1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq r7, r4, ip, lsl #3 │ │ │ │ - rsbseq r8, r3, r0, lsr r1 │ │ │ │ - rsbseq r8, r3, r4, asr r1 │ │ │ │ - rsbseq r2, sp, ip, lsl #31 │ │ │ │ - addeq r7, r4, r0, lsr r1 │ │ │ │ + addeq r7, r4, ip, lsr #4 │ │ │ │ + ldrsbeq r8, [r3], #-16 @ │ │ │ │ + ldrsheq r8, [r3], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r3, sp, ip, lsr #32 │ │ │ │ + ldrdeq r7, [r4], r0 │ │ │ │ @ instruction: 0xffffc60c │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ adceq r8, r0, r0, lsl #28 │ │ │ │ - rsbseq r8, r3, r8, asr r0 │ │ │ │ + ldrsheq r8, [r3], #-8 @ │ │ │ │ andeq r3, r0, r0, lsr sp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r8, r3, r8, lsr #8 │ │ │ │ + rsbseq r8, r3, r8, asr #9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - rsbseq r8, r3, ip, ror #7 │ │ │ │ - rsbseq r8, r3, r0, asr #7 │ │ │ │ - rsbseq r8, r3, r8, ror #7 │ │ │ │ + rsbseq r8, r3, ip, lsl #9 │ │ │ │ + rsbseq r8, r3, r0, ror #8 │ │ │ │ + rsbseq r8, r3, r8, lsl #9 │ │ │ │ │ │ │ │ 002a1f14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #400] @ 2a20bc │ │ │ │ @@ -90369,15 +90369,15 @@ │ │ │ │ ldr r3, [pc, #324] @ 2a20cc │ │ │ │ ldr r1, [pc, #324] @ 2a20d0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 758528 │ │ │ │ + bl 7585d0 │ │ │ │ ldr r3, [pc, #300] @ 2a20d4 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1824 @ 0x720 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ @@ -90426,43 +90426,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2a20ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2a1f80 │ │ │ │ ldr r0, [pc, #68] @ 2a20f0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2a1f80 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ strdeq r8, [r0], r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r8, r0, r4, asr #23 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbseq r2, sp, ip, lsr #25 │ │ │ │ - addeq r6, r4, r0, asr lr │ │ │ │ - addeq r6, r4, r0, lsr #28 │ │ │ │ + rsbseq r2, sp, ip, asr #26 │ │ │ │ + strdeq r6, [r4], r0 │ │ │ │ + addeq r6, r4, r0, asr #29 │ │ │ │ adceq r8, r0, r8, lsr #22 │ │ │ │ andeq r2, r0, r8, asr r7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r8, r3, r0, lsl #4 │ │ │ │ - rsbseq r8, r3, r0, lsl r2 │ │ │ │ + rsbseq r8, r3, r0, lsr #5 │ │ │ │ + ldrheq r8, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ │ │ │ │ 002a20f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ 2a21a8 │ │ │ │ @@ -90474,15 +90474,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2a2130 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a2178 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a2124 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2a2124 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -90503,15 +90503,15 @@ │ │ │ │ mov r6, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r7, r1, r4, lsr r4 │ │ │ │ - ldrheq r7, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r7, r3, r4, asr sp │ │ │ │ │ │ │ │ 002a21b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -90519,15 +90519,15 @@ │ │ │ │ ldr r1, [pc, #208] @ 2a22a0 │ │ │ │ cmp r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldreq r7, [r0, #28] │ │ │ │ movne r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r2 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a2278 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2a2218 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2a222c │ │ │ │ @@ -90566,18 +90566,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #28] @ 2a22b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r7, r3, r0, lsl #24 │ │ │ │ - addeq r6, r4, r4, ror fp │ │ │ │ - rsbseq r7, r3, r0, ror fp │ │ │ │ - rsbseq r8, r3, r0, asr #32 │ │ │ │ + rsbseq r7, r3, r0, lsr #25 │ │ │ │ + addeq r6, r4, r4, lsl ip │ │ │ │ + rsbseq r7, r3, r0, lsl ip │ │ │ │ + rsbseq r8, r3, r0, ror #1 │ │ │ │ andeq r0, r0, r2, asr #11 │ │ │ │ │ │ │ │ 002a22b4 : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ movne r0, #0 │ │ │ │ @@ -90651,17 +90651,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2a23e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1968 @ 0x7b0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq r9, sp, r0, lsl #27 │ │ │ │ - addeq r6, r4, r8, lsr sl │ │ │ │ - rsbseq r7, r3, r8, lsr sl │ │ │ │ - rsbseq r7, r3, r4, lsr #30 │ │ │ │ + ldrdeq r6, [r4], r8 │ │ │ │ + ldrsbeq r7, [r3], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r7, r3, r4, asr #31 │ │ │ │ andeq r0, r0, r5, ror #11 │ │ │ │ │ │ │ │ 002a23ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -90708,45 +90708,45 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #128] @ 2a252c │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2a2530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 992914 │ │ │ │ + bl 9929bc │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a2504 │ │ │ │ ldr r3, [pc, #84] @ 2a2534 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, sl │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a245c │ │ │ │ cmp r9, #1 │ │ │ │ moveq r0, r3 │ │ │ │ beq 2a2464 │ │ │ │ mov r9, #1 │ │ │ │ b 2a2444 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 997620 │ │ │ │ + bl 9976c8 │ │ │ │ b 2a24d8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r8, r0, r4, lsl r7 │ │ │ │ - addeq r6, r4, r4, ror #19 │ │ │ │ + addeq r6, r4, r4, lsl #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq r9, [sp], ip @ │ │ │ │ ldrdeq r8, [r0], ip @ │ │ │ │ @ instruction: 0x00a086b0 │ │ │ │ andeq r4, r0, r8, lsr r9 │ │ │ │ - rsbseq r7, r3, r8, asr #28 │ │ │ │ + rsbseq r7, r3, r8, ror #29 │ │ │ │ adceq r9, sp, r4, lsr #24 │ │ │ │ │ │ │ │ 002a2538 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -90805,55 +90805,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #268] @ 2a2734 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 2a2738 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 992914 │ │ │ │ + bl 9929bc │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a26bc │ │ │ │ ldr r3, [pc, #224] @ 2a273c │ │ │ │ ldr r1, [r4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a25a0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r1, [pc, #176] @ 2a2740 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a4e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a26cc │ │ │ │ ldr r2, [pc, #160] @ 2a2744 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #156] @ 2a2748 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 997620 │ │ │ │ + bl 9976c8 │ │ │ │ b 2a2654 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r1, [pc, #108] @ 2a274c │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a4e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a269c │ │ │ │ ldr r2, [pc, #92] @ 2a2750 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -90870,24 +90870,24 @@ │ │ │ │ adceq r8, r0, r4, asr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00a085b0 │ │ │ │ adceq r9, sp, r4, ror fp │ │ │ │ adceq r8, r0, r8, ror #10 │ │ │ │ adceq r8, r0, r4, lsr r5 │ │ │ │ andeq r4, r0, r8, lsr r9 │ │ │ │ - rsbseq r7, r3, ip, asr #25 │ │ │ │ + rsbseq r7, r3, ip, ror #26 │ │ │ │ adceq r9, sp, r4, lsr #21 │ │ │ │ - addeq r5, r1, r4, lsr r0 │ │ │ │ - rsbseq r7, r3, r4, ror ip │ │ │ │ - rsbseq r7, r3, r4, asr #25 │ │ │ │ - rsbseq r7, r3, r4, lsl #25 │ │ │ │ - rsbseq r7, r3, r0, asr #24 │ │ │ │ - strdeq r6, [r4], r4 │ │ │ │ - ldrsheq r7, [r3], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r7, r3, r0, lsr ip │ │ │ │ + ldrdeq r5, [r1], r4 │ │ │ │ + rsbseq r7, r3, r4, lsl sp │ │ │ │ + rsbseq r7, r3, r4, ror #26 │ │ │ │ + rsbseq r7, r3, r4, lsr #26 │ │ │ │ + rsbseq r7, r3, r0, ror #25 │ │ │ │ + umulleq r6, r4, r4, r7 │ │ │ │ + @ instruction: 0x00737794 │ │ │ │ + ldrsbeq r7, [r3], #-192 @ 0xffffff40 @ │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ │ │ │ │ 002a2764 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -90924,21 +90924,21 @@ │ │ │ │ add r3, r3, #2016 @ 0x7e0 │ │ │ │ ldr r2, [pc, #44] @ 2a2824 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq r9, sp, ip, ror #18 │ │ │ │ - addeq r6, r4, r8, lsr r6 │ │ │ │ - rsbseq r7, r3, r4, lsr r6 │ │ │ │ - rsbseq r7, r3, r0, ror fp │ │ │ │ + ldrdeq r6, [r4], r8 │ │ │ │ + ldrsbeq r7, [r3], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r7, r3, r0, lsl ip │ │ │ │ andeq r0, r0, r4, lsr #12 │ │ │ │ - addeq r6, r4, r0, lsl r6 │ │ │ │ - rsbseq r7, r3, ip, lsl #12 │ │ │ │ - rsbseq r7, r3, r0, asr #23 │ │ │ │ + @ instruction: 0x008466b0 │ │ │ │ + rsbseq r7, r3, ip, lsr #13 │ │ │ │ + rsbseq r7, r3, r0, ror #24 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ │ │ │ │ 002a2828 : │ │ │ │ ldr r2, [r0] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 2a28a0 │ │ │ │ ldr r3, [pc, #156] @ 2a28d8 │ │ │ │ @@ -90979,19 +90979,19 @@ │ │ │ │ add r3, r3, #2032 @ 0x7f0 │ │ │ │ ldr r2, [pc, #36] @ 2a28f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq r9, sp, r8, asr #17 │ │ │ │ - rsbseq r7, r3, r8, ror #22 │ │ │ │ - rsbseq r7, r3, ip, asr #22 │ │ │ │ - addeq r6, r4, ip, lsr r5 │ │ │ │ - rsbseq r7, r3, r8, lsr r5 │ │ │ │ - rsbseq r7, r3, r4, ror sl │ │ │ │ + rsbseq r7, r3, r8, lsl #24 │ │ │ │ + rsbseq r7, r3, ip, ror #23 │ │ │ │ + ldrdeq r6, [r4], ip │ │ │ │ + ldrsbeq r7, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r7, r3, r4, lsl fp │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ │ │ │ │ 002a28f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -91019,30 +91019,30 @@ │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, sp │ │ │ │ b 2a2988 │ │ │ │ ldr r1, [r3] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 24902c │ │ │ │ cmp r4, #8 │ │ │ │ beq 2a29d4 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a296c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 992914 │ │ │ │ + bl 9929bc │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a2a0c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a296c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -91058,27 +91058,27 @@ │ │ │ │ bne 2a2a18 │ │ │ │ ldr r0, [pc, #64] @ 2a2a40 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 24902c │ │ │ │ ldr r0, [sp] │ │ │ │ - bl 997620 │ │ │ │ + bl 9976c8 │ │ │ │ b 2a29bc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r8, r0, r0, lsl r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r7, r3, r4, asr #21 │ │ │ │ - rsbseq r7, r4, ip, lsr fp │ │ │ │ + rsbseq r7, r3, r4, ror #22 │ │ │ │ + ldrsbeq r7, [r4], #-188 @ 0xffffff44 @ │ │ │ │ ldrdeq r8, [r0], r0 @ │ │ │ │ @ instruction: 0x00ad97b0 │ │ │ │ - ldrheq r7, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r7, r3, ip, asr sl │ │ │ │ andeq r4, r0, r8, lsr r9 │ │ │ │ adceq r8, r0, r0, asr #2 │ │ │ │ - rsbseq r7, r3, r8, lsl #20 │ │ │ │ + rsbseq r7, r3, r8, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3472] @ 0xd90 │ │ │ │ ldr ip, [pc, #800] @ 2a2d7c │ │ │ │ ldr r3, [pc, #800] @ 2a2d80 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -91279,31 +91279,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq r8, r0, r0, asr #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r7, r3, r8, lsl sl │ │ │ │ + ldrheq r7, [r3], #-168 @ 0xffffff58 @ │ │ │ │ adceq r8, r0, r0, lsr r0 │ │ │ │ - rsbseq r7, r3, ip, lsl sl │ │ │ │ - rsbseq r7, r3, ip, lsr #20 │ │ │ │ + ldrheq r7, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r7, r3, ip, asr #21 │ │ │ │ strbvs r6, [lr, #-3918]! @ 0xfffff0b2 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - addeq r7, r4, ip, ror #20 │ │ │ │ - ldrheq r7, [r3], #-152 @ 0xffffff68 @ │ │ │ │ + addeq r7, r4, ip, lsl #22 │ │ │ │ + rsbseq r7, r3, r8, asr sl │ │ │ │ adceq r7, r0, r0, ror #30 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - strdeq r7, [r4], r4 │ │ │ │ - rsbseq r7, r3, r4, ror #15 │ │ │ │ - addeq r7, r4, r8, asr #17 │ │ │ │ - ldrsbeq r7, [r3], #-120 @ 0xffffff88 @ │ │ │ │ - addeq r7, r4, r4, lsr #17 │ │ │ │ - rsbseq r7, r3, r0, lsl r8 │ │ │ │ - rsbseq r7, r3, r8, lsl r8 │ │ │ │ + umulleq r7, r4, r4, r9 │ │ │ │ + rsbseq r7, r3, r4, lsl #17 │ │ │ │ + addeq r7, r4, r8, ror #18 │ │ │ │ + rsbseq r7, r3, r8, ror r8 │ │ │ │ + addeq r7, r4, r4, asr #18 │ │ │ │ + ldrheq r7, [r3], #-128 @ 0xffffff80 @ │ │ │ │ + ldrheq r7, [r3], #-136 @ 0xffffff78 @ │ │ │ │ │ │ │ │ 002a2dc8 : │ │ │ │ ldrh r3, [r0, #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #304] @ 2a2f08 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91380,16 +91380,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #46 @ 0x2e │ │ │ │ bl 248ccc │ │ │ │ b 2a2e74 │ │ │ │ adceq r7, r0, r8, asr #26 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbseq r7, r3, r4, ror r7 │ │ │ │ - @ instruction: 0x00737794 │ │ │ │ + rsbseq r7, r3, r4, lsl r8 │ │ │ │ + rsbseq r7, r3, r4, lsr r8 │ │ │ │ │ │ │ │ 002a2f18 : │ │ │ │ ldr r0, [pc, #4] @ 2a2f24 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2a2a44 │ │ │ │ adceq r6, r1, r8, lsr #12 │ │ │ │ │ │ │ │ @@ -91739,17 +91739,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2a3458 │ │ │ │ ldr r0, [pc, #24] @ 2a345c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #70 @ 0x46 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - strdeq r7, [r4], r0 │ │ │ │ - rsbseq r7, r3, r4, asr #8 │ │ │ │ - rsbseq r7, r3, ip, asr #8 │ │ │ │ + umulleq r7, r4, r0, r2 │ │ │ │ + rsbseq r7, r3, r4, ror #9 │ │ │ │ + rsbseq r7, r3, ip, ror #9 │ │ │ │ │ │ │ │ 002a3460 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3490 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a3478 │ │ │ │ @@ -91769,17 +91769,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a34cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r7, r4, r4, lsl #3 │ │ │ │ - ldrsbeq r7, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r7, r3, r0, ror #7 │ │ │ │ + addeq r7, r4, r4, lsr #4 │ │ │ │ + rsbseq r7, r3, r8, ror r4 │ │ │ │ + rsbseq r7, r3, r0, lsl #9 │ │ │ │ │ │ │ │ 002a34d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -91806,17 +91806,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3558 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #88 @ 0x58 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - strdeq r7, [r4], r8 │ │ │ │ - rsbseq r7, r3, ip, asr #6 │ │ │ │ - rsbseq r7, r3, r4, asr r3 │ │ │ │ + umulleq r7, r4, r8, r1 │ │ │ │ + rsbseq r7, r3, ip, ror #7 │ │ │ │ + ldrsheq r7, [r3], #-52 @ 0xffffffcc @ │ │ │ │ │ │ │ │ 002a355c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a357c │ │ │ │ ldr r0, [r0, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91832,17 +91832,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a35b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - umulleq r7, r4, r8, r0 │ │ │ │ - rsbseq r7, r3, ip, ror #5 │ │ │ │ - ldrsheq r7, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + addeq r7, r4, r8, lsr r1 │ │ │ │ + rsbseq r7, r3, ip, lsl #7 │ │ │ │ + @ instruction: 0x00737394 │ │ │ │ │ │ │ │ 002a35bc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a35dc │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91858,17 +91858,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3618 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #105 @ 0x69 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r7, r4, r8, lsr r0 │ │ │ │ - rsbseq r7, r3, ip, lsl #5 │ │ │ │ - @ instruction: 0x00737294 │ │ │ │ + ldrdeq r7, [r4], r8 │ │ │ │ + rsbseq r7, r3, ip, lsr #6 │ │ │ │ + rsbseq r7, r3, r4, lsr r3 │ │ │ │ │ │ │ │ 002a361c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a363c │ │ │ │ ldr r0, [r0, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91884,17 +91884,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3678 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - ldrdeq r6, [r4], r8 │ │ │ │ - rsbseq r7, r3, ip, lsr #4 │ │ │ │ - rsbseq r7, r3, r4, lsr r2 │ │ │ │ + addeq r7, r4, r8, ror r0 │ │ │ │ + rsbseq r7, r3, ip, asr #5 │ │ │ │ + ldrsbeq r7, [r3], #-36 @ 0xffffffdc @ │ │ │ │ │ │ │ │ 002a367c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a369c │ │ │ │ ldr r0, [r0, #16] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91910,17 +91910,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a36d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r8, ror pc │ │ │ │ - rsbseq r7, r3, ip, asr #3 │ │ │ │ - ldrsbeq r7, [r3], #-20 @ 0xffffffec @ │ │ │ │ + addeq r7, r4, r8, lsl r0 │ │ │ │ + rsbseq r7, r3, ip, ror #4 │ │ │ │ + rsbseq r7, r3, r4, ror r2 │ │ │ │ │ │ │ │ 002a36dc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a36f8 │ │ │ │ ldrd r0, [r0, #24] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -91935,17 +91935,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3734 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r6, r4, ip, lsl pc │ │ │ │ - rsbseq r7, r3, r0, ror r1 │ │ │ │ - rsbseq r7, r3, r8, ror r1 │ │ │ │ + @ instruction: 0x00846fbc │ │ │ │ + rsbseq r7, r3, r0, lsl r2 │ │ │ │ + rsbseq r7, r3, r8, lsl r2 │ │ │ │ │ │ │ │ 002a3738 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3758 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91961,17 +91961,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3794 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #133 @ 0x85 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00846ebc │ │ │ │ - rsbseq r7, r3, r0, lsl r1 │ │ │ │ - rsbseq r7, r3, r8, lsl r1 │ │ │ │ + addeq r6, r4, ip, asr pc │ │ │ │ + ldrheq r7, [r3], #-16 @ │ │ │ │ + ldrheq r7, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ │ │ │ │ 002a3798 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a37b8 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91987,17 +91987,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a37f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r6, r4, ip, asr lr │ │ │ │ - ldrheq r7, [r3], #-0 @ │ │ │ │ - ldrheq r7, [r3], #-8 @ │ │ │ │ + strdeq r6, [r4], ip │ │ │ │ + rsbseq r7, r3, r0, asr r1 │ │ │ │ + rsbseq r7, r3, r8, asr r1 │ │ │ │ │ │ │ │ 002a37f8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3818 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92013,17 +92013,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3854 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - strdeq r6, [r4], ip │ │ │ │ - rsbseq r7, r3, r0, asr r0 │ │ │ │ - rsbseq r7, r3, r8, asr r0 │ │ │ │ + umulleq r6, r4, ip, lr │ │ │ │ + ldrsheq r7, [r3], #-0 @ │ │ │ │ + ldrsheq r7, [r3], #-8 @ │ │ │ │ │ │ │ │ 002a3858 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3878 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92039,17 +92039,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a38b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - umulleq r6, r4, ip, sp │ │ │ │ - ldrsheq r6, [r3], #-240 @ 0xffffff10 @ │ │ │ │ - ldrsheq r6, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + addeq r6, r4, ip, lsr lr │ │ │ │ + @ instruction: 0x00737090 │ │ │ │ + @ instruction: 0x00737098 │ │ │ │ │ │ │ │ 002a38b8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a38d8 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92065,17 +92065,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3914 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r6, r4, ip, lsr sp │ │ │ │ - @ instruction: 0x00736f90 │ │ │ │ - @ instruction: 0x00736f98 │ │ │ │ + ldrdeq r6, [r4], ip │ │ │ │ + rsbseq r7, r3, r0, lsr r0 │ │ │ │ + rsbseq r7, r3, r8, lsr r0 │ │ │ │ │ │ │ │ 002a3918 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3938 │ │ │ │ ldrb r0, [r0, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92091,17 +92091,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3974 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #312 @ 0x138 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - ldrdeq r6, [r4], ip │ │ │ │ - rsbseq r6, r3, r0, lsr pc │ │ │ │ - rsbseq r6, r3, r8, lsr pc │ │ │ │ + addeq r6, r4, ip, ror sp │ │ │ │ + ldrsbeq r6, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + ldrsbeq r6, [r3], #-248 @ 0xffffff08 @ │ │ │ │ │ │ │ │ 002a3978 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3998 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92117,17 +92117,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a39d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r6, r4, ip, ror ip │ │ │ │ - ldrsbeq r6, [r3], #-224 @ 0xffffff20 @ │ │ │ │ - ldrsbeq r6, [r3], #-232 @ 0xffffff18 @ │ │ │ │ + addeq r6, r4, ip, lsl sp │ │ │ │ + rsbseq r6, r3, r0, ror pc │ │ │ │ + rsbseq r6, r3, r8, ror pc │ │ │ │ │ │ │ │ 002a39d8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a39f8 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92143,17 +92143,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3a34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r6, r4, ip, lsl ip │ │ │ │ - rsbseq r6, r3, r0, ror lr │ │ │ │ - rsbseq r6, r3, r8, ror lr │ │ │ │ + @ instruction: 0x00846cbc │ │ │ │ + rsbseq r6, r3, r0, lsl pc │ │ │ │ + rsbseq r6, r3, r8, lsl pc │ │ │ │ │ │ │ │ 002a3a38 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3a58 │ │ │ │ ldrb r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92169,17 +92169,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3a94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00846bbc │ │ │ │ - rsbseq r6, r3, r0, lsl lr │ │ │ │ - rsbseq r6, r3, r8, lsl lr │ │ │ │ + addeq r6, r4, ip, asr ip │ │ │ │ + ldrheq r6, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + ldrheq r6, [r3], #-232 @ 0xffffff18 @ │ │ │ │ │ │ │ │ 002a3a98 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3ab8 │ │ │ │ ldrb r0, [r0, #65] @ 0x41 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92195,17 +92195,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3af4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #420 @ 0x1a4 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r6, r4, ip, asr fp │ │ │ │ - ldrheq r6, [r3], #-208 @ 0xffffff30 @ │ │ │ │ - ldrheq r6, [r3], #-216 @ 0xffffff28 @ │ │ │ │ + strdeq r6, [r4], ip │ │ │ │ + rsbseq r6, r3, r0, asr lr │ │ │ │ + rsbseq r6, r3, r8, asr lr │ │ │ │ │ │ │ │ 002a3af8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3b1c │ │ │ │ str r1, [r0, #32] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -92222,17 +92222,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3b58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - strdeq r6, [r4], r8 │ │ │ │ - rsbseq r6, r3, ip, asr #26 │ │ │ │ - rsbseq r6, r3, r4, asr sp │ │ │ │ + umulleq r6, r4, r8, fp │ │ │ │ + rsbseq r6, r3, ip, ror #27 │ │ │ │ + ldrsheq r6, [r3], #-212 @ 0xffffff2c @ │ │ │ │ │ │ │ │ 002a3b5c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3b80 │ │ │ │ str r1, [r0, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -92249,17 +92249,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3bbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - umulleq r6, r4, r4, sl │ │ │ │ - rsbseq r6, r3, r8, ror #25 │ │ │ │ - ldrsheq r6, [r3], #-192 @ 0xffffff40 @ │ │ │ │ + addeq r6, r4, r4, lsr fp │ │ │ │ + rsbseq r6, r3, r8, lsl #27 │ │ │ │ + @ instruction: 0x00736d90 │ │ │ │ │ │ │ │ 002a3bc0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3be4 │ │ │ │ str r1, [r0, #56] @ 0x38 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -92276,17 +92276,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3c20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r0, lsr sl │ │ │ │ - rsbseq r6, r3, r4, lsl #25 │ │ │ │ - rsbseq r6, r3, ip, lsl #25 │ │ │ │ + ldrdeq r6, [r4], r0 │ │ │ │ + rsbseq r6, r3, r4, lsr #26 │ │ │ │ + rsbseq r6, r3, ip, lsr #26 │ │ │ │ │ │ │ │ 002a3c24 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3c48 │ │ │ │ strb r1, [r0, #65] @ 0x41 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -92303,17 +92303,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3c84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r6, r4, ip, asr #19 │ │ │ │ - rsbseq r6, r3, r0, lsr #24 │ │ │ │ - rsbseq r6, r3, r8, lsr #24 │ │ │ │ + addeq r6, r4, ip, ror #20 │ │ │ │ + rsbseq r6, r3, r0, asr #25 │ │ │ │ + rsbseq r6, r3, r8, asr #25 │ │ │ │ │ │ │ │ 002a3c88 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3cac │ │ │ │ str r1, [r0] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -92330,31 +92330,31 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3ce8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r8, ror #18 │ │ │ │ - ldrheq r6, [r3], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r6, r3, r4, asr #23 │ │ │ │ + addeq r6, r4, r8, lsl #20 │ │ │ │ + rsbseq r6, r3, ip, asr ip │ │ │ │ + rsbseq r6, r3, r4, ror #24 │ │ │ │ │ │ │ │ 002a3cec : │ │ │ │ cmp r0, #524 @ 0x20c │ │ │ │ bhi 2a3d0c │ │ │ │ ldr r3, [pc, #28] @ 2a3d18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #1 │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r6, r4, ip, ror fp │ │ │ │ + addeq r6, r4, ip, lsl ip │ │ │ │ │ │ │ │ 002a3d1c : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2a3d48 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #161 @ 0xa1 │ │ │ │ @@ -92382,30 +92382,30 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 24b3e8 │ │ │ │ - addeq r6, r4, r8, lsl #22 │ │ │ │ + addeq r6, r4, r8, lsr #23 │ │ │ │ │ │ │ │ 002a3da4 : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi 2a3dc8 │ │ │ │ ldr r3, [pc, #32] @ 2a3dd4 │ │ │ │ lsl r0, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1408 @ 0x580 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r6, r4, r0, asr #21 │ │ │ │ + addeq r6, r4, r0, ror #22 │ │ │ │ │ │ │ │ 002a3dd8 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2a3e38 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a3e50 │ │ │ │ @@ -92444,18 +92444,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1904 @ 0x770 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r4, ror sl │ │ │ │ - addeq r6, r4, r8, lsl #20 │ │ │ │ - rsbseq r6, r3, r0, lsr sl │ │ │ │ - rsbseq r6, r3, r0, asr #20 │ │ │ │ + addeq r6, r4, r4, lsl fp │ │ │ │ + addeq r6, r4, r8, lsr #21 │ │ │ │ + ldrsbeq r6, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r6, r3, r0, ror #21 │ │ │ │ │ │ │ │ 002a3e98 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2a3ed8 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ cmp r0, #161 @ 0xa1 │ │ │ │ @@ -92511,15 +92511,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 24b3e8 │ │ │ │ - addeq r6, r4, ip, asr #18 │ │ │ │ + addeq r6, r4, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -92627,16 +92627,16 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx r6 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a4058 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a4008 │ │ │ │ - addeq r4, r8, r4, lsr #13 │ │ │ │ - ldrdeq r4, [r8], r0 │ │ │ │ + addeq r4, r8, r4, asr #14 │ │ │ │ + addeq r4, r8, r0, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ @@ -92707,24 +92707,24 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 2a428c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq 2a42c8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 248bb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a4280 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldrb r3, [r0, r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a4280 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -92916,15 +92916,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r5, r1, r8, lsl r1 │ │ │ │ ldr r0, [pc, #4] @ 2a45a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addseq r8, r1, r0, ror #26 │ │ │ │ ldr r2, [pc, #192] @ 2a4670 │ │ │ │ subs r3, r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ beq 2a45d0 │ │ │ │ ldr r0, [pc, #176] @ 2a4674 │ │ │ │ @@ -92987,201 +92987,201 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #248] @ 2a47c0 │ │ │ │ ldr r3, [pc, #248] @ 2a47c4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #244] @ 2a47c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #232] @ 2a47cc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 759534 │ │ │ │ + bl 7595dc │ │ │ │ ldr r3, [pc, #220] @ 2a47d0 │ │ │ │ ldr r2, [pc, #220] @ 2a47d4 │ │ │ │ ldr r1, [pc, #220] @ 2a47d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759534 │ │ │ │ + bl 7595dc │ │ │ │ ldr r3, [pc, #200] @ 2a47dc │ │ │ │ ldr r2, [pc, #200] @ 2a47e0 │ │ │ │ ldr r1, [pc, #200] @ 2a47e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759534 │ │ │ │ + bl 7595dc │ │ │ │ ldr r3, [pc, #180] @ 2a47e8 │ │ │ │ ldr r2, [pc, #180] @ 2a47ec │ │ │ │ ldr r1, [pc, #180] @ 2a47f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759534 │ │ │ │ + bl 7595dc │ │ │ │ ldr r3, [pc, #160] @ 2a47f4 │ │ │ │ ldr r2, [pc, #160] @ 2a47f8 │ │ │ │ ldr r1, [pc, #160] @ 2a47fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759534 │ │ │ │ + bl 7595dc │ │ │ │ ldr r3, [pc, #140] @ 2a4800 │ │ │ │ ldr r2, [pc, #140] @ 2a4804 │ │ │ │ ldr r1, [pc, #140] @ 2a4808 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759534 │ │ │ │ + bl 7595dc │ │ │ │ ldr r3, [pc, #120] @ 2a480c │ │ │ │ ldr r2, [pc, #120] @ 2a4810 │ │ │ │ ldr r1, [pc, #120] @ 2a4814 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 759534 │ │ │ │ - addeq r4, r8, ip, rrx │ │ │ │ - rsbseq r5, r3, r4, asr #4 │ │ │ │ - rsbseq r5, r3, ip, lsl r2 │ │ │ │ + b 7595dc │ │ │ │ + addeq r4, r8, ip, lsl #2 │ │ │ │ + rsbseq r5, r3, r4, ror #5 │ │ │ │ + ldrheq r5, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, ror #24 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ - rsbseq ip, sp, r4, lsr #4 │ │ │ │ + rsbseq ip, sp, r4, asr #5 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ - addeq r0, r0, r4, ror r6 │ │ │ │ + addeq r0, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r8, lsr sl │ │ │ │ andeq r0, r0, ip, lsr #18 │ │ │ │ - ldrdeq pc, [r3], r8 │ │ │ │ + addeq pc, r3, r8, ror r5 @ │ │ │ │ andeq r0, r0, r0, asr #8 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ - rsbseq r6, r3, r0, lsr #3 │ │ │ │ + rsbseq r6, r3, r0, asr #4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - rsbseq r6, r3, ip, lsl #3 │ │ │ │ + rsbseq r6, r3, ip, lsr #4 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rsbseq sp, fp, r8, asr #6 │ │ │ │ + rsbseq sp, fp, r8, ror #7 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rsbseq fp, r4, ip, lsr fp │ │ │ │ + ldrsbeq fp, [r4], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2a486c │ │ │ │ ldr r2, [pc, #60] @ 2a4870 │ │ │ │ ldr r1, [pc, #60] @ 2a4874 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrsh r1, [r0, #38] @ 0x26 │ │ │ │ ldr r0, [pc, #24] @ 2a4878 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 248870 │ │ │ │ - ldrdeq r3, [r8], ip │ │ │ │ - ldrheq r6, [r3], #-8 @ │ │ │ │ - rsbseq r6, r3, r8, asr #1 │ │ │ │ - rsbseq r9, lr, ip, lsr #13 │ │ │ │ + addeq r3, r8, ip, ror pc │ │ │ │ + rsbseq r6, r3, r8, asr r1 │ │ │ │ + rsbseq r6, r3, r8, ror #2 │ │ │ │ + rsbseq r9, lr, ip, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2a48d0 │ │ │ │ ldr r2, [pc, #60] @ 2a48d4 │ │ │ │ ldr r1, [pc, #60] @ 2a48d8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrsh r1, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #24] @ 2a48dc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 248870 │ │ │ │ - addeq r3, r8, r8, ror lr │ │ │ │ - rsbseq r6, r3, r4, asr r0 │ │ │ │ - rsbseq r6, r3, r4, rrx │ │ │ │ - rsbseq r9, lr, r8, asr #12 │ │ │ │ + addeq r3, r8, r8, lsl pc │ │ │ │ + ldrsheq r6, [r3], #-4 @ │ │ │ │ + rsbseq r6, r3, r4, lsl #2 │ │ │ │ + rsbseq r9, lr, r8, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2a4934 │ │ │ │ ldr r2, [pc, #60] @ 2a4938 │ │ │ │ ldr r1, [pc, #60] @ 2a493c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrsh r1, [r0, #34] @ 0x22 │ │ │ │ ldr r0, [pc, #24] @ 2a4940 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 248870 │ │ │ │ - addeq r3, r8, r4, lsl lr │ │ │ │ - ldrsheq r5, [r3], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r6, r3, r0 │ │ │ │ - rsbseq r9, lr, r4, ror #11 │ │ │ │ + @ instruction: 0x00883eb4 │ │ │ │ + @ instruction: 0x00736090 │ │ │ │ + rsbseq r6, r3, r0, lsr #1 │ │ │ │ + rsbseq r9, lr, r4, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2a4998 │ │ │ │ ldr r2, [pc, #60] @ 2a499c │ │ │ │ ldr r1, [pc, #60] @ 2a49a0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrsh r1, [r0, #32] │ │ │ │ ldr r0, [pc, #24] @ 2a49a4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 248870 │ │ │ │ - @ instruction: 0x00883db0 │ │ │ │ - rsbseq r5, r3, ip, lsl #31 │ │ │ │ - @ instruction: 0x00735f9c │ │ │ │ - rsbseq r9, lr, r0, lsl #11 │ │ │ │ + addeq r3, r8, r0, asr lr │ │ │ │ + rsbseq r6, r3, ip, lsr #32 │ │ │ │ + rsbseq r6, r3, ip, lsr r0 │ │ │ │ + rsbseq r9, lr, r0, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #400] @ 2a4b50 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #396] @ 2a4b54 │ │ │ │ @@ -93197,46 +93197,46 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #28 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cmp r2, r3 │ │ │ │ beq 2a4b20 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7a52d0 │ │ │ │ + bl 7a5378 │ │ │ │ ldr r9, [pc, #312] @ 2a4b64 │ │ │ │ ldr r8, [pc, #312] @ 2a4b68 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #276] @ 2a4b6c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac404 │ │ │ │ + bl 7ac4ac │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, r4, #40 @ 0x28 │ │ │ │ - bl 7a562c │ │ │ │ + bl 7a56d4 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ cmp r6, #0 │ │ │ │ beq 2a4ac8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ ldr r2, [pc, #228] @ 2a4b70 │ │ │ │ ldr r3, [pc, #200] @ 2a4b58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93251,55 +93251,55 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r6 │ │ │ │ - bl 7ad1c4 │ │ │ │ + bl 7ad26c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #108] @ 2a4b74 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7acc90 │ │ │ │ + bl 7acd38 │ │ │ │ str r0, [r4, #24] │ │ │ │ b 2a4a84 │ │ │ │ ldr ip, [pc, #80] @ 2a4b78 │ │ │ │ ldr r2, [pc, #80] @ 2a4b7c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r5, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #496 @ 0x1f0 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2a4a84 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r8, r8, asr #26 │ │ │ │ + addeq r3, r8, r8, ror #27 │ │ │ │ adceq r6, r0, ip, asr #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r5, r3, r0, lsl pc │ │ │ │ - rsbseq r5, r3, r0, lsl pc │ │ │ │ - rsbseq r5, r3, ip, lsl #30 │ │ │ │ - rsbseq r5, r3, r0, lsr #30 │ │ │ │ - rsbseq r5, r3, r8, lsl #30 │ │ │ │ + ldrheq r5, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + ldrheq r5, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r5, r3, ip, lsr #31 │ │ │ │ + rsbseq r5, r3, r0, asr #31 │ │ │ │ + rsbseq r5, r3, r8, lsr #31 │ │ │ │ umlaleq r6, r0, r0, r0 │ │ │ │ andeq r0, r0, ip, lsr #20 │ │ │ │ - rsbseq fp, sp, r0, ror #27 │ │ │ │ - ldrsheq r5, [r3], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq fp, sp, r0, lsl #29 │ │ │ │ + @ instruction: 0x00735e90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2a4c8c │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #240] @ 2a4c90 │ │ │ │ @@ -93315,22 +93315,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2a4c9c │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9880d8 │ │ │ │ + bl 988180 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a4c14 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc 2a4c44 │ │ │ │ ldr r1, [pc, #132] @ 2a4ca0 │ │ │ │ @@ -93340,15 +93340,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2a4cac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2a4cb0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r2, [pc, #104] @ 2a4cb4 │ │ │ │ ldr r3, [pc, #68] @ 2a4c94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93359,23 +93359,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r8, r4, ror fp │ │ │ │ + addeq r3, r8, r4, lsl ip │ │ │ │ adceq r5, r0, ip, ror #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r5, r3, r4, lsr sp │ │ │ │ - rsbseq r5, r3, r4, lsr #26 │ │ │ │ - rsbseq r5, r3, r0, asr sp │ │ │ │ + ldrsbeq r5, [r3], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r5, r3, r4, asr #27 │ │ │ │ + ldrsheq r5, [r3], #-208 @ 0xffffff30 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r3, r8, r4, ror #21 │ │ │ │ - ldrheq r5, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + addeq r3, r8, r4, lsl #23 │ │ │ │ + rsbseq r5, r3, ip, asr sp │ │ │ │ andeq r0, r0, r6, asr r2 │ │ │ │ ldrdeq r5, [r0], r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #240] @ 2a4dc0 │ │ │ │ @@ -93393,22 +93393,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #196] @ 2a4dd0 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9880d8 │ │ │ │ + bl 988180 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a4d4c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc 2a4d7c │ │ │ │ ldr r3, [pc, #128] @ 2a4dd4 │ │ │ │ @@ -93418,15 +93418,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #664 @ 0x298 │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r2, [pc, #96] @ 2a4de4 │ │ │ │ ldr r3, [pc, #64] @ 2a4dc8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93436,23 +93436,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r8, ip, lsr sl │ │ │ │ + ldrdeq r3, [r8], ip │ │ │ │ adceq r5, r0, r4, lsr lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsheq r5, [r3], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r5, r3, ip, ror #23 │ │ │ │ - @ instruction: 0x008839b4 │ │ │ │ - rsbseq r5, r3, ip, lsr ip │ │ │ │ + @ instruction: 0x00735c9c │ │ │ │ + rsbseq r5, r3, ip, lsl #25 │ │ │ │ + addeq r3, r8, r4, asr sl │ │ │ │ + ldrsbeq r5, [r3], #-204 @ 0xffffff34 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - @ instruction: 0x00735b94 │ │ │ │ + rsbseq r5, r3, r4, lsr ip │ │ │ │ umlaleq r5, r0, r8, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2a4ef4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -93469,22 +93469,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2a4f04 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9880d8 │ │ │ │ + bl 988180 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a4e7c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc 2a4eac │ │ │ │ ldr r1, [pc, #132] @ 2a4f08 │ │ │ │ @@ -93494,15 +93494,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2a4f14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2a4f18 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r2, [pc, #104] @ 2a4f1c │ │ │ │ ldr r3, [pc, #68] @ 2a4efc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93513,23 +93513,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r8, ip, lsl #18 │ │ │ │ + addeq r3, r8, ip, lsr #19 │ │ │ │ adceq r5, r0, r4, lsl #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r5, r3, ip, asr #21 │ │ │ │ - ldrheq r5, [r3], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq r5, r3, r8, asr #22 │ │ │ │ + rsbseq r5, r3, ip, ror #22 │ │ │ │ + rsbseq r5, r3, ip, asr fp │ │ │ │ + rsbseq r5, r3, r8, ror #23 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r3, r8, ip, ror r8 │ │ │ │ - rsbseq r5, r3, r4, asr sl │ │ │ │ + addeq r3, r8, ip, lsl r9 │ │ │ │ + ldrsheq r5, [r3], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, r2, lsl #5 │ │ │ │ adceq r5, r0, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #240] @ 2a5028 │ │ │ │ @@ -93547,22 +93547,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #196] @ 2a5038 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9880d8 │ │ │ │ + bl 988180 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a4fb4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc 2a4fe4 │ │ │ │ ldr r3, [pc, #128] @ 2a503c │ │ │ │ @@ -93572,15 +93572,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #620 @ 0x26c │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r2, [pc, #96] @ 2a504c │ │ │ │ ldr r3, [pc, #64] @ 2a5030 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93590,23 +93590,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r3, [r8], r4 │ │ │ │ + addeq r3, r8, r4, ror r8 │ │ │ │ adceq r5, r0, ip, asr #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00735994 │ │ │ │ - rsbseq r5, r3, r4, lsl #19 │ │ │ │ - addeq r3, r8, ip, asr #14 │ │ │ │ - rsbseq r5, r3, r0, lsr sl │ │ │ │ + rsbseq r5, r3, r4, lsr sl │ │ │ │ + rsbseq r5, r3, r4, lsr #20 │ │ │ │ + addeq r3, r8, ip, ror #15 │ │ │ │ + ldrsbeq r5, [r3], #-160 @ 0xffffff60 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbseq r5, r3, ip, lsr #18 │ │ │ │ + rsbseq r5, r3, ip, asr #19 │ │ │ │ adceq r5, r0, r0, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2a509c │ │ │ │ ldr r2, [pc, #52] @ 2a50a0 │ │ │ │ @@ -93614,66 +93614,66 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae20 │ │ │ │ - addeq r3, r8, r4, lsr #13 │ │ │ │ - rsbseq r5, r3, r0, lsl #17 │ │ │ │ - @ instruction: 0x00735890 │ │ │ │ + addeq r3, r8, r4, asr #14 │ │ │ │ + rsbseq r5, r3, r0, lsr #18 │ │ │ │ + rsbseq r5, r3, r0, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2a50f4 │ │ │ │ ldr r2, [pc, #52] @ 2a50f8 │ │ │ │ ldr r1, [pc, #52] @ 2a50fc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae20 │ │ │ │ - addeq r3, r8, ip, asr #12 │ │ │ │ - rsbseq r5, r3, r8, lsr #16 │ │ │ │ - rsbseq r5, r3, r8, lsr r8 │ │ │ │ + addeq r3, r8, ip, ror #13 │ │ │ │ + rsbseq r5, r3, r8, asr #17 │ │ │ │ + ldrsbeq r5, [r3], #-136 @ 0xffffff78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2a514c │ │ │ │ ldr r2, [pc, #52] @ 2a5150 │ │ │ │ ldr r1, [pc, #52] @ 2a5154 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae20 │ │ │ │ - strdeq r3, [r8], r4 │ │ │ │ - ldrsbeq r5, [r3], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r5, r3, r0, ror #15 │ │ │ │ + umulleq r3, r8, r4, r6 │ │ │ │ + rsbseq r5, r3, r0, ror r8 │ │ │ │ + rsbseq r5, r3, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2a51d0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2a51d4 │ │ │ │ @@ -93681,32 +93681,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ bl 248b04 │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae20 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - umulleq r3, r8, r8, r5 │ │ │ │ - rsbseq r5, r3, r4, ror r7 │ │ │ │ - rsbseq r5, r3, r4, lsl #15 │ │ │ │ + addeq r3, r8, r8, lsr r6 │ │ │ │ + rsbseq r5, r3, r4, lsl r8 │ │ │ │ + rsbseq r5, r3, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2a5254 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2a5258 │ │ │ │ @@ -93714,47 +93714,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 248b04 │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae20 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r3, r8, r4, lsl r5 │ │ │ │ - ldrsheq r5, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r5, r3, r0, lsl #14 │ │ │ │ + @ instruction: 0x008835b4 │ │ │ │ + @ instruction: 0x00735790 │ │ │ │ + rsbseq r5, r3, r0, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #168] @ 2a5320 │ │ │ │ ldr r2, [pc, #168] @ 2a5324 │ │ │ │ ldr r1, [pc, #168] @ 2a5328 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a5310 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a52f0 │ │ │ │ @@ -93763,37 +93763,37 @@ │ │ │ │ ldr r1, [pc, #108] @ 2a5334 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #0 │ │ │ │ - bl 7aca9c │ │ │ │ + bl 7acb44 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 7552cc │ │ │ │ + bl 755374 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ bl 248b04 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ bl 248b04 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 248b04 │ │ │ │ bl 248e64 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b 2a52ac │ │ │ │ - umulleq r3, r8, r4, r4 │ │ │ │ - rsbseq r5, r3, r0, ror r6 │ │ │ │ - rsbseq r5, r3, r0, lsl #13 │ │ │ │ - addeq r3, r8, ip, asr #8 │ │ │ │ - rsbseq r5, r3, ip, ror #12 │ │ │ │ - rsbseq r5, r3, r0, lsl #13 │ │ │ │ + addeq r3, r8, r4, lsr r5 │ │ │ │ + rsbseq r5, r3, r0, lsl r7 │ │ │ │ + rsbseq r5, r3, r0, lsr #14 │ │ │ │ + addeq r3, r8, ip, ror #9 │ │ │ │ + rsbseq r5, r3, ip, lsl #14 │ │ │ │ + rsbseq r5, r3, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2a53fc │ │ │ │ ldr r6, [pc, #172] @ 2a5400 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -93803,15 +93803,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a53bc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae20 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -93826,42 +93826,42 @@ │ │ │ │ ldr ip, [pc, #68] @ 2a5408 │ │ │ │ add r3, r7, #184 @ 0xb8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #552 @ 0x228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r3, r8, r0, asr #7 │ │ │ │ - @ instruction: 0x00735594 │ │ │ │ - @ instruction: 0x00735598 │ │ │ │ - rsbseq r5, r3, r4, ror #12 │ │ │ │ + addeq r3, r8, r0, ror #8 │ │ │ │ + rsbseq r5, r3, r4, lsr r6 │ │ │ │ + rsbseq r5, r3, r8, lsr r6 │ │ │ │ + rsbseq r5, r3, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 2a5510 │ │ │ │ ldr r2, [pc, #236] @ 2a5514 │ │ │ │ ldr r1, [pc, #236] @ 2a5518 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r5, [pc, #204] @ 2a551c │ │ │ │ ldr r3, [pc, #204] @ 2a5520 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -93904,22 +93904,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2a856c │ │ │ │ str r0, [r6] │ │ │ │ b 2a547c │ │ │ │ - addeq r3, r8, r8, ror #5 │ │ │ │ - ldrheq r5, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ - ldrsbeq r5, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq r3, r8, r8, lsl #7 │ │ │ │ + rsbseq r5, r3, ip, asr r5 │ │ │ │ + rsbseq r5, r3, r8, ror r5 │ │ │ │ adceq r5, r0, ip, asr #13 │ │ │ │ andeq r3, r0, ip, lsr #11 │ │ │ │ adceq r6, sp, r4, asr #25 │ │ │ │ - ldrheq r5, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ - @ instruction: 0x0073559c │ │ │ │ + rsbseq r5, r3, r0, asr r6 │ │ │ │ + rsbseq r5, r3, ip, lsr r6 │ │ │ │ ldrteq r0, [r8], #-1920 @ 0xfffff880 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ addseq r7, r1, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3656] @ 0xe48 │ │ │ │ @@ -93947,19 +93947,19 @@ │ │ │ │ bl 24a67c │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 7ac848 │ │ │ │ + bl 7ac8f0 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2a55f8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ @@ -93986,19 +93986,19 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #29 │ │ │ │ str r5, [sp] │ │ │ │ add r7, r4, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7ac848 │ │ │ │ + bl 7ac8f0 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2a55f8 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ cmp r8, #6 │ │ │ │ bhi 2a5718 │ │ │ │ ldr r2, [pc, #1612] @ 2a5cd4 │ │ │ │ ldrb r0, [r7] │ │ │ │ @@ -94103,19 +94103,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7ac930 │ │ │ │ + bl 7ac9d8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a55f8 │ │ │ │ mov r0, #1 │ │ │ │ b 2a5604 │ │ │ │ cmp r2, #0 │ │ │ │ ble 2a55f8 │ │ │ │ ldrb r3, [r4, #72] @ 0x48 │ │ │ │ @@ -94397,32 +94397,32 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ asr r3, r3, #16 │ │ │ │ b 2a5ab0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r0, r0, asr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r8, r0, lsr #3 │ │ │ │ - ldrheq r5, [r3], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r5, r3, r8, asr #7 │ │ │ │ + addeq r3, r8, r0, asr #4 │ │ │ │ + rsbseq r5, r3, r4, asr r4 │ │ │ │ + rsbseq r5, r3, r8, ror #8 │ │ │ │ adceq r5, r0, r0, lsl r5 │ │ │ │ addseq r7, r1, r4, ror ip │ │ │ │ - @ instruction: 0x00882fb8 │ │ │ │ - rsbseq r5, r3, r8, lsr r3 │ │ │ │ - ldrsbeq r5, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ + addeq r3, r8, r8, asr r0 │ │ │ │ + ldrsbeq r5, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r5, r3, r0, ror r3 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ - addeq r2, r8, r0, lsl #30 │ │ │ │ - rsbseq r5, r3, ip, lsl r1 │ │ │ │ - rsbseq r5, r3, r0, lsr r1 │ │ │ │ - addeq r2, r8, sl, ror lr │ │ │ │ - rsbseq r5, r3, r8, asr #3 │ │ │ │ - @ instruction: 0x0073519c │ │ │ │ - addeq r2, r8, ip, ror #26 │ │ │ │ - addeq r2, r8, r4, lsr sp │ │ │ │ - rsbseq r5, r3, r4, lsr #32 │ │ │ │ + addeq r2, r8, r0, lsr #31 │ │ │ │ + ldrheq r5, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsbeq r5, [r3], #-16 @ │ │ │ │ + addeq r2, r8, sl, lsl pc │ │ │ │ + rsbseq r5, r3, r8, ror #4 │ │ │ │ + rsbseq r5, r3, ip, lsr r2 │ │ │ │ + addeq r2, r8, ip, lsl #28 │ │ │ │ + ldrdeq r2, [r8], r4 │ │ │ │ + rsbseq r5, r3, r4, asr #1 │ │ │ │ ldr r3, [pc, #172] @ 2a5dc0 │ │ │ │ ldr ip, [pc, r3] │ │ │ │ cmp ip, #0 │ │ │ │ beq 2a5da8 │ │ │ │ mov r2, ip │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ b 2a5d34 │ │ │ │ @@ -94491,15 +94491,15 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r2] │ │ │ │ add r2, r0, #20 │ │ │ │ ldr r0, [pc, #44] @ 2a5e5c │ │ │ │ str r2, [r3, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999ffc │ │ │ │ + bl 99a0a4 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -94530,15 +94530,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 2a5ee0 │ │ │ │ ldr r0, [pc, #44] @ 2a5ee4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2] │ │ │ │ - b 999ffc │ │ │ │ + b 99a0a4 │ │ │ │ ldr r0, [pc, #20] @ 2a5ee8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r0, #4] │ │ │ │ b 2a5e7c │ │ │ │ adceq r3, r1, ip, ror #15 │ │ │ │ @ instruction: 0x00a137bc │ │ │ │ adceq r6, sp, ip, ror r2 │ │ │ │ @@ -94559,15 +94559,15 @@ │ │ │ │ add ip, r0, #20 │ │ │ │ str r1, [r0, #20] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3] │ │ │ │ ldr r0, [pc, #28] @ 2a5f4c │ │ │ │ str ip, [r2, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - b 999ffc │ │ │ │ + b 99a0a4 │ │ │ │ ldr r2, [pc, #16] @ 2a5f50 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r2, #4] │ │ │ │ b 2a5f04 │ │ │ │ adceq r3, r1, r4, ror #14 │ │ │ │ adceq r6, sp, r4, lsl #4 │ │ │ │ adceq r3, r1, r4, lsr r7 │ │ │ │ @@ -94588,15 +94588,15 @@ │ │ │ │ str r4, [r0, #24] │ │ │ │ str r4, [r0, #20] │ │ │ │ bl 248b04 │ │ │ │ ldr r0, [pc, #28] @ 2a5fb4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 999ffc │ │ │ │ + b 99a0a4 │ │ │ │ ldr r1, [pc, #12] @ 2a5fb8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r1, #4] │ │ │ │ b 2a5f7c │ │ │ │ umlaleq r6, sp, ip, r1 │ │ │ │ adceq r3, r1, r8, asr #13 │ │ │ │ │ │ │ │ @@ -94623,15 +94623,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2a1364 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ streq r0, [r5, #16] │ │ │ │ beq 2a6028 │ │ │ │ mov r0, r4 │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ ldr r2, [pc, #72] @ 2a6078 │ │ │ │ ldr r3, [pc, #64] @ 2a6074 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -94681,15 +94681,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [pc, #1508] @ 2a66d8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r3, [pc, #1484] @ 2a66dc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2a6580 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -94732,15 +94732,15 @@ │ │ │ │ cmp r8, #1 │ │ │ │ bne 2a6124 │ │ │ │ ldr r3, [pc, #1312] @ 2a66e4 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r3, [pc, #1280] @ 2a66dc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2a6120 │ │ │ │ ldr r3, [pc, #1268] @ 2a66e8 │ │ │ │ @@ -94762,32 +94762,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 2a66f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6124 │ │ │ │ ldr r3, [pc, #1148] @ 2a66f8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r3, [pc, #1092] @ 2a66dc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2a6120 │ │ │ │ ldr r3, [pc, #1100] @ 2a66fc │ │ │ │ @@ -94809,32 +94809,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 2a6700 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6124 │ │ │ │ ldr r3, [pc, #928] @ 2a66d8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r3, [pc, #904] @ 2a66dc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2a6120 │ │ │ │ ldr r3, [pc, #920] @ 2a6704 │ │ │ │ @@ -94856,32 +94856,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 2a6708 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6124 │ │ │ │ ldr r3, [pc, #740] @ 2a66d8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r3, [pc, #716] @ 2a66dc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2a6120 │ │ │ │ ldr r3, [pc, #740] @ 2a670c │ │ │ │ @@ -94903,33 +94903,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 2a6710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6124 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ bl 2a3da4 │ │ │ │ ldr r3, [pc, #556] @ 2a66e4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r2, [pc, #524] @ 2a66dc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2a6120 │ │ │ │ ldr r2, [pc, #556] @ 2a6714 │ │ │ │ @@ -94954,26 +94954,26 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 2a6718 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6124 │ │ │ │ ldr r3, [pc, #404] @ 2a671c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a6120 │ │ │ │ @@ -94991,102 +94991,102 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2a6720 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6124 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #272] @ 2a6724 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6124 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #244] @ 2a6728 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6124 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ 2a672c │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2a6120 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ 2a6730 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6124 │ │ │ │ ldr r0, [pc, #168] @ 2a6734 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6124 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ 2a6738 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6124 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r0, r8, lsl #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r4, r0, r4, ror sl │ │ │ │ - addeq r2, r8, ip, lsl r7 │ │ │ │ + @ instruction: 0x008827bc │ │ │ │ andeq r1, r0, ip, lsl #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x00a049b8 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ ldrdeq r5, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r6, r3, r4, lsl #9 │ │ │ │ + rsbseq r6, r3, r4, lsr #10 │ │ │ │ @ instruction: 0x000043bc │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbseq r6, r3, r4, asr #8 │ │ │ │ + rsbseq r6, r3, r4, ror #9 │ │ │ │ andeq r3, r0, ip, ror #9 │ │ │ │ - ldrsheq r6, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + @ instruction: 0x00736490 │ │ │ │ andeq r2, r0, ip, ror #5 │ │ │ │ - @ instruction: 0x00736398 │ │ │ │ + rsbseq r6, r3, r8, lsr r4 │ │ │ │ andeq r3, r0, ip, asr r3 │ │ │ │ - rsbseq r6, r3, ip, ror #1 │ │ │ │ + rsbseq r6, r3, ip, lsl #3 │ │ │ │ andeq r4, r0, ip, asr r8 │ │ │ │ - rsbseq r6, r3, r4, lsr #5 │ │ │ │ - rsbseq r6, r3, r4, asr r2 │ │ │ │ + rsbseq r6, r3, r4, asr #6 │ │ │ │ + ldrsheq r6, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r6, r3, ip, ror #4 │ │ │ │ + rsbseq r6, r3, r0, lsr #6 │ │ │ │ rsbseq r6, r3, ip, asr #3 │ │ │ │ - rsbseq r6, r3, r0, lsl #5 │ │ │ │ - rsbseq r6, r3, ip, lsr #2 │ │ │ │ - rsbseq r6, r3, r8, lsl r0 │ │ │ │ - rsbseq r6, r3, r8, ror r0 │ │ │ │ + ldrheq r6, [r3], #-8 @ │ │ │ │ + rsbseq r6, r3, r8, lsl r1 │ │ │ │ │ │ │ │ 002a673c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -95124,17 +95124,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2a67ec │ │ │ │ ldr r0, [pc, #24] @ 2a67f0 │ │ │ │ ldr r2, [pc, #24] @ 2a67f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r2, r8, r0, lsr #32 │ │ │ │ - rsbseq r6, r3, ip, lsr #2 │ │ │ │ - rsbseq r6, r3, r4, lsr r1 │ │ │ │ + addeq r2, r8, r0, asr #1 │ │ │ │ + rsbseq r6, r3, ip, asr #3 │ │ │ │ + ldrsbeq r6, [r3], #-20 @ 0xffffffec @ │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -95170,30 +95170,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq 2a68cc │ │ │ │ cmp r0, #3 │ │ │ │ beq 2a6948 │ │ │ │ cmp r0, #1 │ │ │ │ bne 2a68e0 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #292] @ 2a69d0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b1558 │ │ │ │ + b 9b1600 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ bl 2a673c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 96607c │ │ │ │ + bl 966124 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #24] │ │ │ │ streq r2, [r5, #4] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ @@ -95247,20 +95247,20 @@ │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ adceq r5, sp, ip, ror #17 │ │ │ │ @ instruction: 0x00ad58b8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - addeq r1, r8, r8, ror lr │ │ │ │ - rsbseq r5, r3, ip, ror #31 │ │ │ │ - rsbseq r5, r3, r0, lsl #31 │ │ │ │ - addeq r1, r8, r0, asr lr │ │ │ │ - ldrsbeq r5, [r3], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq r5, r3, r8, asr pc │ │ │ │ + addeq r1, r8, r8, lsl pc │ │ │ │ + rsbseq r6, r3, ip, lsl #1 │ │ │ │ + rsbseq r6, r3, r0, lsr #32 │ │ │ │ + strdeq r1, [r8], r0 │ │ │ │ + rsbseq r6, r3, ip, ror r0 │ │ │ │ + ldrsheq r5, [r3], #-248 @ 0xffffff08 @ │ │ │ │ │ │ │ │ 002a69ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #328] @ 2a6b4c │ │ │ │ @@ -95330,38 +95330,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2a6b70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2a6a38 │ │ │ │ ldr r0, [pc, #52] @ 2a6b74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2a6a38 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r0, r8, lsl r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r4, r0, r4, lsl #2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq r2, r1, r4, lsr ip │ │ │ │ umlaleq r4, r0, r4, r0 │ │ │ │ andeq r1, r0, ip, ror r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r5, r3, r4, lsl #29 │ │ │ │ - @ instruction: 0x00735e94 │ │ │ │ + rsbseq r5, r3, r4, lsr #30 │ │ │ │ + rsbseq r5, r3, r4, lsr pc │ │ │ │ │ │ │ │ 002a6b78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 5452e0 │ │ │ │ @@ -95449,15 +95449,15 @@ │ │ │ │ mov r0, #12 │ │ │ │ bl 544fb4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6cdc │ │ │ │ bl 5cbd88 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 96607c │ │ │ │ + b 966124 │ │ │ │ adceq r2, r1, r4, ror sl │ │ │ │ adceq r5, sp, r0, lsr #10 │ │ │ │ │ │ │ │ 002a6cf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -95506,27 +95506,27 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a6d84 │ │ │ │ ldr r3, [pc, #380] @ 2a6f30 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r3, [pc, #360] @ 2a6f34 │ │ │ │ ldr ip, [pc, #360] @ 2a6f38 │ │ │ │ ldr r1, [pc, #360] @ 2a6f3c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, sl │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r2, [pc, #324] @ 2a6f40 │ │ │ │ ldr r3, [pc, #296] @ 2a6f28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -95549,27 +95549,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2a6df4 │ │ │ │ bl 5452e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a6e90 │ │ │ │ mov r0, #12 │ │ │ │ bl 544fb4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6df4 │ │ │ │ bl 5cbd88 │ │ │ │ b 2a6df4 │ │ │ │ mov r0, sl │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ b 2a6df4 │ │ │ │ mov r7, #1 │ │ │ │ b 2a6ec4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a673c │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -95599,21 +95599,21 @@ │ │ │ │ bl 2a6bb8 │ │ │ │ b 2a6eb8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r0, r4, lsl lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r3, [r0], r0 @ │ │ │ │ andeq r4, r0, r0, lsr pc │ │ │ │ - addeq r1, r8, r8, lsr #20 │ │ │ │ - rsbseq r5, r3, r0, lsr #24 │ │ │ │ - rsbseq r5, r3, r0, lsr fp │ │ │ │ + addeq r1, r8, r8, asr #21 │ │ │ │ + rsbseq r5, r3, r0, asr #25 │ │ │ │ + ldrsbeq r5, [r3], #-176 @ 0xffffff50 @ │ │ │ │ adceq r3, r0, r0, lsr #26 │ │ │ │ - addeq r1, r8, r4, lsr #19 │ │ │ │ - @ instruction: 0x00735b94 │ │ │ │ - ldrheq r5, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + addeq r1, r8, r4, asr #20 │ │ │ │ + rsbseq r5, r3, r4, lsr ip │ │ │ │ + rsbseq r5, r3, r0, asr fp │ │ │ │ │ │ │ │ 002a6f50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -95706,41 +95706,41 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #12 │ │ │ │ bl 544fb4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a7004 │ │ │ │ b 2a7090 │ │ │ │ ldr r4, [r6, #4] │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #116] @ 2a7148 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ ldr ip, [r6, #8] │ │ │ │ mov r2, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b1558 │ │ │ │ + b 9b1600 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487f8 │ │ │ │ ldr r3, [pc, #68] @ 2a714c │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ 2a7150 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [pc, #24] @ 2a7148 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ str r7, [r5, #8] │ │ │ │ b 2a7018 │ │ │ │ adceq r5, sp, ip, lsr #2 │ │ │ │ adceq r5, sp, r8, lsl r1 │ │ │ │ adceq r2, r1, r8, lsr #12 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ adceq r2, r1, r8, ror #10 │ │ │ │ @@ -95909,15 +95909,15 @@ │ │ │ │ subs ip, r0, r1 │ │ │ │ mul lr, ip, lr │ │ │ │ asr r5, r1, #31 │ │ │ │ rsc r5, r5, r0, asr #31 │ │ │ │ umull r0, r1, ip, r6 │ │ │ │ mla lr, r6, r5, lr │ │ │ │ add r1, lr, r1 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ add r0, r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsr r3, lr, #31 │ │ │ │ @@ -96016,15 +96016,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -96169,15 +96169,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -96221,19 +96221,19 @@ │ │ │ │ strdeq r3, [r0], r8 @ │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ │ │ │ │ 002a7880 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 2a7890 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 999f90 │ │ │ │ + b 99a038 │ │ │ │ adceq r4, sp, ip, lsr #17 │ │ │ │ │ │ │ │ 002a7894 : │ │ │ │ - b 999fc0 │ │ │ │ + b 99a068 │ │ │ │ │ │ │ │ 002a7898 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #188] @ 2a796c │ │ │ │ @@ -96311,15 +96311,15 @@ │ │ │ │ tst r0, #12 │ │ │ │ beq 2a79fc │ │ │ │ mov r0, r3 │ │ │ │ bl 2a5e60 │ │ │ │ ldr r0, [pc, #148] @ 2a7a6c │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999ffc │ │ │ │ + bl 99a0a4 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -96330,39 +96330,39 @@ │ │ │ │ ldr r1, [pc, #100] @ 2a7a78 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #92] @ 2a7a7c │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, #0 │ │ │ │ b 2a79e4 │ │ │ │ ldr r3, [pc, #68] @ 2a7a80 │ │ │ │ ldr lr, [pc, #68] @ 2a7a84 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ 2a7a88 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 2a7a8c │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2a7a2c │ │ │ │ adceq r1, r1, r8, ror #25 │ │ │ │ adceq r4, sp, ip, asr r7 │ │ │ │ - addeq r0, r8, r8, ror #27 │ │ │ │ - rsbseq r5, r3, ip, lsr #32 │ │ │ │ - rsbseq r4, r3, r8, ror #29 │ │ │ │ + addeq r0, r8, r8, lsl #29 │ │ │ │ + rsbseq r5, r3, ip, asr #1 │ │ │ │ + rsbseq r4, r3, r8, lsl #31 │ │ │ │ andeq r0, r0, fp, asr r2 │ │ │ │ - @ instruction: 0x00880db0 │ │ │ │ - ldrsbeq r4, [r3], #-252 @ 0xffffff04 @ │ │ │ │ - ldrheq r4, [r3], #-228 @ 0xffffff1c @ │ │ │ │ + addeq r0, r8, r0, asr lr │ │ │ │ + rsbseq r5, r3, ip, ror r0 │ │ │ │ + rsbseq r4, r3, r4, asr pc │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ ldr ip, [r0, #8] │ │ │ │ lsr r2, ip, r2 │ │ │ │ orr r2, r2, ip, lsr r1 │ │ │ │ tst r2, #1 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r3 │ │ │ │ @@ -96498,16 +96498,16 @@ │ │ │ │ eoreq r3, r3, #32 │ │ │ │ streq r3, [r5, #32] │ │ │ │ b 2a7bdc │ │ │ │ ldr r3, [r5, #32] │ │ │ │ eor r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #32] │ │ │ │ b 2a7bdc │ │ │ │ - addeq r0, r8, fp, asr #25 │ │ │ │ - addeq r0, r8, fp, lsr #25 │ │ │ │ + addeq r0, r8, fp, ror #26 │ │ │ │ + addeq r0, r8, fp, asr #26 │ │ │ │ │ │ │ │ 002a7cb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ @@ -96646,15 +96646,15 @@ │ │ │ │ bne 2a7fd8 │ │ │ │ ldr r0, [pc, #296] @ 2a7ff0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 998700 │ │ │ │ + b 9987a8 │ │ │ │ mov r0, #12 │ │ │ │ bl 2487f8 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ strh r6, [r0, #4] │ │ │ │ @@ -96683,23 +96683,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2a8004 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2a7e58 │ │ │ │ ldr r2, [pc, #108] @ 2a8008 │ │ │ │ ldr r3, [pc, #64] @ 2a7fe0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -96709,29 +96709,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 2a800c │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r0, r8, lsl sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r0, ip, ror #25 │ │ │ │ @ instruction: 0x00a02cbc │ │ │ │ adceq r2, r0, r8, ror ip │ │ │ │ - @ instruction: 0x00734b9c │ │ │ │ + rsbseq r4, r3, ip, lsr ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r4, r3, r4, lsl #22 │ │ │ │ + rsbseq r4, r3, r4, lsr #23 │ │ │ │ adceq r2, r0, r0, lsl #23 │ │ │ │ - rsbseq r4, r3, r8, lsl #22 │ │ │ │ + rsbseq r4, r3, r8, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #240] @ 2a8118 │ │ │ │ ldr r3, [pc, #240] @ 2a811c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -96992,27 +96992,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #276] @ 2a8548 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mvn r4, #0 │ │ │ │ b 2a83cc │ │ │ │ ldr r1, [pc, #248] @ 2a854c │ │ │ │ ldr r3, [pc, #248] @ 2a8550 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #240] @ 2a8554 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mvn r4, #0 │ │ │ │ b 2a83c4 │ │ │ │ ldr r3, [pc, #212] @ 2a8558 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a81bc │ │ │ │ @@ -97029,52 +97029,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 2a8564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2a81bc │ │ │ │ ldr r0, [pc, #104] @ 2a8568 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2a81bc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r2, [r0], r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r0, r8, ror r9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - ldrsbeq ip, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq r4, r3, r8, ror r9 │ │ │ │ - rsbseq r4, r3, ip, ror r9 │ │ │ │ - rsbseq r5, r9, r4, lsl r3 │ │ │ │ - rsbseq r4, r3, r0, lsr #17 │ │ │ │ - rsbseq r3, r4, r8, asr #26 │ │ │ │ - rsbseq r4, r3, r8, asr r8 │ │ │ │ + rsbseq ip, sp, ip, ror r3 │ │ │ │ + rsbseq r4, r3, r8, lsl sl │ │ │ │ + rsbseq r4, r3, ip, lsl sl │ │ │ │ + ldrheq r5, [r9], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r4, r3, r0, asr #18 │ │ │ │ + rsbseq r3, r4, r8, ror #27 │ │ │ │ + ldrsheq r4, [r3], #-136 @ 0xffffff78 @ │ │ │ │ adceq r2, r0, r8, asr #14 │ │ │ │ - rsbseq r4, r3, r0, lsr #14 │ │ │ │ - addeq r0, r8, ip, lsr #8 │ │ │ │ - ldrsheq r4, [r3], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r4, r3, r8, lsr #14 │ │ │ │ - strdeq r0, [r8], ip │ │ │ │ - rsbseq r4, r3, r8, asr #13 │ │ │ │ + rsbseq r4, r3, r0, asr #15 │ │ │ │ + addeq r0, r8, ip, asr #9 │ │ │ │ + @ instruction: 0x00734798 │ │ │ │ + rsbseq r4, r3, r8, asr #15 │ │ │ │ + umulleq r0, r8, ip, r4 │ │ │ │ + rsbseq r4, r3, r8, ror #14 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r4, r3, ip, lsl #12 │ │ │ │ - rsbseq r4, r3, ip, lsl r6 │ │ │ │ + rsbseq r4, r3, ip, lsr #13 │ │ │ │ + ldrheq r4, [r3], #-108 @ 0xffffff94 @ │ │ │ │ │ │ │ │ 002a856c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -97203,15 +97203,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a8788 │ │ │ │ ldr r0, [pc, #184] @ 2a8830 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998700 │ │ │ │ + bl 9987a8 │ │ │ │ mov r0, #0 │ │ │ │ b 2a86a0 │ │ │ │ ldr r3, [pc, #164] @ 2a8834 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a8770 │ │ │ │ @@ -97228,40 +97228,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2a8840 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2a8770 │ │ │ │ ldr r0, [pc, #56] @ 2a8844 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2a8770 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r0, r8, lsl #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r0, r0, ror #9 │ │ │ │ adceq r2, r0, r4, ror r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - @ instruction: 0x00734490 │ │ │ │ + rsbseq r4, r3, r0, lsr r5 │ │ │ │ andeq r1, r0, ip, ror r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r4, r3, r8, asr #7 │ │ │ │ - rsbseq r4, r3, r0, ror #7 │ │ │ │ + rsbseq r4, r3, r8, ror #8 │ │ │ │ + rsbseq r4, r3, r0, lsl #9 │ │ │ │ │ │ │ │ 002a8848 : │ │ │ │ sub r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -97291,15 +97291,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2486d8 │ │ │ │ mov r2, r7 │ │ │ │ mul r1, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9916e0 │ │ │ │ + b 991788 │ │ │ │ │ │ │ │ 002a88d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ lsr r7, r1, #22 │ │ │ │ @@ -97436,17 +97436,17 @@ │ │ │ │ ldr r1, [pc, #28] @ 2a8b10 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ - addeq pc, r7, r0, lsl pc @ │ │ │ │ - addeq pc, r7, ip, lsl #27 │ │ │ │ - rsbseq r4, r3, r0, lsr r1 │ │ │ │ + @ instruction: 0x0087ffb0 │ │ │ │ + addeq pc, r7, ip, lsr #28 │ │ │ │ + ldrsbeq r4, [r3], #-16 @ │ │ │ │ │ │ │ │ 002a8b14 : │ │ │ │ cmp r1, #0 │ │ │ │ beq 2a8b38 │ │ │ │ sub r0, r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls 2a8b5c │ │ │ │ @@ -97471,15 +97471,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #16] @ 2a8b90 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andcs r0, r8, r8, lsl #17 │ │ │ │ - addeq pc, r7, r0, lsr #26 │ │ │ │ + addeq pc, r7, r0, asr #27 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ │ │ │ │ 002a8b94 : │ │ │ │ ldr r2, [pc, #140] @ 2a8c28 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ beq 2a8be8 │ │ │ │ @@ -97724,17 +97724,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a8f58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq pc, r7, r8, asr #18 │ │ │ │ - rsbseq r3, r3, ip, ror #25 │ │ │ │ - ldrsheq r3, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + addeq pc, r7, r8, ror #19 │ │ │ │ + rsbseq r3, r3, ip, lsl #27 │ │ │ │ + @ instruction: 0x00733d9c │ │ │ │ │ │ │ │ 002a8f5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsl ip, r3, #16 │ │ │ │ @@ -97947,15 +97947,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 2a9330 │ │ │ │ mul fp, sl, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 9914bc │ │ │ │ + bl 991564 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2a934c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp] │ │ │ │ @@ -97966,15 +97966,15 @@ │ │ │ │ ldr r1, [pc, #244] @ 2a93c8 │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 249710 │ │ │ │ mov r4, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ ldr r2, [pc, #216] @ 2a93cc │ │ │ │ ldr r3, [pc, #196] @ 2a93bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -98003,19 +98003,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ ldr r2, [pc, #104] @ 2a93e4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r9 │ │ │ │ - bl 9916e0 │ │ │ │ + bl 991788 │ │ │ │ b 2a934c │ │ │ │ ldr r1, [pc, #76] @ 2a93e8 │ │ │ │ ldr r2, [pc, #76] @ 2a93ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ mov r0, r6 │ │ │ │ @@ -98024,22 +98024,22 @@ │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r0, r0, lsl #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq r1, [r0], r0 @ │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ @ instruction: 0xfffff5ac │ │ │ │ adceq r1, r0, r8, lsr #16 │ │ │ │ - addeq pc, r7, r8, asr #10 │ │ │ │ - rsbseq r3, r3, r0, lsl r9 │ │ │ │ - addeq pc, r7, ip, lsl r5 @ │ │ │ │ - ldrsheq r3, [r3], #-140 @ 0xffffff74 @ │ │ │ │ - ldrheq r3, [r3], #-128 @ 0xffffff80 @ │ │ │ │ + addeq pc, r7, r8, ror #11 │ │ │ │ + ldrheq r3, [r3], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x0087f5bc │ │ │ │ + @ instruction: 0x0073399c │ │ │ │ + rsbseq r3, r3, r0, asr r9 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ - addeq pc, r7, r4, ror #9 │ │ │ │ - @ instruction: 0x0073389c │ │ │ │ + addeq pc, r7, r4, lsl #11 │ │ │ │ + rsbseq r3, r3, ip, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -98055,25 +98055,25 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #208] @ 2a9510 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 980bcc │ │ │ │ + bl 980c74 │ │ │ │ ldr r1, [pc, #196] @ 2a9514 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980bcc │ │ │ │ + bl 980c74 │ │ │ │ ldr r1, [pc, #180] @ 2a9518 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980dc4 │ │ │ │ + bl 980e6c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 24a4cc <__isoc23_strtol@plt> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -98106,28 +98106,28 @@ │ │ │ │ bl 2a6b78 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r4 │ │ │ │ bl 2a7154 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2a6b78 │ │ │ │ - rsbseq r3, r3, r8, lsr r8 │ │ │ │ - rsbseq r3, r3, r4, lsr r8 │ │ │ │ - rsbseq r3, r3, r8, lsr #16 │ │ │ │ + ldrsbeq r3, [r3], #-136 @ 0xffffff78 @ │ │ │ │ + ldrsbeq r3, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r3, r3, r8, asr #17 │ │ │ │ │ │ │ │ 002a951c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #100] @ 2a959c │ │ │ │ ldr r5, [pc, #100] @ 2a95a0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9809d4 │ │ │ │ + bl 980a7c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r2, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -98143,15 +98143,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r3, r3, r8, asr r7 │ │ │ │ + ldrsheq r3, [r3], #-120 @ 0xffffff88 @ │ │ │ │ adceq r2, sp, r0, lsl #24 │ │ │ │ adceq r0, r1, r8, lsl r1 │ │ │ │ │ │ │ │ 002a95a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -98167,15 +98167,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9809d4 │ │ │ │ + bl 980a7c │ │ │ │ mov r1, sp │ │ │ │ bl 2a7970 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 5a00c8 │ │ │ │ ldr r2, [pc, #76] @ 2a9660 │ │ │ │ ldr r3, [pc, #64] @ 2a9658 │ │ │ │ @@ -98193,15 +98193,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r0, r0, asr r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r4, sp, r8, asr #22 │ │ │ │ + rsbseq r4, sp, r8, ror #23 │ │ │ │ adceq r1, r0, r8, lsl #10 │ │ │ │ │ │ │ │ 002a9664 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -98230,32 +98230,32 @@ │ │ │ │ moveq r0, r9 │ │ │ │ movne r0, r8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr fp, [fp] │ │ │ │ cmp fp, #0 │ │ │ │ bne 2a96a8 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 965bd0 │ │ │ │ + b 965c78 │ │ │ │ ldr r1, [pc, #28] @ 2a972c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8bd10c │ │ │ │ - rsbseq r5, sp, r8, lsl #20 │ │ │ │ - rsbseq r3, r3, r4, lsl #12 │ │ │ │ - rsbseq r3, r3, r8, lsr #12 │ │ │ │ - @ instruction: 0x0073359c │ │ │ │ + b 8bd1b4 │ │ │ │ + rsbseq r5, sp, r8, lsr #21 │ │ │ │ + rsbseq r3, r3, r4, lsr #13 │ │ │ │ + rsbseq r3, r3, r8, asr #13 │ │ │ │ + rsbseq r3, r3, ip, lsr r6 │ │ │ │ │ │ │ │ 002a9730 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r1, [pc, #964] @ 2a9b0c │ │ │ │ @@ -98297,15 +98297,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r8, [r6, #4] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2a9a60 │ │ │ │ ldr r3, [pc, #804] @ 2a9b28 │ │ │ │ ldr r2, [pc, #804] @ 2a9b2c │ │ │ │ ldr ip, [sl, r3] │ │ │ │ ldr r3, [pc, #800] @ 2a9b30 │ │ │ │ @@ -98316,59 +98316,59 @@ │ │ │ │ ldr fp, [pc, #788] @ 2a9b38 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ str ip, [sp, #16] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b 2a9870 │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #756] @ 2a9b3c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #752] @ 2a9b40 │ │ │ │ ldr r1, [pc, #752] @ 2a9b44 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2a98f4 │ │ │ │ ldr r4, [r8, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldm r4, {r6, r9} │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldrb ip, [r4, #12] │ │ │ │ ldr r1, [pc, #696] @ 2a9b48 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ moveq r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ beq 2a9838 │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r2, [pc, #628] @ 2a9b4c │ │ │ │ ldr r1, [r4, #24] │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r3, [sl, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b 2a9848 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [r3, #8] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2a99cc │ │ │ │ @@ -98377,44 +98377,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ b 2a9958 │ │ │ │ ldr r1, [pc, #556] @ 2a9b54 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2a99bc │ │ │ │ ldr r1, [pc, #532] @ 2a9b58 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r9, [r9] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2a99c8 │ │ │ │ ldr r8, [r9, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr fp, [r8] │ │ │ │ ldr sl, [r8, #4] │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldrb ip, [r8, #12] │ │ │ │ ldr r1, [pc, #480] @ 2a9b5c │ │ │ │ cmp ip, #0 │ │ │ │ moveq r2, r4 │ │ │ │ movne r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ str sl, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r2, [r8, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2a9920 │ │ │ │ ldr r2, [pc, #424] @ 2a9b60 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2a9920 │ │ │ │ ldr r2, [pc, #416] @ 2a9b64 │ │ │ │ @@ -98428,23 +98428,23 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2a99fc │ │ │ │ ldr r1, [pc, #372] @ 2a9b68 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a97d0 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ - bl 965b18 │ │ │ │ + bl 965bc0 │ │ │ │ ldr r2, [pc, #328] @ 2a9b6c │ │ │ │ ldr r3, [pc, #232] @ 2a9b10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -98466,73 +98466,73 @@ │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #160] @ 2a9b28 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ mov r0, ip │ │ │ │ bne 2a9ac0 │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #208] @ 2a9b70 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, #204] @ 2a9b74 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ b 2a99dc │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r3, [pc, #128] @ 2a9b4c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ b 2a9aa0 │ │ │ │ ldr r2, [pc, #60] @ 2a9b2c │ │ │ │ ldr r7, [sl, r2] │ │ │ │ b 2a9908 │ │ │ │ ldr r1, [pc, #124] @ 2a9b78 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ b 2a9a1c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r1, [r0], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r1, r0, r0, lsr #7 │ │ │ │ - rsbseq r3, r3, r4, asr r5 │ │ │ │ - ldrsheq r5, [sp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r1, sp, ip, ror #2 │ │ │ │ - rsbseq r3, r3, ip, lsl r5 │ │ │ │ + ldrsheq r3, [r3], #-84 @ 0xffffffac @ │ │ │ │ + @ instruction: 0x007d5990 │ │ │ │ + rsbseq r1, sp, ip, lsl #4 │ │ │ │ + ldrheq r3, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r5, r0, r4, lsl r4 │ │ │ │ andeq r4, r0, ip, ror fp │ │ │ │ - ldrsbeq r3, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r3, r3, r0, ror #9 │ │ │ │ - rsbseq r5, sp, ip, ror r8 │ │ │ │ - rsbseq r0, r4, r4, lsr ip │ │ │ │ - rsbseq r1, r3, r0, lsr #32 │ │ │ │ - rsbseq r3, r3, r4, asr #9 │ │ │ │ - rsbseq r3, r3, r0, ror r4 │ │ │ │ + rsbseq r3, r3, r0, ror r5 │ │ │ │ + rsbseq r3, r3, r0, lsl #11 │ │ │ │ + rsbseq r5, sp, ip, lsl r9 │ │ │ │ + ldrsbeq r0, [r4], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r1, r3, r0, asr #1 │ │ │ │ + rsbseq r3, r3, r4, ror #10 │ │ │ │ + rsbseq r3, r3, r0, lsl r5 │ │ │ │ muleq r0, r4, r0 │ │ │ │ + rsbseq r3, r3, r4, asr #9 │ │ │ │ + ldrheq r3, [r3], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r3, r3, ip, lsr #9 │ │ │ │ rsbseq r3, r3, r4, lsr #8 │ │ │ │ + rsbseq r0, r4, r4, ror #22 │ │ │ │ + rsbseq r0, r4, r8, asr fp │ │ │ │ rsbseq r3, r3, r4, lsl r4 │ │ │ │ - rsbseq r3, r3, ip, lsl #8 │ │ │ │ - rsbseq r3, r3, r4, lsl #7 │ │ │ │ - rsbseq r0, r4, r4, asr #21 │ │ │ │ - ldrheq r0, [r4], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r3, r3, r4, ror r3 │ │ │ │ strdeq r1, [r0], r8 @ │ │ │ │ - ldrsbeq r0, [r4], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq r3, r3, ip, ror #4 │ │ │ │ - ldrsheq r3, [r3], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r0, r4, ip, ror sl │ │ │ │ + rsbseq r3, r3, ip, lsl #6 │ │ │ │ + @ instruction: 0x00733294 │ │ │ │ │ │ │ │ 002a9b7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -98544,51 +98544,51 @@ │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a9de0 │ │ │ │ ldr r1, [pc, #584] @ 2a9e04 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a9d94 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a9d68 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a9d5c │ │ │ │ ldr r2, [pc, #536] @ 2a9e08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #532] @ 2a9e0c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r1, [pc, #520] @ 2a9e10 │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r1, [pc, #504] @ 2a9e14 │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r3, [pc, #488] @ 2a9e18 │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r1, [pc, #468] @ 2a9e1c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldrb r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a9dc0 │ │ │ │ ldr r5, [r6, #56] @ 0x38 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2a9dc0 │ │ │ │ ldr r9, [pc, #428] @ 2a9e20 │ │ │ │ @@ -98597,46 +98597,46 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ b 2a9ca4 │ │ │ │ ldr r1, [pc, #412] @ 2a9e2c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ beq 2a9dd0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #372] @ 2a9e30 │ │ │ │ ldrb r0, [r3, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #332] @ 2a9e34 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [pc, #312] @ 2a9e38 │ │ │ │ ldrd sl, [r0, #32] │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr ip, [pc, #284] @ 2a9e3c │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ subs r0, r1, #1 │ │ │ │ sbc r3, r3, #0 │ │ │ │ ldr r2, [pc, #268] @ 2a9e40 │ │ │ │ @@ -98656,69 +98656,69 @@ │ │ │ │ b 2a9bf0 │ │ │ │ ldrd r0, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #208] @ 2a9e4c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a9be8 │ │ │ │ b 2a9d5c │ │ │ │ ldrd r0, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #168] @ 2a9e50 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a9bdc │ │ │ │ b 2a9d68 │ │ │ │ ldr r1, [pc, #140] @ 2a9e54 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9657dc │ │ │ │ + b 965884 │ │ │ │ ldr r1, [pc, #112] @ 2a9e58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9657dc │ │ │ │ + b 965884 │ │ │ │ adceq r0, r0, ip, ror pc │ │ │ │ - rsbseq r3, r3, r0, ror #3 │ │ │ │ - rsbseq r3, r3, ip, lsl #3 │ │ │ │ - rsbseq r3, r3, r8, ror #3 │ │ │ │ - rsbseq r3, r3, ip, ror #3 │ │ │ │ - rsbseq r3, r3, ip, ror #3 │ │ │ │ + rsbseq r3, r3, r0, lsl #5 │ │ │ │ + rsbseq r3, r3, ip, lsr #4 │ │ │ │ + rsbseq r3, r3, r8, lsl #5 │ │ │ │ + rsbseq r3, r3, ip, lsl #5 │ │ │ │ + rsbseq r3, r3, ip, lsl #5 │ │ │ │ andeq r5, r0, r0, ror #7 │ │ │ │ - ldrsbeq r3, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r3, r3, r8, asr #3 │ │ │ │ - rsbseq r5, sp, r4, lsr #8 │ │ │ │ - rsbseq r3, r3, r0, lsl #2 │ │ │ │ - rsbseq r3, r3, r4, lsl #4 │ │ │ │ - @ instruction: 0x00733190 │ │ │ │ - rsbseq r3, r3, ip, ror r1 │ │ │ │ - rsbseq r3, r3, r4, ror r1 │ │ │ │ + rsbseq r3, r3, r8, ror r2 │ │ │ │ + rsbseq r3, r3, r8, ror #4 │ │ │ │ + rsbseq r5, sp, r4, asr #9 │ │ │ │ + rsbseq r3, r3, r0, lsr #3 │ │ │ │ + rsbseq r3, r3, r4, lsr #5 │ │ │ │ + rsbseq r3, r3, r0, lsr r2 │ │ │ │ + rsbseq r3, r3, ip, lsl r2 │ │ │ │ + rsbseq r3, r3, r4, lsl r2 │ │ │ │ addseq r4, r1, r4, asr #24 │ │ │ │ - addeq r7, r2, r4, lsr #20 │ │ │ │ - addeq r7, r2, ip, lsl #20 │ │ │ │ - rsbseq r7, pc, r8, asr #29 │ │ │ │ - rsbseq r3, r3, r4, asr #32 │ │ │ │ - rsbseq r3, r3, r0 │ │ │ │ - rsbseq r3, r3, r8, rrx │ │ │ │ - rsbseq r2, r3, r0, lsr #31 │ │ │ │ + addeq r7, r2, r4, asr #21 │ │ │ │ + addeq r7, r2, ip, lsr #21 │ │ │ │ + rsbseq r7, pc, r8, ror #30 │ │ │ │ + rsbseq r3, r3, r4, ror #1 │ │ │ │ + rsbseq r3, r3, r0, lsr #1 │ │ │ │ + rsbseq r3, r3, r8, lsl #2 │ │ │ │ + rsbseq r3, r3, r0, asr #32 │ │ │ │ │ │ │ │ 002a9e5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #364] @ 2a9fe0 │ │ │ │ @@ -98730,32 +98730,32 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 980bcc │ │ │ │ + bl 980c74 │ │ │ │ ldr r1, [pc, #320] @ 2a9fec │ │ │ │ ldr r6, [pc, #320] @ 2a9ff0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980bcc │ │ │ │ + bl 980c74 │ │ │ │ ldr r1, [pc, #300] @ 2a9ff4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980dc4 │ │ │ │ + bl 980e6c │ │ │ │ ldr r1, [pc, #284] @ 2a9ff8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980dc4 │ │ │ │ + bl 980e6c │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #264] @ 2a9ffc │ │ │ │ str r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #28] │ │ │ │ @@ -98765,15 +98765,15 @@ │ │ │ │ subs r0, r0, r2 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 975a50 │ │ │ │ + bl 975af8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 2a9f8c │ │ │ │ mov r0, r5 │ │ │ │ bl 5a00c8 │ │ │ │ ldr r2, [pc, #176] @ 2aa000 │ │ │ │ @@ -98796,15 +98796,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 2aa004 │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 975a50 │ │ │ │ + bl 975af8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2a9f40 │ │ │ │ add r9, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -98812,19 +98812,19 @@ │ │ │ │ streq r8, [sp, #32] │ │ │ │ bl 2aa8d4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 2a9f40 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r0, r8, lsr #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrheq r0, [pc], #-144 @ │ │ │ │ - ldrheq r8, [pc], #-216 @ │ │ │ │ + rsbseq r0, pc, r0, asr sl @ │ │ │ │ + rsbseq r8, pc, r8, asr lr @ │ │ │ │ adceq r0, r0, ip, ror #24 │ │ │ │ - rsbseq r2, r3, r8, ror #31 │ │ │ │ - rsbseq r1, fp, r8, asr #15 │ │ │ │ + rsbseq r3, r3, r8, lsl #1 │ │ │ │ + rsbseq r1, fp, r8, ror #16 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ adceq r0, r0, ip, asr #23 │ │ │ │ muleq r0, r4, lr │ │ │ │ │ │ │ │ 002aa008 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -98839,41 +98839,41 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980bcc │ │ │ │ + bl 980c74 │ │ │ │ ldr r1, [pc, #232] @ 2aa140 │ │ │ │ ldr r5, [pc, #232] @ 2aa144 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980bcc │ │ │ │ + bl 980c74 │ │ │ │ ldr r1, [pc, #212] @ 2aa148 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980dc4 │ │ │ │ + bl 980e6c │ │ │ │ ldr ip, [pc, #196] @ 2aa14c │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r5, ip] │ │ │ │ add r7, sp, #12 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 975a50 │ │ │ │ + bl 975af8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2aa0e4 │ │ │ │ add r5, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -98899,18 +98899,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r0], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r0, pc, r4, lsl #16 │ │ │ │ - ldrsbeq r6, [r4], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r0, pc, r4, lsr #17 │ │ │ │ + rsbseq r6, r4, r8, ror r8 │ │ │ │ adceq r0, r0, r0, asr #21 │ │ │ │ - rsbseq r2, r3, ip, lsr lr │ │ │ │ + ldrsbeq r2, [r3], #-236 @ 0xffffff14 @ │ │ │ │ muleq r0, r4, lr │ │ │ │ adceq r0, r0, r8, lsr #20 │ │ │ │ │ │ │ │ 002aa154 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -98946,15 +98946,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ - b 9979f8 │ │ │ │ + b 997aa0 │ │ │ │ ldr r1, [pc, #80] @ 2aa24c │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 5a3d50 │ │ │ │ ldr ip, [pc, #60] @ 2aa250 │ │ │ │ @@ -98963,24 +98963,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ - b 9979f8 │ │ │ │ - rsbseq r2, r3, ip, ror sp │ │ │ │ - rsbseq r8, pc, r4, asr #21 │ │ │ │ - ldrsheq r2, [r3], #-196 @ 0xffffff3c @ │ │ │ │ - addeq lr, r7, r4, asr #14 │ │ │ │ - rsbseq r2, r3, ip, asr #25 │ │ │ │ + b 997aa0 │ │ │ │ + rsbseq r2, r3, ip, lsl lr │ │ │ │ + rsbseq r8, pc, r4, ror #22 │ │ │ │ + @ instruction: 0x00732d94 │ │ │ │ + addeq lr, r7, r4, ror #15 │ │ │ │ + rsbseq r2, r3, ip, ror #26 │ │ │ │ @ instruction: 0xfffff1e8 │ │ │ │ - rsbseq r2, r3, r8, ror #25 │ │ │ │ - addeq lr, r7, r0, lsl #14 │ │ │ │ - rsbseq r2, r3, r8, lsl #25 │ │ │ │ + rsbseq r2, r3, r8, lsl #27 │ │ │ │ + addeq lr, r7, r0, lsr #15 │ │ │ │ + rsbseq r2, r3, r8, lsr #26 │ │ │ │ │ │ │ │ 002aa25c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #584] @ 2aa4bc │ │ │ │ @@ -98992,46 +98992,46 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 980bcc │ │ │ │ + bl 980c74 │ │ │ │ ldr r6, [pc, #540] @ 2aa4c8 │ │ │ │ mov r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ ldr fp, [pc, #524] @ 2aa4cc │ │ │ │ ldr r9, [pc, #524] @ 2aa4d0 │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980870 │ │ │ │ + bl 980918 │ │ │ │ mov r1, r6 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 980c38 │ │ │ │ + bl 980ce0 │ │ │ │ str r7, [sp, #32] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ b 2aa374 │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, sl │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ - bl 9880d8 │ │ │ │ + bl 988180 │ │ │ │ cmp r0, sl │ │ │ │ blt 2aa3e0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc 2aa498 │ │ │ │ bne 2aa3e0 │ │ │ │ @@ -99061,15 +99061,15 @@ │ │ │ │ moveq r5, fp │ │ │ │ moveq r7, #4 │ │ │ │ bl 2487f8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 987e24 │ │ │ │ + bl 987ecc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2aa300 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a4250 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ movne r3, #1 │ │ │ │ @@ -99078,20 +99078,20 @@ │ │ │ │ bne 2aa350 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr r1, [pc, #232] @ 2aa4d4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 965ce4 │ │ │ │ + bl 965d8c │ │ │ │ mov r0, r5 │ │ │ │ - bl 965d40 │ │ │ │ + bl 965de8 │ │ │ │ ldr r2, [pc, #192] @ 2aa4d8 │ │ │ │ ldr r3, [pc, #164] @ 2aa4c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -99129,23 +99129,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 2aa4e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq r0, r0, r8, lsr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r3, r4, lsr #3 │ │ │ │ - rsbseq r2, r3, r4, ror ip │ │ │ │ - rsbseq r0, r3, r8, lsr #1 │ │ │ │ - rsbseq r2, r3, r8, ror #24 │ │ │ │ - rsbseq r2, r3, r0, ror #22 │ │ │ │ + addeq r7, r3, r4, asr #4 │ │ │ │ + rsbseq r2, r3, r4, lsl sp │ │ │ │ + rsbseq r0, r3, r8, asr #2 │ │ │ │ + rsbseq r2, r3, r8, lsl #26 │ │ │ │ + rsbseq r2, r3, r0, lsl #24 │ │ │ │ adceq r0, r0, r4, lsl #14 │ │ │ │ - addeq lr, r7, r0, lsl #9 │ │ │ │ - rsbseq r2, r3, r8, lsl #20 │ │ │ │ - rsbseq r2, r3, r0, lsl #21 │ │ │ │ + addeq lr, r7, r0, lsr #10 │ │ │ │ + rsbseq r2, r3, r8, lsr #21 │ │ │ │ + rsbseq r2, r3, r0, lsr #22 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ │ │ │ │ 002aa4ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -99165,42 +99165,42 @@ │ │ │ │ cmp r0, #0 │ │ │ │ addne r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 249ea8 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bce20 │ │ │ │ + bl 9bcec8 │ │ │ │ ldr r3, [pc, #108] @ 2aa5c4 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b 2aa580 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 248bb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2aa55c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bcd18 │ │ │ │ + bl 9bcdc0 │ │ │ │ b 2aa55c │ │ │ │ adceq r0, r0, r8, lsl r6 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ │ │ │ │ 002aa5c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -99215,46 +99215,46 @@ │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 980bcc │ │ │ │ + bl 980c74 │ │ │ │ ldr r1, [pc, #276] @ 2aa72c │ │ │ │ ldr r5, [pc, #276] @ 2aa730 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980dc4 │ │ │ │ + bl 980e6c │ │ │ │ ldr r1, [pc, #256] @ 2aa734 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980c38 │ │ │ │ + bl 980ce0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #228] @ 2aa738 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980dc4 │ │ │ │ + bl 980e6c │ │ │ │ ldr r3, [pc, #212] @ 2aa73c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r5, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 975a50 │ │ │ │ + bl 975af8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2aa6e4 │ │ │ │ mov r0, r6 │ │ │ │ bl 5a00c8 │ │ │ │ ldr r2, [pc, #152] @ 2aa740 │ │ │ │ ldr r3, [pc, #120] @ 2aa724 │ │ │ │ @@ -99286,19 +99286,19 @@ │ │ │ │ str r8, [sp, #4] │ │ │ │ bl 2ab278 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 2aa698 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r0, r8, lsr r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq pc, r9, r8, lsr #27 │ │ │ │ - rsbseq sl, ip, r4, lsr #12 │ │ │ │ + rsbseq pc, r9, r8, asr #28 │ │ │ │ + rsbseq sl, ip, r4, asr #13 │ │ │ │ adceq r0, r0, r0, lsl #10 │ │ │ │ - addeq sl, r2, r8, asr r5 │ │ │ │ - rsbseq r8, lr, ip, lsl #3 │ │ │ │ + strdeq sl, [r2], r8 │ │ │ │ + rsbseq r8, lr, ip, lsr #4 │ │ │ │ andeq r2, r0, r4, asr #16 │ │ │ │ adceq r0, r0, r4, ror r4 │ │ │ │ │ │ │ │ 002aa744 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -99314,49 +99314,49 @@ │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 980bcc │ │ │ │ + bl 980c74 │ │ │ │ ldr r1, [pc, #292] @ 2aa8c0 │ │ │ │ ldr r5, [pc, #292] @ 2aa8c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [pc, #284] @ 2aa8c8 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980bcc │ │ │ │ + bl 980c74 │ │ │ │ mov r1, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980870 │ │ │ │ + bl 980918 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980c38 │ │ │ │ + bl 980ce0 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980870 │ │ │ │ + bl 980918 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980c38 │ │ │ │ + bl 980ce0 │ │ │ │ ldr r1, [pc, #188] @ 2aa8cc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980dc4 │ │ │ │ + bl 980e6c │ │ │ │ subs r7, r7, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ movne r7, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ subs r2, fp, #0 │ │ │ │ str r5, [sp] │ │ │ │ asr r6, r6, #31 │ │ │ │ @@ -99389,19 +99389,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r0, r0, asr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r0, pc, r0, asr #1 │ │ │ │ - rsbseq r6, sl, r4, ror sl │ │ │ │ - addeq r9, r3, r8, asr r4 │ │ │ │ - rsbseq r2, r3, r0, asr #15 │ │ │ │ - @ instruction: 0x007d3f98 │ │ │ │ + rsbseq r0, pc, r0, ror #2 │ │ │ │ + rsbseq r6, sl, r4, lsl fp │ │ │ │ + strdeq r9, [r3], r8 │ │ │ │ + rsbseq r2, r3, r0, ror #16 │ │ │ │ + rsbseq r4, sp, r8, lsr r0 │ │ │ │ adceq r0, r0, r8, lsr #5 │ │ │ │ │ │ │ │ 002aa8d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -99436,15 +99436,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -99474,15 +99474,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -99494,40 +99494,40 @@ │ │ │ │ ldr r1, [pc, #108] @ 2aaab0 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997950 │ │ │ │ + bl 9979f8 │ │ │ │ b 2aa928 │ │ │ │ ldr r3, [pc, #76] @ 2aaab4 │ │ │ │ ldr r1, [pc, #76] @ 2aaab8 │ │ │ │ ldr r0, [pc, #76] @ 2aaabc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq r0, r0, r8, lsr #4 │ │ │ │ - addeq sp, r7, r8, ror #31 │ │ │ │ - ldrsbeq r2, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r2, r3, ip, lsl #13 │ │ │ │ + addeq lr, r7, r8, lsl #1 │ │ │ │ + rsbseq r2, r3, r0, ror r7 │ │ │ │ + rsbseq r2, r3, ip, lsr #14 │ │ │ │ andeq r1, r0, r8, lsr #22 │ │ │ │ andeq r1, r0, ip, lsl #30 │ │ │ │ - addeq sp, r7, r0, asr pc │ │ │ │ - rsbseq r2, r3, r8, ror r6 │ │ │ │ - ldrsheq r2, [r3], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r2, r3, r0, lsr #11 │ │ │ │ - strdeq sp, [r7], ip │ │ │ │ - rsbseq r2, r3, r8, ror #10 │ │ │ │ - ldrdeq sp, [r7], r4 │ │ │ │ - rsbseq r2, r3, r8, ror r5 │ │ │ │ - rsbseq r2, r3, r8, lsl #11 │ │ │ │ + strdeq sp, [r7], r0 │ │ │ │ + rsbseq r2, r3, r8, lsl r7 │ │ │ │ + @ instruction: 0x00732694 │ │ │ │ + rsbseq r2, r3, r0, asr #12 │ │ │ │ + umulleq sp, r7, ip, pc @ │ │ │ │ + rsbseq r2, r3, r8, lsl #12 │ │ │ │ + addeq sp, r7, r4, ror pc │ │ │ │ + rsbseq r2, r3, r8, lsl r6 │ │ │ │ + rsbseq r2, r3, r8, lsr #12 │ │ │ │ │ │ │ │ 002aaac0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99582,15 +99582,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2aabe0 │ │ │ │ mov r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #1 │ │ │ │ beq 2aab54 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2aacec │ │ │ │ @@ -99620,15 +99620,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ movne r0, r8 │ │ │ │ movne r9, r4 │ │ │ │ beq 2aac68 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ - bl 988810 │ │ │ │ + bl 9888b8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2aacb4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adc r3, r9, r3 │ │ │ │ b 2aabbc │ │ │ │ @@ -99645,59 +99645,59 @@ │ │ │ │ ldr r1, [pc, #172] @ 2aad44 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997950 │ │ │ │ + bl 9979f8 │ │ │ │ b 2aabe0 │ │ │ │ ldr r3, [pc, #140] @ 2aad48 │ │ │ │ ldr ip, [pc, #140] @ 2aad4c │ │ │ │ ldr r1, [pc, #140] @ 2aad50 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2aabe0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2aad54 │ │ │ │ ldr r1, [pc, #96] @ 2aad58 │ │ │ │ ldr r0, [pc, #96] @ 2aad5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq r0, r0, r4, lsr r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r3, ip, ror r5 │ │ │ │ + rsbseq r2, r3, ip, lsl r6 │ │ │ │ adceq r0, r0, r0 │ │ │ │ - rsbseq r2, r3, r0, asr r5 │ │ │ │ + ldrsheq r2, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r1, r0, r8, lsr #22 │ │ │ │ andeq r1, r0, ip, lsl #30 │ │ │ │ - addeq sp, r7, r8, lsr #27 │ │ │ │ - rsbseq r2, r3, r0, lsr #10 │ │ │ │ - rsbseq r2, r3, ip, asr #8 │ │ │ │ + addeq sp, r7, r8, asr #28 │ │ │ │ + rsbseq r2, r3, r0, asr #11 │ │ │ │ + rsbseq r2, r3, ip, ror #9 │ │ │ │ addseq pc, pc, r4, lsr pc @ │ │ │ │ - rsbseq r2, r3, ip, asr #6 │ │ │ │ - addeq sp, r7, r8, lsr #25 │ │ │ │ - rsbseq r2, r3, r4, lsl r3 │ │ │ │ - addeq sp, r7, ip, ror ip │ │ │ │ - rsbseq r2, r3, r8, asr #7 │ │ │ │ - rsbseq r2, r3, r0, lsr #6 │ │ │ │ - addeq sp, r7, r8, asr #24 │ │ │ │ - rsbseq r2, r3, ip, ror #5 │ │ │ │ - ldrsheq r2, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r2, r3, ip, ror #7 │ │ │ │ + addeq sp, r7, r8, asr #26 │ │ │ │ + ldrheq r2, [r3], #-52 @ 0xffffffcc @ │ │ │ │ + addeq sp, r7, ip, lsl sp │ │ │ │ + rsbseq r2, r3, r8, ror #8 │ │ │ │ + rsbseq r2, r3, r0, asr #7 │ │ │ │ + addeq sp, r7, r8, ror #25 │ │ │ │ + rsbseq r2, r3, ip, lsl #7 │ │ │ │ + @ instruction: 0x0073239c │ │ │ │ │ │ │ │ 002aad60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -99722,26 +99722,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #111 @ 0x6f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq sp, r7, r0, lsl #23 │ │ │ │ - rsbseq r2, r3, r8, lsr #5 │ │ │ │ - rsbseq r2, r3, r4, lsr #4 │ │ │ │ + addeq sp, r7, r0, lsr #24 │ │ │ │ + rsbseq r2, r3, r8, asr #6 │ │ │ │ + rsbseq r2, r3, r4, asr #5 │ │ │ │ │ │ │ │ 002aae08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #220] @ 2aaefc │ │ │ │ @@ -99776,15 +99776,15 @@ │ │ │ │ mov ip, #2 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997950 │ │ │ │ + bl 9979f8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -99795,25 +99795,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2aaeac │ │ │ │ @ instruction: 0x009ffcfc │ │ │ │ andeq r1, r0, r8, lsr #22 │ │ │ │ andeq r1, r0, ip, lsl #30 │ │ │ │ - rsbseq r2, r3, ip, asr #2 │ │ │ │ - addeq sp, r7, ip, lsr #21 │ │ │ │ - rsbseq r2, r3, ip, lsl r1 │ │ │ │ - addeq sp, r7, r4, ror #20 │ │ │ │ - rsbseq r2, r3, r0, lsl #4 │ │ │ │ - rsbseq r2, r3, r4, lsl #2 │ │ │ │ + rsbseq r2, r3, ip, ror #3 │ │ │ │ + addeq sp, r7, ip, asr #22 │ │ │ │ + ldrheq r2, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ + addeq sp, r7, r4, lsl #22 │ │ │ │ + rsbseq r2, r3, r0, lsr #5 │ │ │ │ + rsbseq r2, r3, r4, lsr #3 │ │ │ │ │ │ │ │ 002aaf20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ and r2, r2, r1 │ │ │ │ @@ -99855,29 +99855,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997950 │ │ │ │ + bl 9979f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq pc, pc, ip, lsr #23 │ │ │ │ andeq r2, r0, r8, asr #21 │ │ │ │ andeq r2, r0, r8, ror #11 │ │ │ │ - addeq sp, r7, r4, lsl #19 │ │ │ │ - rsbseq r2, r3, r8, asr r1 │ │ │ │ - rsbseq r2, r3, ip, lsr #2 │ │ │ │ + addeq sp, r7, r4, lsr #20 │ │ │ │ + ldrsheq r2, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r2, r3, ip, asr #3 │ │ │ │ │ │ │ │ 002ab010 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ab050 │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -99975,28 +99975,28 @@ │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9979f8 │ │ │ │ + b 997aa0 │ │ │ │ ldr r3, [pc, #172] @ 2ab254 │ │ │ │ ldr ip, [pc, #172] @ 2ab258 │ │ │ │ ldr r1, [pc, #172] @ 2ab25c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9979f8 │ │ │ │ + b 997aa0 │ │ │ │ ldr r3, [pc, #132] @ 2ab260 │ │ │ │ ldr ip, [pc, #132] @ 2ab264 │ │ │ │ ldr r1, [pc, #132] @ 2ab268 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ @@ -100011,33 +100011,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 997950 │ │ │ │ - ldrsbeq pc, [r8], #-244 @ 0xffffff0c @ │ │ │ │ + b 9979f8 │ │ │ │ + rsbseq r0, r9, r4, ror r0 │ │ │ │ addseq pc, pc, r0, ror #20 │ │ │ │ andeq r1, r0, r8, lsr #22 │ │ │ │ andeq r1, r0, ip, lsl #30 │ │ │ │ - rsbseq r2, r3, r4, lsr #32 │ │ │ │ - addeq sp, r7, ip, asr #15 │ │ │ │ - rsbseq pc, lr, r8, asr #13 │ │ │ │ - rsbseq r2, r3, r0, lsl r0 │ │ │ │ - rsbseq r1, r3, r0, ror #28 │ │ │ │ - umulleq sp, r7, r4, r7 │ │ │ │ - rsbseq r1, r3, ip, ror pc │ │ │ │ - rsbseq r1, r3, r4, lsr lr │ │ │ │ - addeq sp, r7, r0, ror #14 │ │ │ │ - rsbseq r1, r3, r4, ror pc │ │ │ │ - rsbseq r1, r3, r0, lsl #28 │ │ │ │ - ldrsbeq r1, [r3], #-212 @ 0xffffff2c @ │ │ │ │ - addeq sp, r7, r0, lsr r7 │ │ │ │ - @ instruction: 0x00731d9c │ │ │ │ + rsbseq r2, r3, r4, asr #1 │ │ │ │ + addeq sp, r7, ip, ror #16 │ │ │ │ + rsbseq pc, lr, r8, ror #14 │ │ │ │ + ldrheq r2, [r3], #-0 @ │ │ │ │ + rsbseq r1, r3, r0, lsl #30 │ │ │ │ + addeq sp, r7, r4, lsr r8 │ │ │ │ + rsbseq r2, r3, ip, lsl r0 │ │ │ │ + ldrsbeq r1, [r3], #-228 @ 0xffffff1c @ │ │ │ │ + addeq sp, r7, r0, lsl #16 │ │ │ │ + rsbseq r2, r3, r4, lsl r0 │ │ │ │ + rsbseq r1, r3, r0, lsr #29 │ │ │ │ + rsbseq r1, r3, r4, ror lr │ │ │ │ + ldrdeq sp, [r7], r0 │ │ │ │ + rsbseq r1, r3, ip, lsr lr │ │ │ │ │ │ │ │ 002ab278 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr ip, [pc, #1960] @ 2aba38 │ │ │ │ @@ -100072,15 +100072,15 @@ │ │ │ │ beq 2ab778 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 249fbc │ │ │ │ ldr r2, [pc, #1844] @ 2aba44 │ │ │ │ ldr r1, [pc, #1844] @ 2aba48 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 9875e0 │ │ │ │ + bl 987688 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2ab7d0 │ │ │ │ cmp r7, #1 │ │ │ │ movne r8, #0 │ │ │ │ andeq r8, r8, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -100187,15 +100187,15 @@ │ │ │ │ bl 248f48 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ bl 24b294 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a33e0 │ │ │ │ + bl 7a3488 │ │ │ │ ldr r2, [pc, #1388] @ 2aba5c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2ab894 │ │ │ │ @@ -100216,23 +100216,23 @@ │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r0 │ │ │ │ add r0, sl, #224 @ 0xe0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 249ea8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ae1fc │ │ │ │ + bl 7ae2a4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2ab6fc │ │ │ │ ldr r0, [pc, #1216] @ 2aba4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bl 2a8ee4 │ │ │ │ cmp r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -100251,39 +100251,39 @@ │ │ │ │ bl 2a8f5c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248918 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2486d8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7ae1fc │ │ │ │ + bl 7ae2a4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 2ab5a8 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2ab630 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a9048 │ │ │ │ mov r0, fp │ │ │ │ bl 248b04 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2ab648 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7552cc │ │ │ │ + bl 755374 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ab714 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2ab48c │ │ │ │ ldr r2, [pc, #1036] @ 2aba70 │ │ │ │ ldr r3, [pc, #980] @ 2aba3c │ │ │ │ @@ -100326,17 +100326,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ b 2ab7b8 │ │ │ │ mov r0, fp │ │ │ │ bl 248b04 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2ab714 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7552cc │ │ │ │ + bl 755374 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 9876f0 │ │ │ │ + bl 987798 │ │ │ │ b 2ab484 │ │ │ │ ldr r2, [pc, #864] @ 2aba88 │ │ │ │ ldr r3, [pc, #784] @ 2aba3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -100351,15 +100351,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #348 @ 0x15c │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9979f8 │ │ │ │ + b 997aa0 │ │ │ │ ldr r2, [pc, #792] @ 2aba98 │ │ │ │ ldr r3, [pc, #696] @ 2aba3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100391,15 +100391,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #672] @ 2abab8 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2ab65c │ │ │ │ ldr r2, [pc, #660] @ 2ababc │ │ │ │ ldr r3, [pc, #528] @ 2aba3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -100417,15 +100417,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #588] @ 2abacc │ │ │ │ - bl 997a9c │ │ │ │ + bl 997b44 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2ab714 │ │ │ │ mov r0, r9 │ │ │ │ bl 2a9048 │ │ │ │ b 2ab714 │ │ │ │ ldr r2, [pc, #564] @ 2abad0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -100445,73 +100445,73 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 2abadc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2ab504 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ab93c │ │ │ │ bl 2a9048 │ │ │ │ mov r0, fp │ │ │ │ bl 248b04 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2ab484 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7552cc │ │ │ │ + bl 755374 │ │ │ │ b 2ab484 │ │ │ │ mov r0, fp │ │ │ │ bl 248b04 │ │ │ │ cmp r8, #0 │ │ │ │ bne 2ab930 │ │ │ │ b 2ab484 │ │ │ │ ldr r0, [pc, #392] @ 2abae0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2ab504 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #368] @ 2abae4 │ │ │ │ ldr r3, [pc, #368] @ 2abae8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #364] @ 2abaec │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ - bl 997a9c │ │ │ │ + bl 997b44 │ │ │ │ cmp r9, r4 │ │ │ │ bne 2ab888 │ │ │ │ b 2ab714 │ │ │ │ ldr r3, [pc, #316] @ 2abaf0 │ │ │ │ ldr r2, [pc, #316] @ 2abaf4 │ │ │ │ ldr r1, [pc, #316] @ 2abaf8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, fp │ │ │ │ bl 248a08 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2ab888 │ │ │ │ b 2ab714 │ │ │ │ ldr r3, [pc, #264] @ 2abafc │ │ │ │ ldr r2, [pc, #264] @ 2abb00 │ │ │ │ @@ -100519,75 +100519,75 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #240] @ 2abb08 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, fp │ │ │ │ bl 248a08 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ bl 248678 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2ab888 │ │ │ │ b 2ab714 │ │ │ │ addseq pc, pc, r4, lsl #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, pc, r4, ror r8 @ │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ - ldrheq r1, [r3], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq r1, r3, r0, asr #29 │ │ │ │ + rsbseq r1, r3, r0, asr pc │ │ │ │ + rsbseq r1, r3, r0, ror #30 │ │ │ │ addseq pc, pc, r8, lsl #13 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r1, r3, ip, lsl lr │ │ │ │ - addeq sp, r7, r8, lsl r4 │ │ │ │ - rsbseq pc, r2, r4, lsr #8 │ │ │ │ - rsbseq pc, r2, r8, lsl #8 │ │ │ │ + ldrheq r1, [r3], #-236 @ 0xffffff14 @ │ │ │ │ + @ instruction: 0x0087d4b8 │ │ │ │ + rsbseq pc, r2, r4, asr #9 │ │ │ │ + rsbseq pc, r2, r8, lsr #9 │ │ │ │ @ instruction: 0x009ff4b8 │ │ │ │ addseq pc, pc, ip, asr r4 @ │ │ │ │ - addeq sp, r7, r4, asr r2 │ │ │ │ - rsbseq r1, r3, r4, ror #21 │ │ │ │ - ldrsheq r1, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + strdeq sp, [r7], r4 │ │ │ │ + rsbseq r1, r3, r4, lsl #23 │ │ │ │ + @ instruction: 0x00731994 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ @ instruction: 0x009ff3f4 │ │ │ │ - strdeq sp, [r7], r0 │ │ │ │ - rsbseq r1, r3, r0, asr sl │ │ │ │ - @ instruction: 0x00731890 │ │ │ │ + umulleq sp, r7, r0, r2 │ │ │ │ + ldrsheq r1, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r1, r3, r0, lsr r9 │ │ │ │ umullseq pc, pc, ip, r3 @ │ │ │ │ - umulleq sp, r7, r4, r1 │ │ │ │ - rsbseq r1, r3, r4, asr sl │ │ │ │ - rsbseq r1, r3, r4, lsr r8 │ │ │ │ + addeq sp, r7, r4, lsr r2 │ │ │ │ + ldrsheq r1, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + ldrsbeq r1, [r3], #-132 @ 0xffffff7c @ │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ - rsbseq r1, r3, ip, lsr #20 │ │ │ │ - addeq sp, r7, r8, asr #2 │ │ │ │ - rsbseq r1, r3, r8, ror #15 │ │ │ │ + rsbseq r1, r3, ip, asr #21 │ │ │ │ + addeq sp, r7, r8, ror #3 │ │ │ │ + rsbseq r1, r3, r8, lsl #17 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ @ instruction: 0x009ff2f4 │ │ │ │ - rsbseq r1, r3, ip, ror #20 │ │ │ │ - addeq sp, r7, r0, ror #1 │ │ │ │ - rsbseq r1, r3, r0, lsl #15 │ │ │ │ + rsbseq r1, r3, ip, lsl #22 │ │ │ │ + addeq sp, r7, r0, lsl #3 │ │ │ │ + rsbseq r1, r3, r0, lsr #16 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ andeq r4, r0, ip, asr #21 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r3, r4, ror #19 │ │ │ │ - ldrheq r1, [r3], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq r1, r3, r0, asr #17 │ │ │ │ - addeq ip, r7, r0, asr #31 │ │ │ │ - rsbseq r1, r3, r0, ror #12 │ │ │ │ - addeq ip, r7, r4, lsl #31 │ │ │ │ - ldrheq r1, [r3], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r1, r3, r0, lsr #12 │ │ │ │ - addeq ip, r7, r4, asr #30 │ │ │ │ - @ instruction: 0x0073189c │ │ │ │ - rsbseq r1, r3, r4, ror #11 │ │ │ │ + rsbseq r1, r3, r4, lsl #21 │ │ │ │ + rsbseq r1, r3, ip, asr sl │ │ │ │ + rsbseq r1, r3, r0, ror #18 │ │ │ │ + addeq sp, r7, r0, rrx │ │ │ │ + rsbseq r1, r3, r0, lsl #14 │ │ │ │ + addeq sp, r7, r4, lsr #32 │ │ │ │ + rsbseq r1, r3, r0, asr r9 │ │ │ │ + rsbseq r1, r3, r0, asr #13 │ │ │ │ + addeq ip, r7, r4, ror #31 │ │ │ │ + rsbseq r1, r3, ip, lsr r9 │ │ │ │ + rsbseq r1, r3, r4, lsl #13 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #224] @ 2abc04 │ │ │ │ mov r7, r2 │ │ │ │ @@ -100598,24 +100598,24 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754604 │ │ │ │ - bl 74da74 │ │ │ │ + bl 7546ac │ │ │ │ + bl 74db1c │ │ │ │ ldr r2, [pc, #176] @ 2abc10 │ │ │ │ ldr r1, [pc, #176] @ 2abc14 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [r0, #1128] @ 0x468 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2abb90 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2abb0c │ │ │ │ mov r0, r6 │ │ │ │ @@ -100643,20 +100643,20 @@ │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strdeq ip, [r7], r8 │ │ │ │ - rsbseq fp, r2, ip, ror #23 │ │ │ │ - ldrsheq r9, [ip], #-12 @ │ │ │ │ - ldrsbeq r1, [r3], #-124 @ 0xffffff84 @ │ │ │ │ - ldrsheq lr, [r5], #-144 @ 0xffffff70 @ │ │ │ │ - ldrheq r1, [r3], #-112 @ 0xffffff90 @ │ │ │ │ + umulleq ip, r7, r8, pc @ │ │ │ │ + rsbseq fp, r2, ip, lsl #25 │ │ │ │ + @ instruction: 0x007c919c │ │ │ │ + rsbseq r1, r3, ip, ror r8 │ │ │ │ + @ instruction: 0x0075ea90 │ │ │ │ + rsbseq r1, r3, r0, asr r8 │ │ │ │ │ │ │ │ 002abc1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #280] @ 2abd4c │ │ │ │ @@ -100669,25 +100669,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r7, [pc, #260] @ 2abd58 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 758e24 │ │ │ │ + bl 758ecc │ │ │ │ ldr r2, [pc, #236] @ 2abd5c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r7, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #212] @ 2abd60 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2abce0 │ │ │ │ ldr r1, [pc, #196] @ 2abd64 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 249674 │ │ │ │ @@ -100708,15 +100708,15 @@ │ │ │ │ ldr r1, [pc, #128] @ 2abd6c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -100725,37 +100725,37 @@ │ │ │ │ ldr r1, [pc, #68] @ 2abd74 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2abd04 │ │ │ │ addseq lr, pc, r4, ror #29 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - ldrsheq r8, [ip], #-248 @ 0xffffff08 @ │ │ │ │ - addeq ip, r7, r0, asr #27 │ │ │ │ - ldrheq fp, [r2], #-164 @ 0xffffff5c @ │ │ │ │ - ldrsbeq r1, [r3], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq r1, r3, ip, lsl r7 │ │ │ │ - @ instruction: 0x00731694 │ │ │ │ - rsbseq r1, r3, r4, lsl #13 │ │ │ │ - @ instruction: 0x0073169c │ │ │ │ - rsbseq r1, r3, r0, asr #12 │ │ │ │ + @ instruction: 0x007c9098 │ │ │ │ + addeq ip, r7, r0, ror #28 │ │ │ │ + rsbseq fp, r2, r4, asr fp │ │ │ │ + rsbseq r1, r3, ip, ror r7 │ │ │ │ + ldrheq r1, [r3], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r1, r3, r4, lsr r7 │ │ │ │ + rsbseq r1, r3, r4, lsr #14 │ │ │ │ + rsbseq r1, r3, ip, lsr r7 │ │ │ │ + rsbseq r1, r3, r0, ror #13 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2abd8c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addseq r2, r1, r8, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 2abda0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addseq r2, r1, r8, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #392] @ 2abf48 │ │ │ │ @@ -100856,60 +100856,60 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq lr, pc, r8, asr sp @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq ip, r7, r0, asr #26 │ │ │ │ + addeq ip, r7, r0, ror #27 │ │ │ │ adceq r0, sp, r8, ror #5 │ │ │ │ addseq lr, pc, r4, lsl #25 │ │ │ │ - umulleq ip, r7, ip, ip │ │ │ │ - addeq ip, r7, ip, lsl #27 │ │ │ │ - addeq ip, r7, r0, asr #24 │ │ │ │ - rsbseq r1, r3, r0, ror #9 │ │ │ │ - rsbseq r1, r3, ip, ror #9 │ │ │ │ + addeq ip, r7, ip, lsr sp │ │ │ │ + addeq ip, r7, ip, lsr #28 │ │ │ │ + addeq ip, r7, r0, ror #25 │ │ │ │ + rsbseq r1, r3, r0, lsl #11 │ │ │ │ + rsbseq r1, r3, ip, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #240] @ 2ac078 │ │ │ │ ldr r3, [pc, #240] @ 2ac07c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8b7674 │ │ │ │ + bl 8b771c │ │ │ │ add r7, r6, #224 @ 0xe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 997228 │ │ │ │ + bl 9972d0 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ beq 2ac030 │ │ │ │ mov r5, r0 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, sp │ │ │ │ cmp r4, r5 │ │ │ │ movcc r1, r4 │ │ │ │ movcs r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 997000 │ │ │ │ + bl 9970a8 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 8b76e4 │ │ │ │ + bl 8b778c │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 8b7674 │ │ │ │ + bl 8b771c │ │ │ │ ldr r3, [sp] │ │ │ │ subs r5, r5, r3 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -100947,89 +100947,89 @@ │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ mov r6, r1 │ │ │ │ bl 2487f8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b84dc │ │ │ │ + bl 8b8584 │ │ │ │ ldr r1, [pc, #212] @ 2ac19c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b88c │ │ │ │ + bl 99b934 │ │ │ │ ldr r1, [pc, #192] @ 2ac1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #6] │ │ │ │ strne r0, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99b88c │ │ │ │ + bl 99b934 │ │ │ │ ldr r1, [pc, #148] @ 2ac1a4 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #16] │ │ │ │ strne r0, [r4, #24] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99b88c │ │ │ │ + bl 99b934 │ │ │ │ ldr r1, [pc, #104] @ 2ac1a8 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #32] │ │ │ │ strne r0, [r4, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99b88c │ │ │ │ + bl 99b934 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ asrne r3, r0, #31 │ │ │ │ strbne r2, [r4, #48] @ 0x30 │ │ │ │ strne r0, [r4, #56] @ 0x38 │ │ │ │ strne r3, [r4, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq r5, [fp], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq r4, r4, r0, lsl #4 │ │ │ │ - addeq r0, r2, r8, ror #16 │ │ │ │ - addeq r9, r1, ip, lsr #17 │ │ │ │ + @ instruction: 0x007b5a9c │ │ │ │ + rsbseq r4, r4, r0, lsr #5 │ │ │ │ + addeq r0, r2, r8, lsl #18 │ │ │ │ + addeq r9, r1, ip, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2ac244 │ │ │ │ ldr r2, [pc, #128] @ 2ac248 │ │ │ │ ldr r1, [pc, #128] @ 2ac24c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #96] @ 2ac250 │ │ │ │ ldr ip, [pc, #96] @ 2ac254 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2ac258 │ │ │ │ ldr r2, [pc, #92] @ 2ac25c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -101045,17 +101045,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq ip, r7, ip, lsr #19 │ │ │ │ - rsbseq r1, r3, r8, asr r2 │ │ │ │ - rsbseq r3, sp, r4, asr #22 │ │ │ │ + addeq ip, r7, ip, asr #20 │ │ │ │ + ldrsheq r1, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r3, sp, r4, ror #23 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -101080,15 +101080,15 @@ │ │ │ │ ldr r3, [pc, #68] @ 2ac300 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib sp, {r2, r4} │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ str r6, [r5, #1024] @ 0x400 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -101110,28 +101110,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #64] @ 2ac380 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq ip, r7, r8, asr #16 │ │ │ │ - ldrsbeq r1, [r3], #-12 @ │ │ │ │ - rsbseq r1, r3, ip, lsl #2 │ │ │ │ + addeq ip, r7, r8, ror #17 │ │ │ │ + rsbseq r1, r3, ip, ror r1 │ │ │ │ + rsbseq r1, r3, ip, lsr #3 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2ac3d0 │ │ │ │ ldr r2, [pc, #52] @ 2ac3d4 │ │ │ │ @@ -101139,22 +101139,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #40] @ 2ac3dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2abf70 │ │ │ │ - ldrdeq ip, [r7], r4 │ │ │ │ - rsbseq r1, r3, r8, rrx │ │ │ │ - @ instruction: 0x00731098 │ │ │ │ + addeq ip, r7, r4, ror r8 │ │ │ │ + rsbseq r1, r3, r8, lsl #2 │ │ │ │ + rsbseq r1, r3, r8, lsr r1 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2ac454 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -101168,23 +101168,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #28] @ 2ac458 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b1558 │ │ │ │ + b 9b1600 │ │ │ │ adceq pc, ip, r0, asr sp @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ 2ac524 │ │ │ │ @@ -101194,53 +101194,53 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r5, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r7, [pc, #140] @ 2ac530 │ │ │ │ mov r1, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #216 @ 0xd8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #224 @ 0xe0 │ │ │ │ - bl 996c84 │ │ │ │ + bl 996d2c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ str r2, [r4, #152] @ 0x98 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #84] @ 2ac534 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ str r4, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq ip, r7, r0, lsl #14 │ │ │ │ - rsbseq sp, r2, r8, lsr #18 │ │ │ │ - rsbseq sp, r2, r4, ror ip │ │ │ │ - rsbseq sp, r2, ip, lsl r9 │ │ │ │ + addeq ip, r7, r0, lsr #15 │ │ │ │ + rsbseq sp, r2, r8, asr #19 │ │ │ │ + rsbseq sp, r2, r4, lsl sp │ │ │ │ + ldrheq sp, [r2], #-156 @ 0xffffff64 @ │ │ │ │ addseq r2, r1, ip, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #156] @ 2ac5ec │ │ │ │ mov r6, r1 │ │ │ │ @@ -101251,15 +101251,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #13 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ bl 2a14e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ac5cc │ │ │ │ ldr r3, [r4, #204] @ 0xcc │ │ │ │ ldr r1, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, r6, lsl #3 │ │ │ │ lsl r2, r6, #3 │ │ │ │ @@ -101279,17 +101279,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq ip, r7, r4, lsr #12 │ │ │ │ - rsbseq sp, r2, r4, asr r8 │ │ │ │ - rsbseq sp, r2, r0, asr #16 │ │ │ │ + addeq ip, r7, r4, asr #13 │ │ │ │ + ldrsheq sp, [r2], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq sp, r2, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #528] @ 2ac820 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -101297,15 +101297,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #512] @ 2ac824 │ │ │ │ ldr r1, [pc, #512] @ 2ac828 │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2ac804 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 248f48 │ │ │ │ @@ -101420,19 +101420,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 2ac82c │ │ │ │ ldr r0, [pc, #32] @ 2ac830 │ │ │ │ ldr r2, [pc, #32] @ 2ac834 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #232 @ 0xe8 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq ip, r7, r4, ror #10 │ │ │ │ - rsbseq sp, r2, r0, lsl #15 │ │ │ │ - @ instruction: 0x0072d794 │ │ │ │ - rsbseq r0, r3, r8, lsl #24 │ │ │ │ - rsbseq r0, r3, r4, asr #24 │ │ │ │ + addeq ip, r7, r4, lsl #12 │ │ │ │ + rsbseq sp, r2, r0, lsr #16 │ │ │ │ + rsbseq sp, r2, r4, lsr r8 │ │ │ │ + rsbseq r0, r3, r8, lsr #25 │ │ │ │ + rsbseq r0, r3, r4, ror #25 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -101453,15 +101453,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, r2 │ │ │ │ movlt r3, r2 │ │ │ │ str r3, [r0, #192] @ 0xc0 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r6 │ │ │ │ add r0, r2, r0 │ │ │ │ - bl 9d5028 │ │ │ │ + bl 9d50d0 │ │ │ │ ldr r7, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r7, r1, r7 │ │ │ │ addmi r7, r7, r6 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2ac938 │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ @@ -101478,15 +101478,15 @@ │ │ │ │ add r8, r9, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ bl 2abda4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ @@ -101498,29 +101498,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - umulleq ip, r7, r0, r2 │ │ │ │ - ldrheq sp, [r2], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq sp, r2, r8, asr #9 │ │ │ │ + addeq ip, r7, r0, lsr r3 │ │ │ │ + rsbseq sp, r2, r4, asr r5 │ │ │ │ + rsbseq sp, r2, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #84] @ 0x54 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7, #172] @ 0xac │ │ │ │ mov r4, r1 │ │ │ │ add r0, r2, r0 │ │ │ │ ldr r1, [r7, #152] @ 0x98 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9d5028 │ │ │ │ + bl 9d50d0 │ │ │ │ ldr r3, [r7, #144] @ 0x90 │ │ │ │ ldr ip, [r7, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ suble r4, r3, #1 │ │ │ │ mov lr, #32 │ │ │ │ mov r2, r6 │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -101555,15 +101555,15 @@ │ │ │ │ ldr r2, [pc, #820] @ 2acd5c │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #808] @ 2acd60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ ldr sl, [pc, #792] @ 2acd64 │ │ │ │ cmp r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ beq 2acc2c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -101581,37 +101581,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2acc54 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2acbe8 │ │ │ │ ldr r0, [pc, #712] @ 2acd6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 755b34 │ │ │ │ + bl 755bdc │ │ │ │ ldr r3, [pc, #704] @ 2acd70 │ │ │ │ ldr r2, [pc, #704] @ 2acd74 │ │ │ │ ldr r1, [pc, #704] @ 2acd78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #672] @ 2acd7c │ │ │ │ ldr r2, [pc, #672] @ 2acd80 │ │ │ │ ldr r1, [pc, #672] @ 2acd84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r7 │ │ │ │ mov r7, #7 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 29f3c4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ @@ -101634,15 +101634,15 @@ │ │ │ │ bl 248870 │ │ │ │ mov r4, r0 │ │ │ │ bl 249ea8 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b74dc │ │ │ │ + bl 8b7584 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b04 │ │ │ │ strh r7, [r5, #108] @ 0x6c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #504] @ 2acd8c │ │ │ │ strb r3, [r9] │ │ │ │ ldr r3, [pc, #436] @ 2acd50 │ │ │ │ @@ -101666,24 +101666,24 @@ │ │ │ │ bne 2acc48 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2accac │ │ │ │ ldr r4, [pc, #416] @ 2acd90 │ │ │ │ mov r7, #384 @ 0x180 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 755b34 │ │ │ │ + bl 755bdc │ │ │ │ ldr r3, [pc, #400] @ 2acd94 │ │ │ │ ldr r2, [pc, #400] @ 2acd98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r8, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2acad4 │ │ │ │ ldrb r8, [r4, #32] │ │ │ │ cmp r8, #0 │ │ │ │ ldrne r3, [r4, #40] @ 0x28 │ │ │ │ moveq r3, r8 │ │ │ │ @@ -101709,15 +101709,15 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2acd08 │ │ │ │ ldr r0, [pc, #268] @ 2acda8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2aca94 │ │ │ │ ldr r3, [pc, #232] @ 2acd9c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2acbe8 │ │ │ │ ldr r3, [pc, #216] @ 2acda0 │ │ │ │ @@ -101730,61 +101730,61 @@ │ │ │ │ ldrb r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2acd00 │ │ │ │ ldr r0, [pc, #188] @ 2acdac │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2acbe8 │ │ │ │ mov sl, r1 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 2acdb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2aca94 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq lr, pc, r4, lsr #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq ip, r7, ip, asr r1 │ │ │ │ - rsbseq r0, r3, r8, lsl sl │ │ │ │ - rsbseq r0, r3, ip, ror #19 │ │ │ │ + strdeq ip, [r7], ip @ │ │ │ │ + ldrheq r0, [r3], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r0, r3, ip, lsl #21 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ ldrsbeq lr, [pc], r0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq sp, r2, r0, ror #14 │ │ │ │ - addeq ip, r7, r0, asr #1 │ │ │ │ - rsbseq sp, r2, r8, ror #5 │ │ │ │ - rsbseq sp, r2, r0, asr #12 │ │ │ │ - umulleq ip, r7, r4, r0 │ │ │ │ - rsbseq sp, r2, r0, asr #5 │ │ │ │ - ldrsbeq sp, [r2], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r0, r3, r4, ror #18 │ │ │ │ + rsbseq sp, r2, r0, lsl #16 │ │ │ │ + addeq ip, r7, r0, ror #2 │ │ │ │ + rsbseq sp, r2, r8, lsl #7 │ │ │ │ + rsbseq sp, r2, r0, ror #13 │ │ │ │ + addeq ip, r7, r4, lsr r1 │ │ │ │ + rsbseq sp, r2, r0, ror #6 │ │ │ │ + rsbseq sp, r2, r4, ror r3 │ │ │ │ + rsbseq r0, r3, r4, lsl #20 │ │ │ │ addseq sp, pc, r4, lsl #31 │ │ │ │ - rsbseq sp, r2, r4, lsl r5 │ │ │ │ - addeq fp, r7, r0, ror pc │ │ │ │ - @ instruction: 0x0072d194 │ │ │ │ + ldrheq sp, [r2], #-84 @ 0xffffffac @ │ │ │ │ + addeq ip, r7, r0, lsl r0 │ │ │ │ + rsbseq sp, r2, r4, lsr r2 │ │ │ │ andeq r3, r0, r0, ror #10 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r3, r4, lsl #16 │ │ │ │ - rsbseq r0, r3, ip, lsr #15 │ │ │ │ - rsbseq r0, r3, r0, asr #14 │ │ │ │ + rsbseq r0, r3, r4, lsr #17 │ │ │ │ + rsbseq r0, r3, ip, asr #16 │ │ │ │ + rsbseq r0, r3, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #444] @ 2acf88 │ │ │ │ ldr r2, [pc, #444] @ 2acf8c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -101792,15 +101792,15 @@ │ │ │ │ ldr r1, [pc, #436] @ 2acf90 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #196 @ 0xc4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ ldr r3, [r0, #184] @ 0xb8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bgt 2acefc │ │ │ │ ldr r5, [r0, #188] @ 0xbc │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ @@ -101844,15 +101844,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [r4, #188] @ 0xbc │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ ldr r3, [r4, #184] @ 0xb8 │ │ │ │ sub r5, r5, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str r5, [sp] │ │ │ │ bl 2a07d4 │ │ │ │ @@ -101880,37 +101880,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ ldr r1, [r4, #160] @ 0xa0 │ │ │ │ bl 2a072c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq fp, r7, r8, lsr #27 │ │ │ │ - rsbseq ip, r2, r8, asr #31 │ │ │ │ - rsbseq sp, r2, ip, lsl r3 │ │ │ │ - ldrdeq fp, [r7], r0 │ │ │ │ - ldrsheq ip, [r2], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq ip, r2, r0, lsl pc │ │ │ │ - addeq fp, r7, r0, asr #24 │ │ │ │ - rsbseq ip, r2, r4, ror #28 │ │ │ │ - rsbseq ip, r2, r8, ror lr │ │ │ │ + addeq fp, r7, r8, asr #28 │ │ │ │ + rsbseq sp, r2, r8, rrx │ │ │ │ + ldrheq sp, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + addeq fp, r7, r0, ror sp │ │ │ │ + @ instruction: 0x0072cf9c │ │ │ │ + ldrheq ip, [r2], #-240 @ 0xffffff10 @ │ │ │ │ + addeq fp, r7, r0, ror #25 │ │ │ │ + rsbseq ip, r2, r4, lsl #30 │ │ │ │ + rsbseq ip, r2, r8, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #424] @ 2ad170 │ │ │ │ ldr r2, [pc, #424] @ 2ad174 │ │ │ │ @@ -101928,15 +101928,15 @@ │ │ │ │ str r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r6, r7 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r1, r9 │ │ │ │ suble r7, r6, #1 │ │ │ │ - bl 9d5028 │ │ │ │ + bl 9d50d0 │ │ │ │ ldr r5, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r5, r1, r5 │ │ │ │ addmi r5, r5, r9 │ │ │ │ cmp r3, r5 │ │ │ │ ble 2ad0d8 │ │ │ │ mla r6, r1, r6, r7 │ │ │ │ @@ -101957,15 +101957,15 @@ │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ bl 2abda4 │ │ │ │ ldr r2, [pc, #228] @ 2ad188 │ │ │ │ ldr r3, [pc, #204] @ 2ad174 │ │ │ │ @@ -102007,34 +102007,34 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #96] @ 2ad19c │ │ │ │ strh r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r2, sp, #8 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ bl 2abda4 │ │ │ │ b 2ad09c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq sp, pc, r4, asr fp @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq pc, [ip], ip @ │ │ │ │ - addeq fp, r7, r0, lsl fp │ │ │ │ - rsbseq ip, r2, ip, lsr sp │ │ │ │ - rsbseq ip, r2, r0, asr sp │ │ │ │ + @ instruction: 0x0087bbb0 │ │ │ │ + ldrsbeq ip, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + ldrsheq ip, [r2], #-208 @ 0xffffff30 @ │ │ │ │ addseq sp, pc, r8, ror sl @ │ │ │ │ addseq sp, pc, ip, lsr sl @ │ │ │ │ - addeq fp, r7, r0, asr sl │ │ │ │ - rsbseq ip, r2, ip, ror #24 │ │ │ │ - rsbseq ip, r2, r0, lsl #25 │ │ │ │ + strdeq fp, [r7], r0 │ │ │ │ + rsbseq ip, r2, ip, lsl #26 │ │ │ │ + rsbseq ip, r2, r0, lsr #26 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #664] @ 2ad450 │ │ │ │ ldr r2, [pc, #664] @ 2ad454 │ │ │ │ @@ -102052,15 +102052,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ bl 2a22b4 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2ad434 │ │ │ │ str r9, [sp] │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r2, r8 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -102072,15 +102072,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r6, #192] @ 0xc0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #13 │ │ │ │ str sl, [r6, #180] @ 0xb4 │ │ │ │ str sl, [r6, #188] @ 0xbc │ │ │ │ str r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r4, r4, #16 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 248f48 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 24b294 │ │ │ │ @@ -102127,15 +102127,15 @@ │ │ │ │ add r4, r4, r2 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r3, [r4, #-1] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, fp │ │ │ │ bl 2abda4 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -102160,15 +102160,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 248f48 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 24b294 │ │ │ │ mov r2, #0 │ │ │ │ @@ -102200,28 +102200,28 @@ │ │ │ │ ldr r1, [pc, #68] @ 2ad480 │ │ │ │ ldr r0, [pc, #68] @ 2ad484 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0087b9b8 │ │ │ │ + addeq fp, r7, r8, asr sl │ │ │ │ addseq sp, pc, r8, asr r9 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq ip, r2, ip, asr #23 │ │ │ │ - rsbseq ip, r2, r0, ror #23 │ │ │ │ - addeq fp, r7, r4, lsr #17 │ │ │ │ - rsbseq ip, r2, r8, asr #21 │ │ │ │ - ldrheq ip, [r2], #-164 @ 0xffffff5c @ │ │ │ │ - addeq fp, r7, r0, ror #15 │ │ │ │ - rsbseq ip, r2, ip, lsl #20 │ │ │ │ - rsbseq ip, r2, r0, lsr #20 │ │ │ │ + rsbseq ip, r2, ip, ror #24 │ │ │ │ + rsbseq ip, r2, r0, lsl #25 │ │ │ │ + addeq fp, r7, r4, asr #18 │ │ │ │ + rsbseq ip, r2, r8, ror #22 │ │ │ │ + rsbseq ip, r2, r4, asr fp │ │ │ │ + addeq fp, r7, r0, lsl #17 │ │ │ │ + rsbseq ip, r2, ip, lsr #21 │ │ │ │ + rsbseq ip, r2, r0, asr #21 │ │ │ │ addseq sp, pc, ip, lsr #14 │ │ │ │ - ldrsbeq pc, [r2], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq pc, r2, r8, ror #31 │ │ │ │ + rsbseq r0, r3, ip, ror r0 │ │ │ │ + rsbseq r0, r3, r8, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ 2ad520 │ │ │ │ ldr r7, [pc, #128] @ 2ad524 │ │ │ │ ldr r6, [pc, #128] @ 2ad528 │ │ │ │ @@ -102230,40 +102230,40 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #88] @ 2ad52c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ad4f4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2ad1a0 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ bl 2ac5f8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2ad1a0 │ │ │ │ - ldrdeq fp, [r7], r0 │ │ │ │ - ldrsheq ip, [r2], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq ip, r2, r4, asr ip │ │ │ │ - rsbseq ip, r2, r0, lsr sp │ │ │ │ + addeq fp, r7, r0, ror r7 │ │ │ │ + @ instruction: 0x0072c99c │ │ │ │ + ldrsheq ip, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + ldrsbeq ip, [r2], #-208 @ 0xffffff30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #680] @ 2ad7f0 │ │ │ │ ldr r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r2, [pc, #676] @ 2ad7f4 │ │ │ │ @@ -102291,15 +102291,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ addne r0, r0, r6 │ │ │ │ moveq r6, #0 │ │ │ │ cmp r3, r1 │ │ │ │ addlt r3, r3, #1 │ │ │ │ strlt r3, [r4, #156] @ 0x9c │ │ │ │ str r6, [r4, #172] @ 0xac │ │ │ │ - bl 9d5028 │ │ │ │ + bl 9d50d0 │ │ │ │ ldr r5, [r4, #144] @ 0x90 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r5, #0 │ │ │ │ mul r1, r5, r1 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ add r3, r3, r1 │ │ │ │ ble 2ad614 │ │ │ │ @@ -102358,15 +102358,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #13 │ │ │ │ mov r1, r9 │ │ │ │ str r6, [r4, #180] @ 0xb4 │ │ │ │ str r6, [r4, #188] @ 0xbc │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ bl 2a22b4 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ad7d4 │ │ │ │ lsl r5, r5, #20 │ │ │ │ @@ -102388,15 +102388,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ bl 2497b8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r7, r7, r5 │ │ │ │ add r8, sp, #36 @ 0x24 │ │ │ │ ldr r9, [r4, #144] @ 0x90 │ │ │ │ lsl r9, r9, #3 │ │ │ │ mov r3, r0 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r7, [r4, #148] @ 0x94 │ │ │ │ @@ -102435,19 +102435,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #268 @ 0x10c │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq sp, pc, ip, asr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009fd4f4 │ │ │ │ - addeq fp, r7, ip, ror #9 │ │ │ │ - rsbseq ip, r2, r0, lsl r7 │ │ │ │ - rsbseq ip, r2, r4, lsr #14 │ │ │ │ - rsbseq pc, r2, ip, lsr ip @ │ │ │ │ - rsbseq pc, r2, r8, asr #24 │ │ │ │ + addeq fp, r7, ip, lsl #11 │ │ │ │ + ldrheq ip, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq ip, r2, r4, asr #15 │ │ │ │ + ldrsbeq pc, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq pc, r2, r8, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3612] @ 2ae644 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -102466,15 +102466,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #3560] @ 2ae658 │ │ │ │ ldr r3, [pc, #3560] @ 2ae65c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #0 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r0, r6 │ │ │ │ lsl r3, r3, #3 │ │ │ │ str r3, [r6, #204] @ 0xcc │ │ │ │ @@ -102601,15 +102601,15 @@ │ │ │ │ bge 2adc28 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r2, [sp, #32] │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 9d5028 │ │ │ │ + bl 9d50d0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sl, #176] @ 0xb0 │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ strb r9, [r0, r3] │ │ │ │ @@ -102694,15 +102694,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r1, r6, #204 @ 0xcc │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ sub ip, ip, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 2a19c8 │ │ │ │ b 2ad938 │ │ │ │ @@ -102736,22 +102736,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2504] @ 2ae694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2ad908 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ sub r3, r3, #1 │ │ │ │ bic r3, r3, r3, asr #31 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r0, [r1, #148] @ 0x94 │ │ │ │ @@ -103001,15 +103001,15 @@ │ │ │ │ bl 248870 │ │ │ │ mov r9, r0 │ │ │ │ bl 249ea8 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ - bl 8b76e4 │ │ │ │ + bl 8b778c │ │ │ │ b 2ad90c │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ bic r3, r3, #128 @ 0x80 │ │ │ │ orr r3, r3, #112 @ 0x70 │ │ │ │ strb r3, [r4, #108] @ 0x6c │ │ │ │ b 2ade1c │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ @@ -103147,45 +103147,45 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 2ae6a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2ada40 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #836] @ 2ae6a8 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 8b76e4 │ │ │ │ + bl 8b778c │ │ │ │ b 2ad908 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 9d5028 │ │ │ │ + bl 9d50d0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r0, r2, r1 │ │ │ │ add r1, r3, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, r9, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ @@ -103303,15 +103303,15 @@ │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 9d5028 │ │ │ │ + bl 9d50d0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ mul r0, r1, r0 │ │ │ │ add r9, r9, r0 │ │ │ │ add r0, r3, r0 │ │ │ │ @@ -103341,50 +103341,50 @@ │ │ │ │ add r3, r3, r9 │ │ │ │ b 2ade78 │ │ │ │ ldr r0, [pc, #148] @ 2ae6ac │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2ada40 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 2ae6b0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2ad908 │ │ │ │ - addeq fp, r7, ip, asr #6 │ │ │ │ + addeq fp, r7, ip, ror #7 │ │ │ │ @ instruction: 0x009fd2d4 │ │ │ │ @ instruction: 0x009fd2d0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq pc, [r2], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq pc, r2, r8, lsr #23 │ │ │ │ + rsbseq pc, r2, r8, ror ip @ │ │ │ │ + rsbseq pc, r2, r8, asr #24 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ - addeq fp, r7, r6, lsr #3 │ │ │ │ - addeq fp, r7, ip, lsl #3 │ │ │ │ - @ instruction: 0x0087b1b8 │ │ │ │ + addeq fp, r7, r6, asr #4 │ │ │ │ + addeq fp, r7, ip, lsr #4 │ │ │ │ + addeq fp, r7, r8, asr r2 │ │ │ │ @ instruction: 0x009fd1dc │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq fp, r7, r2, asr r0 │ │ │ │ - addeq sl, r7, r8, lsl #31 │ │ │ │ - ldrheq ip, [r2], #-16 @ │ │ │ │ - rsbseq ip, r2, r4, asr #3 │ │ │ │ + strdeq fp, [r7], r2 │ │ │ │ + addeq fp, r7, r8, lsr #32 │ │ │ │ + rsbseq ip, r2, r0, asr r2 │ │ │ │ + rsbseq ip, r2, r4, ror #4 │ │ │ │ andeq r1, r0, r4, ror fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq pc, r2, r0, lsr #17 │ │ │ │ - addeq sl, r7, lr, lsl sp │ │ │ │ - rsbseq pc, r2, r8, lsr #9 │ │ │ │ + rsbseq pc, r2, r0, asr #18 │ │ │ │ + @ instruction: 0x0087adbe │ │ │ │ + rsbseq pc, r2, r8, asr #10 │ │ │ │ muleq r0, r8, r9 │ │ │ │ - rsbseq pc, r2, ip, ror r1 @ │ │ │ │ - ldrsheq pc, [r2], #-16 @ │ │ │ │ - ldrsheq lr, [r2], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq lr, r2, r8, ror pc │ │ │ │ + rsbseq pc, r2, ip, lsl r2 @ │ │ │ │ + @ instruction: 0x0072f290 │ │ │ │ + @ instruction: 0x0072ef98 │ │ │ │ + rsbseq pc, r2, r8, lsl r0 @ │ │ │ │ │ │ │ │ 002ae6b4 : │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -103428,21 +103428,21 @@ │ │ │ │ mov r2, r6 │ │ │ │ strh r3, [sp, #4] │ │ │ │ strb r1, [sp, #6] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ae960 │ │ │ │ add r7, r4, #224 @ 0xe0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 997214 │ │ │ │ + bl 9972bc │ │ │ │ mov r1, r5 │ │ │ │ cmp r6, r0 │ │ │ │ movcs r2, r0 │ │ │ │ movcc r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 996d6c │ │ │ │ + bl 996e14 │ │ │ │ mov r0, r4 │ │ │ │ bl 2abf70 │ │ │ │ b 2ae7d0 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ mov r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -103555,36 +103555,36 @@ │ │ │ │ beq 2ae974 │ │ │ │ mov r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ strb r1, [sp, #4] │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8b74dc │ │ │ │ + bl 8b7584 │ │ │ │ b 2ae768 │ │ │ │ ldr r1, [pc, #68] @ 2ae9c0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8b74dc │ │ │ │ + bl 8b7584 │ │ │ │ mov r6, #1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r6 │ │ │ │ strb r3, [sp, #4] │ │ │ │ b 2ae760 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, ip, lsr r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sl, r7, r2, ror r4 │ │ │ │ + addeq sl, r7, r2, lsl r5 │ │ │ │ andeq r5, r0, fp, lsl fp │ │ │ │ addseq ip, pc, r4, asr #6 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - umulleq r6, r0, ip, sp │ │ │ │ + addeq r6, r0, ip, lsr lr │ │ │ │ │ │ │ │ 002ae9c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2aea38 │ │ │ │ @@ -103599,23 +103599,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #28] @ 2aea3c │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b1558 │ │ │ │ + b 9b1600 │ │ │ │ adceq sp, ip, ip, ror #14 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 002aea40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -103627,43 +103627,43 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [r4, #148] @ 0x94 │ │ │ │ ldr r1, [r4, #144] @ 0x90 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2a0884 │ │ │ │ - addeq sl, r7, r8, lsl r1 │ │ │ │ - rsbseq fp, r2, r0, asr #6 │ │ │ │ - rsbseq fp, r2, r4, asr r3 │ │ │ │ + @ instruction: 0x0087a1b8 │ │ │ │ + rsbseq fp, r2, r0, ror #7 │ │ │ │ + ldrsheq fp, [r2], #-52 @ 0xffffffcc @ │ │ │ │ │ │ │ │ 002aeaa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 2aeae4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 754b30 │ │ │ │ + bl 754bd8 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r0, [pc, #16] @ 2aeae8 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #132 @ 0x84 │ │ │ │ - b 753f5c │ │ │ │ - @ instruction: 0x0072e998 │ │ │ │ + b 754004 │ │ │ │ + rsbseq lr, r2, r8, lsr sl │ │ │ │ @ instruction: 0x0090fed4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2aeb48 │ │ │ │ mov r0, r1 │ │ │ │ @@ -103671,26 +103671,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 2aeb50 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq lr, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - addeq fp, r7, r0, lsl #3 │ │ │ │ - ldrsbeq lr, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + @ instruction: 0x0072eb90 │ │ │ │ + addeq fp, r7, r0, lsr #4 │ │ │ │ + rsbseq lr, r2, r4, ror fp │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ @@ -103698,17 +103698,17 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #8] @ 2aeb98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ bl 24aa84 │ │ │ │ - @ instruction: 0x0072ea90 │ │ │ │ + rsbseq lr, r2, r0, lsr fp │ │ │ │ │ │ │ │ 002aeb9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #52] @ 2aebe8 │ │ │ │ @@ -103725,15 +103725,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ strdeq sl, [r0], ip @ │ │ │ │ ldr r0, [pc, #4] @ 2aebf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addseq pc, r0, r4, ror lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -103799,15 +103799,15 @@ │ │ │ │ ldr r0, [r7, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #12] @ 2aed20 │ │ │ │ bl 2a7378 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ b 2aec64 │ │ │ │ - addeq fp, r7, ip, lsr #32 │ │ │ │ + addeq fp, r7, ip, asr #1 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #17 │ │ │ │ str r3, [r1] │ │ │ │ @@ -103815,55 +103815,55 @@ │ │ │ │ mov r0, #12 │ │ │ │ mov r6, r1 │ │ │ │ bl 2487f8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b84dc │ │ │ │ + bl 8b8584 │ │ │ │ ldr r1, [pc, #84] @ 2aedbc │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ strb r6, [r4, #6] │ │ │ │ - bl 99b87c │ │ │ │ + bl 99b924 │ │ │ │ ldr r1, [pc, #60] @ 2aedc0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r6, [r4, #8] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl 99b87c │ │ │ │ + bl 99b924 │ │ │ │ strb r0, [r4, #9] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq lr, r2, r0, lsl #26 │ │ │ │ - ldrsbeq lr, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq lr, r2, r0, lsr #27 │ │ │ │ + rsbseq lr, r2, r4, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2aee5c │ │ │ │ ldr r2, [pc, #128] @ 2aee60 │ │ │ │ ldr r1, [pc, #128] @ 2aee64 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #96] @ 2aee68 │ │ │ │ ldr ip, [pc, #96] @ 2aee6c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2aee70 │ │ │ │ ldr r2, [pc, #92] @ 2aee74 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -103879,17 +103879,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq sl, r7, r8, ror #29 │ │ │ │ - rsbseq lr, r2, r0, asr #12 │ │ │ │ - rsbseq r0, sp, ip, lsr #30 │ │ │ │ + addeq sl, r7, r8, lsl #31 │ │ │ │ + rsbseq lr, r2, r0, ror #13 │ │ │ │ + rsbseq r0, sp, ip, asr #31 │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ muleq r0, r8, r8 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -103903,53 +103903,53 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #128 @ 0x80 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ b 2aef0c │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ - bl 8b7674 │ │ │ │ + bl 7546ac │ │ │ │ + bl 8b771c │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 2aef2c │ │ │ │ ldr lr, [r5, #136] @ 0x88 │ │ │ │ mov r1, r4 │ │ │ │ cmp ip, lr │ │ │ │ movcc r4, ip │ │ │ │ movcs r4, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8b76e4 │ │ │ │ + bl 8b778c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b5ff4 │ │ │ │ + bl 9b609c │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b5ddc │ │ │ │ + bl 9b5e84 │ │ │ │ ldr r4, [pc, #56] @ 2aef54 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2aeeb0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq sl, r7, r4, lsr lr │ │ │ │ - @ instruction: 0x0072e590 │ │ │ │ - rsbseq r0, sp, r4, lsl #28 │ │ │ │ + ldrdeq sl, [r7], r4 │ │ │ │ + rsbseq lr, r2, r0, lsr r6 │ │ │ │ + rsbseq r0, sp, r4, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ ldrb r5, [r1, #16] │ │ │ │ mov r9, r0 │ │ │ │ @@ -104010,23 +104010,23 @@ │ │ │ │ sub r3, r5, r4 │ │ │ │ cmp r3, #1024 @ 0x400 │ │ │ │ movcs r3, #1024 @ 0x400 │ │ │ │ add r1, r3, #8 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9b5dbc │ │ │ │ + bl 9b5e64 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl 9b5fa4 │ │ │ │ + bl 9b604c │ │ │ │ add r1, r6, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ - bl 9b5fa4 │ │ │ │ + bl 9b604c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r4, r4, r3 │ │ │ │ cmp r5, r4 │ │ │ │ bhi 2af04c │ │ │ │ mov r0, r9 │ │ │ │ bl 2aee7c │ │ │ │ ldr r2, [pc, #268] @ 2af1b8 │ │ │ │ @@ -104047,15 +104047,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r4, [pc, #204] @ 2af1bc │ │ │ │ add r4, pc, r4 │ │ │ │ b 2af004 │ │ │ │ ldr r0, [pc, #196] @ 2af1c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ b 2af0a4 │ │ │ │ ldr r4, [pc, #184] @ 2af1c4 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2af004 │ │ │ │ ldr r3, [pc, #176] @ 2af1c8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -104074,43 +104074,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2af1d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2af018 │ │ │ │ ldr r0, [pc, #68] @ 2af1d8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2af018 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umullseq fp, pc, r0, fp @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, pc, r8, asr #22 │ │ │ │ addseq pc, r0, r4, ror sl @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq fp, pc, r0, ror sl @ │ │ │ │ - rsbseq lr, r2, ip, asr #10 │ │ │ │ - rsbseq lr, r2, r0, lsl #11 │ │ │ │ - rsbseq lr, r2, r0, lsr r5 │ │ │ │ + rsbseq lr, r2, ip, ror #11 │ │ │ │ + rsbseq lr, r2, r0, lsr #12 │ │ │ │ + ldrsbeq lr, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r4, r0, r0, lsl ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrheq lr, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq lr, r2, ip, asr #9 │ │ │ │ + rsbseq lr, r2, ip, asr r5 │ │ │ │ + rsbseq lr, r2, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #28 │ │ │ │ mov r5, r1 │ │ │ │ @@ -104600,22 +104600,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1968] @ 2b016c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2af838 │ │ │ │ ldr r2, [pc, #1940] @ 2b0170 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ @@ -104642,22 +104642,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1808] @ 2b0174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ ldrb r2, [r5, #7] │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ @@ -104832,25 +104832,25 @@ │ │ │ │ cmp fp, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 2afbb8 │ │ │ │ b 2afbb4 │ │ │ │ ldr r0, [pc, #1132] @ 2b01a8 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2af838 │ │ │ │ ldr r0, [pc, #1100] @ 2b01ac │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2afa68 │ │ │ │ cmp r4, #40 @ 0x28 │ │ │ │ bhi 2afdc4 │ │ │ │ cmp r4, #3 │ │ │ │ bhi 2afc24 │ │ │ │ mov r0, r9 │ │ │ │ bl 29daf8 │ │ │ │ @@ -104892,22 +104892,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ 2b01bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2afc84 │ │ │ │ ldr r2, [pc, #852] @ 2b01b4 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2afc84 │ │ │ │ @@ -104936,23 +104936,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 2b01c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2afbc4 │ │ │ │ add r2, r6, #276 @ 0x114 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r2 │ │ │ │ bl 29de54 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -104973,15 +104973,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r0, r4 │ │ │ │ beq 2afdb8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #604] @ 2b01cc │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2afc84 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2b0028 │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2afd90 │ │ │ │ @@ -105004,41 +105004,41 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #444] @ 2b01d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2afd90 │ │ │ │ bl 29daf8 │ │ │ │ b 2afd90 │ │ │ │ ldr fp, [pc, #424] @ 2b01d8 │ │ │ │ add fp, pc, fp │ │ │ │ b 2aff88 │ │ │ │ ldr r0, [pc, #416] @ 2b01dc │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2afbc4 │ │ │ │ ldr r0, [pc, #400] @ 2b01e0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2afd90 │ │ │ │ ldr r3, [pc, #380] @ 2b01e4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2aff28 │ │ │ │ ldr r3, [pc, #232] @ 2b0164 │ │ │ │ @@ -105054,21 +105054,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2b01e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2aff28 │ │ │ │ add sl, r6, sl, lsl #2 │ │ │ │ ldr r3, [sl, #308] @ 0x134 │ │ │ │ ldr r2, [pc, #260] @ 2b01ec │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [sl, #308] @ 0x134 │ │ │ │ ldr r3, [pc, #56] @ 2b012c │ │ │ │ @@ -105080,67 +105080,67 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2aff64 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 29df08 │ │ │ │ ldr r0, [pc, #208] @ 2b01f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2aff28 │ │ │ │ @ instruction: 0x009fb4bc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, pc, r8, lsr #9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq fp, pc, r4, ror r4 @ │ │ │ │ addseq pc, r0, r0, lsl #7 │ │ │ │ - addeq sl, r7, r8, lsr r5 │ │ │ │ + ldrdeq sl, [r7], r8 │ │ │ │ addseq pc, r0, ip, ror r2 @ │ │ │ │ - rsbseq sp, r2, r4, lsr lr │ │ │ │ + ldrsbeq sp, [r2], #-228 @ 0xffffff1c @ │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ - rsbseq sp, r2, r4, lsr lr │ │ │ │ + ldrsbeq sp, [r2], #-228 @ 0xffffff1c @ │ │ │ │ addseq fp, pc, r4, lsr #4 │ │ │ │ - rsbseq sp, r2, r8, lsl #26 │ │ │ │ + rsbseq sp, r2, r8, lsr #27 │ │ │ │ andeq r4, r0, ip, asr #13 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq sp, r2, r4, lsr sp │ │ │ │ + ldrsbeq sp, [r2], #-212 @ 0xffffff2c @ │ │ │ │ andeq r4, r0, r0, asr sl │ │ │ │ - rsbseq sp, r2, r8, lsr ip │ │ │ │ - addeq sl, r7, r0, lsr r2 │ │ │ │ - rsbseq sp, r2, r0, ror #22 │ │ │ │ + ldrsbeq sp, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + ldrdeq sl, [r7], r0 │ │ │ │ + rsbseq sp, r2, r0, lsl #24 │ │ │ │ addseq fp, pc, r0, lsr r0 @ │ │ │ │ addseq sl, pc, r4, lsr #31 │ │ │ │ - rsbseq sp, r2, r8, lsr #31 │ │ │ │ + rsbseq lr, r2, r8, asr #32 │ │ │ │ addseq lr, r0, ip, lsr #28 │ │ │ │ - ldrsheq sp, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - ldrdeq r9, [r7], r8 │ │ │ │ - ldrheq sp, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + @ instruction: 0x0072da98 │ │ │ │ + addeq sl, r7, r8, ror r0 │ │ │ │ + rsbseq sp, r2, r0, asr ip │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ addseq lr, r0, r0, asr sp │ │ │ │ - rsbseq sp, r2, r0, lsl r9 │ │ │ │ - ldrsbeq sp, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq sp, r2, r4, ror #18 │ │ │ │ + ldrheq sp, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq sp, r2, r8, ror sl │ │ │ │ + rsbseq sp, r2, r4, lsl #20 │ │ │ │ addseq sl, pc, r4, lsl #27 │ │ │ │ andeq r2, r0, ip, lsr #4 │ │ │ │ - rsbseq sp, r2, ip, lsr r8 │ │ │ │ - rsbseq sp, r2, ip, asr #19 │ │ │ │ + ldrsbeq sp, [r2], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq sp, r2, ip, ror #20 │ │ │ │ andeq r1, r0, r0, lsl r8 │ │ │ │ - rsbseq sp, r2, ip, lsr r8 │ │ │ │ + ldrsbeq sp, [r2], #-140 @ 0xffffff74 @ │ │ │ │ @ instruction: 0x009fabd8 │ │ │ │ - ldrsbeq sp, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq sp, r2, r0, ror r9 │ │ │ │ andeq r4, r0, r8, lsr #15 │ │ │ │ - rsbseq sp, r2, r4, lsl #15 │ │ │ │ - rsbseq sp, r2, ip, lsl #12 │ │ │ │ - rsbseq sp, r2, r4, lsr r7 │ │ │ │ - rsbseq sp, r2, ip, lsl #15 │ │ │ │ + rsbseq sp, r2, r4, lsr #16 │ │ │ │ + rsbseq sp, r2, ip, lsr #13 │ │ │ │ + ldrsbeq sp, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq sp, r2, ip, lsr #16 │ │ │ │ andeq r5, r0, ip, asr #6 │ │ │ │ - @ instruction: 0x0072d794 │ │ │ │ + rsbseq sp, r2, r4, lsr r8 │ │ │ │ addseq sl, pc, ip, lsr #20 │ │ │ │ - rsbseq sp, r2, r0, ror r7 │ │ │ │ + rsbseq sp, r2, r0, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r1] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -105161,19 +105161,19 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 8b7454 │ │ │ │ + b 8b74fc │ │ │ │ ldr r7, [r1, #4] │ │ │ │ mov r6, r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #4] │ │ │ │ mov r0, r8 │ │ │ │ bl 29de18 │ │ │ │ sub r9, r6, #4 │ │ │ │ @@ -105314,17 +105314,17 @@ │ │ │ │ strb r3, [r0, #19] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #9 │ │ │ │ b 2b03ac │ │ │ │ cmp r2, #0 │ │ │ │ beq 2b04b0 │ │ │ │ b 2b03cc │ │ │ │ - addeq r9, r7, r0, lsl #21 │ │ │ │ - rsbseq sp, r2, r0, ror #3 │ │ │ │ - rsbseq pc, ip, ip, asr #21 │ │ │ │ + addeq r9, r7, r0, lsr #22 │ │ │ │ + rsbseq sp, r2, r0, lsl #5 │ │ │ │ + rsbseq pc, ip, ip, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #416] @ 2b068c │ │ │ │ ldr r1, [pc, #416] @ 2b0690 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -105338,15 +105338,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b0600 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 9b5e00 │ │ │ │ + bl 9b5ea8 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ bl 24a67c │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ str r5, [r4, #104] @ 0x68 │ │ │ │ @@ -105414,38 +105414,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2b06b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b0524 │ │ │ │ ldr r0, [pc, #52] @ 2b06b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b0524 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq sl, pc, r0, lsr r6 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, pc, r0, lsl r6 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq sl, pc, r4, r5 @ │ │ │ │ addseq sl, pc, r8, asr r5 @ │ │ │ │ @ instruction: 0x00001cb4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq sp, r2, r0, asr r2 │ │ │ │ - rsbseq sp, r2, r4, ror #4 │ │ │ │ + ldrsheq sp, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq sp, r2, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #892] @ 2b0a4c │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -105461,15 +105461,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr sl, [pc, #832] @ 2b0a60 │ │ │ │ cmp r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ movne r4, r9 │ │ │ │ movne r8, #0 │ │ │ │ movne r5, r0 │ │ │ │ addne r7, r5, #96 @ 0x60 │ │ │ │ @@ -105604,23 +105604,23 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #296] @ 2b0a6c │ │ │ │ ldr r0, [pc, #296] @ 2b0a70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ b 2b08a0 │ │ │ │ ldr r1, [pc, #276] @ 2b0a74 │ │ │ │ ldr r0, [pc, #276] @ 2b0a78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #20 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ b 2b08c4 │ │ │ │ ldr r3, [pc, #252] @ 2b0a7c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b0804 │ │ │ │ ldr r3, [pc, #236] @ 2b0a80 │ │ │ │ @@ -105637,85 +105637,85 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2b0a88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2b0804 │ │ │ │ mov r0, r5 │ │ │ │ bl 2af628 │ │ │ │ b 2b08c4 │ │ │ │ ldr r0, [pc, #120] @ 2b0a8c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2b0804 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2b0a90 │ │ │ │ ldr r1, [pc, #96] @ 2b0a94 │ │ │ │ ldr r0, [pc, #96] @ 2b0a98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #828 @ 0x33c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - strdeq r9, [r7], r8 │ │ │ │ + umulleq r9, r7, r8, r6 │ │ │ │ addseq sl, pc, r4, lsr r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq sp, r2, ip, lsr #3 │ │ │ │ - ldrsheq sp, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq sp, r2, ip, asr #4 │ │ │ │ + @ instruction: 0x0072d29c │ │ │ │ @ instruction: 0x009fa3fc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sl, pc, r4, lsr #4 │ │ │ │ - addeq r9, r7, r4, lsl #7 │ │ │ │ - rsbseq sp, r2, r0, asr #32 │ │ │ │ - addeq r9, r7, r8, ror #6 │ │ │ │ - rsbseq sp, r2, r4 │ │ │ │ + addeq r9, r7, r4, lsr #8 │ │ │ │ + rsbseq sp, r2, r0, ror #1 │ │ │ │ + addeq r9, r7, r8, lsl #8 │ │ │ │ + rsbseq sp, r2, r4, lsr #1 │ │ │ │ andeq r2, r0, r8, lsr #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq ip, r2, r4, lsr pc │ │ │ │ - rsbseq ip, r2, ip, lsr pc │ │ │ │ - umulleq r9, r7, r4, r2 │ │ │ │ - rsbseq ip, r2, r4, ror lr │ │ │ │ - ldrsbeq ip, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + ldrsbeq ip, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + ldrsbeq ip, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + addeq r9, r7, r4, lsr r3 │ │ │ │ + rsbseq ip, r2, r4, lsl pc │ │ │ │ + rsbseq ip, r2, r4, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 2b0ae4 │ │ │ │ ldr r2, [pc, #48] @ 2b0ae8 │ │ │ │ ldr r1, [pc, #48] @ 2b0aec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2aee7c │ │ │ │ - addeq r9, r7, r0, lsl r2 │ │ │ │ - rsbseq ip, r2, r8, ror #27 │ │ │ │ - rsbseq ip, r2, r0, lsr lr │ │ │ │ + @ instruction: 0x008792b0 │ │ │ │ + rsbseq ip, r2, r8, lsl #29 │ │ │ │ + ldrsbeq ip, [r2], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #124] @ 2b0b84 │ │ │ │ ldr r5, [pc, #124] @ 2b0b88 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -105723,72 +105723,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r6, #92 @ 0x5c │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #88] @ 2b0b90 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - bl 9b5bd0 │ │ │ │ + bl 9b5c78 │ │ │ │ ldr ip, [pc, #72] @ 2b0b94 │ │ │ │ mov r2, #924 @ 0x39c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r6, #160 @ 0xa0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r9, r7, r0, asr #3 │ │ │ │ - @ instruction: 0x0072cd98 │ │ │ │ - ldrsbeq ip, [r2], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq ip, r2, r0, ror lr │ │ │ │ - rsbseq ip, r2, r8, ror #28 │ │ │ │ + addeq r9, r7, r0, ror #4 │ │ │ │ + rsbseq ip, r2, r8, lsr lr │ │ │ │ + rsbseq ip, r2, r4, ror lr │ │ │ │ + rsbseq ip, r2, r0, lsl pc │ │ │ │ + rsbseq ip, r2, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2b0c08 │ │ │ │ ldr r2, [pc, #88] @ 2b0c0c │ │ │ │ ldr r1, [pc, #88] @ 2b0c10 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 5733cc │ │ │ │ mov r0, r4 │ │ │ │ bl 2b04d4 │ │ │ │ ldr r0, [r4, #272] @ 0x110 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b0bf8 │ │ │ │ bl 2a5f54 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b5e0c │ │ │ │ - addeq r9, r7, r4, lsl r1 │ │ │ │ - rsbseq ip, r2, ip, ror #25 │ │ │ │ - rsbseq ip, r2, r4, lsr sp │ │ │ │ + b 9b5eb4 │ │ │ │ + @ instruction: 0x008791b4 │ │ │ │ + rsbseq ip, r2, ip, lsl #27 │ │ │ │ + ldrsbeq ip, [r2], #-212 @ 0xffffff2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #220] @ 2b0d08 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -105798,15 +105798,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 573344 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b0cb8 │ │ │ │ @@ -105842,17 +105842,17 @@ │ │ │ │ ldr r1, [pc, #32] @ 2b0d14 │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #232 @ 0xe8 │ │ │ │ bl 2a5dc4 │ │ │ │ str r0, [r4, #272] @ 0x110 │ │ │ │ b 2b0cb0 │ │ │ │ - umulleq r9, r7, ip, r0 │ │ │ │ - rsbseq ip, r2, r8, lsr #25 │ │ │ │ - rsbseq ip, r2, r4, ror #24 │ │ │ │ + addeq r9, r7, ip, lsr r1 │ │ │ │ + rsbseq ip, r2, r8, asr #26 │ │ │ │ + rsbseq ip, r2, r4, lsl #26 │ │ │ │ addseq sp, r0, r0, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #548] @ 2b0f54 │ │ │ │ ldr lr, [pc, #548] @ 2b0f58 │ │ │ │ @@ -105869,15 +105869,15 @@ │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r7, [pc, #488] @ 2b0f68 │ │ │ │ ldr r3, [pc, #488] @ 2b0f6c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -105928,21 +105928,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 2b0f84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ mov r0, r8 │ │ │ │ bl 2b04d4 │ │ │ │ ldr r2, [pc, #252] @ 2b0f88 │ │ │ │ ldr r3, [pc, #204] @ 2b0f5c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -105950,74 +105950,74 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2b0f50 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8b7454 │ │ │ │ + b 8b74fc │ │ │ │ ldr r3, [pc, #188] @ 2b0f80 │ │ │ │ subs r9, r4, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ movne r9, #1 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b0f2c │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2b0f8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ cmp r4, #0 │ │ │ │ bne 2b0da0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b0e08 │ │ │ │ b 2b0e7c │ │ │ │ ldr r0, [pc, #92] @ 2b0f90 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b0f14 │ │ │ │ ldr r0, [pc, #76] @ 2b0f94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b0e7c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - umulleq r8, r7, r4, pc @ │ │ │ │ + addeq r9, r7, r4, lsr r0 │ │ │ │ addseq r9, pc, r0, ror #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq ip, r2, r0, asr fp │ │ │ │ - @ instruction: 0x0072cb98 │ │ │ │ + ldrsheq ip, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq ip, r2, r8, lsr ip │ │ │ │ umullseq r9, pc, ip, sp @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r9, pc, r4, ror sp @ │ │ │ │ andeq r1, r0, ip, lsl #4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r5, r0, r0, asr #7 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrheq ip, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq ip, r2, ip, asr ip │ │ │ │ umullseq r9, pc, r0, ip @ │ │ │ │ - ldrsbeq ip, [r2], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq ip, r2, r0, ror #21 │ │ │ │ - rsbseq ip, r2, ip, lsl #22 │ │ │ │ + rsbseq ip, r2, ip, ror fp │ │ │ │ + rsbseq ip, r2, r0, lsl #23 │ │ │ │ + rsbseq ip, r2, ip, lsr #23 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2b0fa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ @ instruction: 0x0090dbbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 2b10bc │ │ │ │ ldr r2, [pc, #248] @ 2b10c0 │ │ │ │ @@ -106025,44 +106025,44 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #216] @ 2b10c8 │ │ │ │ ldr r3, [pc, #216] @ 2b10cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #212] @ 2b10d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #204] @ 2b10d4 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #196] @ 2b10d8 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 759534 │ │ │ │ + bl 7595dc │ │ │ │ ldr r3, [pc, #184] @ 2b10dc │ │ │ │ ldr r2, [pc, #184] @ 2b10e0 │ │ │ │ ldr r1, [pc, #184] @ 2b10e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7596a8 │ │ │ │ + bl 759750 │ │ │ │ ldr r3, [pc, #164] @ 2b10e8 │ │ │ │ ldr r2, [pc, #164] @ 2b10ec │ │ │ │ ldr r1, [pc, #164] @ 2b10f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7596a8 │ │ │ │ + bl 759750 │ │ │ │ ldr r0, [pc, #144] @ 2b10f4 │ │ │ │ ldr r3, [pc, #144] @ 2b10f8 │ │ │ │ ldr ip, [pc, #144] @ 2b10fc │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r2, [pc, #140] @ 2b1100 │ │ │ │ ldr r1, [pc, #140] @ 2b1104 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -106070,42 +106070,42 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75981c │ │ │ │ + bl 7598c4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r8, r7, r0, asr #27 │ │ │ │ - rsbseq r8, r2, ip, lsl r9 │ │ │ │ - ldrsheq r8, [r2], #-132 @ 0xffffff7c @ │ │ │ │ + addeq r8, r7, r0, ror #28 │ │ │ │ + ldrheq r8, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + @ instruction: 0x00728994 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r1, r0, ip, asr #32 │ │ │ │ - rsbseq ip, r2, r0, lsl #25 │ │ │ │ + rsbseq ip, r2, r0, lsr #26 │ │ │ │ addseq r9, pc, r8, lsl fp @ │ │ │ │ andeq r0, r0, ip, lsl pc │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ muleq r0, ip, lr │ │ │ │ - rsbseq ip, r2, r4, asr ip │ │ │ │ + ldrsheq ip, [r2], #-196 @ 0xffffff3c @ │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, r4, lsr #27 │ │ │ │ - addeq pc, r0, r8, lsl #29 │ │ │ │ + addeq pc, r0, r8, lsr #30 │ │ │ │ andeq r2, r0, r0, asr #5 │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ andeq r0, r0, r4, lsr #25 │ │ │ │ - rsbseq ip, r2, ip, lsl #24 │ │ │ │ - rsbseq ip, r2, r4, lsl ip │ │ │ │ + rsbseq ip, r2, ip, lsr #25 │ │ │ │ + ldrheq ip, [r2], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ ldr r1, [pc, #216] @ 2b11fc │ │ │ │ mov r5, r0 │ │ │ │ @@ -106184,15 +106184,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #236] @ 0xec │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r5, #0 │ │ │ │ add r9, sp, #44 @ 0x2c │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ add sl, sp, #140 @ 0x8c │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb r5, [sp, #14] │ │ │ │ @@ -106271,27 +106271,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #920] @ 2b1750 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2b1598 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r3, [pc, #900] @ 2b1754 │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 997a9c │ │ │ │ + bl 997b44 │ │ │ │ ldr r2, [pc, #864] @ 2b1758 │ │ │ │ ldr r3, [pc, #812] @ 2b1728 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -106310,15 +106310,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 997b94 │ │ │ │ + bl 997c3c │ │ │ │ b 2b13f0 │ │ │ │ sub r2, r3, #352 @ 0x160 │ │ │ │ cmp r2, #352 @ 0x160 │ │ │ │ bcc 2b14c8 │ │ │ │ ldrb r2, [r0, #-100] @ 0xffffff9c │ │ │ │ asr r2, r2, r1 │ │ │ │ tst r2, #1 │ │ │ │ @@ -106367,15 +106367,15 @@ │ │ │ │ ldr ip, [pc, #568] @ 2b1760 │ │ │ │ ldr r2, [pc, #568] @ 2b1764 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2b13f0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [pc, #536] @ 2b1768 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r2, sp, #15 │ │ │ │ strb r3, [sp, #15] │ │ │ │ bl 249b0c <__ioctl_time64@plt> │ │ │ │ @@ -106389,24 +106389,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #488] @ 2b1778 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 249578 │ │ │ │ b 2b13f0 │ │ │ │ ldr r1, [pc, #464] @ 2b177c │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9ad2f8 │ │ │ │ + bl 9ad3a0 │ │ │ │ ldr r3, [r4, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #29] │ │ │ │ beq 2b1640 │ │ │ │ ldr r3, [pc, #424] @ 2b1780 │ │ │ │ mov r0, #0 │ │ │ │ @@ -106425,15 +106425,15 @@ │ │ │ │ ldr r2, [pc, #372] @ 2b1784 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #356] @ 2b1788 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2b1598 │ │ │ │ ldrb r3, [sp, #15] │ │ │ │ tst r3, #1 │ │ │ │ bne 2b164c │ │ │ │ ldrb r3, [sp, #13] │ │ │ │ b 2b1338 │ │ │ │ mov r0, r4 │ │ │ │ @@ -106471,66 +106471,66 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2b1598 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r3, [pc, #176] @ 2b17a0 │ │ │ │ ldr r2, [pc, #176] @ 2b17a4 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #172] @ 2b17a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2b1598 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq r8, r7, r8, ror #22 │ │ │ │ + addeq r8, r7, r8, lsl #24 │ │ │ │ @ instruction: 0x009f98f0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq ip, r2, r8, ror #20 │ │ │ │ - rsbseq ip, r2, r8, ror #20 │ │ │ │ + rsbseq ip, r2, r8, lsl #22 │ │ │ │ + rsbseq ip, r2, r8, lsl #22 │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ andhi r4, r1, r0, lsr #10 │ │ │ │ rsbhi r4, r0, r1, lsr #10 │ │ │ │ rsbhi r4, r0, r8, lsl r5 │ │ │ │ - addeq r8, r7, r8, ror #19 │ │ │ │ - ldrsbeq ip, [r2], #-148 @ 0xffffff6c @ │ │ │ │ - ldrsheq ip, [r2], #-132 @ 0xffffff7c @ │ │ │ │ + addeq r8, r7, r8, lsl #21 │ │ │ │ + rsbseq ip, r2, r4, ror sl │ │ │ │ + @ instruction: 0x0072c994 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - rsbseq ip, r2, r8, lsl r9 │ │ │ │ + ldrheq ip, [r2], #-152 @ 0xffffff68 @ │ │ │ │ addseq r9, pc, r4, lsr #14 │ │ │ │ andhi r4, r1, r2, lsr #10 │ │ │ │ - rsbseq ip, r2, r4, lsr #15 │ │ │ │ + rsbseq ip, r2, r4, asr #16 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ andhi r4, r1, r3, lsr #10 │ │ │ │ - addeq r8, r7, r0, lsl r8 │ │ │ │ - rsbseq ip, r2, r0, lsr #16 │ │ │ │ - rsbseq ip, r2, ip, lsl r7 │ │ │ │ + @ instruction: 0x008788b0 │ │ │ │ + rsbseq ip, r2, r0, asr #17 │ │ │ │ + ldrheq ip, [r2], #-124 @ 0xffffff84 @ │ │ │ │ muleq r0, fp, r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strdeq r8, [r0], r4 @ │ │ │ │ - ldrsheq ip, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + @ instruction: 0x0072c798 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andshi r4, r8, r0, asr #10 │ │ │ │ andshi r4, r8, r1, asr #10 │ │ │ │ - addeq r8, r7, r8, asr #13 │ │ │ │ - rsbseq ip, r2, r4, ror #12 │ │ │ │ - ldrsbeq ip, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ - umulleq r8, r7, r0, r6 │ │ │ │ - rsbseq ip, r2, r4, asr r6 │ │ │ │ - rsbseq ip, r2, r0, lsr #11 │ │ │ │ + addeq r8, r7, r8, ror #14 │ │ │ │ + rsbseq ip, r2, r4, lsl #14 │ │ │ │ + rsbseq ip, r2, r8, ror r6 │ │ │ │ + addeq r8, r7, r0, lsr r7 │ │ │ │ + ldrsheq ip, [r2], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq ip, r2, r0, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r9, [pc, #1224] @ 2b1c8c │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -106658,15 +106658,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 24a9dc <__fprintf_chk@plt> │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9ad2f8 │ │ │ │ + bl 9ad3a0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 249578 │ │ │ │ ldrh r1, [r6, #10] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2b1b38 │ │ │ │ @@ -106837,20 +106837,20 @@ │ │ │ │ subs r2, r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r1 │ │ │ │ bl 2a7154 │ │ │ │ b 2b17d8 │ │ │ │ addseq r9, pc, r8, asr #6 │ │ │ │ rscseq pc, pc, r0, lsl #30 │ │ │ │ - addeq r8, r7, r8, asr #10 │ │ │ │ - umulleq r8, r7, ip, r4 │ │ │ │ + addeq r8, r7, r8, ror #11 │ │ │ │ + addeq r8, r7, ip, lsr r5 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - strdeq r8, [r7], r4 │ │ │ │ - rsbseq ip, r2, ip, lsl r4 │ │ │ │ - addeq r8, r7, lr, lsl #6 │ │ │ │ + umulleq r8, r7, r4, r4 │ │ │ │ + ldrheq ip, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ + addeq r8, r7, lr, lsr #7 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2b1d14 │ │ │ │ mov r4, r1 │ │ │ │ @@ -106859,53 +106859,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ str r4, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strheq r8, [r7], ip │ │ │ │ - ldrsbeq fp, [r2], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq fp, r2, r0, ror #31 │ │ │ │ + addeq r8, r7, ip, asr r1 │ │ │ │ + rsbseq ip, r2, r0, ror r0 │ │ │ │ + rsbseq ip, r2, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2b1d7c │ │ │ │ ldr r2, [pc, #68] @ 2b1d80 │ │ │ │ ldr r1, [pc, #68] @ 2b1d84 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r0, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r8, r7, r0, asr r0 │ │ │ │ - rsbseq fp, r2, r4, ror #30 │ │ │ │ - rsbseq fp, r2, r4, ror pc │ │ │ │ + strdeq r8, [r7], r0 │ │ │ │ + rsbseq ip, r2, r4 │ │ │ │ + rsbseq ip, r2, r4, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2b1dec │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2b1df0 │ │ │ │ @@ -106913,53 +106913,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r7, r7, r4, ror #31 │ │ │ │ - ldrsheq fp, [r2], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq fp, r2, r8, lsl #30 │ │ │ │ + addeq r8, r7, r4, lsl #1 │ │ │ │ + @ instruction: 0x0072bf98 │ │ │ │ + rsbseq fp, r2, r8, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2b1e54 │ │ │ │ ldr r2, [pc, #68] @ 2b1e58 │ │ │ │ ldr r1, [pc, #68] @ 2b1e5c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r7, r7, r8, ror pc │ │ │ │ - rsbseq fp, r2, ip, lsl #29 │ │ │ │ - @ instruction: 0x0072be9c │ │ │ │ + addeq r8, r7, r8, lsl r0 │ │ │ │ + rsbseq fp, r2, ip, lsr #30 │ │ │ │ + rsbseq fp, r2, ip, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2b1ec4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2b1ec8 │ │ │ │ @@ -106967,90 +106967,90 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r7, r7, ip, lsl #30 │ │ │ │ - rsbseq fp, r2, r0, lsr #28 │ │ │ │ - rsbseq fp, r2, r0, lsr lr │ │ │ │ + addeq r7, r7, ip, lsr #31 │ │ │ │ + rsbseq fp, r2, r0, asr #29 │ │ │ │ + ldrsbeq fp, [r2], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2b1f2c │ │ │ │ ldr r2, [pc, #68] @ 2b1f30 │ │ │ │ ldr r1, [pc, #68] @ 2b1f34 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r7, r7, r0, lsr #29 │ │ │ │ - ldrheq fp, [r2], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq fp, r2, r4, asr #27 │ │ │ │ + addeq r7, r7, r0, asr #30 │ │ │ │ + rsbseq fp, r2, r4, asr lr │ │ │ │ + rsbseq fp, r2, r4, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2b1f84 │ │ │ │ ldr r2, [pc, #52] @ 2b1f88 │ │ │ │ ldr r1, [pc, #52] @ 2b1f8c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae20 │ │ │ │ - addeq r7, r7, r8, lsr lr │ │ │ │ - rsbseq fp, r2, ip, asr #26 │ │ │ │ - rsbseq fp, r2, ip, asr sp │ │ │ │ + ldrdeq r7, [r7], r8 │ │ │ │ + rsbseq fp, r2, ip, ror #27 │ │ │ │ + ldrsheq fp, [r2], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 2b203c │ │ │ │ ldr r2, [pc, #148] @ 2b2040 │ │ │ │ ldr r1, [pc, #148] @ 2b2044 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b201c │ │ │ │ ldr r2, [r0, #860] @ 0x35c │ │ │ │ ldr r1, [r0, #864] @ 0x360 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -107060,28 +107060,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r1] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r4, #864] @ 0x360 │ │ │ │ str r3, [r4, #860] @ 0x35c │ │ │ │ - bl 9ad2f8 │ │ │ │ + bl 9ad3a0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 249578 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 248b04 │ │ │ │ ldr r3, [pc, #20] @ 2b2048 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ b 2b1ff4 │ │ │ │ - addeq r7, r7, r0, ror #27 │ │ │ │ - ldrsheq fp, [r2], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq fp, r2, r0, lsl #26 │ │ │ │ + addeq r7, r7, r0, lsl #29 │ │ │ │ + @ instruction: 0x0072bd90 │ │ │ │ + rsbseq fp, r2, r0, lsr #27 │ │ │ │ umlaleq r7, r0, ip, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2b2110 │ │ │ │ ldr r6, [pc, #172] @ 2b2114 │ │ │ │ @@ -107092,15 +107092,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b20d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae20 │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -107115,27 +107115,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 2b211c │ │ │ │ ldr r2, [pc, #68] @ 2b2120 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r7, r7, r8, lsr #26 │ │ │ │ - rsbseq fp, r2, r4, lsr ip │ │ │ │ - rsbseq fp, r2, r8, lsr ip │ │ │ │ - ldrsheq fp, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + addeq r7, r7, r8, asr #27 │ │ │ │ + ldrsbeq fp, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + ldrsbeq fp, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + @ instruction: 0x0072bd90 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ │ │ │ │ 002b2124 : │ │ │ │ ldr r3, [pc, #176] @ 2b21dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -107169,27 +107169,27 @@ │ │ │ │ popge {r4, pc} │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 248ea0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ 2b21ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998700 │ │ │ │ + bl 9987a8 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x00a075b4 │ │ │ │ adceq sl, ip, r0, lsr #8 │ │ │ │ - rsbseq fp, r2, r8, ror ip │ │ │ │ + rsbseq fp, r2, r8, lsl sp │ │ │ │ ldrdeq sl, [ip], ip @ │ │ │ │ - rsbseq fp, r2, ip, lsr ip │ │ │ │ + ldrsbeq fp, [r2], #-204 @ 0xffffff34 @ │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r0, #456] @ 0x1c8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2b2298 │ │ │ │ cmp r3, #3 │ │ │ │ beq 2b2258 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -107356,36 +107356,36 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #96] @ 2b24fc │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r7, r7, r8, lsl fp │ │ │ │ - addeq pc, r1, r8, ror #8 │ │ │ │ - ldrsheq r4, [sp], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq fp, r2, r0, lsl #22 │ │ │ │ - ldrsheq fp, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + @ instruction: 0x00877bb8 │ │ │ │ + addeq pc, r1, r8, lsl #10 │ │ │ │ + @ instruction: 0x007d4794 │ │ │ │ + rsbseq fp, r2, r0, lsr #23 │ │ │ │ + @ instruction: 0x0072bb90 │ │ │ │ + rsbseq fp, r2, r4, lsl #23 │ │ │ │ + rsbseq fp, r2, r8, ror fp │ │ │ │ + rsbseq r2, sl, r4, ror #28 │ │ │ │ + addeq r7, r7, sp, lsl fp │ │ │ │ + rsbseq r4, sp, r4, lsr #14 │ │ │ │ + rsbseq r8, r3, ip, asr r1 │ │ │ │ + ldrsbeq r7, [sl], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq fp, r2, r8, asr #21 │ │ │ │ rsbseq fp, r2, r4, ror #21 │ │ │ │ - ldrsbeq fp, [r2], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r2, sl, r4, asr #27 │ │ │ │ - addeq r7, r7, sp, ror sl │ │ │ │ - rsbseq r4, sp, r4, lsl #13 │ │ │ │ - ldrheq r8, [r3], #-12 @ │ │ │ │ - rsbseq r7, sl, ip, lsr sl │ │ │ │ - rsbseq fp, r2, r8, lsr #20 │ │ │ │ - rsbseq fp, r2, r4, asr #20 │ │ │ │ - rsbseq fp, r2, r0, asr #20 │ │ │ │ - @ instruction: 0x0072ba90 │ │ │ │ - @ instruction: 0x0072ba90 │ │ │ │ - rsbseq fp, r2, r4, asr sl │ │ │ │ - rsbseq fp, r2, ip, lsr #20 │ │ │ │ - rsbseq fp, r2, r4, lsl #20 │ │ │ │ - ldrsbeq fp, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq fp, r2, r0, asr #20 │ │ │ │ + rsbseq fp, r2, r0, ror #21 │ │ │ │ + rsbseq fp, r2, r0, lsr fp │ │ │ │ + rsbseq fp, r2, r0, lsr fp │ │ │ │ + ldrsheq fp, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq fp, r2, ip, asr #21 │ │ │ │ + rsbseq fp, r2, r4, lsr #21 │ │ │ │ + rsbseq fp, r2, ip, ror sl │ │ │ │ + rsbseq fp, r2, r0, ror #21 │ │ │ │ ldr ip, [pc, #656] @ 2b2798 │ │ │ │ sub r0, r0, #2 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r0, #18 │ │ │ │ bhi 2b2520 │ │ │ │ ldrb r0, [ip, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -107544,16 +107544,16 @@ │ │ │ │ strb r3, [r2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addeq r7, r7, sl, lsl #18 │ │ │ │ - addeq r7, r7, r1, lsl r8 │ │ │ │ + addeq r7, r7, sl, lsr #19 │ │ │ │ + @ instruction: 0x008778b1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -107570,26 +107570,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi 2b28c4 │ │ │ │ ldr r2, [pc, #216] @ 2b28cc │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr ip, [pc, #196] @ 2b28d0 │ │ │ │ ldr r3, [pc, #196] @ 2b28d4 │ │ │ │ ldr r1, [pc, #196] @ 2b28d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -107622,17 +107622,17 @@ │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #4] │ │ │ │ b 2b287c │ │ │ │ bl 24aa84 │ │ │ │ addseq r8, pc, r0, asr r3 @ │ │ │ │ andeq r3, r0, ip, lsr #16 │ │ │ │ - rsbseq fp, r2, r0, ror #13 │ │ │ │ - ldrdeq r7, [r7], r8 │ │ │ │ - rsbseq fp, r2, r8, asr #13 │ │ │ │ + rsbseq fp, r2, r0, lsl #15 │ │ │ │ + addeq r7, r7, r8, ror r9 │ │ │ │ + rsbseq fp, r2, r8, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #244] @ 2b29ec │ │ │ │ mov r9, r3 │ │ │ │ @@ -107643,33 +107643,33 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7a52b0 │ │ │ │ + bl 7a5358 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b2970 │ │ │ │ mov r0, #28 │ │ │ │ bl 2487f8 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b27a8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 94a50c │ │ │ │ + bl 94a5b4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b29b4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 965a04 │ │ │ │ + bl 965aac │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 997e78 │ │ │ │ + bl 997f20 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #120] @ 2b29f4 │ │ │ │ ldr r3, [pc, #112] @ 2b29f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -107787,50 +107787,50 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #28] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2b2bec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b2a9c │ │ │ │ ldr r0, [pc, #64] @ 2b2bf0 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r7, r8, r9, sl} │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b2a9c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r8, pc, r8, lsl #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrsbeq r8, [pc], r4 │ │ │ │ addseq r8, pc, r8, ror r0 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, ip, lsr #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq fp, r2, r8, ror r3 │ │ │ │ - ldrsheq fp, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq fp, r2, r8, lsl r4 │ │ │ │ + @ instruction: 0x0072b49c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ 2b2d38 │ │ │ │ @@ -107854,22 +107854,22 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b2d04 │ │ │ │ add r7, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7a52b0 │ │ │ │ + bl 7a5358 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2b2c90 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 2b27a8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94a50c │ │ │ │ + bl 94a5b4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b22d0 │ │ │ │ bl 24ae20 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ bne 2b2cec │ │ │ │ @@ -107886,38 +107886,38 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 965894 │ │ │ │ + bl 96593c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 997e78 │ │ │ │ + bl 997f20 │ │ │ │ mov r5, #0 │ │ │ │ b 2b2cac │ │ │ │ ldr r3, [pc, #56] @ 2b2d44 │ │ │ │ ldr r0, [pc, #56] @ 2b2d48 │ │ │ │ ldr r1, [pc, #56] @ 2b2d4c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #165 @ 0xa5 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2b2c90 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r7, pc, r8, lsl #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, pc, r8, ror #28 │ │ │ │ - ldrdeq r7, [r7], r8 │ │ │ │ - rsbseq fp, r2, ip, lsr #6 │ │ │ │ - rsbseq fp, r2, r8, asr #3 │ │ │ │ + addeq r7, r7, r8, ror r4 │ │ │ │ + rsbseq fp, r2, ip, asr #7 │ │ │ │ + rsbseq fp, r2, r8, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [sp, #44] @ 0x2c │ │ │ │ ldrb r7, [sp, #40] @ 0x28 │ │ │ │ @@ -107945,20 +107945,20 @@ │ │ │ │ movne r2, #20 │ │ │ │ moveq r2, #1 │ │ │ │ b 2b2d94 │ │ │ │ ldr r1, [pc, #188] @ 2b2e90 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r2 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ ldr r1, [pc, #172] @ 2b2e94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ orrs r0, r9, r0 │ │ │ │ beq 2b2e50 │ │ │ │ mov r3, #19 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r8] │ │ │ │ bne 2b2e28 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -107975,107 +107975,107 @@ │ │ │ │ b 2b2da0 │ │ │ │ cmp r9, #0 │ │ │ │ ldreq r3, [pc, #88] @ 2b2ea0 │ │ │ │ movne r3, #260 @ 0x104 │ │ │ │ str r3, [r6] │ │ │ │ b 2b2da0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754af4 │ │ │ │ + bl 754b9c │ │ │ │ ldr r3, [pc, #68] @ 2b2ea4 │ │ │ │ ldr ip, [pc, #68] @ 2b2ea8 │ │ │ │ ldr r1, [pc, #68] @ 2b2eac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 2b2eb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mvn r0, #0 │ │ │ │ b 2b2da4 │ │ │ │ - rsbseq fp, r2, r8, lsl #5 │ │ │ │ - rsbseq fp, r2, r8, lsl #5 │ │ │ │ + rsbseq fp, r2, r8, lsr #6 │ │ │ │ + rsbseq fp, r2, r8, lsr #6 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - addeq r7, r7, r4, lsl #5 │ │ │ │ - rsbseq fp, r2, r8, lsl r2 │ │ │ │ - rsbseq fp, r2, r4, ror r0 │ │ │ │ + addeq r7, r7, r4, lsr #6 │ │ │ │ + ldrheq fp, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq fp, r2, r4, lsl r1 │ │ │ │ andeq r0, r0, r7, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ beq 2b2f2c │ │ │ │ - bl 7aee54 │ │ │ │ + bl 7aeefc │ │ │ │ ldr r1, [pc, #216] @ 2b2fbc │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #28] │ │ │ │ - bl 7aeec4 │ │ │ │ + bl 7aef6c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7af088 │ │ │ │ + bl 7af130 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b2fa0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2b2eec │ │ │ │ ldr r1, [pc, #164] @ 2b2fc0 │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7af36c │ │ │ │ + bl 7af414 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2b2f88 │ │ │ │ - bl 7aee54 │ │ │ │ + bl 7aeefc │ │ │ │ ldr r1, [pc, #132] @ 2b2fc4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #32] │ │ │ │ - bl 7aeec4 │ │ │ │ + bl 7aef6c │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r7, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7af088 │ │ │ │ + bl 7af130 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b2fa0 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 2b2f48 │ │ │ │ ldr r1, [pc, #80] @ 2b2fc8 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7af36c │ │ │ │ + bl 7af414 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrheq fp, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq fp, r2, ip, asr r2 │ │ │ │ andeq sl, r0, ip, lsl r6 │ │ │ │ - rsbseq fp, r2, ip, ror #2 │ │ │ │ + rsbseq fp, r2, ip, lsl #4 │ │ │ │ andeq sl, r0, r8, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -108160,15 +108160,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #10 │ │ │ │ ldr r5, [pc, #668] @ 2b33d4 │ │ │ │ movne r5, #0 │ │ │ │ - bl 9894e4 │ │ │ │ + bl 98958c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b3388 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc r2, r0, #0 │ │ │ │ orr r3, r1, r3 │ │ │ │ @@ -108193,15 +108193,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb sl, [r4, #19] │ │ │ │ strb r3, [r4, #21] │ │ │ │ strb fp, [r4, #20] │ │ │ │ str r4, [r8] │ │ │ │ bge 2b307c │ │ │ │ mov r0, r4 │ │ │ │ - bl 94a50c │ │ │ │ + bl 94a5b4 │ │ │ │ b 2b307c │ │ │ │ cmp r6, #0 │ │ │ │ beq 2b3358 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r5 │ │ │ │ bl 248e88 │ │ │ │ @@ -108238,15 +108238,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #388] @ 2b33e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #384] @ 2b33e8 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mvn r5, #0 │ │ │ │ b 2b31b8 │ │ │ │ cmn r7, #1 │ │ │ │ beq 2b3328 │ │ │ │ ldr r0, [pc, #352] @ 2b33ec │ │ │ │ add r1, r7, #5696 @ 0x1640 │ │ │ │ add r1, r1, #4 │ │ │ │ @@ -108270,146 +108270,146 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #272] @ 2b33fc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2b3274 │ │ │ │ ldr r1, [pc, #256] @ 2b3400 │ │ │ │ ldr r3, [pc, #256] @ 2b3404 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #248] @ 2b3408 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 2b340c │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2b3274 │ │ │ │ ldr r1, [pc, #224] @ 2b3410 │ │ │ │ ldr r3, [pc, #224] @ 2b3414 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #216] @ 2b3418 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 2b341c │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2b3274 │ │ │ │ ldr r1, [pc, #192] @ 2b3420 │ │ │ │ ldr r3, [pc, #192] @ 2b3424 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #184] @ 2b3428 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #180] @ 2b342c │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2b3274 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [pc, #156] @ 2b3430 │ │ │ │ ldr r2, [pc, #156] @ 2b3434 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #152] @ 2b3438 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #136] @ 2b343c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2b3274 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r7, pc, ip, lsr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq fp, r2, ip, ror r0 │ │ │ │ + rsbseq fp, r2, ip, lsl r1 │ │ │ │ umullseq r7, pc, r8, sl @ │ │ │ │ andeq r1, r0, ip, lsl #14 │ │ │ │ - @ instruction: 0x007dad9c │ │ │ │ - rsbseq sl, r2, r0, ror lr │ │ │ │ - umulleq r6, r7, r0, lr │ │ │ │ - rsbseq sl, r2, r8, ror ip │ │ │ │ + rsbseq sl, sp, ip, lsr lr │ │ │ │ + rsbseq sl, r2, r0, lsl pc │ │ │ │ + addeq r6, r7, r0, lsr pc │ │ │ │ + rsbseq sl, r2, r8, lsl sp │ │ │ │ andeq r0, r0, r2, lsr #29 │ │ │ │ - rsbseq sl, sp, r8, ror ip │ │ │ │ - addeq r6, r7, r4, lsl lr │ │ │ │ - rsbseq sl, r2, ip, lsl #29 │ │ │ │ - ldrsheq sl, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq sl, sp, r8, lsl sp │ │ │ │ + @ instruction: 0x00876eb4 │ │ │ │ + rsbseq sl, r2, ip, lsr #30 │ │ │ │ + @ instruction: 0x0072ac98 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ - rsbseq sl, r2, r0, lsl #28 │ │ │ │ - addeq r6, r7, r0, ror #27 │ │ │ │ - rsbseq sl, r2, r8, asr #23 │ │ │ │ + rsbseq sl, r2, r0, lsr #29 │ │ │ │ + addeq r6, r7, r0, lsl #29 │ │ │ │ + rsbseq sl, r2, r8, ror #24 │ │ │ │ @ instruction: 0x00000eb9 │ │ │ │ - rsbseq sl, r2, ip, ror #27 │ │ │ │ - @ instruction: 0x00876db0 │ │ │ │ - @ instruction: 0x0072ab98 │ │ │ │ + rsbseq sl, r2, ip, lsl #29 │ │ │ │ + addeq r6, r7, r0, asr lr │ │ │ │ + rsbseq sl, r2, r8, lsr ip │ │ │ │ andeq r0, r0, fp, asr #29 │ │ │ │ - rsbseq sl, r2, r8, lsl #27 │ │ │ │ - addeq r6, r7, r0, lsl #27 │ │ │ │ - rsbseq sl, r2, r8, ror #22 │ │ │ │ + rsbseq sl, r2, r8, lsr #28 │ │ │ │ + addeq r6, r7, r0, lsr #28 │ │ │ │ + rsbseq sl, r2, r8, lsl #24 │ │ │ │ @ instruction: 0x00000eb2 │ │ │ │ - addeq r6, r7, ip, asr #26 │ │ │ │ - rsbseq sl, r2, r4, lsr #27 │ │ │ │ - rsbseq sl, r2, r0, lsr fp │ │ │ │ + addeq r6, r7, ip, ror #27 │ │ │ │ + rsbseq sl, r2, r4, asr #28 │ │ │ │ + ldrsbeq sl, [r2], #-176 @ 0xffffff50 @ │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b346c │ │ │ │ - bl 7af658 │ │ │ │ + bl 7af700 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 7552cc │ │ │ │ + bl 755374 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #28] │ │ │ │ beq 2b348c │ │ │ │ - bl 7af658 │ │ │ │ + bl 7af700 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 7552cc │ │ │ │ + bl 755374 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r5, #3008 @ 0xbc0 │ │ │ │ mov r1, #0 │ │ │ │ str r6, [r4, #32] │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r0, [r5, #3020] @ 0xbcc │ │ │ │ cmp r0, r6 │ │ │ │ beq 2b34bc │ │ │ │ - bl 7552cc │ │ │ │ + bl 755374 │ │ │ │ str r6, [r5, #3020] @ 0xbcc │ │ │ │ ldr r0, [r5, #3024] @ 0xbd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b34d4 │ │ │ │ - bl 75417c │ │ │ │ + bl 754224 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3024] @ 0xbd0 │ │ │ │ mov r6, #0 │ │ │ │ ldr r0, [r5, #3028] @ 0xbd4 │ │ │ │ bl 248b04 │ │ │ │ str r6, [r5, #3028] @ 0xbd4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r6 │ │ │ │ bne 2b3530 │ │ │ │ ldr r0, [r5, #3032] @ 0xbd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3508 │ │ │ │ - bl 75417c │ │ │ │ + bl 754224 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3032] @ 0xbd8 │ │ │ │ ldr r0, [r5, #3036] @ 0xbdc │ │ │ │ bl 248b04 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3036] @ 0xbdc │ │ │ │ mov r0, #0 │ │ │ │ @@ -108420,15 +108420,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ bl 2a44d8 │ │ │ │ str r6, [r4, #80] @ 0x50 │ │ │ │ b 2b34f0 │ │ │ │ ldr r0, [pc, #4] @ 2b354c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 999978 │ │ │ │ + b 999a20 │ │ │ │ adceq r6, r0, r4, asr #3 │ │ │ │ ldr r1, [pc, #76] @ 2b35a4 │ │ │ │ ldr r2, [pc, #76] @ 2b35a8 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq ip, r1 │ │ │ │ @@ -108445,17 +108445,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2b35b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r6, r7, r0, ror #22 │ │ │ │ - rsbseq sl, r2, r0, asr r9 │ │ │ │ - rsbseq sl, r2, r0, ror #23 │ │ │ │ + addeq r6, r7, r0, lsl #24 │ │ │ │ + ldrsheq sl, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq sl, r2, r0, lsl #25 │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #516] @ 2b37d8 │ │ │ │ ldr r3, [pc, #516] @ 2b37dc │ │ │ │ @@ -108511,15 +108511,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ beq 2b36dc │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #32 │ │ │ │ str r2, [r4, #24] │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl 98f5d0 │ │ │ │ + bl 98f678 │ │ │ │ bl 2cf5c4 │ │ │ │ ldr r3, [pc, #312] @ 2b37fc │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ bl 29fae4 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -108567,49 +108567,49 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #8 │ │ │ │ str lr, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ str lr, [sp, #16] │ │ │ │ str lr, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2b3818 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [r8] │ │ │ │ b 2b3680 │ │ │ │ ldr r0, [pc, #88] @ 2b381c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [r8] │ │ │ │ b 2b3680 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r7, pc, r8, asr #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq fp, r8, r8, ror #23 │ │ │ │ addseq r7, pc, ip, lsl r5 @ │ │ │ │ strdeq r6, [r0], r0 @ │ │ │ │ andeq fp, r8, r4, lsr #23 │ │ │ │ andeq r3, r0, ip, lsr #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq fp, r0, r8, lsl #10 │ │ │ │ addseq fp, ip, ip, lsr #14 │ │ │ │ addseq r7, pc, r8, lsr r4 @ │ │ │ │ - rsbseq sl, r2, r4, lsr #21 │ │ │ │ + rsbseq sl, r2, r4, asr #22 │ │ │ │ addseq fp, r0, r0, ror #8 │ │ │ │ andeq r2, r0, r8, lsr #15 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq sl, r2, r4, ror #19 │ │ │ │ - ldrsheq sl, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq sl, r2, r4, lsl #21 │ │ │ │ + @ instruction: 0x0072aa90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #316] @ 2b3974 │ │ │ │ ldr r3, [pc, #316] @ 2b3978 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -108627,15 +108627,15 @@ │ │ │ │ b 2b38c4 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb r3, [r7, #537] @ 0x219 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b388c │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1128 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r3, [r7, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b38ac │ │ │ │ ldr r0, [r7, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b38ac │ │ │ │ @@ -108653,28 +108653,28 @@ │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #24 │ │ │ │ bl 2487f8 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 7a52c0 │ │ │ │ + bl 7a5368 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2b390c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ bl 2b27a8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94a50c │ │ │ │ + bl 94a5b4 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b386c │ │ │ │ - bl 997e78 │ │ │ │ + bl 997f20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9658f0 │ │ │ │ + bl 965998 │ │ │ │ mov r5, #0 │ │ │ │ b 2b38ac │ │ │ │ mov r6, r4 │ │ │ │ ldr r2, [pc, #68] @ 2b397c │ │ │ │ ldr r3, [pc, #60] @ 2b3978 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -108750,15 +108750,15 @@ │ │ │ │ asr r8, r8, #4 │ │ │ │ asr r7, r7, #4 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 995c08 │ │ │ │ + bl 995cb0 │ │ │ │ cmp r6, r4 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ bne 2b3a60 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -108881,15 +108881,15 @@ │ │ │ │ mov r2, #4 │ │ │ │ str r2, [r3, #456] @ 0x1c8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b3ce0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #0 │ │ │ │ - bl 7aca9c │ │ │ │ + bl 7acb44 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #296] @ 2b3db4 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [pc, #276] @ 2b3da8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -108938,41 +108938,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2b3dc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b3c34 │ │ │ │ ldr r0, [pc, #56] @ 2b3dc8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b3c34 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r6, pc, r0, lsr #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, pc, r0, lsl #30 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r6, pc, ip, lsl #29 │ │ │ │ andeq r3, r0, r4, lsl #21 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq sl, r2, r8, asr r4 │ │ │ │ - @ instruction: 0x0072a49c │ │ │ │ + ldrsheq sl, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq sl, r2, ip, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #536] @ 2b4000 │ │ │ │ mov r4, r2 │ │ │ │ @@ -108989,28 +108989,28 @@ │ │ │ │ beq 2b3ea8 │ │ │ │ cmn r3, #2 │ │ │ │ beq 2b3e5c │ │ │ │ cmp r4, #0 │ │ │ │ ldr r7, [r6, #12] │ │ │ │ beq 2b3f3c │ │ │ │ mov r0, r4 │ │ │ │ - bl 997618 │ │ │ │ + bl 9976c0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [pc, #464] @ 2b400c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2b3f48 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b3e5c │ │ │ │ mov r0, r6 │ │ │ │ bl 2b3be4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 997e78 │ │ │ │ + bl 997f20 │ │ │ │ ldr r2, [pc, #420] @ 2b4010 │ │ │ │ ldr r3, [pc, #404] @ 2b4004 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -109047,23 +109047,23 @@ │ │ │ │ beq 2b3fe4 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 2b4020 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b3e48 │ │ │ │ ldr r8, [pc, #224] @ 2b4024 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2b3e34 │ │ │ │ ldr r3, [pc, #216] @ 2b4028 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -109082,52 +109082,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2b402c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b3e48 │ │ │ │ ldr r0, [pc, #96] @ 2b4030 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b3e48 │ │ │ │ ldr r0, [pc, #72] @ 2b4034 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b3e48 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r6, pc, r0, lsr sp @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, pc, ip, lsl sp @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009f6cb0 │ │ │ │ andeq r1, r0, ip, asr #14 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq sl, r2, r0, asr r3 │ │ │ │ - rsbseq sl, r2, r8, lsr r3 │ │ │ │ + ldrsheq sl, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrsbeq sl, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r3, r0, r0, asr #31 │ │ │ │ - rsbseq sl, r2, r0, lsr r3 │ │ │ │ - rsbseq sl, r2, r8, ror #6 │ │ │ │ - ldrsbeq sl, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrsbeq sl, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq sl, r2, r8, lsl #8 │ │ │ │ + rsbseq sl, r2, r0, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #560] @ 2b4284 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -109149,33 +109149,33 @@ │ │ │ │ ldr r2, [pc, #504] @ 2b4290 │ │ │ │ umull r1, r2, r3, r2 │ │ │ │ cmp r4, r2, lsr #2 │ │ │ │ bcc 2b4140 │ │ │ │ add r4, ip, #552 @ 0x228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b5dbc │ │ │ │ + bl 9b5e64 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b40fc │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b5ddc │ │ │ │ + bl 9b5e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b40fc │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b4138 │ │ │ │ ldr r2, [pc, #436] @ 2b4294 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #29 │ │ │ │ - bl 7acc90 │ │ │ │ + bl 7acd38 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #404] @ 2b4298 │ │ │ │ ldr r3, [pc, #384] @ 2b4288 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -109183,15 +109183,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2b4280 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b5fa4 │ │ │ │ + b 9b604c │ │ │ │ bl 248e64 │ │ │ │ b 2b40d8 │ │ │ │ ldr r2, [pc, #340] @ 2b429c │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2b41d4 │ │ │ │ @@ -109247,48 +109247,48 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2b42b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b4154 │ │ │ │ ldr r0, [pc, #76] @ 2b42b8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b4154 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r6, pc, r4, asr #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, pc, r8, lsr #21 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r3, r0, ip, lsr r6 │ │ │ │ addseq r6, pc, r8, lsl sl @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009f69b4 │ │ │ │ addseq r6, pc, r0, lsl #19 │ │ │ │ andeq r4, r0, r4, lsl fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq sl, r2, ip, lsr #2 │ │ │ │ - rsbseq sl, r2, r0, lsl #3 │ │ │ │ + rsbseq sl, r2, ip, asr #3 │ │ │ │ + rsbseq sl, r2, r0, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r4, #500] @ 0x1f4 │ │ │ │ ldr r2, [pc, #748] @ 2b45c8 │ │ │ │ @@ -109310,29 +109310,29 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b4400 │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [r4, #560] @ 0x230 │ │ │ │ mov r3, r8 │ │ │ │ - bl 7ac930 │ │ │ │ + bl 7ac9d8 │ │ │ │ subs r5, r0, #0 │ │ │ │ ble 2b4434 │ │ │ │ ldr r3, [r4, #544] @ 0x220 │ │ │ │ cmp r3, r5 │ │ │ │ subhi r3, r3, r5 │ │ │ │ bhi 2b4358 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b44f0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ - bl 9b5ff4 │ │ │ │ + bl 9b609c │ │ │ │ ldr r3, [r4, #548] @ 0x224 │ │ │ │ cmp r5, r3 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ bcc 2b4384 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 2b4448 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -109343,15 +109343,15 @@ │ │ │ │ ldr r2, [pc, #564] @ 2b45d4 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7acc90 │ │ │ │ + bl 7acd38 │ │ │ │ str r0, [r6, #16] │ │ │ │ ldr r2, [pc, #532] @ 2b45d8 │ │ │ │ ldr r3, [pc, #516] @ 2b45cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -109369,15 +109369,15 @@ │ │ │ │ ldr r2, [r4, #508] @ 0x1fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 2b431c │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ - bl 7ac930 │ │ │ │ + bl 7ac9d8 │ │ │ │ subs r5, r0, #0 │ │ │ │ ldrgt r3, [r4, #508] @ 0x1fc │ │ │ │ subgt r3, r3, r5 │ │ │ │ strgt r3, [r4, #508] @ 0x1fc │ │ │ │ bgt 2b433c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -109408,24 +109408,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2b45ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2b4384 │ │ │ │ bl 248e64 │ │ │ │ b 2b4398 │ │ │ │ ldr r3, [pc, #228] @ 2b45dc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -109451,53 +109451,53 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2b45f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b4354 │ │ │ │ ldr r0, [pc, #96] @ 2b45f8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b4354 │ │ │ │ ldr r0, [pc, #80] @ 2b45fc │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2b4384 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r6, pc, ip, lsr r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, pc, r8, lsr #16 │ │ │ │ andeq r3, r0, ip, ror r3 │ │ │ │ addseq r6, pc, r8, asr r7 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r0, ror #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq sl, r2, r4, lsr #32 │ │ │ │ + rsbseq sl, r2, r4, asr #1 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - rsbseq r9, r2, r4, asr #29 │ │ │ │ - rsbseq r9, r2, r0, lsl pc │ │ │ │ - ldrheq r9, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r9, r2, r4, ror #30 │ │ │ │ + ldrheq r9, [r2], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq sl, r2, r8, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #80] @ 2b4668 │ │ │ │ ldr ip, [pc, #80] @ 2b466c │ │ │ │ ldm r0, {r5, lr} │ │ │ │ @@ -109518,17 +109518,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2b467c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - umulleq r5, r7, ip, sl │ │ │ │ - rsbseq r9, r2, ip, lsl #17 │ │ │ │ - rsbseq r9, r2, ip, lsl fp │ │ │ │ + addeq r5, r7, ip, lsr fp │ │ │ │ + rsbseq r9, r2, ip, lsr #18 │ │ │ │ + ldrheq r9, [r2], #-188 @ 0xffffff44 @ │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #820] @ 2b49cc │ │ │ │ ldr r3, [pc, #820] @ 2b49d0 │ │ │ │ @@ -109740,17 +109740,17 @@ │ │ │ │ addseq r6, pc, r4, lsl #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0x009f61b4 │ │ │ │ - addeq r5, r7, r8, lsr r7 │ │ │ │ - rsbseq r9, r2, r8, lsr #10 │ │ │ │ - ldrheq r9, [r2], #-120 @ 0xffffff88 @ │ │ │ │ + ldrdeq r5, [r7], r8 │ │ │ │ + rsbseq r9, r2, r8, asr #11 │ │ │ │ + rsbseq r9, r2, r8, asr r8 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #2752] @ 2b54d4 │ │ │ │ @@ -109782,28 +109782,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ ldr r5, [pc, #2656] @ 2b54e0 │ │ │ │ bl 2a7b18 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b4af8 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ ldr r2, [pc, #2620] @ 2b54e4 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #2616] @ 2b54e8 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #5 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 2a7ad0 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #2 │ │ │ │ @@ -110299,23 +110299,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 2b5594 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b4cbc │ │ │ │ bl 2a7ad0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b4c38 │ │ │ │ ldr r3, [pc, #536] @ 2b54f8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -110339,22 +110339,22 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #572] @ 2b559c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b4d70 │ │ │ │ ldr r2, [pc, #560] @ 2b55a0 │ │ │ │ ldr r3, [pc, #356] @ 2b54d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -110380,23 +110380,23 @@ │ │ │ │ beq 2b54c0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 2b55a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b4d70 │ │ │ │ ldr r3, [pc, #368] @ 2b5588 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b4cbc │ │ │ │ ldr r3, [pc, #352] @ 2b558c │ │ │ │ @@ -110412,49 +110412,49 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2b55a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b4cbc │ │ │ │ ldr r0, [pc, #280] @ 2b55ac │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b4cbc │ │ │ │ ldr r0, [pc, #264] @ 2b55b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b4cbc │ │ │ │ ldr r0, [pc, #252] @ 2b55b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b4d70 │ │ │ │ ldr r0, [pc, #240] @ 2b55b8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b4d70 │ │ │ │ addseq r6, pc, r4, lsl #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrsbeq r6, [pc], r4 │ │ │ │ - rsbseq r5, r2, r0, lsl #13 │ │ │ │ - ldrsheq r5, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ - addeq r5, r7, ip, lsr r6 │ │ │ │ + rsbseq r5, r2, r0, lsr #14 │ │ │ │ + @ instruction: 0x00725390 │ │ │ │ + ldrdeq r5, [r7], ip │ │ │ │ addseq r6, pc, ip, lsl r0 @ │ │ │ │ - @ instruction: 0x008752be │ │ │ │ + addeq r5, r7, lr, asr r3 │ │ │ │ addseq r5, pc, r8, lsr #30 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r5, pc, r4, lsr #28 │ │ │ │ addseq r5, pc, r8, ror sp @ │ │ │ │ andeq lr, r0, r3, lsl #2 │ │ │ │ addseq r5, pc, ip, asr #26 │ │ │ │ addseq r5, pc, r0, lsr #26 │ │ │ │ @@ -110487,24 +110487,24 @@ │ │ │ │ umullseq r5, pc, r4, r9 @ │ │ │ │ addseq r5, pc, r8, ror #18 │ │ │ │ addseq r5, pc, ip, lsr r9 @ │ │ │ │ addseq r5, pc, r0, lsl r9 @ │ │ │ │ andeq r4, r0, r8, lsr #25 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r9, r2, r0, asr r3 │ │ │ │ + ldrsheq r9, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r3, r0, r8, asr r5 │ │ │ │ - rsbseq r9, r2, r0, ror r2 │ │ │ │ + rsbseq r9, r2, r0, lsl r3 │ │ │ │ addseq r5, pc, ip, lsr #15 │ │ │ │ - rsbseq r9, r2, r8, asr #3 │ │ │ │ - @ instruction: 0x00729190 │ │ │ │ - rsbseq r9, r2, r4, lsr #3 │ │ │ │ - @ instruction: 0x00729194 │ │ │ │ - rsbseq r9, r2, r0, asr #2 │ │ │ │ - rsbseq r9, r2, ip, lsr #2 │ │ │ │ + rsbseq r9, r2, r8, ror #4 │ │ │ │ + rsbseq r9, r2, r0, lsr r2 │ │ │ │ + rsbseq r9, r2, r4, asr #4 │ │ │ │ + rsbseq r9, r2, r4, lsr r2 │ │ │ │ + rsbseq r9, r2, r0, ror #3 │ │ │ │ + rsbseq r9, r2, ip, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub r3, r2, #65 @ 0x41 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #412] @ 2b5778 │ │ │ │ @@ -110535,15 +110535,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2a3da4 │ │ │ │ ldr r3, [pc, #316] @ 2b5784 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r3, [pc, #296] @ 2b5788 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ bne 2b56d0 │ │ │ │ ldr r2, [pc, #276] @ 2b578c │ │ │ │ @@ -110588,45 +110588,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2b579c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b5670 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #64] @ 2b57a0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b5670 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r5, pc, ip, lsr r5 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, pc, ip, lsr #10 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r5, pc, r4, lsr #9 │ │ │ │ andeq r3, r0, r4, ror #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r8, r2, ip, lsl #30 │ │ │ │ - rsbseq r8, r2, ip, lsr pc │ │ │ │ + rsbseq r8, r2, ip, lsr #31 │ │ │ │ + ldrsbeq r8, [r2], #-252 @ 0xffffff04 @ │ │ │ │ │ │ │ │ 002b57a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -110647,15 +110647,15 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b5830 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r3 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 94a50c │ │ │ │ + bl 94a5b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -110666,46 +110666,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2b3820 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7a52b0 │ │ │ │ + bl 7a5358 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2b58c8 │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2b591c │ │ │ │ bls 2b58e0 │ │ │ │ sub r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 2b5944 │ │ │ │ ldr r3, [pc, #200] @ 2b5950 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r1, [pc, #184] @ 2b5954 │ │ │ │ ldr r3, [pc, #184] @ 2b5958 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #176] @ 2b595c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ 2b5960 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94a50c │ │ │ │ + bl 94a5b4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9659a8 │ │ │ │ + bl 965a50 │ │ │ │ mov r4, #0 │ │ │ │ b 2b5810 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 24ae20 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r6, #8] │ │ │ │ bl 24ae20 │ │ │ │ @@ -110729,17 +110729,17 @@ │ │ │ │ mov r2, #2 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2b58fc │ │ │ │ bl 24aa84 │ │ │ │ adceq r3, r0, ip, lsr pc │ │ │ │ addseq r5, pc, r8, asr #6 │ │ │ │ andeq r3, r0, ip, lsr #16 │ │ │ │ - rsbseq r8, r2, r4, asr r6 │ │ │ │ - addeq r4, r7, r4, asr #16 │ │ │ │ - rsbseq r8, r2, r4, lsr r6 │ │ │ │ + ldrsheq r8, [r2], #-100 @ 0xffffff9c @ │ │ │ │ + addeq r4, r7, r4, ror #17 │ │ │ │ + ldrsbeq r8, [r2], #-100 @ 0xffffff9c @ │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ │ │ │ │ 002b5964 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -110780,21 +110780,21 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5a40 │ │ │ │ ldr r3, [pc, #308] @ 2b5b40 │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 758e24 │ │ │ │ + bl 758ecc │ │ │ │ ldr r2, [pc, #288] @ 2b5b44 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bl 24ae20 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ movne r6, #0 │ │ │ │ bne 2b5a84 │ │ │ │ @@ -110852,18 +110852,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ adceq r3, r0, ip, lsl #27 │ │ │ │ umullseq r5, pc, r8, r1 @ │ │ │ │ - addeq r4, r7, r0, asr r7 │ │ │ │ - @ instruction: 0x007bf29c │ │ │ │ + strdeq r4, [r7], r0 │ │ │ │ + rsbseq pc, fp, ip, lsr r3 @ │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbseq r1, r2, r4, lsl #26 │ │ │ │ + rsbseq r1, r2, r4, lsr #27 │ │ │ │ │ │ │ │ 002b5b48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #348] @ 2b5cbc │ │ │ │ @@ -110885,24 +110885,24 @@ │ │ │ │ bl 24a4e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b5b80 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5c14 │ │ │ │ ldr r5, [pc, #264] @ 2b5cc0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #256] @ 2b5cc4 │ │ │ │ ldr r1, [pc, #256] @ 2b5cc8 │ │ │ │ add ip, r5, #204 @ 0xcc │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b5c8c │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ @@ -110919,15 +110919,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #596 @ 0x254 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -110937,41 +110937,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #108] @ 2b5ce4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2b5c40 │ │ │ │ - bl 754af4 │ │ │ │ + bl 754b9c │ │ │ │ ldr ip, [pc, #80] @ 2b5ce8 │ │ │ │ ldr r1, [pc, #80] @ 2b5cec │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 2b5cf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #176 @ 0xb0 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2b5c40 │ │ │ │ adceq r3, r0, r8, lsr #23 │ │ │ │ - addeq r4, r7, r4, lsr r5 │ │ │ │ - rsbseq r3, r2, ip, ror sp │ │ │ │ - @ instruction: 0x00723d94 │ │ │ │ - addeq r4, r7, ip, asr #9 │ │ │ │ - ldrsbeq r8, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - ldrheq r8, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ - addeq r4, r7, r0, lsl #9 │ │ │ │ - rsbseq r8, r2, r0, ror sl │ │ │ │ - rsbseq r8, r2, r0, ror r2 │ │ │ │ + ldrdeq r4, [r7], r4 @ │ │ │ │ + rsbseq r3, r2, ip, lsl lr │ │ │ │ + rsbseq r3, r2, r4, lsr lr │ │ │ │ + addeq r4, r7, ip, ror #10 │ │ │ │ + rsbseq r8, r2, r0, ror fp │ │ │ │ + rsbseq r8, r2, ip, asr r3 │ │ │ │ + addeq r4, r7, r0, lsr #10 │ │ │ │ + rsbseq r8, r2, r0, lsl fp │ │ │ │ + rsbseq r8, r2, r0, lsl r3 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - rsbseq r8, r2, r4, ror sl │ │ │ │ - rsbseq r8, r2, r4, asr #4 │ │ │ │ + rsbseq r8, r2, r4, lsl fp │ │ │ │ + rsbseq r8, r2, r4, ror #5 │ │ │ │ andeq r0, r0, sl, asr r2 │ │ │ │ │ │ │ │ 002b5cf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -111100,17 +111100,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r4, pc, r8, lsl #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ umullseq r4, pc, ip, ip @ │ │ │ │ - addeq r4, r7, r0, lsl r2 │ │ │ │ - rsbseq r8, r2, r0 │ │ │ │ - @ instruction: 0x00728290 │ │ │ │ + @ instruction: 0x008742b0 │ │ │ │ + rsbseq r8, r2, r0, lsr #1 │ │ │ │ + rsbseq r8, r2, r0, lsr r3 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002b5f18 : │ │ │ │ add r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r0, #2968] @ 0xb98 │ │ │ │ b 2486d8 │ │ │ │ │ │ │ │ @@ -111281,17 +111281,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r4, pc, r8, asr sl @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r4, pc, ip, asr #19 │ │ │ │ - addeq r3, r7, r4, asr pc │ │ │ │ - rsbseq r7, r2, r4, asr #26 │ │ │ │ - ldrsbeq r7, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + strdeq r3, [r7], r4 │ │ │ │ + rsbseq r7, r2, r4, ror #27 │ │ │ │ + rsbseq r8, r2, r4, ror r0 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002b61d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -111415,15 +111415,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2cd07c │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2cd0c8 │ │ │ │ - ldrdeq r3, [r7], r8 │ │ │ │ + addeq r3, r7, r8, ror sp │ │ │ │ │ │ │ │ 002b63d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #724] @ 2b66bc │ │ │ │ @@ -111458,23 +111458,23 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b647c │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2b2bf4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b647c │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 96ee58 │ │ │ │ + bl 96ef00 │ │ │ │ mov r0, r4 │ │ │ │ - bl 965894 │ │ │ │ + bl 96593c │ │ │ │ add r0, r5, #584 @ 0x248 │ │ │ │ - bl 9b5e0c │ │ │ │ + bl 9b5eb4 │ │ │ │ add r0, r5, #552 @ 0x228 │ │ │ │ - bl 9b5e0c │ │ │ │ + bl 9b5eb4 │ │ │ │ ldr r0, [r5, #540] @ 0x21c │ │ │ │ - bl 9658f0 │ │ │ │ + bl 965998 │ │ │ │ mov r0, r6 │ │ │ │ bl 2bff9c │ │ │ │ mov r0, r6 │ │ │ │ bl 2c56a0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2cd114 │ │ │ │ mov r0, r6 │ │ │ │ @@ -111513,43 +111513,43 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b6614 │ │ │ │ ldr r1, [pc, #400] @ 2b66d4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ ldr r3, [r4, #792] @ 0x318 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b6564 │ │ │ │ add r0, r4, #788 @ 0x314 │ │ │ │ bl 29dd78 │ │ │ │ mov r0, r7 │ │ │ │ - bl 98f628 │ │ │ │ + bl 98f6d0 │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b657c │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ add r0, r5, #728 @ 0x2d8 │ │ │ │ - bl 9b5e0c │ │ │ │ + bl 9b5eb4 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ add r4, r4, #4 │ │ │ │ bl 248b04 │ │ │ │ cmp r4, #132 @ 0x84 │ │ │ │ bne 2b6588 │ │ │ │ ldr r0, [r5, #408] @ 0x198 │ │ │ │ bl 248b04 │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ - bl 7552cc │ │ │ │ + bl 755374 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ str r4, [r6, #12] │ │ │ │ - bl 7552cc │ │ │ │ + bl 755374 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r6] │ │ │ │ str r4, [r6, #8] │ │ │ │ ldr r0, [r5, #772] @ 0x304 │ │ │ │ bl 248b04 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ @@ -111588,44 +111588,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2b66e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b6420 │ │ │ │ ldr r0, [pc, #68] @ 2b66ec │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b6420 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r4, pc, r4, lsr r7 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, pc, r4, lsl r7 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x00728398 │ │ │ │ - @ instruction: 0x00728298 │ │ │ │ + rsbseq r8, r2, r8, lsr r4 │ │ │ │ + rsbseq r8, r2, r8, lsr r3 │ │ │ │ addseq r4, pc, r4, lsr r5 @ │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r8, r2, r4, lsr #1 │ │ │ │ - rsbseq r8, r2, r8, ror #1 │ │ │ │ + rsbseq r8, r2, r4, asr #2 │ │ │ │ + rsbseq r8, r2, r8, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #4000] @ 2b76a8 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -111739,15 +111739,15 @@ │ │ │ │ add r6, r6, r6, lsl #2 │ │ │ │ lsl r5, r6, #6 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 996728 │ │ │ │ + bl 9967d0 │ │ │ │ cmp r5, r0 │ │ │ │ mov r6, r0 │ │ │ │ beq 2b6b88 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [pc, #3540] @ 2b76c4 │ │ │ │ ldr r0, [r9, #2928] @ 0xb70 │ │ │ │ bl 248918 │ │ │ │ @@ -111905,26 +111905,26 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ add r2, r3, #1 │ │ │ │ add r2, r2, r2, lsl #2 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 996728 │ │ │ │ + bl 9967d0 │ │ │ │ cmp r4, r0 │ │ │ │ bne 2b6984 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ mov r0, r1 │ │ │ │ bl 2a9048 │ │ │ │ ldr r1, [pc, #2880] @ 2b76d0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r9, [r3, #-40] @ 0xffffffd8 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2b704c │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ b 2b6c20 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -112073,15 +112073,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, r3, r6 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 996728 │ │ │ │ + bl 9967d0 │ │ │ │ cmp r4, r0 │ │ │ │ beq 2b6f50 │ │ │ │ ldr r6, [pc, #2216] @ 2b76c8 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ umull r3, r6, r0, r6 │ │ │ │ mov r1, #320 @ 0x140 │ │ │ │ lsr r6, r6, #8 │ │ │ │ @@ -112090,22 +112090,22 @@ │ │ │ │ lsl r4, r4, #3 │ │ │ │ add r7, r4, #24 │ │ │ │ add r7, r8, r7 │ │ │ │ lsl r3, r6, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 996864 │ │ │ │ + bl 99690c │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r0 │ │ │ │ sub sl, r3, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 995e28 │ │ │ │ + bl 995ed0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub fp, r3, r6 │ │ │ │ cmp fp, #1 │ │ │ │ ble 2b6f84 │ │ │ │ lsr r3, r5, #5 │ │ │ │ mov r2, #1 │ │ │ │ lsl r7, r3, #2 │ │ │ │ @@ -112115,15 +112115,15 @@ │ │ │ │ lsl r9, r2, r9 │ │ │ │ rsb r7, r7, #64 @ 0x40 │ │ │ │ mov r4, r2 │ │ │ │ b 2b6ec4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 995e28 │ │ │ │ + bl 995ed0 │ │ │ │ cmp fp, r4 │ │ │ │ add r8, r8, #40 @ 0x28 │ │ │ │ beq 2b6ed4 │ │ │ │ ldr r3, [r8, #64] @ 0x40 │ │ │ │ add r0, r7, r8 │ │ │ │ tst r9, r3 │ │ │ │ bne 2b6ea8 │ │ │ │ @@ -112207,23 +112207,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stmib sp, {r4, r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1700] @ 2b76e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b6c14 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #1684] @ 2b76ec │ │ │ │ ldr r3, [ip] │ │ │ │ ldr r2, [ip, #4] │ │ │ │ adds r3, r3, #50 @ 0x32 │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -112381,39 +112381,39 @@ │ │ │ │ subs r5, r5, #1 │ │ │ │ sbc r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ lsl r3, r4, #1 │ │ │ │ add r6, r3, r4 │ │ │ │ - bl 9d53a8 │ │ │ │ + bl 9d5450 │ │ │ │ ldr r3, [pc, #1040] @ 2b76f8 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5674 │ │ │ │ + bl 9d571c │ │ │ │ rsb r4, r4, r6, lsl #3 │ │ │ │ add r4, r8, r4, lsl #3 │ │ │ │ add r4, sl, r4 │ │ │ │ add r4, r4, #86016 @ 0x15000 │ │ │ │ add r4, r4, #656 @ 0x290 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d53a8 │ │ │ │ + bl 9d5450 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 9d5054 │ │ │ │ + bl 9d50fc │ │ │ │ ldr r3, [pc, #980] @ 2b76fc │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5674 │ │ │ │ + bl 9d571c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #960] @ 2b7700 │ │ │ │ - bl 9d5674 │ │ │ │ + bl 9d571c │ │ │ │ strd r0, [r4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2b7588 │ │ │ │ cmp r7, #0 │ │ │ │ add r4, r7, #63 @ 0x3f │ │ │ │ @@ -112522,15 +112522,15 @@ │ │ │ │ add r5, r7, r4 │ │ │ │ add sl, r7, r3 │ │ │ │ strb r0, [r1, fp] │ │ │ │ mov r0, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add sl, sl, #40 @ 0x28 │ │ │ │ - bl 995c08 │ │ │ │ + bl 995cb0 │ │ │ │ cmp r5, sl │ │ │ │ bne 2b7500 │ │ │ │ add r3, r7, #102400 @ 0x19000 │ │ │ │ ldr r7, [r3, #816] @ 0x330 │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2b74cc │ │ │ │ @@ -112587,82 +112587,82 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #104] @ 0x68 │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 2b770c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b6c14 │ │ │ │ ldr r0, [pc, #196] @ 2b7710 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b6c14 │ │ │ │ ldr r0, [pc, #168] @ 2b7714 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b6c14 │ │ │ │ ldr r3, [pc, #140] @ 2b7718 │ │ │ │ ldr r1, [pc, #140] @ 2b771c │ │ │ │ ldr r0, [pc, #140] @ 2b7720 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #136] @ 2b7724 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r4, pc, r4, lsl r4 @ │ │ │ │ @ instruction: 0x009f43fc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r2, r0, r8, ror #30 │ │ │ │ - rsbseq r8, r2, r8, ror r0 │ │ │ │ + rsbseq r8, r2, r8, lsl r1 │ │ │ │ @ instruction: 0xfff85ee0 │ │ │ │ andeq sl, r7, r0, lsr #2 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ addseq r4, pc, r0 │ │ │ │ - rsbseq r7, r2, ip, asr #24 │ │ │ │ + rsbseq r7, r2, ip, ror #25 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, pc, ip, ror lr @ │ │ │ │ andeq r4, r0, r0, ror #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrheq r7, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r7, r2, ip, asr r8 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ umullseq r3, pc, r0, sl @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ smlawbmi lr, r0, r4, r8 │ │ │ │ eormi r0, r4, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ andeq r3, r0, r8, lsl #13 │ │ │ │ - rsbseq r7, r2, r8, lsr #5 │ │ │ │ - ldrsheq r7, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r7, r2, r0, lsl #4 │ │ │ │ - addeq r2, r7, ip, asr sl │ │ │ │ - rsbseq r6, r2, ip, asr #16 │ │ │ │ - rsbseq r7, r2, r0, asr r1 │ │ │ │ + rsbseq r7, r2, r8, asr #6 │ │ │ │ + @ instruction: 0x00727398 │ │ │ │ + rsbseq r7, r2, r0, lsr #5 │ │ │ │ + strdeq r2, [r7], ip │ │ │ │ + rsbseq r6, r2, ip, ror #17 │ │ │ │ + ldrsheq r7, [r2], #-16 @ │ │ │ │ andeq r0, r0, lr, ror #24 │ │ │ │ │ │ │ │ 002b7728 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -112722,24 +112722,24 @@ │ │ │ │ beq 2b781c │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b78e4 │ │ │ │ add r7, r5, #584 @ 0x248 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b5dbc │ │ │ │ + bl 9b5e64 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b5dec │ │ │ │ + bl 9b5e94 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7ac848 │ │ │ │ + bl 7ac8f0 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble 2b79f0 │ │ │ │ ldr r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r3, r1 │ │ │ │ str r3, [r5, #592] @ 0x250 │ │ │ │ ldr r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -112761,15 +112761,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b7a00 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r5, #684] @ 0x2ac │ │ │ │ bne 2b7878 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9b5ff4 │ │ │ │ + bl 9b609c │ │ │ │ b 2b7878 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b77c0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3be4 │ │ │ │ b 2b77c0 │ │ │ │ @@ -112808,21 +112808,21 @@ │ │ │ │ bne 2b7a0c │ │ │ │ ldr r2, [pc, #280] @ 2b7a88 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7acc90 │ │ │ │ + bl 7acd38 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #252] @ 2b7a8c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ b 2b77a0 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b79d0 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b79d0 │ │ │ │ @@ -112873,23 +112873,23 @@ │ │ │ │ @ instruction: 0x009f33d0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r3, pc, r0, lsr #7 │ │ │ │ addseq r3, pc, r4, asr r3 @ │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r6, r2, r4, lsr #29 │ │ │ │ + rsbseq r6, r2, r4, asr #30 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - rsbseq r6, r2, ip, asr #28 │ │ │ │ - addeq r2, r7, r0, asr #13 │ │ │ │ - ldrheq r6, [r2], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r6, r2, r4, asr #14 │ │ │ │ - umulleq r2, r7, ip, r6 │ │ │ │ - rsbseq r6, r2, ip, lsl #9 │ │ │ │ - rsbseq r6, r2, ip, lsl r7 │ │ │ │ + rsbseq r6, r2, ip, ror #29 │ │ │ │ + addeq r2, r7, r0, ror #14 │ │ │ │ + rsbseq r6, r2, r4, asr r5 │ │ │ │ + rsbseq r6, r2, r4, ror #15 │ │ │ │ + addeq r2, r7, ip, lsr r7 │ │ │ │ + rsbseq r6, r2, ip, lsr #10 │ │ │ │ + ldrheq r6, [r2], #-124 @ 0xffffff84 @ │ │ │ │ andeq r0, r0, r3, ror #11 │ │ │ │ │ │ │ │ 002b7aac : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble 2b7acc │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ @@ -112932,15 +112932,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 7ac930 │ │ │ │ + bl 7ac9d8 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2b7ba4 │ │ │ │ ldr r2, [pc, #92] @ 2b7bc8 │ │ │ │ ldr r3, [pc, #84] @ 2b7bc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -112989,15 +112989,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 7ac848 │ │ │ │ + bl 7ac8f0 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2b7c78 │ │ │ │ ldr r2, [pc, #92] @ 2b7c9c │ │ │ │ ldr r3, [pc, #84] @ 2b7c98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -113048,17 +113048,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2b7d1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - strdeq r2, [r7], ip │ │ │ │ - rsbseq r6, r2, ip, ror #3 │ │ │ │ - rsbseq r6, r2, ip, ror r4 │ │ │ │ + umulleq r2, r7, ip, r4 │ │ │ │ + rsbseq r6, r2, ip, lsl #5 │ │ │ │ + rsbseq r6, r2, ip, lsl r5 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002b7d20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -113115,17 +113115,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ @ instruction: 0x009f2dd4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r2, pc, ip, ror sp @ │ │ │ │ - addeq r2, r7, r4, lsl #6 │ │ │ │ - ldrsheq r6, [r2], #-4 @ │ │ │ │ - rsbseq r6, r2, r4, lsl #7 │ │ │ │ + addeq r2, r7, r4, lsr #7 │ │ │ │ + @ instruction: 0x00726194 │ │ │ │ + rsbseq r6, r2, r4, lsr #8 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002b7e24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -113182,17 +113182,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ @ instruction: 0x009f2cd0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r2, pc, r8, ror ip @ │ │ │ │ - addeq r2, r7, r0, lsl #4 │ │ │ │ - ldrsheq r5, [r2], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r6, r2, r0, lsl #5 │ │ │ │ + addeq r2, r7, r0, lsr #5 │ │ │ │ + @ instruction: 0x00726090 │ │ │ │ + rsbseq r6, r2, r0, lsr #6 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r8, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r8, #412] @ 0x19c │ │ │ │ @@ -113329,15 +113329,15 @@ │ │ │ │ bne 2b8324 │ │ │ │ ldr r1, [pc, #536] @ 2b836c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 98fac4 │ │ │ │ + b 98fb6c │ │ │ │ ldr r3, [pc, #488] @ 2b8358 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #500] @ 2b8370 │ │ │ │ add r8, r8, #692 @ 0x2b4 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -113423,15 +113423,15 @@ │ │ │ │ bne 2b8324 │ │ │ │ ldr r1, [pc, #176] @ 2b837c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 98fac4 │ │ │ │ + b 98fb6c │ │ │ │ ldr r2, [pc, #152] @ 2b8380 │ │ │ │ ldr r3, [pc, #100] @ 2b8350 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -113455,27 +113455,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r2, pc, ip, asr #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, pc, ip, lsr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r6, r2, r4, lsr r8 │ │ │ │ + ldrsbeq r6, [r2], #-132 @ 0xffffff7c @ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r2, pc, ip, ror #19 │ │ │ │ - rsbseq r6, r2, r8, lsl #13 │ │ │ │ - rsbseq r6, r2, ip, asr r6 │ │ │ │ + rsbseq r6, r2, r8, lsr #14 │ │ │ │ + ldrsheq r6, [r2], #-108 @ 0xffffff94 @ │ │ │ │ @ instruction: 0xfffffec6 │ │ │ │ addseq r2, pc, r4, ror r8 @ │ │ │ │ - rsbseq r6, r2, r0, lsl r5 │ │ │ │ + ldrheq r6, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ addseq r2, pc, r4, lsr r8 @ │ │ │ │ - @ instruction: 0x00871db8 │ │ │ │ - rsbseq r5, r2, r8, lsr #23 │ │ │ │ - rsbseq r5, r2, r8, lsr lr │ │ │ │ + addeq r1, r7, r8, asr lr │ │ │ │ + rsbseq r5, r2, r8, asr #24 │ │ │ │ + ldrsbeq r5, [r2], #-232 @ 0xffffff18 @ │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -113570,17 +113570,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r2, pc, r4, asr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r2, pc, r0, ror r6 @ │ │ │ │ - strdeq r1, [r7], r8 │ │ │ │ - rsbseq r5, r2, r8, ror #19 │ │ │ │ - rsbseq r5, r2, r8, ror ip │ │ │ │ + umulleq r1, r7, r8, ip │ │ │ │ + rsbseq r5, r2, r8, lsl #21 │ │ │ │ + rsbseq r5, r2, r8, lsl sp │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002b8530 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -113613,17 +113613,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2b85d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r1, r7, r8, asr #22 │ │ │ │ - rsbseq r5, r2, r8, lsr r9 │ │ │ │ - rsbseq r5, r2, r8, asr #23 │ │ │ │ + addeq r1, r7, r8, ror #23 │ │ │ │ + ldrsbeq r5, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r5, r2, r8, ror #24 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002b85d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -113655,15 +113655,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #96] @ 2b86b8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - b 98fac4 │ │ │ │ + b 98fb6c │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b868c │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b868c │ │ │ │ ldr r3, [r5, #508] @ 0x1fc │ │ │ │ @@ -113675,16 +113675,16 @@ │ │ │ │ bl 248e64 │ │ │ │ b 2b8648 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d2254 │ │ │ │ b 2b8630 │ │ │ │ addseq r2, pc, r0, lsr r5 @ │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - ldrsbeq r6, [r2], #-16 @ │ │ │ │ - rsbseq r6, r2, r4, lsl #3 │ │ │ │ + rsbseq r6, r2, r0, ror r2 │ │ │ │ + rsbseq r6, r2, r4, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3016] @ 0xbc8 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #1060] @ 2b8b00 │ │ │ │ @@ -113847,15 +113847,15 @@ │ │ │ │ bl 2b85d4 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b89bc │ │ │ │ ldr r0, [r5, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b8a08 │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1128 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b8994 │ │ │ │ ldr r0, [r5, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -113866,17 +113866,17 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b89bc │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2b2bf4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b89bc │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 96ec44 │ │ │ │ + bl 96ecec │ │ │ │ mov r0, r4 │ │ │ │ - bl 965894 │ │ │ │ + bl 96593c │ │ │ │ ldr r3, [pc, #348] @ 2b8b20 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #680] @ 0x2a8 │ │ │ │ str r2, [r5, #684] @ 0x2ac │ │ │ │ b 2b8764 │ │ │ │ mov r0, r4 │ │ │ │ @@ -113957,28 +113957,28 @@ │ │ │ │ addseq r2, pc, ip, lsr r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009f23f8 │ │ │ │ @ instruction: 0x009f23b0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - @ instruction: 0x00726194 │ │ │ │ + rsbseq r6, r2, r4, lsr r2 │ │ │ │ andeq r1, r0, r4, ror #22 │ │ │ │ - ldrheq r7, [ip], #-140 @ 0xffffff74 @ │ │ │ │ - addeq r1, r7, ip, asr #12 │ │ │ │ - rsbseq r5, r2, ip, lsr r4 │ │ │ │ - rsbseq r5, r2, r4, ror #30 │ │ │ │ + rsbseq r7, ip, ip, asr r9 │ │ │ │ + addeq r1, r7, ip, ror #13 │ │ │ │ + ldrsbeq r5, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r6, r2, r4 │ │ │ │ muleq r0, r2, sl │ │ │ │ - addeq r1, r7, r8, lsr #12 │ │ │ │ - rsbseq r5, r2, r8, lsl r4 │ │ │ │ - rsbseq r5, r2, r8, lsr #13 │ │ │ │ + addeq r1, r7, r8, asr #13 │ │ │ │ + ldrheq r5, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r5, r2, r8, asr #14 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ - addeq r1, r7, r4, lsl #12 │ │ │ │ - ldrsheq r5, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r5, r2, r0, asr #29 │ │ │ │ + addeq r1, r7, r4, lsr #13 │ │ │ │ + @ instruction: 0x00725498 │ │ │ │ + rsbseq r5, r2, r0, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub r5, r0, #20480 @ 0x5000 │ │ │ │ ldr r2, [r5, #3732] @ 0xe94 │ │ │ │ mov r3, r0 │ │ │ │ @@ -114094,15 +114094,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ bl 2b5cf4 │ │ │ │ ldr r1, [pc, #96] @ 2b8d98 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ mov r0, r8 │ │ │ │ bl 2b85d4 │ │ │ │ b 2b8bc0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ 2b8d9c │ │ │ │ ldr r1, [pc, #64] @ 2b8da0 │ │ │ │ ldr r0, [pc, #64] @ 2b8da4 │ │ │ │ @@ -114113,21 +114113,21 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ umullseq r1, pc, ip, pc @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, pc, r4, ror pc @ │ │ │ │ addseq r1, pc, r4, asr pc @ │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - ldrheq r5, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r5, r2, r8, asr ip │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r5, r2, r0, lsr #21 │ │ │ │ - addeq r1, r7, ip, lsl #7 │ │ │ │ - rsbseq r5, r2, ip, ror r1 │ │ │ │ - rsbseq r5, r2, ip, lsl #8 │ │ │ │ + rsbseq r5, r2, r0, asr #22 │ │ │ │ + addeq r1, r7, ip, lsr #8 │ │ │ │ + rsbseq r5, r2, ip, lsl r2 │ │ │ │ + rsbseq r5, r2, ip, lsr #9 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #452] @ 2b8f8c │ │ │ │ @@ -114217,15 +114217,15 @@ │ │ │ │ add r1, sp, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b4038 │ │ │ │ ldr r1, [pc, #132] @ 2b8fa8 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ ldr r2, [pc, #116] @ 2b8fac │ │ │ │ ldr r3, [pc, #84] @ 2b8f90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114245,22 +114245,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r1, pc, r4, asr sp @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, pc, r0, asr #26 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - ldrsbeq r5, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r5, r2, r8, ror sl │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - ldrheq r5, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r5, r2, r8, asr r9 │ │ │ │ addseq r1, pc, r4, ror #23 │ │ │ │ - addeq r1, r7, r8, ror r1 │ │ │ │ - rsbseq r4, r2, r8, ror #30 │ │ │ │ - ldrsheq r5, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + addeq r1, r7, r8, lsl r2 │ │ │ │ + rsbseq r5, r2, r8 │ │ │ │ + @ instruction: 0x00725298 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #380] @ 2b9154 │ │ │ │ ldr r2, [pc, #380] @ 2b9158 │ │ │ │ @@ -114336,43 +114336,43 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2b9174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b9014 │ │ │ │ ldr r0, [pc, #56] @ 2b9178 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b9014 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r1, pc, r4, asr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, pc, r4, lsr #22 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009f1abc │ │ │ │ andeq r5, r0, r8, lsr #1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r5, r2, r0, asr r9 │ │ │ │ - rsbseq r5, r2, r4, ror r9 │ │ │ │ + ldrsheq r5, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r5, r2, r4, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 2b9338 │ │ │ │ mov r7, r1 │ │ │ │ @@ -114452,15 +114452,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 2b4038 │ │ │ │ ldr r1, [pc, #132] @ 2b9354 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ ldr r2, [pc, #116] @ 2b9358 │ │ │ │ ldr r3, [pc, #84] @ 2b933c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114480,22 +114480,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r1, pc, r0, lsl #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, pc, ip, ror #18 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r5, r2, r4, lsl #12 │ │ │ │ + rsbseq r5, r2, r4, lsr #13 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r5, r2, ip, lsl #10 │ │ │ │ + rsbseq r5, r2, ip, lsr #11 │ │ │ │ addseq r1, pc, r8, lsr r8 @ │ │ │ │ - addeq r0, r7, ip, asr #27 │ │ │ │ - ldrheq r4, [r2], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r4, r2, ip, asr #28 │ │ │ │ + addeq r0, r7, ip, ror #28 │ │ │ │ + rsbseq r4, r2, ip, asr ip │ │ │ │ + rsbseq r4, r2, ip, ror #29 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #864] @ 2b96e8 │ │ │ │ @@ -114593,15 +114593,15 @@ │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b4038 │ │ │ │ ldr r1, [pc, #516] @ 2b9708 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ ldr r2, [pc, #500] @ 2b970c │ │ │ │ ldr r3, [pc, #464] @ 2b96ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114633,23 +114633,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r6, fp} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 2b971c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b94fc │ │ │ │ ldr r3, [pc, #324] @ 2b9720 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b93dc │ │ │ │ ldr r3, [pc, #292] @ 2b9714 │ │ │ │ @@ -114666,40 +114666,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2b9724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b93dc │ │ │ │ ldr r0, [pc, #192] @ 2b9728 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b93dc │ │ │ │ ldr r0, [pc, #164] @ 2b972c │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b94fc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #136] @ 2b9730 │ │ │ │ ldr r1, [pc, #136] @ 2b9734 │ │ │ │ ldr r0, [pc, #136] @ 2b9738 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #132] @ 2b973c │ │ │ │ @@ -114719,32 +114719,32 @@ │ │ │ │ umullseq r1, pc, r0, r7 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r1, pc, ip, asr r7 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r5, r2, r8, ror #7 │ │ │ │ - ldrsbeq r5, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r5, r2, r8, lsl #9 │ │ │ │ + rsbseq r5, r2, r8, ror r3 │ │ │ │ addseq r1, pc, r4, lsl #12 │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsbeq r5, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r5, r2, r8, ror r6 │ │ │ │ andeq r1, r0, r4, lsl #18 │ │ │ │ - @ instruction: 0x00725494 │ │ │ │ - rsbseq r5, r2, r4, ror #9 │ │ │ │ - rsbseq r5, r2, r0, ror r5 │ │ │ │ - addeq r0, r7, r0, asr #20 │ │ │ │ - rsbseq r4, r2, r0, lsr r8 │ │ │ │ - rsbseq r4, r2, r0, asr #21 │ │ │ │ + rsbseq r5, r2, r4, lsr r5 │ │ │ │ + rsbseq r5, r2, r4, lsl #11 │ │ │ │ + rsbseq r5, r2, r0, lsl r6 │ │ │ │ + addeq r0, r7, r0, ror #21 │ │ │ │ + ldrsbeq r4, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r4, r2, r0, ror #22 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ - addeq r0, r7, ip, lsl sl │ │ │ │ - rsbseq r4, r2, ip, lsl #16 │ │ │ │ - @ instruction: 0x00724a9c │ │ │ │ + @ instruction: 0x00870abc │ │ │ │ + rsbseq r4, r2, ip, lsr #17 │ │ │ │ + rsbseq r4, r2, ip, lsr fp │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #1100] @ 2b9bb4 │ │ │ │ ldr lr, [r0] │ │ │ │ @@ -114824,15 +114824,15 @@ │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b4038 │ │ │ │ ldr r1, [pc, #820] @ 2b9bd4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ ldr r2, [pc, #804] @ 2b9bd8 │ │ │ │ ldr r3, [pc, #768] @ 2b9bb8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114915,15 +114915,15 @@ │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b4038 │ │ │ │ ldr r1, [pc, #472] @ 2b9be4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ ldr r2, [pc, #456] @ 2b9be8 │ │ │ │ ldr r3, [pc, #404] @ 2b9bb8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114948,22 +114948,22 @@ │ │ │ │ beq 2b9b3c │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 2b9bf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b9934 │ │ │ │ ldr r3, [pc, #312] @ 2b9bfc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b97cc │ │ │ │ ldr r3, [pc, #280] @ 2b9bf0 │ │ │ │ @@ -114980,34 +114980,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2b9c00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b97cc │ │ │ │ ldr r0, [pc, #192] @ 2b9c04 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b9934 │ │ │ │ ldr r0, [pc, #172] @ 2b9c08 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b97cc │ │ │ │ ldr r3, [pc, #152] @ 2b9c0c │ │ │ │ ldr r1, [pc, #152] @ 2b9c10 │ │ │ │ ldr r0, [pc, #152] @ 2b9c14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #148] @ 2b9c18 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -115026,36 +115026,36 @@ │ │ │ │ addseq r1, pc, ip, lsr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r1, pc, ip, ror r3 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - ldrsheq r4, [r2], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq r4, r2, ip, lsr pc │ │ │ │ + @ instruction: 0x00725094 │ │ │ │ + ldrsbeq r4, [r2], #-252 @ 0xffffff04 @ │ │ │ │ addseq r1, pc, r8, ror #4 │ │ │ │ addseq r1, pc, r4, lsr r2 @ │ │ │ │ - rsbseq r4, r2, ip, lsl #29 │ │ │ │ - ldrsbeq r4, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r4, r2, ip, lsr #30 │ │ │ │ + rsbseq r4, r2, r0, ror lr │ │ │ │ ldrsheq r1, [pc], ip │ │ │ │ andeq r3, r0, ip, lsl lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r5, r2, r4, lsr r2 │ │ │ │ + ldrsbeq r5, [r2], #-36 @ 0xffffffdc @ │ │ │ │ andeq r5, r0, ip, lsl #9 │ │ │ │ - rsbseq r5, r2, r0, lsr #2 │ │ │ │ - ldrsheq r5, [r2], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r5, r2, r4, asr #2 │ │ │ │ - addeq r0, r7, r4, ror r5 │ │ │ │ - rsbseq r4, r2, r4, ror #6 │ │ │ │ - ldrsheq r4, [r2], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r5, r2, r0, asr #3 │ │ │ │ + @ instruction: 0x00725294 │ │ │ │ + rsbseq r5, r2, r4, ror #3 │ │ │ │ + addeq r0, r7, r4, lsl r6 │ │ │ │ + rsbseq r4, r2, r4, lsl #8 │ │ │ │ + @ instruction: 0x00724694 │ │ │ │ andeq r0, r0, r8, asr #9 │ │ │ │ - addeq r0, r7, r0, asr r5 │ │ │ │ - rsbseq r4, r2, r0, asr #6 │ │ │ │ - ldrsbeq r4, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ + strdeq r0, [r7], r0 @ │ │ │ │ + rsbseq r4, r2, r0, ror #7 │ │ │ │ + rsbseq r4, r2, r0, ror r6 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #1132] @ 2ba0b0 │ │ │ │ ldr r2, [pc, #1132] @ 2ba0b4 │ │ │ │ @@ -115268,15 +115268,15 @@ │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b4038 │ │ │ │ ldr r1, [pc, #324] @ 2ba0d4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ ldr r2, [pc, #308] @ 2ba0d8 │ │ │ │ ldr r3, [pc, #268] @ 2ba0b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115308,33 +115308,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r8, r9, sl} │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2ba0e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b9c84 │ │ │ │ ldr r0, [pc, #128] @ 2ba0ec │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2b9c84 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 2ba0f0 │ │ │ │ ldr r1, [pc, #92] @ 2ba0f4 │ │ │ │ ldr r0, [pc, #92] @ 2ba0f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 2ba0fc │ │ │ │ @@ -115343,28 +115343,28 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ @ instruction: 0x009f0ed8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009f0eb8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r4, r2, r0, asr #22 │ │ │ │ + rsbseq r4, r2, r0, ror #23 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rsbseq r4, r2, ip, asr #16 │ │ │ │ + rsbseq r4, r2, ip, ror #17 │ │ │ │ addseq r0, pc, r8, ror fp @ │ │ │ │ andeq r4, r0, r0, lsl #25 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r4, r2, r8, lsr #26 │ │ │ │ - rsbseq r4, r2, ip, ror sp │ │ │ │ - addeq r0, r7, r4, asr r0 │ │ │ │ - rsbseq r3, r2, r4, asr #28 │ │ │ │ - ldrsbeq r4, [r2], #-4 @ │ │ │ │ + rsbseq r4, r2, r8, asr #27 │ │ │ │ + rsbseq r4, r2, ip, lsl lr │ │ │ │ + strdeq r0, [r7], r4 │ │ │ │ + rsbseq r3, r2, r4, ror #29 │ │ │ │ + rsbseq r4, r2, r4, ror r1 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ @@ -115472,15 +115472,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r2 │ │ │ │ bl 2b5cf4 │ │ │ │ ldr r1, [pc, #540] @ 2ba4dc │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ ldr r2, [pc, #524] @ 2ba4e0 │ │ │ │ ldr r3, [pc, #488] @ 2ba4c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115533,24 +115533,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2ba4f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2ba1c8 │ │ │ │ ldr r2, [pc, #264] @ 2ba4f8 │ │ │ │ ldr r3, [pc, #204] @ 2ba4c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -115567,15 +115567,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #196] @ 2ba4fc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2ba1c8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 2ba500 │ │ │ │ ldr r1, [pc, #168] @ 2ba504 │ │ │ │ ldr r0, [pc, #168] @ 2ba508 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #164] @ 2ba50c │ │ │ │ @@ -115602,37 +115602,37 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r0, pc, r8, ror #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009f09d8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - ldrsheq r4, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + @ instruction: 0x0072469c │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r4, r2, ip, lsl r5 │ │ │ │ + ldrheq r4, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ addseq r0, pc, r8, asr #16 │ │ │ │ addseq r0, pc, r4, lsl r8 @ │ │ │ │ andeq r4, r0, r8, ror #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrheq r4, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r4, r2, r0, asr fp │ │ │ │ addseq r0, pc, ip, lsr #14 │ │ │ │ - ldrheq r4, [r2], #-164 @ 0xffffff5c @ │ │ │ │ - umulleq pc, r6, r0, ip @ │ │ │ │ - rsbseq r3, r2, r0, lsl #21 │ │ │ │ - rsbseq r4, r2, r8, lsr #11 │ │ │ │ + rsbseq r4, r2, r4, asr fp │ │ │ │ + addeq pc, r6, r0, lsr sp @ │ │ │ │ + rsbseq r3, r2, r0, lsr #22 │ │ │ │ + rsbseq r4, r2, r8, asr #12 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ - addeq pc, r6, ip, ror #24 │ │ │ │ - rsbseq r3, r2, ip, asr sl │ │ │ │ - rsbseq r4, r2, r8, asr #19 │ │ │ │ + addeq pc, r6, ip, lsl #26 │ │ │ │ + ldrsheq r3, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r4, r2, r8, ror #20 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ - addeq pc, r6, r8, asr #24 │ │ │ │ - rsbseq r3, r2, r8, lsr sl │ │ │ │ - rsbseq r3, r2, r8, asr #25 │ │ │ │ + addeq pc, r6, r8, ror #25 │ │ │ │ + ldrsbeq r3, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r3, r2, r8, ror #26 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #3820] @ 2bb438 │ │ │ │ @@ -115681,15 +115681,15 @@ │ │ │ │ cmp r7, #4 │ │ │ │ bne 2baae4 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2bb7d0 │ │ │ │ ldr r0, [pc, #3644] @ 2bb448 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ b 2bada8 │ │ │ │ cmp r7, #1 │ │ │ │ beq 2bb7c8 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bb2b0 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -115723,15 +115723,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ beq 2bbafc │ │ │ │ ldr r0, [pc, #3480] @ 2bb44c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ b 2baae4 │ │ │ │ cmp r7, #1 │ │ │ │ beq 2bb24c │ │ │ │ ldrb r2, [r6, #5] │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r7, #8 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -115812,26 +115812,26 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #14] │ │ │ │ ldrb r3, [r6, #15] │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 9d6368 │ │ │ │ + bl 9d6410 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsl sl, sl, #16 │ │ │ │ lsr sl, sl, #16 │ │ │ │ lsl r2, r3, r2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, sl │ │ │ │ - bl 9d6368 │ │ │ │ + bl 9d6410 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp sl, #0 │ │ │ │ lsl r3, sl, r3 │ │ │ │ moveq sl, #255 @ 0xff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ and r3, sl, #255 @ 0xff │ │ │ │ cmp r5, #0 │ │ │ │ @@ -116144,15 +116144,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2b5cf4 │ │ │ │ ldr r1, [pc, #1856] @ 2bb480 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ mov r0, r4 │ │ │ │ bl 2b85d4 │ │ │ │ subs r7, r7, #1 │ │ │ │ bcs 2baa40 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bad7c │ │ │ │ @@ -116469,15 +116469,15 @@ │ │ │ │ andne r3, r3, #15 │ │ │ │ strbne r3, [r2, #4] │ │ │ │ b 2bad54 │ │ │ │ mov r0, #8 │ │ │ │ b 2bab04 │ │ │ │ ldr r0, [pc, #580] @ 2bb4a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2baae4 │ │ │ │ b 2badb4 │ │ │ │ cmp r3, #0 │ │ │ │ addne r0, r8, #1 │ │ │ │ lslne r0, r0, #2 │ │ │ │ @@ -116591,77 +116591,77 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r5, #616] @ 0x268 │ │ │ │ bl 2c121c │ │ │ │ b 2ba944 │ │ │ │ @ instruction: 0x009f05d0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009f05b8 │ │ │ │ - addeq pc, r6, r6, lsr #20 │ │ │ │ - rsbseq r4, r2, r0, asr #20 │ │ │ │ - rsbseq r4, r2, ip, lsl #22 │ │ │ │ + addeq pc, r6, r6, asr #21 │ │ │ │ + rsbseq r4, r2, r0, ror #21 │ │ │ │ + rsbseq r4, r2, ip, lsr #23 │ │ │ │ tsteq r0, r1, lsl #2 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ @ instruction: 0xffffb768 │ │ │ │ - addeq pc, r6, r4, lsl #11 │ │ │ │ - addeq pc, r6, r0, asr #12 │ │ │ │ + addeq pc, r6, r4, lsr #12 │ │ │ │ + addeq pc, r6, r0, ror #13 │ │ │ │ @ instruction: 0xfffffec5 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ addseq r0, pc, r0, lsl r0 @ │ │ │ │ - rsbseq r3, r2, r8, lsr #23 │ │ │ │ + rsbseq r3, r2, r8, asr #24 │ │ │ │ @ instruction: 0xfffffefe │ │ │ │ - rsbseq r3, r2, r0, lsr #21 │ │ │ │ + rsbseq r3, r2, r0, asr #22 │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ adcgt lr, r1, lr, asr #11 │ │ │ │ @ instruction: 0x009fe7b8 │ │ │ │ - rsbseq r3, r2, r4, ror #13 │ │ │ │ + rsbseq r3, r2, r4, lsl #15 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ - ldrsbeq r3, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r3, r2, ip, ror r6 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - rsbseq r3, r2, r8, asr #27 │ │ │ │ + rsbseq r3, r2, r8, ror #28 │ │ │ │ andeq r3, r0, ip, lsr #11 │ │ │ │ @ instruction: 0xffff91d4 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r3, r2, ip, ror r2 │ │ │ │ + rsbseq r3, r2, ip, lsl r3 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r3, r2, ip, rrx │ │ │ │ - rsbseq r3, r2, r4, lsr #16 │ │ │ │ - ldrsbeq r3, [r2], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r3, r2, r8, asr #14 │ │ │ │ - ldrsbeq r3, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r3, r2, ip, lsl #2 │ │ │ │ + rsbseq r3, r2, r4, asr #17 │ │ │ │ + rsbseq r3, r2, r8, ror r8 │ │ │ │ + rsbseq r3, r2, r8, ror #15 │ │ │ │ + rsbseq r3, r2, r0, ror r9 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - addeq lr, r6, ip, lsl #15 │ │ │ │ + addeq lr, r6, ip, lsr #16 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x000019b0 │ │ │ │ - rsbseq r3, r2, r4, lsl #17 │ │ │ │ + rsbseq r3, r2, r4, lsr #18 │ │ │ │ andeq r4, r0, ip, lsl r6 │ │ │ │ - @ instruction: 0x00723890 │ │ │ │ + rsbseq r3, r2, r0, lsr r9 │ │ │ │ @ instruction: 0xffffdc44 │ │ │ │ @ instruction: 0xffff6c88 │ │ │ │ @ instruction: 0xffffd840 │ │ │ │ - rsbseq r3, r2, r8, lsl #13 │ │ │ │ + rsbseq r3, r2, r8, lsr #14 │ │ │ │ andeq r4, r0, r0, lsr #13 │ │ │ │ - @ instruction: 0x00723494 │ │ │ │ + rsbseq r3, r2, r4, lsr r5 │ │ │ │ andeq r1, r0, r8, lsr pc │ │ │ │ - ldrheq r3, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r3, r2, ip, asr r5 │ │ │ │ andeq r4, r0, r0, lsr r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r3, r2, r0, lsl r5 │ │ │ │ - ldrsheq r3, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ - @ instruction: 0x0072339c │ │ │ │ - rsbseq r3, r2, r8, lsr #11 │ │ │ │ - ldrsheq r3, [r2], #-52 @ 0xffffffcc @ │ │ │ │ - ldrheq r3, [r2], #-68 @ 0xffffffbc @ │ │ │ │ - addeq lr, r6, ip, lsr r3 │ │ │ │ - rsbseq r2, r2, ip, lsr #2 │ │ │ │ - ldrheq r2, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrheq r3, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ + @ instruction: 0x00723790 │ │ │ │ + rsbseq r3, r2, ip, lsr r4 │ │ │ │ + rsbseq r3, r2, r8, asr #12 │ │ │ │ + @ instruction: 0x00723494 │ │ │ │ + rsbseq r3, r2, r4, asr r5 │ │ │ │ + ldrdeq lr, [r6], ip │ │ │ │ + rsbseq r2, r2, ip, asr #3 │ │ │ │ + rsbseq r2, r2, ip, asr r4 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ ldr r3, [pc, #-160] @ 2bb4ac │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #-168] @ 2bb4b0 │ │ │ │ add r2, r5, #692 @ 0x2b4 │ │ │ │ mov r0, r2 │ │ │ │ @@ -116796,33 +116796,33 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r7, #256 @ 0x100 │ │ │ │ bne 2bb654 │ │ │ │ ldr r1, [pc, #-692] @ 2bb4bc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ ldr r1, [r5, #656] @ 0x290 │ │ │ │ b 2ba918 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b9c2c │ │ │ │ b 2baae4 │ │ │ │ mov r0, #4 │ │ │ │ b 2bab04 │ │ │ │ ldr r0, [pc, #-740] @ 2bb4c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2baae4 │ │ │ │ b 2badb4 │ │ │ │ ldr r0, [pc, #-764] @ 2bb4c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ b 2bada8 │ │ │ │ mov r0, #2 │ │ │ │ b 2bab04 │ │ │ │ ldrb r3, [r6, #3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2bbaf4 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -116830,24 +116830,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b917c │ │ │ │ b 2baae4 │ │ │ │ ldr r0, [pc, #-820] @ 2bb4c8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r5, r4, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2baae4 │ │ │ │ b 2badb4 │ │ │ │ ldr r0, [pc, #-852] @ 2bb4cc │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2baae4 │ │ │ │ b 2badb4 │ │ │ │ mov ip, r9 │ │ │ │ b 2ba89c │ │ │ │ ldrb r2, [r6, #9] │ │ │ │ @@ -116866,15 +116866,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2a3da4 │ │ │ │ ldr r3, [pc, #-948] @ 2bb4d0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r3, [pc, #-960] @ 2bb4dc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ bne 2bbb58 │ │ │ │ mov r3, r7 │ │ │ │ @@ -116953,25 +116953,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1328] @ 2bb4e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2baae4 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2bb928 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2bb928 │ │ │ │ @@ -117003,26 +117003,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1524] @ 2bb4ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bae4c │ │ │ │ mov r0, #3 │ │ │ │ bl 545ac4 │ │ │ │ b 2baae4 │ │ │ │ bl 546230 │ │ │ │ b 2baae4 │ │ │ │ ldr r2, [pc, #-1556] @ 2bb4f0 │ │ │ │ @@ -117042,15 +117042,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 523c5c │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #660] @ 0x294 │ │ │ │ bne 2baae4 │ │ │ │ ldr r0, [pc, #-1620] @ 2bb4fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ b 2baae4 │ │ │ │ ldr r3, [pc, #-1632] @ 2bb500 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bb8ac │ │ │ │ ldr r3, [pc, #-1632] @ 2bb514 │ │ │ │ @@ -117068,25 +117068,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1756] @ 2bb504 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bb8ac │ │ │ │ ldr r3, [pc, #-1768] @ 2bb508 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ba68c │ │ │ │ ldr r3, [pc, #-1776] @ 2bb514 │ │ │ │ @@ -117103,22 +117103,22 @@ │ │ │ │ add sl, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1876] @ 2bb50c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2ba690 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-1892] @ 2bb510 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bb8d8 │ │ │ │ @@ -117136,68 +117136,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1992] @ 2bb51c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bb8d8 │ │ │ │ ldr r0, [pc, #-2004] @ 2bb520 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bae4c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-2040] @ 2bb524 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bb8ac │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d6368 │ │ │ │ + bl 9d6410 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ lsl r3, r5, r3 │ │ │ │ and r8, r0, #255 @ 0xff │ │ │ │ and r0, r5, #255 @ 0xff │ │ │ │ b 2ba888 │ │ │ │ ldr r0, [pc, #-2096] @ 2bb528 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2baae4 │ │ │ │ ldr r0, [pc, #-2128] @ 2bb52c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2ba68c │ │ │ │ ldr r0, [pc, #-2148] @ 2bb530 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bb8d8 │ │ │ │ ldr r3, [pc, #-2168] @ 2bb534 │ │ │ │ ldr r1, [pc, #-2168] @ 2bb538 │ │ │ │ ldr r0, [pc, #-2168] @ 2bb53c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2172] @ 2bb540 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -117318,18 +117318,18 @@ │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq lr, lr, r8, lsl sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq lr, lr, r0, lsr #25 │ │ │ │ addseq lr, lr, ip, asr ip │ │ │ │ - addeq lr, r6, r0, lsr #3 │ │ │ │ - addeq lr, r6, ip, ror r1 │ │ │ │ - rsbseq r1, r2, ip, ror #30 │ │ │ │ - ldrsheq r2, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + addeq lr, r6, r0, asr #4 │ │ │ │ + addeq lr, r6, ip, lsl r2 │ │ │ │ + rsbseq r2, r2, ip │ │ │ │ + @ instruction: 0x0072229c │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1644] @ 2bc638 │ │ │ │ ldr r3, [pc, #1644] @ 2bc63c │ │ │ │ @@ -117368,15 +117368,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ strb sl, [fp, #688] @ 0x2b0 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bc038 │ │ │ │ ldr r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ cmp r4, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -117409,15 +117409,15 @@ │ │ │ │ strne r3, [r8, #420] @ 0x1a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ strb r3, [r8, #688] @ 0x2b0 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bc0bc │ │ │ │ ldr r5, [sp, #24] │ │ │ │ add r4, r6, #569344 @ 0x8b000 │ │ │ │ str r9, [r6, #-4] │ │ │ │ ldr r0, [r4, #2920] @ 0xb68 │ │ │ │ @@ -117521,15 +117521,15 @@ │ │ │ │ bl 2b5cf4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b4680 │ │ │ │ ldr r1, [pc, #936] @ 2bc66c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ mov r0, r4 │ │ │ │ bl 2b85d4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bc2f8 │ │ │ │ ldr r3, [r7, #428] @ 0x1ac │ │ │ │ tst r3, #3 │ │ │ │ @@ -117672,23 +117672,23 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 2bc688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bc18c │ │ │ │ ldr r3, [pc, #308] @ 2bc68c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bc3f8 │ │ │ │ ldr r3, [pc, #276] @ 2bc680 │ │ │ │ @@ -117704,78 +117704,78 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 2bc690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bc3f8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #184] @ 2bc694 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bc18c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #156] @ 2bc698 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bc3f8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ 2bc69c │ │ │ │ ldr r1, [pc, #128] @ 2bc6a0 │ │ │ │ ldr r0, [pc, #128] @ 2bc6a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2bc6a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq lr, lr, r0, asr fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq lr, lr, r4, lsr fp │ │ │ │ - ldrheq r2, [r2], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r2, r2, r8, asr r8 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r2, r2, r4, lsr #14 │ │ │ │ + rsbseq r2, r2, r4, asr #15 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xffff9ef4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ @ instruction: 0xffff8440 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r2, r2, r0, lsl #12 │ │ │ │ + rsbseq r2, r2, r0, lsr #13 │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ - rsbseq r2, r2, r8, lsl r5 │ │ │ │ + ldrheq r2, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r5, r1, r0, lsl #3 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ addseq lr, lr, ip, ror #13 │ │ │ │ andeq r5, r0, r4, lsr r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, r2, ip, lsr #31 │ │ │ │ + rsbseq r3, r2, ip, asr #32 │ │ │ │ andeq r2, r0, ip, lsl #17 │ │ │ │ - rsbseq r2, r2, r8, lsl #29 │ │ │ │ - rsbseq r2, r2, r8, ror #30 │ │ │ │ - rsbseq r2, r2, r4, lsr #29 │ │ │ │ - addeq sp, r6, ip, asr #21 │ │ │ │ - ldrheq r1, [r2], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r1, r2, ip, asr #22 │ │ │ │ + rsbseq r2, r2, r8, lsr #30 │ │ │ │ + rsbseq r3, r2, r8 │ │ │ │ + rsbseq r2, r2, r4, asr #30 │ │ │ │ + addeq sp, r6, ip, ror #22 │ │ │ │ + rsbseq r1, r2, ip, asr r9 │ │ │ │ + rsbseq r1, r2, ip, ror #23 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #1756] @ 2bcda0 │ │ │ │ ldr r3, [pc, #1756] @ 2bcda4 │ │ │ │ @@ -117851,22 +117851,22 @@ │ │ │ │ bne 2bc78c │ │ │ │ add sl, sp, #20 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7b8a6c │ │ │ │ + bl 7b8b14 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2bc8f8 │ │ │ │ str sl, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r6, #480 @ 0x1e0 │ │ │ │ - bl 7b9278 │ │ │ │ + bl 7b9320 │ │ │ │ ldr sl, [r6, #472] @ 0x1d8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bc9d8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #16 │ │ │ │ bl 24a5e0 │ │ │ │ @@ -117884,15 +117884,15 @@ │ │ │ │ bl 2b85d4 │ │ │ │ ldr r3, [pc, #1352] @ 2bcdb0 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r6, #680] @ 0x2a8 │ │ │ │ str r2, [r6, #684] @ 0x2ac │ │ │ │ - bl 7b92c0 │ │ │ │ + bl 7b9368 │ │ │ │ ldr r2, [pc, #1328] @ 2bcdb4 │ │ │ │ ldr r3, [pc, #1308] @ 2bcda4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -117907,34 +117907,34 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bcb00 │ │ │ │ mov r0, r5 │ │ │ │ bl 2bbde0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7b92c0 │ │ │ │ + bl 7b9368 │ │ │ │ b 2bc87c │ │ │ │ ldr r3, [pc, #1224] @ 2bcdac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bca80 │ │ │ │ mov r9, #0 │ │ │ │ b 2bc8c8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r4, [r6, #472] @ 0x1d8 │ │ │ │ - bl 997618 │ │ │ │ + bl 9976c0 │ │ │ │ ldr r3, [pc, #1184] @ 2bcdac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 2bcb98 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997e78 │ │ │ │ + bl 997f20 │ │ │ │ b 2bc8f0 │ │ │ │ ldr r3, [pc, #1148] @ 2bcdac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 2bc8f0 │ │ │ │ ldr r3, [pc, #1140] @ 2bcdb8 │ │ │ │ @@ -117956,40 +117956,40 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr ip, [pc, #1056] @ 2bcdc4 │ │ │ │ ldr r3, [pc, #1056] @ 2bcdc8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1044] @ 2bcdcc │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bc8f0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997618 │ │ │ │ + bl 9976c0 │ │ │ │ ldr r3, [pc, #964] @ 2bcdac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2bcc28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997e78 │ │ │ │ + bl 997f20 │ │ │ │ b 2bc8c8 │ │ │ │ ldr r3, [pc, #964] @ 2bcdd0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bc84c │ │ │ │ ldr r3, [pc, #924] @ 2bcdbc │ │ │ │ @@ -118005,22 +118005,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #860] @ 2bcdd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bc84c │ │ │ │ ldr r3, [pc, #816] @ 2bcdb8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bc8f0 │ │ │ │ ldr r3, [pc, #800] @ 2bcdbc │ │ │ │ @@ -118037,15 +118037,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, fp │ │ │ │ str fp, [r0, #4] │ │ │ │ str fp, [r0, #8] │ │ │ │ str fp, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr ip, [pc, #752] @ 2bcdd8 │ │ │ │ ldr r3, [pc, #752] @ 2bcddc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #740] @ 2bcde0 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -118068,29 +118068,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #640] @ 2bcde4 │ │ │ │ ldr r2, [pc, #640] @ 2bcde8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #604] @ 2bcdec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bc8c8 │ │ │ │ ldr r3, [pc, #536] @ 2bcdb8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bc91c │ │ │ │ ldr r3, [pc, #520] @ 2bcdbc │ │ │ │ @@ -118106,27 +118106,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ str r9, [r0, #4] │ │ │ │ str r9, [r0, #8] │ │ │ │ str r9, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #500] @ 2bcdf0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 2bcdf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bc91c │ │ │ │ ldr r3, [pc, #392] @ 2bcdb8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bc9f8 │ │ │ │ ldr r3, [pc, #376] @ 2bcdbc │ │ │ │ @@ -118142,124 +118142,124 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #364] @ 2bcdf8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2bcdfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bc9f8 │ │ │ │ ldr r0, [pc, #320] @ 2bce00 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bc84c │ │ │ │ ldr r1, [pc, #300] @ 2bce04 │ │ │ │ ldr r3, [pc, #300] @ 2bce08 │ │ │ │ ldr r0, [pc, #300] @ 2bce0c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bc8c8 │ │ │ │ ldr r0, [pc, #268] @ 2bce10 │ │ │ │ ldr r3, [pc, #268] @ 2bce14 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #260] @ 2bce18 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bc8f0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #232] @ 2bce1c │ │ │ │ ldr r0, [pc, #232] @ 2bce20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bc9f8 │ │ │ │ ldr r0, [pc, #208] @ 2bce24 │ │ │ │ ldr r3, [pc, #208] @ 2bce28 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #200] @ 2bce2c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bc8f0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #172] @ 2bce30 │ │ │ │ ldr r0, [pc, #172] @ 2bce34 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bc91c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq lr, lr, r8, asr r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009ee3fc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xffffbe4c │ │ │ │ umullseq lr, lr, r8, r2 @ │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsheq r2, [ip], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq r2, r2, r8, asr #24 │ │ │ │ - rsbseq r2, r2, r0, ror #23 │ │ │ │ + @ instruction: 0x007c279c │ │ │ │ + rsbseq r2, r2, r8, ror #25 │ │ │ │ + rsbseq r2, r2, r0, lsl #25 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - rsbseq r2, r2, r0, asr ip │ │ │ │ - ldrheq r2, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r2, r2, r8, ror #22 │ │ │ │ - @ instruction: 0x00722a9c │ │ │ │ - rsbseq r2, ip, ip, lsr r5 │ │ │ │ + ldrsheq r2, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r2, ip, r8, asr r6 │ │ │ │ + rsbseq r2, r2, r8, lsl #24 │ │ │ │ rsbseq r2, r2, ip, lsr fp │ │ │ │ - rsbseq r2, r2, r8, lsl #20 │ │ │ │ - rsbseq r2, r2, ip, ror #20 │ │ │ │ - rsbseq r2, r2, r8, ror r9 │ │ │ │ - ldrsheq r2, [r2], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq r2, r2, r8, ror #17 │ │ │ │ - rsbseq r2, r2, r8, asr #20 │ │ │ │ - rsbseq r2, ip, r4, asr #7 │ │ │ │ - rsbseq r2, r2, r0, asr #19 │ │ │ │ - rsbseq r2, r2, r8, lsl r9 │ │ │ │ - @ instruction: 0x007c239c │ │ │ │ - rsbseq r2, r2, r4, asr #18 │ │ │ │ - rsbseq r2, r2, r8, ror #17 │ │ │ │ - rsbseq r2, r2, ip, asr #18 │ │ │ │ - rsbseq r2, r2, r8, asr #17 │ │ │ │ - rsbseq r2, ip, ip, asr #6 │ │ │ │ - @ instruction: 0x00722890 │ │ │ │ - @ instruction: 0x00722898 │ │ │ │ - rsbseq r2, r2, r4, ror #17 │ │ │ │ - rsbseq r2, r2, r4, ror r8 │ │ │ │ + ldrsbeq r2, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrsbeq r2, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r2, r2, r8, lsr #21 │ │ │ │ + rsbseq r2, r2, ip, lsl #22 │ │ │ │ + rsbseq r2, r2, r8, lsl sl │ │ │ │ + @ instruction: 0x00722a94 │ │ │ │ + rsbseq r2, r2, r8, lsl #19 │ │ │ │ + rsbseq r2, r2, r8, ror #21 │ │ │ │ + rsbseq r2, ip, r4, ror #8 │ │ │ │ + rsbseq r2, r2, r0, ror #20 │ │ │ │ + ldrheq r2, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r2, ip, ip, lsr r4 │ │ │ │ + rsbseq r2, r2, r4, ror #19 │ │ │ │ + rsbseq r2, r2, r8, lsl #19 │ │ │ │ + rsbseq r2, r2, ip, ror #19 │ │ │ │ + rsbseq r2, r2, r8, ror #18 │ │ │ │ + rsbseq r2, ip, ip, ror #7 │ │ │ │ + rsbseq r2, r2, r0, lsr r9 │ │ │ │ + rsbseq r2, r2, r8, lsr r9 │ │ │ │ + rsbseq r2, r2, r4, lsl #19 │ │ │ │ + rsbseq r2, r2, r4, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #1136] @ 2bd2c8 │ │ │ │ @@ -118297,97 +118297,97 @@ │ │ │ │ bl 2487f8 │ │ │ │ add r3, pc, #996 @ 0x3e4 │ │ │ │ ldrd r2, [r3] │ │ │ │ str r0, [r4, #760] @ 0x2f8 │ │ │ │ strd r2, [r5] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r5, #8] │ │ │ │ - bl 75513c │ │ │ │ + bl 7551e4 │ │ │ │ ldr r3, [pc, #996] @ 2bd2dc │ │ │ │ ldr r2, [pc, #996] @ 2bd2e0 │ │ │ │ ldr r1, [pc, #996] @ 2bd2e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #29 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ str r0, [r5, #12] │ │ │ │ - bl 75513c │ │ │ │ + bl 7551e4 │ │ │ │ ldr r1, [pc, #956] @ 2bd2e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #584 @ 0x248 │ │ │ │ str r7, [r4, #412] @ 0x19c │ │ │ │ - bl 9b5bd0 │ │ │ │ + bl 9b5c78 │ │ │ │ ldr r1, [pc, #936] @ 2bd2ec │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ - bl 9b5bd0 │ │ │ │ + bl 9b5c78 │ │ │ │ ldr r1, [pc, #920] @ 2bd2f0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #728 @ 0x2d8 │ │ │ │ - bl 9b5bd0 │ │ │ │ + bl 9b5c78 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #900] @ 2bd2f4 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b5bd0 │ │ │ │ + bl 9b5c78 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #880] @ 2bd2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b5bd0 │ │ │ │ + bl 9b5c78 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #860] @ 2bd2fc │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b5bd0 │ │ │ │ + bl 9b5c78 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #840] @ 2bd300 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b5bd0 │ │ │ │ + bl 9b5c78 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #820] @ 2bd304 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b5bd0 │ │ │ │ + bl 9b5c78 │ │ │ │ ldr r1, [pc, #804] @ 2bd308 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b5bd0 │ │ │ │ + bl 9b5c78 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #784] @ 2bd30c │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b5bd0 │ │ │ │ + bl 9b5c78 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #764] @ 2bd310 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b5bd0 │ │ │ │ + bl 9b5c78 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #744] @ 2bd314 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b5bd0 │ │ │ │ + bl 9b5c78 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bd374 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #472] @ 0x1d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, #132 @ 0x84 │ │ │ │ @@ -118405,15 +118405,15 @@ │ │ │ │ add r0, r7, #40 @ 0x28 │ │ │ │ mov r2, #30 │ │ │ │ mov r3, #0 │ │ │ │ bl 2a015c │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 7aca18 │ │ │ │ + bl 7acac0 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bd440 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ beq 2bd424 │ │ │ │ add r3, r7, #569344 @ 0x8b000 │ │ │ │ @@ -118426,56 +118426,56 @@ │ │ │ │ mov r1, #25 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 7acc90 │ │ │ │ + bl 7acd38 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 2487f8 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r0, [r4, #540] @ 0x21c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - bl 7a52c0 │ │ │ │ + bl 7a5368 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2bd13c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ bl 2b27a8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94a50c │ │ │ │ + bl 94a5b4 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ ldrb r2, [r4, #537] @ 0x219 │ │ │ │ strb r2, [r3, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bd16c │ │ │ │ ldr r0, [r4, #540] @ 0x21c │ │ │ │ - bl 9658f0 │ │ │ │ + bl 965998 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [r4, #540] @ 0x21c │ │ │ │ - bl 997e78 │ │ │ │ + bl 997f20 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bd198 │ │ │ │ ldr r0, [r4, #412] @ 0x19c │ │ │ │ bl 2b2bf4 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2bd198 │ │ │ │ ldr r1, [r4, #540] @ 0x21c │ │ │ │ - bl 96ea30 │ │ │ │ + bl 96ead8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 965894 │ │ │ │ + bl 96593c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b21f0 │ │ │ │ ldr r2, [pc, #368] @ 2bd31c │ │ │ │ mvn r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov ip, #3 │ │ │ │ @@ -118483,22 +118483,22 @@ │ │ │ │ str r3, [r4, #436] @ 0x1b4 │ │ │ │ str r3, [r4, #440] @ 0x1b8 │ │ │ │ mov r3, #2 │ │ │ │ strd r2, [r1, #-8] │ │ │ │ add r0, r4, #692 @ 0x2b4 │ │ │ │ str ip, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #676] @ 0x2a4 │ │ │ │ - bl 98f5d0 │ │ │ │ + bl 98f678 │ │ │ │ ldr r2, [pc, #320] @ 2bd320 │ │ │ │ ldr r0, [pc, #320] @ 2bd324 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, r6 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r0, [r4, #720] @ 0x2d0 │ │ │ │ str r3, [r8, #820] @ 0x334 │ │ │ │ str r6, [r8, #816] @ 0x330 │ │ │ │ str r5, [r3] │ │ │ │ @@ -118549,51 +118549,51 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq sp, lr, r0, asr #25 │ │ │ │ @ instruction: 0x000193b8 │ │ │ │ umullseq sp, lr, r4, ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - strdeq sp, [r6], r0 │ │ │ │ - rsbseq sp, r1, r4, lsr sl │ │ │ │ - rsbseq sp, r1, r8, asr #20 │ │ │ │ - @ instruction: 0x00722898 │ │ │ │ - @ instruction: 0x00722890 │ │ │ │ - rsbseq r2, r2, ip, lsl #17 │ │ │ │ - rsbseq r2, r2, r8, lsl #17 │ │ │ │ - rsbseq r2, r2, r0, lsl #17 │ │ │ │ - rsbseq r2, r2, ip, ror r8 │ │ │ │ - rsbseq r2, r2, ip, ror r8 │ │ │ │ - rsbseq r2, r2, r8, ror r8 │ │ │ │ - rsbseq r2, r2, r8, ror r8 │ │ │ │ - rsbseq r2, r2, ip, ror #16 │ │ │ │ - rsbseq r2, r2, r0, ror #16 │ │ │ │ - rsbseq r2, r2, r8, asr r8 │ │ │ │ + umulleq sp, r6, r0, r2 │ │ │ │ + ldrsbeq sp, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq sp, r1, r8, ror #21 │ │ │ │ + rsbseq r2, r2, r8, lsr r9 │ │ │ │ + rsbseq r2, r2, r0, lsr r9 │ │ │ │ + rsbseq r2, r2, ip, lsr #18 │ │ │ │ + rsbseq r2, r2, r8, lsr #18 │ │ │ │ + rsbseq r2, r2, r0, lsr #18 │ │ │ │ + rsbseq r2, r2, ip, lsl r9 │ │ │ │ + rsbseq r2, r2, ip, lsl r9 │ │ │ │ + rsbseq r2, r2, r8, lsl r9 │ │ │ │ + rsbseq r2, r2, r8, lsl r9 │ │ │ │ + rsbseq r2, r2, ip, lsl #18 │ │ │ │ + rsbseq r2, r2, r0, lsl #18 │ │ │ │ + ldrsheq r2, [r2], #-136 @ 0xffffff78 @ │ │ │ │ andeq r5, r0, r0, lsr #6 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ - ldrheq r2, [r2], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r2, r2, r4, asr r7 │ │ │ │ @ instruction: 0xffff6360 │ │ │ │ umullseq sp, lr, r8, r8 │ │ │ │ andeq r2, r0, r8, lsr #11 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r2, r2, r0, asr #9 │ │ │ │ + rsbseq r2, r2, r0, ror #10 │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ @ instruction: 0xffffb748 │ │ │ │ @ instruction: 0xffffa2f4 │ │ │ │ addseq sp, lr, ip, asr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r4, r0, ip, lsr #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, r2, ip, asr #4 │ │ │ │ - rsbseq r2, r2, ip, ror r2 │ │ │ │ - @ instruction: 0x0086cbbc │ │ │ │ - rsbseq r0, r2, ip, lsr #19 │ │ │ │ - rsbseq r0, r2, ip, lsr ip │ │ │ │ + rsbseq r2, r2, ip, ror #5 │ │ │ │ + rsbseq r2, r2, ip, lsl r3 │ │ │ │ + addeq ip, r6, ip, asr ip │ │ │ │ + rsbseq r0, r2, ip, asr #20 │ │ │ │ + ldrsbeq r0, [r2], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ cmp r9, #0 │ │ │ │ addne r3, r7, #569344 @ 0x8b000 │ │ │ │ ldrne r3, [r3, #3008] @ 0xbc0 │ │ │ │ bne 2bd048 │ │ │ │ add r2, r7, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r2, #3004] @ 0xbbc │ │ │ │ @@ -118602,15 +118602,15 @@ │ │ │ │ b 2bd050 │ │ │ │ ldr r2, [pc, #-116] @ 2bd32c │ │ │ │ mov r1, #25 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7acc90 │ │ │ │ + bl 7acd38 │ │ │ │ b 2bd0f4 │ │ │ │ ldr r1, [pc, #-144] @ 2bd330 │ │ │ │ ldr r3, [pc, #-144] @ 2bd334 │ │ │ │ ldm r5, {r0, r2} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq r0, r1 │ │ │ │ bne 2bd524 │ │ │ │ @@ -118636,15 +118636,15 @@ │ │ │ │ bl 2a7880 │ │ │ │ b 2bd230 │ │ │ │ ldr r2, [pc, #-232] @ 2bd344 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #25 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7acc90 │ │ │ │ + bl 7acd38 │ │ │ │ b 2bd0f4 │ │ │ │ bl 248e64 │ │ │ │ b 2bd0ac │ │ │ │ ldr r2, [pc, #-264] @ 2bd348 │ │ │ │ ldr r3, [pc, #-264] @ 2bd34c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -118679,28 +118679,28 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-420] @ 2bd35c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bceb0 │ │ │ │ ldr r0, [pc, #-432] @ 2bd360 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bcea8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-456] @ 2bd364 │ │ │ │ ldr r1, [pc, #-456] @ 2bd368 │ │ │ │ ldr r0, [pc, #-456] @ 2bd36c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-460] @ 2bd370 │ │ │ │ @@ -118724,53 +118724,53 @@ │ │ │ │ mov r6, r0 │ │ │ │ sub r7, r8, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ cmp r8, r6 │ │ │ │ clz r7, r7 │ │ │ │ lsr r7, r7, #5 │ │ │ │ beq 2bd608 │ │ │ │ ldr r1, [pc, #108] @ 2bd620 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac404 │ │ │ │ + bl 7ac4ac │ │ │ │ ldr ip, [pc, #100] @ 2bd624 │ │ │ │ ldr r2, [pc, #100] @ 2bd628 │ │ │ │ ldr r1, [pc, #100] @ 2bd62c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #0 │ │ │ │ - bl 7ad1c4 │ │ │ │ + bl 7ad26c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2bce38 │ │ │ │ ldr r1, [pc, #32] @ 2bd630 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2bd5b4 │ │ │ │ - addeq ip, r6, ip, ror fp │ │ │ │ - rsbseq sp, r1, r4, asr #7 │ │ │ │ - ldrheq sp, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq r2, r2, r4, lsl r3 │ │ │ │ - addeq ip, r6, r8, lsr #22 │ │ │ │ - rsbseq sp, r1, ip, ror #6 │ │ │ │ - rsbseq sp, r1, r8, ror r3 │ │ │ │ - rsbseq r2, r2, r8, lsr #5 │ │ │ │ + addeq ip, r6, ip, lsl ip │ │ │ │ + rsbseq sp, r1, r4, ror #8 │ │ │ │ + rsbseq sp, r1, r0, asr r4 │ │ │ │ + ldrheq r2, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + addeq ip, r6, r8, asr #23 │ │ │ │ + rsbseq sp, r1, ip, lsl #8 │ │ │ │ + rsbseq sp, r1, r8, lsl r4 │ │ │ │ + rsbseq r2, r2, r8, asr #6 │ │ │ │ │ │ │ │ 002bd634 : │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ add r2, r0, r1 │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ ldrb r1, [r2, #3] │ │ │ │ lsl r3, r3, #24 │ │ │ │ @@ -118814,15 +118814,15 @@ │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #16 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 9c7a18 │ │ │ │ + bl 9c7ac0 │ │ │ │ ldr r6, [pc, #436] @ 2bd8a8 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, r7 │ │ │ │ bne 2bd790 │ │ │ │ ldr r1, [pc, #424] @ 2bd8ac │ │ │ │ ldr r3, [pc, #424] @ 2bd8b0 │ │ │ │ ldm r4, {r0, r2} │ │ │ │ @@ -118858,23 +118858,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r5, [r8, #472] @ 0x1d8 │ │ │ │ - bl 997618 │ │ │ │ + bl 9976c0 │ │ │ │ ldr r3, [pc, #280] @ 2bd8bc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ bne 2bd7c8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997e78 │ │ │ │ + bl 997f20 │ │ │ │ mov r0, r4 │ │ │ │ bl 2bbde0 │ │ │ │ b 2bd74c │ │ │ │ ldr r3, [pc, #240] @ 2bd8c0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -118892,35 +118892,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #160] @ 2bd8cc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2bd8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bd7b4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #116] @ 2bd8d4 │ │ │ │ ldr r0, [pc, #116] @ 2bd8d8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bd7b4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 2bd8dc │ │ │ │ ldr r1, [pc, #88] @ 2bd8e0 │ │ │ │ ldr r0, [pc, #88] @ 2bd8e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2bd8e8 │ │ │ │ @@ -118935,21 +118935,21 @@ │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xffffef64 │ │ │ │ addseq sp, lr, r8, asr #7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, r2, r4, lsr #1 │ │ │ │ - rsbseq r1, r2, ip, asr #26 │ │ │ │ - rsbseq r2, r2, r0, ror r0 │ │ │ │ - @ instruction: 0x00721d98 │ │ │ │ - addeq ip, r6, r4, ror #16 │ │ │ │ - rsbseq r0, r2, r4, asr r6 │ │ │ │ - rsbseq r0, r2, r4, ror #17 │ │ │ │ + rsbseq r2, r2, r4, asr #2 │ │ │ │ + rsbseq r1, r2, ip, ror #27 │ │ │ │ + rsbseq r2, r2, r0, lsl r1 │ │ │ │ + rsbseq r1, r2, r8, lsr lr │ │ │ │ + addeq ip, r6, r4, lsl #18 │ │ │ │ + ldrsheq r0, [r2], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r0, r2, r4, lsl #19 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1160] @ 2bdd8c │ │ │ │ ldr ip, [pc, #1160] @ 2bdd90 │ │ │ │ @@ -119126,22 +119126,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ stm sp, {r4, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 2bddc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2bdae0 │ │ │ │ ldr r3, [pc, #460] @ 2bddc4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bdafc │ │ │ │ @@ -119158,28 +119158,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #372] @ 2bddc8 │ │ │ │ ldr r3, [pc, #372] @ 2bddcc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 2bddd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bdafc │ │ │ │ ldr r3, [pc, #328] @ 2bddd4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bdb58 │ │ │ │ ldr r3, [pc, #280] @ 2bddb8 │ │ │ │ @@ -119196,85 +119196,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 2bddd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bdb58 │ │ │ │ ldr r0, [pc, #208] @ 2bdddc │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2bdae0 │ │ │ │ ldr r0, [pc, #184] @ 2bdde0 │ │ │ │ ldr r3, [pc, #184] @ 2bdde4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #176] @ 2bdde8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bdafc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #148] @ 2bddec │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bdb58 │ │ │ │ ldr r3, [pc, #128] @ 2bddf0 │ │ │ │ ldr r1, [pc, #128] @ 2bddf4 │ │ │ │ ldr r0, [pc, #128] @ 2bddf8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2bddfc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq sp, lr, r4, lsl r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, r2, r8, lsr #31 │ │ │ │ + rsbseq r2, r2, r8, asr #32 │ │ │ │ addseq sp, lr, r8, asr #3 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ ldrsheq sp, [lr], ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xffffab54 │ │ │ │ andeq r4, r0, ip, asr #7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r2, r8, lsl sp │ │ │ │ + ldrheq r1, [r2], #-216 @ 0xffffff28 @ │ │ │ │ muleq r0, r0, r3 │ │ │ │ - rsbseq r1, ip, ip, asr #8 │ │ │ │ - rsbseq r1, r2, r4, lsr #26 │ │ │ │ - rsbseq r1, r2, ip, lsl r9 │ │ │ │ + rsbseq r1, ip, ip, ror #9 │ │ │ │ + rsbseq r1, r2, r4, asr #27 │ │ │ │ + ldrheq r1, [r2], #-156 @ 0xffffff64 @ │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - rsbseq r1, r2, ip, asr #19 │ │ │ │ - rsbseq r1, r2, r4, lsr ip │ │ │ │ - rsbseq r1, ip, r8, ror r3 │ │ │ │ - rsbseq r1, r2, r8, asr #24 │ │ │ │ - rsbseq r1, r2, r4, asr #17 │ │ │ │ - ldrheq r1, [r2], #-148 @ 0xffffff6c @ │ │ │ │ - addeq ip, r6, r8, ror r3 │ │ │ │ - rsbseq r0, r2, r8, ror #2 │ │ │ │ - ldrsheq r0, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r1, r2, ip, ror #20 │ │ │ │ + ldrsbeq r1, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r1, ip, r8, lsl r4 │ │ │ │ + rsbseq r1, r2, r8, ror #25 │ │ │ │ + rsbseq r1, r2, r4, ror #18 │ │ │ │ + rsbseq r1, r2, r4, asr sl │ │ │ │ + addeq ip, r6, r8, lsl r4 │ │ │ │ + rsbseq r0, r2, r8, lsl #4 │ │ │ │ + @ instruction: 0x00720498 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1032] @ 2be220 │ │ │ │ ldr r3, [pc, #1032] @ 2be224 │ │ │ │ @@ -119364,24 +119364,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 2be248 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bde64 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 2b7e24 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b85d4 │ │ │ │ b 2bdf04 │ │ │ │ @@ -119403,22 +119403,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2be250 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ ldr r3, [pc, #524] @ 2be254 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2be060 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ @@ -119445,28 +119445,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #396] @ 2be25c │ │ │ │ ldr r3, [pc, #396] @ 2be260 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 2be264 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bde64 │ │ │ │ ldr r3, [pc, #352] @ 2be268 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2be06c │ │ │ │ add r2, r2, r2 │ │ │ │ @@ -119474,15 +119474,15 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #320] @ 2be26c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bde64 │ │ │ │ ldr r3, [pc, #296] @ 2be270 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bdf10 │ │ │ │ ldr r3, [pc, #228] @ 2be240 │ │ │ │ @@ -119499,74 +119499,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 2be274 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bdf10 │ │ │ │ ldr r0, [pc, #176] @ 2be278 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2be03c │ │ │ │ ldr r0, [pc, #156] @ 2be27c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bdf10 │ │ │ │ ldr r0, [pc, #136] @ 2be280 │ │ │ │ ldr r3, [pc, #136] @ 2be284 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #128] @ 2be288 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bde64 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq ip, lr, r4, lsl #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, lr, r0, ror #25 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, lr, r8, lsr #25 │ │ │ │ - ldrdeq ip, [r6], lr │ │ │ │ + addeq ip, r6, lr, ror r2 │ │ │ │ @ instruction: 0xffffa79c │ │ │ │ strdeq r5, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r2, r0, lsl #20 │ │ │ │ + rsbseq r1, r2, r0, lsr #21 │ │ │ │ andeq r4, r0, ip, asr #7 │ │ │ │ - rsbseq r1, r2, r4, asr #17 │ │ │ │ - addeq ip, r6, r6, rrx │ │ │ │ + rsbseq r1, r2, r4, ror #18 │ │ │ │ + addeq ip, r6, r6, lsl #2 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - ldrsbeq r0, [ip], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r1, r2, r8, ror r9 │ │ │ │ - rsbseq r1, r2, r0, lsr #9 │ │ │ │ - @ instruction: 0x0086bfba │ │ │ │ - ldrsbeq r1, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r1, ip, r0, ror r0 │ │ │ │ + rsbseq r1, r2, r8, lsl sl │ │ │ │ + rsbseq r1, r2, r0, asr #10 │ │ │ │ + addeq ip, r6, sl, asr r0 │ │ │ │ + rsbseq r1, r2, r0, ror r9 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - rsbseq r1, r2, r0, lsl r5 │ │ │ │ - rsbseq r1, r2, r8, ror r7 │ │ │ │ - rsbseq r1, r2, ip, lsr #10 │ │ │ │ - rsbseq r0, ip, r8, lsr #29 │ │ │ │ - rsbseq r1, r2, r8, asr #16 │ │ │ │ - ldrsheq r1, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + ldrheq r1, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r1, r2, r8, lsl r8 │ │ │ │ + rsbseq r1, r2, ip, asr #11 │ │ │ │ + rsbseq r0, ip, r8, asr #30 │ │ │ │ + rsbseq r1, r2, r8, ror #17 │ │ │ │ + @ instruction: 0x00721494 │ │ │ │ │ │ │ │ 002be28c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ add ip, r2, ip │ │ │ │ add r3, r1, r3 │ │ │ │ @@ -119657,35 +119657,35 @@ │ │ │ │ add r3, r8, r3, lsl #3 │ │ │ │ add r3, sl, r3 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ add r3, r3, #696 @ 0x2b8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d5054 │ │ │ │ + bl 9d50fc │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ cmp r9, r4 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bge 2be3d0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ ble 2be39c │ │ │ │ cmp r5, #0 │ │ │ │ beq 2be470 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d5324 │ │ │ │ + bl 9d53cc │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d5674 │ │ │ │ + bl 9d571c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #0 │ │ │ │ @@ -119737,20 +119737,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 2be554 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - ldrsbeq r1, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r1, r2, r4, ror r4 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xffffa658 │ │ │ │ - ldrdeq fp, [r6], r0 │ │ │ │ - rsbseq pc, r1, r0, asr #19 │ │ │ │ - rsbseq pc, r1, r0, asr ip @ │ │ │ │ + addeq fp, r6, r0, ror ip │ │ │ │ + rsbseq pc, r1, r0, ror #20 │ │ │ │ + ldrsheq pc, [r1], #-192 @ 0xffffff40 @ │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002be558 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -119829,22 +119829,22 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r4, #0 │ │ │ │ beq 2be6a0 │ │ │ │ add r4, r4, #569344 @ 0x8b000 │ │ │ │ b 2be648 │ │ │ │ ldr r0, [pc, #28] @ 2be6b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8bd484 │ │ │ │ + bl 8bd52c │ │ │ │ mvn r0, #21 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addseq fp, pc, r0, lsl #2 │ │ │ │ - rsbseq r1, r2, ip, asr #7 │ │ │ │ + rsbseq r1, r2, ip, ror #8 │ │ │ │ │ │ │ │ 002be6bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #136] @ 2be75c │ │ │ │ @@ -119901,17 +119901,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #1 │ │ │ │ beq 2be7dc │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2be7c0 │ │ │ │ - bl 7af658 │ │ │ │ + bl 7af700 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 7552cc │ │ │ │ + bl 755374 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b2eb4 │ │ │ │ @@ -119929,21 +119929,21 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #416 @ 0x1a0 │ │ │ │ mov r2, #4000 @ 0xfa0 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, r4 │ │ │ │ b 2be7dc │ │ │ │ umullseq sl, pc, r0, pc @ │ │ │ │ - addeq fp, r6, r8, ror #17 │ │ │ │ - ldrsbeq pc, [r1], #-232 @ 0xffffff18 @ │ │ │ │ - ldrsbeq pc, [r1], #-104 @ 0xffffff98 @ │ │ │ │ + addeq fp, r6, r8, lsl #19 │ │ │ │ + rsbseq pc, r1, r8, ror pc @ │ │ │ │ + rsbseq pc, r1, r8, ror r7 @ │ │ │ │ │ │ │ │ 002be838 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr r2, [pc, #3916] @ 2bf79c │ │ │ │ @@ -119974,25 +119974,25 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 24a4e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2be898 │ │ │ │ ldr r0, [pc, #3816] @ 2bf7ac │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c030 │ │ │ │ + bl 99c0d8 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3440 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2becb0 │ │ │ │ ldr r1, [pc, #3784] @ 2bf7b0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b87c │ │ │ │ + bl 99b924 │ │ │ │ ldr r1, [pc, #3768] @ 2bf7b4 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -120005,68 +120005,68 @@ │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ ldr r8, [pc, #3716] @ 2bf7b8 │ │ │ │ ldr r9, [pc, #3716] @ 2bf7bc │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b88c │ │ │ │ + bl 99b934 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b568 │ │ │ │ + bl 99b610 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b568 │ │ │ │ + bl 99b610 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b87c │ │ │ │ + bl 99b924 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b87c │ │ │ │ + bl 99b924 │ │ │ │ ldr r1, [pc, #3624] @ 2bf7c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b568 │ │ │ │ + bl 99b610 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ beq 2bf26c │ │ │ │ ldr r1, [pc, #3596] @ 2bf7c4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a4e4 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r7, r0 │ │ │ │ streq r7, [sp, #44] @ 0x2c │ │ │ │ beq 2bebb8 │ │ │ │ ldr r1, [pc, #3572] @ 2bf7c8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b568 │ │ │ │ + bl 99b610 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2be9f4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7c1b68 │ │ │ │ + bl 7c1c10 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2bf2f4 │ │ │ │ ldr r2, [pc, #3536] @ 2bf7cc │ │ │ │ subs r3, r5, #0 │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, r7, #0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movne r7, #1 │ │ │ │ - bl 99b654 │ │ │ │ + bl 99b6fc │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mvn r5, #0 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ mov fp, r3 │ │ │ │ @@ -120090,15 +120090,15 @@ │ │ │ │ mov r0, #8 │ │ │ │ bl 2487f8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99b678 │ │ │ │ + bl 99b720 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2bea3c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -120108,15 +120108,15 @@ │ │ │ │ beq 2bf3cc │ │ │ │ mvn r5, #0 │ │ │ │ ldr r2, [pc, #3324] @ 2bf7d0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 99b654 │ │ │ │ + bl 99b6fc │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ mov r4, r3 │ │ │ │ str fp, [sp, #68] @ 0x44 │ │ │ │ @@ -120156,49 +120156,49 @@ │ │ │ │ bne 2bf3b8 │ │ │ │ mov r0, #8 │ │ │ │ bl 2487f8 │ │ │ │ str r0, [r6] │ │ │ │ str fp, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99b678 │ │ │ │ + bl 99b720 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2beb04 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #3092] @ 2bf7d4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b568 │ │ │ │ + bl 99b610 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bf1fc │ │ │ │ ldr r1, [pc, #3072] @ 2bf7d8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b568 │ │ │ │ + bl 99b610 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2becf4 │ │ │ │ ldr r3, [pc, #3052] @ 2bf7dc │ │ │ │ ldr r2, [pc, #3052] @ 2bf7e0 │ │ │ │ ldr r1, [pc, #3052] @ 2bf7e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #3036] @ 2bf7e8 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3440 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2bec2c │ │ │ │ mov r0, r7 │ │ │ │ - bl 94a568 │ │ │ │ + bl 94a610 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2becb0 │ │ │ │ ldr r2, [pc, #2988] @ 2bf7ec │ │ │ │ ldr r3, [pc, #2912] @ 2bf7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -120206,32 +120206,32 @@ │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2bf2c0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 94a568 │ │ │ │ + b 94a610 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 99c030 │ │ │ │ + bl 99c0d8 │ │ │ │ cmp r4, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 2be8d0 │ │ │ │ ldr r3, [pc, #2916] @ 2bf7f0 │ │ │ │ ldr ip, [pc, #2916] @ 2bf7f4 │ │ │ │ ldr r1, [pc, #2916] @ 2bf7f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2908] @ 2bf7fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r2, [pc, #2888] @ 2bf800 │ │ │ │ ldr r3, [pc, #2792] @ 2bf7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -120243,93 +120243,93 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 7bbb58 │ │ │ │ + bl 7bbc00 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r3, #2988] @ 0xbac │ │ │ │ beq 2bec14 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ - bl 7b8a54 │ │ │ │ + bl 7b8afc │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2bf388 │ │ │ │ ldr r1, [pc, #2776] @ 2bf804 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b87c │ │ │ │ + bl 99b924 │ │ │ │ ldr r1, [pc, #2760] @ 2bf808 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #2748] @ 2bf80c │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b88c │ │ │ │ + bl 99b934 │ │ │ │ ldr r1, [pc, #2732] @ 2bf810 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b87c │ │ │ │ + bl 99b924 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b568 │ │ │ │ + bl 99b610 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bedd4 │ │ │ │ - bl 758b38 │ │ │ │ + bl 758be0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7587ec │ │ │ │ + bl 758894 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf3e0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ add r6, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r6, #3020] @ 0xbcc │ │ │ │ beq 2bf414 │ │ │ │ - bl 75513c │ │ │ │ + bl 7551e4 │ │ │ │ ldr r0, [r6, #3020] @ 0xbcc │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ - bl 7bcdc0 │ │ │ │ + bl 7bce68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bec14 │ │ │ │ ldr r1, [pc, #2616] @ 2bf814 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b568 │ │ │ │ + bl 99b610 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ beq 2bee00 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bf448 │ │ │ │ ldr r1, [pc, #2576] @ 2bf818 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b568 │ │ │ │ + bl 99b610 │ │ │ │ eor r3, r8, #1 │ │ │ │ subs r6, r0, #0 │ │ │ │ movne r6, #1 │ │ │ │ tst r6, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 2bf358 │ │ │ │ ldr r1, [pc, #2540] @ 2bf81c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b568 │ │ │ │ + bl 99b610 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bf2ec │ │ │ │ ldr r1, [pc, #2520] @ 2bf820 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a4e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf3d8 │ │ │ │ @@ -120348,37 +120348,37 @@ │ │ │ │ bne 2bf5dc │ │ │ │ ldr r1, [pc, #2460] @ 2bf82c │ │ │ │ mov r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b88c │ │ │ │ + bl 99b934 │ │ │ │ ldr r1, [pc, #2436] @ 2bf830 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 99b87c │ │ │ │ + bl 99b924 │ │ │ │ ldr r1, [pc, #2412] @ 2bf834 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #3016] @ 0xbc8 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b87c │ │ │ │ + bl 99b924 │ │ │ │ ldrb r3, [r5, #3016] @ 0xbc8 │ │ │ │ ldr r1, [pc, #2388] @ 2bf838 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r0, r3 │ │ │ │ strb r3, [r5, #3017] @ 0xbc9 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b87c │ │ │ │ + bl 99b924 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ strb r0, [r5, #3018] @ 0xbca │ │ │ │ beq 2bef18 │ │ │ │ mov r0, r3 │ │ │ │ bl 24ae20 │ │ │ │ str r0, [r5, #3028] @ 0xbd4 │ │ │ │ @@ -120430,34 +120430,34 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bf48c │ │ │ │ ldr r1, [pc, #2160] @ 2bf84c │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 99b568 │ │ │ │ + bl 99b610 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf4a4 │ │ │ │ mov r1, sl │ │ │ │ bl 524fa8 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #3040] @ 0xbe0 │ │ │ │ beq 2bec14 │ │ │ │ ldr r1, [pc, #2112] @ 2bf850 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b568 │ │ │ │ + bl 99b610 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bf4f0 │ │ │ │ ldr r1, [pc, #2092] @ 2bf854 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b88c │ │ │ │ + bl 99b934 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a1364 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -120488,104 +120488,104 @@ │ │ │ │ beq 2bf4b0 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2bf6dc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bf76c │ │ │ │ - bl 7a52d0 │ │ │ │ + bl 7a5378 │ │ │ │ ldr r3, [pc, #1916] @ 2bf858 │ │ │ │ ldr r2, [pc, #1916] @ 2bf85c │ │ │ │ ldr r1, [pc, #1916] @ 2bf860 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #1884] @ 2bf864 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac404 │ │ │ │ + bl 7ac4ac │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7a562c │ │ │ │ + bl 7a56d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bf758 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2bce38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7552cc │ │ │ │ + bl 755374 │ │ │ │ ldr r1, [pc, #1820] @ 2bf868 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b568 │ │ │ │ + bl 99b610 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf1c0 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bf1c0 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2bf1c0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7a52b0 │ │ │ │ + bl 7a5358 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2bf4e4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bf1ac │ │ │ │ ldr r0, [pc, #1740] @ 2bf86c │ │ │ │ ldmib r4, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8bd484 │ │ │ │ + bl 8bd52c │ │ │ │ mov r0, r4 │ │ │ │ - bl 94a50c │ │ │ │ + bl 94a5b4 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2bf1c0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94a568 │ │ │ │ + bl 94a610 │ │ │ │ ldr r2, [pc, #1704] @ 2bf870 │ │ │ │ ldr r3, [pc, #1496] @ 2bf7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2bec5c │ │ │ │ b 2bf2c0 │ │ │ │ ldr r0, [pc, #1668] @ 2bf874 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c030 │ │ │ │ + bl 99c0d8 │ │ │ │ b 2bec84 │ │ │ │ ldr r1, [pc, #1652] @ 2bf878 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b87c │ │ │ │ + bl 99b924 │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 2bed10 │ │ │ │ b 2bed24 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf2c4 │ │ │ │ - bl 94a568 │ │ │ │ + bl 94a610 │ │ │ │ ldr r2, [pc, #1596] @ 2bf87c │ │ │ │ ldr r3, [pc, #1376] @ 2bf7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -120597,20 +120597,20 @@ │ │ │ │ b 2b3440 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b 2bebb8 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf228 │ │ │ │ - bl 94a568 │ │ │ │ + bl 94a610 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bf238 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 94a568 │ │ │ │ + bl 94a610 │ │ │ │ ldr r2, [pc, #1500] @ 2bf880 │ │ │ │ ldr r3, [pc, #1276] @ 2bf7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -120635,52 +120635,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #1412] @ 2bf890 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1408] @ 2bf894 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r2, [pc, #1392] @ 2bf898 │ │ │ │ ldr r3, [pc, #1144] @ 2bf7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2bf25c │ │ │ │ b 2bf2c0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 99c030 │ │ │ │ + bl 99c0d8 │ │ │ │ b 2bec84 │ │ │ │ ldr r3, [pc, #1340] @ 2bf89c │ │ │ │ ldr r2, [pc, #1340] @ 2bf8a0 │ │ │ │ ldr r1, [pc, #1340] @ 2bf8a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1324] @ 2bf8a8 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2bec14 │ │ │ │ ldr r3, [pc, #1308] @ 2bf8ac │ │ │ │ ldr r2, [pc, #1308] @ 2bf8b0 │ │ │ │ ldr r1, [pc, #1308] @ 2bf8b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1292] @ 2bf8b8 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2bec14 │ │ │ │ bl 248b04 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 24ae20 │ │ │ │ str r0, [fp, #4] │ │ │ │ b 2beb88 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -120695,40 +120695,40 @@ │ │ │ │ ldr r3, [pc, #1228] @ 2bf8c4 │ │ │ │ ldr r2, [pc, #1228] @ 2bf8c8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2bec14 │ │ │ │ ldr r3, [pc, #1200] @ 2bf8cc │ │ │ │ ldr r1, [pc, #1200] @ 2bf8d0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1192] @ 2bf8d4 │ │ │ │ ldr r2, [pc, #1192] @ 2bf8d8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2bec14 │ │ │ │ ldr r3, [pc, #1164] @ 2bf8dc │ │ │ │ ldr r2, [pc, #1164] @ 2bf8e0 │ │ │ │ ldr r1, [pc, #1164] @ 2bf8e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1148] @ 2bf8e8 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2bec14 │ │ │ │ mov r0, sl │ │ │ │ bl 2d2120 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2befc4 │ │ │ │ b 2bec14 │ │ │ │ ldr r0, [pc, #1112] @ 2bf8ec │ │ │ │ @@ -120746,25 +120746,25 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2b2eb4 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2bf6c0 │ │ │ │ ldr r1, [pc, #1052] @ 2bf8f0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b568 │ │ │ │ + bl 99b610 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bf6a4 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2bf1b8 │ │ │ │ b 2bf1c0 │ │ │ │ bl 2a1184 │ │ │ │ mov r5, r0 │ │ │ │ b 2bf060 │ │ │ │ mov r0, sl │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ b 2bec14 │ │ │ │ ldr r3, [pc, #996] @ 2bf8f4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ beq 2bef7c │ │ │ │ ldr r3, [pc, #980] @ 2bf8f8 │ │ │ │ @@ -120785,26 +120785,26 @@ │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #8] │ │ │ │ str r6, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #864] @ 2bf900 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bef7c │ │ │ │ cmp r7, #0 │ │ │ │ beq 2becb0 │ │ │ │ ldr r2, [pc, #844] @ 2bf904 │ │ │ │ ldr r3, [pc, #488] @ 2bf7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -120821,15 +120821,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #788] @ 2bf914 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2bec14 │ │ │ │ ldr r3, [pc, #736] @ 2bf8f4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2befbc │ │ │ │ @@ -120850,191 +120850,191 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 2bf918 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2befbc │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bf4e4 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2bf4e4 │ │ │ │ b 2bf174 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3440 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2bec38 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94a568 │ │ │ │ + bl 94a610 │ │ │ │ b 2bec38 │ │ │ │ ldr r3, [pc, #568] @ 2bf91c │ │ │ │ ldr r2, [pc, #568] @ 2bf920 │ │ │ │ ldr r1, [pc, #568] @ 2bf924 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #3936 @ 0xf60 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3440 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94a568 │ │ │ │ + bl 94a610 │ │ │ │ b 2bec38 │ │ │ │ ldr r0, [pc, #516] @ 2bf928 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2bef7c │ │ │ │ ldr r0, [pc, #492] @ 2bf92c │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2befbc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7552cc │ │ │ │ + bl 755374 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3440 │ │ │ │ b 2bec38 │ │ │ │ ldr r3, [pc, #444] @ 2bf930 │ │ │ │ ldr r2, [pc, #444] @ 2bf934 │ │ │ │ ldr r1, [pc, #444] @ 2bf938 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ ldr r2, [pc, #428] @ 2bf93c │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2bf760 │ │ │ │ addseq ip, lr, ip, asr #5 │ │ │ │ @ instruction: 0x009ec2b8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq sl, pc, r8, lr @ │ │ │ │ addseq sl, pc, r4, asr #28 │ │ │ │ - ldrsheq r1, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq ip, sp, ip, ror #15 │ │ │ │ - rsbseq r1, r2, r0, lsr #3 │ │ │ │ - rsbseq r1, r2, r4, lsr #3 │ │ │ │ - rsbseq r8, ip, ip, rrx │ │ │ │ - rsbseq fp, r2, r4, asr #21 │ │ │ │ - rsbseq r1, r2, r0, lsl r1 │ │ │ │ - ldrsheq r7, [ip], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq r1, r2, r0, lsl r0 │ │ │ │ - rsbseq r0, r2, r0, ror #30 │ │ │ │ - rsbseq r4, lr, ip, lsl #1 │ │ │ │ - strdeq fp, [r6], r4 │ │ │ │ - rsbseq r0, r2, ip, lsr pc │ │ │ │ - ldrsbeq pc, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ + @ instruction: 0x00721590 │ │ │ │ + rsbseq ip, sp, ip, lsl #17 │ │ │ │ + rsbseq r1, r2, r0, asr #4 │ │ │ │ + rsbseq r1, r2, r4, asr #4 │ │ │ │ + rsbseq r8, ip, ip, lsl #2 │ │ │ │ + rsbseq fp, r2, r4, ror #22 │ │ │ │ + ldrheq r1, [r2], #-16 @ │ │ │ │ + @ instruction: 0x007c8094 │ │ │ │ + ldrheq r1, [r2], #-0 @ │ │ │ │ + rsbseq r1, r2, r0 │ │ │ │ + rsbseq r4, lr, ip, lsr #2 │ │ │ │ + umulleq fp, r6, r4, r5 │ │ │ │ + ldrsbeq r0, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq pc, r1, r8, ror r3 @ │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ @ instruction: 0x009ebedc │ │ │ │ - addeq fp, r6, ip, asr r4 │ │ │ │ - rsbseq r0, r2, r8, lsr #28 │ │ │ │ - rsbseq pc, r1, r8, asr #4 │ │ │ │ + strdeq fp, [r6], ip │ │ │ │ + rsbseq r0, r2, r8, asr #29 │ │ │ │ + rsbseq pc, r1, r8, ror #5 │ │ │ │ andeq r0, r0, r7, asr #31 │ │ │ │ addseq fp, lr, r4, ror #28 │ │ │ │ - rsbseq r0, r2, r8, ror #28 │ │ │ │ - rsbseq r0, r2, r0, ror #28 │ │ │ │ - rsbseq sl, r1, r8, lsl ip │ │ │ │ - rsbseq r7, ip, r8, asr #25 │ │ │ │ - ldrsbeq r0, [r2], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r0, r2, r0, lsr lr │ │ │ │ - rsbseq ip, r2, r0, lsl pc │ │ │ │ - addeq fp, r1, ip, lsl #24 │ │ │ │ - rsbseq r0, r2, ip, lsl lr │ │ │ │ - rsbseq r0, r2, r4, lsl lr │ │ │ │ - rsbseq r9, ip, r8, lsr #14 │ │ │ │ - rsbseq r0, r2, r8, lsl #28 │ │ │ │ - ldrsheq r0, [r2], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq r0, r2, r8, ror #27 │ │ │ │ + rsbseq r0, r2, r8, lsl #30 │ │ │ │ + rsbseq r0, r2, r0, lsl #30 │ │ │ │ + ldrheq sl, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r7, ip, r8, ror #26 │ │ │ │ + rsbseq r0, r2, r8, ror lr │ │ │ │ + ldrsbeq r0, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + ldrheq ip, [r2], #-240 @ 0xffffff10 @ │ │ │ │ + addeq fp, r1, ip, lsr #25 │ │ │ │ + ldrheq r0, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + ldrheq r0, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r9, ip, r8, asr #15 │ │ │ │ + rsbseq r0, r2, r8, lsr #29 │ │ │ │ + @ instruction: 0x00720e94 │ │ │ │ + rsbseq r0, r2, r8, lsl #29 │ │ │ │ @ instruction: 0x0008bbbc │ │ │ │ @ instruction: 0x0008bbb8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq fp, r8, r4, asr #23 │ │ │ │ - @ instruction: 0x00720d98 │ │ │ │ - @ instruction: 0x0071de9c │ │ │ │ - addeq r5, r1, r4, ror #22 │ │ │ │ - addeq fp, r6, ip │ │ │ │ - rsbseq fp, r1, r0, asr r8 │ │ │ │ - rsbseq fp, r1, r4, ror #16 │ │ │ │ - ldrsbeq r0, [r2], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq fp, sp, r8, lsr #31 │ │ │ │ - rsbseq r0, r2, r0, asr #24 │ │ │ │ + rsbseq r0, r2, r8, lsr lr │ │ │ │ + rsbseq sp, r1, ip, lsr pc │ │ │ │ + addeq r5, r1, r4, lsl #24 │ │ │ │ + addeq fp, r6, ip, lsr #1 │ │ │ │ + ldrsheq fp, [r1], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq fp, r1, r4, lsl #18 │ │ │ │ + rsbseq r0, r2, r0, ror sp │ │ │ │ + rsbseq ip, sp, r8, asr #32 │ │ │ │ + rsbseq r0, r2, r0, ror #25 │ │ │ │ addseq fp, lr, r4, asr r9 │ │ │ │ addseq sl, pc, r8, lsl r5 @ │ │ │ │ - rsbseq r3, lr, r0, ror #20 │ │ │ │ + rsbseq r3, lr, r0, lsl #22 │ │ │ │ @ instruction: 0x009eb8dc │ │ │ │ addseq fp, lr, r8, ror r8 │ │ │ │ addseq fp, lr, r0, asr r8 │ │ │ │ - ldrsheq r0, [r2], #-116 @ 0xffffff8c @ │ │ │ │ - addeq sl, r6, r4, ror #27 │ │ │ │ - rsbseq lr, r1, ip, asr #23 │ │ │ │ + @ instruction: 0x00720894 │ │ │ │ + addeq sl, r6, r4, lsl #29 │ │ │ │ + rsbseq lr, r1, ip, ror #24 │ │ │ │ andeq r0, r0, r8, lsl pc │ │ │ │ @ instruction: 0x009eb7f4 │ │ │ │ - addeq sl, r6, r4, lsl #27 │ │ │ │ - rsbseq r0, r2, r0, ror #17 │ │ │ │ - rsbseq lr, r1, r8, ror #22 │ │ │ │ + addeq sl, r6, r4, lsr #28 │ │ │ │ + rsbseq r0, r2, r0, lsl #19 │ │ │ │ + rsbseq lr, r1, r8, lsl #24 │ │ │ │ andeq r1, r0, fp, lsl r0 │ │ │ │ - addeq sl, r6, r4, asr sp │ │ │ │ - ldrsbeq r0, [r2], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq lr, r1, r8, lsr fp │ │ │ │ - andeq r0, r0, sl, ror #31 │ │ │ │ - ldrsbeq r0, [r2], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq lr, r1, r0, ror #21 │ │ │ │ strdeq sl, [r6], r4 │ │ │ │ + rsbseq r0, r2, r0, ror r8 │ │ │ │ + ldrsbeq lr, [r1], #-184 @ 0xffffff48 @ │ │ │ │ + andeq r0, r0, sl, ror #31 │ │ │ │ + rsbseq r0, r2, r8, ror r8 │ │ │ │ + rsbseq lr, r1, r0, lsl #23 │ │ │ │ + umulleq sl, r6, r4, sp │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq r0, r2, r4, asr #15 │ │ │ │ - rsbseq lr, r1, ip, lsr #21 │ │ │ │ - addeq sl, r6, r0, asr #25 │ │ │ │ + rsbseq r0, r2, r4, ror #16 │ │ │ │ + rsbseq lr, r1, ip, asr #22 │ │ │ │ + addeq sl, r6, r0, ror #26 │ │ │ │ andeq r1, r0, r7 │ │ │ │ - umulleq sl, r6, r4, ip │ │ │ │ - ldrheq r0, [r2], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq lr, r1, r8, ror sl │ │ │ │ + addeq sl, r6, r4, lsr sp │ │ │ │ + rsbseq r0, r2, r8, asr r8 │ │ │ │ + rsbseq lr, r1, r8, lsl fp │ │ │ │ andeq r1, r0, r5, lsl r0 │ │ │ │ @ instruction: 0xffff9b24 │ │ │ │ - rsbseq fp, sp, r0, lsr #24 │ │ │ │ + rsbseq fp, sp, r0, asr #25 │ │ │ │ andeq r5, r0, r0, lsl #9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r2, r0, asr #14 │ │ │ │ + rsbseq r0, r2, r0, ror #15 │ │ │ │ addseq fp, lr, r4, ror #10 │ │ │ │ - addeq sl, r6, r0, lsl #22 │ │ │ │ - ldrheq r0, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq lr, r1, r4, ror #17 │ │ │ │ + addeq sl, r6, r0, lsr #23 │ │ │ │ + rsbseq r0, r2, r0, asr r7 │ │ │ │ + rsbseq lr, r1, r4, lsl #19 │ │ │ │ andeq r1, r0, r8, lsr #32 │ │ │ │ - rsbseq r0, r2, r4, asr #12 │ │ │ │ - addeq sl, r6, r0, lsl #20 │ │ │ │ - @ instruction: 0x00720698 │ │ │ │ - rsbseq lr, r1, ip, ror #15 │ │ │ │ - rsbseq r0, r2, ip, lsl #12 │ │ │ │ - rsbseq r0, r2, r8, ror #11 │ │ │ │ - addeq sl, r6, r0, ror r9 │ │ │ │ - rsbseq r0, r2, r0, lsr r6 │ │ │ │ - rsbseq lr, r1, r4, asr r7 │ │ │ │ + rsbseq r0, r2, r4, ror #13 │ │ │ │ + addeq sl, r6, r0, lsr #21 │ │ │ │ + rsbseq r0, r2, r8, lsr r7 │ │ │ │ + rsbseq lr, r1, ip, lsl #17 │ │ │ │ + rsbseq r0, r2, ip, lsr #13 │ │ │ │ + rsbseq r0, r2, r8, lsl #13 │ │ │ │ + addeq sl, r6, r0, lsl sl │ │ │ │ + ldrsbeq r0, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrsheq lr, [r1], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, r4, ror #30 │ │ │ │ │ │ │ │ 002bf940 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -121056,76 +121056,76 @@ │ │ │ │ ldr r1, [r5, #2976] @ 0xba0 │ │ │ │ mov r0, r6 │ │ │ │ bl 24a4e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bf97c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7a54a4 │ │ │ │ + bl 7a554c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bfa14 │ │ │ │ ldr r3, [pc, #120] @ 2bfa34 │ │ │ │ ldr r2, [pc, #120] @ 2bfa38 │ │ │ │ ldr r1, [pc, #120] @ 2bfa3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #92] @ 2bfa40 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac404 │ │ │ │ + bl 7ac4ac │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2bce38 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7552cc │ │ │ │ + b 755374 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bf9a0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x009f9db0 │ │ │ │ - addeq sl, r6, ip, lsr #14 │ │ │ │ - rsbseq sl, r1, r0, ror pc │ │ │ │ - rsbseq sl, r1, r0, lsl #31 │ │ │ │ - rsbseq pc, r1, r4, ror #29 │ │ │ │ + addeq sl, r6, ip, asr #15 │ │ │ │ + rsbseq fp, r1, r0, lsl r0 │ │ │ │ + rsbseq fp, r1, r0, lsr #32 │ │ │ │ + rsbseq pc, r1, r4, lsl #31 │ │ │ │ │ │ │ │ 002bfa44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #232] @ 2bfb48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996b0 │ │ │ │ + bl 999758 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov r6, r0 │ │ │ │ bne 2bfb24 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bfb24 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99c944 │ │ │ │ + bl 99c9ec │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2bfb40 │ │ │ │ - bl 99c54c │ │ │ │ + bl 99c5f4 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -121146,34 +121146,34 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ bl 248870 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99c030 │ │ │ │ + bl 99c0d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bfae4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99c554 │ │ │ │ + b 99c5fc │ │ │ │ ldr r1, [pc, #40] @ 2bfb54 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a4e4 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ b 2bfa80 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ - rsbseq r6, ip, r4, lsr #31 │ │ │ │ - rsbseq r0, r2, r8, lsr r3 │ │ │ │ - rsbseq r0, r2, r0, lsr r3 │ │ │ │ - rsbseq r9, r1, r4, lsl r9 │ │ │ │ + rsbseq r7, ip, r4, asr #32 │ │ │ │ + ldrsbeq r0, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrsbeq r0, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrheq r9, [r1], #-148 @ 0xffffff6c @ │ │ │ │ │ │ │ │ 002bfb58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r1 │ │ │ │ @@ -121184,15 +121184,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 99c54c │ │ │ │ + bl 99c5f4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bfc6c │ │ │ │ ldr r3, [pc, #236] @ 2bfc98 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bfbc8 │ │ │ │ @@ -121233,15 +121233,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r1, sp │ │ │ │ mov r0, r5 │ │ │ │ bl 2b35bc │ │ │ │ b 2bfbe0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ mvn r0, #0 │ │ │ │ b 2bfc04 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ 2bfca0 │ │ │ │ ldr r1, [pc, #44] @ 2bfca4 │ │ │ │ ldr r0, [pc, #44] @ 2bfca8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -121250,17 +121250,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq sl, lr, r4, lsr #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, pc, r0, ror #22 │ │ │ │ addseq sl, lr, r0, lsl pc │ │ │ │ - addeq sl, r6, r4, ror r4 │ │ │ │ - rsbseq lr, r1, r4, ror #4 │ │ │ │ - @ instruction: 0x00753490 │ │ │ │ + addeq sl, r6, r4, lsl r5 │ │ │ │ + rsbseq lr, r1, r4, lsl #6 │ │ │ │ + rsbseq r3, r5, r0, lsr r5 │ │ │ │ andeq r1, r0, pc, asr #1 │ │ │ │ │ │ │ │ 002bfcb0 : │ │ │ │ mul r2, r1, r2 │ │ │ │ add r0, r2, #15 │ │ │ │ bic r0, r0, #15 │ │ │ │ b 2487f8 │ │ │ │ @@ -121287,15 +121287,15 @@ │ │ │ │ bl 2b5cf4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, r4, #552 @ 0x228 │ │ │ │ ldr fp, [r4, #560] @ 0x230 │ │ │ │ bl 2b7d20 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ - bl 9b5e00 │ │ │ │ + bl 9b5ea8 │ │ │ │ ldr ip, [r4, #764] @ 0x2fc │ │ │ │ mov lr, r5 │ │ │ │ ldm r5!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #32 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r5, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -121373,15 +121373,15 @@ │ │ │ │ ldrb r2, [r3, #5] │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ ldr r9, [r4, #764] @ 0x2fc │ │ │ │ ldr r1, [r9, #8] │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 9b5dbc │ │ │ │ + bl 9b5e64 │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ str r3, [r7, #64] @ 0x40 │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -121443,18 +121443,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 24854c │ │ │ │ b 2bff3c │ │ │ │ addseq sl, lr, r8, lsl #27 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - rsbseq r0, r2, r8, lsr #32 │ │ │ │ + rsbseq r0, r2, r8, asr #1 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbseq pc, r1, r0, lsl pc @ │ │ │ │ - rsbseq pc, r1, r4, lsr #29 │ │ │ │ + ldrheq pc, [r1], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq pc, r1, r4, asr #30 │ │ │ │ │ │ │ │ 002bff9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -121462,15 +121462,15 @@ │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bffcc │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bl 24ab80 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b5e0c │ │ │ │ + b 9b5eb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2456] @ 0x998 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #4 │ │ │ │ mov ip, r0 │ │ │ │ @@ -121990,17 +121990,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq sl, lr, ip, lsl fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, lr, ip, ror #15 │ │ │ │ - addeq r9, r6, r4, lsl #22 │ │ │ │ - rsbseq pc, r1, r8, ror #12 │ │ │ │ - rsbseq pc, r1, r4, lsl #13 │ │ │ │ + addeq r9, r6, r4, lsr #23 │ │ │ │ + rsbseq pc, r1, r8, lsl #14 │ │ │ │ + rsbseq pc, r1, r4, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2448] @ 0x990 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov ip, r0 │ │ │ │ @@ -122536,17 +122536,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ @ instruction: 0x009ea2d4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r9, lr, ip, pc @ │ │ │ │ - addeq r9, r6, r0, lsl #5 │ │ │ │ - rsbseq lr, r1, r4, ror #27 │ │ │ │ - rsbseq lr, r1, r0, lsl #28 │ │ │ │ + addeq r9, r6, r0, lsr #6 │ │ │ │ + rsbseq lr, r1, r4, lsl #29 │ │ │ │ + rsbseq lr, r1, r0, lsr #29 │ │ │ │ │ │ │ │ 002c10a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -122739,25 +122739,25 @@ │ │ │ │ ldrb r9, [r4, #646] @ 0x286 │ │ │ │ and sl, sl, r2, lsr r0 │ │ │ │ ldrb r0, [r4, #642] @ 0x282 │ │ │ │ mov r8, #255 @ 0xff │ │ │ │ and r9, r9, r2, lsr r0 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r3, r8, r0 │ │ │ │ - bl 9d4e08 │ │ │ │ + bl 9d4eb0 │ │ │ │ strb r0, [r7, r5] │ │ │ │ ldrb r1, [r4, #645] @ 0x285 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, sl, r8, r0 │ │ │ │ - bl 9d4e08 │ │ │ │ + bl 9d4eb0 │ │ │ │ strb r0, [r6, #1] │ │ │ │ ldrb r1, [r4, #646] @ 0x286 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r9, r8, r0 │ │ │ │ - bl 9d4e08 │ │ │ │ + bl 9d4eb0 │ │ │ │ and r0, r0, r8 │ │ │ │ strb r0, [r6, #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -122789,15 +122789,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ b 24b030 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #40] @ 2c14a8 │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ bl 248b04 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -122811,15 +122811,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r4, r5, #552 @ 0x228 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b5e00 │ │ │ │ + bl 9b5ea8 │ │ │ │ ldr ip, [r5, #760] @ 0x2f8 │ │ │ │ mov lr, r4 │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -123134,15 +123134,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ bl 2c1710 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 24b228 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9b5dbc │ │ │ │ + bl 9b5e64 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #552] @ 2c1c18 │ │ │ │ bl 2a8ee4 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 248918 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -123162,15 +123162,15 @@ │ │ │ │ mov r3, r8 │ │ │ │ bl 24a43c │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 24b228 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9b5dbc │ │ │ │ + bl 9b5e64 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #440] @ 2c1c18 │ │ │ │ bl 2a8ee4 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 248918 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -123224,15 +123224,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #176] @ 0xb0 │ │ │ │ ldr r1, [r3, #192] @ 0xc0 │ │ │ │ bl 2b7ca0 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9b5e00 │ │ │ │ + bl 9b5ea8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #196] @ 2c1c1c │ │ │ │ ldr r3, [pc, #156] @ 2c1bf8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -123270,17 +123270,17 @@ │ │ │ │ bl 248678 │ │ │ │ mvn r0, #0 │ │ │ │ b 2c1b50 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009e92f0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - addeq r8, r6, r8, asr #21 │ │ │ │ + addeq r8, r6, r8, ror #22 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - ldrsbeq fp, [r1], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq fp, r1, r4, ror sl │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ addseq r8, lr, r4, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -123290,15 +123290,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ bl 2488c4 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #176] @ 0xb0 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, r4, r1 │ │ │ │ - bl 9b5dbc │ │ │ │ + bl 9b5e64 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r3, #192] @ 0xc0 │ │ │ │ ldr r3, [r3, #176] @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, r3 │ │ │ │ bl 24962c │ │ │ │ @@ -123409,15 +123409,15 @@ │ │ │ │ beq 2c1f5c │ │ │ │ ldr r2, [r0, r3, lsl #2] │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r1, r2 │ │ │ │ bne 2c1f00 │ │ │ │ add r1, r4, #64 @ 0x40 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9b5dbc │ │ │ │ + bl 9b5e64 │ │ │ │ lsl r3, r7, #3 │ │ │ │ sub r7, r3, r7 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ add r7, r9, r7, lsl #3 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ str r3, [r7, #216] @ 0xd8 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ @@ -123453,15 +123453,15 @@ │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ bl 2b7ca0 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9b5e00 │ │ │ │ + bl 9b5ea8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -123536,18 +123536,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 24854c │ │ │ │ b 2c1ff0 │ │ │ │ addseq r8, lr, r8, asr sp │ │ │ │ andeq r1, r0, r4, asr r8 │ │ │ │ andeq r2, r0, r4, lsr #31 │ │ │ │ - rsbseq sp, r1, r4, lsl #29 │ │ │ │ + rsbseq sp, r1, r4, lsr #30 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - ldrsbeq sp, [r1], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq sp, r1, r8, lsl #28 │ │ │ │ + rsbseq sp, r1, r8, ror pc │ │ │ │ + rsbseq sp, r1, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ add r3, r0, #86016 @ 0x15000 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #664] @ 2c22f0 │ │ │ │ @@ -123667,15 +123667,15 @@ │ │ │ │ bgt 2c2108 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ beq 2c22a8 │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, r4, lsl #5 │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi 2c22a8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #1 │ │ │ │ mul ip, r3, r3 │ │ │ │ @@ -123694,15 +123694,15 @@ │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne 2c2280 │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ sub r1, r5, r4 │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ b 2c22ac │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #72] @ 2c22fc │ │ │ │ ldr r3, [pc, #60] @ 2c22f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -123871,15 +123871,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2c25d4 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -123897,15 +123897,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2c25b0 │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ b 2c25d8 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2c2624 │ │ │ │ ldr r3, [pc, #60] @ 2c2620 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -124073,15 +124073,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2c28fc │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -124099,15 +124099,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2c28d8 │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ b 2c2900 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2c294c │ │ │ │ ldr r3, [pc, #60] @ 2c2948 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -124254,32 +124254,32 @@ │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r7, r6, r8, ror #17 │ │ │ │ - @ instruction: 0x008678b0 │ │ │ │ - addeq r7, r6, r8, ror r8 │ │ │ │ - addeq r7, r6, r0, asr #16 │ │ │ │ - addeq r7, r6, r0, lsl #16 │ │ │ │ + addeq r7, r6, r8, lsl #19 │ │ │ │ + addeq r7, r6, r0, asr r9 │ │ │ │ + addeq r7, r6, r8, lsl r9 │ │ │ │ + addeq r7, r6, r0, ror #17 │ │ │ │ + addeq r7, r6, r0, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ ldr r2, [r3, #140] @ 0x8c │ │ │ │ add r0, r3, #136 @ 0x88 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ - bl 9b5dbc │ │ │ │ + bl 9b5e64 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [r3, #160] @ 0xa0 │ │ │ │ ldr ip, [r3, #144] @ 0x90 │ │ │ │ @@ -124494,15 +124494,15 @@ │ │ │ │ add r3, r3, r5 │ │ │ │ str r3, [r6, #560] @ 0x230 │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ b 2c2da8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r7, lr, r8, ror lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r6, r4, ror #12 │ │ │ │ + addeq r7, r6, r4, lsl #14 │ │ │ │ @ instruction: 0xffffe4ec │ │ │ │ @ instruction: 0xffffe468 │ │ │ │ @ instruction: 0x009e7cb4 │ │ │ │ addseq r7, lr, r4, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -124566,15 +124566,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - umulleq r7, r6, r4, r3 │ │ │ │ + addeq r7, r6, r4, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3496] @ 0xda8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 2c32dc │ │ │ │ mov r7, r3 │ │ │ │ @@ -124622,15 +124622,15 @@ │ │ │ │ add r3, r3, #7 │ │ │ │ asr r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2c32b8 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9b5dbc │ │ │ │ + bl 9b5e64 │ │ │ │ mov r0, r8 │ │ │ │ bl 24a55c │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24a520 │ │ │ │ @@ -124706,15 +124706,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #144] @ 0x90 │ │ │ │ ldr r1, [r3, #160] @ 0xa0 │ │ │ │ bl 2b7ca0 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9b5e00 │ │ │ │ + bl 9b5ea8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #116] @ 2c32f4 │ │ │ │ ldr r3, [pc, #92] @ 2c32e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #556] @ 0x22c │ │ │ │ @@ -125244,15 +125244,15 @@ │ │ │ │ b 2c3a3c │ │ │ │ mov r8, r9 │ │ │ │ mov fp, #0 │ │ │ │ b 2c3968 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009e76f8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, r4, ror #29 │ │ │ │ + addeq r6, r6, r4, lsl #31 │ │ │ │ addseq r7, lr, ip, ror #7 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ @@ -125263,15 +125263,15 @@ │ │ │ │ ldr ip, [sp, #184] @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #24] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr sl, [pc, #3816] @ 2c4a08 │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ add r5, sl, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c42d4 │ │ │ │ @@ -125317,25 +125317,25 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrb r3, [r9, #5] │ │ │ │ ldr r5, [pc, #3600] @ 2c4a0c │ │ │ │ mul r2, r1, r2 │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r5, pc, r5 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ ldr r1, [r5, #120] @ 0x78 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ cmp r0, #1 │ │ │ │ ble 2c3e70 │ │ │ │ cmp r0, #256 @ 0x100 │ │ │ │ movlt r1, r0 │ │ │ │ movge r1, #256 @ 0x100 │ │ │ │ ldrb r3, [r7, #621] @ 0x26d │ │ │ │ ldr ip, [sp, #28] │ │ │ │ @@ -125461,20 +125461,20 @@ │ │ │ │ ldrb r1, [r9, #4] │ │ │ │ mov r2, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ lsl r1, r1, #3 │ │ │ │ mov r4, r0 │ │ │ │ add r6, r6, r1 │ │ │ │ ldrd r0, [r6] │ │ │ │ - bl 9d5990 │ │ │ │ + bl 9d5a38 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ clz r8, r0 │ │ │ │ ldrd r0, [r6, #8] │ │ │ │ - bl 9d5968 │ │ │ │ + bl 9d5a10 │ │ │ │ lsr r8, r8, #5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c3f8c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ b 2c3be8 │ │ │ │ @@ -125654,15 +125654,15 @@ │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r3, r2, r2, lsl #1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ mov r1, r8 │ │ │ │ lsl r4, r2, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9b5dbc │ │ │ │ + bl 9b5e64 │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r5, [r3, #6] │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r3, #128] @ 0x80 │ │ │ │ mov sl, r2 │ │ │ │ bne 2c47bc │ │ │ │ @@ -125763,15 +125763,15 @@ │ │ │ │ ldr r0, [pc, #1864] @ 2c4a28 │ │ │ │ bl 24b030 │ │ │ │ ldr r3, [pc, #1860] @ 2c4a2c │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sl, r4] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r0, #4]! │ │ │ │ - bl 990d44 │ │ │ │ + bl 990dec │ │ │ │ b 2c3b44 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2c3d44 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b 2c3c8c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2c3f00 │ │ │ │ @@ -125814,15 +125814,15 @@ │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r4, r8 │ │ │ │ bhi 2c4380 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ bl 2c5968 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r5, [sl, r0] │ │ │ │ beq 2c43e0 │ │ │ │ ldr r2, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ bne 2c44fc │ │ │ │ @@ -126034,15 +126034,15 @@ │ │ │ │ add ip, ip, #1 │ │ │ │ cmp r3, ip │ │ │ │ bne 2c4200 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r5, #2 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b5e00 │ │ │ │ + bl 9b5ea8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ mul r2, r5, r2 │ │ │ │ mov ip, #1 │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, #3 │ │ │ │ @@ -126217,26 +126217,26 @@ │ │ │ │ mov lr, #0 │ │ │ │ b 2c3cd8 │ │ │ │ mov ip, #0 │ │ │ │ b 2c3f58 │ │ │ │ addseq r7, lr, r0, lsl r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - addeq r6, r6, ip, lsr #14 │ │ │ │ - addeq r6, r6, r0, lsr #10 │ │ │ │ + addeq r6, r6, ip, asr #15 │ │ │ │ + addeq r6, r6, r0, asr #11 │ │ │ │ addseq r6, lr, r4, lsl #25 │ │ │ │ - addeq r6, r6, ip, lsr r3 │ │ │ │ + ldrdeq r6, [r6], ip │ │ │ │ @ instruction: 0x009e6af4 │ │ │ │ - @ instruction: 0x008662bc │ │ │ │ - addeq r6, r6, r8, lsr r2 │ │ │ │ + addeq r6, r6, ip, asr r3 │ │ │ │ + ldrdeq r6, [r6], r8 │ │ │ │ andeq r1, r0, ip, lsl #8 │ │ │ │ @ instruction: 0xffffd17c │ │ │ │ addseq r6, lr, r0, asr #12 │ │ │ │ - strdeq r5, [r6], r0 │ │ │ │ - @ instruction: 0x00865db4 │ │ │ │ + umulleq r5, r6, r0, lr │ │ │ │ + addeq r5, r6, r4, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ ldrb r1, [sp, #84] @ 0x54 │ │ │ │ @@ -126258,15 +126258,15 @@ │ │ │ │ cmp r6, r3 │ │ │ │ bge 2c4b0c │ │ │ │ cmp r6, sl │ │ │ │ movlt r7, r6 │ │ │ │ movge r7, sl │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9d4e08 │ │ │ │ + bl 9d4eb0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ ble 2c4aec │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov lr, r3 │ │ │ │ mov ip, #0 │ │ │ │ @@ -126334,15 +126334,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r5, r6, ip, lsr #17 │ │ │ │ + addeq r5, r6, ip, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r9, r0, #86016 @ 0x15000 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ @@ -126380,15 +126380,15 @@ │ │ │ │ ldr r1, [pc, #2520] @ 2c565c │ │ │ │ ldrb r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, r0, lsl #1 │ │ │ │ add r1, r1, #640 @ 0x280 │ │ │ │ add r1, r1, r0, lsl #3 │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ - bl 9d5954 │ │ │ │ + bl 9d59fc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c55f0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mul r3, r8, r3 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ blt 2c5528 │ │ │ │ ldr r3, [r4, #760] @ 0x2f8 │ │ │ │ @@ -126398,15 +126398,15 @@ │ │ │ │ ldr r3, [pc, #2452] @ 2c5660 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #80] @ 0x50 │ │ │ │ cmp r6, r1 │ │ │ │ movlt r1, r6 │ │ │ │ - bl 9d4e08 │ │ │ │ + bl 9d4eb0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, r3, r8 │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ bge 2c5648 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r3 │ │ │ │ @@ -127005,16 +127005,16 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ b 2c4f64 │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ b 2c4e2c │ │ │ │ - addeq r5, r6, ip, lsr #13 │ │ │ │ - addeq r5, r6, r8, ror #12 │ │ │ │ + addeq r5, r6, ip, asr #14 │ │ │ │ + addeq r5, r6, r8, lsl #14 │ │ │ │ │ │ │ │ 002c5664 : │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr ip, [ip, #760] @ 0x2f8 │ │ │ │ mov lr, #7 │ │ │ │ str lr, [ip] │ │ │ │ @@ -127049,28 +127049,28 @@ │ │ │ │ bl 24ab80 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #4 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ bne 2c56bc │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b5e0c │ │ │ │ + bl 9b5eb4 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9b5e0c │ │ │ │ + bl 9b5eb4 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b5e0c │ │ │ │ + bl 9b5eb4 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9b5e0c │ │ │ │ + bl 9b5eb4 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - b 9b5e0c │ │ │ │ + b 9b5eb4 │ │ │ │ │ │ │ │ 002c572c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -127322,21 +127322,21 @@ │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ mov r5, r3 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r8, r2 │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b5e00 │ │ │ │ + bl 9b5ea8 │ │ │ │ mul r1, r9, r5 │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ mla r1, sl, r1, sl │ │ │ │ add r0, r0, #8 │ │ │ │ add sl, r6, #552 @ 0x228 │ │ │ │ - bl 9b5dbc │ │ │ │ + bl 9b5e64 │ │ │ │ mov fp, sl │ │ │ │ ldm sl!, {r0, r1, r2, r3} │ │ │ │ add lr, sp, #8 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldr ip, [r6, #772] @ 0x304 │ │ │ │ ldm sl, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #8 │ │ │ │ @@ -127451,15 +127451,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strdeq r4, [r6], ip │ │ │ │ + umulleq r4, r6, ip, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2984] @ 0xba8 │ │ │ │ sub sp, sp, #1072 @ 0x430 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -127761,19 +127761,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ @ instruction: 0x009e4df4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, lr, ip, lsl #24 │ │ │ │ - addeq r4, r6, ip, asr r6 │ │ │ │ + strdeq r4, [r6], ip │ │ │ │ @ instruction: 0x009e49d8 │ │ │ │ - strdeq r4, [r6], r8 │ │ │ │ - rsbseq r9, r1, r0, lsr sp │ │ │ │ - rsbseq r9, r1, r4, asr #26 │ │ │ │ + umulleq r4, r6, r8, r5 │ │ │ │ + ldrsbeq r9, [r1], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r9, r1, r4, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ mul r2, r1, r2 │ │ │ │ @@ -128004,15 +128004,15 @@ │ │ │ │ bhi 2c6438 │ │ │ │ ldr sl, [sp, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #2 │ │ │ │ lsl r6, r3, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d4e08 │ │ │ │ + bl 9d4eb0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ asr r2, r6, #1 │ │ │ │ sub r8, r6, #1 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, r8, r1 │ │ │ │ mul r3, r2, r3 │ │ │ │ lsl r8, r1, #2 │ │ │ │ @@ -128029,15 +128029,15 @@ │ │ │ │ mov r9, #1 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r1, r6 │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9d4e08 │ │ │ │ + bl 9d4eb0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 2c66a8 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r5, r5, r8 │ │ │ │ @@ -128868,20 +128868,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r3, lr, r8, lsl #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, ip, ror #13 │ │ │ │ + addeq r3, r6, ip, lsl #15 │ │ │ │ addseq r3, lr, r8, lsl sl │ │ │ │ @ instruction: 0x009e39d0 │ │ │ │ - addeq r3, r6, r8, lsr #7 │ │ │ │ - rsbseq r8, r1, r0, ror #23 │ │ │ │ - ldrsheq r8, [r1], #-180 @ 0xffffff4c @ │ │ │ │ + addeq r3, r6, r8, asr #8 │ │ │ │ + rsbseq r8, r1, r0, lsl #25 │ │ │ │ + @ instruction: 0x00718c94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -129234,19 +129234,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ @ instruction: 0x009e37bc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, r8, lsr #2 │ │ │ │ + addeq r3, r6, r8, asr #3 │ │ │ │ @ instruction: 0x009e34b0 │ │ │ │ - strdeq r2, [r6], r0 │ │ │ │ - rsbseq r8, r1, r8, lsr #12 │ │ │ │ - rsbseq r8, r1, ip, lsr r6 │ │ │ │ + umulleq r2, r6, r0, lr │ │ │ │ + rsbseq r8, r1, r8, asr #13 │ │ │ │ + ldrsbeq r8, [r1], #-108 @ 0xffffff94 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -129597,19 +129597,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r3, lr, r8, lsl #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, r8, ror fp │ │ │ │ + addeq r2, r6, r8, lsl ip │ │ │ │ addseq r2, lr, r0, lsl #30 │ │ │ │ - addeq r2, r6, r4, asr #16 │ │ │ │ - rsbseq r8, r1, ip, ror r0 │ │ │ │ - @ instruction: 0x00718090 │ │ │ │ + addeq r2, r6, r4, ror #17 │ │ │ │ + rsbseq r8, r1, ip, lsl r1 │ │ │ │ + rsbseq r8, r1, r0, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -130345,20 +130345,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r2, lr, r4, ror r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r1, [r6], r8 │ │ │ │ + addeq r2, r6, r8, ror r0 │ │ │ │ addseq r2, lr, r4, lsl #6 │ │ │ │ @ instruction: 0x009e22bc │ │ │ │ - umulleq r1, r6, r4, ip │ │ │ │ - rsbseq r7, r1, ip, asr #9 │ │ │ │ - rsbseq r7, r1, r0, ror #9 │ │ │ │ + addeq r1, r6, r4, lsr sp │ │ │ │ + rsbseq r7, r1, ip, ror #10 │ │ │ │ + rsbseq r7, r1, r0, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -130711,19 +130711,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r2, lr, r8, lsr #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r4, lsl sl │ │ │ │ + @ instruction: 0x00861ab4 │ │ │ │ umullseq r1, lr, ip, sp │ │ │ │ - ldrdeq r1, [r6], ip │ │ │ │ - rsbseq r6, r1, r4, lsl pc │ │ │ │ - rsbseq r6, r1, r8, lsr #30 │ │ │ │ + addeq r1, r6, ip, ror r7 │ │ │ │ + ldrheq r6, [r1], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r6, r1, r8, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -131074,19 +131074,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ @ instruction: 0x009e1af4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r4, ror #8 │ │ │ │ + addeq r1, r6, r4, lsl #10 │ │ │ │ addseq r1, lr, ip, ror #15 │ │ │ │ - addeq r1, r6, r0, lsr r1 │ │ │ │ - rsbseq r6, r1, r8, ror #18 │ │ │ │ - rsbseq r6, r1, ip, ror r9 │ │ │ │ + ldrdeq r1, [r6], r0 │ │ │ │ + rsbseq r6, r1, r8, lsl #20 │ │ │ │ + rsbseq r6, r1, ip, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -131832,20 +131832,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r1, lr, r0, asr #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r6, r4, ror r8 │ │ │ │ + addeq r0, r6, r4, lsl r9 │ │ │ │ addseq r0, lr, r0, lsl ip │ │ │ │ addseq r0, lr, r0, asr #23 │ │ │ │ - addeq r0, r6, r8, asr r5 │ │ │ │ - @ instruction: 0x00715d90 │ │ │ │ - rsbseq r5, r1, r4, lsr #27 │ │ │ │ + strdeq r0, [r6], r8 │ │ │ │ + rsbseq r5, r1, r0, lsr lr │ │ │ │ + rsbseq r5, r1, r4, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -132591,20 +132591,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r0, lr, r4, ror #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq pc, r5, r8, ip @ │ │ │ │ + addeq pc, r5, r8, lsr sp @ │ │ │ │ addseq r0, lr, r4, lsr r0 │ │ │ │ addseq pc, sp, r4, ror #31 │ │ │ │ - addeq pc, r5, ip, ror r9 @ │ │ │ │ - ldrheq r5, [r1], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r5, r1, r8, asr #3 │ │ │ │ + addeq pc, r5, ip, lsl sl @ │ │ │ │ + rsbseq r5, r1, r4, asr r2 │ │ │ │ + rsbseq r5, r1, r8, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -133361,20 +133361,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq pc, sp, r8, lsl #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq pc, r5, r0, r0 @ │ │ │ │ + addeq pc, r5, r0, lsr r1 @ │ │ │ │ addseq pc, sp, ip, lsr #8 │ │ │ │ @ instruction: 0x009df3dc │ │ │ │ - addeq lr, r5, r4, ror sp │ │ │ │ - rsbseq r4, r1, ip, lsr #11 │ │ │ │ - rsbseq r4, r1, r0, asr #11 │ │ │ │ + addeq lr, r5, r4, lsl lr │ │ │ │ + rsbseq r4, r1, ip, asr #12 │ │ │ │ + rsbseq r4, r1, r0, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -134131,20 +134131,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq pc, sp, r0, lsl #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq lr, r5, r8, lsl #9 │ │ │ │ + addeq lr, r5, r8, lsr #10 │ │ │ │ addseq lr, sp, r4, lsr #16 │ │ │ │ @ instruction: 0x009de7d4 │ │ │ │ - addeq lr, r5, ip, ror #2 │ │ │ │ - rsbseq r3, r1, r4, lsr #19 │ │ │ │ - ldrheq r3, [r1], #-152 @ 0xffffff68 @ │ │ │ │ + addeq lr, r5, ip, lsl #4 │ │ │ │ + rsbseq r3, r1, r4, asr #20 │ │ │ │ + rsbseq r3, r1, r8, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r8, r4, #86016 @ 0x15000 │ │ │ │ @@ -134159,15 +134159,15 @@ │ │ │ │ ldr r5, [r8, #656] @ 0x290 │ │ │ │ cmp r3, #17 │ │ │ │ mov sl, r2 │ │ │ │ movne r6, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ beq 2cca0c │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 9b5e00 │ │ │ │ + bl 9b5ea8 │ │ │ │ add lr, r8, #552 @ 0x228 │ │ │ │ ldr ip, [r8, #772] @ 0x304 │ │ │ │ mov fp, lr │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ @@ -134240,15 +134240,15 @@ │ │ │ │ ldr r5, [r8, #772] @ 0x304 │ │ │ │ add ip, r5, #72 @ 0x48 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r0, r5, #104 @ 0x68 │ │ │ │ - bl 9b5e00 │ │ │ │ + bl 9b5ea8 │ │ │ │ ldr r3, [r5, #176] @ 0xb0 │ │ │ │ add r6, r5, #136 @ 0x88 │ │ │ │ cmp r4, r3 │ │ │ │ beq 2cc77c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #2360] @ 2cd060 │ │ │ │ mvn r1, #0 │ │ │ │ @@ -134273,15 +134273,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ streq r4, [r5, #176] @ 0xb0 │ │ │ │ bne 2cd02c │ │ │ │ ldr r0, [r8, #772] @ 0x304 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 9b5dbc │ │ │ │ + bl 9b5e64 │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2, #64] @ 0x40 │ │ │ │ str r2, [r5, #136] @ 0x88 │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ @@ -134840,19 +134840,19 @@ │ │ │ │ bl 24854c │ │ │ │ mvn r5, #0 │ │ │ │ ldr r3, [r8, #772] @ 0x304 │ │ │ │ b 2cc7f8 │ │ │ │ addseq lr, sp, r0, lsl #11 │ │ │ │ andeq r1, r0, r4, asr r8 │ │ │ │ andeq r2, r0, r4, lsr #31 │ │ │ │ - rsbseq r3, r1, r8, asr #13 │ │ │ │ + rsbseq r3, r1, r8, ror #14 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbseq r2, r1, r4, lsl #30 │ │ │ │ - ldrsbeq r2, [r1], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r2, r1, r4, lsr #31 │ │ │ │ + rsbseq r2, r1, ip, ror lr │ │ │ │ │ │ │ │ 002cd07c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -134902,22 +134902,22 @@ │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cd144 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ bl 24ab80 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 9b5e0c │ │ │ │ + bl 9b5eb4 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b5e0c │ │ │ │ + bl 9b5eb4 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - b 9b5e0c │ │ │ │ + b 9b5eb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #656] @ 2cd410 │ │ │ │ ldr r3, [pc, #656] @ 2cd414 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -135005,22 +135005,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 2cd434 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cd31c │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2cd268 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -135046,66 +135046,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #168] @ 2cd43c │ │ │ │ ldr r3, [pc, #168] @ 2cd440 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 2cd444 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2cd1d0 │ │ │ │ ldr r0, [pc, #124] @ 2cd448 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2cd304 │ │ │ │ ldr r0, [pc, #100] @ 2cd44c │ │ │ │ ldr r3, [pc, #100] @ 2cd450 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #92] @ 2cd454 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2cd1d0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umullseq sp, sp, ip, r9 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, sp, r4, lsl #19 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sp, sp, r8, lsr #18 │ │ │ │ andeq r1, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, r1, r8, lsr ip │ │ │ │ + ldrsbeq r2, [r1], #-200 @ 0xffffff38 @ │ │ │ │ muleq r0, r0, r3 │ │ │ │ - rsbseq r1, fp, ip, lsl #26 │ │ │ │ - rsbseq r2, r1, r8, asr ip │ │ │ │ - ldrsbeq r2, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r2, r1, r8, asr #23 │ │ │ │ - ldrheq r1, [fp], #-200 @ 0xffffff38 @ │ │ │ │ - ldrsheq r2, [r1], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r2, r1, r4, lsl #4 │ │ │ │ + rsbseq r1, fp, ip, lsr #27 │ │ │ │ + ldrsheq r2, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r2, r1, ip, ror r2 │ │ │ │ + rsbseq r2, r1, r8, ror #24 │ │ │ │ + rsbseq r1, fp, r8, asr sp │ │ │ │ + @ instruction: 0x00712c9c │ │ │ │ + rsbseq r2, r1, r4, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1220] @ 2cd934 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -135182,55 +135182,55 @@ │ │ │ │ bne 2cd650 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 7a8044 │ │ │ │ + bl 7a80ec │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2cd760 │ │ │ │ ldr fp, [pc, #916] @ 2cd950 │ │ │ │ ldr r9, [pc, #916] @ 2cd954 │ │ │ │ ldr sl, [pc, #916] @ 2cd958 │ │ │ │ add r9, pc, r9 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #884] @ 2cd95c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac404 │ │ │ │ + bl 7ac4ac │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7552cc │ │ │ │ + bl 755374 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [r4, #12] │ │ │ │ bne 2cd790 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7a87d4 │ │ │ │ + bl 7a887c │ │ │ │ ldr r1, [pc, #816] @ 2cd960 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r7, #496] @ 0x1f0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7a851c │ │ │ │ + bl 7a85c4 │ │ │ │ b 2cd4e8 │ │ │ │ bl 248e64 │ │ │ │ str r5, [r4, #16] │ │ │ │ b 2cd590 │ │ │ │ ldr r3, [pc, #768] @ 2cd964 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ @@ -135239,22 +135239,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 2cd968 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r7, #476] @ 0x1dc │ │ │ │ cmp r3, r5 │ │ │ │ beq 2cd568 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -135277,38 +135277,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #576] @ 2cd970 │ │ │ │ ldr r3, [pc, #576] @ 2cd974 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 2cd978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2cd4cc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ - bl 997618 │ │ │ │ + bl 9976c0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 2cd860 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997e78 │ │ │ │ + bl 997f20 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7afc │ │ │ │ b 2cd4e8 │ │ │ │ ldr r3, [pc, #484] @ 2cd97c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -135326,43 +135326,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #396] @ 2cd980 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2cd984 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2cd620 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #352] @ 2cd988 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2cd6ac │ │ │ │ ldr r0, [pc, #336] @ 2cd98c │ │ │ │ ldr r3, [pc, #336] @ 2cd990 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #328] @ 2cd994 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2cd4cc │ │ │ │ ldr r3, [pc, #260] @ 2cd96c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cd77c │ │ │ │ ldr r3, [pc, #208] @ 2cd94c │ │ │ │ @@ -135378,76 +135378,76 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #212] @ 2cd998 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 2cd99c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2cd77c │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #168] @ 2cd9a0 │ │ │ │ ldr r0, [pc, #168] @ 2cd9a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2cd620 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #144] @ 2cd9a8 │ │ │ │ ldr r0, [pc, #144] @ 2cd9ac │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2cd77c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq sp, sp, r0, lsr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, sp, r8, ror r6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sp, sp, ip, lsr #12 │ │ │ │ andeq r3, r0, r8, asr #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbseq sp, r0, r4, ror r3 │ │ │ │ - @ instruction: 0x0070d390 │ │ │ │ - addeq sp, r5, r4, lsr #12 │ │ │ │ - rsbseq r2, r1, r0, lsl #22 │ │ │ │ + rsbseq sp, r0, r4, lsl r4 │ │ │ │ + rsbseq sp, r0, r0, lsr r4 │ │ │ │ + addeq sp, r5, r4, asr #13 │ │ │ │ + rsbseq r2, r1, r0, lsr #23 │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, r1, r0, ror #18 │ │ │ │ + rsbseq r2, r1, r0, lsl #20 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - rsbseq r1, fp, r0, ror r9 │ │ │ │ - rsbseq r2, r1, ip, ror r9 │ │ │ │ - rsbseq r1, r1, r0, asr #28 │ │ │ │ + rsbseq r1, fp, r0, lsl sl │ │ │ │ + rsbseq r2, r1, ip, lsl sl │ │ │ │ + rsbseq r1, r1, r0, ror #29 │ │ │ │ andeq r3, r0, r4, lsr #2 │ │ │ │ - rsbseq r7, r8, r0, asr #18 │ │ │ │ - rsbseq r2, r1, r4, ror #17 │ │ │ │ - rsbseq r2, r1, r8, lsr r8 │ │ │ │ - rsbseq r1, fp, r4, ror #16 │ │ │ │ - rsbseq r2, r1, r8, ror #16 │ │ │ │ - ldrheq r1, [r1], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r2, r1, ip, lsl #16 │ │ │ │ - ldrheq r1, [r1], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq r7, r8, ip, lsr r8 │ │ │ │ - rsbseq r2, r1, r8, asr #16 │ │ │ │ - ldrheq r2, [r1], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r1, r1, r0, ror #25 │ │ │ │ + rsbseq r7, r8, r0, ror #19 │ │ │ │ + rsbseq r2, r1, r4, lsl #19 │ │ │ │ + ldrsbeq r2, [r1], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r1, fp, r4, lsl #18 │ │ │ │ + rsbseq r2, r1, r8, lsl #18 │ │ │ │ + rsbseq r1, r1, r0, asr lr │ │ │ │ + rsbseq r2, r1, ip, lsr #17 │ │ │ │ + rsbseq r1, r1, r4, asr sp │ │ │ │ + ldrsbeq r7, [r8], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r2, r1, r8, ror #17 │ │ │ │ + rsbseq r2, r1, r8, asr r8 │ │ │ │ + rsbseq r1, r1, r0, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #816] @ 2cdcf8 │ │ │ │ ldr r3, [pc, #816] @ 2cdcfc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -135456,15 +135456,15 @@ │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 7b0374 │ │ │ │ + bl 7b041c │ │ │ │ ldr r5, [pc, #772] @ 2cdd00 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, r6 │ │ │ │ bne 2cda70 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cda68 │ │ │ │ @@ -135473,15 +135473,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #29 │ │ │ │ - bl 7acc90 │ │ │ │ + bl 7acd38 │ │ │ │ add r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [pc, #708] @ 2cdd08 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r6, #476] @ 0x1dc │ │ │ │ sub r3, r3, #256 @ 0x100 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -135491,25 +135491,25 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ bl 248e64 │ │ │ │ b 2cda10 │ │ │ │ add r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r7, [r3, #472] @ 0x1d8 │ │ │ │ - bl 997618 │ │ │ │ + bl 9976c0 │ │ │ │ ldr r3, [pc, #644] @ 2cdd0c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ bne 2cdb7c │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7afc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 997e78 │ │ │ │ + bl 997f20 │ │ │ │ ldr r2, [pc, #608] @ 2cdd10 │ │ │ │ ldr r3, [pc, #584] @ 2cdcfc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -135577,26 +135577,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r6, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #324] @ 2cdd24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2cdd28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2cda98 │ │ │ │ ldr r3, [pc, #264] @ 2cdd18 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cdb30 │ │ │ │ ldr r3, [pc, #248] @ 2cdd1c │ │ │ │ @@ -135613,72 +135613,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #188] @ 2cdd2c │ │ │ │ ldr r2, [pc, #188] @ 2cdd30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2cdd34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2cdb30 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #136] @ 2cdd38 │ │ │ │ ldr r0, [pc, #136] @ 2cdd3c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2cda98 │ │ │ │ ldr r1, [pc, #112] @ 2cdd40 │ │ │ │ ldr r3, [pc, #112] @ 2cdd44 │ │ │ │ ldr r0, [pc, #112] @ 2cdd48 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2cdb30 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq sp, sp, r4, asr r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, sp, r4, lsr #2 │ │ │ │ andeq r3, r0, ip, asr r0 │ │ │ │ - addeq sp, r5, r4, lsr #3 │ │ │ │ + addeq sp, r5, r4, asr #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sp, sp, ip, rrx │ │ │ │ - addeq sp, r5, r4, lsl #1 │ │ │ │ + addeq sp, r5, r4, lsr #2 │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, r1, r4, lsr #11 │ │ │ │ - @ instruction: 0x00711998 │ │ │ │ - rsbseq r1, fp, r0, lsr r4 │ │ │ │ - rsbseq r2, r1, r8, lsr #10 │ │ │ │ - ldrsheq r1, [r1], #-140 @ 0xffffff74 @ │ │ │ │ - ldrsbeq r2, [r1], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r1, r1, r8, asr #18 │ │ │ │ - rsbseq r1, fp, ip, asr #7 │ │ │ │ - rsbseq r2, r1, r0, asr #9 │ │ │ │ - rsbseq r1, r1, r0, lsr #18 │ │ │ │ + rsbseq r2, r1, r4, asr #12 │ │ │ │ + rsbseq r1, r1, r8, lsr sl │ │ │ │ + ldrsbeq r1, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r2, r1, r8, asr #11 │ │ │ │ + @ instruction: 0x0071199c │ │ │ │ + rsbseq r2, r1, r4, ror r5 │ │ │ │ + rsbseq r1, r1, r8, ror #19 │ │ │ │ + rsbseq r1, fp, ip, ror #8 │ │ │ │ + rsbseq r2, r1, r0, ror #10 │ │ │ │ + rsbseq r1, r1, r0, asr #19 │ │ │ │ │ │ │ │ 002cdd4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -135706,28 +135706,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7b0374 │ │ │ │ + bl 7b041c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cde58 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cde50 │ │ │ │ ldr r2, [pc, #136] @ 2cde78 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7acc90 │ │ │ │ + bl 7acd38 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #104] @ 2cde7c │ │ │ │ ldr r3, [pc, #92] @ 2cde74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -135743,15 +135743,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248e64 │ │ │ │ b 2cdde8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7afc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 997e78 │ │ │ │ + bl 997f20 │ │ │ │ b 2cde0c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq ip, sp, r4, ror sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ addseq ip, sp, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -135766,23 +135766,23 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 7b0374 │ │ │ │ + bl 7b041c │ │ │ │ ldr r5, [pc, #176] @ 2cdf7c │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, r4 │ │ │ │ beq 2cdf28 │ │ │ │ bl 2b7afc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 997e78 │ │ │ │ + bl 997f20 │ │ │ │ ldr r2, [pc, #148] @ 2cdf80 │ │ │ │ ldr r3, [pc, #136] @ 2cdf78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -135805,15 +135805,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7acc90 │ │ │ │ + bl 7acd38 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2cdee4 │ │ │ │ bl 248e64 │ │ │ │ b 2cdf38 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq ip, sp, r4, lsl #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @@ -135840,51 +135840,51 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ bne 2ce0c4 │ │ │ │ ands r5, r5, #24 │ │ │ │ bne 2ce0b8 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7abd44 │ │ │ │ + bl 7abdec │ │ │ │ ldr r9, [pc, #420] @ 2ce190 │ │ │ │ ldr r7, [pc, #420] @ 2ce194 │ │ │ │ ldr sl, [pc, #420] @ 2ce198 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #384] @ 2ce19c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac404 │ │ │ │ + bl 7ac4ac │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7552cc │ │ │ │ + bl 755374 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #344] @ 2ce1a0 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ce0d4 │ │ │ │ ldr r1, [pc, #320] @ 2ce1a4 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7abf44 │ │ │ │ + bl 7abfec │ │ │ │ ldr r2, [pc, #300] @ 2ce1a8 │ │ │ │ ldr r3, [pc, #264] @ 2ce188 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -135923,53 +135923,53 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #128] @ 2ce1b8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2ce1bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2ce05c │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 2ce1c0 │ │ │ │ ldr r0, [pc, #84] @ 2ce1c4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2ce05c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq ip, sp, r4, ror fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, sp, r0, ror #22 │ │ │ │ - rsbseq ip, r0, r4, asr #18 │ │ │ │ - rsbseq ip, r0, r0, ror #18 │ │ │ │ - addeq ip, r5, r0, lsr #24 │ │ │ │ - rsbseq r2, r1, r0, lsr #3 │ │ │ │ + rsbseq ip, r0, r4, ror #19 │ │ │ │ + rsbseq ip, r0, r0, lsl #20 │ │ │ │ + addeq ip, r5, r0, asr #25 │ │ │ │ + rsbseq r2, r1, r0, asr #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ addseq ip, sp, r0, lsr #21 │ │ │ │ andeq r3, r0, r4, lsr #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, ip, ip, asr #7 │ │ │ │ - rsbseq r1, r1, r0, lsr #31 │ │ │ │ - @ instruction: 0x007c2398 │ │ │ │ - ldrsbeq r1, [r1], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r2, ip, ip, ror #8 │ │ │ │ + rsbseq r2, r1, r0, asr #32 │ │ │ │ + rsbseq r2, ip, r8, lsr r4 │ │ │ │ + rsbseq r2, r1, r0, ror r0 │ │ │ │ │ │ │ │ 002ce1c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r0, [r2, #16] │ │ │ │ @@ -135994,57 +135994,57 @@ │ │ │ │ add r9, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r9, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 7a8044 │ │ │ │ + bl 7a80ec │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2ce330 │ │ │ │ ldr fp, [pc, #440] @ 2ce40c │ │ │ │ ldr r8, [pc, #440] @ 2ce410 │ │ │ │ ldr sl, [pc, #440] @ 2ce414 │ │ │ │ add r8, pc, r8 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #408] @ 2ce418 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac404 │ │ │ │ + bl 7ac4ac │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7552cc │ │ │ │ + bl 755374 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #368] @ 2ce41c │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ce350 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7a87d4 │ │ │ │ + bl 7a887c │ │ │ │ ldr r1, [pc, #336] @ 2ce420 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r9, #496] @ 0x1f0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7a851c │ │ │ │ + bl 7a85c4 │ │ │ │ ldr r2, [pc, #304] @ 2ce424 │ │ │ │ ldr r3, [pc, #268] @ 2ce404 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -136055,15 +136055,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997e78 │ │ │ │ + bl 997f20 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7afc │ │ │ │ b 2ce2ec │ │ │ │ bl 248e64 │ │ │ │ str r6, [r4, #16] │ │ │ │ b 2ce21c │ │ │ │ ldr r3, [pc, #208] @ 2ce428 │ │ │ │ @@ -136084,53 +136084,53 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #128] @ 2ce434 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2ce438 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2ce2c0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 2ce43c │ │ │ │ ldr r0, [pc, #84] @ 2ce440 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2ce2c0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq ip, sp, r4, lsr r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, sp, ip, lsl r9 │ │ │ │ - ldrsbeq ip, [r0], #-108 @ 0xffffff94 @ │ │ │ │ - ldrsheq ip, [r0], #-104 @ 0xffffff98 @ │ │ │ │ - @ instruction: 0x0085c9b8 │ │ │ │ - rsbseq r1, r1, r4, asr pc │ │ │ │ + rsbseq ip, r0, ip, ror r7 │ │ │ │ + @ instruction: 0x0070c798 │ │ │ │ + addeq ip, r5, r8, asr sl │ │ │ │ + ldrsheq r1, [r1], #-244 @ 0xffffff0c @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ addseq ip, sp, r8, lsr #16 │ │ │ │ andeq r3, r0, r4, lsr #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r6, r8, r0, lsl #27 │ │ │ │ - rsbseq r1, r1, r4, lsr #26 │ │ │ │ - rsbseq r6, r8, ip, asr #26 │ │ │ │ - rsbseq r1, r1, r8, asr sp │ │ │ │ + rsbseq r6, r8, r0, lsr #28 │ │ │ │ + rsbseq r1, r1, r4, asr #27 │ │ │ │ + rsbseq r6, r8, ip, ror #27 │ │ │ │ + ldrsheq r1, [r1], #-216 @ 0xffffff28 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov lr, #102400 @ 0x19000 │ │ │ │ sub ip, sp, ip │ │ │ │ sub lr, ip, lr │ │ │ │ sub ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -136189,15 +136189,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce500 │ │ │ │ ldr r5, [pc, #1400] @ 2ceab8 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ ldrb r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ceeb8 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #1364] @ 2ceabc │ │ │ │ ldr r3, [pc, #1364] @ 2ceac0 │ │ │ │ ldr ip, [r0] │ │ │ │ @@ -136221,15 +136221,15 @@ │ │ │ │ ldrb r3, [r0, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce68c │ │ │ │ ldr r1, [pc, #1284] @ 2ceac8 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #1260] @ 2ceacc │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ blx r3 │ │ │ │ @@ -136244,17 +136244,17 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r0, r9 │ │ │ │ str r5, [r6, #12] │ │ │ │ str r5, [r6, #8] │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ mov r0, r4 │ │ │ │ - bl 990130 │ │ │ │ + bl 9901d8 │ │ │ │ mov r0, r6 │ │ │ │ bl 248b04 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #1164] @ 2cead4 │ │ │ │ ldr r3, [pc, #1104] @ 2cea9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #102400 @ 0x19000 │ │ │ │ @@ -136270,34 +136270,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b5ddc │ │ │ │ + bl 9b5e84 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cec94 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r7, [pc, #1064] @ 2cead8 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [pc, #1036] @ 2ceadc │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr sl, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b5bd0 │ │ │ │ + bl 9b5c78 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add ip, sl, #86016 @ 0x15000 │ │ │ │ mov r5, #0 │ │ │ │ add fp, sp, #81920 @ 0x14000 │ │ │ │ add fp, fp, #912 @ 0x390 │ │ │ │ str r5, [r3, #-824] @ 0xfffffcc8 │ │ │ │ str r5, [r3, #-820] @ 0xfffffccc │ │ │ │ @@ -136433,15 +136433,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -136450,15 +136450,15 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #396] @ 2ceae4 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2ce838 │ │ │ │ mov r6, r3 │ │ │ │ b 2ce538 │ │ │ │ ldr r1, [pc, #368] @ 2ceae8 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -136475,15 +136475,15 @@ │ │ │ │ bne 2ced74 │ │ │ │ ldr r0, [pc, #312] @ 2ceaec │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [r4] │ │ │ │ ldr r1, [fp, #3712] @ 0xe80 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ cmp r6, r1 │ │ │ │ ldr r0, [r9] │ │ │ │ bcs 2ce8ac │ │ │ │ sub r1, r1, r6 │ │ │ │ @@ -136507,20 +136507,20 @@ │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ ldr r1, [pc, #188] @ 2ceaf0 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r5, [sl] │ │ │ │ add r0, r3, #86016 @ 0x15000 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b5e0c │ │ │ │ + bl 9b5eb4 │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -136533,47 +136533,47 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ umullseq ip, sp, r4, r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r9, r1, r8, lsr r3 │ │ │ │ addseq ip, sp, ip, asr r6 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r1, r1, ip, lsl #26 │ │ │ │ - rsbseq r1, r1, ip, ror #25 │ │ │ │ + rsbseq r1, r1, ip, lsr #27 │ │ │ │ + rsbseq r1, r1, ip, lsl #27 │ │ │ │ andeq r1, r0, ip, asr #19 │ │ │ │ - rsbseq r1, r1, r4, lsr #25 │ │ │ │ + rsbseq r1, r1, r4, asr #26 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r0, r1, ip, asr #4 │ │ │ │ - rsbseq r0, r1, r8, lsl r2 │ │ │ │ - rsbseq r1, r1, r4, lsl #24 │ │ │ │ - ldrsbeq r1, [r1], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r0, r1, ip, ror #5 │ │ │ │ + ldrheq r0, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r1, r1, r4, lsr #25 │ │ │ │ + rsbseq r1, r1, r0, ror ip │ │ │ │ @ instruction: 0x009dc4d4 │ │ │ │ - rsbseq r0, r1, ip, lsr #2 │ │ │ │ - rsbseq r1, r1, ip, lsr fp │ │ │ │ + rsbseq r0, r1, ip, asr #3 │ │ │ │ + ldrsbeq r1, [r1], #-188 @ 0xffffff44 @ │ │ │ │ andeq r3, r0, r0, lsl r1 │ │ │ │ - rsbseq r1, r1, ip, lsr #20 │ │ │ │ + rsbseq r1, r1, ip, asr #21 │ │ │ │ andeq r1, r0, r8, ror lr │ │ │ │ - rsbseq r1, r1, r4, asr #17 │ │ │ │ - rsbseq pc, r0, r8, lsr #27 │ │ │ │ - rsbseq pc, r0, r8, ror #24 │ │ │ │ - @ instruction: 0x0070fb9c │ │ │ │ + rsbseq r1, r1, r4, ror #18 │ │ │ │ + rsbseq pc, r0, r8, asr #28 │ │ │ │ + rsbseq pc, r0, r8, lsl #26 │ │ │ │ + rsbseq pc, r0, ip, lsr ip @ │ │ │ │ andeq r1, r0, r0, lsl pc │ │ │ │ - rsbseq r1, r1, r0, ror r5 │ │ │ │ - rsbseq r1, r1, r8, asr #8 │ │ │ │ - rsbseq r1, r1, r8, ror #11 │ │ │ │ + rsbseq r1, r1, r0, lsl r6 │ │ │ │ + rsbseq r1, r1, r8, ror #9 │ │ │ │ + rsbseq r1, r1, r8, lsl #13 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq r5, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r1, ip, lsl #11 │ │ │ │ - rsbseq r1, r1, ip, asr r4 │ │ │ │ - rsbseq r1, r1, r8, lsl #11 │ │ │ │ - addeq fp, r5, r4, lsl sp │ │ │ │ - rsbseq r1, r1, r0, ror #5 │ │ │ │ + rsbseq r1, r1, ip, lsr #12 │ │ │ │ + ldrsheq r1, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r1, r1, r8, lsr #12 │ │ │ │ + @ instruction: 0x0085bdb4 │ │ │ │ + rsbseq r1, r1, r0, lsl #7 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r6, sl │ │ │ │ mov ip, r9 │ │ │ │ asr r5, r3, #8 │ │ │ │ ldr sl, [sp, #48] @ 0x30 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ @@ -136587,15 +136587,15 @@ │ │ │ │ ldr r8, [pc, #-124] @ 2ceaf4 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ add r8, pc, r8 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ mov r1, r8 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ strb r5, [r3, sl] │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ add r3, r3, sl │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r6] │ │ │ │ @@ -136611,46 +136611,46 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r5, r3, #86016 @ 0x15000 │ │ │ │ add r5, r5, #552 @ 0x228 │ │ │ │ beq 2cec50 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #728 @ 0x2d8 │ │ │ │ - bl 9b6244 │ │ │ │ + bl 9b62ec │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 9b5e0c │ │ │ │ + bl 9b5eb4 │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ ldr r1, [fp, #4036] @ 0xfc4 │ │ │ │ ldr r2, [fp, #3672] @ 0xe58 │ │ │ │ str r1, [r3, #772] @ 0x304 │ │ │ │ str r2, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [r6] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 9abcb4 │ │ │ │ + bl 9abd5c │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #-324] @ 2ceaf8 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ b 2ce5d0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b5e00 │ │ │ │ + bl 9b5ea8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 9b5e0c │ │ │ │ + bl 9b5eb4 │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -136663,15 +136663,15 @@ │ │ │ │ ldr r1, [r6] │ │ │ │ add r0, r3, #84992 @ 0x14c00 │ │ │ │ add r1, r1, #86016 @ 0x15000 │ │ │ │ sub r3, r3, #832 @ 0x340 │ │ │ │ add r1, r1, #552 @ 0x228 │ │ │ │ add r0, r0, #744 @ 0x2e8 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 9b6038 │ │ │ │ + bl 9b60e0 │ │ │ │ b 2ce6a4 │ │ │ │ ldr r1, [pc, #-456] @ 2ceafc │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2ce818 │ │ │ │ ldr r1, [pc, #-452] @ 2ceb14 │ │ │ │ @@ -136691,15 +136691,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -136708,29 +136708,29 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-608] @ 2ceb00 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 2ce818 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -136739,23 +136739,23 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-728] @ 2ceb04 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2ce9c8 │ │ │ │ ldr r0, [pc, #-748] @ 2ceb08 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2ce838 │ │ │ │ ldr r3, [pc, #-776] @ 2ceb0c │ │ │ │ mov r5, r7 │ │ │ │ ldr ip, [r8, r3] │ │ │ │ str r7, [sp, #32] │ │ │ │ b 2ceb58 │ │ │ │ ldr r3, [pc, #-792] @ 2ceb10 │ │ │ │ @@ -136778,45 +136778,45 @@ │ │ │ │ sub r8, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ mov r0, r8 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-912] @ 2ceb1c │ │ │ │ str r6, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2ceb64 │ │ │ │ mvn r0, #0 │ │ │ │ b 2ce640 │ │ │ │ ldr r0, [pc, #-936] @ 2ceb20 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 2ce818 │ │ │ │ ldr r0, [pc, #-968] @ 2ceb24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2ceb64 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-996] @ 2ceb28 │ │ │ │ ldr r0, [pc, #-996] @ 2ceb2c │ │ │ │ ldr r2, [pc, #-996] @ 2ceb30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -136824,26 +136824,26 @@ │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 991188 │ │ │ │ + bl 991230 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ce448 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cef3c │ │ │ │ ldr r5, [pc, #48] @ 2cef84 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 990084 │ │ │ │ + bl 99012c │ │ │ │ ldr r0, [r5] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 98f628 │ │ │ │ + bl 98f6d0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b04 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -136881,15 +136881,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -136903,18 +136903,18 @@ │ │ │ │ mov r2, #86 @ 0x56 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq fp, sp, ip, ror #22 │ │ │ │ umlaleq sp, sl, r0, r5 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - ldrsheq r1, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ - addeq fp, r5, r4, ror #23 │ │ │ │ - rsbseq r1, r1, r0, lsr #3 │ │ │ │ - rsbseq pc, r0, r0, lsr r1 @ │ │ │ │ + @ instruction: 0x00711298 │ │ │ │ + addeq fp, r5, r4, lsl #25 │ │ │ │ + rsbseq r1, r1, r0, asr #4 │ │ │ │ + ldrsbeq pc, [r0], #-16 @ │ │ │ │ │ │ │ │ 002cf07c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -136966,15 +136966,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2] │ │ │ │ str r4, [r3, #4]! │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r3, [r4, #20] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ ldr r2, [pc, #280] @ 2cf284 │ │ │ │ ldr r3, [pc, #244] @ 2cf264 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -137007,52 +137007,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2cf294 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2cf0e8 │ │ │ │ ldr r0, [pc, #88] @ 2cf298 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2cf0e8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq fp, sp, r0, lsl #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, sp, ip, asr #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq sp, sl, r0, ror r4 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r1, r1, r8, asr #1 │ │ │ │ - rsbseq r1, r1, ip, lsr #1 │ │ │ │ + rsbseq r1, r1, r8, ror #2 │ │ │ │ + rsbseq r1, r1, ip, asr #2 │ │ │ │ adceq sp, sl, r8, lsl r4 │ │ │ │ @ instruction: 0x009db9b0 │ │ │ │ andeq r3, r0, ip, lsl r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r1, r0, lsl #5 │ │ │ │ - rsbseq r1, r1, r0, asr #5 │ │ │ │ + rsbseq r1, r1, r0, lsr #6 │ │ │ │ + rsbseq r1, r1, r0, ror #6 │ │ │ │ │ │ │ │ 002cf29c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #152] @ 2cf34c │ │ │ │ @@ -137078,33 +137078,33 @@ │ │ │ │ beq 2cf320 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ add r2, r4, #8 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 990130 │ │ │ │ + bl 9901d8 │ │ │ │ b 2cf328 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b04 │ │ │ │ ldr r3, [pc, #44] @ 2cf35c │ │ │ │ ldr r1, [pc, #44] @ 2cf360 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - b 98fac4 │ │ │ │ + b 98fb6c │ │ │ │ addseq fp, sp, r4, ror #16 │ │ │ │ adceq sp, sl, r4, lsr #5 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r0, r1, r8, lsl #30 │ │ │ │ + rsbseq r0, r1, r8, lsr #31 │ │ │ │ adceq sp, sl, r0, lsr r2 │ │ │ │ - rsbseq r0, r1, r8, lsr #29 │ │ │ │ + rsbseq r0, r1, r8, asr #30 │ │ │ │ │ │ │ │ 002cf364 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #296] @ 2cf4a4 │ │ │ │ @@ -137127,20 +137127,20 @@ │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r8, r5 │ │ │ │ addeq r8, r8, #552 @ 0x228 │ │ │ │ beq 2cf3e0 │ │ │ │ add r8, r5, #552 @ 0x228 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b5ddc │ │ │ │ + bl 9b5e84 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cf45c │ │ │ │ add r1, r5, #728 @ 0x2d8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b6244 │ │ │ │ + bl 9b62ec │ │ │ │ ldr r3, [r5, #420] @ 0x1a4 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r3, [r5, #560] @ 0x230 │ │ │ │ streq r3, [r5, #544] @ 0x220 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -137149,49 +137149,49 @@ │ │ │ │ ldrb r3, [r5, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cf440 │ │ │ │ ldr r1, [pc, #140] @ 2cf4b0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2b85d4 │ │ │ │ ldr r1, [pc, #108] @ 2cf4b4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 98fac4 │ │ │ │ + b 98fb6c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cf49c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cf3e0 │ │ │ │ ldr r2, [pc, #60] @ 2cf4b8 │ │ │ │ mov r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7acc90 │ │ │ │ + bl 7acd38 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2cf3e0 │ │ │ │ bl 248e64 │ │ │ │ b 2cf468 │ │ │ │ addseq fp, sp, r0, lsr #15 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq pc, r0, r0, asr #8 │ │ │ │ - ldrheq pc, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ - @ instruction: 0x0070f394 │ │ │ │ + rsbseq pc, r0, r0, ror #9 │ │ │ │ + rsbseq pc, r0, r8, asr r4 @ │ │ │ │ + rsbseq pc, r0, r4, lsr r4 @ │ │ │ │ andeq r3, r0, ip, asr r0 │ │ │ │ │ │ │ │ 002cf4bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -137241,26 +137241,26 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cf53c │ │ │ │ ldr r1, [pc, #52] @ 2cf5c0 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 2cf364 │ │ │ │ addseq fp, sp, r4, asr #12 │ │ │ │ adceq sp, sl, r4, lsl #1 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r0, r1, ip, ror #25 │ │ │ │ + rsbseq r0, r1, ip, lsl #27 │ │ │ │ adceq sp, sl, r4, asr #32 │ │ │ │ - rsbseq r0, r1, r4, asr #25 │ │ │ │ + rsbseq r0, r1, r4, ror #26 │ │ │ │ andeq r1, r0, ip, asr #19 │ │ │ │ - rsbseq r0, r1, r8, asr ip │ │ │ │ + ldrsheq r0, [r1], #-200 @ 0xffffff38 @ │ │ │ │ │ │ │ │ 002cf5c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 2cf674 │ │ │ │ @@ -137275,41 +137275,41 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #104 @ 0x68 │ │ │ │ bl 2487f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 98ff7c │ │ │ │ + bl 990024 │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ - bl 98f5d0 │ │ │ │ + bl 98f678 │ │ │ │ ldr r2, [pc, #80] @ 2cf678 │ │ │ │ ldr r1, [pc, #80] @ 2cf67c │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r3, #92]! @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ mov r3, r4 │ │ │ │ - bl 990d68 │ │ │ │ + bl 990e10 │ │ │ │ str r4, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq ip, sl, r4, lsl #31 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - rsbseq r0, r1, ip, lsl #30 │ │ │ │ + rsbseq r0, r1, ip, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r1, #24] │ │ │ │ ldr r2, [pc, #588] @ 2cf8e8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -137409,15 +137409,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b7ca0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ mov r0, r6 │ │ │ │ bl 2b85d4 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b04 │ │ │ │ ldr r2, [pc, #184] @ 2cf900 │ │ │ │ ldr r3, [pc, #160] @ 2cf8ec │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -137459,17 +137459,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ b 2cf764 │ │ │ │ addseq fp, sp, r8, ror r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, sp, r0, asr #8 │ │ │ │ - rsbseq r0, r1, r4, ror #13 │ │ │ │ + rsbseq r0, r1, r4, lsl #15 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq pc, r0, r0, lsr r0 @ │ │ │ │ + ldrsbeq pc, [r0], #-0 @ │ │ │ │ @ instruction: 0x009db2d4 │ │ │ │ addseq fp, sp, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #180] @ 2cf9d4 │ │ │ │ @@ -137511,22 +137511,22 @@ │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7e24 │ │ │ │ ldr r1, [pc, #36] @ 2cf9e0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2b85d4 │ │ │ │ @ instruction: 0x009db1fc │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x0070ee94 │ │ │ │ - rsbseq lr, r0, r0, lsr #28 │ │ │ │ + rsbseq lr, r0, r4, lsr pc │ │ │ │ + rsbseq lr, r0, r0, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #132] @ 2cfa80 │ │ │ │ ldr r3, [pc, #132] @ 2cfa84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -137857,15 +137857,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bl 29e16c │ │ │ │ b 2cfdb8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq sl, sp, ip, lsl pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq sl, sp, r0, lr │ │ │ │ - rsbseq r0, r1, ip, lsr #2 │ │ │ │ + rsbseq r0, r1, ip, asr #3 │ │ │ │ addseq sl, sp, ip, asr #26 │ │ │ │ addseq sl, sp, r4, asr #25 │ │ │ │ addseq sl, sp, ip, ror #24 │ │ │ │ │ │ │ │ 002cff34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -137961,15 +137961,15 @@ │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq sl, sp, ip, ror #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, sp, r0, asr #22 │ │ │ │ blne 2d00b4 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - @ instruction: 0x007b6998 │ │ │ │ + rsbseq r6, fp, r8, lsr sl │ │ │ │ @ instruction: 0x009daab8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldrb r2, [r5, #504] @ 0x1f8 │ │ │ │ @@ -138042,40 +138042,40 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2d0258 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d0184 │ │ │ │ ldr r0, [pc, #56] @ 2d025c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d0184 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq sl, sp, r8, lsr sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, sp, r8, lsr #20 │ │ │ │ addseq sl, sp, r4, lsl #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r8, lsr #16 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r1, r4, asr #6 │ │ │ │ - rsbseq r0, r1, ip, ror r3 │ │ │ │ + rsbseq r0, r1, r4, ror #7 │ │ │ │ + rsbseq r0, r1, ip, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r2 │ │ │ │ @@ -138174,29 +138174,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 2d0528 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d02c8 │ │ │ │ ldr r0, [pc, #244] @ 2d052c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d02c8 │ │ │ │ ldr r3, [pc, #224] @ 2d0530 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d0398 │ │ │ │ ldr r3, [pc, #188] @ 2d0520 │ │ │ │ @@ -138213,54 +138213,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #132] @ 2d0534 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2d0538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d0398 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 2d053c │ │ │ │ ldr r0, [pc, #84] @ 2d0540 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d0398 │ │ │ │ umullseq sl, sp, r0, r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, sp, ip, ror #16 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009da7f8 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrheq r0, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrsheq r0, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r0, r1, ip, asr r2 │ │ │ │ + @ instruction: 0x00710298 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - rsbseq r0, r1, r4, asr #3 │ │ │ │ - rsbseq pc, r0, r4, asr #1 │ │ │ │ - rsbseq r0, r1, ip, lsl #3 │ │ │ │ - rsbseq pc, r0, r0, lsl r1 @ │ │ │ │ + rsbseq r0, r1, r4, ror #4 │ │ │ │ + rsbseq pc, r0, r4, ror #2 │ │ │ │ + rsbseq r0, r1, ip, lsr #4 │ │ │ │ + ldrheq pc, [r0], #-16 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #592] @ 2d07ac │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -138336,28 +138336,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr ip, [pc, #308] @ 2d07d0 │ │ │ │ ldr r3, [pc, #308] @ 2d07d4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2d07d8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d060c │ │ │ │ ldr r3, [pc, #240] @ 2d07c4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d060c │ │ │ │ ldr r3, [pc, #224] @ 2d07c8 │ │ │ │ @@ -138375,15 +138375,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr ip, [pc, #164] @ 2d07dc │ │ │ │ ldr r3, [pc, #164] @ 2d07e0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2d07e4 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -138394,48 +138394,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 2d07f0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d060c │ │ │ │ ldr r0, [pc, #108] @ 2d07f4 │ │ │ │ ldr r3, [pc, #108] @ 2d07f8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #100] @ 2d07fc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d060c │ │ │ │ @ instruction: 0x009da5b4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq sl, sp, r0, r5 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ addseq sl, sp, ip, asr r5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq lr, sl, r4, lsl #20 │ │ │ │ - rsbseq pc, r0, ip, ror #31 │ │ │ │ - rsbseq lr, r0, r8, ror #29 │ │ │ │ - rsbseq lr, sl, r8, ror #18 │ │ │ │ - rsbseq pc, r0, r8, ror #30 │ │ │ │ - rsbseq lr, r0, ip, asr #28 │ │ │ │ - rsbseq lr, sl, r4, asr #18 │ │ │ │ - rsbseq pc, r0, r4, lsr #30 │ │ │ │ - @ instruction: 0x0070ee90 │ │ │ │ - rsbseq lr, sl, r8, lsl r9 │ │ │ │ - rsbseq pc, r0, r0, lsl pc @ │ │ │ │ - rsbseq lr, r0, r4, ror #28 │ │ │ │ + rsbseq lr, sl, r4, lsr #21 │ │ │ │ + rsbseq r0, r1, ip, lsl #1 │ │ │ │ + rsbseq lr, r0, r8, lsl #31 │ │ │ │ + rsbseq lr, sl, r8, lsl #20 │ │ │ │ + rsbseq r0, r1, r8 │ │ │ │ + rsbseq lr, r0, ip, ror #29 │ │ │ │ + rsbseq lr, sl, r4, ror #19 │ │ │ │ + rsbseq pc, r0, r4, asr #31 │ │ │ │ + rsbseq lr, r0, r0, lsr pc │ │ │ │ + ldrheq lr, [sl], #-152 @ 0xffffff68 @ │ │ │ │ + ldrheq pc, [r0], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq lr, r0, r4, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r7, r0, #86016 @ 0x15000 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1404] @ 2d0d9c │ │ │ │ @@ -138471,15 +138471,15 @@ │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d08d0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 7c2770 │ │ │ │ + bl 7c2818 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2d0acc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d0a50 │ │ │ │ @@ -138519,23 +138519,23 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1072] @ 2d0dbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r5, [r7, #528] @ 0x210 │ │ │ │ bne 2d08a4 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -138559,24 +138559,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 2d0dc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d08d0 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d08a4 │ │ │ │ b 2d09b4 │ │ │ │ @@ -138597,46 +138597,46 @@ │ │ │ │ beq 2d0b10 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 2d0dc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d08cc │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 997618 │ │ │ │ + bl 9976c0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2d0c94 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997e78 │ │ │ │ + bl 997f20 │ │ │ │ mvn r4, #0 │ │ │ │ b 2d08d0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #712] @ 2d0dcc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d0990 │ │ │ │ ldr r0, [pc, #696] @ 2d0dd0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d08cc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ bl 249920 │ │ │ │ ldr r3, [pc, #616] @ 2d0da8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -138662,33 +138662,33 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #548] @ 2d0dd8 │ │ │ │ str r7, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2d0ddc │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d0af0 │ │ │ │ ldr r0, [pc, #504] @ 2d0de0 │ │ │ │ mov r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d08d0 │ │ │ │ ldr r3, [pc, #424] @ 2d0da8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d0af0 │ │ │ │ ldr r3, [pc, #448] @ 2d0dd4 │ │ │ │ @@ -138711,15 +138711,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr ip, [pc, #364] @ 2d0de4 │ │ │ │ ldr r3, [pc, #364] @ 2d0de8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 2d0dec │ │ │ │ @@ -138743,88 +138743,88 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #248] @ 2d0df0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 2d0df4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d0ae8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #200] @ 2d0df8 │ │ │ │ ldr r0, [pc, #200] @ 2d0dfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d0ae8 │ │ │ │ ldr r3, [pc, #172] @ 2d0e00 │ │ │ │ ldr r0, [pc, #172] @ 2d0e04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d0af0 │ │ │ │ ldr ip, [pc, #144] @ 2d0e08 │ │ │ │ ldr r3, [pc, #144] @ 2d0e0c │ │ │ │ ldr r0, [pc, #144] @ 2d0e10 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d0af0 │ │ │ │ @ instruction: 0x009da2fc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, sp, r4, asr #5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sl, sp, r4, asr #4 │ │ │ │ andeq r3, r0, r0, lsl #28 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq pc, r0, r8, ror #26 │ │ │ │ + rsbseq pc, r0, r8, lsl #28 │ │ │ │ andeq r1, r0, r4, ror r5 │ │ │ │ + ldrsheq pc, [r0], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq pc, r0, r4, ror #26 │ │ │ │ + ldrsbeq pc, [r0], #-204 @ 0xffffff34 @ │ │ │ │ rsbseq pc, r0, r8, asr sp @ │ │ │ │ - rsbseq pc, r0, r4, asr #25 │ │ │ │ - rsbseq pc, r0, ip, lsr ip @ │ │ │ │ - ldrheq pc, [r0], #-200 @ 0xffffff38 @ │ │ │ │ muleq r0, r0, r3 │ │ │ │ - rsbseq pc, r0, r8, lsl #22 │ │ │ │ - ldrsbeq lr, [r0], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq pc, r0, r8, ror #23 │ │ │ │ - rsbseq lr, sl, r8, lsr #8 │ │ │ │ - rsbseq pc, r0, ip, asr sl @ │ │ │ │ - rsbseq lr, r0, r8, lsl #18 │ │ │ │ - rsbseq pc, r0, r8, lsl fp @ │ │ │ │ - rsbseq lr, r0, ip, ror r8 │ │ │ │ - rsbseq pc, r0, r0, ror #21 │ │ │ │ - ldrsbeq lr, [r0], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq pc, r0, r8, ror #18 │ │ │ │ - rsbseq lr, r0, ip, lsr #17 │ │ │ │ - rsbseq lr, sl, r4, lsr #6 │ │ │ │ - rsbseq pc, r0, r8, asr r9 @ │ │ │ │ - rsbseq lr, r0, r0, lsl #17 │ │ │ │ + rsbseq pc, r0, r8, lsr #23 │ │ │ │ + rsbseq lr, r0, r4, ror sl │ │ │ │ + rsbseq pc, r0, r8, lsl #25 │ │ │ │ + rsbseq lr, sl, r8, asr #9 │ │ │ │ + ldrsheq pc, [r0], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq lr, r0, r8, lsr #19 │ │ │ │ + ldrheq pc, [r0], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq lr, r0, ip, lsl r9 │ │ │ │ + rsbseq pc, r0, r0, lsl #23 │ │ │ │ + rsbseq lr, r0, r0, ror r9 │ │ │ │ + rsbseq pc, r0, r8, lsl #20 │ │ │ │ + rsbseq lr, r0, ip, asr #18 │ │ │ │ + rsbseq lr, sl, r4, asr #7 │ │ │ │ + ldrsheq pc, [r0], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq lr, r0, r0, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ subs r8, r2, #0 │ │ │ │ ldr r2, [pc, #1716] @ 2d14e4 │ │ │ │ ldr r3, [pc, #1716] @ 2d14e8 │ │ │ │ @@ -138951,26 +138951,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1200] @ 2d1508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d0eb4 │ │ │ │ ldr r3, [pc, #1188] @ 2d150c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d0f40 │ │ │ │ ldr r3, [pc, #1156] @ 2d1500 │ │ │ │ @@ -138987,23 +138987,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 2d1510 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d0f40 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d1188 │ │ │ │ ldr r3, [pc, #1052] @ 2d1514 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -139024,28 +139024,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr ip, [pc, #956] @ 2d1518 │ │ │ │ ldr r3, [pc, #956] @ 2d151c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 2d1520 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7e24 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7e24 │ │ │ │ ldr r1, [pc, #892] @ 2d1524 │ │ │ │ @@ -139063,21 +139063,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 2d1528 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d0eb4 │ │ │ │ ldr r0, [pc, #816] @ 2d152c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d0f40 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 248eac │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -139111,29 +139111,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #632] @ 2d1530 │ │ │ │ ldr r2, [pc, #632] @ 2d1534 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 2d1538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d1228 │ │ │ │ ldr r3, [pc, #508] @ 2d14f0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, ip │ │ │ │ bne 2d139c │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -139156,27 +139156,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #464] @ 2d153c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2d1540 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d1228 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #368] @ 2d1514 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d1300 │ │ │ │ @@ -139195,110 +139195,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #316] @ 2d1544 │ │ │ │ ldr r2, [pc, #316] @ 2d1548 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2d154c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d1228 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 2d1550 │ │ │ │ ldr r0, [pc, #264] @ 2d1554 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d1228 │ │ │ │ ldr r0, [pc, #240] @ 2d1558 │ │ │ │ ldr r3, [pc, #240] @ 2d155c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 2d1560 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d1188 │ │ │ │ ldr r1, [pc, #208] @ 2d1564 │ │ │ │ ldr r3, [pc, #208] @ 2d1568 │ │ │ │ ldr r0, [pc, #208] @ 2d156c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d1228 │ │ │ │ ldr r1, [pc, #176] @ 2d1570 │ │ │ │ ldr r3, [pc, #176] @ 2d1574 │ │ │ │ ldr r0, [pc, #176] @ 2d1578 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d1228 │ │ │ │ addseq r9, sp, ip, ror #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, sp, ip, asr #25 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009d9bbc │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ andeq r4, r0, ip, ror #16 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq pc, r0, ip, lsl #16 │ │ │ │ + rsbseq pc, r0, ip, lsr #17 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - rsbseq lr, r0, ip, ror #11 │ │ │ │ + rsbseq lr, r0, ip, lsl #13 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - rsbseq sp, sl, r4, asr #30 │ │ │ │ - rsbseq pc, r0, ip, lsr #16 │ │ │ │ - rsbseq lr, r0, r4, lsl r4 │ │ │ │ - ldrsheq pc, [r0], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq pc, r0, r8, lsl #14 │ │ │ │ - rsbseq lr, r0, r0, lsl r5 │ │ │ │ - rsbseq sp, sl, r8, ror #27 │ │ │ │ - ldrheq pc, [r0], #-108 @ 0xffffff94 @ │ │ │ │ - ldrheq lr, [r0], #-36 @ 0xffffffdc @ │ │ │ │ - ldrsheq pc, [r0], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq lr, r0, r8, lsl #4 │ │ │ │ - rsbseq pc, r0, ip, lsl r4 @ │ │ │ │ - rsbseq pc, r0, r8, lsr r4 @ │ │ │ │ - rsbseq lr, r0, r4, ror #2 │ │ │ │ - rsbseq pc, r0, r8, lsl r5 @ │ │ │ │ - ldrheq lr, [r0], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq sp, sl, r8, lsr ip │ │ │ │ - rsbseq pc, r0, r8, lsl r5 @ │ │ │ │ - rsbseq lr, r0, r4, lsl #3 │ │ │ │ - rsbseq sp, sl, r8, lsl #24 │ │ │ │ + rsbseq sp, sl, r4, ror #31 │ │ │ │ + rsbseq pc, r0, ip, asr #17 │ │ │ │ + ldrheq lr, [r0], #-68 @ 0xffffffbc @ │ │ │ │ + @ instruction: 0x0070f898 │ │ │ │ + rsbseq pc, r0, r8, lsr #15 │ │ │ │ + ldrheq lr, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq sp, sl, r8, lsl #29 │ │ │ │ + rsbseq pc, r0, ip, asr r7 @ │ │ │ │ + rsbseq lr, r0, r4, asr r3 │ │ │ │ + @ instruction: 0x0070f694 │ │ │ │ + rsbseq lr, r0, r8, lsr #5 │ │ │ │ + ldrheq pc, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ ldrsbeq pc, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq lr, r0, ip, asr r1 │ │ │ │ - rsbseq pc, r0, r0, ror #6 │ │ │ │ - rsbseq pc, r0, r8, ror r3 @ │ │ │ │ - rsbseq lr, r0, r0, lsr r1 │ │ │ │ + rsbseq lr, r0, r4, lsl #4 │ │ │ │ + ldrheq pc, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq lr, r0, r4, asr r2 │ │ │ │ + ldrsbeq sp, [sl], #-200 @ 0xffffff38 @ │ │ │ │ + ldrheq pc, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq lr, r0, r4, lsr #4 │ │ │ │ + rsbseq sp, sl, r8, lsr #25 │ │ │ │ + rsbseq pc, r0, r8, ror r5 @ │ │ │ │ + ldrsheq lr, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq pc, r0, r0, lsl #8 │ │ │ │ + rsbseq pc, r0, r8, lsl r4 @ │ │ │ │ + ldrsbeq lr, [r0], #-16 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 2d1758 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -139383,57 +139383,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr ip, [pc, #136] @ 2d1780 │ │ │ │ ldr r3, [pc, #136] @ 2d1784 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2d1788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d167c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2d178c │ │ │ │ ldr r3, [pc, #88] @ 2d1790 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2d1794 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d167c │ │ │ │ addseq r9, sp, ip, ror r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, sp, r8, asr r5 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ addseq r9, sp, r4, lsr #10 │ │ │ │ addseq r9, sp, r4, ror #9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq sp, sl, r8, lsr #19 │ │ │ │ - ldrheq pc, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq sp, r0, r8, ror lr │ │ │ │ - rsbseq sp, sl, ip, ror #18 │ │ │ │ - rsbseq pc, r0, r8, ror r2 @ │ │ │ │ - ldrheq sp, [r0], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq sp, sl, r8, asr #20 │ │ │ │ + rsbseq pc, r0, ip, asr r3 @ │ │ │ │ + rsbseq sp, r0, r8, lsl pc │ │ │ │ + rsbseq sp, sl, ip, lsl #20 │ │ │ │ + rsbseq pc, r0, r8, lsl r3 @ │ │ │ │ + rsbseq sp, r0, r8, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1720] @ 2d1e6c │ │ │ │ subs r8, r2, #0 │ │ │ │ @@ -139562,26 +139562,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 2d1e90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d1830 │ │ │ │ ldr r3, [pc, #1184] @ 2d1e94 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d18bc │ │ │ │ ldr r3, [pc, #1152] @ 2d1e88 │ │ │ │ @@ -139598,22 +139598,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 2d1e98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d18bc │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d1b10 │ │ │ │ ldr r3, [pc, #1052] @ 2d1e9c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -139634,28 +139634,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr ip, [pc, #956] @ 2d1ea0 │ │ │ │ ldr r3, [pc, #956] @ 2d1ea4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 2d1ea8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7e24 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7e24 │ │ │ │ ldr r1, [pc, #892] @ 2d1eac │ │ │ │ @@ -139673,21 +139673,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 2d1eb0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d1830 │ │ │ │ ldr r0, [pc, #816] @ 2d1eb4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d18bc │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 248eac │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -139721,29 +139721,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #632] @ 2d1eb8 │ │ │ │ ldr r2, [pc, #632] @ 2d1ebc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 2d1ec0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d1bb0 │ │ │ │ ldr r2, [pc, #508] @ 2d1e78 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ bne 2d1d24 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -139766,27 +139766,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #464] @ 2d1ec4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2d1ec8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d1bb0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #368] @ 2d1e9c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2d1c88 │ │ │ │ @@ -139805,110 +139805,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #316] @ 2d1ecc │ │ │ │ ldr r2, [pc, #316] @ 2d1ed0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2d1ed4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d1bb0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 2d1ed8 │ │ │ │ ldr r0, [pc, #264] @ 2d1edc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d1bb0 │ │ │ │ ldr r0, [pc, #240] @ 2d1ee0 │ │ │ │ ldr r3, [pc, #240] @ 2d1ee4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 2d1ee8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d1b10 │ │ │ │ ldr r1, [pc, #208] @ 2d1eec │ │ │ │ ldr r3, [pc, #208] @ 2d1ef0 │ │ │ │ ldr r0, [pc, #208] @ 2d1ef4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d1bb0 │ │ │ │ ldr r1, [pc, #176] @ 2d1ef8 │ │ │ │ ldr r3, [pc, #176] @ 2d1efc │ │ │ │ ldr r0, [pc, #176] @ 2d1f00 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d1bb0 │ │ │ │ addseq r9, sp, r4, ror #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, sp, r4, asr #6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r9, sp, r0, lsr r2 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r4, r0, r0, ror fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsheq lr, [r0], #-244 @ 0xffffff0c @ │ │ │ │ + @ instruction: 0x0070f094 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - rsbseq sp, r0, r4, ror #24 │ │ │ │ + rsbseq sp, r0, r4, lsl #26 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - ldrheq sp, [sl], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq lr, r0, r4, lsr #29 │ │ │ │ - rsbseq sp, r0, ip, lsl #21 │ │ │ │ - rsbseq lr, r0, r0, ror lr │ │ │ │ - ldrsheq lr, [r0], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq sp, r0, r8, lsl #23 │ │ │ │ - rsbseq sp, sl, r0, ror #8 │ │ │ │ - rsbseq lr, r0, r4, lsr sp │ │ │ │ - rsbseq sp, r0, ip, lsr #18 │ │ │ │ - ldrsbeq lr, [r0], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq sp, r0, r0, lsl #17 │ │ │ │ - @ instruction: 0x0070ea94 │ │ │ │ - ldrheq lr, [r0], #-160 @ 0xffffff60 @ │ │ │ │ - ldrsbeq sp, [r0], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq lr, r0, r0, lsl #26 │ │ │ │ - rsbseq sp, r0, ip, lsr #16 │ │ │ │ - ldrheq sp, [sl], #-32 @ 0xffffffe0 @ │ │ │ │ - @ instruction: 0x0070eb90 │ │ │ │ - ldrsheq sp, [r0], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq sp, sl, r0, lsl #5 │ │ │ │ + rsbseq sp, sl, ip, asr r6 │ │ │ │ + rsbseq lr, r0, r4, asr #30 │ │ │ │ + rsbseq sp, r0, ip, lsr #22 │ │ │ │ + rsbseq lr, r0, r0, lsl pc │ │ │ │ + @ instruction: 0x0070ef90 │ │ │ │ + rsbseq sp, r0, r8, lsr #24 │ │ │ │ + rsbseq sp, sl, r0, lsl #10 │ │ │ │ + ldrsbeq lr, [r0], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq sp, r0, ip, asr #19 │ │ │ │ + rsbseq lr, r0, ip, ror lr │ │ │ │ + rsbseq sp, r0, r0, lsr #18 │ │ │ │ + rsbseq lr, r0, r4, lsr fp │ │ │ │ rsbseq lr, r0, r0, asr fp │ │ │ │ - ldrsbeq sp, [r0], #-116 @ 0xffffff8c @ │ │ │ │ - ldrsbeq lr, [r0], #-152 @ 0xffffff68 @ │ │ │ │ - ldrsheq lr, [r0], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq sp, r0, r8, lsr #15 │ │ │ │ + rsbseq sp, r0, ip, ror r8 │ │ │ │ + rsbseq lr, r0, r0, lsr #27 │ │ │ │ + rsbseq sp, r0, ip, asr #17 │ │ │ │ + rsbseq sp, sl, r0, asr r3 │ │ │ │ + rsbseq lr, r0, r0, lsr ip │ │ │ │ + @ instruction: 0x0070d89c │ │ │ │ + rsbseq sp, sl, r0, lsr #6 │ │ │ │ + ldrsheq lr, [r0], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq sp, r0, r4, ror r8 │ │ │ │ + rsbseq lr, r0, r8, ror sl │ │ │ │ + @ instruction: 0x0070ea90 │ │ │ │ + rsbseq sp, r0, r8, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 2d20e0 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -139993,57 +139993,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr ip, [pc, #136] @ 2d2108 │ │ │ │ ldr r3, [pc, #136] @ 2d210c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2d2110 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d2004 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2d2114 │ │ │ │ ldr r3, [pc, #88] @ 2d2118 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2d211c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d2004 │ │ │ │ @ instruction: 0x009d8bf4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009d8bd0 │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ umullseq r8, sp, ip, fp │ │ │ │ addseq r8, sp, ip, asr fp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq sp, sl, r0, lsr #32 │ │ │ │ - rsbseq lr, r0, r4, ror #20 │ │ │ │ - ldrsheq sp, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq ip, sl, r4, ror #31 │ │ │ │ - rsbseq lr, r0, r0, lsr #20 │ │ │ │ - rsbseq sp, r0, r0, lsr r5 │ │ │ │ + rsbseq sp, sl, r0, asr #1 │ │ │ │ + rsbseq lr, r0, r4, lsl #22 │ │ │ │ + @ instruction: 0x0070d590 │ │ │ │ + rsbseq sp, sl, r4, lsl #1 │ │ │ │ + rsbseq lr, r0, r0, asr #21 │ │ │ │ + ldrsbeq sp, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ │ │ │ │ 002d2120 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #140] @ 2d21c4 │ │ │ │ @@ -140071,26 +140071,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq r6, [sl], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq lr, r0, ip, lsl #19 │ │ │ │ - @ instruction: 0x00858abc │ │ │ │ - rsbseq lr, r0, ip, ror #18 │ │ │ │ + @ instruction: 0x007a689c │ │ │ │ + rsbseq lr, r0, ip, lsr #20 │ │ │ │ + addeq r8, r5, ip, asr fp │ │ │ │ + rsbseq lr, r0, ip, lsl #20 │ │ │ │ │ │ │ │ 002d21d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -140167,15 +140167,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, #25 │ │ │ │ - bl 7acc90 │ │ │ │ + bl 7acd38 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #672] @ 2d25c4 │ │ │ │ ldr r3, [pc, #656] @ 2d25b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -140198,15 +140198,15 @@ │ │ │ │ bhi 2d2388 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ bne 2d24e0 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r8, [r4, #560] @ 0x230 │ │ │ │ - bl 9b5ff4 │ │ │ │ + bl 9b609c │ │ │ │ ldr r2, [r4, #548] @ 0x224 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r8 │ │ │ │ bhi 2d23ac │ │ │ │ cmp r2, r3 │ │ │ │ bhi 2d243c │ │ │ │ mov r2, #0 │ │ │ │ @@ -140270,24 +140270,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 2d25dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 2d23ac │ │ │ │ ldr r2, [pc, #228] @ 2d25cc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2d2388 │ │ │ │ @@ -140310,54 +140310,54 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2d25e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 2d2388 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 2d25e8 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 2d23ac │ │ │ │ ldr r0, [pc, #76] @ 2d25ec │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 2d2388 │ │ │ │ addseq r8, sp, ip, lsr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r8, sp, r4, r8 │ │ │ │ andeq r3, r0, ip, asr r0 │ │ │ │ @ instruction: 0x009d87f8 │ │ │ │ addseq r8, sp, r4, lsl r7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r0, ror #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq ip, r0, ip, lsr #32 │ │ │ │ + rsbseq ip, r0, ip, asr #1 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - rsbseq fp, r0, r0, ror #29 │ │ │ │ - rsbseq fp, r0, r8, ror #31 │ │ │ │ - rsbseq fp, r0, r4, lsl #30 │ │ │ │ + rsbseq fp, r0, r0, lsl #31 │ │ │ │ + rsbseq ip, r0, r8, lsl #1 │ │ │ │ + rsbseq fp, r0, r4, lsr #31 │ │ │ │ │ │ │ │ 002d25f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-48] @ 0xffffffd0 │ │ │ │ @@ -140416,19 +140416,19 @@ │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ bl 24a058 │ │ │ │ cmp r0, r6 │ │ │ │ bne 2d270c │ │ │ │ add r7, r7, #584 @ 0x248 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b5dbc │ │ │ │ + bl 9b5e64 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ - bl 9b5fa4 │ │ │ │ + bl 9b604c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ b 2d2670 │ │ │ │ mov r2, r6 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b7aac │ │ │ │ b 2d2670 │ │ │ │ @@ -140460,44 +140460,44 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 7a52b0 │ │ │ │ + bl 7a5358 │ │ │ │ ldr r8, [pc, #2736] @ 2d3254 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2d29e8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d27d0 │ │ │ │ ldr r0, [pc, #2712] @ 2d3258 │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248870 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94a50c │ │ │ │ + bl 94a5b4 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, sl │ │ │ │ - bl 7a52c0 │ │ │ │ + bl 7a5368 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2d2acc │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d29dc │ │ │ │ ldr r0, [pc, #2656] @ 2d325c │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248870 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94a50c │ │ │ │ + bl 94a5b4 │ │ │ │ add r7, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [pc, #2628] @ 2d3260 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #4 │ │ │ │ add fp, r7, #500 @ 0x1f4 │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -140521,15 +140521,15 @@ │ │ │ │ bne 2d2884 │ │ │ │ ldr r3, [pc, #2536] @ 2d3264 │ │ │ │ ldr r2, [r7, #476] @ 0x1dc │ │ │ │ cmp r2, r3 │ │ │ │ beq 2d2bd4 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, #0 │ │ │ │ - bl 7a52b0 │ │ │ │ + bl 7a5358 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ beq 2d28a8 │ │ │ │ ldr r3, [r0] │ │ │ │ subs r3, r3, #1 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r7, #504] @ 0x1f8 │ │ │ │ @@ -140538,15 +140538,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 7a52b0 │ │ │ │ + bl 7a5358 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d28e8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2d2b14 │ │ │ │ ldr r3, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #19 │ │ │ │ @@ -140605,29 +140605,29 @@ │ │ │ │ bl 2b85d4 │ │ │ │ ldr r1, [pc, #2220] @ 2d3278 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b7bcc │ │ │ │ b 2d2a20 │ │ │ │ - bl 94a50c │ │ │ │ + bl 94a5b4 │ │ │ │ mov r9, #0 │ │ │ │ b 2d2810 │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r4, [r3, #472] @ 0x1d8 │ │ │ │ - bl 997618 │ │ │ │ + bl 9976c0 │ │ │ │ ldr r3, [pc, #2164] @ 2d3274 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2d2ccc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 997e78 │ │ │ │ + bl 997f20 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b7afc │ │ │ │ ldr r2, [pc, #2132] @ 2d327c │ │ │ │ ldr r3, [pc, #2084] @ 2d3250 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -140668,15 +140668,15 @@ │ │ │ │ bne 2d2e90 │ │ │ │ mov r0, fp │ │ │ │ bl 24acac │ │ │ │ b 2d2a8c │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r9, [r3, #472] @ 0x1d8 │ │ │ │ - bl 997618 │ │ │ │ + bl 9976c0 │ │ │ │ ldr r3, [pc, #1936] @ 2d3274 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2d2fd8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -140717,33 +140717,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #1764] @ 2d328c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1732] @ 2d3290 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d2ac0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 7c0ff4 │ │ │ │ + bl 7c109c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d2f20 │ │ │ │ lsl r0, r0, #3 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ mov r1, #100 @ 0x64 │ │ │ │ @@ -140779,27 +140779,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #1524] @ 2d3294 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 2d3298 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d2ac0 │ │ │ │ ldr r3, [pc, #1452] @ 2d3280 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d2a10 │ │ │ │ ldr r3, [pc, #1436] @ 2d3284 │ │ │ │ @@ -140815,27 +140815,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #1388] @ 2d329c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 2d32a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d2a10 │ │ │ │ ldr r3, [pc, #1344] @ 2d32a4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d3068 │ │ │ │ ldr r3, [pc, #1292] @ 2d3284 │ │ │ │ @@ -140851,23 +140851,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1236] @ 2d32a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d2988 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -140890,29 +140890,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #1104] @ 2d32ac │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [pc, #1092] @ 2d32b0 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1068] @ 2d32b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d2ac0 │ │ │ │ ldr r3, [pc, #1000] @ 2d3280 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d2ac0 │ │ │ │ ldr r3, [pc, #984] @ 2d3284 │ │ │ │ @@ -140928,31 +140928,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #964] @ 2d32b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 2d32bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d2ac0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 997618 │ │ │ │ + bl 9976c0 │ │ │ │ ldr r3, [pc, #832] @ 2d3274 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2d2ac0 │ │ │ │ ldr r3, [pc, #820] @ 2d3280 │ │ │ │ @@ -140974,27 +140974,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #788] @ 2d32c0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 2d32c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d2ac0 │ │ │ │ ldr r3, [pc, #672] @ 2d3280 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d2af4 │ │ │ │ ldr r3, [pc, #656] @ 2d3284 │ │ │ │ @@ -141010,27 +141010,27 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #652] @ 2d32c8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 2d32cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d2af4 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d2988 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ b 2d2df8 │ │ │ │ ldr r3, [pc, #508] @ 2d3280 │ │ │ │ @@ -141050,162 +141050,162 @@ │ │ │ │ beq 2d318c │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #500] @ 2d32d0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 2d32d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d2a8c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #452] @ 2d32d8 │ │ │ │ ldr r0, [pc, #452] @ 2d32dc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d2a10 │ │ │ │ ldr r0, [pc, #428] @ 2d32e0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d2dd8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #404] @ 2d32e4 │ │ │ │ ldr r0, [pc, #404] @ 2d32e8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d2af4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #376] @ 2d32ec │ │ │ │ ldr r0, [pc, #376] @ 2d32f0 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d2ac0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #348] @ 2d32f4 │ │ │ │ ldr r0, [pc, #348] @ 2d32f8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d2a8c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #320] @ 2d32fc │ │ │ │ ldr r0, [pc, #320] @ 2d3300 │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d2ac0 │ │ │ │ ldr r3, [pc, #296] @ 2d3304 │ │ │ │ ldr r0, [pc, #296] @ 2d3308 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #288] @ 2d330c │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d2ac0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #256] @ 2d3310 │ │ │ │ ldr r0, [pc, #256] @ 2d3314 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d2ac0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #228] @ 2d3318 │ │ │ │ ldr r0, [pc, #228] @ 2d331c │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2d2ac0 │ │ │ │ @ instruction: 0x009d83d0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, sp, ip, ror r3 │ │ │ │ - rsbseq lr, r0, r8, ror r3 │ │ │ │ - rsbseq lr, r0, ip, lsr r3 │ │ │ │ - ldrsbeq r4, [fp], #-16 @ │ │ │ │ + rsbseq lr, r0, r8, lsl r4 │ │ │ │ + ldrsbeq lr, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r4, fp, r0, ror r2 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r8, r1, r0, lsr #13 │ │ │ │ - rsbseq ip, sl, r4, ror #14 │ │ │ │ - rsbseq r9, fp, r8, lsr #11 │ │ │ │ + rsbseq ip, sl, r4, lsl #16 │ │ │ │ + rsbseq r9, fp, r8, asr #12 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xffffdb70 │ │ │ │ ldrsheq r8, [sp], r4 │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq lr, r0, r0, asr #32 │ │ │ │ - rsbseq ip, r0, ip, asr #19 │ │ │ │ - rsbseq sp, r0, r8, lsl #30 │ │ │ │ - ldrsbeq ip, [r0], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq sp, r0, r0, lsl lr │ │ │ │ - rsbseq ip, r0, r4, asr #16 │ │ │ │ + rsbseq lr, r0, r0, ror #1 │ │ │ │ + rsbseq ip, r0, ip, ror #20 │ │ │ │ + rsbseq sp, r0, r8, lsr #31 │ │ │ │ + rsbseq ip, r0, r4, ror r9 │ │ │ │ + ldrheq sp, [r0], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq ip, r0, r4, ror #17 │ │ │ │ @ instruction: 0x000041b0 │ │ │ │ - rsbseq sp, r0, r4, lsr lr │ │ │ │ - rsbseq ip, sl, r4, asr #4 │ │ │ │ - rsbseq sp, r0, ip, lsr #28 │ │ │ │ - rsbseq ip, r0, r0, lsl r7 │ │ │ │ - ldrsbeq sp, [r0], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq ip, r0, r0, lsl #13 │ │ │ │ - rsbseq sp, r0, r0, ror #23 │ │ │ │ - rsbseq ip, r0, r8, asr #11 │ │ │ │ - rsbseq sp, r0, ip, lsl fp │ │ │ │ + ldrsbeq sp, [r0], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq ip, sl, r4, ror #5 │ │ │ │ + rsbseq sp, r0, ip, asr #29 │ │ │ │ + ldrheq ip, [r0], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq sp, r0, r4, ror sp │ │ │ │ + rsbseq ip, r0, r0, lsr #14 │ │ │ │ + rsbseq sp, r0, r0, lsl #25 │ │ │ │ + rsbseq ip, r0, r8, ror #12 │ │ │ │ + ldrheq sp, [r0], #-188 @ 0xffffff44 @ │ │ │ │ + ldrsbeq ip, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq sp, r0, r4, lsr fp │ │ │ │ rsbseq ip, r0, r8, lsr r5 │ │ │ │ - @ instruction: 0x0070da94 │ │ │ │ - @ instruction: 0x0070c498 │ │ │ │ - rsbseq sp, r0, ip, lsr #20 │ │ │ │ - rsbseq ip, r0, r4, ror #9 │ │ │ │ - rsbseq sp, r0, r0, lsr #22 │ │ │ │ - rsbseq sp, r0, r8, lsl #20 │ │ │ │ - rsbseq ip, r0, ip, lsr #9 │ │ │ │ - rsbseq sp, r0, r0, asr sl │ │ │ │ - rsbseq ip, r0, r8, lsl #9 │ │ │ │ - ldrsbeq sp, [r0], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq ip, r0, r4, ror #8 │ │ │ │ - rsbseq sp, r0, r8, lsr #20 │ │ │ │ - rsbseq ip, r0, r0, asr #8 │ │ │ │ - rsbseq fp, sl, r4, asr #29 │ │ │ │ - rsbseq ip, r0, r4, lsl r4 │ │ │ │ - rsbseq sp, r0, ip, lsr #21 │ │ │ │ - rsbseq sp, r0, r8, ror r9 │ │ │ │ - rsbseq ip, r0, ip, ror #7 │ │ │ │ - rsbseq sp, r0, r0, ror r9 │ │ │ │ - rsbseq ip, r0, r8, asr #7 │ │ │ │ + rsbseq sp, r0, ip, asr #21 │ │ │ │ + rsbseq ip, r0, r4, lsl #11 │ │ │ │ + rsbseq sp, r0, r0, asr #23 │ │ │ │ + rsbseq sp, r0, r8, lsr #21 │ │ │ │ + rsbseq ip, r0, ip, asr #10 │ │ │ │ + ldrsheq sp, [r0], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq ip, r0, r8, lsr #10 │ │ │ │ + rsbseq sp, r0, r8, ror sl │ │ │ │ + rsbseq ip, r0, r4, lsl #10 │ │ │ │ + rsbseq sp, r0, r8, asr #21 │ │ │ │ + rsbseq ip, r0, r0, ror #9 │ │ │ │ + rsbseq fp, sl, r4, ror #30 │ │ │ │ + ldrheq ip, [r0], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq sp, r0, ip, asr #22 │ │ │ │ + rsbseq sp, r0, r8, lsl sl │ │ │ │ + rsbseq ip, r0, ip, lsl #9 │ │ │ │ + rsbseq sp, r0, r0, lsl sl │ │ │ │ + rsbseq ip, r0, r8, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r6, [r0] │ │ │ │ @@ -141248,15 +141248,15 @@ │ │ │ │ cmp r1, #2 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r4, r3 │ │ │ │ beq 2d33f4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d33ec │ │ │ │ pop {r4, lr} │ │ │ │ - b 9879d4 │ │ │ │ + b 987a7c │ │ │ │ pop {r4, lr} │ │ │ │ b 24abb0 │ │ │ │ bl 24a8d4 │ │ │ │ b 2d33dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -141354,18 +141354,18 @@ │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 2d3468 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r7, sp, r0, lsl #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, sp, ip, lsr #13 │ │ │ │ - ldrsheq sp, [r0], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq sp, r0, r4, ror #15 │ │ │ │ - ldrsbeq sp, [r0], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq sp, r0, r0, asr #15 │ │ │ │ + @ instruction: 0x0070d894 │ │ │ │ + rsbseq sp, r0, r4, lsl #17 │ │ │ │ + rsbseq sp, r0, r0, ror r8 │ │ │ │ + rsbseq sp, r0, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #380] @ 2d3738 │ │ │ │ ldr r3, [pc, #380] @ 2d373c │ │ │ │ @@ -141463,18 +141463,18 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d35e8 │ │ │ │ b 2d3618 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r7, sp, r0, ror #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009d74fc │ │ │ │ - rsbseq sp, r0, ip, asr r6 │ │ │ │ - rsbseq sp, r0, ip, lsr #12 │ │ │ │ - ldrsheq sp, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ - @ instruction: 0x0070d59c │ │ │ │ + ldrsheq sp, [r0], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq sp, r0, ip, asr #13 │ │ │ │ + @ instruction: 0x0070d69c │ │ │ │ + rsbseq sp, r0, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -141559,25 +141559,25 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r1, [pc, #968] @ 2d3c7c │ │ │ │ cmp r7, #0 │ │ │ │ cmpne r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r7, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 99b568 │ │ │ │ + bl 99b610 │ │ │ │ ldr r1, [pc, #944] @ 2d3c80 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b568 │ │ │ │ + bl 99b610 │ │ │ │ ldr r1, [pc, #928] @ 2d3c84 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b568 │ │ │ │ + bl 99b610 │ │ │ │ cmp r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 2d3bb4 │ │ │ │ ldr r1, [pc, #900] @ 2d3c88 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a4e4 │ │ │ │ @@ -141615,32 +141615,32 @@ │ │ │ │ tst r3, #40 @ 0x28 │ │ │ │ beq 2d3aa4 │ │ │ │ ldr r1, [pc, #764] @ 2d3c94 │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b88c │ │ │ │ + bl 99b934 │ │ │ │ ldr r7, [pc, #744] @ 2d3c98 │ │ │ │ ldr r1, [pc, #744] @ 2d3c9c │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #560] @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b88c │ │ │ │ + bl 99b934 │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ bl 24ae20 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ ldr r2, [pc, #684] @ 2d3ca0 │ │ │ │ ldr r3, [pc, #632] @ 2d3c70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -141682,33 +141682,33 @@ │ │ │ │ bne 2d3928 │ │ │ │ bic r6, r6, #1024 @ 0x400 │ │ │ │ orr r6, r6, #512 @ 0x200 │ │ │ │ b 2d3960 │ │ │ │ ldr r1, [pc, #516] @ 2d3cb0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b500 │ │ │ │ + bl 99b5a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d3b48 │ │ │ │ ldr r1, [pc, #496] @ 2d3cb4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b500 │ │ │ │ + bl 99b5a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d39d4 │ │ │ │ ldr ip, [pc, #476] @ 2d3cb8 │ │ │ │ ldr r3, [pc, #476] @ 2d3cbc │ │ │ │ ldr r1, [pc, #476] @ 2d3cc0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1568 @ 0x620 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mvn r6, #0 │ │ │ │ b 2d39e0 │ │ │ │ ldr r1, [pc, #440] @ 2d3cc4 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a4e4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -141729,125 +141729,125 @@ │ │ │ │ ldr r1, [pc, #380] @ 2d3cd4 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #376] @ 2d3cd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2d3afc │ │ │ │ ldr r1, [pc, #352] @ 2d3cdc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9973b8 │ │ │ │ + bl 997460 │ │ │ │ b 2d3afc │ │ │ │ ldr ip, [pc, #336] @ 2d3ce0 │ │ │ │ ldr r3, [pc, #336] @ 2d3ce4 │ │ │ │ ldr r1, [pc, #336] @ 2d3ce8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #332] @ 2d3cec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2d3afc │ │ │ │ ldr r0, [pc, #308] @ 2d3cf0 │ │ │ │ ldr r3, [pc, #308] @ 2d3cf4 │ │ │ │ ldr r1, [pc, #308] @ 2d3cf8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1504 @ 0x5e0 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r1, [pc, #280] @ 2d3cfc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997454 │ │ │ │ + bl 9974fc │ │ │ │ b 2d3afc │ │ │ │ ldr r1, [pc, #264] @ 2d3d00 │ │ │ │ ldr r3, [pc, #264] @ 2d3d04 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #256] @ 2d3d08 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #252] @ 2d3d0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r1, [pc, #240] @ 2d3d10 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997454 │ │ │ │ + bl 9974fc │ │ │ │ b 2d3afc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #220] @ 2d3d14 │ │ │ │ ldr r3, [pc, #220] @ 2d3d18 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #212] @ 2d3d1c │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #208] @ 2d3d20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r1, [pc, #196] @ 2d3d24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997454 │ │ │ │ + bl 9974fc │ │ │ │ b 2d3afc │ │ │ │ addseq r7, sp, ip, lsr #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, sp, r0, lsl #5 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbseq sp, r0, r8, asr #8 │ │ │ │ - ldrheq r0, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq sp, r0, r0, lsr r4 │ │ │ │ - @ instruction: 0x0070d49c │ │ │ │ - rsbseq fp, pc, r4, asr #24 │ │ │ │ - ldrheq sp, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq sp, r0, r4, ror #9 │ │ │ │ + rsbseq sp, r0, r8, ror #9 │ │ │ │ + rsbseq r0, r8, ip, asr r6 │ │ │ │ + ldrsbeq sp, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq sp, r0, ip, lsr r5 │ │ │ │ + rsbseq fp, pc, r4, ror #25 │ │ │ │ + rsbseq sp, r0, r0, asr r5 │ │ │ │ + rsbseq sp, r0, r4, lsl #11 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - ldrsbeq sp, [r0], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq sp, r0, r4, ror r5 │ │ │ │ addseq r7, sp, r8, lsr #2 │ │ │ │ - rsbseq sp, r0, r4, ror r3 │ │ │ │ - rsbseq sp, r0, r4, ror #6 │ │ │ │ - rsbseq r6, r1, r0, lsl sl │ │ │ │ - ldrsbeq sp, [r0], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq sp, r0, r4, asr #7 │ │ │ │ - rsbseq sp, r0, r0, ror #7 │ │ │ │ - addeq r7, r5, ip, ror r1 │ │ │ │ - rsbseq sp, r0, r4, lsr r2 │ │ │ │ - ldrsheq sp, [r0], #-36 @ 0xffffffdc @ │ │ │ │ - @ instruction: 0x0070d298 │ │ │ │ - rsbseq sp, r0, ip, lsr r3 │ │ │ │ - addeq r7, r5, r4, lsl #2 │ │ │ │ - ldrheq sp, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq sp, r0, r4, lsl r4 │ │ │ │ + rsbseq sp, r0, r4, lsl #8 │ │ │ │ + ldrheq r6, [r1], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq sp, r0, r4, ror r4 │ │ │ │ + rsbseq sp, r0, r4, ror #8 │ │ │ │ + rsbseq sp, r0, r0, lsl #9 │ │ │ │ + addeq r7, r5, ip, lsl r2 │ │ │ │ + ldrsbeq sp, [r0], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x0070d394 │ │ │ │ + rsbseq sp, r0, r8, lsr r3 │ │ │ │ + ldrsbeq sp, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ + addeq r7, r5, r4, lsr #3 │ │ │ │ + rsbseq sp, r0, ip, asr r2 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - rsbseq sp, r0, r0, ror #5 │ │ │ │ - rsbseq r6, r7, ip, asr r8 │ │ │ │ - addeq r7, r5, r4, asr #1 │ │ │ │ - rsbseq sp, r0, ip, ror r1 │ │ │ │ + rsbseq sp, r0, r0, lsl #7 │ │ │ │ + ldrsheq r6, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + addeq r7, r5, r4, ror #2 │ │ │ │ + rsbseq sp, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ - rsbseq sp, r0, r0, ror r1 │ │ │ │ - umulleq r7, r5, r8, r0 │ │ │ │ - rsbseq sp, r0, ip, asr #2 │ │ │ │ - rsbseq sp, r0, ip, ror #2 │ │ │ │ rsbseq sp, r0, r0, lsl r2 │ │ │ │ - addeq r7, r5, r4, asr r0 │ │ │ │ - rsbseq sp, r0, ip, lsl #2 │ │ │ │ + addeq r7, r5, r8, lsr r1 │ │ │ │ + rsbseq sp, r0, ip, ror #3 │ │ │ │ + rsbseq sp, r0, ip, lsl #4 │ │ │ │ + ldrheq sp, [r0], #-32 @ 0xffffffe0 @ │ │ │ │ + strdeq r7, [r5], r4 │ │ │ │ + rsbseq sp, r0, ip, lsr #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq sp, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0x0070d198 │ │ │ │ - addeq r7, r5, r4, lsl r0 │ │ │ │ - rsbseq sp, r0, ip, asr #1 │ │ │ │ + rsbseq sp, r0, r8, lsr #5 │ │ │ │ + rsbseq sp, r0, r8, lsr r2 │ │ │ │ + strheq r7, [r5], r4 │ │ │ │ + rsbseq sp, r0, ip, ror #2 │ │ │ │ andeq r0, r0, pc, ror #11 │ │ │ │ - ldrsheq sp, [r0], #-0 @ │ │ │ │ + @ instruction: 0x0070d190 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #524] @ 2d3f4c │ │ │ │ ldr r3, [pc, #524] @ 2d3f50 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -141952,15 +141952,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #156] @ 2d3f88 │ │ │ │ - bl 997a9c │ │ │ │ + bl 997b44 │ │ │ │ mov r0, r6 │ │ │ │ bl 248b04 │ │ │ │ mvn r0, #0 │ │ │ │ b 2d3e14 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #132] @ 2d3f8c │ │ │ │ ldr r3, [pc, #132] @ 2d3f90 │ │ │ │ @@ -141972,15 +141972,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #1424 @ 0x590 │ │ │ │ - bl 997a9c │ │ │ │ + bl 997b44 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 249578 │ │ │ │ b 2d3eec │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009d6ddc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, sp, ip, lsr #27 │ │ │ │ @@ -141989,21 +141989,21 @@ │ │ │ │ andeq lr, r0, r3, asr pc │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ addseq r6, sp, r0, lsl #26 │ │ │ │ stmdapl r6, {r1, r6, r8, r9, ip, lr}^ │ │ │ │ andeq r1, r0, r4, ror #3 │ │ │ │ andeq r2, r0, r0, lsr #9 │ │ │ │ andeq r1, r0, r0, lsl #30 │ │ │ │ - rsbseq sp, r0, r4, asr r0 │ │ │ │ - umulleq r6, r5, r8, sp │ │ │ │ - rsbseq ip, r0, r8, asr #28 │ │ │ │ + ldrsheq sp, [r0], #-4 @ │ │ │ │ + addeq r6, r5, r8, lsr lr │ │ │ │ + rsbseq ip, r0, r8, ror #29 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ - rsbseq sp, r0, r8, lsl r0 │ │ │ │ - addeq r6, r5, r4, asr #26 │ │ │ │ - ldrsheq ip, [r0], #-216 @ 0xffffff28 @ │ │ │ │ + ldrheq sp, [r0], #-8 @ │ │ │ │ + addeq r6, r5, r4, ror #27 │ │ │ │ + @ instruction: 0x0070ce98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r5, r1 │ │ │ │ tst r0, #32 │ │ │ │ @@ -142157,27 +142157,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 2d424c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #1264 @ 0x4f0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq ip, r0, ip, ror pc │ │ │ │ - rsbseq ip, r0, ip, asr #30 │ │ │ │ - rsbseq r5, ip, ip, asr #32 │ │ │ │ - rsbseq sl, fp, r4, ror #3 │ │ │ │ - rsbseq r9, r1, r4, ror #4 │ │ │ │ - rsbseq ip, r0, r0, asr #27 │ │ │ │ - addeq r6, r5, r0, lsl #21 │ │ │ │ - rsbseq ip, r0, r4, lsr fp │ │ │ │ - rsbseq ip, r0, r4, lsl #27 │ │ │ │ + rsbseq sp, r0, ip, lsl r0 │ │ │ │ + rsbseq ip, r0, ip, ror #31 │ │ │ │ + rsbseq r5, ip, ip, ror #1 │ │ │ │ + rsbseq sl, fp, r4, lsl #5 │ │ │ │ + rsbseq r9, r1, r4, lsl #6 │ │ │ │ + rsbseq ip, r0, r0, ror #28 │ │ │ │ + addeq r6, r5, r0, lsr #22 │ │ │ │ + ldrsbeq ip, [r0], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq ip, r0, r4, lsr #28 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - addeq r6, r5, ip, asr sl │ │ │ │ - rsbseq ip, r0, r4, lsl fp │ │ │ │ - rsbseq ip, r0, r4, ror #26 │ │ │ │ + strdeq r6, [r5], ip │ │ │ │ + ldrheq ip, [r0], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq ip, r0, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #156] @ 2d4304 │ │ │ │ ldr r9, [pc, #156] @ 2d4308 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -142215,16 +142215,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #18] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrsbeq ip, [r0], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq ip, r0, ip, ror #25 │ │ │ │ + rsbseq ip, r0, ip, ror sp │ │ │ │ + rsbseq ip, r0, ip, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r0, #32 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -142291,16 +142291,16 @@ │ │ │ │ bl 249578 │ │ │ │ str r7, [r9] │ │ │ │ subs r7, r7, #2 │ │ │ │ movne r7, #1 │ │ │ │ ands r7, r7, sl, lsr #31 │ │ │ │ beq 2d4338 │ │ │ │ b 2d43bc │ │ │ │ - rsbseq ip, r0, r4, lsl #24 │ │ │ │ - rsbseq ip, r0, r8, asr #22 │ │ │ │ + rsbseq ip, r0, r4, lsr #25 │ │ │ │ + rsbseq ip, r0, r8, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr ip, [pc, #356] @ 2d45b8 │ │ │ │ ldrb r3, [r2] │ │ │ │ mov r4, r2 │ │ │ │ @@ -142380,29 +142380,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2d3320 │ │ │ │ b 2d44a0 │ │ │ │ ldr r1, [pc, #64] @ 2d45d0 │ │ │ │ ldr r0, [pc, #64] @ 2d45d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998a44 │ │ │ │ + bl 998aec │ │ │ │ mov r0, r5 │ │ │ │ bl 249578 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ b 2d44a0 │ │ │ │ bl 24b464 │ │ │ │ addseq r6, sp, r0, asr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r8, r0, r1, asr #22 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ addseq r6, sp, r0, ror r6 │ │ │ │ - ldrsheq ip, [r0], #-156 @ 0xffffff64 @ │ │ │ │ + @ instruction: 0x0070ca9c │ │ │ │ ldrdeq r7, [sl], r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -142685,38 +142685,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2d4abc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r6, sp, r0, lsr #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq pc, sl, r0, asr lr @ │ │ │ │ - ldrsheq ip, [r0], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq ip, r0, r4, ror r9 │ │ │ │ - rsbseq ip, r0, ip, ror r9 │ │ │ │ - rsbseq ip, r0, ip, asr r9 │ │ │ │ - rsbseq ip, r0, r0, lsr r9 │ │ │ │ - addeq lr, r0, r4, ror #23 │ │ │ │ - rsbseq ip, r0, r4, lsl #16 │ │ │ │ - ldrsheq ip, [r0], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq ip, r0, r4, ror #15 │ │ │ │ - ldrsbeq ip, [r0], #-116 @ 0xffffff8c @ │ │ │ │ + ldrsheq pc, [sl], #-224 @ 0xffffff20 @ │ │ │ │ + @ instruction: 0x0070c99c │ │ │ │ + rsbseq ip, r0, r4, lsl sl │ │ │ │ + rsbseq ip, r0, ip, lsl sl │ │ │ │ + ldrsheq ip, [r0], #-156 @ 0xffffff64 @ │ │ │ │ + ldrsbeq ip, [r0], #-144 @ 0xffffff70 @ │ │ │ │ + addeq lr, r0, r4, lsl #25 │ │ │ │ + rsbseq ip, r0, r4, lsr #17 │ │ │ │ + @ instruction: 0x0070c894 │ │ │ │ + rsbseq ip, r0, r4, lsl #17 │ │ │ │ + rsbseq ip, r0, r4, ror r8 │ │ │ │ addseq r6, sp, r4, asr r2 │ │ │ │ - addeq lr, r0, r8, asr #20 │ │ │ │ - rsbseq ip, r0, r0, lsl r6 │ │ │ │ - rsbseq ip, r0, r4, ror #11 │ │ │ │ - ldrheq ip, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ - ldrsheq pc, [sl], #-172 @ 0xffffff54 @ │ │ │ │ - @ instruction: 0x0080e9b4 │ │ │ │ - addeq r6, r5, r8, asr #4 │ │ │ │ - rsbseq ip, r0, r0, lsl #6 │ │ │ │ - rsbseq ip, r0, r0, lsl r6 │ │ │ │ - addeq r6, r5, r4, lsr #4 │ │ │ │ - ldrsbeq ip, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrsheq ip, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ + addeq lr, r0, r8, ror #21 │ │ │ │ + ldrheq ip, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq ip, r0, r4, lsl #13 │ │ │ │ + rsbseq ip, r0, r8, asr r6 │ │ │ │ + @ instruction: 0x007afb9c │ │ │ │ + addeq lr, r0, r4, asr sl │ │ │ │ + addeq r6, r5, r8, ror #5 │ │ │ │ + rsbseq ip, r0, r0, lsr #7 │ │ │ │ + ldrheq ip, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + addeq r6, r5, r4, asr #5 │ │ │ │ + rsbseq ip, r0, r8, ror r3 │ │ │ │ + @ instruction: 0x0070c698 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #340] @ 2d4c30 │ │ │ │ @@ -142806,15 +142806,15 @@ │ │ │ │ str r3, [r0] │ │ │ │ b 2d4b54 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r6, sp, r0, asr #32 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ eoreq r8, r0, r0, lsl #18 │ │ │ │ @ instruction: 0x009d5fbc │ │ │ │ - rsbseq ip, r0, ip, lsr #9 │ │ │ │ + rsbseq ip, r0, ip, asr #10 │ │ │ │ │ │ │ │ 002d4c44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ @@ -142893,15 +142893,15 @@ │ │ │ │ beq 2d4e04 │ │ │ │ mov r5, r8 │ │ │ │ b 2d4cbc │ │ │ │ ldr r1, [pc, #360] @ 2d4ef4 │ │ │ │ ldr r0, [pc, #360] @ 2d4ef8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998a44 │ │ │ │ + bl 998aec │ │ │ │ mov r0, r4 │ │ │ │ bl 249578 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ mov r5, r8 │ │ │ │ mvn r4, #0 │ │ │ │ @@ -142981,23 +142981,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ bl 24b464 │ │ │ │ @ instruction: 0x009d5eb8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq ip, r0, r0, lsl #4 │ │ │ │ + rsbseq ip, r0, r0, lsr #5 │ │ │ │ ldrdeq r7, [sl], r4 @ │ │ │ │ addseq r5, sp, r0, asr sp │ │ │ │ - @ instruction: 0x00855db4 │ │ │ │ - rsbseq fp, r0, ip, ror #28 │ │ │ │ - rsbseq ip, r0, r0, lsl #4 │ │ │ │ - umulleq r5, r5, r0, sp @ │ │ │ │ - rsbseq fp, r0, r8, asr #28 │ │ │ │ - rsbseq ip, r0, r8, asr #3 │ │ │ │ + addeq r5, r5, r4, asr lr │ │ │ │ + rsbseq fp, r0, ip, lsl #30 │ │ │ │ + rsbseq ip, r0, r0, lsr #5 │ │ │ │ + addeq r5, r5, r0, lsr lr │ │ │ │ + rsbseq fp, r0, r8, ror #29 │ │ │ │ + rsbseq ip, r0, r8, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -143173,16 +143173,16 @@ │ │ │ │ str r7, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq fp, r0, r0, lsl lr │ │ │ │ - rsbseq fp, r0, r0, ror #27 │ │ │ │ + ldrheq fp, [r0], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq fp, r0, r0, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -143341,18 +143341,18 @@ │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 249578 │ │ │ │ str r5, [r4] │ │ │ │ b 2d5288 │ │ │ │ - rsbseq fp, r0, ip, lsl #26 │ │ │ │ - rsbseq fp, r0, r4, lsl #26 │ │ │ │ - rsbseq fp, r0, ip, ror #23 │ │ │ │ - rsbseq fp, r0, r0, lsr #23 │ │ │ │ + rsbseq fp, r0, ip, lsr #27 │ │ │ │ + rsbseq fp, r0, r4, lsr #27 │ │ │ │ + rsbseq fp, r0, ip, lsl #25 │ │ │ │ + rsbseq fp, r0, r0, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #264] @ 2d55c8 │ │ │ │ ldr r3, [pc, #264] @ 2d55cc │ │ │ │ @@ -143548,16 +143548,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 24b258 │ │ │ │ str r8, [r4] │ │ │ │ b 2d56a8 │ │ │ │ bl 2d45d8 │ │ │ │ mov r5, r0 │ │ │ │ b 2d5738 │ │ │ │ - rsbseq fp, r0, r8, lsr r9 │ │ │ │ - rsbseq fp, r0, r4, lsl #18 │ │ │ │ + ldrsbeq fp, [r0], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq fp, r0, r4, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #992] @ 2d5bd4 │ │ │ │ mov r4, r3 │ │ │ │ @@ -143783,15 +143783,15 @@ │ │ │ │ beq 2d5974 │ │ │ │ b 2d5afc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #116] @ 2d5be8 │ │ │ │ ldr r0, [pc, #116] @ 2d5bec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998a44 │ │ │ │ + bl 998aec │ │ │ │ mov r0, r5 │ │ │ │ bl 249578 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov r3, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -143807,20 +143807,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 2d5bf0 │ │ │ │ ldr r0, [pc, #40] @ 2d5bf4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2d5b7c │ │ │ │ addseq r5, sp, r4, lsr #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq fp, r0, ip, lsl #14 │ │ │ │ + rsbseq fp, r0, ip, lsr #15 │ │ │ │ @ instruction: 0x009d52bc │ │ │ │ - ldrheq fp, [r0], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq fp, r0, r8, lsl r4 │ │ │ │ + rsbseq fp, r0, r4, asr r7 │ │ │ │ + ldrheq fp, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ adceq r6, sl, ip, ror #19 │ │ │ │ - rsbseq fp, r0, r4, asr #7 │ │ │ │ + rsbseq fp, r0, r4, ror #8 │ │ │ │ umlaleq r6, sl, r8, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -144010,18 +144010,18 @@ │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 249578 │ │ │ │ str r5, [r4] │ │ │ │ b 2d5ce4 │ │ │ │ - rsbseq fp, r0, ip, ror r2 │ │ │ │ - rsbseq fp, r0, r8, lsr r2 │ │ │ │ - rsbseq fp, r0, r4, ror r1 │ │ │ │ - rsbseq fp, r0, ip, lsr #2 │ │ │ │ + rsbseq fp, r0, ip, lsl r3 │ │ │ │ + ldrsbeq fp, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq fp, r0, r4, lsl r2 │ │ │ │ + rsbseq fp, r0, ip, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #820] @ 2d6268 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ @@ -144208,15 +144208,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ b 2d616c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #104] @ 2d6280 │ │ │ │ ldr r0, [pc, #104] @ 2d6284 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998a44 │ │ │ │ + bl 998aec │ │ │ │ mov r0, r5 │ │ │ │ bl 249578 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov fp, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -144228,19 +144228,19 @@ │ │ │ │ mvn r5, #0 │ │ │ │ ldr fp, [r0] │ │ │ │ mov r4, r0 │ │ │ │ b 2d6034 │ │ │ │ bl 24b464 │ │ │ │ @ instruction: 0x009d4bdc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq sl, [r0], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq fp, r0, r0, ror r0 │ │ │ │ addseq r4, sp, r0, lsl #23 │ │ │ │ - rsbseq sl, r0, r8, ror pc │ │ │ │ + rsbseq fp, r0, r8, lsl r0 │ │ │ │ andeq r8, r0, r2, asr #19 │ │ │ │ - rsbseq sl, r0, r4, ror sp │ │ │ │ + rsbseq sl, r0, r4, lsl lr │ │ │ │ adceq r6, sl, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #296] @ 2d63cc │ │ │ │ @@ -144493,16 +144493,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 24b258 │ │ │ │ str r8, [r4] │ │ │ │ b 2d6560 │ │ │ │ bl 2d45d8 │ │ │ │ mov r5, r0 │ │ │ │ b 2d65f8 │ │ │ │ - rsbseq sl, r0, r0, lsl #21 │ │ │ │ - rsbseq sl, r0, ip, asr #20 │ │ │ │ + rsbseq sl, r0, r0, lsr #22 │ │ │ │ + rsbseq sl, r0, ip, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ @@ -144957,47 +144957,47 @@ │ │ │ │ b 2d6c30 │ │ │ │ mov r6, r0 │ │ │ │ b 2d6ac4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldrsheq r4, [sp], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, sp, r0, asr #32 │ │ │ │ - @ instruction: 0x0070a198 │ │ │ │ - rsbseq sl, r0, r0, ror r1 │ │ │ │ - rsbseq sl, r0, r4, asr r1 │ │ │ │ - rsbseq sl, r0, ip, lsr r1 │ │ │ │ - rsbseq sp, sl, ip, lsl #17 │ │ │ │ - rsbseq sl, r0, r8, lsr r3 │ │ │ │ - ldrheq sl, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq sl, r0, r0, asr #7 │ │ │ │ - rsbseq sl, r0, r0, lsr #7 │ │ │ │ - rsbseq sl, r0, r0, lsl #7 │ │ │ │ + rsbseq sl, r0, r8, lsr r2 │ │ │ │ + rsbseq sl, r0, r0, lsl r2 │ │ │ │ + ldrsheq sl, [r0], #-20 @ 0xffffffec @ │ │ │ │ ldrsbeq sl, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq sp, sl, r0, lsr #14 │ │ │ │ + rsbseq sp, sl, ip, lsr #18 │ │ │ │ + ldrsbeq sl, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq sl, r0, r8, asr r4 │ │ │ │ + rsbseq sl, r0, r0, ror #8 │ │ │ │ + rsbseq sl, r0, r0, asr #8 │ │ │ │ + rsbseq sl, r0, r0, lsr #8 │ │ │ │ + rsbseq sl, r0, ip, ror r2 │ │ │ │ + rsbseq sp, sl, r0, asr #15 │ │ │ │ │ │ │ │ 002d6e04 : │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ b 2d4c44 │ │ │ │ ldr r2, [pc, #4] @ 2d6e1c │ │ │ │ add r2, pc, r2 │ │ │ │ b 2d9044 │ │ │ │ - ldrheq sl, [r0], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq sl, r0, r0, asr r3 │ │ │ │ ldr r2, [pc, #4] @ 2d6e2c │ │ │ │ add r2, pc, r2 │ │ │ │ b 2d9044 │ │ │ │ - rsbseq sl, r0, r4, asr #5 │ │ │ │ + rsbseq sl, r0, r4, ror #6 │ │ │ │ ldr r2, [pc, #4] @ 2d6e3c │ │ │ │ add r2, pc, r2 │ │ │ │ b 2d8f80 │ │ │ │ - @ instruction: 0x0070a290 │ │ │ │ + rsbseq sl, r0, r0, lsr r3 │ │ │ │ ldr r2, [pc, #4] @ 2d6e4c │ │ │ │ add r2, pc, r2 │ │ │ │ b 2d8f80 │ │ │ │ - rsbseq sl, r0, r4, lsr #5 │ │ │ │ + rsbseq sl, r0, r4, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 2d6eac │ │ │ │ add r2, pc, r2 │ │ │ │ bl 2d9110 │ │ │ │ @@ -145013,15 +145013,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, r0, r4, lsl #5 │ │ │ │ + rsbseq sl, r0, r4, lsr #6 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 2d6f00 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -145051,15 +145051,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, r0, r8, lsl r2 │ │ │ │ + ldrheq sl, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 2d6fa4 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 2d9110 │ │ │ │ @@ -145075,15 +145075,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, r0, r8, ror #2 │ │ │ │ + rsbseq sl, r0, r8, lsl #4 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 2d6ff8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -145113,15 +145113,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq sl, [r0], #-12 @ │ │ │ │ + @ instruction: 0x0070a19c │ │ │ │ push {r4, r5} │ │ │ │ ldr r2, [r2] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r3] │ │ │ │ ldr r2, [r1, #268] @ 0x10c │ │ │ │ @@ -145191,28 +145191,28 @@ │ │ │ │ adceq r5, sl, ip, asr r4 │ │ │ │ andeq sl, r0, sp, asr #23 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ 2d7178 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 98fac4 │ │ │ │ - rsbseq r0, r0, r8, lsr #23 │ │ │ │ + b 98fb6c │ │ │ │ + rsbseq r0, r0, r8, asr #24 │ │ │ │ ldr r3, [pc, #28] @ 2d71a0 │ │ │ │ ldr r2, [pc, #28] @ 2d71a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2d71a8 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ umullseq r3, sp, r8, r9 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r0, r0, r0, lsl #23 │ │ │ │ + rsbseq r0, r0, r0, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mov r0, #552 @ 0x228 │ │ │ │ ldr r5, [r2] │ │ │ │ @@ -145270,18 +145270,18 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, r4, #12 │ │ │ │ str r5, [r4, #268] @ 0x10c │ │ │ │ str r4, [r4, #292] @ 0x124 │ │ │ │ - bl 987d3c │ │ │ │ + bl 987de4 │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ addne r2, r4, #4 │ │ │ │ strne r2, [r3, #8] │ │ │ │ mov r1, #0 │ │ │ │ @@ -145646,51 +145646,51 @@ │ │ │ │ beq 2d7950 │ │ │ │ cmp r1, #0 │ │ │ │ beq 2d79f4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq 2d797c │ │ │ │ - bl 99ee10 │ │ │ │ + bl 99eeb8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 2d78bc │ │ │ │ ldr r3, [pc, #384] @ 2d7a30 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r4, [r4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d78e0 │ │ │ │ b 2d78f4 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d78f4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #12 │ │ │ │ bl 24a4e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d78d0 │ │ │ │ - bl 99ee10 │ │ │ │ + bl 99eeb8 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d7a20 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 2d7934 │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ str r4, [r5] │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d7a00 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d798c │ │ │ │ @@ -145743,15 +145743,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ b 2d7888 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #48] @ 2d7a3c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 990a9c │ │ │ │ + bl 990b44 │ │ │ │ b 2d7934 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ bl 24b4a4 │ │ │ │ addseq r3, sp, r8, ror #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009d32d0 │ │ │ │ andeq r4, r0, ip, asr #32 │ │ │ │ @@ -145874,41 +145874,41 @@ │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [r1] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r8 │ │ │ │ ldr r4, [r8, #8] │ │ │ │ ldr r5, [r7], #16 │ │ │ │ ldr r6, [r8, #4] │ │ │ │ - bl 99ee10 │ │ │ │ + bl 99eeb8 │ │ │ │ ldr r9, [pc, #408] @ 2d7dc4 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 2d7c54 │ │ │ │ ldr r3, [pc, #384] @ 2d7dc8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d7c88 │ │ │ │ mov r3, #0 │ │ │ │ b 2d7c78 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d7c88 │ │ │ │ asr r2, r3, #31 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r5, r3 │ │ │ │ bne 2d7c68 │ │ │ │ - bl 99ee10 │ │ │ │ + bl 99eeb8 │ │ │ │ ldr sl, [r0, #8] │ │ │ │ mov fp, r0 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2d7dc0 │ │ │ │ sub sl, sl, #1 │ │ │ │ cmp sl, #0 │ │ │ │ str sl, [r0, #8] │ │ │ │ @@ -145944,27 +145944,27 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ str sl, [fp] │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d7cac │ │ │ │ strb sl, [fp, #4] │ │ │ │ ldr r3, [pc, #108] @ 2d7dcc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 990a9c │ │ │ │ + bl 990b44 │ │ │ │ b 2d7cac │ │ │ │ mov r7, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -145982,17 +145982,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ bl 24b4a4 │ │ │ │ @ instruction: 0x009d2ef4 │ │ │ │ andeq r4, r0, ip, asr #32 │ │ │ │ andeq r1, r0, r4, asr #24 │ │ │ │ - addeq r2, r5, r0, asr pc │ │ │ │ - ldrheq r9, [r0], #-52 @ 0xffffffcc @ │ │ │ │ - @ instruction: 0x0070939c │ │ │ │ + strdeq r2, [r5], r0 │ │ │ │ + rsbseq r9, r0, r4, asr r4 │ │ │ │ + rsbseq r9, r0, ip, lsr r4 │ │ │ │ │ │ │ │ 002d7ddc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -146085,18 +146085,18 @@ │ │ │ │ b 2d7f1c │ │ │ │ mvn r5, #10 │ │ │ │ b 2d7f1c │ │ │ │ adceq r4, sl, r0, ror r7 │ │ │ │ addseq r2, sp, ip, lsl sp │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ adceq r4, sl, r8, lsl r7 │ │ │ │ - rsbeq pc, pc, r0, asr #29 │ │ │ │ + rsbeq pc, pc, r0, ror #30 │ │ │ │ adceq r4, sl, r4, asr #13 │ │ │ │ - rsbseq r2, r2, r8, lsl sl │ │ │ │ - ldrheq r5, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrheq r2, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r5, r1, ip, asr r5 │ │ │ │ adceq r4, sl, r8, asr r6 │ │ │ │ addseq r1, lr, r8, lsr #21 │ │ │ │ │ │ │ │ 002d7f7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -146165,18 +146165,18 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ str r3, [r4, #276] @ 0x114 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ add r0, r4, #12 │ │ │ │ - bl 987d3c │ │ │ │ + bl 987de4 │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r4, r4, #4 │ │ │ │ strne r4, [r3, #8] │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [pc, #84] @ 2d8120 │ │ │ │ @@ -146196,15 +146196,15 @@ │ │ │ │ b 2d80d4 │ │ │ │ mvn r4, #10 │ │ │ │ b 2d80d4 │ │ │ │ ldrdeq r4, [sl], r0 @ │ │ │ │ addseq r2, sp, ip, ror fp │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ adceq r4, sl, ip, ror r5 │ │ │ │ - rsbeq pc, pc, r4, lsr #26 │ │ │ │ + rsbeq pc, pc, r4, asr #27 │ │ │ │ strdeq r4, [sl], r0 @ │ │ │ │ adceq r4, sl, r0, lsr #9 │ │ │ │ @ instruction: 0x009e18f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -146220,15 +146220,15 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ str r8, [r4] │ │ │ │ - bl 98f5d0 │ │ │ │ + bl 98f678 │ │ │ │ ldr r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #716] @ 2d8454 │ │ │ │ ldm r3, {r1, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2d725c │ │ │ │ @@ -146403,50 +146403,50 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ @ instruction: 0x009d29d8 │ │ │ │ adceq r4, sl, r8, lsl r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, lr, ip, lsl #17 │ │ │ │ - rsbseq r2, r2, r4, ror #14 │ │ │ │ - rsbseq r5, r1, r0, lsl r2 │ │ │ │ + rsbseq r2, r2, r4, lsl #16 │ │ │ │ + ldrheq r5, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ addseq r2, sp, r0, ror #18 │ │ │ │ andeq r3, r0, r8, lsl #27 │ │ │ │ - ldrheq r8, [r0], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r8, r0, r8, ror #30 │ │ │ │ + rsbseq r9, r0, r8, asr r0 │ │ │ │ + rsbseq r9, r0, r8 │ │ │ │ @ instruction: 0xffffeef4 │ │ │ │ - rsbseq ip, r1, r8, ror #28 │ │ │ │ + rsbseq ip, r1, r8, lsl #30 │ │ │ │ @ instruction: 0xfffff520 │ │ │ │ - rsbseq r8, r0, r0, lsr #30 │ │ │ │ - rsbseq r8, r0, r8, lsl #30 │ │ │ │ - ldrsheq r8, [r0], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r8, r0, r0, asr #31 │ │ │ │ + rsbseq r8, r0, r8, lsr #31 │ │ │ │ + @ instruction: 0x00708f94 │ │ │ │ @ instruction: 0x009d27f0 │ │ │ │ - addeq r2, r5, r8, ror r9 │ │ │ │ - rsbseq r8, r0, r4, asr #27 │ │ │ │ - rsbseq r8, r0, r0, lsl #23 │ │ │ │ + addeq r2, r5, r8, lsl sl │ │ │ │ + rsbseq r8, r0, r4, ror #28 │ │ │ │ + rsbseq r8, r0, r0, lsr #24 │ │ │ │ andeq r0, r0, r1, ror #4 │ │ │ │ - addeq r2, r5, r4, asr r9 │ │ │ │ - rsbseq r8, r0, r0, lsr #27 │ │ │ │ - rsbseq r8, r0, ip, asr fp │ │ │ │ + strdeq r2, [r5], r4 │ │ │ │ + rsbseq r8, r0, r0, asr #28 │ │ │ │ + ldrsheq r8, [r0], #-188 @ 0xffffff44 @ │ │ │ │ andeq r0, r0, r9, asr r2 │ │ │ │ - addeq r2, r5, r0, lsr r9 │ │ │ │ - rsbseq r8, r0, ip, ror sp │ │ │ │ - rsbseq r8, r0, r8, lsr fp │ │ │ │ + ldrdeq r2, [r5], r0 │ │ │ │ + rsbseq r8, r0, ip, lsl lr │ │ │ │ + ldrsbeq r8, [r0], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - addeq r2, r5, ip, lsl #18 │ │ │ │ - rsbseq r8, r0, r8, asr sp │ │ │ │ - rsbseq r8, r0, r4, lsl fp │ │ │ │ + addeq r2, r5, ip, lsr #19 │ │ │ │ + ldrsheq r8, [r0], #-216 @ 0xffffff28 @ │ │ │ │ + ldrheq r8, [r0], #-180 @ 0xffffff4c @ │ │ │ │ andeq r0, r0, fp, asr #4 │ │ │ │ - addeq r2, r5, r8, ror #17 │ │ │ │ - rsbseq r8, r0, r4, lsr sp │ │ │ │ - ldrsheq r8, [r0], #-160 @ 0xffffff60 @ │ │ │ │ + addeq r2, r5, r8, lsl #19 │ │ │ │ + ldrsbeq r8, [r0], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x00708b90 │ │ │ │ andeq r0, r0, r6, asr #4 │ │ │ │ - addeq r2, r5, r4, asr #17 │ │ │ │ - rsbseq r8, r0, r0, lsl sp │ │ │ │ - rsbseq r8, r0, ip, asr #21 │ │ │ │ + addeq r2, r5, r4, ror #18 │ │ │ │ + ldrheq r8, [r0], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r8, r0, ip, ror #22 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ │ │ │ │ 002d84e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -146628,51 +146628,51 @@ │ │ │ │ bne 2d862c │ │ │ │ ldr ip, [pc, #156] @ 2d885c │ │ │ │ add ip, pc, ip │ │ │ │ b 2d8634 │ │ │ │ ldr r0, [pc, #148] @ 2d8860 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2d851c │ │ │ │ - rsbseq r8, r0, r0, asr #25 │ │ │ │ - rsbseq r8, r0, r4, asr #25 │ │ │ │ - ldrheq r8, [r0], #-204 @ 0xffffff34 @ │ │ │ │ - ldrheq r8, [r0], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq r8, r0, ip, lsr #25 │ │ │ │ - rsbseq r8, r0, r0, lsr #25 │ │ │ │ - @ instruction: 0x00708c94 │ │ │ │ - rsbseq r8, r0, ip, lsl #25 │ │ │ │ - rsbseq r8, r0, r0, lsl #25 │ │ │ │ - rsbseq r8, r0, r8, ror ip │ │ │ │ - rsbseq r8, r0, r4, ror ip │ │ │ │ - rsbseq r8, r0, r0, ror ip │ │ │ │ - rsbseq r8, r0, ip, ror #24 │ │ │ │ + rsbseq r8, r0, r0, ror #26 │ │ │ │ + rsbseq r8, r0, r4, ror #26 │ │ │ │ + rsbseq r8, r0, ip, asr sp │ │ │ │ + rsbseq r8, r0, r4, asr sp │ │ │ │ + rsbseq r8, r0, ip, asr #26 │ │ │ │ + rsbseq r8, r0, r0, asr #26 │ │ │ │ + rsbseq r8, r0, r4, lsr sp │ │ │ │ + rsbseq r8, r0, ip, lsr #26 │ │ │ │ + rsbseq r8, r0, r0, lsr #26 │ │ │ │ + rsbseq r8, r0, r8, lsl sp │ │ │ │ + rsbseq r8, r0, r4, lsl sp │ │ │ │ + rsbseq r8, r0, r0, lsl sp │ │ │ │ + rsbseq r8, r0, ip, lsl #26 │ │ │ │ andseq r1, r0, r0 │ │ │ │ - rsbseq r8, r0, r4, ror #24 │ │ │ │ - @ instruction: 0x007a6a90 │ │ │ │ + rsbseq r8, r0, r4, lsl #26 │ │ │ │ + rsbseq r6, sl, r0, lsr fp │ │ │ │ subeq r4, r0, r0 │ │ │ │ - rsbseq r8, r0, r4, asr ip │ │ │ │ - rsbseq r8, r0, r0, asr ip │ │ │ │ - rsbseq r8, r0, r0, asr #22 │ │ │ │ + ldrsheq r8, [r0], #-196 @ 0xffffff3c @ │ │ │ │ + ldrsheq r8, [r0], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r8, r0, r0, ror #23 │ │ │ │ + rsbseq r6, sl, r8, lsl #21 │ │ │ │ + rsbseq r6, sl, r8, ror sl │ │ │ │ + rsbseq r6, sl, r8, ror #20 │ │ │ │ + rsbseq r6, sl, r8, asr sl │ │ │ │ + rsbseq r6, sl, r4, asr #20 │ │ │ │ + rsbseq r6, sl, r0, lsr sl │ │ │ │ + rsbseq r6, sl, ip, lsl sl │ │ │ │ + rsbseq r6, sl, r8, lsl #20 │ │ │ │ + ldrsheq r6, [sl], #-152 @ 0xffffff68 @ │ │ │ │ rsbseq r6, sl, r8, ror #19 │ │ │ │ ldrsbeq r6, [sl], #-152 @ 0xffffff68 @ │ │ │ │ rsbseq r6, sl, r8, asr #19 │ │ │ │ - ldrheq r6, [sl], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r6, sl, r4, lsr #19 │ │ │ │ + ldrheq r6, [sl], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r8, r0, r4, ror fp │ │ │ │ @ instruction: 0x007a6990 │ │ │ │ - rsbseq r6, sl, ip, ror r9 │ │ │ │ - rsbseq r6, sl, r8, ror #18 │ │ │ │ - rsbseq r6, sl, r8, asr r9 │ │ │ │ - rsbseq r6, sl, r8, asr #18 │ │ │ │ - rsbseq r6, sl, r8, lsr r9 │ │ │ │ - rsbseq r6, sl, r8, lsr #18 │ │ │ │ - rsbseq r6, sl, r4, lsl r9 │ │ │ │ - ldrsbeq r8, [r0], #-164 @ 0xffffff5c @ │ │ │ │ - ldrsheq r6, [sl], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r6, sl, r4, ror #17 │ │ │ │ - rsbseq r8, r0, r8, lsl sl │ │ │ │ + rsbseq r6, sl, r4, lsl #19 │ │ │ │ + ldrheq r8, [r0], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -146712,16 +146712,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 2d88f0 │ │ │ │ - rsbseq r8, r0, r0, lsl #20 │ │ │ │ - rsbseq r8, r0, ip, ror #19 │ │ │ │ + rsbseq r8, r0, r0, lsr #21 │ │ │ │ + rsbseq r8, r0, ip, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 2d89a4 │ │ │ │ mov r4, r2 │ │ │ │ @@ -146745,15 +146745,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r8, r0, r0, asr #18 │ │ │ │ + rsbseq r8, r0, r0, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 2d8a24 │ │ │ │ mov r4, r2 │ │ │ │ @@ -146777,15 +146777,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r8, r0, r0, asr #17 │ │ │ │ + rsbseq r8, r0, r0, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #88] @ 2d8a9c │ │ │ │ mov r4, r2 │ │ │ │ @@ -146807,15 +146807,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r0, r8, asr #16 │ │ │ │ + rsbseq r8, r0, r8, ror #17 │ │ │ │ │ │ │ │ 002d8aa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ @@ -147395,15 +147395,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r1, sp, ip, ror #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r5, r8, asr sl │ │ │ │ + strdeq r1, [r5], r8 │ │ │ │ addseq r1, sp, ip, lsl #16 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldm r1, {r0, r3} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq ip, r0 │ │ │ │ moveq r0, #1 │ │ │ │ @@ -147636,17 +147636,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d9720 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2d9724 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r1, r5, ip, lsl r6 │ │ │ │ - ldrheq r7, [r0], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r7, r0, r8, asr #23 │ │ │ │ + @ instruction: 0x008516bc │ │ │ │ + rsbseq r7, r0, ip, asr ip │ │ │ │ + rsbseq r7, r0, r8, ror #24 │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #232] @ 2d982c │ │ │ │ @@ -147678,23 +147678,23 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ mov r0, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ mov r1, sp │ │ │ │ blx r8 │ │ │ │ ldm sp, {r1, r2} │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bb1d4 │ │ │ │ + bl 9bb27c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bb18c │ │ │ │ + bl 9bb234 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bb410 │ │ │ │ + bl 9bb4b8 │ │ │ │ ldr r2, [pc, #72] @ 2d9834 │ │ │ │ ldr r3, [pc, #64] @ 2d9830 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -147826,17 +147826,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d9a18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r1, r5, r4, lsr #6 │ │ │ │ - rsbseq r7, r0, r8, asr #17 │ │ │ │ - rsbseq r7, r0, r4, ror #17 │ │ │ │ + addeq r1, r5, r4, asr #7 │ │ │ │ + rsbseq r7, r0, r8, ror #18 │ │ │ │ + rsbseq r7, r0, r4, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #408] @ 2d9bd4 │ │ │ │ @@ -148124,30 +148124,30 @@ │ │ │ │ ldr r1, [pc, #32] @ 2d9ec4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 52bb4c │ │ │ │ b 2d9dcc │ │ │ │ - rsbseq pc, fp, r4, lsr #6 │ │ │ │ - rsbseq r7, r0, r4, lsl #9 │ │ │ │ - rsbseq r7, r0, ip, asr r4 │ │ │ │ - rsbseq r7, r0, r4, ror #8 │ │ │ │ + rsbseq pc, fp, r4, asr #7 │ │ │ │ + rsbseq r7, r0, r4, lsr #10 │ │ │ │ + ldrsheq r7, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r7, r0, r4, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9d5394 │ │ │ │ + bl 9d543c │ │ │ │ bl 24a0e8 │ │ │ │ - bl 9d59dc │ │ │ │ + bl 9d5a84 │ │ │ │ and r8, r4, #255 @ 0xff │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [pc, #352] @ 2da06c │ │ │ │ add ip, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ addge ip, ip, r0 │ │ │ │ @@ -148264,21 +148264,21 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ bl 24a6dc │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2da150 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 98f5d0 │ │ │ │ + bl 98f678 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2da168 │ │ │ │ add r0, r4, #116 @ 0x74 │ │ │ │ - bl 98f5d0 │ │ │ │ + bl 98f678 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -148291,31 +148291,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2da198 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 9ae2b8 │ │ │ │ + bl 9ae360 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2da0fc │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 9ae2b8 │ │ │ │ + bl 9ae360 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r0, r5, r4, ror #23 │ │ │ │ - rsbseq r7, r0, r4, lsl #3 │ │ │ │ - @ instruction: 0x00707190 │ │ │ │ + addeq r0, r5, r4, lsl #25 │ │ │ │ + rsbseq r7, r0, r4, lsr #4 │ │ │ │ + rsbseq r7, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #184] @ 2da270 │ │ │ │ @@ -148340,15 +148340,15 @@ │ │ │ │ sub r4, r4, #24 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2da228 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2da228 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d5028 │ │ │ │ + bl 9d50d0 │ │ │ │ cmp r4, r1 │ │ │ │ subne r4, r4, r1 │ │ │ │ moveq r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2da278 │ │ │ │ ldr r3, [pc, #64] @ 2da274 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -148399,15 +148399,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 2da828 │ │ │ │ ldr r0, [pc, #1400] @ 2da870 │ │ │ │ ldr r1, [pc, #1400] @ 2da874 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #3 │ │ │ │ - bl 998b3c │ │ │ │ + bl 998be4 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #8 │ │ │ │ mov r2, #8 │ │ │ │ str r3, [r6, #8] │ │ │ │ add r1, r5, r2 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 24962c │ │ │ │ @@ -148457,15 +148457,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 9a2638 │ │ │ │ + bl 9a26e0 │ │ │ │ add r9, sp, #32 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2da6c4 │ │ │ │ ldr r4, [sl, #8] │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ @@ -148519,15 +148519,15 @@ │ │ │ │ eor r4, r4, r4, lsr #15 │ │ │ │ mul r4, sl, r4 │ │ │ │ mov r1, r9 │ │ │ │ eor r4, r4, r4, lsr #13 │ │ │ │ mul r3, r4, r3 │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a2638 │ │ │ │ + bl 9a26e0 │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 2da52c │ │ │ │ ldr r2, [r8, #32] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ lsl r3, r3, r2 │ │ │ │ sub r0, r2, #32 │ │ │ │ @@ -148567,23 +148567,23 @@ │ │ │ │ bl 2d9ec8 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #4352 @ 0x1100 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 9a2640 │ │ │ │ + bl 9a26e8 │ │ │ │ b 2da4f0 │ │ │ │ ldr r3, [pc, #740] @ 2da898 │ │ │ │ ldr r1, [pc, #740] @ 2da89c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 998b3c │ │ │ │ + bl 998be4 │ │ │ │ ldr r2, [r5] │ │ │ │ str r2, [sp, #8] │ │ │ │ mul r4, sl, r2 │ │ │ │ ldr r0, [pc, #676] @ 2da880 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [pc, #672] @ 2da884 │ │ │ │ mla r0, sl, r2, r0 │ │ │ │ @@ -148633,15 +148633,15 @@ │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ str r8, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r8, [r9, #20] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl 9a2638 │ │ │ │ + bl 9a26e0 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2da738 │ │ │ │ ldrd r2, [sl, #16] │ │ │ │ strd r2, [r6, #8] │ │ │ │ b 2da324 │ │ │ │ mov r0, #16 │ │ │ │ bl 2487f8 │ │ │ │ @@ -148658,15 +148658,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, fp, #4288 @ 0x10c0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sl, #8] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ - bl 9a2640 │ │ │ │ + bl 9a26e8 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ add r3, r3, #4416 @ 0x1140 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ adds r2, r2, #1 │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ adc r2, r1, #0 │ │ │ │ @@ -148726,50 +148726,50 @@ │ │ │ │ ldr r1, [r0, #4] │ │ │ │ bic r1, r1, ip │ │ │ │ str r1, [r0, #4] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, #4416 @ 0x1140 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9a2640 │ │ │ │ + bl 9a26e8 │ │ │ │ b 2da6b8 │ │ │ │ ldr r0, [pc, #116] @ 2da8a4 │ │ │ │ ldr r1, [pc, #116] @ 2da8a8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #2 │ │ │ │ - bl 998a44 │ │ │ │ + bl 998aec │ │ │ │ mvn r0, #18 │ │ │ │ b 2da370 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [pc, #84] @ 2da8ac │ │ │ │ add r0, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a44 │ │ │ │ + bl 998aec │ │ │ │ mvn r0, #22 │ │ │ │ b 2da370 │ │ │ │ addseq r0, sp, r8, ror r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umlaleq r2, sl, r4, r2 │ │ │ │ - rsbseq r7, r0, r4, asr #2 │ │ │ │ + rsbseq r7, r0, r4, ror #3 │ │ │ │ addseq r0, sp, r4, lsr #15 │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ @ instruction: 0x9773d6da │ │ │ │ bicvs r8, r8, r0, asr r6 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ ldrdeq r1, [sl], r8 @ │ │ │ │ - rsbseq r6, r0, r0, ror #26 │ │ │ │ + rsbseq r6, r0, r0, lsl #28 │ │ │ │ strbhi ip, [fp, #2680]! @ 0xa78 │ │ │ │ adceq r1, sl, ip, asr sp │ │ │ │ - rsbseq r6, r0, r4, ror #22 │ │ │ │ - ldrsheq r6, [r0], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r6, r0, r4, lsl #24 │ │ │ │ + @ instruction: 0x00706b98 │ │ │ │ │ │ │ │ 002da8b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0] │ │ │ │ @@ -149071,16 +149071,16 @@ │ │ │ │ b 2dab4c │ │ │ │ mvn r6, #1 │ │ │ │ b 2dab60 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r0, sp, r0, asr r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009cffb4 │ │ │ │ - ldrheq r3, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq lr, fp, r0, asr #8 │ │ │ │ + rsbseq r3, r8, r8, asr r4 │ │ │ │ + rsbseq lr, fp, r0, ror #9 │ │ │ │ │ │ │ │ 002dad5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -149209,30 +149209,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq 2db044 │ │ │ │ cmp r2, #2 │ │ │ │ beq 2db070 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt 2daf00 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r3, [pc, #328] @ 2db0bc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #324] @ 2db0c0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ beq 2db09c │ │ │ │ mov r7, #0 │ │ │ │ add r8, r9, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1] │ │ │ │ @@ -149247,15 +149247,15 @@ │ │ │ │ ldr r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ addeq r7, r7, #1 │ │ │ │ cmp r1, #0 │ │ │ │ bne 2dafbc │ │ │ │ mov r5, r1 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r2, [pc, #188] @ 2db0c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ sub r3, r3, r7 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -149287,24 +149287,24 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r4, [r3, #164] @ 0xa4 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #156] @ 0x9c │ │ │ │ b 2daf58 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ b 2db034 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq pc, ip, ip, ror #25 │ │ │ │ @ instruction: 0x009cfcd0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, ip, ip, ror ip @ │ │ │ │ umlaleq r1, sl, r8, r6 │ │ │ │ muleq r0, r4, sp │ │ │ │ - ldrheq r6, [r0], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r6, r0, r4, asr r6 │ │ │ │ adceq r1, sl, r8, lsl #11 │ │ │ │ │ │ │ │ 002db0c8 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -149373,17 +149373,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2db1f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ - addeq pc, r4, r8, asr fp @ │ │ │ │ - rsbseq r6, r0, ip, ror r3 │ │ │ │ - ldrsheq r6, [r0], #-4 @ │ │ │ │ + strdeq pc, [r4], r8 │ │ │ │ + rsbseq r6, r0, ip, lsl r4 │ │ │ │ + @ instruction: 0x00706194 │ │ │ │ andeq r0, r0, r1, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #852] @ 2db560 │ │ │ │ ldr r3, [pc, #852] @ 2db564 │ │ │ │ @@ -149465,15 +149465,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 9ae148 │ │ │ │ + bl 9ae1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2db3b0 │ │ │ │ ldr r2, [pc, #532] @ 2db57c │ │ │ │ ldr r3, [pc, #504] @ 2db564 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -149537,22 +149537,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 2db590 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 2db30c │ │ │ │ ldr r3, [pc, #240] @ 2db594 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2db40c │ │ │ │ @@ -149570,57 +149570,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2db598 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 2db40c │ │ │ │ ldr r0, [pc, #116] @ 2db59c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 2db30c │ │ │ │ ldr r0, [pc, #88] @ 2db5a0 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 2db40c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq pc, ip, r0, lsl r9 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009cf8dc │ │ │ │ - rsbseq fp, sp, r8, lsr r3 │ │ │ │ - rsbseq r8, r7, r4, ror #18 │ │ │ │ + ldrsbeq fp, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r8, r7, r4, lsl #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - ldrsbeq r6, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r6, r0, r8, ror r3 │ │ │ │ @ instruction: 0x009cf7b4 │ │ │ │ addseq pc, ip, r4, ror #14 │ │ │ │ andeq r4, r0, ip, asr #31 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r6, r0, ip, lsl #2 │ │ │ │ + rsbseq r6, r0, ip, lsr #3 │ │ │ │ muleq r0, r4, r6 │ │ │ │ - rsbseq r6, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x00706098 │ │ │ │ - rsbseq r6, r0, r4, lsr r0 │ │ │ │ + rsbseq r6, r0, r4, ror #1 │ │ │ │ + rsbseq r6, r0, r8, lsr r1 │ │ │ │ + ldrsbeq r6, [r0], #-4 @ │ │ │ │ mvn r1, #29 │ │ │ │ b 2db1f4 │ │ │ │ mvn r1, #94 @ 0x5e │ │ │ │ b 2db1f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -149911,30 +149911,30 @@ │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2dbb54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 2db684 │ │ │ │ ldr r3, [r9, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2dbaf4 │ │ │ │ add r7, sp, #112 @ 0x70 │ │ │ │ mov r3, r7 │ │ │ │ @@ -149951,42 +149951,42 @@ │ │ │ │ b 2db778 │ │ │ │ cmp r0, #0 │ │ │ │ orr r2, r2, #4096 @ 0x1000 │ │ │ │ bne 2db880 │ │ │ │ b 2db8f0 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ b 2dbac8 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aef74 │ │ │ │ + bl 9af01c │ │ │ │ b 2dbaa0 │ │ │ │ ldr r0, [pc, #76] @ 2dbb58 │ │ │ │ stmib sp, {r3, sl} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 2db684 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq pc, ip, ip, asr #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrheq r5, [r0], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r6, r0, ip, asr r0 │ │ │ │ @ instruction: 0x009cf4bc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq pc, ip, r0, asr r3 @ │ │ │ │ movshi r0, #0 │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r5, r0, r0, ror fp │ │ │ │ - rsbseq r5, r0, r0, lsr fp │ │ │ │ + rsbseq r5, r0, r0, lsl ip │ │ │ │ + ldrsbeq r5, [r0], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3768] @ 0xeb8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #900] @ 2dbefc │ │ │ │ ldr r3, [pc, #900] @ 2dbf00 │ │ │ │ @@ -150136,25 +150136,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 2dbf24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 2dbc00 │ │ │ │ ldr r3, [pc, #284] @ 2dbf28 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dbd30 │ │ │ │ @@ -150179,61 +150179,61 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2dbf2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2dbd30 │ │ │ │ ldr r0, [pc, #116] @ 2dbf30 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 2dbc00 │ │ │ │ ldr r0, [pc, #92] @ 2dbf34 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2dbd30 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq lr, ip, r0, lsr #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r8, r7, r8, rrx │ │ │ │ + rsbseq r8, r7, r8, lsl #2 │ │ │ │ addseq lr, ip, r0, asr #30 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq lr, ip, ip, lsl #29 │ │ │ │ - ldrsbeq r5, [r0], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r5, r0, r0, ror sl │ │ │ │ andeq r5, r0, r4, lsl #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00705894 │ │ │ │ + rsbseq r5, r0, r4, lsr r9 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r5, r0, r0, lsr r8 │ │ │ │ - ldrsheq r5, [r0], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r5, r0, ip, asr #16 │ │ │ │ + ldrsbeq r5, [r0], #-128 @ 0xffffff80 @ │ │ │ │ + @ instruction: 0x00705894 │ │ │ │ + rsbseq r5, r0, ip, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #504] @ 2dc148 │ │ │ │ ldr r1, [pc, #504] @ 2dc14c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -150337,46 +150337,46 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2dc16c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2dbfb0 │ │ │ │ ldr r0, [pc, #68] @ 2dc170 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2dbfb0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq lr, ip, ip, asr #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r7, r7, r0, asr #25 │ │ │ │ + rsbseq r7, r7, r0, ror #26 │ │ │ │ umullseq lr, ip, r0, fp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq lr, ip, r4, asr #21 │ │ │ │ andeq r4, r0, r0, lsl r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r5, r0, ip, ror #12 │ │ │ │ - rsbseq r5, r0, r4, lsl #13 │ │ │ │ + rsbseq r5, r0, ip, lsl #14 │ │ │ │ + rsbseq r5, r0, r4, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 2dc33c │ │ │ │ ldr r1, [pc, #432] @ 2dc340 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -150462,46 +150462,46 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2dc360 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 2dc1f0 │ │ │ │ ldr r0, [pc, #68] @ 2dc364 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 2dc1f0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umullseq lr, ip, r0, r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r7, r7, ip, ror sl │ │ │ │ + rsbseq r7, r7, ip, lsl fp │ │ │ │ addseq lr, ip, r0, asr r9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009ce8d0 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r5, r0, ip, asr #9 │ │ │ │ - ldrsbeq r5, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r5, r0, ip, ror #10 │ │ │ │ + rsbseq r5, r0, ip, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr ip, [pc, #1268] @ 2dc87c │ │ │ │ @@ -150568,15 +150568,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq 2dc674 │ │ │ │ mvn r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9838 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bb8c0 │ │ │ │ + bl 9bb968 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2db1f4 │ │ │ │ ldr r2, [pc, #1000] @ 2dc890 │ │ │ │ ldr r3, [pc, #980] @ 2dc880 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -150594,15 +150594,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmn r3, #1 │ │ │ │ beq 2dc47c │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bb18c │ │ │ │ + bl 9bb234 │ │ │ │ mov sl, #0 │ │ │ │ mov fp, r5 │ │ │ │ b 2dc53c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ adds r3, r3, r4 │ │ │ │ @@ -150612,21 +150612,21 @@ │ │ │ │ cmpne sl, r2 │ │ │ │ movcc r2, #1 │ │ │ │ movcs r2, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bcs 2dc5a0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bb8fc │ │ │ │ + bl 9bb9a4 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, sl │ │ │ │ sub r3, r3, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bb410 │ │ │ │ + bl 9bb4b8 │ │ │ │ ldrd r4, [sp, #64] @ 0x40 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ bl 2e5c54 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -150634,15 +150634,15 @@ │ │ │ │ cmn r4, #4 │ │ │ │ bne 2dc590 │ │ │ │ ldrb r3, [fp, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dc55c │ │ │ │ mov r5, fp │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bb8c0 │ │ │ │ + bl 9bb968 │ │ │ │ b 2dc480 │ │ │ │ mov r5, fp │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #740] @ 2dc894 │ │ │ │ mov r3, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ @@ -150676,26 +150676,26 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str fp, [sp, #84] @ 0x54 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #568] @ 2dc8a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2dc594 │ │ │ │ ldr sl, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r6, #28] │ │ │ │ cmp r3, sl │ │ │ │ sbcs r0, r2, r1 │ │ │ │ @@ -150780,69 +150780,69 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2dc8b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 2dc450 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #120] @ 2dc8b4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 2dc450 │ │ │ │ mvn r4, #27 │ │ │ │ b 2dc480 │ │ │ │ ldr r0, [pc, #84] @ 2dc8b8 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2dc594 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umullseq lr, ip, r0, r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r5, r0, r4, ror r4 │ │ │ │ + rsbseq r5, r0, r4, lsl r5 │ │ │ │ addseq lr, ip, r8, lsl r7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq lr, ip, r4, ror r6 │ │ │ │ - rsbseq r7, r7, r0, lsl #13 │ │ │ │ + rsbseq r7, r7, r0, lsr #14 │ │ │ │ andeq r1, r0, r4, lsr r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r5, r0, r4, asr #4 │ │ │ │ - rsbseq r7, r7, r4, ror r5 │ │ │ │ + rsbseq r5, r0, r4, ror #5 │ │ │ │ + rsbseq r7, r7, r4, lsl r6 │ │ │ │ muleq r0, r4, r9 │ │ │ │ - rsbseq r5, r0, r0, lsl r0 │ │ │ │ - rsbseq r5, r0, r0, lsr r0 │ │ │ │ - rsbseq r5, r0, r4, lsl #1 │ │ │ │ + ldrheq r5, [r0], #-0 @ │ │ │ │ + ldrsbeq r5, [r0], #-0 @ │ │ │ │ + rsbseq r5, r0, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3688] @ 0xe68 │ │ │ │ ldr ip, [pc, #2140] @ 2dd130 │ │ │ │ ldr r1, [pc, #2140] @ 2dd134 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -150961,15 +150961,15 @@ │ │ │ │ ldr r1, [sp, #348] @ 0x15c │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r0, [sp, #344] @ 0x158 │ │ │ │ str r5, [sp] │ │ │ │ bl 52b0bc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bb8c0 │ │ │ │ + bl 9bb968 │ │ │ │ cmp r4, #0 │ │ │ │ addge r4, r4, fp │ │ │ │ mov r7, #0 │ │ │ │ b 2dc99c │ │ │ │ ldr r3, [sl, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2dcf10 │ │ │ │ @@ -151062,15 +151062,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2dcf50 │ │ │ │ ldr r1, [pc, #1308] @ 2dd15c │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ bl 248b04 │ │ │ │ cmp r4, #0 │ │ │ │ blt 2dc9ac │ │ │ │ cmp r7, #0 │ │ │ │ movlt r4, r7 │ │ │ │ blt 2dc9ac │ │ │ │ @@ -151108,15 +151108,15 @@ │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ beq 2dcd64 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ cmp r4, #0 │ │ │ │ blt 2dd024 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 52bb10 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 52bb10 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ @@ -151131,18 +151131,18 @@ │ │ │ │ add r7, r7, r4 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b 2dcb70 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9ae2c4 │ │ │ │ + bl 9ae36c │ │ │ │ b 2dcba4 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9ae7e0 │ │ │ │ + bl 9ae888 │ │ │ │ b 2dcd04 │ │ │ │ mov r7, #0 │ │ │ │ add fp, sp, #324 @ 0x144 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, #11 │ │ │ │ @@ -151157,35 +151157,35 @@ │ │ │ │ str r7, [sp, #348] @ 0x15c │ │ │ │ str r7, [sp, #352] @ 0x160 │ │ │ │ str r7, [sp, #356] @ 0x164 │ │ │ │ str r7, [sp, #360] @ 0x168 │ │ │ │ bl 2d9728 │ │ │ │ ldr r1, [sp, #328] @ 0x148 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bb18c │ │ │ │ + bl 9bb234 │ │ │ │ b 2dcdf8 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r7, r7, r4 │ │ │ │ adc r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r7, r3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ bcs 2dcf5c │ │ │ │ mov r0, sl │ │ │ │ - bl 9bb8fc │ │ │ │ + bl 9bb9a4 │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r3, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 9bb410 │ │ │ │ + bl 9bb4b8 │ │ │ │ ldrd r0, [r5, #-8] │ │ │ │ ldr r3, [sp, #348] @ 0x15c │ │ │ │ strd r0, [sp] │ │ │ │ ldr r2, [sp, #344] @ 0x158 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e5d40 │ │ │ │ @@ -151193,17 +151193,17 @@ │ │ │ │ bge 2dcdcc │ │ │ │ cmn r4, #4 │ │ │ │ bne 2dce50 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dce18 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bb8c0 │ │ │ │ + bl 9bb968 │ │ │ │ mov r0, fp │ │ │ │ - bl 9bb8c0 │ │ │ │ + bl 9bb968 │ │ │ │ b 2dc99c │ │ │ │ ldr r3, [pc, #760] @ 2dd164 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 2dc960 │ │ │ │ ldr r3, [pc, #744] @ 2dd168 │ │ │ │ @@ -151225,47 +151225,47 @@ │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #212] @ 0xd4 │ │ │ │ str r7, [sp, #216] @ 0xd8 │ │ │ │ str r7, [sp, #220] @ 0xdc │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ stm sp, {r8, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 2dd170 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 2dc960 │ │ │ │ ldr r0, [pc, #604] @ 2dd174 │ │ │ │ ldr r1, [pc, #604] @ 2dd178 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 998b3c │ │ │ │ + bl 998be4 │ │ │ │ mvn r4, #94 @ 0x5e │ │ │ │ b 2dc9ac │ │ │ │ subs r1, r1, r7 │ │ │ │ sbc r2, r2, r0 │ │ │ │ cmp ip, r1 │ │ │ │ mov r5, r1 │ │ │ │ sbcs r1, r3, r2 │ │ │ │ movcc r5, ip │ │ │ │ movcc r2, r3 │ │ │ │ b 2dca4c │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9ae7e0 │ │ │ │ + bl 9ae888 │ │ │ │ b 2dcc4c │ │ │ │ ldr r2, [pc, #536] @ 2dd17c │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d9444 │ │ │ │ @@ -151297,25 +151297,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ str r1, [sp, #212] @ 0xd4 │ │ │ │ str r1, [sp, #216] @ 0xd8 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #360] @ 2dd184 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2dc9ac │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e4b7c │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ @@ -151334,15 +151334,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2dd120 │ │ │ │ ldr r1, [pc, #264] @ 2dd188 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e4b7c │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 52bb10 │ │ │ │ @@ -151361,54 +151361,54 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #164] @ 2dd18c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 2dc960 │ │ │ │ ldr r0, [pc, #136] @ 2dd190 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2dc9ac │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9ae7e0 │ │ │ │ + bl 9ae888 │ │ │ │ b 2dd08c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq lr, ip, r8, asr #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r4, r0, r0, lsl pc │ │ │ │ + ldrheq r4, [r0], #-240 @ 0xffffff10 @ │ │ │ │ addseq lr, ip, r4, ror #3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq lr, ip, r0, asr r1 │ │ │ │ - ldrsbeq r7, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrheq r4, [r0], #-224 @ 0xffffff20 @ │ │ │ │ - ldrsheq r9, [ip], #-112 @ 0xffffff90 @ │ │ │ │ - @ instruction: 0x00704e98 │ │ │ │ + rsbseq r7, r7, r8, ror r2 │ │ │ │ + rsbseq r4, r0, r0, asr pc │ │ │ │ + @ instruction: 0x007c9890 │ │ │ │ + rsbseq r4, r0, r8, lsr pc │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - ldrheq r4, [r0], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r6, r7, r0, asr #31 │ │ │ │ + rsbseq r4, r0, r8, asr lr │ │ │ │ + rsbseq r7, r7, r0, rrx │ │ │ │ andeq r2, r0, r0, ror #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r4, r0, r0, lsr #20 │ │ │ │ + rsbseq r4, r0, r0, asr #21 │ │ │ │ adceq pc, r9, r4, ror r6 @ │ │ │ │ - rsbseq r4, r0, r0, lsl #21 │ │ │ │ - rsbseq r6, r7, ip, asr #25 │ │ │ │ + rsbseq r4, r0, r0, lsr #22 │ │ │ │ + rsbseq r6, r7, ip, ror #26 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsheq r4, [r0], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r4, r0, r8, ror r9 │ │ │ │ - rsbseq r4, r0, r4, ror r8 │ │ │ │ - rsbseq r4, r0, r8, lsr r9 │ │ │ │ + @ instruction: 0x00704a90 │ │ │ │ + rsbseq r4, r0, r8, lsl sl │ │ │ │ + rsbseq r4, r0, r4, lsl r9 │ │ │ │ + ldrsbeq r4, [r0], #-152 @ 0xffffff68 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3792] @ 0xed0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #2316] @ 2ddabc │ │ │ │ sub sp, sp, #268 @ 0x10c │ │ │ │ @@ -151649,15 +151649,15 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #132] @ 0x84 │ │ │ │ str r4, [sp, #136] @ 0x88 │ │ │ │ str r4, [sp, #140] @ 0x8c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -151665,15 +151665,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1328] @ 2ddae4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 2dd29c │ │ │ │ mvn r2, #0 │ │ │ │ lsl r3, r1, #23 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r4, #152] @ 0x98 │ │ │ │ @@ -151809,15 +151809,15 @@ │ │ │ │ ldr r0, [pc, #780] @ 2ddaec │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 2dd29c │ │ │ │ ldrsb r0, [sp, #74] @ 0x4a │ │ │ │ bl 2d9250 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -151898,40 +151898,40 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2dd464 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ b 2dd464 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aef74 │ │ │ │ + bl 9af01c │ │ │ │ b 2dd430 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ b 2dd65c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aef74 │ │ │ │ + bl 9af01c │ │ │ │ b 2dd628 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ b 2dd770 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aef74 │ │ │ │ + bl 9af01c │ │ │ │ b 2dd73c │ │ │ │ ldr r3, [pc, #300] @ 2ddaf8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dd4cc │ │ │ │ ldr r3, [pc, #252] @ 2ddadc │ │ │ │ @@ -151954,65 +151954,65 @@ │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2ddafc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2dd4cc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aef74 │ │ │ │ + bl 9af01c │ │ │ │ b 2dd930 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #96] @ 2ddb00 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2dd4cc │ │ │ │ addseq sp, ip, r0, ror #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r4, r0, r4, asr #16 │ │ │ │ + rsbseq r4, r0, r4, ror #17 │ │ │ │ addseq sp, ip, r8, lsr #17 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sp, ip, r4, asr #16 │ │ │ │ - rsbseq r4, r0, r8, ror #12 │ │ │ │ + rsbseq r4, r0, r8, lsl #14 │ │ │ │ andeq r2, r0, ip, ror #25 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsbeq r4, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r3, r0, r4, asr #22 │ │ │ │ - ldrsbeq r4, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r4, r0, r0, ror r5 │ │ │ │ + rsbseq r3, r0, r4, ror #23 │ │ │ │ + rsbseq r4, r0, ip, ror r3 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ andeq r1, r0, r8, ror r8 │ │ │ │ - rsbseq r4, r0, r0, lsr #1 │ │ │ │ - ldrheq r4, [r0], #-4 @ │ │ │ │ + rsbseq r4, r0, r0, asr #2 │ │ │ │ + rsbseq r4, r0, r4, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3672] @ 0xe58 │ │ │ │ ldr r3, [pc, #3588] @ 2de920 │ │ │ │ sub sp, sp, #388 @ 0x184 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -152194,30 +152194,30 @@ │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b04 │ │ │ │ ldrh r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ bl 24ae50 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #2872] @ 2de93c │ │ │ │ ldr r2, [pc, #2872] @ 2de940 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldrb sl, [r5, #7] │ │ │ │ cmp sl, #0 │ │ │ │ bne 2de028 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ add r2, r2, #16 │ │ │ │ @@ -152334,15 +152334,15 @@ │ │ │ │ b 2ddd94 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ mvn r4, #21 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 2ddccc │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ mvn r4, #3 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9838 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ bl 248b04 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -152389,34 +152389,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #2112] @ 2de950 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r7, r8, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2084] @ 2de954 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2ddce4 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ mov r8, #1 │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ lsr r7, r4, #31 │ │ │ │ str r4, [sp, #28] │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2de030 │ │ │ │ cmn r4, #4 │ │ │ │ beq 2de340 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -152529,15 +152529,15 @@ │ │ │ │ bne 2de218 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2de290 │ │ │ │ b 2de218 │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2de02c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9838 │ │ │ │ mvn r4, #3 │ │ │ │ b 2de03c │ │ │ │ @@ -152563,15 +152563,15 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str sl, [sp, #136] @ 0x88 │ │ │ │ str sl, [sp, #140] @ 0x8c │ │ │ │ str sl, [sp, #144] @ 0x90 │ │ │ │ str sl, [sp, #148] @ 0x94 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #1424] @ 2de958 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -152579,15 +152579,15 @@ │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ mov fp, sl │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1376] @ 2de95c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 2ddd94 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ @@ -152721,25 +152721,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #788] @ 2de970 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2de55c │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ bl 2da074 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2de6d0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #12] │ │ │ │ @@ -152825,28 +152825,28 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2de978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2ddd94 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r4, r8 │ │ │ │ b 2de54c │ │ │ │ ldr r0, [pc, #336] @ 2de97c │ │ │ │ @@ -152855,96 +152855,96 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #324] @ 2de980 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2ddce4 │ │ │ │ ldr r0, [pc, #296] @ 2de984 │ │ │ │ str fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #284] @ 2de988 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ mov fp, r4 │ │ │ │ b 2de400 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bge 2de45c │ │ │ │ b 2de030 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ b 2de4c4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aef74 │ │ │ │ + bl 9af01c │ │ │ │ b 2de48c │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ mov r8, #1 │ │ │ │ mov sl, r7 │ │ │ │ str r7, [sp, #28] │ │ │ │ b 2de164 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #168] @ 2de98c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2de55c │ │ │ │ ldr r0, [pc, #144] @ 2de990 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2ddd94 │ │ │ │ addseq sp, ip, r0 │ │ │ │ addseq ip, ip, ip, ror #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r4, r0, r8 │ │ │ │ - rsbseq r8, sp, r4, ror r9 │ │ │ │ + rsbseq r4, r0, r8, lsr #1 │ │ │ │ + rsbseq r8, sp, r4, lsl sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009ccdf8 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbseq r3, r0, ip, lsr #14 │ │ │ │ + rsbseq r3, r0, ip, asr #15 │ │ │ │ andeq r1, r0, r0, lsr #13 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrheq r3, [r0], #-176 @ 0xffffff50 @ │ │ │ │ - @ instruction: 0x00703a90 │ │ │ │ - ldrsbeq r0, [sl], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq r3, r0, r4, asr #15 │ │ │ │ - @ instruction: 0x00804ebc │ │ │ │ - rsbseq ip, r8, r8, ror r4 │ │ │ │ - strdeq r4, [r0], r0 │ │ │ │ + rsbseq r3, r0, r0, asr ip │ │ │ │ + rsbseq r3, r0, r0, lsr fp │ │ │ │ + rsbseq r0, sl, r8, ror sp │ │ │ │ + rsbseq r3, r0, r4, ror #16 │ │ │ │ + addeq r4, r0, ip, asr pc │ │ │ │ + rsbseq ip, r8, r8, lsl r5 │ │ │ │ + umulleq r4, r0, r0, lr │ │ │ │ andeq r2, r0, r0, lsr sp │ │ │ │ - ldrsheq r3, [r0], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r3, r0, r4, ror r4 │ │ │ │ - ldrheq r3, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ - @ instruction: 0x00703494 │ │ │ │ - rsbseq r3, r0, ip, asr #7 │ │ │ │ - rsbseq r0, sl, r4, asr #16 │ │ │ │ - @ instruction: 0x0070339c │ │ │ │ - rsbseq r3, r0, r0, lsr #7 │ │ │ │ - rsbseq r3, r0, r8, lsl #6 │ │ │ │ + @ instruction: 0x00703694 │ │ │ │ + rsbseq r3, r0, r4, lsl r5 │ │ │ │ + rsbseq r3, r0, r8, asr r4 │ │ │ │ + rsbseq r3, r0, r4, lsr r5 │ │ │ │ + rsbseq r3, r0, ip, ror #8 │ │ │ │ + rsbseq r0, sl, r4, ror #17 │ │ │ │ + rsbseq r3, r0, ip, lsr r4 │ │ │ │ + rsbseq r3, r0, r0, asr #8 │ │ │ │ + rsbseq r3, r0, r8, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #1256] @ 2dee9c │ │ │ │ @@ -153106,15 +153106,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #1520 @ 0x5f0 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 573344 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 2ded6c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -153148,15 +153148,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #108] @ 0x6c │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp, #116] @ 0x74 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -153165,15 +153165,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2deed4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 2dea84 │ │ │ │ ldr fp, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 24a94c │ │ │ │ subs r6, r0, #0 │ │ │ │ @@ -153223,70 +153223,70 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r6, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 2deee0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2deb50 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [pc, #152] @ 2deee4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 2dea84 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #100] @ 2deee8 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2deb50 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq ip, ip, ip, asr r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00703298 │ │ │ │ + rsbseq r3, r0, r8, lsr r3 │ │ │ │ addseq ip, ip, r0, asr #1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r7, ip, ip, lsr #7 │ │ │ │ - rsbseq fp, r8, ip, ror #28 │ │ │ │ + rsbseq r7, ip, ip, asr #8 │ │ │ │ + rsbseq fp, r8, ip, lsl #30 │ │ │ │ umullseq fp, ip, ip, pc @ │ │ │ │ - strdeq ip, [r4], ip @ │ │ │ │ - rsbseq r3, r0, r4, lsr r1 │ │ │ │ - @ instruction: 0x00702698 │ │ │ │ + umulleq ip, r4, ip, r1 │ │ │ │ + ldrsbeq r3, [r0], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r2, r0, r8, lsr r7 │ │ │ │ andeq r1, r0, r4, lsr #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, r0, ip, lsr #31 │ │ │ │ - rsbeq fp, pc, r8, ror #12 │ │ │ │ + rsbseq r3, r0, ip, asr #32 │ │ │ │ + rsbeq fp, pc, r8, lsl #14 │ │ │ │ andeq r3, r0, ip, lsl #5 │ │ │ │ - rsbseq r2, r0, ip, ror pc │ │ │ │ - ldrheq r2, [r0], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq r2, r0, r0, ror pc │ │ │ │ + rsbseq r3, r0, ip, lsl r0 │ │ │ │ + rsbseq r2, r0, r4, asr pc │ │ │ │ + rsbseq r3, r0, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #812] @ 2df230 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #808] @ 2df234 │ │ │ │ @@ -153380,22 +153380,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ bge 2defc4 │ │ │ │ ldr r0, [pc, #472] @ 2df254 │ │ │ │ mvn r4, #89 @ 0x59 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ b 2df008 │ │ │ │ ldr r0, [pc, #456] @ 2df258 │ │ │ │ ldr r1, [pc, #456] @ 2df25c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #13 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998b3c │ │ │ │ + bl 998be4 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b 2defd8 │ │ │ │ ldr r1, [pc, #432] @ 2df260 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 52bb4c │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -153424,26 +153424,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2df270 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2def74 │ │ │ │ ldr r3, [pc, #264] @ 2df274 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df008 │ │ │ │ ldr r3, [pc, #232] @ 2df268 │ │ │ │ @@ -153463,60 +153463,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2df278 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2df008 │ │ │ │ ldr r0, [pc, #132] @ 2df27c │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2def74 │ │ │ │ ldr r0, [pc, #108] @ 2df280 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2df008 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq fp, ip, r0, lsl ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrheq r5, [r1], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r5, r1, r4, asr r4 │ │ │ │ addseq fp, ip, r8, asr #23 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r2, r0, r4, lsr #30 │ │ │ │ - rsbseq r2, r0, r4, lsl pc │ │ │ │ - rsbseq r5, r1, r8, lsl #6 │ │ │ │ + rsbseq r2, r0, r4, asr #31 │ │ │ │ + ldrheq r2, [r0], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r5, r1, r8, lsr #7 │ │ │ │ @ instruction: 0x009cbaf8 │ │ │ │ - rsbseq r2, r0, r4, asr #28 │ │ │ │ + rsbseq r2, r0, r4, ror #29 │ │ │ │ strdeq sp, [r9], ip @ │ │ │ │ - rsbseq r2, r0, r8, ror lr │ │ │ │ - ldrheq r2, [pc], #-96 @ │ │ │ │ + rsbseq r2, r0, r8, lsl pc │ │ │ │ + rsbseq r2, pc, r0, asr r7 @ │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, r0, r4, ror #25 │ │ │ │ + rsbseq r2, r0, r4, lsl #27 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - rsbseq r2, r0, r4, ror #27 │ │ │ │ - rsbseq r2, r0, r8, ror ip │ │ │ │ - ldrsheq r2, [r0], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r2, r0, r4, lsl #29 │ │ │ │ + rsbseq r2, r0, r8, lsl sp │ │ │ │ + @ instruction: 0x00702e90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #472] @ 2df474 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #468] @ 2df478 │ │ │ │ @@ -153635,15 +153635,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strh r3, [sp, #28] │ │ │ │ b 2df318 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq fp, ip, r8, ror r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r0, r4, asr sp │ │ │ │ + ldrsheq r2, [r0], #-212 @ 0xffffff2c @ │ │ │ │ addseq fp, ip, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ @@ -153820,28 +153820,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2d9838 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2df6c4 │ │ │ │ b 2df6b8 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aef74 │ │ │ │ + bl 9af01c │ │ │ │ b 2df638 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d9838 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d9838 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2df530 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ b 2df6d0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ @@ -153936,26 +153936,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2d9838 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2df52c │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ b 2df52c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2df52c │ │ │ │ b 2df928 │ │ │ │ addseq fp, ip, r0, ror #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r0, r8, asr #22 │ │ │ │ + rsbseq r2, r0, r8, ror #23 │ │ │ │ addseq fp, ip, r8, asr #11 │ │ │ │ - rsbseq lr, r7, r0, ror r7 │ │ │ │ + rsbseq lr, r7, r0, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #992] @ 2dfd5c │ │ │ │ ldr r3, [pc, #992] @ 2dfd60 │ │ │ │ @@ -154105,28 +154105,28 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 2dfd84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9838 │ │ │ │ b 2dfa40 │ │ │ │ ldrb r2, [fp, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 2dfad4 │ │ │ │ @@ -154162,15 +154162,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -154179,53 +154179,53 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #144] @ 2dfd8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 2dfa30 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #124] @ 2dfd90 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 2dfa30 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 2dfd94 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp, #16] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2dfc0c │ │ │ │ umullseq fp, ip, ip, r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r0, r4, ror r6 │ │ │ │ + rsbseq r2, r0, r4, lsl r7 │ │ │ │ addseq fp, ip, r0, lsl r1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq fp, ip, r0, asr #1 │ │ │ │ - rsbseq sl, r8, r8, asr #28 │ │ │ │ + rsbseq sl, r8, r8, ror #29 │ │ │ │ andeq r5, r0, r0, lsl r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsbeq r2, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r2, r0, r0, ror r5 │ │ │ │ andeq r1, r0, r8, ror #8 │ │ │ │ - rsbseq r2, r0, r0, ror #6 │ │ │ │ - rsbseq r2, r0, r8, ror r3 │ │ │ │ - rsbseq r2, r0, r4, ror #7 │ │ │ │ + rsbseq r2, r0, r0, lsl #8 │ │ │ │ + rsbseq r2, r0, r8, lsl r4 │ │ │ │ + rsbseq r2, r0, r4, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [pc, #612] @ 2e0014 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #608] @ 2e0018 │ │ │ │ @@ -154354,48 +154354,48 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r9, sl, fp} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2e0038 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 2dfe30 │ │ │ │ ldr r0, [pc, #76] @ 2e003c │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 2dfe30 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq sl, ip, r4, ror #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r0, ip, lsl #7 │ │ │ │ + rsbseq r2, r0, ip, lsr #8 │ │ │ │ addseq sl, ip, r0, lsl sp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sl, ip, r0, asr #25 │ │ │ │ andeq r4, r0, r8, asr #9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, r0, r4, lsr #3 │ │ │ │ - rsbseq r2, r0, r0, asr #3 │ │ │ │ + rsbseq r2, r0, r4, asr #4 │ │ │ │ + rsbseq r2, r0, r0, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ ldr ip, [pc, #888] @ 2e03d0 │ │ │ │ ldr r3, [pc, #888] @ 2e03d4 │ │ │ │ sub sp, sp, #252 @ 0xfc │ │ │ │ @@ -154527,15 +154527,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -154543,15 +154543,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2e03f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 2e010c │ │ │ │ ldr r3, [pc, #316] @ 2e03fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e018c │ │ │ │ @@ -154577,68 +154577,68 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2e0400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2e018c │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #112] @ 2e0404 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 2e010c │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2e0408 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2e018c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq sl, ip, r0, asr #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r0, ip, lsr #2 │ │ │ │ + rsbseq r2, r0, ip, asr #3 │ │ │ │ addseq sl, ip, r0, asr #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r2, r0, r0, lsr r1 │ │ │ │ + ldrsbeq r2, [r0], #-16 @ │ │ │ │ addseq sl, ip, r8, ror #18 │ │ │ │ andeq r4, r0, r4, asr #26 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r0, r0, asr pc │ │ │ │ + ldrsheq r1, [r0], #-240 @ 0xffffff10 @ │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rsbseq r1, r0, ip, lsr #30 │ │ │ │ - ldrheq r1, [r0], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq r1, r0, r4, lsr pc │ │ │ │ + rsbseq r1, r0, ip, asr #31 │ │ │ │ + rsbseq r1, r0, r4, asr pc │ │ │ │ + ldrsbeq r1, [r0], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ ldr ip, [pc, #808] @ 2e074c │ │ │ │ ldr r3, [pc, #808] @ 2e0750 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ @@ -154769,30 +154769,30 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {sl, fp} │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 2e0774 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2e04dc │ │ │ │ ldr r3, [pc, #248] @ 2e0778 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e05a4 │ │ │ │ ldr r3, [pc, #216] @ 2e076c │ │ │ │ @@ -154811,57 +154811,57 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2e077c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2e05a4 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #92] @ 2e0780 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2e04dc │ │ │ │ ldr r0, [pc, #76] @ 2e0784 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2e05a4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009ca6f4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, r0, r0, lsr #29 │ │ │ │ + rsbseq r1, r0, r0, asr #30 │ │ │ │ addseq sl, ip, r0, ror #12 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sl, ip, r4, lsl r6 │ │ │ │ - ldrsheq r1, [r4], #-116 @ 0xffffff8c @ │ │ │ │ + @ instruction: 0x00741894 │ │ │ │ andeq r2, r0, r4, lsr r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsbeq r1, [r0], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r1, r0, r8, ror sp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - ldrsbeq r1, [r0], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq r1, r0, ip, ror #24 │ │ │ │ - rsbseq r1, r0, ip, asr #25 │ │ │ │ + rsbseq r1, r0, r8, ror sp │ │ │ │ + rsbseq r1, r0, ip, lsl #26 │ │ │ │ + rsbseq r1, r0, ip, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #436] @ 2e0954 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #432] @ 2e0958 │ │ │ │ @@ -154947,47 +154947,47 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2e0978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 2e080c │ │ │ │ ldr r0, [pc, #72] @ 2e097c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 2e080c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq sl, ip, r8, ror r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sl, pc, ip, asr #22 │ │ │ │ + rsbeq sl, pc, ip, ror #23 │ │ │ │ addseq sl, ip, r4, lsr r3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sl, ip, r0, asr #5 │ │ │ │ andeq r1, r0, r4, asr #5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r0, r8, lsl fp │ │ │ │ - rsbseq r1, r0, r4, lsr fp │ │ │ │ + ldrheq r1, [r0], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r1, [r0], #-180 @ 0xffffff4c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r2, #0 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ @@ -155131,15 +155131,15 @@ │ │ │ │ str r8, [sp, #100] @ 0x64 │ │ │ │ b 2e0b30 │ │ │ │ ldr r0, [pc, #796] @ 2e0eec │ │ │ │ ldr r1, [pc, #796] @ 2e0ef0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #15 │ │ │ │ - bl 998b3c │ │ │ │ + bl 998be4 │ │ │ │ mvn r9, #19 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9838 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 2db1f4 │ │ │ │ @@ -155162,22 +155162,22 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #688] @ 2e0ef8 │ │ │ │ ldr r1, [pc, #688] @ 2e0efc │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #14 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - bl 998b3c │ │ │ │ + bl 998be4 │ │ │ │ b 2e0a30 │ │ │ │ ldr r0, [pc, #664] @ 2e0f00 │ │ │ │ ldr r1, [pc, #664] @ 2e0f04 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #16 │ │ │ │ - bl 998b3c │ │ │ │ + bl 998be4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ mvn r9, #94 @ 0x5e │ │ │ │ bl 2d9838 │ │ │ │ b 2e0bf0 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ @@ -155234,25 +155234,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2e0f18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2e0be4 │ │ │ │ ldr r3, [pc, #364] @ 2e0f1c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 2e0a20 │ │ │ │ ldr r3, [pc, #332] @ 2e0f10 │ │ │ │ @@ -155274,28 +155274,28 @@ │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 2e0f20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 2e0a20 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ movne r9, fp │ │ │ │ @@ -155306,51 +155306,51 @@ │ │ │ │ mvn r9, #0 │ │ │ │ b 2e0c94 │ │ │ │ ldr r0, [pc, #152] @ 2e0f24 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 2e0a20 │ │ │ │ mov r6, r4 │ │ │ │ b 2e0cdc │ │ │ │ ldr r0, [pc, #116] @ 2e0f28 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2e0be4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq sl, ip, r4, ror r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r0, r0, ip, asr #28 │ │ │ │ + rsbseq r0, r0, ip, ror #29 │ │ │ │ addseq sl, ip, r4, lsr #2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r8, fp, ip, lsl #12 │ │ │ │ - ldrsbeq r1, [r0], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r8, fp, ip, lsr #13 │ │ │ │ + rsbseq r1, r0, ip, ror fp │ │ │ │ @ instruction: 0x00a9b9bc │ │ │ │ - rsbseq r1, r0, r0, lsl #19 │ │ │ │ + rsbseq r1, r0, r0, lsr #20 │ │ │ │ addseq r9, ip, r8, lsl pc │ │ │ │ adceq fp, r9, r4, asr #18 │ │ │ │ - ldrsbeq r1, [r0], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r1, r0, r4, ror r9 │ │ │ │ adceq fp, r9, r4, lsr #18 │ │ │ │ - rsbseq r1, r0, ip, lsl r9 │ │ │ │ - rsbseq r2, r7, ip, asr #30 │ │ │ │ + ldrheq r1, [r0], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r2, r7, ip, ror #31 │ │ │ │ andeq r3, r0, ip, asr #15 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r0, r4, asr #16 │ │ │ │ + rsbseq r1, r0, r4, ror #17 │ │ │ │ andeq r2, r0, r0, ror #26 │ │ │ │ - rsbseq r1, r0, r4, asr r6 │ │ │ │ - rsbseq r1, r0, r4, asr r6 │ │ │ │ - rsbseq r1, r0, r8, ror #14 │ │ │ │ + ldrsheq r1, [r0], #-100 @ 0xffffff9c @ │ │ │ │ + ldrsheq r1, [r0], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r1, r0, r8, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #636] @ 2e11c0 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -155480,53 +155480,53 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2e11e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 2e0fd8 │ │ │ │ ldr r0, [pc, #76] @ 2e11e8 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 2e0fd8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r9, ip, r8, asr #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq r1, [r0], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r1, r0, r4, ror r7 │ │ │ │ addseq r9, ip, r8, ror #22 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r9, ip, r0, lsl #22 │ │ │ │ andeq r5, r0, r8, lsr #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r0, r0, ror #9 │ │ │ │ - rsbseq r1, r0, ip, lsl #10 │ │ │ │ + rsbseq r1, r0, r0, lsl #11 │ │ │ │ + rsbseq r1, r0, ip, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #1236] @ 2e16d8 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #1232] @ 2e16dc │ │ │ │ @@ -155740,28 +155740,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2e1704 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 2e128c │ │ │ │ ldr fp, [r6, #4] │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 24a94c │ │ │ │ subs r9, r0, #0 │ │ │ │ @@ -155795,69 +155795,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 2e170c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9838 │ │ │ │ b 2e13a8 │ │ │ │ ldr r0, [pc, #140] @ 2e1710 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 2e128c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [pc, #104] @ 2e1714 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9838 │ │ │ │ b 2e13a8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r9, ip, r0, lsl r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r0, r0, r0, asr #30 │ │ │ │ + rsbseq r0, r0, r0, ror #31 │ │ │ │ @ instruction: 0x009c98b8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - ldrheq r1, [pc], #-156 @ │ │ │ │ + rsbseq r1, pc, ip, asr sl @ │ │ │ │ addseq r9, ip, ip, asr #14 │ │ │ │ - @ instruction: 0x007f1894 │ │ │ │ + rsbseq r1, pc, r4, lsr r9 @ │ │ │ │ andeq r2, r0, ip, asr r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r0, r8, ror #2 │ │ │ │ + rsbseq r1, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, r0, lsr #19 │ │ │ │ - rsbseq r1, r0, r0, lsl r1 │ │ │ │ - ldrheq r1, [r0], #-0 @ │ │ │ │ - ldrsheq r1, [r0], #-8 @ │ │ │ │ + ldrheq r1, [r0], #-16 @ │ │ │ │ + rsbseq r1, r0, r0, asr r1 │ │ │ │ + @ instruction: 0x00701198 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1032] @ 2e1b3c │ │ │ │ ldr r3, [pc, #1032] @ 2e1b40 │ │ │ │ @@ -156034,15 +156034,15 @@ │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #108] @ 0x6c │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ @@ -156056,15 +156056,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2e1b60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2e17ac │ │ │ │ ldr r3, [pc, #256] @ 2e1b64 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e18a4 │ │ │ │ @@ -156083,60 +156083,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2e1b68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2e18a4 │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #64] @ 0x40 │ │ │ │ mov r3, r8 │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #12] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r0, [pc, #96] @ 2e1b6c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2e17ac │ │ │ │ ldr r0, [pc, #72] @ 2e1b70 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2e18a4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r9, ip, r4, ror #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, r0, r0, ror r0 │ │ │ │ + rsbseq r1, r0, r0, lsl r1 │ │ │ │ umullseq r9, ip, r4, r3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r9, ip, r4, asr r2 │ │ │ │ muleq r0, ip, fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00700d98 │ │ │ │ + rsbseq r0, r0, r8, lsr lr │ │ │ │ andeq r4, r0, r8, lsl #23 │ │ │ │ - ldrsheq r0, [r0], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq r0, r0, r0, asr sp │ │ │ │ - ldrsbeq r0, [r0], #-208 @ 0xffffff30 @ │ │ │ │ + @ instruction: 0x00700e94 │ │ │ │ + ldrsheq r0, [r0], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r0, r0, r0, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3696] @ 0xe70 │ │ │ │ ldr r7, [pc, #1180] @ 2e2028 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1176] @ 2e202c │ │ │ │ @@ -156254,15 +156254,15 @@ │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ ldr sl, [ip, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ sub sl, sl, #24 │ │ │ │ strd r2, [sp, #240] @ 0xf0 │ │ │ │ beq 2e1d78 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d5028 │ │ │ │ + bl 9d50d0 │ │ │ │ cmp sl, r1 │ │ │ │ subne sl, sl, r1 │ │ │ │ moveq sl, r1 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r6, [fp, #48] @ 0x30 │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ @@ -156352,28 +156352,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str sl, [sp, #16] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 2e2054 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2e1c84 │ │ │ │ ldr r3, [pc, #292] @ 2e2058 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 2e1c30 │ │ │ │ @@ -156395,65 +156395,65 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2e205c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 2e1c30 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r3, fp │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #116] @ 2e2060 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 2e1c30 │ │ │ │ ldr r0, [pc, #96] @ 2e2064 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2e1c84 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r8, ip, r0, lsl #31 │ │ │ │ addseq r8, ip, r4, lsl #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r0, r0, r4, lsr #26 │ │ │ │ + rsbseq r0, r0, r4, asr #27 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r8, ip, r8, ror lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq r2, r0, ip, asr #16 │ │ │ │ + rsbseq r2, r0, ip, ror #17 │ │ │ │ andeq r4, r0, r4, ror #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r0, r8, ror sl │ │ │ │ + rsbseq r0, r0, r8, lsl fp │ │ │ │ andeq r1, r0, r4, lsl #5 │ │ │ │ - rsbseq r0, r0, r8, asr r9 │ │ │ │ - rsbseq r0, r0, r8, ror r9 │ │ │ │ - rsbseq r0, r0, ip, ror #19 │ │ │ │ + ldrsheq r0, [r0], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r0, r0, r8, lsl sl │ │ │ │ + rsbseq r0, r0, ip, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #656] @ 2e2310 │ │ │ │ ldr r3, [pc, #656] @ 2e2314 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -156555,23 +156555,23 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2e2338 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2e20ec │ │ │ │ ldr r3, [pc, #236] @ 2e233c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e2158 │ │ │ │ @@ -156591,54 +156591,54 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #32 │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2e2340 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2e2158 │ │ │ │ ldr r0, [pc, #108] @ 2e2344 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2e20ec │ │ │ │ ldr r0, [pc, #80] @ 2e2348 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2e2158 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umullseq r8, ip, ip, sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, r7, ip, lsl #23 │ │ │ │ + rsbseq r1, r7, ip, lsr #24 │ │ │ │ addseq r8, ip, r4, asr sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r4, sp, r8, lsr #9 │ │ │ │ + rsbseq r4, sp, r8, asr #10 │ │ │ │ umullseq r8, ip, ip, r9 │ │ │ │ andeq r3, r0, ip, ror #8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r0, r4, lsl r8 │ │ │ │ + ldrheq r0, [r0], #-132 @ 0xffffff7c @ │ │ │ │ andeq r4, r0, ip, lsl #26 │ │ │ │ - ldrsbeq r0, [r0], #-124 @ 0xffffff84 @ │ │ │ │ - @ instruction: 0x0070079c │ │ │ │ - ldrsbeq r0, [r0], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r0, r0, ip, ror r8 │ │ │ │ + rsbseq r0, r0, ip, lsr r8 │ │ │ │ + rsbseq r0, r0, r8, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #464] @ 2e2534 │ │ │ │ sub sp, sp, #32 │ │ │ │ ldr r1, [pc, #460] @ 2e2538 │ │ │ │ @@ -156746,24 +156746,24 @@ │ │ │ │ mov r4, r0 │ │ │ │ bne 2e2520 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r4, #7 │ │ │ │ b 2e24a8 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aef74 │ │ │ │ + bl 9af01c │ │ │ │ b 2e24e0 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ b 2e2504 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009c87b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, pc, r8, asr #27 │ │ │ │ + rsbeq pc, pc, r8, ror #28 │ │ │ │ addseq r8, ip, r4, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1060] @ 2e2984 │ │ │ │ @@ -156934,27 +156934,27 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 2e29b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9838 │ │ │ │ b 2e263c │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne 2e26d0 │ │ │ │ @@ -156991,15 +156991,15 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -157008,52 +157008,52 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #140] @ 2e29bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2e2628 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #124] @ 2e29c0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2e2628 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2e29c4 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2e283c │ │ │ │ @ instruction: 0x009c85b8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r0, r0, r0, lsr #10 │ │ │ │ + rsbseq r0, r0, r0, asr #11 │ │ │ │ addseq r8, ip, r4, lsl r5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r8, ip, r4, asr #9 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ - rsbseq r8, r8, r8, lsl r2 │ │ │ │ + ldrheq r8, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r2, r0, ip, asr #5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r0, ip, asr r3 │ │ │ │ + ldrsheq r0, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r3, r0, ip, ror #12 │ │ │ │ - rsbseq r0, r0, r0, ror #3 │ │ │ │ - rsbseq r0, r0, r8, lsl #4 │ │ │ │ - rsbseq r0, r0, ip, ror #4 │ │ │ │ + rsbseq r0, r0, r0, lsl #5 │ │ │ │ + rsbseq r0, r0, r8, lsr #5 │ │ │ │ + rsbseq r0, r0, ip, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1004] @ 2e2dd0 │ │ │ │ ldr r3, [pc, #1004] @ 2e2dd4 │ │ │ │ @@ -157207,26 +157207,26 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #384] @ 2e2df8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d9838 │ │ │ │ b 2e2ab0 │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 2e2b4c │ │ │ │ @@ -157262,15 +157262,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -157279,54 +157279,54 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #148] @ 2e2e00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 2e2aa0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #128] @ 2e2e04 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 2e2aa0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #76] @ 2e2e08 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2e2c7c │ │ │ │ addseq r8, ip, r4, lsr r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r0, r0, r0, ror #3 │ │ │ │ + rsbseq r0, r0, r0, lsl #5 │ │ │ │ addseq r8, ip, r4, lsr #1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r8, ip, r8, asr #32 │ │ │ │ - ldrsbeq r7, [r8], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r7, r8, r4, ror lr │ │ │ │ @ instruction: 0x000038bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r0, r0, asr #32 │ │ │ │ + rsbseq r0, r0, r0, ror #1 │ │ │ │ muleq r0, ip, ip │ │ │ │ - rsbeq pc, pc, r4, asr #29 │ │ │ │ - rsbeq pc, pc, r4, ror #29 │ │ │ │ - rsbeq pc, pc, r4, asr #30 │ │ │ │ + rsbeq pc, pc, r4, ror #30 │ │ │ │ + rsbeq pc, pc, r4, lsl #31 │ │ │ │ + rsbeq pc, pc, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1092] @ 2e326c │ │ │ │ ldr r3, [pc, #1092] @ 2e3270 │ │ │ │ @@ -157468,15 +157468,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #108] @ 0x6c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -157485,15 +157485,15 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #492] @ 2e3290 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2e2ee4 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 2d9294 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ str r8, [sp, #8] │ │ │ │ bic r0, r0, #73728 @ 0x12000 │ │ │ │ @@ -157564,64 +157564,64 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2e329c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2e2fb0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #128] @ 2e32a0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2e2ee4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #92] @ 2e32a4 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2e2fb0 │ │ │ │ @ instruction: 0x009c7cf0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, pc, r4, asr #29 │ │ │ │ + rsbeq pc, pc, r4, ror #30 │ │ │ │ addseq r7, ip, ip, asr ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, ip, r8, lsl #24 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq pc, [pc], #-200 @ │ │ │ │ - strheq lr, [pc], #-156 @ │ │ │ │ + rsbeq pc, pc, r8, asr sp @ │ │ │ │ + rsbeq lr, pc, ip, asr sl @ │ │ │ │ andeq r3, r0, r0, lsr #10 │ │ │ │ - ldrdeq pc, [pc], #-180 @ │ │ │ │ - rsbeq pc, pc, r8, ror fp @ │ │ │ │ - ldrdeq pc, [pc], #-188 @ │ │ │ │ + rsbeq pc, pc, r4, ror ip @ │ │ │ │ + rsbeq pc, pc, r8, lsl ip @ │ │ │ │ + rsbeq pc, pc, ip, ror ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1236] @ 2e3798 │ │ │ │ ldr r3, [pc, #1236] @ 2e379c │ │ │ │ @@ -157798,27 +157798,27 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 2e37c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2e33ac │ │ │ │ ldr r2, [pc, #512] @ 2e37c8 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov r1, #7 │ │ │ │ @@ -157866,28 +157866,28 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp] │ │ │ │ str fp, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 2e37d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 2e3384 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9294 │ │ │ │ bic r9, r0, #73728 @ 0x12000 │ │ │ │ bic r9, r9, #320 @ 0x140 │ │ │ │ b 2e3478 │ │ │ │ @@ -157918,44 +157918,44 @@ │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #128] @ 2e37d8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #16] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2e33ac │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 2e37dc │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 2e3384 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r7, ip, r4, asr r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, ip, r0, lsl #16 │ │ │ │ - @ instruction: 0x007efa90 │ │ │ │ + rsbseq pc, lr, r0, lsr fp @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, ip, r8, asr #14 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ - rsbeq lr, pc, r4, lsr #12 │ │ │ │ + rsbeq lr, pc, r4, asr #13 │ │ │ │ andeq r3, r0, ip, asr #4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, pc, r8, lsr r9 @ │ │ │ │ - rsbeq r7, pc, r8, asr #26 │ │ │ │ + ldrdeq pc, [pc], #-152 @ │ │ │ │ + rsbeq r7, pc, r8, ror #27 │ │ │ │ andeq r1, r0, r8, ror #1 │ │ │ │ - rsbeq pc, pc, r0, asr #15 │ │ │ │ - strdeq lr, [pc], #-52 @ │ │ │ │ - rsbeq pc, pc, r8, ror #15 │ │ │ │ - rsbeq pc, pc, ip, lsr r7 @ │ │ │ │ + rsbeq pc, pc, r0, ror #16 │ │ │ │ + @ instruction: 0x006fe494 │ │ │ │ + rsbeq pc, pc, r8, lsl #17 │ │ │ │ + ldrdeq pc, [pc], #-124 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #412] @ 2e3998 │ │ │ │ ldr r3, [pc, #412] @ 2e399c │ │ │ │ @@ -157992,15 +157992,15 @@ │ │ │ │ bl 2e5fbc │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e3938 │ │ │ │ ldr r0, [r8, #60] @ 0x3c │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ sub r0, r0, #24 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d4e08 │ │ │ │ + bl 9d4eb0 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [pc, #256] @ 2e39a4 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldrd r0, [sp, #120] @ 0x78 │ │ │ │ @@ -158013,25 +158013,25 @@ │ │ │ │ movne fp, r9 │ │ │ │ asrne r4, r9, #31 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ moveq r9, fp │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mul r1, r9, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #7 │ │ │ │ @@ -158060,16 +158060,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r7, ip, ip, lsl r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsheq r0, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ - strdeq pc, [pc], #-96 @ │ │ │ │ + @ instruction: 0x0077049c │ │ │ │ + @ instruction: 0x006ff790 │ │ │ │ addseq r7, ip, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #568] @ 2e3bfc │ │ │ │ ldr r1, [pc, #568] @ 2e3c00 │ │ │ │ @@ -158113,17 +158113,17 @@ │ │ │ │ bne 2e3a44 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ add r6, r4, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl 9adfc0 │ │ │ │ + bl 9ae068 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9ae148 │ │ │ │ + bl 9ae1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e3ad8 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2db1f4 │ │ │ │ ldr r2, [pc, #372] @ 2e3c10 │ │ │ │ ldr r3, [pc, #352] @ 2e3c00 │ │ │ │ @@ -158161,15 +158161,15 @@ │ │ │ │ strne r1, [r3, #24] │ │ │ │ str r4, [r2] │ │ │ │ mov r1, #7 │ │ │ │ str r2, [r4, #24] │ │ │ │ b 2e3a8c │ │ │ │ ldr r0, [pc, #224] @ 2e3c14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998700 │ │ │ │ + bl 9987a8 │ │ │ │ mov r1, #7 │ │ │ │ b 2e3a8c │ │ │ │ ldr r2, [pc, #208] @ 2e3c18 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e3a2c │ │ │ │ @@ -158188,49 +158188,49 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2e3c24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 2e3a2c │ │ │ │ ldr r0, [pc, #72] @ 2e3c28 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 2e3a2c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r7, ip, r8, asr r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq pc, pc, r0, lsr #19 │ │ │ │ + rsbseq pc, pc, r0, asr #20 │ │ │ │ addseq r7, ip, r8, lsl r1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, ip, r0, lsl #1 │ │ │ │ - rsbeq pc, pc, ip, asr #9 │ │ │ │ + rsbeq pc, pc, ip, ror #10 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq pc, [pc], #-60 @ │ │ │ │ - strdeq pc, [pc], #-48 @ │ │ │ │ + rsbeq pc, pc, ip, ror r4 @ │ │ │ │ + @ instruction: 0x006ff490 │ │ │ │ │ │ │ │ 002e3c2c : │ │ │ │ ldrh r0, [r0] │ │ │ │ add r0, r0, #24 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002e3c38 : │ │ │ │ @@ -158281,20 +158281,20 @@ │ │ │ │ bne 2e3d00 │ │ │ │ ldr r5, [pc, #168] @ 2e3d9c │ │ │ │ add r5, pc, r5 │ │ │ │ b 2e3d00 │ │ │ │ ldr r5, [pc, #160] @ 2e3da0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 9adfa8 │ │ │ │ + bl 9ae050 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ad660 │ │ │ │ + bl 9ad708 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9adcb0 │ │ │ │ + b 9add58 │ │ │ │ ldr r5, [pc, #128] @ 2e3da4 │ │ │ │ add r5, pc, r5 │ │ │ │ b 2e3d00 │ │ │ │ ldr r3, [pc, #120] @ 2e3da8 │ │ │ │ sub r2, r2, #100 @ 0x64 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ lsr r3, r3, r2 │ │ │ │ @@ -158366,41 +158366,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ beq 2e3ee8 │ │ │ │ ldr r1, [pc, #192] @ 2e3f08 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a2b80 │ │ │ │ + bl 9a2c28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a2290 │ │ │ │ + bl 9a2338 │ │ │ │ ldr r3, [r6, #288] @ 0x120 │ │ │ │ add r5, r4, #4352 @ 0x1100 │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #32 │ │ │ │ beq 2e3efc │ │ │ │ ldr r1, [pc, #148] @ 2e3f0c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a2b80 │ │ │ │ + bl 9a2c28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a2290 │ │ │ │ + bl 9a2338 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3ebc │ │ │ │ ldr r1, [pc, #104] @ 2e3f10 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a2b80 │ │ │ │ + bl 9a2c28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a2290 │ │ │ │ + bl 9a2338 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 248b04 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ bl 248b04 │ │ │ │ ldr r3, [r6, #248] @ 0xf8 │ │ │ │ @@ -158516,15 +158516,15 @@ │ │ │ │ ldr r3, [r9, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ bl 24a094 │ │ │ │ str r0, [r4, #8] │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aec94 │ │ │ │ + bl 9aed3c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e4348 │ │ │ │ @@ -158554,29 +158554,29 @@ │ │ │ │ ldr r1, [pc, #700] @ 2e43e0 │ │ │ │ add ip, r4, #4288 @ 0x10c0 │ │ │ │ mov r3, #1 │ │ │ │ add r0, ip, #56 @ 0x38 │ │ │ │ strd sl, [ip, #48] @ 0x30 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9a218c │ │ │ │ + bl 9a2234 │ │ │ │ ldr r1, [pc, #672] @ 2e43e4 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #65536 @ 0x10000 │ │ │ │ add r0, r5, #8 │ │ │ │ - bl 9a218c │ │ │ │ + bl 9a2234 │ │ │ │ ldr r1, [pc, #648] @ 2e43e8 │ │ │ │ mov r3, #1 │ │ │ │ add r0, r4, #4352 @ 0x1100 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 9a218c │ │ │ │ + bl 9a2234 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r5, #48] @ 0x30 │ │ │ │ mov lr, #1 │ │ │ │ add r0, r9, #16 │ │ │ │ add ip, r6, #376 @ 0x178 │ │ │ │ add r1, r4, #4480 @ 0x1180 │ │ │ │ @@ -158590,15 +158590,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 248b04 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r3, [sp, #28] │ │ │ │ strh r3, [sp, #24] │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ ldr r2, [pc, #536] @ 2e43ec │ │ │ │ ldr r3, [pc, #504] @ 2e43d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -158620,15 +158620,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #448] @ 2e43fc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e3dc4 │ │ │ │ mov r7, #1 │ │ │ │ b 2e41ac │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 248ea0 │ │ │ │ @@ -158639,15 +158639,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #400] @ 2e440c │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2e4244 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, sl │ │ │ │ beq 2e4398 │ │ │ │ ldr r3, [pc, #360] @ 2e4410 │ │ │ │ ldr r2, [pc, #360] @ 2e4414 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -158655,64 +158655,64 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #340] @ 2e441c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2e4244 │ │ │ │ mov r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #316] @ 2e4420 │ │ │ │ ldr r2, [pc, #316] @ 2e4424 │ │ │ │ ldr r1, [pc, #316] @ 2e4428 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ stm sp, {r2, fp} │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #296] @ 2e442c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2e4244 │ │ │ │ ldr r1, [r9, #4] │ │ │ │ ldr r3, [pc, #276] @ 2e4430 │ │ │ │ ldr r2, [pc, #276] @ 2e4434 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #272] @ 2e4438 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #256] @ 2e443c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2e4244 │ │ │ │ ldr r1, [pc, #240] @ 2e4440 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9973b8 │ │ │ │ + bl 997460 │ │ │ │ b 2e4244 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #216] @ 2e4444 │ │ │ │ ldr r2, [pc, #216] @ 2e4448 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #212] @ 2e444c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #196] @ 2e4450 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2e4244 │ │ │ │ ldr r1, [pc, #180] @ 2e4454 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2e42a0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 2e4458 │ │ │ │ ldr r1, [pc, #168] @ 2e445c │ │ │ │ @@ -158723,48 +158723,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ @ instruction: 0x009c6bf0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, ip, r4, asr #23 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbseq r1, ip, ip, lsl #27 │ │ │ │ + rsbseq r1, ip, ip, lsr #28 │ │ │ │ @ instruction: 0xffff5220 │ │ │ │ @ instruction: 0xffff5288 │ │ │ │ @ instruction: 0xffff521c │ │ │ │ addseq r6, ip, r8, asr #18 │ │ │ │ - strdeq r6, [r4], r4 │ │ │ │ - rsbeq lr, pc, ip, lsl pc @ │ │ │ │ - rsbeq sp, pc, r8, lsl #1 │ │ │ │ + umulleq r6, r4, r4, fp │ │ │ │ + strheq lr, [pc], #-252 @ │ │ │ │ + rsbeq sp, pc, r8, lsr #2 │ │ │ │ andeq r1, r0, r6, ror #1 │ │ │ │ - addeq r6, r4, ip, lsr #21 │ │ │ │ - @ instruction: 0x006fee90 │ │ │ │ - rsbeq sp, pc, r8, asr #32 │ │ │ │ + addeq r6, r4, ip, asr #22 │ │ │ │ + rsbeq lr, pc, r0, lsr pc @ │ │ │ │ + rsbeq sp, pc, r8, ror #1 │ │ │ │ ldrdeq r1, [r0], -lr │ │ │ │ - addeq r6, r4, r8, ror #20 │ │ │ │ - @ instruction: 0x006fed90 │ │ │ │ - strdeq ip, [pc], #-252 @ │ │ │ │ + addeq r6, r4, r8, lsl #22 │ │ │ │ + rsbeq lr, pc, r0, lsr lr @ │ │ │ │ + @ instruction: 0x006fd09c │ │ │ │ strheq r1, [r0], -r0 │ │ │ │ - addeq r6, r4, r0, lsr sl │ │ │ │ - strheq lr, [pc], #-216 @ │ │ │ │ - rsbeq ip, pc, r0, asr #31 │ │ │ │ + ldrdeq r6, [r4], r0 │ │ │ │ + rsbeq lr, pc, r8, asr lr @ │ │ │ │ + rsbeq sp, pc, r0, rrx │ │ │ │ andeq r1, r0, r2, asr #1 │ │ │ │ - strdeq r6, [r4], r4 │ │ │ │ - strdeq lr, [pc], #-220 @ │ │ │ │ - rsbeq ip, pc, r8, lsl #31 │ │ │ │ + umulleq r6, r4, r4, sl │ │ │ │ + @ instruction: 0x006fee9c │ │ │ │ + rsbeq sp, pc, r8, lsr #32 │ │ │ │ andeq r1, r0, r3, ror #1 │ │ │ │ - rsbeq lr, pc, ip, lsl #27 │ │ │ │ - addeq r6, r4, r4, lsr #19 │ │ │ │ - rsbeq lr, pc, r0, lsl #26 │ │ │ │ - rsbeq ip, pc, r8, lsr pc @ │ │ │ │ + rsbeq lr, pc, ip, lsr #28 │ │ │ │ + addeq r6, r4, r4, asr #20 │ │ │ │ + rsbeq lr, pc, r0, lsr #27 │ │ │ │ + ldrdeq ip, [pc], #-248 @ │ │ │ │ strheq r1, [r0], -r8 │ │ │ │ - rsbeq r6, pc, r0, lsr r0 @ │ │ │ │ - addeq r6, r4, r8, ror #18 │ │ │ │ - rsbeq ip, pc, r8, lsl #30 │ │ │ │ - rsbeq lr, pc, r0, ror ip @ │ │ │ │ + ldrdeq r6, [pc], #-0 @ │ │ │ │ + addeq r6, r4, r8, lsl #20 │ │ │ │ + rsbeq ip, pc, r8, lsr #31 │ │ │ │ + rsbeq lr, pc, r0, lsl sp @ │ │ │ │ muleq r0, lr, r0 │ │ │ │ │ │ │ │ 002e4468 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -158782,31 +158782,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ bl 24a67c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r5, sp │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ beq 2e44d8 │ │ │ │ - bl 9acbc8 │ │ │ │ + bl 9acc70 │ │ │ │ mov r1, #1 │ │ │ │ - bl 98b104 │ │ │ │ + bl 98b1ac │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e44c0 │ │ │ │ ldr r0, [pc, #128] @ 2e4560 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9ad660 │ │ │ │ - bl 9adcb0 │ │ │ │ + bl 9ad708 │ │ │ │ + bl 9add58 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e4510 │ │ │ │ - bl 9acbc8 │ │ │ │ + bl 9acc70 │ │ │ │ mov r1, #1 │ │ │ │ - bl 98b104 │ │ │ │ + bl 98b1ac │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e44f8 │ │ │ │ ldr r2, [pc, #76] @ 2e4564 │ │ │ │ ldr r3, [pc, #64] @ 2e455c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -158839,43 +158839,43 @@ │ │ │ │ cmp r7, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ bne 2e4648 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #172] @ 2e4654 │ │ │ │ ldr r2, [pc, #172] @ 2e4658 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r8, [r4, #16] │ │ │ │ add r1, r5, #16 │ │ │ │ str r7, [r0] │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add r0, r8, #16 │ │ │ │ blx r3 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2e462c │ │ │ │ mov r4, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -158886,15 +158886,15 @@ │ │ │ │ ldr r4, [r4] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2e460c │ │ │ │ mvn r4, #3 │ │ │ │ b 2e4610 │ │ │ │ umullseq r6, ip, r4, r5 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq ip, pc, r4, lsl #31 │ │ │ │ + rsbeq sp, pc, r4, lsr #32 │ │ │ │ │ │ │ │ 002e465c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, sp, #188 @ 0xbc │ │ │ │ @@ -158914,28 +158914,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r6, [sp, #224] @ 0xe0 │ │ │ │ ldr r5, [sp, #228] @ 0xe4 │ │ │ │ str r2, [sp, #32] │ │ │ │ bne 2e4a5c │ │ │ │ mov r9, r0 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #960] @ 2e4a8c │ │ │ │ ldr r2, [pc, #960] @ 2e4a90 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ mov r3, r8 │ │ │ │ str r0, [sp] │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr fp, [r9, #16] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -159088,22 +159088,22 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq 2e4a10 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #304] @ 2e4aa0 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 2da9a8 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp] │ │ │ │ movlt r3, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r2, [pc, #260] @ 2e4aa4 │ │ │ │ ldr r3, [pc, #224] @ 2e4a84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -159128,19 +159128,19 @@ │ │ │ │ bl 2487f8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov sl, r0 │ │ │ │ str r0, [r3] │ │ │ │ b 2e4854 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl 9ae7e0 │ │ │ │ + bl 9ae888 │ │ │ │ b 2e497c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl 9ae2c4 │ │ │ │ + bl 9ae36c │ │ │ │ b 2e476c │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mov r4, #0 │ │ │ │ b 2e493c │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mvn r4, #3 │ │ │ │ str r5, [sp] │ │ │ │ @@ -159158,19 +159158,19 @@ │ │ │ │ str r2, [sp] │ │ │ │ b 2e493c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umullseq r6, ip, ip, r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, ip, r4, ror r4 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq ip, pc, r4, ror #28 │ │ │ │ + rsbeq ip, pc, r4, lsl #30 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x006fd29c │ │ │ │ - rsbseq r4, fp, r4, lsl r9 │ │ │ │ - rsbeq sp, pc, r4, lsl #1 │ │ │ │ + rsbeq sp, pc, ip, lsr r3 @ │ │ │ │ + ldrheq r4, [fp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq sp, pc, r4, lsr #2 │ │ │ │ addseq r6, ip, ip, ror r1 │ │ │ │ │ │ │ │ 002e4aa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159178,55 +159178,55 @@ │ │ │ │ ldr r5, [pc, #172] @ 2e4b70 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 2e4b64 │ │ │ │ mov r6, r1 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #144] @ 2e4b74 │ │ │ │ ldr r2, [pc, #144] @ 2e4b78 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r5, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bge 2e4b44 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ asr r5, r4, #31 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ mvn r5, #0 │ │ │ │ b 2e4b48 │ │ │ │ addseq r6, ip, r4, asr r0 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq ip, pc, r4, asr #20 │ │ │ │ + rsbeq ip, pc, r4, ror #21 │ │ │ │ │ │ │ │ 002e4b7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -159242,42 +159242,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r9, [r0, #16] │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #92] @ 2e4c38 │ │ │ │ ldr r2, [pc, #92] @ 2e4c3c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r3, #84] @ 0x54 │ │ │ │ add r1, r8, #16 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9add10 │ │ │ │ + b 9addb8 │ │ │ │ addseq r5, ip, r4, lsl #31 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq ip, pc, ip, asr #18 │ │ │ │ + rsbeq ip, pc, ip, ror #19 │ │ │ │ │ │ │ │ 002e4c40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -159291,40 +159291,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #84] @ 2e4cec │ │ │ │ ldr r2, [pc, #84] @ 2e4cf0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9add10 │ │ │ │ + b 9addb8 │ │ │ │ @ instruction: 0x009c5ebc │ │ │ │ muleq r0, r4, sp │ │ │ │ - @ instruction: 0x006fc890 │ │ │ │ + rsbeq ip, pc, r0, lsr r9 @ │ │ │ │ │ │ │ │ 002e4cf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -159362,43 +159362,43 @@ │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #8 │ │ │ │ tst r3, #2 │ │ │ │ str r9, [sp, #24] │ │ │ │ bne 2e4ed0 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #348] @ 2e4f08 │ │ │ │ ldr r2, [pc, #348] @ 2e4f0c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #96] @ 0x60 │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2e4e64 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e4ec0 │ │ │ │ ldr r2, [pc, #228] @ 2e4f10 │ │ │ │ ldr r3, [pc, #208] @ 2e4f00 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -159430,38 +159430,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e4ee0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2da9a8 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e4e24 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ b 2e4e24 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aece4 │ │ │ │ + bl 9aed8c │ │ │ │ b 2e4da0 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2e4ea8 │ │ │ │ mvn r4, #3 │ │ │ │ b 2e4e24 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r5, ip, r8, lsl #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009c5db8 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq ip, pc, r0, lsl #15 │ │ │ │ + rsbeq ip, pc, r0, lsr #16 │ │ │ │ @ instruction: 0x009c5cf0 │ │ │ │ │ │ │ │ 002e4f14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159473,37 +159473,37 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ bne 2e5084 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ bne 2e5054 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r2, [pc, #304] @ 2e5090 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2e5094 │ │ │ │ ldr r0, [r7, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add r2, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ add r1, r6, #8 │ │ │ │ add r0, r4, #16 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e5004 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5064 │ │ │ │ ldr r3, [pc, #212] @ 2e5098 │ │ │ │ ldr r2, [pc, #212] @ 2e509c │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -159519,15 +159519,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r8, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5074 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2e4fbc │ │ │ │ mov r0, r6 │ │ │ │ @@ -159539,28 +159539,28 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 2dae14 │ │ │ │ b 2e4fe4 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aece4 │ │ │ │ + bl 9aed8c │ │ │ │ b 2e4f54 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ b 2e4fbc │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ b 2e5020 │ │ │ │ mvn r6, #3 │ │ │ │ b 2e4fe8 │ │ │ │ addseq r5, ip, r8, ror #23 │ │ │ │ - ldrdeq ip, [pc], #-80 @ │ │ │ │ + rsbeq ip, pc, r0, ror r6 @ │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r3, r0, r4, ror fp │ │ │ │ andeq r3, r0, ip, ror sl │ │ │ │ │ │ │ │ 002e50a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -159570,40 +159570,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 2e5178 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2e5170 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r2, [pc, #160] @ 2e517c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2e5180 │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e5134 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e5154 │ │ │ │ ldr r3, [pc, #60] @ 2e5184 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -159613,15 +159613,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5154 │ │ │ │ addseq r5, ip, ip, asr sl │ │ │ │ - rsbeq ip, pc, r8, asr r4 @ │ │ │ │ + strdeq ip, [pc], #-72 @ │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r3, r0, r4, ror fp │ │ │ │ │ │ │ │ 002e5188 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -159639,76 +159639,76 @@ │ │ │ │ moveq r4, r0 │ │ │ │ beq 2e5248 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e5284 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #228] @ 2e52cc │ │ │ │ ldr r2, [pc, #228] @ 2e52d0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, r7, #144 @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e5264 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5294 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e5248 │ │ │ │ b 2e5294 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aece4 │ │ │ │ + bl 9aed8c │ │ │ │ b 2e51dc │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5248 │ │ │ │ addseq r5, ip, r4, ror r9 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq ip, pc, r4, asr #6 │ │ │ │ + rsbeq ip, pc, r4, ror #7 │ │ │ │ │ │ │ │ 002e52d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -159719,71 +159719,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2e53e4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e53a8 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #208] @ 2e53f0 │ │ │ │ ldr r2, [pc, #208] @ 2e53f4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e537c │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e53b8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aece4 │ │ │ │ + bl 9aed8c │ │ │ │ b 2e5314 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e538c │ │ │ │ addseq r5, ip, r8, lsr #16 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq ip, pc, ip, lsl #4 │ │ │ │ + rsbeq ip, pc, ip, lsr #5 │ │ │ │ │ │ │ │ 002e53f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -159792,49 +159792,49 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r0, #16] │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 2e54ec │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #188] @ 2e54f8 │ │ │ │ ldr r2, [pc, #188] @ 2e54fc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r3, #100] @ 0x64 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ add r0, r8, #16 │ │ │ │ mov r3, r7 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e54b0 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ cmp r8, #95 @ 0x5f │ │ │ │ rsb r4, r8, #0 │ │ │ │ bne 2e5494 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e52d4 │ │ │ │ @@ -159843,15 +159843,15 @@ │ │ │ │ movne r4, r0 │ │ │ │ moveq r4, #0 │ │ │ │ b 2e5494 │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5494 │ │ │ │ addseq r5, ip, r8, lsl #14 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq ip, pc, ip, ror #1 │ │ │ │ + rsbeq ip, pc, ip, lsl #3 │ │ │ │ │ │ │ │ 002e5500 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -159863,38 +159863,38 @@ │ │ │ │ bne 2e5678 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bne 2e5658 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r2, [pc, #308] @ 2e5684 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2e5688 │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ ldr r7, [r3, #64] @ 0x40 │ │ │ │ add r0, r4, #16 │ │ │ │ add r3, r6, #16 │ │ │ │ blx r7 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2e5608 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e55f8 │ │ │ │ ldr r3, [pc, #212] @ 2e568c │ │ │ │ ldr r2, [pc, #212] @ 2e5690 │ │ │ │ ldr r1, [r8, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -159910,19 +159910,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ b 2e55b0 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5668 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2e55b0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -159934,24 +159934,24 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 2dae14 │ │ │ │ b 2e55d8 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aece4 │ │ │ │ + bl 9aed8c │ │ │ │ b 2e5544 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ b 2e5624 │ │ │ │ mvn r6, #3 │ │ │ │ b 2e55dc │ │ │ │ addseq r5, ip, r0, lsl #12 │ │ │ │ - rsbeq fp, pc, r0, ror #31 │ │ │ │ + rsbeq ip, pc, r0, lsl #1 │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r3, r0, r4, ror fp │ │ │ │ andeq r3, r0, ip, ror sl │ │ │ │ │ │ │ │ 002e5694 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -159996,28 +159996,28 @@ │ │ │ │ str sl, [sp, #28] │ │ │ │ lsl r3, r3, #20 │ │ │ │ lsr r3, r3, #20 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 2e58dc │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r2, [pc, #508] @ 2e5958 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 2e595c │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, sl │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str fp, [sp] │ │ │ │ add fp, r4, #8 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ add sl, r5, #16 │ │ │ │ @@ -160027,15 +160027,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ blx ip │ │ │ │ cmp r0, #0 │ │ │ │ bge 2e5850 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r7, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e58cc │ │ │ │ cmp r7, #0 │ │ │ │ bne 2e5810 │ │ │ │ ldr r3, [pc, #368] @ 2e5960 │ │ │ │ @@ -160087,54 +160087,54 @@ │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr r7, [r0] │ │ │ │ mov r0, sl │ │ │ │ rsb r7, r7, #0 │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 2da9a8 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e57e0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ b 2e57e0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aef74 │ │ │ │ + bl 9af01c │ │ │ │ b 2e5750 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 2da9a8 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e5810 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ b 2e5810 │ │ │ │ mov r0, r6 │ │ │ │ bl 2dae14 │ │ │ │ b 2e5810 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r9 │ │ │ │ bl 2dad5c │ │ │ │ b 2e58b4 │ │ │ │ mvn r7, #3 │ │ │ │ b 2e5810 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r5, ip, r0, ror #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, ip, r4, lsr r4 │ │ │ │ - ldrdeq fp, [pc], #-212 @ │ │ │ │ + rsbeq fp, pc, r4, ror lr @ │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r3, r0, r4, ror fp │ │ │ │ andeq r3, r0, ip, ror sl │ │ │ │ addseq r5, ip, r4, lsl #6 │ │ │ │ │ │ │ │ 002e596c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -160145,40 +160145,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 2e5a44 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2e5a3c │ │ │ │ mov r7, r1 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r2, [pc, #160] @ 2e5a48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2e5a4c │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e5a00 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e5a20 │ │ │ │ ldr r3, [pc, #60] @ 2e5a50 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -160188,15 +160188,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5a20 │ │ │ │ umullseq r5, ip, r0, r1 │ │ │ │ - rsbeq fp, pc, ip, lsl #23 │ │ │ │ + rsbeq fp, pc, ip, lsr #24 │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r3, r0, r4, ror fp │ │ │ │ │ │ │ │ 002e5a54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -160206,54 +160206,54 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2e5b14 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #140] @ 2e5b20 │ │ │ │ ldr r2, [pc, #140] @ 2e5b24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e5af4 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5af8 │ │ │ │ addseq r5, ip, r8, lsr #1 │ │ │ │ muleq r0, r4, sp │ │ │ │ - @ instruction: 0x006fba94 │ │ │ │ + rsbeq fp, pc, r4, lsr fp @ │ │ │ │ │ │ │ │ 002e5b28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -160265,72 +160265,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2e5c40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e5c04 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #212] @ 2e5c4c │ │ │ │ ldr r2, [pc, #212] @ 2e5c50 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add r1, r4, #8 │ │ │ │ ldr r7, [r2, #44] @ 0x2c │ │ │ │ add r0, r5, #16 │ │ │ │ add r2, r6, #8 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e5bd8 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5c14 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aece4 │ │ │ │ + bl 9aed8c │ │ │ │ b 2e5b6c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5be8 │ │ │ │ @ instruction: 0x009c4fd4 │ │ │ │ muleq r0, r4, sp │ │ │ │ - strheq fp, [pc], #-148 @ │ │ │ │ + rsbeq fp, pc, r4, asr sl @ │ │ │ │ │ │ │ │ 002e5c54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -160342,56 +160342,56 @@ │ │ │ │ bne 2e5d2c │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 52ae64 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #148] @ 2e5d38 │ │ │ │ ldr r2, [pc, #148] @ 2e5d3c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #92] @ 0x5c │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e5d0c │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5d10 │ │ │ │ addseq r4, ip, r4, lsr #29 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq fp, pc, r4, lsl #17 │ │ │ │ + rsbeq fp, pc, r4, lsr #18 │ │ │ │ │ │ │ │ 002e5d40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -160403,56 +160403,56 @@ │ │ │ │ bne 2e5e18 │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 52ae64 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #148] @ 2e5e24 │ │ │ │ ldr r2, [pc, #148] @ 2e5e28 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #88] @ 0x58 │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e5df8 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5dfc │ │ │ │ @ instruction: 0x009c4db8 │ │ │ │ muleq r0, r4, sp │ │ │ │ - @ instruction: 0x006fb798 │ │ │ │ + rsbeq fp, pc, r8, lsr r8 @ │ │ │ │ │ │ │ │ 002e5e2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -160463,31 +160463,31 @@ │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2e5fa8 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r5, r2 │ │ │ │ bne 2e5f80 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #316] @ 2e5fb4 │ │ │ │ ldr r2, [pc, #316] @ 2e5fb8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r9, #4096 @ 0x1000 │ │ │ │ add r8, r6, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ bl 24b030 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ @@ -160498,15 +160498,15 @@ │ │ │ │ blt 2e5f24 │ │ │ │ cmp r9, r4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ beq 2e5f90 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5] │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5f54 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -160516,45 +160516,45 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 248b04 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5] │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ beq 2e5f08 │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aece4 │ │ │ │ + bl 9aed8c │ │ │ │ b 2e5e6c │ │ │ │ lsl r9, r9, #1 │ │ │ │ bl 248b04 │ │ │ │ mov r0, r9 │ │ │ │ bl 24b030 │ │ │ │ mov r2, r0 │ │ │ │ b 2e5ebc │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5f08 │ │ │ │ @ instruction: 0x009c4cd0 │ │ │ │ muleq r0, r4, sp │ │ │ │ - strheq fp, [pc], #-100 @ │ │ │ │ + rsbeq fp, pc, r4, asr r7 @ │ │ │ │ │ │ │ │ 002e5fbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -160565,71 +160565,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2e60cc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e6090 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #208] @ 2e60d8 │ │ │ │ ldr r2, [pc, #208] @ 2e60dc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6064 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e60a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aece4 │ │ │ │ + bl 9aed8c │ │ │ │ b 2e5ffc │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6074 │ │ │ │ addseq r4, ip, r0, asr #22 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq fp, pc, r4, lsr #10 │ │ │ │ + rsbeq fp, pc, r4, asr #11 │ │ │ │ │ │ │ │ 002e60e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -160658,41 +160658,41 @@ │ │ │ │ bne 2e6240 │ │ │ │ mov r0, r4 │ │ │ │ bl 2da964 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6220 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #228] @ 2e6258 │ │ │ │ ldr r2, [pc, #228] @ 2e625c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e61d0 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6230 │ │ │ │ ldr r2, [pc, #120] @ 2e6260 │ │ │ │ ldr r3, [pc, #100] @ 2e6250 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -160706,28 +160706,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aece4 │ │ │ │ + bl 9aed8c │ │ │ │ b 2e6168 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ b 2e61e0 │ │ │ │ mvn r4, #3 │ │ │ │ b 2e61e0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r4, ip, ip, lsl sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009c49d8 │ │ │ │ muleq r0, r4, sp │ │ │ │ - strheq fp, [pc], #-56 @ │ │ │ │ + rsbeq fp, pc, r8, asr r4 @ │ │ │ │ addseq r4, ip, r4, lsr r9 │ │ │ │ │ │ │ │ 002e6264 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160739,71 +160739,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2e6374 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e6338 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #208] @ 2e6380 │ │ │ │ ldr r2, [pc, #208] @ 2e6384 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e630c │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6348 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aece4 │ │ │ │ + bl 9aed8c │ │ │ │ b 2e62a4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e631c │ │ │ │ umullseq r4, ip, r8, r8 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq fp, pc, ip, ror r2 @ │ │ │ │ + rsbeq fp, pc, ip, lsl r3 @ │ │ │ │ │ │ │ │ 002e6388 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -160834,41 +160834,41 @@ │ │ │ │ mov r4, r1 │ │ │ │ bl 2da964 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ tst r3, #2 │ │ │ │ str r6, [sp, #12] │ │ │ │ bne 2e64d0 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #228] @ 2e6508 │ │ │ │ ldr r2, [pc, #228] @ 2e650c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r2, r9 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6480 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e64e0 │ │ │ │ ldr r2, [pc, #120] @ 2e6510 │ │ │ │ ldr r3, [pc, #100] @ 2e6500 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -160882,28 +160882,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aece4 │ │ │ │ + bl 9aed8c │ │ │ │ b 2e6418 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ b 2e6490 │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6490 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r4, ip, r4, ror r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, ip, r8, asr #14 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq fp, pc, r8, lsl #2 │ │ │ │ + rsbeq fp, pc, r8, lsr #3 │ │ │ │ addseq r4, ip, r4, lsl #13 │ │ │ │ │ │ │ │ 002e6514 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160916,72 +160916,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2e662c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2e65f0 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #212] @ 2e6638 │ │ │ │ ldr r2, [pc, #212] @ 2e663c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #108] @ 0x6c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e65c4 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6600 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aece4 │ │ │ │ + bl 9aed8c │ │ │ │ b 2e6558 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e65d4 │ │ │ │ addseq r4, ip, r8, ror #11 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, r8, asr #31 │ │ │ │ + rsbeq fp, pc, r8, rrx │ │ │ │ │ │ │ │ 002e6640 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -161021,43 +161021,43 @@ │ │ │ │ ldrd r2, [sp, #96] @ 0x60 │ │ │ │ add r6, sp, #8 │ │ │ │ strd r2, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6824 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #348] @ 2e685c │ │ │ │ ldr r2, [pc, #348] @ 2e6860 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #28] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2e67b8 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6814 │ │ │ │ ldr r2, [pc, #228] @ 2e6864 │ │ │ │ ldr r3, [pc, #208] @ 2e6854 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -161089,38 +161089,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e6834 │ │ │ │ mov r0, r6 │ │ │ │ bl 2da9a8 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e6778 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ b 2e6778 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aece4 │ │ │ │ + bl 9aed8c │ │ │ │ b 2e66f4 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2e67fc │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6778 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009c44bc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, ip, ip, ror #8 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, ip, lsr #28 │ │ │ │ + rsbeq sl, pc, ip, asr #29 │ │ │ │ umullseq r4, ip, ip, r3 │ │ │ │ │ │ │ │ 002e6868 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -161131,69 +161131,69 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2e696c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r6, r1 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6930 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr ip, [pc, #200] @ 2e6978 │ │ │ │ ldr r2, [pc, #200] @ 2e697c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6904 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6940 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aece4 │ │ │ │ + bl 9aed8c │ │ │ │ b 2e68a4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6914 │ │ │ │ umullseq r4, ip, r4, r2 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, ip, ror ip @ │ │ │ │ + rsbeq sl, pc, ip, lsl sp @ │ │ │ │ │ │ │ │ 002e6980 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ @@ -161205,72 +161205,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2e6a98 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2e6a5c │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #212] @ 2e6aa4 │ │ │ │ ldr r2, [pc, #212] @ 2e6aa8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #144] @ 0x90 │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6a30 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6a6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aece4 │ │ │ │ + bl 9aed8c │ │ │ │ b 2e69c4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6a40 │ │ │ │ addseq r4, ip, ip, ror r1 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, ip, asr fp @ │ │ │ │ + strdeq sl, [pc], #-188 @ │ │ │ │ │ │ │ │ 002e6aac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -161278,53 +161278,53 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 2e6b68 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #136] @ 2e6b74 │ │ │ │ ldr r2, [pc, #136] @ 2e6b78 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6b48 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6b4c │ │ │ │ addseq r4, ip, r0, asr r0 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, ip, lsr sl @ │ │ │ │ + ldrdeq sl, [pc], #-172 @ │ │ │ │ │ │ │ │ 002e6b7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r7, [r0, #7] │ │ │ │ @@ -161333,29 +161333,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r0, #16] │ │ │ │ sub sp, sp, #20 │ │ │ │ bne 2e6c4c │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #152] @ 2e6c58 │ │ │ │ ldr r2, [pc, #152] @ 2e6c5c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr lr, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [r9, #12] │ │ │ │ ldr lr, [lr, #4] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r1, r4 │ │ │ │ str lr, [sp] │ │ │ │ mov r3, r5 │ │ │ │ @@ -161363,27 +161363,27 @@ │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6c2c │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6c30 │ │ │ │ addseq r3, ip, r4, lsl #31 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, r8, ror #18 │ │ │ │ + rsbeq sl, pc, r8, lsl #20 │ │ │ │ │ │ │ │ 002e6c60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r8, r2 │ │ │ │ @@ -161422,44 +161422,44 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #16 │ │ │ │ tst r3, #2 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 2e6e44 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #356] @ 2e6e80 │ │ │ │ ldr r2, [pc, #356] @ 2e6e84 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, sl │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r9 │ │ │ │ add r9, r5, #16 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr sl, [r3, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2e6dd8 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6e34 │ │ │ │ ldr r2, [pc, #232] @ 2e6e88 │ │ │ │ ldr r3, [pc, #208] @ 2e6e74 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -161491,39 +161491,39 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e6e54 │ │ │ │ mov r0, r6 │ │ │ │ bl 2da9a8 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e6d98 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ b 2e6d98 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aece4 │ │ │ │ + bl 9aed8c │ │ │ │ b 2e6d10 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2e6e1c │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6d98 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umullseq r3, ip, ip, lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, ip, ip, asr #28 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, r0, lsl r8 @ │ │ │ │ + strheq sl, [pc], #-128 @ │ │ │ │ addseq r3, ip, ip, ror sp │ │ │ │ │ │ │ │ 002e6e8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -161549,42 +161549,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r9, [r0, #7] │ │ │ │ cmp r9, #0 │ │ │ │ bne 2e6fc0 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #188] @ 2e6fcc │ │ │ │ ldr r2, [pc, #188] @ 2e6fd0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r4, #16 │ │ │ │ ldr r6, [r2, #136] @ 0x88 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6f70 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -161600,34 +161600,34 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6ed0 │ │ │ │ addseq r3, ip, ip, ror #24 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, r8, lsl r6 @ │ │ │ │ - b 9adcb0 │ │ │ │ + strheq sl, [pc], #-104 @ │ │ │ │ + b 9add58 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9adcb0 │ │ │ │ + bl 9add58 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002e6ffc : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #16] @ 2e7018 │ │ │ │ ldr r0, [pc, #16] @ 2e701c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r3 │ │ │ │ - b 9b00c4 │ │ │ │ + b 9b016c │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ │ │ │ │ 002e7020 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -161641,72 +161641,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2e7138 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e70fc │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #212] @ 2e7144 │ │ │ │ ldr r2, [pc, #212] @ 2e7148 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r2, #124] @ 0x7c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e70d0 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e710c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aece4 │ │ │ │ + bl 9aed8c │ │ │ │ b 2e7064 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e70e0 │ │ │ │ @ instruction: 0x009c3adc │ │ │ │ muleq r0, r4, sp │ │ │ │ - strheq sl, [pc], #-76 @ │ │ │ │ + rsbeq sl, pc, ip, asr r5 @ │ │ │ │ │ │ │ │ 002e714c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -161718,74 +161718,74 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 2e726c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2e7230 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #220] @ 2e7278 │ │ │ │ ldr r2, [pc, #220] @ 2e727c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r0, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [r1, #120] @ 0x78 │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e7204 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e7240 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aece4 │ │ │ │ + bl 9aed8c │ │ │ │ b 2e7190 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e7214 │ │ │ │ @ instruction: 0x009c39b0 │ │ │ │ muleq r0, r4, sp │ │ │ │ - @ instruction: 0x006fa390 │ │ │ │ + rsbeq sl, pc, r0, lsr r4 @ │ │ │ │ │ │ │ │ 002e7280 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -161797,29 +161797,29 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 2e73a8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2e736c │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #228] @ 2e73b4 │ │ │ │ ldr r2, [pc, #228] @ 2e73b8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r5, #16 │ │ │ │ @@ -161828,45 +161828,45 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e7340 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e737c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aece4 │ │ │ │ + bl 9aed8c │ │ │ │ b 2e72c4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e7350 │ │ │ │ addseq r3, ip, ip, ror r8 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, ip, asr r2 @ │ │ │ │ + strdeq sl, [pc], #-44 @ │ │ │ │ │ │ │ │ 002e73bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -161877,71 +161877,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2e74cc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e7490 │ │ │ │ - bl 9af7f0 │ │ │ │ + bl 9af898 │ │ │ │ ldr r3, [pc, #208] @ 2e74d8 │ │ │ │ ldr r2, [pc, #208] @ 2e74dc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abcb4 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9abd5c │ │ │ │ + bl 9addb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e7464 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9add10 │ │ │ │ + bl 9addb8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e74a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aece4 │ │ │ │ + bl 9aed8c │ │ │ │ b 2e73fc │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aee3c │ │ │ │ + bl 9aeee4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e7474 │ │ │ │ addseq r3, ip, r0, asr #14 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, r4, lsr #2 │ │ │ │ + rsbeq sl, pc, r4, asr #3 │ │ │ │ │ │ │ │ 002e74e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -161963,15 +161963,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq fp, pc, ip, lsl #25 │ │ │ │ + rsbeq fp, pc, ip, lsr #26 │ │ │ │ │ │ │ │ 002e7550 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -161992,15 +161992,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq fp, pc, ip, lsl ip @ │ │ │ │ + strheq fp, [pc], #-204 @ │ │ │ │ │ │ │ │ 002e75bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -162019,15 +162019,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strheq fp, [pc], #-176 @ │ │ │ │ + rsbeq fp, pc, r0, asr ip @ │ │ │ │ │ │ │ │ 002e7620 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -162052,82 +162052,82 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq fp, pc, r4, asr #22 │ │ │ │ + rsbeq fp, pc, r4, ror #23 │ │ │ │ │ │ │ │ 002e769c : │ │ │ │ b 24a37c │ │ │ │ │ │ │ │ 002e76a0 : │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 2e76d0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r8, sp, ip, lsr #25 │ │ │ │ │ │ │ │ 002e76d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #148] @ 2e7780 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #144] @ 2e7784 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r2, [pc, #132] @ 2e7788 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e7760 │ │ │ │ ldr r2, [pc, #92] @ 2e778c │ │ │ │ add r5, r5, #28 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq fp, pc, r4, asr #21 │ │ │ │ - strdeq r3, [r4], r4 │ │ │ │ - @ instruction: 0x006fba90 │ │ │ │ - @ instruction: 0x006fba9c │ │ │ │ + rsbeq fp, pc, r4, ror #22 │ │ │ │ + umulleq r3, r4, r4, r7 │ │ │ │ + rsbeq fp, pc, r0, lsr fp @ │ │ │ │ + rsbeq fp, pc, ip, lsr fp @ │ │ │ │ │ │ │ │ 002e7790 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -162142,59 +162142,59 @@ │ │ │ │ add r8, r7, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #184] @ 2e7888 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r6, [pc, #160] @ 2e788c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e7858 │ │ │ │ ldr sl, [pc, #136] @ 2e7890 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ add sl, pc, sl │ │ │ │ add ip, r7, #52 @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ ldr fp, [r0, #52] @ 0x34 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2e7858 │ │ │ │ add ip, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [sp, #12] │ │ │ │ blx fp │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e77c8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r3, r4, ip, lsr r6 │ │ │ │ - rsbeq pc, lr, r8, ror #30 │ │ │ │ - rsbseq sp, r8, ip, ror #8 │ │ │ │ - rsbeq fp, pc, r0, lsl sl @ │ │ │ │ - rsbeq fp, pc, r4, lsl #20 │ │ │ │ + ldrdeq r3, [r4], ip │ │ │ │ + rsbeq r0, pc, r8 │ │ │ │ + rsbseq sp, r8, ip, lsl #10 │ │ │ │ + strheq fp, [pc], #-160 @ │ │ │ │ + rsbeq fp, pc, r4, lsr #21 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r1, r0 │ │ │ │ @@ -162361,21 +162361,21 @@ │ │ │ │ ldr r1, [pc, #40] @ 2e7b60 │ │ │ │ ldr r0, [pc, #40] @ 2e7b64 │ │ │ │ ldr r2, [pc, #40] @ 2e7b68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r3, r4, r8, asr #6 │ │ │ │ - rsbeq fp, pc, r8, lsl r7 @ │ │ │ │ - rsbeq fp, pc, r8, lsr #14 │ │ │ │ + addeq r3, r4, r8, ror #7 │ │ │ │ + strheq fp, [pc], #-120 @ │ │ │ │ + rsbeq fp, pc, r8, asr #15 │ │ │ │ andeq r0, r0, sl, lsl r6 │ │ │ │ - addeq r3, r4, r8, lsr #6 │ │ │ │ - strdeq fp, [pc], #-104 @ │ │ │ │ - rsbeq fp, pc, r4, lsl r7 @ │ │ │ │ + addeq r3, r4, r8, asr #7 │ │ │ │ + @ instruction: 0x006fb798 │ │ │ │ + strheq fp, [pc], #-116 @ │ │ │ │ andeq r0, r0, lr, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -162399,18 +162399,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 2e7bf0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbeq fp, pc, r8, asr #13 │ │ │ │ - umulleq r3, r4, r8, r2 │ │ │ │ - rsbeq fp, pc, r8, ror #12 │ │ │ │ - @ instruction: 0x006fb690 │ │ │ │ + rsbeq fp, pc, r8, ror #14 │ │ │ │ + addeq r3, r4, r8, lsr r3 │ │ │ │ + rsbeq fp, pc, r8, lsl #14 │ │ │ │ + rsbeq fp, pc, r0, lsr r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #476] @ 2e7df0 │ │ │ │ @@ -162532,19 +162532,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r2, ip, r0, lsl #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r5, r0, r4, ror r7 │ │ │ │ + rsbseq r5, r0, r4, lsl r8 │ │ │ │ addseq r2, ip, r4, lsl lr │ │ │ │ - addeq r3, r4, ip, lsl #1 │ │ │ │ - rsbeq fp, pc, ip, asr r4 @ │ │ │ │ - rsbeq fp, pc, r4, lsr #9 │ │ │ │ + addeq r3, r4, ip, lsr #2 │ │ │ │ + strdeq fp, [pc], #-76 @ │ │ │ │ + rsbeq fp, pc, r4, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr ip, [pc, #120] @ 2e7ea0 │ │ │ │ ldr r3, [pc, #120] @ 2e7ea4 │ │ │ │ @@ -162576,15 +162576,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009c2cf4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrheq r1, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r1, fp, ip, asr r3 │ │ │ │ addseq r2, ip, r0, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ 2e7fb0 │ │ │ │ @@ -162645,17 +162645,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r2, ip, r0, asr ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009c2bd8 │ │ │ │ - ldrdeq r2, [r4], r8 │ │ │ │ - rsbeq fp, pc, r8, lsl r3 @ │ │ │ │ - rsbeq fp, pc, r4, lsr #5 │ │ │ │ + addeq r2, r4, r8, ror pc │ │ │ │ + strheq fp, [pc], #-56 @ │ │ │ │ + rsbeq fp, pc, r4, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #328] @ 2e812c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -163386,17 +163386,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r2, ip, r4, lsl r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, ip, r8, ror r0 │ │ │ │ - addeq r2, r4, r0, ror r3 │ │ │ │ - rsbeq sl, pc, ip, lsr r7 @ │ │ │ │ - strheq sl, [pc], #-120 @ │ │ │ │ + addeq r2, r4, r0, lsl r4 │ │ │ │ + ldrdeq sl, [pc], #-124 @ │ │ │ │ + rsbeq sl, pc, r8, asr r8 @ │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 002e8b28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -163433,17 +163433,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2e8bd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq r3, r9, r8, ror #20 │ │ │ │ - @ instruction: 0x008422b4 │ │ │ │ - rsbeq sl, pc, r0, lsl #13 │ │ │ │ - rsbeq sl, pc, r8, lsl r7 @ │ │ │ │ + addeq r2, r4, r4, asr r3 │ │ │ │ + rsbeq sl, pc, r0, lsr #14 │ │ │ │ + strheq sl, [pc], #-120 @ │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ │ │ │ │ 002e8bdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -163600,18 +163600,18 @@ │ │ │ │ ldr r2, [pc, #36] @ 2e8e68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ addseq r1, ip, r4, asr #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x008421bc │ │ │ │ + addeq r2, r4, ip, asr r2 │ │ │ │ addseq r1, ip, ip, ror #27 │ │ │ │ - addeq r2, r4, r0, lsr r0 │ │ │ │ - strdeq sl, [pc], #-56 @ │ │ │ │ + ldrdeq r2, [r4], r0 │ │ │ │ + @ instruction: 0x006fa498 │ │ │ │ andeq r0, r0, r9, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 2e8f78 │ │ │ │ @@ -164429,15 +164429,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r2, r9, r0, lsl #22 │ │ │ │ - rsbseq pc, sl, ip, lsl r6 @ │ │ │ │ + ldrheq pc, [sl], #-108 @ 0xffffff94 @ │ │ │ │ │ │ │ │ 002e9b20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r0, #6 │ │ │ │ @@ -164474,17 +164474,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2e9bd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq r2, r9, r8, asr sl │ │ │ │ - @ instruction: 0x008412b8 │ │ │ │ - rsbeq r9, pc, r4, lsl #13 │ │ │ │ - rsbeq r9, pc, r8, lsr #14 │ │ │ │ + addeq r1, r4, r8, asr r3 │ │ │ │ + rsbeq r9, pc, r4, lsr #14 │ │ │ │ + rsbeq r9, pc, r8, asr #15 │ │ │ │ andeq r0, r0, r2, ror #4 │ │ │ │ │ │ │ │ 002e9bd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165260,15 +165260,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ umlaleq r1, r9, r0, lr │ │ │ │ - ldrheq lr, [sl], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq lr, sl, r4, asr sl │ │ │ │ │ │ │ │ 002ea774 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -165298,15 +165298,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r1, r9, ip, lsl #28 │ │ │ │ - rsbseq lr, sl, r0, lsr r9 │ │ │ │ + ldrsbeq lr, [sl], #-144 @ 0xffffff70 @ │ │ │ │ │ │ │ │ 002ea804 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -165340,15 +165340,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r1, r9, r8, ror sp │ │ │ │ - @ instruction: 0x007ae89c │ │ │ │ + rsbseq lr, sl, ip, lsr r9 │ │ │ │ │ │ │ │ 002ea8a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -165385,15 +165385,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r1, r9, ip, asr #25 │ │ │ │ - ldrsheq lr, [sl], #-124 @ 0xffffff84 @ │ │ │ │ + @ instruction: 0x007ae89c │ │ │ │ │ │ │ │ 002ea950 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -165433,15 +165433,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r1, r9, r0, lsr #24 │ │ │ │ - rsbseq lr, sl, r0, asr r7 │ │ │ │ + ldrsheq lr, [sl], #-112 @ 0xffffff90 @ │ │ │ │ │ │ │ │ 002eaa08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -165484,15 +165484,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r1, r9, r8, ror #22 │ │ │ │ - @ instruction: 0x007ae698 │ │ │ │ + rsbseq lr, sl, r8, lsr r7 │ │ │ │ │ │ │ │ 002eaacc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -165538,15 +165538,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r1, r9, r4, lsr #21 │ │ │ │ - ldrsbeq lr, [sl], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq lr, sl, r4, ror r6 │ │ │ │ │ │ │ │ 002eab9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -165815,19 +165815,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq pc, fp, ip, asr #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r1, r9, r4, lsl #19 │ │ │ │ - rsbseq lr, sl, r8, asr #3 │ │ │ │ + rsbseq lr, sl, r8, ror #4 │ │ │ │ addseq pc, fp, r8, lsr #23 │ │ │ │ - addeq pc, r3, r4, lsr #29 │ │ │ │ - rsbeq r8, pc, r0, ror r2 @ │ │ │ │ - rsbeq r8, pc, r0, lsr #6 │ │ │ │ + addeq pc, r3, r4, asr #30 │ │ │ │ + rsbeq r8, pc, r0, lsl r3 @ │ │ │ │ + rsbeq r8, pc, r0, asr #7 │ │ │ │ andeq r0, r0, r3, lsl #7 │ │ │ │ │ │ │ │ 002eaffc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -166065,17 +166065,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq pc, fp, r0, lsr #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r1, r9, r8, asr r3 │ │ │ │ @ instruction: 0x009bf7d4 │ │ │ │ - ldrdeq pc, [r3], r0 │ │ │ │ - @ instruction: 0x006f7e9c │ │ │ │ - rsbeq r7, pc, r4, ror #30 │ │ │ │ + addeq pc, r3, r0, ror fp @ │ │ │ │ + rsbeq r7, pc, ip, lsr pc @ │ │ │ │ + rsbeq r8, pc, r4 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 002eb3cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -166248,17 +166248,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ @ instruction: 0x009bf5bc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r1, r9, ip, lsl r0 │ │ │ │ addseq pc, fp, r8, lsl #10 │ │ │ │ - addeq pc, r3, r4, lsl #16 │ │ │ │ - ldrdeq r7, [pc], #-176 @ │ │ │ │ - rsbeq r7, pc, r8, lsr #25 │ │ │ │ + addeq pc, r3, r4, lsr #17 │ │ │ │ + rsbeq r7, pc, r0, ror ip @ │ │ │ │ + rsbeq r7, pc, r8, asr #26 │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ │ │ │ │ 002eb698 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -166615,19 +166615,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq pc, fp, r8, lsr #32 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r9, r4, lsl #21 │ │ │ │ - rsbseq sp, sl, ip, lsl #11 │ │ │ │ + rsbseq sp, sl, ip, lsr #12 │ │ │ │ addseq lr, fp, r8, lsl #31 │ │ │ │ - addeq pc, r3, r4, lsl #5 │ │ │ │ - rsbeq r7, pc, r0, asr r6 @ │ │ │ │ - rsbeq r7, pc, r4, lsr r7 @ │ │ │ │ + addeq pc, r3, r4, lsr #6 │ │ │ │ + strdeq r7, [pc], #-96 @ │ │ │ │ + ldrdeq r7, [pc], #-116 @ │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 002ebc1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -166942,15 +166942,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq lr, fp, r4, asr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umlaleq r0, r9, r0, r5 │ │ │ │ - rsbseq sp, sl, ip, lsl #1 │ │ │ │ + rsbseq sp, sl, ip, lsr #2 │ │ │ │ addseq lr, fp, r0, ror sl │ │ │ │ │ │ │ │ 002ec100 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -167131,15 +167131,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq lr, fp, r0, lsr r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r9, r8, ror r2 │ │ │ │ - @ instruction: 0x007acd98 │ │ │ │ + rsbseq ip, sl, r8, lsr lr │ │ │ │ umullseq lr, fp, r4, r7 │ │ │ │ │ │ │ │ 002ec3dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -167211,15 +167211,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq lr, fp, r0, lsr #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r9, r0, ror r1 │ │ │ │ - rsbseq ip, sl, r8, asr #24 │ │ │ │ + rsbseq ip, sl, r8, ror #25 │ │ │ │ addseq lr, fp, ip, asr r6 │ │ │ │ │ │ │ │ 002ec514 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -167259,15 +167259,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r0, r9, r8, rrx │ │ │ │ - rsbseq ip, sl, ip, asr fp │ │ │ │ + ldrsheq ip, [sl], #-188 @ 0xffffff44 @ │ │ │ │ │ │ │ │ 002ec5c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -167306,15 +167306,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x00a8ffb4 │ │ │ │ - rsbseq ip, sl, r8, lsr #21 │ │ │ │ + rsbseq ip, sl, r8, asr #22 │ │ │ │ │ │ │ │ 002ec67c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -167420,17 +167420,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2ec83c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ strdeq pc, [r8], r0 @ │ │ │ │ - addeq lr, r3, r0, asr r6 │ │ │ │ - rsbeq r6, pc, ip, lsl sl @ │ │ │ │ - rsbeq r6, pc, r0, lsl fp @ │ │ │ │ + strdeq lr, [r3], r0 │ │ │ │ + strheq r6, [pc], #-172 @ │ │ │ │ + strheq r6, [pc], #-176 @ │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 002ec840 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -167689,17 +167689,17 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq lr, fp, r0, ror #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq pc, r8, ip, lsr fp @ │ │ │ │ addseq sp, fp, ip, asr #30 │ │ │ │ - addeq lr, r3, ip, asr #4 │ │ │ │ - rsbeq r6, pc, r0, lsr #14 │ │ │ │ - rsbeq r6, pc, r4, lsl r6 @ │ │ │ │ + addeq lr, r3, ip, ror #5 │ │ │ │ + rsbeq r6, pc, r0, asr #15 │ │ │ │ + strheq r6, [pc], #-100 @ │ │ │ │ andeq r0, r0, fp, lsr r5 │ │ │ │ │ │ │ │ 002ecc5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -167913,17 +167913,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq sp, fp, ip, lsr #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq pc, [r8], r8 @ │ │ │ │ @ instruction: 0x009bdbf4 │ │ │ │ - strdeq sp, [r3], r0 │ │ │ │ - strheq r6, [pc], #-44 @ │ │ │ │ - ldrdeq r6, [pc], #-48 @ │ │ │ │ + umulleq sp, r3, r0, pc @ │ │ │ │ + rsbeq r6, pc, ip, asr r3 @ │ │ │ │ + rsbeq r6, pc, r0, ror r4 @ │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ │ │ │ │ 002ecfac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168261,33 +168261,33 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq sp, fp, r4, lsl sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq pc, r8, r4, ror r4 @ │ │ │ │ addseq sp, fp, r4, lsr #14 │ │ │ │ - addeq sp, r3, r0, lsr #20 │ │ │ │ - rsbeq r5, pc, ip, ror #27 │ │ │ │ - rsbeq r5, pc, r0, asr pc @ │ │ │ │ + addeq sp, r3, r0, asr #21 │ │ │ │ + rsbeq r5, pc, ip, lsl #29 │ │ │ │ + strdeq r5, [pc], #-240 @ │ │ │ │ andeq r0, r0, pc, lsr #12 │ │ │ │ - strdeq sp, [r3], ip │ │ │ │ - rsbeq r5, pc, r8, asr #27 │ │ │ │ - rsbeq r5, pc, ip, lsl pc @ │ │ │ │ + umulleq sp, r3, ip, sl │ │ │ │ + rsbeq r5, pc, r8, ror #28 │ │ │ │ + strheq r5, [pc], #-252 @ │ │ │ │ andeq r0, r0, lr, lsr #12 │ │ │ │ - ldrdeq sp, [r3], r8 │ │ │ │ - rsbeq r5, pc, r4, lsr #27 │ │ │ │ - rsbeq r5, pc, r8, ror #29 │ │ │ │ + addeq sp, r3, r8, ror sl │ │ │ │ + rsbeq r5, pc, r4, asr #28 │ │ │ │ + rsbeq r5, pc, r8, lsl #31 │ │ │ │ andeq r0, r0, sp, lsr #12 │ │ │ │ - @ instruction: 0x0083d9b4 │ │ │ │ - rsbeq r5, pc, r0, lsl #27 │ │ │ │ - strheq r5, [pc], #-228 @ │ │ │ │ + addeq sp, r3, r4, asr sl │ │ │ │ + rsbeq r5, pc, r0, lsr #28 │ │ │ │ + rsbeq r5, pc, r4, asr pc @ │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ - umulleq sp, r3, r0, r9 │ │ │ │ - rsbeq r5, pc, ip, asr sp @ │ │ │ │ - rsbeq r5, pc, ip, ror lr @ │ │ │ │ + addeq sp, r3, r0, lsr sl │ │ │ │ + strdeq r5, [pc], #-220 @ │ │ │ │ + rsbeq r5, pc, ip, lsl pc @ │ │ │ │ andeq r0, r0, fp, lsr #12 │ │ │ │ │ │ │ │ 002ed54c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168548,19 +168548,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ @ instruction: 0x009bd2fc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq lr, r8, r4, asr sp │ │ │ │ - rsbseq fp, sl, r4, asr #16 │ │ │ │ + rsbseq fp, sl, r4, ror #17 │ │ │ │ addseq sp, fp, ip, lsr r2 │ │ │ │ - addeq sp, r3, r8, lsr r5 │ │ │ │ - rsbeq r5, pc, r4, lsl #18 │ │ │ │ - rsbeq r5, pc, r8, ror sl @ │ │ │ │ + ldrdeq sp, [r3], r8 │ │ │ │ + rsbeq r5, pc, r4, lsr #19 │ │ │ │ + rsbeq r5, pc, r8, lsl fp @ │ │ │ │ andeq r0, r0, r9, ror r6 │ │ │ │ │ │ │ │ 002ed968 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168747,15 +168747,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq lr, r8, r0, ror #19 │ │ │ │ - rsbseq fp, sl, r0, lsr r5 │ │ │ │ + ldrsbeq fp, [sl], #-80 @ 0xffffffb0 @ │ │ │ │ │ │ │ │ 002edc58 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #115 @ 0x73 │ │ │ │ b 2e8e6c │ │ │ │ @@ -168904,19 +168904,19 @@ │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009bcdf8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r5, [pc], #-92 @ │ │ │ │ + rsbeq r5, pc, ip, ror r6 @ │ │ │ │ addseq ip, fp, r0, ror #25 │ │ │ │ - addeq ip, r3, r0, ror #31 │ │ │ │ - rsbeq r5, pc, r0, asr #10 │ │ │ │ - rsbeq r5, pc, r8, lsr #7 │ │ │ │ + addeq sp, r3, r0, lsl #1 │ │ │ │ + rsbeq r5, pc, r0, ror #11 │ │ │ │ + rsbeq r5, pc, r8, asr #8 │ │ │ │ @ instruction: 0x000006b5 │ │ │ │ │ │ │ │ 002edec8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168964,15 +168964,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r0, lsr #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strheq r5, [pc], #-68 @ │ │ │ │ + rsbeq r5, pc, r4, asr r5 @ │ │ │ │ addseq ip, fp, ip, asr #23 │ │ │ │ │ │ │ │ 002edfa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169008,17 +169008,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2ee040 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2ee044 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq ip, r3, r4, asr #28 │ │ │ │ - rsbeq r5, pc, r0, lsl r2 @ │ │ │ │ - ldrdeq r5, [pc], #-48 @ │ │ │ │ + addeq ip, r3, r4, ror #29 │ │ │ │ + strheq r5, [pc], #-32 @ │ │ │ │ + rsbeq r5, pc, r0, ror r4 @ │ │ │ │ andeq r0, r0, r5, ror #13 │ │ │ │ │ │ │ │ 002ee048 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169314,33 +169314,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r0, lsl r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r5, pc, r8, lsl #4 │ │ │ │ - strdeq r5, [pc], #-28 @ │ │ │ │ - strdeq r5, [pc], #-0 @ │ │ │ │ - rsbeq r5, pc, r8, asr r1 @ │ │ │ │ - rsbeq r5, pc, r8, lsr r1 @ │ │ │ │ - strheq r5, [pc], #-12 @ │ │ │ │ - rsbeq r5, pc, r8, asr #32 │ │ │ │ - rsbeq r5, pc, r4, rrx │ │ │ │ + rsbeq r5, pc, r8, lsr #5 │ │ │ │ + @ instruction: 0x006f529c │ │ │ │ + @ instruction: 0x006f5190 │ │ │ │ + strdeq r5, [pc], #-24 @ │ │ │ │ + ldrdeq r5, [pc], #-24 @ │ │ │ │ + rsbeq r5, pc, ip, asr r1 @ │ │ │ │ + rsbeq r5, pc, r8, ror #1 │ │ │ │ + rsbeq r5, pc, r4, lsl #2 │ │ │ │ addseq ip, fp, r4, lsl #14 │ │ │ │ - strdeq ip, [r3], r8 │ │ │ │ - strheq r4, [pc], #-244 @ │ │ │ │ - rsbeq r4, pc, r0, asr #27 │ │ │ │ + umulleq ip, r3, r8, sl │ │ │ │ + rsbeq r5, pc, r4, asr r0 @ │ │ │ │ + rsbeq r4, pc, r0, ror #28 │ │ │ │ andeq r0, r0, pc, lsl #14 │ │ │ │ - ldrdeq ip, [r3], r4 │ │ │ │ - @ instruction: 0x006f4d9c │ │ │ │ + addeq ip, r3, r4, ror sl │ │ │ │ + rsbeq r4, pc, ip, lsr lr @ │ │ │ │ andeq r0, r0, r7, lsl r7 │ │ │ │ - addeq ip, r3, ip, lsr #19 │ │ │ │ - rsbeq r4, pc, r4, lsl #31 │ │ │ │ - rsbeq r4, pc, r4, ror sp @ │ │ │ │ + addeq ip, r3, ip, asr #20 │ │ │ │ + rsbeq r5, pc, r4, lsr #32 │ │ │ │ + rsbeq r4, pc, r4, lsl lr @ │ │ │ │ andeq r0, r0, r3, lsl r7 │ │ │ │ │ │ │ │ 002ee530 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -169427,16 +169427,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r8, asr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r4, pc, ip, ror #29 │ │ │ │ - rsbeq r4, pc, r4, lsr #28 │ │ │ │ + rsbeq r4, pc, ip, lsl #31 │ │ │ │ + rsbeq r4, pc, r4, asr #29 │ │ │ │ addseq ip, fp, r8, asr #9 │ │ │ │ │ │ │ │ 002ee6a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -169523,16 +169523,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r0, asr r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r4, pc, ip, ror sp @ │ │ │ │ - rsbeq r4, pc, ip, lsr #25 │ │ │ │ + rsbeq r4, pc, ip, lsl lr @ │ │ │ │ + rsbeq r4, pc, ip, asr #26 │ │ │ │ addseq ip, fp, r0, asr r3 │ │ │ │ │ │ │ │ 002ee820 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -169932,17 +169932,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #328 @ 0x148 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq fp, fp, ip, lsr #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, fp, ip, lsr #26 │ │ │ │ - addeq ip, r3, r8, lsr #32 │ │ │ │ - strdeq r4, [pc], #-52 @ │ │ │ │ - rsbeq r4, pc, r0, asr #12 │ │ │ │ + addeq ip, r3, r8, asr #1 │ │ │ │ + @ instruction: 0x006f4494 │ │ │ │ + rsbeq r4, pc, r0, ror #13 │ │ │ │ andeq r0, r0, r9, lsr #15 │ │ │ │ │ │ │ │ 002eee70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -170041,19 +170041,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 2ef020 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq fp, fp, r8, lsl #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r4, pc, r8, asr #11 │ │ │ │ + rsbeq r4, pc, r8, ror #12 │ │ │ │ addseq fp, fp, ip, ror fp │ │ │ │ - addeq fp, r3, r8, ror lr │ │ │ │ - rsbeq r4, pc, r4, asr #4 │ │ │ │ - rsbeq r4, pc, ip, lsr #9 │ │ │ │ + addeq fp, r3, r8, lsl pc │ │ │ │ + rsbeq r4, pc, r4, ror #5 │ │ │ │ + rsbeq r4, pc, ip, asr #10 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ │ │ │ │ 002ef024 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -170316,15 +170316,15 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ bl 24a250 │ │ │ │ b 2ef320 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009bbad4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r4, pc, r0, asr #8 │ │ │ │ + rsbeq r4, pc, r0, ror #9 │ │ │ │ addseq fp, fp, r8, ror #15 │ │ │ │ │ │ │ │ 002ef458 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -170339,25 +170339,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r3, [pc, #792] @ 2ef7c8 │ │ │ │ ldr r2, [pc, #792] @ 2ef7cc │ │ │ │ ldr r1, [pc, #792] @ 2ef7d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r8, [r7, #176] @ 0xb0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r2, #19 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r8, [sp, #28] │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ @@ -170540,30 +170540,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 2ef808 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ umullseq fp, fp, ip, r6 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x0083b9b0 │ │ │ │ - rsbeq r8, lr, r4, asr r2 │ │ │ │ - rsbseq r2, r7, ip, lsr r0 │ │ │ │ - ldrdeq r3, [pc], #-244 @ │ │ │ │ + addeq fp, r3, r0, asr sl │ │ │ │ + strdeq r8, [lr], #-36 @ 0xffffffdc @ │ │ │ │ + ldrsbeq r2, [r7], #-12 @ │ │ │ │ + rsbeq r4, pc, r4, ror r0 @ │ │ │ │ addseq fp, fp, r8, lsl #8 │ │ │ │ - addeq fp, r3, r4, lsl #14 │ │ │ │ - ldrdeq r3, [pc], #-160 @ │ │ │ │ - rsbeq r3, pc, r8, asr #27 │ │ │ │ + addeq fp, r3, r4, lsr #15 │ │ │ │ + rsbeq r3, pc, r0, ror fp @ │ │ │ │ + rsbeq r3, pc, r8, ror #28 │ │ │ │ muleq r0, r9, r8 │ │ │ │ - addeq fp, r3, r0, ror #13 │ │ │ │ - rsbeq r3, pc, ip, lsr #21 │ │ │ │ - rsbeq r3, pc, r8, ror sp @ │ │ │ │ + addeq fp, r3, r0, lsl #15 │ │ │ │ + rsbeq r3, pc, ip, asr #22 │ │ │ │ + rsbeq r3, pc, r8, lsl lr @ │ │ │ │ andeq r0, r0, r6, lsl #17 │ │ │ │ - @ instruction: 0x0083b6bc │ │ │ │ - rsbeq r3, pc, r8, lsl #21 │ │ │ │ - rsbeq r3, pc, r8, lsr #26 │ │ │ │ + addeq fp, r3, ip, asr r7 │ │ │ │ + rsbeq r3, pc, r8, lsr #22 │ │ │ │ + rsbeq r3, pc, r8, asr #27 │ │ │ │ andeq r0, r0, sl, ror r8 │ │ │ │ │ │ │ │ 002ef80c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -171162,23 +171162,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 2f019c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ @ instruction: 0x009bb2f0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r3, [pc], #-196 @ │ │ │ │ - rsbeq r3, pc, r0, lsr #22 │ │ │ │ - rsbeq r3, pc, r8, asr #21 │ │ │ │ - rsbeq r3, pc, r0, lsl r5 @ │ │ │ │ - rsbseq r0, r9, r8, asr r2 │ │ │ │ + @ instruction: 0x006f3d94 │ │ │ │ + rsbeq r3, pc, r0, asr #23 │ │ │ │ + rsbeq r3, pc, r8, ror #22 │ │ │ │ + strheq r3, [pc], #-80 @ │ │ │ │ + ldrsheq r0, [r9], #-40 @ 0xffffffd8 @ │ │ │ │ addseq sl, fp, r4, ror #20 │ │ │ │ - addeq sl, r3, ip, lsl #26 │ │ │ │ - ldrdeq r3, [pc], #-8 @ │ │ │ │ - rsbeq r3, pc, r0, lsl #8 │ │ │ │ + addeq sl, r3, ip, lsr #27 │ │ │ │ + rsbeq r3, pc, r8, ror r1 @ │ │ │ │ + rsbeq r3, pc, r0, lsr #9 │ │ │ │ andeq r0, r0, pc, lsr #18 │ │ │ │ │ │ │ │ 002f01a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -171205,22 +171205,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ add sl, pc, sl │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ - bl 758c04 │ │ │ │ + bl 758cac │ │ │ │ ldr r2, [pc, #676] @ 2f04cc │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ add r0, sp, #29 │ │ │ │ bl 24a67c │ │ │ │ ldr r3, [pc, #632] @ 2f04d0 │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ @@ -171253,15 +171253,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r6, [sp, #23] │ │ │ │ bl 24a250 │ │ │ │ ldr r1, [pc, #508] @ 2f04d4 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, r6 │ │ │ │ beq 2f045c │ │ │ │ mov r6, #0 │ │ │ │ mov r3, #6 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov sl, #8 │ │ │ │ @@ -171352,21 +171352,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #132] @ 2f04e8 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 2f02e8 │ │ │ │ ldr r1, [pc, #112] @ 2f04ec │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 2f04a0 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, #7 │ │ │ │ ldr r6, [pc, #84] @ 2f04f0 │ │ │ │ b 2f02f4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @@ -171374,28 +171374,28 @@ │ │ │ │ ldr r2, [pc, #76] @ 2f04f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sl, #436 @ 0x1b4 │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ addseq sl, fp, ip, asr r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x006f3394 │ │ │ │ - rsbseq lr, r8, r4, lsr #29 │ │ │ │ - addeq sl, r3, r8, asr ip │ │ │ │ - rsbeq r3, pc, ip, asr #6 │ │ │ │ - rsbeq r3, pc, r8, lsr r3 @ │ │ │ │ - rsbeq r3, pc, r0, asr #5 │ │ │ │ - rsbeq r3, pc, r8, lsl #4 │ │ │ │ - rsbeq r3, pc, r8, asr #3 │ │ │ │ - strdeq r2, [pc], #-244 @ │ │ │ │ + rsbeq r3, pc, r4, lsr r4 @ │ │ │ │ + rsbseq lr, r8, r4, asr #30 │ │ │ │ + strdeq sl, [r3], r8 │ │ │ │ + rsbeq r3, pc, ip, ror #7 │ │ │ │ + ldrdeq r3, [pc], #-56 @ │ │ │ │ + rsbeq r3, pc, r0, ror #6 │ │ │ │ + rsbeq r3, pc, r8, lsr #5 │ │ │ │ + rsbeq r3, pc, r8, ror #4 │ │ │ │ + @ instruction: 0x006f3094 │ │ │ │ @ instruction: 0x009ba6fc │ │ │ │ - rsbeq r3, pc, ip, lsr r1 @ │ │ │ │ - rsbeq r3, pc, r4, lsr r1 @ │ │ │ │ + ldrdeq r3, [pc], #-28 @ │ │ │ │ + ldrdeq r3, [pc], #-20 @ │ │ │ │ cdp2 0, 13, cr0, cr4, cr0, {2} │ │ │ │ - @ instruction: 0x006f2d90 │ │ │ │ + rsbeq r2, pc, r0, lsr lr @ │ │ │ │ andeq r0, r0, r3, asr r9 │ │ │ │ │ │ │ │ 002f04fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ @@ -171867,17 +171867,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2f0c78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq ip, r8, r8, asr r0 │ │ │ │ @ instruction: 0xffff73b0 │ │ │ │ - addeq sl, r3, r8, lsl r2 │ │ │ │ - rsbeq r2, pc, r4, ror #11 │ │ │ │ - rsbeq r2, pc, ip, ror #18 │ │ │ │ + @ instruction: 0x0083a2b8 │ │ │ │ + rsbeq r2, pc, r4, lsl #13 │ │ │ │ + rsbeq r2, pc, ip, lsl #20 │ │ │ │ andeq r0, r0, sp, ror #19 │ │ │ │ │ │ │ │ 002f0c7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -172207,20 +172207,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #202 @ 0xca │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r9, fp, ip, lsl #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, fp, r4, lsl sl │ │ │ │ - ldrdeq r9, [r3], ip │ │ │ │ - strheq r2, [pc], #-76 @ │ │ │ │ - ldrdeq r2, [pc], #-72 @ │ │ │ │ - @ instruction: 0x00839ebc │ │ │ │ - @ instruction: 0x006f249c │ │ │ │ - ldrdeq r2, [pc], #-76 @ │ │ │ │ + addeq r9, r3, ip, ror pc │ │ │ │ + rsbeq r2, pc, ip, asr r5 @ │ │ │ │ + rsbeq r2, pc, r8, ror r5 @ │ │ │ │ + addeq r9, r3, ip, asr pc │ │ │ │ + rsbeq r2, pc, ip, lsr r5 @ │ │ │ │ + rsbeq r2, pc, ip, ror r5 @ │ │ │ │ │ │ │ │ 002f11ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov r7, r2 │ │ │ │ @@ -172351,29 +172351,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r9, fp, r0, asr r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, fp, r0, asr r8 │ │ │ │ - addeq r9, r3, r8, lsl sp │ │ │ │ - strdeq r2, [pc], #-40 @ │ │ │ │ - rsbeq r2, pc, ip, asr #7 │ │ │ │ - strdeq r9, [r3], r4 │ │ │ │ - ldrdeq r2, [pc], #-36 @ │ │ │ │ - rsbeq r2, pc, r8, lsl #7 │ │ │ │ - ldrdeq r9, [r3], r0 │ │ │ │ - strheq r2, [pc], #-32 @ │ │ │ │ - rsbeq r2, pc, ip, lsr r3 @ │ │ │ │ - addeq r9, r3, ip, lsr #25 │ │ │ │ - rsbeq r2, pc, ip, lsl #5 │ │ │ │ - strdeq r2, [pc], #-40 @ │ │ │ │ - addeq r9, r3, r8, lsl #25 │ │ │ │ - rsbeq r2, pc, r8, ror #4 │ │ │ │ - rsbseq ip, sl, ip, lsr fp │ │ │ │ + @ instruction: 0x00839db8 │ │ │ │ + @ instruction: 0x006f2398 │ │ │ │ + rsbeq r2, pc, ip, ror #8 │ │ │ │ + umulleq r9, r3, r4, sp │ │ │ │ + rsbeq r2, pc, r4, ror r3 @ │ │ │ │ + rsbeq r2, pc, r8, lsr #8 │ │ │ │ + addeq r9, r3, r0, ror sp │ │ │ │ + rsbeq r2, pc, r0, asr r3 @ │ │ │ │ + ldrdeq r2, [pc], #-60 @ │ │ │ │ + addeq r9, r3, ip, asr #26 │ │ │ │ + rsbeq r2, pc, ip, lsr #6 │ │ │ │ + @ instruction: 0x006f2398 │ │ │ │ + addeq r9, r3, r8, lsr #26 │ │ │ │ + rsbeq r2, pc, r8, lsl #6 │ │ │ │ + ldrsbeq ip, [sl], #-188 @ 0xffffff44 @ │ │ │ │ │ │ │ │ 002f1408 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ mov r9, r2 │ │ │ │ @@ -172552,36 +172552,36 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ @ instruction: 0x009b96f0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, fp, r8, ror #10 │ │ │ │ - addeq r9, r3, ip, lsr #20 │ │ │ │ - rsbeq r2, pc, r8 │ │ │ │ - rsbeq r2, pc, r4, lsl r1 @ │ │ │ │ + addeq r9, r3, ip, asr #21 │ │ │ │ + rsbeq r2, pc, r8, lsr #1 │ │ │ │ + strheq r2, [pc], #-20 @ │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ - strdeq r9, [r3], ip │ │ │ │ - ldrdeq r1, [pc], #-248 @ │ │ │ │ - ldrdeq r2, [pc], #-8 @ │ │ │ │ + umulleq r9, r3, ip, sl │ │ │ │ + rsbeq r2, pc, r8, ror r0 @ │ │ │ │ + rsbeq r2, pc, r8, ror r1 @ │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - ldrdeq r9, [r3], r8 │ │ │ │ - strheq r1, [pc], #-244 @ │ │ │ │ - rsbeq r2, pc, ip, asr #1 │ │ │ │ + addeq r9, r3, r8, ror sl │ │ │ │ + rsbeq r2, pc, r4, asr r0 @ │ │ │ │ + rsbeq r2, pc, ip, ror #2 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - @ instruction: 0x008399b4 │ │ │ │ - @ instruction: 0x006f1f94 │ │ │ │ - ldrdeq r2, [pc], #-8 @ │ │ │ │ - umulleq r9, r3, r0, r9 │ │ │ │ - rsbeq r1, pc, ip, ror #30 │ │ │ │ - strdeq r2, [pc], #-0 @ │ │ │ │ + addeq r9, r3, r4, asr sl │ │ │ │ + rsbeq r2, pc, r4, lsr r0 @ │ │ │ │ + rsbeq r2, pc, r8, ror r1 @ │ │ │ │ + addeq r9, r3, r0, lsr sl │ │ │ │ + rsbeq r2, pc, ip │ │ │ │ + @ instruction: 0x006f2190 │ │ │ │ andeq r0, r0, r1, lsr #2 │ │ │ │ - addeq r9, r3, ip, ror #18 │ │ │ │ - rsbeq r1, pc, r8, asr #30 │ │ │ │ - strdeq r2, [pc], #-0 @ │ │ │ │ + addeq r9, r3, ip, lsl #20 │ │ │ │ + rsbeq r1, pc, r8, ror #31 │ │ │ │ + @ instruction: 0x006f2190 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 002f1744 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -172698,37 +172698,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ @ instruction: 0x009b93b4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, fp, ip, lsr #5 │ │ │ │ - addeq r9, r3, r4, ror r7 │ │ │ │ - rsbeq r1, pc, r0, asr sp @ │ │ │ │ - strdeq r1, [pc], #-232 @ │ │ │ │ + addeq r9, r3, r4, lsl r8 │ │ │ │ + strdeq r1, [pc], #-208 @ │ │ │ │ + @ instruction: 0x006f1f98 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - addeq r9, r3, r0, asr r7 │ │ │ │ - rsbeq r1, pc, ip, lsr #26 │ │ │ │ - strheq r1, [pc], #-224 @ │ │ │ │ + strdeq r9, [r3], r0 │ │ │ │ + rsbeq r1, pc, ip, asr #27 │ │ │ │ + rsbeq r1, pc, r0, asr pc @ │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ - addeq r9, r3, ip, lsr #14 │ │ │ │ - rsbeq r1, pc, ip, lsl #26 │ │ │ │ - rsbeq r1, pc, r8, lsl lr @ │ │ │ │ + addeq r9, r3, ip, asr #15 │ │ │ │ + rsbeq r1, pc, ip, lsr #27 │ │ │ │ + strheq r1, [pc], #-232 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ bx lr │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ ldrh r0, [r0] │ │ │ │ lsl r2, r2, #3 │ │ │ │ asr r0, r0, r2 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2f1984 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 999978 │ │ │ │ + b 999a20 │ │ │ │ addseq r8, ip, r8, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -172765,15 +172765,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ - bl 948b00 │ │ │ │ + bl 948ba8 │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #6 │ │ │ │ b 545ec8 │ │ │ │ pop {r4, lr} │ │ │ │ b 545b80 │ │ │ │ ldr r3, [r1] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -172808,30 +172808,30 @@ │ │ │ │ bx lr │ │ │ │ @ instruction: 0xffff8001 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r3, [pc, #92] @ 2f1b48 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r5, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ 0x38 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ adds r0, r4, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #36 @ 0x24 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r1, r4 │ │ │ │ bic r0, r0, #-16777216 @ 0xff000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -172864,22 +172864,22 @@ │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r1, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ str r5, [r6, #-8]! │ │ │ │ - bl 974050 │ │ │ │ + bl 9740f8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 956ff0 │ │ │ │ + bl 957098 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9763d0 │ │ │ │ + bl 976478 │ │ │ │ ldr r3, [r9, #-8] │ │ │ │ cmp r3, r5 │ │ │ │ beq 2f2068 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ subs r1, r0, r5 │ │ │ │ movne r1, #1 │ │ │ │ @@ -172934,23 +172934,23 @@ │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, fp │ │ │ │ bl 249578 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b04 │ │ │ │ mov r0, r8 │ │ │ │ bl 24b21c │ │ │ │ ldr r0, [r9, #-8] │ │ │ │ - bl 956bb0 │ │ │ │ + bl 956c58 │ │ │ │ ldr r2, [pc, #1276] @ 2f21f0 │ │ │ │ ldr r3, [pc, #1252] @ 2f21dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #8192 @ 0x2000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -173079,15 +173079,15 @@ │ │ │ │ ldrb r2, [fp, #9] │ │ │ │ orr r1, r1, r2, lsl #24 │ │ │ │ cmp sl, r1 │ │ │ │ beq 2f1f10 │ │ │ │ ldr r0, [pc, #760] @ 2f2200 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998700 │ │ │ │ + bl 9987a8 │ │ │ │ lsr r2, sl, #8 │ │ │ │ strb r2, [fp, #7] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsr r2, sl, #16 │ │ │ │ strb r2, [fp, #8] │ │ │ │ lsr r2, sl, #24 │ │ │ │ strb sl, [fp, #6] │ │ │ │ @@ -173165,29 +173165,29 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #440] @ 2f220c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 2f2210 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r5 │ │ │ │ b 2f1cd4 │ │ │ │ ldr r3, [pc, #408] @ 2f2214 │ │ │ │ ldr r2, [pc, #408] @ 2f2218 │ │ │ │ ldr r1, [pc, #408] @ 2f221c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #392] @ 2f2220 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r5, #0 │ │ │ │ b 2f1cd4 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r7, [sp, #24] │ │ │ │ ldr r4, [r4] │ │ │ │ ldr r8, [sp, #20] │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -173200,30 +173200,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2f1cd4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2f1fc8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb r2, [r3, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2f1fe4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orrs r7, r3, r7 │ │ │ │ bne 2f2008 │ │ │ │ ldr r0, [pc, #260] @ 2f2230 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998700 │ │ │ │ + bl 9987a8 │ │ │ │ b 2f2008 │ │ │ │ ldr fp, [pc, #248] @ 2f2234 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b 2f1db8 │ │ │ │ ldr r3, [pc, #232] @ 2f2238 │ │ │ │ @@ -173235,15 +173235,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2f1cd4 │ │ │ │ mov r0, #2 │ │ │ │ str r0, [r7, #4] │ │ │ │ bl 2487f8 │ │ │ │ str r0, [r7] │ │ │ │ b 2f1dd8 │ │ │ │ ldr r3, [pc, #168] @ 2f2248 │ │ │ │ @@ -173255,48 +173255,48 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2f1cd4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umullseq r8, fp, ip, pc @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r2, pc, r8, lsr #15 │ │ │ │ - addeq r9, r3, r8, lsl #8 │ │ │ │ - rsbeq r1, pc, r4, lsl #24 │ │ │ │ - rsbeq r1, pc, r0, ror fp @ │ │ │ │ + rsbeq r2, pc, r8, asr #16 │ │ │ │ + addeq r9, r3, r8, lsr #9 │ │ │ │ + rsbeq r1, pc, r4, lsr #25 │ │ │ │ + rsbeq r1, pc, r0, lsl ip @ │ │ │ │ addseq r8, fp, r8, lsr #28 │ │ │ │ adceq sl, r8, r0, ror #15 │ │ │ │ adceq sl, r8, ip, asr #15 │ │ │ │ adceq sl, r8, r8, asr #14 │ │ │ │ - rsbeq r1, pc, r4, lsr sl @ │ │ │ │ - strdeq r1, [pc], #-112 @ │ │ │ │ - addeq r9, r3, r0, rrx │ │ │ │ - rsbeq r1, pc, r4, asr #15 │ │ │ │ + ldrdeq r1, [pc], #-164 @ │ │ │ │ + @ instruction: 0x006f1890 │ │ │ │ + addeq r9, r3, r0, lsl #2 │ │ │ │ + rsbeq r1, pc, r4, ror #16 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - addeq r9, r3, ip, lsr #32 │ │ │ │ - rsbeq r1, pc, r4, ror #15 │ │ │ │ - rsbeq r1, pc, ip, lsl #15 │ │ │ │ + addeq r9, r3, ip, asr #1 │ │ │ │ + rsbeq r1, pc, r4, lsl #17 │ │ │ │ + rsbeq r1, pc, ip, lsr #16 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - rsbeq r1, pc, r8, asr #15 │ │ │ │ - rsbeq r1, pc, r0, asr r7 @ │ │ │ │ - ldrdeq r8, [r3], r8 @ │ │ │ │ - rsbeq r1, pc, r8, asr r8 @ │ │ │ │ - addeq r8, r3, r4, ror pc │ │ │ │ - rsbeq r1, pc, r0, asr #15 │ │ │ │ - strheq r1, [pc], #-100 @ │ │ │ │ - addeq r8, r3, r0, asr pc │ │ │ │ + rsbeq r1, pc, r8, ror #16 │ │ │ │ + strdeq r1, [pc], #-112 @ │ │ │ │ + addeq r9, r3, r8, ror r0 │ │ │ │ + strdeq r1, [pc], #-136 @ │ │ │ │ + addeq r9, r3, r4, lsl r0 │ │ │ │ + rsbeq r1, pc, r0, ror #16 │ │ │ │ + rsbeq r1, pc, r4, asr r7 @ │ │ │ │ + strdeq r8, [r3], r0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r1, pc, r0, lsr #14 │ │ │ │ - rsbeq r1, pc, r4, ror #12 │ │ │ │ - addeq r8, r3, r0, lsl #30 │ │ │ │ + rsbeq r1, pc, r0, asr #15 │ │ │ │ + rsbeq r1, pc, r4, lsl #14 │ │ │ │ + addeq r8, r3, r0, lsr #31 │ │ │ │ │ │ │ │ 002f2254 : │ │ │ │ ldrb r3, [r0, #-2] │ │ │ │ ldrb r0, [r0, #-1] │ │ │ │ orr r0, r3, r0, lsl #8 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -173400,34 +173400,34 @@ │ │ │ │ 002f23d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #120] @ 2f2470 │ │ │ │ mov r5, #0 │ │ │ │ add r4, r4, #376 @ 0x178 │ │ │ │ mov r8, r0 │ │ │ │ umull r9, r0, r2, r3 │ │ │ │ ldr r2, [r4, #-196] @ 0xffffff3c │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r5 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #76 @ 0x4c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r9 │ │ │ │ add r3, pc, #52 @ 0x34 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ cmp r8, r0 │ │ │ │ ldrh r0, [r4] │ │ │ │ sbcs r6, r7, r6 │ │ │ │ orrcs r0, r0, #1 │ │ │ │ strhcs r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -173499,42 +173499,42 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [r4, #380] @ 0x17c │ │ │ │ mov r5, r2 │ │ │ │ - bl 70813c │ │ │ │ + bl 7081e4 │ │ │ │ ldr r2, [pc, #96] @ 2f25c8 │ │ │ │ add r6, r4, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #84] @ 2f25cc │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ - rsbeq r1, pc, r8, asr #8 │ │ │ │ + rsbeq r1, pc, r8, ror #9 │ │ │ │ addeq sp, ip, ip, asr #28 │ │ │ │ │ │ │ │ 002f25d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -173546,58 +173546,58 @@ │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ umull r7, r0, r1, r3 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #64 @ 0x40 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b1558 │ │ │ │ + b 9b1600 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b1140 │ │ │ │ + b 9b11e8 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mlaseq r6, r9, lr, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9a4e60 <__bss_end__@@Base+0xfdbf2530> │ │ │ │ │ │ │ │ 002f265c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r3, [pc, #120] @ 2f26f8 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r7, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #84 @ 0x54 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #60 @ 0x3c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ adds r3, r0, #8388608 @ 0x800000 │ │ │ │ lsr r3, r3, #23 │ │ │ │ lsl r3, r3, #23 │ │ │ │ adc r5, r5, #0 │ │ │ │ str r3, [r6, #176] @ 0xb0 │ │ │ │ str r5, [r6, #180] @ 0xb4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -173674,55 +173674,55 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r4 │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ str r7, [r5], #8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70813c │ │ │ │ + bl 7081e4 │ │ │ │ ldr r2, [pc, #92] @ 2f2874 │ │ │ │ ldr r3, [pc, #92] @ 2f2878 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xfffff1a8 │ │ │ │ @ instruction: 0x008cdbb4 │ │ │ │ - rsbeq r1, pc, r0, lsr #3 │ │ │ │ + rsbeq r1, pc, r0, asr #4 │ │ │ │ │ │ │ │ 002f287c : │ │ │ │ push {r4, r5} │ │ │ │ mov r3, r0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r0] │ │ │ │ strd r4, [r3, #176] @ 0xb0 │ │ │ │ pop {r4, r5} │ │ │ │ - b 9b1140 │ │ │ │ + b 9b11e8 │ │ │ │ │ │ │ │ 002f289c : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ cmp r3, #0 │ │ │ │ bxne lr │ │ │ │ cmp r1, #0 │ │ │ │ beq 2f28d4 │ │ │ │ @@ -173769,34 +173769,34 @@ │ │ │ │ ldr r3, [pc, #280] @ 2f2a68 │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #560]! @ 0x230 │ │ │ │ bl 545e38 │ │ │ │ bl 545e50 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70813c │ │ │ │ + bl 7081e4 │ │ │ │ ldr r2, [pc, #252] @ 2f2a6c │ │ │ │ ldr r3, [pc, #252] @ 2f2a70 │ │ │ │ add fp, r4, #384 @ 0x180 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ bl 435f00 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2f2a18 │ │ │ │ ldr r3, [pc, #172] @ 2f2a74 │ │ │ │ eor r5, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ @@ -173836,17 +173836,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b81fc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffff0f4 │ │ │ │ addeq sp, ip, r4, asr sl │ │ │ │ - rsbeq r1, pc, r4, asr r0 @ │ │ │ │ - addeq r8, r3, r8, ror #13 │ │ │ │ - rsbeq r0, pc, ip, asr #31 │ │ │ │ + strdeq r1, [pc], #-4 @ │ │ │ │ + addeq r8, r3, r8, lsl #15 │ │ │ │ + rsbeq r1, pc, ip, rrx │ │ │ │ ldrsheq r8, [fp], ip │ │ │ │ │ │ │ │ 002f2a80 : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ strh r3, [r0] │ │ │ │ mov r0, #0 │ │ │ │ @@ -173967,22 +173967,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 2f2d54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2f2bc0 │ │ │ │ ldr r3, [pc, #208] @ 2f2d58 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f2b84 │ │ │ │ ldr r3, [pc, #176] @ 2f2d4c │ │ │ │ @@ -173999,49 +173999,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2f2d5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2f2b84 │ │ │ │ ldr r0, [pc, #88] @ 2f2d60 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2f2bc0 │ │ │ │ ldr r0, [pc, #68] @ 2f2d64 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2f2b84 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ bl 24aa84 │ │ │ │ addseq r7, fp, r0, ror #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009b7fbc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, fp, r0, asr pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, pc, r8, ror #27 │ │ │ │ + rsbeq r0, pc, r8, lsl #29 │ │ │ │ andeq r1, r0, r8, lsr r8 │ │ │ │ - strdeq r0, [pc], #-196 @ │ │ │ │ - @ instruction: 0x006f0d90 │ │ │ │ - rsbeq r0, pc, r8, lsl #26 │ │ │ │ + @ instruction: 0x006f0d94 │ │ │ │ + rsbeq r0, pc, r0, lsr lr @ │ │ │ │ + rsbeq r0, pc, r8, lsr #27 │ │ │ │ │ │ │ │ 002f2d68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #480] @ 2f2f60 │ │ │ │ @@ -174112,15 +174112,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 2f2f80 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2f2f14 │ │ │ │ ldr r3, [pc, #208] @ 2f2f84 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -174139,50 +174139,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 2f2f88 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2f2dd0 │ │ │ │ ldr r0, [pc, #92] @ 2f2f8c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2f2dd0 │ │ │ │ ldr r0, [pc, #72] @ 2f2f90 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2f2dd0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ bl 24aa84 │ │ │ │ umullseq r7, fp, r8, sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, fp, r0, lsl #27 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, fp, r4, asr #26 │ │ │ │ andeq r2, r0, r8, lsr #18 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, pc, r0, lsr #25 │ │ │ │ + rsbeq r0, pc, r0, asr #26 │ │ │ │ @ instruction: 0x000013b4 │ │ │ │ - rsbeq r0, pc, r0, asr #23 │ │ │ │ - rsbeq r0, pc, r0, ror #23 │ │ │ │ - rsbeq r0, pc, ip, lsr ip @ │ │ │ │ + rsbeq r0, pc, r0, ror #24 │ │ │ │ + rsbeq r0, pc, r0, lsl #25 │ │ │ │ + ldrdeq r0, [pc], #-204 @ │ │ │ │ │ │ │ │ 002f2f94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -174200,15 +174200,15 @@ │ │ │ │ ldrb r2, [r3] │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldrh r1, [r7, #2] │ │ │ │ mov r0, r4 │ │ │ │ ands r1, r1, #1 │ │ │ │ mvnne r5, r5 │ │ │ │ andne r1, r5, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2f25d0 │ │ │ │ @@ -174299,22 +174299,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 2f3188 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ - rsbeq r0, pc, r8, lsr #7 │ │ │ │ + rsbeq r0, pc, r8, asr #8 │ │ │ │ + strdeq r0, [pc], #-176 @ │ │ │ │ + rsbeq r0, pc, r8, ror r4 @ │ │ │ │ rsbeq r0, pc, r0, asr fp @ │ │ │ │ - ldrdeq r0, [pc], #-56 @ │ │ │ │ - strheq r0, [pc], #-160 @ │ │ │ │ - addeq r7, r3, ip, asr #31 │ │ │ │ - @ instruction: 0x006f0a98 │ │ │ │ - addeq r7, r3, r8, lsr #31 │ │ │ │ - rsbeq r0, pc, r4, ror sl @ │ │ │ │ + addeq r8, r3, ip, rrx │ │ │ │ + rsbeq r0, pc, r8, lsr fp @ │ │ │ │ + addeq r8, r3, r8, asr #32 │ │ │ │ + rsbeq r0, pc, r4, lsl fp @ │ │ │ │ │ │ │ │ 002f318c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f3190 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -174364,16 +174364,16 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #11 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ - umulleq r7, r3, r8, pc @ │ │ │ │ - rsbeq r0, pc, r8, lsl sl @ │ │ │ │ + addeq r8, r3, r8, lsr r0 │ │ │ │ + strheq r0, [pc], #-168 @ │ │ │ │ │ │ │ │ 002f3200 : │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f3208 : │ │ │ │ mov r0, #0 │ │ │ │ @@ -174416,15 +174416,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #680] @ 2f3518 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r5, [pc, #656] @ 2f351c │ │ │ │ ldr r3, [pc, #656] @ 2f3520 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -174481,22 +174481,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 2f3534 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, r4, #2096 @ 0x830 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r1] │ │ │ │ mov r6, #0 │ │ │ │ @@ -174545,22 +174545,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 2f353c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2f32cc │ │ │ │ ldr r2, [pc, #144] @ 2f3540 │ │ │ │ ldr r3, [pc, #88] @ 2f350c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -174568,41 +174568,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2f3500 │ │ │ │ ldr r0, [pc, #112] @ 2f3544 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r0, [pc, #92] @ 2f3548 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ b 2f33ac │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq r7, r3, r8, asr #31 │ │ │ │ + addeq r8, r3, r8, rrx │ │ │ │ addseq r7, fp, r4, asr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r0, pc, r8, lsr #19 │ │ │ │ - strheq r0, [pc], #-148 @ │ │ │ │ + rsbeq r0, pc, r8, asr #20 │ │ │ │ + rsbeq r0, pc, r4, asr sl @ │ │ │ │ andeq r0, r0, r9, ror #7 │ │ │ │ umullseq r7, fp, r0, r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, fp, r8, asr #16 │ │ │ │ andeq r2, r0, ip, lsl r7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x006f0894 │ │ │ │ + rsbeq r0, pc, r4, lsr r9 @ │ │ │ │ andeq r1, r0, r4, lsl #13 │ │ │ │ - rsbeq r0, pc, ip, ror #15 │ │ │ │ + rsbeq r0, pc, ip, lsl #17 │ │ │ │ addseq r7, fp, ip, ror #12 │ │ │ │ - rsbeq r0, pc, r8, ror #15 │ │ │ │ - rsbeq r0, pc, r8, ror r7 @ │ │ │ │ + rsbeq r0, pc, r8, lsl #17 │ │ │ │ + rsbeq r0, pc, r8, lsl r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #432] @ 2f3714 │ │ │ │ ldr ip, [pc, #432] @ 2f3718 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -174686,51 +174686,51 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2f3738 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2f35ac │ │ │ │ ldr r0, [pc, #64] @ 2f373c │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2f35ac │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b75b8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, fp, r0, lsr #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, fp, r8, ror #10 │ │ │ │ - ldrdeq r7, [r3], r8 │ │ │ │ + addeq r7, r3, r8, ror ip │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r0, [pc], #-92 @ │ │ │ │ - rsbeq r0, pc, r4, lsr r6 @ │ │ │ │ + @ instruction: 0x006f069c │ │ │ │ + ldrdeq r0, [pc], #-100 @ │ │ │ │ ldr r0, [pc, #4] @ 2f374c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq ip, ip, r8, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1596] @ 2f3da4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -174757,15 +174757,15 @@ │ │ │ │ add r2, r2, #12 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #1528] @ 2f3dc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ addeq r4, sp, #24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #1508] @ 2f3dc4 │ │ │ │ ldr sl, [r6, r3] │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2f3b00 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ @@ -174777,22 +174777,22 @@ │ │ │ │ bne 2f3888 │ │ │ │ bl 557c00 │ │ │ │ ldr r1, [pc, #1456] @ 2f3dc8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #1748] @ 0x6d4 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ - bl 756ff4 │ │ │ │ + bl 75709c │ │ │ │ str r0, [r5, #1752] @ 0x6d8 │ │ │ │ ldr r9, [r4] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2f38c0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ ldr r2, [pc, #1408] @ 2f3dcc │ │ │ │ ldr r3, [pc, #1368] @ 2f3da8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -174802,30 +174802,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 7582bc │ │ │ │ + bl 758364 │ │ │ │ ldr r3, [pc, #1340] @ 2f3dd0 │ │ │ │ ldr ip, [pc, #1340] @ 2f3dd4 │ │ │ │ ldr r1, [pc, #1340] @ 2f3dd8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1332] @ 2f3ddc │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2f3838 │ │ │ │ ldr r0, [r5, #1748] @ 0x6d4 │ │ │ │ - bl 70dac8 │ │ │ │ + bl 70db70 │ │ │ │ ands r1, r0, #7 │ │ │ │ mov r8, r0 │ │ │ │ str r0, [r5, #2128] @ 0x850 │ │ │ │ bne 2f3d78 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ ldrb r3, [r0] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -174861,15 +174861,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #1152] @ 2f3dec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ bne 2f3838 │ │ │ │ ldr r2, [pc, #1124] @ 2f3df0 │ │ │ │ ldr r3, [pc, #1124] @ 2f3df4 │ │ │ │ mov r8, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -174878,15 +174878,15 @@ │ │ │ │ add r0, r5, #1760 @ 0x6e0 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ mov r3, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bl 43e2f0 │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -174902,15 +174902,15 @@ │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r8, r8, #8 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 710120 │ │ │ │ + bl 7101c8 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f3838 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #1 │ │ │ │ @@ -174939,34 +174939,34 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 2f3e08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2f3838 │ │ │ │ ldr r3, [pc, #820] @ 2f3e0c │ │ │ │ ldr ip, [pc, #820] @ 2f3e10 │ │ │ │ ldr r1, [pc, #820] @ 2f3e14 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #956 @ 0x3bc │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2f3838 │ │ │ │ ldr r3, [pc, #784] @ 2f3e18 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f37f0 │ │ │ │ ldr r3, [pc, #740] @ 2f3e00 │ │ │ │ @@ -174982,21 +174982,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 2f3e1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2f37f0 │ │ │ │ ldrb r3, [r8, #1] │ │ │ │ ldrb r2, [r8] │ │ │ │ ldrb r1, [r8, #5] │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ ldrb r3, [r8, #4] │ │ │ │ ldr r0, [pc, #652] @ 2f3e20 │ │ │ │ @@ -175017,15 +175017,15 @@ │ │ │ │ ldrb r3, [r8, #12] │ │ │ │ ldrb r0, [r8, #15] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r8, #14] │ │ │ │ mov r1, r9 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ orr r0, r3, r0, lsl #24 │ │ │ │ - bl 9d4de8 │ │ │ │ + bl 9d4e90 │ │ │ │ cmp r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 2f3d20 │ │ │ │ ldrb r3, [r8, #16] │ │ │ │ ldrb r2, [r8, #17] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ @@ -175033,15 +175033,15 @@ │ │ │ │ ldrb r3, [r8, #18] │ │ │ │ ldrb r2, [r8, #19] │ │ │ │ orrs r3, r3, r2, lsl #8 │ │ │ │ bne 2f3d20 │ │ │ │ ldr r8, [r5, #1752] @ 0x6d8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9d4de8 │ │ │ │ + bl 9d4e90 │ │ │ │ cmp r8, r9 │ │ │ │ cmpcs r1, #0 │ │ │ │ streq fp, [r5, #2132] @ 0x854 │ │ │ │ streq r0, [r5, #2136] @ 0x858 │ │ │ │ beq 2f3978 │ │ │ │ ldr r3, [pc, #484] @ 2f3e28 │ │ │ │ ldr r2, [pc, #484] @ 2f3e2c │ │ │ │ @@ -175050,15 +175050,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2f3978 │ │ │ │ mov r3, #82 @ 0x52 │ │ │ │ strb r3, [r8, #1] │ │ │ │ strb r3, [r8, #7] │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ strb r3, [r8, #2] │ │ │ │ strb r3, [r8, #4] │ │ │ │ @@ -175081,20 +175081,20 @@ │ │ │ │ strb r3, [r8, #17] │ │ │ │ strb r1, [r8, #16] │ │ │ │ strb r1, [r8, #18] │ │ │ │ strb r1, [r8, #19] │ │ │ │ ldr r1, [r5, #1756] @ 0x6dc │ │ │ │ ldr r0, [r5, #1752] @ 0x6d8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add fp, r1, #23 │ │ │ │ add fp, fp, r0, lsl #3 │ │ │ │ mov r0, fp │ │ │ │ - bl 9d4de8 │ │ │ │ + bl 9d4e90 │ │ │ │ sub r1, fp, r1 │ │ │ │ lsr r3, r1, #8 │ │ │ │ strb r1, [r8, #12] │ │ │ │ strb r3, [r8, #13] │ │ │ │ lsr r3, r1, #16 │ │ │ │ lsr r1, r1, #24 │ │ │ │ strb r3, [r8, #14] │ │ │ │ @@ -175106,25 +175106,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #252] @ 2f3e40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2f3978 │ │ │ │ ldr r0, [pc, #236] @ 2f3e44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2f37f0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #220] @ 2f3e48 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2f3838 │ │ │ │ ldr r3, [pc, #204] @ 2f3e4c │ │ │ │ ldr ip, [pc, #204] @ 2f3e50 │ │ │ │ ldr r1, [pc, #204] @ 2f3e54 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #196] @ 2f3e58 │ │ │ │ @@ -175133,55 +175133,55 @@ │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ @ instruction: 0x009b73b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r7, fp, r0, r3 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbeq r0, pc, r0, ror #8 │ │ │ │ - addeq r7, r3, ip, asr sl │ │ │ │ + rsbeq r0, pc, r0, lsl #10 │ │ │ │ + strdeq r7, [r3], ip │ │ │ │ @ instruction: 0x000003b7 │ │ │ │ - rsbeq r0, pc, ip, asr #8 │ │ │ │ + rsbeq r0, pc, ip, ror #9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r7, r8, r0, lsl r8 │ │ │ │ + ldrheq r7, [r8], #-128 @ 0xffffff80 @ │ │ │ │ @ instruction: 0x009b72d0 │ │ │ │ - addeq r7, r3, r4, ror r9 │ │ │ │ - rsbeq r0, pc, ip, lsr r5 @ │ │ │ │ - rsbeq r0, pc, ip, ror #6 │ │ │ │ + addeq r7, r3, r4, lsl sl │ │ │ │ + ldrdeq r0, [pc], #-92 @ │ │ │ │ + rsbeq r0, pc, ip, lsl #8 │ │ │ │ @ instruction: 0x000003bf │ │ │ │ - @ instruction: 0x008378b8 │ │ │ │ - ldrdeq r0, [pc], #-68 @ │ │ │ │ - rsbeq r0, pc, ip, lsr #5 │ │ │ │ + addeq r7, r3, r8, asr r9 │ │ │ │ + rsbeq r0, pc, r4, ror r5 @ │ │ │ │ + rsbeq r0, pc, ip, asr #6 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ addeq ip, ip, r8, asr #21 │ │ │ │ - @ instruction: 0x006f0294 │ │ │ │ - rsbeq r0, pc, ip, lsr #9 │ │ │ │ + rsbeq r0, pc, r4, lsr r3 @ │ │ │ │ + rsbeq r0, pc, ip, asr #10 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, pc, r0, lsl #8 │ │ │ │ - addeq r7, r3, r0, lsr r7 │ │ │ │ - ldrdeq r0, [pc], #-40 @ │ │ │ │ - rsbeq r0, pc, r0, lsr r1 @ │ │ │ │ + rsbeq r0, pc, r0, lsr #9 │ │ │ │ + ldrdeq r7, [r3], r0 │ │ │ │ + rsbeq r0, pc, r8, ror r3 @ │ │ │ │ + ldrdeq r0, [pc], #-16 @ │ │ │ │ andeq r4, r0, r4, lsr #18 │ │ │ │ - rsbeq r0, pc, r4, lsl #4 │ │ │ │ + rsbeq r0, pc, r4, lsr #5 │ │ │ │ ldrbpl r5, [r3], #-581 @ 0xfffffdbb │ │ │ │ subpl r5, pc, #1392508928 @ 0x53000000 │ │ │ │ - addeq r7, r3, r4, asr #11 │ │ │ │ - rsbeq r0, pc, r8, lsr #4 │ │ │ │ - strheq pc, [lr], #-252 @ 0xffffff04 @ │ │ │ │ - addeq r7, r3, r0, ror #9 │ │ │ │ - rsbeq r0, pc, ip, lsl r1 @ │ │ │ │ - ldrdeq pc, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + addeq r7, r3, r4, ror #12 │ │ │ │ + rsbeq r0, pc, r8, asr #5 │ │ │ │ + rsbeq r0, pc, ip, asr r0 @ │ │ │ │ + addeq r7, r3, r0, lsl #11 │ │ │ │ + strheq r0, [pc], #-28 @ │ │ │ │ + rsbeq pc, lr, r4, ror pc @ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ - rsbeq r0, pc, r4, asr #32 │ │ │ │ - @ instruction: 0x006f0198 │ │ │ │ - addeq r7, r3, ip, lsl #9 │ │ │ │ - rsbeq r0, pc, r0, ror r0 @ │ │ │ │ - rsbeq pc, lr, r4, lsl #29 │ │ │ │ + rsbeq r0, pc, r4, ror #1 │ │ │ │ + rsbeq r0, pc, r8, lsr r2 @ │ │ │ │ + addeq r7, r3, ip, lsr #10 │ │ │ │ + rsbeq r0, pc, r0, lsl r1 @ │ │ │ │ + rsbeq pc, lr, r4, lsr #30 │ │ │ │ andeq r0, r0, r9, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #656] @ 2f4104 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -175197,27 +175197,27 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 2f4114 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #600] @ 2f4118 │ │ │ │ ldr r1, [pc, #600] @ 2f411c │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #580] @ 2f4120 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #564] @ 2f4124 │ │ │ │ ldr r8, [r6, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2f3fc8 │ │ │ │ ldr r3, [pc, #544] @ 2f4128 │ │ │ │ @@ -175228,26 +175228,26 @@ │ │ │ │ mov r7, #0 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ strb r7, [r5, #112] @ 0x70 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [pc, #504] @ 2f4134 │ │ │ │ ldr r1, [pc, #504] @ 2f4138 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #1 │ │ │ │ strh r2, [r4, #66] @ 0x42 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [pc, #468] @ 2f413c │ │ │ │ ldr r2, [r8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cmp r2, r7 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ @@ -175288,21 +175288,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2f4150 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2f3f00 │ │ │ │ ldr r3, [pc, #268] @ 2f4154 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 2f3f84 │ │ │ │ ldr r3, [pc, #236] @ 2f4148 │ │ │ │ @@ -175318,66 +175318,66 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 2f4158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2f3f84 │ │ │ │ ldr r2, [pc, #156] @ 2f415c │ │ │ │ ldr r3, [pc, #72] @ 2f410c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2f4100 │ │ │ │ ldr r0, [pc, #124] @ 2f4160 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r0, [pc, #108] @ 2f4164 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2f3f00 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - umulleq r7, r3, ip, r3 │ │ │ │ + addeq r7, r3, ip, lsr r4 │ │ │ │ umullseq r6, fp, r4, ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r3, lr, r4, lsl #17 │ │ │ │ - @ instruction: 0x00780d90 │ │ │ │ - rsbeq r0, pc, ip, rrx │ │ │ │ - @ instruction: 0x006e9494 │ │ │ │ + rsbeq r3, lr, r4, lsr #18 │ │ │ │ + rsbseq r0, r8, r0, lsr lr │ │ │ │ + rsbeq r0, pc, ip, lsl #2 │ │ │ │ + rsbeq r9, lr, r4, lsr r5 │ │ │ │ addseq r6, fp, r4, asr #24 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ @ instruction: 0xfffff308 │ │ │ │ andseq r1, r2, r6, lsr fp │ │ │ │ addeq ip, ip, r0, lsr #10 │ │ │ │ addseq sl, r8, r4, ror #29 │ │ │ │ - rsbeq r0, pc, r4, lsr r0 @ │ │ │ │ + ldrdeq r0, [pc], #-4 @ │ │ │ │ umullseq r6, fp, r0, fp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, lr, r4, lsr #30 │ │ │ │ + rsbeq pc, lr, r4, asr #31 │ │ │ │ andeq r2, r0, r8, asr #16 │ │ │ │ - rsbeq pc, lr, r4, lsr #30 │ │ │ │ + rsbeq pc, lr, r4, asr #31 │ │ │ │ addseq r6, fp, ip, asr sl │ │ │ │ - rsbeq pc, lr, r8, lsl pc @ │ │ │ │ - rsbeq pc, lr, ip, lsl #29 │ │ │ │ + strheq pc, [lr], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq pc, lr, ip, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 2f41a8 │ │ │ │ ldr ip, [pc, #40] @ 2f41ac │ │ │ │ ldr r1, [pc, #40] @ 2f41b0 │ │ │ │ @@ -175386,17 +175386,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2f41b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ - addeq r7, r3, r8, lsl #1 │ │ │ │ - rsbeq pc, lr, r8, lsl #29 │ │ │ │ - rsbeq pc, lr, r0, lsl #21 │ │ │ │ + addeq r7, r3, r8, lsr #2 │ │ │ │ + rsbeq pc, lr, r8, lsr #30 │ │ │ │ + rsbeq pc, lr, r0, lsr #22 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, #1 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -175558,15 +175558,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 2f4570 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ - bl 70dac8 │ │ │ │ + bl 70db70 │ │ │ │ ldr r3, [pc, #288] @ 2f4584 │ │ │ │ str r0, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f44bc │ │ │ │ @@ -175612,42 +175612,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2f4598 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2f4478 │ │ │ │ ldr r0, [pc, #60] @ 2f459c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2f4478 │ │ │ │ bl 2f4168 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b66f0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, fp, r0, ror #13 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq r6, fp, ip, r6 │ │ │ │ andeq r3, r0, r4, lsl r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, lr, r4, ror #21 │ │ │ │ - rsbeq pc, lr, ip, lsl #22 │ │ │ │ + rsbeq pc, lr, r4, lsl #23 │ │ │ │ + rsbeq pc, lr, ip, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #2576] @ 2f4fc8 │ │ │ │ ldr r1, [pc, #2576] @ 2f4fcc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -175740,26 +175740,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2192] @ 2f4fec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2f4600 │ │ │ │ strb r6, [r4, #2096] @ 0x830 │ │ │ │ b 2f4618 │ │ │ │ ldr r3, [r4, #2112] @ 0x840 │ │ │ │ str r3, [r4, #2100] @ 0x834 │ │ │ │ b 2f4618 │ │ │ │ ldrb r3, [r4, #2112] @ 0x840 │ │ │ │ @@ -175816,15 +175816,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #1 │ │ │ │ bl 43ebac │ │ │ │ add r4, r4, #2112 @ 0x840 │ │ │ │ strd r0, [r4] │ │ │ │ b 2f4618 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ mov r1, #0 │ │ │ │ @@ -175859,22 +175859,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 708184 │ │ │ │ + bl 70822c │ │ │ │ ldr r2, [r4, #2100] @ 0x834 │ │ │ │ sub r3, r0, #128 @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ bhi 2f4d48 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70dac8 │ │ │ │ + bl 70db70 │ │ │ │ ldr r5, [r4, #2100] @ 0x834 │ │ │ │ mov r2, #4 │ │ │ │ add r8, r0, r5 │ │ │ │ add r1, r8, #20 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ bl 24962c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -175982,15 +175982,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 2f4fc4 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70dac8 │ │ │ │ + bl 70db70 │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 2f4d48 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 24962c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -176099,15 +176099,15 @@ │ │ │ │ ldrb r2, [r2, #23] │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ orrs r3, r3, r2, lsl #24 │ │ │ │ beq 2f4d50 │ │ │ │ add r7, r4, #1920 @ 0x780 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 708184 │ │ │ │ + bl 70822c │ │ │ │ ldr lr, [r4, #2120] @ 0x848 │ │ │ │ ldr r8, [r4, #2124] @ 0x84c │ │ │ │ orrs r3, lr, r8 │ │ │ │ mov r6, r0 │ │ │ │ beq 2f4dd8 │ │ │ │ mov ip, #0 │ │ │ │ cmp r8, ip │ │ │ │ @@ -176128,15 +176128,15 @@ │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ b 2f48d4 │ │ │ │ ldr r0, [pc, #716] @ 2f5000 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2f4600 │ │ │ │ mov r3, #3 │ │ │ │ b 2f4d24 │ │ │ │ mov r3, #4 │ │ │ │ b 2f4d24 │ │ │ │ cmp ip, #0 │ │ │ │ beq 2f4c94 │ │ │ │ @@ -176224,15 +176224,15 @@ │ │ │ │ orr r2, r2, sl, lsl #24 │ │ │ │ cmp r8, r2 │ │ │ │ cmpeq lr, r3 │ │ │ │ bne 2f4e40 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2f4d0c │ │ │ │ mov r0, r7 │ │ │ │ - bl 70dac8 │ │ │ │ + bl 70db70 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r1, [r4, #1752] @ 0x6d8 │ │ │ │ ldrb r3, [r2, #8] │ │ │ │ ldr r8, [r4, #2100] @ 0x834 │ │ │ │ mov r7, r0 │ │ │ │ ldrb r0, [r2, #9] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ @@ -176240,15 +176240,15 @@ │ │ │ │ ldrb r2, [r2, #11] │ │ │ │ orr r3, r3, r0, lsl #16 │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ mul r5, r3, r5 │ │ │ │ cmp r5, r1 │ │ │ │ bcs 2f4fc4 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70dac8 │ │ │ │ + bl 70db70 │ │ │ │ mov r2, #4 │ │ │ │ add r5, r0, r5 │ │ │ │ add r1, r5, #20 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 24962c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -176272,15 +176272,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 2f4fc4 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70dac8 │ │ │ │ + bl 70db70 │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 2f4d48 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 24962c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -176295,24 +176295,24 @@ │ │ │ │ b 2f4d24 │ │ │ │ bl 2f4168 │ │ │ │ addseq r6, fp, r4, ror #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, fp, r0, asr #10 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009b64fc │ │ │ │ - addeq r6, r3, lr, ror #22 │ │ │ │ + addeq r6, r3, lr, lsl #24 │ │ │ │ andeq r4, r0, r0, asr #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, lr, r4, asr #18 │ │ │ │ - addeq r6, r3, r8, ror #20 │ │ │ │ - addeq r6, r3, ip, asr #19 │ │ │ │ - rsbeq pc, lr, ip, ror #13 │ │ │ │ - rsbeq r8, lr, r4, lsl fp │ │ │ │ - strheq pc, [lr], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq pc, lr, r4, ror #19 │ │ │ │ + addeq r6, r3, r8, lsl #22 │ │ │ │ + addeq r6, r3, ip, ror #20 │ │ │ │ + rsbeq pc, lr, ip, lsl #15 │ │ │ │ + strheq r8, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq pc, lr, r4, asr r4 @ │ │ │ │ │ │ │ │ 002f5004 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3776] @ 0xec0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -176341,15 +176341,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r9, [pc, #1280] @ 2f5584 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #0 │ │ │ │ bl 43ebac │ │ │ │ ldr r3, [pc, #1256] @ 2f5588 │ │ │ │ mov r2, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [pc, #1244] @ 2f558c │ │ │ │ @@ -176626,29 +176626,29 @@ │ │ │ │ add r9, sp, #8 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2f55b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2f51bc │ │ │ │ ldr r0, [pc, #132] @ 2f55b4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2f51bc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 2f55b8 │ │ │ │ ldr ip, [pc, #108] @ 2f55bc │ │ │ │ ldr r1, [pc, #108] @ 2f55c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -176656,33 +176656,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ @ instruction: 0x009b5af8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r3, ip, lsr #3 │ │ │ │ - rsbeq lr, lr, ip, asr #29 │ │ │ │ - strdeq r8, [lr], #-36 @ 0xffffffdc @ │ │ │ │ + addeq r6, r3, ip, asr #4 │ │ │ │ + rsbeq lr, lr, ip, ror #30 │ │ │ │ + @ instruction: 0x006e8394 │ │ │ │ umullseq r5, fp, ip, sl │ │ │ │ - rsbeq pc, lr, r8, lsl #1 │ │ │ │ + rsbeq pc, lr, r8, lsr #2 │ │ │ │ eoreq r0, r0, r1 │ │ │ │ eoreq r0, r0, r3 │ │ │ │ subeq r0, r0, r2 │ │ │ │ eoreq r0, r0, r2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009b56b0 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, lr, r4, lsl ip │ │ │ │ - rsbeq lr, lr, r0, lsr ip │ │ │ │ - addeq r5, r3, r0, asr #25 │ │ │ │ - rsbeq lr, lr, r8, lsr ip │ │ │ │ - strheq lr, [lr], #-104 @ 0xffffff98 @ │ │ │ │ + strheq lr, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + ldrdeq lr, [lr], #-192 @ 0xffffff40 @ │ │ │ │ + addeq r5, r3, r0, ror #26 │ │ │ │ + ldrdeq lr, [lr], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq lr, lr, r8, asr r7 │ │ │ │ andeq r0, r0, fp, ror #2 │ │ │ │ │ │ │ │ 002f55c8 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f55cc : │ │ │ │ mov r0, #0 │ │ │ │ @@ -176708,15 +176708,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 2f568c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, ip │ │ │ │ str r2, [sp] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 756dfc │ │ │ │ + bl 756ea4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f56a0 │ │ │ │ ldr r2, [pc, #76] @ 2f5690 │ │ │ │ ldr r3, [pc, #56] @ 2f5680 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -176731,19 +176731,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ addseq r5, fp, ip, lsr #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, fp, r4, lsl #10 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbeq lr, lr, r4, lsr #24 │ │ │ │ + rsbeq lr, lr, r4, asr #25 │ │ │ │ @ instruction: 0x009b54d8 │ │ │ │ - @ instruction: 0x006eeb90 │ │ │ │ - rsbeq lr, lr, ip, lsr #23 │ │ │ │ - rsbeq lr, lr, ip, lsr #23 │ │ │ │ + rsbeq lr, lr, r0, lsr ip │ │ │ │ + rsbeq lr, lr, ip, asr #24 │ │ │ │ + rsbeq lr, lr, ip, asr #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ bl 2e9920 │ │ │ │ mov r1, #0 │ │ │ │ ldr r5, [pc, #-36] @ 2f5694 │ │ │ │ ldr r7, [pc, #-36] @ 2f5698 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -177018,29 +177018,29 @@ │ │ │ │ b 2f5b4c │ │ │ │ cdp2 1, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrc2 1, 6, r5, cr4, cr10, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdp2 0, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq lr, lr, ip, lsl #22 │ │ │ │ - strdeq lr, [lr], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq lr, lr, r4, ror #21 │ │ │ │ - rsbeq lr, lr, r8, lsr #21 │ │ │ │ - rsbeq lr, lr, ip, ror sl │ │ │ │ - rsbeq lr, lr, r8, lsr #20 │ │ │ │ - strdeq lr, [lr], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq lr, lr, r0, lsl #19 │ │ │ │ - rsbeq lr, lr, ip, ror r9 │ │ │ │ - rsbeq sp, lr, r4, lsl #24 │ │ │ │ - strheq lr, [lr], #-140 @ 0xffffff74 @ │ │ │ │ - ldrheq sl, [r1], #-8 @ │ │ │ │ - rsbeq lr, lr, r0, lsl #16 │ │ │ │ - rsbeq lr, lr, r4, asr #14 │ │ │ │ - rsbeq lr, lr, r4, lsr #2 │ │ │ │ + rsbeq lr, lr, ip, lsr #23 │ │ │ │ + @ instruction: 0x006eeb98 │ │ │ │ + rsbeq lr, lr, r4, lsl #23 │ │ │ │ + rsbeq lr, lr, r8, asr #22 │ │ │ │ + rsbeq lr, lr, ip, lsl fp │ │ │ │ + rsbeq lr, lr, r8, asr #21 │ │ │ │ + @ instruction: 0x006eea9c │ │ │ │ + rsbeq lr, lr, r0, lsr #20 │ │ │ │ + rsbeq lr, lr, ip, lsl sl │ │ │ │ + rsbeq sp, lr, r4, lsr #25 │ │ │ │ + rsbeq lr, lr, ip, asr r9 │ │ │ │ + rsbseq sl, r1, r8, asr r1 │ │ │ │ + rsbeq lr, lr, r0, lsr #17 │ │ │ │ + rsbeq lr, lr, r4, ror #15 │ │ │ │ + rsbeq lr, lr, r4, asr #3 │ │ │ │ addseq r4, fp, r4, ror r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2ebd88 │ │ │ │ @@ -177545,35 +177545,35 @@ │ │ │ │ add r2, sp, #11 │ │ │ │ strb r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, sp, #12 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 758c04 │ │ │ │ + bl 758cac │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f63e0 │ │ │ │ ldr r4, [pc, #212] @ 2f6424 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r2, [pc, #208] @ 2f6428 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #184] @ 2f642c │ │ │ │ add r4, r4, #28 │ │ │ │ mov r3, #22 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #140] @ 2f6430 │ │ │ │ ldr r3, [pc, #112] @ 2f6418 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -177596,28 +177596,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #26 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2f639c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r4, fp, r4, lsr #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strheq ip, [lr], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq r8, r8, r4, ror sp │ │ │ │ - addeq r4, r3, r8, asr #30 │ │ │ │ - rsbeq ip, lr, r0, asr #28 │ │ │ │ - rsbeq sp, lr, r8, lsl #31 │ │ │ │ + rsbeq ip, lr, r4, asr pc │ │ │ │ + rsbseq r8, r8, r4, lsl lr │ │ │ │ + addeq r4, r3, r8, ror #31 │ │ │ │ + rsbeq ip, lr, r0, ror #29 │ │ │ │ + rsbeq lr, lr, r8, lsr #32 │ │ │ │ addseq r4, fp, r8, ror r7 │ │ │ │ - addeq r4, r3, ip, lsr #29 │ │ │ │ - rsbeq sp, lr, r0, lsr pc │ │ │ │ - rsbeq sp, lr, r0, lsl pc │ │ │ │ + addeq r4, r3, ip, asr #30 │ │ │ │ + ldrdeq sp, [lr], #-240 @ 0xffffff10 @ │ │ │ │ + strheq sp, [lr], #-240 @ 0xffffff10 @ │ │ │ │ │ │ │ │ 002f6440 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #104] @ 2f64c0 │ │ │ │ @@ -177645,17 +177645,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2f64cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq r6, r8, ip, asr r1 │ │ │ │ - addeq r4, r3, r8, lsr #28 │ │ │ │ - @ instruction: 0x006ede9c │ │ │ │ - rsbeq sp, lr, ip, lsr #29 │ │ │ │ + addeq r4, r3, r8, asr #29 │ │ │ │ + rsbeq sp, lr, ip, lsr pc │ │ │ │ + rsbeq sp, lr, ip, asr #30 │ │ │ │ │ │ │ │ 002f64d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #100] @ 2f654c │ │ │ │ @@ -177682,17 +177682,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq r6, r8, ip, asr #1 │ │ │ │ - addeq r4, r3, r0, lsr #27 │ │ │ │ - rsbeq sp, lr, r4, lsl lr │ │ │ │ - rsbeq sp, lr, r4, lsr #28 │ │ │ │ + addeq r4, r3, r0, asr #28 │ │ │ │ + strheq sp, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq sp, lr, r4, asr #29 │ │ │ │ │ │ │ │ 002f655c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #140] @ 2f6600 │ │ │ │ @@ -177729,17 +177729,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #20] @ 2f660c │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ b 24902c │ │ │ │ adceq r6, r8, r0, asr #32 │ │ │ │ - rsbeq sp, lr, r4, lsl #28 │ │ │ │ - rsbeq sp, lr, r0, lsl #28 │ │ │ │ - rsbeq sp, lr, r8, asr #27 │ │ │ │ + rsbeq sp, lr, r4, lsr #29 │ │ │ │ + rsbeq sp, lr, r0, lsr #29 │ │ │ │ + rsbeq sp, lr, r8, ror #28 │ │ │ │ │ │ │ │ 002f6610 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #156] @ 2f66c4 │ │ │ │ @@ -177770,27 +177770,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #48] @ 2f66cc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ bl 2f655c │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ ldr r0, [pc, #24] @ 2f66d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ adceq r5, r8, ip, lsl #31 │ │ │ │ adceq r5, r8, r0, asr #30 │ │ │ │ - strheq sp, [lr], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq sp, lr, r4, ror sp │ │ │ │ + rsbeq sp, lr, r0, asr lr │ │ │ │ + rsbeq sp, lr, r4, lsl lr │ │ │ │ │ │ │ │ 002f66d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #452] @ 2f68b0 │ │ │ │ @@ -177799,23 +177799,23 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 758c04 │ │ │ │ + bl 758cac │ │ │ │ ldr r1, [pc, #420] @ 2f68bc │ │ │ │ ldr r7, [pc, #420] @ 2f68c0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758c04 │ │ │ │ + bl 758cac │ │ │ │ cmp r5, #0 │ │ │ │ beq 2f683c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f67cc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -177825,49 +177825,49 @@ │ │ │ │ ldr r1, [pc, #364] @ 2f68cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #348] @ 2f68d0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f6810 │ │ │ │ - bl 74d520 │ │ │ │ + bl 74d5c8 │ │ │ │ ldr r3, [pc, #320] @ 2f68d4 │ │ │ │ ldr r1, [pc, #320] @ 2f68d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74bb84 │ │ │ │ + bl 74bc2c │ │ │ │ ldr r3, [pc, #300] @ 2f68dc │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 74d9b4 │ │ │ │ + b 74da5c │ │ │ │ cmp r6, #0 │ │ │ │ beq 2f685c │ │ │ │ ldr r3, [pc, #260] @ 2f68e0 │ │ │ │ ldr r2, [pc, #260] @ 2f68e4 │ │ │ │ ldr r1, [pc, #260] @ 2f68e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #212] @ 2f68d0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f6788 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f688c │ │ │ │ @@ -177886,53 +177886,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #140] @ 2f68f0 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ ldr r0, [pc, #120] @ 2f68f4 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ ldr r3, [pc, #100] @ 2f68f8 │ │ │ │ ldr r1, [pc, #100] @ 2f68fc │ │ │ │ ldr r0, [pc, #100] @ 2f6900 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - ldrheq r8, [r8], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r8, r8, r0, asr sl │ │ │ │ @ instruction: 0x00a85ebc │ │ │ │ - rsbeq sp, lr, r0, ror sp │ │ │ │ - rsbseq r3, r1, ip, lsr lr │ │ │ │ + rsbeq sp, lr, r0, lsl lr │ │ │ │ + ldrsbeq r3, [r1], #-236 @ 0xffffff14 @ │ │ │ │ @ instruction: 0x009b43fc │ │ │ │ - addeq r4, r3, r8, ror fp │ │ │ │ - rsbeq r0, lr, r0, asr #31 │ │ │ │ - ldrsbeq r1, [r0], #-180 @ 0xffffff4c @ │ │ │ │ + addeq r4, r3, r8, lsl ip │ │ │ │ + rsbeq r1, lr, r0, rrx │ │ │ │ + rsbseq r1, r0, r4, ror ip │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ adceq r5, r8, ip, lsl lr │ │ │ │ - ldrdeq r9, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r9, lr, r8, ror r6 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - strdeq r4, [r3], r4 @ │ │ │ │ - rsbeq r0, lr, r8, lsr pc │ │ │ │ - rsbseq r1, r0, ip, asr #22 │ │ │ │ + umulleq r4, r3, r4, fp │ │ │ │ + ldrdeq r0, [lr], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r1, r0, ip, ror #23 │ │ │ │ adceq r5, r8, ip, lsl #27 │ │ │ │ - rsbeq sp, lr, ip, lsl #24 │ │ │ │ - rsbeq sp, lr, r4, lsl ip │ │ │ │ - addeq r4, r3, ip, lsr sl │ │ │ │ - strheq sp, [lr], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq sp, lr, r0, lsl ip │ │ │ │ + rsbeq sp, lr, ip, lsr #25 │ │ │ │ + strheq sp, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + ldrdeq r4, [r3], ip │ │ │ │ + rsbeq sp, lr, r0, asr fp │ │ │ │ + strheq sp, [lr], #-192 @ 0xffffff40 @ │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -177941,15 +177941,15 @@ │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcs 2f696c │ │ │ │ cmp r5, #2 │ │ │ │ beq 2f6a2c │ │ │ │ cmp r5, #4 │ │ │ │ beq 2f69a8 │ │ │ │ @@ -178139,39 +178139,39 @@ │ │ │ │ ldr r0, [r6, #1760] @ 0x6e0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r4, r3, ip, lsl #19 │ │ │ │ + addeq r4, r3, ip, lsr #20 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andne r1, r0, r0 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ - addeq r4, r3, r9, lsl r9 │ │ │ │ + @ instruction: 0x008349b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 2f6cb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ ldr r3, [pc, #32] @ 2f6cb4 │ │ │ │ ldr r1, [pc, #32] @ 2f6cb8 │ │ │ │ ldr r0, [pc, #32] @ 2f6cbc │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 2f64d0 │ │ │ │ addeq r9, ip, r0, ror r8 │ │ │ │ - rsbeq pc, lr, r0, ror r7 @ │ │ │ │ - rsbeq sp, lr, r8, lsl r8 │ │ │ │ - @ instruction: 0x006ef790 │ │ │ │ + rsbeq pc, lr, r0, lsl r8 @ │ │ │ │ + strheq sp, [lr], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq pc, lr, r0, lsr r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 2f6e7c │ │ │ │ mov r3, r2 │ │ │ │ @@ -178277,15 +178277,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r3, [ip, #11] │ │ │ │ tst r3, #16 │ │ │ │ bne 2f6dbc │ │ │ │ b 2f6e28 │ │ │ │ addseq r3, fp, r8, lsr lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r3, r4, ror r6 │ │ │ │ + addeq r4, r3, r4, lsl r7 │ │ │ │ addseq r3, fp, r8, lsr #27 │ │ │ │ addseq r3, fp, r0, lsr #26 │ │ │ │ addseq r3, fp, ip, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -178387,20 +178387,20 @@ │ │ │ │ bl 520bd8 │ │ │ │ str r5, [r4, #2108] @ 0x83c │ │ │ │ b 2f6f34 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r3, fp, ip, ror #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq sp, lr, r8, asr #11 │ │ │ │ + rsbeq sp, lr, r8, ror #12 │ │ │ │ addseq r3, fp, r0, ror #23 │ │ │ │ andeq r1, r0, r4, ror r0 │ │ │ │ - rsbeq sp, lr, ip, lsl r5 │ │ │ │ + strheq sp, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r1, r0, r8, lsr r0 │ │ │ │ - strdeq sp, [lr], #-68 @ 0xffffffbc @ │ │ │ │ + @ instruction: 0x006ed594 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r6, r0, #1888 @ 0x760 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -178436,25 +178436,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #192] @ 2f71b0 │ │ │ │ ldr r1, [pc, #192] @ 2f71b4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #172] @ 2f71b8 │ │ │ │ ldr r1, [pc, #172] @ 2f71bc │ │ │ │ add r5, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #140] @ 2f71c0 │ │ │ │ ldr r1, [pc, #140] @ 2f71c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr ip, [pc, #128] @ 2f71c8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -178472,29 +178472,29 @@ │ │ │ │ ldr r1, [pc, #92] @ 2f71d8 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r1, [pc, #64] @ 2f71dc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74df50 │ │ │ │ - umulleq r4, r3, r4, r2 │ │ │ │ - rsbeq r0, lr, r8, lsr r6 │ │ │ │ - rsbseq sp, r7, r4, asr #22 │ │ │ │ - rsbeq ip, lr, r8, lsr #28 │ │ │ │ - rsbeq r6, lr, r0, asr r2 │ │ │ │ + b 74dff8 │ │ │ │ + addeq r4, r3, r4, lsr r3 │ │ │ │ + ldrdeq r0, [lr], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq sp, r7, r4, ror #23 │ │ │ │ + rsbeq ip, lr, r8, asr #29 │ │ │ │ + strdeq r6, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r4, lsr #4 │ │ │ │ - rsbeq sp, lr, r4, ror r3 │ │ │ │ + rsbeq sp, lr, r4, lsl r4 │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ addeq r9, ip, ip, lsl #7 │ │ │ │ ldrcs r8, [r5], #-134 @ 0xffffff7a │ │ │ │ addseq r7, r8, r0, lsl pc │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -178503,15 +178503,15 @@ │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 2f7234 │ │ │ │ cmp r6, #2 │ │ │ │ beq 2f7274 │ │ │ │ cmp r6, #4 │ │ │ │ beq 2f7250 │ │ │ │ @@ -178566,16 +178566,16 @@ │ │ │ │ b 5233b0 │ │ │ │ ldr r1, [pc, #16] @ 2f7308 │ │ │ │ ldr r0, [pc, #16] @ 2f730c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ b 51f6bc │ │ │ │ - strdeq sp, [lr], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq pc, lr, r8, lsr r1 @ │ │ │ │ + @ instruction: 0x006ed294 │ │ │ │ + ldrdeq pc, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r5, [r1] │ │ │ │ @@ -178632,29 +178632,29 @@ │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ add r6, sp, #52 @ 0x34 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [r7, #4] │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r8, [sp, #56] @ 0x38 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r2, [r4, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r2, [pc, #80] @ 2f74b8 │ │ │ │ str r3, [r4, #16] │ │ │ │ @@ -178686,15 +178686,15 @@ │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -179003,15 +179003,15 @@ │ │ │ │ strb r9, [r7, #-24] @ 0xffffffe8 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ sub r2, r7, #20 │ │ │ │ sub r3, r7, #36 @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strb r9, [r7, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub r2, r7, #12 │ │ │ │ @@ -179019,15 +179019,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ asr r2, r4, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, fp │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ subs r6, r6, r4 │ │ │ │ add fp, fp, r4 │ │ │ │ add sl, sl, r4 │ │ │ │ bne 2f7994 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ str fp, [r5, #16] │ │ │ │ @@ -179111,30 +179111,30 @@ │ │ │ │ sub r2, r5, #20 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ movcc r9, r4 │ │ │ │ movcs r9, #4096 @ 0x1000 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #12 │ │ │ │ stm r2, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [r3, #2108] @ 0x83c │ │ │ │ mov r2, r9 │ │ │ │ bl 522d5c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f7c6c │ │ │ │ @@ -179397,16 +179397,16 @@ │ │ │ │ bl 24a67c │ │ │ │ b 2f7ef4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r2, fp, r4, ror #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009b2cdc │ │ │ │ @ instruction: 0x009b2bd0 │ │ │ │ - rsbeq ip, lr, r8, lsr #11 │ │ │ │ - rsbeq lr, lr, r0, asr #9 │ │ │ │ + rsbeq ip, lr, r8, asr #12 │ │ │ │ + rsbeq lr, lr, r0, ror #10 │ │ │ │ addseq r2, fp, ip, ror #22 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 2f7c94 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 2f7c94 │ │ │ │ @@ -179481,15 +179481,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #2104] @ 0x838 │ │ │ │ mov r0, r5 │ │ │ │ bl 522688 │ │ │ │ ldr r1, [r4, #2108] @ 0x83c │ │ │ │ mov r0, r5 │ │ │ │ @@ -179497,17 +179497,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #2112] @ 0x840 │ │ │ │ bl 522688 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 523c28 │ │ │ │ - addeq r3, r3, r8, lsr r2 │ │ │ │ - rsbeq ip, lr, r8, lsl #8 │ │ │ │ - strheq lr, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrdeq r3, [r3], r8 │ │ │ │ + rsbeq ip, lr, r8, lsr #9 │ │ │ │ + rsbeq lr, lr, ip, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #268] @ 2f82c4 │ │ │ │ ldr r3, [pc, #268] @ 2f82c8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -179595,32 +179595,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1776 @ 0x6f0 │ │ │ │ bl 2f7310 │ │ │ │ add r1, r4, #1792 @ 0x700 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 2f7310 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r4, #1824 @ 0x720 │ │ │ │ bl 2f7310 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2f81a0 │ │ │ │ - addeq r3, r3, r0, ror r0 │ │ │ │ - rsbeq ip, lr, r0, asr #4 │ │ │ │ - strdeq lr, [lr], #-4 @ │ │ │ │ + addeq r3, r3, r0, lsl r1 │ │ │ │ + rsbeq ip, lr, r0, ror #5 │ │ │ │ + @ instruction: 0x006ee194 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #380] @ 2f84f8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #376] @ 2f84fc │ │ │ │ @@ -179628,15 +179628,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, r6, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ ldr r0, [pc, #332] @ 2f8504 │ │ │ │ ldr r8, [r4, #100] @ 0x64 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 523b74 │ │ │ │ @@ -179679,27 +179679,27 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, fp, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r3, [pc, #152] @ 2f8510 │ │ │ │ add r2, fp, #152 @ 0x98 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, r4, #2432 @ 0x980 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 43e2f0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r7 │ │ │ │ @@ -179710,27 +179710,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 2f8518 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2f82e4 │ │ │ │ - addeq r2, r3, ip, ror #31 │ │ │ │ - strheq ip, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq lr, lr, r4, ror r0 │ │ │ │ - rsbeq lr, lr, ip, ror r0 │ │ │ │ + addeq r3, r3, ip, lsl #1 │ │ │ │ + rsbeq ip, lr, ip, asr r2 │ │ │ │ + rsbeq lr, lr, r4, lsl r1 │ │ │ │ + rsbeq lr, lr, ip, lsl r1 │ │ │ │ strheq r8, [ip], r0 │ │ │ │ - rsbeq ip, lr, r4, lsl r1 │ │ │ │ - strdeq ip, [lr], #-0 @ │ │ │ │ - rsbeq pc, sp, r4, asr r2 @ │ │ │ │ - rsbseq ip, r7, r4, ror #14 │ │ │ │ + strheq ip, [lr], #-20 @ 0xffffffec @ │ │ │ │ + @ instruction: 0x006ec190 │ │ │ │ + strdeq pc, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq ip, r7, r4, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #280] @ 2f864c │ │ │ │ add r5, r0, #1872 @ 0x750 │ │ │ │ ldr r1, [pc, #276] @ 2f8650 │ │ │ │ @@ -179823,15 +179823,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 2f86d8 │ │ │ │ cmp r5, #2 │ │ │ │ beq 2f8728 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -180136,20 +180136,20 @@ │ │ │ │ andeq r0, r5, r5 │ │ │ │ andeq r0, r0, r5, lsl r4 │ │ │ │ addseq r2, fp, ip, lsl #4 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ addseq r2, fp, r0, asr #3 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - rsbeq fp, lr, r8, ror #21 │ │ │ │ + rsbeq fp, lr, r8, lsl #23 │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ - @ instruction: 0x006eba94 │ │ │ │ + rsbeq fp, lr, r4, lsr fp │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff59c │ │ │ │ - rsbeq fp, lr, r0, ror #20 │ │ │ │ + rsbeq fp, lr, r0, lsl #22 │ │ │ │ addseq r2, fp, r0, asr r0 │ │ │ │ andeq r8, r0, pc, lsl #30 │ │ │ │ addseq r2, fp, r4, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -180454,19 +180454,19 @@ │ │ │ │ moveq r7, #31 │ │ │ │ add r6, r6, r1, lsl #3 │ │ │ │ add r3, r5, r5, lsl #2 │ │ │ │ add r3, r6, r3, lsl #4 │ │ │ │ and r7, r7, #255 @ 0xff │ │ │ │ and r0, r2, #63 @ 0x3f │ │ │ │ strb r7, [r3, #28] │ │ │ │ - bl 9d5324 │ │ │ │ + bl 9d53cc │ │ │ │ ldr r3, [pc, #2276] @ 2f9978 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5408 │ │ │ │ - bl 9d59dc │ │ │ │ + bl 9d54b0 │ │ │ │ + bl 9d5a84 │ │ │ │ rsb r3, r5, #0 │ │ │ │ and r3, r3, #80 @ 0x50 │ │ │ │ str r0, [r6, r3] │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r3, r6, r3 │ │ │ │ tst r2, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ @@ -180874,17 +180874,17 @@ │ │ │ │ cmp r3, r5 │ │ │ │ beq 2f974c │ │ │ │ cmp r5, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 2f972c │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 9d5324 │ │ │ │ + bl 9d53cc │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ add r1, r4, #4096 @ 0x1000 │ │ │ │ strb r5, [r4, #41] @ 0x29 │ │ │ │ ldr r5, [r1, #692] @ 0x2b4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2f974c │ │ │ │ @@ -180898,17 +180898,17 @@ │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ cmp r6, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 2f978c │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 9d5324 │ │ │ │ + bl 9d53cc │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ add r1, r4, #4096 @ 0x1000 │ │ │ │ strb r6, [r4, #40] @ 0x28 │ │ │ │ ldr lr, [r1, #692] @ 0x2b4 │ │ │ │ cmp lr, #0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -181017,27 +181017,27 @@ │ │ │ │ strb r1, [r4, #25] │ │ │ │ b 2f96d8 │ │ │ │ mvn r3, r2 │ │ │ │ and r3, r3, #120 @ 0x78 │ │ │ │ orr r3, r3, #1 │ │ │ │ strb r3, [r4, #26] │ │ │ │ b 2f96ec │ │ │ │ - addeq r2, r3, r4, asr #15 │ │ │ │ - addeq r2, r3, r4, asr #12 │ │ │ │ - addeq r2, r3, r4, lsl r5 │ │ │ │ - strdeq r2, [r3], r4 │ │ │ │ + addeq r2, r3, r4, ror #16 │ │ │ │ + addeq r2, r3, r4, ror #13 │ │ │ │ + @ instruction: 0x008325b4 │ │ │ │ + umulleq r2, r3, r4, r5 │ │ │ │ adceq r3, r8, ip, ror #14 │ │ │ │ - addeq r2, r3, r8, asr r4 │ │ │ │ + strdeq r2, [r3], r8 │ │ │ │ adceq r3, r8, r4, asr #13 │ │ │ │ adceq r3, r8, r4, lsl #13 │ │ │ │ - addeq r2, r3, ip, lsl #7 │ │ │ │ + addeq r2, r3, ip, lsr #8 │ │ │ │ submi r0, r0, r0 │ │ │ │ adceq r3, r8, r8, lsr r5 │ │ │ │ adceq r3, r8, r8, lsr #10 │ │ │ │ - addeq r2, r3, r4, asr #4 │ │ │ │ + addeq r2, r3, r4, ror #5 │ │ │ │ adceq r3, r8, r4, asr r4 │ │ │ │ adceq r3, r8, ip, lsl #8 │ │ │ │ umlaleq r3, r8, ip, r2 │ │ │ │ adceq r3, r8, r8, asr r0 │ │ │ │ │ │ │ │ 002f9998 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -181362,19 +181362,19 @@ │ │ │ │ ldr r1, [r3, #68] @ 0x44 │ │ │ │ b 2f9ddc │ │ │ │ strb r1, [r3, #125] @ 0x7d │ │ │ │ ldr r1, [r3, #148] @ 0x94 │ │ │ │ b 2f9d28 │ │ │ │ bl 24a5d4 │ │ │ │ and r0, r0, #1 │ │ │ │ - bl 9d5324 │ │ │ │ + bl 9d53cc │ │ │ │ ldr r3, [pc, #2124] @ 2fa708 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5408 │ │ │ │ - bl 9d59dc │ │ │ │ + bl 9d54b0 │ │ │ │ + bl 9d5a84 │ │ │ │ ldr r3, [pc, #2112] @ 2fa70c │ │ │ │ ldr r2, [r5, #1256] @ 0x4e8 │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [r3, #68] @ 0x44 │ │ │ │ ldr r3, [r5, #1248] @ 0x4e0 │ │ │ │ add r3, r3, r2 │ │ │ │ ldr r2, [r5, #1252] @ 0x4e4 │ │ │ │ @@ -181941,103 +181941,103 @@ │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ mov r3, #9 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sl] │ │ │ │ str r6, [sl, #4] │ │ │ │ str r3, [sl, #48] @ 0x30 │ │ │ │ - bl 9d5324 │ │ │ │ + bl 9d53cc │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ strd r4, [sp, #16] │ │ │ │ bne 2fab34 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldrd r6, [sp, #8] │ │ │ │ ldr r3, [pc, #2060] @ 2faff0 │ │ │ │ mov r2, #0 │ │ │ │ strd r6, [sl, #8] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 9d5674 │ │ │ │ + bl 9d571c │ │ │ │ add r5, sl, #68 @ 0x44 │ │ │ │ mov r4, #4 │ │ │ │ mov r8, #1 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #2016] @ 2faff4 │ │ │ │ - bl 9d5674 │ │ │ │ + bl 9d571c │ │ │ │ str sl, [sp] │ │ │ │ strd r0, [sl, #16] │ │ │ │ mov sl, r6 │ │ │ │ and r0, r4, #3 │ │ │ │ - bl 9d5324 │ │ │ │ + bl 9d53cc │ │ │ │ ldr r3, [pc, #1992] @ 2faff8 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ ldr r3, [pc, #1976] @ 2faff4 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5054 │ │ │ │ + bl 9d50fc │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ mov r9, r5 │ │ │ │ mov r6, r0 │ │ │ │ asr r0, r4, #2 │ │ │ │ sub r0, r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ lsl r0, r8, r0 │ │ │ │ - bl 9d5324 │ │ │ │ + bl 9d53cc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ ldr r3, [pc, #1920] @ 2faffc │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ ldr r3, [pc, #1912] @ 2fb000 │ │ │ │ mov r2, #0 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9d5674 │ │ │ │ - bl 9d59dc │ │ │ │ + bl 9d571c │ │ │ │ + bl 9d5a84 │ │ │ │ ldr r3, [pc, #1888] @ 2fb004 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #4]! │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d5674 │ │ │ │ - bl 9d59dc │ │ │ │ + bl 9d571c │ │ │ │ + bl 9d5a84 │ │ │ │ cmp r4, #60 @ 0x3c │ │ │ │ str r0, [r5, #304] @ 0x130 │ │ │ │ bne 2fa820 │ │ │ │ ldr r3, [pc, #1852] @ 2fb008 │ │ │ │ mov r2, #0 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ ldr r3, [pc, #1824] @ 2faffc │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ ldr r3, [pc, #1816] @ 2fb000 │ │ │ │ mov r2, #0 │ │ │ │ ldr sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 9d5674 │ │ │ │ - bl 9d59dc │ │ │ │ + bl 9d571c │ │ │ │ + bl 9d5a84 │ │ │ │ ldr r3, [pc, #1792] @ 2fb004 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r9, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d5674 │ │ │ │ - bl 9d59dc │ │ │ │ + bl 9d571c │ │ │ │ + bl 9d5a84 │ │ │ │ add r3, sl, #292 @ 0x124 │ │ │ │ mvn r1, #-268435456 @ 0xf0000000 │ │ │ │ str r0, [r9, #312] @ 0x138 │ │ │ │ add r0, sl, #356 @ 0x164 │ │ │ │ str r1, [r3, #4]! │ │ │ │ ldr r2, [sl, #600] @ 0x258 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -182048,69 +182048,69 @@ │ │ │ │ ldr r9, [pc, #1728] @ 2fb00c │ │ │ │ ldr r7, [pc, #1728] @ 2fb010 │ │ │ │ ldrd sl, [sp, #8] │ │ │ │ mov r4, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d5324 │ │ │ │ + bl 9d53cc │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ ldr r3, [pc, #1668] @ 2fb014 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5408 │ │ │ │ - bl 9d5a38 │ │ │ │ + bl 9d54b0 │ │ │ │ + bl 9d5ae0 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #1024 @ 0x400 │ │ │ │ str r0, [r5, #4]! │ │ │ │ bne 2fa95c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr sl, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2fab64 │ │ │ │ - bl 9d5324 │ │ │ │ + bl 9d53cc │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #1608] @ 2fb018 │ │ │ │ - bl 9d5674 │ │ │ │ + bl 9d571c │ │ │ │ ldr r3, [pc, #1604] @ 2fb01c │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 9d5674 │ │ │ │ + bl 9d571c │ │ │ │ ldr r2, [pc, #1584] @ 2fb020 │ │ │ │ ldr r3, [pc, #1584] @ 2fb024 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d5408 │ │ │ │ - bl 9d59dc │ │ │ │ + bl 9d54b0 │ │ │ │ + bl 9d5a84 │ │ │ │ ldr r2, [pc, #1540] @ 2fb020 │ │ │ │ ldr r3, [pc, #1544] @ 2fb028 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d5408 │ │ │ │ - bl 9d59dc │ │ │ │ + bl 9d54b0 │ │ │ │ + bl 9d5a84 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, sl, #4096 @ 0x1000 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r3, #684] @ 0x2ac │ │ │ │ str r8, [r3, #676] @ 0x2a4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ @@ -182166,23 +182166,23 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d5324 │ │ │ │ + bl 9d53cc │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d5674 │ │ │ │ + bl 9d571c │ │ │ │ ldr r3, [pc, #1176] @ 2faff0 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5674 │ │ │ │ + bl 9d571c │ │ │ │ strd r0, [sp, #8] │ │ │ │ b 2fa7d8 │ │ │ │ ldr r8, [sp, #4] │ │ │ │ b 2faa40 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, #65536 @ 0x10000 │ │ │ │ str r4, [r5, #84] @ 0x54 │ │ │ │ @@ -182216,33 +182216,33 @@ │ │ │ │ str r0, [r5, #136] @ 0x88 │ │ │ │ ldr r5, [r5, #144] @ 0x90 │ │ │ │ str r0, [sp, #8] │ │ │ │ add r8, r5, #32512 @ 0x7f00 │ │ │ │ add r8, r8, #252 @ 0xfc │ │ │ │ sub r9, r5, #4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d5324 │ │ │ │ + bl 9d53cc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ ldr r3, [pc, #1060] @ 2fb03c │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5674 │ │ │ │ + bl 9d571c │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #1036] @ 2fb040 │ │ │ │ bl 248f54 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #1024] @ 2fb044 │ │ │ │ mov r0, #-134217728 @ 0xf8000000 │ │ │ │ - bl 9d5674 │ │ │ │ - bl 9d59dc │ │ │ │ + bl 9d571c │ │ │ │ + bl 9d5a84 │ │ │ │ cmp r4, sl │ │ │ │ rsb r3, r0, #0 │ │ │ │ str r0, [r9, #4]! │ │ │ │ str r3, [r8, #4]! │ │ │ │ bne 2fabfc │ │ │ │ add r4, r5, #16320 @ 0x3fc0 │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ @@ -182267,35 +182267,35 @@ │ │ │ │ str r4, [r6], #4 │ │ │ │ ldr r3, [pc, #924] @ 2fb058 │ │ │ │ add sl, ip, #8192 @ 0x2000 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, #0 │ │ │ │ mov r7, ip │ │ │ │ b 2facf4 │ │ │ │ - bl 9d5324 │ │ │ │ + bl 9d53cc │ │ │ │ ldr r2, [pc, #900] @ 2fb05c │ │ │ │ ldr r3, [pc, #900] @ 2fb060 │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1061158912 @ 0x3f400000 │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ bl 249260 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #760] @ 2faff4 │ │ │ │ mov r0, #0 │ │ │ │ - bl 9d5674 │ │ │ │ + bl 9d571c │ │ │ │ bl 248750 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ ldr r3, [pc, #800] @ 2fb038 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5674 │ │ │ │ - bl 9d59dc │ │ │ │ + bl 9d571c │ │ │ │ + bl 9d5a84 │ │ │ │ add r4, r4, #1 │ │ │ │ sub r1, sl, #4096 @ 0x1000 │ │ │ │ cmp r4, fp │ │ │ │ mov r3, r0 │ │ │ │ add r2, r5, r3, lsl #2 │ │ │ │ mov r3, r2 │ │ │ │ add r2, r2, #32768 @ 0x8000 │ │ │ │ @@ -182336,25 +182336,25 @@ │ │ │ │ sub fp, r3, #4 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r4, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r6, #0 │ │ │ │ ldr sl, [pc, #596] @ 2fb034 │ │ │ │ sub r0, sl, r4 │ │ │ │ - bl 9d5324 │ │ │ │ + bl 9d53cc │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 248f54 │ │ │ │ ldr r3, [pc, #620] @ 2fb070 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5408 │ │ │ │ - bl 9d59dc │ │ │ │ + bl 9d54b0 │ │ │ │ + bl 9d5a84 │ │ │ │ str r0, [fp, #4]! │ │ │ │ str r4, [r5, #4]! │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ bne 2fadd8 │ │ │ │ ldr r2, [pc, #588] @ 2fb074 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -182368,42 +182368,42 @@ │ │ │ │ str sl, [r3] │ │ │ │ mov r2, #21 │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ mov sl, #1 │ │ │ │ str r2, [fp] │ │ │ │ str r3, [fp, #2048] @ 0x800 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d5324 │ │ │ │ + bl 9d53cc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ ldr r3, [pc, #520] @ 2fb080 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ bl 249260 │ │ │ │ ldr r3, [pc, #364] @ 2faff4 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5054 │ │ │ │ + bl 9d50fc │ │ │ │ ldr r3, [pc, #384] @ 2fb014 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 9d5408 │ │ │ │ - bl 9d59dc │ │ │ │ + bl 9d54b0 │ │ │ │ + bl 9d5a84 │ │ │ │ ldr r2, [pc, #456] @ 2fb084 │ │ │ │ ldr r3, [pc, #456] @ 2fb088 │ │ │ │ mov r1, r9 │ │ │ │ str r0, [fp, #4]! │ │ │ │ mov r0, r8 │ │ │ │ - bl 9d5408 │ │ │ │ - bl 9d59dc │ │ │ │ + bl 9d54b0 │ │ │ │ + bl 9d5a84 │ │ │ │ cmp sl, #512 @ 0x200 │ │ │ │ str r0, [fp, #2048] @ 0x800 │ │ │ │ bne 2fae5c │ │ │ │ ldr r3, [pc, #424] @ 2fb08c │ │ │ │ ldr r6, [pc, #372] @ 2fb05c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ @@ -182412,45 +182412,45 @@ │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov fp, r3 │ │ │ │ mov sl, #1 │ │ │ │ mov r4, #0 │ │ │ │ str r2, [r3] │ │ │ │ str r2, [r3, #2048] @ 0x800 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d5324 │ │ │ │ + bl 9d53cc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ ldr r3, [pc, #344] @ 2fb080 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ bl 249260 │ │ │ │ ldr r2, [pc, #348] @ 2fb094 │ │ │ │ ldr r3, [pc, #348] @ 2fb098 │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ ldr r2, [pc, #344] @ 2fb09c │ │ │ │ ldr r3, [pc, #344] @ 2fb0a0 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9d5054 │ │ │ │ - bl 9d59dc │ │ │ │ + bl 9d50fc │ │ │ │ + bl 9d5a84 │ │ │ │ ldr r2, [pc, #304] @ 2fb09c │ │ │ │ ldr r3, [pc, #308] @ 2fb0a4 │ │ │ │ mov r1, r9 │ │ │ │ str r0, [fp, #4]! │ │ │ │ mov r0, r8 │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9d5054 │ │ │ │ - bl 9d59dc │ │ │ │ + bl 9d50fc │ │ │ │ + bl 9d5a84 │ │ │ │ cmp sl, #512 @ 0x200 │ │ │ │ str r0, [fp, #2048] @ 0x800 │ │ │ │ bne 2faf0c │ │ │ │ b 2fa77c │ │ │ │ mov r0, r7 │ │ │ │ bl 249524 │ │ │ │ ldr r3, [pc, #252] @ 2fb0a8 │ │ │ │ @@ -182618,17 +182618,17 @@ │ │ │ │ bne 2fb304 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r6, [r7, #692] @ 0x2b4 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2fb240 │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r0, [r4, r3, lsl #2] │ │ │ │ - bl 9d5324 │ │ │ │ + bl 9d53cc │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ - bl 9d5408 │ │ │ │ + bl 9d54b0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [r7, #696] @ 0x2b8 │ │ │ │ mov r1, r5 │ │ │ │ blx r6 │ │ │ │ ldrb r0, [r4, #25] │ │ │ │ lsr r0, r0, #7 │ │ │ │ @@ -182687,39 +182687,39 @@ │ │ │ │ andeq r0, r0, r8, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 2fb358 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ ldr r3, [pc, #28] @ 2fb35c │ │ │ │ ldr r1, [pc, #28] @ 2fb360 │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ b 2f64d0 │ │ │ │ addeq r5, ip, r0, asr #5 │ │ │ │ - strheq r9, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ - strheq r9, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r9, lr, r0, asr r3 │ │ │ │ + rsbeq r9, lr, r0, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r0 │ │ │ │ and r4, r1, #1 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d5940 │ │ │ │ + bl 9d59e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2fb3c8 │ │ │ │ add r4, r4, #32 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, r4, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -182731,16 +182731,16 @@ │ │ │ │ add r3, r4, #32 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r5, r3, lsl #2] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #40] @ 2fb408 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5408 │ │ │ │ - bl 9d6530 │ │ │ │ + bl 9d54b0 │ │ │ │ + bl 9d65d8 │ │ │ │ add r4, r4, #19 │ │ │ │ lsl r4, r4, #3 │ │ │ │ strd r0, [r5, r4] │ │ │ │ add r1, r5, #184 @ 0xb8 │ │ │ │ ldr r0, [r5, #168] @ 0xa8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 5211a0 │ │ │ │ @@ -182832,15 +182832,15 @@ │ │ │ │ bl 522d5c │ │ │ │ subs r3, r0, #0 │ │ │ │ asr r8, r3, #1 │ │ │ │ beq 2fb58c │ │ │ │ add r0, r4, r3, asr #1 │ │ │ │ ldr r1, [r6, #180] @ 0xb4 │ │ │ │ sub r5, r5, r3, asr #1 │ │ │ │ - bl 9d5028 │ │ │ │ + bl 9d50d0 │ │ │ │ cmp r5, #0 │ │ │ │ add r7, r7, r8 │ │ │ │ mov r4, r1 │ │ │ │ bne 2fb54c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -182890,15 +182890,15 @@ │ │ │ │ ldr r7, [r4, #180] @ 0xb4 │ │ │ │ sub r2, r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r3, r0 │ │ │ │ str r2, [r4, #172] @ 0xac │ │ │ │ sub r5, r5, r3 │ │ │ │ sub r6, r6, r3 │ │ │ │ - bl 9d5028 │ │ │ │ + bl 9d50d0 │ │ │ │ cmp r5, #0 │ │ │ │ str r1, [r4, #176] @ 0xb0 │ │ │ │ bne 2fb614 │ │ │ │ sub r7, r7, r1 │ │ │ │ cmp r7, r6 │ │ │ │ movge r7, r6 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -182912,15 +182912,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r1, r3, r1, lsl #1 │ │ │ │ bl 2f9998 │ │ │ │ b 2fb6e0 │ │ │ │ ldrd r0, [r4, #176] @ 0xb0 │ │ │ │ sub r7, r7, r3 │ │ │ │ add r0, r3, r0 │ │ │ │ - bl 9d5028 │ │ │ │ + bl 9d50d0 │ │ │ │ cmp r7, #0 │ │ │ │ str r1, [r4, #176] @ 0xb0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -182961,15 +182961,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ mov r2, r9 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ add r8, r0, #104 @ 0x68 │ │ │ │ @@ -183040,31 +183040,31 @@ │ │ │ │ str r0, [r4, #148] @ 0x94 │ │ │ │ str r7, [sp] │ │ │ │ str r3, [r2] │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [r2, #20] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ - bl 702b0c │ │ │ │ + bl 702bb4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a5690 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 702c0c │ │ │ │ + bl 702cb4 │ │ │ │ b 2fb7b4 │ │ │ │ ldr r2, [pc, #172] @ 2fb98c │ │ │ │ ldr ip, [r4, #120] @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, sl, #8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #264 @ 0x108 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2fb7b4 │ │ │ │ ldr r0, [r4, #192] @ 0xc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2fb914 │ │ │ │ bl 2fb0ac │ │ │ │ str r9, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ @@ -183080,31 +183080,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 2fb99c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2fb7b4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq pc, r2, ip, ror #30 │ │ │ │ + addeq r0, r3, ip │ │ │ │ @ instruction: 0x009af3dc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strheq r8, [lr], #-228 @ 0xffffff1c @ │ │ │ │ - @ instruction: 0x006e8e98 │ │ │ │ + rsbeq r8, lr, r4, asr pc │ │ │ │ + rsbeq r8, lr, r8, lsr pc │ │ │ │ addseq pc, sl, r0, ror #6 │ │ │ │ mlaseq r6, r9, lr, r9 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ umullseq lr, fp, r4, r3 │ │ │ │ - rsbeq r8, lr, r4, asr #26 │ │ │ │ - addeq pc, r2, r8, ror sp @ │ │ │ │ - strdeq r8, [lr], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r8, lr, r8, asr #25 │ │ │ │ + rsbeq r8, lr, r4, ror #27 │ │ │ │ + addeq pc, r2, r8, lsl lr @ │ │ │ │ + @ instruction: 0x006e8d9c │ │ │ │ + rsbeq r8, lr, r8, ror #26 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 2fba18 │ │ │ │ ldr r2, [pc, #96] @ 2fba1c │ │ │ │ @@ -183112,35 +183112,35 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #64] @ 2fba24 │ │ │ │ ldr ip, [pc, #64] @ 2fba28 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #48] @ 2fba2c │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ str ip, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c1ac │ │ │ │ - strdeq pc, [r2], ip │ │ │ │ - rsbeq fp, sp, ip, asr sp │ │ │ │ - rsbseq r9, r7, ip, ror #4 │ │ │ │ + b 74c254 │ │ │ │ + umulleq pc, r2, ip, sp @ │ │ │ │ + strdeq fp, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r9, r7, ip, lsl #6 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - rsbeq r8, lr, r0, lsl ip │ │ │ │ + strheq r8, [lr], #-192 @ 0xffffff40 @ │ │ │ │ addseq r3, r8, r8, ror #21 │ │ │ │ str r1, [r0, #412] @ 0x19c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -183180,47 +183180,47 @@ │ │ │ │ b 2fba78 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 2fbb0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ ldr r3, [pc, #28] @ 2fbb10 │ │ │ │ ldr r1, [pc, #28] @ 2fbb14 │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ b 2f64d0 │ │ │ │ addeq r4, ip, r0, asr #22 │ │ │ │ - rsbeq r8, lr, r8, ror fp │ │ │ │ - rsbeq r8, lr, r8, ror fp │ │ │ │ + rsbeq r8, lr, r8, lsl ip │ │ │ │ + rsbeq r8, lr, r8, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2fbbb0 │ │ │ │ ldr r2, [pc, #128] @ 2fbbb4 │ │ │ │ ldr r1, [pc, #128] @ 2fbbb8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #100] @ 2fbbbc │ │ │ │ ldr r1, [pc, #100] @ 2fbbc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [pc, #80] @ 2fbbc4 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [pc, #76] @ 2fbbc8 │ │ │ │ ldr r1, [pc, #76] @ 2fbbcc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -183229,22 +183229,22 @@ │ │ │ │ orr r3, r0, #64 @ 0x40 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74c1ac │ │ │ │ - addeq pc, r2, ip, asr #23 │ │ │ │ - rsbeq fp, sp, r8, ror #23 │ │ │ │ - ldrsheq r9, [r7], #-8 @ │ │ │ │ + b 74c254 │ │ │ │ + addeq pc, r2, ip, ror #24 │ │ │ │ + rsbeq fp, sp, r8, lsl #25 │ │ │ │ + @ instruction: 0x00779198 │ │ │ │ muleq r0, r4, ip │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ addeq r4, ip, r8, lsr #21 │ │ │ │ - strdeq r8, [lr], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x006e8b98 │ │ │ │ addseq r3, r8, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #116] @ 2fbc5c │ │ │ │ ldr r4, [pc, #116] @ 2fbc60 │ │ │ │ @@ -183253,37 +183253,37 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #80] @ 2fbc68 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ - addeq pc, r2, r8, lsl fp @ │ │ │ │ - rsbeq r8, lr, r4, ror sl │ │ │ │ - @ instruction: 0x006e8a98 │ │ │ │ + @ instruction: 0x0082fbb8 │ │ │ │ + rsbeq r8, lr, r4, lsl fp │ │ │ │ + rsbeq r8, lr, r8, lsr fp │ │ │ │ addeq r4, ip, r8, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 2fbd10 │ │ │ │ ldr r2, [pc, #140] @ 2fbd14 │ │ │ │ @@ -183291,15 +183291,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr ip, [pc, #108] @ 2fbd1c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #104] @ 2fbd20 │ │ │ │ ldr r1, [pc, #104] @ 2fbd24 │ │ │ │ mov lr, #64 @ 0x40 │ │ │ │ str ip, [r0, #360] @ 0x168 │ │ │ │ mov ip, #2048 @ 0x800 │ │ │ │ @@ -183318,17 +183318,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq pc, r2, ip, ror sl @ │ │ │ │ - rsbeq r8, lr, r4, lsl #20 │ │ │ │ - ldrdeq r8, [lr], #-144 @ 0xffffff70 @ │ │ │ │ + addeq pc, r2, ip, lsl fp @ │ │ │ │ + rsbeq r8, lr, r4, lsr #21 │ │ │ │ + rsbeq r8, lr, r0, ror sl │ │ │ │ addhi r8, r0, r8, lsl #17 │ │ │ │ stmhi r8, {} @ │ │ │ │ adceq sl, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ @@ -183358,25 +183358,25 @@ │ │ │ │ mov r0, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add ip, ip, #8 │ │ │ │ ldr r6, [ip] │ │ │ │ bl 24a67c │ │ │ │ ldr r0, [r7, #400] @ 0x190 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r3, [pc, #352] @ 2fbf1c │ │ │ │ ldr r2, [pc, #352] @ 2fbf20 │ │ │ │ ldr r1, [pc, #352] @ 2fbf24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #28 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ sub r3, r9, r5 │ │ │ │ cmp r3, r6 │ │ │ │ movge r3, r6 │ │ │ │ @@ -183412,15 +183412,15 @@ │ │ │ │ ldr r0, [r7, #424] @ 0x1a8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ lsl r2, r3, #1 │ │ │ │ bl 522d5c │ │ │ │ asr r4, r0, #1 │ │ │ │ add r0, r4, r5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d5028 │ │ │ │ + bl 9d50d0 │ │ │ │ cmp r4, #0 │ │ │ │ sub r6, r6, r4 │ │ │ │ add sl, sl, r4 │ │ │ │ mov r5, r1 │ │ │ │ beq 2fbea8 │ │ │ │ cmp r6, #0 │ │ │ │ bne 2fbdec │ │ │ │ @@ -183449,17 +183449,17 @@ │ │ │ │ ldr r0, [r7, #424] @ 0x1a8 │ │ │ │ bl 522d5c │ │ │ │ mov r4, r0 │ │ │ │ b 2fbe80 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009aedb8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq pc, r2, r4, asr #18 │ │ │ │ - rsbeq r8, lr, r4, ror #17 │ │ │ │ - strdeq r8, [lr], #-132 @ 0xffffff7c @ │ │ │ │ + addeq pc, r2, r4, ror #19 │ │ │ │ + rsbeq r8, lr, r4, lsl #19 │ │ │ │ + @ instruction: 0x006e8994 │ │ │ │ addseq lr, sl, ip, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #424] @ 0x1a8 │ │ │ │ @@ -183505,15 +183505,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ bl 2fbd28 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d5028 │ │ │ │ + bl 9d50d0 │ │ │ │ ldr r2, [r4, #428] @ 0x1ac │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ subs r2, r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ sub r3, r3, r8, lsl r2 │ │ │ │ cmp r7, r8 │ │ │ │ str r3, [r4, #412] @ 0x19c │ │ │ │ @@ -183535,15 +183535,15 @@ │ │ │ │ orr r2, r2, #1 │ │ │ │ orr r3, r3, #16 │ │ │ │ ldr r0, [r4, #288] @ 0x120 │ │ │ │ mov r1, #1 │ │ │ │ str r2, [r4, #300] @ 0x12c │ │ │ │ strb r3, [r4, #380] @ 0x17c │ │ │ │ str r9, [r4, #416] @ 0x1a0 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ b 2fbfc0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #408] @ 0x198 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -183555,25 +183555,25 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r0, #400] @ 0x190 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #96] @ 2fc130 │ │ │ │ ldr r2, [pc, #96] @ 2fc134 │ │ │ │ ldr r1, [pc, #96] @ 2fc138 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [r4, #392] @ 0x188 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #424] @ 0x1a8 │ │ │ │ mov r1, #0 │ │ │ │ bl 5233b0 │ │ │ │ @@ -183582,17 +183582,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq pc, r2, r0, lsr r6 @ │ │ │ │ - ldrdeq r8, [lr], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r8, lr, r4, ror #11 │ │ │ │ + ldrdeq pc, [r2], r0 │ │ │ │ + rsbeq r8, lr, r4, ror r6 │ │ │ │ + rsbeq r8, lr, r4, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #660] @ 2fc3e8 │ │ │ │ ldr r3, [pc, #660] @ 2fc3ec │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -183608,23 +183608,23 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ str r9, [sp, #12] │ │ │ │ add r8, pc, r8 │ │ │ │ str r9, [r6, #4] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r2, [pc, #592] @ 2fc3f4 │ │ │ │ ldr r1, [pc, #592] @ 2fc3f8 │ │ │ │ add r3, r8, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ lsr r3, r5, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ and r2, r5, #1 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ add r8, r8, r3, lsl #2 │ │ │ │ ldr r3, [r8, #1068] @ 0x42c │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -183758,29 +183758,29 @@ │ │ │ │ sub r2, r2, #2 │ │ │ │ clz r2, r2 │ │ │ │ mov r0, #0 │ │ │ │ lsr r2, r2, #5 │ │ │ │ b 2fc23c │ │ │ │ addseq lr, sl, r8, asr #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq pc, r2, ip, ror r5 @ │ │ │ │ - rsbeq r8, lr, r8, lsl #10 │ │ │ │ - rsbeq r8, lr, r8, lsl r5 │ │ │ │ - ldrdeq pc, [r2], r4 │ │ │ │ + addeq pc, r2, ip, lsl r6 @ │ │ │ │ + rsbeq r8, lr, r8, lsr #11 │ │ │ │ + strheq r8, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ + addeq pc, r2, r4, ror r5 @ │ │ │ │ @ instruction: 0xfffff7e0 │ │ │ │ - rsbeq r8, lr, r4, lsl r4 │ │ │ │ + strheq r8, [lr], #-68 @ 0xffffffbc @ │ │ │ │ addseq lr, sl, r8, lsl #17 │ │ │ │ - strdeq r8, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r8, lr, r0, ror #6 │ │ │ │ - umulleq pc, r2, r8, r3 @ │ │ │ │ - addeq pc, r2, r4, ror r3 @ │ │ │ │ - rsbeq r8, lr, r8, lsl #7 │ │ │ │ - rsbeq r8, lr, r4, asr #5 │ │ │ │ - rsbeq r8, lr, r4, lsl r3 │ │ │ │ - rsbeq r8, lr, ip, lsr #5 │ │ │ │ + @ instruction: 0x006e8490 │ │ │ │ + rsbeq r8, lr, r0, lsl #8 │ │ │ │ + addeq pc, r2, r8, lsr r4 @ │ │ │ │ + addeq pc, r2, r4, lsl r4 @ │ │ │ │ + rsbeq r8, lr, r8, lsr #8 │ │ │ │ + rsbeq r8, lr, r4, ror #6 │ │ │ │ + strheq r8, [lr], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r8, lr, ip, asr #6 │ │ │ │ ldr r2, [r0, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2fc444 │ │ │ │ ldrb r2, [r0, #365] @ 0x16d │ │ │ │ tst r2, #1 │ │ │ │ bne 2fc45c │ │ │ │ mov r0, #0 │ │ │ │ @@ -183872,15 +183872,15 @@ │ │ │ │ ldrb r3, [r0, #365] @ 0x16d │ │ │ │ tst r3, #24 │ │ │ │ movne r3, #1 │ │ │ │ strne r3, [r0, #420] @ 0x1a4 │ │ │ │ b 2fc4dc │ │ │ │ ldr r0, [r0, #288] @ 0x120 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ b 2fc52c │ │ │ │ add r3, r4, r3 │ │ │ │ strb r5, [r3, #356] @ 0x164 │ │ │ │ b 2fc4e4 │ │ │ │ ldr r1, [pc, #480] @ 2fc7b8 │ │ │ │ ldr r0, [pc, #480] @ 2fc7bc │ │ │ │ @@ -183955,25 +183955,25 @@ │ │ │ │ str r5, [sp, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 51f6bc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2fc4e4 │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #200] @ 2fc7d8 │ │ │ │ ldr r2, [pc, #200] @ 2fc7dc │ │ │ │ ldr r1, [pc, #200] @ 2fc7e0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [r4, #392] @ 0x188 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #424] @ 0x1a8 │ │ │ │ mov r1, r5 │ │ │ │ bl 5233b0 │ │ │ │ @@ -183991,38 +183991,38 @@ │ │ │ │ ldr r1, [pc, #108] @ 2fc7ec │ │ │ │ ldr r0, [pc, #108] @ 2fc7f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51f6bc │ │ │ │ b 2fc5f8 │ │ │ │ ldr r0, [r4, #288] @ 0x120 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r4, #300] @ 0x12c │ │ │ │ b 2fc6b0 │ │ │ │ - addeq pc, r2, r7, lsr r2 @ │ │ │ │ - rsbeq r8, lr, r0, lsl #7 │ │ │ │ - rsbeq r8, lr, r0, ror #2 │ │ │ │ - addeq pc, r2, r7, ror r1 @ │ │ │ │ - @ instruction: 0x006e8190 │ │ │ │ - @ instruction: 0x006e8090 │ │ │ │ - strdeq r8, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r8, lr, r0, rrx │ │ │ │ - @ instruction: 0x006e8198 │ │ │ │ - rsbeq r7, lr, r8, lsr #31 │ │ │ │ - rsbeq r8, lr, r8, asr #1 │ │ │ │ + ldrdeq pc, [r2], r7 │ │ │ │ + rsbeq r8, lr, r0, lsr #8 │ │ │ │ + rsbeq r8, lr, r0, lsl #4 │ │ │ │ + addeq pc, r2, r7, lsl r2 @ │ │ │ │ + rsbeq r8, lr, r0, lsr r2 │ │ │ │ + rsbeq r8, lr, r0, lsr r1 │ │ │ │ + @ instruction: 0x006e8298 │ │ │ │ + rsbeq r8, lr, r0, lsl #2 │ │ │ │ + rsbeq r8, lr, r8, lsr r2 │ │ │ │ + rsbeq r8, lr, r8, asr #32 │ │ │ │ + rsbeq r8, lr, r8, ror #2 │ │ │ │ + rsbeq r8, lr, r8, lsr #32 │ │ │ │ + umulleq pc, r2, r0, r0 @ │ │ │ │ + rsbeq r8, lr, r4, lsr r0 │ │ │ │ + rsbeq r8, lr, r0, asr #32 │ │ │ │ + rsbeq r8, lr, ip, lsl #2 │ │ │ │ + @ instruction: 0x006e7f9c │ │ │ │ + rsbeq r8, lr, r4, asr r1 │ │ │ │ rsbeq r7, lr, r8, lsl #31 │ │ │ │ - strdeq lr, [r2], r0 │ │ │ │ - @ instruction: 0x006e7f94 │ │ │ │ - rsbeq r7, lr, r0, lsr #31 │ │ │ │ - rsbeq r8, lr, ip, rrx │ │ │ │ - strdeq r7, [lr], #-236 @ 0xffffff14 @ │ │ │ │ - strheq r8, [lr], #-4 @ │ │ │ │ - rsbeq r7, lr, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #372] @ 2fc980 │ │ │ │ ldr sl, [pc, #372] @ 2fc984 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -184033,29 +184033,29 @@ │ │ │ │ add r3, r3, #12 │ │ │ │ add sl, pc, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #14 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr fp, [pc, #324] @ 2fc98c │ │ │ │ ldr r9, [pc, #324] @ 2fc990 │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ bl 3a5384 │ │ │ │ add ip, r6, #16 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [r0, #392] @ 0x188 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a4f08 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #400] @ 0x190 │ │ │ │ beq 2fc93c │ │ │ │ @@ -184075,21 +184075,21 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a4c28 │ │ │ │ add r6, r6, #24 │ │ │ │ str r0, [r4, #288] @ 0x120 │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r1, [pc, #164] @ 2fc994 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #144] @ 2fc998 │ │ │ │ ldr r1, [r4, #392] @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ blx r5 │ │ │ │ @@ -184105,31 +184105,31 @@ │ │ │ │ add r3, r6, #1136 @ 0x470 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #80] @ 2fc9a0 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strdeq lr, [r2], r8 │ │ │ │ - rsbeq r7, lr, ip, lsl #29 │ │ │ │ - rsbeq r7, lr, r0, lsr lr │ │ │ │ - rsbeq r7, lr, r4, asr lr │ │ │ │ - rsbeq r7, lr, r0, lsr #28 │ │ │ │ - ldrdeq r7, [lr], #-216 @ 0xffffff28 @ │ │ │ │ + umulleq lr, r2, r8, pc @ │ │ │ │ + rsbeq r7, lr, ip, lsr #30 │ │ │ │ + ldrdeq r7, [lr], #-224 @ 0xffffff20 @ │ │ │ │ + strdeq r7, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r7, lr, r0, asr #29 │ │ │ │ + rsbeq r7, lr, r8, ror lr │ │ │ │ @ instruction: 0xfffff61c │ │ │ │ - rsbeq r7, lr, ip, ror pc │ │ │ │ + rsbeq r8, lr, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ ldr ip, [pc, #56] @ 2fc9e8 │ │ │ │ lsr r0, r0, #12 │ │ │ │ lsr r1, r1, #12 │ │ │ │ add ip, pc, ip │ │ │ │ and r0, r0, #3 │ │ │ │ @@ -184140,33 +184140,33 @@ │ │ │ │ str r1, [r3] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addeq pc, r2, r0, ror #4 │ │ │ │ + addeq pc, r2, r0, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 2fca54 │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ and r1, ip, r1, lsr #16 │ │ │ │ and r4, ip, r0, lsr #16 │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, #64] @ 2fca58 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ add r1, r4, #2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [pc, #36] @ 2fca58 │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ str r0, [r5] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -184175,28 +184175,28 @@ │ │ │ │ andseq r8, r5, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 2fca9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ ldr r3, [pc, #32] @ 2fcaa0 │ │ │ │ ldr r1, [pc, #32] @ 2fcaa4 │ │ │ │ ldr r0, [pc, #32] @ 2fcaa8 │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 2f64d0 │ │ │ │ addeq r3, ip, ip, asr #24 │ │ │ │ - rsbeq r7, lr, r8, lsl #29 │ │ │ │ - rsbeq r7, lr, ip, lsl #29 │ │ │ │ - rsbeq r7, lr, r0, lsr #29 │ │ │ │ + rsbeq r7, lr, r8, lsr #30 │ │ │ │ + rsbeq r7, lr, ip, lsr #30 │ │ │ │ + rsbeq r7, lr, r0, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, #1 │ │ │ │ @@ -184429,28 +184429,28 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r7, sl} │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 2fcf4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 2fcc78 │ │ │ │ ldr r3, [pc, #156] @ 2fcf50 │ │ │ │ ldr r2, [pc, #156] @ 2fcf54 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ @@ -184464,39 +184464,39 @@ │ │ │ │ b 2fcce4 │ │ │ │ ldr r0, [pc, #112] @ 2fcf58 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 2fcc78 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq sp, sl, r0, asr #31 │ │ │ │ addseq sp, sl, r4, lsr #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r3, ip, r8, lsr #22 │ │ │ │ - rsbeq r7, lr, r4, lsr #27 │ │ │ │ - rsbeq r9, lr, ip, lsl #14 │ │ │ │ - rsbeq r7, lr, r0, lsl #27 │ │ │ │ - rsbseq r5, r2, r4, ror r2 │ │ │ │ + rsbeq r7, lr, r4, asr #28 │ │ │ │ + rsbeq r9, lr, ip, lsr #15 │ │ │ │ + rsbeq r7, lr, r0, lsr #28 │ │ │ │ + rsbseq r5, r2, r4, lsl r3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbeq r7, lr, r0, lsl #25 │ │ │ │ + rsbeq r7, lr, r0, lsr #26 │ │ │ │ andeq r1, r0, r0, lsr #3 │ │ │ │ @ instruction: 0x009addf0 │ │ │ │ - rsbeq r7, lr, r4, asr fp │ │ │ │ + strdeq r7, [lr], #-180 @ 0xffffff4c @ │ │ │ │ andeq r1, r0, ip, asr r0 │ │ │ │ andeq r3, r0, r8, asr #28 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, lr, r0, asr #21 │ │ │ │ + rsbeq r7, lr, r0, ror #22 │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ - rsbeq r7, lr, ip, lsl #22 │ │ │ │ - strheq r7, [lr], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r7, lr, ip, lsr #23 │ │ │ │ + rsbeq r7, lr, r4, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r6, r0, #1984 @ 0x7c0 │ │ │ │ add r4, r6, #4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -184630,24 +184630,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 2fd474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 2fd084 │ │ │ │ add r4, r0, #1968 @ 0x7b0 │ │ │ │ mov r6, #2 │ │ │ │ ldr r3, [pc, #660] @ 2fd464 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -184696,24 +184696,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 2fd47c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 2fd084 │ │ │ │ ldr r3, [pc, #432] @ 2fd480 │ │ │ │ adds r2, r2, r3 │ │ │ │ sbc r3, r3, r3 │ │ │ │ lsr r2, r2, #3 │ │ │ │ orr r2, r2, r3, lsl #29 │ │ │ │ @@ -184769,69 +184769,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 2fd488 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 2fd1e0 │ │ │ │ ldr r0, [pc, #156] @ 2fd48c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 2fd084 │ │ │ │ ldr r0, [pc, #128] @ 2fd490 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 2fd1e0 │ │ │ │ ldr r0, [pc, #104] @ 2fd494 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 2fd084 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq sp, sl, ip, ror #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009adad8 │ │ │ │ - addeq lr, r2, r8, lsr #22 │ │ │ │ + addeq lr, r2, r8, asr #23 │ │ │ │ umullseq sp, sl, r0, sl │ │ │ │ - ldrdeq lr, [r2], sl │ │ │ │ + addeq lr, r2, sl, ror fp │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r0, asr #14 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r7, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r7, lr, r0, asr r9 │ │ │ │ andeq r2, r0, r8, lsl #30 │ │ │ │ - rsbeq r7, lr, r4, lsr #14 │ │ │ │ + rsbeq r7, lr, r4, asr #15 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ andeq r2, r0, r0, lsl sp │ │ │ │ - rsbeq r7, lr, r0, lsl #14 │ │ │ │ - strheq r7, [lr], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r7, lr, r0, lsl #14 │ │ │ │ - strdeq r7, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r7, lr, r0, lsr #15 │ │ │ │ + rsbeq r7, lr, r4, asr r7 │ │ │ │ + rsbeq r7, lr, r0, lsr #15 │ │ │ │ + @ instruction: 0x006e7698 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #228] @ 2fd594 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #224] @ 2fd598 │ │ │ │ @@ -184839,15 +184839,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r7, [pc, #192] @ 2fd5a0 │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ @@ -184877,28 +184877,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #148 @ 0x94 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 43e2f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2fcaac │ │ │ │ - addeq lr, r2, ip, asr r7 │ │ │ │ - rsbeq r7, lr, r8, ror r6 │ │ │ │ - rsbeq r7, lr, r8, asr #8 │ │ │ │ - rsbeq r7, lr, r0, asr r4 │ │ │ │ + strdeq lr, [r2], ip │ │ │ │ + rsbeq r7, lr, r8, lsl r7 │ │ │ │ + rsbeq r7, lr, r8, ror #9 │ │ │ │ + strdeq r7, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ addeq r3, ip, ip, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 2fd694 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -184907,25 +184907,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 2fd698 │ │ │ │ ldr r1, [pc, #196] @ 2fd69c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #176] @ 2fd6a0 │ │ │ │ ldr r1, [pc, #176] @ 2fd6a4 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #144] @ 2fd6a8 │ │ │ │ ldr r2, [pc, #144] @ 2fd6ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #136] @ 2fd6b0 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #132] @ 2fd6b4 │ │ │ │ @@ -184943,34 +184943,34 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r1, [pc, #72] @ 2fd6c8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c1ac │ │ │ │ - addeq lr, r2, r4, asr r6 │ │ │ │ - rsbeq sl, sp, r4, asr r1 │ │ │ │ - rsbseq r7, r7, r0, ror #12 │ │ │ │ - rsbeq r6, lr, r4, asr #18 │ │ │ │ - rsbeq pc, sp, ip, ror #26 │ │ │ │ + b 74c254 │ │ │ │ + strdeq lr, [r2], r4 │ │ │ │ + strdeq sl, [sp], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r7, r7, r0, lsl #14 │ │ │ │ + rsbeq r6, lr, r4, ror #19 │ │ │ │ + rsbeq pc, sp, ip, lsl #28 │ │ │ │ @ instruction: 0x000008bc │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andpl r1, r0, r4, ror r2 │ │ │ │ mcrrmi 9, 4, r4, ip, cr2 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ addeq r3, ip, ip, rrx │ │ │ │ - strheq r7, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r7, lr, ip, asr r3 │ │ │ │ andeq r0, r0, r4, lsl r8 │ │ │ │ addseq r2, r8, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-176] @ 0xffffff50 │ │ │ │ @@ -185071,29 +185071,29 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ sub ip, r5, #48 @ 0x30 │ │ │ │ movcc r6, r4 │ │ │ │ movcs r6, #4096 @ 0x1000 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r3, r5, #24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ bl 522d5c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2fd830 │ │ │ │ ldr lr, [sp, #76] @ 0x4c │ │ │ │ @@ -185173,15 +185173,15 @@ │ │ │ │ strb r8, [r5, #-36] @ 0xffffffdc │ │ │ │ ldm r7, {r0, r1} │ │ │ │ sub r2, r5, #32 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #24 │ │ │ │ @@ -185189,15 +185189,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ asr r2, r6, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ subs r4, r4, r6 │ │ │ │ add sl, sl, r6 │ │ │ │ add r9, r9, r6 │ │ │ │ beq 2fda84 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ movcc r2, r4 │ │ │ │ @@ -185257,23 +185257,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 2fdcac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2fdab4 │ │ │ │ ldr r3, [pc, #292] @ 2fdcb0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2fd970 │ │ │ │ @@ -185296,64 +185296,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 2fdcb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2fd970 │ │ │ │ mov r9, r4 │ │ │ │ b 2fd8d8 │ │ │ │ ldr r0, [pc, #112] @ 2fdcb8 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2fd970 │ │ │ │ ldr r0, [pc, #72] @ 2fdcbc │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2fdab4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq sp, sl, ip, lsl r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009ad3dc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sp, sl, r4, lsr #3 │ │ │ │ - rsbeq r7, lr, r8, ror #1 │ │ │ │ - strdeq r7, [lr], #-8 @ │ │ │ │ + rsbeq r7, lr, r8, lsl #3 │ │ │ │ + @ instruction: 0x006e7198 │ │ │ │ andeq r2, r0, ip, ror #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r6, [lr], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r7, lr, r8, ror r0 │ │ │ │ andeq r4, r0, r0, ror #28 │ │ │ │ - strheq r6, [lr], #-240 @ 0xffffff10 @ │ │ │ │ - strdeq r6, [lr], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r6, lr, r8, lsl pc │ │ │ │ + rsbeq r7, lr, r0, asr r0 │ │ │ │ + @ instruction: 0x006e709c │ │ │ │ + strheq r6, [lr], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #372] @ 2fde4c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #368] @ 2fde50 │ │ │ │ @@ -185474,36 +185474,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2fcaac │ │ │ │ - addeq sp, r2, r0, ror sp │ │ │ │ - rsbeq r6, lr, ip, lsl #25 │ │ │ │ - rsbeq r6, lr, ip, asr sl │ │ │ │ + addeq sp, r2, r0, lsl lr │ │ │ │ + rsbeq r6, lr, ip, lsr #26 │ │ │ │ + strdeq r6, [lr], #-172 @ 0xffffff54 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2fdf54 │ │ │ │ ldr r2, [pc, #96] @ 2fdf58 │ │ │ │ ldr r1, [pc, #96] @ 2fdf5c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #1988] @ 0x7c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 520bd8 │ │ │ │ ldr r1, [r4, #1992] @ 0x7c8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -185511,17 +185511,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #1996] @ 0x7cc │ │ │ │ bl 522688 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 523c28 │ │ │ │ - addeq sp, r2, ip, lsl sp │ │ │ │ - rsbeq r6, lr, r8, lsr ip │ │ │ │ - rsbeq r6, lr, r0, lsl #20 │ │ │ │ + @ instruction: 0x0082ddbc │ │ │ │ + ldrdeq r6, [lr], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r6, lr, r0, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r3, r2, #48 @ 0x30 │ │ │ │ ldr lr, [pc, #1448] @ 2fe528 │ │ │ │ @@ -185623,24 +185623,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 2fe558 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2fe014 │ │ │ │ lsr r2, r2, #3 │ │ │ │ rsb r2, r2, #388 @ 0x184 │ │ │ │ add r2, r2, #2 │ │ │ │ and r2, r2, #20 │ │ │ │ lsr r3, r2, #1 │ │ │ │ add r3, r3, r2, lsr #2 │ │ │ │ @@ -185709,23 +185709,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #732] @ 2fe568 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2fe014 │ │ │ │ tst r4, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #2004] @ 0x7d4 │ │ │ │ and ip, r4, #1024 @ 0x400 │ │ │ │ and r3, r4, #512 @ 0x200 │ │ │ │ beq 2fe310 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -185823,23 +185823,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2fe578 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 2fe014 │ │ │ │ cmp ip, #0 │ │ │ │ beq 2fe2bc │ │ │ │ b 2fe374 │ │ │ │ ldr r2, [pc, #268] @ 2fe57c │ │ │ │ ldr r3, [pc, #184] @ 2fe52c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -185851,15 +185851,15 @@ │ │ │ │ bne 2fe3a0 │ │ │ │ ldr r0, [pc, #236] @ 2fe580 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r2, [pc, #212] @ 2fe584 │ │ │ │ ldr r3, [pc, #120] @ 2fe52c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -185868,15 +185868,15 @@ │ │ │ │ ldr r0, [pc, #180] @ 2fe588 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r2, [pc, #152] @ 2fe58c │ │ │ │ ldr r3, [pc, #52] @ 2fe52c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -185887,70 +185887,70 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ b 2fe4e0 │ │ │ │ umullseq ip, sl, r8, fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, sl, r4, lsl #23 │ │ │ │ - addeq sp, r2, r8, lsl ip │ │ │ │ + @ instruction: 0x0082dcb8 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, sl, r0, lsl #22 │ │ │ │ - addeq sp, r2, r1, lsr #23 │ │ │ │ + addeq sp, r2, r1, asr #24 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ andeq r2, r0, r8, asr #31 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, lr, r4, ror #24 │ │ │ │ + rsbeq r6, lr, r4, lsl #26 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r4, ror #31 │ │ │ │ - rsbeq r6, lr, r8, lsr #20 │ │ │ │ + rsbeq r6, lr, r8, asr #21 │ │ │ │ addseq ip, sl, ip, lsr r8 │ │ │ │ addseq ip, sl, r0, lsr #15 │ │ │ │ andeq r3, r0, ip, ror #4 │ │ │ │ - rsbeq r6, lr, r4, ror #17 │ │ │ │ + rsbeq r6, lr, r4, lsl #19 │ │ │ │ addseq ip, sl, ip, lsr #13 │ │ │ │ - ldrdeq r6, [lr], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r6, lr, r8, ror r9 │ │ │ │ addseq ip, sl, ip, ror #12 │ │ │ │ - rsbeq r6, lr, r8, lsl #18 │ │ │ │ + rsbeq r6, lr, r8, lsr #19 │ │ │ │ addseq ip, sl, r8, lsr #12 │ │ │ │ - rsbeq r6, lr, r0, ror #15 │ │ │ │ + rsbeq r6, lr, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 2fe5d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ ldr r3, [pc, #28] @ 2fe5d4 │ │ │ │ ldr r1, [pc, #28] @ 2fe5d8 │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ b 2f64d0 │ │ │ │ addeq r2, ip, r0, asr #4 │ │ │ │ - rsbeq r6, lr, r4, lsr #17 │ │ │ │ - rsbeq r6, lr, r0, lsr #17 │ │ │ │ + rsbeq r6, lr, r4, asr #18 │ │ │ │ + rsbeq r6, lr, r0, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 2fe660 │ │ │ │ ldr r2, [pc, #108] @ 2fe664 │ │ │ │ ldr r1, [pc, #108] @ 2fe668 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #80] @ 2fe66c │ │ │ │ ldr ip, [pc, #80] @ 2fe670 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [pc, #76] @ 2fe674 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -185961,21 +185961,21 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ str lr, [r0, #56] @ 0x38 │ │ │ │ str ip, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c1ac │ │ │ │ - addeq sp, r2, r4, asr r6 │ │ │ │ - rsbeq r9, sp, r4, lsr #2 │ │ │ │ - rsbseq r6, r7, r4, lsr r6 │ │ │ │ + b 74c254 │ │ │ │ + strdeq sp, [r2], r4 │ │ │ │ + rsbeq r9, sp, r4, asr #3 │ │ │ │ + ldrsbeq r6, [r7], #-100 @ 0xffffff9c @ │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ addeq r2, ip, r4, asr #3 │ │ │ │ - rsbeq r6, lr, r4, lsr r8 │ │ │ │ + ldrdeq r6, [lr], #-132 @ 0xffffff7c @ │ │ │ │ @ instruction: 0x009814bc │ │ │ │ mov r2, #1 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ b 2fedf8 │ │ │ │ mov r3, r2 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ mov r2, #1 │ │ │ │ @@ -186000,15 +186000,15 @@ │ │ │ │ bl 522d5c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2fe710 │ │ │ │ ldr sl, [r7, #164] @ 0xa4 │ │ │ │ ldr r1, [r8, #208] @ 0xd0 │ │ │ │ asr r4, r4, sl │ │ │ │ add r0, r4, r5 │ │ │ │ - bl 9d5028 │ │ │ │ + bl 9d50d0 │ │ │ │ sub r6, r6, r4 │ │ │ │ cmp r6, #0 │ │ │ │ add r9, r9, r4 │ │ │ │ mov r5, r1 │ │ │ │ bne 2fe6c4 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #0 │ │ │ │ @@ -186055,15 +186055,15 @@ │ │ │ │ cmp r6, #0 │ │ │ │ bne 2fe7e8 │ │ │ │ str r6, [r5, #160] @ 0xa0 │ │ │ │ ldr r3, [pc, #84] @ 2fe820 │ │ │ │ ldr r2, [r5, #148] @ 0x94 │ │ │ │ smull r0, r1, r7, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2ffc58 │ │ │ │ ldr r3, [r5, #172] @ 0xac │ │ │ │ ldr r1, [r5, #148] @ 0x94 │ │ │ │ mov r2, r6 │ │ │ │ @@ -186100,30 +186100,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #14 │ │ │ │ mov r2, r9 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr sl, [pc, #632] @ 2feb0c │ │ │ │ ldr r6, [pc, #632] @ 2feb10 │ │ │ │ add sl, pc, sl │ │ │ │ add r6, pc, r6 │ │ │ │ mov fp, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ bl 3a5384 │ │ │ │ add ip, r5, #28 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ mov r2, r7 │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -186206,21 +186206,21 @@ │ │ │ │ add r1, r4, r1 │ │ │ │ and r2, r2, #3840 @ 0xf00 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ bl 3a5090 │ │ │ │ ldr r0, [r7, #228] @ 0xe4 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r1, [pc, #236] @ 2feb28 │ │ │ │ mov r2, r9 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #216] @ 2feb2c │ │ │ │ ldr r1, [r4, #116] @ 0x74 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r7, #228] @ 0xe4 │ │ │ │ blx r5 │ │ │ │ @@ -186242,44 +186242,44 @@ │ │ │ │ ldr ip, [pc, #132] @ 2feb30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r5, #32 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ mov r1, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2fe900 │ │ │ │ mov r0, r8 │ │ │ │ bl 523c28 │ │ │ │ ldr ip, [pc, #92] @ 2feb34 │ │ │ │ ldr r2, [pc, #92] @ 2feb38 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r3, r5, #32 │ │ │ │ mov r1, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 2fe900 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq sp, r2, r4, lsl r4 │ │ │ │ + @ instruction: 0x0082d4b4 │ │ │ │ addseq ip, sl, ip, asr #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r5, lr, r8, asr #28 │ │ │ │ - rsbeq r5, lr, ip, ror #27 │ │ │ │ - rsbeq r6, lr, r4, ror #11 │ │ │ │ - rsbeq r6, lr, r4, asr #11 │ │ │ │ + rsbeq r5, lr, r8, ror #29 │ │ │ │ + rsbeq r5, lr, ip, lsl #29 │ │ │ │ + rsbeq r6, lr, r4, lsl #13 │ │ │ │ + rsbeq r6, lr, r4, ror #12 │ │ │ │ addseq ip, sl, r4, lsl r2 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ addeq r1, ip, ip, lsl lr │ │ │ │ andseq r1, r0, r8, ror #1 │ │ │ │ andseq r1, r0, ip, lsl #2 │ │ │ │ - rsbeq r5, lr, r8, lsl #25 │ │ │ │ + rsbeq r5, lr, r8, lsr #26 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq r5, lr, r4, lsl lr │ │ │ │ - strheq r6, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ + strheq r5, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r6, lr, r0, asr r4 │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -186298,25 +186298,25 @@ │ │ │ │ mov r8, r1 │ │ │ │ add r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r0, [r9, #228] @ 0xe4 │ │ │ │ add r1, r1, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r1] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r3, [pc, #296] @ 2fecd4 │ │ │ │ ldr r2, [pc, #296] @ 2fecd8 │ │ │ │ ldr r1, [pc, #296] @ 2fecdc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #22 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ add r6, sp, #28 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ sub r4, r4, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 24a67c │ │ │ │ @@ -186375,31 +186375,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009abfb0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sp, r2, r0, lsr #1 │ │ │ │ - strdeq r5, [lr], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r5, lr, ip, lsl #22 │ │ │ │ + addeq sp, r2, r0, asr #2 │ │ │ │ + @ instruction: 0x006e5b98 │ │ │ │ + rsbeq r5, lr, ip, lsr #23 │ │ │ │ umullseq fp, sl, ip, lr │ │ │ │ │ │ │ │ 002fece4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ mov r1, #1 │ │ │ │ add r3, r5, #1048576 @ 0x100000 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ mov r4, r2 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldr r3, [r5, #168] @ 0xa8 │ │ │ │ mov r0, r4 │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [r5, #168] @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -186413,15 +186413,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ mov r1, #0 │ │ │ │ add r3, r4, #1048576 @ 0x100000 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r4, #168] @ 0xa8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -186434,34 +186434,34 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, r5, #1048576 @ 0x100000 │ │ │ │ add r4, r4, #4096 @ 0x1000 │ │ │ │ ldr r0, [r4, #228] @ 0xe4 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #56] @ 2fedec │ │ │ │ ldr r2, [pc, #56] @ 2fedf0 │ │ │ │ ldr r1, [pc, #56] @ 2fedf4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [r5, #116] @ 0x74 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ ldr r0, [r4, #228] @ 0xe4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ - umulleq ip, r2, r8, lr │ │ │ │ - strdeq r5, [lr], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r5, lr, r0, lsl #18 │ │ │ │ + addeq ip, r2, r8, lsr pc │ │ │ │ + @ instruction: 0x006e5990 │ │ │ │ + rsbeq r5, lr, r0, lsr #19 │ │ │ │ │ │ │ │ 002fedf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #4] │ │ │ │ @@ -186605,17 +186605,17 @@ │ │ │ │ ldr r1, [r0, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 2fed38 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b 2fef08 │ │ │ │ andeq pc, r0, pc, lsl #30 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ - addeq ip, r2, r2, asr lr │ │ │ │ + strdeq ip, [r2], r2 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - strdeq ip, [r2], ip @ │ │ │ │ + umulleq ip, r2, ip, lr │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ │ │ │ │ 002ff05c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -187006,17 +187006,17 @@ │ │ │ │ bl 2fece4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strh r0, [r6, #2] │ │ │ │ b 2ff4b4 │ │ │ │ mov r6, r2 │ │ │ │ b 2ff5c4 │ │ │ │ andeq pc, r0, pc, lsl #30 │ │ │ │ - addeq ip, r2, r0, lsl #24 │ │ │ │ - @ instruction: 0x0082cbb8 │ │ │ │ - addeq ip, r2, ip, lsl #23 │ │ │ │ + addeq ip, r2, r0, lsr #25 │ │ │ │ + addeq ip, r2, r8, asr ip │ │ │ │ + addeq ip, r2, ip, lsr #24 │ │ │ │ │ │ │ │ 002ff694 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr lr, [r0, #12] │ │ │ │ ldrb ip, [r4, #413] @ 0x19d │ │ │ │ cmp lr, #3 │ │ │ │ @@ -187147,20 +187147,20 @@ │ │ │ │ ldrh r3, [r9, #-22] @ 0xffffffea │ │ │ │ ldrb r8, [fp, #319] @ 0x13f │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r9, #-12] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ orr r5, r5, r3, lsl #16 │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ and r8, r8, #31 │ │ │ │ add r8, r8, #1 │ │ │ │ mov r1, r8 │ │ │ │ rsb r0, r0, r0, lsl #3 │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ ldrh r3, [r9, #-20] @ 0xffffffec │ │ │ │ ldrh r1, [r9, #-8] │ │ │ │ ldrh r6, [r9, #-14] │ │ │ │ lsr r1, r1, #8 │ │ │ │ and r2, r1, #15 │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -187178,19 +187178,19 @@ │ │ │ │ and r3, r3, #65280 @ 0xff00 │ │ │ │ lsl r2, r3, #5 │ │ │ │ ldrh r3, [r9, #-16] │ │ │ │ str r2, [sp, #24] │ │ │ │ and r3, r3, #65280 @ 0xff00 │ │ │ │ lsl r2, r3, #5 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ mov r1, r8 │ │ │ │ rsb r0, r0, r0, lsl #3 │ │ │ │ lsl r0, r0, #1 │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ tst r2, #16384 @ 0x4000 │ │ │ │ ldrne r3, [sp, #12] │ │ │ │ rsbne r3, r3, #0 │ │ │ │ strne r3, [sp, #12] │ │ │ │ tst r4, #16384 @ 0x4000 │ │ │ │ rsbne r3, r0, #0 │ │ │ │ @@ -187402,15 +187402,15 @@ │ │ │ │ ldr r8, [r0, #16] │ │ │ │ mov r3, #20480 @ 0x5000 │ │ │ │ mvn r2, #79 @ 0x4f │ │ │ │ smlabb r6, r6, r2, r3 │ │ │ │ add r8, r1, r8 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d4de8 │ │ │ │ + bl 9d4e90 │ │ │ │ cmp r8, r6 │ │ │ │ movcc r6, #0 │ │ │ │ str r1, [r5, #16] │ │ │ │ ldrb r3, [r4, #222] @ 0xde │ │ │ │ bcs 2ffdf8 │ │ │ │ tst r3, #2 │ │ │ │ beq 2ffdb4 │ │ │ │ @@ -187418,15 +187418,15 @@ │ │ │ │ ldrb r8, [r4, #316] @ 0x13c │ │ │ │ ldr r2, [pc, #412] @ 2ffe6c │ │ │ │ add r7, r7, r3 │ │ │ │ mov r3, #81920 @ 0x14000 │ │ │ │ smlabb r8, r8, r2, r3 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9d4de8 │ │ │ │ + bl 9d4e90 │ │ │ │ cmp r7, r8 │ │ │ │ str r1, [r5, #20] │ │ │ │ bcc 2ffdb4 │ │ │ │ ldrb r3, [r4, #222] @ 0xde │ │ │ │ tst r3, #32 │ │ │ │ ldrbeq r3, [r4, #221] @ 0xdd │ │ │ │ mvneq r3, r3 │ │ │ │ @@ -187532,90 +187532,90 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #72] @ 2ffeec │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ ldr r2, [pc, #28] @ 2ffef0 │ │ │ │ ldr r1, [pc, #28] @ 2ffef4 │ │ │ │ ldr r0, [pc, #28] @ 2ffef8 │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2f6440 │ │ │ │ addeq r0, ip, r8, lsr #20 │ │ │ │ andeq r0, r0, r0, lsr #22 │ │ │ │ - ldrdeq r4, [lr], #-240 @ 0xffffff10 @ │ │ │ │ - ldrdeq r4, [lr], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r5, lr, r0, ror r0 │ │ │ │ + rsbeq r5, lr, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 2fffc4 │ │ │ │ ldr r2, [pc, #176] @ 2fffc8 │ │ │ │ ldr r1, [pc, #176] @ 2fffcc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #144] @ 2fffd0 │ │ │ │ ldr r1, [pc, #144] @ 2fffd4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #112] @ 2fffd8 │ │ │ │ ldr r2, [pc, #112] @ 2fffdc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #108] @ 2fffe0 │ │ │ │ ldr ip, [pc, #108] @ 2fffe4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #96] @ 2fffe8 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ strh ip, [r0, #108] @ 0x6c │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [pc, #76] @ 2fffec │ │ │ │ ldr r1, [pc, #76] @ 2ffff0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c1ac │ │ │ │ - addeq fp, r2, ip, lsr lr │ │ │ │ - rsbeq r7, sp, r4, lsl #16 │ │ │ │ - rsbseq r4, r7, r4, lsl sp │ │ │ │ - strdeq r3, [lr], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq sp, sp, ip, lsl r4 │ │ │ │ + b 74c254 │ │ │ │ + ldrdeq fp, [r2], ip │ │ │ │ + rsbeq r7, sp, r4, lsr #17 │ │ │ │ + ldrheq r4, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x006e4094 │ │ │ │ + strheq sp, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ andeq r0, r0, ip, asr #28 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ addeq r0, ip, r8, lsr #18 │ │ │ │ addseq pc, r7, r8, lsl #28 │ │ │ │ @@ -187748,47 +187748,47 @@ │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ bl 24a9dc <__fprintf_chk@plt> │ │ │ │ b 30013c │ │ │ │ @ instruction: 0x009aaadc │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r4, lr, r0, lsl lr │ │ │ │ - rsbeq r4, lr, r8, ror #27 │ │ │ │ - addeq fp, r2, ip, asr ip │ │ │ │ - rsbeq r4, lr, r0, asr #27 │ │ │ │ - strdeq fp, [r2], r4 │ │ │ │ - rsbseq r1, r6, r4, ror #20 │ │ │ │ - rsbeq r4, lr, r8, asr sp │ │ │ │ - rsbeq r4, lr, ip, lsr #26 │ │ │ │ - rsbseq r1, r6, ip, ror #19 │ │ │ │ - addeq fp, r2, r0, ror fp │ │ │ │ - ldrdeq r4, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + strheq r4, [lr], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r4, lr, r8, lsl #29 │ │ │ │ + strdeq fp, [r2], ip │ │ │ │ + rsbeq r4, lr, r0, ror #28 │ │ │ │ + umulleq fp, r2, r4, ip │ │ │ │ + rsbseq r1, r6, r4, lsl #22 │ │ │ │ + strdeq r4, [lr], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r4, lr, ip, asr #27 │ │ │ │ + rsbseq r1, r6, ip, lsl #21 │ │ │ │ + addeq fp, r2, r0, lsl ip │ │ │ │ + rsbeq r4, lr, r4, ror sp │ │ │ │ b 2ffff4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r3, [r4, #2824] @ 0xb08 │ │ │ │ ldr r2, [r4, #2828] @ 0xb0c │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc r1, r1, r2 │ │ │ │ adds r2, r3, r3 │ │ │ │ adc ip, r1, r1 │ │ │ │ adds r0, r2, r3 │ │ │ │ adc r1, r1, ip │ │ │ │ lsl r1, r1, #3 │ │ │ │ orr r1, r1, r0, lsr #29 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ lsl r0, r0, #3 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ str r0, [r4, #1848] @ 0x738 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -187813,20 +187813,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ mov r2, r6 │ │ │ │ mov sl, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r9, #0 │ │ │ │ str r9, [sp, #16] │ │ │ │ ldr r8, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754af4 │ │ │ │ + bl 754b9c │ │ │ │ mov r3, #1 │ │ │ │ str r0, [r4, #1744] @ 0x6d0 │ │ │ │ strb r3, [r8, #61] @ 0x3d │ │ │ │ strb r3, [r8, #64] @ 0x40 │ │ │ │ ldr r2, [r4, #2856] @ 0xb28 │ │ │ │ cmp r2, #2 │ │ │ │ beq 300398 │ │ │ │ @@ -187847,61 +187847,61 @@ │ │ │ │ bne 300510 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq 300394 │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 300558 │ │ │ │ - bl 997e78 │ │ │ │ + bl 997f20 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ strd r2, [sp] │ │ │ │ add r5, r4, #2304 @ 0x900 │ │ │ │ ldr r2, [pc, #480] @ 300590 │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 707568 │ │ │ │ + bl 707610 │ │ │ │ ldr r2, [pc, #460] @ 300594 │ │ │ │ ldr r3, [pc, #460] @ 300598 │ │ │ │ add r8, r4, #2480 @ 0x9b0 │ │ │ │ mov r6, #8192 @ 0x2000 │ │ │ │ mov r7, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ add fp, r4, #2640 @ 0xa50 │ │ │ │ ldr r2, [pc, #388] @ 30059c │ │ │ │ mov r3, r8 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, fp │ │ │ │ strd r6, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 707e14 │ │ │ │ + bl 707ebc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 43e2f0 │ │ │ │ ldr ip, [pc, #308] @ 3005a0 │ │ │ │ ldr r2, [pc, #308] @ 3005a4 │ │ │ │ @@ -187909,24 +187909,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #276] @ 3005ac │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 74a0dc │ │ │ │ + bl 74a184 │ │ │ │ ldr r2, [pc, #244] @ 3005b0 │ │ │ │ ldr r3, [pc, #244] @ 3005b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #1820] @ 0x71c │ │ │ │ str r3, [r4, #1824] @ 0x720 │ │ │ │ ldr r2, [pc, #228] @ 3005b8 │ │ │ │ @@ -187948,18 +187948,18 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #1 │ │ │ │ bne 30037c │ │ │ │ ldr r1, [pc, #152] @ 3005bc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997454 │ │ │ │ + bl 9974fc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ b 3004cc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 3005c0 │ │ │ │ ldr r2, [pc, #120] @ 3005c4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ @@ -187969,36 +187969,36 @@ │ │ │ │ ldr r0, [pc, #104] @ 3005d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 3005d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - umulleq fp, r2, r4, sl │ │ │ │ + addeq fp, r2, r4, lsr fp │ │ │ │ addseq sl, sl, r4, asr #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r4, [lr], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r4, lr, r4, lsl #24 │ │ │ │ - rsbeq r4, lr, r8, ror #23 │ │ │ │ + @ instruction: 0x006e4c9c │ │ │ │ + rsbeq r4, lr, r4, lsr #25 │ │ │ │ + rsbeq r4, lr, r8, lsl #25 │ │ │ │ strdeq r0, [ip], r0 @ │ │ │ │ - ldrdeq r4, [lr], #-184 @ 0xffffff48 @ │ │ │ │ - @ instruction: 0x006e4b90 │ │ │ │ - addeq fp, r2, r8, ror #17 │ │ │ │ - strheq r7, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq r4, r7, r0, asr #15 │ │ │ │ - rsbeq r4, lr, r0, lsr fp │ │ │ │ + rsbeq r4, lr, r8, ror ip │ │ │ │ + rsbeq r4, lr, r0, lsr ip │ │ │ │ + addeq fp, r2, r8, lsl #19 │ │ │ │ + rsbeq r7, sp, r0, asr r3 │ │ │ │ + rsbseq r4, r7, r0, ror #16 │ │ │ │ + ldrdeq r4, [lr], #-176 @ 0xffffff50 @ │ │ │ │ andeq r1, r0, r0, lsl #18 │ │ │ │ andeq r1, r0, r4, lsr #6 │ │ │ │ addseq sl, sl, r8, asr #12 │ │ │ │ - rsbeq r4, lr, r8, lsl #20 │ │ │ │ - rsbeq r4, lr, ip, asr #19 │ │ │ │ + rsbeq r4, lr, r8, lsr #21 │ │ │ │ + rsbeq r4, lr, ip, ror #20 │ │ │ │ andeq r0, r0, r4, asr r4 │ │ │ │ - strdeq fp, [r2], r4 │ │ │ │ - rsbeq r4, lr, ip, ror r9 │ │ │ │ - rsbeq r4, lr, r4, lsl #20 │ │ │ │ + umulleq fp, r2, r4, r8 │ │ │ │ + rsbeq r4, lr, ip, lsl sl │ │ │ │ + rsbeq r4, lr, r4, lsr #21 │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ b 2ffff4 │ │ │ │ b 2ffff4 │ │ │ │ ldr r3, [r0, #1828] @ 0x724 │ │ │ │ tst r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -188015,42 +188015,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74d880 │ │ │ │ - addeq fp, r2, r0, asr #14 │ │ │ │ - rsbeq r7, sp, r4, lsl #2 │ │ │ │ - rsbseq r4, r7, r4, lsl r6 │ │ │ │ + b 74d928 │ │ │ │ + addeq fp, r2, r0, ror #15 │ │ │ │ + rsbeq r7, sp, r4, lsr #3 │ │ │ │ + ldrheq r4, [r7], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 300698 │ │ │ │ ldr r2, [pc, #48] @ 30069c │ │ │ │ ldr r1, [pc, #48] @ 3006a0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 438a8c │ │ │ │ - addeq fp, r2, ip, ror #13 │ │ │ │ - rsbeq r4, lr, r0, ror r8 │ │ │ │ - rsbeq r4, lr, r4, lsl #17 │ │ │ │ + addeq fp, r2, ip, lsl #15 │ │ │ │ + rsbeq r4, lr, r0, lsl r9 │ │ │ │ + rsbeq r4, lr, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #768] @ 3009c0 │ │ │ │ rsbs r2, r6, #380 @ 0x17c │ │ │ │ @@ -188201,15 +188201,15 @@ │ │ │ │ stm sp, {r9, fp} │ │ │ │ bl 24a9dc <__fprintf_chk@plt> │ │ │ │ b 300858 │ │ │ │ ldr r0, [pc, #212] @ 3009e8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r2, [r4, #2836] @ 0xb14 │ │ │ │ cmp r2, r9 │ │ │ │ bne 300844 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr r3, [r4, #2844] @ 0xb1c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -188246,26 +188246,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq sl, sl, r0, asr r4 │ │ │ │ addeq r0, ip, r0, lsl #7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - strdeq r4, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r4, lr, r8, asr #15 │ │ │ │ - rsbeq r4, lr, r8, asr r6 │ │ │ │ - rsbeq r4, lr, ip, asr r7 │ │ │ │ - rsbeq r4, lr, r8, lsl #12 │ │ │ │ - rsbeq r4, lr, ip, lsr r7 │ │ │ │ - ldrdeq r4, [lr], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r4, lr, r4, lsl #11 │ │ │ │ - @ instruction: 0x006e4690 │ │ │ │ - @ instruction: 0x0082b3b0 │ │ │ │ - rsbeq r4, lr, r8, lsr r5 │ │ │ │ - @ instruction: 0x006e4698 │ │ │ │ + @ instruction: 0x006e4790 │ │ │ │ + rsbeq r4, lr, r8, ror #16 │ │ │ │ + strdeq r4, [lr], #-104 @ 0xffffff98 @ │ │ │ │ + strdeq r4, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r4, lr, r8, lsr #13 │ │ │ │ + ldrdeq r4, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r4, lr, ip, ror r7 │ │ │ │ + rsbeq r4, lr, r4, lsr #12 │ │ │ │ + rsbeq r4, lr, r0, lsr r7 │ │ │ │ + addeq fp, r2, r0, asr r4 │ │ │ │ + ldrdeq r4, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r4, lr, r8, lsr r7 │ │ │ │ @ instruction: 0x000003bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ 300ac0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -188278,49 +188278,49 @@ │ │ │ │ ldr r1, [pc, #144] @ 300acc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r4, [pc, #116] @ 300ad0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ 300ad4 │ │ │ │ ldr r7, [r3, #60] @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d520 │ │ │ │ + bl 74d5c8 │ │ │ │ ldr r1, [pc, #96] @ 300ad8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74bb84 │ │ │ │ + bl 74bc2c │ │ │ │ ldr r3, [pc, #80] @ 300adc │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 74d9b4 │ │ │ │ + bl 74da5c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r4, lr, ip, lsl #11 │ │ │ │ - addeq fp, r2, r0, lsr #6 │ │ │ │ - rsbeq r6, sp, r4, ror #25 │ │ │ │ - ldrsheq r4, [r7], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r4, lr, ip, lsr #12 │ │ │ │ + addeq fp, r2, r0, asr #7 │ │ │ │ + rsbeq r6, sp, r4, lsl #27 │ │ │ │ + @ instruction: 0x00774294 │ │ │ │ addseq sl, sl, r4, asr #1 │ │ │ │ - strdeq r4, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ - strdeq pc, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + @ instruction: 0x006e4698 │ │ │ │ + @ instruction: 0x006df39c │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #676] @ 300da0 │ │ │ │ @@ -188493,37 +188493,37 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r5, #2844] @ 0xb1c │ │ │ │ str r3, [r5, #2848] @ 0xb20 │ │ │ │ b 300b90 │ │ │ │ addseq sl, sl, r8, lsl r0 │ │ │ │ addeq pc, fp, ip, asr #30 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r4, lr, ip, ror #5 │ │ │ │ - rsbeq r4, lr, ip, asr r4 │ │ │ │ - rsbeq r4, lr, r8, lsr r2 │ │ │ │ - rsbeq r4, lr, ip, lsr r3 │ │ │ │ - rsbeq r4, lr, r8, ror #3 │ │ │ │ - strheq r4, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r4, lr, r0, lsl #3 │ │ │ │ - rsbeq r4, lr, ip, lsl #5 │ │ │ │ + rsbeq r4, lr, ip, lsl #7 │ │ │ │ + strdeq r4, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrdeq r4, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrdeq r4, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r4, lr, r8, lsl #5 │ │ │ │ + rsbeq r4, lr, ip, asr r3 │ │ │ │ + rsbeq r4, lr, r0, lsr #4 │ │ │ │ + rsbeq r4, lr, ip, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #224] @ 300ec4 │ │ │ │ ldr r2, [pc, #224] @ 300ec8 │ │ │ │ ldr r1, [pc, #224] @ 300ecc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #192] @ 300ed0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, r3, #15232 @ 0x3b80 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -188532,15 +188532,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r1, [r3, #8] │ │ │ │ strne r1, [r4, r2] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ cmp ip, r3 │ │ │ │ bne 300e1c │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ add r3, r4, #2832 @ 0xb10 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r5, [r4, #1792] @ 0x700 │ │ │ │ cmp r5, #0 │ │ │ │ beq 300eb4 │ │ │ │ ldr r6, [pc, #108] @ 300ed4 │ │ │ │ ldr r8, [pc, #108] @ 300ed8 │ │ │ │ @@ -188550,48 +188550,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r4, #1836] @ 0x72c │ │ │ │ mov r1, #1 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ orr r3, r3, r1, lsl r2 │ │ │ │ str r3, [r4, #1836] @ 0x72c │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne 300e7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2ffff4 │ │ │ │ - addeq sl, r2, r0, ror pc │ │ │ │ - rsbeq r4, lr, ip, ror #1 │ │ │ │ - rsbeq r4, lr, r0, lsl #2 │ │ │ │ + addeq fp, r2, r0, lsl r0 │ │ │ │ + rsbeq r4, lr, ip, lsl #3 │ │ │ │ + rsbeq r4, lr, r0, lsr #3 │ │ │ │ addeq pc, fp, r8, asr ip @ │ │ │ │ - addeq sl, r2, ip, ror #29 │ │ │ │ - rsbeq r4, lr, r4, lsl r2 │ │ │ │ - rsbeq r4, lr, r8, lsr #4 │ │ │ │ + addeq sl, r2, ip, lsl #31 │ │ │ │ + strheq r4, [lr], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r4, lr, r8, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 300f64 │ │ │ │ ldr r2, [pc, #108] @ 300f68 │ │ │ │ ldr r1, [pc, #108] @ 300f6c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr ip, [pc, #80] @ 300f70 │ │ │ │ ldr r1, [pc, #80] @ 300f74 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ ldr ip, [pc, #64] @ 300f78 │ │ │ │ @@ -188602,47 +188602,47 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c1ac │ │ │ │ - addeq sl, r2, r8, asr lr │ │ │ │ - rsbeq r6, sp, r0, lsr #16 │ │ │ │ - rsbseq r3, r7, r0, lsr sp │ │ │ │ + b 74c254 │ │ │ │ + strdeq sl, [r2], r8 │ │ │ │ + rsbeq r6, sp, r0, asr #17 │ │ │ │ + ldrsbeq r3, [r7], #-208 @ 0xffffff30 @ │ │ │ │ andeq r0, r0, r8, ror #26 │ │ │ │ addseq lr, r7, ip, lsl #29 │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ - rsbeq r4, lr, r0, lsl #1 │ │ │ │ + rsbeq r4, lr, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 30102c │ │ │ │ ldr r2, [pc, #148] @ 301030 │ │ │ │ ldr r1, [pc, #148] @ 301034 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #116] @ 301038 │ │ │ │ ldr r1, [pc, #116] @ 30103c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #84] @ 301040 │ │ │ │ mov r3, #3 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 301044 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -188653,46 +188653,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0082adb8 │ │ │ │ - rsbeq r6, sp, r0, lsl #15 │ │ │ │ - @ instruction: 0x00773c90 │ │ │ │ - rsbeq r2, lr, r0, ror pc │ │ │ │ - @ instruction: 0x006dc398 │ │ │ │ + addeq sl, r2, r8, asr lr │ │ │ │ + rsbeq r6, sp, r0, lsr #16 │ │ │ │ + rsbseq r3, r7, r0, lsr sp │ │ │ │ + rsbeq r3, lr, r0, lsl r0 │ │ │ │ + rsbeq ip, sp, r8, lsr r4 │ │ │ │ andeq r2, r0, lr, lsr r9 │ │ │ │ - rsbeq r4, lr, ip, lsr #1 │ │ │ │ + rsbeq r4, lr, ip, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 3010f4 │ │ │ │ ldr r2, [pc, #148] @ 3010f8 │ │ │ │ ldr r1, [pc, #148] @ 3010fc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #116] @ 301100 │ │ │ │ ldr r1, [pc, #116] @ 301104 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #84] @ 301108 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 30110c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -188703,21 +188703,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq sl, [r2], r0 │ │ │ │ - strheq r6, [sp], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r3, r7, r8, asr #23 │ │ │ │ - rsbeq r2, lr, r8, lsr #29 │ │ │ │ - ldrdeq ip, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ + umulleq sl, r2, r0, sp │ │ │ │ + rsbeq r6, sp, r8, asr r7 │ │ │ │ + rsbseq r3, r7, r8, ror #24 │ │ │ │ + rsbeq r2, lr, r8, asr #30 │ │ │ │ + rsbeq ip, sp, r0, ror r3 │ │ │ │ andeq r2, r0, r8, ror #12 │ │ │ │ - rsbeq r4, lr, r8 │ │ │ │ + rsbeq r4, lr, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #596] @ 30137c │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ mov r6, r1 │ │ │ │ @@ -188783,30 +188783,30 @@ │ │ │ │ str sl, [r7] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ strb r8, [sp, #88] @ 0x58 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #96] @ 0x60 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r1, [r3, r4, lsl #4] │ │ │ │ add r3, r3, r4, lsl #4 │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r3, [r6, #28] │ │ │ │ @@ -188868,16 +188868,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a99f0 │ │ │ │ addseq r9, sl, r0, ror #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r3, lr, ip, lsr #26 │ │ │ │ - rsbeq r3, lr, ip, lsr #30 │ │ │ │ + rsbeq r3, lr, ip, asr #27 │ │ │ │ + rsbeq r3, lr, ip, asr #31 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ @ instruction: 0x009a97dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #2852] @ 0xb24 │ │ │ │ @@ -188927,17 +188927,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ bl 24a9dc <__fprintf_chk@plt> │ │ │ │ b 3013c0 │ │ │ │ addseq r9, sl, r4, ror #14 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r3, lr, r4, lsr #21 │ │ │ │ - addeq sl, r2, r8, lsl #18 │ │ │ │ - rsbseq r8, r3, r4, lsl #31 │ │ │ │ + rsbeq r3, lr, r4, asr #22 │ │ │ │ + addeq sl, r2, r8, lsr #19 │ │ │ │ + rsbseq r9, r3, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ subs r4, r0, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -188952,23 +188952,23 @@ │ │ │ │ ldr r6, [pc, #136] @ 30154c │ │ │ │ mov r3, #11 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r5, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ add ip, r8, #160 @ 0xa0 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ cmp r6, #0 │ │ │ │ beq 30151c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -188979,17 +188979,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x0082a8b0 │ │ │ │ - ldrdeq r3, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - ldrdeq r3, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + addeq sl, r2, r0, asr r9 │ │ │ │ + rsbeq r3, lr, r0, ror ip │ │ │ │ + rsbeq r3, lr, r8, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #28] │ │ │ │ add r5, r0, #1920 @ 0x780 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -189100,20 +189100,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ stm sp, {r5, ip} │ │ │ │ bl 24a9dc <__fprintf_chk@plt> │ │ │ │ b 301620 │ │ │ │ addseq r9, sl, ip, lsl #11 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r3, lr, r4, lsl #17 │ │ │ │ - @ instruction: 0x006e3a90 │ │ │ │ - rsbeq r3, lr, r8, lsr r8 │ │ │ │ - rsbeq r3, lr, ip, ror sl │ │ │ │ - strdeq r3, [lr], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r3, lr, r0, lsl sl │ │ │ │ + rsbeq r3, lr, r4, lsr #18 │ │ │ │ + rsbeq r3, lr, r0, lsr fp │ │ │ │ + ldrdeq r3, [lr], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r3, lr, ip, lsl fp │ │ │ │ + @ instruction: 0x006e3898 │ │ │ │ + strheq r3, [lr], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ 3017e0 │ │ │ │ ldr r6, [pc, #136] @ 3017e4 │ │ │ │ ldr r5, [pc, #136] @ 3017e8 │ │ │ │ @@ -189122,23 +189122,23 @@ │ │ │ │ add r3, r4, #120 @ 0x78 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #11 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3017c0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -189146,17 +189146,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strdeq sl, [r2], ip │ │ │ │ - rsbeq r3, lr, ip, lsl r9 │ │ │ │ - rsbeq r3, lr, r0, lsr r9 │ │ │ │ + umulleq sl, r2, ip, r6 │ │ │ │ + strheq r3, [lr], #-156 @ 0xffffff64 @ │ │ │ │ + ldrdeq r3, [lr], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r5, r2 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -189184,15 +189184,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ add ip, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #160] @ 0xa0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ cmp r5, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r9, r0 │ │ │ │ addne r5, r0, #372 @ 0x174 │ │ │ │ addeq r5, r0, #180 @ 0xb4 │ │ │ │ ldr r3, [r5] │ │ │ │ lsr r3, r3, #20 │ │ │ │ @@ -189267,15 +189267,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ add r6, sp, #100 @ 0x64 │ │ │ │ mov fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ strb r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ @@ -189284,15 +189284,15 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ sub r0, r9, #1312 @ 0x520 │ │ │ │ eor r1, r1, #1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ sub r0, r0, #12 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ add r8, r8, r4 │ │ │ │ sub r7, r7, r4 │ │ │ │ @@ -189413,47 +189413,47 @@ │ │ │ │ add r8, sp, #100 @ 0x64 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc sl, sl, #0 │ │ │ │ sub r7, r9, #1744 @ 0x6d0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #104] @ 0x68 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #420 @ 0x1a4 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [r9, #1104] @ 0x450 │ │ │ │ cmp r3, #2 │ │ │ │ bls 301a98 │ │ │ │ b 301b4c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r9, sl, r8, lsl #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009a92d8 │ │ │ │ - addeq sl, r2, r4, lsr #10 │ │ │ │ - rsbeq r3, lr, r4, ror #14 │ │ │ │ - rsbeq r3, lr, r0, lsr r8 │ │ │ │ + addeq sl, r2, r4, asr #11 │ │ │ │ + rsbeq r3, lr, r4, lsl #16 │ │ │ │ + ldrdeq r3, [lr], #-128 @ 0xffffff80 @ │ │ │ │ addseq r9, sl, ip, asr r2 │ │ │ │ - rsbeq r3, lr, r8, asr #11 │ │ │ │ - rsbeq r3, lr, r4, lsr r8 │ │ │ │ + rsbeq r3, lr, r8, ror #12 │ │ │ │ + ldrdeq r3, [lr], #-132 @ 0xffffff7c @ │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r3, lr, ip, ror r3 │ │ │ │ - rsbeq r3, lr, r0, lsl #12 │ │ │ │ + rsbeq r3, lr, ip, lsl r4 │ │ │ │ + rsbeq r3, lr, r0, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #256] @ 301da8 │ │ │ │ ldr r5, [pc, #256] @ 301dac │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -189464,33 +189464,33 @@ │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r9, [pc, #208] @ 301db4 │ │ │ │ add r2, r4, #120 @ 0x78 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r6, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmn r3, #1 │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ bhi 301d5c │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -189507,30 +189507,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - strheq sl, [r2], r0 │ │ │ │ - rsbeq r3, lr, ip, asr #7 │ │ │ │ - rsbeq r3, lr, r0, lsl #6 │ │ │ │ - strheq r3, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ - addeq r9, r2, ip, ror #31 │ │ │ │ - rsbeq r3, lr, r0, lsr #8 │ │ │ │ - rsbeq r3, lr, r8, ror r1 │ │ │ │ + addeq sl, r2, r0, asr r1 │ │ │ │ + rsbeq r3, lr, ip, ror #8 │ │ │ │ + rsbeq r3, lr, r0, lsr #7 │ │ │ │ + rsbeq r3, lr, r8, asr r4 │ │ │ │ + addeq sl, r2, ip, lsl #1 │ │ │ │ + rsbeq r3, lr, r0, asr #9 │ │ │ │ + rsbeq r3, lr, r8, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [pc, #1304] @ 3022fc │ │ │ │ @@ -189554,15 +189554,15 @@ │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add sl, sp, #84 @ 0x54 │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ bne 302124 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ tst r3, #2 │ │ │ │ @@ -189596,15 +189596,15 @@ │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldrb r3, [sp, #116] @ 0x74 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb r3, [sp, #116] @ 0x74 │ │ │ │ @@ -189619,29 +189619,29 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldrb r3, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ orr r1, r1, #16 │ │ │ │ @@ -189650,15 +189650,15 @@ │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r2, #4 │ │ │ │ adc r3, r6, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ orrs r0, r3, r0 │ │ │ │ beq 301fdc │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ tst r3, #4 │ │ │ │ bne 302240 │ │ │ │ ldr r3, [r4, #1104] @ 0x450 │ │ │ │ @@ -189860,34 +189860,34 @@ │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2ffff4 │ │ │ │ addseq r8, sl, ip, lsr #26 │ │ │ │ addseq r8, sl, r8, lsr #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r2, r4, asr #30 │ │ │ │ - rsbeq r3, lr, r4, asr r2 │ │ │ │ - @ instruction: 0x006e3190 │ │ │ │ + addeq r9, r2, r4, ror #31 │ │ │ │ + strdeq r3, [lr], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r3, lr, r0, lsr r2 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - ldrdeq r2, [lr], #-232 @ 0xffffff18 @ │ │ │ │ - addeq r9, r2, r4, lsr sp │ │ │ │ - rsbeq r3, lr, r4, asr #3 │ │ │ │ + rsbeq r2, lr, r8, ror pc │ │ │ │ + ldrdeq r9, [r2], r4 │ │ │ │ + rsbeq r3, lr, r4, ror #4 │ │ │ │ addseq r8, sl, r8, lsr #21 │ │ │ │ - rsbeq r2, lr, ip, lsl #28 │ │ │ │ + rsbeq r2, lr, ip, lsr #29 │ │ │ │ addseq r8, sl, r4, lsr sl │ │ │ │ + rsbeq r3, lr, r0, ror #2 │ │ │ │ + rsbeq r2, lr, r8, lsl lr │ │ │ │ rsbeq r3, lr, r0, asr #1 │ │ │ │ - rsbeq r2, lr, r8, ror sp │ │ │ │ - rsbeq r3, lr, r0, lsr #32 │ │ │ │ - rsbeq r2, lr, ip, lsl sp │ │ │ │ - addeq r9, r2, r8, ror fp │ │ │ │ - rsbeq r3, lr, r4, asr r0 │ │ │ │ + strheq r2, [lr], #-220 @ 0xffffff24 @ │ │ │ │ + addeq r9, r2, r8, lsl ip │ │ │ │ + strdeq r3, [lr], #-4 @ │ │ │ │ @ instruction: 0x009a88fc │ │ │ │ - rsbeq r2, lr, r4, ror #24 │ │ │ │ - addeq r9, r2, r4, asr #21 │ │ │ │ - rsbeq r2, lr, r4, lsl #31 │ │ │ │ + rsbeq r2, lr, r4, lsl #26 │ │ │ │ + addeq r9, r2, r4, ror #22 │ │ │ │ + rsbeq r3, lr, r4, lsr #32 │ │ │ │ addseq r8, sl, ip, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #388] @ 3024f8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -189917,27 +189917,27 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 30243c │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cmp sl, r2 │ │ │ │ bne 3023cc │ │ │ │ mov r4, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ add sl, r2, #160 @ 0xa0 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ @@ -189985,24 +189985,24 @@ │ │ │ │ bl 24a9dc <__fprintf_chk@plt> │ │ │ │ ldr r3, [pc, #48] @ 30251c │ │ │ │ ldr r2, [pc, #48] @ 302520 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ b 30249c │ │ │ │ addseq r8, sl, r4, lsr #15 │ │ │ │ - addeq r9, r2, ip, lsr #19 │ │ │ │ - ldrdeq r2, [lr], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r2, lr, r4, ror #25 │ │ │ │ + addeq r9, r2, ip, asr #20 │ │ │ │ + rsbeq r2, lr, r0, ror sp │ │ │ │ + rsbeq r2, lr, r4, lsl #27 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r2, lr, r0, ror #20 │ │ │ │ - addeq r9, r2, r4, asr #17 │ │ │ │ - strdeq r2, [lr], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r2, lr, r8, lsl #20 │ │ │ │ - addeq r9, r2, ip, ror #16 │ │ │ │ - rsbeq r2, lr, r4, ror sp │ │ │ │ + rsbeq r2, lr, r0, lsl #22 │ │ │ │ + addeq r9, r2, r4, ror #18 │ │ │ │ + @ instruction: 0x006e2e98 │ │ │ │ + rsbeq r2, lr, r8, lsr #21 │ │ │ │ + addeq r9, r2, ip, lsl #18 │ │ │ │ + rsbeq r2, lr, r4, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [r0, #1924] @ 0x784 │ │ │ │ ldr r1, [pc, #808] @ 302868 │ │ │ │ tst r2, #1 │ │ │ │ @@ -190050,30 +190050,30 @@ │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ mov r1, #4 │ │ │ │ umlal r6, r3, r5, r1 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add r7, sp, #76 @ 0x4c │ │ │ │ mov r8, r3 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #80] @ 0x50 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #84 @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [r4, #2852] @ 0xb24 │ │ │ │ str r5, [r4, #1860] @ 0x744 │ │ │ │ cmp r3, sl │ │ │ │ bls 302694 │ │ │ │ ldr r2, [pc, #544] @ 302878 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ ldr r6, [fp, r2] │ │ │ │ @@ -190207,31 +190207,31 @@ │ │ │ │ mov r1, #1 │ │ │ │ bl 24a9dc <__fprintf_chk@plt> │ │ │ │ b 3026cc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a85d8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, sl, r4, asr #11 │ │ │ │ - ldrdeq r9, [r2], r4 │ │ │ │ + addeq r9, r2, r4, ror r8 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r2, lr, ip, ror r8 │ │ │ │ - rsbeq r2, lr, ip, lsl #25 │ │ │ │ + rsbeq r2, lr, ip, lsl r9 │ │ │ │ + rsbeq r2, lr, ip, lsr #26 │ │ │ │ addseq r8, sl, r8, asr #8 │ │ │ │ - @ instruction: 0x006e2798 │ │ │ │ - strdeq r9, [r2], ip │ │ │ │ - rsbeq r2, lr, r8, ror #22 │ │ │ │ - rsbeq r2, lr, r8, asr #14 │ │ │ │ - addeq r9, r2, ip, lsr #11 │ │ │ │ - rsbeq r2, lr, ip, lsr fp │ │ │ │ - rsbeq r2, lr, r4, lsl #14 │ │ │ │ - addeq r9, r2, r4, ror #10 │ │ │ │ - strheq r2, [lr], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r2, lr, ip, lsr #13 │ │ │ │ - addeq r9, r2, r0, lsl r5 │ │ │ │ - rsbeq r2, lr, r8, lsl #21 │ │ │ │ + rsbeq r2, lr, r8, lsr r8 │ │ │ │ + umulleq r9, r2, ip, r6 │ │ │ │ + rsbeq r2, lr, r8, lsl #24 │ │ │ │ + rsbeq r2, lr, r8, ror #15 │ │ │ │ + addeq r9, r2, ip, asr #12 │ │ │ │ + ldrdeq r2, [lr], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r2, lr, r4, lsr #15 │ │ │ │ + addeq r9, r2, r4, lsl #12 │ │ │ │ + rsbeq r2, lr, r8, asr fp │ │ │ │ + rsbeq r2, lr, ip, asr #14 │ │ │ │ + @ instruction: 0x008295b0 │ │ │ │ + rsbeq r2, lr, r8, lsr #22 │ │ │ │ ldr r3, [r0, #1924] @ 0x784 │ │ │ │ tst r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 302524 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -190273,27 +190273,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #60] @ 3029a4 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74a0dc │ │ │ │ + bl 74a184 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r2, lr, r0, ror #12 │ │ │ │ + rsbeq r2, lr, r0, lsl #14 │ │ │ │ │ │ │ │ 003029a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -190313,15 +190313,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 302a38 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 3029ec │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -190331,17 +190331,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r9, r2, r4, lsl #7 │ │ │ │ - rsbeq r2, lr, r8, lsr #13 │ │ │ │ - strheq r2, [lr], #-108 @ 0xffffff94 @ │ │ │ │ + addeq r9, r2, r4, lsr #8 │ │ │ │ + rsbeq r2, lr, r8, asr #14 │ │ │ │ + rsbeq r2, lr, ip, asr r7 │ │ │ │ │ │ │ │ 00302a60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #80] @ 302ac8 │ │ │ │ @@ -190354,25 +190354,25 @@ │ │ │ │ add ip, ip, #188 @ 0xbc │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - ldrdeq r9, [r2], r4 │ │ │ │ - rsbeq r2, lr, r8, lsr #10 │ │ │ │ - rsbeq r2, lr, r8, ror #11 │ │ │ │ + addeq r9, r2, r4, ror r3 │ │ │ │ + rsbeq r2, lr, r8, asr #11 │ │ │ │ + rsbeq r2, lr, r8, lsl #13 │ │ │ │ │ │ │ │ 00302ad4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -190387,49 +190387,49 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ str r8, [sp, #32] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ - addeq r9, r2, ip, asr r2 │ │ │ │ - strheq r2, [lr], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r2, lr, r4, ror r5 │ │ │ │ + strdeq r9, [r2], ip │ │ │ │ + rsbeq r2, lr, r4, asr r5 │ │ │ │ + rsbeq r2, lr, r4, lsl r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ addne r0, r0, #32768 @ 0x8000 │ │ │ │ ldrbne r0, [r0, #1589] @ 0x635 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 302bb0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r1, ip, r4, ror #20 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxls lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -190563,21 +190563,21 @@ │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ bl 522768 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b 302d5c │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ ldr ip, [pc, #252] @ 302eec │ │ │ │ add ip, pc, ip │ │ │ │ b 302dac │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ ldr ip, [pc, #232] @ 302ef0 │ │ │ │ add ip, pc, ip │ │ │ │ b 302d30 │ │ │ │ ldr r2, [pc, #224] @ 302ef4 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -190603,31 +190603,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8, r9} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 302f04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 302d14 │ │ │ │ ldr r0, [pc, #84] @ 302f08 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 302d14 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r7, sl, r8, asr lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, sl, ip, lsr lr │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @@ -190635,16 +190635,16 @@ │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ umulleq r1, ip, r4, r7 │ │ │ │ - strheq r2, [lr], #-164 @ 0xffffff5c @ │ │ │ │ - ldrdeq r2, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r2, lr, r4, asr fp │ │ │ │ + rsbeq r2, lr, r0, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -190797,15 +190797,15 @@ │ │ │ │ mvn r5, #0 │ │ │ │ b 3030e4 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r6], #32 │ │ │ │ mov r0, #1 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #400] @ 303328 │ │ │ │ strd r0, [r6, #-8] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 303114 │ │ │ │ ldr r2, [pc, #388] @ 303334 │ │ │ │ @@ -190828,22 +190828,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 303340 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 303114 │ │ │ │ ldr r2, [pc, #272] @ 303344 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3030f8 │ │ │ │ ldr r2, [pc, #240] @ 303338 │ │ │ │ @@ -190861,32 +190861,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 303348 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3030f8 │ │ │ │ ldr r8, [pc, #144] @ 30334c │ │ │ │ mvn r5, #0 │ │ │ │ b 3030e4 │ │ │ │ ldr r0, [pc, #136] @ 303350 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3030f8 │ │ │ │ ldr r2, [pc, #116] @ 303354 │ │ │ │ ldr r3, [pc, #56] @ 30331c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -190894,58 +190894,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 303314 │ │ │ │ ldr r0, [pc, #84] @ 303358 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r7, sl, ip, lsr fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, sl, ip, ror #21 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, sl, r0, lsl #20 │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r1, r0, r8, ror #27 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x006e2798 │ │ │ │ + rsbeq r2, lr, r8, lsr r8 │ │ │ │ andeq r2, r0, r4, ror #24 │ │ │ │ - rsbeq r2, lr, r4, asr r7 │ │ │ │ + strdeq r2, [lr], #-116 @ 0xffffff8c @ │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - rsbeq r2, lr, r0, ror #14 │ │ │ │ + rsbeq r2, lr, r0, lsl #16 │ │ │ │ addseq r7, sl, ip, lsr r8 │ │ │ │ - ldrdeq r2, [lr], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r2, lr, ip, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #184] @ 30342c │ │ │ │ ldr r2, [pc, #184] @ 303430 │ │ │ │ ldr r1, [pc, #184] @ 303434 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #152] @ 303438 │ │ │ │ ldr r1, [pc, #152] @ 30343c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #120] @ 303440 │ │ │ │ ldr r2, [pc, #120] @ 303444 │ │ │ │ ldr r3, [pc, #120] @ 303448 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ @@ -190953,31 +190953,31 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #92] @ 30344c │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [pc, #72] @ 303450 │ │ │ │ ldr r1, [pc, #72] @ 303454 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c1ac │ │ │ │ - addeq r8, r2, r4, asr #22 │ │ │ │ - rsbeq r4, sp, r4, lsr #7 │ │ │ │ - ldrheq r1, [r7], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r1, lr, r0, ror #25 │ │ │ │ - strdeq r1, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + b 74c254 │ │ │ │ + addeq r8, r2, r4, ror #23 │ │ │ │ + rsbeq r4, sp, r4, asr #8 │ │ │ │ + rsbseq r1, r7, r4, asr r9 │ │ │ │ + rsbeq r1, lr, r0, lsl #27 │ │ │ │ + @ instruction: 0x006e1d94 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ andeq r1, r0, r8, lsl r6 │ │ │ │ andeq r1, r0, ip, asr #13 │ │ │ │ addeq r1, ip, r4, ror #3 │ │ │ │ @ instruction: 0x0097d2b0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -191056,28 +191056,28 @@ │ │ │ │ add r3, r3, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r3, #1589] @ 0x635 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3035d0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 303684 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ add ip, r4, #8512 @ 0x2140 │ │ │ │ ldr r2, [pc, #420] @ 30374c │ │ │ │ add r3, ip, #32 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [ip], #16 │ │ │ │ strd r6, [ip, #-8] │ │ │ │ adds r2, r0, r2 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ adc r3, r1, #0 │ │ │ │ - bl 9b13a0 │ │ │ │ + bl 9b1448 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ beq 303614 │ │ │ │ ldr r2, [pc, #356] @ 303750 │ │ │ │ ldr r3, [pc, #336] @ 303740 │ │ │ │ @@ -191117,15 +191117,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ b 3035d0 │ │ │ │ ldr r2, [pc, #192] @ 30375c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 303578 │ │ │ │ ldr r2, [pc, #176] @ 303760 │ │ │ │ @@ -191143,45 +191143,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 303768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 303578 │ │ │ │ ldr r0, [pc, #72] @ 30376c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 303578 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a75f8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009a75dc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addseq r7, sl, r0, lsr r5 │ │ │ │ addseq r7, sl, r0, lsl #10 │ │ │ │ @ instruction: 0x009a74d0 │ │ │ │ andeq r4, r0, r0, asr #9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, lr, ip, lsr r3 │ │ │ │ - rsbeq r2, lr, r8, asr r3 │ │ │ │ + ldrdeq r2, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ + strdeq r2, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ ldr ip, [pc, #368] @ 3038e8 │ │ │ │ lsr r3, r0, #11 │ │ │ │ ldr r2, [pc, #364] @ 3038ec │ │ │ │ tst r0, #16384 @ 0x4000 │ │ │ │ and r3, r3, #7 │ │ │ │ movne r2, ip │ │ │ │ cmp r3, #2 │ │ │ │ @@ -191270,15 +191270,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 303900 │ │ │ │ smull ip, r3, r2, r3 │ │ │ │ sub r3, r3, r2, asr #31 │ │ │ │ str r3, [r1] │ │ │ │ b 3037f4 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ - @ instruction: 0x008286bc │ │ │ │ + addeq r8, r2, ip, asr r7 │ │ │ │ subls r2, r9, #-1828716544 @ 0x93000000 │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ bcs fedae3b0 <__bss_end__@@Base+0xfdffba80> │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -191345,17 +191345,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r1, #1 │ │ │ │ bl 24a9dc <__fprintf_chk@plt> │ │ │ │ b 303934 │ │ │ │ @ instruction: 0x009a71f4 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - strdeq r1, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ - addeq r8, r2, r8, asr #9 │ │ │ │ - ldrsbeq r6, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + @ instruction: 0x006e159c │ │ │ │ + addeq r8, r2, r8, ror #10 │ │ │ │ + rsbseq r6, r3, ip, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1772] @ 30412c │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r1 │ │ │ │ @@ -191365,15 +191365,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ and r3, r6, #458752 @ 0x70000 │ │ │ │ cmp r3, #458752 @ 0x70000 │ │ │ │ lsr r7, r6, #8 │ │ │ │ lsleq r7, r7, #20 │ │ │ │ lslne r6, r6, #16 │ │ │ │ ldr fp, [pc, #1708] @ 304138 │ │ │ │ lsreq r7, r7, #20 │ │ │ │ @@ -191797,55 +191797,55 @@ │ │ │ │ b 3040ac │ │ │ │ ldr lr, [pc, #140] @ 3041a8 │ │ │ │ add lr, pc, lr │ │ │ │ b 30409c │ │ │ │ ldr ip, [pc, #132] @ 3041ac │ │ │ │ add ip, pc, ip │ │ │ │ b 30408c │ │ │ │ - addeq r8, r2, r4, ror r4 │ │ │ │ - rsbeq r2, lr, ip, asr r0 │ │ │ │ - rsbeq r2, lr, ip, rrx │ │ │ │ + addeq r8, r2, r4, lsl r5 │ │ │ │ + strdeq r2, [lr], #-12 @ │ │ │ │ + rsbeq r2, lr, ip, lsl #2 │ │ │ │ addseq r7, sl, r4, lsl #1 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r1, lr, r4, lsl #7 │ │ │ │ - @ instruction: 0x006e1f98 │ │ │ │ - rsbeq r1, lr, r4, lsr #6 │ │ │ │ - rsbseq r2, r5, r0, lsl r3 │ │ │ │ - umulleq r8, r2, ip, r2 │ │ │ │ - ldrdeq r1, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ - addeq r8, r2, r0, lsl #5 │ │ │ │ - @ instruction: 0x006e1e94 │ │ │ │ - rsbeq r1, lr, r4, ror #4 │ │ │ │ - rsbeq r1, lr, r0, lsl #1 │ │ │ │ - addeq r8, r2, r0, asr #32 │ │ │ │ - rsbeq r1, lr, r8, ror #25 │ │ │ │ - ldrdeq r0, [lr], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r1, lr, ip, ror #23 │ │ │ │ - @ instruction: 0x006e0e90 │ │ │ │ - rsbseq r1, r1, r8, lsr r3 │ │ │ │ - ldrsbeq sp, [r8], #-248 @ 0xffffff08 @ │ │ │ │ - @ instruction: 0x0071dc98 │ │ │ │ - rsbseq r0, r8, r0, lsl #8 │ │ │ │ - rsbeq r1, lr, ip, ror #19 │ │ │ │ - rsbeq r1, lr, ip, ror #20 │ │ │ │ - strheq r1, [lr], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq sl, r7, r0, lsr #31 │ │ │ │ - rsbeq r1, lr, r0, lsr #19 │ │ │ │ - @ instruction: 0x006e1994 │ │ │ │ - rsbeq r1, lr, r8, lsl #19 │ │ │ │ + rsbeq r1, lr, r4, lsr #8 │ │ │ │ + rsbeq r2, lr, r8, lsr r0 │ │ │ │ + rsbeq r1, lr, r4, asr #7 │ │ │ │ + ldrheq r2, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq r8, r2, ip, lsr r3 │ │ │ │ + rsbeq r1, lr, r8, ror r3 │ │ │ │ + addeq r8, r2, r0, lsr #6 │ │ │ │ + rsbeq r1, lr, r4, lsr pc │ │ │ │ + rsbeq r1, lr, r4, lsl #6 │ │ │ │ + rsbeq r1, lr, r0, lsr #2 │ │ │ │ + addeq r8, r2, r0, ror #1 │ │ │ │ + rsbeq r1, lr, r8, lsl #27 │ │ │ │ + rsbeq r1, lr, r8, ror r0 │ │ │ │ + rsbeq r1, lr, ip, lsl #25 │ │ │ │ + rsbeq r0, lr, r0, lsr pc │ │ │ │ + ldrsbeq r1, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq lr, r8, r8, ror r0 │ │ │ │ + rsbseq sp, r1, r8, lsr sp │ │ │ │ + rsbseq r0, r8, r0, lsr #9 │ │ │ │ + rsbeq r1, lr, ip, lsl #21 │ │ │ │ + rsbeq r1, lr, ip, lsl #22 │ │ │ │ + rsbeq r1, lr, r8, asr sl │ │ │ │ + rsbseq fp, r7, r0, asr #32 │ │ │ │ + rsbeq r1, lr, r0, asr #20 │ │ │ │ + rsbeq r1, lr, r4, lsr sl │ │ │ │ + rsbeq r1, lr, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ add ip, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [ip, #24] │ │ │ │ ldr lr, [ip, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc lr, r1, lr │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, lr, #0 │ │ │ │ @@ -191863,22 +191863,22 @@ │ │ │ │ umlal r0, r1, r3, lr │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #304 @ 0x130 │ │ │ │ ldrd r2, [r3] │ │ │ │ add r8, ip, #16 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ ldmdb r8, {r7, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ add r3, pc, #272 @ 0x110 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 304310 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ adds r5, r3, #8192 @ 0x2000 │ │ │ │ @@ -191936,28 +191936,28 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9b13a0 │ │ │ │ + b 9b1448 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9b6b68 <__bss_end__@@Base+0xfdc04238> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ add r6, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ ldr ip, [r6, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc ip, r1, ip │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, ip, #0 │ │ │ │ @@ -191974,22 +191974,22 @@ │ │ │ │ ldr r2, [r6, #8] │ │ │ │ umlal r0, r1, r3, ip │ │ │ │ ldr r3, [r6, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #296 @ 0x128 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ ldm r6, {r8, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ add r3, pc, #268 @ 0x10c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 3044c4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r5, r2, r8 │ │ │ │ @@ -192046,15 +192046,15 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9b13a0 │ │ │ │ + b 9b1448 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9b6d20 <__bss_end__@@Base+0xfdc043f0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -192066,138 +192066,138 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #100] @ 3045d0 │ │ │ │ ldr r1, [pc, #100] @ 3045d4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #68] @ 3045d8 │ │ │ │ ldr r3, [pc, #68] @ 3045dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r7, r2, r8, ror r9 │ │ │ │ - ldrdeq r3, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r0, r7, r8, ror #13 │ │ │ │ - rsbeq r0, lr, r4, lsl fp │ │ │ │ - rsbeq r0, lr, r8, lsr #22 │ │ │ │ + addeq r7, r2, r8, lsl sl │ │ │ │ + rsbeq r3, sp, r8, ror r2 │ │ │ │ + rsbseq r0, r7, r8, lsl #15 │ │ │ │ + strheq r0, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r0, lr, r8, asr #23 │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ - rsbeq r1, lr, ip, lsl #12 │ │ │ │ + rsbeq r1, lr, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 30467c │ │ │ │ ldr r2, [pc, #132] @ 304680 │ │ │ │ ldr r1, [pc, #132] @ 304684 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #100] @ 304688 │ │ │ │ ldr r1, [pc, #100] @ 30468c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #68] @ 304690 │ │ │ │ ldr r3, [pc, #68] @ 304694 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r7, r2, r0, asr #17 │ │ │ │ - rsbeq r3, sp, r0, lsr #2 │ │ │ │ - rsbseq r0, r7, r0, lsr r6 │ │ │ │ - rsbeq r0, lr, ip, asr sl │ │ │ │ - rsbeq r0, lr, r0, ror sl │ │ │ │ + addeq r7, r2, r0, ror #18 │ │ │ │ + rsbeq r3, sp, r0, asr #3 │ │ │ │ + ldrsbeq r0, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + strdeq r0, [lr], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r0, lr, r0, lsl fp │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - rsbeq r1, lr, ip, ror r5 │ │ │ │ + rsbeq r1, lr, ip, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 304734 │ │ │ │ ldr r2, [pc, #132] @ 304738 │ │ │ │ ldr r1, [pc, #132] @ 30473c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #100] @ 304740 │ │ │ │ ldr r1, [pc, #100] @ 304744 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #68] @ 304748 │ │ │ │ ldr r3, [pc, #68] @ 30474c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r7, r2, r8, lsl #16 │ │ │ │ - rsbeq r3, sp, r8, rrx │ │ │ │ - rsbseq r0, r7, r8, ror r5 │ │ │ │ - rsbeq r0, lr, r4, lsr #19 │ │ │ │ - strheq r0, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + addeq r7, r2, r8, lsr #17 │ │ │ │ + rsbeq r3, sp, r8, lsl #2 │ │ │ │ + rsbseq r0, r7, r8, lsl r6 │ │ │ │ + rsbeq r0, lr, r4, asr #20 │ │ │ │ + rsbeq r0, lr, r8, asr sl │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - strdeq r1, [lr], #-68 @ 0xffffffbc @ │ │ │ │ + @ instruction: 0x006e1594 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ add r8, r0, #8512 @ 0x2140 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #592] @ 3049c0 │ │ │ │ @@ -192326,47 +192326,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3049e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3048b0 │ │ │ │ ldr r5, [pc, #72] @ 3049ec │ │ │ │ mvn r4, #0 │ │ │ │ b 30489c │ │ │ │ ldr r0, [pc, #64] @ 3049f0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3048b0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r6, sl, ip, lsr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, sl, r8, ror #6 │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r6, sl, r8, asr #4 │ │ │ │ andeq r2, r0, r4, ror #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, lr, ip, rrx │ │ │ │ + rsbeq r1, lr, ip, lsl #2 │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - rsbeq r1, lr, ip, ror r0 │ │ │ │ + rsbeq r1, lr, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #180] @ 304ac0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -192376,15 +192376,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r3, r0, r6 │ │ │ │ add r3, r3, #34304 @ 0x8600 │ │ │ │ strb r7, [r3] │ │ │ │ add r3, r6, r5, lsl #4 │ │ │ │ add r4, r0, #128 @ 0x80 │ │ │ │ add r8, r0, #34304 @ 0x8600 │ │ │ │ add r0, r0, r3 │ │ │ │ @@ -192410,32 +192410,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r7, r2, r8, lsr #9 │ │ │ │ - rsbeq r1, lr, r0, lsr #1 │ │ │ │ - @ instruction: 0x006e1090 │ │ │ │ + addeq r7, r2, r8, asr #10 │ │ │ │ + rsbeq r1, lr, r0, asr #2 │ │ │ │ + rsbeq r1, lr, r0, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #204] @ 304bb0 │ │ │ │ ldr r2, [pc, #204] @ 304bb4 │ │ │ │ ldr r1, [pc, #204] @ 304bb8 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r4, [pc, #172] @ 304bbc │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 304b74 │ │ │ │ @@ -192470,36 +192470,36 @@ │ │ │ │ ldr r2, [pc, #44] @ 304bc8 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r6, #92 @ 0x5c │ │ │ │ bl 24a9dc <__fprintf_chk@plt> │ │ │ │ b 304b24 │ │ │ │ - ldrdeq r7, [r2], r8 │ │ │ │ - rsbeq r0, lr, r0, asr #31 │ │ │ │ - ldrdeq r0, [lr], #-244 @ 0xffffff0c @ │ │ │ │ + addeq r7, r2, r8, ror r4 │ │ │ │ + rsbeq r1, lr, r0, rrx │ │ │ │ + rsbeq r1, lr, r4, ror r0 │ │ │ │ addseq r6, sl, r0, lsl r0 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r0, lr, r8, asr r3 │ │ │ │ - rsbseq r5, r3, r0, asr #16 │ │ │ │ + strdeq r0, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r5, r3, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #252] @ 304ce0 │ │ │ │ ldr r2, [pc, #252] @ 304ce4 │ │ │ │ ldr r1, [pc, #252] @ 304ce8 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r6, [pc, #220] @ 304cec │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 304ca4 │ │ │ │ @@ -192510,15 +192510,15 @@ │ │ │ │ add r8, r8, #16 │ │ │ │ ldr r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 304c74 │ │ │ │ ldr r6, [r8, r5, lsl #2] │ │ │ │ subs r0, r6, #0 │ │ │ │ beq 304c5c │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r6 │ │ │ │ bl 248b04 │ │ │ │ ldrb r3, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ beq 304c9c │ │ │ │ @@ -192546,22 +192546,22 @@ │ │ │ │ ldr r2, [pc, #48] @ 304cfc │ │ │ │ ldr r0, [r6] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ bl 24a9dc <__fprintf_chk@plt> │ │ │ │ b 304c24 │ │ │ │ - ldrdeq r7, [r2], r8 │ │ │ │ - rsbeq r0, lr, r0, asr #29 │ │ │ │ - ldrdeq r0, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + addeq r7, r2, r8, ror r3 │ │ │ │ + rsbeq r0, lr, r0, ror #30 │ │ │ │ + rsbeq r0, lr, r4, ror pc │ │ │ │ addseq r5, sl, r0, lsl pc │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r0, lr, r8, lsr #4 │ │ │ │ - rsbseq r5, r3, r0, lsl r7 │ │ │ │ + rsbeq r0, lr, r8, asr #5 │ │ │ │ + ldrheq r5, [r3], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #620] @ 304f84 │ │ │ │ mov r4, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -192570,15 +192570,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 304f8c │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [pc, #576] @ 304f90 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #568] @ 304f94 │ │ │ │ add r1, r5, #108 @ 0x6c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -192591,15 +192591,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #124] @ 0x7c │ │ │ │ - bl 754af4 │ │ │ │ + bl 754b9c │ │ │ │ add r2, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #1584] @ 0x630 │ │ │ │ cmp r2, #0 │ │ │ │ bne 304f1c │ │ │ │ ldr sl, [r5, #124] @ 0x7c │ │ │ │ ldr r3, [sl, #12] │ │ │ │ @@ -192655,15 +192655,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, sl} │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp] │ │ │ │ mov fp, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ add r3, sl, #8192 @ 0x2000 │ │ │ │ str fp, [r3, #336] @ 0x150 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sl, #44] @ 0x2c │ │ │ │ mov r2, #17 │ │ │ │ mov r3, #2 │ │ │ │ mov r0, sl │ │ │ │ @@ -192687,15 +192687,15 @@ │ │ │ │ mov r0, #32 │ │ │ │ bl 2487f8 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r6, r9, sl} │ │ │ │ mov fp, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ b 304e98 │ │ │ │ ldr r2, [pc, #128] @ 304fa4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r8, r2] │ │ │ │ ldr r2, [pc, #120] @ 304fa8 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -192715,28 +192715,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 304fb8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 304fbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r7, r2, r8, lsr #3 │ │ │ │ - rsbeq r0, lr, r8, lsl #27 │ │ │ │ - @ instruction: 0x006e0d9c │ │ │ │ + addeq r7, r2, r8, asr #4 │ │ │ │ + rsbeq r0, lr, r8, lsr #28 │ │ │ │ + rsbeq r0, lr, ip, lsr lr │ │ │ │ @ instruction: 0x009a5dd0 │ │ │ │ - rsbeq r0, lr, r4, ror #2 │ │ │ │ + rsbeq r0, lr, r4, lsl #4 │ │ │ │ @ instruction: 0xfffff5a4 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - strheq pc, [sp], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r0, lr, r0, ror #25 │ │ │ │ - addeq r6, r2, r4, asr pc │ │ │ │ - rsbeq r0, lr, r4, asr #22 │ │ │ │ - strheq r0, [lr], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r0, lr, r0, asr r0 │ │ │ │ + rsbeq r0, lr, r0, lsl #27 │ │ │ │ + strdeq r6, [r2], r4 │ │ │ │ + rsbeq r0, lr, r4, ror #23 │ │ │ │ + rsbeq r0, lr, ip, asr sp │ │ │ │ andeq r0, r0, sp, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 305044 │ │ │ │ ldr r2, [pc, #108] @ 305048 │ │ │ │ @@ -192746,15 +192746,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 305034 │ │ │ │ ldr r3, [pc, #52] @ 305050 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #284 @ 0x11c │ │ │ │ @@ -192763,17 +192763,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 304d00 │ │ │ │ ldr r3, [pc, #24] @ 305054 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #300 @ 0x12c │ │ │ │ b 305020 │ │ │ │ - addeq r6, r2, r8, ror #29 │ │ │ │ - rsbeq r0, lr, r8, asr #21 │ │ │ │ - ldrdeq r0, [lr], #-168 @ 0xffffff58 @ │ │ │ │ + addeq r6, r2, r8, lsl #31 │ │ │ │ + rsbeq r0, lr, r8, ror #22 │ │ │ │ + rsbeq r0, lr, r8, ror fp │ │ │ │ ldrdeq pc, [fp], r4 │ │ │ │ @ instruction: 0x008bf5b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 3050dc │ │ │ │ @@ -192784,15 +192784,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3050cc │ │ │ │ ldr r3, [pc, #52] @ 3050e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #316 @ 0x13c │ │ │ │ @@ -192801,17 +192801,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 304d00 │ │ │ │ ldr r3, [pc, #24] @ 3050ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #332 @ 0x14c │ │ │ │ b 3050b8 │ │ │ │ - addeq r6, r2, r0, asr lr │ │ │ │ - rsbeq r0, lr, r0, lsr sl │ │ │ │ - rsbeq r0, lr, r0, asr #20 │ │ │ │ + strdeq r6, [r2], r0 │ │ │ │ + ldrdeq r0, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r0, lr, r0, ror #21 │ │ │ │ addeq pc, fp, ip, lsr r5 @ │ │ │ │ addeq pc, fp, ip, lsl r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 305174 │ │ │ │ @@ -192822,15 +192822,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 305164 │ │ │ │ ldr r3, [pc, #52] @ 305180 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #348 @ 0x15c │ │ │ │ @@ -192839,24 +192839,24 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 304d00 │ │ │ │ ldr r3, [pc, #24] @ 305184 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #364 @ 0x16c │ │ │ │ b 305150 │ │ │ │ - @ instruction: 0x00826db8 │ │ │ │ - @ instruction: 0x006e0998 │ │ │ │ - rsbeq r0, lr, r8, lsr #19 │ │ │ │ + addeq r6, r2, r8, asr lr │ │ │ │ + rsbeq r0, lr, r8, lsr sl │ │ │ │ + rsbeq r0, lr, r8, asr #20 │ │ │ │ addeq pc, fp, r4, lsr #9 │ │ │ │ addeq pc, fp, r4, lsl #9 │ │ │ │ ldrb r0, [r0, #2106] @ 0x83a │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 30519c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq pc, fp, r4, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #168] @ 305260 │ │ │ │ mov r4, r0 │ │ │ │ @@ -192914,43 +192914,43 @@ │ │ │ │ ldr r1, [pc, #132] @ 305310 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #104] @ 305314 │ │ │ │ ldr r3, [pc, #104] @ 305318 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #84] @ 30531c │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strheq r7, [r2], r0 │ │ │ │ - @ instruction: 0x006d2494 │ │ │ │ - rsbseq pc, r6, r4, lsr #19 │ │ │ │ + addeq r7, r2, r0, asr r1 │ │ │ │ + rsbeq r2, sp, r4, lsr r5 │ │ │ │ + rsbseq pc, r6, r4, asr #20 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ addeq pc, fp, r8, lsr #18 │ │ │ │ addseq fp, r7, r0, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -193015,15 +193015,15 @@ │ │ │ │ ldr r1, [r4, #2100] @ 0x834 │ │ │ │ ldr r5, [r4, #2096] @ 0x830 │ │ │ │ b 305448 │ │ │ │ ldr r0, [r4, #2100] @ 0x834 │ │ │ │ ldr r5, [r4, #2096] @ 0x830 │ │ │ │ add r0, r7, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d4de8 │ │ │ │ + bl 9d4e90 │ │ │ │ sub r6, r6, r7 │ │ │ │ cmp r6, #0 │ │ │ │ str r1, [r4, #2100] @ 0x834 │ │ │ │ ble 30546c │ │ │ │ sub r2, r5, r1 │ │ │ │ cmp r2, r6 │ │ │ │ add r1, r1, #276 @ 0x114 │ │ │ │ @@ -193057,19 +193057,19 @@ │ │ │ │ lsl r8, r8, #8 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ add r1, pc, #148 @ 0x94 │ │ │ │ ldrd r0, [r1] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [r4, #2100] @ 0x834 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #140] @ 30557c │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ ldr r3, [pc, #136] @ 305580 │ │ │ │ mul r1, r8, r0 │ │ │ │ umull r2, r1, r3, r1 │ │ │ │ lsr r1, r1, #19 │ │ │ │ add r1, r1, #1 │ │ │ │ lsr r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -193122,25 +193122,25 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #316] @ 305710 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #296] @ 305714 │ │ │ │ ldr r1, [pc, #296] @ 305718 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [r0, #272] @ 0x110 │ │ │ │ mov r4, r0 │ │ │ │ lsl r2, r2, #16 │ │ │ │ add r1, r0, #104 @ 0x68 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov r0, r6 │ │ │ │ bl 3a4f78 │ │ │ │ @@ -193194,25 +193194,25 @@ │ │ │ │ bne 30565c │ │ │ │ ldr r1, [pc, #56] @ 305728 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 51f6bc │ │ │ │ b 30565c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - umulleq r6, r2, ip, sp │ │ │ │ + addeq r6, r2, ip, lsr lr │ │ │ │ addseq r5, sl, r0, ror r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, sp, r0, lsl #1 │ │ │ │ - ldrdeq pc, [sp], #-12 @ │ │ │ │ - @ instruction: 0x006e0794 │ │ │ │ - rsbeq r0, lr, r4, lsr #15 │ │ │ │ - rsbeq r0, lr, r0, ror #14 │ │ │ │ + rsbeq pc, sp, r0, lsr #2 │ │ │ │ + rsbeq pc, sp, ip, ror r1 @ │ │ │ │ + rsbeq r0, lr, r4, lsr r8 │ │ │ │ + rsbeq r0, lr, r4, asr #16 │ │ │ │ + rsbeq r0, lr, r0, lsl #16 │ │ │ │ @ instruction: 0x009a54b8 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - strheq r0, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r0, lr, r4, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 305800 │ │ │ │ ldr r2, [pc, #188] @ 305804 │ │ │ │ ldr r1, [pc, #188] @ 305808 │ │ │ │ @@ -193220,15 +193220,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #152] @ 30580c │ │ │ │ ldr r3, [pc, #152] @ 305810 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ @@ -193236,45 +193236,45 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r0, [pc, #100] @ 305818 │ │ │ │ mov ip, #0 │ │ │ │ ldr r2, [pc, #96] @ 30581c │ │ │ │ ldr r1, [pc, #96] @ 305820 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, r4, #2080 @ 0x820 │ │ │ │ ldr ip, [r5, r0] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758180 │ │ │ │ + bl 758228 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r6, [r2], r4 │ │ │ │ - rsbeq r0, lr, ip, lsr #12 │ │ │ │ - rsbeq r0, lr, ip, lsr r6 │ │ │ │ + umulleq r6, r2, r4, ip │ │ │ │ + rsbeq r0, lr, ip, asr #13 │ │ │ │ + ldrdeq r0, [lr], #-108 @ 0xffffff94 @ │ │ │ │ addeq pc, fp, ip, asr r4 @ │ │ │ │ - rsbeq r0, lr, r4, lsr #12 │ │ │ │ + rsbeq r0, lr, r4, asr #13 │ │ │ │ umullseq r5, sl, r0, r3 │ │ │ │ andeq r4, r0, ip, ror pc │ │ │ │ - strdeq r0, [lr], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r2, pc, r4, asr sl @ │ │ │ │ + @ instruction: 0x006e0694 │ │ │ │ + strdeq r2, [pc], #-164 @ │ │ │ │ str r2, [r0, #592] @ 0x250 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r0, #592] @ 0x250 │ │ │ │ add r0, r0, r3 │ │ │ │ ldrb r0, [r0, #596] @ 0x254 │ │ │ │ @@ -193286,40 +193286,40 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 305894 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ ldr r3, [pc, #28] @ 305898 │ │ │ │ ldr r1, [pc, #28] @ 30589c │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ b 2f64d0 │ │ │ │ addeq pc, fp, r4, lsl #8 │ │ │ │ - rsbeq r0, lr, r8, ror #10 │ │ │ │ - rsbeq r0, lr, r8, ror #10 │ │ │ │ + rsbeq r0, lr, r8, lsl #12 │ │ │ │ + rsbeq r0, lr, r8, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 305924 │ │ │ │ ldr r2, [pc, #108] @ 305928 │ │ │ │ ldr r1, [pc, #108] @ 30592c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #80] @ 305930 │ │ │ │ ldr ip, [pc, #80] @ 305934 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [pc, #76] @ 305938 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -193330,27 +193330,27 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #6 │ │ │ │ str lr, [r0, #56] @ 0x38 │ │ │ │ str ip, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c1ac │ │ │ │ - addeq r6, r2, r0, lsl #27 │ │ │ │ - rsbeq r1, sp, r0, ror #28 │ │ │ │ - rsbseq pc, r6, r0, ror r3 @ │ │ │ │ + b 74c254 │ │ │ │ + addeq r6, r2, r0, lsr #28 │ │ │ │ + rsbeq r1, sp, r0, lsl #30 │ │ │ │ + rsbseq pc, r6, r0, lsl r4 @ │ │ │ │ andeq r0, r0, r4, asr #29 │ │ │ │ addeq pc, fp, r8, lsl #7 │ │ │ │ - strdeq r0, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ + @ instruction: 0x006e059c │ │ │ │ addseq fp, r7, r0, lsl r4 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ str r1, [r3, #216] @ 0xd8 │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ mov r2, r1 │ │ │ │ sub r3, r1, r3 │ │ │ │ @@ -193394,24 +193394,24 @@ │ │ │ │ lslne r5, r5, #7 │ │ │ │ tst r3, #1 │ │ │ │ beq 3059ac │ │ │ │ bic r3, r3, #1 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ mov r1, #0 │ │ │ │ strb r3, [r4, #726] @ 0x2d6 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ b 3059ac │ │ │ │ ldrb r3, [r0, #726] @ 0x2d6 │ │ │ │ tst r3, #2 │ │ │ │ beq 3059a8 │ │ │ │ bic r3, r3, #2 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ mov r1, #0 │ │ │ │ strb r3, [r4, #726] @ 0x2d6 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ b 3059a8 │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #0 │ │ │ │ beq 305a8c │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, r0, r3 │ │ │ │ str r3, [r0, #156] @ 0x9c │ │ │ │ @@ -193432,19 +193432,19 @@ │ │ │ │ b 3059ac │ │ │ │ ldr r1, [pc, #28] @ 305ac4 │ │ │ │ ldr r0, [pc, #28] @ 305ac8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51f6bc │ │ │ │ b 305a98 │ │ │ │ - strdeq r6, [r2], ip │ │ │ │ - @ instruction: 0x006e0494 │ │ │ │ - rsbeq r0, lr, r4, asr #8 │ │ │ │ - rsbeq r0, lr, r0, ror #6 │ │ │ │ - rsbeq r0, lr, r8, lsr r3 │ │ │ │ + umulleq r6, r2, ip, sl │ │ │ │ + rsbeq r0, lr, r4, lsr r5 │ │ │ │ + rsbeq r0, lr, r4, ror #9 │ │ │ │ + rsbeq r0, lr, r0, lsl #8 │ │ │ │ + ldrdeq r0, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ @@ -193544,30 +193544,30 @@ │ │ │ │ tst r0, #2048 @ 0x800 │ │ │ │ beq 305be8 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r0, [r4, #132] @ 0x84 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #152] @ 305d10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [r4, #592] @ 0x250 │ │ │ │ b 305be8 │ │ │ │ ldr r0, [r4, #132] @ 0x84 │ │ │ │ cmp r0, r3 │ │ │ │ bne 305c50 │ │ │ │ b 305be8 │ │ │ │ ldr r3, [pc, #112] @ 305d0c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 305be8 │ │ │ │ ldr r0, [pc, #100] @ 305d14 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [r4, #592] @ 0x250 │ │ │ │ b 305be8 │ │ │ │ mov r3, #5 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ add r4, r4, r6 │ │ │ │ strb r5, [r4, #596] @ 0x254 │ │ │ │ b 305bf0 │ │ │ │ @@ -193578,49 +193578,49 @@ │ │ │ │ mov r3, #9 │ │ │ │ b 305cc4 │ │ │ │ ldr r0, [pc, #36] @ 305d18 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ @ instruction: 0x009a4fb0 │ │ │ │ - addeq r6, r2, sl, ror #15 │ │ │ │ + addeq r6, r2, sl, lsl #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - strdeq r0, [lr], #-16 @ │ │ │ │ - rsbeq r0, lr, r0, lsr #3 │ │ │ │ - rsbeq r0, lr, ip, lsr #3 │ │ │ │ + @ instruction: 0x006e0290 │ │ │ │ + rsbeq r0, lr, r0, asr #4 │ │ │ │ + rsbeq r0, lr, ip, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 305d80 │ │ │ │ ldr r2, [pc, #76] @ 305d84 │ │ │ │ ldr r1, [pc, #76] @ 305d88 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r0, #204] @ 0xcc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r6, r2, r8, lsl #18 │ │ │ │ - @ instruction: 0x006e0194 │ │ │ │ - @ instruction: 0x006e009c │ │ │ │ + addeq r6, r2, r8, lsr #19 │ │ │ │ + rsbeq r0, lr, r4, lsr r2 │ │ │ │ + rsbeq r0, lr, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ ldr r6, [r0, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -193628,25 +193628,25 @@ │ │ │ │ ldrne r7, [r0, #132] @ 0x84 │ │ │ │ moveq r6, r3 │ │ │ │ ldreq r7, [r0, #128] @ 0x80 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ mov r5, r1 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r3, [pc, #116] @ 305e48 │ │ │ │ ldr r2, [pc, #116] @ 305e4c │ │ │ │ ldr r1, [pc, #116] @ 305e50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r4, #568] @ 0x238 │ │ │ │ beq 305e24 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ @@ -193660,17 +193660,17 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4, #584] @ 0x248 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 5233b0 │ │ │ │ - addeq r6, r2, r8, ror #16 │ │ │ │ - rsbeq lr, sp, ip, asr #17 │ │ │ │ - rsbeq lr, sp, r0, ror #17 │ │ │ │ + addeq r6, r2, r8, lsl #18 │ │ │ │ + rsbeq lr, sp, ip, ror #18 │ │ │ │ + rsbeq lr, sp, r0, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #252] @ 305f68 │ │ │ │ ldr r3, [pc, #252] @ 305f6c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -193736,15 +193736,15 @@ │ │ │ │ str r0, [r4, #584] @ 0x248 │ │ │ │ b 305ebc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a4cb0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, sl, ip, asr #24 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ - rsbeq pc, sp, r0, lsr #29 │ │ │ │ + rsbeq pc, sp, r0, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #188] @ 306050 │ │ │ │ ldr r3, [pc, #188] @ 306054 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -193793,15 +193793,15 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ b 305d8c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r4, sl, r8, lsl #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffff868 │ │ │ │ - rsbeq pc, sp, ip, ror #27 │ │ │ │ + rsbeq pc, sp, ip, lsl #29 │ │ │ │ addseq r4, sl, r0, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r5, [r4, #610] @ 0x262 │ │ │ │ @@ -193822,15 +193822,15 @@ │ │ │ │ str r5, [r4, #160] @ 0xa0 │ │ │ │ beq 3061b0 │ │ │ │ rsb r1, r1, #256 @ 0x100 │ │ │ │ add r0, r1, r1, lsr #31 │ │ │ │ asr r0, r0, #1 │ │ │ │ add r0, r0, #999424 @ 0xf4000 │ │ │ │ add r0, r0, #576 @ 0x240 │ │ │ │ - bl 9d4e08 │ │ │ │ + bl 9d4eb0 │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ ldr r3, [pc, #308] @ 306214 │ │ │ │ cmp r0, r3 │ │ │ │ ble 3061c4 │ │ │ │ ldr r9, [pc, #300] @ 306218 │ │ │ │ cmp r0, r9 │ │ │ │ bgt 306178 │ │ │ │ @@ -193874,15 +193874,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ moveq r0, r9 │ │ │ │ beq 3060f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 306220 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #160] @ 0xa0 │ │ │ │ mov r0, r9 │ │ │ │ b 3060f0 │ │ │ │ ldr r0, [r4, #188] @ 0xbc │ │ │ │ cmp r0, r3 │ │ │ │ bgt 3060d8 │ │ │ │ ldr r0, [pc, #96] @ 306224 │ │ │ │ @@ -193893,32 +193893,32 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ ldreq r0, [pc, #76] @ 306228 │ │ │ │ beq 3060f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 30622c │ │ │ │ ldr r2, [pc, #60] @ 306228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r0, [pc, #48] @ 306228 │ │ │ │ ldr r5, [r4, #160] @ 0xa0 │ │ │ │ b 3060f0 │ │ │ │ ldr r0, [pc, #44] @ 306230 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30614c │ │ │ │ addseq r4, sl, r0, lsl #21 │ │ │ │ andeq r1, r0, r7, lsl #7 │ │ │ │ andeq sl, r0, r8, asr #31 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq pc, sp, ip, ror sp @ │ │ │ │ + rsbeq pc, sp, ip, lsl lr @ │ │ │ │ andeq r2, r0, r1, lsl fp │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ - rsbeq pc, sp, r0, lsl #26 │ │ │ │ - rsbeq pc, sp, r4, asr #26 │ │ │ │ + rsbeq pc, sp, r0, lsr #27 │ │ │ │ + rsbeq pc, sp, r4, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #332] @ 306398 │ │ │ │ ldr r3, [pc, #332] @ 30639c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -193926,15 +193926,15 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 306378 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add r3, r4, #560 @ 0x230 │ │ │ │ @@ -193994,25 +193994,25 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ b 306280 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a48d0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffff55c │ │ │ │ andeq r2, r0, r1, lsl fp │ │ │ │ - ldrdeq pc, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq pc, sp, r8, ror fp @ │ │ │ │ addseq r4, sl, r4, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-64] @ 0xffffffc0 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -194034,25 +194034,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r8, #144] @ 0x90 │ │ │ │ cmp r2, r1 │ │ │ │ add r0, r0, #20 │ │ │ │ ldr r0, [r8, #148] @ 0x94 │ │ │ │ moveq r0, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r3, [pc, #264] @ 306534 │ │ │ │ ldr r2, [pc, #264] @ 306538 │ │ │ │ ldr r1, [pc, #264] @ 30653c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #22 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ add fp, sp, #20 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, #0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 24a67c │ │ │ │ @@ -194072,15 +194072,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r8, #584] @ 0x248 │ │ │ │ bl 522d5c │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ add r0, r4, r0 │ │ │ │ - bl 9d5028 │ │ │ │ + bl 9d50d0 │ │ │ │ cmp r9, #0 │ │ │ │ sub r5, r5, r9 │ │ │ │ add r7, r7, r9 │ │ │ │ mov r4, r1 │ │ │ │ beq 3064d8 │ │ │ │ cmp r5, #0 │ │ │ │ bne 30646c │ │ │ │ @@ -194103,17 +194103,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r4, sl, ip, lsr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r2, r0, lsl r2 │ │ │ │ - rsbeq lr, sp, r8, ror r2 │ │ │ │ - rsbeq lr, sp, ip, lsl #5 │ │ │ │ + @ instruction: 0x008262b0 │ │ │ │ + rsbeq lr, sp, r8, lsl r3 │ │ │ │ + rsbeq lr, sp, ip, lsr #6 │ │ │ │ addseq r4, sl, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r1 │ │ │ │ @@ -194148,15 +194148,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ bl 3063b0 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d5028 │ │ │ │ + bl 9d50d0 │ │ │ │ ldr r3, [r4, #564] @ 0x234 │ │ │ │ sub r3, r3, r8 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4, #564] @ 0x234 │ │ │ │ mov r5, r1 │ │ │ │ ble 306620 │ │ │ │ mov r0, r5 │ │ │ │ @@ -194170,15 +194170,15 @@ │ │ │ │ ldrb r3, [r4, #726] @ 0x2d6 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #2 │ │ │ │ orr r3, r3, r2 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r4, #726] @ 0x2d6 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldr r6, [r4, #176] @ 0xb0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3066d4 │ │ │ │ ldr r3, [r4, #564] @ 0x234 │ │ │ │ cmp r3, #0 │ │ │ │ bgt 306604 │ │ │ │ ldr r2, [r4, #180] @ 0xb4 │ │ │ │ @@ -194200,29 +194200,29 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 306604 │ │ │ │ ldr r0, [pc, #68] @ 3066f0 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 306604 │ │ │ │ ldr r3, [r4, #564] @ 0x234 │ │ │ │ mov r2, r6 │ │ │ │ cmp r2, r3 │ │ │ │ blt 3065c4 │ │ │ │ b 3065b8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 305d8c │ │ │ │ str r6, [r4, #196] @ 0xc4 │ │ │ │ b 306650 │ │ │ │ @ instruction: 0x009a45b4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - ldrdeq pc, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq pc, sp, r0, ror r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #152] @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -194257,18 +194257,18 @@ │ │ │ │ bne 306734 │ │ │ │ ldr r1, [pc, #24] @ 3067a4 │ │ │ │ ldr r0, [pc, #24] @ 3067a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51f6bc │ │ │ │ b 306748 │ │ │ │ - rsbeq pc, sp, r8, asr #16 │ │ │ │ - rsbeq pc, sp, r4, ror r6 @ │ │ │ │ - rsbeq pc, sp, r8, lsr #16 │ │ │ │ - rsbeq pc, sp, r4, asr r6 @ │ │ │ │ + rsbeq pc, sp, r8, ror #17 │ │ │ │ + rsbeq pc, sp, r4, lsl r7 @ │ │ │ │ + rsbeq pc, sp, r8, asr #17 │ │ │ │ + strdeq pc, [sp], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #788] @ 306ad8 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -194277,30 +194277,30 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #14 │ │ │ │ mov sl, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r5, [pc, #748] @ 306ae4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [pc, #740] @ 306ae8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ bl 3a5384 │ │ │ │ ldr r2, [pc, #728] @ 306aec │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, r7 │ │ │ │ add r1, r0, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 523b74 │ │ │ │ cmp r0, #0 │ │ │ │ bne 306868 │ │ │ │ @@ -194358,15 +194358,15 @@ │ │ │ │ ldr r3, [pc, #472] @ 306af4 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r4, #588] @ 0x24c │ │ │ │ beq 306a98 │ │ │ │ ldr r3, [pc, #432] @ 306af8 │ │ │ │ ldr r1, [pc, #432] @ 306afc │ │ │ │ ldr r5, [pc, #432] @ 306b00 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -194381,35 +194381,35 @@ │ │ │ │ str r4, [sp] │ │ │ │ add r5, pc, r5 │ │ │ │ bl 3a5090 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #22 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r8, [pc, #352] @ 306b0c │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r4 │ │ │ │ ldr r9, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ blx r9 │ │ │ │ ldr r0, [r4, #144] @ 0x90 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #22 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r4, #128] @ 0x80 │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r4, #144] @ 0x90 │ │ │ │ blx r5 │ │ │ │ mov r3, #1 │ │ │ │ @@ -194439,15 +194439,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #184] @ 306b20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -194458,44 +194458,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ ldr r2, [pc, #116] @ 306b30 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 306940 │ │ │ │ ldr r0, [pc, #100] @ 306b34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 306a3c │ │ │ │ - addeq r5, r2, ip, ror lr │ │ │ │ - ldrdeq sp, [sp], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq sp, sp, ip, ror lr │ │ │ │ - rsbeq pc, sp, ip, ror #11 │ │ │ │ + addeq r5, r2, ip, lsl pc │ │ │ │ + rsbeq sp, sp, r8, ror pc │ │ │ │ + rsbeq sp, sp, ip, lsl pc │ │ │ │ + rsbeq pc, sp, ip, lsl #13 │ │ │ │ addseq r4, sl, ip, lsl r3 │ │ │ │ - rsbeq pc, sp, r4, asr #13 │ │ │ │ - ldrdeq r5, [r2], r6 │ │ │ │ + rsbeq pc, sp, r4, ror #14 │ │ │ │ + addeq r5, r2, r6, ror fp │ │ │ │ @ instruction: 0xfffff01c │ │ │ │ addeq lr, fp, r8, lsl r3 │ │ │ │ - @ instruction: 0x006df498 │ │ │ │ - addeq r5, r2, ip, asr #25 │ │ │ │ - rsbeq sp, sp, r4, lsr sp │ │ │ │ - rsbeq sp, sp, r8, asr #26 │ │ │ │ + rsbeq pc, sp, r8, lsr r5 @ │ │ │ │ + addeq r5, r2, ip, ror #26 │ │ │ │ + ldrdeq sp, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq sp, sp, r8, ror #27 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - addeq r5, r2, r4, ror #23 │ │ │ │ - rsbeq sp, sp, r8, ror #28 │ │ │ │ - rsbeq pc, sp, r4, ror r4 @ │ │ │ │ + addeq r5, r2, r4, lsl #25 │ │ │ │ + rsbeq sp, sp, r8, lsl #30 │ │ │ │ + rsbeq pc, sp, r4, lsl r5 @ │ │ │ │ andeq r0, r0, r4, lsl #11 │ │ │ │ - umulleq r5, r2, r8, fp │ │ │ │ - rsbeq pc, sp, r0, lsr r5 @ │ │ │ │ - rsbeq pc, sp, ip, lsl r4 @ │ │ │ │ + addeq r5, r2, r8, lsr ip │ │ │ │ + ldrdeq pc, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + strheq pc, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ muleq r0, r4, r5 │ │ │ │ - strdeq pc, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + @ instruction: 0x006df59c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #3556] @ 307934 │ │ │ │ ldr r3, [pc, #3556] @ 307938 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -194592,15 +194592,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306cdc │ │ │ │ ldr r0, [pc, #3192] @ 30794c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r4, #200] @ 0xc8 │ │ │ │ str r7, [r4, #204] @ 0xcc │ │ │ │ b 306b8c │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ addls r1, r3, #1 │ │ │ │ @@ -194639,15 +194639,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306da4 │ │ │ │ ldr r0, [pc, #3016] @ 307958 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 306ce4 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #204] @ 0xcc │ │ │ │ b 306b8c │ │ │ │ ldr r2, [pc, #2980] @ 30795c │ │ │ │ @@ -194682,27 +194682,27 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 307898 │ │ │ │ ldr r0, [pc, #2868] @ 30796c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #2808] @ 307948 │ │ │ │ str r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ beq 306ce4 │ │ │ │ ldr r0, [pc, #2824] @ 307970 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d9c │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi 306e9c │ │ │ │ add r2, r3, #1 │ │ │ │ str r2, [r0, #156] @ 0x9c │ │ │ │ @@ -194761,15 +194761,15 @@ │ │ │ │ ldrb r3, [r0, #726] @ 0x2d6 │ │ │ │ movne r2, #2 │ │ │ │ moveq r2, #1 │ │ │ │ orr r3, r3, r2 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r4, #726] @ 0x2d6 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d9c │ │ │ │ cmp r7, #144 @ 0x90 │ │ │ │ mvn r2, #0 │ │ │ │ movne r1, #2 │ │ │ │ moveq r1, #3 │ │ │ │ bl 306064 │ │ │ │ @@ -194811,15 +194811,15 @@ │ │ │ │ rsb r1, r1, #256 @ 0x100 │ │ │ │ add r0, r1, r1, lsr #31 │ │ │ │ asr r0, r0, #1 │ │ │ │ add r0, r0, #999424 @ 0xf4000 │ │ │ │ add r0, r0, #576 @ 0x240 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 9d4e08 │ │ │ │ + bl 9d4eb0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mvn r1, #0 │ │ │ │ str r1, [r4, #192] @ 0xc0 │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ add r1, r8, r6 │ │ │ │ lsl r1, r1, r9 │ │ │ │ @@ -194915,69 +194915,69 @@ │ │ │ │ ldr r3, [pc, #1912] @ 307948 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306da4 │ │ │ │ ldr r0, [pc, #1952] @ 307984 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306d98 │ │ │ │ ldr r0, [pc, #1932] @ 307988 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d9c │ │ │ │ ldr r3, [pc, #1848] @ 307948 │ │ │ │ mov r2, #2 │ │ │ │ str r2, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306ce4 │ │ │ │ ldr r0, [pc, #1888] @ 30798c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d9c │ │ │ │ ldr r3, [pc, #1800] @ 307948 │ │ │ │ mov r2, #2 │ │ │ │ str r2, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306ce4 │ │ │ │ ldr r0, [pc, #1844] @ 307990 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d9c │ │ │ │ ldr r3, [pc, #1752] @ 307948 │ │ │ │ mov r2, #2 │ │ │ │ str r2, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306ce4 │ │ │ │ ldr r0, [pc, #1800] @ 307994 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d9c │ │ │ │ ldr r3, [pc, #1704] @ 307948 │ │ │ │ mov r2, #2 │ │ │ │ str r2, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306ce4 │ │ │ │ ldr r0, [pc, #1756] @ 307998 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d9c │ │ │ │ mvn r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #188] @ 0xbc │ │ │ │ str r3, [r0, #192] @ 0xc0 │ │ │ │ str r2, [r0, #200] @ 0xc8 │ │ │ │ @@ -194985,15 +194985,15 @@ │ │ │ │ ldr r3, [pc, #1632] @ 307948 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306da4 │ │ │ │ ldr r0, [pc, #1696] @ 30799c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d9c │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi 306e9c │ │ │ │ add r2, r3, #1 │ │ │ │ str r2, [r0, #156] @ 0x9c │ │ │ │ @@ -195027,15 +195027,15 @@ │ │ │ │ ldr r3, [pc, #1464] @ 307948 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306da4 │ │ │ │ ldr r0, [pc, #1532] @ 3079a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d9c │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi 306e9c │ │ │ │ add r2, r3, #1 │ │ │ │ str r2, [r0, #156] @ 0x9c │ │ │ │ @@ -195113,21 +195113,21 @@ │ │ │ │ ldr r3, [pc, #1120] @ 307948 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306da4 │ │ │ │ ldr r0, [pc, #1196] @ 3079a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306d98 │ │ │ │ ldr r0, [pc, #1176] @ 3079ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d9c │ │ │ │ cmp r7, #131 @ 0x83 │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ str r6, [r0, #152] @ 0x98 │ │ │ │ bne 3077e0 │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ @@ -195244,35 +195244,35 @@ │ │ │ │ lsl r3, r3, r1 │ │ │ │ umull r8, r0, r3, r2 │ │ │ │ asr ip, r3, #31 │ │ │ │ mov r1, r6 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r3, r9 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r6, r8 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ ldr r3, [pc, #680] @ 3079d4 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs r6, r6, r7 │ │ │ │ mov r5, r0 │ │ │ │ bge 307820 │ │ │ │ ldr r6, [r4, #588] @ 0x24c │ │ │ │ cmp r6, #0 │ │ │ │ beq 306da4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r7, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b1558 │ │ │ │ + bl 9b1600 │ │ │ │ b 306da4 │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r3 │ │ │ │ ldr r3, [pc, #612] @ 3079d8 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #608] @ 3079dc │ │ │ │ @@ -195316,15 +195316,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51f6bc │ │ │ │ strb r7, [r8, #227] @ 0xe3 │ │ │ │ b 306da4 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ b 306da4 │ │ │ │ ldr r1, [pc, #432] @ 3079e8 │ │ │ │ ldr r0, [pc, #432] @ 3079ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51f6bc │ │ │ │ b 3071c0 │ │ │ │ @@ -195371,90 +195371,90 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r3, r4, r3 │ │ │ │ str r1, [r4, #156] @ 0x9c │ │ │ │ strb r2, [r3, #506] @ 0x1fa │ │ │ │ b 306da4 │ │ │ │ ldr r0, [pc, #248] @ 3079fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r0, [r4, #188] @ 0xbc │ │ │ │ b 3070c0 │ │ │ │ ldr r0, [pc, #232] @ 307a00 │ │ │ │ ldr r2, [pc, #220] @ 3079f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 307874 │ │ │ │ ldr r0, [pc, #216] @ 307a04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 307890 │ │ │ │ addseq r3, sl, ip, asr #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, sl, r4, lsr #31 │ │ │ │ addseq r3, sl, r8, lsl #31 │ │ │ │ - addeq r5, r2, ip, asr r7 │ │ │ │ + strdeq r5, [r2], ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq pc, sp, ip, lsr #6 │ │ │ │ + rsbeq pc, sp, ip, asr #7 │ │ │ │ @ instruction: 0x009a3df4 │ │ │ │ - @ instruction: 0x008256be │ │ │ │ - rsbeq pc, sp, ip, lsr #8 │ │ │ │ + addeq r5, r2, lr, asr r7 │ │ │ │ + rsbeq pc, sp, ip, asr #9 │ │ │ │ addseq r3, sl, r4, ror #26 │ │ │ │ - rsbeq pc, sp, r4, lsr r4 @ │ │ │ │ - rsbeq pc, sp, r4 │ │ │ │ + ldrdeq pc, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq pc, sp, r4, lsr #1 │ │ │ │ addseq r3, sl, r8, lsl #26 │ │ │ │ - rsbeq pc, sp, r4, lsr r4 @ │ │ │ │ - rsbeq pc, sp, r0, ror r3 @ │ │ │ │ + ldrdeq pc, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq pc, sp, r0, lsl r4 @ │ │ │ │ andeq r1, r0, r7, lsl #7 │ │ │ │ andeq sl, r0, r8, asr #31 │ │ │ │ - rsbeq pc, sp, ip, lsl r1 @ │ │ │ │ - rsbeq lr, sp, r8, lsr #25 │ │ │ │ - rsbeq lr, sp, ip, ror pc │ │ │ │ - rsbeq r4, pc, r0, lsr #25 │ │ │ │ - rsbeq lr, sp, r0, asr #29 │ │ │ │ - rsbeq lr, sp, r0, ror #28 │ │ │ │ - strdeq lr, [sp], #-216 @ 0xffffff28 @ │ │ │ │ - @ instruction: 0x006ded98 │ │ │ │ - rsbeq lr, sp, r0, lsr sp │ │ │ │ - strdeq lr, [sp], #-216 @ 0xffffff28 @ │ │ │ │ - addeq r5, r2, r8, lsr #4 │ │ │ │ - rsbeq lr, sp, ip, lsr #24 │ │ │ │ - rsbeq r4, pc, r8, lsl #19 │ │ │ │ - rsbeq lr, sp, r8, ror #24 │ │ │ │ - rsbeq lr, sp, r4, lsr #16 │ │ │ │ - addeq r5, r2, lr, lsl r0 │ │ │ │ - rsbeq lr, sp, r0, asr #18 │ │ │ │ - rsbeq lr, sp, ip, ror #14 │ │ │ │ - rsbeq lr, sp, r8, lsr #18 │ │ │ │ - rsbeq lr, sp, r4, asr r7 │ │ │ │ + strheq pc, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq lr, sp, r8, asr #26 │ │ │ │ + rsbeq pc, sp, ip, lsl r0 @ │ │ │ │ + rsbeq r4, pc, r0, asr #26 │ │ │ │ + rsbeq lr, sp, r0, ror #30 │ │ │ │ + rsbeq lr, sp, r0, lsl #30 │ │ │ │ + @ instruction: 0x006dee98 │ │ │ │ + rsbeq lr, sp, r8, lsr lr │ │ │ │ + ldrdeq lr, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + @ instruction: 0x006dee98 │ │ │ │ + addeq r5, r2, r8, asr #5 │ │ │ │ + rsbeq lr, sp, ip, asr #25 │ │ │ │ + rsbeq r4, pc, r8, lsr #20 │ │ │ │ + rsbeq lr, sp, r8, lsl #26 │ │ │ │ + rsbeq lr, sp, r4, asr #17 │ │ │ │ + strheq r5, [r2], lr │ │ │ │ + rsbeq lr, sp, r0, ror #19 │ │ │ │ + rsbeq lr, sp, ip, lsl #16 │ │ │ │ + rsbeq lr, sp, r8, asr #19 │ │ │ │ + strdeq lr, [sp], #-116 @ 0xffffff8c @ │ │ │ │ andeq r2, r0, r1, lsl fp │ │ │ │ blcc fe9ba1d8 <__bss_end__@@Base+0xfdc078a8> │ │ │ │ @ instruction: 0x000ee6b1 │ │ │ │ @ instruction: 0xffffe0c4 │ │ │ │ + rsbeq lr, sp, r8, ror #13 │ │ │ │ + rsbeq lr, sp, r8, asr #16 │ │ │ │ + rsbeq lr, sp, r4, ror r6 │ │ │ │ + rsbeq lr, sp, ip, lsl r8 │ │ │ │ rsbeq lr, sp, r8, asr #12 │ │ │ │ - rsbeq lr, sp, r8, lsr #15 │ │ │ │ - ldrdeq lr, [sp], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq lr, sp, ip, ror r7 │ │ │ │ - rsbeq lr, sp, r8, lsr #11 │ │ │ │ - rsbeq lr, sp, r4, ror #14 │ │ │ │ - @ instruction: 0x006de590 │ │ │ │ + rsbeq lr, sp, r4, lsl #16 │ │ │ │ + rsbeq lr, sp, r0, lsr r6 │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ - rsbeq lr, sp, r8, asr #12 │ │ │ │ - ldrdeq lr, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ - strdeq lr, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq lr, sp, r8, ror #13 │ │ │ │ + rsbeq lr, sp, r0, ror r6 │ │ │ │ + @ instruction: 0x006de690 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 307a34 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq sp, fp, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #184] @ 307b08 │ │ │ │ ldr r1, [pc, #184] @ 307b0c │ │ │ │ @@ -195517,25 +195517,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #192] @ 307c18 │ │ │ │ ldr r1, [pc, #192] @ 307c1c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #160] @ 307c20 │ │ │ │ ldr r1, [pc, #160] @ 307c24 │ │ │ │ ldr r2, [pc, #160] @ 307c28 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ @@ -195544,46 +195544,46 @@ │ │ │ │ ldr r3, [pc, #140] @ 307c30 │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #108] @ 307c34 │ │ │ │ ldr r1, [pc, #108] @ 307c38 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r4, r2, ip, lsl #24 │ │ │ │ - rsbeq pc, ip, ip, ror #23 │ │ │ │ - ldrsheq sp, [r6], #-12 @ │ │ │ │ - ldrdeq ip, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r5, sp, r4, lsl #16 │ │ │ │ + addeq r4, r2, ip, lsr #25 │ │ │ │ + rsbeq pc, ip, ip, lsl #25 │ │ │ │ + @ instruction: 0x0076d19c │ │ │ │ + rsbeq ip, sp, ip, ror r4 │ │ │ │ + rsbeq r5, sp, r4, lsr #17 │ │ │ │ andeq r1, r0, ip, lsl r7 │ │ │ │ subscc r1, r8, r6, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ addseq r9, r7, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ - rsbeq lr, sp, r0, asr #16 │ │ │ │ + rsbeq lr, sp, r0, ror #17 │ │ │ │ andeq r1, r0, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #552] @ 307e7c │ │ │ │ mov r7, r1 │ │ │ │ @@ -195601,15 +195601,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #512] @ 307e8c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, r7 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 523b74 │ │ │ │ cmp r0, #0 │ │ │ │ bne 307d00 │ │ │ │ @@ -195670,15 +195670,15 @@ │ │ │ │ strb r6, [ip, #64] @ 0x40 │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 43e2f0 │ │ │ │ ldr r3, [pc, #204] @ 307e9c │ │ │ │ add sl, r4, #1920 @ 0x780 │ │ │ │ @@ -195688,30 +195688,30 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, r7, #152 @ 0x98 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 43e2f0 │ │ │ │ ldr r3, [pc, #136] @ 307ea0 │ │ │ │ add r2, r7, #200 @ 0xc8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ add r4, r4, #2096 @ 0x830 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r2, [pc, #100] @ 307ea4 │ │ │ │ ldr r3, [pc, #64] @ 307e84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -195721,24 +195721,24 @@ │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 43e2f0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r2, r4, ror #21 │ │ │ │ + addeq r4, r2, r4, lsl #23 │ │ │ │ @ instruction: 0x009a2eb8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq lr, sp, r8, lsr #15 │ │ │ │ - rsbeq lr, sp, r4, lsl #15 │ │ │ │ + rsbeq lr, sp, r8, asr #16 │ │ │ │ + rsbeq lr, sp, r4, lsr #16 │ │ │ │ addseq r2, sl, r8, asr lr │ │ │ │ addeq ip, fp, r0, ror #31 │ │ │ │ - strheq lr, [sp], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq lr, sp, ip, ror r6 │ │ │ │ - rsbeq lr, sp, r0, asr #12 │ │ │ │ + rsbeq lr, sp, r4, asr r7 │ │ │ │ + rsbeq lr, sp, ip, lsl r7 │ │ │ │ + rsbeq lr, sp, r0, ror #13 │ │ │ │ @ instruction: 0x009a2cdc │ │ │ │ ldr r1, [pc, #128] @ 307f30 │ │ │ │ ldr r0, [pc, #128] @ 307f34 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r1, r0] │ │ │ │ ldr r1, [r0] │ │ │ │ tst r1, #1024 @ 0x400 │ │ │ │ @@ -195757,27 +195757,27 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [pc, #64] @ 307f3c │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r2, sl, ip, ror #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - addeq r4, r2, r4, asr #16 │ │ │ │ - rsbeq lr, sp, r8, ror #10 │ │ │ │ + addeq r4, r2, r4, ror #17 │ │ │ │ + rsbeq lr, sp, r8, lsl #12 │ │ │ │ ldr r1, [pc, #128] @ 307fc8 │ │ │ │ ldr r0, [pc, #128] @ 307fcc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r1, r0] │ │ │ │ ldr r1, [r0] │ │ │ │ tst r1, #1024 @ 0x400 │ │ │ │ bne 307f74 │ │ │ │ @@ -195795,27 +195795,27 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [pc, #64] @ 307fd4 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @ instruction: 0x009a2bd4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - addeq r4, r2, ip, lsr #15 │ │ │ │ - ldrdeq lr, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + addeq r4, r2, ip, asr #16 │ │ │ │ + rsbeq lr, sp, r0, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #580] @ 308234 │ │ │ │ mov r4, r3 │ │ │ │ cmp r2, #17 │ │ │ │ @@ -195927,58 +195927,58 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 308258 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30805c │ │ │ │ ldr r0, [pc, #100] @ 30825c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30805c │ │ │ │ ldr r0, [pc, #68] @ 308260 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b 308040 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r2, sl, r0, lsr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, sl, r0, lsl fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009a2ab8 │ │ │ │ - addeq r4, r2, r8, lsl r6 │ │ │ │ + @ instruction: 0x008246b8 │ │ │ │ andeq r4, r0, r0, lsr r7 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, sp, r4, asr #5 │ │ │ │ - rsbeq lr, sp, r4, ror #5 │ │ │ │ - rsbeq lr, sp, ip, asr r2 │ │ │ │ + rsbeq lr, sp, r4, ror #6 │ │ │ │ + rsbeq lr, sp, r4, lsl #7 │ │ │ │ + strdeq lr, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #200] @ 308344 │ │ │ │ ldrb r2, [r0, #2269] @ 0x8dd │ │ │ │ ldr lr, [pc, #196] @ 308348 │ │ │ │ @@ -196030,15 +196030,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ addseq r2, sl, r8, lsl #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq lr, sp, r0, lsr #4 │ │ │ │ + rsbeq lr, sp, r0, asr #5 │ │ │ │ addseq r2, sl, r8, lsl r8 │ │ │ │ ldr r1, [pc, #124] @ 3083dc │ │ │ │ ldr r0, [pc, #124] @ 3083e0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r1, r0] │ │ │ │ ldr r0, [r0] │ │ │ │ tst r0, #1024 @ 0x400 │ │ │ │ @@ -196056,27 +196056,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3083e8 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @ instruction: 0x009a27bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - umulleq r4, r2, ip, r3 │ │ │ │ - rsbeq lr, sp, ip, ror #2 │ │ │ │ + addeq r4, r2, ip, lsr r4 │ │ │ │ + rsbeq lr, sp, ip, lsl #4 │ │ │ │ ldr r1, [pc, #124] @ 308470 │ │ │ │ ldr r0, [pc, #124] @ 308474 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r1, r0] │ │ │ │ ldr r0, [r0] │ │ │ │ tst r0, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ @@ -196093,27 +196093,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 30847c │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #80 @ 0x50 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ addseq r2, sl, r8, lsr #14 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - addeq r4, r2, r8, lsl #6 │ │ │ │ - ldrdeq lr, [sp], #-8 @ │ │ │ │ + addeq r4, r2, r8, lsr #7 │ │ │ │ + rsbeq lr, sp, r8, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1904] @ 308c08 │ │ │ │ ldr r1, [pc, #1904] @ 308c0c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -196286,25 +196286,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1216] @ 308c38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3084e4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bic r3, r6, #1056964608 @ 0x3f000000 │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ str r3, [r8, #2544] @ 0x9f0 │ │ │ │ @@ -196335,15 +196335,15 @@ │ │ │ │ bne 3088cc │ │ │ │ ldr r0, [pc, #1088] @ 308c44 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ and r3, r4, #253 @ 0xfd │ │ │ │ cmp r3, #124 @ 0x7c │ │ │ │ beq 308510 │ │ │ │ ldr r3, [pc, #1004] @ 308c18 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ @@ -196543,15 +196543,15 @@ │ │ │ │ strb r3, [r8, #2268] @ 0x8dc │ │ │ │ b 30862c │ │ │ │ ldr r0, [pc, #316] @ 308c84 │ │ │ │ str fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3084e4 │ │ │ │ ldr r3, [pc, #292] @ 308c88 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30879c │ │ │ │ ldr r3, [pc, #160] @ 308c18 │ │ │ │ @@ -196566,72 +196566,72 @@ │ │ │ │ beq 308bf0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 308c8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30879c │ │ │ │ mov r6, r2 │ │ │ │ b 308890 │ │ │ │ ldr r0, [pc, #172] @ 308c90 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 308838 │ │ │ │ ldr r0, [pc, #156] @ 308c94 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30879c │ │ │ │ addseq r2, sl, r4, lsl #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, sl, r4, ror #12 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r2, sl, r4, lsl #12 │ │ │ │ - addeq r4, r2, r5, ror r1 │ │ │ │ + addeq r4, r2, r5, lsl r2 │ │ │ │ rscsgt r0, pc, r0 │ │ │ │ addseq r2, sl, r4, lsr #10 │ │ │ │ addseq r2, sl, r8, asr r4 │ │ │ │ andeq r1, r0, r4, lsr #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq sp, [sp], #-220 @ 0xffffff24 @ │ │ │ │ - addeq r3, r2, lr, lsr #30 │ │ │ │ + rsbeq sp, sp, ip, asr lr │ │ │ │ + addeq r3, r2, lr, asr #31 │ │ │ │ addseq r2, sl, ip, lsr r3 │ │ │ │ - rsbeq sp, sp, r0, lsl lr │ │ │ │ - addeq r3, r2, r0, ror #29 │ │ │ │ + strheq sp, [sp], #-224 @ 0xffffff20 @ │ │ │ │ + addeq r3, r2, r0, lsl #31 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ addseq r2, sl, ip, ror #4 │ │ │ │ strthi r0, [r1], #-2115 @ 0xfffff7bd │ │ │ │ addseq r2, sl, r4, ror r1 │ │ │ │ addhi r8, r0, r1, lsl #1 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ ldrsbeq r2, [sl], r4 │ │ │ │ stmdahi r8, {r3, fp, pc} │ │ │ │ mulhi r0, r0, sl │ │ │ │ andhi r8, r0, r0 │ │ │ │ andhi r8, r8, r8 │ │ │ │ @ instruction: 0xffff8808 │ │ │ │ streq r0, [r0], #-2565 @ 0xfffff5fb │ │ │ │ strbtvc r8, [r6], -r4, lsl #7 │ │ │ │ - rsbeq sp, sp, r0, lsr #20 │ │ │ │ + rsbeq sp, sp, r0, asr #21 │ │ │ │ andeq r2, r0, r0, asr #13 │ │ │ │ - rsbeq sp, sp, r8, asr #19 │ │ │ │ - rsbeq sp, sp, r0, lsl #20 │ │ │ │ - rsbeq sp, sp, r8, asr #19 │ │ │ │ + rsbeq sp, sp, r8, ror #20 │ │ │ │ + rsbeq sp, sp, r0, lsr #21 │ │ │ │ + rsbeq sp, sp, r8, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-160] @ 0xffffff60 │ │ │ │ ldr r3, [pc, #1248] @ 309194 │ │ │ │ sub sp, sp, #4160 @ 0x1040 │ │ │ │ @@ -196684,15 +196684,15 @@ │ │ │ │ sub r4, r6, #40 @ 0x28 │ │ │ │ movcc r8, r3 │ │ │ │ str ip, [fp] │ │ │ │ str ip, [fp, #4] │ │ │ │ strcc r3, [r5, #2276] @ 0x8e4 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ mov r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ strb r9, [r6, #-36] @ 0xffffffdc │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r4, {r0, r1} │ │ │ │ @@ -196702,15 +196702,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ mov r0, ip │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ cmp r0, #0 │ │ │ │ bne 309074 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #952] @ 3091a0 │ │ │ │ ldr ip, [r6, #-12] │ │ │ │ ldr r7, [r6, #-16] │ │ │ │ str ip, [r5, #2284] @ 0x8ec │ │ │ │ @@ -196757,30 +196757,30 @@ │ │ │ │ cmp r7, #4096 @ 0x1000 │ │ │ │ sub r3, r6, #56 @ 0x38 │ │ │ │ sub r4, r6, #40 @ 0x28 │ │ │ │ movcc fp, r7 │ │ │ │ movcs fp, #4096 @ 0x1000 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r6, #-36] @ 0xffffffdc │ │ │ │ ldm r4, {r0, r1} │ │ │ │ sub r2, r6, #32 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ stm r2, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #24] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r0, [r5, #2264] @ 0x8d8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r4 │ │ │ │ bl 522d5c │ │ │ │ ldr r3, [r5, #2284] @ 0x8ec │ │ │ │ cmp r0, #0 │ │ │ │ bne 308e54 │ │ │ │ @@ -196907,86 +196907,86 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ str r0, [r4, #8] │ │ │ │ str r0, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 3091b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr ip, [r5, #2284] @ 0x8ec │ │ │ │ bic r8, ip, #-16777216 @ 0xff000000 │ │ │ │ b 308e2c │ │ │ │ cmp r8, #0 │ │ │ │ bne 308d3c │ │ │ │ mov r3, ip │ │ │ │ b 308f10 │ │ │ │ ldr r0, [pc, #80] @ 3091b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30908c │ │ │ │ ldr r0, [pc, #68] @ 3091bc │ │ │ │ stm sp, {r2, r9} │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30908c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r1, sl, r0, ror #28 │ │ │ │ addseq r1, sl, r4, asr #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009a1bb4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #8 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, sp, r0, lsr r5 │ │ │ │ - rsbeq sp, sp, r0, ror #9 │ │ │ │ - rsbeq sp, sp, r0, lsr r5 │ │ │ │ + ldrdeq sp, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq sp, sp, r0, lsl #11 │ │ │ │ + ldrdeq sp, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #176] @ 309288 │ │ │ │ ldr r2, [pc, #176] @ 30928c │ │ │ │ ldr r1, [pc, #176] @ 309290 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #144] @ 309294 │ │ │ │ ldr r1, [pc, #144] @ 309298 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #112] @ 30929c │ │ │ │ ldr r1, [pc, #112] @ 3092a0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1920 @ 0x780 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ @@ -197004,63 +197004,63 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r3, r2, r0, ror #10 │ │ │ │ - rsbeq lr, ip, r0, asr #10 │ │ │ │ - rsbseq fp, r6, r0, asr sl │ │ │ │ - rsbeq sl, sp, r0, lsr sp │ │ │ │ - rsbeq r4, sp, r8, asr r1 │ │ │ │ + addeq r3, r2, r0, lsl #12 │ │ │ │ + rsbeq lr, ip, r0, ror #11 │ │ │ │ + ldrsheq fp, [r6], #-160 @ 0xffffff60 @ │ │ │ │ + ldrdeq sl, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + strdeq r4, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ @ instruction: 0xffffe804 │ │ │ │ rsbcc r1, r8, r6, lsl #2 │ │ │ │ - @ instruction: 0x006dd498 │ │ │ │ + rsbeq sp, sp, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 309304 │ │ │ │ ldr r2, [pc, #68] @ 309308 │ │ │ │ ldr r1, [pc, #68] @ 30930c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r4, r0, #1744 @ 0x6d0 │ │ │ │ ldr r1, [r0, #2264] @ 0x8d8 │ │ │ │ mov r0, r4 │ │ │ │ bl 520bd8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 523c28 │ │ │ │ - addeq r3, r2, ip, ror r4 │ │ │ │ - rsbeq sp, sp, r4, asr #2 │ │ │ │ - rsbeq sp, sp, r4, asr r1 │ │ │ │ + addeq r3, r2, ip, lsl r5 │ │ │ │ + rsbeq sp, sp, r4, ror #3 │ │ │ │ + strdeq sp, [sp], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 3093e4 │ │ │ │ ldr r2, [pc, #188] @ 3093e8 │ │ │ │ ldr r1, [pc, #188] @ 3093ec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ mov r1, #0 │ │ │ │ ldr r8, [pc, #148] @ 3093f0 │ │ │ │ ldr r7, [pc, #148] @ 3093f4 │ │ │ │ ldr r6, [pc, #148] @ 3093f8 │ │ │ │ ldr r5, [pc, #148] @ 3093fc │ │ │ │ mov r4, r0 │ │ │ │ @@ -197091,17 +197091,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r3, r2, r4, lsl r4 │ │ │ │ - ldrdeq sp, [sp], #-4 @ │ │ │ │ - rsbeq sp, sp, ip, ror #1 │ │ │ │ + @ instruction: 0x008234b4 │ │ │ │ + rsbeq sp, sp, r4, ror r1 │ │ │ │ + rsbeq sp, sp, ip, lsl #3 │ │ │ │ mulhi r0, r0, sl │ │ │ │ andhi r8, r0, r0 │ │ │ │ andhi r8, r8, r8 │ │ │ │ @ instruction: 0xffff8808 │ │ │ │ stmdahi r8, {r3, fp, pc} │ │ │ │ streq r0, [r0], #-2565 @ 0xfffff5fb │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @@ -197167,48 +197167,48 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #56] @ 309540 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ - addeq r3, r2, r4, lsl #7 │ │ │ │ - strheq sp, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq sp, sp, r8, asr #6 │ │ │ │ - rsbeq sp, sp, r0, lsr #6 │ │ │ │ - ldrdeq sp, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq r3, r2, r4, lsr #8 │ │ │ │ + rsbeq sp, sp, ip, asr r3 │ │ │ │ + rsbeq sp, sp, r8, ror #7 │ │ │ │ + rsbeq sp, sp, r0, asr #7 │ │ │ │ + rsbeq sp, sp, r8, ror r3 │ │ │ │ + rsbeq sp, sp, r4, lsl #7 │ │ │ │ + rsbeq sp, sp, ip, lsr r3 │ │ │ │ rsbeq sp, sp, r4, ror #5 │ │ │ │ - @ instruction: 0x006dd29c │ │ │ │ - rsbeq sp, sp, r4, asr #4 │ │ │ │ - strdeq sp, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq sp, sp, r0, lsl #6 │ │ │ │ - strdeq sp, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq sp, sp, ip, lsr #4 │ │ │ │ + @ instruction: 0x006dd398 │ │ │ │ + rsbeq sp, sp, r0, lsr #7 │ │ │ │ + @ instruction: 0x006dd390 │ │ │ │ + rsbeq sp, sp, ip, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 309554 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f80 │ │ │ │ + b 754028 │ │ │ │ addeq fp, fp, r0, lsl r9 │ │ │ │ ldr r1, [pc, #8] @ 309568 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 98fac4 │ │ │ │ - strheq lr, [ip], #-120 @ 0xffffff88 @ │ │ │ │ + b 98fb6c │ │ │ │ + rsbeq lr, ip, r8, asr r8 │ │ │ │ ldr r3, [pc, #28] @ 309590 │ │ │ │ ldr r2, [pc, #28] @ 309594 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 309598 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ addseq r1, sl, r8, lsr #11 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x006ce790 │ │ │ │ + rsbeq lr, ip, r0, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #340] @ 30970c │ │ │ │ mov r8, r3 │ │ │ │ @@ -197224,15 +197224,15 @@ │ │ │ │ ldr r2, [pc, #312] @ 30971c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #296] @ 309720 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r6, [pc, #288] @ 309724 │ │ │ │ ldr r3, [pc, #288] @ 309728 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r0, #320] @ 0x140 │ │ │ │ @@ -197275,46 +197275,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 30973c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 309628 │ │ │ │ ldr r0, [pc, #76] @ 309740 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 309628 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r1, sl, r0, ror #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r2, ip, ror #3 │ │ │ │ - rsbeq sp, sp, r0, lsr #4 │ │ │ │ - rsbeq sp, sp, r0, lsl r2 │ │ │ │ + addeq r3, r2, ip, lsl #5 │ │ │ │ + rsbeq sp, sp, r0, asr #5 │ │ │ │ + strheq sp, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r0, r0, lr, ror #7 │ │ │ │ addseq r1, sl, r8, lsl r5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r1, sl, ip, ror #9 │ │ │ │ andeq r1, r0, r4, lsr #30 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, sp, r0, asr #2 │ │ │ │ - rsbeq sp, sp, r8, ror #2 │ │ │ │ + rsbeq sp, sp, r0, ror #3 │ │ │ │ + rsbeq sp, sp, r8, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #324] @ 3098a0 │ │ │ │ ldr r2, [pc, #324] @ 3098a4 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -197349,15 +197349,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #204] @ 3098b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 309790 │ │ │ │ ldr r3, [pc, #192] @ 3098bc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3097a4 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -197371,49 +197371,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3098c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3097a4 │ │ │ │ ldr r2, [pc, #92] @ 3098c8 │ │ │ │ ldr r3, [pc, #52] @ 3098a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 30989c │ │ │ │ ldr r0, [pc, #60] @ 3098cc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r1, sl, r0, asr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, sl, ip, lsr #7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r1, sl, r0, ror r3 │ │ │ │ - strheq sp, [sp], #-4 @ │ │ │ │ + rsbeq sp, sp, r4, asr r1 │ │ │ │ andeq r5, r0, r4, lsl #1 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, sp, r0, ror r0 │ │ │ │ + rsbeq sp, sp, r0, lsl r1 │ │ │ │ @ instruction: 0x009a12b0 │ │ │ │ - rsbeq sp, sp, r0, lsl #1 │ │ │ │ + rsbeq sp, sp, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #476] @ 309ac4 │ │ │ │ ldr r0, [pc, #476] @ 309ac8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -197466,21 +197466,21 @@ │ │ │ │ beq 309a90 │ │ │ │ mov r0, sp │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 309ae4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 309924 │ │ │ │ ldr r3, [pc, #256] @ 309ae8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 309924 │ │ │ │ ldr r3, [pc, #224] @ 309adc │ │ │ │ @@ -197496,36 +197496,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 309aec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 309924 │ │ │ │ ldr r2, [pc, #144] @ 309af0 │ │ │ │ ldr r3, [pc, #100] @ 309ac8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 309ac0 │ │ │ │ ldr r0, [pc, #112] @ 309af4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r2, [pc, #96] @ 309af8 │ │ │ │ ldr r3, [pc, #44] @ 309ac8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -197539,21 +197539,21 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, sl, r4, lsl r2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009a11f0 │ │ │ │ andeq r3, r0, r4, asr #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq ip, [sp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq sp, sp, ip, ror r0 │ │ │ │ muleq r0, ip, r3 │ │ │ │ - strdeq ip, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + @ instruction: 0x006dcf98 │ │ │ │ ldrheq r1, [sl], ip │ │ │ │ - rsbeq ip, sp, r0, lsl #30 │ │ │ │ + rsbeq ip, sp, r0, lsr #31 │ │ │ │ addseq r1, sl, r4, lsl #1 │ │ │ │ - rsbeq ip, sp, r4, lsr pc │ │ │ │ + ldrdeq ip, [sp], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [pc, #348] @ 309c74 │ │ │ │ ldr lr, [pc, #348] @ 309c78 │ │ │ │ ldr ip, [pc, #348] @ 309c7c │ │ │ │ @@ -197569,15 +197569,15 @@ │ │ │ │ mov r3, #93 @ 0x5d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r6, [pc, #288] @ 309c88 │ │ │ │ ldr r3, [pc, #288] @ 309c8c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -197618,48 +197618,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 309ca0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 309b80 │ │ │ │ ldr r0, [pc, #76] @ 309ca4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 309b80 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00822cb0 │ │ │ │ + addeq r2, r2, r0, asr sp │ │ │ │ @ instruction: 0x009a0ff8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strheq ip, [sp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq ip, sp, r4, asr #25 │ │ │ │ + rsbeq ip, sp, r0, asr sp │ │ │ │ + rsbeq ip, sp, r4, ror #26 │ │ │ │ @ instruction: 0x009a0fb4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq r0, sl, r4, pc @ │ │ │ │ andeq r4, r0, r8, lsr r7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq ip, [sp], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq ip, sp, r4, lsl lr │ │ │ │ + rsbeq ip, sp, r8, ror lr │ │ │ │ + strheq ip, [sp], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #328] @ 0x148 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #712] @ 309f90 │ │ │ │ @@ -197807,15 +197807,15 @@ │ │ │ │ ldr r3, [r7, #328] @ 0x148 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [r6] │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ strb r4, [r6, #144] @ 0x90 │ │ │ │ str r8, [r6, #64] @ 0x40 │ │ │ │ str r7, [r6, #88] @ 0x58 │ │ │ │ - bl 98f5d0 │ │ │ │ + bl 98f678 │ │ │ │ ldr r2, [r7, #328] @ 0x148 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #148]! @ 0x94 │ │ │ │ str r3, [r6, #152] @ 0x98 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ str r6, [r3, r8, lsl #2] │ │ │ │ b 309d34 │ │ │ │ @@ -197840,30 +197840,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 309fd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ addseq r0, sl, r8, lsr lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r2, r9, ror #20 │ │ │ │ + addeq r2, r2, r9, lsl #22 │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq r0, sl, r8, lsr #27 │ │ │ │ - addeq r2, r2, r0, lsl #20 │ │ │ │ + addeq r2, r2, r0, lsr #21 │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ - rsbeq ip, sp, ip, asr ip │ │ │ │ + strdeq ip, [sp], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, r4, ror #20 │ │ │ │ - rsbeq ip, sp, r4, lsl #24 │ │ │ │ - umulleq r2, r2, r0, r8 @ │ │ │ │ - rsbeq ip, sp, ip, lsr #17 │ │ │ │ + rsbeq ip, sp, r4, lsr #25 │ │ │ │ + addeq r2, r2, r0, lsr r9 │ │ │ │ + rsbeq ip, sp, ip, asr #18 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ - addeq r2, r2, r8, asr r8 │ │ │ │ - rsbeq ip, sp, r4, ror r8 │ │ │ │ + strdeq r2, [r2], r8 │ │ │ │ + rsbeq ip, sp, r4, lsl r9 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #244] @ 30a0e8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -197872,34 +197872,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 30a0ec │ │ │ │ ldr r1, [pc, #228] @ 30a0f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #208] @ 30a0f4 │ │ │ │ ldr r1, [pc, #208] @ 30a0f8 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #172] @ 30a0fc │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [pc, #144] @ 30a100 │ │ │ │ ldr r2, [pc, #144] @ 30a104 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #52 @ 0x34 │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -197924,19 +197924,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r2, [r2], r8 │ │ │ │ - rsbeq sp, ip, r0, lsr #14 │ │ │ │ - rsbseq sl, r6, ip, lsr #24 │ │ │ │ - strheq ip, [sp], #-164 @ 0xffffff5c @ │ │ │ │ - ldrdeq ip, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + addeq r2, r2, r8, ror r8 │ │ │ │ + rsbeq sp, ip, r0, asr #15 │ │ │ │ + rsbseq sl, r6, ip, asr #25 │ │ │ │ + rsbeq ip, sp, r4, asr fp │ │ │ │ + rsbeq ip, sp, r0, ror fp │ │ │ │ @ instruction: 0x009776d4 │ │ │ │ addeq sl, fp, ip, ror #27 │ │ │ │ andeq r2, r0, ip, asr #9 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ @@ -197963,15 +197963,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [pc, #392] @ 30a2fc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r4, [r0, #408] @ 0x198 │ │ │ │ cmp r4, r7 │ │ │ │ beq 30a2c4 │ │ │ │ ldr r8, [pc, #356] @ 30a300 │ │ │ │ add r9, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov sl, #8 │ │ │ │ @@ -197995,34 +197995,34 @@ │ │ │ │ beq 30a1f8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 30a234 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9baa20 │ │ │ │ + bl 9baac8 │ │ │ │ mov r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e4df8 │ │ │ │ + bl 6e4ea0 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r2, [r3] │ │ │ │ str r2, [r5, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ addeq r2, r5, #408 @ 0x198 │ │ │ │ streq r2, [r5, #412] @ 0x19c │ │ │ │ b 30a1a8 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 24962c │ │ │ │ b 30a208 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 6e64c4 │ │ │ │ + bl 6e656c │ │ │ │ ldr r2, [pc, #168] @ 30a304 │ │ │ │ ldr r3, [pc, #144] @ 30a2f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -198052,27 +198052,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - umulleq r2, r2, r8, r6 @ │ │ │ │ + addeq r2, r2, r8, lsr r7 │ │ │ │ addseq r0, sl, r0, ror #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x006dc69c │ │ │ │ - @ instruction: 0x006dc69c │ │ │ │ + rsbeq ip, sp, ip, lsr r7 │ │ │ │ + rsbeq ip, sp, ip, lsr r7 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq r0, sl, r0, asr #17 │ │ │ │ - addeq r2, r2, r8, lsr #10 │ │ │ │ - rsbeq ip, sp, r8, lsl #17 │ │ │ │ - rsbeq ip, sp, r4, asr #10 │ │ │ │ + addeq r2, r2, r8, asr #11 │ │ │ │ + rsbeq ip, sp, r8, lsr #18 │ │ │ │ + rsbeq ip, sp, r4, ror #11 │ │ │ │ andeq r0, r0, r5, lsr r3 │ │ │ │ - rsbeq ip, sp, r4, asr #16 │ │ │ │ + rsbeq ip, sp, r4, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, #32768 @ 0x8000 │ │ │ │ sub sp, sp, #28 │ │ │ │ str ip, [sp, #12] │ │ │ │ @@ -198096,32 +198096,32 @@ │ │ │ │ cmp r2, #7 │ │ │ │ bhi 30a468 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9baa20 │ │ │ │ + bl 9baac8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e4df8 │ │ │ │ + bl 6e4ea0 │ │ │ │ ldr ip, [pc, #236] @ 30a4a0 │ │ │ │ ldr r2, [pc, #236] @ 30a4a4 │ │ │ │ ldr r1, [pc, #236] @ 30a4a8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e64c4 │ │ │ │ + bl 6e656c │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 30a47c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 30a3ec │ │ │ │ @@ -198162,17 +198162,17 @@ │ │ │ │ cmp r3, #0 │ │ │ │ addeq r3, r5, #148 @ 0x94 │ │ │ │ streq r3, [r5, #152] @ 0x98 │ │ │ │ b 30a40c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a07d0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r2, r4, lsl r4 │ │ │ │ - rsbeq ip, sp, r8, lsl r7 │ │ │ │ - rsbeq ip, sp, r4, lsr r7 │ │ │ │ + @ instruction: 0x008224b4 │ │ │ │ + strheq ip, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + ldrdeq ip, [sp], #-116 @ 0xffffff8c @ │ │ │ │ @ instruction: 0x009a06f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #356] @ 0x164 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -198219,15 +198219,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #160] @ 30a624 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ ldr r0, [pc, #152] @ 30a628 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -198237,45 +198237,45 @@ │ │ │ │ ldr r1, [pc, #124] @ 30a634 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #96] @ 30a638 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6e7c8c │ │ │ │ + bl 6e7d34 │ │ │ │ ldr r0, [pc, #88] @ 30a63c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #60] @ 30a640 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ b 30a588 │ │ │ │ ldr r0, [pc, #48] @ 30a644 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ b 30a588 │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - rsbeq ip, sp, r0, lsl r6 │ │ │ │ + strheq ip, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r8, r0, r2 │ │ │ │ - addeq r2, r2, r8, lsl r2 │ │ │ │ - rsbeq ip, sp, r4, lsr #10 │ │ │ │ - rsbeq ip, sp, r8, lsr r5 │ │ │ │ - rsbeq ip, sp, r0, ror r5 │ │ │ │ + @ instruction: 0x008222b8 │ │ │ │ + rsbeq ip, sp, r4, asr #11 │ │ │ │ + ldrdeq ip, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq ip, sp, r0, lsl r6 │ │ │ │ andeq r8, r0, r1 │ │ │ │ - strheq ip, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq ip, sp, r8, asr r5 │ │ │ │ + rsbeq ip, sp, r0, asr r6 │ │ │ │ + strdeq ip, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #400] @ 30a7f0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #396] @ 30a7f4 │ │ │ │ @@ -198292,15 +198292,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #25 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 9baa20 │ │ │ │ + bl 9baac8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 30a6dc │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -198308,33 +198308,33 @@ │ │ │ │ bhi 30a6dc │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi 30a7d4 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 9baa20 │ │ │ │ + bl 9baac8 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 6e4df8 │ │ │ │ + bl 6e4ea0 │ │ │ │ ldr ip, [pc, #240] @ 30a7f8 │ │ │ │ ldr r2, [pc, #240] @ 30a7fc │ │ │ │ ldr r1, [pc, #240] @ 30a800 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e64c4 │ │ │ │ + bl 6e656c │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 30a7bc │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 30a740 │ │ │ │ @@ -198376,17 +198376,17 @@ │ │ │ │ add r0, r0, r2 │ │ │ │ mov r2, #8 │ │ │ │ bl 24962c │ │ │ │ b 30a6ec │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a04b8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r2, r0, asr #1 │ │ │ │ - rsbeq ip, sp, r4, asr #7 │ │ │ │ - rsbeq ip, sp, r0, ror #7 │ │ │ │ + addeq r2, r2, r0, ror #2 │ │ │ │ + rsbeq ip, sp, r4, ror #8 │ │ │ │ + rsbeq ip, sp, r0, lsl #9 │ │ │ │ umullseq r0, sl, ip, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #228] @ 30a904 │ │ │ │ ldr r7, [pc, #228] @ 30a908 │ │ │ │ @@ -198395,15 +198395,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ ldr r3, [pc, #212] @ 30a910 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r8, [pc, #196] @ 30a914 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r5, [r0, #408] @ 0x198 │ │ │ │ cmp r5, #0 │ │ │ │ bne 30a8e4 │ │ │ │ ldr r3, [pc, #180] @ 30a918 │ │ │ │ mov r6, r0 │ │ │ │ @@ -198443,22 +198443,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 30a924 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ - addeq r1, r2, r8, lsr #31 │ │ │ │ - rsbeq fp, sp, r8, asr #31 │ │ │ │ - ldrdeq fp, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + addeq r2, r2, r8, asr #32 │ │ │ │ + rsbeq ip, sp, r8, rrx │ │ │ │ + rsbeq ip, sp, r0, ror r0 │ │ │ │ andeq r0, r0, r1, asr #10 │ │ │ │ @ instruction: 0x009a02d0 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq sp, ip, r0, lsr #9 │ │ │ │ - rsbeq ip, sp, r4, ror #5 │ │ │ │ + rsbeq sp, ip, r0, asr #10 │ │ │ │ + rsbeq ip, sp, r4, lsl #7 │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #256] @ 30aa40 │ │ │ │ ldr r2, [pc, #256] @ 30aa44 │ │ │ │ @@ -198473,15 +198473,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r9, [r5, #148] @ 0x94 │ │ │ │ cmp r9, #0 │ │ │ │ beq 30a9ac │ │ │ │ ldr r0, [r9, #8] │ │ │ │ - bl 6e35ec │ │ │ │ + bl 6e3694 │ │ │ │ cmp r0, #0 │ │ │ │ beq 30a9ac │ │ │ │ ldrb r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ bne 30a9b8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -198492,15 +198492,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 309558 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add r7, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 9bac9c │ │ │ │ + bl 9bad44 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r6, r0 │ │ │ │ b 30aa1c │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ sub r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -198524,15 +198524,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 30a648 │ │ │ │ cmp r4, #0 │ │ │ │ bne 30a96c │ │ │ │ b 30a9ac │ │ │ │ @ instruction: 0x009a01dc │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - strheq sp, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq sp, ip, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ add fp, r0, #116 @ 0x74 │ │ │ │ ldr r0, [pc, #964] @ 30ae30 │ │ │ │ @@ -198554,15 +198554,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 30ab7c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 6e35ec │ │ │ │ + bl 6e3694 │ │ │ │ ldr r9, [pc, #888] @ 30ae44 │ │ │ │ ldr r8, [pc, #888] @ 30ae48 │ │ │ │ ldr sl, [pc, #888] @ 30ae4c │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r9, #208 @ 0xd0 │ │ │ │ add r8, r8, #208 @ 0xd0 │ │ │ │ @@ -198629,29 +198629,29 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 30adc4 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl 9baa20 │ │ │ │ + bl 9baac8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e4df8 │ │ │ │ + bl 6e4ea0 │ │ │ │ ldr r2, [pc, #588] @ 30ae54 │ │ │ │ ldr r1, [pc, #588] @ 30ae58 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e64c4 │ │ │ │ + bl 6e656c │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 30ada4 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 30ac34 │ │ │ │ @@ -198665,15 +198665,15 @@ │ │ │ │ bl 248b04 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b04 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 30ab7c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 6e35ec │ │ │ │ + bl 6e3694 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30aaec │ │ │ │ ldr r2, [pc, #460] @ 30ae5c │ │ │ │ ldr r3, [pc, #416] @ 30ae34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -198693,28 +198693,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 30adf8 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl 9baa20 │ │ │ │ + bl 9baac8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e4df8 │ │ │ │ + bl 6e4ea0 │ │ │ │ ldr r1, [pc, #344] @ 30ae60 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e64c4 │ │ │ │ + bl 6e656c │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 30add8 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 30ad30 │ │ │ │ @@ -198734,15 +198734,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r7, r4, #25 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #4 │ │ │ │ - bl 9baaf4 │ │ │ │ + bl 9bab9c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b 30ab0c │ │ │ │ ldr r2, [r4] │ │ │ │ str r2, [r6, #148] @ 0x94 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -198778,26 +198778,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r0, sl, ip, lsr #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r0, sl, r8, r0 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq sp, ip, r4, ror r2 │ │ │ │ - strdeq r1, [r2], ip │ │ │ │ - strdeq r1, [r2], r8 │ │ │ │ - rsbeq ip, sp, r0 │ │ │ │ + rsbeq sp, ip, r4, lsl r3 │ │ │ │ + umulleq r1, r2, ip, sp │ │ │ │ + umulleq r1, r2, r8, sp │ │ │ │ + rsbeq ip, sp, r0, lsr #1 │ │ │ │ umullseq pc, r9, r8, pc @ │ │ │ │ - ldrdeq fp, [sp], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq fp, sp, ip, ror #29 │ │ │ │ + rsbeq fp, sp, r0, ror pc │ │ │ │ + rsbeq fp, sp, ip, lsl #31 │ │ │ │ addseq pc, r9, ip, lsl #29 │ │ │ │ - strdeq fp, [sp], #-216 @ 0xffffff28 @ │ │ │ │ - @ instruction: 0x008219b4 │ │ │ │ - ldrdeq fp, [sp], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq fp, sp, ip, asr #27 │ │ │ │ + @ instruction: 0x006dbe98 │ │ │ │ + addeq r1, r2, r4, asr sl │ │ │ │ + rsbeq fp, sp, r4, ror sl │ │ │ │ + rsbeq fp, sp, ip, ror #28 │ │ │ │ muleq r0, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #616] @ 30b0f8 │ │ │ │ @@ -198823,15 +198823,15 @@ │ │ │ │ beq 30aee8 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 30af64 │ │ │ │ mov r8, #8 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9baaf4 │ │ │ │ + bl 9bab9c │ │ │ │ cmp r0, r8 │ │ │ │ mov r2, r0 │ │ │ │ beq 30af74 │ │ │ │ ldr r3, [pc, #504] @ 30b104 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -198901,25 +198901,25 @@ │ │ │ │ b 30af20 │ │ │ │ ldr r9, [pc, #260] @ 30b120 │ │ │ │ add r9, pc, r9 │ │ │ │ b 30af90 │ │ │ │ ldr r0, [pc, #252] @ 30b124 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ b 30af18 │ │ │ │ bl 5233b0 │ │ │ │ b 30b00c │ │ │ │ ldr r1, [pc, #228] @ 30b128 │ │ │ │ ldr r0, [pc, #228] @ 30b12c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30af18 │ │ │ │ ldr r3, [pc, #204] @ 30b130 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30afa4 │ │ │ │ ldr r3, [pc, #140] @ 30b104 │ │ │ │ @@ -198935,49 +198935,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 30b138 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30afa4 │ │ │ │ ldr r0, [pc, #88] @ 30b13c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30afa4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r9, r8, lsl #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r9, ip, asr #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r8, r0, r1 │ │ │ │ @ instruction: 0x0099fbf4 │ │ │ │ - rsbeq fp, sp, r8, lsr #16 │ │ │ │ + rsbeq fp, sp, r8, asr #17 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq ip, ip, ip, lsr sp │ │ │ │ - rsbeq fp, sp, r4, lsl #15 │ │ │ │ - strheq fp, [sp], #-200 @ 0xffffff38 @ │ │ │ │ - addeq r1, r2, r8, lsl #15 │ │ │ │ - ldrdeq fp, [sp], #-176 @ 0xffffff50 @ │ │ │ │ + ldrdeq ip, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq fp, sp, r4, lsr #16 │ │ │ │ + rsbeq fp, sp, r8, asr sp │ │ │ │ + addeq r1, r2, r8, lsr #16 │ │ │ │ + rsbeq fp, sp, r0, ror ip │ │ │ │ andeq r1, r0, ip, ror r2 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, sp, ip, lsl #23 │ │ │ │ - rsbeq fp, sp, r0, asr #23 │ │ │ │ + rsbeq fp, sp, ip, lsr #24 │ │ │ │ + rsbeq fp, sp, r0, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [pc, #688] @ 30b408 │ │ │ │ ldr lr, [pc, #688] @ 30b40c │ │ │ │ ldr ip, [pc, #688] @ 30b410 │ │ │ │ @@ -198993,22 +198993,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #848 @ 0x350 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov ip, #0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr sl, [pc, #620] @ 30b41c │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e35ec │ │ │ │ + bl 6e3694 │ │ │ │ cmp r0, r4 │ │ │ │ bne 30b204 │ │ │ │ ldr r2, [pc, #596] @ 30b420 │ │ │ │ ldr r3, [pc, #576] @ 30b410 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -199037,29 +199037,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6ea044 │ │ │ │ + bl 6ea0ec │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 30b364 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 30b274 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 30b350 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9baaf4 │ │ │ │ + bl 9bab9c │ │ │ │ cmp r0, #4 │ │ │ │ bne 30b224 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 30b224 │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -199079,15 +199079,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ blx ip │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 9bac9c │ │ │ │ + bl 9bad44 │ │ │ │ mov r2, r0 │ │ │ │ add r0, r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 2487f8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ sub r2, r2, #4 │ │ │ │ @@ -199135,42 +199135,42 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 30b43c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30b218 │ │ │ │ ldr r0, [pc, #68] @ 30b440 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30b218 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq r1, r2, r0, ror r6 │ │ │ │ + addeq r1, r2, r0, lsl r7 │ │ │ │ @ instruction: 0x0099f9b8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq fp, sp, r4, ror r6 │ │ │ │ - rsbeq fp, sp, r8, lsl #13 │ │ │ │ + rsbeq fp, sp, r4, lsl r7 │ │ │ │ + rsbeq fp, sp, r8, lsr #14 │ │ │ │ addseq pc, r9, r0, ror r9 @ │ │ │ │ addseq pc, r9, r0, asr r9 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq ip, ip, r8, lsr sl │ │ │ │ + ldrdeq ip, [ip], #-168 @ 0xffffff58 @ │ │ │ │ andeq r4, r0, ip, lsl #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, sp, r0, lsl r9 │ │ │ │ - rsbeq fp, sp, r4, asr #18 │ │ │ │ + strheq fp, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq fp, sp, r4, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3276] @ 30c128 │ │ │ │ ldr r3, [pc, #3276] @ 30c12c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -199213,15 +199213,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ b 30b580 │ │ │ │ mov r7, #4 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9baaf4 │ │ │ │ + bl 9bab9c │ │ │ │ cmp r0, r7 │ │ │ │ beq 30b5b4 │ │ │ │ ldr r3, [pc, #3116] @ 30c14c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 30b8ac │ │ │ │ @@ -199291,30 +199291,30 @@ │ │ │ │ beq 30b638 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #3 │ │ │ │ bhi 30b898 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ - bl 9baa20 │ │ │ │ + bl 9baac8 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r2, r2, #4 │ │ │ │ - bl 6e4df8 │ │ │ │ + bl 6e4ea0 │ │ │ │ ldr r1, [pc, #2800] @ 30c158 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 6e64c4 │ │ │ │ + bl 6e656c │ │ │ │ b 30b52c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -199407,15 +199407,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi 30baa8 │ │ │ │ mov r4, #24 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9baaf4 │ │ │ │ + bl 9bab9c │ │ │ │ cmp r0, r4 │ │ │ │ beq 30bab8 │ │ │ │ ldr r3, [pc, #2340] @ 30c14c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 30bbd4 │ │ │ │ @@ -199450,15 +199450,15 @@ │ │ │ │ bl 24962c │ │ │ │ b 30b648 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #2224] @ 30c168 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30b52c │ │ │ │ sub r3, sl, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 30b990 │ │ │ │ ldr r3, [pc, #2160] @ 30c14c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -199494,26 +199494,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2032] @ 30c178 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30b8e8 │ │ │ │ ldr r0, [pc, #2020] @ 30c17c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ b 30b834 │ │ │ │ ldr r3, [pc, #2004] @ 30c180 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30b5d0 │ │ │ │ ldr r3, [pc, #1932] @ 30c14c │ │ │ │ @@ -199532,49 +199532,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1884] @ 30c184 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30b5d0 │ │ │ │ mov sl, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, sl │ │ │ │ str sl, [sp] │ │ │ │ - bl 9baaf4 │ │ │ │ + bl 9bab9c │ │ │ │ cmp r0, sl │ │ │ │ beq 30b6c8 │ │ │ │ ldr r3, [pc, #1784] @ 30c14c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 30b834 │ │ │ │ ldr r1, [pc, #1824] @ 30c188 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1820] @ 30c18c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30b834 │ │ │ │ mov r2, #4 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r2, [sp] │ │ │ │ - bl 9baaf4 │ │ │ │ + bl 9bab9c │ │ │ │ cmp r0, #4 │ │ │ │ ldrne r0, [pc, #1728] @ 30c160 │ │ │ │ bne 30b7b4 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ b 30b7ac │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #24 │ │ │ │ @@ -199591,29 +199591,29 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ b 30b614 │ │ │ │ ldr r7, [pc, #1700] @ 30c190 │ │ │ │ mov r1, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, r7 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ ldr r3, [pc, #1684] @ 30c194 │ │ │ │ ldr r2, [pc, #1684] @ 30c198 │ │ │ │ ldr r1, [pc, #1684] @ 30c19c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 6e7c8c │ │ │ │ + bl 6e7d34 │ │ │ │ b 30b834 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30bd10 │ │ │ │ ldrb r3, [sl, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30bcf4 │ │ │ │ @@ -199637,32 +199637,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 309558 │ │ │ │ b 30b758 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1536] @ 30c1a8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30b5d0 │ │ │ │ ldr r0, [pc, #1520] @ 30c1ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30b8e8 │ │ │ │ ldr r0, [pc, #1508] @ 30c1b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30b914 │ │ │ │ ldr r1, [pc, #1496] @ 30c1b4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1492] @ 30c1b8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30b834 │ │ │ │ ldr r3, [pc, #1468] @ 30c1bc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30bac8 │ │ │ │ ldr r3, [pc, #1336] @ 30c14c │ │ │ │ @@ -199678,22 +199678,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1364] @ 30c1c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30bac8 │ │ │ │ ldr r3, [pc, #1352] @ 30c1c4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30b6d8 │ │ │ │ ldr r3, [pc, #1212] @ 30c14c │ │ │ │ @@ -199709,30 +199709,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 30c1c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 30b6d8 │ │ │ │ ldr r7, [pc, #1232] @ 30c1cc │ │ │ │ add r7, pc, r7 │ │ │ │ b 30bb54 │ │ │ │ ldr r0, [pc, #1224] @ 30c1d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30b8e8 │ │ │ │ ldr r3, [pc, #1212] @ 30c1d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30bb40 │ │ │ │ ldr r3, [pc, #1056] @ 30c14c │ │ │ │ @@ -199748,38 +199748,38 @@ │ │ │ │ beq 30bdb8 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1108] @ 30c1d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30bb40 │ │ │ │ ldr r0, [pc, #1096] @ 30c1dc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30bac8 │ │ │ │ ldr r0, [pc, #1080] @ 30c1e0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 30b6d8 │ │ │ │ ldr r0, [pc, #1060] @ 30c1e4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30bb40 │ │ │ │ ldr r2, [pc, #1044] @ 30c1e8 │ │ │ │ ldr r3, [pc, #852] @ 30c12c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -199815,44 +199815,44 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi 30beb8 │ │ │ │ mov r3, sl │ │ │ │ mov sl, #16 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9baaf4 │ │ │ │ + bl 9bab9c │ │ │ │ cmp r0, sl │ │ │ │ mov r2, r0 │ │ │ │ beq 30bec8 │ │ │ │ ldr r3, [pc, #704] @ 30c14c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 30c060 │ │ │ │ ldr r1, [pc, #844] @ 30c1ec │ │ │ │ ldr r0, [pc, #844] @ 30c1f0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30c060 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #16 │ │ │ │ mov r0, sl │ │ │ │ bl 24962c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ ldr sl, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 9bac9c │ │ │ │ + bl 9bad44 │ │ │ │ mul r3, sl, r4 │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 30c038 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ bl 2489a8 │ │ │ │ @@ -199924,28 +199924,28 @@ │ │ │ │ str r3, [r0, #16] │ │ │ │ str r1, [r0, #12] │ │ │ │ ldr r1, [r2, #16] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #4 │ │ │ │ mov r3, sl │ │ │ │ - bl 9baa20 │ │ │ │ + bl 9baac8 │ │ │ │ mov r0, sl │ │ │ │ bl 248b04 │ │ │ │ b 30b614 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 9bac9c │ │ │ │ + bl 9bad44 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 30c1fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov sl, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [pc, #240] @ 30c160 │ │ │ │ mov r0, sl │ │ │ │ str r3, [r2, #12] │ │ │ │ bl 248b04 │ │ │ │ b 30b614 │ │ │ │ @@ -199968,90 +199968,90 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30bf70 │ │ │ │ ldr r0, [pc, #260] @ 30c204 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ b 30c064 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30bf70 │ │ │ │ addseq pc, r9, r0, asr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0099f6b0 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq ip, ip, ip, ror #16 │ │ │ │ - strdeq r1, [r2], r8 │ │ │ │ - strdeq fp, [sp], #-84 @ 0xffffffac @ │ │ │ │ - addeq r1, r2, r8, ror #5 │ │ │ │ + rsbeq ip, ip, ip, lsl #18 │ │ │ │ + umulleq r1, r2, r8, r3 │ │ │ │ + @ instruction: 0x006db694 │ │ │ │ + addeq r1, r2, r8, lsl #7 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - ldrdeq r1, [r2], lr │ │ │ │ - @ instruction: 0x006db498 │ │ │ │ - rsbeq ip, ip, ip, lsl #12 │ │ │ │ + addeq r1, r2, lr, ror r2 │ │ │ │ + rsbeq fp, sp, r8, lsr r5 │ │ │ │ + rsbeq ip, ip, ip, lsr #13 │ │ │ │ andeq r8, r0, r1 │ │ │ │ @ instruction: 0x0099f2b0 │ │ │ │ - rsbeq fp, sp, ip, asr r3 │ │ │ │ + strdeq fp, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r8, r0, r2 │ │ │ │ andeq r2, r0, r0, lsl ip │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, sp, r8, lsl #15 │ │ │ │ - strdeq fp, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq fp, sp, r8, lsr #16 │ │ │ │ + @ instruction: 0x006db898 │ │ │ │ andeq r4, r0, r0, lsr #26 │ │ │ │ - rsbeq fp, sp, ip, asr #6 │ │ │ │ - addeq r0, r2, r0, ror #26 │ │ │ │ - rsbeq fp, sp, r0, lsr #3 │ │ │ │ - rsbeq fp, sp, ip, asr r5 │ │ │ │ - addeq r0, r2, r8, asr #25 │ │ │ │ - ldrdeq sl, [sp], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq sl, sp, ip, ror #31 │ │ │ │ + rsbeq fp, sp, ip, ror #7 │ │ │ │ + addeq r0, r2, r0, lsl #28 │ │ │ │ + rsbeq fp, sp, r0, asr #4 │ │ │ │ + strdeq fp, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq r0, r2, r8, ror #26 │ │ │ │ + rsbeq fp, sp, r0, ror r0 │ │ │ │ + rsbeq fp, sp, ip, lsl #1 │ │ │ │ @ instruction: 0xffffe7c4 │ │ │ │ - strheq ip, [ip], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq fp, sp, ip, lsl #4 │ │ │ │ - rsbeq fp, sp, r4, lsr r2 │ │ │ │ - rsbeq fp, sp, ip, lsl #10 │ │ │ │ - addeq r0, r2, ip, ror #23 │ │ │ │ - rsbeq fp, sp, ip, lsr #32 │ │ │ │ + rsbeq ip, ip, r4, asr r2 │ │ │ │ + rsbeq fp, sp, ip, lsr #5 │ │ │ │ + ldrdeq fp, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq fp, sp, ip, lsr #11 │ │ │ │ + addeq r0, r2, ip, lsl #25 │ │ │ │ + rsbeq fp, sp, ip, asr #1 │ │ │ │ andeq r1, r0, ip, lsr #13 │ │ │ │ - rsbeq fp, sp, r8, lsl #5 │ │ │ │ + rsbeq fp, sp, r8, lsr #6 │ │ │ │ andeq r3, r0, r8, lsr #3 │ │ │ │ - rsbeq fp, sp, r0, asr #5 │ │ │ │ + rsbeq fp, sp, r0, ror #6 │ │ │ │ @ instruction: 0xffffe948 │ │ │ │ - rsbeq fp, sp, r0, asr r4 │ │ │ │ + strdeq fp, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r1, r0, r4, asr ip │ │ │ │ - rsbeq fp, sp, r4, ror #5 │ │ │ │ - strheq fp, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq fp, sp, r4, asr r2 │ │ │ │ - rsbeq fp, sp, r4, ror #5 │ │ │ │ + rsbeq fp, sp, r4, lsl #7 │ │ │ │ + rsbeq fp, sp, ip, asr r2 │ │ │ │ + strdeq fp, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq fp, sp, r4, lsl #7 │ │ │ │ addseq lr, r9, r8, asr #26 │ │ │ │ - addeq r0, r2, ip, lsr #18 │ │ │ │ - rsbeq sl, sp, ip, ror #26 │ │ │ │ - rsbeq sl, sp, ip, lsl #31 │ │ │ │ - rsbeq sl, sp, r8, lsr #30 │ │ │ │ - rsbeq sl, sp, r8, asr #27 │ │ │ │ + addeq r0, r2, ip, asr #19 │ │ │ │ + rsbeq sl, sp, ip, lsl #28 │ │ │ │ + rsbeq fp, sp, ip, lsr #32 │ │ │ │ + rsbeq sl, sp, r8, asr #31 │ │ │ │ + rsbeq sl, sp, r8, ror #28 │ │ │ │ andeq r1, r0, ip, lsl #12 │ │ │ │ - rsbeq sl, sp, r0, ror #23 │ │ │ │ + rsbeq sl, sp, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #736] @ 30c500 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -200066,27 +200066,27 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #700] @ 30c510 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #680] @ 30c514 │ │ │ │ ldr r1, [pc, #680] @ 30c518 │ │ │ │ add r4, r4, #440 @ 0x1b8 │ │ │ │ ldr r3, [pc, #676] @ 30c51c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #664] @ 30c520 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #348] @ 0x15c │ │ │ │ bl 5455bc │ │ │ │ ldr r3, [pc, #636] @ 30c524 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -200139,15 +200139,15 @@ │ │ │ │ bl 309558 │ │ │ │ ldrb r5, [r4, #32] │ │ │ │ cmp r5, #0 │ │ │ │ beq 30c430 │ │ │ │ cmp r5, #1 │ │ │ │ beq 30c44c │ │ │ │ mov r0, r8 │ │ │ │ - bl 98f628 │ │ │ │ + bl 98f6d0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b04 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ ldr r2, [r6, #356] @ 0x164 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ @@ -200160,36 +200160,36 @@ │ │ │ │ ldr r0, [r6, #328] @ 0x148 │ │ │ │ bl 248b04 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #328] @ 0x148 │ │ │ │ add r0, r6, #332 @ 0x14c │ │ │ │ bl 523c28 │ │ │ │ add r0, r6, #368 @ 0x170 │ │ │ │ - bl 98f628 │ │ │ │ + bl 98f6d0 │ │ │ │ ldr r0, [r6, #304] @ 0x130 │ │ │ │ - bl 6e6084 │ │ │ │ + bl 6e612c │ │ │ │ ldr r0, [r6, #308] @ 0x134 │ │ │ │ - bl 6e6084 │ │ │ │ + bl 6e612c │ │ │ │ ldr r0, [r6, #312] @ 0x138 │ │ │ │ - bl 6e6084 │ │ │ │ + bl 6e612c │ │ │ │ ldr r0, [r6, #316] @ 0x13c │ │ │ │ - bl 6e6084 │ │ │ │ + bl 6e612c │ │ │ │ ldr r2, [pc, #308] @ 30c538 │ │ │ │ ldr r3, [pc, #256] @ 30c508 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 30c4fc │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 6e6c08 │ │ │ │ + b 6e6cb0 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r3] │ │ │ │ add r0, r0, #332 @ 0x14c │ │ │ │ bl 520bd8 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ b 30c380 │ │ │ │ @@ -200219,49 +200219,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 30c548 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30c2b4 │ │ │ │ ldr r0, [pc, #92] @ 30c54c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30c2b4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq r0, r2, ip, lsr #11 │ │ │ │ + addeq r0, r2, ip, asr #12 │ │ │ │ addseq lr, r9, r8, ror #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x006da890 │ │ │ │ - rsbeq sl, sp, r8, lsr #17 │ │ │ │ - rsbeq sl, sp, r0, lsl #11 │ │ │ │ - @ instruction: 0x006da594 │ │ │ │ + rsbeq sl, sp, r0, lsr r9 │ │ │ │ + rsbeq sl, sp, r8, asr #18 │ │ │ │ + rsbeq sl, sp, r0, lsr #12 │ │ │ │ + rsbeq sl, sp, r4, lsr r6 │ │ │ │ andeq r0, r0, lr, lsl r5 │ │ │ │ umullseq lr, r9, r8, r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbeq fp, ip, r0, lsr sl │ │ │ │ + ldrdeq fp, [ip], #-160 @ 0xffffff60 @ │ │ │ │ @ instruction: 0xffffe354 │ │ │ │ @ instruction: 0xffffe024 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ addseq lr, r9, r8, lsl r7 │ │ │ │ andeq r4, r0, r8, ror #27 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq sl, [sp], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq sl, sp, r0, lsl #26 │ │ │ │ + rsbeq sl, sp, ip, ror sp │ │ │ │ + rsbeq sl, sp, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1132] @ 30c9d4 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1128] @ 30c9d8 │ │ │ │ @@ -200287,26 +200287,26 @@ │ │ │ │ add r3, r5, #464 @ 0x1d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1056] @ 30c9f0 │ │ │ │ addeq r6, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #1044] @ 30c9f4 │ │ │ │ ldr r1, [pc, #1044] @ 30c9f8 │ │ │ │ add r5, r5, #208 @ 0xd0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #1008] @ 30c9fc │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ @@ -200351,15 +200351,15 @@ │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ bl 2489a8 │ │ │ │ ldr r3, [r4, #328] @ 0x148 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e6c84 │ │ │ │ + bl 6e6d2c │ │ │ │ ldr r3, [pc, #808] @ 30ca08 │ │ │ │ strh r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #800] @ 30ca0c │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #324] @ 0x144 │ │ │ │ mov r3, #8192 @ 0x2000 │ │ │ │ @@ -200367,37 +200367,37 @@ │ │ │ │ mov r3, #2048 @ 0x800 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, #7 │ │ │ │ strb r3, [sp, #58] @ 0x3a │ │ │ │ - bl 6e5fd8 │ │ │ │ + bl 6e6080 │ │ │ │ ldr r2, [pc, #752] @ 30ca10 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #304] @ 0x130 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5fd8 │ │ │ │ + bl 6e6080 │ │ │ │ ldr r2, [pc, #732] @ 30ca14 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #308] @ 0x134 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5fd8 │ │ │ │ + bl 6e6080 │ │ │ │ ldr r2, [pc, #712] @ 30ca18 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #312] @ 0x138 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5fd8 │ │ │ │ + bl 6e6080 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [r4, #316] @ 0x13c │ │ │ │ add r0, r4, #368 @ 0x170 │ │ │ │ - bl 98f5d0 │ │ │ │ + bl 98f678 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #396]! @ 0x18c │ │ │ │ str r3, [r4, #400] @ 0x190 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #408]! @ 0x198 │ │ │ │ str r3, [r4, #412] @ 0x19c │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ @@ -200427,36 +200427,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #564] @ 30ca28 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, r7 │ │ │ │ bl 30c208 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ b 30c85c │ │ │ │ ldr r3, [pc, #516] @ 30ca2c │ │ │ │ ldr ip, [pc, #516] @ 30ca30 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #512] @ 30ca34 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #504] @ 30ca38 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ ldr r2, [pc, #472] @ 30ca3c │ │ │ │ ldr r3, [pc, #368] @ 30c9d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -200477,28 +200477,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #396] @ 30ca4c │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 30c850 │ │ │ │ ldr r3, [pc, #372] @ 30ca50 │ │ │ │ ldr ip, [pc, #372] @ 30ca54 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #368] @ 30ca58 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #360] @ 30ca5c │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 30c850 │ │ │ │ ldr r3, [pc, #336] @ 30ca60 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 30c638 │ │ │ │ ldr r3, [pc, #320] @ 30ca64 │ │ │ │ @@ -200513,89 +200513,89 @@ │ │ │ │ beq 30c9bc │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 30ca6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30c638 │ │ │ │ ldr r1, [pc, #232] @ 30ca70 │ │ │ │ ldr r3, [pc, #232] @ 30ca74 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #228] @ 30ca78 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #224] @ 30ca7c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ ldr r2, [pc, #208] @ 30ca80 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 30c808 │ │ │ │ ldr r0, [pc, #192] @ 30ca84 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30c638 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0099e5b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq lr, r9, r0, r5 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - addeq r0, r2, r8, lsr #4 │ │ │ │ - rsbeq sl, sp, ip, asr #4 │ │ │ │ - rsbeq sl, sp, r8, lsr r2 │ │ │ │ + addeq r0, r2, r8, asr #5 │ │ │ │ + rsbeq sl, sp, ip, ror #5 │ │ │ │ + ldrdeq sl, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - strdeq sl, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq sl, sp, ip, lsl r5 │ │ │ │ + @ instruction: 0x006da590 │ │ │ │ + strheq sl, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbeq sl, sp, r8, ror #24 │ │ │ │ + rsbeq sl, sp, r8, lsl #26 │ │ │ │ @ instruction: 0xffffd244 │ │ │ │ andeq r0, r0, r2, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ @ instruction: 0xffffd01c │ │ │ │ @ instruction: 0xffffea00 │ │ │ │ andeq r0, r0, ip, ror #10 │ │ │ │ - addeq pc, r1, r8, ror #31 │ │ │ │ - strdeq sl, [sp], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq sl, sp, r0 │ │ │ │ + addeq r0, r2, r8, lsl #1 │ │ │ │ + @ instruction: 0x006dab98 │ │ │ │ + rsbeq sl, sp, r0, lsr #1 │ │ │ │ andeq r0, r0, r7, asr #8 │ │ │ │ - umulleq pc, r1, ip, pc @ │ │ │ │ - rsbeq sl, sp, r8, ror sl │ │ │ │ - strheq r9, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + addeq r0, r2, ip, lsr r0 │ │ │ │ + rsbeq sl, sp, r8, lsl fp │ │ │ │ + rsbeq sl, sp, r0, asr r0 │ │ │ │ andeq r0, r0, sl, lsl r4 │ │ │ │ @ instruction: 0x0099e2b8 │ │ │ │ - addeq pc, r1, r8, lsl pc @ │ │ │ │ - rsbeq sl, sp, r0, asr #19 │ │ │ │ - rsbeq r9, sp, r0, lsr pc │ │ │ │ + @ instruction: 0x0081ffb8 │ │ │ │ + rsbeq sl, sp, r0, ror #20 │ │ │ │ + ldrdeq r9, [sp], #-240 @ 0xffffff10 @ │ │ │ │ andeq r0, r0, sp, lsl #8 │ │ │ │ - addeq pc, r1, r4, ror #29 │ │ │ │ - rsbeq sl, sp, r8, lsr #19 │ │ │ │ - strdeq r9, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + addeq pc, r1, r4, lsl #31 │ │ │ │ + rsbeq sl, sp, r8, asr #20 │ │ │ │ + @ instruction: 0x006d9f9c │ │ │ │ andeq r0, r0, r3, lsl r4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sl, sp, r4, lsr #17 │ │ │ │ - rsbeq r9, sp, ip, asr lr │ │ │ │ - addeq pc, r1, r0, lsr lr @ │ │ │ │ - rsbeq sl, sp, r4, lsl #19 │ │ │ │ - rsbeq r9, sp, r4, asr #28 │ │ │ │ + rsbeq sl, sp, r4, asr #18 │ │ │ │ + strdeq r9, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + ldrdeq pc, [r1], r0 │ │ │ │ + rsbeq sl, sp, r4, lsr #20 │ │ │ │ + rsbeq r9, sp, r4, ror #29 │ │ │ │ andeq r0, r0, lr, asr #8 │ │ │ │ - rsbeq sl, sp, r8, lsl #17 │ │ │ │ + rsbeq sl, sp, r8, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #488] @ 30cc88 │ │ │ │ ldr ip, [pc, #488] @ 30cc8c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -200611,25 +200611,25 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #448] @ 30cc98 │ │ │ │ ldr r3, [pc, #448] @ 30cc9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r4, [pc, #432] @ 30cca0 │ │ │ │ ldr r3, [pc, #432] @ 30cca4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 30cbec │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e35ec │ │ │ │ + bl 6e3694 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30cb5c │ │ │ │ ldr r2, [pc, #392] @ 30cca8 │ │ │ │ ldr r3, [pc, #364] @ 30cc90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -200643,15 +200643,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6ea044 │ │ │ │ + bl 6ea0ec │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 30cbb8 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, #28 │ │ │ │ bl 2487f8 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ @@ -200661,15 +200661,15 @@ │ │ │ │ ldr r2, [r6, #400] @ 0x190 │ │ │ │ mov r3, r0 │ │ │ │ add ip, r0, #20 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r2] │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r6, #400] @ 0x190 │ │ │ │ - bl 6ea044 │ │ │ │ + bl 6ea0ec │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 30cb78 │ │ │ │ ldr r2, [pc, #236] @ 30ccac │ │ │ │ ldr r3, [pc, #204] @ 30cc90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -200699,46 +200699,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 30ccbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30cb08 │ │ │ │ ldr r0, [pc, #76] @ 30ccc0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30cb08 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq pc, r1, ip, lsr #26 │ │ │ │ + addeq pc, r1, ip, asr #27 │ │ │ │ addseq lr, r9, ip, rrx │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r9, sp, ip, lsl sp │ │ │ │ - rsbeq r9, sp, r0, lsr sp │ │ │ │ + strheq r9, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + ldrdeq r9, [sp], #-208 @ 0xffffff30 @ │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ addseq lr, r9, ip, lsr #32 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x0099dffc │ │ │ │ addseq sp, r9, ip, asr pc │ │ │ │ andeq r1, r0, r0, asr sp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq sl, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq sl, sp, r8, lsr #14 │ │ │ │ + @ instruction: 0x006da790 │ │ │ │ + rsbeq sl, sp, r8, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [pc, #660] @ 30cf70 │ │ │ │ ldr ip, [pc, #660] @ 30cf74 │ │ │ │ mov r6, r1 │ │ │ │ @@ -200754,22 +200754,22 @@ │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 30cf80 │ │ │ │ ldr r3, [pc, #620] @ 30cf84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr sl, [pc, #596] @ 30cf88 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e35ec │ │ │ │ + bl 6e3694 │ │ │ │ cmp r0, r4 │ │ │ │ bne 30cd8c │ │ │ │ ldr r2, [pc, #572] @ 30cf8c │ │ │ │ ldr r3, [pc, #548] @ 30cf78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -200799,29 +200799,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6ea044 │ │ │ │ + bl 6ea0ec │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 30cecc │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 30cdfc │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 30ceb8 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9baaf4 │ │ │ │ + bl 9bab9c │ │ │ │ cmp r0, #4 │ │ │ │ bne 30cdac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 30cdac │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -200839,15 +200839,15 @@ │ │ │ │ ldr r1, [pc, #312] @ 30cf98 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 9bac9c │ │ │ │ + bl 9bad44 │ │ │ │ add r0, r0, #24 │ │ │ │ bl 2487f8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r3, [r1, #12] │ │ │ │ @@ -200889,43 +200889,43 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 30cfa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30cda0 │ │ │ │ ldr r0, [pc, #72] @ 30cfac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30cda0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq pc, r1, ip, ror #21 │ │ │ │ + addeq pc, r1, ip, lsl #23 │ │ │ │ addseq sp, r9, r0, lsr lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r9, sp, r0, ror #21 │ │ │ │ - strdeq r9, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r9, sp, r0, lsl #23 │ │ │ │ + @ instruction: 0x006d9b94 │ │ │ │ andeq r0, r0, r1, lsr #7 │ │ │ │ addseq sp, r9, ip, ror #27 │ │ │ │ addseq sp, r9, ip, asr #27 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - strheq sl, [ip], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq sl, ip, r8, asr pc │ │ │ │ muleq r0, r4, pc @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sl, sp, ip, lsl #9 │ │ │ │ - rsbeq sl, sp, r0, asr #9 │ │ │ │ + rsbeq sl, sp, ip, lsr #10 │ │ │ │ + rsbeq sl, sp, r0, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 30cfec │ │ │ │ add r0, pc, r0 │ │ │ │ bl 503028 │ │ │ │ @@ -200935,70 +200935,70 @@ │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2f6440 │ │ │ │ addeq r7, fp, r4, lsr pc │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsbeq sl, sp, ip, lsl #9 │ │ │ │ - rsbseq r8, r2, r8, lsr r1 │ │ │ │ + rsbeq sl, sp, ip, lsr #10 │ │ │ │ + ldrsbeq r8, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #256] @ 30d114 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r1 │ │ │ │ - bl 74d520 │ │ │ │ + bl 74d5c8 │ │ │ │ ldr r7, [pc, #232] @ 30d118 │ │ │ │ add r7, pc, r7 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 30d0f4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #216] @ 30d11c │ │ │ │ ldr r2, [pc, #216] @ 30d120 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r6, [pc, #192] @ 30d124 │ │ │ │ ldr r1, [pc, #192] @ 30d128 │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #152] @ 30d12c │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bb84 │ │ │ │ + bl 74bc2c │ │ │ │ ldr r1, [pc, #140] @ 30d130 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #136] @ 30d134 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #120] @ 30d138 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74d9b4 │ │ │ │ + bl 74da5c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -201007,27 +201007,27 @@ │ │ │ │ ldr r1, [pc, #64] @ 30d140 │ │ │ │ ldr r0, [pc, #64] @ 30d144 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbeq sl, sp, r8, ror #8 │ │ │ │ + rsbeq sl, sp, r8, lsl #10 │ │ │ │ @ instruction: 0x0099daf0 │ │ │ │ - addeq pc, r1, r0, lsr #19 │ │ │ │ - rsbeq sl, sp, r0, asr #8 │ │ │ │ - rsbeq sl, ip, r0, asr #13 │ │ │ │ - rsbseq r7, r6, r4, asr #23 │ │ │ │ - rsbeq r2, sp, r0, ror #25 │ │ │ │ - @ instruction: 0x006eb29c │ │ │ │ + addeq pc, r1, r0, asr #20 │ │ │ │ + rsbeq sl, sp, r0, ror #9 │ │ │ │ + rsbeq sl, ip, r0, ror #14 │ │ │ │ + rsbseq r7, r6, r4, ror #24 │ │ │ │ + rsbeq r2, sp, r0, lsl #27 │ │ │ │ + rsbeq fp, lr, ip, lsr r3 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - addeq pc, r1, r4, ror #17 │ │ │ │ - rsbeq sl, sp, ip, lsl #7 │ │ │ │ - rsbseq sp, r3, r8, asr #12 │ │ │ │ + addeq pc, r1, r4, lsl #19 │ │ │ │ + rsbeq sl, sp, ip, lsr #8 │ │ │ │ + rsbseq sp, r3, r8, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #220] @ 30d23c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -201035,41 +201035,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #204] @ 30d240 │ │ │ │ ldr r1, [pc, #204] @ 30d244 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #184] @ 30d248 │ │ │ │ ldr r1, [pc, #184] @ 30d24c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #107 @ 0x6b │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #152] @ 30d250 │ │ │ │ ldr r1, [pc, #152] @ 30d254 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #120] @ 30d258 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ 30d25c │ │ │ │ ldr r3, [pc, #96] @ 30d260 │ │ │ │ ldr r0, [pc, #96] @ 30d264 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ @@ -201081,23 +201081,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq pc, r1, r4, lsl #17 │ │ │ │ - strheq sl, [ip], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r7, r6, r0, asr #21 │ │ │ │ - rsbeq sl, sp, ip, lsl r3 │ │ │ │ - rsbeq sl, sp, ip, lsr r3 │ │ │ │ - rsbeq r6, sp, r4, ror sp │ │ │ │ - @ instruction: 0x006d019c │ │ │ │ + addeq pc, r1, r4, lsr #18 │ │ │ │ + rsbeq sl, ip, r4, asr r6 │ │ │ │ + rsbseq r7, r6, r0, ror #22 │ │ │ │ + strheq sl, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrdeq sl, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r6, sp, r4, lsl lr │ │ │ │ + rsbeq r0, sp, ip, lsr r2 │ │ │ │ addseq r4, r7, r8, ror r6 │ │ │ │ - rsbeq sl, sp, ip, ror #4 │ │ │ │ + rsbeq sl, sp, ip, lsl #6 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 30d2cc │ │ │ │ @@ -201107,28 +201107,28 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #40] @ 30d2d8 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r0, #32000 @ 0x7d00 │ │ │ │ add r1, r1, #160 @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 6e6c10 │ │ │ │ - addeq pc, r1, r0, ror #14 │ │ │ │ - rsbeq sl, sp, r0, lsl #4 │ │ │ │ - rsbeq sl, sp, r8, ror #3 │ │ │ │ - rsbeq r9, sp, ip, asr r5 │ │ │ │ + b 6e6cb8 │ │ │ │ + addeq pc, r1, r0, lsl #16 │ │ │ │ + rsbeq sl, sp, r0, lsr #5 │ │ │ │ + rsbeq sl, sp, r8, lsl #5 │ │ │ │ + strdeq r9, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ 30d39c │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -201137,52 +201137,52 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r6, [pc, #128] @ 30d3a8 │ │ │ │ ldr r1, [pc, #128] @ 30d3ac │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r5, #3368] @ 0xd28 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [r5, #3372] @ 0xd2c │ │ │ │ ldr r1, [pc, #68] @ 30d3b0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #64] @ 30d3b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 74d88c │ │ │ │ - strdeq pc, [r1], r0 │ │ │ │ - rsbeq sl, sp, r4, lsl #3 │ │ │ │ - rsbeq sl, sp, r8, ror #2 │ │ │ │ - strdeq sl, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq r7, r6, r4, lsl #18 │ │ │ │ - ldrdeq sl, [lr], #-244 @ 0xffffff0c @ │ │ │ │ + b 74d934 │ │ │ │ + umulleq pc, r1, r0, r7 @ │ │ │ │ + rsbeq sl, sp, r4, lsr #4 │ │ │ │ + rsbeq sl, sp, r8, lsl #4 │ │ │ │ + @ instruction: 0x006ca49c │ │ │ │ + rsbseq r7, r6, r4, lsr #19 │ │ │ │ + rsbeq fp, lr, r4, ror r0 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 0030d3b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -201222,15 +201222,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 8a97f8 │ │ │ │ + bl 8a98a0 │ │ │ │ cmp r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ blt 30d670 │ │ │ │ cmp r7, r1 │ │ │ │ cmpeq r6, r5 │ │ │ │ bne 30d600 │ │ │ │ ldr r3, [pc, #600] @ 30d6e4 │ │ │ │ @@ -201238,15 +201238,15 @@ │ │ │ │ sbcs r3, r8, r7 │ │ │ │ bcc 30d6b4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ - bl 80f9e4 │ │ │ │ + bl 80fa8c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r6, r7 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ beq 30d410 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov ip, r5 │ │ │ │ @@ -201280,68 +201280,68 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 8a5cc0 │ │ │ │ + bl 8a5d68 │ │ │ │ cmp r0, #0 │ │ │ │ blt 30d594 │ │ │ │ ands r0, r0, #2 │ │ │ │ bne 30d4e4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r8, [sp, #64] @ 0x40 │ │ │ │ add r2, r3, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8a99f8 │ │ │ │ + bl 8a9aa0 │ │ │ │ cmp r0, #0 │ │ │ │ bge 30d4e4 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ - bl 74e8a0 │ │ │ │ + bl 74e948 │ │ │ │ rsb r5, r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 80f688 │ │ │ │ + bl 80f730 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754af4 │ │ │ │ + bl 754b9c │ │ │ │ ldr r3, [pc, #284] @ 30d6e8 │ │ │ │ ldr r1, [pc, #284] @ 30d6ec │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #276] @ 30d6f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 997a9c │ │ │ │ + bl 997b44 │ │ │ │ b 30d418 │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74e8a0 │ │ │ │ + bl 74e948 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 754af4 │ │ │ │ + bl 754b9c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 80f688 │ │ │ │ + bl 80f730 │ │ │ │ ldr r3, [pc, #196] @ 30d6f4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r1, [pc, #180] @ 30d6f8 │ │ │ │ ldr r3, [pc, #180] @ 30d6fc │ │ │ │ @@ -201350,31 +201350,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 30d418 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 80f688 │ │ │ │ + bl 80f730 │ │ │ │ ldr ip, [pc, #128] @ 30d700 │ │ │ │ ldr r3, [pc, #128] @ 30d704 │ │ │ │ ldr r1, [pc, #128] @ 30d708 │ │ │ │ add ip, pc, ip │ │ │ │ rsb r5, r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r4, r8 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {r5, ip, lr} │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 997a9c │ │ │ │ + bl 997b44 │ │ │ │ b 30d418 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 30d70c │ │ │ │ ldr r1, [pc, #80] @ 30d710 │ │ │ │ ldr r0, [pc, #80] @ 30d714 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -201382,26 +201382,26 @@ │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #95 @ 0x5f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq sp, r9, r4, asr #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0099d6f4 │ │ │ │ svcvc 0x00fffe00 │ │ │ │ - rsbeq r9, sp, r0, asr #31 │ │ │ │ - rsbeq r9, sp, r0, lsl pc │ │ │ │ - addeq pc, r1, r0, ror r4 @ │ │ │ │ - strdeq r9, [sp], #-224 @ 0xffffff20 @ │ │ │ │ - @ instruction: 0x006d9e9c │ │ │ │ - addeq pc, r1, r4, lsl #8 │ │ │ │ - rsbeq r9, sp, r8, ror lr │ │ │ │ - addeq pc, r1, r0, asr #7 │ │ │ │ - rsbeq r9, sp, r8, asr lr │ │ │ │ - addeq pc, r1, ip, lsl #7 │ │ │ │ - rsbeq r9, sp, r4, lsr #28 │ │ │ │ - rsbeq r9, sp, r4, lsr #29 │ │ │ │ + rsbeq sl, sp, r0, rrx │ │ │ │ + strheq r9, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + addeq pc, r1, r0, lsl r5 @ │ │ │ │ + @ instruction: 0x006d9f90 │ │ │ │ + rsbeq r9, sp, ip, lsr pc │ │ │ │ + addeq pc, r1, r4, lsr #9 │ │ │ │ + rsbeq r9, sp, r8, lsl pc │ │ │ │ + addeq pc, r1, r0, ror #8 │ │ │ │ + strdeq r9, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + addeq pc, r1, ip, lsr #8 │ │ │ │ + rsbeq r9, sp, r4, asr #29 │ │ │ │ + rsbeq r9, sp, r4, asr #30 │ │ │ │ │ │ │ │ 0030d718 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #844] @ 30da7c │ │ │ │ @@ -201433,29 +201433,29 @@ │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r5, r2 │ │ │ │ str r2, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc 30d928 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d4de8 │ │ │ │ + bl 9d4e90 │ │ │ │ cmp r1, #0 │ │ │ │ bne 30d994 │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ bcs 30d9c4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d4de8 │ │ │ │ + bl 9d4e90 │ │ │ │ cmp r1, #0 │ │ │ │ bne 30d9f8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmn r0, #1 │ │ │ │ beq 30d7f0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d4de8 │ │ │ │ + bl 9d4e90 │ │ │ │ cmp r1, #0 │ │ │ │ bne 30da28 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #648] @ 30da84 │ │ │ │ ldr r3, [pc, #640] @ 30da80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -201470,15 +201470,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, r3 │ │ │ │ bne 30da78 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 813b88 │ │ │ │ + bl 813c30 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30d978 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30d878 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -201494,18 +201494,18 @@ │ │ │ │ bne 30d79c │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r5, r3 │ │ │ │ str r3, [r4, #12] │ │ │ │ b 30d7a4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 813b88 │ │ │ │ + bl 813c30 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 80f9e4 │ │ │ │ + bl 80fa8c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30d95c │ │ │ │ cmp r5, #0 │ │ │ │ bne 30d8d8 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -201538,15 +201538,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, #0 │ │ │ │ b 30d7f4 │ │ │ │ cmp r7, #0 │ │ │ │ bne 30da58 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ @@ -201565,81 +201565,81 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 30d954 │ │ │ │ ldr r3, [pc, #212] @ 30daa0 │ │ │ │ ldr ip, [pc, #212] @ 30daa4 │ │ │ │ ldr lr, [pc, #212] @ 30daa8 │ │ │ │ ldr r1, [pc, #212] @ 30daac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 30d954 │ │ │ │ ldr r3, [pc, #176] @ 30dab0 │ │ │ │ ldr ip, [pc, #176] @ 30dab4 │ │ │ │ ldr r1, [pc, #176] @ 30dab8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #188 @ 0xbc │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 30d954 │ │ │ │ ldr r3, [pc, #140] @ 30dabc │ │ │ │ ldr ip, [pc, #140] @ 30dac0 │ │ │ │ ldr r1, [pc, #140] @ 30dac4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 30d954 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ bne 30d8d8 │ │ │ │ mov r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ b 30d8d8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ bl 24aa84 │ │ │ │ addseq sp, r9, r4, ror #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, r9, r0, lsr #6 │ │ │ │ - addeq pc, r1, r8, lsl r1 @ │ │ │ │ - rsbeq r9, sp, r4, lsl #25 │ │ │ │ - rsbeq r9, sp, ip, lsr #23 │ │ │ │ - addeq pc, r1, r8, lsr #1 │ │ │ │ - rsbeq r9, sp, r4, asr ip │ │ │ │ - rsbeq r9, sp, r0, asr #22 │ │ │ │ - addeq pc, r1, r4, ror r0 @ │ │ │ │ - rsbeq r9, sp, r8, asr ip │ │ │ │ + @ instruction: 0x0081f1b8 │ │ │ │ + rsbeq r9, sp, r4, lsr #26 │ │ │ │ + rsbeq r9, sp, ip, asr #24 │ │ │ │ + addeq pc, r1, r8, asr #2 │ │ │ │ + strdeq r9, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r9, sp, r0, ror #23 │ │ │ │ + addeq pc, r1, r4, lsl r1 @ │ │ │ │ + strdeq r9, [sp], #-200 @ 0xffffff38 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r9, sp, ip, lsl #22 │ │ │ │ - addeq pc, r1, r4, asr #32 │ │ │ │ - rsbeq r9, sp, r8, asr ip │ │ │ │ - ldrdeq r9, [sp], #-172 @ 0xffffff54 @ │ │ │ │ - addeq pc, r1, r4, lsl r0 @ │ │ │ │ - rsbeq r9, sp, r0, ror #24 │ │ │ │ - rsbeq r9, sp, ip, lsr #21 │ │ │ │ + rsbeq r9, sp, ip, lsr #23 │ │ │ │ + addeq pc, r1, r4, ror #1 │ │ │ │ + strdeq r9, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r9, sp, ip, ror fp │ │ │ │ + strheq pc, [r1], r4 @ │ │ │ │ + rsbeq r9, sp, r0, lsl #26 │ │ │ │ + rsbeq r9, sp, ip, asr #22 │ │ │ │ │ │ │ │ 0030dac8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -201659,67 +201659,67 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r9, #0 │ │ │ │ adc r1, r5, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 80ffac │ │ │ │ + bl 810054 │ │ │ │ cmp r0, r5 │ │ │ │ blt 30dc08 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq 30dbc8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 30db60 │ │ │ │ cmp r3, r5 │ │ │ │ bne 30dc28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 811d9c │ │ │ │ + bl 811e44 │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ cmp r7, #4 │ │ │ │ beq 30dbd8 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ beq 30dbf4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 811da4 │ │ │ │ + bl 811e4c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 811a54 │ │ │ │ + bl 811afc │ │ │ │ mov r0, r6 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ - bl 807e58 │ │ │ │ + bl 807f00 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ mov r5, r3 │ │ │ │ cmp r7, #4 │ │ │ │ bne 30db6c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 811ad0 │ │ │ │ + bl 811b78 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ mov r7, r0 │ │ │ │ bne 30db78 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 811ad0 │ │ │ │ + bl 811b78 │ │ │ │ mov r8, r0 │ │ │ │ b 30db78 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -201785,27 +201785,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #236] @ 30ddfc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 30dd50 │ │ │ │ ldr r3, [pc, #212] @ 30de00 │ │ │ │ ldr r0, [pc, #212] @ 30de04 │ │ │ │ ldr r1, [pc, #212] @ 30de08 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r6} │ │ │ │ ldr r2, [pc, #200] @ 30de0c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -201836,27 +201836,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r7} │ │ │ │ ldr r2, [pc, #60] @ 30de1c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 30dd50 │ │ │ │ - addeq lr, r1, r8, asr #26 │ │ │ │ - rsbeq r9, sp, r4, lsl sl │ │ │ │ - ldrdeq r9, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + addeq lr, r1, r8, ror #27 │ │ │ │ + strheq r9, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r9, sp, r8, ror r8 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ - addeq lr, r1, r8, lsl sp │ │ │ │ - rsbeq r9, sp, r4, lsr #19 │ │ │ │ - rsbeq r9, sp, r4, lsr #15 │ │ │ │ + @ instruction: 0x0081edb8 │ │ │ │ + rsbeq r9, sp, r4, asr #20 │ │ │ │ + rsbeq r9, sp, r4, asr #16 │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ - addeq lr, r1, ip, ror ip │ │ │ │ - rsbeq r9, sp, r8, lsr #18 │ │ │ │ - rsbeq r9, sp, r8, lsl #14 │ │ │ │ + addeq lr, r1, ip, lsl sp │ │ │ │ + rsbeq r9, sp, r8, asr #19 │ │ │ │ + rsbeq r9, sp, r8, lsr #15 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ │ │ │ │ 0030de20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -202151,25 +202151,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ bl 24a67c │ │ │ │ mov r7, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, [r9] │ │ │ │ - bl 810f08 │ │ │ │ + bl 810fb0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 8a99f8 │ │ │ │ + bl 8a9aa0 │ │ │ │ ldr fp, [pc, #440] @ 30e4b0 │ │ │ │ add fp, pc, fp │ │ │ │ cmp r0, #0 │ │ │ │ blt 30e380 │ │ │ │ ldrb r3, [sp, #562] @ 0x232 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne 30e380 │ │ │ │ @@ -202190,15 +202190,15 @@ │ │ │ │ ldrb r8, [r4, #6] │ │ │ │ ands r8, r8, #63 @ 0x3f │ │ │ │ beq 30e374 │ │ │ │ add r6, r6, #1 │ │ │ │ mul r2, r6, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldrd r0, [r9] │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ ldr r3, [pc, #328] @ 30e4b4 │ │ │ │ sub r2, r0, #1 │ │ │ │ cmp r2, r3 │ │ │ │ bls 30e3c4 │ │ │ │ add r4, r4, #16 │ │ │ │ cmp r4, r7 │ │ │ │ bne 30e328 │ │ │ │ @@ -202251,46 +202251,46 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 30e4cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30e3f0 │ │ │ │ ldr r0, [pc, #64] @ 30e4d0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30e3f0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq ip, r9, r0, lsr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, r9, r8, lsr #16 │ │ │ │ strdeq r3, [r0], -lr │ │ │ │ umullseq ip, r9, r0, r7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r8, lsl #26 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r9, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r9, sp, r0, ror #5 │ │ │ │ + rsbeq r9, sp, r8, asr r3 │ │ │ │ + rsbeq r9, sp, r0, lsl #7 │ │ │ │ │ │ │ │ 0030e4d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ @@ -202310,15 +202310,15 @@ │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [r1, #4] │ │ │ │ str r3, [r1, #8] │ │ │ │ - bl 813c38 │ │ │ │ + bl 813ce0 │ │ │ │ ldr r8, [pc, #800] @ 30e864 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30e5dc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -202372,15 +202372,15 @@ │ │ │ │ str r3, [r6] │ │ │ │ b 30e564 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 810f08 │ │ │ │ + bl 810fb0 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -202440,32 +202440,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 30e88c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30e590 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 810f08 │ │ │ │ + bl 810fb0 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -202508,31 +202508,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 30e890 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30e590 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq ip, r9, r8, lsr #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0099c5dc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, r9, r4, lsl #11 │ │ │ │ ldreq r4, [r0], #-261 @ 0xfffffefb │ │ │ │ svc 0x00befbef │ │ │ │ mrclt 15, 7, lr, cr11, cr15, {5} │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r1, r0, ip, lsl lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + ldrdeq r9, [sp], #-12 @ │ │ │ │ rsbeq r9, sp, ip, lsr r0 │ │ │ │ - @ instruction: 0x006d8f9c │ │ │ │ │ │ │ │ 0030e894 : │ │ │ │ cmp r1, #16 │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ movls r1, #1 │ │ │ │ movhi r1, #0 │ │ │ │ cmp r0, #1024 @ 0x400 │ │ │ │ @@ -202781,21 +202781,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r3, [r0, #32] │ │ │ │ ldr r0, [pc, #20] @ 30ec9c │ │ │ │ ldrb r1, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30ec28 │ │ │ │ addseq fp, r9, ip, lsl #30 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r8, sp, r8, lsl #23 │ │ │ │ + rsbeq r8, sp, r8, lsr #24 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ - b 9b15a8 │ │ │ │ + b 9b1650 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ ldr r5, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ @@ -202809,23 +202809,23 @@ │ │ │ │ cmp r6, #0 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ strd r2, [sp] │ │ │ │ beq 30eedc │ │ │ │ mov r0, r6 │ │ │ │ - bl 8a8fc0 │ │ │ │ + bl 8a9068 │ │ │ │ cmp r0, #0 │ │ │ │ beq 30eedc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #3 │ │ │ │ beq 30eedc │ │ │ │ mov r0, r6 │ │ │ │ mov r1, sp │ │ │ │ - bl 810f08 │ │ │ │ + bl 810fb0 │ │ │ │ ldr r3, [pc, #456] @ 30eef0 │ │ │ │ mvn r7, #0 │ │ │ │ mov lr, #0 │ │ │ │ ldr r6, [sp] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ @@ -202934,33 +202934,33 @@ │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ mvn r0, #0 │ │ │ │ b 30ee24 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq fp, r9, r0, asr lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sp, r1, r8, lsl #27 │ │ │ │ - ldrdeq sp, [r1], ip │ │ │ │ + addeq sp, r1, r8, lsr #28 │ │ │ │ + addeq sp, r1, ip, ror sp │ │ │ │ @ instruction: 0x0099bcf0 │ │ │ │ - strdeq sp, [r1], r8 │ │ │ │ - rsbeq r8, sp, ip, ror #18 │ │ │ │ - rsbeq r8, sp, r8, ror r9 │ │ │ │ + umulleq sp, r1, r8, ip │ │ │ │ + rsbeq r8, sp, ip, lsl #20 │ │ │ │ + rsbeq r8, sp, r8, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 30efb8 │ │ │ │ - bl 811cf0 │ │ │ │ + bl 811d98 │ │ │ │ eor r3, r0, #1 │ │ │ │ strb r3, [r4, #32] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 8a8fc0 │ │ │ │ + bl 8a9068 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30ef6c │ │ │ │ mov r2, #3 │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ mov r0, #0 │ │ │ │ @@ -203003,18 +203003,18 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 30f014 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r5, fp, r8, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 30f0b8 │ │ │ │ ldr r2, [pc, #136] @ 30f0bc │ │ │ │ @@ -203022,47 +203022,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #424 @ 0x1a8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #104] @ 30f0c4 │ │ │ │ ldr r3, [pc, #104] @ 30f0c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #88] @ 30f0cc │ │ │ │ orr r2, r2, #4 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #13 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [pc, #60] @ 30f0d0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq sp, r1, r8, lsl #21 │ │ │ │ - rsbeq r8, ip, r4, ror #13 │ │ │ │ - ldrsheq r5, [r6], #-180 @ 0xffffff4c @ │ │ │ │ + addeq sp, r1, r8, lsr #22 │ │ │ │ + rsbeq r8, ip, r4, lsl #15 │ │ │ │ + @ instruction: 0x00765c94 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ - rsbeq r8, sp, r4, lsl r8 │ │ │ │ + strheq r8, [sp], #-132 @ 0xffffff7c @ │ │ │ │ addseq r2, r7, ip, lsr r8 │ │ │ │ - strdeq r8, [sp], #-112 @ 0xffffff90 @ │ │ │ │ + @ instruction: 0x006d8890 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #164] @ 30f190 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -203074,26 +203074,26 @@ │ │ │ │ ldr r1, [r3, r2] │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80ffac │ │ │ │ + bl 810054 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r4, #33] @ 0x21 │ │ │ │ strb r3, [r4, #35] @ 0x23 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 30ef08 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ - bl 811c2c │ │ │ │ + bl 811cd4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ eor r1, r0, #1 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ bl 30dac8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -203162,19 +203162,19 @@ │ │ │ │ addeq r4, r0, #168 @ 0xa8 │ │ │ │ addne r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30f23c │ │ │ │ mov r6, #15 │ │ │ │ mov r7, #0 │ │ │ │ - bl 9acbc8 │ │ │ │ + bl 9acc70 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 80f2b0 │ │ │ │ + bl 80f358 │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -203475,15 +203475,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ b 30f73c │ │ │ │ ldrsb r3, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ bge 30f79c │ │ │ │ @@ -203524,21 +203524,21 @@ │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ lsr r3, r3, #2 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #1 │ │ │ │ and r3, r3, r0 │ │ │ │ strb r3, [r2, #17] │ │ │ │ ldr r4, [r4, #4] │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #16] @ 30f844 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b1558 │ │ │ │ + b 9b1600 │ │ │ │ teqeq r1, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #1080] @ 30fc98 │ │ │ │ ldr r6, [pc, #1080] @ 30fc9c │ │ │ │ @@ -203549,24 +203549,24 @@ │ │ │ │ add r3, r5, #440 @ 0x1b8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #448 @ 0x1c0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #1036] @ 30fca4 │ │ │ │ add r5, r5, #456 @ 0x1c8 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8, #48] @ 0x30 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ cmn r1, #1 │ │ │ │ mov r5, r0 │ │ │ │ beq 30fa3c │ │ │ │ cmp r1, #1 │ │ │ │ bhi 30fa9c │ │ │ │ ldr r2, [r5, #68] @ 0x44 │ │ │ │ @@ -203579,19 +203579,19 @@ │ │ │ │ add r6, r2, r3 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30f93c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ beq 30f98c │ │ │ │ - bl 80f9e4 │ │ │ │ + bl 80fa8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 30f9bc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 811c2c │ │ │ │ + bl 811cd4 │ │ │ │ eor r8, r0, #1 │ │ │ │ and r8, r8, #255 @ 0xff │ │ │ │ b 30f9c0 │ │ │ │ tst r3, #4 │ │ │ │ addeq r6, r2, #168 @ 0xa8 │ │ │ │ addne r6, r2, #132 @ 0x84 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ @@ -203604,33 +203604,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #856] @ 30fcb4 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 9acbc8 │ │ │ │ + bl 9acc70 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80f2b0 │ │ │ │ + bl 80f358 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 8100b0 │ │ │ │ + bl 810158 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30fc74 │ │ │ │ mov r8, #1 │ │ │ │ add r9, r4, #100 @ 0x64 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ bl 30d718 │ │ │ │ @@ -203648,15 +203648,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #696] @ 30fcc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -203694,15 +203694,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ ldr r2, [pc, #524] @ 30fcd4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -203715,25 +203715,25 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 30dac8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 30fa1c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, #0 │ │ │ │ - bl 811ad0 │ │ │ │ + bl 811b78 │ │ │ │ cmp r0, #2 │ │ │ │ beq 30fb44 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, #0 │ │ │ │ - bl 811ad0 │ │ │ │ + bl 811b78 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30fc44 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, #1 │ │ │ │ - bl 811ad0 │ │ │ │ + bl 811b78 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 30fbc4 │ │ │ │ str r9, [r6, #8] │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ str r0, [r6, #4] │ │ │ │ ldr r1, [pc, #364] @ 30fcd8 │ │ │ │ ldr r2, [r5, #68] @ 0x44 │ │ │ │ @@ -203743,15 +203743,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #254 @ 0xfe │ │ │ │ strb r3, [r6, #16] │ │ │ │ strh r2, [r6, #32] │ │ │ │ strh r3, [r6, #28] │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ mov r2, r6 │ │ │ │ - bl 810338 │ │ │ │ + bl 8103e0 │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ str r3, [r6, #12] │ │ │ │ cmp r3, #4 │ │ │ │ beq 30fbf4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #180] @ 0xb4 │ │ │ │ add sp, sp, #20 │ │ │ │ @@ -203765,15 +203765,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #264] @ 30fce8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 30fa1c │ │ │ │ mov r0, r6 │ │ │ │ bl 30eca8 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [r6] │ │ │ │ ldreq r3, [r6, #20] │ │ │ │ ldrne r3, [r3, #216] @ 0xd8 │ │ │ │ @@ -203797,57 +203797,57 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 30fd08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 30fa1c │ │ │ │ ldr r3, [pc, #144] @ 30fd0c │ │ │ │ ldr r1, [pc, #144] @ 30fd10 │ │ │ │ ldr r0, [pc, #144] @ 30fd14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #140] @ 30fd18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq sp, r1, ip, asr r2 │ │ │ │ - rsbeq r7, sp, r0, asr #31 │ │ │ │ - rsbeq r8, sp, r4, lsr #1 │ │ │ │ - ldrdeq r7, [sp], #-248 @ 0xffffff08 @ │ │ │ │ - addeq sp, r1, ip, ror #2 │ │ │ │ - rsbeq r7, sp, r4, lsl #31 │ │ │ │ - ldrdeq r7, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + strdeq sp, [r1], ip │ │ │ │ + rsbeq r8, sp, r0, rrx │ │ │ │ + rsbeq r8, sp, r4, asr #2 │ │ │ │ + rsbeq r8, sp, r8, ror r0 │ │ │ │ + addeq sp, r1, ip, lsl #4 │ │ │ │ + rsbeq r8, sp, r4, lsr #32 │ │ │ │ + rsbeq r7, sp, r4, ror pc │ │ │ │ andeq r0, r0, sl, ror #3 │ │ │ │ - addeq sp, r1, r0, asr #1 │ │ │ │ - rsbeq r7, sp, ip, ror #29 │ │ │ │ - rsbeq r7, sp, ip, lsr #28 │ │ │ │ + addeq sp, r1, r0, ror #2 │ │ │ │ + rsbeq r7, sp, ip, lsl #31 │ │ │ │ + rsbeq r7, sp, ip, asr #29 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ - addeq sp, r1, r8 │ │ │ │ - rsbeq r7, sp, ip, ror #27 │ │ │ │ - rsbeq r7, sp, ip, ror #26 │ │ │ │ + addeq sp, r1, r8, lsr #1 │ │ │ │ + rsbeq r7, sp, ip, lsl #29 │ │ │ │ + rsbeq r7, sp, ip, lsl #28 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ addeq r5, fp, ip, lsr #7 │ │ │ │ - addeq ip, r1, r8, ror #29 │ │ │ │ - rsbeq r7, sp, ip, ror sp │ │ │ │ - rsbeq r7, sp, r8, asr ip │ │ │ │ + addeq ip, r1, r8, lsl #31 │ │ │ │ + rsbeq r7, sp, ip, lsl lr │ │ │ │ + strdeq r7, [sp], #-200 @ 0xffffff38 @ │ │ │ │ andeq r0, r0, r9, lsl r2 │ │ │ │ - umulleq ip, r1, r8, lr │ │ │ │ - rsbeq r7, sp, ip, asr #26 │ │ │ │ - rsbeq r7, sp, r4, lsl #24 │ │ │ │ + addeq ip, r1, r8, lsr pc │ │ │ │ + rsbeq r7, sp, ip, ror #27 │ │ │ │ + rsbeq r7, sp, r4, lsr #25 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ - addeq ip, r1, r8, ror #28 │ │ │ │ - ldrdeq r7, [sp], #-196 @ 0xffffff3c @ │ │ │ │ - ldrdeq r7, [sp], #-184 @ 0xffffff48 @ │ │ │ │ + addeq ip, r1, r8, lsl #30 │ │ │ │ + rsbeq r7, sp, r4, ror sp │ │ │ │ + rsbeq r7, sp, r8, ror ip │ │ │ │ andeq r0, r0, r5, lsl r2 │ │ │ │ - addeq ip, r1, ip, lsr lr │ │ │ │ - rsbeq r7, sp, ip, lsr #23 │ │ │ │ - strheq r1, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + ldrdeq ip, [r1], ip @ │ │ │ │ + rsbeq r7, sp, ip, asr #24 │ │ │ │ + rsbeq r1, sp, r4, asr r4 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -203904,15 +203904,15 @@ │ │ │ │ mov r2, #7 │ │ │ │ cmp r0, #0 │ │ │ │ strb r1, [r4, #49] @ 0x31 │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt 30fe2c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -203920,34 +203920,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #56] @ 30fe9c │ │ │ │ ldr r2, [pc, #56] @ 30fea0 │ │ │ │ ldr r1, [pc, #56] @ 30fea4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #532 @ 0x214 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ b 30fdd4 │ │ │ │ - addeq ip, r1, r4, asr ip │ │ │ │ - rsbeq r4, sp, r0, asr #16 │ │ │ │ - rsbeq r4, sp, r4, asr r8 │ │ │ │ + strdeq ip, [r1], r4 │ │ │ │ + rsbeq r4, sp, r0, ror #17 │ │ │ │ + strdeq r4, [sp], #-132 @ 0xffffff7c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ @@ -203990,15 +203990,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ bl 30f1f8 │ │ │ │ ldrb r1, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq 30ff7c │ │ │ │ ldrb r0, [r0, #19] │ │ │ │ - bl 9d4de8 │ │ │ │ + bl 9d4e90 │ │ │ │ add r1, r1, #1 │ │ │ │ strb r1, [r4, #19] │ │ │ │ ldrb r3, [r5, #26] │ │ │ │ ldrb r2, [r4, #34] @ 0x22 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r2, r3 │ │ │ │ mov r3, #0 │ │ │ │ @@ -204029,19 +204029,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ b 30fd1c │ │ │ │ ldr r0, [pc, #16] @ 31001c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 30ffec │ │ │ │ addseq sl, r9, r8, asr #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0x006d7994 │ │ │ │ + rsbeq r7, sp, r4, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r0, #29] │ │ │ │ cmp r0, r2 │ │ │ │ @@ -204070,28 +204070,28 @@ │ │ │ │ cmp r5, ip │ │ │ │ strb r1, [r4, #17] │ │ │ │ beq 31011c │ │ │ │ cmp r0, #0 │ │ │ │ strbeq r5, [r4, #18] │ │ │ │ strbeq r6, [r4, #19] │ │ │ │ beq 3100f0 │ │ │ │ - bl 8a8fc0 │ │ │ │ + bl 8a9068 │ │ │ │ mov r7, #1 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r0, [r4, #4] │ │ │ │ ldrne r0, [r4, #4] │ │ │ │ movne r3, #0 │ │ │ │ strbne r3, [r4, #33] @ 0x21 │ │ │ │ strb r5, [r4, #18] │ │ │ │ strb r6, [r4, #19] │ │ │ │ b 3100dc │ │ │ │ mov r7, #0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3100f0 │ │ │ │ - bl 8a8fc0 │ │ │ │ + bl 8a9068 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3100f4 │ │ │ │ mov r7, #2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -204133,15 +204133,15 @@ │ │ │ │ ldrsb r2, [r4, #21] │ │ │ │ orr r3, r3, #32 │ │ │ │ cmp r2, #0 │ │ │ │ strb r3, [r4, #29] │ │ │ │ blt 3101bc │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, r5 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r6, r6, r3 │ │ │ │ strb r6, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -204184,15 +204184,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt 310288 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r5, r5, r3 │ │ │ │ strb r5, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -204236,15 +204236,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt 310358 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r5, r5, r3 │ │ │ │ strb r5, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -204280,15 +204280,15 @@ │ │ │ │ orr r3, r3, #32 │ │ │ │ cmp r2, #0 │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb r3, [r4, #29] │ │ │ │ blt 310408 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r5, r5, r3 │ │ │ │ strb r5, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -204354,19 +204354,19 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 310588 │ │ │ │ - bl 811cf0 │ │ │ │ + bl 811d98 │ │ │ │ eor r3, r0, #1 │ │ │ │ strb r3, [r4, #32] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 8a8fc0 │ │ │ │ + bl 8a9068 │ │ │ │ cmp r0, #0 │ │ │ │ bne 310564 │ │ │ │ mov r2, #3 │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ mov r0, #0 │ │ │ │ @@ -204442,21 +204442,21 @@ │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ tst r3, #4 │ │ │ │ addeq r5, r0, #168 @ 0xa8 │ │ │ │ addne r5, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 310600 │ │ │ │ - bl 9acbc8 │ │ │ │ + bl 9acc70 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80f2b0 │ │ │ │ + bl 80f358 │ │ │ │ str r0, [r5, #4] │ │ │ │ b 310600 │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -204517,21 +204517,21 @@ │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ tst r3, #4 │ │ │ │ addeq r5, r0, #168 @ 0xa8 │ │ │ │ addne r5, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3106f8 │ │ │ │ - bl 9acbc8 │ │ │ │ + bl 9acc70 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80f2b0 │ │ │ │ + bl 80f358 │ │ │ │ str r0, [r5, #4] │ │ │ │ b 3106f8 │ │ │ │ ands r3, r3, #64 @ 0x40 │ │ │ │ beq 310840 │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ strb r3, [r2] │ │ │ │ ldr r3, [r4, #32] │ │ │ │ @@ -204690,15 +204690,15 @@ │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ lsl r2, r3, #9 │ │ │ │ strd r8, [sp] │ │ │ │ asr r3, r3, #31 │ │ │ │ - bl 8a99f8 │ │ │ │ + bl 8a9aa0 │ │ │ │ cmp r0, sl │ │ │ │ blt 310bc8 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, r3 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ @@ -204729,23 +204729,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 310c50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 310914 │ │ │ │ cmp r1, #3 │ │ │ │ bne 310c28 │ │ │ │ ands r1, r3, #32 │ │ │ │ bne 310c04 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -204762,24 +204762,24 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r1, [r4, #40] @ 0x28 │ │ │ │ strb r1, [r4, #29] │ │ │ │ strb r3, [r4, #12] │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ bge 310a7c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ b 310a7c │ │ │ │ ldr r0, [pc, #192] @ 310c54 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 310914 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ mov r0, r4 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #27] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -204809,30 +204809,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #552 @ 0x228 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ bl 24aa84 │ │ │ │ addseq sl, r9, r0, ror r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq ip, r1, ip, ror #3 │ │ │ │ + addeq ip, r1, ip, lsl #5 │ │ │ │ addseq sl, r9, r8, asr r2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sl, r9, r0, lsl #4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r6, [sp], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r6, sp, ip, lsr #29 │ │ │ │ - ldrdeq fp, [r1], r0 │ │ │ │ - rsbeq r6, sp, r0, asr #24 │ │ │ │ - ldrdeq r6, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + @ instruction: 0x006d6f94 │ │ │ │ + rsbeq r6, sp, ip, asr #30 │ │ │ │ + addeq fp, r1, r0, ror pc │ │ │ │ + rsbeq r6, sp, r0, ror #25 │ │ │ │ + rsbeq r6, sp, r0, ror lr │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ - addeq fp, r1, ip, lsr #29 │ │ │ │ - rsbeq r6, sp, ip, lsl ip │ │ │ │ - rsbeq r6, sp, r8, asr #27 │ │ │ │ + addeq fp, r1, ip, asr #30 │ │ │ │ + strheq r6, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r6, sp, r8, ror #28 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 00310c78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -204841,15 +204841,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ strb r3, [r0, #29] │ │ │ │ bge 310cb0 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r1, r3 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #172] @ 0xac │ │ │ │ adds r3, r3, #1 │ │ │ │ movne r3, #1 │ │ │ │ lsl r3, r3, #3 │ │ │ │ clz r2, r2 │ │ │ │ lsr r2, r2, #5 │ │ │ │ @@ -204861,15 +204861,15 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb r2, [r4, #21] │ │ │ │ strb r3, [r4, #23] │ │ │ │ strb r7, [r4, #22] │ │ │ │ strb r5, [r4, #28] │ │ │ │ strb r8, [r4, #27] │ │ │ │ str r5, [r4, #212] @ 0xd4 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #132 @ 0x84 │ │ │ │ str r5, [r4, #40] @ 0x28 │ │ │ │ str r5, [r4, #44] @ 0x2c │ │ │ │ strh r5, [r4, #48] @ 0x30 │ │ │ │ @@ -204907,15 +204907,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r8, r8, r3 │ │ │ │ strb r8, [r4, #21] │ │ │ │ b 310d8c │ │ │ │ │ │ │ │ 00310dc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -205103,22 +205103,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 31146c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 310e24 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 310c78 │ │ │ │ b 310f20 │ │ │ │ bic r3, r3, #4 │ │ │ │ strb r3, [r5, #23] │ │ │ │ @@ -205164,15 +205164,15 @@ │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ asr r3, r3, #31 │ │ │ │ - bl 8aa0e0 │ │ │ │ + bl 8aa188 │ │ │ │ cmp r0, r6 │ │ │ │ blt 310e90 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 31042c │ │ │ │ cmp r0, r6 │ │ │ │ beq 310e90 │ │ │ │ @@ -205196,15 +205196,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 30fd1c │ │ │ │ ldr r0, [pc, #592] @ 311478 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 310e24 │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ mov r0, r5 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r5, #28] │ │ │ │ bl 30f1f8 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ @@ -205246,15 +205246,15 @@ │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ mov r9, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ asr r3, r3, #31 │ │ │ │ - bl 8aa0e0 │ │ │ │ + bl 8aa188 │ │ │ │ cmp r0, r6 │ │ │ │ blt 311354 │ │ │ │ ldrb r3, [r4, #28] │ │ │ │ ldrb r2, [r4, #19] │ │ │ │ cmp r2, r3 │ │ │ │ movne r3, #4 │ │ │ │ strne r6, [r5, #40] @ 0x28 │ │ │ │ @@ -205329,40 +205329,40 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #572 @ 0x23c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r9, r9, ip, lsr sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, r9, ip, lsl sp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq fp, r1, r8, lsl #25 │ │ │ │ + addeq fp, r1, r8, lsr #26 │ │ │ │ addseq r9, r9, r4, lsl #25 │ │ │ │ adceq fp, r6, ip, asr #14 │ │ │ │ addeq r3, fp, r4, ror #30 │ │ │ │ strdeq fp, [r6], r4 @ │ │ │ │ @ instruction: 0x00999afc │ │ │ │ addeq r3, fp, r0, ror #29 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x006d6998 │ │ │ │ + rsbeq r6, sp, r8, lsr sl │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ addseq r9, r9, r4, lsr r9 │ │ │ │ - rsbeq r6, sp, r0, lsl #17 │ │ │ │ + rsbeq r6, sp, r0, lsr #18 │ │ │ │ addseq r9, r9, r8, ror #15 │ │ │ │ addseq r9, r9, r0, asr #15 │ │ │ │ - addeq fp, r1, ip, ror #13 │ │ │ │ - rsbeq r6, sp, r0, ror #8 │ │ │ │ - strdeq r6, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ - addeq fp, r1, r4, asr #13 │ │ │ │ - rsbeq r6, sp, r4, lsr r4 │ │ │ │ - ldrdeq r6, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + addeq fp, r1, ip, lsl #15 │ │ │ │ + rsbeq r6, sp, r0, lsl #10 │ │ │ │ + @ instruction: 0x006d6690 │ │ │ │ + addeq fp, r1, r4, ror #14 │ │ │ │ + ldrdeq r6, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r6, sp, r4, ror r7 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ - addeq fp, r1, r0, lsr #13 │ │ │ │ - rsbeq r6, sp, r0, lsl r4 │ │ │ │ - strheq r6, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq fp, r1, r0, asr #14 │ │ │ │ + strheq r6, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r6, sp, ip, asr r6 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 003114b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3504] @ 0xdb0 │ │ │ │ @@ -205377,25 +205377,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov r3, #0 │ │ │ │ blt 3117c0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #972] @ 3118d4 │ │ │ │ ldr r2, [pc, #972] @ 3118d8 │ │ │ │ ldr r1, [pc, #972] @ 3118dc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #532 @ 0x214 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 30f1f8 │ │ │ │ ldrb r1, [r4, #49] @ 0x31 │ │ │ │ ldr r6, [r4, #44] @ 0x2c │ │ │ │ sub r2, r1, #2 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -205442,15 +205442,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ strd r2, [sp] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asr r3, r1, #31 │ │ │ │ lsl r2, r1, #9 │ │ │ │ - bl 8aa0e0 │ │ │ │ + bl 8aa188 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3118b0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ add r6, r6, r3 │ │ │ │ ands r7, r6, fp │ │ │ │ str r6, [r4, #40] @ 0x28 │ │ │ │ beq 311804 │ │ │ │ @@ -205482,15 +205482,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsl r2, r3, #9 │ │ │ │ asr r3, r3, #31 │ │ │ │ - bl 8a99f8 │ │ │ │ + bl 8a9aa0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 311784 │ │ │ │ ldrb r3, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #5 │ │ │ │ beq 31160c │ │ │ │ bhi 311710 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -205623,17 +205623,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ bl 30fd1c │ │ │ │ b 3117c4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r9, r9, r4, asr #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x0081b5b0 │ │ │ │ - @ instruction: 0x006d319c │ │ │ │ - strheq r3, [sp], #-16 @ │ │ │ │ + addeq fp, r1, r0, asr r6 │ │ │ │ + rsbeq r3, sp, ip, lsr r2 │ │ │ │ + rsbeq r3, sp, r0, asr r2 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ addseq r9, r9, r0, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -205706,15 +205706,15 @@ │ │ │ │ orreq r1, r1, #160 @ 0xa0 │ │ │ │ orrne r1, r1, #224 @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ strb r1, [r4, #27] │ │ │ │ blt 311a34 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -205748,25 +205748,25 @@ │ │ │ │ b 311a60 │ │ │ │ ldrb r2, [r3, #8] │ │ │ │ b 3119e4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ b 311a60 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #152] @ 311b6c │ │ │ │ ldr r2, [pc, #152] @ 311b70 │ │ │ │ ldr r1, [pc, #152] @ 311b74 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #532 @ 0x214 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ cmp r5, #5 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ ldr r1, [r4, #8] │ │ │ │ strb r3, [r4, #27] │ │ │ │ mov r6, r0 │ │ │ │ beq 311b30 │ │ │ │ @@ -205789,20 +205789,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 311b80 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 311b84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #592 @ 0x250 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq sl, r1, r4, ror #31 │ │ │ │ - rsbeq r2, sp, r8, asr #23 │ │ │ │ - rsbeq r2, sp, r4, ror #23 │ │ │ │ - addeq sl, r1, r8, ror #30 │ │ │ │ - ldrdeq r5, [sp], #-200 @ 0xffffff38 @ │ │ │ │ - @ instruction: 0x006d5f9c │ │ │ │ + addeq fp, r1, r4, lsl #1 │ │ │ │ + rsbeq r2, sp, r8, ror #24 │ │ │ │ + rsbeq r2, sp, r4, lsl #25 │ │ │ │ + addeq fp, r1, r8 │ │ │ │ + rsbeq r5, sp, r8, ror sp │ │ │ │ + rsbeq r6, sp, ip, lsr r0 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 00311b88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -205814,39 +205814,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ beq 311c4c │ │ │ │ mov r8, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r7, r8 │ │ │ │ ldr r0, [pc, #188] @ 311c84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d520 │ │ │ │ + bl 74d5c8 │ │ │ │ ldr r1, [pc, #180] @ 311c88 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ ldr r1, [pc, #164] @ 311c8c │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74bbac │ │ │ │ + bl 74bc54 │ │ │ │ ldr r0, [sl] │ │ │ │ - bl 80fc78 │ │ │ │ + bl 80fd20 │ │ │ │ ldr r3, [pc, #140] @ 311c90 │ │ │ │ ldr r1, [pc, #140] @ 311c94 │ │ │ │ ldr r8, [r9, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 337924 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74d9b4 │ │ │ │ + bl 74da5c │ │ │ │ cmp r7, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -205861,19 +205861,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ addseq r8, r9, r4, ror pc │ │ │ │ - rsbeq r5, sp, r8, asr sp │ │ │ │ - rsbseq r5, r1, r4, ror #31 │ │ │ │ - rsbeq r5, sp, r4, lsr pc │ │ │ │ + strdeq r5, [sp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r6, r1, r4, lsl #1 │ │ │ │ + ldrdeq r5, [sp], #-244 @ 0xffffff0c @ │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - @ instruction: 0x00786394 │ │ │ │ + rsbseq r6, r8, r4, lsr r4 │ │ │ │ │ │ │ │ 00311c98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r1, #216] @ 0xd8 │ │ │ │ @@ -205906,15 +205906,15 @@ │ │ │ │ bne 311d00 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmn ip, #1 │ │ │ │ sub r5, r5, #20 │ │ │ │ bne 311cf4 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ mov r0, r1 │ │ │ │ - bl 9a7b9c │ │ │ │ + bl 9a7c44 │ │ │ │ mov r5, #512 @ 0x200 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [r4, #32] │ │ │ │ bl 24a67c │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ mov r0, #32 │ │ │ │ @@ -205924,15 +205924,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #1 │ │ │ │ stm sp, {r5, ip} │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ mvn r2, #111 @ 0x6f │ │ │ │ strb r2, [r4, #20] │ │ │ │ ldr r2, [pc, #208] @ 311e5c │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ mov r1, #2 │ │ │ │ strb r3, [r4, #52] @ 0x34 │ │ │ │ str r6, [r4, #4] │ │ │ │ @@ -205940,15 +205940,15 @@ │ │ │ │ strb r1, [r4, #128] @ 0x80 │ │ │ │ ldr r6, [pc, #184] @ 311e60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #72 @ 0x48 │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ mov r7, #3 │ │ │ │ str r5, [sp] │ │ │ │ - bl 74a0dc │ │ │ │ + bl 74a184 │ │ │ │ add r0, r4, #132 @ 0x84 │ │ │ │ str r4, [r4, #124] @ 0x7c │ │ │ │ str r4, [r4, #132] @ 0x84 │ │ │ │ strb r5, [r4, #148] @ 0x94 │ │ │ │ str r7, [r4, #152] @ 0x98 │ │ │ │ strh r5, [r4, #160] @ 0xa0 │ │ │ │ strh r6, [r4, #164] @ 0xa4 │ │ │ │ @@ -205968,36 +205968,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #76] @ 311e70 │ │ │ │ add r3, r3, #616 @ 0x268 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ adceq sl, r6, r4, asr #20 │ │ │ │ addeq r3, fp, r8, asr #4 │ │ │ │ adceq sl, r6, ip, lsl sl │ │ │ │ @ instruction: 0xffffe1e0 │ │ │ │ - ldrdeq r5, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r5, sp, r0, ror fp │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - addeq sl, r1, ip, lsr #25 │ │ │ │ - rsbeq r5, sp, ip, lsl sp │ │ │ │ - rsbeq r5, sp, ip, lsl sl │ │ │ │ + addeq sl, r1, ip, asr #26 │ │ │ │ + strheq r5, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + strheq r5, [sp], #-172 @ 0xffffff54 @ │ │ │ │ andeq r0, r0, sp, lsr #18 │ │ │ │ ldr r0, [pc, #4] @ 311e80 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r3, fp, r4, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #224] @ 311f7c │ │ │ │ ldr r2, [pc, #224] @ 311f80 │ │ │ │ @@ -206005,70 +206005,70 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #192] @ 311f88 │ │ │ │ ldr r1, [pc, #192] @ 311f8c │ │ │ │ add r5, r5, #16 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr ip, [pc, #160] @ 311f90 │ │ │ │ ldr r2, [pc, #160] @ 311f94 │ │ │ │ ldr r3, [pc, #160] @ 311f98 │ │ │ │ ldr r1, [pc, #160] @ 311f9c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [pc, #120] @ 311fa0 │ │ │ │ ldr r0, [pc, #120] @ 311fa4 │ │ │ │ ldr r1, [pc, #120] @ 311fa8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #52] @ 0x34 │ │ │ │ mov r2, #6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umulleq sl, r1, r8, lr │ │ │ │ - rsbeq r5, ip, ip, ror r8 │ │ │ │ - rsbseq r2, r6, ip, lsl #27 │ │ │ │ - rsbeq r1, sp, r0, asr #6 │ │ │ │ - rsbeq r1, sp, r4, lsr #6 │ │ │ │ - ldrdeq r5, [sp], #-248 @ 0xffffff08 @ │ │ │ │ + addeq sl, r1, r8, lsr pc │ │ │ │ + rsbeq r5, ip, ip, lsl r9 │ │ │ │ + rsbseq r2, r6, ip, lsr #28 │ │ │ │ + rsbeq r1, sp, r0, ror #7 │ │ │ │ + rsbeq r1, sp, r4, asr #7 │ │ │ │ + rsbeq r6, sp, r8, ror r0 │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ - rsbeq r6, sp, r4 │ │ │ │ + rsbeq r6, sp, r4, lsr #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ addeq r3, fp, r0, asr #9 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ addseq r0, r7, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -206079,23 +206079,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 310c78 │ │ │ │ - addeq sl, r1, r4, ror sp │ │ │ │ - rsbeq r5, sp, r8, lsl pc │ │ │ │ - rsbeq r5, sp, r8, lsr #30 │ │ │ │ + addeq sl, r1, r4, lsl lr │ │ │ │ + strheq r5, [sp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r5, sp, r8, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 3120f4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -206103,41 +206103,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 3120f8 │ │ │ │ ldr r1, [pc, #196] @ 3120fc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r8, [pc, #176] @ 312100 │ │ │ │ ldr r7, [pc, #176] @ 312104 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #136] @ 312108 │ │ │ │ ldr r2, [pc, #136] @ 31210c │ │ │ │ add r1, r6, #376 @ 0x178 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 5369c4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #88] @ 312110 │ │ │ │ ldr r2, [pc, #88] @ 312114 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r6, #380 @ 0x17c │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp] │ │ │ │ @@ -206147,23 +206147,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq sl, r1, ip, lsl sp │ │ │ │ - strheq r5, [sp], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r5, sp, r4, asr #29 │ │ │ │ - ldrdeq r5, [ip], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r2, r6, r8, ror #23 │ │ │ │ - rsbeq r5, sp, r4, lsl #29 │ │ │ │ - rsbeq r5, sp, ip, lsl #29 │ │ │ │ - rsbeq r5, sp, r8, ror #28 │ │ │ │ - rsbeq r5, sp, r0, ror lr │ │ │ │ + @ instruction: 0x0081adbc │ │ │ │ + rsbeq r5, sp, r8, asr pc │ │ │ │ + rsbeq r5, sp, r4, ror #30 │ │ │ │ + rsbeq r5, ip, r8, ror r7 │ │ │ │ + rsbseq r2, r6, r8, lsl #25 │ │ │ │ + rsbeq r5, sp, r4, lsr #30 │ │ │ │ + rsbeq r5, sp, ip, lsr #30 │ │ │ │ + rsbeq r5, sp, r8, lsl #30 │ │ │ │ + rsbeq r5, sp, r0, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr fp, [pc, #1324] @ 31265c │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #1320] @ 312660 │ │ │ │ @@ -206182,15 +206182,15 @@ │ │ │ │ ldr r2, [pc, #1280] @ 31266c │ │ │ │ ldr r1, [pc, #1280] @ 312670 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #2 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ add r6, sp, #48 @ 0x30 │ │ │ │ @@ -206269,23 +206269,23 @@ │ │ │ │ ldr r1, [pc, #960] @ 312688 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, #14 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #932] @ 31268c │ │ │ │ ldr r1, [pc, #932] @ 312690 │ │ │ │ add ip, fp, #40 @ 0x28 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r3, r4, r4, lsl #3 │ │ │ │ add r0, r0, r3, lsl #2 │ │ │ │ ldr r3, [r0, #260] @ 0x104 │ │ │ │ cmp r3, #2 │ │ │ │ bls 3123ac │ │ │ │ sub r4, r4, #1 │ │ │ │ orrs r4, r4, r8 │ │ │ │ @@ -206493,38 +206493,38 @@ │ │ │ │ ldr r0, [pc, #112] @ 3126b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #151 @ 0x97 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq sl, r1, r8, lsl #24 │ │ │ │ + addeq sl, r1, r8, lsr #25 │ │ │ │ @ instruction: 0x009989dc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009989b0 │ │ │ │ - rsbeq r5, sp, r4, ror sp │ │ │ │ - @ instruction: 0x006d5d90 │ │ │ │ - rsbeq r5, sp, ip, ror #25 │ │ │ │ - rsbeq r5, sp, r4, ror #25 │ │ │ │ - ldrdeq r5, [sp], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r5, sp, r8, asr #25 │ │ │ │ - rsbeq r2, sp, r4, lsl #8 │ │ │ │ - rsbeq r2, sp, ip, lsl #7 │ │ │ │ - strdeq r5, [sp], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r5, sp, ip, lsl #24 │ │ │ │ - rsbeq r5, sp, r0, lsr ip │ │ │ │ + rsbeq r5, sp, r4, lsl lr │ │ │ │ + rsbeq r5, sp, r0, lsr lr │ │ │ │ + rsbeq r5, sp, ip, lsl #27 │ │ │ │ + rsbeq r5, sp, r4, lsl #27 │ │ │ │ + rsbeq r5, sp, ip, ror sp │ │ │ │ + rsbeq r5, sp, r8, ror #26 │ │ │ │ + rsbeq r2, sp, r4, lsr #9 │ │ │ │ + rsbeq r2, sp, ip, lsr #8 │ │ │ │ + @ instruction: 0x006d5c9c │ │ │ │ + rsbeq r5, sp, ip, lsr #25 │ │ │ │ + ldrdeq r5, [sp], #-192 @ 0xffffff40 @ │ │ │ │ addseq r8, r9, ip, lsr #15 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - rsbeq r5, sp, r8, lsr fp │ │ │ │ - rsbeq r5, sp, r0, lsr #22 │ │ │ │ - @ instruction: 0x0081a8b0 │ │ │ │ - rsbeq r5, sp, r4, ror #18 │ │ │ │ - strdeq sl, [r1], r8 │ │ │ │ - rsbeq r5, sp, r4, lsr #17 │ │ │ │ - rsbeq r5, sp, ip, lsl #18 │ │ │ │ + ldrdeq r5, [sp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r5, sp, r0, asr #23 │ │ │ │ + addeq sl, r1, r0, asr r9 │ │ │ │ + rsbeq r5, sp, r4, lsl #20 │ │ │ │ + umulleq sl, r1, r8, r7 │ │ │ │ + rsbeq r5, sp, r4, asr #18 │ │ │ │ + rsbeq r5, sp, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #476] @ 3128b0 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -206541,30 +206541,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #14 │ │ │ │ mov r2, sl │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr fp, [pc, #412] @ 3128c4 │ │ │ │ ldr r9, [pc, #412] @ 3128c8 │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ bl 3a5384 │ │ │ │ ldr r1, [pc, #396] @ 3128cc │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r7, r0 │ │ │ │ add r0, r6, #40 @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #364] @ 3128d0 │ │ │ │ ldr r3, [pc, #364] @ 3128d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ mov r4, r0 │ │ │ │ ldrh r2, [r0, #104] @ 0x68 │ │ │ │ @@ -206585,44 +206585,44 @@ │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ beq 312810 │ │ │ │ mov r0, r7 │ │ │ │ bl 3a4f08 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #132] @ 0x84 │ │ │ │ beq 312888 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r1, [pc, #256] @ 3128d8 │ │ │ │ add r6, r6, #128 @ 0x80 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ mov r2, sl │ │ │ │ str r6, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #232] @ 3128dc │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, r8 │ │ │ │ ldr r6, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r4, #132] @ 0x84 │ │ │ │ blx r6 │ │ │ │ ldr r1, [r4, #104] @ 0x68 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74d814 │ │ │ │ + bl 74d8bc │ │ │ │ mov r1, r8 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ bl 311c98 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 312844 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ ldr r2, [pc, #148] @ 3128e0 │ │ │ │ ldr r3, [pc, #104] @ 3128b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -206639,31 +206639,31 @@ │ │ │ │ ldr ip, [pc, #84] @ 3128e4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r6, #108 @ 0x6c │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r1, fp │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 312844 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq sl, r1, r8, ror #12 │ │ │ │ + addeq sl, r1, r8, lsl #14 │ │ │ │ addseq r8, r9, r4, lsr r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strheq r1, [sp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r1, sp, r8, asr pc │ │ │ │ - rsbeq r5, sp, r4, asr #15 │ │ │ │ + rsbeq r2, sp, r4, asr r0 │ │ │ │ + strdeq r1, [sp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r5, sp, r4, ror #16 │ │ │ │ @ instruction: 0x009983f0 │ │ │ │ - rsbeq r5, sp, r0, asr #15 │ │ │ │ - rsbeq r5, sp, r0, lsr #15 │ │ │ │ + rsbeq r5, sp, r0, ror #16 │ │ │ │ + rsbeq r5, sp, r0, asr #16 │ │ │ │ addseq pc, r6, r0, lsl #25 │ │ │ │ - strdeq r1, [sp], #-224 @ 0xffffff20 @ │ │ │ │ + @ instruction: 0x006d1f90 │ │ │ │ @ instruction: 0x00001eb8 │ │ │ │ @ instruction: 0x009982d0 │ │ │ │ - rsbeq r2, sp, r0, lsr r0 │ │ │ │ + ldrdeq r2, [sp], #-0 @ │ │ │ │ │ │ │ │ 003128e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 31293c │ │ │ │ @@ -206673,23 +206673,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 311b88 │ │ │ │ - addeq sl, r1, r4, lsr r4 │ │ │ │ - ldrdeq r5, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r5, sp, r8, ror #11 │ │ │ │ + ldrdeq sl, [r1], r4 │ │ │ │ + rsbeq r5, sp, r8, ror r6 │ │ │ │ + rsbeq r5, sp, r8, lsl #13 │ │ │ │ │ │ │ │ 00312948 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3129b0 │ │ │ │ @@ -206699,28 +206699,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r4, r4, r4, lsl #3 │ │ │ │ add r0, r0, r4, lsl #2 │ │ │ │ ldr r0, [r0, #260] @ 0x104 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq sl, [r1], r4 │ │ │ │ - rsbeq r5, sp, r8, ror r5 │ │ │ │ - rsbeq r5, sp, r8, lsl #11 │ │ │ │ + addeq sl, r1, r4, ror r4 │ │ │ │ + rsbeq r5, sp, r8, lsl r6 │ │ │ │ + rsbeq r5, sp, r8, lsr #12 │ │ │ │ │ │ │ │ 003129bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #76] @ 312a20 │ │ │ │ @@ -206731,26 +206731,26 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #340 @ 0x154 │ │ │ │ str r4, [r3, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 702e38 │ │ │ │ - addeq sl, r1, r0, ror #6 │ │ │ │ - rsbeq r5, sp, r0, lsl r5 │ │ │ │ - rsbeq r5, sp, r0, lsl #10 │ │ │ │ + b 702ee0 │ │ │ │ + addeq sl, r1, r0, lsl #8 │ │ │ │ + strheq r5, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r5, sp, r0, lsr #11 │ │ │ │ │ │ │ │ 00312a2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 312a80 │ │ │ │ @@ -206760,45 +206760,45 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #340 @ 0x154 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 702dd0 │ │ │ │ - strdeq sl, [r1], r0 │ │ │ │ - @ instruction: 0x006d5494 │ │ │ │ - rsbeq r5, sp, r4, lsr #9 │ │ │ │ + b 702e78 │ │ │ │ + umulleq sl, r1, r0, r3 │ │ │ │ + rsbeq r5, sp, r4, lsr r5 │ │ │ │ + rsbeq r5, sp, r4, asr #10 │ │ │ │ │ │ │ │ 00312a8c : │ │ │ │ cmp r0, #2 │ │ │ │ bhi 312aac │ │ │ │ ldr r3, [pc, #28] @ 312ab8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq sl, r1, r4, lsr #5 │ │ │ │ + addeq sl, r1, r4, asr #6 │ │ │ │ ldr r0, [r0, #1076] @ 0x434 │ │ │ │ adds r0, r0, #1 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 312adc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f80 │ │ │ │ + b 754028 │ │ │ │ addeq r2, fp, r0, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ @@ -206817,15 +206817,15 @@ │ │ │ │ add r3, r1, r2 │ │ │ │ asr r1, ip, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ asr r3, r2, #31 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8aa0e0 │ │ │ │ + bl 8aa188 │ │ │ │ cmp r0, #0 │ │ │ │ blt 312b6c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -206834,17 +206834,17 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ bl 248ea0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #16] @ 312b90 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 998660 │ │ │ │ + b 998708 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - rsbeq r5, sp, r4, lsl r4 │ │ │ │ + strheq r5, [sp], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #288] @ 312ccc │ │ │ │ ldr r3, [pc, #288] @ 312cd0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -206900,65 +206900,65 @@ │ │ │ │ beq 312cb4 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 312cec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 312bf4 │ │ │ │ ldr r0, [pc, #52] @ 312cf0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 312bf4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r7, r9, r0, ror pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r9, r4, asr #30 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, r9, r0, lsr #30 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, sp, r4, lsl #6 │ │ │ │ - rsbeq r5, sp, r4, lsr #6 │ │ │ │ + rsbeq r5, sp, r4, lsr #7 │ │ │ │ + rsbeq r5, sp, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 312d98 │ │ │ │ ldr r2, [pc, #140] @ 312d9c │ │ │ │ ldr r1, [pc, #140] @ 312da0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #112] @ 312da4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [pc, #100] @ 312da8 │ │ │ │ ldr r1, [pc, #100] @ 312dac │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r2, [pc, #76] @ 312db0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -206966,17 +206966,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq sl, r1, r0, ror #1 │ │ │ │ - rsbeq r4, ip, ip, lsl #20 │ │ │ │ - rsbseq r1, r6, r8, lsl pc │ │ │ │ + addeq sl, r1, r0, lsl #3 │ │ │ │ + rsbeq r4, ip, ip, lsr #21 │ │ │ │ + ldrheq r1, [r6], #-248 @ 0xffffff08 @ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ addseq pc, r6, ip, ror #16 │ │ │ │ strdeq r2, [fp], r0 │ │ │ │ ldrb r3, [r0, #777] @ 0x309 │ │ │ │ cmp r3, #0 │ │ │ │ beq 312dd4 │ │ │ │ @@ -207182,27 +207182,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 313260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 312f68 │ │ │ │ ldr ip, [pc, #300] @ 313264 │ │ │ │ ldr ip, [r0, ip] │ │ │ │ ldrh ip, [ip] │ │ │ │ cmp ip, #0 │ │ │ │ beq 312ef8 │ │ │ │ ldr ip, [pc, #268] @ 313258 │ │ │ │ @@ -207222,69 +207222,69 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 313268 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 312ef8 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #132] @ 31326c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 312ef8 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 313270 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 312f68 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r7, r9, r8, ror #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r9, r4, asr #25 │ │ │ │ addseq r7, r9, r0, ror ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - @ instruction: 0x00819eb4 │ │ │ │ - umulleq r9, r1, ip, lr │ │ │ │ - umulleq r9, r1, r8, sp │ │ │ │ - rsbeq r5, sp, r8, asr #2 │ │ │ │ - addeq r9, r1, r4, ror sp │ │ │ │ - rsbeq r5, sp, r0, lsr #2 │ │ │ │ + addeq r9, r1, r4, asr pc │ │ │ │ + addeq r9, r1, ip, lsr pc │ │ │ │ + addeq r9, r1, r8, lsr lr │ │ │ │ + rsbeq r5, sp, r8, ror #3 │ │ │ │ + addeq r9, r1, r4, lsl lr │ │ │ │ + rsbeq r5, sp, r0, asr #3 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r4, [sp], #-244 @ 0xffffff0c @ │ │ │ │ + @ instruction: 0x006d5094 │ │ │ │ andeq r4, r0, r8, lsr #19 │ │ │ │ - rsbeq r4, sp, ip, lsl #29 │ │ │ │ - ldrdeq r4, [sp], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r4, sp, r8, asr pc │ │ │ │ + rsbeq r4, sp, ip, lsr #30 │ │ │ │ + rsbeq r4, sp, r4, ror pc │ │ │ │ + strdeq r4, [sp], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1100] @ 3136d8 │ │ │ │ ldr ip, [pc, #1100] @ 3136dc │ │ │ │ add lr, pc, lr │ │ │ │ @@ -207310,15 +207310,15 @@ │ │ │ │ add r3, r8, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #12 │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [r0, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #764] @ 0x2fc │ │ │ │ add r7, r0, #768 @ 0x300 │ │ │ │ orrs r3, r2, r1 │ │ │ │ mov r4, r0 │ │ │ │ beq 3133c4 │ │ │ │ ldr r3, [r0, #756] @ 0x2f4 │ │ │ │ @@ -207338,21 +207338,21 @@ │ │ │ │ ldr r2, [pc, #928] @ 3136f4 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 710320 │ │ │ │ + bl 7103c8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3133ec │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ ldr r2, [pc, #876] @ 3136f8 │ │ │ │ ldr r3, [pc, #844] @ 3136dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -207369,47 +207369,47 @@ │ │ │ │ ldr r1, [pc, #816] @ 313700 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #812] @ 313704 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 313378 │ │ │ │ mov r0, fp │ │ │ │ - bl 70dac8 │ │ │ │ + bl 70db70 │ │ │ │ ldr r2, [pc, #780] @ 313708 │ │ │ │ ldr r1, [pc, #780] @ 31370c │ │ │ │ add r8, r8, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r0, [r4, #1060] @ 0x424 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, fp │ │ │ │ bl 338ea4 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 313678 │ │ │ │ - bl 811c2c │ │ │ │ + bl 811cd4 │ │ │ │ mov r8, #15 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #0 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ movne r2, #1 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ moveq r2, #3 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 80ffac │ │ │ │ + bl 810054 │ │ │ │ cmp r0, #0 │ │ │ │ blt 313378 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3134a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r4, #1060] @ 0x424 │ │ │ │ @@ -207431,28 +207431,28 @@ │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ strh r2, [r3, #2] │ │ │ │ moveq r8, r1 │ │ │ │ ldrb sl, [r4, #768] @ 0x300 │ │ │ │ moveq fp, #1 │ │ │ │ beq 3134f0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ and fp, r0, #255 @ 0xff │ │ │ │ cmp fp, #1 │ │ │ │ movle r8, #0 │ │ │ │ movgt r8, #1 │ │ │ │ ldrb r9, [r4, #1068] @ 0x42c │ │ │ │ ldr r5, [r4, #756] @ 0x2f4 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r6, [r7, #-8] │ │ │ │ ldr r1, [r7, #-4] │ │ │ │ beq 313680 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ mov r5, r0 │ │ │ │ umull r3, r2, r5, r6 │ │ │ │ eor r9, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ rsbne r2, r3, #0 │ │ │ │ andne r3, r3, r2 │ │ │ │ clzne r3, r3 │ │ │ │ @@ -207512,89 +207512,89 @@ │ │ │ │ bl 24b030 │ │ │ │ mvn r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r4, #1072] @ 0x430 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ b 313384 │ │ │ │ ldr ip, [pc, #248] @ 313728 │ │ │ │ ldr r1, [pc, #248] @ 31372c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #244] @ 313730 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 313378 │ │ │ │ ldr ip, [pc, #220] @ 313734 │ │ │ │ ldr r1, [pc, #220] @ 313738 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #216] @ 31373c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 313378 │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ b 3134a0 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r6, r0 │ │ │ │ b 313518 │ │ │ │ ldr ip, [pc, #160] @ 313740 │ │ │ │ ldr r2, [pc, #160] @ 313744 │ │ │ │ ldr r1, [pc, #160] @ 313748 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 58e464 │ │ │ │ b 313378 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umullseq r7, r9, r0, r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r9, ip, ror #16 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - addeq r9, r1, ip, lsr #22 │ │ │ │ - rsbeq r4, sp, r4, ror #29 │ │ │ │ - strdeq r4, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + addeq r9, r1, ip, asr #23 │ │ │ │ + rsbeq r4, sp, r4, lsl #31 │ │ │ │ + @ instruction: 0x006d4f9c │ │ │ │ addeq r2, fp, r0, lsl #2 │ │ │ │ umullseq r7, r9, r0, r7 │ │ │ │ - rsbeq r4, sp, ip, lsr lr │ │ │ │ - rsbeq r4, sp, ip, lsl lr │ │ │ │ + ldrdeq r4, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + strheq r4, [sp], #-236 @ 0xffffff14 @ │ │ │ │ andeq r0, r0, sl, lsr #6 │ │ │ │ - rsbeq r4, sp, ip, lsl #29 │ │ │ │ - rsbeq r4, sp, r0, lsr #29 │ │ │ │ + rsbeq r4, sp, ip, lsr #30 │ │ │ │ + rsbeq r4, sp, r0, asr #30 │ │ │ │ cmpeq r9, r1, asr r2 │ │ │ │ @ instruction: 0x07000055 │ │ │ │ streq r0, [r0], #-2567 @ 0xfffff5f9 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ andeq r3, r0, r1, lsr r0 │ │ │ │ andeq r4, r0, r2, asr r9 │ │ │ │ - rsbeq r4, sp, ip, lsl #24 │ │ │ │ - strheq r4, [sp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r4, sp, ip, lsr #25 │ │ │ │ + rsbeq r4, sp, r8, asr ip │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ - rsbeq r4, sp, r4, lsl ip │ │ │ │ - @ instruction: 0x006d4b90 │ │ │ │ + strheq r4, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r4, sp, r0, lsr ip │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ - addeq r9, r1, r0, asr r7 │ │ │ │ - rsbeq r4, ip, ip, ror r0 │ │ │ │ - rsbseq r1, r6, ip, lsl #11 │ │ │ │ + strdeq r9, [r1], r0 │ │ │ │ + rsbeq r4, ip, ip, lsl r1 │ │ │ │ + rsbseq r1, r6, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 3139e4 │ │ │ │ mov r8, r3 │ │ │ │ @@ -207712,26 +207712,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 313a0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 313800 │ │ │ │ ldr r3, [pc, #148] @ 313a10 │ │ │ │ ldr r1, [pc, #148] @ 313a14 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ @@ -207750,34 +207750,34 @@ │ │ │ │ ldr r0, [pc, #96] @ 313a24 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 313800 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009973b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r9, r8, lsl #7 │ │ │ │ - addeq r9, r1, r0, lsr r6 │ │ │ │ - addeq r9, r1, r8, lsl r6 │ │ │ │ + ldrdeq r9, [r1], r0 │ │ │ │ + @ instruction: 0x008196b8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, r9, r4, lsl r3 │ │ │ │ andeq r5, r0, ip, lsl r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, sp, ip, asr #18 │ │ │ │ - addeq r9, r1, r8, ror r4 │ │ │ │ - rsbeq r4, sp, r8, lsr #16 │ │ │ │ - addeq r9, r1, r4, asr r4 │ │ │ │ - rsbeq r4, sp, r0, lsl #16 │ │ │ │ + rsbeq r4, sp, ip, ror #19 │ │ │ │ + addeq r9, r1, r8, lsl r5 │ │ │ │ + rsbeq r4, sp, r8, asr #17 │ │ │ │ + strdeq r9, [r1], r4 │ │ │ │ + rsbeq r4, sp, r0, lsr #17 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ - rsbeq r4, sp, r8, lsr r9 │ │ │ │ + ldrdeq r4, [sp], #-152 @ 0xffffff68 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 313ba4 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -207791,29 +207791,29 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r5, [pc, #304] @ 313bb8 │ │ │ │ ldr r3, [pc, #304] @ 313bbc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 313b0c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70d8d8 │ │ │ │ + bl 70d980 │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ strb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r3, #0 │ │ │ │ ldr r2, [pc, #244] @ 313bc0 │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ ldr r3, [pc, #216] @ 313bac │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -207850,42 +207850,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 313bd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 313aa0 │ │ │ │ ldr r0, [pc, #64] @ 313bd4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 313aa0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x008193b4 │ │ │ │ + addeq r9, r1, r4, asr r4 │ │ │ │ addseq r7, r9, r8, asr #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r4, sp, ip, asr r7 │ │ │ │ - rsbeq r4, sp, r4, ror r7 │ │ │ │ + strdeq r4, [sp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r4, sp, r4, lsl r8 │ │ │ │ umullseq r7, r9, r4, r0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, r9, ip, asr #32 │ │ │ │ andeq r1, r0, r4, lsl #26 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, sp, r4, asr #15 │ │ │ │ - ldrdeq r4, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r4, sp, r4, ror #16 │ │ │ │ + rsbeq r4, sp, r8, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #3828] @ 314ae8 │ │ │ │ ldr r1, [pc, #3828] @ 314aec │ │ │ │ @@ -207959,23 +207959,23 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3532] @ 314b08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 313f94 │ │ │ │ cmp r7, #152 @ 0x98 │ │ │ │ bne 313f34 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3143b4 │ │ │ │ @@ -208145,15 +208145,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -208161,15 +208161,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2768] @ 314b14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 313eec │ │ │ │ sub ip, r3, #32 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb lr, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsl lr │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -208345,23 +208345,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2008] @ 314b1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 314258 │ │ │ │ cmp lr, #4 │ │ │ │ cmpls r2, #1 │ │ │ │ bne 314074 │ │ │ │ cmp sl, #1 │ │ │ │ @@ -208463,28 +208463,28 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1524] @ 314b24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 313f94 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsl r3 │ │ │ │ sub r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -208538,23 +208538,23 @@ │ │ │ │ beq 314aa0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 314b28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 313f94 │ │ │ │ add r3, r4, r3 │ │ │ │ ldrb r6, [r3, #788] @ 0x314 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1168] @ 314af8 │ │ │ │ mov r9, r6 │ │ │ │ @@ -208581,25 +208581,25 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 314b30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31408c │ │ │ │ cmp lr, #1 │ │ │ │ mov r0, r3 │ │ │ │ bhi 3140f0 │ │ │ │ b 313e78 │ │ │ │ add r2, r4, #780 @ 0x30c │ │ │ │ ldrh r1, [r2] │ │ │ │ @@ -208630,23 +208630,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #896] @ 314b38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 313f94 │ │ │ │ mov r0, r2 │ │ │ │ b 3140e8 │ │ │ │ ldr r3, [pc, #864] @ 314b34 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -208666,23 +208666,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 314b3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 314258 │ │ │ │ ldr r2, [pc, #704] @ 314b20 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -208704,25 +208704,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #600] @ 314b40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 314158 │ │ │ │ ldr r3, [pc, #512] @ 314af8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mvn r9, #0 │ │ │ │ ldr sl, [r2, r3] │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ @@ -208745,22 +208745,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 314b48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 313f58 │ │ │ │ eor r0, r2, r0, lsl #24 │ │ │ │ and r0, r0, #-16777216 @ 0xff000000 │ │ │ │ eor r0, r0, r2 │ │ │ │ b 3140e8 │ │ │ │ ldr r0, [pc, #424] @ 314b4c │ │ │ │ @@ -208768,123 +208768,123 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 313eec │ │ │ │ ldr r0, [pc, #384] @ 314b50 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 314258 │ │ │ │ ldr r0, [pc, #356] @ 314b54 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 314258 │ │ │ │ ldr r0, [pc, #328] @ 314b58 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 314158 │ │ │ │ mov r9, r1 │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ b 313fa4 │ │ │ │ ldr r0, [pc, #288] @ 314b5c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 313f94 │ │ │ │ ldr r0, [pc, #264] @ 314b60 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 313f58 │ │ │ │ ldr r0, [pc, #240] @ 314b64 │ │ │ │ mov r3, sl │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31408c │ │ │ │ ldr r0, [pc, #220] @ 314b68 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 313f94 │ │ │ │ ldr r0, [pc, #196] @ 314b6c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 313f94 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #168] @ 314b70 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ mov r5, r9 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ mov r6, r9 │ │ │ │ b 313f94 │ │ │ │ addseq r6, r9, r4, lsr #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00996efc │ │ │ │ tsteq r1, r1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r4, asr #30 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r4, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r4, sp, r0, ror r7 │ │ │ │ addseq r6, r9, r8, lsr #24 │ │ │ │ andeq r4, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x006d4694 │ │ │ │ + rsbeq r4, sp, r4, lsr r7 │ │ │ │ andeq r3, r0, r4, asr #2 │ │ │ │ - rsbeq r4, sp, r4, lsr #3 │ │ │ │ + rsbeq r4, sp, r4, asr #4 │ │ │ │ muleq r0, ip, r4 │ │ │ │ - rsbeq r4, sp, r4, lsr #32 │ │ │ │ - rsbeq r3, sp, r0, lsr #29 │ │ │ │ + rsbeq r4, sp, r4, asr #1 │ │ │ │ + rsbeq r3, sp, r0, asr #30 │ │ │ │ andeq r1, r0, r8, ror #16 │ │ │ │ - rsbeq r3, sp, r8, ror #29 │ │ │ │ + rsbeq r3, sp, r8, lsl #31 │ │ │ │ andeq r3, r0, r8, lsr r7 │ │ │ │ - rsbeq r3, sp, ip, lsr #25 │ │ │ │ - rsbeq r3, sp, ip, lsl ip │ │ │ │ - rsbeq r3, sp, ip, ror #24 │ │ │ │ + rsbeq r3, sp, ip, asr #26 │ │ │ │ + strheq r3, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r3, sp, ip, lsl #26 │ │ │ │ andeq r2, r0, r0, asr #1 │ │ │ │ - rsbeq r3, sp, r8, lsl #20 │ │ │ │ - rsbeq r3, sp, ip, ror sp │ │ │ │ - ldrdeq r3, [sp], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r3, sp, ip, lsr #22 │ │ │ │ - rsbeq r3, sp, r8, lsl #23 │ │ │ │ - rsbeq r3, sp, r0, lsl #20 │ │ │ │ - rsbeq r3, sp, r0, ror r9 │ │ │ │ - rsbeq r3, sp, r8, ror #23 │ │ │ │ - rsbeq r3, sp, r8, lsl sl │ │ │ │ - rsbeq r3, sp, r4, ror sl │ │ │ │ - ldrdeq r3, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r3, sp, r8, lsr #21 │ │ │ │ + rsbeq r3, sp, ip, lsl lr │ │ │ │ + rsbeq r3, sp, r4, ror fp │ │ │ │ + rsbeq r3, sp, ip, asr #23 │ │ │ │ + rsbeq r3, sp, r8, lsr #24 │ │ │ │ + rsbeq r3, sp, r0, lsr #21 │ │ │ │ + rsbeq r3, sp, r0, lsl sl │ │ │ │ + rsbeq r3, sp, r8, lsl #25 │ │ │ │ + strheq r3, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r3, sp, r4, lsl fp │ │ │ │ + rsbeq r3, sp, r4, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #3992] @ 315b28 │ │ │ │ mov r6, r3 │ │ │ │ @@ -208936,15 +208936,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi 3151a8 │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70d8d8 │ │ │ │ + bl 70d980 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 314c3c │ │ │ │ cmp sl, #112 @ 0x70 │ │ │ │ beq 3155e4 │ │ │ │ bhi 314e6c │ │ │ │ cmp sl, #64 @ 0x40 │ │ │ │ beq 3154d8 │ │ │ │ @@ -208978,15 +208978,15 @@ │ │ │ │ bne 315100 │ │ │ │ mvn r2, #0 │ │ │ │ str r2, [r4, #1076] @ 0x434 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3151e0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70d8d8 │ │ │ │ + bl 70d980 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ mov r0, #0 │ │ │ │ b 314bd8 │ │ │ │ ldrb r3, [r4, #778] @ 0x30a │ │ │ │ cmp r3, #96 @ 0x60 │ │ │ │ @@ -209049,30 +209049,30 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3300] @ 315b44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 314c34 │ │ │ │ cmp sl, #232 @ 0xe8 │ │ │ │ beq 3150e0 │ │ │ │ bhi 31525c │ │ │ │ cmp sl, #144 @ 0x90 │ │ │ │ beq 315578 │ │ │ │ @@ -209154,25 +209154,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #2932] @ 315b48 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2924] @ 315b4c │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 314e94 │ │ │ │ ldr r2, [r4, #872] @ 0x368 │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add sl, r4, #880 @ 0x370 │ │ │ │ orrs r3, r2, r3 │ │ │ │ bne 315420 │ │ │ │ @@ -209212,25 +209212,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #2708] @ 315b50 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 315b54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 314d18 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 315a20 │ │ │ │ ldrb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r2, r2, lsl #25 │ │ │ │ mvn r2, r2, lsr #25 │ │ │ │ @@ -209254,22 +209254,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2536] @ 315b5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314cf0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 315748 │ │ │ │ ldr r3, [pc, #2648] @ 315bf0 │ │ │ │ @@ -209310,22 +209310,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2320] @ 315b64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 314d00 │ │ │ │ cmp sl, #240 @ 0xf0 │ │ │ │ beq 3155fc │ │ │ │ cmp sl, #255 @ 0xff │ │ │ │ bne 314c9c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -209349,25 +209349,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #2184] @ 315b68 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2160] @ 315b6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314cf8 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ bne 314c9c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -209411,25 +209411,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #1944] @ 315b70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 315b74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314cf8 │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ mov r2, #0 │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ @@ -209476,15 +209476,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #1724] @ 315b7c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 314cb4 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ beq 314e94 │ │ │ │ ldr r2, [pc, #1776] @ 315bdc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -209504,15 +209504,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #1588] @ 315b80 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1580] @ 315b84 │ │ │ │ add r0, pc, r0 │ │ │ │ b 314fe0 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -209577,25 +209577,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #1304] @ 315b88 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1280] @ 315b8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314cf8 │ │ │ │ ldrb r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -209612,15 +209612,15 @@ │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 314c34 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -209632,15 +209632,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 312ae0 │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ b 315334 │ │ │ │ ldr r0, [pc, #1112] @ 315b94 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 314d00 │ │ │ │ ldr r3, [pc, #1032] @ 315b58 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1168] @ 315bf0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -209658,22 +209658,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 315b98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31519c │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, fp, r5 │ │ │ │ bl 24a67c │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -209700,22 +209700,22 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 315ba0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 314f08 │ │ │ │ ldr r3, [pc, #860] @ 315bdc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 315320 │ │ │ │ @@ -209733,25 +209733,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #708] @ 315ba4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 315ba8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 315320 │ │ │ │ ldr r3, [pc, #720] @ 315bdc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 315030 │ │ │ │ ldr r3, [pc, #720] @ 315bf0 │ │ │ │ @@ -209768,25 +209768,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #576] @ 315bac │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 315bb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 315030 │ │ │ │ ldr r2, [pc, #580] @ 315bdc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31556c │ │ │ │ ldr r2, [pc, #580] @ 315bf0 │ │ │ │ @@ -209802,25 +209802,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #448] @ 315bb4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 315bb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 31556c │ │ │ │ ldr r2, [pc, #436] @ 315bdc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -209839,25 +209839,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #308] @ 315bbc │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 315bc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 3150ec │ │ │ │ ldr r2, [pc, #292] @ 315bdc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 314e94 │ │ │ │ @@ -209875,112 +209875,112 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #172] @ 315bc4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 315bc8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 314fe0 │ │ │ │ addseq r5, r9, r8, lsl #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, r9, r0, ror pc │ │ │ │ addseq r5, r9, ip, lsr pc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - @ instruction: 0x008181b0 │ │ │ │ + addeq r8, r1, r0, asr r2 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbeq r3, sp, r4, lsr #18 │ │ │ │ - rsbeq r3, sp, ip, asr #18 │ │ │ │ - rsbeq r3, sp, ip, lsr r8 │ │ │ │ - rsbeq r3, sp, r4, lsl r9 │ │ │ │ - rsbeq r3, sp, r4, asr #14 │ │ │ │ + rsbeq r3, sp, r4, asr #19 │ │ │ │ + rsbeq r3, sp, ip, ror #19 │ │ │ │ + ldrdeq r3, [sp], #-140 @ 0xffffff74 @ │ │ │ │ + strheq r3, [sp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r3, sp, r4, ror #15 │ │ │ │ andeq r5, r0, ip, lsr r2 │ │ │ │ - @ instruction: 0x006d399c │ │ │ │ + rsbeq r3, sp, ip, lsr sl │ │ │ │ @ instruction: 0x000031bc │ │ │ │ - @ instruction: 0x006d3998 │ │ │ │ - rsbeq r3, sp, ip, lsr #13 │ │ │ │ - rsbeq r3, sp, r0, lsr #10 │ │ │ │ - ldrdeq r3, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r3, sp, r8, lsr #8 │ │ │ │ - addeq r7, r1, r8, lsr r9 │ │ │ │ - rsbeq r3, sp, r4, asr #13 │ │ │ │ - strdeq r3, [sp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r3, sp, r4, asr #5 │ │ │ │ - rsbeq r3, sp, r8, lsl #6 │ │ │ │ - @ instruction: 0x006d3190 │ │ │ │ - strdeq r3, [sp], #-4 @ │ │ │ │ - rsbeq r3, sp, r8, ror #9 │ │ │ │ - rsbeq r3, sp, ip, asr #6 │ │ │ │ + rsbeq r3, sp, r8, lsr sl │ │ │ │ + rsbeq r3, sp, ip, asr #14 │ │ │ │ + rsbeq r3, sp, r0, asr #11 │ │ │ │ + rsbeq r3, sp, ip, ror r6 │ │ │ │ + rsbeq r3, sp, r8, asr #9 │ │ │ │ + ldrdeq r7, [r1], r8 │ │ │ │ + rsbeq r3, sp, r4, ror #14 │ │ │ │ + @ instruction: 0x006d3394 │ │ │ │ + rsbeq r3, sp, r4, ror #6 │ │ │ │ + rsbeq r3, sp, r8, lsr #7 │ │ │ │ + rsbeq r3, sp, r0, lsr r2 │ │ │ │ + @ instruction: 0x006d3194 │ │ │ │ + rsbeq r3, sp, r8, lsl #11 │ │ │ │ + rsbeq r3, sp, ip, ror #7 │ │ │ │ andeq r4, r0, ip, asr #27 │ │ │ │ - rsbeq r3, sp, r4, lsr r2 │ │ │ │ - strheq r3, [sp], #-12 @ │ │ │ │ - rsbeq r2, sp, r0, lsr #30 │ │ │ │ - rsbeq r3, sp, r0, lsl #2 │ │ │ │ - @ instruction: 0x006d2e94 │ │ │ │ - rsbeq r2, sp, r4, lsl pc │ │ │ │ - rsbeq r2, sp, ip, lsl #28 │ │ │ │ - rsbeq r2, sp, r0, ror #29 │ │ │ │ - rsbeq r2, sp, r8, ror sp │ │ │ │ - rsbeq r2, sp, r8, asr #28 │ │ │ │ - strdeq r2, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + ldrdeq r3, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r3, sp, ip, asr r1 │ │ │ │ + rsbeq r2, sp, r0, asr #31 │ │ │ │ + rsbeq r3, sp, r0, lsr #3 │ │ │ │ + rsbeq r2, sp, r4, lsr pc │ │ │ │ + strheq r2, [sp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r2, sp, ip, lsr #29 │ │ │ │ + rsbeq r2, sp, r0, lsl #31 │ │ │ │ + rsbeq r2, sp, r8, lsl lr │ │ │ │ + rsbeq r2, sp, r8, ror #29 │ │ │ │ + @ instruction: 0x006d2d98 │ │ │ │ andeq r4, r0, r8, ror #22 │ │ │ │ - rsbeq r2, sp, r0, asr fp │ │ │ │ - @ instruction: 0x006d2b9c │ │ │ │ - rsbeq r2, sp, r0, ror sl │ │ │ │ + strdeq r2, [sp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r2, sp, ip, lsr ip │ │ │ │ + rsbeq r2, sp, r0, lsl fp │ │ │ │ andeq r1, r0, r0, lsl #24 │ │ │ │ - rsbeq r2, sp, r8, lsr #22 │ │ │ │ - rsbeq r2, sp, r4, ror #19 │ │ │ │ - rsbeq r2, sp, r4, lsl #26 │ │ │ │ + rsbeq r2, sp, r8, asr #23 │ │ │ │ + rsbeq r2, sp, r4, lsl #21 │ │ │ │ + rsbeq r2, sp, r4, lsr #27 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r2, sp, r0, lsl #22 │ │ │ │ - rsbeq r2, sp, r0, asr ip │ │ │ │ - rsbeq r2, sp, r4, lsl #21 │ │ │ │ - rsbeq r2, sp, r8, lsr r9 │ │ │ │ - rsbeq r2, sp, ip, lsr #23 │ │ │ │ - rsbeq r2, sp, r8, lsl #21 │ │ │ │ - rsbeq r2, sp, r8, lsl #18 │ │ │ │ - rsbeq r2, sp, r8, lsl #22 │ │ │ │ - rsbeq r2, sp, ip, ror #17 │ │ │ │ - rsbeq r2, sp, r4, lsl #19 │ │ │ │ - rsbeq r2, sp, ip, asr #17 │ │ │ │ - rsbeq r2, sp, ip, lsl #20 │ │ │ │ - rsbeq r2, sp, r8, lsr #17 │ │ │ │ - rsbeq r2, sp, ip, lsr #19 │ │ │ │ - rsbeq r2, sp, r4, lsl #17 │ │ │ │ - rsbeq r2, sp, r0, ror r9 │ │ │ │ - rsbeq r2, sp, r4, ror #16 │ │ │ │ + rsbeq r2, sp, r0, lsr #23 │ │ │ │ + strdeq r2, [sp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r2, sp, r4, lsr #22 │ │ │ │ + ldrdeq r2, [sp], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r2, sp, ip, asr #24 │ │ │ │ + rsbeq r2, sp, r8, lsr #22 │ │ │ │ + rsbeq r2, sp, r8, lsr #19 │ │ │ │ + rsbeq r2, sp, r8, lsr #23 │ │ │ │ + rsbeq r2, sp, ip, lsl #19 │ │ │ │ rsbeq r2, sp, r4, lsr #20 │ │ │ │ - rsbeq r2, sp, r0, lsr #18 │ │ │ │ - rsbeq r2, sp, ip, lsr #16 │ │ │ │ - ldrdeq r2, [sp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r2, sp, ip, ror #18 │ │ │ │ + rsbeq r2, sp, ip, lsr #21 │ │ │ │ + rsbeq r2, sp, r8, asr #18 │ │ │ │ + rsbeq r2, sp, ip, asr #20 │ │ │ │ + rsbeq r2, sp, r4, lsr #18 │ │ │ │ + rsbeq r2, sp, r0, lsl sl │ │ │ │ + rsbeq r2, sp, r4, lsl #18 │ │ │ │ + rsbeq r2, sp, r4, asr #21 │ │ │ │ + rsbeq r2, sp, r0, asr #19 │ │ │ │ + rsbeq r2, sp, ip, asr #17 │ │ │ │ + rsbeq r2, sp, ip, ror r9 │ │ │ │ + strheq r2, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r2, sp, ip, ror r8 │ │ │ │ + @ instruction: 0x006d2890 │ │ │ │ + rsbeq r2, sp, r8, lsr #19 │ │ │ │ + rsbeq r2, sp, ip, ror #16 │ │ │ │ + strheq r2, [sp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r2, sp, r8, asr #18 │ │ │ │ + rsbeq r2, sp, r0, lsr r8 │ │ │ │ + rsbeq r2, sp, ip, ror #17 │ │ │ │ rsbeq r2, sp, r0, lsl r8 │ │ │ │ - ldrdeq r2, [sp], #-124 @ 0xffffff84 @ │ │ │ │ - strdeq r2, [sp], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r2, sp, r8, lsl #18 │ │ │ │ - rsbeq r2, sp, ip, asr #15 │ │ │ │ - rsbeq r2, sp, ip, lsl r8 │ │ │ │ - rsbeq r2, sp, r8, lsr #17 │ │ │ │ - @ instruction: 0x006d2790 │ │ │ │ - rsbeq r2, sp, ip, asr #16 │ │ │ │ - rsbeq r2, sp, r0, ror r7 │ │ │ │ - strdeq r6, [r1], r4 │ │ │ │ - rsbeq r2, sp, r0, lsl #19 │ │ │ │ - rsbeq r2, sp, r4, ror #1 │ │ │ │ + umulleq r6, r1, r4, sp │ │ │ │ + rsbeq r2, sp, r0, lsr #20 │ │ │ │ + rsbeq r2, sp, r4, lsl #3 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, sp, ip, lsl sl │ │ │ │ - rsbeq r2, sp, r0, lsr #13 │ │ │ │ - rsbeq r2, sp, r4, ror #19 │ │ │ │ - strheq r2, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + strheq r2, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r2, sp, r0, asr #14 │ │ │ │ + rsbeq r2, sp, r4, lsl #21 │ │ │ │ + rsbeq r2, sp, r8, asr r7 │ │ │ │ ldr r2, [pc, #-208] @ 315bcc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3155bc │ │ │ │ ldr r2, [pc, #-192] @ 315bf0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ @@ -209997,26 +209997,26 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-336] @ 315bd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3155bc │ │ │ │ ldr r3, [pc, #-340] @ 315bdc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3155f0 │ │ │ │ ldr r3, [pc, #-340] @ 315bf0 │ │ │ │ @@ -210033,25 +210033,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #-444] @ 315bd4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-468] @ 315bd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3155f0 │ │ │ │ ldr r3, [pc, #-480] @ 315bdc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 315584 │ │ │ │ ldr r3, [pc, #-480] @ 315bf0 │ │ │ │ @@ -210068,30 +210068,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #-572] @ 315be0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-596] @ 315be4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 315584 │ │ │ │ ldr r0, [pc, #-608] @ 315be8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314cf0 │ │ │ │ ldr r1, [pc, #-632] @ 315bec │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -210112,154 +210112,154 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-756] @ 315bf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 315438 │ │ │ │ ldr r0, [pc, #-772] @ 315bf8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31519c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #-792] @ 315bfc │ │ │ │ ldr r0, [pc, #-792] @ 315c00 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 315320 │ │ │ │ ldr r0, [pc, #-812] @ 315c04 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 314f08 │ │ │ │ ldr r2, [pc, #-832] @ 315c08 │ │ │ │ ldr r0, [pc, #-832] @ 315c0c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 314d18 │ │ │ │ ldr r2, [pc, #-852] @ 315c10 │ │ │ │ ldr r0, [pc, #-852] @ 315c14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 315030 │ │ │ │ ldr r2, [pc, #-872] @ 315c18 │ │ │ │ ldr r0, [pc, #-872] @ 315c1c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 31556c │ │ │ │ ldr r2, [pc, #-900] @ 315c20 │ │ │ │ ldr r0, [pc, #-900] @ 315c24 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314cf8 │ │ │ │ ldr r2, [pc, #-928] @ 315c28 │ │ │ │ ldr r0, [pc, #-928] @ 315c2c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314cf8 │ │ │ │ ldr r2, [pc, #-956] @ 315c30 │ │ │ │ ldr r0, [pc, #-956] @ 315c34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 314e94 │ │ │ │ ldr r0, [pc, #-980] @ 315c38 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 315438 │ │ │ │ ldr r2, [pc, #-1000] @ 315c3c │ │ │ │ ldr r0, [pc, #-1000] @ 315c40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 315584 │ │ │ │ ldr r2, [pc, #-1020] @ 315c44 │ │ │ │ ldr r0, [pc, #-1020] @ 315c48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 314e94 │ │ │ │ ldr r2, [pc, #-1044] @ 315c4c │ │ │ │ ldr r0, [pc, #-1044] @ 315c50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 314e94 │ │ │ │ ldr r2, [pc, #-1068] @ 315c54 │ │ │ │ ldr r0, [pc, #-1068] @ 315c58 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314cf8 │ │ │ │ ldr r0, [pc, #-1096] @ 315c5c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3155bc │ │ │ │ ldr r2, [pc, #-1120] @ 315c60 │ │ │ │ ldr r0, [pc, #-1120] @ 315c64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 3150ec │ │ │ │ ldr r2, [pc, #-1144] @ 315c68 │ │ │ │ ldr r0, [pc, #-1144] @ 315c6c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3155f0 │ │ │ │ ldr r3, [pc, #-1164] @ 315c70 │ │ │ │ ldr lr, [pc, #-1164] @ 315c74 │ │ │ │ ldr r1, [pc, #-1164] @ 315c78 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #-1172] @ 315c7c │ │ │ │ @@ -210277,34 +210277,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #-1244] @ 315c84 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1268] @ 315c88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314cf8 │ │ │ │ ldr r2, [pc, #-1288] @ 315c8c │ │ │ │ ldr r0, [pc, #-1288] @ 315c90 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314cf8 │ │ │ │ │ │ │ │ 003161b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -210324,146 +210324,146 @@ │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldrh fp, [sp, #100] @ 0x64 │ │ │ │ ldrh sl, [sp, #104] @ 0x68 │ │ │ │ ldrh r9, [sp, #108] @ 0x6c │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 74d520 │ │ │ │ + bl 74d5c8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [pc, #432] @ 3163c8 │ │ │ │ cmp r2, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ beq 316230 │ │ │ │ ldr r1, [pc, #416] @ 3163cc │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3379b0 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 3163a0 │ │ │ │ ldr r1, [pc, #384] @ 3163d0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ ldr r1, [pc, #368] @ 3163d4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bb34 │ │ │ │ + bl 74bbdc │ │ │ │ ldr r1, [pc, #348] @ 3163d8 │ │ │ │ and r2, r8, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b9d8 │ │ │ │ + bl 74ba80 │ │ │ │ ldr r1, [pc, #332] @ 3163dc │ │ │ │ subs r2, r5, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b9b0 │ │ │ │ + bl 74ba58 │ │ │ │ ldr r1, [pc, #312] @ 3163e0 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba30 │ │ │ │ + bl 74bad8 │ │ │ │ ldr r1, [pc, #296] @ 3163e4 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba30 │ │ │ │ + bl 74bad8 │ │ │ │ ldr r1, [pc, #280] @ 3163e8 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba30 │ │ │ │ + bl 74bad8 │ │ │ │ ldr r1, [pc, #264] @ 3163ec │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #252] @ 3163f0 │ │ │ │ - bl 74ba30 │ │ │ │ + bl 74bad8 │ │ │ │ ldr r8, [pc, #248] @ 3163f4 │ │ │ │ ldr r1, [pc, #248] @ 3163f8 │ │ │ │ ldr r7, [pc, #248] @ 3163fc │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #104 @ 0x68 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bb84 │ │ │ │ + bl 74bc2c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #192] @ 316400 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 33935c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, #0 │ │ │ │ bl 338bdc │ │ │ │ ldr r2, [pc, #132] @ 316404 │ │ │ │ ldr r1, [pc, #132] @ 316408 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 754604 │ │ │ │ + b 7546ac │ │ │ │ ldr r3, [pc, #100] @ 31640c │ │ │ │ ldr r1, [pc, #100] @ 316410 │ │ │ │ ldr r0, [pc, #100] @ 316414 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 316418 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbeq r2, sp, r8 │ │ │ │ + rsbeq r2, sp, r8, lsr #1 │ │ │ │ addseq r4, r9, r4, lsl #18 │ │ │ │ - rsbseq r1, r8, r4, ror sp │ │ │ │ - rsbeq r2, sp, r4, lsr #20 │ │ │ │ - rsbeq r2, sp, r4, lsl sl │ │ │ │ - rsbseq fp, r4, r8, asr #16 │ │ │ │ - strdeq r2, [sp], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r8, r0, ip, asr #6 │ │ │ │ - rsbseq r8, r0, r0, asr #6 │ │ │ │ - rsbeq r2, sp, r8, asr #19 │ │ │ │ - strheq r2, [sp], #-152 @ 0xffffff68 @ │ │ │ │ - strdeq r6, [r1], r4 │ │ │ │ - rsbeq r1, sp, ip, ror pc │ │ │ │ - ldrsheq sl, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ - @ instruction: 0x006d1f90 │ │ │ │ + rsbseq r1, r8, r4, lsl lr │ │ │ │ + rsbeq r2, sp, r4, asr #21 │ │ │ │ + strheq r2, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq fp, r4, r8, ror #17 │ │ │ │ + @ instruction: 0x006d2a98 │ │ │ │ + rsbseq r8, r0, ip, ror #7 │ │ │ │ + rsbseq r8, r0, r0, ror #7 │ │ │ │ + rsbeq r2, sp, r8, ror #20 │ │ │ │ + rsbeq r2, sp, r8, asr sl │ │ │ │ + umulleq r6, r1, r4, fp │ │ │ │ + rsbeq r2, sp, ip, lsl r0 │ │ │ │ + @ instruction: 0x0076a690 │ │ │ │ + rsbeq r2, sp, r0, lsr r0 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbeq r1, sp, r4, asr #28 │ │ │ │ - rsbeq r1, sp, ip, asr lr │ │ │ │ - addeq r6, r1, r8, asr #20 │ │ │ │ - rsbeq r1, sp, ip, lsr lr │ │ │ │ - @ instruction: 0x006d2898 │ │ │ │ + rsbeq r1, sp, r4, ror #29 │ │ │ │ + strdeq r1, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + addeq r6, r1, r8, ror #21 │ │ │ │ + ldrdeq r1, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r2, sp, r8, lsr r9 │ │ │ │ andeq r0, r0, lr, asr #7 │ │ │ │ │ │ │ │ 0031641c : │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00316424 : │ │ │ │ @@ -210491,44 +210491,44 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ beq 316504 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9983b0 │ │ │ │ + bl 998458 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 99c544 │ │ │ │ + bl 99c5ec │ │ │ │ ldr r3, [r6, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 316548 │ │ │ │ ldr r3, [pc, #188] @ 316568 │ │ │ │ ldr r2, [pc, #188] @ 31656c │ │ │ │ ldr r1, [pc, #188] @ 316570 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 80fc78 │ │ │ │ + bl 80fd20 │ │ │ │ ldr r3, [pc, #144] @ 316574 │ │ │ │ ldr r1, [pc, #144] @ 316578 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 337924 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9983e4 │ │ │ │ + bl 99848c │ │ │ │ ldr r2, [pc, #112] @ 31657c │ │ │ │ ldr r3, [pc, #80] @ 316560 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -210540,27 +210540,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 316580 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ @ instruction: 0x009946d4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009946b0 │ │ │ │ - addeq r6, r1, r4, asr #18 │ │ │ │ - rsbeq r1, ip, r0, ror r2 │ │ │ │ - rsbseq lr, r5, r0, lsl #15 │ │ │ │ + addeq r6, r1, r4, ror #19 │ │ │ │ + rsbeq r1, ip, r0, lsl r3 │ │ │ │ + rsbseq lr, r5, r0, lsr #16 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - ldrheq r1, [r8], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r1, r8, r4, asr fp │ │ │ │ addseq r4, r9, r0, lsl r6 │ │ │ │ - rsbeq r2, sp, r8, asr r7 │ │ │ │ + strdeq r2, [sp], #-120 @ 0xffffff88 @ │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ tst r3, #2 │ │ │ │ beq 31659c │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #1 │ │ │ │ beq 3165e8 │ │ │ │ and r3, r3, #24 │ │ │ │ @@ -210710,18 +210710,18 @@ │ │ │ │ subeq r3, r2, r3 │ │ │ │ streq r3, [r0, #412] @ 0x19c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r6, r1, r0, ror r7 │ │ │ │ + addeq r6, r1, r0, lsl r8 │ │ │ │ ldr r0, [pc, #4] @ 316808 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq lr, sl, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #280] @ 31693c │ │ │ │ ldr r3, [pc, #280] @ 316940 │ │ │ │ @@ -210753,15 +210753,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 316938 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ ldr r3, [pc, #160] @ 316950 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 316870 │ │ │ │ ldr r3, [pc, #144] @ 316954 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -210776,39 +210776,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 31695c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 316870 │ │ │ │ ldr r0, [pc, #52] @ 316960 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 316870 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009942f8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009942d4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r4, r9, r4, lsr #5 │ │ │ │ andeq r1, r0, r8, asr r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, sp, r4, lsr #8 │ │ │ │ - rsbeq r2, sp, r8, lsr r4 │ │ │ │ + rsbeq r2, sp, r4, asr #9 │ │ │ │ + ldrdeq r2, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r1, [pc, #632] @ 316bf4 │ │ │ │ ldr r2, [pc, #632] @ 316bf8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -210822,15 +210822,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - bl 8ac7f4 │ │ │ │ + bl 8ac89c │ │ │ │ ldr r8, [pc, #568] @ 316bfc │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 316aa4 │ │ │ │ ldr r3, [r4, #392] @ 0x188 │ │ │ │ cmp r3, #0 │ │ │ │ bne 316aa4 │ │ │ │ @@ -210854,15 +210854,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ moveq r3, #5 │ │ │ │ movne r3, #8 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r1, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #380] @ 0x17c │ │ │ │ add r1, r1, #2 │ │ │ │ - bl 9d4e08 │ │ │ │ + bl 9d4eb0 │ │ │ │ and r6, r6, #192 @ 0xc0 │ │ │ │ cmp r6, #64 @ 0x40 │ │ │ │ mov r7, r0 │ │ │ │ beq 316b10 │ │ │ │ cmp r6, #128 @ 0x80 │ │ │ │ beq 316afc │ │ │ │ cmp r6, #0 │ │ │ │ @@ -210880,15 +210880,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ moveq r4, #98 @ 0x62 │ │ │ │ cmp r2, #0 │ │ │ │ bne 316b3c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8ac274 │ │ │ │ + bl 8ac31c │ │ │ │ ldr r2, [pc, #344] @ 316c04 │ │ │ │ ldr r3, [pc, #328] @ 316bf8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -210941,48 +210941,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #16] │ │ │ │ stmib sp, {r7, fp} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 316c14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 316a94 │ │ │ │ ldr r0, [pc, #72] @ 316c18 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 316a94 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r9, r0, lsr #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r9, ip, asr r1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r4, r9, r0, ror r0 │ │ │ │ andeq r4, r0, ip, lsl #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, sp, r4, asr #3 │ │ │ │ - strdeq r2, [sp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r2, sp, r4, ror #4 │ │ │ │ + @ instruction: 0x006d2294 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #476] @ 316e10 │ │ │ │ ldr r5, [pc, #476] @ 316e14 │ │ │ │ ldr r2, [pc, #476] @ 316e18 │ │ │ │ @@ -210991,15 +210991,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov ip, #4 │ │ │ │ ldr r2, [pc, #432] @ 316e1c │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ ldr r3, [r0, #1768] @ 0x6e8 │ │ │ │ str r3, [r0, #1128] @ 0x468 │ │ │ │ @@ -211011,23 +211011,23 @@ │ │ │ │ str ip, [sp, #8] │ │ │ │ add r5, r4, #1072 @ 0x430 │ │ │ │ asr ip, ip, #31 │ │ │ │ mov r3, r0 │ │ │ │ str ip, [sp, #12] │ │ │ │ add r0, r0, #1600 @ 0x640 │ │ │ │ add r5, r5, #8 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ac7f4 │ │ │ │ + bl 8ac89c │ │ │ │ cmp r0, #0 │ │ │ │ bne 316d10 │ │ │ │ add r5, r4, #1488 @ 0x5d0 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ac7f4 │ │ │ │ + bl 8ac89c │ │ │ │ cmp r0, #0 │ │ │ │ bne 316d5c │ │ │ │ ldr r3, [r4, #1144] @ 0x478 │ │ │ │ cmp r3, #2 │ │ │ │ beq 316db0 │ │ │ │ ldr r3, [r4, #1564] @ 0x61c │ │ │ │ cmp r3, #1 │ │ │ │ @@ -211053,15 +211053,15 @@ │ │ │ │ ldr r3, [pc, #224] @ 316e20 │ │ │ │ ldr r2, [pc, #224] @ 316e24 │ │ │ │ ldr r1, [pc, #224] @ 316e28 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8acd40 │ │ │ │ + bl 8acde8 │ │ │ │ b 316cc0 │ │ │ │ ldr r3, [r4, #1772] @ 0x6ec │ │ │ │ add r2, r4, #1168 @ 0x490 │ │ │ │ mov r1, #0 │ │ │ │ lsr r3, r3, #1 │ │ │ │ add r2, r2, #4 │ │ │ │ str r3, [r4, #1552] @ 0x610 │ │ │ │ @@ -211072,15 +211072,15 @@ │ │ │ │ ldr r1, [pc, #168] @ 316e34 │ │ │ │ mov ip, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 8acd40 │ │ │ │ + bl 8acde8 │ │ │ │ ldr r3, [r4, #1144] @ 0x478 │ │ │ │ cmp r3, #2 │ │ │ │ bne 316ce4 │ │ │ │ ldr r1, [pc, #128] @ 316e38 │ │ │ │ add r0, r4, #752 @ 0x2f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #100 @ 0x64 │ │ │ │ @@ -211100,17 +211100,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r6, r1, r4, asr #5 │ │ │ │ - strdeq r2, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrdeq r2, [sp], #-16 @ │ │ │ │ + addeq r6, r1, r4, ror #6 │ │ │ │ + @ instruction: 0x006d2298 │ │ │ │ + rsbeq r2, sp, r0, ror r2 │ │ │ │ @ instruction: 0x008ae8bc │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, ip, ror #25 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ @@ -211126,45 +211126,45 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #112] @ 316ef4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [pc, #100] @ 316ef8 │ │ │ │ ldr r0, [pc, #100] @ 316efc │ │ │ │ ldr r1, [pc, #100] @ 316f00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r6, r1, r0, lsr #1 │ │ │ │ - strheq r0, [ip], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq sp, r5, r8, asr #27 │ │ │ │ + addeq r6, r1, r0, asr #2 │ │ │ │ + rsbeq r0, ip, ip, asr r9 │ │ │ │ + rsbseq sp, r5, r8, ror #28 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ umulleq lr, sl, r0, r6 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ addseq fp, r6, ip, ror #22 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -211187,25 +211187,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #144] @ 316fec │ │ │ │ ldr r1, [pc, #144] @ 316ff0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #124] @ 316ff4 │ │ │ │ ldr r1, [pc, #124] @ 316ff8 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r7, r4, #752 @ 0x2f0 │ │ │ │ mov r1, r7 │ │ │ │ add r5, r4, #1168 @ 0x490 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r0 │ │ │ │ bl 338da4 │ │ │ │ mov r3, #1 │ │ │ │ @@ -211218,34 +211218,34 @@ │ │ │ │ add r1, r4, #1600 @ 0x640 │ │ │ │ str r3, [r4, #1560] @ 0x618 │ │ │ │ str r5, [r4, #772] @ 0x304 │ │ │ │ str r7, [r4, #1192] @ 0x4a8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 338ea4 │ │ │ │ - @ instruction: 0x00815fb4 │ │ │ │ - rsbeq r1, sp, r0, asr #29 │ │ │ │ - ldrdeq r1, [sp], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r1, sp, r0, lsl r3 │ │ │ │ - rsbeq r1, sp, ip, lsl r3 │ │ │ │ + addeq r6, r1, r4, asr r0 │ │ │ │ + rsbeq r1, sp, r0, ror #30 │ │ │ │ + rsbeq r1, sp, r4, ror pc │ │ │ │ + strheq r1, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + strheq r1, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #256] @ 317114 │ │ │ │ ldr r2, [pc, #256] @ 317118 │ │ │ │ ldr r1, [pc, #256] @ 31711c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #780 @ 0x30c │ │ │ │ bl 24a67c │ │ │ │ @@ -211293,17 +211293,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r5, r1, r4, ror #29 │ │ │ │ - strdeq r1, [sp], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r1, sp, r8, lsl #28 │ │ │ │ + addeq r5, r1, r4, lsl #31 │ │ │ │ + @ instruction: 0x006d1e90 │ │ │ │ + rsbeq r1, sp, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #388] @ 0x184 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #432] @ 3172f0 │ │ │ │ @@ -211393,43 +211393,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 317310 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #388] @ 0x184 │ │ │ │ b 317184 │ │ │ │ ldr r0, [pc, #60] @ 317314 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #388] @ 0x184 │ │ │ │ b 317184 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009939d8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009939b8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r9, r8, asr #18 │ │ │ │ andeq r2, r0, r0, asr r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, sp, r0, lsl #23 │ │ │ │ - rsbeq r1, sp, r4, lsr #23 │ │ │ │ + rsbeq r1, sp, r0, lsr #24 │ │ │ │ + rsbeq r1, sp, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #396] @ 3174c0 │ │ │ │ ldr r2, [pc, #396] @ 3174c4 │ │ │ │ @@ -211511,42 +211511,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3174e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31737c │ │ │ │ ldr r0, [pc, #60] @ 3174e8 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31737c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, r8, ror #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r9, r8, asr #15 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r9, r8, ror #14 │ │ │ │ addseq r3, r9, r0, lsr r7 │ │ │ │ @ instruction: 0x000022b8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, sp, r4, lsl sl │ │ │ │ - rsbeq r1, sp, r4, lsr sl │ │ │ │ + strheq r1, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + ldrdeq r1, [sp], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #760] @ 3177fc │ │ │ │ ldr r3, [pc, #760] @ 317800 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -211566,15 +211566,15 @@ │ │ │ │ bl 2a3dd8 │ │ │ │ ldr r3, [pc, #704] @ 317808 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r3, [pc, #680] @ 31780c │ │ │ │ ldr r9, [r5, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ bne 3176a8 │ │ │ │ cmp r4, #61 @ 0x3d │ │ │ │ @@ -211673,22 +211673,22 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 31782c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 317574 │ │ │ │ ldr r3, [pc, #256] @ 317830 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3175c0 │ │ │ │ ldr r3, [pc, #224] @ 317824 │ │ │ │ @@ -211704,34 +211704,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 317834 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3175c0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ 317838 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 317574 │ │ │ │ ldr r0, [pc, #116] @ 31783c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3175c0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 317840 │ │ │ │ ldr r1, [pc, #96] @ 317844 │ │ │ │ ldr r0, [pc, #96] @ 317848 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 31784c │ │ │ │ @@ -211747,22 +211747,22 @@ │ │ │ │ andeq r2, r0, r8, lsr r3 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ addseq r3, r9, r4, asr r5 │ │ │ │ @ instruction: 0x009934fc │ │ │ │ andeq r2, r0, ip, lsl #6 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, sp, r0, lsr #16 │ │ │ │ + rsbeq r1, sp, r0, asr #17 │ │ │ │ andeq r5, r0, r0, ror #8 │ │ │ │ - rsbeq r1, sp, r0, lsr #16 │ │ │ │ - ldrdeq r1, [sp], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r1, sp, r0, lsr r8 │ │ │ │ - addeq r5, r1, r8, lsl r7 │ │ │ │ - rsbeq r1, sp, ip, lsl r7 │ │ │ │ - rsbeq r1, sp, r8, lsr #14 │ │ │ │ + rsbeq r1, sp, r0, asr #17 │ │ │ │ + rsbeq r1, sp, r0, ror r8 │ │ │ │ + ldrdeq r1, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + @ instruction: 0x008157b8 │ │ │ │ + strheq r1, [sp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r1, sp, r8, asr #15 │ │ │ │ andeq r0, r0, r3, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #500] @ 317a5c │ │ │ │ ldr r3, [pc, #500] @ 317a60 │ │ │ │ @@ -211866,46 +211866,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 317a80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #416] @ 0x1a0 │ │ │ │ b 3178c4 │ │ │ │ ldr r0, [pc, #68] @ 317a84 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #416] @ 0x1a0 │ │ │ │ b 3178c4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009932b4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r9, ip, ror r2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009931dc │ │ │ │ addseq r3, r9, r4, lsr #3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, sp, r4, lsl #12 │ │ │ │ - rsbeq r1, sp, ip, lsr #12 │ │ │ │ + rsbeq r1, sp, r4, lsr #13 │ │ │ │ + rsbeq r1, sp, ip, asr #13 │ │ │ │ ldrb r1, [r1] │ │ │ │ b 317120 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1308] @ 317fc4 │ │ │ │ @@ -212048,15 +212048,15 @@ │ │ │ │ movne r4, #97 @ 0x61 │ │ │ │ moveq r4, #98 @ 0x62 │ │ │ │ cmp r3, #0 │ │ │ │ bne 317e60 │ │ │ │ add r0, r9, #1072 @ 0x430 │ │ │ │ add r0, r0, #8 │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 8ac5b8 │ │ │ │ + bl 8ac660 │ │ │ │ b 317b6c │ │ │ │ cmp r2, r1 │ │ │ │ ldr r3, [r3, #772] @ 0x304 │ │ │ │ movne r2, #96 @ 0x60 │ │ │ │ moveq r2, #6 │ │ │ │ strb r2, [r3, #46] @ 0x2e │ │ │ │ sub r3, r7, r4 │ │ │ │ @@ -212084,23 +212084,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 317fe4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r9, #776] @ 0x308 │ │ │ │ add r3, r9, r3 │ │ │ │ ldrb r8, [r3, #796] @ 0x31c │ │ │ │ b 317b58 │ │ │ │ ldr r2, [r8, #324] @ 0x144 │ │ │ │ cmp r2, #0 │ │ │ │ beq 317e4c │ │ │ │ @@ -212166,29 +212166,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 317fec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 317cd4 │ │ │ │ ldr r0, [pc, #268] @ 317ff0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r9, #776] @ 0x308 │ │ │ │ add r3, r9, r3 │ │ │ │ ldrb r8, [r3, #796] @ 0x31c │ │ │ │ b 317b58 │ │ │ │ ldr r1, [pc, #232] @ 317ff4 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ @@ -212208,55 +212208,55 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r3, fp} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 317ff8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r2, [r8, #324] @ 0x144 │ │ │ │ b 317df8 │ │ │ │ ldr r0, [pc, #104] @ 317ffc │ │ │ │ mov r2, fp │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 317cd4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 318000 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r2, [r8, #324] @ 0x144 │ │ │ │ b 317df8 │ │ │ │ addseq r3, r9, r8, rrx │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r9, r0, lsl r0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r2, r9, r8, lsr #31 │ │ │ │ andeq r3, r0, r4, lsr r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, sp, r0, lsl r3 │ │ │ │ + strheq r1, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r2, r0, r4, asr r1 │ │ │ │ - rsbeq r1, sp, r8, lsr #5 │ │ │ │ - strdeq r1, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r1, sp, r8, asr #6 │ │ │ │ + @ instruction: 0x006d1298 │ │ │ │ andeq r2, r0, r0, lsl r6 │ │ │ │ - rsbeq r1, sp, r0, lsr #3 │ │ │ │ - rsbeq r1, sp, ip, lsl r2 │ │ │ │ - @ instruction: 0x006d119c │ │ │ │ + rsbeq r1, sp, r0, asr #4 │ │ │ │ + strheq r1, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r1, sp, ip, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3776] @ 0xec0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #3124] @ 318c54 │ │ │ │ sub sp, sp, #284 @ 0x11c │ │ │ │ @@ -212476,15 +212476,15 @@ │ │ │ │ cmp r9, #8 │ │ │ │ orreq r7, r7, #8 │ │ │ │ b 318264 │ │ │ │ add r6, sl, #1072 @ 0x430 │ │ │ │ add r6, r6, #8 │ │ │ │ add r6, r5, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8ac7f4 │ │ │ │ + bl 8ac89c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3186ac │ │ │ │ ldr r6, [r9, #1144] @ 0x478 │ │ │ │ cmp r6, #1 │ │ │ │ bne 31817c │ │ │ │ ldr r1, [r9, #1128] @ 0x468 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -212534,24 +212534,24 @@ │ │ │ │ beq 318888 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ and r3, r9, #255 @ 0xff │ │ │ │ stm sp, {r7, sl} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2020] @ 318c80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr sl, [r6, #776] @ 0x308 │ │ │ │ b 3180f4 │ │ │ │ and r9, r9, #192 @ 0xc0 │ │ │ │ subs r1, r9, #128 @ 0x80 │ │ │ │ beq 318744 │ │ │ │ subs r1, r9, #192 @ 0xc0 │ │ │ │ beq 3186c8 │ │ │ │ @@ -212664,31 +212664,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1520] @ 318c94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 318134 │ │ │ │ add r1, sl, #1136 @ 0x470 │ │ │ │ add r1, r1, #13 │ │ │ │ add r1, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 8ac030 │ │ │ │ + bl 8ac0d8 │ │ │ │ b 31817c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 318a48 │ │ │ │ add r0, r5, #752 @ 0x2f0 │ │ │ │ bl 316608 │ │ │ │ ldrb r3, [r5, #789] @ 0x315 │ │ │ │ @@ -212799,22 +212799,22 @@ │ │ │ │ strb r3, [r2, #47] @ 0x2f │ │ │ │ b 3187e0 │ │ │ │ ldr r0, [pc, #1036] @ 318c9c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ and r3, r9, #255 @ 0xff │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr sl, [r6, #776] @ 0x308 │ │ │ │ b 3180f4 │ │ │ │ ldr r0, [pc, #1008] @ 318ca0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 318134 │ │ │ │ ldr r1, [r3, #772] @ 0x304 │ │ │ │ ldrb r2, [r1, #47] @ 0x2f │ │ │ │ orr r2, r2, #4 │ │ │ │ strb r2, [r1, #47] @ 0x2f │ │ │ │ ldrb r2, [r3, #789] @ 0x315 │ │ │ │ tst r2, #16 │ │ │ │ @@ -212865,22 +212865,22 @@ │ │ │ │ beq 318b7c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #744] @ 318ca8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 318760 │ │ │ │ ldr r3, [pc, #724] @ 318ca4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3184e0 │ │ │ │ @@ -212897,22 +212897,22 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r9, [sp, #32] │ │ │ │ mov r1, r9 │ │ │ │ str r9, [r0, #4] │ │ │ │ str r9, [r0, #8] │ │ │ │ str r9, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 318cac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3184e0 │ │ │ │ ldr r3, [pc, #608] @ 318cb0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3186d4 │ │ │ │ @@ -212928,21 +212928,21 @@ │ │ │ │ beq 318b6c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 318cb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3186d4 │ │ │ │ strb r2, [r3, #798] @ 0x31e │ │ │ │ ldrb r3, [r3, #781] @ 0x30d │ │ │ │ tst r3, #2 │ │ │ │ beq 318834 │ │ │ │ mov r3, #420 @ 0x1a4 │ │ │ │ mla r3, r4, r3, r5 │ │ │ │ @@ -212969,37 +212969,37 @@ │ │ │ │ beq 318bfc │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 318cbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3183c0 │ │ │ │ ldr r0, [pc, #332] @ 318cc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3186d4 │ │ │ │ ldr r0, [pc, #320] @ 318cc4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 318760 │ │ │ │ ldr r0, [pc, #304] @ 318cc8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3184e0 │ │ │ │ add sl, sp, #52 @ 0x34 │ │ │ │ add r1, r1, #4 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ mov r0, sl │ │ │ │ bl 24962c │ │ │ │ b 318bc8 │ │ │ │ @@ -213018,80 +213018,80 @@ │ │ │ │ ldrb r1, [r6, #-232] @ 0xffffff18 │ │ │ │ add r3, pc, r3 │ │ │ │ strb r1, [r3] │ │ │ │ b 3185c8 │ │ │ │ ldr r0, [pc, #204] @ 318cd0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3183c0 │ │ │ │ ldrb r3, [r9] │ │ │ │ sub r3, r3, #48 @ 0x30 │ │ │ │ cmp r3, #9 │ │ │ │ bhi 3185b0 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ add r3, sp, #32 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 988260 │ │ │ │ + bl 988308 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3185b0 │ │ │ │ ldr r3, [pc, #140] @ 318cd4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ strb r2, [r3] │ │ │ │ b 3185b0 │ │ │ │ @ instruction: 0x00992afc │ │ │ │ addseq r2, r9, r4, ror #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - ldrdeq r4, [r1], r4 @ │ │ │ │ + addeq r4, r1, r4, ror lr │ │ │ │ addseq r2, r9, r8, lsl r9 │ │ │ │ addseq r2, r9, r0, lsr #17 │ │ │ │ - strdeq r4, [r1], r0 │ │ │ │ + umulleq r4, r1, r0, fp │ │ │ │ andeq r2, r0, ip, asr #6 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, sp, r8, asr #26 │ │ │ │ + rsbeq r0, sp, r8, ror #27 │ │ │ │ addseq r2, r9, r4, lsr r6 │ │ │ │ addseq r1, sl, r0, asr #14 │ │ │ │ addseq r1, sl, r4, lsl r7 │ │ │ │ andeq r2, r0, r4, asr r3 │ │ │ │ - rsbeq r0, sp, r0, ror ip │ │ │ │ + rsbeq r0, sp, r0, lsl sp │ │ │ │ @ instruction: 0x009923b4 │ │ │ │ - @ instruction: 0x006d0994 │ │ │ │ - @ instruction: 0x006d0a98 │ │ │ │ + rsbeq r0, sp, r4, lsr sl │ │ │ │ + rsbeq r0, sp, r8, lsr fp │ │ │ │ @ instruction: 0x000051b4 │ │ │ │ - rsbeq r0, sp, r8, lsr #17 │ │ │ │ - rsbeq r0, sp, r8, lsr #16 │ │ │ │ + rsbeq r0, sp, r8, asr #18 │ │ │ │ + rsbeq r0, sp, r8, asr #17 │ │ │ │ andeq r1, r0, r8, lsr #2 │ │ │ │ - rsbeq r0, sp, r4, lsl r8 │ │ │ │ + strheq r0, [sp], #-132 @ 0xffffff7c @ │ │ │ │ andeq r4, r0, r0, lsl #5 │ │ │ │ - rsbeq r0, sp, ip, lsl r8 │ │ │ │ - rsbeq r0, sp, r4, lsl #15 │ │ │ │ - rsbeq r0, sp, r8, lsl r7 │ │ │ │ - rsbeq r0, sp, r4, lsl #14 │ │ │ │ - ldrsbeq r1, [sl], r8 │ │ │ │ + strheq r0, [sp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r0, sp, r4, lsr #16 │ │ │ │ + strheq r0, [sp], #-120 @ 0xffffff88 @ │ │ │ │ rsbeq r0, sp, r4, lsr #15 │ │ │ │ + ldrsbeq r1, [sl], r8 │ │ │ │ + rsbeq r0, sp, r4, asr #16 │ │ │ │ addseq r1, sl, r0, lsl #1 │ │ │ │ cmp r1, #23 │ │ │ │ lsr r1, r1, #1 │ │ │ │ bhi 318cfc │ │ │ │ ldr r3, [pc, #32] @ 318d0c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, r1] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r4, r1, ip, lsr #5 │ │ │ │ + addeq r4, r1, ip, asr #6 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #36] @ 0x24 │ │ │ │ @@ -213099,15 +213099,15 @@ │ │ │ │ ldrbne r0, [r0, #45] @ 0x2d │ │ │ │ rsbne r0, r0, #3 │ │ │ │ moveq r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 318d50 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq ip, sl, ip, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #116] @ 318de0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -213117,15 +213117,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r2, r5, r4, lsl #1 │ │ │ │ ldrb r1, [r2, #553] @ 0x229 │ │ │ │ ldrb r2, [r2, #552] @ 0x228 │ │ │ │ lsr r3, r4, #1 │ │ │ │ tst r1, r2 │ │ │ │ add r3, r0, r3, lsl #5 │ │ │ │ add r0, r3, #100 @ 0x64 │ │ │ │ @@ -213135,18 +213135,18 @@ │ │ │ │ ldrb r1, [r5, #553] @ 0x229 │ │ │ │ ldrb r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 318dd4 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7503d0 │ │ │ │ - addeq r4, r1, r0, lsr #4 │ │ │ │ - rsbeq r0, sp, ip, asr r7 │ │ │ │ - rsbeq r0, sp, r4, ror r7 │ │ │ │ + b 750478 │ │ │ │ + addeq r4, r1, r0, asr #5 │ │ │ │ + strdeq r0, [sp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r0, sp, r4, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #596] @ 319058 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #592] @ 31905c │ │ │ │ @@ -213154,15 +213154,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ lsr r6, r4, #4 │ │ │ │ lsr r1, r4, #5 │ │ │ │ ldr r3, [pc, #552] @ 319064 │ │ │ │ and r4, r4, #31 │ │ │ │ eor r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r4, r4, #1 │ │ │ │ @@ -213204,15 +213204,15 @@ │ │ │ │ strb r3, [r9, #208] @ 0xd0 │ │ │ │ beq 319020 │ │ │ │ bic r3, r8, #32 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 8ac5b8 │ │ │ │ + bl 8ac660 │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 318f24 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ @@ -213285,27 +213285,27 @@ │ │ │ │ movne r0, #64 @ 0x40 │ │ │ │ b 318f10 │ │ │ │ bic r3, r8, #2 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 8ac5b8 │ │ │ │ + bl 8ac660 │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 318f24 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #4 │ │ │ │ b 318f10 │ │ │ │ - addeq r4, r1, r8, lsl #3 │ │ │ │ - rsbeq r0, sp, r8, ror #13 │ │ │ │ - rsbeq r0, sp, r8, lsl #14 │ │ │ │ - addeq r4, r1, r0, lsr #2 │ │ │ │ + addeq r4, r1, r8, lsr #4 │ │ │ │ + rsbeq r0, sp, r8, lsl #15 │ │ │ │ + rsbeq r0, sp, r8, lsr #15 │ │ │ │ + addeq r4, r1, r0, asr #3 │ │ │ │ bge fedc3b1c <__bss_end__@@Base+0xfe0111ec> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r7, [r0, #45] @ 0x2d │ │ │ │ ldrb ip, [r0, #44] @ 0x2c │ │ │ │ @@ -213375,17 +213375,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 3191a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ bge fedc3c4c <__bss_end__@@Base+0xfe01131c> │ │ │ │ - addeq r3, r1, r4, lsl lr │ │ │ │ - rsbeq r0, sp, r0, lsl #7 │ │ │ │ - rsbeq r0, sp, r0, lsr #7 │ │ │ │ + @ instruction: 0x00813eb4 │ │ │ │ + rsbeq r0, sp, r0, lsr #8 │ │ │ │ + rsbeq r0, sp, r0, asr #8 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #308] @ 3192f8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -213394,25 +213394,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #292] @ 3192fc │ │ │ │ ldr r1, [pc, #292] @ 319300 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #272] @ 319304 │ │ │ │ ldr r1, [pc, #272] @ 319308 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #240] @ 31930c │ │ │ │ ldr r1, [pc, #240] @ 319310 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [r3, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #224] @ 319314 │ │ │ │ @@ -213449,44 +213449,44 @@ │ │ │ │ orr r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [pc, #112] @ 319340 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r3, [r1], r0 │ │ │ │ - rsbeq lr, fp, r0, asr r5 │ │ │ │ - rsbseq fp, r5, ip, asr sl │ │ │ │ - rsbeq r0, sp, r4, ror #5 │ │ │ │ - strdeq r0, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq r3, r1, r0, ror lr │ │ │ │ + strdeq lr, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrsheq fp, [r5], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r0, sp, r4, lsl #7 │ │ │ │ + @ instruction: 0x006d039c │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq r0, sp, r8, lsr #5 │ │ │ │ + rsbeq r0, sp, r8, asr #6 │ │ │ │ addseq r9, r6, r8, ror fp │ │ │ │ @ instruction: 0x008ac3b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ 319464 │ │ │ │ @@ -213572,28 +213572,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r3, r1, r0, lsl #22 │ │ │ │ - rsbeq r0, sp, r8, ror r0 │ │ │ │ - rsbeq r0, sp, r4, rrx │ │ │ │ + addeq r3, r1, r0, lsr #23 │ │ │ │ + rsbeq r0, sp, r8, lsl r1 │ │ │ │ + rsbeq r0, sp, r4, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 319554 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -213602,28 +213602,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r3, r1, r8, lsl #21 │ │ │ │ - rsbeq r0, sp, r0 │ │ │ │ - rsbeq pc, ip, ip, ror #31 │ │ │ │ + addeq r3, r1, r8, lsr #22 │ │ │ │ + rsbeq r0, sp, r0, lsr #1 │ │ │ │ + rsbeq r0, sp, ip, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 3195f4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #120] @ 3195f8 │ │ │ │ @@ -213631,15 +213631,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ tst r4, #253 @ 0xfd │ │ │ │ movne r0, #0 │ │ │ │ beq 3195c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -213653,32 +213653,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r3, r1, r4, lsl sl │ │ │ │ - rsbeq pc, ip, ip, ror pc @ │ │ │ │ - @ instruction: 0x006cff90 │ │ │ │ + @ instruction: 0x00813ab4 │ │ │ │ + rsbeq r0, sp, ip, lsl r0 │ │ │ │ + rsbeq r0, sp, r0, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #196] @ 3196dc │ │ │ │ ldr r2, [pc, #196] @ 3196e0 │ │ │ │ ldr r1, [pc, #196] @ 3196e4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r9, [pc, #164] @ 3196e8 │ │ │ │ ldr r8, [pc, #164] @ 3196ec │ │ │ │ ldr r7, [pc, #164] @ 3196f0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ @@ -213686,42 +213686,42 @@ │ │ │ │ add r6, r0, #556 @ 0x22c │ │ │ │ b 319670 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq 3196bc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #-4] │ │ │ │ - bl 8ac7f4 │ │ │ │ + bl 8ac89c │ │ │ │ cmp r0, #0 │ │ │ │ beq 319664 │ │ │ │ mov ip, #0 │ │ │ │ sub r1, r4, #4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ stmib sp, {r1, ip} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 8acd40 │ │ │ │ + bl 8acde8 │ │ │ │ cmp r4, r6 │ │ │ │ bne 319670 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq r3, r1, r8, ror r9 │ │ │ │ - rsbeq pc, ip, r0, ror #29 │ │ │ │ - strdeq pc, [ip], #-228 @ 0xffffff1c @ │ │ │ │ + addeq r3, r1, r8, lsl sl │ │ │ │ + rsbeq pc, ip, r0, lsl #31 │ │ │ │ + @ instruction: 0x006cff94 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -213740,15 +213740,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #728] @ 319a20 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ lsr r8, r4, #5 │ │ │ │ and r3, r4, #31 │ │ │ │ ldr r2, [pc, #704] @ 319a24 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ lsr r4, r4, #4 │ │ │ │ @@ -213769,15 +213769,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ beq 3198c0 │ │ │ │ add r4, r4, #172 @ 0xac │ │ │ │ add r0, r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #11 │ │ │ │ strb r5, [sp, #11] │ │ │ │ - bl 8ac030 │ │ │ │ + bl 8ac0d8 │ │ │ │ ldrb r3, [r7, #553] @ 0x229 │ │ │ │ cmp sl, r3 │ │ │ │ ldrbeq r1, [r7, #552] @ 0x228 │ │ │ │ bne 319914 │ │ │ │ mov r5, r1 │ │ │ │ b 31990c │ │ │ │ tst r5, #1 │ │ │ │ @@ -213916,21 +213916,21 @@ │ │ │ │ b 31995c │ │ │ │ add r3, r6, r3, lsl #1 │ │ │ │ ldrb r2, [r3, #553] @ 0x229 │ │ │ │ bic r2, r2, #68 @ 0x44 │ │ │ │ strb r2, [r3, #553] @ 0x229 │ │ │ │ b 31995c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r1, r4, lsl #17 │ │ │ │ + addeq r3, r1, r4, lsr #18 │ │ │ │ @ instruction: 0x009913fc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq pc, [ip], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq pc, ip, r0, asr #27 │ │ │ │ - addeq r3, r1, r3, lsl r8 │ │ │ │ - addeq r3, r1, r2, lsl #14 │ │ │ │ + rsbeq pc, ip, r4, ror lr @ │ │ │ │ + rsbeq pc, ip, r0, ror #28 │ │ │ │ + @ instruction: 0x008138b3 │ │ │ │ + addeq r3, r1, r2, lsr #15 │ │ │ │ addseq r1, r9, r4, asr r2 │ │ │ │ addseq r1, r9, r0, lsl #4 │ │ │ │ │ │ │ │ 00319a34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -213961,20 +213961,20 @@ │ │ │ │ ldr r2, [pc, #180] @ 319b5c │ │ │ │ ldr r1, [pc, #180] @ 319b60 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #156] @ 319b64 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ ldr r1, [pc, #140] @ 319b68 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ bl 337a50 │ │ │ │ ldr r3, [pc, #124] @ 319b6c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -213998,25 +213998,25 @@ │ │ │ │ ldr r0, [pc, #60] @ 319b78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r1, r9, ip, asr #1 │ │ │ │ - addeq r3, r1, ip, ror r5 │ │ │ │ - rsbeq pc, ip, r4, lsl #24 │ │ │ │ + addeq r3, r1, ip, lsl r6 │ │ │ │ + rsbeq pc, ip, r4, lsr #25 │ │ │ │ andeq r3, r0, r0, lsl #30 │ │ │ │ - rsbeq sp, fp, ip, ror ip │ │ │ │ - rsbseq fp, r5, ip, lsl #3 │ │ │ │ - rsbseq r4, r6, r0, ror #12 │ │ │ │ - rsbseq r6, r6, r4, asr #4 │ │ │ │ + rsbeq sp, fp, ip, lsl sp │ │ │ │ + rsbseq fp, r5, ip, lsr #4 │ │ │ │ + rsbseq r4, r6, r0, lsl #14 │ │ │ │ + rsbseq r6, r6, r4, ror #5 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - @ instruction: 0x008134b4 │ │ │ │ - rsbeq pc, ip, ip, lsl #22 │ │ │ │ - rsbeq pc, ip, r0, lsr #22 │ │ │ │ + addeq r3, r1, r4, asr r5 │ │ │ │ + rsbeq pc, ip, ip, lsr #23 │ │ │ │ + rsbeq pc, ip, r0, asr #23 │ │ │ │ │ │ │ │ 00319b7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #76] @ 319be0 │ │ │ │ @@ -214027,26 +214027,26 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #32 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #352 @ 0x160 │ │ │ │ str r4, [r3, #108] @ 0x6c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 702e38 │ │ │ │ - addeq r3, r1, r0, asr r4 │ │ │ │ - rsbeq pc, ip, r8, asr #21 │ │ │ │ - ldrdeq pc, [ip], #-172 @ 0xffffff54 @ │ │ │ │ + b 702ee0 │ │ │ │ + strdeq r3, [r1], r0 │ │ │ │ + rsbeq pc, ip, r8, ror #22 │ │ │ │ + rsbeq pc, ip, ip, ror fp @ │ │ │ │ │ │ │ │ 00319bec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 319c40 │ │ │ │ @@ -214056,23 +214056,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #352 @ 0x160 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 702dd0 │ │ │ │ - addeq r3, r1, r0, ror #7 │ │ │ │ - rsbeq pc, ip, r0, ror sl @ │ │ │ │ - rsbeq pc, ip, ip, asr sl @ │ │ │ │ + b 702e78 │ │ │ │ + addeq r3, r1, r0, lsl #9 │ │ │ │ + rsbeq pc, ip, r0, lsl fp @ │ │ │ │ + strdeq pc, [ip], #-172 @ 0xffffff54 @ │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [pc, #40] @ 319c80 │ │ │ │ mvn r2, #0 │ │ │ │ str r1, [r0, #168] @ 0xa8 │ │ │ │ str r3, [r0, #176] @ 0xb0 │ │ │ │ str r3, [r0, #212] @ 0xd4 │ │ │ │ str r3, [r0, #216] @ 0xd8 │ │ │ │ @@ -214083,15 +214083,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldclgt 15, cr15, [r9], {255} @ 0xff │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 319c98 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq fp, sl, r4, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #171] @ 0xab │ │ │ │ mov r5, r1 │ │ │ │ @@ -214131,15 +214131,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r0, #180 @ 0xb4 │ │ │ │ - bl 8ac274 │ │ │ │ + bl 8ac31c │ │ │ │ ldrh r3, [sp, #22] │ │ │ │ mov r7, r3 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ strne r2, [r4, #216] @ 0xd8 │ │ │ │ ldr r2, [pc, #220] @ 319e50 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -214167,49 +214167,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #112] @ 319e60 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 319e64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 319d04 │ │ │ │ ldr r1, [pc, #72] @ 319e68 │ │ │ │ ldr r0, [pc, #72] @ 319e6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 319d04 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r0, r9, r8, asr lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r0, r9, ip, lsr #28 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ addseq r0, r9, r0, lsl lr │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r8, lsl #29 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, ip, r0, lsl #18 │ │ │ │ - rsbeq pc, ip, r0, lsr #17 │ │ │ │ - ldrdeq pc, [ip], #-128 @ 0xffffff80 @ │ │ │ │ - ldrdeq pc, [ip], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq pc, ip, r0, lsr #19 │ │ │ │ + rsbeq pc, ip, r0, asr #18 │ │ │ │ + rsbeq pc, ip, r0, ror r9 @ │ │ │ │ + rsbeq pc, ip, r0, ror r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ and r7, r2, #255 @ 0xff │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #576] @ 31a0d0 │ │ │ │ @@ -214267,25 +214267,25 @@ │ │ │ │ mov r5, #1 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #11 │ │ │ │ add r3, sp, #19 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ - bl 8ac274 │ │ │ │ + bl 8ac31c │ │ │ │ cmp r0, #0 │ │ │ │ strne r5, [r4, #216] @ 0xd8 │ │ │ │ b 319f08 │ │ │ │ ldrb r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, r6 │ │ │ │ beq 319f08 │ │ │ │ add r2, sp, #19 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ - bl 8ac274 │ │ │ │ + bl 8ac31c │ │ │ │ strb r7, [r4, #168] @ 0xa8 │ │ │ │ b 319f08 │ │ │ │ ldrb r3, [r4, #171] @ 0xab │ │ │ │ orr r5, r6, #192 @ 0xc0 │ │ │ │ cmp r3, r5 │ │ │ │ beq 319f08 │ │ │ │ eor r3, r3, r5 │ │ │ │ @@ -214295,22 +214295,22 @@ │ │ │ │ lsr r6, r6, #5 │ │ │ │ add r7, r4, #180 @ 0xb4 │ │ │ │ and r6, r6, #1 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, #12 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl 8ac274 │ │ │ │ + bl 8ac31c │ │ │ │ ldrb r3, [sp, #19] │ │ │ │ bic r3, r3, #32 │ │ │ │ strb r3, [sp, #19] │ │ │ │ add r2, sp, #19 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8ac274 │ │ │ │ + bl 8ac31c │ │ │ │ strb r5, [r4, #171] @ 0xab │ │ │ │ b 319f08 │ │ │ │ ldrb r3, [r4, #171] @ 0xab │ │ │ │ and r3, r3, #47 @ 0x2f │ │ │ │ cmp r3, #4 │ │ │ │ moveq r5, #1 │ │ │ │ addeq r2, sp, #24 │ │ │ │ @@ -214334,47 +214334,47 @@ │ │ │ │ beq 31a0ac │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #104] @ 31a0f4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r5, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 31a0f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 319ee0 │ │ │ │ ldr r1, [pc, #72] @ 31a0fc │ │ │ │ ldr r0, [pc, #72] @ 31a100 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 319ee0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r0, r9, ip, lsl #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r0, r9, ip, ror #24 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq r3, r1, r8, lsr r1 │ │ │ │ + ldrdeq r3, [r1], r8 │ │ │ │ addseq r0, r9, ip, lsl #24 │ │ │ │ andeq r4, r0, ip, ror #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, ip, r8, ror #13 │ │ │ │ - rsbeq pc, ip, ip, lsl #13 │ │ │ │ - strheq pc, [ip], #-108 @ 0xffffff94 @ │ │ │ │ - strheq pc, [ip], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq pc, ip, r8, lsl #15 │ │ │ │ + rsbeq pc, ip, ip, lsr #14 │ │ │ │ + rsbeq pc, ip, ip, asr r7 @ │ │ │ │ + rsbeq pc, ip, ip, asr r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #604] @ 31a378 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #600] @ 31a37c │ │ │ │ @@ -214389,31 +214389,31 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #568] @ 31a388 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #548] @ 31a38c │ │ │ │ ldr r1, [pc, #548] @ 31a390 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r8, #12 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #19] │ │ │ │ add r7, r0, #300 @ 0x12c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8ac7f4 │ │ │ │ + bl 8ac89c │ │ │ │ cmp r0, #0 │ │ │ │ beq 31a308 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cmn r3, #1 │ │ │ │ bne 31a1c4 │ │ │ │ ldr r3, [pc, #472] @ 31a394 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -214443,19 +214443,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r3, r8} │ │ │ │ str r9, [sp, #12] │ │ │ │ - bl 8acd40 │ │ │ │ + bl 8acde8 │ │ │ │ add r2, sp, #19 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8ac274 │ │ │ │ + bl 8ac31c │ │ │ │ lsl r2, r5, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31a2d0 │ │ │ │ ldr r3, [r4, #332] @ 0x14c │ │ │ │ add r1, r4, #352 @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -214504,56 +214504,56 @@ │ │ │ │ ldr r1, [pc, #168] @ 31a3bc │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #164] @ 31a3c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #28 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 31a28c │ │ │ │ ldr r1, [pc, #140] @ 31a3c4 │ │ │ │ mov ip, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #132] @ 31a3c8 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #128] @ 31a3cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 31a3d0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 31a28c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ 31a3d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ b 31a274 │ │ │ │ - strdeq r2, [r1], ip │ │ │ │ + umulleq r2, r1, ip, pc @ │ │ │ │ @ instruction: 0x009909f4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sl, ip, r4, lsl #10 │ │ │ │ - rsbeq sl, ip, r0, ror #10 │ │ │ │ - rsbeq pc, ip, r0, lsr #10 │ │ │ │ - rsbeq pc, ip, ip, lsl #10 │ │ │ │ + rsbeq sl, ip, r4, lsr #11 │ │ │ │ + rsbeq sl, ip, r0, lsl #12 │ │ │ │ + rsbeq pc, ip, r0, asr #11 │ │ │ │ + rsbeq pc, ip, ip, lsr #11 │ │ │ │ adceq r2, r6, r0, asr r6 │ │ │ │ adceq r2, r6, r8, lsr #12 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ addeq fp, sl, r8, ror #9 │ │ │ │ - rsbeq pc, ip, r0, lsl #8 │ │ │ │ + rsbeq pc, ip, r0, lsr #9 │ │ │ │ addseq r0, r9, r8, lsl #17 │ │ │ │ addeq fp, sl, r4, ror r4 │ │ │ │ - addeq r2, r1, r4, lsr sp │ │ │ │ - strheq pc, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ - @ instruction: 0x006cf49c │ │ │ │ + ldrdeq r2, [r1], r4 │ │ │ │ + rsbeq pc, ip, r8, asr r5 @ │ │ │ │ + rsbeq pc, ip, ip, lsr r5 @ │ │ │ │ strdeq r0, [r0], -fp │ │ │ │ - rsbeq pc, ip, r0, asr #9 │ │ │ │ - addeq r2, r1, r0, ror #25 │ │ │ │ - rsbeq pc, ip, ip, asr r4 @ │ │ │ │ + rsbeq pc, ip, r0, ror #10 │ │ │ │ + addeq r2, r1, r0, lsl #27 │ │ │ │ + strdeq pc, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r0, r0, r3, lsl #4 │ │ │ │ addeq fp, sl, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #180] @ 31a4a4 │ │ │ │ @@ -214563,55 +214563,55 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #164] @ 31a4a8 │ │ │ │ ldr r1, [pc, #164] @ 31a4ac │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #144] @ 31a4b0 │ │ │ │ ldr r1, [pc, #144] @ 31a4b4 │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #112] @ 31a4b8 │ │ │ │ ldr lr, [pc, #112] @ 31a4bc │ │ │ │ ldr ip, [pc, #112] @ 31a4c0 │ │ │ │ ldr r1, [pc, #112] @ 31a4c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str lr, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ str ip, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r2, r1, r8, lsr ip │ │ │ │ - rsbeq sp, fp, r4, lsr #6 │ │ │ │ - rsbseq sl, r5, r0, lsr r8 │ │ │ │ - rsbeq r8, ip, ip, ror #27 │ │ │ │ - ldrdeq r8, [ip], #-208 @ 0xffffff30 @ │ │ │ │ + ldrdeq r2, [r1], r8 │ │ │ │ + rsbeq sp, fp, r4, asr #7 │ │ │ │ + ldrsbeq sl, [r5], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r8, ip, ip, lsl #29 │ │ │ │ + rsbeq r8, ip, r0, ror lr │ │ │ │ addeq fp, sl, r4, lsl #6 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ addseq r8, r6, r8, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -214623,15 +214623,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #12 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r5, r0 │ │ │ │ bl 2ebd10 │ │ │ │ ldrh r2, [r5, #108] @ 0x6c │ │ │ │ mov r3, #8 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r6, r0 │ │ │ │ @@ -214690,23 +214690,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8c40 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2e8c40 │ │ │ │ - addeq r2, r1, r0, asr #22 │ │ │ │ - @ instruction: 0x006cf190 │ │ │ │ - rsbeq pc, ip, ip, ror r1 @ │ │ │ │ - ldrdeq pc, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq pc, ip, r8, asr #5 │ │ │ │ - ldrdeq sp, [ip], #-144 @ 0xffffff70 @ │ │ │ │ - @ instruction: 0x006cf294 │ │ │ │ - rsbeq pc, ip, r4, ror r2 @ │ │ │ │ - rsbeq sp, ip, r8, ror #18 │ │ │ │ + addeq r2, r1, r0, ror #23 │ │ │ │ + rsbeq pc, ip, r0, lsr r2 @ │ │ │ │ + rsbeq pc, ip, ip, lsl r2 @ │ │ │ │ + rsbeq pc, ip, r0, ror r3 @ │ │ │ │ + rsbeq pc, ip, r8, ror #6 │ │ │ │ + rsbeq sp, ip, r0, ror sl │ │ │ │ + rsbeq pc, ip, r4, lsr r3 @ │ │ │ │ + rsbeq pc, ip, r4, lsl r3 @ │ │ │ │ + rsbeq sp, ip, r8, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #340] @ 31a7a0 │ │ │ │ ldr ip, [pc, #340] @ 31a7a4 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -214758,26 +214758,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr ip, [pc, #148] @ 31a7c0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 31a7c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31a680 │ │ │ │ ldr r2, [pc, #108] @ 31a7c8 │ │ │ │ ldr r3, [pc, #68] @ 31a7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -214788,29 +214788,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 31a7d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009904d0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009904b0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq r0, r9, r4, r4 │ │ │ │ andeq r4, r0, ip, ror #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, ip, ip, lsl r1 @ │ │ │ │ - rsbeq lr, ip, r4, ror #31 │ │ │ │ + strheq pc, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq pc, ip, r4, lsl #1 │ │ │ │ addseq r0, r9, r0, asr #7 │ │ │ │ - rsbeq pc, ip, r8, asr #1 │ │ │ │ - strdeq lr, [ip], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq pc, ip, r8, ror #2 │ │ │ │ + @ instruction: 0x006cf094 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #300] @ 31a918 │ │ │ │ ldr r2, [pc, #300] @ 31a91c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -214861,49 +214861,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr ip, [pc, #112] @ 31a938 │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31a93c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31a820 │ │ │ │ ldr r1, [pc, #68] @ 31a940 │ │ │ │ ldr r0, [pc, #68] @ 31a944 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31a820 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r0, r9, r0, lsr r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r0, r9, r0, lsl r3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009902f4 │ │ │ │ andeq r3, r0, r8, lsl #29 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, ip, r0, lsl #31 │ │ │ │ - rsbeq lr, ip, r4, asr #27 │ │ │ │ - rsbeq lr, ip, ip, asr #30 │ │ │ │ - strdeq lr, [ip], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq pc, ip, r0, lsr #32 │ │ │ │ + rsbeq lr, ip, r4, ror #28 │ │ │ │ + rsbeq lr, ip, ip, ror #31 │ │ │ │ + @ instruction: 0x006cee94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #372] @ 31aad4 │ │ │ │ ldr r3, [pc, #372] @ 31aad8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -214944,15 +214944,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #11 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ - bl 8ac274 │ │ │ │ + bl 8ac31c │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #1 │ │ │ │ strne r3, [r4, #216] @ 0xd8 │ │ │ │ b 31a9bc │ │ │ │ ldr r3, [pc, #196] @ 31aae8 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -214974,47 +214974,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #104] @ 31aaf4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31aaf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31a9ac │ │ │ │ ldr r1, [pc, #68] @ 31aafc │ │ │ │ ldr r0, [pc, #68] @ 31ab00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31a9ac │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009901bc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r0, r9, ip, lsl #3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r0, r9, r8, asr r1 │ │ │ │ andeq r4, r0, ip, ror #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, ip, r4, ror #24 │ │ │ │ - rsbeq lr, ip, r8, lsl #25 │ │ │ │ - rsbeq lr, ip, r8, lsr ip │ │ │ │ - strheq lr, [ip], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq lr, ip, r4, lsl #26 │ │ │ │ + rsbeq lr, ip, r8, lsr #26 │ │ │ │ + ldrdeq lr, [ip], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq lr, ip, ip, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #372] @ 31ac90 │ │ │ │ ldr r3, [pc, #372] @ 31ac94 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -215055,15 +215055,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #11 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ - bl 8ac274 │ │ │ │ + bl 8ac31c │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #1 │ │ │ │ strne r3, [r4, #216] @ 0xd8 │ │ │ │ b 31ab78 │ │ │ │ ldr r3, [pc, #196] @ 31aca4 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -215085,47 +215085,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #104] @ 31acb0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31acb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31ab68 │ │ │ │ ldr r1, [pc, #68] @ 31acb8 │ │ │ │ ldr r0, [pc, #68] @ 31acbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31ab68 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r0, r9, r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0098ffd0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq pc, r8, ip, pc @ │ │ │ │ andeq r4, r0, ip, ror #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, ip, r8, lsr #21 │ │ │ │ - rsbeq lr, ip, ip, asr #21 │ │ │ │ - rsbeq lr, ip, ip, ror sl │ │ │ │ - rsbeq lr, ip, r0, lsl #22 │ │ │ │ + rsbeq lr, ip, r8, asr #22 │ │ │ │ + rsbeq lr, ip, ip, ror #22 │ │ │ │ + rsbeq lr, ip, ip, lsl fp │ │ │ │ + rsbeq lr, ip, r0, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #408] @ 31ae70 │ │ │ │ ldr r3, [pc, #408] @ 31ae74 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -215182,15 +215182,15 @@ │ │ │ │ tst r6, #64 @ 0x40 │ │ │ │ mvneq r3, r6, lsl #26 │ │ │ │ bicne r3, r6, #64 @ 0x40 │ │ │ │ mvneq r3, r3, lsr #26 │ │ │ │ strb r3, [r0, #170] @ 0xaa │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ mov r1, #0 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ b 31ad28 │ │ │ │ ldr r3, [pc, #180] @ 31ae84 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31ad3c │ │ │ │ ldr r3, [pc, #164] @ 31ae88 │ │ │ │ @@ -215206,46 +215206,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #100] @ 31ae90 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r4, r6} │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31ae94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31ad3c │ │ │ │ ldr r1, [pc, #68] @ 31ae98 │ │ │ │ ldr r0, [pc, #68] @ 31ae9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31ad3c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r8, r4, asr #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r8, ip, lsr #28 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x0098fdd8 │ │ │ │ andeq r3, r0, r8, lsl #29 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r5, r8, lsl #25 │ │ │ │ - rsbeq lr, ip, ip, ror #16 │ │ │ │ - rsbseq r0, r5, r0, ror #24 │ │ │ │ - @ instruction: 0x006ce89c │ │ │ │ + rsbseq r0, r5, r8, lsr #26 │ │ │ │ + rsbeq lr, ip, ip, lsl #18 │ │ │ │ + rsbseq r0, r5, r0, lsl #26 │ │ │ │ + rsbeq lr, ip, ip, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [r0, #224] @ 0xe0 │ │ │ │ lsr r2, r2, ip │ │ │ │ rsb r1, ip, #32 │ │ │ │ @@ -215315,15 +215315,15 @@ │ │ │ │ bne 31b054 │ │ │ │ ldr r1, [r4, #176] @ 0xb0 │ │ │ │ mvn r3, #39 @ 0x27 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ strb r3, [r4, #170] @ 0xaa │ │ │ │ bne 31b09c │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ strb r5, [r4, #171] @ 0xab │ │ │ │ b 31af70 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ strb r6, [r4, #168] @ 0xa8 │ │ │ │ bne 31b028 │ │ │ │ @@ -215335,15 +215335,15 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, r5 │ │ │ │ bne 31b050 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ ldr r2, [pc, #336] @ 31b180 │ │ │ │ ldr r3, [pc, #312] @ 31b16c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -215360,21 +215360,21 @@ │ │ │ │ tst r3, #1 │ │ │ │ and r3, r2, #127 @ 0x7f │ │ │ │ strb r3, [r4, #170] @ 0xaa │ │ │ │ bne 31b08c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #168 @ 0xa8 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ - bl 8ac030 │ │ │ │ + bl 8ac0d8 │ │ │ │ ldr r1, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ cmp r1, #0 │ │ │ │ beq 31afd4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ b 31afd8 │ │ │ │ ldr r3, [pc, #212] @ 31b184 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31af60 │ │ │ │ ldr r3, [pc, #196] @ 31b188 │ │ │ │ @@ -215391,53 +215391,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #128] @ 31b190 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r5, r7} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 31b194 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31af60 │ │ │ │ tst r3, #16 │ │ │ │ beq 31b08c │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ str r3, [r4, #176] @ 0xb0 │ │ │ │ b 31b09c │ │ │ │ ldr r1, [pc, #72] @ 31b198 │ │ │ │ ldr r0, [pc, #72] @ 31b19c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31af60 │ │ │ │ @ instruction: 0x0098fbfc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0098fbdc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq pc, r8, r4, lsr #23 │ │ │ │ addseq pc, r8, r0, lsr #22 │ │ │ │ addseq pc, r8, ip, ror #21 │ │ │ │ andeq r4, r0, ip, ror #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r5, r4, lsr #19 │ │ │ │ - rsbeq lr, ip, r8, lsl #12 │ │ │ │ - rsbseq r0, r5, ip, asr r9 │ │ │ │ - rsbeq lr, ip, ip, lsl r6 │ │ │ │ + rsbseq r0, r5, r4, asr #20 │ │ │ │ + rsbeq lr, ip, r8, lsr #13 │ │ │ │ + ldrsheq r0, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + strheq lr, [ip], #-108 @ 0xffffff94 @ │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr r4, [r0, #224] @ 0xe0 │ │ │ │ rsb ip, ip, #8 │ │ │ │ mvn r1, #0 │ │ │ │ lsl ip, ip, #3 │ │ │ │ lsr lr, r2, r4 │ │ │ │ @@ -215505,22 +215505,22 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #23 │ │ │ │ mov r1, #3 │ │ │ │ add r0, r5, #180 @ 0xb4 │ │ │ │ - bl 8ac274 │ │ │ │ + bl 8ac31c │ │ │ │ ldrb r7, [sp, #23] │ │ │ │ strb r7, [r5, #169] @ 0xa9 │ │ │ │ b 31b268 │ │ │ │ add r2, sp, #23 │ │ │ │ mov r1, #7 │ │ │ │ add r0, r5, #180 @ 0xb4 │ │ │ │ - bl 8ac274 │ │ │ │ + bl 8ac31c │ │ │ │ ldrb r3, [sp, #23] │ │ │ │ ldr r2, [r5, #216] @ 0xd8 │ │ │ │ and r7, r3, #254 @ 0xfe │ │ │ │ cmp r2, #0 │ │ │ │ strb r7, [sp, #23] │ │ │ │ orrne r7, r3, #1 │ │ │ │ strbne r7, [sp, #23] │ │ │ │ @@ -215529,30 +215529,30 @@ │ │ │ │ ldrb r7, [r5, #171] @ 0xab │ │ │ │ cmp r7, #0 │ │ │ │ strbne r7, [sp, #23] │ │ │ │ bne 31b268 │ │ │ │ add r2, sp, #23 │ │ │ │ mov r1, #5 │ │ │ │ add r0, r5, #180 @ 0xb4 │ │ │ │ - bl 8ac274 │ │ │ │ + bl 8ac31c │ │ │ │ ldrb r7, [sp, #23] │ │ │ │ strb r7, [r5, #171] @ 0xab │ │ │ │ b 31b268 │ │ │ │ ldrb r3, [r5, #171] @ 0xab │ │ │ │ and r3, r3, #47 @ 0x2f │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ bne 31b264 │ │ │ │ add r3, sp, #23 │ │ │ │ mov r7, #1 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #8 │ │ │ │ add r0, r5, #180 @ 0xb4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 8ac274 │ │ │ │ + bl 8ac31c │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b378 │ │ │ │ str r7, [r5, #216] @ 0xd8 │ │ │ │ ldrb r7, [sp, #23] │ │ │ │ b 31b268 │ │ │ │ ldr r3, [pc, #236] @ 31b474 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -215572,60 +215572,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #156] @ 31b480 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r4, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 31b484 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r7, [sp, #23] │ │ │ │ b 31b27c │ │ │ │ add r3, sp, #23 │ │ │ │ mov r7, #1 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r5, #180 @ 0xb4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 8ac274 │ │ │ │ + bl 8ac31c │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b378 │ │ │ │ b 31b374 │ │ │ │ ldr r1, [pc, #76] @ 31b488 │ │ │ │ ldr r0, [pc, #76] @ 31b48c │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r7, [sp, #23] │ │ │ │ b 31b27c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r8, ip, lsl #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r1, [r1], r9 │ │ │ │ + umulleq r1, r1, r9, lr @ │ │ │ │ @ instruction: 0x0098f8f0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq pc, r8, r8, r8 @ │ │ │ │ andeq r3, r0, r8, lsl #29 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x006ce390 │ │ │ │ - strheq lr, [ip], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq lr, ip, r4, lsr r3 │ │ │ │ - strheq lr, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq lr, ip, r0, lsr r4 │ │ │ │ + rsbeq lr, ip, r4, asr r3 │ │ │ │ + ldrdeq lr, [ip], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq lr, ip, r0, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r4, #171] @ 0xab │ │ │ │ ldr r2, [pc, #380] @ 31b62c │ │ │ │ @@ -215664,15 +215664,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r6, r1 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ - bl 8ac274 │ │ │ │ + bl 8ac31c │ │ │ │ ldr r5, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #1 │ │ │ │ strne r3, [r4, #216] @ 0xd8 │ │ │ │ ldr r3, [pc, #216] @ 31b63c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -215699,48 +215699,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #108] @ 31b64c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31b650 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31b4f8 │ │ │ │ ldr r1, [pc, #68] @ 31b654 │ │ │ │ ldr r0, [pc, #68] @ 31b658 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31b4f8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r8, r4, ror #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r8, r8, lsr r6 @ │ │ │ │ addseq pc, r8, ip, lsl r6 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r8, lsl #29 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, ip, r0, lsl r1 │ │ │ │ - strheq lr, [ip], #-0 @ │ │ │ │ - rsbeq lr, ip, r0, ror #1 │ │ │ │ - rsbeq lr, ip, r0, ror #1 │ │ │ │ + strheq lr, [ip], #-16 @ │ │ │ │ + rsbeq lr, ip, r0, asr r1 │ │ │ │ + rsbeq lr, ip, r0, lsl #3 │ │ │ │ + rsbeq lr, ip, r0, lsl #3 │ │ │ │ │ │ │ │ 0031b65c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -215757,15 +215757,15 @@ │ │ │ │ str r3, [r0, #172] @ 0xac │ │ │ │ ldr r3, [pc, #156] @ 31b740 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ add r0, r0, #180 @ 0xb4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8ac820 │ │ │ │ + bl 8ac8c8 │ │ │ │ ldr r0, [pc, #132] @ 31b744 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [r4, #224] @ 0xe0 │ │ │ │ bl 337ea8 │ │ │ │ mov r1, #8 │ │ │ │ lsl r1, r1, r8 │ │ │ │ @@ -215777,32 +215777,32 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #244 @ 0xf4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ addseq pc, r8, ip, lsl #9 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ @ instruction: 0xffffe584 │ │ │ │ - @ instruction: 0x006cdf9c │ │ │ │ + rsbeq lr, ip, ip, lsr r0 │ │ │ │ addeq sl, sl, ip, rrx │ │ │ │ ldrb r3, [r0, #108] @ 0x6c │ │ │ │ tst r3, #1 │ │ │ │ beq 31b78c │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 31b780 │ │ │ │ @@ -215840,32 +215840,32 @@ │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ - b 9b15a8 │ │ │ │ + b 9b1650 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #200 @ 0xc8 │ │ │ │ - bl 9971e8 │ │ │ │ + bl 997290 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ - bl 9971e8 │ │ │ │ + bl 997290 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r1, [r0, #101] @ 0x65 │ │ │ │ ldrb r2, [r0, #102] @ 0x66 │ │ │ │ @@ -215876,60 +215876,60 @@ │ │ │ │ ldrb r0, [r0, #105] @ 0x69 │ │ │ │ tst r0, #30 │ │ │ │ beq 31b894 │ │ │ │ orr r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ tst r1, #1 │ │ │ │ bne 31b8c4 │ │ │ │ tst r1, #2 │ │ │ │ beq 31b920 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b920 │ │ │ │ orr r2, r2, #2 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b8e4 │ │ │ │ orr r2, r2, #12 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ ldrb r0, [r3, #105] @ 0x69 │ │ │ │ tst r0, #1 │ │ │ │ beq 31b89c │ │ │ │ ldrb r0, [r3, #108] @ 0x6c │ │ │ │ tst r0, #1 │ │ │ │ beq 31b90c │ │ │ │ ldrb r0, [r3, #216] @ 0xd8 │ │ │ │ ldr ip, [r3, #196] @ 0xc4 │ │ │ │ cmp ip, r0 │ │ │ │ bcc 31b89c │ │ │ │ orr r2, r2, #4 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ tst r1, #8 │ │ │ │ beq 31b934 │ │ │ │ ldrb r1, [r3, #106] @ 0x6a │ │ │ │ tst r1, #15 │ │ │ │ bne 31b884 │ │ │ │ orr r2, r2, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #180] @ 31ba1c │ │ │ │ @@ -215941,30 +215941,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, sp │ │ │ │ mov r1, #14 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 8ac274 │ │ │ │ + bl 8ac31c │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb r2, [r4, #104] @ 0x68 │ │ │ │ bic r3, r3, #6 │ │ │ │ tst r2, #2 │ │ │ │ str r3, [sp] │ │ │ │ orrne r3, r3, #4 │ │ │ │ strne r3, [sp] │ │ │ │ tst r2, #1 │ │ │ │ ldrne r3, [sp] │ │ │ │ mov r2, sp │ │ │ │ orrne r3, r3, #2 │ │ │ │ mov r1, #13 │ │ │ │ mov r0, r5 │ │ │ │ strne r3, [sp] │ │ │ │ - bl 8ac274 │ │ │ │ + bl 8ac31c │ │ │ │ ldr r2, [pc, #72] @ 31ba24 │ │ │ │ ldr r3, [pc, #64] @ 31ba20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -216013,47 +216013,47 @@ │ │ │ │ moveq r8, #1 │ │ │ │ movne r8, #2 │ │ │ │ add r6, r6, r4 │ │ │ │ cmp r9, #0 │ │ │ │ add r6, r8, r6 │ │ │ │ beq 31bb90 │ │ │ │ ldr r0, [r5, #156] @ 0x9c │ │ │ │ - bl 9d5cc8 │ │ │ │ + bl 9d5d70 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9d5cd0 │ │ │ │ + bl 9d5d78 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d5f14 │ │ │ │ + bl 9d5fbc │ │ │ │ mov sl, r0 │ │ │ │ - bl 9d61a8 │ │ │ │ + bl 9d6250 │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [pc, #388] @ 31bc6c │ │ │ │ - bl 9d5f14 │ │ │ │ + bl 9d5fbc │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d64d4 │ │ │ │ + bl 9d657c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ - bl 9d5cd0 │ │ │ │ + bl 9d5d78 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d5d7c │ │ │ │ - bl 9d64d4 │ │ │ │ + bl 9d5e24 │ │ │ │ + bl 9d657c │ │ │ │ add r2, sp, #32 │ │ │ │ strd r0, [r5, #232] @ 0xe8 │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 8ac274 │ │ │ │ + bl 8ac31c │ │ │ │ ldr r3, [pc, #304] @ 31bc70 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31bba8 │ │ │ │ ldr r2, [pc, #288] @ 31bc74 │ │ │ │ ldr r3, [pc, #268] @ 31bc64 │ │ │ │ @@ -216096,51 +216096,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 31bc8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31bb4c │ │ │ │ ldr r0, [pc, #80] @ 31bc90 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31bb4c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq pc, [r8], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r8, r4, asr #1 │ │ │ │ vmulmi.f64 d22, d14, d24 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq lr, r8, r8, asr #31 │ │ │ │ andeq r0, r0, ip, lsr #27 │ │ │ │ stmmi fp, {r0, r3, r6, r9, pc} │ │ │ │ andeq r3, r0, r0, asr r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x006cdc90 │ │ │ │ - rsbeq sp, ip, ip, asr #25 │ │ │ │ + rsbeq sp, ip, r0, lsr sp │ │ │ │ + rsbeq sp, ip, ip, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #304] @ 31bddc │ │ │ │ ldr r2, [pc, #304] @ 31bde0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -216149,19 +216149,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #244] @ 0xf4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 8ac274 │ │ │ │ + bl 8ac31c │ │ │ │ cmn r0, #95 @ 0x5f │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #240] @ 0xf0 │ │ │ │ beq 31bd64 │ │ │ │ ldr r2, [sp] │ │ │ │ ldrb r1, [r4, #106] @ 0x6a │ │ │ │ tst r2, #32 │ │ │ │ @@ -216207,29 +216207,29 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tst r1, #64 @ 0x40 │ │ │ │ andeq r3, r0, #251 @ 0xfb │ │ │ │ b 31bd4c │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #244] @ 0xf4 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #32] @ 31bde8 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b1558 │ │ │ │ + bl 9b1600 │ │ │ │ b 31bd64 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r8, r0, ror lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0098edb0 │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ ldr r0, [pc, #4] @ 31bdf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r9, sl, r8, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ @@ -216247,29 +216247,29 @@ │ │ │ │ strb r5, [r4, #98] @ 0x62 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ strb r5, [r4, #101] @ 0x65 │ │ │ │ str r5, [r4, #160] @ 0xa0 │ │ │ │ str r5, [r4, #240] @ 0xf0 │ │ │ │ str r5, [r4, #224] @ 0xe0 │ │ │ │ strh r6, [r4, #102] @ 0x66 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ ldr r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl 996c6c │ │ │ │ + bl 996d14 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl 996c6c │ │ │ │ + bl 996d14 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ str r5, [r4, #152] @ 0x98 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ mov r0, r4 │ │ │ │ bl 31bc94 │ │ │ │ ldrb r3, [r4, #106] @ 0x6a │ │ │ │ bic r3, r3, #15 │ │ │ │ strb r3, [r4, #106] @ 0x6a │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -216303,21 +216303,21 @@ │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8acd40 │ │ │ │ + bl 8acde8 │ │ │ │ mov r0, r4 │ │ │ │ bl 31ba28 │ │ │ │ mov r1, #2 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ac274 │ │ │ │ + bl 8ac31c │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #3 │ │ │ │ and r3, r3, #1 │ │ │ │ str r3, [r4, #240] @ 0xf0 │ │ │ │ bl 31bc94 │ │ │ │ ldr r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -216339,15 +216339,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248e64 │ │ │ │ ldr r2, [pc, #80] @ 31c010 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8acedc │ │ │ │ + bl 8acf84 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -216370,32 +216370,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 31c08c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr lr, [pc, #60] @ 31c090 │ │ │ │ ldr ip, [pc, #60] @ 31c094 │ │ │ │ ldr r1, [pc, #60] @ 31c098 │ │ │ │ mov r2, #0 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ strb r2, [r0, #66] @ 0x42 │ │ │ │ mov r2, #3 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c1ac │ │ │ │ - addeq r1, r1, ip, rrx │ │ │ │ - rsbeq fp, fp, ip, ror #13 │ │ │ │ - ldrsheq r8, [r5], #-188 @ 0xffffff44 @ │ │ │ │ + b 74c254 │ │ │ │ + addeq r1, r1, ip, lsl #2 │ │ │ │ + rsbeq fp, fp, ip, lsl #15 │ │ │ │ + @ instruction: 0x00758c9c │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ addseq r7, r6, r4, lsl r5 │ │ │ │ ldrb r3, [r0, #101] @ 0x65 │ │ │ │ ands r3, r3, #2 │ │ │ │ beq 31c0d4 │ │ │ │ ldrb r3, [r0, #102] @ 0x66 │ │ │ │ @@ -216430,26 +216430,26 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #184 @ 0xb8 │ │ │ │ strb r1, [r4, #98] @ 0x62 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9971f8 │ │ │ │ + bl 9972a0 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 31c160 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ orr r3, r3, #17 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 31b85c │ │ │ │ mov r0, r5 │ │ │ │ - bl 996cd4 │ │ │ │ + bl 996d7c │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ b 31c14c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 31c27c │ │ │ │ @@ -216458,40 +216458,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487f8 │ │ │ │ ldr ip, [pc, #196] @ 31c288 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r5, ip} │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ str r6, [r4, #244] @ 0xf4 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487f8 │ │ │ │ ldr r1, [pc, #152] @ 31c28c │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ stmib sp, {r1, r4} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ ldr r0, [pc, #120] @ 31c290 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [r4, #220] @ 0xdc │ │ │ │ bl 337ea8 │ │ │ │ ldr r0, [pc, #104] @ 31c294 │ │ │ │ ldr r3, [pc, #104] @ 31c298 │ │ │ │ @@ -216500,28 +216500,28 @@ │ │ │ │ mov ip, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4, r5, ip} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8acd40 │ │ │ │ + bl 8acde8 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ mov r1, #16 │ │ │ │ - bl 996c84 │ │ │ │ + bl 996d2c │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ mov r1, #16 │ │ │ │ - bl 996c84 │ │ │ │ + bl 996d2c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 31bdfc │ │ │ │ - addeq r0, r1, r4, lsl pc │ │ │ │ - rsbeq sp, ip, ip, ror #15 │ │ │ │ - rsbeq sp, ip, ip, lsr fp │ │ │ │ + @ instruction: 0x00810fb4 │ │ │ │ + rsbeq sp, ip, ip, lsl #17 │ │ │ │ + ldrdeq sp, [ip], #-188 @ 0xffffff44 @ │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff4fc │ │ │ │ @@ -216535,46 +216535,46 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ - bl 8acda0 │ │ │ │ + bl 8ace48 │ │ │ │ ldr r5, [r4, #244] @ 0xf4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 31c30c │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b04 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ cmp r5, #0 │ │ │ │ beq 31c328 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b04 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl 996ccc │ │ │ │ + bl 996d74 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl 996ccc │ │ │ │ + bl 996d74 │ │ │ │ ldr r0, [pc, #28] @ 31c35c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 338068 │ │ │ │ - addeq r0, r1, r0, ror #27 │ │ │ │ - strheq sp, [ip], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq sp, ip, ip, lsl #20 │ │ │ │ + addeq r0, r1, r0, lsl #29 │ │ │ │ + rsbeq sp, ip, ip, asr r7 │ │ │ │ + rsbeq sp, ip, ip, lsr #21 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #168] @ 0xa8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -216592,41 +216592,41 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt 31c40c │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r3, [r4, #236] @ 0xec │ │ │ │ ldr r2, [r4, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r5 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl 9b1558 │ │ │ │ + bl 9b1600 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 31b85c │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq 31c3ac │ │ │ │ mov r0, r7 │ │ │ │ ldrb r8, [r5, #1]! │ │ │ │ - bl 9971f8 │ │ │ │ + bl 9972a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31c3f8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 996cd4 │ │ │ │ + bl 996d7c │ │ │ │ b 31c404 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ tst r3, #1 │ │ │ │ orrne r3, r3, #2 │ │ │ │ strbne r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #1 │ │ │ │ @@ -216677,15 +216677,15 @@ │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 31c4a4 │ │ │ │ add r5, r4, #120 @ 0x78 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ac014 │ │ │ │ + bl 8ac0bc │ │ │ │ cmp r0, #0 │ │ │ │ beq 31c538 │ │ │ │ cmn r0, #1 │ │ │ │ bne 31c4b4 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #11 │ │ │ │ @@ -216697,15 +216697,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 31c650 │ │ │ │ ldr r2, [pc, #356] @ 31c6bc │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8acedc │ │ │ │ + bl 8acf84 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ beq 31c4b4 │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #160] @ 0xa0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -216713,19 +216713,19 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r5, r4, #200 @ 0xc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9971e8 │ │ │ │ + bl 997290 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31c62c │ │ │ │ mov r0, r5 │ │ │ │ - bl 996e50 │ │ │ │ + bl 996ef8 │ │ │ │ ldr r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r2, #0 │ │ │ │ strb r0, [r4, #100] @ 0x64 │ │ │ │ orreq r3, r3, #32 │ │ │ │ beq 31c4e8 │ │ │ │ tst r3, #32 │ │ │ │ @@ -216735,15 +216735,15 @@ │ │ │ │ bne 31c4f8 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 31b85c │ │ │ │ b 31c4f8 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -216784,26 +216784,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #235 @ 0xeb │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ muleq r0, r0, r1 │ │ │ │ - addeq r0, r1, r8, ror #20 │ │ │ │ - rsbeq sp, ip, r8, ror #6 │ │ │ │ - strheq sp, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ - addeq r0, r1, r4, asr #20 │ │ │ │ - rsbeq sp, ip, r4, asr #6 │ │ │ │ + addeq r0, r1, r8, lsl #22 │ │ │ │ + rsbeq sp, ip, r8, lsl #8 │ │ │ │ + rsbeq sp, ip, r0, asr r4 │ │ │ │ + addeq r0, r1, r4, ror #21 │ │ │ │ + rsbeq sp, ip, r4, ror #7 │ │ │ │ + rsbeq sp, ip, ip, asr #8 │ │ │ │ + addeq r0, r1, r0, asr #21 │ │ │ │ + rsbeq sp, ip, r0, asr #7 │ │ │ │ + rsbeq sp, ip, ip, ror #7 │ │ │ │ + umulleq r0, r1, ip, sl │ │ │ │ + @ instruction: 0x006cd39c │ │ │ │ rsbeq sp, ip, ip, lsr #7 │ │ │ │ - addeq r0, r1, r0, lsr #20 │ │ │ │ - rsbeq sp, ip, r0, lsr #6 │ │ │ │ - rsbeq sp, ip, ip, asr #6 │ │ │ │ - strdeq r0, [r1], ip │ │ │ │ - strdeq sp, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq sp, ip, ip, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r4, [r2, #164] @ 0xa4 │ │ │ │ @@ -216844,15 +216844,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 31c89c │ │ │ │ ldr r2, [pc, #284] @ 31c8c0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 8acedc │ │ │ │ + bl 8acf84 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ ldrb r1, [r4, #109] @ 0x6d │ │ │ │ ldrb r3, [r4, #103] @ 0x67 │ │ │ │ ldrb r2, [r4, #102] @ 0x66 │ │ │ │ tst r1, #1 │ │ │ │ lsr r3, r3, #6 │ │ │ │ and r3, r3, #1 │ │ │ │ @@ -216881,29 +216881,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 31c7b8 │ │ │ │ ldr r0, [pc, #128] @ 31c8c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ b 31c880 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 31c810 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ moveq r3, #14 │ │ │ │ strbeq r3, [r4, #216] @ 0xd8 │ │ │ │ b 31c810 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 31c810 │ │ │ │ ldr r0, [pc, #76] @ 31c8c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -216913,19 +216913,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 31c8d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - rsbeq sp, ip, r4, lsr #4 │ │ │ │ - rsbeq sp, ip, ip, lsr #3 │ │ │ │ - strdeq r0, [r1], r8 │ │ │ │ - strdeq sp, [ip], #-4 @ │ │ │ │ - rsbeq sp, ip, ip, asr r1 │ │ │ │ + rsbeq sp, ip, r4, asr #5 │ │ │ │ + rsbeq sp, ip, ip, asr #4 │ │ │ │ + umulleq r0, r1, r8, r8 │ │ │ │ + @ instruction: 0x006cd194 │ │ │ │ + strdeq sp, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ muleq r0, lr, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -217076,15 +217076,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ str r7, [sp, #8] │ │ │ │ beq 31c998 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r6, #120 @ 0x78 │ │ │ │ str r7, [r6, #152] @ 0x98 │ │ │ │ - bl 8ac274 │ │ │ │ + bl 8ac31c │ │ │ │ b 31c998 │ │ │ │ and r8, r8, #31 │ │ │ │ tst r7, #16 │ │ │ │ ldrb r2, [r6, #104] @ 0x68 │ │ │ │ strb r8, [r6, #104] @ 0x68 │ │ │ │ bne 31c998 │ │ │ │ ldr r3, [r6, #240] @ 0xf0 │ │ │ │ @@ -217094,15 +217094,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31c998 │ │ │ │ mov r0, r6 │ │ │ │ bl 31b948 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r6, #244] @ 0xf4 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #756] @ 31ce98 │ │ │ │ ldr r3, [pc, #724] @ 31ce7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -217111,24 +217111,24 @@ │ │ │ │ ldr r3, [r6, #232] @ 0xe8 │ │ │ │ adds r2, r0, r3 │ │ │ │ ldr r3, [r6, #236] @ 0xec │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, r3 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b1558 │ │ │ │ + b 9b1600 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ bic r3, r3, #17 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #184 @ 0xb8 │ │ │ │ str r3, [r6, #224] @ 0xe0 │ │ │ │ - bl 996c6c │ │ │ │ + bl 996d14 │ │ │ │ b 31ca8c │ │ │ │ ldrsb r3, [r6, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt 31cd64 │ │ │ │ ldrb r3, [r6, #108] @ 0x6c │ │ │ │ strb r8, [r6, #99] @ 0x63 │ │ │ │ tst r3, #1 │ │ │ │ @@ -217174,22 +217174,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 31ceac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31c964 │ │ │ │ cmp r4, #0 │ │ │ │ bne 31ca30 │ │ │ │ tst r3, #15 │ │ │ │ beq 31c998 │ │ │ │ b 31ca40 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ @@ -217207,15 +217207,15 @@ │ │ │ │ b 31cae0 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #32 │ │ │ │ add r0, r6, #200 @ 0xc8 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ str r2, [r6, #112] @ 0x70 │ │ │ │ - bl 996c6c │ │ │ │ + bl 996d14 │ │ │ │ b 31ca94 │ │ │ │ ldrh r2, [r6, #96] @ 0x60 │ │ │ │ eor r3, r2, r7 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ eor r3, r3, r2 │ │ │ │ ldr r2, [pc, #308] @ 31ceb0 │ │ │ │ strh r3, [r6, #96] @ 0x60 │ │ │ │ @@ -217244,68 +217244,68 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 31cd9c │ │ │ │ b 31ca64 │ │ │ │ add r4, r6, #200 @ 0xc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9971f8 │ │ │ │ + bl 9972a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31ce48 │ │ │ │ ldrb r1, [r6, #99] @ 0x63 │ │ │ │ mov r0, r4 │ │ │ │ - bl 996cd4 │ │ │ │ + bl 996d7c │ │ │ │ b 31cc24 │ │ │ │ ldr r0, [r6, #244] @ 0xf4 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ cmp r4, #0 │ │ │ │ str r8, [r6, #240] @ 0xf0 │ │ │ │ beq 31ca40 │ │ │ │ b 31ca2c │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r6, #216] @ 0xd8 │ │ │ │ b 31cae0 │ │ │ │ ldr r0, [pc, #128] @ 31ceb8 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31c964 │ │ │ │ mov r0, r4 │ │ │ │ - bl 996e50 │ │ │ │ + bl 996ef8 │ │ │ │ b 31cdfc │ │ │ │ ldr r3, [pc, #96] @ 31cebc │ │ │ │ ldr r1, [pc, #96] @ 31cec0 │ │ │ │ ldr r0, [pc, #96] @ 31cec4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 31cec8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq lr, r8, r8, lsl r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0098e1dc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq r0, r1, r4, lsl r7 │ │ │ │ + @ instruction: 0x008107b4 │ │ │ │ addseq lr, r8, ip, ror r1 │ │ │ │ ldrsbeq lr, [r8], r4 │ │ │ │ addseq lr, r8, r4, lsr r0 │ │ │ │ addseq sp, r8, r8, ror pc │ │ │ │ addseq sp, r8, r8, asr #29 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, ip, ip, asr #27 │ │ │ │ + rsbeq ip, ip, ip, ror #28 │ │ │ │ umullseq sp, r8, ip, sp │ │ │ │ addseq sp, r8, r4, asr sp │ │ │ │ - strheq ip, [ip], #-204 @ 0xffffff34 @ │ │ │ │ - addeq r0, r1, r0, asr #4 │ │ │ │ - rsbeq ip, ip, ip, lsr fp │ │ │ │ - rsbeq ip, ip, r8, lsr ip │ │ │ │ + rsbeq ip, ip, ip, asr sp │ │ │ │ + addeq r0, r1, r0, ror #5 │ │ │ │ + ldrdeq ip, [ip], #-188 @ 0xffffff44 @ │ │ │ │ + ldrdeq ip, [ip], #-200 @ 0xffffff38 @ │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ cmp r2, #8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -217422,15 +217422,15 @@ │ │ │ │ strb r3, [r5, #105] @ 0x69 │ │ │ │ mov r0, r5 │ │ │ │ bl 31b85c │ │ │ │ ldrb r3, [r5, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 31cf6c │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ - bl 8ac5b8 │ │ │ │ + bl 8ac660 │ │ │ │ b 31cf6c │ │ │ │ ldr r3, [pc, #412] @ 31d264 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31cf80 │ │ │ │ ldr r3, [pc, #396] @ 31d268 │ │ │ │ @@ -217446,22 +217446,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 31d270 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31cf80 │ │ │ │ ldr r3, [r5, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge 31d16c │ │ │ │ ldrb r7, [r5, #106] @ 0x6a │ │ │ │ tst r7, #15 │ │ │ │ mov r8, r7 │ │ │ │ @@ -217475,15 +217475,15 @@ │ │ │ │ bl 31bc94 │ │ │ │ b 31d148 │ │ │ │ ldrb r7, [r5, #96] @ 0x60 │ │ │ │ mov r8, r7 │ │ │ │ b 31cf6c │ │ │ │ add r7, r5, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9971e8 │ │ │ │ + bl 997290 │ │ │ │ cmp r0, #0 │ │ │ │ movne r8, #0 │ │ │ │ movne r7, r8 │ │ │ │ beq 31d210 │ │ │ │ ldr r3, [r5, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 31d1dc │ │ │ │ @@ -217493,31 +217493,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #224] @ 0xe0 │ │ │ │ b 31d0a0 │ │ │ │ ldr r0, [pc, #168] @ 31d274 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31cf80 │ │ │ │ mov r0, #1 │ │ │ │ ldr r9, [r5, #220] @ 0xdc │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldrd r2, [r5, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r9 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl 9b1558 │ │ │ │ + bl 9b1600 │ │ │ │ b 31d1b8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 996e50 │ │ │ │ + bl 996ef8 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b 31d1a0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 31d278 │ │ │ │ ldr r1, [pc, #72] @ 31d27c │ │ │ │ ldr r0, [pc, #72] @ 31d280 │ │ │ │ @@ -217526,29 +217526,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq sp, r8, r8, lsr #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0098dbf0 │ │ │ │ - addeq r0, r1, fp, asr #2 │ │ │ │ + addeq r0, r1, fp, ror #3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq sp, r8, r4, fp │ │ │ │ andeq r4, r0, r4, asr r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq ip, [ip], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq ip, ip, ip, lsl #19 │ │ │ │ - addeq pc, r0, ip, ror #28 │ │ │ │ - rsbeq ip, ip, r8, ror #14 │ │ │ │ - rsbeq ip, ip, r4, ror #16 │ │ │ │ + @ instruction: 0x006cca90 │ │ │ │ + rsbeq ip, ip, ip, lsr #20 │ │ │ │ + addeq pc, r0, ip, lsl #30 │ │ │ │ + rsbeq ip, ip, r8, lsl #16 │ │ │ │ + rsbeq ip, ip, r4, lsl #18 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ ldr r0, [pc, #4] @ 31d294 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r8, sl, r0, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #456] @ 31d478 │ │ │ │ ldr r2, [pc, #456] @ 31d47c │ │ │ │ @@ -217557,27 +217557,27 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #420] @ 31d484 │ │ │ │ ldr r1, [pc, #420] @ 31d488 │ │ │ │ add r4, r4, #12 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #400] @ 31d48c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ cmn r3, #1 │ │ │ │ add r9, r0, #120 @ 0x78 │ │ │ │ bne 31d32c │ │ │ │ ldr r3, [pc, #364] @ 31d490 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -217615,36 +217615,36 @@ │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r4, #236] @ 0xec │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #0 │ │ │ │ - bl 74d88c │ │ │ │ + bl 74d934 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #3 │ │ │ │ - bl 74d814 │ │ │ │ + bl 74d8bc │ │ │ │ ldr r3, [pc, #200] @ 31d4ac │ │ │ │ ldr r2, [pc, #200] @ 31d4b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ add r5, r4, #368 @ 0x170 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, #8 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrh r2, [r4, #108] @ 0x6c │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3a4f78 │ │ │ │ ldr r3, [pc, #128] @ 31d4b4 │ │ │ │ @@ -217654,40 +217654,40 @@ │ │ │ │ mov lr, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq pc, r0, ip, asr lr @ │ │ │ │ - strdeq r7, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ - @ instruction: 0x006c7394 │ │ │ │ - ldrdeq ip, [ip], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq ip, ip, r8, ror #19 │ │ │ │ + strdeq pc, [r0], ip │ │ │ │ + @ instruction: 0x006c7490 │ │ │ │ + rsbeq r7, ip, r4, lsr r4 │ │ │ │ + rsbeq ip, ip, r4, ror sl │ │ │ │ + rsbeq ip, ip, r8, lsl #21 │ │ │ │ addseq sp, r8, r4, lsr #16 │ │ │ │ adceq pc, r5, ip, ror #9 │ │ │ │ - ldrdeq pc, [r0], r4 │ │ │ │ - @ instruction: 0x0080fdb4 │ │ │ │ + addeq pc, r0, r4, ror lr @ │ │ │ │ + addeq pc, r0, r4, asr lr @ │ │ │ │ umlaleq pc, r5, r0, r4 @ │ │ │ │ - addeq pc, r0, ip, ror sp @ │ │ │ │ - rsbeq sl, fp, r4, lsl #7 │ │ │ │ - @ instruction: 0x00757894 │ │ │ │ - strdeq ip, [ip], #-136 @ 0xffffff78 @ │ │ │ │ + addeq pc, r0, ip, lsl lr @ │ │ │ │ + rsbeq sl, fp, r4, lsr #8 │ │ │ │ + rsbseq r7, r5, r4, lsr r9 │ │ │ │ + @ instruction: 0x006cc998 │ │ │ │ andeq r1, r0, r4, lsl #15 │ │ │ │ - ldrdeq pc, [r0], r8 │ │ │ │ - rsbeq ip, ip, ip, lsr #17 │ │ │ │ - rsbeq ip, ip, ip, ror r8 │ │ │ │ + addeq pc, r0, r8, ror sp @ │ │ │ │ + rsbeq ip, ip, ip, asr #18 │ │ │ │ + rsbeq ip, ip, ip, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #180] @ 31d58c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -217695,55 +217695,55 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #164] @ 31d590 │ │ │ │ ldr r1, [pc, #164] @ 31d594 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #144] @ 31d598 │ │ │ │ ldr r1, [pc, #144] @ 31d59c │ │ │ │ add r5, r5, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #112] @ 31d5a0 │ │ │ │ ldr lr, [pc, #112] @ 31d5a4 │ │ │ │ ldr ip, [pc, #112] @ 31d5a8 │ │ │ │ ldr r1, [pc, #112] @ 31d5ac │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str lr, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ str ip, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq pc, r0, r0, asr #24 │ │ │ │ - rsbeq sl, fp, ip, lsr r2 │ │ │ │ - rsbseq r7, r5, r8, asr #14 │ │ │ │ - rsbeq r5, ip, r4, lsl #26 │ │ │ │ - rsbeq r5, ip, r8, ror #25 │ │ │ │ + addeq pc, r0, r0, ror #25 │ │ │ │ + ldrdeq sl, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r7, r5, r8, ror #15 │ │ │ │ + rsbeq r5, ip, r4, lsr #27 │ │ │ │ + rsbeq r5, ip, r8, lsl #27 │ │ │ │ addeq r8, sl, r4, ror #10 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0x009666d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -217755,42 +217755,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 31d648 │ │ │ │ ldr r1, [pc, #108] @ 31d64c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #88] @ 31d650 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ add r6, r0, #120 @ 0x78 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ ldr r2, [pc, #56] @ 31d654 │ │ │ │ ldr r1, [pc, #56] @ 31d658 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c3f0 │ │ │ │ - addeq pc, r0, r0, asr fp @ │ │ │ │ - rsbeq ip, ip, r4, ror #13 │ │ │ │ - strdeq ip, [ip], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq ip, ip, r4, ror #13 │ │ │ │ - rsbeq sl, fp, ip, lsl #2 │ │ │ │ - rsbseq r7, r5, ip, lsl r6 │ │ │ │ + b 74c498 │ │ │ │ + strdeq pc, [r0], r0 │ │ │ │ + rsbeq ip, ip, r4, lsl #15 │ │ │ │ + @ instruction: 0x006cc794 │ │ │ │ + rsbeq ip, ip, r4, lsl #15 │ │ │ │ + rsbeq sl, fp, ip, lsr #3 │ │ │ │ + ldrheq r7, [r5], #-108 @ 0xffffff94 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #308] @ 31d7a8 │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [pc, #304] @ 31d7ac │ │ │ │ @@ -217798,15 +217798,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #12 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r5, r0 │ │ │ │ bl 2ebd10 │ │ │ │ ldrh r2, [r5, #108] @ 0x6c │ │ │ │ mov r1, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r2 │ │ │ │ @@ -217866,23 +217866,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8c40 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2e8c40 │ │ │ │ - umulleq pc, r0, ip, sl @ │ │ │ │ - rsbeq ip, ip, r4, lsr r6 │ │ │ │ - rsbeq ip, ip, r8, asr #12 │ │ │ │ - rsbeq ip, ip, r8, lsr #12 │ │ │ │ - rsbeq ip, ip, r0, lsr #12 │ │ │ │ - rsbeq sl, ip, r8, lsr r8 │ │ │ │ - strdeq ip, [ip], #-12 @ │ │ │ │ - ldrdeq ip, [ip], #-12 @ │ │ │ │ - ldrdeq sl, [ip], #-112 @ 0xffffff90 @ │ │ │ │ + addeq pc, r0, ip, lsr fp @ │ │ │ │ + ldrdeq ip, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq ip, ip, r8, ror #13 │ │ │ │ + rsbeq ip, ip, r8, asr #13 │ │ │ │ + rsbeq ip, ip, r0, asr #13 │ │ │ │ + ldrdeq sl, [ip], #-136 @ 0xffffff78 @ │ │ │ │ + @ instruction: 0x006cc19c │ │ │ │ + rsbeq ip, ip, ip, ror r1 │ │ │ │ + rsbeq sl, ip, r0, ror r8 │ │ │ │ │ │ │ │ 0031d7cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr fp, [pc, #308] @ 31d918 │ │ │ │ @@ -217914,20 +217914,20 @@ │ │ │ │ ldr r2, [pc, #216] @ 31d924 │ │ │ │ ldr r1, [pc, #216] @ 31d928 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #192] @ 31d92c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ ldr r1, [pc, #176] @ 31d930 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ bl 337a50 │ │ │ │ ldr r3, [pc, #160] @ 31d934 │ │ │ │ mov r1, r9 │ │ │ │ @@ -217961,27 +217961,27 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #179 @ 0xb3 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq sp, r8, r4, lsr r3 │ │ │ │ - addeq pc, r0, ip, lsl #18 │ │ │ │ - rsbeq ip, ip, r8, asr #9 │ │ │ │ - ldrdeq r9, [fp], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r7, r5, r8, ror #7 │ │ │ │ - ldrheq r0, [r6], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r2, r6, r0, lsr #9 │ │ │ │ + addeq pc, r0, ip, lsr #19 │ │ │ │ + rsbeq ip, ip, r8, ror #10 │ │ │ │ + rsbeq r9, fp, r8, ror pc │ │ │ │ + rsbseq r7, r5, r8, lsl #9 │ │ │ │ + rsbseq r0, r6, ip, asr r9 │ │ │ │ + rsbseq r2, r6, r0, asr #10 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - addeq pc, r0, ip, lsr r8 @ │ │ │ │ - rsbeq ip, ip, r0, ror #7 │ │ │ │ - rsbeq ip, ip, r4, asr #8 │ │ │ │ - addeq pc, r0, r8, lsl r8 @ │ │ │ │ - strheq ip, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq ip, ip, ip, lsr #8 │ │ │ │ + ldrdeq pc, [r0], ip │ │ │ │ + rsbeq ip, ip, r0, lsl #9 │ │ │ │ + rsbeq ip, ip, r4, ror #9 │ │ │ │ + @ instruction: 0x0080f8b8 │ │ │ │ + rsbeq ip, ip, ip, asr r4 │ │ │ │ + rsbeq ip, ip, ip, asr #9 │ │ │ │ │ │ │ │ 0031d950 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #80] @ 31d9b8 │ │ │ │ @@ -217992,27 +217992,27 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r0, #368 @ 0x170 │ │ │ │ str r4, [r1, #108] @ 0x6c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 70e9f4 │ │ │ │ - addeq pc, r0, r8, lsr #15 │ │ │ │ - rsbeq ip, ip, r4, asr r3 │ │ │ │ - rsbeq ip, ip, r0, asr #6 │ │ │ │ + b 70ea9c │ │ │ │ + addeq pc, r0, r8, asr #16 │ │ │ │ + strdeq ip, [ip], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq ip, ip, r0, ror #7 │ │ │ │ │ │ │ │ 0031d9c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 31da18 │ │ │ │ @@ -218022,47 +218022,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #368 @ 0x170 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 70e8d4 │ │ │ │ - addeq pc, r0, r4, lsr r7 @ │ │ │ │ - ldrdeq ip, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq ip, ip, r4, ror #5 │ │ │ │ + b 70e97c │ │ │ │ + ldrdeq pc, [r0], r4 │ │ │ │ + rsbeq ip, ip, r0, ror r3 │ │ │ │ + rsbeq ip, ip, r4, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 31da34 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f80 │ │ │ │ + b 754028 │ │ │ │ ldrdeq r8, [sl], r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 31dac0 │ │ │ │ ldr r2, [pc, #112] @ 31dac4 │ │ │ │ ldr r1, [pc, #112] @ 31dac8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #84] @ 31dacc │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [pc, #68] @ 31dad0 │ │ │ │ ldr r2, [pc, #68] @ 31dad4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -218070,17 +218070,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq pc, r0, r4, asr r7 @ │ │ │ │ - rsbeq r9, fp, r4, asr #25 │ │ │ │ - ldrsbeq r7, [r5], #-20 @ 0xffffffec @ │ │ │ │ + strdeq pc, [r0], r4 │ │ │ │ + rsbeq r9, fp, r4, ror #26 │ │ │ │ + rsbseq r7, r5, r4, ror r2 │ │ │ │ @ instruction: 0x009662b0 │ │ │ │ addeq r8, sl, r8, ror r0 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -218092,15 +218092,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #96] @ 31db68 │ │ │ │ ldr r1, [pc, #96] @ 31db6c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r6, [pc, #76] @ 31db70 │ │ │ │ ldr r2, [pc, #76] @ 31db74 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r1, [r1] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -218111,17 +218111,17 @@ │ │ │ │ orr r2, r2, r5, lsr ip │ │ │ │ lsr r3, r5, r3 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [sp, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ - @ instruction: 0x0080f6bc │ │ │ │ - rsbeq ip, ip, r4, asr #4 │ │ │ │ - rsbeq ip, ip, ip, asr r2 │ │ │ │ + addeq pc, r0, ip, asr r7 @ │ │ │ │ + rsbeq ip, ip, r4, ror #5 │ │ │ │ + strdeq ip, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ @ instruction: 0x0098cff8 │ │ │ │ andeq r1, r0, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #136] @ 31dc18 │ │ │ │ @@ -218133,15 +218133,15 @@ │ │ │ │ ldr r2, [pc, #116] @ 31dc1c │ │ │ │ ldr r1, [pc, #116] @ 31dc20 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r7, [pc, #92] @ 31dc24 │ │ │ │ ldr r2, [pc, #92] @ 31dc28 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ @@ -218156,17 +218156,17 @@ │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov ip, #0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ - addeq pc, r0, ip, lsl r6 @ │ │ │ │ - rsbeq ip, ip, r4, lsr #3 │ │ │ │ - rsbeq ip, ip, r0, asr #3 │ │ │ │ + @ instruction: 0x0080f6bc │ │ │ │ + rsbeq ip, ip, r4, asr #4 │ │ │ │ + rsbeq ip, ip, r0, ror #4 │ │ │ │ addseq ip, r8, r4, asr pc │ │ │ │ andeq r1, r0, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 31dcc0 │ │ │ │ @@ -218176,42 +218176,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 31dcc4 │ │ │ │ ldr r1, [pc, #108] @ 31dcc8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #88] @ 31dccc │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r4, r4, #28 │ │ │ │ add r6, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ ldr r2, [pc, #56] @ 31dcd0 │ │ │ │ ldr r1, [pc, #56] @ 31dcd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c3f0 │ │ │ │ - addeq pc, r0, r8, ror #10 │ │ │ │ - strdeq ip, [ip], #-8 @ │ │ │ │ - rsbeq ip, ip, r0, lsl r1 │ │ │ │ - rsbeq ip, ip, r8, rrx │ │ │ │ - @ instruction: 0x006b9a90 │ │ │ │ - rsbseq r6, r5, r0, lsr #31 │ │ │ │ + b 74c498 │ │ │ │ + addeq pc, r0, r8, lsl #12 │ │ │ │ + @ instruction: 0x006cc198 │ │ │ │ + strheq ip, [ip], #-16 @ │ │ │ │ + rsbeq ip, ip, r8, lsl #2 │ │ │ │ + rsbeq r9, fp, r0, lsr fp │ │ │ │ + rsbseq r7, r5, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #308] @ 31de24 │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -218220,28 +218220,28 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #268] @ 31de30 │ │ │ │ ldr r1, [pc, #268] @ 31de34 │ │ │ │ add ip, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 74d88c │ │ │ │ + bl 74d934 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31dd78 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -218268,42 +218268,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r6 │ │ │ │ bl 338ea4 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r1, r4, #868 @ 0x364 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 338da4 │ │ │ │ - @ instruction: 0x0080f4bc │ │ │ │ - rsbeq ip, ip, ip, asr #32 │ │ │ │ - rsbeq ip, ip, r8, rrx │ │ │ │ - rsbeq r9, fp, r0, lsl #20 │ │ │ │ - rsbseq r6, r5, r0, lsl pc │ │ │ │ + addeq pc, r0, ip, asr r5 @ │ │ │ │ + rsbeq ip, ip, ip, ror #1 │ │ │ │ + rsbeq ip, ip, r8, lsl #2 │ │ │ │ + rsbeq r9, fp, r0, lsr #21 │ │ │ │ + ldrheq r6, [r5], #-240 @ 0xffffff10 @ │ │ │ │ addeq r7, sl, r4, lsl #27 │ │ │ │ - rsbeq fp, ip, r0, lsr #30 │ │ │ │ - rsbeq sl, ip, r8, asr #9 │ │ │ │ - ldrdeq sl, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq fp, ip, r0, asr #31 │ │ │ │ + rsbeq sl, ip, r8, ror #10 │ │ │ │ + rsbeq sl, ip, ip, ror r5 │ │ │ │ │ │ │ │ 0031de48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #480] @ 31e040 │ │ │ │ @@ -218311,143 +218311,143 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [pc, #472] @ 31e044 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 74d520 │ │ │ │ + bl 74d5c8 │ │ │ │ ldr r2, [pc, #448] @ 31e048 │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r7, [pc, #424] @ 31e04c │ │ │ │ ldr r6, [pc, #424] @ 31e050 │ │ │ │ add r8, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr fp, [pc, #392] @ 31e054 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #376] @ 31e058 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b9d8 │ │ │ │ + bl 74ba80 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #340] @ 31e05c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #304] @ 31e060 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 337a50 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #2 │ │ │ │ - bl 74d814 │ │ │ │ + bl 74d8bc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r7, [pc, #232] @ 31e064 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #228] @ 31e068 │ │ │ │ ldr r6, [pc, #228] @ 31e06c │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b9d8 │ │ │ │ + bl 74ba80 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #184] @ 31e070 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 33935c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ bl 338ae4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #0 │ │ │ │ bl 338f28 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq fp, ip, r0, lsl pc │ │ │ │ - addeq pc, r0, r4, lsr r3 @ │ │ │ │ - rsbeq fp, ip, r0, asr #29 │ │ │ │ - rsbeq r9, fp, r0, lsl #17 │ │ │ │ - @ instruction: 0x00756d90 │ │ │ │ + strheq fp, [ip], #-240 @ 0xffffff10 @ │ │ │ │ + ldrdeq pc, [r0], r4 │ │ │ │ + rsbeq fp, ip, r0, ror #30 │ │ │ │ + rsbeq r9, fp, r0, lsr #18 │ │ │ │ + rsbseq r6, r5, r0, lsr lr │ │ │ │ addseq ip, r8, r4, asr ip │ │ │ │ - @ instruction: 0x006cbe9c │ │ │ │ - rsbeq fp, ip, ip, ror ip │ │ │ │ - ldrsheq r1, [r6], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq sl, ip, r8, lsl #6 │ │ │ │ - rsbeq ip, ip, r4, asr pc │ │ │ │ - rsbeq sl, ip, ip, lsl r3 │ │ │ │ + rsbeq fp, ip, ip, lsr pc │ │ │ │ + rsbeq fp, ip, ip, lsl sp │ │ │ │ + @ instruction: 0x00761e90 │ │ │ │ + rsbeq sl, ip, r8, lsr #7 │ │ │ │ + strdeq ip, [ip], #-244 @ 0xffffff0c @ │ │ │ │ + strheq sl, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ ldr r0, [pc, #4] @ 31e080 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r7, sl, r4, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #224] @ 31e180 │ │ │ │ @@ -218458,18 +218458,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 74d88c │ │ │ │ + bl 74d934 │ │ │ │ ldr r7, [pc, #172] @ 31e18c │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31e108 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -218496,27 +218496,27 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #248 @ 0xf8 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 43e2f0 │ │ │ │ - addeq pc, r0, r4, lsr r1 @ │ │ │ │ - rsbeq r9, fp, r4, ror r6 │ │ │ │ - rsbseq r6, r5, r0, lsl #23 │ │ │ │ + ldrdeq pc, [r0], r4 │ │ │ │ + rsbeq r9, fp, r4, lsl r7 │ │ │ │ + rsbseq r6, r5, r0, lsr #24 │ │ │ │ addseq ip, r8, r0, asr #20 │ │ │ │ - rsbeq fp, ip, ip, lsr #23 │ │ │ │ + rsbeq fp, ip, ip, asr #24 │ │ │ │ andeq r1, r0, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 31e27c │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -218525,25 +218525,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 31e280 │ │ │ │ ldr r1, [pc, #188] @ 31e284 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #168] @ 31e288 │ │ │ │ ldr r1, [pc, #168] @ 31e28c │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #136] @ 31e290 │ │ │ │ ldr r3, [pc, #136] @ 31e294 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -218555,31 +218555,31 @@ │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ mov r1, #1792 @ 0x700 │ │ │ │ strh r1, [r0, #114] @ 0x72 │ │ │ │ ldr r1, [pc, #92] @ 31e2a0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq pc, r0, r0, lsr r0 @ │ │ │ │ - rsbeq r9, fp, r4, ror #10 │ │ │ │ - rsbseq r6, r5, r0, ror sl │ │ │ │ - rsbeq r5, ip, r4, asr sp │ │ │ │ - rsbeq pc, fp, ip, ror r1 @ │ │ │ │ + ldrdeq pc, [r0], r0 │ │ │ │ + rsbeq r9, fp, r4, lsl #12 │ │ │ │ + rsbseq r6, r5, r0, lsl fp │ │ │ │ + strdeq r5, [ip], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq pc, fp, ip, lsl r2 @ │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ strdeq r7, [sl], r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r1, r2, r6, lsr fp │ │ │ │ @ instruction: 0x00965bb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -218592,23 +218592,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ - bl 754604 │ │ │ │ - bl 74d9f0 │ │ │ │ + bl 7546ac │ │ │ │ + bl 74da98 │ │ │ │ ldr r0, [r4, #1860] @ 0x744 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7506d8 │ │ │ │ - addeq lr, r0, ip, lsl pc │ │ │ │ - rsbeq r9, fp, ip, asr r4 │ │ │ │ - rsbseq r6, r5, ip, ror #18 │ │ │ │ + b 750780 │ │ │ │ + @ instruction: 0x0080efbc │ │ │ │ + strdeq r9, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r6, r5, ip, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #120] @ 31e394 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -218616,52 +218616,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #104] @ 31e398 │ │ │ │ ldr r1, [pc, #104] @ 31e39c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #84] @ 31e3a0 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ ldr r2, [pc, #56] @ 31e3a4 │ │ │ │ ldr r1, [pc, #56] @ 31e3a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c3f0 │ │ │ │ - addeq lr, r0, r4, asr #29 │ │ │ │ - rsbeq fp, ip, r8, asr sl │ │ │ │ - rsbeq fp, ip, r8, ror #20 │ │ │ │ - @ instruction: 0x006cb990 │ │ │ │ - strheq r9, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq r6, r5, ip, asr #17 │ │ │ │ + b 74c498 │ │ │ │ + addeq lr, r0, r4, ror #30 │ │ │ │ + strdeq fp, [ip], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq fp, ip, r8, lsl #22 │ │ │ │ + rsbeq fp, ip, r0, lsr sl │ │ │ │ + rsbeq r9, fp, ip, asr r4 │ │ │ │ + rsbseq r6, r5, ip, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 31e3d8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r7, sl, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 31e4c0 │ │ │ │ ldr r2, [pc, #204] @ 31e4c4 │ │ │ │ @@ -218669,25 +218669,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #172] @ 31e4cc │ │ │ │ ldr r1, [pc, #172] @ 31e4d0 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #140] @ 31e4d4 │ │ │ │ ldr r2, [pc, #140] @ 31e4d8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 31e4dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -218700,31 +218700,31 @@ │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq lr, r0, ip, lsl lr │ │ │ │ - rsbeq r9, fp, r4, lsr #6 │ │ │ │ - rsbseq r6, r5, r4, lsr r8 │ │ │ │ - rsbeq r5, ip, r4, lsl fp │ │ │ │ - rsbeq lr, fp, ip, lsr pc │ │ │ │ + @ instruction: 0x0080eebc │ │ │ │ + rsbeq r9, fp, r4, asr #7 │ │ │ │ + ldrsbeq r6, [r5], #-132 @ 0xffffff7c @ │ │ │ │ + strheq r5, [ip], #-180 @ 0xffffff4c @ │ │ │ │ + ldrdeq lr, [fp], #-252 @ 0xffffff04 @ │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ addeq r7, sl, r0, lsl r8 │ │ │ │ andeq r1, r3, r6, lsr fp │ │ │ │ addseq r5, r6, r0, asr sl │ │ │ │ add r1, r1, #900 @ 0x384 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -218751,16 +218751,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #89 @ 0x59 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ - ldrdeq lr, [r0], r8 │ │ │ │ - rsbeq fp, ip, ip, ror #16 │ │ │ │ + addeq lr, r0, r8, ror sp │ │ │ │ + rsbeq fp, ip, ip, lsl #18 │ │ │ │ ldr r3, [r0, #1912] @ 0x778 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -218783,19 +218783,19 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754604 │ │ │ │ - bl 74d9f0 │ │ │ │ + bl 7546ac │ │ │ │ + bl 74da98 │ │ │ │ add r1, r4, #248 @ 0xf8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 70e674 │ │ │ │ + bl 70e71c │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ bl 248b04 │ │ │ │ ldr r3, [r6, #1912] @ 0x778 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ bhi 31e5c8 │ │ │ │ @@ -218803,35 +218803,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq lr, r0, r8, ror ip │ │ │ │ - rsbeq r9, fp, ip, ror r1 │ │ │ │ - rsbseq r6, r5, ip, lsl #13 │ │ │ │ + addeq lr, r0, r8, lsl sp │ │ │ │ + rsbeq r9, fp, ip, lsl r2 │ │ │ │ + rsbseq r6, r5, ip, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #500] @ 31e854 │ │ │ │ ldr r2, [pc, #500] @ 31e858 │ │ │ │ ldr r1, [pc, #500] @ 31e85c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr fp, [pc, #472] @ 31e860 │ │ │ │ add fp, pc, fp │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq 31e82c │ │ │ │ cmp r3, #4 │ │ │ │ moveq r0, #32 │ │ │ │ @@ -218848,15 +218848,15 @@ │ │ │ │ add r3, r5, #1744 @ 0x6d0 │ │ │ │ mov r6, r3 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 707568 │ │ │ │ + bl 707610 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 43e2f0 │ │ │ │ ldr r3, [pc, #360] @ 31e868 │ │ │ │ add r8, r5, #1904 @ 0x770 │ │ │ │ @@ -218879,18 +218879,18 @@ │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ - bl 74d88c │ │ │ │ + bl 74d934 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31e840 │ │ │ │ ldr r0, [pc, #248] @ 31e874 │ │ │ │ add r6, r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -218907,21 +218907,21 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, r3 │ │ │ │ add r0, r4, #248 @ 0xf8 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r9, r9, #8 │ │ │ │ adc r8, r8, #0 │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [r5, #1912] @ 0x778 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -218941,23 +218941,23 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 31e6a8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 31e564 │ │ │ │ bl 31e524 │ │ │ │ - @ instruction: 0x0080ebb4 │ │ │ │ - rsbeq r5, ip, r8, asr #17 │ │ │ │ - strdeq lr, [fp], #-192 @ 0xffffff40 @ │ │ │ │ + addeq lr, r0, r4, asr ip │ │ │ │ + rsbeq r5, ip, r8, ror #18 │ │ │ │ + @ instruction: 0x006bed90 │ │ │ │ umullseq ip, r8, r8, r4 │ │ │ │ - rsbeq fp, ip, r0, lsl #14 │ │ │ │ - addeq lr, r0, r8, lsl fp │ │ │ │ - rsbeq r9, fp, r4, lsl r0 │ │ │ │ - rsbseq r6, r5, r8, lsl r5 │ │ │ │ - rsbeq fp, ip, r8, asr r6 │ │ │ │ + rsbeq fp, ip, r0, lsr #15 │ │ │ │ + @ instruction: 0x0080ebb8 │ │ │ │ + strheq r9, [fp], #-4 @ │ │ │ │ + ldrheq r6, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ + strdeq fp, [ip], #-104 @ 0xffffff98 @ │ │ │ │ andeq r1, r0, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 31e964 │ │ │ │ ldr r2, [pc, #208] @ 31e968 │ │ │ │ @@ -218965,25 +218965,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #176] @ 31e970 │ │ │ │ ldr r1, [pc, #176] @ 31e974 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #144] @ 31e978 │ │ │ │ ldr r3, [pc, #144] @ 31e97c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 31e980 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -218997,31 +218997,31 @@ │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq lr, r0, ip, ror r9 │ │ │ │ - rsbeq r8, fp, r4, lsl #29 │ │ │ │ - @ instruction: 0x00756394 │ │ │ │ - rsbeq r5, ip, r4, ror r6 │ │ │ │ - @ instruction: 0x006bea9c │ │ │ │ + addeq lr, r0, ip, lsl sl │ │ │ │ + rsbeq r8, fp, r4, lsr #30 │ │ │ │ + rsbseq r6, r5, r4, lsr r4 │ │ │ │ + rsbeq r5, ip, r4, lsl r7 │ │ │ │ + rsbeq lr, fp, ip, lsr fp │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ addeq r7, sl, r4, ror r3 │ │ │ │ @ instruction: 0x009655d8 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ andeq r1, r4, r6, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -219036,23 +219036,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldrh r8, [r0, #110] @ 0x6e │ │ │ │ cmp r8, #3 │ │ │ │ beq 31ea8c │ │ │ │ cmp r8, #4 │ │ │ │ bne 31ea94 │ │ │ │ ldr fp, [pc, #148] @ 31eaa4 │ │ │ │ ldr sl, [pc, #148] @ 31eaa8 │ │ │ │ @@ -219063,22 +219063,22 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ - bl 7503f8 │ │ │ │ + bl 7504a0 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ cmp r4, r8 │ │ │ │ add r6, r6, #32 │ │ │ │ add r5, r5, #416 @ 0x1a0 │ │ │ │ bne 31ea2c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -219086,31 +219086,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, #2 │ │ │ │ b 31ea08 │ │ │ │ bl 31e524 │ │ │ │ - addeq lr, r0, r0, ror r8 │ │ │ │ - rsbeq r5, ip, r4, lsl #11 │ │ │ │ - rsbeq lr, fp, ip, lsr #19 │ │ │ │ + addeq lr, r0, r0, lsl r9 │ │ │ │ + rsbeq r5, ip, r4, lsr #12 │ │ │ │ + rsbeq lr, fp, ip, asr #20 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - rsbeq fp, ip, r8, asr #7 │ │ │ │ - strheq fp, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq fp, ip, r8, ror #8 │ │ │ │ + rsbeq fp, ip, r8, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 31eadc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r7, sl, ip, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 31ebac │ │ │ │ ldr r2, [pc, #180] @ 31ebb0 │ │ │ │ @@ -219118,25 +219118,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #148] @ 31ebb8 │ │ │ │ ldr r1, [pc, #148] @ 31ebbc │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #116] @ 31ebc0 │ │ │ │ ldr r1, [pc, #116] @ 31ebc4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #108] @ 31ebc8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r0 │ │ │ │ @@ -219154,20 +219154,20 @@ │ │ │ │ str r0, [r3, #116] @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r3, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c1ac │ │ │ │ - addeq lr, r0, r4, lsl #15 │ │ │ │ - rsbeq r8, fp, r0, lsr #24 │ │ │ │ - rsbseq r6, r5, r0, lsr r1 │ │ │ │ - rsbeq fp, ip, r0, lsl #6 │ │ │ │ - rsbeq fp, ip, r0, lsr #6 │ │ │ │ + b 74c254 │ │ │ │ + addeq lr, r0, r4, lsr #16 │ │ │ │ + rsbeq r8, fp, r0, asr #25 │ │ │ │ + ldrsbeq r6, [r5], #-16 @ │ │ │ │ + rsbeq fp, ip, r0, lsr #7 │ │ │ │ + rsbeq fp, ip, r0, asr #7 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, ip, lsr fp │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ addseq r5, r6, r0, lsr #11 │ │ │ │ @@ -219190,15 +219190,15 @@ │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r6, [pc, #416] @ 31ede4 │ │ │ │ ldr r3, [pc, #416] @ 31ede8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -219218,15 +219218,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31edcc │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6ba458 │ │ │ │ + b 6ba500 │ │ │ │ ldr r2, [pc, #316] @ 31edf0 │ │ │ │ ldr r3, [pc, #288] @ 31edd8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -219247,15 +219247,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31edcc │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6ba3ec │ │ │ │ + b 6ba494 │ │ │ │ bl 248e64 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #184] @ 0xb8 │ │ │ │ b 31ec78 │ │ │ │ ldr r3, [pc, #192] @ 31edf8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -219275,46 +219275,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 31ee04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31ec5c │ │ │ │ ldr r0, [pc, #76] @ 31ee08 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31ec5c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq lr, r0, ip, lsl #13 │ │ │ │ + addeq lr, r0, ip, lsr #14 │ │ │ │ addseq fp, r8, ip, lsl pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq fp, ip, r8, lsl #4 │ │ │ │ - rsbeq fp, ip, r8, lsr #4 │ │ │ │ + rsbeq fp, ip, r8, lsr #5 │ │ │ │ + rsbeq fp, ip, r8, asr #5 │ │ │ │ @ instruction: 0x0098bed8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq fp, r8, ip, lr │ │ │ │ addseq fp, r8, r8, ror #28 │ │ │ │ addseq fp, r8, r8, lsr #28 │ │ │ │ andeq r4, r0, r0, lsr sl │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq fp, [ip], #-8 @ │ │ │ │ - ldrdeq fp, [ip], #-12 @ │ │ │ │ + rsbeq fp, ip, r8, asr r1 │ │ │ │ + rsbeq fp, ip, ip, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #508] @ 31f024 │ │ │ │ ldr r3, [pc, #508] @ 31f028 │ │ │ │ @@ -219331,21 +219331,21 @@ │ │ │ │ ldr r2, [pc, #476] @ 31f034 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r8, [pc, #448] @ 31f038 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8ac7f4 │ │ │ │ + bl 8ac89c │ │ │ │ cmp r0, #0 │ │ │ │ bne 31eed4 │ │ │ │ ldr r2, [pc, #420] @ 31f03c │ │ │ │ ldr r3, [pc, #396] @ 31f028 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -219360,52 +219360,52 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8ac014 │ │ │ │ + bl 8ac0bc │ │ │ │ ldr r3, [pc, #340] @ 31f040 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 31ef80 │ │ │ │ cmp r4, r6 │ │ │ │ movle r4, r6 │ │ │ │ ble 31ee90 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r3, [pc, #300] @ 31f044 │ │ │ │ ldr r2, [pc, #300] @ 31f048 │ │ │ │ ldr r1, [pc, #300] @ 31f04c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ bic r4, r6, r6, asr #31 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 31ee90 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6ba7ac │ │ │ │ + bl 6ba854 │ │ │ │ ldr r3, [r5, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 31ee90 │ │ │ │ ldr r2, [pc, #232] @ 31f050 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #20 │ │ │ │ - bl 8acedc │ │ │ │ + bl 8acf84 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ b 31ee90 │ │ │ │ ldr r3, [pc, #204] @ 31f054 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31eefc │ │ │ │ @@ -219423,120 +219423,120 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 31f060 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31eefc │ │ │ │ ldr r0, [pc, #88] @ 31f064 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31eefc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0098bcf4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq lr, r0, ip, lsr r4 │ │ │ │ - rsbeq fp, ip, r8, lsl #1 │ │ │ │ - rsbeq fp, ip, r0, ror r0 │ │ │ │ + ldrdeq lr, [r0], ip │ │ │ │ + rsbeq fp, ip, r8, lsr #2 │ │ │ │ + rsbeq fp, ip, r0, lsl r1 │ │ │ │ addseq fp, r8, r8, lsr #25 │ │ │ │ addseq fp, r8, r4, lsl #25 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq lr, r0, r8, ror #6 │ │ │ │ - rsbeq sl, ip, r0, lsl #30 │ │ │ │ - rsbeq sl, ip, ip, lsl pc │ │ │ │ + addeq lr, r0, r8, lsl #8 │ │ │ │ + rsbeq sl, ip, r0, lsr #31 │ │ │ │ + strheq sl, [ip], #-252 @ 0xffffff04 @ │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ andeq r1, r0, r4, lsl #30 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq sl, [ip], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq sl, ip, r0, lsr pc │ │ │ │ + @ instruction: 0x006caf9c │ │ │ │ + ldrdeq sl, [ip], #-240 @ 0xffffff10 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 31f0cc │ │ │ │ ldr r2, [pc, #76] @ 31f0d0 │ │ │ │ ldr r1, [pc, #76] @ 31f0d4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #92] @ 0x5c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq lr, r0, r0, lsl #4 │ │ │ │ - @ instruction: 0x006cad98 │ │ │ │ - strheq sl, [ip], #-216 @ 0xffffff28 @ │ │ │ │ + addeq lr, r0, r0, lsr #5 │ │ │ │ + rsbeq sl, ip, r8, lsr lr │ │ │ │ + rsbeq sl, ip, r8, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 31f124 │ │ │ │ ldr r2, [pc, #52] @ 31f128 │ │ │ │ ldr r1, [pc, #52] @ 31f12c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 8ac5b8 │ │ │ │ - umulleq lr, r0, r0, r1 │ │ │ │ - rsbeq sl, ip, r8, asr #27 │ │ │ │ - rsbeq sl, ip, r0, ror #27 │ │ │ │ + b 8ac660 │ │ │ │ + addeq lr, r0, r0, lsr r2 │ │ │ │ + rsbeq sl, ip, r8, ror #28 │ │ │ │ + rsbeq sl, ip, r0, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 31f178 │ │ │ │ ldr r2, [pc, #48] @ 31f17c │ │ │ │ ldr r1, [pc, #48] @ 31f180 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 6ba658 │ │ │ │ - addeq lr, r0, r8, lsr r1 │ │ │ │ - ldrdeq sl, [ip], #-192 @ 0xffffff40 @ │ │ │ │ - strdeq sl, [ip], #-192 @ 0xffffff40 @ │ │ │ │ + b 6ba700 │ │ │ │ + ldrdeq lr, [r0], r8 │ │ │ │ + rsbeq sl, ip, r0, ror sp │ │ │ │ + @ instruction: 0x006cad90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 31f1f4 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #84] @ 31f1f8 │ │ │ │ @@ -219546,60 +219546,60 @@ │ │ │ │ mov r4, #0 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r4 │ │ │ │ - bl 6ba7ac │ │ │ │ + bl 6ba854 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq lr, r0, r0, ror #1 │ │ │ │ - rsbeq sl, ip, ip, lsl #25 │ │ │ │ - rsbeq sl, ip, r4, ror ip │ │ │ │ + addeq lr, r0, r0, lsl #3 │ │ │ │ + rsbeq sl, ip, ip, lsr #26 │ │ │ │ + rsbeq sl, ip, r4, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 31f274 │ │ │ │ ldr r2, [pc, #92] @ 31f278 │ │ │ │ ldr r1, [pc, #92] @ 31f27c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r0, [r0, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31f268 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 248e64 │ │ │ │ - addeq lr, r0, r8, rrx │ │ │ │ - rsbeq sl, ip, r0, lsr #25 │ │ │ │ - strheq sl, [ip], #-200 @ 0xffffff38 @ │ │ │ │ + addeq lr, r0, r8, lsl #2 │ │ │ │ + rsbeq sl, ip, r0, asr #26 │ │ │ │ + rsbeq sl, ip, r8, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #324] @ 31f3dc │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -219615,15 +219615,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r7, [pc, #264] @ 31f3f0 │ │ │ │ ldr r3, [pc, #264] @ 31f3f4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -219638,15 +219638,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 31f3d8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6ba51c │ │ │ │ + b 6ba5c4 │ │ │ │ ldr r3, [pc, #184] @ 31f3fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31f300 │ │ │ │ ldr r3, [pc, #168] @ 31f400 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -219662,44 +219662,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31f408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31f300 │ │ │ │ ldr r0, [pc, #68] @ 31f40c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31f300 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq sp, r0, ip, ror #31 │ │ │ │ + addeq lr, r0, ip, lsl #1 │ │ │ │ addseq fp, r8, r0, ror r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sl, ip, r4, lsl #23 │ │ │ │ - rsbeq sl, ip, ip, asr fp │ │ │ │ + rsbeq sl, ip, r4, lsr #24 │ │ │ │ + strdeq sl, [ip], #-188 @ 0xffffff44 @ │ │ │ │ addseq fp, r8, r4, lsr r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq fp, r8, r4, lsl r8 │ │ │ │ andeq r2, r0, r0, asr #19 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sl, ip, r4, asr #23 │ │ │ │ - rsbeq sl, ip, r4, ror #23 │ │ │ │ + rsbeq sl, ip, r4, ror #24 │ │ │ │ + rsbeq sl, ip, r4, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #224] @ 31f508 │ │ │ │ ldr r2, [pc, #224] @ 31f50c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -219708,67 +219708,67 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #184] @ 31f514 │ │ │ │ ldr r1, [pc, #184] @ 31f518 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r2, [pc, #136] @ 31f51c │ │ │ │ ldr r1, [pc, #136] @ 31f520 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 31f4f4 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 31f4d4 │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 8fc950 │ │ │ │ + b 8fc9f8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add r0, r8, #152 @ 0x98 │ │ │ │ - bl 8acb34 │ │ │ │ + bl 8acbdc │ │ │ │ b 31f4b4 │ │ │ │ - addeq sp, r0, ip, asr lr │ │ │ │ - rsbeq sl, ip, ip, lsl #21 │ │ │ │ - rsbeq sl, ip, r4, lsr #21 │ │ │ │ - rsbeq r8, fp, ip, asr #5 │ │ │ │ - ldrsbeq r5, [r5], #-124 @ 0xffffff84 @ │ │ │ │ - @ instruction: 0x006ca990 │ │ │ │ - strheq sl, [ip], #-144 @ 0xffffff70 @ │ │ │ │ + strdeq sp, [r0], ip │ │ │ │ + rsbeq sl, ip, ip, lsr #22 │ │ │ │ + rsbeq sl, ip, r4, asr #22 │ │ │ │ + rsbeq r8, fp, ip, ror #6 │ │ │ │ + rsbseq r5, r5, ip, ror r8 │ │ │ │ + rsbeq sl, ip, r0, lsr sl │ │ │ │ + rsbeq sl, ip, r0, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #324] @ 31f680 │ │ │ │ ldr r7, [pc, #324] @ 31f684 │ │ │ │ ldr r6, [pc, #324] @ 31f688 │ │ │ │ @@ -219779,21 +219779,21 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ - bl 754604 │ │ │ │ - bl 754b08 │ │ │ │ + bl 7546ac │ │ │ │ + bl 754bb0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldrb r2, [r0, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 31f5f8 │ │ │ │ ldr r1, [pc, #240] @ 31f68c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -219802,15 +219802,15 @@ │ │ │ │ ldr r1, [pc, #224] @ 31f694 │ │ │ │ mov r3, #0 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8acd40 │ │ │ │ + bl 8acde8 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31f640 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -219828,37 +219828,37 @@ │ │ │ │ ldr r1, [pc, #136] @ 31f6a4 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 8acd40 │ │ │ │ + bl 8acde8 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31f5d8 │ │ │ │ bl 248e64 │ │ │ │ ldr r2, [pc, #92] @ 31f6a8 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8acedc │ │ │ │ + bl 8acf84 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq sp, r0, r4, asr #26 │ │ │ │ - ldrdeq sl, [ip], #-140 @ 0xffffff74 @ │ │ │ │ - strdeq sl, [ip], #-140 @ 0xffffff74 @ │ │ │ │ + addeq sp, r0, r4, ror #27 │ │ │ │ + rsbeq sl, ip, ip, ror r9 │ │ │ │ + @ instruction: 0x006ca99c │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffff5b4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @@ -219877,45 +219877,45 @@ │ │ │ │ add r3, r9, #44 @ 0x2c │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov sl, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr fp, [pc, #368] @ 31f870 │ │ │ │ ldr r1, [pc, #368] @ 31f874 │ │ │ │ add fp, pc, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ add r0, r9, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ add ip, r9, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r8, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 31f764 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 31f824 │ │ │ │ add r5, r7, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ac7f4 │ │ │ │ + bl 8ac89c │ │ │ │ cmp r0, #0 │ │ │ │ beq 31f804 │ │ │ │ ldrb r2, [r4, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 31f7cc │ │ │ │ ldr r1, [pc, #236] @ 31f878 │ │ │ │ mov r2, #1 │ │ │ │ @@ -219926,33 +219926,33 @@ │ │ │ │ ldr r1, [pc, #220] @ 31f880 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8acd40 │ │ │ │ + bl 8acde8 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 6ba3ec │ │ │ │ + b 6ba494 │ │ │ │ ldr ip, [pc, #176] @ 31f884 │ │ │ │ ldr r3, [pc, #176] @ 31f888 │ │ │ │ ldr r1, [pc, #176] @ 31f88c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [pc, #168] @ 31f890 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8acd40 │ │ │ │ + bl 8acde8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -219960,36 +219960,36 @@ │ │ │ │ ldr ip, [pc, #104] @ 31f894 │ │ │ │ add r3, r9, #120 @ 0x78 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x0080dbbc │ │ │ │ - rsbeq sl, ip, r4, asr r7 │ │ │ │ - rsbeq sl, ip, ip, ror r7 │ │ │ │ - rsbeq sl, ip, r8, asr #15 │ │ │ │ - rsbeq sl, ip, r0, ror #15 │ │ │ │ + addeq sp, r0, ip, asr ip │ │ │ │ + strdeq sl, [ip], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq sl, ip, ip, lsl r8 │ │ │ │ + rsbeq sl, ip, r8, ror #16 │ │ │ │ + rsbeq sl, ip, r0, lsl #17 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffff3ec │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - strheq sl, [ip], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq sl, ip, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #292] @ 31f9d4 │ │ │ │ ldr r2, [pc, #292] @ 31f9d8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -219998,33 +219998,33 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r7, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r8, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8ac7f4 │ │ │ │ + bl 8ac89c │ │ │ │ cmp r0, #0 │ │ │ │ beq 31f970 │ │ │ │ cmp r4, #0 │ │ │ │ beq 31f990 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r2, [pc, #212] @ 31f9e0 │ │ │ │ ldr r1, [pc, #212] @ 31f9e4 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #0 │ │ │ │ bne 31f93c │ │ │ │ ldr r3, [pc, #172] @ 31f9e8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -220035,15 +220035,15 @@ │ │ │ │ ldr r2, [pc, #156] @ 31f9f4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8acd40 │ │ │ │ + bl 8acde8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -220052,41 +220052,41 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 8acd40 │ │ │ │ + bl 8acde8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrdeq sp, [r0], r4 │ │ │ │ - rsbeq sl, ip, r4, lsl #12 │ │ │ │ - rsbeq sl, ip, ip, lsl r6 │ │ │ │ - rsbeq sl, ip, r4, lsl r5 │ │ │ │ - rsbeq sl, ip, r4, lsr r5 │ │ │ │ + addeq sp, r0, r4, ror sl │ │ │ │ + rsbeq sl, ip, r4, lsr #13 │ │ │ │ + strheq sl, [ip], #-108 @ 0xffffff94 @ │ │ │ │ + strheq sl, [ip], #-84 @ 0xffffffac @ │ │ │ │ + ldrdeq sl, [ip], #-84 @ 0xffffffac @ │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ ldr r0, [r0, #976] @ 0x3d0 │ │ │ │ cmp r0, #7 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 31fa1c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r6, sl, r4, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ @@ -220104,17 +220104,17 @@ │ │ │ │ bne 31fad4 │ │ │ │ bic r1, r1, #7 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r0, #988] @ 0x3dc │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 31faf0 │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl 8ac5b8 │ │ │ │ + bl 8ac660 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -220159,15 +220159,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 31fc00 │ │ │ │ ldr r3, [pc, #220] @ 31fc50 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ @@ -220178,28 +220178,28 @@ │ │ │ │ mov r6, #16 │ │ │ │ mov r7, #0 │ │ │ │ add r2, r3, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #760 @ 0x2f8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r3, [pc, #160] @ 31fc54 │ │ │ │ ldr r2, [pc, #160] @ 31fc58 │ │ │ │ ldr r1, [pc, #160] @ 31fc5c │ │ │ │ mov ip, #0 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ stmib sp, {r4, ip} │ │ │ │ str ip, [sp] │ │ │ │ - bl 8acd40 │ │ │ │ + bl 8acde8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -220208,64 +220208,64 @@ │ │ │ │ ldr r1, [pc, #88] @ 31fc64 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq sl, ip, r4, lsr r5 │ │ │ │ - ldrdeq sp, [r0], r0 │ │ │ │ - rsbeq sl, ip, r8, lsl #10 │ │ │ │ + ldrdeq sl, [ip], #-84 @ 0xffffffac @ │ │ │ │ + addeq sp, r0, r0, ror r8 │ │ │ │ + rsbeq sl, ip, r8, lsr #11 │ │ │ │ strdeq r6, [sl], r4 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0x006ca498 │ │ │ │ - rsbeq sl, ip, r8, ror r4 │ │ │ │ + rsbeq sl, ip, r8, lsr r5 │ │ │ │ + rsbeq sl, ip, r8, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 31fcdc │ │ │ │ ldr r2, [pc, #92] @ 31fce0 │ │ │ │ ldr r1, [pc, #92] @ 31fce4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #60] @ 31fce8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [pc, #48] @ 31fcec │ │ │ │ ldr r1, [pc, #48] @ 31fcf0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74c1ac │ │ │ │ - addeq sp, r0, ip, lsl #13 │ │ │ │ - @ instruction: 0x006b7a98 │ │ │ │ - rsbseq r4, r5, r0, lsr #31 │ │ │ │ + b 74c254 │ │ │ │ + addeq sp, r0, ip, lsr #14 │ │ │ │ + rsbeq r7, fp, r8, lsr fp │ │ │ │ + rsbseq r5, r5, r0, asr #32 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ addseq r4, r6, r0, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -220275,58 +220275,58 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r8, [pc, #100] @ 31fd9c │ │ │ │ ldr r7, [pc, #100] @ 31fda0 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r1, r5, #960 @ 0x3c0 │ │ │ │ bl 338da4 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r1, r5, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 338ea4 │ │ │ │ - strdeq sp, [r0], ip │ │ │ │ - rsbeq sl, ip, r0, lsr r3 │ │ │ │ - rsbeq sl, ip, r0, asr r3 │ │ │ │ - rsbeq r8, ip, r4, asr r5 │ │ │ │ - rsbeq r8, ip, r8, ror #10 │ │ │ │ + umulleq sp, r0, ip, r6 │ │ │ │ + ldrdeq sl, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ + strdeq sl, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ + strdeq r8, [ip], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r8, ip, r8, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 31fe28 │ │ │ │ ldr r2, [pc, #108] @ 31fe2c │ │ │ │ ldr r1, [pc, #108] @ 31fe30 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r0, #988] @ 0x3dc │ │ │ │ sub r1, r2, #8 │ │ │ │ bic r3, r3, #7 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ orr r3, r3, r1, lsl #1 │ │ │ │ @@ -220338,17 +220338,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq sp, r0, ip, asr #10 │ │ │ │ - rsbeq sl, ip, r4, lsl #5 │ │ │ │ - rsbeq sl, ip, r4, lsr #5 │ │ │ │ + addeq sp, r0, ip, ror #11 │ │ │ │ + rsbeq sl, ip, r4, lsr #6 │ │ │ │ + rsbeq sl, ip, r4, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #412] @ 31ffec │ │ │ │ ldr r1, [pc, #412] @ 31fff0 │ │ │ │ @@ -220387,15 +220387,15 @@ │ │ │ │ orrne r1, r1, #1 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r4, #988] @ 0x3dc │ │ │ │ bne 31ff60 │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 31ff68 │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldr r2, [pc, #256] @ 31fff8 │ │ │ │ ldr r3, [pc, #244] @ 31fff0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -220433,39 +220433,39 @@ │ │ │ │ bne 31ffcc │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ b 31febc │ │ │ │ add r1, sp, #3 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl 8ac030 │ │ │ │ + bl 8ac0d8 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r5, [r4, #984] @ 0x3d8 │ │ │ │ b 31febc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ str r5, [r4, #992] @ 0x3e0 │ │ │ │ b 31febc │ │ │ │ ldr r1, [pc, #44] @ 320000 │ │ │ │ ldr r0, [pc, #44] @ 320004 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #72 @ 0x48 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 31ff8c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq sl, r8, ip, asr #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq sl, r8, ip, ip │ │ │ │ addseq sl, r8, r4, lsr #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - addeq sp, r0, ip, lsr r3 │ │ │ │ - rsbeq sl, ip, r4, lsl r1 │ │ │ │ + ldrdeq sp, [r0], ip │ │ │ │ + strheq sl, [ip], #-20 @ 0xffffffec @ │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi 32006c │ │ │ │ ldr ip, [r0, #972] @ 0x3cc │ │ │ │ ldrb r1, [r1] │ │ │ │ add r3, r0, ip │ │ │ │ strb r1, [r3, #964] @ 0x3c4 │ │ │ │ @@ -220482,22 +220482,22 @@ │ │ │ │ orr r3, r3, #21 │ │ │ │ lsr r1, r1, #4 │ │ │ │ str ip, [r0, #972] @ 0x3cc │ │ │ │ str r2, [r0, #976] @ 0x3d0 │ │ │ │ str r3, [r0, #988] @ 0x3dc │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r0, [r0, #960] @ 0x3c0 │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ ldr r0, [pc, #4] @ 320078 │ │ │ │ add r0, pc, r0 │ │ │ │ b 24902c │ │ │ │ - @ instruction: 0x006ca098 │ │ │ │ + rsbeq sl, ip, r8, lsr r1 │ │ │ │ ldr r0, [pc, #4] @ 320088 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r5, sl, ip, ror sp │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 32009c │ │ │ │ add r0, pc, r0 │ │ │ │ b 338068 │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -220518,15 +220518,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r7, [pc, #1044] @ 320518 │ │ │ │ mov r1, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ mov r4, r0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -220618,15 +220618,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 3201f4 │ │ │ │ ldrd r0, [r4, #112] @ 0x70 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ eor r2, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r2, r2, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -220641,15 +220641,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 3201f4 │ │ │ │ ldr r3, [pc, #588] @ 320540 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r8, [r3] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ str r8, [r4, #96] @ 0x60 │ │ │ │ @@ -220664,15 +220664,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #82 @ 0x52 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 3201f4 │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -220701,28 +220701,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 3201f4 │ │ │ │ ldr r3, [pc, #376] @ 32055c │ │ │ │ ldr ip, [pc, #376] @ 320560 │ │ │ │ ldr lr, [r4, #128] @ 0x80 │ │ │ │ ldr r1, [pc, #372] @ 320564 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 3201f4 │ │ │ │ ldrb r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne 320248 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -220734,28 +220734,28 @@ │ │ │ │ ldr r1, [pc, #296] @ 32056c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 3201f4 │ │ │ │ ldr r3, [pc, #264] @ 320570 │ │ │ │ ldr ip, [pc, #264] @ 320574 │ │ │ │ ldr lr, [r4, #124] @ 0x7c │ │ │ │ ldr r1, [pc, #260] @ 320578 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 3201f4 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r6, [sp] │ │ │ │ @@ -220774,110 +220774,110 @@ │ │ │ │ ldr r1, [pc, #156] @ 320580 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 3201f4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - addeq sp, r0, r0, lsr #5 │ │ │ │ + addeq sp, r0, r0, asr #6 │ │ │ │ addseq sl, r8, ip, asr sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sl, ip, ip, asr r0 │ │ │ │ - rsbeq sl, ip, ip, lsr r0 │ │ │ │ + strdeq sl, [ip], #-12 @ │ │ │ │ + ldrdeq sl, [ip], #-12 @ │ │ │ │ addseq sl, r8, r8, lsl sl │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ addseq sl, r8, r0, lsr #18 │ │ │ │ - strdeq sp, [r0], r4 │ │ │ │ - rsbeq r9, ip, r0, lsl #30 │ │ │ │ - ldrdeq r9, [ip], #-236 @ 0xffffff14 @ │ │ │ │ - umulleq sp, r0, r8, r0 │ │ │ │ - rsbeq r9, ip, r4, ror #29 │ │ │ │ - rsbeq r9, ip, r0, lsl #29 │ │ │ │ + umulleq sp, r0, r4, r1 │ │ │ │ + rsbeq r9, ip, r0, lsr #31 │ │ │ │ + rsbeq r9, ip, ip, ror pc │ │ │ │ + addeq sp, r0, r8, lsr r1 │ │ │ │ + rsbeq r9, ip, r4, lsl #31 │ │ │ │ + rsbeq r9, ip, r0, lsr #30 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - addeq sp, r0, ip, lsr r0 │ │ │ │ - rsbeq r9, ip, ip, asr #29 │ │ │ │ - rsbeq r9, ip, r4, lsr #28 │ │ │ │ - addeq ip, r0, r8, lsr #31 │ │ │ │ - rsbeq r9, ip, r4, ror #28 │ │ │ │ - @ instruction: 0x006c9d90 │ │ │ │ - addeq ip, r0, r4, ror pc │ │ │ │ - ldrdeq r9, [ip], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r9, ip, ip, asr sp │ │ │ │ - rsbeq r9, ip, r4, lsl #28 │ │ │ │ - rsbeq r9, ip, ip, lsl #26 │ │ │ │ - strdeq ip, [r0], r0 │ │ │ │ + ldrdeq sp, [r0], ip │ │ │ │ + rsbeq r9, ip, ip, ror #30 │ │ │ │ + rsbeq r9, ip, r4, asr #29 │ │ │ │ + addeq sp, r0, r8, asr #32 │ │ │ │ + rsbeq r9, ip, r4, lsl #30 │ │ │ │ rsbeq r9, ip, r0, lsr lr │ │ │ │ - ldrdeq r9, [ip], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r9, ip, r0, lsr #27 │ │ │ │ - rsbeq r9, ip, ip, ror #24 │ │ │ │ + addeq sp, r0, r4, lsl r0 │ │ │ │ + rsbeq r9, ip, ip, ror pc │ │ │ │ + strdeq r9, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r9, ip, r4, lsr #29 │ │ │ │ + rsbeq r9, ip, ip, lsr #27 │ │ │ │ + umulleq ip, r0, r0, pc @ │ │ │ │ + ldrdeq r9, [ip], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r9, ip, r8, ror sp │ │ │ │ + rsbeq r9, ip, r0, asr #28 │ │ │ │ + rsbeq r9, ip, ip, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 320624 │ │ │ │ ldr r2, [pc, #136] @ 320628 │ │ │ │ ldr r1, [pc, #136] @ 32062c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr ip, [pc, #104] @ 320630 │ │ │ │ ldr r3, [pc, #104] @ 320634 │ │ │ │ ldr r1, [pc, #104] @ 320638 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ 32063c │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq ip, r0, r4, asr #27 │ │ │ │ - rsbeq r7, fp, r8, ror r1 │ │ │ │ - rsbseq r4, r5, r8, lsl #13 │ │ │ │ + addeq ip, r0, r4, ror #28 │ │ │ │ + rsbeq r7, fp, r8, lsl r2 │ │ │ │ + rsbseq r4, r5, r8, lsr #14 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ addseq r3, r6, ip, ror #23 │ │ │ │ - strdeq r9, [ip], #-192 @ 0xffffff40 @ │ │ │ │ + @ instruction: 0x006c9d90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #284] @ 320774 │ │ │ │ ldr r2, [pc, #284] @ 320778 │ │ │ │ ldr r1, [pc, #284] @ 32077c │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 320730 │ │ │ │ ldrb r5, [r4, #120] @ 0x78 │ │ │ │ cmp r5, #0 │ │ │ │ beq 320710 │ │ │ │ @@ -220894,28 +220894,28 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ ldrd r6, [r4, #104] @ 0x68 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -220933,23 +220933,23 @@ │ │ │ │ ldr r0, [pc, #40] @ 320788 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq ip, r0, r4, lsl #26 │ │ │ │ - strheq r9, [ip], #-172 @ 0xffffff54 @ │ │ │ │ - ldrdeq r9, [ip], #-172 @ 0xffffff54 @ │ │ │ │ - addeq ip, r0, r8, lsl #24 │ │ │ │ - strdeq r9, [ip], #-144 @ 0xffffff70 @ │ │ │ │ - @ instruction: 0x006c9b94 │ │ │ │ + addeq ip, r0, r4, lsr #27 │ │ │ │ + rsbeq r9, ip, ip, asr fp │ │ │ │ + rsbeq r9, ip, ip, ror fp │ │ │ │ + addeq ip, r0, r8, lsr #25 │ │ │ │ + @ instruction: 0x006c9a90 │ │ │ │ + rsbeq r9, ip, r4, lsr ip │ │ │ │ ldr r0, [pc, #4] @ 320798 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r5, sl, r0, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r8, [pc, #1056] @ 320bd4 │ │ │ │ ldr lr, [pc, #1056] @ 320bd8 │ │ │ │ @@ -220964,15 +220964,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r5, [pc, #1004] @ 320be8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ ldr r9, [r0, #112] @ 0x70 │ │ │ │ cmp r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3209f8 │ │ │ │ @@ -220990,24 +220990,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 326420 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 320ac4 │ │ │ │ ldr r9, [pc, #916] @ 320bf0 │ │ │ │ - bl 74e020 │ │ │ │ + bl 74e0c8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #908] @ 320bf4 │ │ │ │ ldr r1, [pc, #908] @ 320bf8 │ │ │ │ add r3, r9, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrd r2, [r4, #96] @ 0x60 │ │ │ │ ldr r8, [r0, #20] │ │ │ │ ldr r0, [pc, #876] @ 320bfc │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248870 │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -221076,15 +221076,15 @@ │ │ │ │ ldr r1, [pc, #632] @ 320c14 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r2, [pc, #604] @ 320c18 │ │ │ │ ldr r3, [pc, #540] @ 320bdc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -221111,15 +221111,15 @@ │ │ │ │ ldr r1, [pc, #504] @ 320c20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r8, #16 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r7, r9 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b 320824 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 320984 │ │ │ │ @@ -221143,168 +221143,168 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 320984 │ │ │ │ ldr r3, [pc, #360] @ 320c34 │ │ │ │ ldr ip, [pc, #360] @ 320c38 │ │ │ │ ldr r1, [pc, #360] @ 320c3c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 3209b4 │ │ │ │ ldr r3, [pc, #320] @ 320c40 │ │ │ │ ldr ip, [pc, #320] @ 320c44 │ │ │ │ ldr r1, [pc, #320] @ 320c48 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 3209b4 │ │ │ │ ldr ip, [pc, #284] @ 320c4c │ │ │ │ ldr r1, [pc, #284] @ 320c50 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 320984 │ │ │ │ ldr ip, [pc, #252] @ 320c54 │ │ │ │ ldr r1, [pc, #252] @ 320c58 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 320984 │ │ │ │ ldr ip, [pc, #216] @ 320c5c │ │ │ │ ldr r1, [pc, #216] @ 320c60 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 3209b4 │ │ │ │ ldr ip, [pc, #184] @ 320c64 │ │ │ │ ldr r1, [pc, #184] @ 320c68 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 320984 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - strdeq ip, [r0], r0 │ │ │ │ + umulleq ip, r0, r0, ip │ │ │ │ addseq sl, r8, r0, ror #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r9, ip, r8, ror #22 │ │ │ │ - rsbeq r9, ip, ip, ror fp │ │ │ │ + rsbeq r9, ip, r8, lsl #24 │ │ │ │ + rsbeq r9, ip, ip, lsl ip │ │ │ │ addseq sl, r8, r4, lsr #6 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - addeq ip, r0, r8, asr fp │ │ │ │ - rsbeq r6, fp, r0, lsr #29 │ │ │ │ - @ instruction: 0x00740c90 │ │ │ │ - rsbeq r9, ip, r8, lsr #23 │ │ │ │ - rsbeq r6, pc, r0, lsl r5 @ │ │ │ │ + strdeq ip, [r0], r8 │ │ │ │ + rsbeq r6, fp, r0, asr #30 │ │ │ │ + rsbseq r0, r4, r0, lsr sp │ │ │ │ + rsbeq r9, ip, r8, asr #24 │ │ │ │ + strheq r6, [pc], #-80 @ │ │ │ │ addseq r9, r9, r8, lsr #9 │ │ │ │ - rsbeq r9, ip, r8, asr #22 │ │ │ │ - rsbeq r9, ip, ip, lsr fp │ │ │ │ - rsbeq r9, ip, r8, ror #19 │ │ │ │ - rsbeq r9, ip, ip, asr #19 │ │ │ │ + rsbeq r9, ip, r8, ror #23 │ │ │ │ + ldrdeq r9, [ip], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r9, ip, r8, lsl #21 │ │ │ │ + rsbeq r9, ip, ip, ror #20 │ │ │ │ addseq sl, r8, r0, ror #2 │ │ │ │ - rsbeq r9, ip, r8, ror #19 │ │ │ │ - rsbeq r9, ip, r8, lsr r9 │ │ │ │ + rsbeq r9, ip, r8, lsl #21 │ │ │ │ + ldrdeq r9, [ip], #-152 @ 0xffffff68 @ │ │ │ │ addseq r9, r9, r0, ror r3 │ │ │ │ - rsbeq r9, ip, ip, lsl #20 │ │ │ │ - rsbeq r9, ip, r0, ror #19 │ │ │ │ - rsbeq r9, ip, r4, asr #17 │ │ │ │ - addeq ip, r0, r0, ror #17 │ │ │ │ - strdeq r9, [ip], #-120 @ 0xffffff88 @ │ │ │ │ - @ instruction: 0x006c9890 │ │ │ │ - addeq ip, r0, ip, lsr #17 │ │ │ │ - ldrdeq r9, [ip], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r9, ip, ip, asr r8 │ │ │ │ - rsbeq r9, ip, ip, lsl r9 │ │ │ │ - rsbeq r9, ip, r4, lsr r8 │ │ │ │ - rsbeq r9, ip, r8, lsr #18 │ │ │ │ - rsbeq r9, ip, ip, lsl #16 │ │ │ │ - rsbeq r9, ip, r0, lsr r8 │ │ │ │ - rsbeq r9, ip, r0, ror #15 │ │ │ │ - strdeq r9, [ip], #-128 @ 0xffffff80 @ │ │ │ │ - strheq r9, [ip], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r9, ip, ip, lsr #21 │ │ │ │ + rsbeq r9, ip, r0, lsl #21 │ │ │ │ + rsbeq r9, ip, r4, ror #18 │ │ │ │ + addeq ip, r0, r0, lsl #19 │ │ │ │ + @ instruction: 0x006c9898 │ │ │ │ + rsbeq r9, ip, r0, lsr r9 │ │ │ │ + addeq ip, r0, ip, asr #18 │ │ │ │ + rsbeq r9, ip, ip, ror r9 │ │ │ │ + strdeq r9, [ip], #-140 @ 0xffffff74 @ │ │ │ │ + strheq r9, [ip], #-156 @ 0xffffff64 @ │ │ │ │ + ldrdeq r9, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r9, ip, r8, asr #19 │ │ │ │ + rsbeq r9, ip, ip, lsr #17 │ │ │ │ + ldrdeq r9, [ip], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r9, ip, r0, lsl #17 │ │ │ │ + @ instruction: 0x006c9990 │ │ │ │ + rsbeq r9, ip, r8, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 320d00 │ │ │ │ ldr r2, [pc, #124] @ 320d04 │ │ │ │ ldr r1, [pc, #124] @ 320d08 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #92] @ 320d0c │ │ │ │ ldr r1, [pc, #92] @ 320d10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #64] @ 320d14 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq ip, r0, ip, lsr #14 │ │ │ │ - @ instruction: 0x006b6a90 │ │ │ │ - rsbseq r3, r5, r0, lsr #31 │ │ │ │ + addeq ip, r0, ip, asr #15 │ │ │ │ + rsbeq r6, fp, r0, lsr fp │ │ │ │ + rsbseq r4, r5, r0, asr #32 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ addseq r3, r6, ip, asr r6 │ │ │ │ - rsbeq r9, ip, r4, ror #15 │ │ │ │ + rsbeq r9, ip, r4, lsl #17 │ │ │ │ ldr r0, [pc, #4] @ 320d24 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r5, sl, r8, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 320db0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -221313,15 +221313,15 @@ │ │ │ │ ldr r2, [pc, #104] @ 320db8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ subs r5, r5, #0 │ │ │ │ movne r5, #1 │ │ │ │ add r4, r0, r4 │ │ │ │ strb r5, [r4, #100] @ 0x64 │ │ │ │ ldrh r1, [r0, #148] @ 0x94 │ │ │ │ cmp r1, #0 │ │ │ │ beq 320da0 │ │ │ │ @@ -221331,42 +221331,42 @@ │ │ │ │ ldrb r2, [r3, #1]! │ │ │ │ cmp r3, ip │ │ │ │ orr r1, r1, r2 │ │ │ │ bne 320d90 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7503d0 │ │ │ │ - addeq ip, r0, r0, asr #13 │ │ │ │ - ldrdeq r9, [ip], #-112 @ 0xffffff90 @ │ │ │ │ - strheq r9, [ip], #-112 @ 0xffffff90 @ │ │ │ │ + b 750478 │ │ │ │ + addeq ip, r0, r0, ror #14 │ │ │ │ + rsbeq r9, ip, r0, ror r8 │ │ │ │ + rsbeq r9, ip, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 320e60 │ │ │ │ ldr r2, [pc, #140] @ 320e64 │ │ │ │ ldr r1, [pc, #140] @ 320e68 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #108] @ 320e6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r1, [pc, #96] @ 320e70 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [pc, #80] @ 320e74 │ │ │ │ ldr r2, [pc, #80] @ 320e78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ @@ -221376,17 +221376,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq ip, r0, r8, lsr r6 │ │ │ │ - rsbeq r6, fp, ip, lsr r9 │ │ │ │ - rsbseq r3, r5, ip, asr #28 │ │ │ │ + ldrdeq ip, [r0], r8 │ │ │ │ + ldrdeq r6, [fp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r3, r5, ip, ror #29 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ addseq r3, r6, r0, asr #11 │ │ │ │ addeq r5, sl, r0, asr #32 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -221396,67 +221396,67 @@ │ │ │ │ ldr r1, [pc, #76] @ 320ee8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrh r0, [r0, #148] @ 0x94 │ │ │ │ cmp r0, #15 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq ip, r0, r4, ror r5 │ │ │ │ - rsbeq r9, ip, ip, ror #12 │ │ │ │ - rsbeq r9, ip, r0, lsl #13 │ │ │ │ + addeq ip, r0, r4, lsl r6 │ │ │ │ + rsbeq r9, ip, ip, lsl #14 │ │ │ │ + rsbeq r9, ip, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 320f3c │ │ │ │ ldr r2, [pc, #56] @ 320f40 │ │ │ │ ldr r1, [pc, #56] @ 320f44 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24a67c │ │ │ │ - addeq ip, r0, r4, lsl #10 │ │ │ │ - strdeq r9, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r9, ip, r0, lsl r6 │ │ │ │ + addeq ip, r0, r4, lsr #11 │ │ │ │ + @ instruction: 0x006c969c │ │ │ │ + strheq r9, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #100] @ 320fc4 │ │ │ │ ldr r2, [pc, #100] @ 320fc8 │ │ │ │ ldr r1, [pc, #100] @ 320fcc │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrh r2, [r0, #148] @ 0x94 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ bhi 320fa8 │ │ │ │ ldr r1, [pc, #56] @ 320fd0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -221465,58 +221465,58 @@ │ │ │ │ ldr r1, [pc, #36] @ 320fd4 │ │ │ │ ldr r0, [pc, #36] @ 320fd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #24 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq ip, r0, r8, lsr #9 │ │ │ │ - rsbeq r9, ip, r0, lsr #11 │ │ │ │ - strheq r9, [ip], #-84 @ 0xffffffac @ │ │ │ │ + addeq ip, r0, r8, asr #10 │ │ │ │ + rsbeq r9, ip, r0, asr #12 │ │ │ │ + rsbeq r9, ip, r4, asr r6 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - rsbeq r9, ip, ip, ror r5 │ │ │ │ - rsbeq r9, ip, ip, lsl #11 │ │ │ │ + rsbeq r9, ip, ip, lsl r6 │ │ │ │ + rsbeq r9, ip, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ 321054 │ │ │ │ ldr r2, [pc, #96] @ 321058 │ │ │ │ ldr r1, [pc, #96] @ 32105c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #64] @ 321060 │ │ │ │ ldr r1, [pc, #64] @ 321064 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #1 │ │ │ │ add r1, r5, #96 @ 0x60 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 324380 │ │ │ │ - addeq ip, r0, r4, lsl r4 │ │ │ │ - rsbeq r9, ip, r8, lsl #10 │ │ │ │ - rsbeq r9, ip, ip, lsl r5 │ │ │ │ - rsbeq r6, fp, r4, lsl #14 │ │ │ │ - rsbseq r3, r5, r4, lsl ip │ │ │ │ + @ instruction: 0x0080c4b4 │ │ │ │ + rsbeq r9, ip, r8, lsr #11 │ │ │ │ + strheq r9, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r6, fp, r4, lsr #15 │ │ │ │ + ldrheq r3, [r5], #-196 @ 0xffffff3c @ │ │ │ │ ldr r0, [pc, #4] @ 321074 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ umulleq r4, sl, ip, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -221546,15 +221546,15 @@ │ │ │ │ cmp r1, ip │ │ │ │ beq 32110c │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne 3210e8 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ mov r2, #1 │ │ │ │ - bl 995c08 │ │ │ │ + bl 995cb0 │ │ │ │ add r4, r4, #1 │ │ │ │ b 321094 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #300] @ 321258 │ │ │ │ @@ -221563,36 +221563,36 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #268] @ 321264 │ │ │ │ ldr r1, [pc, #268] @ 321268 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ str r4, [sp] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #232] @ 32126c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ add r8, r0, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 707568 │ │ │ │ + bl 707610 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 338ea4 │ │ │ │ ldr r0, [r5, #928] @ 0x3a0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #31 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -221630,20 +221630,20 @@ │ │ │ │ lsr r2, r3, #5 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov r1, #0 │ │ │ │ bl 24a67c │ │ │ │ b 321220 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ b 321218 │ │ │ │ - addeq ip, r0, ip, lsl #6 │ │ │ │ - rsbeq r7, ip, r4, asr r1 │ │ │ │ - rsbeq r7, ip, r8, ror #2 │ │ │ │ - rsbeq r9, ip, r8, lsr #8 │ │ │ │ - rsbeq r9, ip, r0, asr #8 │ │ │ │ - rsbeq r9, ip, r0, lsr r4 │ │ │ │ + addeq ip, r0, ip, lsr #7 │ │ │ │ + strdeq r7, [ip], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r7, ip, r8, lsl #4 │ │ │ │ + rsbeq r9, ip, r8, asr #9 │ │ │ │ + rsbeq r9, ip, r0, ror #9 │ │ │ │ + ldrdeq r9, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3212d4 │ │ │ │ ldr r2, [pc, #72] @ 3212d8 │ │ │ │ @@ -221651,27 +221651,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #40] @ 3212e0 │ │ │ │ ldr r1, [pc, #40] @ 3212e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c1ac │ │ │ │ - @ instruction: 0x0080c1b0 │ │ │ │ - rsbeq r6, fp, ip, lsl #9 │ │ │ │ - @ instruction: 0x0075399c │ │ │ │ + b 74c254 │ │ │ │ + addeq ip, r0, r0, asr r2 │ │ │ │ + rsbeq r6, fp, ip, lsr #10 │ │ │ │ + rsbseq r3, r5, ip, lsr sl │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ addseq r3, r6, r4, lsr #4 │ │ │ │ │ │ │ │ 003212e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -221714,25 +221714,25 @@ │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ bl 338f28 │ │ │ │ ldr r6, [pc, #120] @ 32140c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 70ebe4 │ │ │ │ + bl 70ec8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3213d0 │ │ │ │ ldr r3, [pc, #100] @ 321410 │ │ │ │ ldr r1, [pc, #100] @ 321414 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 758e24 │ │ │ │ + bl 758ecc │ │ │ │ add r3, r4, #760 @ 0x2f8 │ │ │ │ cmp r3, r0 │ │ │ │ beq 3213f0 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -221742,19 +221742,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #32] @ 321418 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75761c │ │ │ │ + b 7576c4 │ │ │ │ addseq r9, r8, ip, lsl #15 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbseq r4, ip, r0, lsr #6 │ │ │ │ - rsbseq r0, r4, r4, asr r6 │ │ │ │ + rsbseq r4, ip, r0, asr #7 │ │ │ │ + ldrsheq r0, [r4], #-100 @ 0xffffff9c @ │ │ │ │ │ │ │ │ 0032141c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #560] @ 321664 │ │ │ │ @@ -221775,15 +221775,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 3389f8 │ │ │ │ subs r2, r0, #0 │ │ │ │ bne 3214c0 │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 996864 │ │ │ │ + bl 99690c │ │ │ │ cmp r8, r0 │ │ │ │ mov r3, r0 │ │ │ │ ble 32164c │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ lsr ip, r3, #5 │ │ │ │ ldr r2, [r0, ip, lsl #2] │ │ │ │ and r1, r3, #31 │ │ │ │ @@ -221807,19 +221807,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 321608 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 338f28 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 708184 │ │ │ │ + bl 70822c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 70ebe4 │ │ │ │ + bl 70ec8c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3215dc │ │ │ │ ldr r3, [r7, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3215ec │ │ │ │ adds r3, r5, r5 │ │ │ │ adc r2, r6, r6 │ │ │ │ @@ -221839,45 +221839,45 @@ │ │ │ │ mov sl, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add fp, r7, #760 @ 0x2f8 │ │ │ │ mov r4, sl │ │ │ │ mov r9, r3 │ │ │ │ b 3215a0 │ │ │ │ - bl 708164 │ │ │ │ + bl 70820c │ │ │ │ ldr r2, [r7, #752] @ 0x2f0 │ │ │ │ adds sl, sl, r8 │ │ │ │ adc r4, r4, r9 │ │ │ │ cmp sl, r2 │ │ │ │ sbcs r2, r4, #0 │ │ │ │ bcs 3215ec │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 70ec10 │ │ │ │ + bl 70ecb8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 321584 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ b 3214dc │ │ │ │ ldr r0, [pc, #120] @ 32166c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ ldr r2, [pc, #96] @ 321670 │ │ │ │ ldr r3, [pc, #84] @ 321668 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -221891,23 +221891,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #32] @ 321674 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r9, r8, r4, ror #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r8, [ip], #-244 @ 0xffffff0c @ │ │ │ │ + @ instruction: 0x006c9094 │ │ │ │ addseq r9, r8, ip, lsl #10 │ │ │ │ - rsbeq r8, ip, r4, ror pc │ │ │ │ + rsbeq r9, ip, r4, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldrbeq r0, [r0, #56] @ 0x38 │ │ │ │ @@ -221992,15 +221992,15 @@ │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [pc, #596] @ 321a2c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 321a04 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -222043,15 +222043,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9b1558 │ │ │ │ + b 9b1600 │ │ │ │ ldrb r0, [r4] │ │ │ │ cmp r0, #1 │ │ │ │ beq 32171c │ │ │ │ adds r1, r6, #1 │ │ │ │ movne r1, #1 │ │ │ │ ands r1, r1, lr, lsr #2 │ │ │ │ beq 3217b4 │ │ │ │ @@ -222115,15 +222115,15 @@ │ │ │ │ ldrb r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 321870 │ │ │ │ ldr r0, [pc, #116] @ 321a40 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ ldr r1, [pc, #96] @ 321a40 │ │ │ │ ldrd r6, [r4, #48] @ 0x30 │ │ │ │ subs r2, r1, r2 │ │ │ │ rsc r3, r3, #0 │ │ │ │ adds r2, r2, r6 │ │ │ │ adc r3, r7, r3 │ │ │ │ mov r0, r2 │ │ │ │ @@ -222139,19 +222139,19 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 24854c │ │ │ │ b 3217e4 │ │ │ │ addseq r9, r8, ip, ror #8 │ │ │ │ andeq r3, r0, r8, lsl #27 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - ldrdeq r8, [ip], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r8, ip, r8, ror sp │ │ │ │ andeq r2, r0, pc, lsl #14 │ │ │ │ andeq r5, r0, ip, lsr #3 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ - rsbeq r8, ip, ip, lsr ip │ │ │ │ + ldrdeq r8, [ip], #-204 @ 0xffffff34 @ │ │ │ │ │ │ │ │ 00321a48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r3, [r0] │ │ │ │ @@ -222169,15 +222169,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ ldr r7, [r4, #52] @ 0x34 │ │ │ │ ldr fp, [r4, #44] @ 0x2c │ │ │ │ ldrb r9, [r4, #56] @ 0x38 │ │ │ │ subs r3, r0, r6 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -222227,15 +222227,15 @@ │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrb sl, [r3] │ │ │ │ cmp sl, ip │ │ │ │ bne 321b94 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #364] @ 321cf8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ str sl, [sp, #8] │ │ │ │ subs r6, r6, r5 │ │ │ │ sbc r7, r7, r8 │ │ │ │ orrs r3, r6, r7 │ │ │ │ beq 321c8c │ │ │ │ cmp r7, #0 │ │ │ │ clzeq r3, r6 │ │ │ │ @@ -222267,15 +222267,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ lsls ip, r1, ip │ │ │ │ beq 321c24 │ │ │ │ adds r2, r2, #1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #2 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 321ae0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -222304,15 +222304,15 @@ │ │ │ │ lsl ip, sl, ip │ │ │ │ orr r2, r2, sl, lsl lr │ │ │ │ rsb lr, lr, #32 │ │ │ │ orr ip, ip, sl, lsr lr │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ orr r3, ip, r3 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ b 321c30 │ │ │ │ mov ip, #64 @ 0x40 │ │ │ │ b 321bcc │ │ │ │ adds r3, r3, #1 │ │ │ │ adc r2, r2, #0 │ │ │ │ cmp r2, r1 │ │ │ │ cmpeq r3, r0 │ │ │ │ @@ -222349,17 +222349,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 321d74 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 321d78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq fp, r0, r0, lsr #14 │ │ │ │ - rsbeq r8, ip, r0, lsr #18 │ │ │ │ - rsbeq r8, ip, r4, asr #18 │ │ │ │ + addeq fp, r0, r0, asr #15 │ │ │ │ + rsbeq r8, ip, r0, asr #19 │ │ │ │ + rsbeq r8, ip, r4, ror #19 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 00321d7c : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #248] @ 321e88 │ │ │ │ @@ -222425,18 +222425,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ umullseq r8, r8, r0, sp @ │ │ │ │ andeq r3, r0, r8, lsl #27 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - strdeq r8, [ip], #-116 @ 0xffffff8c @ │ │ │ │ - addeq fp, r0, r4, lsl #12 │ │ │ │ - rsbeq r8, ip, r4, lsl #16 │ │ │ │ - rsbeq r8, ip, r8, lsr #16 │ │ │ │ + @ instruction: 0x006c8894 │ │ │ │ + addeq fp, r0, r4, lsr #13 │ │ │ │ + rsbeq r8, ip, r4, lsr #17 │ │ │ │ + rsbeq r8, ip, r8, asr #17 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ │ │ │ │ 00321ea8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -222450,15 +222450,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ bl 321a48 │ │ │ │ strd r0, [r4, #16] │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ strb r3, [r4, #73] @ 0x49 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -222470,17 +222470,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 321f48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq fp, r0, ip, asr #10 │ │ │ │ - rsbeq r8, ip, r0, asr r7 │ │ │ │ - rsbeq r8, ip, r4, ror r7 │ │ │ │ + addeq fp, r0, ip, ror #11 │ │ │ │ + strdeq r8, [ip], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r8, ip, r4, lsl r8 │ │ │ │ │ │ │ │ 00321f4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r1, [r0, #72] @ 0x48 │ │ │ │ @@ -222511,17 +222511,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 321fe4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 321fe8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0080b4b0 │ │ │ │ - strheq r8, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ - ldrdeq r8, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + addeq fp, r0, r0, asr r5 │ │ │ │ + rsbeq r8, ip, r0, asr r7 │ │ │ │ + rsbeq r8, ip, r4, ror r7 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 00321fec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -222557,17 +222557,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 322094 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq fp, r0, r0, lsl #8 │ │ │ │ - rsbeq r8, ip, r4, lsl #12 │ │ │ │ - rsbeq r8, ip, r8, lsr #12 │ │ │ │ + addeq fp, r0, r0, lsr #9 │ │ │ │ + rsbeq r8, ip, r4, lsr #13 │ │ │ │ + rsbeq r8, ip, r8, asr #13 │ │ │ │ │ │ │ │ 00322098 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -222577,21 +222577,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 321a48 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #16] │ │ │ │ add r1, pc, #116 @ 0x74 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #32] │ │ │ │ add r1, pc, #100 @ 0x64 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #73] @ 0x49 │ │ │ │ str r0, [r4, #24] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -222609,17 +222609,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9d4950 <__bss_end__@@Base+0xfdc22020> │ │ │ │ ... │ │ │ │ blcc fe9d495c <__bss_end__@@Base+0xfdc2202c> │ │ │ │ - addeq fp, r0, r8, asr #6 │ │ │ │ - rsbeq r8, ip, r8, asr #10 │ │ │ │ - rsbeq r8, ip, ip, ror #10 │ │ │ │ + addeq fp, r0, r8, ror #7 │ │ │ │ + rsbeq r8, ip, r8, ror #11 │ │ │ │ + rsbeq r8, ip, ip, lsl #12 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ │ │ │ │ 00322168 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -222649,17 +222649,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3221f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - umulleq fp, r0, ip, r2 │ │ │ │ - rsbeq r8, ip, r0, lsr #9 │ │ │ │ - rsbeq r8, ip, r4, asr #9 │ │ │ │ + addeq fp, r0, ip, lsr r3 │ │ │ │ + rsbeq r8, ip, r0, asr #10 │ │ │ │ + rsbeq r8, ip, r4, ror #10 │ │ │ │ │ │ │ │ 003221fc : │ │ │ │ ldrd r0, [r0, #8] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00322204 : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -222689,15 +222689,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3222ac │ │ │ │ mov r5, #0 │ │ │ │ b 3222a0 │ │ │ │ mov r0, #1 │ │ │ │ strb r5, [r4, #73] @ 0x49 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ strd r2, [r4, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 321678 │ │ │ │ ldrb r3, [r4, #73] @ 0x49 │ │ │ │ @@ -222719,17 +222719,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3222f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3222fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - umulleq fp, r0, ip, r1 │ │ │ │ - @ instruction: 0x006c839c │ │ │ │ - rsbeq r8, ip, r0, asr #7 │ │ │ │ + addeq fp, r0, ip, lsr r2 │ │ │ │ + rsbeq r8, ip, ip, lsr r4 │ │ │ │ + rsbeq r8, ip, r0, ror #8 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -222797,15 +222797,15 @@ │ │ │ │ ldr r3, [pc, #156] @ 3224a8 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ and r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ str r7, [r4, #60] @ 0x3c │ │ │ │ strb r5, [r4, #56] @ 0x38 │ │ │ │ str r8, [r4, #64] @ 0x40 │ │ │ │ str r6, [r4, #68] @ 0x44 │ │ │ │ beq 322484 │ │ │ │ @@ -222832,33 +222832,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #188 @ 0xbc │ │ │ │ mov r2, #476 @ 0x1dc │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - addeq fp, r0, r8 │ │ │ │ - rsbeq r8, ip, r8, lsl #4 │ │ │ │ - rsbeq r8, ip, r0, asr #4 │ │ │ │ + addeq fp, r0, r8, lsr #1 │ │ │ │ + rsbeq r8, ip, r8, lsr #5 │ │ │ │ + rsbeq r8, ip, r0, ror #5 │ │ │ │ andeq r0, r0, pc, asr #3 │ │ │ │ - addeq sl, r0, r4, ror #31 │ │ │ │ - rsbeq r8, ip, r8, ror #3 │ │ │ │ - rsbeq r8, ip, ip, lsr #4 │ │ │ │ + addeq fp, r0, r4, lsl #1 │ │ │ │ + rsbeq r8, ip, r8, lsl #5 │ │ │ │ + rsbeq r8, ip, ip, asr #5 │ │ │ │ │ │ │ │ 003224c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #60] @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3224f8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b04 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 248b04 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ @@ -222937,19 +222937,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r8, r8, r4, ror #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r8, ip, r0, lsl r2 │ │ │ │ - rsbeq r8, ip, r8, lsl #4 │ │ │ │ - strdeq r8, [ip], #-16 @ │ │ │ │ - strdeq r7, [ip], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r4, pc, r8, asr r8 @ │ │ │ │ + strheq r8, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r8, ip, r8, lsr #5 │ │ │ │ + @ instruction: 0x006c8290 │ │ │ │ + @ instruction: 0x006c7f94 │ │ │ │ + strdeq r4, [pc], #-136 @ │ │ │ │ addseq r8, r8, ip, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 322790 │ │ │ │ mov r3, r1 │ │ │ │ @@ -223021,18 +223021,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umullseq r8, r8, ip, r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r8, ip, r8, asr #1 │ │ │ │ - strheq r8, [ip], #-8 @ │ │ │ │ - @ instruction: 0x006c7d9c │ │ │ │ - strdeq r4, [pc], #-96 @ │ │ │ │ + rsbeq r8, ip, r8, ror #2 │ │ │ │ + rsbeq r8, ip, r8, asr r1 │ │ │ │ + rsbeq r7, ip, ip, lsr lr │ │ │ │ + @ instruction: 0x006f4790 │ │ │ │ addseq r8, r8, ip, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #288] @ 3228e8 │ │ │ │ @@ -223075,15 +223075,15 @@ │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 322870 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmn r3, #1 │ │ │ │ beq 3228d4 │ │ │ │ - bl 997620 │ │ │ │ + bl 9976c8 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3228dc │ │ │ │ add r4, r4, #8 │ │ │ │ cmp r4, r6 │ │ │ │ str fp, [sp, #24] │ │ │ │ bne 322834 │ │ │ │ @@ -223100,15 +223100,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 997e78 │ │ │ │ + bl 997f20 │ │ │ │ b 322874 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r8, r8, r0, asr r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, r8, r4, lsl #5 │ │ │ │ @@ -223207,42 +223207,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #104] @ 322ae4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 322ae8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ ldr r0, [pc, #60] @ 322aec │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ addseq r8, r8, r8, lsl #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009881d4 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbeq r7, ip, r4, ror #21 │ │ │ │ - rsbeq r7, ip, r0, ror #28 │ │ │ │ + rsbeq r7, ip, r4, lsl #23 │ │ │ │ + rsbeq r7, ip, r0, lsl #30 │ │ │ │ addseq r7, r9, r8, ror #7 │ │ │ │ - rsbeq r7, ip, r4, asr #28 │ │ │ │ + rsbeq r7, ip, r4, ror #29 │ │ │ │ addseq r8, r8, r4, ror #1 │ │ │ │ - rsbeq r7, ip, r0, asr #26 │ │ │ │ - @ instruction: 0x006c7d9c │ │ │ │ - rsbeq r7, ip, r4, asr #26 │ │ │ │ + rsbeq r7, ip, r0, ror #27 │ │ │ │ + rsbeq r7, ip, ip, lsr lr │ │ │ │ + rsbeq r7, ip, r4, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #1324] @ 323034 │ │ │ │ ldr r3, [pc, #1324] @ 323038 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -223258,15 +223258,15 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r9, [pc, #1240] @ 323048 │ │ │ │ @@ -223422,15 +223422,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 708184 │ │ │ │ + bl 70822c │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r5, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -223533,87 +223533,87 @@ │ │ │ │ bl 24b21c │ │ │ │ ldr r1, [pc, #232] @ 323070 │ │ │ │ ldr r0, [pc, #232] @ 323074 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ mov r3, #0 │ │ │ │ b 322e08 │ │ │ │ ldr r0, [pc, #196] @ 323078 │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, sl, #24 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ ldr r0, [pc, #168] @ 32307c │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #144] @ 323080 │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ ldr r1, [pc, #124] @ 323084 │ │ │ │ ldr r0, [pc, #124] @ 323088 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ mov r2, r5 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ udf #0 │ │ │ │ addseq r8, r8, r4, lsl r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sl, r0, r4, lsl sl │ │ │ │ - rsbeq r7, ip, ip, asr #26 │ │ │ │ - rsbeq r7, ip, ip, lsr #26 │ │ │ │ + @ instruction: 0x0080aab4 │ │ │ │ + rsbeq r7, ip, ip, ror #27 │ │ │ │ + rsbeq r7, ip, ip, asr #27 │ │ │ │ @ instruction: 0x00987fb0 │ │ │ │ - rsbeq sl, ip, r4, lsr r8 │ │ │ │ - rsbeq r7, ip, r4, ror #25 │ │ │ │ + ldrdeq sl, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r7, ip, r4, lsl #27 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbeq r7, ip, r4, lsl #26 │ │ │ │ - rsbeq r7, ip, r0, lsl #21 │ │ │ │ + rsbeq r7, ip, r4, lsr #27 │ │ │ │ + rsbeq r7, ip, r0, lsr #22 │ │ │ │ addseq r7, r9, r0, asr #1 │ │ │ │ - rsbeq r4, pc, r4 │ │ │ │ - rsbseq r9, sl, ip, ror #11 │ │ │ │ + rsbeq r4, pc, r4, lsr #1 │ │ │ │ + rsbseq r9, sl, ip, lsl #13 │ │ │ │ @ instruction: 0x00987bdc │ │ │ │ - @ instruction: 0x0080a5b4 │ │ │ │ - rsbeq r7, ip, r4, lsl r9 │ │ │ │ - rsbeq r7, ip, ip, lsr r9 │ │ │ │ - rsbeq r7, ip, r8, ror r9 │ │ │ │ - rsbeq r7, ip, r8, lsr #18 │ │ │ │ - addeq sl, r0, r4, lsr r5 │ │ │ │ - strheq r7, [ip], #-136 @ 0xffffff78 @ │ │ │ │ + addeq sl, r0, r4, asr r6 │ │ │ │ + strheq r7, [ip], #-148 @ 0xffffff6c @ │ │ │ │ + ldrdeq r7, [ip], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r7, ip, r8, lsl sl │ │ │ │ + rsbeq r7, ip, r8, asr #19 │ │ │ │ + ldrdeq sl, [r0], r4 │ │ │ │ + rsbeq r7, ip, r8, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #264] @ 3231ac │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754af4 │ │ │ │ + bl 754b9c │ │ │ │ ldr r1, [r4] │ │ │ │ bl 24a4e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3230ec │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 323144 │ │ │ │ @@ -223632,20 +223632,20 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ bl 334a08 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3231bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ ldr r3, [pc, #116] @ 3231c0 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r5, lsl #4 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -223667,22 +223667,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 3231d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addeq r2, sl, ip, asr #29 │ │ │ │ - addeq sl, r0, r4, lsr r4 │ │ │ │ - rsbeq r4, fp, r8, lsl r6 │ │ │ │ - rsbseq r1, r5, r8, lsr #22 │ │ │ │ - rsbeq r7, ip, ip, asr r8 │ │ │ │ + ldrdeq sl, [r0], r4 │ │ │ │ + strheq r4, [fp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r1, r5, r8, asr #23 │ │ │ │ + strdeq r7, [ip], #-140 @ 0xffffff74 @ │ │ │ │ addeq r2, sl, r4, lsr #28 │ │ │ │ - addeq sl, r0, r8, lsr #7 │ │ │ │ - ldrdeq r7, [ip], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq sp, fp, r4, ror #26 │ │ │ │ + addeq sl, r0, r8, asr #8 │ │ │ │ + rsbeq r7, ip, ip, ror r8 │ │ │ │ + rsbeq sp, fp, r4, lsl #28 │ │ │ │ andeq r0, r0, r3, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 323298 │ │ │ │ ldr r2, [pc, #172] @ 32329c │ │ │ │ @@ -223690,15 +223690,15 @@ │ │ │ │ ldr r1, [pc, #168] @ 3232a0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r5, [r0, #904] @ 0x388 │ │ │ │ ldr r4, [r0, #900] @ 0x384 │ │ │ │ cmp r5, #0 │ │ │ │ beq 323278 │ │ │ │ ldr r6, [r6, #4] │ │ │ │ b 323244 │ │ │ │ mov r0, r4 │ │ │ │ @@ -223725,17 +223725,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq sl, r0, r4, asr #6 │ │ │ │ - rsbeq r7, ip, r8, ror #12 │ │ │ │ - rsbeq r7, ip, r8, lsl #13 │ │ │ │ + addeq sl, r0, r4, ror #7 │ │ │ │ + rsbeq r7, ip, r8, lsl #14 │ │ │ │ + rsbeq r7, ip, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #584] @ 323504 │ │ │ │ ldr fp, [r1] │ │ │ │ ldr r6, [r1, #12] │ │ │ │ @@ -223747,15 +223747,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ mov r5, r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 321364 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ mov r8, r0 │ │ │ │ @@ -223807,15 +223807,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r8, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 708184 │ │ │ │ + bl 70822c │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -223880,23 +223880,23 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq sl, r0, ip, ror #4 │ │ │ │ - rsbeq r7, ip, ip, lsl #11 │ │ │ │ - rsbeq r7, ip, r8, lsr #11 │ │ │ │ - rsbeq r7, ip, ip, asr r4 │ │ │ │ - rsbeq r7, ip, ip, lsr r1 │ │ │ │ - rsbseq fp, r5, ip, lsr #26 │ │ │ │ + addeq sl, r0, ip, lsl #6 │ │ │ │ + rsbeq r7, ip, ip, lsr #12 │ │ │ │ rsbeq r7, ip, r8, asr #12 │ │ │ │ - rsbeq r3, pc, r0, lsl #20 │ │ │ │ - rsbseq r9, sl, r0, lsr r0 │ │ │ │ + strdeq r7, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrdeq r7, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq fp, r5, ip, asr #27 │ │ │ │ + rsbeq r7, ip, r8, ror #13 │ │ │ │ + rsbeq r3, pc, r0, lsr #21 │ │ │ │ + ldrsbeq r9, [sl], #-0 @ │ │ │ │ │ │ │ │ 00323528 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r2 │ │ │ │ @@ -223992,21 +223992,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 55293c │ │ │ │ bl 339438 │ │ │ │ mov r1, r6 │ │ │ │ - bl 74dbe0 │ │ │ │ + bl 74dc88 │ │ │ │ ldr r2, [pc, #204] @ 323794 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r1, sp, #16 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #24] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #160] @ 323798 │ │ │ │ @@ -224037,28 +224037,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 3237a4 │ │ │ │ ldr r2, [pc, #72] @ 3237a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #100 @ 0x64 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r7, r8, ip, asr #11 │ │ │ │ - addeq r9, r0, r4, ror #31 │ │ │ │ + addeq sl, r0, r4, lsl #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r7, ip, r0, lsr r4 │ │ │ │ - rsbeq r6, ip, r4, asr #29 │ │ │ │ - strdeq r7, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r7, ip, r0, ror #7 │ │ │ │ - ldrheq fp, [fp], #-196 @ 0xffffff3c @ │ │ │ │ - strdeq r6, [ip], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r7, ip, r4, ror #6 │ │ │ │ - strheq r6, [ip], #-236 @ 0xffffff14 @ │ │ │ │ + ldrdeq r7, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r6, ip, r4, ror #30 │ │ │ │ + @ instruction: 0x006c7498 │ │ │ │ + rsbeq r7, ip, r0, lsl #9 │ │ │ │ + rsbseq fp, fp, r4, asr sp │ │ │ │ + @ instruction: 0x006c6f98 │ │ │ │ + rsbeq r7, ip, r4, lsl #8 │ │ │ │ + rsbeq r6, ip, ip, asr pc │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ addseq r7, r8, ip, lsl #8 │ │ │ │ - rsbeq r7, ip, ip, lsl r2 │ │ │ │ - rsbeq r7, ip, r0, ror r2 │ │ │ │ + strheq r7, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r7, ip, r0, lsl r3 │ │ │ │ andeq r0, r0, r5, lsr r2 │ │ │ │ ldrb r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ strb r1, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -224104,17 +224104,17 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ mov r4, r0 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r0, #136] @ 0x88 │ │ │ │ - bl 737a64 │ │ │ │ + bl 737b0c │ │ │ │ mov r0, r4 │ │ │ │ - bl 730dbc │ │ │ │ + bl 730e64 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r7, r8, r8, ror #5 │ │ │ │ @@ -224159,26 +224159,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #60] @ 32396c │ │ │ │ mov ip, r2 │ │ │ │ mov r0, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r7, ip, r0, ror r2 │ │ │ │ - addeq r9, r0, r0, lsr #25 │ │ │ │ - rsbeq r7, ip, ip, lsr r2 │ │ │ │ + rsbeq r7, ip, r0, lsl r3 │ │ │ │ + addeq r9, r0, r0, asr #26 │ │ │ │ + ldrdeq r7, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ │ │ │ │ 00323970 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r0, #96] @ 0x60 │ │ │ │ @@ -224292,17 +224292,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 323b44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00809ab0 │ │ │ │ - rsbeq r7, ip, r0, asr r0 │ │ │ │ - @ instruction: 0x006c709c │ │ │ │ + addeq r9, r0, r0, asr fp │ │ │ │ + strdeq r7, [ip], #-0 @ │ │ │ │ + rsbeq r7, ip, ip, lsr r1 │ │ │ │ │ │ │ │ 00323b48 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 323b60 │ │ │ │ @@ -224365,15 +224365,15 @@ │ │ │ │ 00323c20 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 323c38 │ │ │ │ bx r3 │ │ │ │ - b 701580 │ │ │ │ + b 701628 │ │ │ │ │ │ │ │ 00323c3c : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 323c54 │ │ │ │ @@ -224391,24 +224391,24 @@ │ │ │ │ ldr r3, [pc, #48] @ 323cac │ │ │ │ ldr r2, [pc, #48] @ 323cb0 │ │ │ │ ldr r1, [pc, #48] @ 323cb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7596a8 │ │ │ │ + bl 759750 │ │ │ │ ldr r1, [pc, #28] @ 323cb8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #1 │ │ │ │ - b 74c1ac │ │ │ │ + b 74c254 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - rsbeq r6, ip, r4, ror #30 │ │ │ │ + rsbeq r7, ip, r4 │ │ │ │ umullseq r0, r6, ip, sl │ │ │ │ │ │ │ │ 00323cbc : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -224427,28 +224427,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ - ldrdeq r9, [r0], r8 │ │ │ │ - strdeq r6, [ip], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r6, ip, r4, ror lr │ │ │ │ + addeq r9, r0, r8, ror r9 │ │ │ │ + @ instruction: 0x006c6f9c │ │ │ │ + rsbeq r6, ip, r4, lsl pc │ │ │ │ │ │ │ │ 00323d24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 719538 │ │ │ │ + bl 7195e0 │ │ │ │ str r0, [r4, #612] @ 0x264 │ │ │ │ pop {r4, lr} │ │ │ │ - b 75513c │ │ │ │ + b 7551e4 │ │ │ │ │ │ │ │ 00323d48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #176] @ 323e10 │ │ │ │ @@ -224458,16 +224458,16 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ - bl 74d100 │ │ │ │ + bl 7546ac │ │ │ │ + bl 74d1a8 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 323de8 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ beq 323dc8 │ │ │ │ @@ -224493,17 +224493,17 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r4, #712] @ 0x2c8 │ │ │ │ mov r3, r4 │ │ │ │ bl 587624 │ │ │ │ b 323d94 │ │ │ │ - addeq r9, r0, r0, ror r8 │ │ │ │ - strheq r3, [fp], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq r0, r5, ip, asr #29 │ │ │ │ + addeq r9, r0, r0, lsl r9 │ │ │ │ + rsbeq r3, fp, r4, asr sl │ │ │ │ + rsbseq r0, r5, ip, ror #30 │ │ │ │ addeq r2, sl, r4, ror #3 │ │ │ │ │ │ │ │ 00323e20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -224523,16 +224523,16 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ - bl 74d100 │ │ │ │ + bl 7546ac │ │ │ │ + bl 74d1a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 323eb0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -224541,93 +224541,93 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 323ed4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 587910 │ │ │ │ - addeq r9, r0, r0, ror r7 │ │ │ │ - strheq r3, [fp], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r0, r5, ip, asr #27 │ │ │ │ + addeq r9, r0, r0, lsl r8 │ │ │ │ + rsbeq r3, fp, ip, asr r9 │ │ │ │ + rsbseq r0, r5, ip, ror #28 │ │ │ │ addeq r2, sl, r8, lsr #2 │ │ │ │ ldr r0, [pc, #4] @ 323ee4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r2, sl, ip, lsr #3 │ │ │ │ │ │ │ │ 00323ee8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #56] @ 323f4c │ │ │ │ ldr r2, [pc, #56] @ 323f50 │ │ │ │ ldr r1, [pc, #56] @ 323f54 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - addeq r9, r0, r0, lsl r7 │ │ │ │ - rsbeq r6, ip, ip, lsl #27 │ │ │ │ - rsbeq r6, ip, r8, lsr #27 │ │ │ │ + @ instruction: 0x008097b0 │ │ │ │ + rsbeq r6, ip, ip, lsr #28 │ │ │ │ + rsbeq r6, ip, r8, asr #28 │ │ │ │ │ │ │ │ 00323f58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #120] @ 323fe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 323fcc │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r3, [pc, #84] @ 323fec │ │ │ │ ldr r2, [pc, #84] @ 323ff0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r6, ip, r8, asr sp │ │ │ │ - umulleq r9, r0, r0, r6 │ │ │ │ - rsbeq r6, ip, r4, lsl #26 │ │ │ │ + strdeq r6, [ip], #-216 @ 0xffffff28 @ │ │ │ │ + addeq r9, r0, r0, lsr r7 │ │ │ │ + rsbeq r6, ip, r4, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -224688,15 +224688,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne 324198 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldmib r0, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7504d8 │ │ │ │ + bl 750580 │ │ │ │ cmp r7, #0 │ │ │ │ str r0, [r6, #4] │ │ │ │ beq 32418c │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r3, r9, r4 │ │ │ │ cmp r4, r3 │ │ │ │ bge 324168 │ │ │ │ @@ -224708,15 +224708,15 @@ │ │ │ │ bl 248870 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, r4, lsl #2] │ │ │ │ add r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 758154 │ │ │ │ + bl 7581fc │ │ │ │ mov r0, r5 │ │ │ │ bl 248b04 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ add r3, r9, r3 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 324124 │ │ │ │ str r3, [r6, #8] │ │ │ │ @@ -224736,19 +224736,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 3241cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbeq r6, ip, r0, lsr #24 │ │ │ │ - rsbeq r6, ip, ip, ror fp │ │ │ │ - addeq r9, r0, r0, lsr #9 │ │ │ │ - rsbeq r6, ip, r4, lsr fp │ │ │ │ - rsbeq r6, ip, r0, ror fp │ │ │ │ + rsbeq r6, ip, r0, asr #25 │ │ │ │ + rsbeq r6, ip, ip, lsl ip │ │ │ │ + addeq r9, r0, r0, asr #10 │ │ │ │ + ldrdeq r6, [ip], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r6, ip, r0, lsl ip │ │ │ │ │ │ │ │ 003241d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -224814,15 +224814,15 @@ │ │ │ │ str r9, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ add r4, r4, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 758180 │ │ │ │ + bl 758228 │ │ │ │ mov r0, sl │ │ │ │ bl 248b04 │ │ │ │ cmp r7, r4 │ │ │ │ bne 3242ac │ │ │ │ ldr r3, [r6, #12] │ │ │ │ add r3, r3, r7 │ │ │ │ str r3, [r6, #12] │ │ │ │ @@ -224845,22 +224845,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ @ instruction: 0x009868d4 │ │ │ │ - rsbeq r6, ip, r0, ror #21 │ │ │ │ + rsbeq r6, ip, r0, lsl #23 │ │ │ │ andeq r4, r0, r0, asr #30 │ │ │ │ - rsbeq r6, ip, r8, lsr #21 │ │ │ │ - rsbeq r1, sp, ip, asr #16 │ │ │ │ - rsbeq r6, ip, r8, lsl sl │ │ │ │ - addeq r9, r0, r0, lsl #6 │ │ │ │ - @ instruction: 0x006c6994 │ │ │ │ - rsbeq r6, ip, r0, lsl sl │ │ │ │ + rsbeq r6, ip, r8, asr #22 │ │ │ │ + rsbeq r1, sp, ip, ror #17 │ │ │ │ + strheq r6, [ip], #-168 @ 0xffffff58 @ │ │ │ │ + addeq r9, r0, r0, lsr #7 │ │ │ │ + rsbeq r6, ip, r4, lsr sl │ │ │ │ + strheq r6, [ip], #-160 @ 0xffffff60 @ │ │ │ │ │ │ │ │ 00324380 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ b 324218 │ │ │ │ │ │ │ │ 0032438c : │ │ │ │ @@ -224930,36 +224930,36 @@ │ │ │ │ beq 3244b4 │ │ │ │ ldr r3, [pc, #88] @ 3244dc │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 758528 │ │ │ │ + bl 7585d0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 248b04 │ │ │ │ ldr r1, [pc, #48] @ 3244e0 │ │ │ │ add r1, pc, r1 │ │ │ │ b 324458 │ │ │ │ ldr r0, [pc, #40] @ 3244e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74e080 │ │ │ │ + bl 74e128 │ │ │ │ ldr r1, [pc, #32] @ 3244e8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758154 │ │ │ │ + bl 7581fc │ │ │ │ b 32447c │ │ │ │ @ instruction: 0x009866d4 │ │ │ │ - rsbeq r6, ip, r0, lsr #18 │ │ │ │ + rsbeq r6, ip, r0, asr #19 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - @ instruction: 0x006c689c │ │ │ │ - rsbeq r6, ip, ip, asr #17 │ │ │ │ - rsbeq r6, ip, r8, asr #17 │ │ │ │ + rsbeq r6, ip, ip, lsr r9 │ │ │ │ + rsbeq r6, ip, ip, ror #18 │ │ │ │ + rsbeq r6, ip, r8, ror #18 │ │ │ │ │ │ │ │ 003244ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -224968,29 +224968,29 @@ │ │ │ │ ldr r0, [pc, #72] @ 324558 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248870 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758e24 │ │ │ │ + bl 758ecc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b04 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #8] @ 32455c │ │ │ │ add r1, pc, r1 │ │ │ │ b 324508 │ │ │ │ - rsbeq r6, ip, r0, ror r8 │ │ │ │ - strdeq r6, [ip], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r6, ip, r0, lsl r9 │ │ │ │ + @ instruction: 0x006c6898 │ │ │ │ │ │ │ │ 00324560 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r9, r2, #0 │ │ │ │ @@ -225003,22 +225003,22 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248870 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758e24 │ │ │ │ + bl 758ecc │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 3245c8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758528 │ │ │ │ + bl 7585d0 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b04 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ bl 32442c │ │ │ │ @@ -225028,16 +225028,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #8] @ 324610 │ │ │ │ add r1, pc, r1 │ │ │ │ b 324588 │ │ │ │ - rsbeq r6, ip, ip, ror #15 │ │ │ │ - rsbeq r6, ip, r4, asr #14 │ │ │ │ + rsbeq r6, ip, ip, lsl #17 │ │ │ │ + rsbeq r6, ip, r4, ror #15 │ │ │ │ │ │ │ │ 00324614 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 32442c │ │ │ │ │ │ │ │ @@ -225067,15 +225067,15 @@ │ │ │ │ bl 248870 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 759eb4 │ │ │ │ + bl 759f5c │ │ │ │ mov r0, r4 │ │ │ │ bl 248b04 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 324668 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -225093,15 +225093,15 @@ │ │ │ │ bl 248870 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 759eb4 │ │ │ │ + bl 759f5c │ │ │ │ mov r0, r4 │ │ │ │ bl 248b04 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 3246d0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -225123,42 +225123,42 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - strheq r6, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r6, ip, ip, lsl r7 │ │ │ │ - rsbeq r6, ip, r4, lsl #13 │ │ │ │ - strheq r6, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r6, ip, r0, asr r7 │ │ │ │ + strheq r6, [ip], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r6, ip, r4, lsr #14 │ │ │ │ + rsbeq r6, ip, r4, asr r7 │ │ │ │ ldr r0, [pc, #4] @ 324794 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r1, sl, r0, lsr r9 │ │ │ │ │ │ │ │ 00324798 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #96] @ 324824 │ │ │ │ ldr r2, [pc, #96] @ 324828 │ │ │ │ ldr r1, [pc, #96] @ 32482c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 324804 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -225168,37 +225168,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r8, [r0], r4 │ │ │ │ - ldrdeq r6, [ip], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r6, ip, r8, ror #11 │ │ │ │ + addeq r8, r0, r4, ror pc │ │ │ │ + rsbeq r6, ip, r4, ror r6 │ │ │ │ + rsbeq r6, ip, r8, lsl #13 │ │ │ │ │ │ │ │ 00324830 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #96] @ 3248bc │ │ │ │ ldr r2, [pc, #96] @ 3248c0 │ │ │ │ ldr r1, [pc, #96] @ 3248c4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32489c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -225208,37 +225208,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r0, ip, lsr lr │ │ │ │ - rsbeq r6, ip, ip, lsr r5 │ │ │ │ - rsbeq r6, ip, r0, asr r5 │ │ │ │ + ldrdeq r8, [r0], ip │ │ │ │ + ldrdeq r6, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + strdeq r6, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ │ │ │ │ 003248c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #96] @ 324954 │ │ │ │ ldr r2, [pc, #96] @ 324958 │ │ │ │ ldr r1, [pc, #96] @ 32495c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 324934 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -225248,37 +225248,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r0, r4, lsr #27 │ │ │ │ - rsbeq r6, ip, r4, lsr #9 │ │ │ │ - strheq r6, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq r8, r0, r4, asr #28 │ │ │ │ + rsbeq r6, ip, r4, asr #10 │ │ │ │ + rsbeq r6, ip, r8, asr r5 │ │ │ │ │ │ │ │ 00324960 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #96] @ 3249ec │ │ │ │ ldr r2, [pc, #96] @ 3249f0 │ │ │ │ ldr r1, [pc, #96] @ 3249f4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3249cc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -225288,17 +225288,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r0, ip, lsl #26 │ │ │ │ - rsbeq r6, ip, ip, lsl #8 │ │ │ │ - rsbeq r6, ip, r0, lsr #8 │ │ │ │ + addeq r8, r0, ip, lsr #27 │ │ │ │ + rsbeq r6, ip, ip, lsr #9 │ │ │ │ + rsbeq r6, ip, r0, asr #9 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldr r5, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 324a90 │ │ │ │ lsr r4, r1, #1 │ │ │ │ add lr, r5, r4, lsl #4 │ │ │ │ @@ -225336,16 +225336,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 324ab0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, r5, r4, lsr r6 │ │ │ │ - rsbseq sl, r5, ip, lsl #12 │ │ │ │ + ldrsbeq sl, [r5], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq sl, r5, ip, lsr #13 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 324adc │ │ │ │ movhi r0, #1 │ │ │ │ movls r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -225403,16 +225403,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 324bbc │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, r5, r8, lsr #10 │ │ │ │ - rsbseq sl, r5, r0, lsl #10 │ │ │ │ + rsbseq sl, r5, r8, asr #11 │ │ │ │ + rsbseq sl, r5, r0, lsr #11 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [r1, #8] │ │ │ │ ldr ip, [r0, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ sbcs r1, r2, r3 │ │ │ │ @@ -225740,15 +225740,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 53717c │ │ │ │ adceq r7, r5, r0, lsr r8 │ │ │ │ addseq r5, r8, r0, lsr fp │ │ │ │ addseq r4, r9, r4, ror #28 │ │ │ │ @ instruction: 0x00994dd4 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - rsbeq r5, ip, ip, ror #25 │ │ │ │ + rsbeq r5, ip, ip, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ @@ -225770,22 +225770,22 @@ │ │ │ │ ldr r3, [pc, #156] @ 3251fc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str r3, [sp] │ │ │ │ - bl 7077d4 │ │ │ │ + bl 70787c │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 70d808 │ │ │ │ + bl 70d8b0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ bl 58e494 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 70dac8 │ │ │ │ + bl 70db70 │ │ │ │ mov r5, r0 │ │ │ │ bl 564328 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3251c4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ @@ -225886,15 +225886,15 @@ │ │ │ │ bne 325484 │ │ │ │ cmp ip, #0 │ │ │ │ beq 325300 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ beq 3254dc │ │ │ │ mov r0, r5 │ │ │ │ - bl 70dac8 │ │ │ │ + bl 70db70 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r5, r0 │ │ │ │ bl 24962c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ @@ -225903,15 +225903,15 @@ │ │ │ │ bl 24a67c │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3254b8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r0, [r4, #48] @ 0x30 │ │ │ │ - bl 71a6f0 │ │ │ │ + bl 71a798 │ │ │ │ ldr r3, [pc, #556] @ 3255c0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 325300 │ │ │ │ ldr r3, [pc, #540] @ 3255c4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -225937,26 +225937,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 3255d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 325300 │ │ │ │ ldr r2, [pc, #392] @ 3255d4 │ │ │ │ ldr r3, [pc, #360] @ 3255b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -226002,15 +226002,15 @@ │ │ │ │ ldr r9, [r4, #12] │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r9, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r0, lr │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 71a344 │ │ │ │ + bl 71a3ec │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [r4, #8] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r9, [r4, #24] │ │ │ │ adds r2, r3, r2 │ │ │ │ sub ip, ip, r3 │ │ │ │ @@ -226022,15 +226022,15 @@ │ │ │ │ add lr, sp, #16 │ │ │ │ stm lr, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 719f54 │ │ │ │ + bl 719ffc │ │ │ │ b 325370 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ bl 248b04 │ │ │ │ b 3254d0 │ │ │ │ mov r0, ip │ │ │ │ bl 248b04 │ │ │ │ b 3254ac │ │ │ │ @@ -226038,28 +226038,28 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 325300 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r9, r8, lsr #23 │ │ │ │ addseq r5, r8, ip, asr #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, r8, r8, lsr r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r5, [ip], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r5, ip, ip, asr sl │ │ │ │ @ instruction: 0x009856d0 │ │ │ │ - @ instruction: 0x006c589c │ │ │ │ + rsbeq r5, ip, ip, lsr r9 │ │ │ │ │ │ │ │ 003255dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -226154,22 +226154,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #36] @ 325778 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r7, r0, r4, ror #31 │ │ │ │ - rsbeq r5, ip, r8, ror r7 │ │ │ │ - rsbeq r5, ip, r4, ror r7 │ │ │ │ - rsbeq r5, ip, r8, ror r7 │ │ │ │ - ldrdeq r5, [ip], #-112 @ 0xffffff90 @ │ │ │ │ - @ instruction: 0x006c579c │ │ │ │ - rsbeq r5, ip, r0, ror #14 │ │ │ │ - rsbeq r5, ip, r8, asr #15 │ │ │ │ + addeq r8, r0, r4, lsl #1 │ │ │ │ + rsbeq r5, ip, r8, lsl r8 │ │ │ │ + rsbeq r5, ip, r4, lsl r8 │ │ │ │ + rsbeq r5, ip, r8, lsl r8 │ │ │ │ + rsbeq r5, ip, r0, ror r8 │ │ │ │ + rsbeq r5, ip, ip, lsr r8 │ │ │ │ + rsbeq r5, ip, r0, lsl #16 │ │ │ │ + rsbeq r5, ip, r8, ror #16 │ │ │ │ │ │ │ │ 0032577c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -226212,15 +226212,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #432] @ 3259e0 │ │ │ │ ldr r2, [pc, #432] @ 3259e4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, r4 │ │ │ │ bl 249578 │ │ │ │ ldr r2, [pc, #408] @ 3259e8 │ │ │ │ ldr r3, [pc, #384] @ 3259d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -226245,15 +226245,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ str r6, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 997a9c │ │ │ │ + bl 997b44 │ │ │ │ b 325840 │ │ │ │ ldrb r3, [r7, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne 325818 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne 325818 │ │ │ │ @@ -226290,57 +226290,57 @@ │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 997a9c │ │ │ │ + bl 997b44 │ │ │ │ b 325848 │ │ │ │ ldr r2, [pc, #128] @ 325a04 │ │ │ │ ldr r3, [pc, #128] @ 325a08 │ │ │ │ ldr r1, [pc, #128] @ 325a0c │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r6} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 325a10 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 325840 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr ip, [pc, #96] @ 325a14 │ │ │ │ ldr r3, [pc, #96] @ 325a18 │ │ │ │ ldr r1, [pc, #96] @ 325a1c │ │ │ │ ldr r2, [pc, #96] @ 325a20 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ b 3258ac │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r5, r8, r0, lsl #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r5, ip, ip, asr #14 │ │ │ │ - umulleq r7, r0, r4, lr │ │ │ │ - strdeq r5, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r5, ip, ip, ror #15 │ │ │ │ + addeq r7, r0, r4, lsr pc │ │ │ │ + @ instruction: 0x006c5790 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ addseq r5, r8, ip, asr #5 │ │ │ │ - strheq r5, [ip], #-104 @ 0xffffff98 @ │ │ │ │ - addeq r7, r0, r4, lsr #28 │ │ │ │ - rsbeq r5, ip, r4, lsl #13 │ │ │ │ - strdeq r5, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ - addeq r7, r0, r8, ror #26 │ │ │ │ - rsbeq r5, ip, r8, asr #11 │ │ │ │ - strdeq r5, [ip], #-84 @ 0xffffffac @ │ │ │ │ - addeq r7, r0, r4, lsr sp │ │ │ │ - rsbeq r5, ip, ip, lsl #11 │ │ │ │ + rsbeq r5, ip, r8, asr r7 │ │ │ │ + addeq r7, r0, r4, asr #29 │ │ │ │ + rsbeq r5, ip, r4, lsr #14 │ │ │ │ + @ instruction: 0x006c5690 │ │ │ │ + addeq r7, r0, r8, lsl #28 │ │ │ │ + rsbeq r5, ip, r8, ror #12 │ │ │ │ + @ instruction: 0x006c5694 │ │ │ │ + ldrdeq r7, [r0], r4 │ │ │ │ + rsbeq r5, ip, ip, lsr #12 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ - @ instruction: 0x006c5598 │ │ │ │ - addeq r7, r0, r4, lsl #26 │ │ │ │ - rsbeq r5, ip, r4, ror #10 │ │ │ │ + rsbeq r5, ip, r8, lsr r6 │ │ │ │ + addeq r7, r0, r4, lsr #27 │ │ │ │ + rsbeq r5, ip, r4, lsl #12 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ │ │ │ │ 00325a24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -226477,21 +226477,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ bl 24a91c <__printf_chk@plt> │ │ │ │ b 325bf8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r5, [r8], r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffff164 │ │ │ │ - strdeq sl, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + @ instruction: 0x006ba390 │ │ │ │ @ instruction: 0xfffff208 │ │ │ │ umullseq r4, r8, r4, pc @ │ │ │ │ - rsbeq r5, ip, r0, lsl #8 │ │ │ │ - rsbeq r5, ip, ip, lsl #7 │ │ │ │ - strheq r5, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r5, ip, r4, ror r3 │ │ │ │ + rsbeq r5, ip, r0, lsr #9 │ │ │ │ + rsbeq r5, ip, ip, lsr #8 │ │ │ │ + rsbeq r5, ip, r8, asr r4 │ │ │ │ + rsbeq r5, ip, r4, lsl r4 │ │ │ │ │ │ │ │ 00325c74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -226583,15 +226583,15 @@ │ │ │ │ b 325d4c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r8, r8, lsl #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r8, r4, asr #28 │ │ │ │ @ instruction: 0x00984db8 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r5, ip, r8, asr r2 │ │ │ │ + strdeq r5, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ │ │ │ │ 00325dfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #536] @ 32602c │ │ │ │ @@ -226730,19 +226730,19 @@ │ │ │ │ bl 248b04 │ │ │ │ b 325fcc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r8, r8, lsl #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00984cf0 │ │ │ │ @ instruction: 0x00984cbc │ │ │ │ - rsbeq r5, ip, r8, asr #2 │ │ │ │ + rsbeq r5, ip, r8, ror #3 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r5, ip, r8, ror #1 │ │ │ │ - rsbeq r5, ip, r4, lsl #1 │ │ │ │ - strheq r5, [ip], #-8 @ │ │ │ │ + rsbeq r5, ip, r8, lsl #3 │ │ │ │ + rsbeq r5, ip, r4, lsr #2 │ │ │ │ + rsbeq r5, ip, r8, asr r1 │ │ │ │ │ │ │ │ 00326050 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ mov r7, r2 │ │ │ │ @@ -226760,26 +226760,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [pc, #840] @ 3263e4 │ │ │ │ ldr sl, [sp, #248] @ 0xf8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r9, [sp, #252] @ 0xfc │ │ │ │ mov r5, r0 │ │ │ │ - bl 74e020 │ │ │ │ - bl 754b08 │ │ │ │ + bl 74e0c8 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r3, [pc, #812] @ 3263e8 │ │ │ │ ldr r2, [pc, #812] @ 3263ec │ │ │ │ ldr r1, [pc, #812] @ 3263f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ @@ -226967,28 +226967,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 325240 │ │ │ │ b 326394 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r8, r4, lsr #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r8, r0, lsl #21 │ │ │ │ - addeq r7, r0, r4, lsl #12 │ │ │ │ - rsbeq r1, fp, r8, asr #12 │ │ │ │ - rsbseq fp, r3, r0, lsr r4 │ │ │ │ + addeq r7, r0, r4, lsr #13 │ │ │ │ + rsbeq r1, fp, r8, ror #13 │ │ │ │ + ldrsbeq fp, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ adceq r6, r5, r4, ror #12 │ │ │ │ - rsbseq r8, r6, ip, ror #1 │ │ │ │ - rsbeq r4, ip, r8, asr #30 │ │ │ │ + rsbseq r8, r6, ip, lsl #3 │ │ │ │ + rsbeq r4, ip, r8, ror #31 │ │ │ │ @ instruction: 0x00a565b8 │ │ │ │ - rsbeq r4, ip, r4, ror #29 │ │ │ │ + rsbeq r4, ip, r4, lsl #31 │ │ │ │ addseq r4, r8, r8, asr r8 │ │ │ │ strdeq r6, [r5], r8 @ │ │ │ │ - rsbeq r4, ip, ip, lsl lr │ │ │ │ + strheq r4, [ip], #-236 @ 0xffffff14 @ │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r4, ip, r4, ror sp │ │ │ │ - rsbeq r4, ip, ip, lsl #27 │ │ │ │ + rsbeq r4, ip, r4, lsl lr │ │ │ │ + rsbeq r4, ip, ip, lsr #28 │ │ │ │ │ │ │ │ 00326420 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -227067,15 +227067,15 @@ │ │ │ │ bl 24add8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 249578 │ │ │ │ cmp r4, #0 │ │ │ │ blt 3265b0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 708184 │ │ │ │ + bl 70822c │ │ │ │ asr r3, r4, #31 │ │ │ │ cmp r0, r4 │ │ │ │ sbcs r1, r1, r3 │ │ │ │ bcc 3265b0 │ │ │ │ cmp r4, #0 │ │ │ │ bne 3265e4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -227094,15 +227094,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 70a5bc │ │ │ │ + bl 70a664 │ │ │ │ cmp r0, #0 │ │ │ │ beq 326528 │ │ │ │ b 3265b0 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ @@ -227197,25 +227197,25 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r8, [sp, #196] @ 0xc4 │ │ │ │ mov r7, r0 │ │ │ │ ldr sl, [sp, #184] @ 0xb8 │ │ │ │ ldrb fp, [sp, #200] @ 0xc8 │ │ │ │ - bl 74e020 │ │ │ │ - bl 754b08 │ │ │ │ + bl 74e0c8 │ │ │ │ + bl 754bb0 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #464] @ 326944 │ │ │ │ ldr r1, [pc, #464] @ 326948 │ │ │ │ add r3, r9, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ bl 2487f8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 24ae20 │ │ │ │ ldrd r2, [sp, #176] @ 0xb0 │ │ │ │ @@ -227317,25 +227317,25 @@ │ │ │ │ add r3, r9, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248810 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009843f8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r0, ip, asr pc │ │ │ │ - @ instruction: 0x006b0f98 │ │ │ │ - rsbseq sl, r3, r0, lsl #27 │ │ │ │ + strdeq r6, [r0], ip │ │ │ │ + rsbeq r1, fp, r8, lsr r0 │ │ │ │ + rsbseq sl, r3, r0, lsr #28 │ │ │ │ adceq r6, r5, ip │ │ │ │ - rsbeq r4, ip, r0, ror #18 │ │ │ │ + rsbeq r4, ip, r0, lsl #20 │ │ │ │ adceq r5, r5, ip, lsl #31 │ │ │ │ addseq r4, r8, r8, ror r2 │ │ │ │ - rsbeq r4, ip, ip, ror r8 │ │ │ │ + rsbeq r4, ip, ip, lsl r9 │ │ │ │ adceq r5, r5, ip, lsl pc │ │ │ │ - rsbeq r4, ip, r0, ror #16 │ │ │ │ - rsbeq r4, ip, r8, lsl #12 │ │ │ │ + rsbeq r4, ip, r0, lsl #18 │ │ │ │ + rsbeq r4, ip, r8, lsr #13 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 00326970 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -227374,15 +227374,15 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r6, r0, r4, asr #19 │ │ │ │ + rsbseq r6, r0, r4, ror #20 │ │ │ │ │ │ │ │ 00326a20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -227903,20 +227903,20 @@ │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r8, ip, lsr #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00983cd4 │ │ │ │ umullseq r3, r8, r4, ip │ │ │ │ ldrpl r0, [r9], -r7, lsr #10 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - strdeq r4, [ip], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r4, ip, r8, ror #3 │ │ │ │ - strdeq r4, [ip], #-4 @ │ │ │ │ - rsbeq r4, ip, r4, ror r0 │ │ │ │ + @ instruction: 0x006c4294 │ │ │ │ + rsbeq r4, ip, r8, lsl #5 │ │ │ │ + @ instruction: 0x006c4194 │ │ │ │ + rsbeq r4, ip, r4, lsl r1 │ │ │ │ strbeq r0, [r0], #-128 @ 0xffffff80 │ │ │ │ - @ instruction: 0x006c3f94 │ │ │ │ + rsbeq r4, ip, r4, lsr r0 │ │ │ │ │ │ │ │ 00327270 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -228695,15 +228695,15 @@ │ │ │ │ str r7, [sp, #16] │ │ │ │ strb r4, [sp, #172] @ 0xac │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ - bl 719c78 │ │ │ │ + bl 719d20 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3282a0 │ │ │ │ cmp r7, fp │ │ │ │ bcc 328250 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ @@ -228914,20 +228914,20 @@ │ │ │ │ add r7, r7, r3 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq 327efc │ │ │ │ ldr r0, [r7] │ │ │ │ mov r1, sl │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ mov r1, sl │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ add r3, r4, r0 │ │ │ │ mul r3, sl, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ cmp r8, r3 │ │ │ │ bcs 3281d8 │ │ │ │ b 327f10 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -228954,15 +228954,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ sub r7, fp, r7 │ │ │ │ adc r3, r3, #0 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 719f54 │ │ │ │ + bl 719ffc │ │ │ │ cmp r0, #0 │ │ │ │ beq 327e9c │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ bl 24b090 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 248b04 │ │ │ │ @@ -229061,29 +229061,29 @@ │ │ │ │ addseq r3, r8, ip, lsr r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r8, r4, lsl r6 │ │ │ │ addseq r3, r8, r0, lsl #11 │ │ │ │ @ instruction: 0xffffd1a8 │ │ │ │ @ instruction: 0xffffd090 │ │ │ │ andeq r4, r0, r4, lsl #5 │ │ │ │ - @ instruction: 0x006c379c │ │ │ │ - rsbeq r3, ip, r4, asr #14 │ │ │ │ - addeq r5, r0, r8, lsl #15 │ │ │ │ - rsbeq r3, ip, r4, ror #6 │ │ │ │ - rsbeq r3, ip, r0, lsr #7 │ │ │ │ + rsbeq r3, ip, ip, lsr r8 │ │ │ │ + rsbeq r3, ip, r4, ror #15 │ │ │ │ + addeq r5, r0, r8, lsr #16 │ │ │ │ + rsbeq r3, ip, r4, lsl #8 │ │ │ │ + rsbeq r3, ip, r0, asr #8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - rsbeq r2, ip, r8, ror #20 │ │ │ │ + rsbeq r2, ip, r8, lsl #22 │ │ │ │ bge fedd2f10 <__bss_end__@@Base+0xfe0205e0> │ │ │ │ bge fedd2f18 <__bss_end__@@Base+0xfe0205e8> │ │ │ │ - addeq r4, r0, r8, asr #18 │ │ │ │ - rsbeq r2, ip, r4, lsr #10 │ │ │ │ - rsbeq r2, ip, r0, ror #10 │ │ │ │ + addeq r4, r0, r8, ror #19 │ │ │ │ + rsbeq r2, ip, r4, asr #11 │ │ │ │ + rsbeq r2, ip, r0, lsl #12 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r2, ip, ip, asr #6 │ │ │ │ + rsbeq r2, ip, ip, ror #7 │ │ │ │ @ instruction: 0xffffb790 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq 328610 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cmp r2, #2 │ │ │ │ bne 328480 │ │ │ │ @@ -229565,15 +229565,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ - bl 719c78 │ │ │ │ + bl 719d20 │ │ │ │ cmp r0, #0 │ │ │ │ bne 329208 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ sbcs r3, sl, r3 │ │ │ │ bcc 3291a8 │ │ │ │ @@ -229890,23 +229890,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq 328cac │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r0, r7 │ │ │ │ mov r3, r9 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r4, r1 │ │ │ │ adds r0, r0, r7 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ adds r0, r5, r0 │ │ │ │ mul r3, r0, r9 │ │ │ │ adc r4, r4, r1 │ │ │ │ umull r1, ip, r0, sl │ │ │ │ mla r3, sl, r4, r3 │ │ │ │ adds r1, r1, #12 │ │ │ │ @@ -229940,15 +229940,15 @@ │ │ │ │ sbc lr, ip, sl │ │ │ │ add ip, sp, #16 │ │ │ │ stm ip, {r0, r1} │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 719f54 │ │ │ │ + bl 719ffc │ │ │ │ cmp r0, #0 │ │ │ │ beq 328c40 │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 24b090 │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ bl 248b04 │ │ │ │ @@ -230334,19 +230334,19 @@ │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 24a3e8 │ │ │ │ mvn fp, #0 │ │ │ │ b 327594 │ │ │ │ @ instruction: 0xffffb64c │ │ │ │ andeq r4, r0, r4, lsl #5 │ │ │ │ andeq fp, r0, fp, lsr #21 │ │ │ │ - addeq r3, r0, r8, lsr pc │ │ │ │ - rsbeq r1, ip, r0, lsl fp │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ ldrdeq r3, [r0], r8 │ │ │ │ - rsbeq r1, ip, ip, lsr #21 │ │ │ │ + strheq r1, [ip], #-176 @ 0xffffff50 @ │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ + addeq r3, r0, r8, ror pc │ │ │ │ + rsbeq r1, ip, ip, asr #22 │ │ │ │ │ │ │ │ 00329838 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -230437,15 +230437,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r1, ip, r8, lsl #19 │ │ │ │ + rsbeq r1, ip, r8, lsr #20 │ │ │ │ │ │ │ │ 003299ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -230463,15 +230463,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r1, ip, r0, lsr r9 │ │ │ │ + ldrdeq r1, [ip], #-144 @ 0xffffff70 @ │ │ │ │ │ │ │ │ 00329a0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #616] @ 329c8c │ │ │ │ @@ -230504,29 +230504,29 @@ │ │ │ │ bne 329a74 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ beq 329b58 │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 70ec10 │ │ │ │ + bl 70ecb8 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ orr r3, r3, r0 │ │ │ │ orr r2, r2, r1 │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ moveq r3, #0 │ │ │ │ beq 329ad8 │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #23] │ │ │ │ str r3, [r4, #28] │ │ │ │ - bl 708164 │ │ │ │ + bl 70820c │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 329a80 │ │ │ │ cmp r9, #0 │ │ │ │ bne 329c80 │ │ │ │ ldr r0, [pc, #412] @ 329c98 │ │ │ │ mov r1, #0 │ │ │ │ @@ -230555,15 +230555,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ cmp r5, #0 │ │ │ │ beq 329b70 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ cmp r2, r3 │ │ │ │ beq 329b80 │ │ │ │ - bl 719538 │ │ │ │ + bl 7195e0 │ │ │ │ mov r5, r4 │ │ │ │ mov r1, r0 │ │ │ │ b 329a98 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -230579,49 +230579,49 @@ │ │ │ │ beq 329c68 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 329c74 │ │ │ │ ldr r0, [pc, #216] @ 329ca4 │ │ │ │ ldr r9, [pc, #216] @ 329ca8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998050 │ │ │ │ + bl 9980f8 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 998050 │ │ │ │ + bl 9980f8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [r4] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 998050 │ │ │ │ + bl 9980f8 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ movne r5, r4 │ │ │ │ movne r9, #1 │ │ │ │ bne 329a98 │ │ │ │ mov r9, #1 │ │ │ │ b 329b70 │ │ │ │ ldr r0, [pc, #96] @ 329cac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ ldr r0, [pc, #88] @ 329cb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998050 │ │ │ │ + bl 9980f8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 329bb8 │ │ │ │ ldr r1, [pc, #68] @ 329cb4 │ │ │ │ add r1, pc, r1 │ │ │ │ b 329bc4 │ │ │ │ ldr r1, [pc, #60] @ 329cb8 │ │ │ │ @@ -230632,20 +230632,20 @@ │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldrsheq r1, [r8], r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r0, r9, r8, lsl r4 │ │ │ │ @ instruction: 0xffffb7a8 │ │ │ │ adceq r2, r5, r4, lsl #26 │ │ │ │ @ instruction: 0x00980ffc │ │ │ │ - rsbeq r1, ip, r4, lsr #17 │ │ │ │ - rsbeq r1, ip, r8, asr #17 │ │ │ │ - ldrdeq r1, [ip], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r1, ip, ip, ror #13 │ │ │ │ - rsbeq r1, ip, r4, lsr #13 │ │ │ │ - @ instruction: 0x006c1698 │ │ │ │ + rsbeq r1, ip, r4, asr #18 │ │ │ │ + rsbeq r1, ip, r8, ror #18 │ │ │ │ + rsbeq r1, ip, r4, ror r7 │ │ │ │ + rsbeq r1, ip, ip, lsl #15 │ │ │ │ + rsbeq r1, ip, r4, asr #14 │ │ │ │ + rsbeq r1, ip, r8, lsr r7 │ │ │ │ │ │ │ │ 00329cbc : │ │ │ │ ldr r3, [pc, #16] @ 329cd4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -231112,15 +231112,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 329fe0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r0, r8, r8, lsr ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r8, r8, lsr pc @ │ │ │ │ addseq r0, r8, r0, ror #23 │ │ │ │ - addeq r3, r0, lr, lsr r7 │ │ │ │ + ldrdeq r3, [r0], lr │ │ │ │ ldrdeq r5, [r0], -r8 │ │ │ │ addseq r0, r8, r4, lsr #22 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ │ │ │ │ 0032a40c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -231548,17 +231548,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 32aab4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 32aab8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - addeq r2, r0, r0, lsr ip │ │ │ │ - rsbeq r0, ip, ip, lsr sl │ │ │ │ - rsbeq r0, ip, r0, asr sl │ │ │ │ + ldrdeq r2, [r0], r0 │ │ │ │ + ldrdeq r0, [ip], #-172 @ 0xffffff54 @ │ │ │ │ + strdeq r0, [ip], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ │ │ │ │ 0032aabc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -231604,15 +231604,15 @@ │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 99ee10 │ │ │ │ + bl 99eeb8 │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ beq 32ac78 │ │ │ │ ldr r7, [r7, #16] │ │ │ │ @@ -231629,55 +231629,55 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 715bcc │ │ │ │ + bl 715c74 │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ beq 32ac1c │ │ │ │ ldr r1, [pc, #196] @ 32acc8 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 7067b4 │ │ │ │ + bl 70685c │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ - bl 99ee10 │ │ │ │ + bl 99eeb8 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 32ac94 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 32ab40 │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ str r5, [r6] │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 32ab40 │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #100] @ 32accc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 990a9c │ │ │ │ + bl 990b44 │ │ │ │ b 32ab40 │ │ │ │ ldr r3, [pc, #80] @ 32acd0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ b 32aba0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ 32acd4 │ │ │ │ ldr r1, [pc, #56] @ 32acd8 │ │ │ │ ldr r0, [pc, #56] @ 32acdc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -231688,17 +231688,17 @@ │ │ │ │ addseq r0, r8, r0, asr #32 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r7, r8, ror #31 │ │ │ │ @ instruction: 0x0097ffd4 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r1, r0, r4, asr #24 │ │ │ │ andeq r4, r0, ip, asr #32 │ │ │ │ - addeq r2, r0, r4, lsr #20 │ │ │ │ - rsbeq r6, fp, ip, ror #8 │ │ │ │ - rsbeq r6, fp, r0, lsl #9 │ │ │ │ + addeq r2, r0, r4, asr #21 │ │ │ │ + rsbeq r6, fp, ip, lsl #10 │ │ │ │ + rsbeq r6, fp, r0, lsr #10 │ │ │ │ │ │ │ │ 0032ace0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #288] @ 32ae18 │ │ │ │ @@ -231714,15 +231714,15 @@ │ │ │ │ ldr r7, [pc, #256] @ 32ae20 │ │ │ │ ldr r8, [pc, #256] @ 32ae24 │ │ │ │ ldr r6, [pc, #256] @ 32ae28 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ b 32ad60 │ │ │ │ - bl 708204 │ │ │ │ + bl 7082ac │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2492a8 │ │ │ │ @@ -231742,15 +231742,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ stm sp, {ip, lr} │ │ │ │ bl 2492a8 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 32ad60 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97e840 │ │ │ │ + bl 97e8e8 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 32adc0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2486a8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -231771,21 +231771,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, lr} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 2492a8 │ │ │ │ b 32ad54 │ │ │ │ - rsbseq r4, r5, r8, lsr #7 │ │ │ │ + rsbseq r4, r5, r8, asr #8 │ │ │ │ addseq pc, r8, r8, ror #2 │ │ │ │ - rsbeq r0, ip, ip, lsl r8 │ │ │ │ - rsbeq r0, ip, ip, ror #15 │ │ │ │ - rsbeq r0, ip, ip, asr #15 │ │ │ │ - rsbseq fp, r5, ip, ror #16 │ │ │ │ - rsbeq sl, sp, ip, ror #8 │ │ │ │ + strheq r0, [ip], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r0, ip, ip, lsl #17 │ │ │ │ + rsbeq r0, ip, ip, ror #16 │ │ │ │ + rsbseq fp, r5, ip, lsl #18 │ │ │ │ + rsbeq sl, sp, ip, lsl #10 │ │ │ │ │ │ │ │ 0032ae34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -231855,40 +231855,40 @@ │ │ │ │ ldr r6, [pc, #120] @ 32afbc │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldm r3, {r9, sl} │ │ │ │ - bl 72bdac │ │ │ │ + bl 72be54 │ │ │ │ mov r2, #32 │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp sl, r3 │ │ │ │ cmpeq r9, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ ldrd r0, [r3] │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 32af4c │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 910200 │ │ │ │ - rsbeq r0, ip, r4, lsr #12 │ │ │ │ - rsbeq r0, ip, r0, lsr r6 │ │ │ │ + b 9102a8 │ │ │ │ + rsbeq r0, ip, r4, asr #13 │ │ │ │ + ldrdeq r0, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ │ │ │ │ 0032afc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #708] @ 32b29c │ │ │ │ @@ -231926,15 +231926,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #576] @ 32b2a8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ cmp r7, #0 │ │ │ │ beq 32b28c │ │ │ │ ldr r9, [pc, #556] @ 32b2ac │ │ │ │ ldr r8, [pc, #556] @ 32b2b0 │ │ │ │ ldr sl, [pc, #556] @ 32b2b4 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -231968,129 +231968,129 @@ │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ beq 32b28c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 32b14c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r1, [pc, #356] @ 32b2b8 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b098 │ │ │ │ ldr r1, [pc, #328] @ 32b2bc │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b0a4 │ │ │ │ ldr r1, [pc, #300] @ 32b2c0 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b0b0 │ │ │ │ ldr r1, [pc, #272] @ 32b2c4 │ │ │ │ ldrd r2, [r4, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b0bc │ │ │ │ ldr r1, [pc, #244] @ 32b2c8 │ │ │ │ ldrd r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldrb r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b0c8 │ │ │ │ ldr r1, [pc, #216] @ 32b2cc │ │ │ │ ldrd r2, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b0d4 │ │ │ │ ldr r1, [pc, #188] @ 32b2d0 │ │ │ │ ldrd r2, [r4, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldrb r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b0e0 │ │ │ │ ldr r1, [pc, #160] @ 32b2d4 │ │ │ │ ldrd r2, [r4, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldrb r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b0ec │ │ │ │ ldr r1, [pc, #132] @ 32b2d8 │ │ │ │ ldrd r2, [r4, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldrb r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b0f8 │ │ │ │ ldr r1, [pc, #104] @ 32b2dc │ │ │ │ ldrd r2, [r4, #136] @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 32b104 │ │ │ │ mov r0, r7 │ │ │ │ - bl 910b58 │ │ │ │ + bl 910c00 │ │ │ │ b 32b01c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r7, r4, asr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0097faf8 │ │ │ │ + rsbeq r0, ip, r0, asr #11 │ │ │ │ + strheq r0, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r0, ip, r4, asr #11 │ │ │ │ + ldrdeq r0, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r0, ip, r4, lsr #10 │ │ │ │ rsbeq r0, ip, r0, lsr #10 │ │ │ │ rsbeq r0, ip, r8, lsl r5 │ │ │ │ - rsbeq r0, ip, r4, lsr #10 │ │ │ │ - rsbeq r0, ip, r8, lsr r5 │ │ │ │ - rsbeq r0, ip, r4, lsl #9 │ │ │ │ - rsbeq r0, ip, r0, lsl #9 │ │ │ │ - rsbeq r0, ip, r8, ror r4 │ │ │ │ - rsbeq r0, ip, r0, ror r4 │ │ │ │ - rsbeq r0, ip, r8, ror #8 │ │ │ │ - rsbeq r0, ip, r0, ror #8 │ │ │ │ - rsbeq r0, ip, r4, asr r4 │ │ │ │ - rsbeq r0, ip, ip, asr #8 │ │ │ │ - rsbeq r0, ip, r4, asr #8 │ │ │ │ - rsbeq r0, ip, ip, lsr r4 │ │ │ │ + rsbeq r0, ip, r0, lsl r5 │ │ │ │ + rsbeq r0, ip, r8, lsl #10 │ │ │ │ + rsbeq r0, ip, r0, lsl #10 │ │ │ │ + strdeq r0, [ip], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r0, ip, ip, ror #9 │ │ │ │ + rsbeq r0, ip, r4, ror #9 │ │ │ │ + ldrdeq r0, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ │ │ │ │ 0032b2e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #664] @ 32b590 │ │ │ │ @@ -232124,101 +232124,101 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 32b48c │ │ │ │ ldr r2, [pc, #572] @ 32b5ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #568] @ 32b5b0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b4f4 │ │ │ │ ldr r2, [pc, #540] @ 32b5b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #536] @ 32b5b8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b50c │ │ │ │ ldr r2, [pc, #508] @ 32b5bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #504] @ 32b5c0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b500 │ │ │ │ ldr r2, [pc, #476] @ 32b5c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #472] @ 32b5c8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 32b430 │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b518 │ │ │ │ ldr r2, [pc, #432] @ 32b5cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #428] @ 32b5d0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r1, [pc, #400] @ 32b5d4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9761c0 │ │ │ │ + bl 976268 │ │ │ │ ldr r1, [pc, #372] @ 32b5d8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 248b04 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9763d0 │ │ │ │ + bl 976478 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 32b524 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ - bl 97e6fc │ │ │ │ + bl 97e7a4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 8c1138 │ │ │ │ + bl 8c11e0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32b368 │ │ │ │ ldr r2, [pc, #236] @ 32b5dc │ │ │ │ add r2, pc, r2 │ │ │ │ b 32b370 │ │ │ │ @@ -232233,17 +232233,17 @@ │ │ │ │ b 32b3c0 │ │ │ │ ldr r2, [pc, #204] @ 32b5ec │ │ │ │ add r2, pc, r2 │ │ │ │ b 32b41c │ │ │ │ ldr r1, [pc, #196] @ 32b5f0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 910a44 │ │ │ │ + bl 910aec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 5a00c8 │ │ │ │ ldr r2, [pc, #164] @ 32b5f4 │ │ │ │ ldr r3, [pc, #64] @ 32b594 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -232261,99 +232261,99 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r7, r4, lsr #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0097f7f0 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbeq r0, ip, ip, ror #6 │ │ │ │ - rsbeq r0, ip, ip, ror r3 │ │ │ │ + rsbeq r0, ip, ip, lsl #8 │ │ │ │ + rsbeq r0, ip, ip, lsl r4 │ │ │ │ andeq r1, r0, r8, lsl #26 │ │ │ │ - ldrheq r6, [r7], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r0, ip, r4, ror r3 │ │ │ │ - @ instruction: 0x00776894 │ │ │ │ - rsbeq r0, ip, ip, asr r3 │ │ │ │ - rsbseq r6, r7, ip, ror #16 │ │ │ │ - rsbeq r0, ip, r0, asr #6 │ │ │ │ - rsbseq r6, r7, r4, asr #16 │ │ │ │ - rsbeq r0, ip, r8, lsr #6 │ │ │ │ - rsbseq r6, r7, r0, lsl r8 │ │ │ │ - rsbeq r0, ip, r4, lsl #6 │ │ │ │ - strdeq r0, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r0, ip, r4, ror #5 │ │ │ │ - rsbeq r1, fp, ip, lsl #17 │ │ │ │ - rsbeq r1, fp, r0, lsl #17 │ │ │ │ - rsbeq r1, fp, r4, ror r8 │ │ │ │ - rsbeq r1, fp, r8, ror #16 │ │ │ │ - rsbeq r1, fp, ip, asr r8 │ │ │ │ - rsbseq r6, fp, r4, ror #12 │ │ │ │ + rsbseq r6, r7, ip, asr r9 │ │ │ │ + rsbeq r0, ip, r4, lsl r4 │ │ │ │ + rsbseq r6, r7, r4, lsr r9 │ │ │ │ + strdeq r0, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r6, r7, ip, lsl #18 │ │ │ │ + rsbeq r0, ip, r0, ror #7 │ │ │ │ + rsbseq r6, r7, r4, ror #17 │ │ │ │ + rsbeq r0, ip, r8, asr #7 │ │ │ │ + ldrheq r6, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r0, ip, r4, lsr #7 │ │ │ │ + @ instruction: 0x006c0398 │ │ │ │ + rsbeq r0, ip, r4, lsl #7 │ │ │ │ + rsbeq r1, fp, ip, lsr #18 │ │ │ │ + rsbeq r1, fp, r0, lsr #18 │ │ │ │ + rsbeq r1, fp, r4, lsl r9 │ │ │ │ + rsbeq r1, fp, r8, lsl #18 │ │ │ │ + strdeq r1, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r6, fp, r4, lsl #14 │ │ │ │ addseq pc, r7, ip, asr #11 │ │ │ │ │ │ │ │ 0032b5f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 32d264 │ │ │ │ ldr r1, [pc, #112] @ 32b68c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b670 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32b664 │ │ │ │ ldr r2, [pc, #72] @ 32b690 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 32b694 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 91053c │ │ │ │ + b 9105e4 │ │ │ │ ldr r2, [pc, #44] @ 32b698 │ │ │ │ add r2, pc, r2 │ │ │ │ b 32b648 │ │ │ │ ldr r1, [pc, #36] @ 32b69c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 91053c │ │ │ │ - rsbeq r0, ip, r4, asr #2 │ │ │ │ - rsbeq r3, fp, r8, asr #21 │ │ │ │ - rsbseq lr, r0, ip, lsl #27 │ │ │ │ - rsbseq sl, r8, r0, ror #3 │ │ │ │ - strdeq r0, [ip], #-4 @ │ │ │ │ + b 9105e4 │ │ │ │ + rsbeq r0, ip, r4, ror #3 │ │ │ │ + rsbeq r3, fp, r8, ror #22 │ │ │ │ + rsbseq lr, r0, ip, lsr #28 │ │ │ │ + rsbseq sl, r8, r0, lsl #5 │ │ │ │ + @ instruction: 0x006c0194 │ │ │ │ │ │ │ │ 0032b6a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 32d2d0 │ │ │ │ ldr r1, [pc, #28] @ 32b6e0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 910484 │ │ │ │ - rsbseq lr, r0, ip, lsl sp │ │ │ │ + b 91052c │ │ │ │ + ldrheq lr, [r0], #-220 @ 0xffffff24 @ │ │ │ │ │ │ │ │ 0032b6e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #180] @ 32b7b0 │ │ │ │ @@ -232378,17 +232378,17 @@ │ │ │ │ ldrd r2, [r5] │ │ │ │ ldr r1, [pc, #108] @ 32b7b8 │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 910bb4 │ │ │ │ + bl 910c5c │ │ │ │ ldr r2, [pc, #76] @ 32b7bc │ │ │ │ ldr r3, [pc, #64] @ 32b7b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -232401,15 +232401,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r7, r0, lsr #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r0, ip, r4, lsr #32 │ │ │ │ + rsbeq r0, ip, r4, asr #1 │ │ │ │ addseq pc, r7, ip, lsr #7 │ │ │ │ │ │ │ │ 0032b7c0 : │ │ │ │ mov r0, #0 │ │ │ │ b 32d330 │ │ │ │ │ │ │ │ 0032b7c8 : │ │ │ │ @@ -232430,31 +232430,31 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9809d4 │ │ │ │ + bl 980a7c │ │ │ │ ldr r1, [pc, #232] @ 32b908 │ │ │ │ mov r9, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980bcc │ │ │ │ + bl 980c74 │ │ │ │ ldr r1, [pc, #212] @ 32b90c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9809d4 │ │ │ │ + bl 980a7c │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 72bdac │ │ │ │ + bl 72be54 │ │ │ │ subs ip, r0, #0 │ │ │ │ blt 32b8e4 │ │ │ │ str ip, [sp, #8] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #12] │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #16] │ │ │ │ @@ -232485,24 +232485,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ 32b914 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ b 32b8a0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r7, r4, lsr r3 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq pc, r4, r8, lsr #16 │ │ │ │ - rsbseq lr, r1, ip, ror fp │ │ │ │ - rsbseq r3, r3, r4, asr r6 │ │ │ │ + rsbseq pc, r4, r8, asr #17 │ │ │ │ + rsbseq lr, r1, ip, lsl ip │ │ │ │ + ldrsheq r3, [r3], #-100 @ 0xffffff9c @ │ │ │ │ addseq pc, r7, r4, ror r2 @ │ │ │ │ - rsbeq pc, fp, r8, lsr #29 │ │ │ │ + rsbeq pc, fp, r8, asr #30 │ │ │ │ │ │ │ │ 0032b918 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #200] @ 32b9f8 │ │ │ │ @@ -232514,25 +232514,25 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9809d4 │ │ │ │ + bl 980a7c │ │ │ │ ldr r1, [pc, #156] @ 32ba04 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980bcc │ │ │ │ + bl 980c74 │ │ │ │ ldr r1, [pc, #140] @ 32ba08 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9809d4 │ │ │ │ + bl 980a7c │ │ │ │ add ip, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 538e80 │ │ │ │ @@ -232555,17 +232555,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r7, ip, ror #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq pc, r4, r0, ror #13 │ │ │ │ - rsbseq lr, r1, r8, lsr sl │ │ │ │ - rsbseq r3, r3, r0, lsl r5 │ │ │ │ + rsbseq pc, r4, r0, lsl #15 │ │ │ │ + ldrsbeq lr, [r1], #-168 @ 0xffffff58 @ │ │ │ │ + ldrheq r3, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ addseq pc, r7, r4, ror #2 │ │ │ │ │ │ │ │ 0032ba10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -232664,15 +232664,15 @@ │ │ │ │ ldr r1, [pc, #132] @ 32bc0c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9809d4 │ │ │ │ + bl 980a7c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 535c70 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 5a00c8 │ │ │ │ @@ -232692,15 +232692,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, r0, lsr #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r5, r3, r8, ror sl │ │ │ │ + rsbseq r5, r3, r8, lsl fp │ │ │ │ addseq lr, r7, r8, asr pc │ │ │ │ │ │ │ │ 0032bc14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -232738,71 +232738,71 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #1076] @ 32c0e4 │ │ │ │ ldr fp, [r3, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 32c084 │ │ │ │ ldr r1, [pc, #1040] @ 32c0e8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r1, [pc, #1028] @ 32c0ec │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r1, [pc, #1012] @ 32c0f0 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r1, [pc, #996] @ 32c0f4 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r1, [pc, #980] @ 32c0f8 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r1, [pc, #964] @ 32c0fc │ │ │ │ ldr r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldrb r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 32c048 │ │ │ │ ldr r2, [pc, #936] @ 32c100 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #932] @ 32c104 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldrb r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq 32c03c │ │ │ │ ldr r2, [pc, #908] @ 32c108 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #904] @ 32c10c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 32bc84 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9111d0 │ │ │ │ + bl 911278 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 5a00c8 │ │ │ │ ldr r2, [pc, #860] @ 32c110 │ │ │ │ ldr r3, [pc, #792] @ 32c0d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -232821,166 +232821,166 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #748] @ 32c0e4 │ │ │ │ mov r1, #5 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 32c06c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32c054 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 32bd8c │ │ │ │ ldr r1, [pc, #700] @ 32c114 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ b 32bd8c │ │ │ │ ldr r2, [pc, #632] @ 32c0e4 │ │ │ │ mov r1, #3 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 32c078 │ │ │ │ ldr r1, [pc, #640] @ 32c118 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r1, [pc, #628] @ 32c11c │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r1, [pc, #612] @ 32c120 │ │ │ │ ldrd r2, [fp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r1, [pc, #596] @ 32c124 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r1, [pc, #580] @ 32c128 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r1, [pc, #564] @ 32c12c │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r1, [pc, #548] @ 32c130 │ │ │ │ ldrd r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r1, [pc, #532] @ 32c134 │ │ │ │ ldr r2, [fp, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ b 32bd8c │ │ │ │ ldr r2, [pc, #428] @ 32c0e4 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 32c090 │ │ │ │ ldr r1, [pc, #468] @ 32c138 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r1, [pc, #456] @ 32c13c │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r1, [pc, #440] @ 32c140 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r1, [pc, #424] @ 32c144 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ b 32bd8c │ │ │ │ ldr r2, [pc, #304] @ 32c0e4 │ │ │ │ mov r1, #4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 32c09c │ │ │ │ ldr r1, [pc, #360] @ 32c148 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r1, [pc, #348] @ 32c14c │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r1, [pc, #332] @ 32c150 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r1, [pc, #316] @ 32c154 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r1, [pc, #300] @ 32c158 │ │ │ │ ldr r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ b 32bd8c │ │ │ │ ldr r2, [pc, #280] @ 32c15c │ │ │ │ add r2, pc, r2 │ │ │ │ b 32bd7c │ │ │ │ ldr r2, [pc, #272] @ 32c160 │ │ │ │ add r2, pc, r2 │ │ │ │ b 32bd58 │ │ │ │ ldr r1, [pc, #264] @ 32c164 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ b 32be34 │ │ │ │ ldr r3, [pc, #244] @ 32c168 │ │ │ │ add r3, pc, r3 │ │ │ │ b 32be1c │ │ │ │ ldr r3, [pc, #236] @ 32c16c │ │ │ │ add r3, pc, r3 │ │ │ │ b 32be90 │ │ │ │ @@ -233001,57 +233001,57 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ @ instruction: 0x0097eef0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq lr, r7, r0, asr #29 │ │ │ │ - ldrdeq r1, [r0], r4 │ │ │ │ - rsbeq pc, fp, r0, lsr fp @ │ │ │ │ - rsbeq pc, fp, r8, ror #23 │ │ │ │ + addeq r1, r0, r4, ror fp │ │ │ │ + ldrdeq pc, [fp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq pc, fp, r8, lsl #25 │ │ │ │ andeq r3, r0, ip, ror #23 │ │ │ │ - ldrdeq pc, [fp], #-160 @ 0xffffff60 @ │ │ │ │ - ldrdeq pc, [fp], #-172 @ 0xffffff54 @ │ │ │ │ - ldrdeq pc, [fp], #-168 @ 0xffffff58 @ │ │ │ │ - ldrdeq pc, [fp], #-164 @ 0xffffff5c @ │ │ │ │ - ldrdeq pc, [fp], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq pc, fp, ip, asr #21 │ │ │ │ - ldrsbeq r5, [r7], #-228 @ 0xffffff1c @ │ │ │ │ - strheq pc, [fp], #-164 @ 0xffffff5c @ │ │ │ │ - ldrheq r5, [r7], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq pc, fp, r4, lsr #21 │ │ │ │ + rsbeq pc, fp, r0, ror fp @ │ │ │ │ + rsbeq pc, fp, ip, ror fp @ │ │ │ │ + rsbeq pc, fp, r8, ror fp @ │ │ │ │ + rsbeq pc, fp, r4, ror fp @ │ │ │ │ + rsbeq pc, fp, r0, ror fp @ │ │ │ │ + rsbeq pc, fp, ip, ror #22 │ │ │ │ + rsbseq r5, r7, r4, ror pc │ │ │ │ + rsbeq pc, fp, r4, asr fp @ │ │ │ │ + rsbseq r5, r7, r0, asr pc │ │ │ │ + rsbeq pc, fp, r4, asr #22 │ │ │ │ addseq lr, r7, r8, ror #26 │ │ │ │ - rsbeq pc, fp, ip, lsr #19 │ │ │ │ - rsbeq pc, fp, r0, lsl r9 @ │ │ │ │ - @ instruction: 0x006bf994 │ │ │ │ - rsbeq pc, fp, r8, lsr #18 │ │ │ │ - rsbeq pc, fp, r0, lsl #19 │ │ │ │ - rsbeq pc, fp, r0, lsl r9 @ │ │ │ │ - rsbeq pc, fp, r0, ror r9 @ │ │ │ │ - rsbeq pc, fp, r0, ror r9 @ │ │ │ │ + rsbeq pc, fp, ip, asr #20 │ │ │ │ + strheq pc, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq pc, fp, r4, lsr sl @ │ │ │ │ + rsbeq pc, fp, r8, asr #19 │ │ │ │ + rsbeq pc, fp, r0, lsr #20 │ │ │ │ + strheq pc, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq pc, fp, r0, lsl sl @ │ │ │ │ + rsbeq pc, fp, r0, lsl sl @ │ │ │ │ + rsbeq pc, fp, r4, lsl #19 │ │ │ │ rsbeq pc, fp, r4, ror #17 │ │ │ │ - rsbeq pc, fp, r4, asr #16 │ │ │ │ - rsbeq pc, fp, r8, asr #17 │ │ │ │ - rsbeq pc, fp, ip, ror #16 │ │ │ │ + rsbeq pc, fp, r8, ror #18 │ │ │ │ + rsbeq pc, fp, ip, lsl #18 │ │ │ │ + rsbeq pc, fp, r8, lsl #18 │ │ │ │ rsbeq pc, fp, r8, ror #16 │ │ │ │ - rsbeq pc, fp, r8, asr #15 │ │ │ │ - rsbeq pc, fp, ip, asr #16 │ │ │ │ - strdeq pc, [fp], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq pc, fp, ip, asr #15 │ │ │ │ - ldrdeq pc, [fp], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r0, fp, r8, lsr sp │ │ │ │ - rsbeq r0, fp, ip, lsr #26 │ │ │ │ - rsbeq pc, fp, r0, ror #15 │ │ │ │ - rsbseq r3, r5, r0, lsr r0 │ │ │ │ - rsbseq r3, r5, r4, lsr #32 │ │ │ │ - rsbseq r3, r5, r8, lsl r0 │ │ │ │ - rsbseq r3, r5, ip │ │ │ │ - rsbseq r3, r5, r0 │ │ │ │ - umulleq r1, r0, r4, r6 │ │ │ │ - ldrdeq pc, [fp], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq pc, fp, ip, ror #17 │ │ │ │ + @ instruction: 0x006bf890 │ │ │ │ + rsbeq pc, fp, ip, ror #16 │ │ │ │ + rsbeq pc, fp, r8, ror r8 @ │ │ │ │ + ldrdeq r0, [fp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r0, fp, ip, asr #27 │ │ │ │ + rsbeq pc, fp, r0, lsl #17 │ │ │ │ + ldrsbeq r3, [r5], #-0 @ │ │ │ │ + rsbseq r3, r5, r4, asr #1 │ │ │ │ + ldrheq r3, [r5], #-8 @ │ │ │ │ + rsbseq r3, r5, ip, lsr #1 │ │ │ │ + rsbseq r3, r5, r0, lsr #1 │ │ │ │ + addeq r1, r0, r4, lsr r7 │ │ │ │ + rsbeq pc, fp, r0, ror r8 @ │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ │ │ │ │ 0032c188 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -233070,20 +233070,20 @@ │ │ │ │ bl 32d5a0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32c1e8 │ │ │ │ ldr r1, [pc, #112] @ 32c24c │ │ │ │ ldr r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 5a00c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9104e0 │ │ │ │ + bl 910588 │ │ │ │ ldr r2, [pc, #76] @ 32c250 │ │ │ │ ldr r3, [pc, #64] @ 32c248 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -233096,15 +233096,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, ip, ror r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq lr, r0, r0, lsl #4 │ │ │ │ + rsbseq lr, r0, r0, lsr #5 │ │ │ │ addseq lr, r7, r8, lsl r9 │ │ │ │ │ │ │ │ 0032c254 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -233123,20 +233123,20 @@ │ │ │ │ bl 32d3d0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32c2c8 │ │ │ │ ldr r1, [pc, #148] @ 32c33c │ │ │ │ ldrd r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32c318 │ │ │ │ mov r0, r4 │ │ │ │ - bl 910c6c │ │ │ │ + bl 910d14 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 5a00c8 │ │ │ │ ldr r2, [pc, #100] @ 32c340 │ │ │ │ ldr r3, [pc, #88] @ 32c338 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -233153,22 +233153,22 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #36] @ 32c344 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ b 32c2c0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0097e8b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, fp, r4, lsl #12 │ │ │ │ + rsbeq pc, fp, r4, lsr #13 │ │ │ │ addseq lr, r7, r0, asr #16 │ │ │ │ - rsbeq pc, fp, r0, lsr #11 │ │ │ │ + rsbeq pc, fp, r0, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r2, [pc, #532] @ 32c57c │ │ │ │ @@ -233179,94 +233179,94 @@ │ │ │ │ ldr r1, [pc, #520] @ 32c584 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ ldr r6, [pc, #492] @ 32c588 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32c508 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487f8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7582bc │ │ │ │ + bl 758364 │ │ │ │ bl 24ae20 │ │ │ │ ldr r3, [pc, #456] @ 32c58c │ │ │ │ ldr r1, [pc, #456] @ 32c590 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 75761c │ │ │ │ + bl 7576c4 │ │ │ │ mov r2, r6 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r1, [pc, #424] @ 32c594 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 756dfc │ │ │ │ + bl 756ea4 │ │ │ │ ldr r1, [pc, #412] @ 32c598 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 756dfc │ │ │ │ + bl 756ea4 │ │ │ │ ldr r1, [pc, #392] @ 32c59c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #17] │ │ │ │ mov r0, r4 │ │ │ │ - bl 756dfc │ │ │ │ + bl 756ea4 │ │ │ │ ldr r1, [pc, #372] @ 32c5a0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #18] │ │ │ │ mov r0, r4 │ │ │ │ - bl 756dfc │ │ │ │ + bl 756ea4 │ │ │ │ ldr r1, [pc, #352] @ 32c5a4 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #19] │ │ │ │ mov r0, r4 │ │ │ │ - bl 756dfc │ │ │ │ + bl 756ea4 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ strbeq r3, [r5, #20] │ │ │ │ strb r0, [r5, #21] │ │ │ │ beq 32c474 │ │ │ │ mov r0, sp │ │ │ │ - bl 997ec4 │ │ │ │ + bl 997f6c │ │ │ │ ldr r2, [pc, #300] @ 32c5a8 │ │ │ │ ldr r1, [pc, #300] @ 32c5ac │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757794 │ │ │ │ + bl 75783c │ │ │ │ ldr r1, [pc, #280] @ 32c5b0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b32c │ │ │ │ + bl 75b3d4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 97b8e4 │ │ │ │ + bl 97b98c │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, r5, #24 │ │ │ │ mov r8, r0 │ │ │ │ - bl 8c1138 │ │ │ │ + bl 8c11e0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9763d0 │ │ │ │ + bl 976478 │ │ │ │ cmp r4, #0 │ │ │ │ beq 32c4f4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32c55c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -233291,43 +233291,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 98287c │ │ │ │ + bl 982924 │ │ │ │ b 32c4f4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 32c5b8 │ │ │ │ ldr r1, [pc, #84] @ 32c5bc │ │ │ │ ldr r0, [pc, #84] @ 32c5c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ @ instruction: 0x0097e7b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r7, fp, r0, asr lr │ │ │ │ + strdeq r7, [fp], #-224 @ 0xffffff20 @ │ │ │ │ addseq lr, r7, r4, lsl #15 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbseq lr, r4, r4, ror #24 │ │ │ │ - rsbeq pc, fp, r0, lsr #18 │ │ │ │ - rsbseq sp, r2, r0, lsl r3 │ │ │ │ - rsbseq ip, r1, r8, lsl #19 │ │ │ │ - rsbeq pc, fp, r4, lsl r9 @ │ │ │ │ - rsbeq sl, lr, r0, ror #7 │ │ │ │ - rsbeq pc, fp, r8, asr r4 @ │ │ │ │ - rsbseq fp, r5, r4, lsl r5 │ │ │ │ - rsbeq pc, fp, r0, asr r4 @ │ │ │ │ + rsbseq lr, r4, r4, lsl #26 │ │ │ │ + rsbeq pc, fp, r0, asr #19 │ │ │ │ + ldrheq sp, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq ip, r1, r8, lsr #20 │ │ │ │ + strheq pc, [fp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq sl, lr, r0, lsl #9 │ │ │ │ + strdeq pc, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrheq fp, [r5], #-84 @ 0xffffffac @ │ │ │ │ + strdeq pc, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ addseq lr, r7, ip, lsl #12 │ │ │ │ - addeq r1, r0, r0, lsl #4 │ │ │ │ - rsbeq sp, sl, r0, ror #5 │ │ │ │ - strdeq sp, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq r1, r0, r0, lsr #5 │ │ │ │ + rsbeq sp, sl, r0, lsl #7 │ │ │ │ + @ instruction: 0x006ad398 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #420] @ 32c780 │ │ │ │ ldr r4, [pc, #420] @ 32c784 │ │ │ │ ldr r3, [pc, #420] @ 32c788 │ │ │ │ @@ -233337,37 +233337,37 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ beq 32c6a0 │ │ │ │ ldr r7, [pc, #368] @ 32c78c │ │ │ │ ldr r2, [pc, #368] @ 32c790 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #344] @ 32c794 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r7, r7, #44 @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r2, [pc, #324] @ 32c798 │ │ │ │ mov r3, #9 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, r4 │ │ │ │ beq 32c6e4 │ │ │ │ mov r0, r8 │ │ │ │ @@ -233393,23 +233393,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 754af4 │ │ │ │ + bl 754b9c │ │ │ │ ldr r1, [pc, #172] @ 32c7a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2492a8 │ │ │ │ b 32c6a0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754af4 │ │ │ │ + bl 754b9c │ │ │ │ ldr r1, [pc, #144] @ 32c7a4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2492a8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, r4 │ │ │ │ @@ -233432,57 +233432,57 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 2492a8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b 32c738 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, ip, lsr r5 │ │ │ │ - rsbeq pc, fp, ip, lsl #6 │ │ │ │ + rsbeq pc, fp, ip, lsr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r0, ip, asr #2 │ │ │ │ - ldrdeq pc, [fp], #-36 @ 0xffffffdc @ │ │ │ │ + addeq r1, r0, ip, ror #3 │ │ │ │ + rsbeq pc, fp, r4, ror r3 @ │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ - rsbeq pc, fp, r0, asr #5 │ │ │ │ + rsbeq pc, fp, r0, ror #6 │ │ │ │ addseq lr, r7, r4, ror r4 │ │ │ │ - rsbeq pc, fp, r8, ror #4 │ │ │ │ - rsbeq pc, fp, r4, lsr #4 │ │ │ │ - rsbeq pc, fp, ip, lsl r2 @ │ │ │ │ + rsbeq pc, fp, r8, lsl #6 │ │ │ │ + rsbeq pc, fp, r4, asr #5 │ │ │ │ + strheq pc, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #196] @ 32c888 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ beq 32c848 │ │ │ │ ldr r5, [pc, #164] @ 32c88c │ │ │ │ ldr r2, [pc, #164] @ 32c890 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #372 @ 0x174 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r2, [pc, #116] @ 32c894 │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32c868 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ @@ -233490,26 +233490,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 754af4 │ │ │ │ + bl 754b9c │ │ │ │ ldr r1, [pc, #32] @ 32c898 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2492a8 │ │ │ │ b 32c848 │ │ │ │ - rsbeq pc, fp, r0, lsr r1 @ │ │ │ │ - addeq r0, r0, r0, lsl #31 │ │ │ │ - rsbeq pc, fp, ip, lsl #2 │ │ │ │ - strdeq pc, [fp], #-8 @ │ │ │ │ - rsbeq pc, fp, ip, lsl #2 │ │ │ │ + ldrdeq pc, [fp], #-16 @ │ │ │ │ + addeq r1, r0, r0, lsr #32 │ │ │ │ + rsbeq pc, fp, ip, lsr #3 │ │ │ │ + @ instruction: 0x006bf198 │ │ │ │ + rsbeq pc, fp, ip, lsr #3 │ │ │ │ │ │ │ │ 0032c89c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr r2, [pc, #464] @ 32ca84 │ │ │ │ @@ -233522,46 +233522,46 @@ │ │ │ │ sub sp, sp, #172 @ 0xac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 74e020 │ │ │ │ + bl 74e0c8 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ ldr r4, [pc, #396] @ 32ca98 │ │ │ │ add r4, pc, r4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 701588 │ │ │ │ + bl 701630 │ │ │ │ ldr ip, [pc, #348] @ 32ca9c │ │ │ │ ldr r3, [pc, #348] @ 32caa0 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 975a50 │ │ │ │ + bl 975af8 │ │ │ │ ldr r3, [pc, #312] @ 32caa4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ beq 32ca3c │ │ │ │ mov r8, r0 │ │ │ │ add r6, sp, #160 @ 0xa0 │ │ │ │ @@ -233570,15 +233570,15 @@ │ │ │ │ bl 2487f8 │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ asr r2, r3, #31 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r4, #4] │ │ │ │ - bl 7583fc │ │ │ │ + bl 7584a4 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r5, #108] @ 0x6c │ │ │ │ str r3, [r4, #16] │ │ │ │ asr r3, r3, #31 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r7, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -233628,17 +233628,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, r8, ror #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq r0, r0, ip, lr @ │ │ │ │ - rsbeq sl, sl, r4, lsr lr │ │ │ │ - rsbseq r4, r3, ip, lsl ip │ │ │ │ + addeq r0, r0, ip, lsr pc │ │ │ │ + ldrdeq sl, [sl], #-228 @ 0xffffff1c @ │ │ │ │ + ldrheq r4, [r3], #-204 @ 0xffffff34 @ │ │ │ │ addseq lr, r7, r4, lsl r2 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ ldrsbeq lr, [r7], r8 │ │ │ │ │ │ │ │ 0032caac : │ │ │ │ @@ -233647,15 +233647,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r0, [pc, #512] @ 32ccc4 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 754f54 │ │ │ │ + bl 754ffc │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 32ccbc │ │ │ │ ldr r9, [pc, #484] @ 32ccc8 │ │ │ │ mov r6, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, #0 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -233701,15 +233701,15 @@ │ │ │ │ str r1, [r4, #20] │ │ │ │ strb ip, [r4, #24] │ │ │ │ mov r1, r9 │ │ │ │ strb r2, [r4, #25] │ │ │ │ strb r3, [r4, #26] │ │ │ │ str r0, [r4] │ │ │ │ mov r0, sl │ │ │ │ - bl 755d04 │ │ │ │ + bl 755dac │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ cmp r5, #0 │ │ │ │ strb r0, [r4, #36] @ 0x24 │ │ │ │ beq 32cbcc │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae20 │ │ │ │ @@ -233772,16 +233772,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r5, fp │ │ │ │ b 32cc94 │ │ │ │ - rsbseq r4, r3, r4, lsr sl │ │ │ │ - ldrdeq r7, [fp], #-0 @ │ │ │ │ + ldrsbeq r4, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r7, fp, r0, ror r1 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ │ │ │ 0032ccd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -233802,26 +233802,26 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ sub sp, sp, #12 │ │ │ │ bl 2487f8 │ │ │ │ ldr r5, [pc, #88] @ 32cd80 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 701588 │ │ │ │ + bl 701630 │ │ │ │ ldr ip, [pc, #76] @ 32cd84 │ │ │ │ ldr r3, [pc, #76] @ 32cd88 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, ip] │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 975a50 │ │ │ │ + bl 975af8 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -233840,29 +233840,29 @@ │ │ │ │ ldr r5, [pc, #180] @ 32ce5c │ │ │ │ ldr r4, [pc, #180] @ 32ce60 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 74e020 │ │ │ │ + bl 74e0c8 │ │ │ │ add r3, r8, #108 @ 0x6c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r6, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ add ip, r8, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldrb r4, [r0, #152] @ 0x98 │ │ │ │ cmp r4, #0 │ │ │ │ beq 32ce14 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 330840 │ │ │ │ @@ -233870,52 +233870,52 @@ │ │ │ │ ldr r1, [pc, #72] @ 32ce68 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #136 @ 0x88 │ │ │ │ mov r2, #152 @ 0x98 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x008009bc │ │ │ │ - rsbeq sl, sl, ip, asr r9 │ │ │ │ - rsbseq r4, r3, ip, asr #14 │ │ │ │ - @ instruction: 0x006beb9c │ │ │ │ - ldrdeq lr, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + addeq r0, r0, ip, asr sl │ │ │ │ + strdeq sl, [sl], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r4, r3, ip, ror #15 │ │ │ │ + rsbeq lr, fp, ip, lsr ip │ │ │ │ + rsbeq lr, fp, r8, ror fp │ │ │ │ │ │ │ │ 0032ce6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 74e90c │ │ │ │ + bl 74e9b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32ced8 │ │ │ │ - bl 74e020 │ │ │ │ + bl 74e0c8 │ │ │ │ ldr ip, [pc, #128] @ 32cf24 │ │ │ │ ldr r2, [pc, #128] @ 32cf28 │ │ │ │ ldr r1, [pc, #128] @ 32cf2c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 333774 │ │ │ │ ldr r3, [pc, #80] @ 32cf30 │ │ │ │ ldr ip, [pc, #80] @ 32cf34 │ │ │ │ @@ -233923,50 +233923,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r0, r0, r0, asr #17 │ │ │ │ - rsbeq sl, sl, r0, ror #16 │ │ │ │ - rsbseq r4, r3, r4, asr #12 │ │ │ │ - addeq r0, r0, r0, lsl #17 │ │ │ │ - rsbeq lr, fp, r0, lsl #22 │ │ │ │ - rsbeq lr, fp, r0, lsl sl │ │ │ │ + addeq r0, r0, r0, ror #18 │ │ │ │ + rsbeq sl, sl, r0, lsl #18 │ │ │ │ + rsbseq r4, r3, r4, ror #13 │ │ │ │ + addeq r0, r0, r0, lsr #18 │ │ │ │ + rsbeq lr, fp, r0, lsr #23 │ │ │ │ + strheq lr, [fp], #-160 @ 0xffffff60 @ │ │ │ │ │ │ │ │ 0032cf3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ 32cfd0 │ │ │ │ ldr r3, [pc, #124] @ 32cfd4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 758b38 │ │ │ │ + bl 758be0 │ │ │ │ ldr r1, [pc, #96] @ 32cfd8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ - bl 754f3c │ │ │ │ + bl 754fe4 │ │ │ │ ldr r2, [pc, #76] @ 32cfdc │ │ │ │ ldr r3, [pc, #64] @ 32cfd4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -233994,25 +233994,25 @@ │ │ │ │ ldr r0, [pc, #568] @ 32d230 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248fb4 │ │ │ │ ldr r4, [pc, #556] @ 32d234 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74e020 │ │ │ │ + bl 74e0c8 │ │ │ │ ldr ip, [pc, #544] @ 32d238 │ │ │ │ ldr r2, [pc, #544] @ 32d23c │ │ │ │ ldr r1, [pc, #544] @ 32d240 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq 32d21c │ │ │ │ ldr r9, [r2] │ │ │ │ ldr r1, [pc, #500] @ 32d244 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r9 │ │ │ │ @@ -234102,19 +234102,19 @@ │ │ │ │ adc r7, r7, #0 │ │ │ │ cmp r7, fp │ │ │ │ cmpeq sl, r9 │ │ │ │ add r6, r6, #16 │ │ │ │ bne 32d0d8 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 910200 │ │ │ │ + bl 9102a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b04 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97e840 │ │ │ │ + bl 97e8e8 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 32d1e8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2486a8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -234131,27 +234131,27 @@ │ │ │ │ bl 2492a8 │ │ │ │ b 32d124 │ │ │ │ ldr r1, [pc, #60] @ 32d260 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2492a8 │ │ │ │ b 32d1c8 │ │ │ │ - rsbseq r2, r5, r8, lsr #1 │ │ │ │ + rsbseq r2, r5, r8, asr #2 │ │ │ │ addseq sp, r7, r8, lsl fp │ │ │ │ - addeq r0, r0, ip, asr #14 │ │ │ │ - rsbeq sl, sl, ip, ror #13 │ │ │ │ - ldrsbeq r4, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrdeq lr, [fp], #-148 @ 0xffffff6c @ │ │ │ │ + addeq r0, r0, ip, ror #15 │ │ │ │ + rsbeq sl, sl, ip, lsl #15 │ │ │ │ + rsbseq r4, r3, r0, ror r5 │ │ │ │ + rsbeq lr, fp, r4, ror sl │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbeq lr, fp, ip, lsl #19 │ │ │ │ - rsbeq lr, fp, ip, lsl #19 │ │ │ │ - rsbseq r4, fp, r8, asr #21 │ │ │ │ - strdeq lr, [fp], #-136 @ 0xffffff78 @ │ │ │ │ - ldrdeq lr, [fp], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq lr, fp, r4, lsl #16 │ │ │ │ + rsbeq lr, fp, ip, lsr #20 │ │ │ │ + rsbeq lr, fp, ip, lsr #20 │ │ │ │ + rsbseq r4, fp, r8, ror #22 │ │ │ │ + @ instruction: 0x006be998 │ │ │ │ + rsbeq lr, fp, ip, ror r9 │ │ │ │ + rsbeq lr, fp, r4, lsr #17 │ │ │ │ │ │ │ │ 0032d264 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #2 │ │ │ │ @@ -234161,26 +234161,26 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #48] @ 32d2cc │ │ │ │ strb r3, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 72cca4 │ │ │ │ + bl 72cd4c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [r4, #1] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ umullseq sp, r7, r8, r8 │ │ │ │ andeq r1, r0, ip, lsr #17 │ │ │ │ - rsbseq fp, r1, r8 │ │ │ │ + rsbseq fp, r1, r8, lsr #1 │ │ │ │ │ │ │ │ 0032d2d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ @@ -234189,15 +234189,15 @@ │ │ │ │ ldr r5, [pc, #52] @ 32d328 │ │ │ │ ldr r3, [pc, #52] @ 32d32c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 99e664 │ │ │ │ + bl 99e70c │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -234232,50 +234232,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r0, r0, r4, ror #7 │ │ │ │ - rsbeq lr, fp, r0, lsl #14 │ │ │ │ - rsbeq lr, fp, r4, ror r5 │ │ │ │ + addeq r0, r0, r4, lsl #9 │ │ │ │ + rsbeq lr, fp, r0, lsr #15 │ │ │ │ + rsbeq lr, fp, r4, lsl r6 │ │ │ │ │ │ │ │ 0032d3cc : │ │ │ │ b 3aa524 │ │ │ │ │ │ │ │ 0032d3d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #24 │ │ │ │ sub sp, sp, #8 │ │ │ │ bl 2487f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74e020 │ │ │ │ + bl 74e0c8 │ │ │ │ ldr ip, [pc, #104] @ 32d464 │ │ │ │ ldr r2, [pc, #104] @ 32d468 │ │ │ │ ldr r1, [pc, #104] @ 32d46c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r0, #76] @ 0x4c │ │ │ │ strd r2, [r4] │ │ │ │ bl 3aa52c │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -234286,26 +234286,26 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r0, r0, r8, ror #6 │ │ │ │ - rsbeq sl, sl, r4, lsl #6 │ │ │ │ - rsbseq r4, r3, ip, ror #1 │ │ │ │ + addeq r0, r0, r8, lsl #8 │ │ │ │ + rsbeq sl, sl, r4, lsr #7 │ │ │ │ + rsbseq r4, r3, ip, lsl #3 │ │ │ │ │ │ │ │ 0032d470 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - bl 7171b8 │ │ │ │ + bl 717260 │ │ │ │ mov r4, r0 │ │ │ │ - bl 97e840 │ │ │ │ + bl 97e8e8 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 32d4a4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2486a8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -234319,65 +234319,65 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 32d524 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248fb4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757aa4 │ │ │ │ + bl 757b4c │ │ │ │ ldr r1, [pc, #68] @ 32d528 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754f48 │ │ │ │ + bl 754ff0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97e840 │ │ │ │ + bl 97e8e8 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 32d50c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2486a8 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r1, [r5], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r1, r5, r4, ror ip │ │ │ │ @ instruction: 0xfffff0d8 │ │ │ │ │ │ │ │ 0032d52c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 32d598 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248fb4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757aa4 │ │ │ │ + bl 757b4c │ │ │ │ ldr r1, [pc, #68] @ 32d59c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754f48 │ │ │ │ + bl 754ff0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97e840 │ │ │ │ + bl 97e8e8 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 32d580 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2486a8 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r1, r5, r0, ror #22 │ │ │ │ + rsbseq r1, r5, r0, lsl #24 │ │ │ │ @ instruction: 0xfffff24c │ │ │ │ │ │ │ │ 0032d5a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -234385,32 +234385,32 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #176] @ 32d670 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 758c04 │ │ │ │ + bl 758cac │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32d63c │ │ │ │ ldr ip, [pc, #144] @ 32d674 │ │ │ │ ldr r2, [pc, #144] @ 32d678 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #232 @ 0xe8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ bl 2487f8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #96 @ 0x60 │ │ │ │ - bl 99e664 │ │ │ │ + bl 99e70c │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -234422,28 +234422,28 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #48] @ 32d684 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 32d688 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 32d61c │ │ │ │ - strdeq lr, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ - ldrsbeq r1, [r5], #-168 @ 0xffffff58 @ │ │ │ │ - addeq r0, r0, r4, lsl #3 │ │ │ │ - strdeq lr, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq lr, fp, r8, ror r4 │ │ │ │ - addeq r0, r0, r8, lsl r1 │ │ │ │ - @ instruction: 0x006be29c │ │ │ │ + @ instruction: 0x006be598 │ │ │ │ + rsbseq r1, r5, r8, ror fp │ │ │ │ + addeq r0, r0, r4, lsr #4 │ │ │ │ + @ instruction: 0x006be594 │ │ │ │ + rsbeq lr, fp, r8, lsl r5 │ │ │ │ + @ instruction: 0x008001b8 │ │ │ │ + rsbeq lr, fp, ip, lsr r3 │ │ │ │ muleq r0, r1, r1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 32d69c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r8, r9, ip, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #1424] @ 32dc48 │ │ │ │ ldr r2, [pc, #1424] @ 32dc4c │ │ │ │ @@ -234451,15 +234451,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ mov r3, #134217728 @ 0x8000000 │ │ │ │ ldr r5, [pc, #1388] @ 32dc54 │ │ │ │ ldr r9, [pc, #1388] @ 32dc58 │ │ │ │ ldr r2, [pc, #1388] @ 32dc5c │ │ │ │ mov sl, #1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, #0 │ │ │ │ @@ -234477,517 +234477,517 @@ │ │ │ │ mov r3, #23 │ │ │ │ str r3, [r0, #156] @ 0x9c │ │ │ │ ldr r3, [pc, #1336] @ 32dc6c │ │ │ │ strb sl, [r0, #146] @ 0x92 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [ip, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759534 │ │ │ │ + bl 7595dc │ │ │ │ ldr r2, [pc, #1316] @ 32dc70 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1304] @ 32dc74 │ │ │ │ - bl 75a014 │ │ │ │ + bl 75a0bc │ │ │ │ ldr r3, [pc, #1300] @ 32dc78 │ │ │ │ ldr r2, [pc, #1300] @ 32dc7c │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759534 │ │ │ │ + bl 7595dc │ │ │ │ ldr r2, [pc, #1276] @ 32dc80 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1264] @ 32dc84 │ │ │ │ - bl 75a014 │ │ │ │ + bl 75a0bc │ │ │ │ ldr r3, [pc, #1260] @ 32dc88 │ │ │ │ ldr r2, [pc, #1260] @ 32dc8c │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759534 │ │ │ │ + bl 7595dc │ │ │ │ ldr r2, [pc, #1236] @ 32dc90 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1224] @ 32dc94 │ │ │ │ - bl 75a014 │ │ │ │ + bl 75a0bc │ │ │ │ ldr r3, [pc, #1220] @ 32dc98 │ │ │ │ ldr r2, [pc, #1220] @ 32dc9c │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759534 │ │ │ │ + bl 7595dc │ │ │ │ ldr r2, [pc, #1196] @ 32dca0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1184] @ 32dca4 │ │ │ │ - bl 75a014 │ │ │ │ + bl 75a0bc │ │ │ │ ldr r3, [pc, #1180] @ 32dca8 │ │ │ │ ldr r2, [pc, #1180] @ 32dcac │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759534 │ │ │ │ + bl 7595dc │ │ │ │ ldr r2, [pc, #1156] @ 32dcb0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1144] @ 32dcb4 │ │ │ │ - bl 75a014 │ │ │ │ + bl 75a0bc │ │ │ │ ldr r3, [pc, #1140] @ 32dcb8 │ │ │ │ ldr r2, [pc, #1140] @ 32dcbc │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759534 │ │ │ │ + bl 7595dc │ │ │ │ ldr r2, [pc, #1116] @ 32dcc0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75a014 │ │ │ │ + bl 75a0bc │ │ │ │ ldr r3, [pc, #1100] @ 32dcc4 │ │ │ │ ldr r2, [pc, #1100] @ 32dcc8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1092] @ 32dccc │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 755d8c │ │ │ │ + bl 755e34 │ │ │ │ ldr r2, [pc, #1060] @ 32dcd0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75a014 │ │ │ │ + bl 75a0bc │ │ │ │ ldr r3, [pc, #1044] @ 32dcd4 │ │ │ │ ldr r6, [pc, #1044] @ 32dcd8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1036] @ 32dcdc │ │ │ │ ldr r3, [pc, #1036] @ 32dce0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 755d8c │ │ │ │ + bl 755e34 │ │ │ │ ldr r2, [pc, #1004] @ 32dce4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75a014 │ │ │ │ + bl 75a0bc │ │ │ │ ldr r3, [pc, #988] @ 32dce8 │ │ │ │ ldr r6, [pc, #988] @ 32dcec │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #980] @ 32dcf0 │ │ │ │ ldr r3, [pc, #980] @ 32dcf4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 755d8c │ │ │ │ + bl 755e34 │ │ │ │ ldr r2, [pc, #948] @ 32dcf8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75a014 │ │ │ │ + bl 75a0bc │ │ │ │ ldr r3, [pc, #932] @ 32dcfc │ │ │ │ ldr r6, [pc, #932] @ 32dd00 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #924] @ 32dd04 │ │ │ │ ldr r3, [pc, #924] @ 32dd08 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 755d8c │ │ │ │ + bl 755e34 │ │ │ │ ldr r2, [pc, #892] @ 32dd0c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #880] @ 32dd10 │ │ │ │ - bl 75a014 │ │ │ │ + bl 75a0bc │ │ │ │ ldr r3, [pc, #876] @ 32dd14 │ │ │ │ ldr r2, [pc, #876] @ 32dd18 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759534 │ │ │ │ + bl 7595dc │ │ │ │ ldr r2, [pc, #852] @ 32dd1c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #840] @ 32dd20 │ │ │ │ - bl 75a014 │ │ │ │ + bl 75a0bc │ │ │ │ ldr r3, [pc, #836] @ 32dd24 │ │ │ │ ldr r2, [pc, #836] @ 32dd28 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7596a8 │ │ │ │ + bl 759750 │ │ │ │ ldr r2, [pc, #812] @ 32dd2c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #800] @ 32dd30 │ │ │ │ - bl 75a014 │ │ │ │ + bl 75a0bc │ │ │ │ ldr r3, [pc, #796] @ 32dd34 │ │ │ │ ldr r2, [pc, #796] @ 32dd38 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7596a8 │ │ │ │ + bl 759750 │ │ │ │ ldr r2, [pc, #772] @ 32dd3c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75a014 │ │ │ │ + bl 75a0bc │ │ │ │ ldr r3, [pc, #756] @ 32dd40 │ │ │ │ ldr r2, [pc, #756] @ 32dd44 │ │ │ │ ldr r1, [pc, #756] @ 32dd48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [pc, #740] @ 32dd4c │ │ │ │ - bl 7596a8 │ │ │ │ + bl 759750 │ │ │ │ ldr r3, [pc, #736] @ 32dd50 │ │ │ │ ldr r2, [pc, #736] @ 32dd54 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7596a8 │ │ │ │ + bl 759750 │ │ │ │ ldr r2, [pc, #712] @ 32dd58 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #700] @ 32dd5c │ │ │ │ - bl 75a014 │ │ │ │ + bl 75a0bc │ │ │ │ ldr r3, [pc, #696] @ 32dd60 │ │ │ │ ldr r2, [pc, #696] @ 32dd64 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7596a8 │ │ │ │ + bl 759750 │ │ │ │ ldr r2, [pc, #672] @ 32dd68 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #660] @ 32dd6c │ │ │ │ - bl 75a014 │ │ │ │ + bl 75a0bc │ │ │ │ ldr r3, [pc, #656] @ 32dd70 │ │ │ │ ldr r2, [pc, #656] @ 32dd74 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759534 │ │ │ │ + bl 7595dc │ │ │ │ ldr r2, [pc, #632] @ 32dd78 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #620] @ 32dd7c │ │ │ │ - bl 75a014 │ │ │ │ + bl 75a0bc │ │ │ │ ldr r3, [pc, #616] @ 32dd80 │ │ │ │ ldr r2, [pc, #616] @ 32dd84 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7596a8 │ │ │ │ + bl 759750 │ │ │ │ ldr r2, [pc, #592] @ 32dd88 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75a014 │ │ │ │ + bl 75a0bc │ │ │ │ ldr r6, [pc, #576] @ 32dd8c │ │ │ │ ldr r3, [pc, #576] @ 32dd90 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ - bl 758184 │ │ │ │ + bl 75822c │ │ │ │ ldr r2, [pc, #544] @ 32dd94 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #532] @ 32dd98 │ │ │ │ - bl 75a014 │ │ │ │ + bl 75a0bc │ │ │ │ ldr r3, [pc, #528] @ 32dd9c │ │ │ │ ldr r2, [pc, #528] @ 32dda0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759534 │ │ │ │ + bl 7595dc │ │ │ │ ldr r2, [pc, #504] @ 32dda4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75a014 │ │ │ │ + bl 75a0bc │ │ │ │ ldr r6, [pc, #488] @ 32dda8 │ │ │ │ ldr r0, [pc, #488] @ 32ddac │ │ │ │ add r6, pc, r6 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r0, [r7, r0] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 758184 │ │ │ │ + bl 75822c │ │ │ │ ldr r2, [pc, #452] @ 32ddb0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75a014 │ │ │ │ + bl 75a0bc │ │ │ │ ldr r6, [pc, #436] @ 32ddb4 │ │ │ │ ldr r0, [pc, #436] @ 32ddb8 │ │ │ │ ldr r3, [pc, #436] @ 32ddbc │ │ │ │ ldr r2, [pc, #436] @ 32ddc0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r0, r5} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 755d8c │ │ │ │ + bl 755e34 │ │ │ │ ldr r2, [pc, #400] @ 32ddc4 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 75a014 │ │ │ │ - umulleq r0, r0, r8, r1 @ │ │ │ │ - rsbeq sl, sl, r8, asr #32 │ │ │ │ - rsbseq r3, r3, r0, lsr lr │ │ │ │ - rsbseq r7, r2, ip, ror #12 │ │ │ │ + b 75a0bc │ │ │ │ + addeq r0, r0, r8, lsr r2 │ │ │ │ + rsbeq sl, sl, r8, ror #1 │ │ │ │ + ldrsbeq r3, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r7, r2, ip, lsl #14 │ │ │ │ andeq pc, r7, r0, lsl #30 │ │ │ │ andeq r1, r0, r4, ror #17 │ │ │ │ - strheq lr, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq lr, fp, ip, asr r5 │ │ │ │ addseq sp, r7, r0, lsl r4 │ │ │ │ andeq r0, r0, ip, asr lr │ │ │ │ andeq r2, r0, r4, asr r1 │ │ │ │ - rsbeq lr, fp, ip, lsr #7 │ │ │ │ - strheq lr, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq lr, fp, ip, asr #8 │ │ │ │ + rsbeq lr, fp, r0, asr r4 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r1, r0, r8, lsl r8 │ │ │ │ - @ instruction: 0x006be394 │ │ │ │ - rsbeq ip, fp, r8, ror #26 │ │ │ │ + rsbeq lr, fp, r4, lsr r4 │ │ │ │ + rsbeq ip, fp, r8, lsl #28 │ │ │ │ andeq r1, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r8, lsl #15 │ │ │ │ - rsbeq lr, fp, ip, ror #6 │ │ │ │ - ldrheq r9, [r5], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq lr, fp, ip, lsl #8 │ │ │ │ + rsbseq r9, r5, ip, asr fp │ │ │ │ andeq r1, r0, r4, lsr #30 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq lr, fp, r0, asr r3 │ │ │ │ - rsbseq r4, r3, ip, asr #14 │ │ │ │ + strdeq lr, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r4, r3, ip, ror #15 │ │ │ │ andeq r1, r0, r8, ror #28 │ │ │ │ andeq r1, r0, r8, ror #12 │ │ │ │ - rsbeq lr, fp, r4, lsr r3 │ │ │ │ - rsbeq lr, fp, r0, asr #6 │ │ │ │ + ldrdeq lr, [fp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq lr, fp, r0, ror #7 │ │ │ │ andeq r1, r0, ip, lsr #27 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbeq lr, fp, r4, lsr #6 │ │ │ │ + rsbeq lr, fp, r4, asr #7 │ │ │ │ andeq r2, r0, r4, lsl r3 │ │ │ │ - rsbeq lr, fp, r0, lsr #6 │ │ │ │ + rsbeq lr, fp, r0, asr #7 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbeq lr, fp, ip, lsl r3 │ │ │ │ + strheq lr, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbeq lr, fp, r4, lsr #6 │ │ │ │ - rsbeq lr, fp, r4, lsl #6 │ │ │ │ + rsbeq lr, fp, r4, asr #7 │ │ │ │ + rsbeq lr, fp, r4, lsr #7 │ │ │ │ andeq r2, r0, r4, asr r4 │ │ │ │ - rsbeq sl, sl, r8, lsr r0 │ │ │ │ + ldrdeq sl, [sl], #-8 @ │ │ │ │ andeq r1, r0, r4, lsl r3 │ │ │ │ - strdeq lr, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrdeq lr, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + @ instruction: 0x006be398 │ │ │ │ + rsbeq lr, fp, r0, ror r3 │ │ │ │ andeq r1, r0, r8, lsl sl │ │ │ │ - ldrdeq lr, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq lr, fp, r8, ror r3 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbeq lr, fp, r0, ror #5 │ │ │ │ - ldrsheq r5, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq lr, fp, r0, lsl #7 │ │ │ │ + @ instruction: 0x00765590 │ │ │ │ andeq r1, r0, r0, ror #1 │ │ │ │ - rsbeq lr, fp, r4, asr #5 │ │ │ │ - rsbeq lr, fp, r4, ror #5 │ │ │ │ + rsbeq lr, fp, r4, ror #6 │ │ │ │ + rsbeq lr, fp, r4, lsl #7 │ │ │ │ andeq r1, r0, r4, asr #23 │ │ │ │ andeq r1, r0, ip, lsl r4 │ │ │ │ - ldrdeq lr, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ - strdeq lr, [fp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq lr, fp, r0, ror r3 │ │ │ │ + @ instruction: 0x006be394 │ │ │ │ @ instruction: 0x00000abc │ │ │ │ andeq r0, r0, r4, lsr #22 │ │ │ │ - rsbeq lr, fp, r0, ror #5 │ │ │ │ - strdeq lr, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq lr, fp, r0, lsl #7 │ │ │ │ + @ instruction: 0x006be390 │ │ │ │ @ instruction: 0x000006bc │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ - ldrdeq lr, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq lr, fp, r8, ror r3 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ andeq r0, r0, ip, ror r9 │ │ │ │ - rsbeq lr, fp, r0, ror #5 │ │ │ │ - rsbeq pc, pc, r0, asr #7 │ │ │ │ + rsbeq lr, fp, r0, lsl #7 │ │ │ │ + rsbeq pc, pc, r0, ror #8 │ │ │ │ andeq r0, r0, r0, ror lr │ │ │ │ andeq r0, r0, ip, ror r8 │ │ │ │ - strheq lr, [fp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq lr, fp, r4, asr #5 │ │ │ │ + rsbeq lr, fp, r4, asr r3 │ │ │ │ + rsbeq lr, fp, r4, ror #6 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq lr, fp, ip, lsr #5 │ │ │ │ - rsbeq lr, fp, r8, asr #5 │ │ │ │ + rsbeq lr, fp, ip, asr #6 │ │ │ │ + rsbeq lr, fp, r8, ror #6 │ │ │ │ andeq r1, r0, r8, lsl #20 │ │ │ │ andeq r1, r0, ip, lsl #5 │ │ │ │ - strheq lr, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq lr, fp, ip, lsr #5 │ │ │ │ + rsbeq lr, fp, r0, asr r3 │ │ │ │ + rsbeq lr, fp, ip, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ muleq r0, r4, r6 │ │ │ │ - @ instruction: 0x006be298 │ │ │ │ - strheq lr, [fp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq lr, fp, r8, lsr r3 │ │ │ │ + rsbeq lr, fp, r4, asr r3 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ - rsbeq lr, fp, r4, lsr #5 │ │ │ │ - strheq lr, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq lr, fp, r4, asr #6 │ │ │ │ + rsbeq lr, fp, ip, asr r3 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbeq lr, fp, ip, lsr #5 │ │ │ │ - rsbeq r6, fp, ip, lsl #12 │ │ │ │ + rsbeq lr, fp, ip, asr #6 │ │ │ │ + rsbeq r6, fp, ip, lsr #13 │ │ │ │ andeq r4, r0, r0, asr #30 │ │ │ │ - @ instruction: 0x006be290 │ │ │ │ - rsbeq r6, lr, r8, lsl #18 │ │ │ │ + rsbeq lr, fp, r0, lsr r3 │ │ │ │ + rsbeq r6, lr, r8, lsr #19 │ │ │ │ andeq r2, r0, r4, lsl #13 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - rsbeq lr, fp, r0, lsr #5 │ │ │ │ - rsbeq lr, fp, r0, lsr #5 │ │ │ │ + rsbeq lr, fp, r0, asr #6 │ │ │ │ + rsbeq lr, fp, r0, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758b38 │ │ │ │ + bl 758be0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7587ec │ │ │ │ + bl 758894 │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 32de18 │ │ │ │ ldr r1, [pc, #100] @ 32de68 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 758528 │ │ │ │ + b 7585d0 │ │ │ │ ldr r3, [pc, #76] @ 32de6c │ │ │ │ ldr ip, [pc, #76] @ 32de70 │ │ │ │ ldr r1, [pc, #76] @ 32de74 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #560 @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq sp, [fp], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq pc, pc, r0, lsr sl @ │ │ │ │ - rsbeq lr, fp, r0, ror #1 │ │ │ │ - rsbeq lr, fp, r4, asr #1 │ │ │ │ + @ instruction: 0x006be09c │ │ │ │ + ldrsbeq pc, [pc], #-160 @ │ │ │ │ + rsbeq lr, fp, r0, lsl #3 │ │ │ │ + rsbeq lr, fp, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #320] @ 32dfd0 │ │ │ │ ldr r2, [pc, #320] @ 32dfd4 │ │ │ │ ldr r1, [pc, #320] @ 32dfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ add r1, r0, #96 @ 0x60 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ cmp r1, #0 │ │ │ │ moveq r1, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754b10 │ │ │ │ + bl 754bb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32df14 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 754b20 │ │ │ │ + bl 754bc8 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 32df88 │ │ │ │ bl 249ea8 │ │ │ │ cmp r0, #7 │ │ │ │ bls 32dfac │ │ │ │ ldr r1, [pc, #164] @ 32dfdc │ │ │ │ sub r5, r0, #8 │ │ │ │ @@ -235025,41 +235025,41 @@ │ │ │ │ ldr r0, [pc, #48] @ 32dfec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 32dff0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq pc, pc, r0, asr #19 │ │ │ │ - rsbeq r9, sl, r4, ror r8 │ │ │ │ - rsbseq r3, r3, ip, asr r6 │ │ │ │ - rsbseq r4, r3, r0, lsl #8 │ │ │ │ - rsbseq r4, r3, ip, lsr #7 │ │ │ │ - rsbseq pc, pc, r0, lsr #17 │ │ │ │ - rsbeq sp, fp, r0, lsr pc │ │ │ │ - rsbeq sp, fp, r8, ror #30 │ │ │ │ + rsbseq pc, pc, r0, ror #20 │ │ │ │ + rsbeq r9, sl, r4, lsl r9 │ │ │ │ + ldrsheq r3, [r3], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r4, r3, r0, lsr #9 │ │ │ │ + rsbseq r4, r3, ip, asr #8 │ │ │ │ + rsbseq pc, pc, r0, asr #18 │ │ │ │ + ldrdeq sp, [fp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq lr, fp, r8 │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #184] @ 32e0d4 │ │ │ │ ldr r2, [pc, #184] @ 32e0d8 │ │ │ │ ldr r1, [pc, #184] @ 32e0dc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ bl 248b04 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 248b04 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 248b04 │ │ │ │ @@ -235090,17 +235090,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq pc, pc, r8, lsr r8 @ │ │ │ │ - rsbeq r9, sl, r8, ror #13 │ │ │ │ - rsbseq r3, r3, ip, asr #9 │ │ │ │ + ldrsbeq pc, [pc], #-136 @ │ │ │ │ + rsbeq r9, sl, r8, lsl #15 │ │ │ │ + rsbseq r3, r3, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 32e144 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 32e148 │ │ │ │ @@ -235108,27 +235108,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ strb r4, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq pc, pc, r8, asr r7 @ │ │ │ │ - rsbeq r9, sl, r4, lsl #12 │ │ │ │ - rsbseq r3, r3, ip, ror #7 │ │ │ │ + ldrsheq pc, [pc], #-120 @ │ │ │ │ + rsbeq r9, sl, r4, lsr #13 │ │ │ │ + rsbseq r3, r3, ip, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 32e1b4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 32e1b8 │ │ │ │ @@ -235136,53 +235136,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ strb r4, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq pc, pc, r8, ror #13 │ │ │ │ - @ instruction: 0x006a9594 │ │ │ │ - rsbseq r3, r3, ip, ror r3 │ │ │ │ + rsbseq pc, pc, r8, lsl #15 │ │ │ │ + rsbeq r9, sl, r4, lsr r6 │ │ │ │ + rsbseq r3, r3, ip, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e21c │ │ │ │ ldr r2, [pc, #68] @ 32e220 │ │ │ │ ldr r1, [pc, #68] @ 32e224 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r0, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq pc, pc, ip, ror r6 @ │ │ │ │ - rsbeq r9, sl, r8, lsr #10 │ │ │ │ - rsbseq r3, r3, r0, lsl r3 │ │ │ │ + rsbseq pc, pc, ip, lsl r7 @ │ │ │ │ + rsbeq r9, sl, r8, asr #11 │ │ │ │ + ldrheq r3, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 32e28c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 32e290 │ │ │ │ @@ -235190,79 +235190,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ strb r4, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq pc, pc, r0, lsl r6 @ │ │ │ │ - strheq r9, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq r3, r3, r4, lsr #5 │ │ │ │ + ldrheq pc, [pc], #-96 @ │ │ │ │ + rsbeq r9, sl, ip, asr r5 │ │ │ │ + rsbseq r3, r3, r4, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e2f4 │ │ │ │ ldr r2, [pc, #68] @ 32e2f8 │ │ │ │ ldr r1, [pc, #68] @ 32e2fc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r0, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq pc, pc, r4, lsr #11 │ │ │ │ - rsbeq r9, sl, r0, asr r4 │ │ │ │ - rsbseq r3, r3, r8, lsr r2 │ │ │ │ + rsbseq pc, pc, r4, asr #12 │ │ │ │ + strdeq r9, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrsbeq r3, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e35c │ │ │ │ ldr r2, [pc, #68] @ 32e360 │ │ │ │ ldr r1, [pc, #68] @ 32e364 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq pc, pc, ip, lsr r5 @ │ │ │ │ - rsbeq r9, sl, r8, ror #7 │ │ │ │ - ldrsbeq r3, [r3], #-16 @ │ │ │ │ + ldrsbeq pc, [pc], #-92 @ │ │ │ │ + rsbeq r9, sl, r8, lsl #9 │ │ │ │ + rsbseq r3, r3, r0, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 32e3cc │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 32e3d0 │ │ │ │ @@ -235270,79 +235270,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ strb r4, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq pc, [pc], #-64 @ │ │ │ │ - rsbeq r9, sl, ip, ror r3 │ │ │ │ - rsbseq r3, r3, r4, ror #2 │ │ │ │ + rsbseq pc, pc, r0, ror r5 @ │ │ │ │ + rsbeq r9, sl, ip, lsl r4 │ │ │ │ + rsbseq r3, r3, r4, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e434 │ │ │ │ ldr r2, [pc, #68] @ 32e438 │ │ │ │ ldr r1, [pc, #68] @ 32e43c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r0, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq pc, pc, r4, ror #8 │ │ │ │ - rsbeq r9, sl, r0, lsl r3 │ │ │ │ - ldrsheq r3, [r3], #-8 @ │ │ │ │ + rsbseq pc, pc, r4, lsl #10 │ │ │ │ + strheq r9, [sl], #-48 @ 0xffffffd0 @ │ │ │ │ + @ instruction: 0x00733198 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e49c │ │ │ │ ldr r2, [pc, #68] @ 32e4a0 │ │ │ │ ldr r1, [pc, #68] @ 32e4a4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r0, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq pc, [pc], #-60 @ │ │ │ │ - rsbeq r9, sl, r8, lsr #5 │ │ │ │ - @ instruction: 0x00733090 │ │ │ │ + @ instruction: 0x007ff49c │ │ │ │ + rsbeq r9, sl, r8, asr #6 │ │ │ │ + rsbseq r3, r3, r0, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 32e50c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 32e510 │ │ │ │ @@ -235350,160 +235350,160 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ strb r4, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x007ff390 │ │ │ │ - rsbeq r9, sl, ip, lsr r2 │ │ │ │ - rsbseq r3, r3, r4, lsr #32 │ │ │ │ + rsbseq pc, pc, r0, lsr r4 @ │ │ │ │ + ldrdeq r9, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r3, r3, r4, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e574 │ │ │ │ ldr r2, [pc, #68] @ 32e578 │ │ │ │ ldr r1, [pc, #68] @ 32e57c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r0, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq pc, pc, r4, lsr #6 │ │ │ │ - ldrdeq r9, [sl], #-16 @ │ │ │ │ - ldrheq r2, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq pc, pc, r4, asr #7 │ │ │ │ + rsbeq r9, sl, r0, ror r2 │ │ │ │ + rsbseq r3, r3, r8, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #332] @ 32e6f8 │ │ │ │ ldr r2, [pc, #332] @ 32e6fc │ │ │ │ ldr r1, [pc, #332] @ 32e700 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 32e688 │ │ │ │ ldr r0, [pc, #292] @ 32e704 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 755b34 │ │ │ │ + bl 755bdc │ │ │ │ ldr r1, [pc, #284] @ 32e708 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 756b94 │ │ │ │ + bl 756c3c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32e628 │ │ │ │ ldr r1, [pc, #256] @ 32e70c │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 756f44 │ │ │ │ + bl 756fec │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 32e650 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7552cc │ │ │ │ + bl 755374 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 758b38 │ │ │ │ + bl 758be0 │ │ │ │ ldr r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r5 │ │ │ │ - bl 758154 │ │ │ │ + bl 7581fc │ │ │ │ ldr r1, [pc, #168] @ 32e710 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 756d50 │ │ │ │ + bl 756df8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32e69c │ │ │ │ mov r4, #0 │ │ │ │ b 32e628 │ │ │ │ ldr r0, [pc, #132] @ 32e714 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 755b34 │ │ │ │ + bl 755bdc │ │ │ │ mov r5, r0 │ │ │ │ b 32e604 │ │ │ │ ldr r2, [pc, #116] @ 32e718 │ │ │ │ ldr r1, [pc, #116] @ 32e71c │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #100 @ 0x64 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #104] @ 32e720 │ │ │ │ ldr r3, [pc, #104] @ 32e724 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r6 │ │ │ │ - bl 75a178 │ │ │ │ + bl 75a220 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32e680 │ │ │ │ ldr r1, [pc, #72] @ 32e728 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 758528 │ │ │ │ + bl 7585d0 │ │ │ │ mov r4, r0 │ │ │ │ b 32e628 │ │ │ │ - rsbseq pc, pc, r8, lsr #5 │ │ │ │ - rsbeq r9, sl, r8, asr r1 │ │ │ │ - rsbseq r2, r3, r0, asr #30 │ │ │ │ - rsbeq sp, fp, r0, lsl #19 │ │ │ │ - rsbeq sp, fp, r4, lsl #19 │ │ │ │ - rsbseq ip, r4, ip, lsl sl │ │ │ │ - rsbeq sp, fp, r4, lsr #18 │ │ │ │ - strdeq sp, [fp], #-128 @ 0xffffff80 @ │ │ │ │ - ldrheq pc, [pc], #-20 @ │ │ │ │ - rsbeq fp, sl, r0, lsl r2 │ │ │ │ - rsbeq sp, fp, r8, lsr r8 │ │ │ │ + rsbseq pc, pc, r8, asr #6 │ │ │ │ + strdeq r9, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r2, r3, r0, ror #31 │ │ │ │ + rsbeq sp, fp, r0, lsr #20 │ │ │ │ + rsbeq sp, fp, r4, lsr #20 │ │ │ │ + ldrheq ip, [r4], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq sp, fp, r4, asr #19 │ │ │ │ + @ instruction: 0x006bd990 │ │ │ │ + rsbseq pc, pc, r4, asr r2 @ │ │ │ │ + strheq fp, [sl], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrdeq sp, [fp], #-136 @ 0xffffff78 @ │ │ │ │ andeq r0, r0, r2, asr #8 │ │ │ │ - rsbeq r5, fp, ip, ror #21 │ │ │ │ + rsbeq r5, fp, ip, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 32e794 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 32e798 │ │ │ │ @@ -235511,55 +235511,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq pc, pc, ip, lsl #2 │ │ │ │ - strheq r8, [sl], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r2, r3, r0, lsr #27 │ │ │ │ + rsbseq pc, pc, ip, lsr #3 │ │ │ │ + rsbeq r9, sl, r8, asr r0 │ │ │ │ + rsbseq r2, r3, r0, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 32e800 │ │ │ │ ldr r2, [pc, #72] @ 32e804 │ │ │ │ ldr r1, [pc, #72] @ 32e808 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x007ff09c │ │ │ │ - rsbeq r8, sl, r8, asr #30 │ │ │ │ - rsbseq r2, r3, r0, lsr sp │ │ │ │ + rsbseq pc, pc, ip, lsr r1 @ │ │ │ │ + rsbeq r8, sl, r8, ror #31 │ │ │ │ + ldrsbeq r2, [r3], #-208 @ 0xffffff30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 32e874 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 32e878 │ │ │ │ @@ -235567,55 +235567,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq pc, pc, ip, lsr #32 │ │ │ │ - ldrdeq r8, [sl], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r2, r3, r0, asr #25 │ │ │ │ + rsbseq pc, pc, ip, asr #1 │ │ │ │ + rsbeq r8, sl, r8, ror pc │ │ │ │ + rsbseq r2, r3, r0, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 32e8e0 │ │ │ │ ldr r2, [pc, #72] @ 32e8e4 │ │ │ │ ldr r1, [pc, #72] @ 32e8e8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrheq lr, [pc], #-252 @ │ │ │ │ - rsbeq r8, sl, r8, ror #28 │ │ │ │ - rsbseq r2, r3, r0, asr ip │ │ │ │ + rsbseq pc, pc, ip, asr r0 @ │ │ │ │ + rsbeq r8, sl, r8, lsl #30 │ │ │ │ + ldrsheq r2, [r3], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 32e958 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #80] @ 32e95c │ │ │ │ @@ -235623,29 +235623,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ eor r3, r4, #1 │ │ │ │ strb r4, [r0, #42] @ 0x2a │ │ │ │ strb r3, [r0, #43] @ 0x2b │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq lr, pc, ip, asr #30 │ │ │ │ - strdeq r8, [sl], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r2, r3, r0, ror #23 │ │ │ │ + rsbseq lr, pc, ip, ror #31 │ │ │ │ + @ instruction: 0x006a8e98 │ │ │ │ + rsbseq r2, r3, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #184] @ 32ea34 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -235661,26 +235661,26 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r4, [pc, #124] @ 32ea48 │ │ │ │ ldr r3, [pc, #124] @ 32ea4c │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r6 │ │ │ │ add ip, r0, #96 @ 0x60 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 91828c │ │ │ │ + bl 918334 │ │ │ │ ldr r2, [pc, #88] @ 32ea50 │ │ │ │ ldr r3, [pc, #64] @ 32ea3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235690,19 +235690,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq lr, [pc], #-236 @ │ │ │ │ + rsbseq lr, pc, ip, ror pc @ │ │ │ │ addseq ip, r7, ip, lsl #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r3, r4, asr fp │ │ │ │ - rsbeq r8, sl, r4, ror #26 │ │ │ │ + ldrsheq r2, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r8, sl, r4, lsl #28 │ │ │ │ addseq ip, r7, r0, asr r1 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ addseq ip, r7, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -235722,24 +235722,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 977b44 │ │ │ │ + bl 977bec │ │ │ │ ldr r2, [pc, #80] @ 32eb34 │ │ │ │ ldr r3, [pc, #64] @ 32eb28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235749,19 +235749,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, pc, ip, ror #27 │ │ │ │ + rsbseq lr, pc, ip, lsl #29 │ │ │ │ umullseq ip, r7, ip, r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r3, r4, ror #20 │ │ │ │ - rsbeq r8, sl, r4, ror ip │ │ │ │ + rsbseq r2, r3, r4, lsl #22 │ │ │ │ + rsbeq r8, sl, r4, lsl sp │ │ │ │ addseq ip, r7, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #192] @ 32ec10 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -235779,24 +235779,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 977b44 │ │ │ │ + bl 977bec │ │ │ │ ldr r2, [pc, #92] @ 32ec24 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #32] │ │ │ │ ldr r3, [pc, #60] @ 32ec18 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -235809,19 +235809,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, pc, r8, lsl #26 │ │ │ │ + rsbseq lr, pc, r8, lsr #27 │ │ │ │ @ instruction: 0x0097bfb8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r3, r0, lsl #19 │ │ │ │ - @ instruction: 0x006a8b90 │ │ │ │ + rsbseq r2, r3, r0, lsr #20 │ │ │ │ + rsbeq r8, sl, r0, lsr ip │ │ │ │ addseq fp, r7, r8, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #208] @ 32ed10 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -235839,31 +235839,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 90fef0 │ │ │ │ + bl 90ff98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32eccc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 254fa8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 90f9a8 │ │ │ │ + bl 90fa50 │ │ │ │ ldr r2, [pc, #80] @ 32ed24 │ │ │ │ ldr r3, [pc, #64] @ 32ed18 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235873,19 +235873,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, pc, r8, lsl ip @ │ │ │ │ + ldrheq lr, [pc], #-200 @ │ │ │ │ addseq fp, r7, r8, asr #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00732890 │ │ │ │ - rsbeq r8, sl, r0, lsr #21 │ │ │ │ + rsbseq r2, r3, r0, lsr r9 │ │ │ │ + rsbeq r8, sl, r0, asr #22 │ │ │ │ addseq fp, r7, r8, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32ed74 │ │ │ │ ldr r2, [pc, #52] @ 32ed78 │ │ │ │ @@ -235893,221 +235893,221 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae20 │ │ │ │ - rsbseq lr, pc, r4, lsl fp @ │ │ │ │ - rsbeq r8, sl, r0, asr #19 │ │ │ │ - rsbseq r2, r3, r8, lsr #15 │ │ │ │ + ldrheq lr, [pc], #-180 @ │ │ │ │ + rsbeq r8, sl, r0, ror #20 │ │ │ │ + rsbseq r2, r3, r8, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32edcc │ │ │ │ ldr r2, [pc, #52] @ 32edd0 │ │ │ │ ldr r1, [pc, #52] @ 32edd4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae20 │ │ │ │ - ldrheq lr, [pc], #-172 @ │ │ │ │ - rsbeq r8, sl, r8, ror #18 │ │ │ │ - rsbseq r2, r3, r0, asr r7 │ │ │ │ + rsbseq lr, pc, ip, asr fp @ │ │ │ │ + rsbeq r8, sl, r8, lsl #20 │ │ │ │ + ldrsheq r2, [r3], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32ee24 │ │ │ │ ldr r2, [pc, #52] @ 32ee28 │ │ │ │ ldr r1, [pc, #52] @ 32ee2c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae20 │ │ │ │ - rsbseq lr, pc, r4, ror #20 │ │ │ │ - rsbeq r8, sl, r0, lsl r9 │ │ │ │ - ldrsheq r2, [r3], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq lr, pc, r4, lsl #22 │ │ │ │ + strheq r8, [sl], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x00732798 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32ee7c │ │ │ │ ldr r2, [pc, #52] @ 32ee80 │ │ │ │ ldr r1, [pc, #52] @ 32ee84 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae20 │ │ │ │ - rsbseq lr, pc, ip, lsl #20 │ │ │ │ - strheq r8, [sl], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r2, r3, r0, lsr #13 │ │ │ │ + rsbseq lr, pc, ip, lsr #21 │ │ │ │ + rsbeq r8, sl, r8, asr r9 │ │ │ │ + rsbseq r2, r3, r0, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32eed4 │ │ │ │ ldr r2, [pc, #52] @ 32eed8 │ │ │ │ ldr r1, [pc, #52] @ 32eedc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae20 │ │ │ │ - ldrheq lr, [pc], #-148 @ │ │ │ │ - rsbeq r8, sl, r0, ror #16 │ │ │ │ - rsbseq r2, r3, r8, asr #12 │ │ │ │ + rsbseq lr, pc, r4, asr sl @ │ │ │ │ + rsbeq r8, sl, r0, lsl #18 │ │ │ │ + rsbseq r2, r3, r8, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32ef2c │ │ │ │ ldr r2, [pc, #52] @ 32ef30 │ │ │ │ ldr r1, [pc, #52] @ 32ef34 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae20 │ │ │ │ - rsbseq lr, pc, ip, asr r9 @ │ │ │ │ - rsbeq r8, sl, r8, lsl #16 │ │ │ │ - ldrsheq r2, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrsheq lr, [pc], #-156 @ │ │ │ │ + rsbeq r8, sl, r8, lsr #17 │ │ │ │ + @ instruction: 0x00732690 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32ef84 │ │ │ │ ldr r2, [pc, #52] @ 32ef88 │ │ │ │ ldr r1, [pc, #52] @ 32ef8c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae20 │ │ │ │ - rsbseq lr, pc, r4, lsl #18 │ │ │ │ - strheq r8, [sl], #-112 @ 0xffffff90 @ │ │ │ │ - @ instruction: 0x00732598 │ │ │ │ + rsbseq lr, pc, r4, lsr #19 │ │ │ │ + rsbeq r8, sl, r0, asr r8 │ │ │ │ + rsbseq r2, r3, r8, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32efdc │ │ │ │ ldr r2, [pc, #52] @ 32efe0 │ │ │ │ ldr r1, [pc, #52] @ 32efe4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae20 │ │ │ │ - rsbseq lr, pc, ip, lsr #17 │ │ │ │ - rsbeq r8, sl, r8, asr r7 │ │ │ │ - rsbseq r2, r3, r0, asr #10 │ │ │ │ + rsbseq lr, pc, ip, asr #18 │ │ │ │ + strdeq r8, [sl], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r2, r3, r0, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32f034 │ │ │ │ ldr r2, [pc, #52] @ 32f038 │ │ │ │ ldr r1, [pc, #52] @ 32f03c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae20 │ │ │ │ - rsbseq lr, pc, r4, asr r8 @ │ │ │ │ - rsbeq r8, sl, r0, lsl #14 │ │ │ │ - rsbseq r2, r3, r8, ror #9 │ │ │ │ + ldrsheq lr, [pc], #-132 @ │ │ │ │ + rsbeq r8, sl, r0, lsr #15 │ │ │ │ + rsbseq r2, r3, r8, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 32f090 │ │ │ │ ldr r2, [pc, #56] @ 32f094 │ │ │ │ ldr r1, [pc, #56] @ 32f098 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldr r0, [r3, #188] @ 0xbc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae20 │ │ │ │ - ldrsheq lr, [pc], #-124 @ │ │ │ │ - rsbeq r8, sl, r8, lsr #13 │ │ │ │ - @ instruction: 0x00732490 │ │ │ │ + @ instruction: 0x007fe89c │ │ │ │ + rsbeq r8, sl, r8, asr #14 │ │ │ │ + rsbseq r2, r3, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #236] @ 32f1a0 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -236124,30 +236124,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9186a0 │ │ │ │ + bl 918748 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 32f17c │ │ │ │ cmp r1, #0 │ │ │ │ beq 32f13c │ │ │ │ mov r0, r1 │ │ │ │ - bl 911288 │ │ │ │ + bl 911330 │ │ │ │ ldr r2, [pc, #112] @ 32f1b4 │ │ │ │ ldr r3, [pc, #96] @ 32f1a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -236162,22 +236162,22 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ bl 254684 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 32f13c │ │ │ │ - bl 911288 │ │ │ │ + bl 911330 │ │ │ │ b 32f13c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, pc, r4, lsr #15 │ │ │ │ + rsbseq lr, pc, r4, asr #16 │ │ │ │ addseq fp, r7, r4, asr sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r3, ip, lsl r4 │ │ │ │ - rsbeq r8, sl, ip, lsr #12 │ │ │ │ + ldrheq r2, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r8, sl, ip, asr #13 │ │ │ │ @ instruction: 0x0097b9d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #336] @ 32f320 │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ @@ -236194,15 +236194,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r4, [pc, #276] @ 32f334 │ │ │ │ mov r1, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ strb r1, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r0, #88] @ 0x58 │ │ │ │ orrs ip, r2, r3 │ │ │ │ @@ -236243,15 +236243,15 @@ │ │ │ │ strb r3, [sp, #63] @ 0x3f │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, ip] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 9189ac │ │ │ │ + bl 918a54 │ │ │ │ ldr r2, [pc, #88] @ 32f33c │ │ │ │ ldr r3, [pc, #64] @ 32f328 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -236261,19 +236261,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, pc, r8, lsl #13 │ │ │ │ + rsbseq lr, pc, r8, lsr #14 │ │ │ │ addseq fp, r7, r8, lsr r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r3, r0, lsl #6 │ │ │ │ - rsbeq r8, sl, r0, lsl r5 │ │ │ │ + rsbseq r2, r3, r0, lsr #7 │ │ │ │ + strheq r8, [sl], #-80 @ 0xffffffb0 @ │ │ │ │ @ instruction: 0x0097b8fc │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ addseq fp, r7, r8, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -236293,15 +236293,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r9, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ add r6, r0, #32 │ │ │ │ mov r0, #8 │ │ │ │ @@ -236319,17 +236319,17 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr fp, [fp] │ │ │ │ bne 32f3bc │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 90fef0 │ │ │ │ + bl 90ff98 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 90f9a8 │ │ │ │ + bl 90fa50 │ │ │ │ ldr r2, [pc, #84] @ 32f470 │ │ │ │ ldr r3, [pc, #68] @ 32f464 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -236340,19 +236340,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, pc, r0, lsl #10 │ │ │ │ + rsbseq lr, pc, r0, lsr #11 │ │ │ │ @ instruction: 0x0097b7b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r3, r4, ror r1 │ │ │ │ - rsbeq r8, sl, r4, lsl #7 │ │ │ │ + rsbseq r2, r3, r4, lsl r2 │ │ │ │ + rsbeq r8, sl, r4, lsr #8 │ │ │ │ addseq fp, r7, r0, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 32f4e8 │ │ │ │ ldr r2, [pc, #92] @ 32f4ec │ │ │ │ @@ -236360,32 +236360,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32f4cc │ │ │ │ - bl 7582bc │ │ │ │ + bl 758364 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24ae20 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq lr, pc, r8, asr #7 │ │ │ │ - rsbeq r8, sl, r4, ror r2 │ │ │ │ - rsbseq r2, r3, ip, asr r0 │ │ │ │ + rsbseq lr, pc, r8, ror #8 │ │ │ │ + rsbeq r8, sl, r4, lsl r3 │ │ │ │ + ldrsheq r2, [r3], #-12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f56c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f570 │ │ │ │ @@ -236393,32 +236393,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 248b04 │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae20 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq lr, pc, r4, asr #6 │ │ │ │ - strdeq r8, [sl], #-16 @ │ │ │ │ - ldrsbeq r1, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq lr, pc, r4, ror #7 │ │ │ │ + @ instruction: 0x006a8290 │ │ │ │ + rsbseq r2, r3, r8, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f5f0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f5f4 │ │ │ │ @@ -236426,32 +236426,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ bl 248b04 │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae20 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq lr, pc, r0, asr #5 │ │ │ │ - rsbeq r8, sl, ip, ror #2 │ │ │ │ - rsbseq r1, r3, r4, asr pc │ │ │ │ + rsbseq lr, pc, r0, ror #6 │ │ │ │ + rsbeq r8, sl, ip, lsl #4 │ │ │ │ + ldrsheq r1, [r3], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f674 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f678 │ │ │ │ @@ -236459,32 +236459,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ bl 248b04 │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae20 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq lr, pc, ip, lsr r2 @ │ │ │ │ - rsbeq r8, sl, r8, ror #1 │ │ │ │ - ldrsbeq r1, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + ldrsbeq lr, [pc], #-44 @ │ │ │ │ + rsbeq r8, sl, r8, lsl #3 │ │ │ │ + rsbseq r1, r3, r0, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f6f8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f6fc │ │ │ │ @@ -236492,32 +236492,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ bl 248b04 │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae20 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrheq lr, [pc], #-24 @ │ │ │ │ - rsbeq r8, sl, r4, rrx │ │ │ │ - rsbseq r1, r3, ip, asr #28 │ │ │ │ + rsbseq lr, pc, r8, asr r2 @ │ │ │ │ + rsbeq r8, sl, r4, lsl #2 │ │ │ │ + rsbseq r1, r3, ip, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f77c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f780 │ │ │ │ @@ -236525,32 +236525,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ bl 248b04 │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae20 │ │ │ │ str r0, [r4, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq lr, pc, r4, lsr r1 @ │ │ │ │ - rsbeq r7, sl, r0, ror #31 │ │ │ │ - rsbseq r1, r3, r8, asr #27 │ │ │ │ + ldrsbeq lr, [pc], #-20 @ │ │ │ │ + rsbeq r8, sl, r0, lsl #1 │ │ │ │ + rsbseq r1, r3, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f800 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f804 │ │ │ │ @@ -236558,32 +236558,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ bl 248b04 │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae20 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrheq lr, [pc], #-0 @ │ │ │ │ - rsbeq r7, sl, ip, asr pc │ │ │ │ - rsbseq r1, r3, r4, asr #26 │ │ │ │ + rsbseq lr, pc, r0, asr r1 @ │ │ │ │ + strdeq r7, [sl], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r1, r3, r4, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f884 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f888 │ │ │ │ @@ -236591,32 +236591,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ bl 248b04 │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae20 │ │ │ │ str r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq lr, pc, ip, lsr #32 │ │ │ │ - ldrdeq r7, [sl], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r1, r3, r0, asr #25 │ │ │ │ + rsbseq lr, pc, ip, asr #1 │ │ │ │ + rsbeq r7, sl, r8, ror pc │ │ │ │ + rsbseq r1, r3, r0, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f908 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f90c │ │ │ │ @@ -236624,32 +236624,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 248b04 │ │ │ │ mov r0, r5 │ │ │ │ bl 24ae20 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq sp, pc, r8, lsr #31 │ │ │ │ - rsbeq r7, sl, r4, asr lr │ │ │ │ - rsbseq r1, r3, ip, lsr ip │ │ │ │ + rsbseq lr, pc, r8, asr #32 │ │ │ │ + strdeq r7, [sl], #-228 @ 0xffffff1c @ │ │ │ │ + ldrsbeq r1, [r3], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 32f9a4 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -236658,15 +236658,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 524fa8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32f984 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ @@ -236678,32 +236678,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, pc, r0, lsr #30 │ │ │ │ - ldrheq r1, [r3], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r7, sl, r8, asr #27 │ │ │ │ + rsbseq sp, pc, r0, asr #31 │ │ │ │ + rsbseq r1, r3, r0, asr ip │ │ │ │ + rsbeq r7, sl, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #160] @ 32fa68 │ │ │ │ ldr r2, [pc, #160] @ 32fa6c │ │ │ │ ldr r1, [pc, #160] @ 32fa70 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ bl 248b04 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 248b04 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 248b04 │ │ │ │ @@ -236727,17 +236727,17 @@ │ │ │ │ bl 248b04 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ bl 248b04 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 248b04 │ │ │ │ - rsbseq sp, pc, ip, lsl #29 │ │ │ │ - rsbeq r7, sl, r8, lsr sp │ │ │ │ - rsbseq r1, r3, r0, lsr #22 │ │ │ │ + rsbseq sp, pc, ip, lsr #30 │ │ │ │ + ldrdeq r7, [sl], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r1, r3, r0, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #236] @ 32fb78 │ │ │ │ mov r4, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -236746,15 +236746,15 @@ │ │ │ │ ldr r2, [pc, #224] @ 32fb80 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #196] @ 32fb84 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [r0, #252] @ 0xfc │ │ │ │ mov r0, r4 │ │ │ │ bl 24a4e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fb28 │ │ │ │ @@ -236786,30 +236786,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #124 @ 0x7c │ │ │ │ mov r2, #704 @ 0x2c0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq sp, pc, ip, asr #27 │ │ │ │ - rsbseq r1, r3, r4, asr sl │ │ │ │ - rsbeq r7, sl, ip, ror #24 │ │ │ │ - ldrheq r5, [r3], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq ip, fp, ip, lsl #11 │ │ │ │ - rsbeq ip, fp, r0, lsl #9 │ │ │ │ - strheq ip, [fp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq sp, pc, ip, ror #28 │ │ │ │ + ldrsheq r1, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r7, sl, ip, lsl #26 │ │ │ │ + rsbseq r5, r3, ip, asr pc │ │ │ │ + rsbeq ip, fp, ip, lsr #12 │ │ │ │ + rsbeq ip, fp, r0, lsr #10 │ │ │ │ + rsbeq ip, fp, r4, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #356] @ 32fd10 │ │ │ │ ldr ip, [pc, #356] @ 32fd14 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -236836,39 +236836,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r4, sp, #12 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 91828c │ │ │ │ + bl 918334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fcbc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fc88 │ │ │ │ mov r1, r4 │ │ │ │ bl 53604c │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32fc84 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 91122c │ │ │ │ + bl 9112d4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ b 32fcc8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fcac │ │ │ │ mov r1, r4 │ │ │ │ bl 53604c │ │ │ │ @@ -236878,15 +236878,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 32dff4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 249524 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ ldr r2, [pc, #92] @ 32fd2c │ │ │ │ ldr r3, [pc, #64] @ 32fd14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -236901,17 +236901,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq sl, r7, r0, ror pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, r7, r8, asr #30 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbeq r7, sl, r8, lsl #22 │ │ │ │ - rsbseq sp, pc, r8, asr ip @ │ │ │ │ - ldrsheq r1, [r3], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r7, sl, r8, lsr #23 │ │ │ │ + ldrsheq sp, [pc], #-200 @ │ │ │ │ + @ instruction: 0x00731990 │ │ │ │ addseq sl, r7, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr ip, [pc, #636] @ 32ffc4 │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ @@ -236928,15 +236928,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #188] @ 0xbc │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ strb lr, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strb lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ strb lr, [sp, #56] @ 0x38 │ │ │ │ @@ -237052,15 +237052,15 @@ │ │ │ │ strb r3, [sp, #175] @ 0xaf │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, lr] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 9186a0 │ │ │ │ + bl 918748 │ │ │ │ ldr r2, [pc, #88] @ 32ffe0 │ │ │ │ ldr r3, [pc, #64] @ 32ffcc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -237070,19 +237070,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, pc, r0, lsl fp @ │ │ │ │ + ldrheq sp, [pc], #-176 @ │ │ │ │ addseq sl, r7, r0, asr #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, r3, r8, lsl #15 │ │ │ │ - @ instruction: 0x006a7998 │ │ │ │ + rsbseq r1, r3, r8, lsr #16 │ │ │ │ + rsbeq r7, sl, r8, lsr sl │ │ │ │ addseq sl, r7, ip, lsr sp │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ umullseq sl, r7, r4, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -237102,24 +237102,24 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #484] @ 33025c │ │ │ │ strb r3, [r4, #50] @ 0x32 │ │ │ │ strh r2, [r4, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 24b030 │ │ │ │ @@ -237145,20 +237145,20 @@ │ │ │ │ ldr r2, [pc, #400] @ 33026c │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r4, #256] @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7595dc │ │ │ │ + bl 759684 │ │ │ │ ldr r2, [pc, #372] @ 330270 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 759e40 │ │ │ │ + bl 759ee8 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ str r2, [r4, #180] @ 0xb4 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [r4, #216] @ 0xd8 │ │ │ │ mov r2, #8 │ │ │ │ strd r2, [r4, #224] @ 0xe0 │ │ │ │ @@ -237209,56 +237209,56 @@ │ │ │ │ ldr r2, [pc, #164] @ 330280 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #252] @ 0xfc │ │ │ │ mov r0, r6 │ │ │ │ - bl 7595dc │ │ │ │ + bl 759684 │ │ │ │ ldr r2, [pc, #136] @ 330284 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #124] @ 330288 │ │ │ │ - bl 759e40 │ │ │ │ + bl 759ee8 │ │ │ │ ldr r3, [pc, #120] @ 33028c │ │ │ │ ldr r2, [pc, #120] @ 330290 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 759468 │ │ │ │ + bl 759510 │ │ │ │ ldr r2, [pc, #96] @ 330294 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 759e40 │ │ │ │ + bl 759ee8 │ │ │ │ b 3300ac │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, pc, ip, asr r8 @ │ │ │ │ + ldrsheq sp, [pc], #-140 @ │ │ │ │ addseq sl, r7, ip, lsl #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r7, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ - ldrsbeq r1, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ + @ instruction: 0x006a7790 │ │ │ │ + rsbseq r1, r3, r8, ror r5 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r5, r0, r8, ror #8 │ │ │ │ - @ instruction: 0x006bbf9c │ │ │ │ + rsbeq ip, fp, ip, lsr r0 │ │ │ │ @ instruction: 0xffffe640 │ │ │ │ @ instruction: 0xffffe6bc │ │ │ │ - rsbeq fp, fp, r0, lsl #31 │ │ │ │ + rsbeq ip, fp, r0, lsr #32 │ │ │ │ umullseq sl, r7, r4, r9 │ │ │ │ - rsbeq fp, fp, r4, lsl lr │ │ │ │ + strheq fp, [fp], #-228 @ 0xffffff1c @ │ │ │ │ @ instruction: 0xffffe628 │ │ │ │ @ instruction: 0xffffe694 │ │ │ │ - strdeq fp, [fp], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq fp, fp, r4, lsl lr │ │ │ │ + @ instruction: 0x006bbe94 │ │ │ │ + strheq fp, [fp], #-228 @ 0xffffff1c @ │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xffffee18 │ │ │ │ - rsbeq fp, fp, r8, lsl #28 │ │ │ │ + rsbeq fp, fp, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #916] @ 330644 │ │ │ │ ldr ip, [pc, #916] @ 330648 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -237288,32 +237288,32 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r5, sp, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9189ac │ │ │ │ + bl 918a54 │ │ │ │ cmp r0, #0 │ │ │ │ beq 330438 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r1, [pc, #728] @ 330660 │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, r3 │ │ │ │ @@ -237354,18 +237354,18 @@ │ │ │ │ ldrb r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 330430 │ │ │ │ ldrd r2, [r0, #40] @ 0x28 │ │ │ │ strd r2, [r6, #88] @ 0x58 │ │ │ │ - bl 9112e4 │ │ │ │ + bl 91138c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ ldr r2, [pc, #536] @ 330664 │ │ │ │ ldr r3, [pc, #504] @ 330648 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -237417,15 +237417,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #336] @ 330674 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 330434 │ │ │ │ ldr r1, [pc, #308] @ 330678 │ │ │ │ ldr r3, [pc, #308] @ 33067c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #300] @ 330680 │ │ │ │ @@ -237435,28 +237435,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ ldr r2, [pc, #276] @ 330684 │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 330434 │ │ │ │ ldr r3, [pc, #252] @ 330688 │ │ │ │ ldr ip, [pc, #252] @ 33068c │ │ │ │ ldr r1, [pc, #252] @ 330690 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #240] @ 330694 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 330434 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #212] @ 330698 │ │ │ │ ldr r1, [pc, #212] @ 33069c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -237465,15 +237465,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #188] @ 3306a4 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 330434 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #160] @ 3306a8 │ │ │ │ ldr r1, [pc, #160] @ 3306ac │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -237482,46 +237482,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #136] @ 3306b4 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 330434 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq sl, r7, ip, ror #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, r7, r4, asr #16 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbseq sp, pc, ip, asr r5 @ │ │ │ │ - rsbeq r7, sl, r8, lsl #8 │ │ │ │ - rsbseq r1, r3, ip, ror #3 │ │ │ │ + ldrsheq sp, [pc], #-92 @ │ │ │ │ + rsbeq r7, sl, r8, lsr #9 │ │ │ │ + rsbseq r1, r3, ip, lsl #5 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ @ instruction: 0x0097a6d0 │ │ │ │ - rsbeq fp, fp, r4, asr #23 │ │ │ │ - rsbseq sp, pc, ip, asr #6 │ │ │ │ - rsbeq fp, fp, ip, asr #19 │ │ │ │ + rsbeq fp, fp, r4, ror #24 │ │ │ │ + rsbseq sp, pc, ip, ror #7 │ │ │ │ + rsbeq fp, fp, ip, ror #20 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ - rsbeq fp, fp, r8, lsl #23 │ │ │ │ - rsbseq sp, pc, r8, lsl #6 │ │ │ │ - rsbeq fp, fp, r4, lsl #19 │ │ │ │ + rsbeq fp, fp, r8, lsr #24 │ │ │ │ + rsbseq sp, pc, r8, lsr #7 │ │ │ │ + rsbeq fp, fp, r4, lsr #20 │ │ │ │ andeq r0, r0, sp, lsl #5 │ │ │ │ - rsbseq sp, pc, r4, asr #5 │ │ │ │ - rsbeq fp, fp, r8, asr ip │ │ │ │ - rsbeq fp, fp, r0, asr r9 │ │ │ │ + rsbseq sp, pc, r4, ror #6 │ │ │ │ + strdeq fp, [fp], #-200 @ 0xffffff38 @ │ │ │ │ + strdeq fp, [fp], #-144 @ 0xffffff70 @ │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - rsbeq fp, fp, r8, lsr fp │ │ │ │ - rsbeq fp, fp, r4, lsl r9 │ │ │ │ - rsbseq sp, pc, r4, lsl #5 │ │ │ │ + ldrdeq fp, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + strheq fp, [fp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq sp, pc, r4, lsr #6 │ │ │ │ muleq r0, r3, r2 │ │ │ │ - rsbeq fp, fp, ip, asr fp │ │ │ │ - ldrdeq fp, [fp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq sp, pc, r0, asr #4 │ │ │ │ + strdeq fp, [fp], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq fp, fp, r0, ror r9 │ │ │ │ + rsbseq sp, pc, r0, ror #5 │ │ │ │ muleq r0, sl, r2 │ │ │ │ │ │ │ │ 003306b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -237549,27 +237549,27 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #140] @ 3307b4 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33079c │ │ │ │ mov r0, r4 │ │ │ │ - bl 754af4 │ │ │ │ - bl 754b30 │ │ │ │ + bl 754b9c │ │ │ │ + bl 754bd8 │ │ │ │ ldr r4, [r6, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 33079c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754318 │ │ │ │ + bl 7543c0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 330758 │ │ │ │ @@ -237582,31 +237582,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r7, fp, ip, ror fp │ │ │ │ + rsbeq r7, fp, ip, lsl ip │ │ │ │ │ │ │ │ 003307b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 754b30 │ │ │ │ + bl 754bd8 │ │ │ │ ldr r4, [r4, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 330828 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754318 │ │ │ │ + bl 7543c0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3307e4 │ │ │ │ @@ -237627,25 +237627,25 @@ │ │ │ │ 00330840 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #300] @ 330990 │ │ │ │ ldr r2, [pc, #300] @ 330994 │ │ │ │ ldr r1, [pc, #300] @ 330998 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ble 33096c │ │ │ │ @@ -237674,15 +237674,15 @@ │ │ │ │ strd r2, [r5, #8] │ │ │ │ bl 24ae50 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r0, [r3, sl, lsl #3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33091c │ │ │ │ - bl 7583fc │ │ │ │ + bl 7584a4 │ │ │ │ str r0, [r5, #20] │ │ │ │ mov r0, #8 │ │ │ │ bl 24b030 │ │ │ │ ldr r2, [r6, #176] @ 0xb0 │ │ │ │ mov r4, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ add r8, r8, #168 @ 0xa8 │ │ │ │ @@ -237705,38 +237705,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrsheq ip, [pc], #-240 @ │ │ │ │ - rsbeq r6, sl, r0, lsr #29 │ │ │ │ - rsbseq r0, r3, r8, lsl #25 │ │ │ │ + @ instruction: 0x007fd090 │ │ │ │ + rsbeq r6, sl, r0, asr #30 │ │ │ │ + rsbseq r0, r3, r8, lsr #26 │ │ │ │ │ │ │ │ 0033099c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r9, [pc, #1608] @ 330ffc │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r2, [pc, #1584] @ 331000 │ │ │ │ ldr r1, [pc, #1584] @ 331004 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r6, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 330f7c │ │ │ │ ldrb r7, [r4] │ │ │ │ cmp r7, #0 │ │ │ │ beq 330fe0 │ │ │ │ @@ -237952,40 +237952,40 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #700] @ 331014 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 330d04 │ │ │ │ ldr r3, [pc, #676] @ 331018 │ │ │ │ ldr ip, [pc, #676] @ 33101c │ │ │ │ ldr r1, [pc, #676] @ 331020 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #668] @ 331024 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 330d04 │ │ │ │ ldr r3, [pc, #644] @ 331028 │ │ │ │ ldr ip, [pc, #644] @ 33102c │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #640] @ 331030 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #840 @ 0x348 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -237997,15 +237997,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #564] @ 331040 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238017,15 +238017,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 331050 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238037,15 +238037,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 331060 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238057,15 +238057,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #860 @ 0x35c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238077,15 +238077,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #304] @ 33107c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238094,80 +238094,80 @@ │ │ │ │ ldr r1, [pc, #252] @ 331084 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #248] @ 331088 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 330d04 │ │ │ │ ldr r3, [pc, #224] @ 33108c │ │ │ │ ldr r4, [pc, #224] @ 331090 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #220] @ 331094 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 331098 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 330d04 │ │ │ │ ldr r1, [pc, #180] @ 33109c │ │ │ │ ldr r0, [pc, #180] @ 3310a0 │ │ │ │ ldr r2, [pc, #180] @ 3310a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #200 @ 0xc8 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x007fce98 │ │ │ │ - rsbeq r6, sl, r8, lsr sp │ │ │ │ - rsbseq r0, r3, ip, lsl fp │ │ │ │ - rsbseq ip, pc, r4, lsl fp @ │ │ │ │ - rsbeq fp, fp, ip, ror #11 │ │ │ │ - @ instruction: 0x006bb198 │ │ │ │ + rsbseq ip, pc, r8, lsr pc @ │ │ │ │ + ldrdeq r6, [sl], #-216 @ 0xffffff28 @ │ │ │ │ + ldrheq r0, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + ldrheq ip, [pc], #-180 @ │ │ │ │ + rsbeq fp, fp, ip, lsl #13 │ │ │ │ + rsbeq fp, fp, r8, lsr r2 │ │ │ │ muleq r0, r2, r3 │ │ │ │ - ldrsbeq ip, [pc], #-172 @ │ │ │ │ - ldrdeq fp, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq fp, fp, ip, ror #2 │ │ │ │ + rsbseq ip, pc, ip, ror fp @ │ │ │ │ + rsbeq fp, fp, r4, ror r5 │ │ │ │ + rsbeq fp, fp, ip, lsl #4 │ │ │ │ muleq r0, sp, r3 │ │ │ │ + rsbseq ip, pc, r8, asr #22 │ │ │ │ + rsbeq fp, fp, r0, asr r5 │ │ │ │ + ldrdeq fp, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq ip, [pc], #-168 @ │ │ │ │ + rsbeq fp, fp, ip, lsl r5 │ │ │ │ + rsbeq fp, fp, r8, lsl #3 │ │ │ │ + andeq r0, r0, sp, asr #6 │ │ │ │ rsbseq ip, pc, r8, lsr #21 │ │ │ │ - strheq fp, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq fp, fp, ip, lsr r1 │ │ │ │ + rsbeq fp, fp, r8, ror #9 │ │ │ │ + rsbeq fp, fp, r8, lsr r1 │ │ │ │ + andeq r0, r0, r2, asr r3 │ │ │ │ rsbseq ip, pc, r8, asr sl @ │ │ │ │ - rsbeq fp, fp, ip, ror r4 │ │ │ │ + strheq fp, [fp], #-68 @ 0xffffffbc @ │ │ │ │ rsbeq fp, fp, r8, ror #1 │ │ │ │ - andeq r0, r0, sp, asr #6 │ │ │ │ + andeq r0, r0, r7, asr r3 │ │ │ │ rsbseq ip, pc, r8, lsl #20 │ │ │ │ - rsbeq fp, fp, r8, asr #8 │ │ │ │ - @ instruction: 0x006bb098 │ │ │ │ - andeq r0, r0, r2, asr r3 │ │ │ │ + rsbeq fp, fp, r0, lsl #9 │ │ │ │ + @ instruction: 0x006bb09c │ │ │ │ ldrheq ip, [pc], #-152 @ │ │ │ │ - rsbeq fp, fp, r4, lsl r4 │ │ │ │ + rsbeq fp, fp, ip, asr #8 │ │ │ │ rsbeq fp, fp, r8, asr #32 │ │ │ │ - andeq r0, r0, r7, asr r3 │ │ │ │ - rsbseq ip, pc, r8, ror #18 │ │ │ │ - rsbeq fp, fp, r0, ror #7 │ │ │ │ - strdeq sl, [fp], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq ip, pc, r8, lsl r9 @ │ │ │ │ - rsbeq fp, fp, ip, lsr #7 │ │ │ │ - rsbeq sl, fp, r8, lsr #31 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ - rsbeq fp, fp, r4, lsl #5 │ │ │ │ - rsbeq sl, fp, r4, ror #30 │ │ │ │ + rsbeq fp, fp, r4, lsr #6 │ │ │ │ + rsbeq fp, fp, r4 │ │ │ │ andeq r0, r0, r9, lsr r3 │ │ │ │ - rsbseq ip, pc, r0, lsr #17 │ │ │ │ - rsbeq fp, fp, ip, asr #6 │ │ │ │ - rsbeq sl, fp, r8, lsr #30 │ │ │ │ + rsbseq ip, pc, r0, asr #18 │ │ │ │ + rsbeq fp, fp, ip, ror #7 │ │ │ │ + rsbeq sl, fp, r8, asr #31 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ - rsbeq sl, fp, r4, lsl #30 │ │ │ │ - rsbeq fp, fp, r8, asr #4 │ │ │ │ + rsbeq sl, fp, r4, lsr #31 │ │ │ │ + rsbeq fp, fp, r8, ror #5 │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ │ │ │ │ 003310a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -238175,25 +238175,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 3310f8 │ │ │ │ ldr r2, [pc, #52] @ 3310fc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 759534 │ │ │ │ + bl 7595dc │ │ │ │ ldr r2, [pc, #28] @ 331100 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75a014 │ │ │ │ - strheq lr, [sl], #-192 @ 0xffffff40 @ │ │ │ │ + b 75a0bc │ │ │ │ + rsbeq lr, sl, r0, asr sp │ │ │ │ @ instruction: 0xffffe83c │ │ │ │ @ instruction: 0xffffdc54 │ │ │ │ - rsbeq fp, fp, r4, lsl #5 │ │ │ │ + rsbeq fp, fp, r4, lsr #6 │ │ │ │ │ │ │ │ 00331104 : │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0033110c : │ │ │ │ ldr r0, [r0, #32] │ │ │ │ @@ -238233,22 +238233,22 @@ │ │ │ │ bl 58e494 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 7582bc │ │ │ │ + bl 758364 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ 3311ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ - strdeq fp, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + @ instruction: 0x006bb29c │ │ │ │ │ │ │ │ 003311b0 : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3311c8 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -238287,23 +238287,23 @@ │ │ │ │ cmp r5, r3 │ │ │ │ cmpne r5, #0 │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r2, [pc, #2840] @ 331d7c │ │ │ │ ldr r1, [pc, #2840] @ 331d80 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #7 │ │ │ │ bl 5c89ec │ │ │ │ ldr r3, [pc, #2804] @ 331d84 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -238317,15 +238317,15 @@ │ │ │ │ beq 331514 │ │ │ │ ldr r3, [pc, #2764] @ 331d8c │ │ │ │ ldr r1, [pc, #2764] @ 331d90 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 75761c │ │ │ │ + bl 7576c4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne 3315c0 │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ beq 331304 │ │ │ │ mov r0, r4 │ │ │ │ @@ -238338,42 +238338,42 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 331570 │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3313fc │ │ │ │ ldr r7, [pc, #2672] @ 331d94 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #2660] @ 331d98 │ │ │ │ ldr r1, [pc, #2660] @ 331d9c │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 754b30 │ │ │ │ + bl 754bd8 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 3313ac │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ movne r7, #0 │ │ │ │ bne 33138c │ │ │ │ b 331d30 │ │ │ │ add r7, r7, #4 │ │ │ │ ldr r1, [r3, r7] │ │ │ │ cmp r1, #0 │ │ │ │ beq 331b08 │ │ │ │ mov r0, r9 │ │ │ │ - bl 754318 │ │ │ │ + bl 7543c0 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33137c │ │ │ │ ldr r3, [r3, r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 331b08 │ │ │ │ ldr r5, [pc, #2540] @ 331da0 │ │ │ │ @@ -238382,77 +238382,77 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #332 @ 0x14c │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ cmp r0, #0 │ │ │ │ beq 331d4c │ │ │ │ ldr r2, [r0, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3313fc │ │ │ │ ldr r0, [pc, #2488] @ 331dac │ │ │ │ ldr r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998700 │ │ │ │ + bl 9987a8 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33147c │ │ │ │ ldr r0, [pc, #2464] @ 331db0 │ │ │ │ ldr r2, [pc, #2464] @ 331db4 │ │ │ │ ldr r1, [pc, #2464] @ 331db8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r7, #0 │ │ │ │ ldr r5, [pc, #2428] @ 331dbc │ │ │ │ ldr r1, [pc, #2428] @ 331dc0 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ strb r7, [r0, #41] @ 0x29 │ │ │ │ ldr r0, [pc, #2408] @ 331dc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753fec │ │ │ │ + bl 754094 │ │ │ │ ldr r1, [pc, #2400] @ 331dc8 │ │ │ │ ldr r0, [pc, #2400] @ 331dcc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753fec │ │ │ │ + bl 754094 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #2372] @ 331dd0 │ │ │ │ ldr r2, [pc, #2372] @ 331dd4 │ │ │ │ ldr r1, [pc, #2372] @ 331dd8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #228 @ 0xe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #2352] @ 331ddc │ │ │ │ - bl 754860 │ │ │ │ - bl 72cda4 │ │ │ │ + bl 754908 │ │ │ │ + bl 72ce4c │ │ │ │ ldr r3, [r6, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #4 │ │ │ │ - bl 74e930 │ │ │ │ + bl 74e9d8 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ ldr r2, [pc, #2312] @ 331de0 │ │ │ │ ldr r3, [pc, #2192] @ 331d6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -238471,17 +238471,17 @@ │ │ │ │ beq 3312e0 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3312e0 │ │ │ │ bl 332a28 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3312e0 │ │ │ │ - bl 758b38 │ │ │ │ + bl 758be0 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ - bl 755ee4 │ │ │ │ + bl 755f8c │ │ │ │ cmp r0, #0 │ │ │ │ bne 331bf4 │ │ │ │ ldr r3, [pc, #2192] @ 331de4 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ @@ -238500,46 +238500,46 @@ │ │ │ │ ldr r1, [pc, #2132] @ 331dec │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2128] @ 331df0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ b 3314d0 │ │ │ │ ldr r3, [pc, #2092] @ 331df4 │ │ │ │ ldr ip, [pc, #2092] @ 331df8 │ │ │ │ ldr r1, [pc, #2092] @ 331dfc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2084] @ 331e00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 3315b0 │ │ │ │ mov r0, #0 │ │ │ │ bl 248fb4 │ │ │ │ ldr r7, [pc, #2052] @ 331e04 │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r2, [pc, #2036] @ 331e08 │ │ │ │ ldr r1, [pc, #2036] @ 331e0c │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -238702,25 +238702,25 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ bl 2486a8 │ │ │ │ ldrb r3, [r6, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq 331304 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r3, [pc, #1364] @ 331e34 │ │ │ │ ldr r2, [pc, #1364] @ 331e38 │ │ │ │ ldr r1, [pc, #1364] @ 331e3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r7, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #1304] @ 331e30 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r8, [r3] │ │ │ │ @@ -238785,18 +238785,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2492a8 │ │ │ │ b 331774 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #1064] @ 331e44 │ │ │ │ ldr r1, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998700 │ │ │ │ + bl 9987a8 │ │ │ │ ldr r0, [pc, #1052] @ 331e48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998700 │ │ │ │ + bl 9987a8 │ │ │ │ b 3318b8 │ │ │ │ mov lr, r0 │ │ │ │ ldr ip, [lr], #8 │ │ │ │ cmp ip, #0 │ │ │ │ ble 331894 │ │ │ │ mov r1, #0 │ │ │ │ b 331a68 │ │ │ │ @@ -238815,15 +238815,15 @@ │ │ │ │ add r3, lr, r3, lsl #3 │ │ │ │ ldrb r7, [r3, #12] │ │ │ │ cmp r7, #0 │ │ │ │ bne 331a4c │ │ │ │ ldr r0, [pc, #952] @ 331e4c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ ldr r1, [pc, #932] @ 331e50 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2492a8 │ │ │ │ b 33183c │ │ │ │ @@ -238844,69 +238844,69 @@ │ │ │ │ b 3317b8 │ │ │ │ ldr r1, [pc, #868] @ 331e60 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2492a8 │ │ │ │ b 33178c │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 70111c │ │ │ │ + bl 7011c4 │ │ │ │ ldr r3, [pc, #844] @ 331e64 │ │ │ │ ldr ip, [pc, #844] @ 331e68 │ │ │ │ ldr r1, [pc, #844] @ 331e6c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #836] @ 331e70 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 331c40 │ │ │ │ ldr r1, [pc, #792] @ 331e74 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997454 │ │ │ │ + bl 9974fc │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 331bd8 │ │ │ │ ldr sl, [pc, #764] @ 331e78 │ │ │ │ ldr r9, [pc, #764] @ 331e7c │ │ │ │ ldr r7, [pc, #764] @ 331e80 │ │ │ │ mov r6, #4 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 70111c │ │ │ │ + bl 7011c4 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, sl │ │ │ │ movne r3, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 997454 │ │ │ │ + bl 9974fc │ │ │ │ mov r0, r4 │ │ │ │ bl 248b04 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ add r6, r6, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 331b90 │ │ │ │ ldr r1, [pc, #676] @ 331e84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997454 │ │ │ │ + bl 9974fc │ │ │ │ mov r0, fp │ │ │ │ bl 248b04 │ │ │ │ b 3315b0 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ ldr r3, [pc, #648] @ 331e88 │ │ │ │ ldr r2, [pc, #648] @ 331e8c │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -238914,29 +238914,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ ldr r2, [pc, #624] @ 331e94 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r1, [pc, #616] @ 331e98 │ │ │ │ ldr r2, [r6, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 997454 │ │ │ │ + bl 9974fc │ │ │ │ b 3315b0 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 70111c │ │ │ │ + bl 7011c4 │ │ │ │ ldr r1, [pc, #588] @ 331e9c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 997454 │ │ │ │ + bl 9974fc │ │ │ │ mov r0, r4 │ │ │ │ bl 248b04 │ │ │ │ b 331be8 │ │ │ │ ldr r0, [r7, #-76] @ 0xffffffb4 │ │ │ │ ldr lr, [r7, #-80] @ 0xffffffb0 │ │ │ │ mov r2, r0 │ │ │ │ ldr ip, [r5, #92] @ 0x5c │ │ │ │ @@ -238964,22 +238964,22 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str lr, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 998700 │ │ │ │ + bl 9987a8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3319d0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ 331ea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ ldr r1, [pc, #396] @ 331ea8 │ │ │ │ ldr r0, [pc, #396] @ 331eac │ │ │ │ ldr r2, [pc, #396] @ 331eb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -238999,113 +238999,113 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #284 @ 0x11c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r9, r7, r8, lsl r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009798f0 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbseq ip, pc, r4, lsl #12 │ │ │ │ - rsbeq r6, sl, r8, lsr #9 │ │ │ │ - @ instruction: 0x00730290 │ │ │ │ + rsbseq ip, pc, r4, lsr #13 │ │ │ │ + rsbeq r6, sl, r8, asr #10 │ │ │ │ + rsbseq r0, r3, r0, lsr r3 │ │ │ │ andeq r1, r0, ip, asr r6 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbseq r9, r4, r4, ror #26 │ │ │ │ - rsbseq ip, pc, r0, lsr r5 @ │ │ │ │ - ldrdeq r6, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r0, r3, r0, asr #3 │ │ │ │ - rsbseq ip, pc, r0, lsr #9 │ │ │ │ - rsbeq r6, sl, r0, lsr #7 │ │ │ │ - rsbseq r4, r3, r8, lsr #11 │ │ │ │ - rsbeq fp, fp, r8, lsl r4 │ │ │ │ - rsbseq ip, pc, r4, asr #8 │ │ │ │ - strdeq r6, [sl], #-36 @ 0xffffffdc @ │ │ │ │ - ldrsbeq r0, [r3], #-12 @ │ │ │ │ - rsbseq r6, r4, r8, lsr #15 │ │ │ │ - rsbeq fp, fp, r8, ror #7 │ │ │ │ - rsbeq r6, fp, r8, ror r0 │ │ │ │ - ldrdeq fp, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r5, fp, ip, lsl #13 │ │ │ │ - rsbseq ip, pc, r8, asr #7 │ │ │ │ - rsbeq sl, fp, r4, asr sl │ │ │ │ - rsbseq pc, r4, r4, asr #24 │ │ │ │ + rsbseq r9, r4, r4, lsl #28 │ │ │ │ + ldrsbeq ip, [pc], #-80 @ │ │ │ │ + rsbeq r6, sl, r8, ror r4 │ │ │ │ + rsbseq r0, r3, r0, ror #4 │ │ │ │ + rsbseq ip, pc, r0, asr #10 │ │ │ │ + rsbeq r6, sl, r0, asr #8 │ │ │ │ + rsbseq r4, r3, r8, asr #12 │ │ │ │ + strheq fp, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq ip, pc, r4, ror #9 │ │ │ │ + @ instruction: 0x006a6394 │ │ │ │ + rsbseq r0, r3, ip, ror r1 │ │ │ │ + rsbseq r6, r4, r8, asr #16 │ │ │ │ + rsbeq fp, fp, r8, lsl #9 │ │ │ │ + rsbeq r6, fp, r8, lsl r1 │ │ │ │ + rsbeq fp, fp, r0, ror r4 │ │ │ │ + rsbeq r5, fp, ip, lsr #14 │ │ │ │ + rsbseq ip, pc, r8, ror #8 │ │ │ │ + strdeq sl, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq pc, r4, r4, ror #25 │ │ │ │ muleq r0, r1, r6 │ │ │ │ addseq r9, r7, r4, asr #12 │ │ │ │ adceq fp, r4, r4, asr #5 │ │ │ │ - rsbeq sl, fp, r4, lsr lr │ │ │ │ - rsbeq sl, fp, r4, asr r9 │ │ │ │ + ldrdeq sl, [fp], #-228 @ 0xffffff1c @ │ │ │ │ + strdeq sl, [fp], #-148 @ 0xffffff6c @ │ │ │ │ andeq r0, r0, r9, asr #12 │ │ │ │ - rsbseq ip, pc, r8, lsl #5 │ │ │ │ - rsbeq sl, fp, r4, lsr #28 │ │ │ │ - rsbeq sl, fp, r8, lsl r9 │ │ │ │ + rsbseq ip, pc, r8, lsr #6 │ │ │ │ + rsbeq sl, fp, r4, asr #29 │ │ │ │ + strheq sl, [fp], #-152 @ 0xffffff68 @ │ │ │ │ andeq r0, r0, r2, asr r6 │ │ │ │ - rsbseq ip, pc, ip, asr r2 @ │ │ │ │ - strdeq r6, [sl], #-8 @ │ │ │ │ - rsbseq pc, r2, r0, ror #29 │ │ │ │ - rsbeq sl, fp, r0, lsr #30 │ │ │ │ - ldrsheq sp, [r4], #-156 @ 0xffffff64 @ │ │ │ │ - strdeq r0, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq sl, fp, ip, asr #27 │ │ │ │ - strheq sl, [fp], #-208 @ 0xffffff30 @ │ │ │ │ - @ instruction: 0x006bad98 │ │ │ │ - rsbeq sl, fp, ip, ror sp │ │ │ │ - rsbeq sl, fp, r0, ror #26 │ │ │ │ + ldrsheq ip, [pc], #-44 @ │ │ │ │ + @ instruction: 0x006a6198 │ │ │ │ + rsbseq pc, r2, r0, lsl #31 │ │ │ │ + rsbeq sl, fp, r0, asr #31 │ │ │ │ + @ instruction: 0x0074da9c │ │ │ │ + @ instruction: 0x006b0594 │ │ │ │ + rsbeq sl, fp, ip, ror #28 │ │ │ │ + rsbeq sl, fp, r0, asr lr │ │ │ │ + rsbeq sl, fp, r8, lsr lr │ │ │ │ + rsbeq sl, fp, ip, lsl lr │ │ │ │ + rsbeq sl, fp, r0, lsl #28 │ │ │ │ andeq r3, r0, r8, lsl #27 │ │ │ │ - rsbseq fp, pc, r4, ror pc @ │ │ │ │ - rsbeq r5, sl, r4, lsr #28 │ │ │ │ - rsbseq pc, r2, ip, lsl #24 │ │ │ │ - rsbeq sl, fp, ip, asr #22 │ │ │ │ - rsbeq sl, fp, ip, lsl ip │ │ │ │ - rsbeq sl, fp, ip, lsr ip │ │ │ │ - rsbeq sl, fp, r0, lsr fp │ │ │ │ - rsbeq r0, fp, ip, lsl #2 │ │ │ │ - strdeq r0, [fp], #-8 @ │ │ │ │ - rsbeq r0, fp, r4, ror #1 │ │ │ │ - ldrdeq r0, [fp], #-0 @ │ │ │ │ - strheq r0, [fp], #-12 @ │ │ │ │ - rsbseq fp, pc, r8, lsr sp @ │ │ │ │ - @ instruction: 0x006bac98 │ │ │ │ - rsbeq sl, fp, r4, asr #7 │ │ │ │ + rsbseq ip, pc, r4, lsl r0 @ │ │ │ │ + rsbeq r5, sl, r4, asr #29 │ │ │ │ + rsbseq pc, r2, ip, lsr #25 │ │ │ │ + rsbeq sl, fp, ip, ror #23 │ │ │ │ + strheq sl, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + ldrdeq sl, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + ldrdeq sl, [fp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r0, fp, ip, lsr #3 │ │ │ │ + @ instruction: 0x006b0198 │ │ │ │ + rsbeq r0, fp, r4, lsl #3 │ │ │ │ + rsbeq r0, fp, r0, ror r1 │ │ │ │ + rsbeq r0, fp, ip, asr r1 │ │ │ │ + ldrsbeq fp, [pc], #-216 @ │ │ │ │ + rsbeq sl, fp, r8, lsr sp │ │ │ │ + rsbeq sl, fp, r4, ror #8 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - rsbeq sl, fp, ip, lsl #25 │ │ │ │ - rsbseq sp, r4, ip, lsl r5 │ │ │ │ - rsbeq r0, fp, r0, lsr r0 │ │ │ │ - rsbseq ip, r2, r8, lsl r4 │ │ │ │ - ldrheq pc, [sl], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq fp, pc, ip, asr #24 │ │ │ │ - rsbeq sl, fp, ip, lsr #16 │ │ │ │ - ldrdeq sl, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq sl, fp, ip, lsr #26 │ │ │ │ + ldrheq sp, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrdeq r0, [fp], #-0 @ │ │ │ │ + ldrheq ip, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r0, fp, r0, asr r0 │ │ │ │ + rsbseq fp, pc, ip, ror #25 │ │ │ │ + rsbeq sl, fp, ip, asr #17 │ │ │ │ + rsbeq sl, fp, r0, ror r3 │ │ │ │ andeq r0, r0, r9, asr r6 │ │ │ │ - rsbeq sl, fp, r8, ror #16 │ │ │ │ - rsbeq sl, fp, r0, lsl #23 │ │ │ │ - rsbeq sl, fp, r4, lsr #20 │ │ │ │ rsbeq sl, fp, r8, lsl #18 │ │ │ │ - ldrdeq sl, [fp], #-16 @ │ │ │ │ - rsbeq sl, fp, ip, lsl #16 │ │ │ │ + rsbeq sl, fp, r0, lsr #24 │ │ │ │ + rsbeq sl, fp, r4, asr #21 │ │ │ │ + rsbeq sl, fp, r8, lsr #19 │ │ │ │ + rsbeq sl, fp, r0, ror r2 │ │ │ │ + rsbeq sl, fp, ip, lsr #17 │ │ │ │ muleq r0, r7, r5 │ │ │ │ - strheq sl, [fp], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq sl, fp, r4, asr sl │ │ │ │ + rsbeq sl, fp, r4, asr r2 │ │ │ │ + strdeq sl, [fp], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, r2, lsl r6 │ │ │ │ - @ instruction: 0x006ba198 │ │ │ │ - rsbeq sl, fp, r4, lsr #21 │ │ │ │ + rsbeq sl, fp, r8, lsr r2 │ │ │ │ + rsbeq sl, fp, r4, asr #22 │ │ │ │ andeq r0, r0, r3, lsr r6 │ │ │ │ │ │ │ │ 00331ecc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #72] @ 331f2c │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 999f90 │ │ │ │ + bl 99a038 │ │ │ │ mov r0, #5 │ │ │ │ - bl 74e90c │ │ │ │ + bl 74e9b4 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ @@ -239113,15 +239113,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ adceq sl, r4, r4, lsr r9 │ │ │ │ │ │ │ │ 00331f30 : │ │ │ │ - b 999fc0 │ │ │ │ + b 99a068 │ │ │ │ │ │ │ │ 00331f34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #224] @ 33202c │ │ │ │ @@ -239146,22 +239146,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 337ea8 │ │ │ │ ldr r4, [pc, #144] @ 33203c │ │ │ │ mov r0, #5 │ │ │ │ - bl 74e930 │ │ │ │ + bl 74e9d8 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 74da28 │ │ │ │ + bl 74dad0 │ │ │ │ bl 339438 │ │ │ │ bl 338260 │ │ │ │ add r0, r4, #4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 999ffc │ │ │ │ + bl 99a0a4 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 331ff8 │ │ │ │ ldr r3, [pc, #80] @ 332034 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -239193,58 +239193,58 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #164] @ 3320fc │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3320c0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r3, [pc, #128] @ 332100 │ │ │ │ ldr r2, [pc, #128] @ 332104 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #30 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ strb r3, [r4, #8] │ │ │ │ ldr r1, [r2], #4 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3320f4 │ │ │ │ ldr r1, [pc, #64] @ 332108 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754f3c │ │ │ │ + bl 754fe4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r0, #0 │ │ │ │ b 3320d8 │ │ │ │ - @ instruction: 0x007aa590 │ │ │ │ - rsbseq fp, pc, r4, lsr #19 │ │ │ │ - rsbeq fp, fp, ip, ror #4 │ │ │ │ + rsbseq sl, sl, r0, lsr r6 │ │ │ │ + rsbseq fp, pc, r4, asr #20 │ │ │ │ + rsbeq fp, fp, ip, lsl #6 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldr r0, [pc, #4] @ 332118 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r4, r9, r4, lsl r0 │ │ │ │ │ │ │ │ 0033211c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -239257,25 +239257,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 757aa4 │ │ │ │ + bl 757b4c │ │ │ │ ldr r1, [pc, #160] @ 33220c │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754f3c │ │ │ │ + bl 754fe4 │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3321d0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ ldr r2, [pc, #124] @ 332210 │ │ │ │ ldr r3, [pc, #112] @ 332208 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239295,42 +239295,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 33218c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r4, ror #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ addseq r8, r7, r8, lsl #19 │ │ │ │ - rsbseq fp, pc, r4, asr #16 │ │ │ │ - rsbeq fp, fp, ip, lsr r1 │ │ │ │ - rsbeq fp, fp, r4, lsr #2 │ │ │ │ + rsbseq fp, pc, r4, ror #17 │ │ │ │ + ldrdeq fp, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq fp, fp, r4, asr #3 │ │ │ │ ldr r0, [pc, #4] @ 33222c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r3, r9, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3322c8 │ │ │ │ ldr r2, [pc, #128] @ 3322cc │ │ │ │ ldr r1, [pc, #128] @ 3322d0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #100] @ 3322d4 │ │ │ │ ldr r1, [pc, #100] @ 3322d8 │ │ │ │ ldr ip, [pc, #100] @ 3322dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #1 │ │ │ │ @@ -239347,20 +239347,20 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq fp, [pc], #-120 @ │ │ │ │ - strheq r5, [sl], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq pc, r2, r0, lsr #5 │ │ │ │ + @ instruction: 0x007fb898 │ │ │ │ + rsbeq r5, sl, r8, asr r5 │ │ │ │ + rsbseq pc, r2, r0, asr #6 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsbeq fp, fp, r0, asr #1 │ │ │ │ - ldrsbeq r4, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq fp, fp, r0, ror #2 │ │ │ │ + rsbseq r4, r5, ip, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #168] @ 0xa8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -239368,42 +239368,42 @@ │ │ │ │ beq 332310 │ │ │ │ bl 253fbc │ │ │ │ cmp r0, #0 │ │ │ │ beq 332370 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 332334 │ │ │ │ - bl 719538 │ │ │ │ + bl 7195e0 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ bne 33235c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #32] @ 332384 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ ldr r0, [pc, #16] @ 332388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ - rsbeq fp, fp, r4 │ │ │ │ - ldrdeq sl, [fp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq fp, fp, r4, lsr #1 │ │ │ │ + rsbeq fp, fp, r4, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r3, [pc, #1296] @ 3328b4 │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -239417,24 +239417,24 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r3, [pc, #1236] @ 3328c0 │ │ │ │ ldr r2, [pc, #1236] @ 3328c4 │ │ │ │ ldr r1, [pc, #1236] @ 3328c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldrb r3, [r4] │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ ldrhne r6, [r4, #2] │ │ │ │ ldrheq r6, [r2] │ │ │ │ add r3, r2, #8 │ │ │ │ cmp r6, #127 @ 0x7f │ │ │ │ @@ -239502,15 +239502,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, fp} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 332598 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldrb r2, [r2, #5] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3327f0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh r1, [r2, #30] │ │ │ │ @@ -239526,15 +239526,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r2, [pc, #836] @ 3328e4 │ │ │ │ ldr r3, [pc, #792] @ 3328bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239573,38 +239573,38 @@ │ │ │ │ ldr r0, [r3, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3326b8 │ │ │ │ ldr r7, [pc, #680] @ 3328f0 │ │ │ │ mov r2, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 758c04 │ │ │ │ + bl 758cac │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 332834 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 75513c │ │ │ │ + bl 7551e4 │ │ │ │ ldr r1, [pc, #644] @ 3328f4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75761c │ │ │ │ + bl 7576c4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ strd r0, [r3, r2] │ │ │ │ ldr r3, [pc, #616] @ 3328f8 │ │ │ │ ldr r2, [pc, #616] @ 3328fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r0, [pc, #576] @ 332900 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -239615,28 +239615,28 @@ │ │ │ │ cmp r3, r6 │ │ │ │ movlt r3, r6 │ │ │ │ str r3, [r0, #8] │ │ │ │ add r3, r2, #1 │ │ │ │ str r3, [r1] │ │ │ │ b 332598 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ b 332598 │ │ │ │ ldr r3, [pc, #508] @ 332904 │ │ │ │ ldr ip, [pc, #508] @ 332908 │ │ │ │ ldr r1, [pc, #508] @ 33290c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 332598 │ │ │ │ cmp ip, #0 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ bne 33278c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ @@ -239648,15 +239648,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 332598 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne 332754 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -239674,118 +239674,118 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrb r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 33262c │ │ │ │ ldr r0, [pc, #320] @ 332920 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998700 │ │ │ │ + bl 9987a8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 33262c │ │ │ │ ldr r3, [pc, #300] @ 332924 │ │ │ │ ldr ip, [pc, #300] @ 332928 │ │ │ │ ldr r1, [pc, #300] @ 33292c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 332598 │ │ │ │ ldr r0, [pc, #264] @ 332930 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ b 332598 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [pc, #244] @ 332934 │ │ │ │ ldr ip, [pc, #244] @ 332938 │ │ │ │ ldr lr, [r2, #24] │ │ │ │ ldr r1, [pc, #240] @ 33293c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 332598 │ │ │ │ ldr r3, [pc, #204] @ 332940 │ │ │ │ ldr r0, [pc, #204] @ 332944 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r1, [pc, #200] @ 332948 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #141 @ 0x8d │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r1, [pc, #168] @ 33294c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997454 │ │ │ │ + bl 9974fc │ │ │ │ b 332598 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r4, ror r7 │ │ │ │ addseq r8, r7, r4, ror #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq fp, pc, r4, ror r6 @ │ │ │ │ - rsbeq r5, sl, ip, lsl r3 │ │ │ │ - rsbseq pc, r2, r0, lsl #2 │ │ │ │ - rsbseq fp, pc, ip, asr #10 │ │ │ │ - rsbeq sl, fp, r8, asr #31 │ │ │ │ - rsbeq sl, fp, r0, lsr #29 │ │ │ │ - ldrsheq fp, [pc], #-64 @ │ │ │ │ - rsbeq sl, fp, r0, ror #28 │ │ │ │ - rsbeq sl, fp, r8, asr #28 │ │ │ │ + rsbseq fp, pc, r4, lsl r7 @ │ │ │ │ + strheq r5, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq pc, r2, r0, lsr #3 │ │ │ │ + rsbseq fp, pc, ip, ror #11 │ │ │ │ + rsbeq fp, fp, r8, rrx │ │ │ │ + rsbeq sl, fp, r0, asr #30 │ │ │ │ + @ instruction: 0x007fb590 │ │ │ │ + rsbeq sl, fp, r0, lsl #30 │ │ │ │ + rsbeq sl, fp, r8, ror #29 │ │ │ │ addseq r8, r7, ip, ror r5 │ │ │ │ adceq sl, r4, r0, asr #4 │ │ │ │ adceq sl, r4, r4, lsl r2 │ │ │ │ - rsbeq r1, fp, r4, lsl #23 │ │ │ │ - ldrheq r8, [r4], #-152 @ 0xffffff68 @ │ │ │ │ - ldrsbeq fp, [pc], #-52 @ │ │ │ │ - rsbeq sl, fp, r8, ror pc │ │ │ │ + rsbeq r1, fp, r4, lsr #24 │ │ │ │ + rsbseq r8, r4, r8, asr sl │ │ │ │ + rsbseq fp, pc, r4, ror r4 @ │ │ │ │ + rsbeq fp, fp, r8, lsl r0 │ │ │ │ adceq sl, r4, r0, ror #2 │ │ │ │ - rsbseq fp, pc, r4, asr r3 @ │ │ │ │ - strdeq sl, [fp], #-196 @ 0xffffff3c @ │ │ │ │ - strheq sl, [fp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq fp, pc, r0, lsl #6 │ │ │ │ - strheq sl, [fp], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq sl, fp, ip, asr ip │ │ │ │ - andeq r3, r0, r8, lsl #27 │ │ │ │ - rsbeq sl, fp, r0, ror #27 │ │ │ │ - rsbseq fp, pc, r4, ror #4 │ │ │ │ - rsbeq sl, fp, r0, lsr #24 │ │ │ │ - rsbeq sl, fp, r0, asr #23 │ │ │ │ - rsbeq sl, fp, ip, ror ip │ │ │ │ - rsbseq fp, pc, r8, lsl r2 @ │ │ │ │ - rsbeq sl, fp, r0, asr #27 │ │ │ │ - rsbeq sl, fp, r4, ror fp │ │ │ │ - rsbseq fp, pc, r4, ror #3 │ │ │ │ - rsbeq sl, fp, r4, ror #25 │ │ │ │ - rsbeq sl, fp, r0, asr #22 │ │ │ │ + ldrsheq fp, [pc], #-52 @ │ │ │ │ + @ instruction: 0x006bad94 │ │ │ │ + rsbeq sl, fp, r0, asr sp │ │ │ │ + rsbseq fp, pc, r0, lsr #7 │ │ │ │ + rsbeq sl, fp, r0, asr lr │ │ │ │ strdeq sl, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + andeq r3, r0, r8, lsl #27 │ │ │ │ + rsbeq sl, fp, r0, lsl #29 │ │ │ │ + rsbseq fp, pc, r4, lsl #6 │ │ │ │ + rsbeq sl, fp, r0, asr #25 │ │ │ │ + rsbeq sl, fp, r0, ror #24 │ │ │ │ + rsbeq sl, fp, ip, lsl sp │ │ │ │ + ldrheq fp, [pc], #-40 @ │ │ │ │ + rsbeq sl, fp, r0, ror #28 │ │ │ │ + rsbeq sl, fp, r4, lsl ip │ │ │ │ + rsbseq fp, pc, r4, lsl #5 │ │ │ │ + rsbeq sl, fp, r4, lsl #27 │ │ │ │ + rsbeq sl, fp, r0, ror #23 │ │ │ │ + @ instruction: 0x006bad9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 717568 │ │ │ │ + bl 717610 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 717560 │ │ │ │ + bl 717608 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 717550 │ │ │ │ + bl 7175f8 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3329a0 │ │ │ │ ldr r4, [r5] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -239798,21 +239798,21 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 717568 │ │ │ │ + bl 717610 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 717560 │ │ │ │ + bl 717608 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 717550 │ │ │ │ + bl 7175f8 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 332a0c │ │ │ │ ldr r4, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -239932,15 +239932,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #1736] @ 33329c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 332ccc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 333100 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ @@ -239977,29 +239977,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 332ccc │ │ │ │ ldr r3, [pc, #1548] @ 3332ac │ │ │ │ ldr lr, [pc, #1548] @ 3332b0 │ │ │ │ ldr r1, [pc, #1548] @ 3332b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r2, [pc, #1508] @ 3332b8 │ │ │ │ ldr r3, [pc, #1460] @ 33328c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -240018,42 +240018,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #237 @ 0xed │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 332ccc │ │ │ │ ldr r3, [pc, #1412] @ 3332c8 │ │ │ │ ldr lr, [pc, #1412] @ 3332cc │ │ │ │ ldr r1, [pc, #1412] @ 3332d0 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 332ccc │ │ │ │ ldr r3, [pc, #1372] @ 3332d4 │ │ │ │ ldr ip, [pc, #1372] @ 3332d8 │ │ │ │ ldr r1, [pc, #1372] @ 3332dc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ str lr, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 332ccc │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ orrs r3, r2, r0 │ │ │ │ mvneq r2, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ moveq r0, r2 │ │ │ │ @@ -240135,15 +240135,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ mov r4, r2 │ │ │ │ movcc r9, lr │ │ │ │ movcc r4, ip │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs ip, r3, r1 │ │ │ │ movcc r2, r0 │ │ │ │ ldr r0, [pc, #968] @ 3332f0 │ │ │ │ movcc r3, r1 │ │ │ │ @@ -240187,15 +240187,15 @@ │ │ │ │ beq 332f74 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ orr r4, fp, r3 │ │ │ │ orr r9, r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d6340 │ │ │ │ + bl 9d63e8 │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ ldr lr, [pc, #780] @ 3332f4 │ │ │ │ cmp r9, #0 │ │ │ │ clzeq r3, r4 │ │ │ │ clzne r3, r9 │ │ │ │ lsr r2, fp, r0 │ │ │ │ rsb ip, r0, #32 │ │ │ │ @@ -240259,54 +240259,54 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 332ccc │ │ │ │ ldr r3, [pc, #508] @ 333304 │ │ │ │ ldr ip, [pc, #508] @ 333308 │ │ │ │ ldr r1, [pc, #508] @ 33330c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 333310 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 332ccc │ │ │ │ mov ip, #1 │ │ │ │ mov lr, #0 │ │ │ │ b 332ee4 │ │ │ │ ldr r3, [pc, #464] @ 333314 │ │ │ │ ldr ip, [pc, #464] @ 333318 │ │ │ │ ldr r1, [pc, #464] @ 33331c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 332ccc │ │ │ │ ldr r3, [pc, #428] @ 333320 │ │ │ │ ldr ip, [pc, #428] @ 333324 │ │ │ │ ldr r1, [pc, #428] @ 333328 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #420] @ 33332c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 332ccc │ │ │ │ ldr r3, [pc, #396] @ 333330 │ │ │ │ str r1, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #384] @ 333334 │ │ │ │ ldr r1, [pc, #384] @ 333338 │ │ │ │ @@ -240314,15 +240314,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 332ccc │ │ │ │ ldr r2, [pc, #268] @ 3332f0 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [pc, #328] @ 33333c │ │ │ │ ldrh r1, [r2, #2] │ │ │ │ @@ -240335,15 +240335,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #300] @ 333348 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 332ccc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldrh r3, [r2, #2] │ │ │ │ ldrh r2, [r2] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #256] @ 33334c │ │ │ │ @@ -240356,69 +240356,69 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ 333358 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str fp, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 332ccc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldrheq r8, [r7], r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq sl, pc, r4, lsr #29 │ │ │ │ - rsbeq sl, fp, r8, lsr #23 │ │ │ │ - strdeq sl, [fp], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq sl, pc, r4, asr #30 │ │ │ │ + rsbeq sl, fp, r8, asr #24 │ │ │ │ + @ instruction: 0x006ba894 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - ldrsheq sl, [pc], #-208 @ │ │ │ │ - rsbeq sl, fp, r8, asr ip │ │ │ │ - rsbeq sl, fp, r4, asr #14 │ │ │ │ - rsbseq sl, pc, r0, asr #27 │ │ │ │ - @ instruction: 0x006ba994 │ │ │ │ - rsbeq sl, fp, r0, lsl r7 │ │ │ │ + @ instruction: 0x007fae90 │ │ │ │ + strdeq sl, [fp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq sl, fp, r4, ror #15 │ │ │ │ + rsbseq sl, pc, r0, ror #28 │ │ │ │ + rsbeq sl, fp, r4, lsr sl │ │ │ │ + strheq sl, [fp], #-112 @ 0xffffff90 @ │ │ │ │ addseq r7, r7, r8, asr #28 │ │ │ │ - rsbseq sl, pc, r8, asr #26 │ │ │ │ - rsbeq sl, fp, r4, asr #19 │ │ │ │ - rsbeq sl, fp, r8, lsr #13 │ │ │ │ - rsbseq sl, pc, r8, lsl sp @ │ │ │ │ - rsbeq sl, fp, r4, asr r9 │ │ │ │ - rsbeq sl, fp, r8, ror r6 │ │ │ │ - rsbseq sl, pc, r4, ror #25 │ │ │ │ - strdeq sl, [fp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq sl, fp, r8, lsr r6 │ │ │ │ + rsbseq sl, pc, r8, ror #27 │ │ │ │ + rsbeq sl, fp, r4, ror #20 │ │ │ │ + rsbeq sl, fp, r8, asr #14 │ │ │ │ + ldrheq sl, [pc], #-216 @ │ │ │ │ + strdeq sl, [fp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq sl, fp, r8, lsl r7 │ │ │ │ + rsbseq sl, pc, r4, lsl #27 │ │ │ │ + @ instruction: 0x006ba990 │ │ │ │ + ldrdeq sl, [fp], #-104 @ 0xffffff98 @ │ │ │ │ stclgt 12, cr12, [ip], {204} @ 0xcc │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldmibls r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ ldmibne r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq sl, pc, r4, lsl #19 │ │ │ │ - rsbeq sl, fp, r0, lsr r6 │ │ │ │ - rsbeq sl, fp, r4, ror #5 │ │ │ │ - rsbseq sl, pc, r4, asr r9 @ │ │ │ │ - rsbeq sl, fp, ip, lsl r7 │ │ │ │ - strheq sl, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq sl, pc, r4, lsr #20 │ │ │ │ + ldrdeq sl, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq sl, fp, r4, lsl #7 │ │ │ │ + ldrsheq sl, [pc], #-148 @ │ │ │ │ + strheq sl, [fp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq sl, fp, r0, asr r3 │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ - rsbseq sl, pc, r8, lsl r9 @ │ │ │ │ - rsbeq sl, fp, r0, ror #11 │ │ │ │ - rsbeq sl, fp, r8, ror r2 │ │ │ │ - rsbseq sl, pc, r8, ror #17 │ │ │ │ - rsbeq sl, fp, ip, asr #13 │ │ │ │ - rsbeq sl, fp, r4, asr #4 │ │ │ │ + ldrheq sl, [pc], #-152 @ │ │ │ │ + rsbeq sl, fp, r0, lsl #13 │ │ │ │ + rsbeq sl, fp, r8, lsl r3 │ │ │ │ + rsbseq sl, pc, r8, lsl #19 │ │ │ │ + rsbeq sl, fp, ip, ror #14 │ │ │ │ + rsbeq sl, fp, r4, ror #5 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - ldrdeq sl, [fp], #-108 @ 0xffffff94 @ │ │ │ │ - ldrheq sl, [pc], #-128 @ │ │ │ │ - rsbeq sl, fp, r8, lsl #4 │ │ │ │ - rsbseq sl, pc, ip, asr r8 @ │ │ │ │ - rsbeq sl, fp, ip, lsl #14 │ │ │ │ - rsbeq sl, fp, ip, lsr #3 │ │ │ │ + rsbeq sl, fp, ip, ror r7 │ │ │ │ + rsbseq sl, pc, r0, asr r9 @ │ │ │ │ + rsbeq sl, fp, r8, lsr #5 │ │ │ │ + ldrsheq sl, [pc], #-140 @ │ │ │ │ + rsbeq sl, fp, ip, lsr #15 │ │ │ │ + rsbeq sl, fp, ip, asr #4 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - rsbeq sl, fp, r0, ror #10 │ │ │ │ - rsbeq sl, fp, ip, asr r1 │ │ │ │ - rsbseq sl, pc, r8, lsl #16 │ │ │ │ + rsbeq sl, fp, r0, lsl #12 │ │ │ │ + strdeq sl, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq sl, pc, r8, lsr #17 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 0033335c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -240514,15 +240514,15 @@ │ │ │ │ ldr r1, [pc, #540] @ 3336f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #532] @ 3336f8 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -240532,15 +240532,15 @@ │ │ │ │ ldr r1, [pc, #484] @ 333704 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #476] @ 333708 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -240551,15 +240551,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, lr} │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #412] @ 333718 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -240570,15 +240570,15 @@ │ │ │ │ ldr r1, [pc, #364] @ 333724 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #356] @ 333728 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -240594,15 +240594,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #284] @ 333738 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 3334f0 │ │ │ │ str lr, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr lr, [pc, #248] @ 33373c │ │ │ │ ldr r3, [pc, #248] @ 333740 │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [pc, #244] @ 333744 │ │ │ │ @@ -240611,26 +240611,26 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 3334f0 │ │ │ │ ldr r1, [pc, #200] @ 333748 │ │ │ │ ldr r3, [pc, #200] @ 33374c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #192] @ 333750 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 333754 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 3334f0 │ │ │ │ ldr r3, [pc, #172] @ 333758 │ │ │ │ ldr r1, [pc, #172] @ 33375c │ │ │ │ ldr r0, [pc, #172] @ 333760 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 333764 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -240642,48 +240642,48 @@ │ │ │ │ ldr r0, [pc, #152] @ 333770 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x007fa590 │ │ │ │ - ldrdeq sl, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r9, fp, r4, ror #29 │ │ │ │ + rsbseq sl, pc, r0, lsr r6 @ │ │ │ │ + rsbeq sl, fp, ip, ror r5 │ │ │ │ + rsbeq r9, fp, r4, lsl #31 │ │ │ │ muleq r0, r3, r1 │ │ │ │ - rsbseq sl, pc, r4, asr #10 │ │ │ │ - rsbeq sl, fp, r8, ror #8 │ │ │ │ - @ instruction: 0x006b9e9c │ │ │ │ + rsbseq sl, pc, r4, ror #11 │ │ │ │ + rsbeq sl, fp, r8, lsl #10 │ │ │ │ + rsbeq r9, fp, ip, lsr pc │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ - ldrsheq sl, [pc], #-76 @ │ │ │ │ - strheq sl, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r9, fp, r0, asr lr │ │ │ │ + @ instruction: 0x007fa59c │ │ │ │ + rsbeq sl, fp, ip, asr r5 │ │ │ │ + strdeq r9, [fp], #-224 @ 0xffffff20 @ │ │ │ │ muleq r0, sl, r1 │ │ │ │ - rsbseq sl, pc, ip, lsr #9 │ │ │ │ - rsbeq sl, fp, r8, lsl r5 │ │ │ │ - rsbeq r9, fp, r4, lsl #28 │ │ │ │ + rsbseq sl, pc, ip, asr #10 │ │ │ │ + strheq sl, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r9, fp, r4, lsr #29 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ - rsbeq sl, fp, r4, asr #10 │ │ │ │ - rsbseq sl, pc, ip, asr r4 @ │ │ │ │ - strheq r9, [fp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq sl, fp, r4, ror #11 │ │ │ │ + ldrsheq sl, [pc], #-76 @ │ │ │ │ + rsbeq r9, fp, r8, asr lr │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - rsbeq sl, fp, ip, asr #10 │ │ │ │ - rsbseq sl, pc, r4, lsl r4 @ │ │ │ │ - rsbeq r9, fp, r0, ror sp │ │ │ │ - @ instruction: 0x006ba494 │ │ │ │ - ldrsbeq sl, [pc], #-56 @ │ │ │ │ - rsbeq r9, fp, r0, lsr sp │ │ │ │ + rsbeq sl, fp, ip, ror #11 │ │ │ │ + ldrheq sl, [pc], #-68 @ │ │ │ │ + rsbeq r9, fp, r0, lsl lr │ │ │ │ + rsbeq sl, fp, r4, lsr r5 │ │ │ │ + rsbseq sl, pc, r8, ror r4 @ │ │ │ │ + ldrdeq r9, [fp], #-208 @ 0xffffff30 @ │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ - ldrheq sl, [pc], #-52 @ │ │ │ │ - rsbeq r9, fp, r0, lsl sp │ │ │ │ - rsbeq sl, fp, r4, ror #7 │ │ │ │ + rsbseq sl, pc, r4, asr r4 @ │ │ │ │ + strheq r9, [fp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq sl, fp, r4, lsl #9 │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ - @ instruction: 0x007fa390 │ │ │ │ - strdeq r9, [fp], #-192 @ 0xffffff40 @ │ │ │ │ - @ instruction: 0x006ba390 │ │ │ │ + rsbseq sl, pc, r0, lsr r4 @ │ │ │ │ + @ instruction: 0x006b9d90 │ │ │ │ + rsbeq sl, fp, r0, lsr r4 │ │ │ │ │ │ │ │ 00333774 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #256] @ 0x100 │ │ │ │ @@ -240777,15 +240777,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #516] @ 333af8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -240795,27 +240795,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 333904 │ │ │ │ ldr r3, [pc, #432] @ 333b08 │ │ │ │ ldr ip, [pc, #432] @ 333b0c │ │ │ │ ldr r1, [pc, #432] @ 333b10 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #424] @ 333b14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 333904 │ │ │ │ cmp r4, #127 @ 0x7f │ │ │ │ bhi 3339fc │ │ │ │ ldr r4, [pc, #392] @ 333b18 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [pc, #388] @ 333b1c │ │ │ │ ldr ip, [pc, #388] @ 333b20 │ │ │ │ @@ -240826,27 +240826,27 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 333904 │ │ │ │ ldr r3, [pc, #340] @ 333b28 │ │ │ │ ldr ip, [pc, #340] @ 333b2c │ │ │ │ ldr r1, [pc, #340] @ 333b30 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 333904 │ │ │ │ ldr r4, [pc, #304] @ 333b34 │ │ │ │ add r4, pc, r4 │ │ │ │ b 333990 │ │ │ │ ldr r3, [pc, #296] @ 333b38 │ │ │ │ ldr r4, [pc, #296] @ 333b3c │ │ │ │ ldr r1, [pc, #296] @ 333b40 │ │ │ │ @@ -240855,92 +240855,92 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ stm sp, {r4, ip} │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 333904 │ │ │ │ ldr r3, [pc, #252] @ 333b44 │ │ │ │ ldr ip, [pc, #252] @ 333b48 │ │ │ │ ldr r1, [pc, #252] @ 333b4c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ ldr r2, [pc, #236] @ 333b50 │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 333904 │ │ │ │ ldr r3, [pc, #212] @ 333b54 │ │ │ │ ldr ip, [pc, #212] @ 333b58 │ │ │ │ ldr r1, [pc, #212] @ 333b5c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #204] @ 333b60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 333904 │ │ │ │ ldr r3, [pc, #180] @ 333b64 │ │ │ │ ldr ip, [pc, #180] @ 333b68 │ │ │ │ ldr r1, [pc, #180] @ 333b6c │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 333904 │ │ │ │ bl 24aa84 │ │ │ │ - ldrheq sl, [pc], #-40 @ │ │ │ │ - rsbseq sl, pc, r0, lsl #3 │ │ │ │ - rsbeq sl, fp, r8, lsl #6 │ │ │ │ - ldrdeq r9, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq sl, pc, r8, asr r3 @ │ │ │ │ + rsbseq sl, pc, r0, lsr #4 │ │ │ │ + rsbeq sl, fp, r8, lsr #7 │ │ │ │ + rsbeq r9, fp, r8, ror fp │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ - rsbseq sl, pc, r4, lsr r1 @ │ │ │ │ - strdeq r9, [fp], #-160 @ 0xffffff60 @ │ │ │ │ - @ instruction: 0x006b9a94 │ │ │ │ - rsbseq sl, pc, r4, lsl #2 │ │ │ │ - rsbeq r9, fp, r0, asr #21 │ │ │ │ - rsbeq r9, fp, r0, ror #20 │ │ │ │ + ldrsbeq sl, [pc], #-20 @ │ │ │ │ + @ instruction: 0x006b9b90 │ │ │ │ + rsbeq r9, fp, r4, lsr fp │ │ │ │ + rsbseq sl, pc, r4, lsr #3 │ │ │ │ + rsbeq r9, fp, r0, ror #22 │ │ │ │ + rsbeq r9, fp, r0, lsl #22 │ │ │ │ andeq r0, r0, lr, ror #3 │ │ │ │ - rsbseq r4, r5, r0, lsl sl │ │ │ │ - rsbseq sl, pc, r0, asr #1 │ │ │ │ - rsbeq sl, fp, r0, lsl #5 │ │ │ │ - rsbeq r9, fp, r4, lsl sl │ │ │ │ - rsbseq sl, pc, r8, lsl #1 │ │ │ │ - rsbeq sl, fp, r8, ror r2 │ │ │ │ - rsbeq r9, fp, r8, ror #19 │ │ │ │ - rsbseq r4, r5, r8, lsr #19 │ │ │ │ - rsbseq sl, pc, r8, asr #32 │ │ │ │ - @ instruction: 0x006ba29c │ │ │ │ - @ instruction: 0x006b999c │ │ │ │ - rsbseq sl, pc, r4, lsl r0 @ │ │ │ │ - strdeq sl, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r9, fp, r4, ror #18 │ │ │ │ + ldrheq r4, [r5], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq sl, pc, r0, ror #2 │ │ │ │ + rsbeq sl, fp, r0, lsr #6 │ │ │ │ + strheq r9, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq sl, pc, r8, lsr #2 │ │ │ │ + rsbeq sl, fp, r8, lsl r3 │ │ │ │ + rsbeq r9, fp, r8, lsl #21 │ │ │ │ + rsbseq r4, r5, r8, asr #20 │ │ │ │ + rsbseq sl, pc, r8, ror #1 │ │ │ │ + rsbeq sl, fp, ip, lsr r3 │ │ │ │ + rsbeq r9, fp, ip, lsr sl │ │ │ │ + ldrheq sl, [pc], #-4 @ │ │ │ │ + @ instruction: 0x006ba390 │ │ │ │ + rsbeq r9, fp, r4, lsl #20 │ │ │ │ andeq r0, r0, r2, ror #3 │ │ │ │ - ldrsbeq r9, [pc], #-252 @ │ │ │ │ - @ instruction: 0x006ba294 │ │ │ │ - rsbeq r9, fp, r8, lsr r9 │ │ │ │ + rsbseq sl, pc, ip, ror r0 @ │ │ │ │ + rsbeq sl, fp, r4, lsr r3 │ │ │ │ + ldrdeq r9, [fp], #-152 @ 0xffffff68 @ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - rsbseq r9, pc, r8, lsr #31 │ │ │ │ - rsbeq sl, fp, ip, lsr r2 │ │ │ │ - strdeq r9, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq sl, pc, r8, asr #32 │ │ │ │ + ldrdeq sl, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + @ instruction: 0x006b999c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r9, [pc, #412] @ 333d24 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -240958,36 +240958,36 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 974050 │ │ │ │ + bl 9740f8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ - bl 914e5c │ │ │ │ + bl 914f04 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9763d0 │ │ │ │ + bl 976478 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, r7 │ │ │ │ beq 333d18 │ │ │ │ ldr r6, [r0] │ │ │ │ cmp r6, r7 │ │ │ │ beq 333c78 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 333cc0 │ │ │ │ - bl 910598 │ │ │ │ + bl 910640 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 333d0c │ │ │ │ ldr r2, [pc, #248] @ 333d38 │ │ │ │ ldr r3, [pc, #232] @ 333d2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -241005,20 +241005,20 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, r7 │ │ │ │ beq 333c1c │ │ │ │ ldr r1, [pc, #176] @ 333d3c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b568 │ │ │ │ + bl 99b610 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 98945c │ │ │ │ + bl 989504 │ │ │ │ cmp r0, #0 │ │ │ │ blt 333cd8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 333c28 │ │ │ │ mov r1, r0 │ │ │ │ @@ -241034,31 +241034,31 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r9, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997a9c │ │ │ │ + bl 997b44 │ │ │ │ b 333cb0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ mvn r0, #0 │ │ │ │ b 333c38 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq r9, [pc], #-236 @ │ │ │ │ + rsbseq r9, pc, ip, ror pc @ │ │ │ │ addseq r6, r7, ip, ror pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq sp, r2, r4, lsr r9 │ │ │ │ - rsbeq r3, sl, ip, asr #22 │ │ │ │ + ldrsbeq sp, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r3, sl, ip, ror #23 │ │ │ │ @ instruction: 0x00976edc │ │ │ │ - rsbeq r0, sp, r8, asr #21 │ │ │ │ - ldrdeq sl, [fp], #-0 @ │ │ │ │ - ldrdeq r9, [fp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r0, sp, r8, ror #22 │ │ │ │ + rsbeq sl, fp, r0, ror r1 │ │ │ │ + rsbeq r9, fp, r8, ror r7 │ │ │ │ │ │ │ │ 00333d48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1208] @ 334218 │ │ │ │ @@ -241066,24 +241066,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #1176] @ 334220 │ │ │ │ ldr r2, [pc, #1176] @ 334224 │ │ │ │ ldr r1, [pc, #1176] @ 334228 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r5, [r4, #256] @ 0x100 │ │ │ │ ldr r6, [pc, #1148] @ 33422c │ │ │ │ ldr r3, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 333e14 │ │ │ │ @@ -241163,15 +241163,15 @@ │ │ │ │ bl 24b030 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #64] @ 0x40 │ │ │ │ ldr r2, [r7, #188] @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 707568 │ │ │ │ + bl 707610 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ ldr sl, [r4, #64] @ 0x40 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ ble 3340e4 │ │ │ │ mov r7, r5 │ │ │ │ mov r8, r5 │ │ │ │ @@ -241185,15 +241185,15 @@ │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r9, [r3, #12] │ │ │ │ bl 331134 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ adds r3, r6, r7 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ mov r7, r3 │ │ │ │ adc r8, r9, r8 │ │ │ │ ldr r1, [r6] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, r1 │ │ │ │ @@ -241318,37 +241318,37 @@ │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3340e4 │ │ │ │ b 333f94 │ │ │ │ ldr r0, [pc, #216] @ 334240 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ ldr r0, [pc, #196] @ 334244 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ ldr r0, [pc, #180] @ 334248 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #160] @ 33424c │ │ │ │ str ip, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ ldr r0, [pc, #140] @ 334250 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ ldr r3, [pc, #124] @ 334254 │ │ │ │ ldr r1, [pc, #124] @ 334258 │ │ │ │ ldr r0, [pc, #124] @ 33425c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 334260 │ │ │ │ @@ -241363,58 +241363,58 @@ │ │ │ │ ldr r2, [pc, #100] @ 334270 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ @ instruction: 0x00976dbc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq r9, [pc], #-200 @ │ │ │ │ - rsbeq r3, sl, ip, ror r9 │ │ │ │ - rsbseq sp, r2, r4, ror #14 │ │ │ │ + rsbseq r9, pc, r8, ror sp @ │ │ │ │ + rsbeq r3, sl, ip, lsl sl │ │ │ │ + rsbseq sp, r2, r4, lsl #16 │ │ │ │ addseq r6, r7, ip, ror #26 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ adceq r8, r4, r8, lsl #20 │ │ │ │ adceq r8, r4, r8, ror #18 │ │ │ │ addseq r6, r7, r0, lsr sl │ │ │ │ - rsbeq r9, fp, r0, ror sp │ │ │ │ - rsbeq r9, fp, ip, ror ip │ │ │ │ - strheq r9, [fp], #-220 @ 0xffffff24 @ │ │ │ │ - @ instruction: 0x006b9c98 │ │ │ │ - rsbeq r9, fp, r8, asr #25 │ │ │ │ - rsbseq r9, pc, r8, lsl #17 │ │ │ │ - rsbeq r9, fp, r4, ror #3 │ │ │ │ - strdeq r9, [fp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r9, fp, r0, lsl lr │ │ │ │ + rsbeq r9, fp, ip, lsl sp │ │ │ │ + rsbeq r9, fp, ip, asr lr │ │ │ │ + rsbeq r9, fp, r8, lsr sp │ │ │ │ + rsbeq r9, fp, r8, ror #26 │ │ │ │ + rsbseq r9, pc, r8, lsr #18 │ │ │ │ + rsbeq r9, fp, r4, lsl #5 │ │ │ │ + @ instruction: 0x006b9c90 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - rsbseq r9, pc, r4, ror #16 │ │ │ │ - rsbeq r9, fp, r0, asr #3 │ │ │ │ - rsbeq r9, fp, r8, lsl #24 │ │ │ │ + rsbseq r9, pc, r4, lsl #18 │ │ │ │ + rsbeq r9, fp, r0, ror #4 │ │ │ │ + rsbeq r9, fp, r8, lsr #25 │ │ │ │ andeq r0, r0, pc, lsr #5 │ │ │ │ │ │ │ │ 00334274 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #52] @ 3342c4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996b0 │ │ │ │ + bl 999758 │ │ │ │ ldr r4, [pc, #40] @ 3342c8 │ │ │ │ ldr r3, [pc, #40] @ 3342cc │ │ │ │ ldr r1, [pc, #40] @ 3342d0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 99cf18 │ │ │ │ - rsbseq r4, r5, r0, asr #20 │ │ │ │ + b 99cfc0 │ │ │ │ + rsbseq r4, r5, r0, ror #21 │ │ │ │ addseq r6, r7, r8, ror r8 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ │ │ │ │ 003342d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -241430,15 +241430,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 756ff4 │ │ │ │ + bl 75709c │ │ │ │ cmn r0, #1 │ │ │ │ beq 3343b4 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr r2, [r4, #28] │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -241459,15 +241459,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ ldr r2, [pc, #132] @ 33440c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -241475,29 +241475,29 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 334340 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 756f44 │ │ │ │ + bl 756fec │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ addseq r6, r7, r0, lsr r8 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbeq r9, fp, ip, asr #25 │ │ │ │ - ldrsheq r9, [pc], #-96 @ │ │ │ │ - rsbeq r9, fp, ip, asr ip │ │ │ │ - rsbeq r9, fp, r0, asr #32 │ │ │ │ + rsbeq r9, fp, ip, ror #26 │ │ │ │ + @ instruction: 0x007f9790 │ │ │ │ + strdeq r9, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r9, fp, r0, ror #1 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 00334410 : │ │ │ │ ldr r3, [r1, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -241552,15 +241552,15 @@ │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ adc r1, r1, r8 │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 334478 │ │ │ │ - bl 9111d0 │ │ │ │ + bl 911278 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ movgt r3, #0 │ │ │ │ ble 334558 │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ add r1, r3, r1, lsl #1 │ │ │ │ @@ -241640,17 +241640,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #24] @ 334668 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ - ldrsheq r9, [pc], #-81 @ │ │ │ │ - rsbseq r9, pc, r4, lsr #8 │ │ │ │ - rsbeq r8, fp, ip, ror sp │ │ │ │ + @ instruction: 0x007f9691 │ │ │ │ + rsbseq r9, pc, r4, asr #9 │ │ │ │ + rsbeq r8, fp, ip, lsl lr │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ │ │ │ │ 0033466c : │ │ │ │ ldr r2, [pc, #80] @ 3346c4 │ │ │ │ ldr r3, [pc, #80] @ 3346c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -241667,15 +241667,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 3346cc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 71f9e4 │ │ │ │ + b 71fa8c │ │ │ │ addseq r6, r7, r8, lsr #9 │ │ │ │ andeq r1, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffe28c │ │ │ │ │ │ │ │ 003346d0 : │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r1, r0 │ │ │ │ @@ -241693,15 +241693,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #4] @ 334724 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 71f9e4 │ │ │ │ + b 71fa8c │ │ │ │ @ instruction: 0xffffe298 │ │ │ │ │ │ │ │ 00334728 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -241861,74 +241861,74 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r4, r6 │ │ │ │ b 334964 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #68] @ 3349f8 │ │ │ │ ldr r2, [pc, #68] @ 3349fc │ │ │ │ ldr r1, [pc, #68] @ 334a00 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #64] @ 334a04 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 334978 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 33492c │ │ │ │ b 334978 │ │ │ │ - rsbseq r4, r6, r4, asr #15 │ │ │ │ - rsbseq r1, r7, ip, ror #9 │ │ │ │ - rsbseq r9, pc, ip, lsr #3 │ │ │ │ - rsbeq r2, sl, r8, ror #26 │ │ │ │ - rsbeq r3, ip, r0, lsl #19 │ │ │ │ + rsbseq r4, r6, r4, ror #16 │ │ │ │ + rsbseq r1, r7, ip, lsl #11 │ │ │ │ + rsbseq r9, pc, ip, asr #4 │ │ │ │ + rsbeq r2, sl, r8, lsl #28 │ │ │ │ + rsbeq r3, ip, r0, lsr #20 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 00334a08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #88] @ 334a84 │ │ │ │ ldr r2, [pc, #88] @ 334a88 │ │ │ │ ldr r1, [pc, #88] @ 334a8c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 334a74 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 754af4 │ │ │ │ - rsbseq r9, pc, r4, lsr r1 @ │ │ │ │ - strdeq r2, [sl], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r0, r4, r0, lsl #4 │ │ │ │ + b 754b9c │ │ │ │ + ldrsbeq r9, [pc], #-20 @ │ │ │ │ + @ instruction: 0x006a2d90 │ │ │ │ + rsbseq r0, r4, r0, lsr #5 │ │ │ │ │ │ │ │ 00334a90 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b 323f58 │ │ │ │ │ │ │ │ @@ -241983,40 +241983,40 @@ │ │ │ │ 00334b58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74e020 │ │ │ │ + bl 74e0c8 │ │ │ │ ldr r7, [pc, #156] @ 334c18 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ beq 334bf8 │ │ │ │ ldr r4, [pc, #132] @ 334c1c │ │ │ │ ldr r2, [pc, #132] @ 334c20 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r4, r4, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 334bf8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -242025,54 +242025,54 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq ip, r2, r4, lsl #19 │ │ │ │ - ldrsheq r8, [pc], #-240 @ │ │ │ │ - rsbeq r2, sl, r4, ror fp │ │ │ │ + rsbseq ip, r2, r4, lsr #20 │ │ │ │ + @ instruction: 0x007f9090 │ │ │ │ + rsbeq r2, sl, r4, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #340] @ 334d90 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r2, [pc, #316] @ 334d94 │ │ │ │ ldr r1, [pc, #316] @ 334d98 │ │ │ │ add r3, r6, #28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldrb r5, [r0, #67] @ 0x43 │ │ │ │ cmp r5, #0 │ │ │ │ beq 334d5c │ │ │ │ cmp r4, #0 │ │ │ │ beq 334d28 │ │ │ │ ldr r8, [r4, #28] │ │ │ │ cmp r8, #0 │ │ │ │ beq 334cd8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r2, [pc, #252] @ 334d9c │ │ │ │ ldr r1, [pc, #252] @ 334da0 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq 334d0c │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -242084,72 +242084,72 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r8 │ │ │ │ bl 334b58 │ │ │ │ cmp r0, #0 │ │ │ │ bne 334d0c │ │ │ │ mov r0, r8 │ │ │ │ - bl 754af4 │ │ │ │ + bl 754b9c │ │ │ │ ldr ip, [pc, #104] @ 334db0 │ │ │ │ ldr r1, [pc, #104] @ 334db4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov lr, r0 │ │ │ │ b 334d7c │ │ │ │ mov r0, r8 │ │ │ │ - bl 754af4 │ │ │ │ + bl 754b9c │ │ │ │ ldr ip, [pc, #76] @ 334db8 │ │ │ │ ldr r1, [pc, #76] @ 334dbc │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov lr, r0 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 334d08 │ │ │ │ + rsbseq r8, pc, r0, ror #31 │ │ │ │ + rsbeq r2, sl, r8, ror #22 │ │ │ │ + rsbseq r0, r4, r8, ror r0 │ │ │ │ + @ instruction: 0x006b619c │ │ │ │ + strheq r6, [fp], #-16 @ │ │ │ │ rsbseq r8, pc, r0, asr #30 │ │ │ │ - rsbeq r2, sl, r8, asr #21 │ │ │ │ - ldrsbeq pc, [r3], #-248 @ 0xffffff08 @ │ │ │ │ - strdeq r6, [fp], #-12 @ │ │ │ │ - rsbeq r6, fp, r0, lsl r1 │ │ │ │ - rsbseq r8, pc, r0, lsr #29 │ │ │ │ - rsbeq r9, fp, r4, asr #6 │ │ │ │ - strdeq r9, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r9, fp, r0, lsl r3 │ │ │ │ - rsbeq r9, fp, r0, lsr #5 │ │ │ │ - @ instruction: 0x006b9298 │ │ │ │ - rsbeq r9, fp, ip, ror r2 │ │ │ │ + rsbeq r9, fp, r4, ror #7 │ │ │ │ + @ instruction: 0x006b939c │ │ │ │ + strheq r9, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r9, fp, r0, asr #6 │ │ │ │ + rsbeq r9, fp, r8, lsr r3 │ │ │ │ + rsbeq r9, fp, ip, lsl r3 │ │ │ │ │ │ │ │ 00334dc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 74e020 │ │ │ │ + bl 74e0c8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 334c24 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 334e20 │ │ │ │ @@ -242161,56 +242161,56 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r8, [pc, #128] @ 334ea8 │ │ │ │ mov r0, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ beq 334e00 │ │ │ │ mov r0, r5 │ │ │ │ ldr r9, [pc, #100] @ 334eac │ │ │ │ ldr r5, [pc, #100] @ 334eb0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r9, r9, #8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 334e00 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - ldrsbeq ip, [r2], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r8, pc, r0, asr #26 │ │ │ │ - rsbeq r2, sl, r4, asr #17 │ │ │ │ + rsbseq ip, r2, r4, ror r7 │ │ │ │ + rsbseq r8, pc, r0, ror #27 │ │ │ │ + rsbeq r2, sl, r4, ror #18 │ │ │ │ │ │ │ │ 00334eb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 74df04 │ │ │ │ + bl 74dfac │ │ │ │ cmp r0, #0 │ │ │ │ beq 334ef0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -242243,25 +242243,25 @@ │ │ │ │ ldrne r0, [r0, #28] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00334f54 : │ │ │ │ mov r0, r1 │ │ │ │ - b 74d9f0 │ │ │ │ + b 74da98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r2 │ │ │ │ ldrb r4, [sp, #48] @ 0x30 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 74bdf8 │ │ │ │ + bl 74bea0 │ │ │ │ cmp r5, #0 │ │ │ │ moveq r4, #1 │ │ │ │ beq 334fec │ │ │ │ cmp r0, #0 │ │ │ │ movne r4, #0 │ │ │ │ andeq r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -242279,15 +242279,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #140] @ 335064 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -242299,29 +242299,29 @@ │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strdeq r9, [fp], #-12 @ │ │ │ │ - rsbseq r8, pc, r4, asr ip @ │ │ │ │ - rsbeq r9, fp, r8, lsr #1 │ │ │ │ - rsbeq r9, fp, r0, asr #1 │ │ │ │ - rsbseq r8, pc, ip, lsl #24 │ │ │ │ - rsbeq r9, fp, r4, rrx │ │ │ │ + @ instruction: 0x006b919c │ │ │ │ + ldrsheq r8, [pc], #-196 @ │ │ │ │ + rsbeq r9, fp, r8, asr #2 │ │ │ │ + rsbeq r9, fp, r0, ror #2 │ │ │ │ + rsbseq r8, pc, ip, lsr #25 │ │ │ │ + rsbeq r9, fp, r4, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #824] @ 3353c8 │ │ │ │ mov r7, r3 │ │ │ │ @@ -242342,27 +242342,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r7 │ │ │ │ mov sl, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 978df0 │ │ │ │ + bl 978e98 │ │ │ │ cmp r0, sl │ │ │ │ bne 335164 │ │ │ │ ldr r2, [pc, #692] @ 3353dc │ │ │ │ ldr r3, [pc, #672] @ 3353cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -242388,94 +242388,94 @@ │ │ │ │ bl 334f5c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 335120 │ │ │ │ ldr r5, [r7] │ │ │ │ cmp r5, sl │ │ │ │ beq 3351f0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8133d4 │ │ │ │ + bl 81347c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7e4ffc │ │ │ │ + bl 7e50a4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 335120 │ │ │ │ - bl 7e6d4c │ │ │ │ + bl 7e6df4 │ │ │ │ cmp r6, r0 │ │ │ │ beq 335238 │ │ │ │ ldr ip, [pc, #528] @ 3353e0 │ │ │ │ ldr r1, [pc, #528] @ 3353e4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, fp, #32 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 335120 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb sl, [r0] │ │ │ │ cmp sl, #0 │ │ │ │ beq 33522c │ │ │ │ - bl 80f6a4 │ │ │ │ + bl 80f74c │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 33524c │ │ │ │ mov r1, r8 │ │ │ │ - bl 8100b0 │ │ │ │ + bl 810158 │ │ │ │ cmp r0, #0 │ │ │ │ strge sl, [r7] │ │ │ │ blt 33532c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 248b04 │ │ │ │ b 335120 │ │ │ │ bl 248b04 │ │ │ │ str sl, [r7] │ │ │ │ b 335120 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 80ff40 │ │ │ │ + bl 80ffe8 │ │ │ │ b 335120 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 7e4ffc │ │ │ │ + bl 7e50a4 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 3352d0 │ │ │ │ - bl 7e6d4c │ │ │ │ + bl 7e6df4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 335388 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80f2b0 │ │ │ │ + bl 80f358 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 80fda4 │ │ │ │ + bl 80fe4c │ │ │ │ cmp r0, #0 │ │ │ │ blt 3352c4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3352d4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8100b0 │ │ │ │ + bl 810158 │ │ │ │ cmp r0, #0 │ │ │ │ movlt sl, r5 │ │ │ │ blt 335330 │ │ │ │ str r5, [r7] │ │ │ │ mov r0, r5 │ │ │ │ - bl 814330 │ │ │ │ + bl 8143d8 │ │ │ │ b 335220 │ │ │ │ mov r6, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 754af4 │ │ │ │ + bl 754b9c │ │ │ │ ldr r3, [pc, #260] @ 3353e8 │ │ │ │ ldr r2, [pc, #260] @ 3353ec │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #32 │ │ │ │ @@ -242484,21 +242484,21 @@ │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #216] @ 3353f0 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ cmp r6, #0 │ │ │ │ bne 3352c4 │ │ │ │ b 335220 │ │ │ │ mov r6, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 80fb50 │ │ │ │ + bl 80fbf8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 335350 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 335390 │ │ │ │ ldr r3, [pc, #156] @ 3353f4 │ │ │ │ @@ -242508,50 +242508,50 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r5, sl │ │ │ │ b 335320 │ │ │ │ - bl 9acbc8 │ │ │ │ + bl 9acc70 │ │ │ │ b 335270 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [pc, #100] @ 335400 │ │ │ │ ldr r2, [pc, #100] @ 335404 │ │ │ │ ldr r1, [pc, #100] @ 335408 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 335380 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r5, r7, r8, lsl #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r8, pc, r4, lsl #23 │ │ │ │ - rsbseq pc, r3, r0, ror fp @ │ │ │ │ - rsbeq r2, sl, r0, ror #12 │ │ │ │ + rsbseq r8, pc, r4, lsr #24 │ │ │ │ + rsbseq pc, r3, r0, lsl ip @ │ │ │ │ + rsbeq r2, sl, r0, lsl #14 │ │ │ │ @ instruction: 0x009759f4 │ │ │ │ - rsbeq r8, fp, ip, lsr pc │ │ │ │ - strheq r8, [fp], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r8, pc, r0, asr #18 │ │ │ │ - rsbeq r8, fp, r8, asr lr │ │ │ │ + ldrdeq r8, [fp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r8, fp, r8, asr pc │ │ │ │ + rsbseq r8, pc, r0, ror #19 │ │ │ │ + strdeq r8, [fp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r8, fp, r4, lsl lr │ │ │ │ + rsbseq r8, pc, r8, ror #18 │ │ │ │ + rsbeq r8, fp, r4, lsr pc │ │ │ │ + strheq r8, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r8, pc, r8, lsr #18 │ │ │ │ + rsbeq r8, fp, r8, ror #28 │ │ │ │ rsbeq r8, fp, r4, ror sp │ │ │ │ - rsbseq r8, pc, r8, asr #17 │ │ │ │ - @ instruction: 0x006b8e94 │ │ │ │ - rsbeq r8, fp, r4, lsl sp │ │ │ │ - rsbseq r8, pc, r8, lsl #17 │ │ │ │ - rsbeq r8, fp, r8, asr #27 │ │ │ │ - ldrdeq r8, [fp], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ @@ -242596,35 +242596,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, r3 │ │ │ │ beq 33557c │ │ │ │ - bl 80f688 │ │ │ │ + bl 80f730 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 335588 │ │ │ │ mov r0, r7 │ │ │ │ bl 24ae20 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 978df0 │ │ │ │ + bl 978e98 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 248b04 │ │ │ │ ldr r2, [pc, #112] @ 3355b0 │ │ │ │ ldr r3, [pc, #104] @ 3355ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -242640,25 +242640,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r7, [pc, #48] @ 3355b4 │ │ │ │ add r7, pc, r7 │ │ │ │ b 33550c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 80f9e4 │ │ │ │ + bl 80fa8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33550c │ │ │ │ - bl 7e5300 │ │ │ │ + bl 7e53a8 │ │ │ │ mov r7, r0 │ │ │ │ b 33550c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r5, r7, ip, asr r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009755dc │ │ │ │ - rsbseq r9, r4, r0, lsr #22 │ │ │ │ + rsbseq r9, r4, r0, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #208] @ 3356a4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -242667,15 +242667,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 335694 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -242683,15 +242683,15 @@ │ │ │ │ bl 24ae20 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 978df0 │ │ │ │ + bl 978e98 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 248b04 │ │ │ │ ldr r2, [pc, #96] @ 3356ac │ │ │ │ ldr r3, [pc, #88] @ 3356a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -242713,16 +242713,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 3356b4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 33561c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r5, r7, r0, asr #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009754d0 │ │ │ │ - rsbseq r9, r4, r4, lsl sl │ │ │ │ - rsbseq r9, r4, r8, lsl #20 │ │ │ │ + ldrheq r9, [r4], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r9, r4, r8, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 335788 │ │ │ │ mov r4, r1 │ │ │ │ @@ -242731,27 +242731,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 335778 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ bl 24ae20 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 978df0 │ │ │ │ + bl 978e98 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 248b04 │ │ │ │ ldr r2, [pc, #84] @ 335790 │ │ │ │ ldr r3, [pc, #76] @ 33578c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -242770,24 +242770,24 @@ │ │ │ │ ldr r0, [pc, #20] @ 335794 │ │ │ │ add r0, pc, r0 │ │ │ │ b 33570c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r5, r7, r0, asr #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, r7, r0, ror #7 │ │ │ │ - rsbseq r9, r4, r4, lsr #18 │ │ │ │ + rsbseq r9, r4, r4, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #0 │ │ │ │ - b 8acda0 │ │ │ │ + b 8ace48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #444] @ 335990 │ │ │ │ ldr ip, [pc, #444] @ 335994 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -242809,27 +242809,27 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r8, #0 │ │ │ │ cmp r4, r0 │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r6 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp, #16] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 978df0 │ │ │ │ + bl 978e98 │ │ │ │ cmp r0, r8 │ │ │ │ bne 3358a8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ ldr r2, [pc, #308] @ 3359a0 │ │ │ │ ldr r3, [pc, #292] @ 335994 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -242852,69 +242852,69 @@ │ │ │ │ bl 334f5c │ │ │ │ cmp r0, r8 │ │ │ │ beq 335858 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0] │ │ │ │ cmp r7, r8 │ │ │ │ beq 335954 │ │ │ │ - bl 8b882c │ │ │ │ + bl 8b88d4 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 335914 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8ac820 │ │ │ │ + bl 8ac8c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 335960 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 248b04 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ b 335864 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754af4 │ │ │ │ + bl 754b9c │ │ │ │ ldr r3, [pc, #128] @ 3359a4 │ │ │ │ ldr ip, [pc, #128] @ 3359a8 │ │ │ │ ldr lr, [sp, #16] │ │ │ │ ldr r1, [pc, #124] @ 3359ac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 3359b0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ stmib sp, {r0, r5, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 3358fc │ │ │ │ bl 248b04 │ │ │ │ str r7, [r9] │ │ │ │ b 335858 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754af4 │ │ │ │ + bl 754b9c │ │ │ │ ldr r1, [pc, #68] @ 3359b4 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9973b8 │ │ │ │ + bl 997460 │ │ │ │ b 3358fc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r5, r7, r8, asr #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, r7, r8, lsl r3 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ @ instruction: 0x009752b0 │ │ │ │ - ldrsheq r8, [pc], #-44 @ │ │ │ │ - rsbeq r8, fp, r4, lsl r8 │ │ │ │ - rsbeq r8, fp, r0, asr r7 │ │ │ │ - andeq r0, r0, sl, lsr #2 │ │ │ │ + @ instruction: 0x007f839c │ │ │ │ strheq r8, [fp], #-132 @ 0xffffff7c @ │ │ │ │ + strdeq r8, [fp], #-112 @ 0xffffff90 @ │ │ │ │ + andeq r0, r0, sl, lsr #2 │ │ │ │ + rsbeq r8, fp, r4, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #380] @ 335b50 │ │ │ │ mov r4, r1 │ │ │ │ @@ -242924,24 +242924,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 978df0 │ │ │ │ + bl 978e98 │ │ │ │ cmp r0, r6 │ │ │ │ beq 335ad4 │ │ │ │ bl 248a50 <__ctype_b_loc@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r4, r6 │ │ │ │ add sl, sp, #24 │ │ │ │ add r9, sp, #20 │ │ │ │ @@ -242966,15 +242966,15 @@ │ │ │ │ beq 335b18 │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ cmpne r3, #45 @ 0x2d │ │ │ │ bne 335b20 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r9 │ │ │ │ - bl 988434 │ │ │ │ + bl 9884dc │ │ │ │ cmp r0, #0 │ │ │ │ blt 335b44 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt 335b44 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -243002,15 +243002,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 335a98 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74b894 │ │ │ │ + bl 74b93c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 248b04 │ │ │ │ b 335ad4 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ b 335b20 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r5, r7, ip, lsr r1 │ │ │ │ @@ -243028,15 +243028,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ mov lr, #0 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ str lr, [sp, #44] @ 0x2c │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ strh lr, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [pc, #172] @ 335c6c │ │ │ │ @@ -243060,15 +243060,15 @@ │ │ │ │ ldrb ip, [ip] │ │ │ │ stm sp, {r6, ip} │ │ │ │ bl 24a5ec <__snprintf_chk@plt> │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 978df0 │ │ │ │ + bl 978e98 │ │ │ │ ldr r2, [pc, #72] @ 335c70 │ │ │ │ ldr r3, [pc, #60] @ 335c68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -243080,15 +243080,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umullseq r4, r7, ip, pc @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x006b8690 │ │ │ │ + rsbeq r8, fp, r0, lsr r7 │ │ │ │ @ instruction: 0x00974ef4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -243107,29 +243107,29 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, sp, #4160 @ 0x1040 │ │ │ │ add r1, r1, #28 │ │ │ │ mov r1, ip │ │ │ │ add r3, r3, #8 │ │ │ │ ldr r8, [r3] │ │ │ │ mov r6, r0 │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ add r7, sp, #32 │ │ │ │ sub r4, r7, #4 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 24a67c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, fp │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r9 │ │ │ │ str r5, [r2, #-8]! │ │ │ │ - bl 978df0 │ │ │ │ + bl 978e98 │ │ │ │ cmp r0, r5 │ │ │ │ bne 335d6c │ │ │ │ ldr r2, [pc, #388] @ 335ea8 │ │ │ │ ldr r3, [pc, #380] @ 335ea4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243194,15 +243194,15 @@ │ │ │ │ mvn r1, #16 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr ip, [r7, #-8] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74b894 │ │ │ │ + bl 74b93c │ │ │ │ ldr r0, [r7, #-8] │ │ │ │ bl 248b04 │ │ │ │ b 335d1c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str sl, [r3] │ │ │ │ mov r1, #0 │ │ │ │ @@ -243218,23 +243218,23 @@ │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #40] @ 335eb8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 335e50 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r7, r8, ror lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00974df8 │ │ │ │ - rsbeq r8, fp, r4, lsl #8 │ │ │ │ - rsbeq r8, fp, r0, lsl #4 │ │ │ │ - ldrheq r7, [pc], #-208 @ │ │ │ │ + rsbeq r8, fp, r4, lsr #9 │ │ │ │ + rsbeq r8, fp, r0, lsr #5 │ │ │ │ + rsbseq r7, pc, r0, asr lr @ │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 335f8c │ │ │ │ @@ -243244,23 +243244,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 978df0 │ │ │ │ + bl 978e98 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [sp] │ │ │ │ beq 335f40 │ │ │ │ mov r1, r7 │ │ │ │ bl 524fa8 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r6, #4] │ │ │ │ @@ -243299,24 +243299,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ bl 5250bc │ │ │ │ bl 24ae20 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 978df0 │ │ │ │ + bl 978e98 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 248b04 │ │ │ │ ldr r2, [pc, #72] @ 336058 │ │ │ │ ldr r3, [pc, #64] @ 336054 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -243348,15 +243348,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ ldr r3, [pc, #256] @ 3361a8 │ │ │ │ add lr, sp, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [sp, #24] │ │ │ │ mov r7, lr │ │ │ │ mov ip, r0 │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ @@ -243385,15 +243385,15 @@ │ │ │ │ bl 24a5ec <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne 33617c │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 978df0 │ │ │ │ + bl 978e98 │ │ │ │ ldr r2, [pc, #116] @ 3361b0 │ │ │ │ ldr r3, [pc, #100] @ 3361a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -243415,20 +243415,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #908 @ 0x38c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ umullseq r4, r7, ip, sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r8, fp, r0, lsr r2 │ │ │ │ - strheq r8, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrdeq r8, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r8, fp, r8, asr r2 │ │ │ │ addseq r4, r7, r0, ror #19 │ │ │ │ - rsbseq r7, pc, r4, lsr #21 │ │ │ │ - rsbeq r7, fp, r0, lsl #30 │ │ │ │ - rsbeq r8, fp, ip, lsr #2 │ │ │ │ + rsbseq r7, pc, r4, asr #22 │ │ │ │ + rsbeq r7, fp, r0, lsr #31 │ │ │ │ + rsbeq r8, fp, ip, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 3362fc │ │ │ │ mov r4, r3 │ │ │ │ @@ -243438,25 +243438,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 979548 │ │ │ │ + bl 9795f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336248 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq 33628c │ │ │ │ str r3, [r7] │ │ │ │ ldr r2, [pc, #180] @ 336304 │ │ │ │ @@ -243473,50 +243473,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r4, [pc, #116] @ 336308 │ │ │ │ - bl 74e020 │ │ │ │ + bl 74e0c8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #108] @ 33630c │ │ │ │ ldr r1, [pc, #108] @ 336310 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #84] @ 336314 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ bne 336244 │ │ │ │ ldr ip, [pc, #64] @ 336318 │ │ │ │ ldr r1, [pc, #64] @ 33631c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #60] @ 336320 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 336248 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r7, ip, lsr r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r7, ip, asr #17 │ │ │ │ - @ instruction: 0x007f7998 │ │ │ │ - rsbeq r1, sl, ip, ror #8 │ │ │ │ - rsbseq fp, r2, r4, asr r2 │ │ │ │ - rsbeq r8, fp, ip, lsr #32 │ │ │ │ - rsbeq r8, fp, ip, lsl r0 │ │ │ │ - rsbeq r7, fp, ip, lsr #27 │ │ │ │ + rsbseq r7, pc, r8, lsr sl @ │ │ │ │ + rsbeq r1, sl, ip, lsl #10 │ │ │ │ + ldrsheq fp, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r8, fp, ip, asr #1 │ │ │ │ + strheq r8, [fp], #-12 @ │ │ │ │ + rsbeq r7, fp, ip, asr #28 │ │ │ │ andeq r0, r0, r2, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #184] @ 3363f8 │ │ │ │ @@ -243526,30 +243526,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 978a80 │ │ │ │ + bl 978b28 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3363b0 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9bc06c │ │ │ │ + bl 9bc114 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r5] │ │ │ │ ldr r2, [pc, #72] @ 336400 │ │ │ │ ldr r3, [pc, #64] @ 3363fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243582,28 +243582,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, sp, #12 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ strd r6, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 978df0 │ │ │ │ + bl 978e98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3364c8 │ │ │ │ ldr r2, [pc, #536] @ 3366a4 │ │ │ │ ldr r3, [pc, #528] @ 3366a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -243620,15 +243620,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r5, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 988810 │ │ │ │ + bl 9888b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3365c0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq 336530 │ │ │ │ ldr r3, [pc, #424] @ 3366a8 │ │ │ │ @@ -243637,23 +243637,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #416] @ 3366b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 248b04 │ │ │ │ b 336484 │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 988810 │ │ │ │ + bl 9888b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3365f0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne 3364f8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -243687,82 +243687,82 @@ │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #244] @ 3366cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #240] @ 3366d0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 336524 │ │ │ │ ldr r3, [pc, #220] @ 3366d4 │ │ │ │ ldr ip, [pc, #220] @ 3366d8 │ │ │ │ ldr r1, [pc, #220] @ 3366dc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #776 @ 0x308 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 336524 │ │ │ │ add r3, r9, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r2, #10 │ │ │ │ - bl 988260 │ │ │ │ + bl 988308 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336524 │ │ │ │ ldr r3, [pc, #152] @ 3366e0 │ │ │ │ ldr ip, [pc, #152] @ 3366e4 │ │ │ │ ldr r1, [pc, #152] @ 3366e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #788 @ 0x314 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 336524 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 3366ec │ │ │ │ ldr r1, [pc, #108] @ 3366f0 │ │ │ │ ldr r0, [pc, #108] @ 3366f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ @ instruction: 0x009746f4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r4, r7, r0, r6 │ │ │ │ - rsbseq r7, pc, r8, lsr #14 │ │ │ │ - rsbeq r7, fp, ip, lsr #30 │ │ │ │ - rsbeq r7, fp, ip, ror fp │ │ │ │ + rsbseq r7, pc, r8, asr #15 │ │ │ │ + rsbeq r7, fp, ip, asr #31 │ │ │ │ + rsbeq r7, fp, ip, lsl ip │ │ │ │ andeq r0, r0, sl, lsl r3 │ │ │ │ - rsbseq r7, pc, r4, lsl #13 │ │ │ │ - rsbeq r7, fp, r8, ror #27 │ │ │ │ - rsbeq r7, fp, r8, lsr lr │ │ │ │ - rsbeq r7, fp, r4, ror #26 │ │ │ │ - rsbseq r7, pc, r8, asr r6 @ │ │ │ │ - rsbeq r7, fp, r8, lsr #21 │ │ │ │ + rsbseq r7, pc, r4, lsr #14 │ │ │ │ + rsbeq r7, fp, r8, lsl #29 │ │ │ │ + ldrdeq r7, [fp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r7, fp, r4, lsl #28 │ │ │ │ + ldrsheq r7, [pc], #-104 @ │ │ │ │ + rsbeq r7, fp, r8, asr #22 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbseq r7, pc, ip, lsr #12 │ │ │ │ - rsbeq r7, fp, r4, ror #26 │ │ │ │ - rsbeq r7, fp, r8, lsl #21 │ │ │ │ - ldrsbeq r7, [pc], #-92 @ │ │ │ │ - strheq r7, [fp], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r7, fp, r8, lsr sl │ │ │ │ - rsbseq r7, pc, r8, lsr #11 │ │ │ │ - rsbeq r7, fp, ip, lsl #26 │ │ │ │ - rsbeq r7, fp, r0, lsr #26 │ │ │ │ + rsbseq r7, pc, ip, asr #13 │ │ │ │ + rsbeq r7, fp, r4, lsl #28 │ │ │ │ + rsbeq r7, fp, r8, lsr #22 │ │ │ │ + rsbseq r7, pc, ip, ror r6 @ │ │ │ │ + rsbeq r7, fp, r4, asr lr │ │ │ │ + ldrdeq r7, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r7, pc, r8, asr #12 │ │ │ │ + rsbeq r7, fp, ip, lsr #27 │ │ │ │ + rsbeq r7, fp, r0, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #632] @ 33698c │ │ │ │ mov r6, r1 │ │ │ │ @@ -243775,27 +243775,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ add sl, sp, #28 │ │ │ │ mov r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9771b8 │ │ │ │ + bl 977260 │ │ │ │ cmp r0, r4 │ │ │ │ beq 3367e0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 3368f0 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -243809,18 +243809,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #856 @ 0x358 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 977468 │ │ │ │ + bl 977510 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 248b04 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 248b04 │ │ │ │ ldr r2, [pc, #424] @ 3369a0 │ │ │ │ ldr r3, [pc, #404] @ 336990 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -243838,15 +243838,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 978df0 │ │ │ │ + bl 978e98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3367d4 │ │ │ │ ldr r1, [pc, #332] @ 3369a4 │ │ │ │ add fp, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -243879,21 +243879,21 @@ │ │ │ │ strls r2, [r8] │ │ │ │ bls 3367d4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #22 │ │ │ │ - bl 74b894 │ │ │ │ + bl 74b93c │ │ │ │ b 3367d4 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 978724 │ │ │ │ + bl 9787cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 3367d4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ strls r3, [r8] │ │ │ │ bls 3367d4 │ │ │ │ @@ -243909,39 +243909,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, #848 @ 0x350 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 3367d4 │ │ │ │ ldr r5, [pc, #76] @ 3369bc │ │ │ │ add r5, pc, r5 │ │ │ │ b 3367a4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b 3368d4 │ │ │ │ ldr r5, [pc, #60] @ 3369c0 │ │ │ │ add r5, pc, r5 │ │ │ │ b 336928 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r7, r0, lsl #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r7, pc, r8, ror r4 @ │ │ │ │ - rsbeq r7, fp, r4, ror #25 │ │ │ │ - rsbeq r7, fp, r4, asr #17 │ │ │ │ + rsbseq r7, pc, r8, lsl r5 @ │ │ │ │ + rsbeq r7, fp, r4, lsl #27 │ │ │ │ + rsbeq r7, fp, r4, ror #18 │ │ │ │ addseq r4, r7, r4, lsr #6 │ │ │ │ - rsbeq r7, fp, r8, lsl #24 │ │ │ │ - rsbeq r7, fp, r4, ror #23 │ │ │ │ - rsbeq r7, fp, r8, asr #22 │ │ │ │ - rsbseq r7, pc, r8, ror #5 │ │ │ │ - rsbeq r6, sl, r8, asr #16 │ │ │ │ - rsbeq r7, fp, r4, lsr r7 │ │ │ │ - rsbseq r8, r5, r0, lsl r2 │ │ │ │ - ldrsheq r8, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r7, fp, r8, lsr #25 │ │ │ │ + rsbeq r7, fp, r4, lsl #25 │ │ │ │ + rsbeq r7, fp, r8, ror #23 │ │ │ │ + rsbseq r7, pc, r8, lsl #7 │ │ │ │ + rsbeq r6, sl, r8, ror #17 │ │ │ │ + ldrdeq r7, [fp], #-116 @ 0xffffff8c @ │ │ │ │ + ldrheq r8, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ + @ instruction: 0x0075829c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #476] @ 336bbc │ │ │ │ mov r5, r1 │ │ │ │ @@ -243951,24 +243951,24 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 978df0 │ │ │ │ + bl 978e98 │ │ │ │ cmp r0, r7 │ │ │ │ bne 336a7c │ │ │ │ ldr r2, [pc, #388] @ 336bc4 │ │ │ │ ldr r3, [pc, #380] @ 336bc0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -243999,15 +243999,15 @@ │ │ │ │ beq 336ad8 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74b894 │ │ │ │ + bl 74b93c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 248b04 │ │ │ │ b 336a38 │ │ │ │ add r5, r3, #1 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -244080,25 +244080,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 979548 │ │ │ │ + bl 9795f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336c68 │ │ │ │ ldr r2, [pc, #176] @ 336cf8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 336cec │ │ │ │ @@ -244139,15 +244139,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r7] │ │ │ │ b 336c68 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ bl 24aa84 │ │ │ │ addseq r3, r7, r4, lsr pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrheq r6, [pc], #-240 @ │ │ │ │ + rsbseq r7, pc, r0, asr r0 @ │ │ │ │ addseq r3, r7, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 336e0c │ │ │ │ @@ -244158,15 +244158,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #188] @ 336e14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #5 │ │ │ │ @@ -244178,15 +244178,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 979548 │ │ │ │ + bl 9795f0 │ │ │ │ ldr r2, [pc, #120] @ 336e18 │ │ │ │ ldr r3, [pc, #108] @ 336e10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244210,15 +244210,15 @@ │ │ │ │ b 336d78 │ │ │ │ mov ip, #4 │ │ │ │ b 336d78 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ bl 24aa84 │ │ │ │ @ instruction: 0x00973dfc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r6, pc, sl, lsr #29 │ │ │ │ + rsbseq r6, pc, sl, asr #30 │ │ │ │ addseq r3, r7, ip, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #280] @ 336f50 │ │ │ │ @@ -244229,25 +244229,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 979548 │ │ │ │ + bl 9795f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336ebc │ │ │ │ ldr r2, [pc, #188] @ 336f58 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ bhi 336f4c │ │ │ │ @@ -244291,15 +244291,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r7] │ │ │ │ b 336ebc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ bl 24aa84 │ │ │ │ addseq r3, r7, r0, ror #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r6, pc, r8, ror #26 │ │ │ │ + rsbseq r6, pc, r8, lsl #28 │ │ │ │ addseq r3, r7, r8, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ 337074 │ │ │ │ @@ -244310,15 +244310,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #196] @ 33707c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #31 │ │ │ │ @@ -244330,15 +244330,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 979548 │ │ │ │ + bl 9795f0 │ │ │ │ ldr r2, [pc, #128] @ 337080 │ │ │ │ ldr r3, [pc, #116] @ 337078 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244364,15 +244364,15 @@ │ │ │ │ b 336fd8 │ │ │ │ mov ip, #1 │ │ │ │ b 336fd8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ bl 24aa84 │ │ │ │ umullseq r3, r7, ip, fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r6, pc, r7, asr ip @ │ │ │ │ + ldrsheq r6, [pc], #-199 @ │ │ │ │ addseq r3, r7, ip, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #256] @ 3371a0 │ │ │ │ @@ -244383,35 +244383,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 978df0 │ │ │ │ + bl 978e98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33712c │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r1, [pc, #168] @ 3371a8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a4e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 337170 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99e718 │ │ │ │ + bl 99e7c0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 33717c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 248b04 │ │ │ │ ldr r2, [pc, #120] @ 3371ac │ │ │ │ ldr r3, [pc, #108] @ 3371a4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -244426,28 +244426,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 99e42c │ │ │ │ + bl 99e4d4 │ │ │ │ b 337124 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74b894 │ │ │ │ + bl 74b93c │ │ │ │ b 337124 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r7, r4, ror sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq pc, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq pc, sl, r8, ror r2 @ │ │ │ │ addseq r3, r7, r8, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #172] @ 337278 │ │ │ │ @@ -244457,30 +244457,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ add r6, sp, #4 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 24a67c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp] │ │ │ │ - bl 99e58c │ │ │ │ + bl 99e634 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 978df0 │ │ │ │ + bl 978e98 │ │ │ │ ldr r2, [pc, #72] @ 337280 │ │ │ │ ldr r3, [pc, #64] @ 33727c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244496,25 +244496,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r7, r8, asr #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r7, r4, ror #17 │ │ │ │ ldr r1, [pc, #4] @ 337290 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 757238 │ │ │ │ - rsbeq pc, sl, r0, asr r0 @ │ │ │ │ + b 7572e0 │ │ │ │ + strdeq pc, [sl], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 952400 │ │ │ │ + bl 9524a8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -244532,27 +244532,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 954880 │ │ │ │ + bl 954928 │ │ │ │ cmp r0, #0 │ │ │ │ beq 337358 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 952400 │ │ │ │ + bl 9524a8 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6] │ │ │ │ ldr r2, [pc, #72] @ 3373a8 │ │ │ │ ldr r3, [pc, #64] @ 3373a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -244576,29 +244576,29 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 954880 │ │ │ │ + b 954928 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ ldr ip, [r0] │ │ │ │ cmn ip, #1 │ │ │ │ beq 33745c │ │ │ │ ldr r2, [pc, #92] @ 337478 │ │ │ │ and r3, ip, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ asr ip, ip, #3 │ │ │ │ @@ -244619,16 +244619,16 @@ │ │ │ │ ldr r2, [pc, #24] @ 33747c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 24a364 │ │ │ │ - strheq r7, [fp], #-8 @ │ │ │ │ - rsbeq r7, fp, r8, rrx │ │ │ │ + rsbeq r7, fp, r8, asr r1 │ │ │ │ + rsbeq r7, fp, r8, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #132] @ 33751c │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #128] @ 337520 │ │ │ │ @@ -244637,40 +244637,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3374fc │ │ │ │ - bl 7d4fd8 │ │ │ │ + bl 7d5080 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 814c24 │ │ │ │ + b 814ccc │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, pc, ip, lsl #15 │ │ │ │ - rsbseq sp, r3, ip, lsl #15 │ │ │ │ - rsbeq r0, sl, ip, ror r2 │ │ │ │ + rsbseq r6, pc, ip, lsr #16 │ │ │ │ + rsbseq sp, r3, ip, lsr #16 │ │ │ │ + rsbeq r0, sl, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #336] @ 337694 │ │ │ │ mov r5, r1 │ │ │ │ @@ -244679,15 +244679,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #104 @ 0x68 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ - bl 74b880 │ │ │ │ + bl 74b928 │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 24a67c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -244726,15 +244726,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 24a5ec <__snprintf_chk@plt> │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 978df0 │ │ │ │ + bl 978e98 │ │ │ │ ldr r2, [pc, #124] @ 3376ac │ │ │ │ ldr r3, [pc, #100] @ 337698 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244756,22 +244756,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ @ instruction: 0x009735d0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r6, pc, r8, ror #12 │ │ │ │ - rsbeq r6, fp, ip, asr #27 │ │ │ │ - rsbeq r6, fp, ip, lsl lr │ │ │ │ - rsbeq r6, fp, r8, lsl #30 │ │ │ │ + rsbseq r6, pc, r8, lsl #14 │ │ │ │ + rsbeq r6, fp, ip, ror #28 │ │ │ │ + strheq r6, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r6, fp, r8, lsr #31 │ │ │ │ addseq r3, r7, ip, ror #9 │ │ │ │ - ldrheq r6, [pc], #-80 @ │ │ │ │ - rsbeq r6, fp, r4, lsl sp │ │ │ │ - rsbeq r6, fp, r8, lsr #26 │ │ │ │ + rsbseq r6, pc, r0, asr r6 @ │ │ │ │ + strheq r6, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r6, fp, r8, asr #27 │ │ │ │ │ │ │ │ 003376bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -244820,15 +244820,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #78 @ 0x4e │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -244838,22 +244838,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 337798 │ │ │ │ - ldrheq r6, [pc], #-76 @ │ │ │ │ - rsbeq r6, fp, r4, asr #27 │ │ │ │ - rsbeq r6, fp, r4, lsl r9 │ │ │ │ - rsbseq r6, pc, r8, ror #8 │ │ │ │ - rsbeq r6, fp, r8, asr #26 │ │ │ │ - rsbeq r6, fp, r4, asr #17 │ │ │ │ + rsbseq r6, pc, ip, asr r5 @ │ │ │ │ + rsbeq r6, fp, r4, ror #28 │ │ │ │ + strheq r6, [fp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r6, pc, r8, lsl #10 │ │ │ │ + rsbeq r6, fp, r8, ror #27 │ │ │ │ + rsbeq r6, fp, r4, ror #18 │ │ │ │ │ │ │ │ 003377fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -244897,15 +244897,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 33791c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 756b94 │ │ │ │ + bl 756c3c │ │ │ │ ldr r2, [pc, #84] @ 337920 │ │ │ │ ldr r3, [pc, #64] @ 337910 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244918,15 +244918,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r7, r0, lsl #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r6, fp, ip, asr #19 │ │ │ │ + rsbeq r6, fp, ip, ror #20 │ │ │ │ addseq r3, r7, r4, ror r2 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ addseq r3, r7, r0, asr r2 │ │ │ │ │ │ │ │ 00337924 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -244935,80 +244935,80 @@ │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ beq 33797c │ │ │ │ mov r0, r4 │ │ │ │ - bl 80f688 │ │ │ │ + bl 80f730 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 337988 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 756b94 │ │ │ │ + b 756c3c │ │ │ │ ldr r2, [pc, #40] @ 3379ac │ │ │ │ add r2, pc, r2 │ │ │ │ b 337964 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 80f9e4 │ │ │ │ + bl 80fa8c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 337964 │ │ │ │ - bl 7e5300 │ │ │ │ + bl 7e53a8 │ │ │ │ mov r2, r0 │ │ │ │ b 337964 │ │ │ │ - rsbseq r7, r4, r0, lsr #14 │ │ │ │ + rsbseq r7, r4, r0, asr #15 │ │ │ │ │ │ │ │ 003379b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #124] @ 337a44 │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ beq 337a14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 80f688 │ │ │ │ + bl 80f730 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 337a20 │ │ │ │ ldr r3, [pc, #76] @ 337a48 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 756b94 │ │ │ │ + b 756c3c │ │ │ │ ldr r2, [pc, #48] @ 337a4c │ │ │ │ add r2, pc, r2 │ │ │ │ b 3379f4 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 80f9e4 │ │ │ │ + bl 80fa8c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3379f4 │ │ │ │ - bl 7e5300 │ │ │ │ + bl 7e53a8 │ │ │ │ mov r2, r0 │ │ │ │ b 3379f4 │ │ │ │ addseq r3, r7, r0, asr r1 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbseq r7, r4, r8, lsl #13 │ │ │ │ + rsbseq r7, r4, r8, lsr #14 │ │ │ │ │ │ │ │ 00337a50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 337ac8 │ │ │ │ @@ -245020,33 +245020,33 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 337aa4 │ │ │ │ ldr r3, [pc, #68] @ 337acc │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 756b94 │ │ │ │ + b 756c3c │ │ │ │ ldr r2, [pc, #48] @ 337ad0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 337a80 │ │ │ │ ldr r3, [pc, #40] @ 337ad4 │ │ │ │ ldr r1, [pc, #40] @ 337ad8 │ │ │ │ ldr r0, [pc, #40] @ 337adc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 337ae0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ ldrheq r3, [r7], r0 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbseq r7, r4, r4, lsl #12 │ │ │ │ - rsbseq r6, pc, ip, ror r1 @ │ │ │ │ - ldrdeq r6, [fp], #-84 @ 0xffffffac @ │ │ │ │ - strheq r6, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r7, r4, r4, lsr #13 │ │ │ │ + rsbseq r6, pc, ip, lsl r2 @ │ │ │ │ + rsbeq r6, fp, r4, ror r6 │ │ │ │ + rsbeq r6, fp, r4, asr fp │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ │ │ │ │ 00337ae4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -245059,22 +245059,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 337b38 │ │ │ │ ldr r3, [pc, #36] @ 337b40 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 756b94 │ │ │ │ + b 756c3c │ │ │ │ ldr r2, [pc, #16] @ 337b44 │ │ │ │ add r2, pc, r2 │ │ │ │ b 337b14 │ │ │ │ bl 24b668 │ │ │ │ addseq r3, r7, ip, lsl r0 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbseq r7, r4, r0, ror r5 │ │ │ │ + rsbseq r7, r4, r0, lsl r6 │ │ │ │ │ │ │ │ 00337b48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -245094,15 +245094,15 @@ │ │ │ │ beq 337c38 │ │ │ │ ldr r3, [pc, #168] @ 337c44 │ │ │ │ ldr r1, [pc, #168] @ 337c48 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 756b94 │ │ │ │ + bl 756c3c │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 337be4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -245112,94 +245112,94 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [pc, #96] @ 337c4c │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 755ee4 │ │ │ │ + bl 755f8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 337bbc │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 24b668 │ │ │ │ - rsbeq r6, fp, r0, lsr #20 │ │ │ │ + rsbeq r6, fp, r0, asr #21 │ │ │ │ umullseq r2, r7, ip, pc @ │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbeq r6, fp, ip, ror #19 │ │ │ │ - rsbseq r5, r3, r0, lsr #13 │ │ │ │ + rsbeq r6, fp, ip, lsl #21 │ │ │ │ + rsbseq r5, r3, r0, asr #14 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 337c60 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq lr, r8, r4, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 337cd4 │ │ │ │ ldr r2, [pc, #88] @ 337cd8 │ │ │ │ ldr r1, [pc, #88] @ 337cdc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #60] @ 337ce0 │ │ │ │ ldr r3, [pc, #60] @ 337ce4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq r6, [pc], #-8 @ │ │ │ │ - strheq pc, [r9], #-172 @ 0xffffff54 @ │ │ │ │ - ldrdeq pc, [r9], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r6, pc, r8, ror r1 @ │ │ │ │ + rsbeq pc, r9, ip, asr fp @ │ │ │ │ + rsbeq pc, r9, r4, ror fp @ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 337d9c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ ldr ip, [pc, #136] @ 337da0 │ │ │ │ ldr r2, [pc, #136] @ 337da4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ cmp r0, #0 │ │ │ │ beq 337d4c │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ beq 337d6c │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -245218,17 +245218,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r6, fp, ip, lsl lr │ │ │ │ - rsbseq r6, pc, r4, asr #32 │ │ │ │ - rsbeq r6, fp, ip, lsl #28 │ │ │ │ + strheq r6, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r6, pc, r4, ror #1 │ │ │ │ + rsbeq r6, fp, ip, lsr #29 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 337e08 │ │ │ │ ldr r2, [pc, #68] @ 337e0c │ │ │ │ @@ -245236,26 +245236,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r0, r0, #20 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x007f5f94 │ │ │ │ - rsbeq r6, fp, r8, asr sp │ │ │ │ - rsbeq r6, fp, r4, asr #26 │ │ │ │ + rsbseq r6, pc, r4, lsr r0 @ │ │ │ │ + strdeq r6, [fp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r6, fp, r4, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 337e9c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 337ea0 │ │ │ │ @@ -245263,15 +245263,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ cmp r4, #1 │ │ │ │ beq 337e70 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -245282,133 +245282,133 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r5, pc, r8, lsr #30 │ │ │ │ - rsbeq r6, fp, ip, ror #25 │ │ │ │ - ldrdeq r6, [fp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r5, pc, r8, asr #31 │ │ │ │ + rsbeq r6, fp, ip, lsl #27 │ │ │ │ + rsbeq r6, fp, r8, ror sp │ │ │ │ │ │ │ │ 00337ea8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #172] @ 337f6c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 755b34 │ │ │ │ + bl 755bdc │ │ │ │ ldr r8, [pc, #148] @ 337f70 │ │ │ │ ldr r2, [pc, #148] @ 337f74 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #124] @ 337f78 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 337f2c │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 74ec00 │ │ │ │ + b 74eca8 │ │ │ │ ldr r6, [pc, #72] @ 337f7c │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 755b34 │ │ │ │ + bl 755bdc │ │ │ │ ldr r2, [pc, #56] @ 337f80 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 74ec00 │ │ │ │ - rsbeq r6, fp, ip, asr ip │ │ │ │ - rsbseq r5, pc, r0, lsl #29 │ │ │ │ - rsbeq r6, fp, r0, asr #24 │ │ │ │ + b 74eca8 │ │ │ │ + strdeq r6, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r5, pc, r0, lsr #30 │ │ │ │ + rsbeq r6, fp, r0, ror #25 │ │ │ │ adceq r4, r4, r4, lsr r9 │ │ │ │ - rsbeq r6, fp, r8, lsl #24 │ │ │ │ - rsbeq r6, fp, ip, lsl #24 │ │ │ │ + rsbeq r6, fp, r8, lsr #25 │ │ │ │ + rsbeq r6, fp, ip, lsr #25 │ │ │ │ │ │ │ │ 00337f84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #180] @ 338050 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 755b34 │ │ │ │ + bl 755bdc │ │ │ │ ldr r8, [pc, #156] @ 338054 │ │ │ │ ldr r2, [pc, #156] @ 338058 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #132] @ 33805c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 338010 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 74ec00 │ │ │ │ + b 74eca8 │ │ │ │ ldr r6, [pc, #72] @ 338060 │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 755b34 │ │ │ │ + bl 755bdc │ │ │ │ ldr r2, [pc, #56] @ 338064 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 74ec00 │ │ │ │ - rsbeq r6, fp, r0, lsl #23 │ │ │ │ - rsbseq r5, pc, r4, lsr #27 │ │ │ │ - rsbeq r6, fp, ip, ror #22 │ │ │ │ + b 74eca8 │ │ │ │ + rsbeq r6, fp, r0, lsr #24 │ │ │ │ + rsbseq r5, pc, r4, asr #28 │ │ │ │ + rsbeq r6, fp, ip, lsl #24 │ │ │ │ adceq r4, r4, r8, asr r8 │ │ │ │ - rsbeq r6, fp, r4, lsr #22 │ │ │ │ - rsbeq r6, fp, r8, lsr #22 │ │ │ │ + rsbeq r6, fp, r4, asr #23 │ │ │ │ + rsbeq r6, fp, r8, asr #23 │ │ │ │ │ │ │ │ 00338068 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #420] @ 338224 │ │ │ │ @@ -245424,24 +245424,24 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ beq 3381e0 │ │ │ │ ldr r7, [pc, #372] @ 338230 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #360] @ 338234 │ │ │ │ ldr r1, [pc, #360] @ 338238 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #21 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #336] @ 33823c │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #8 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -245453,28 +245453,28 @@ │ │ │ │ beq 338168 │ │ │ │ ldr r5, [pc, #288] @ 338240 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3381ac │ │ │ │ mov r1, r4 │ │ │ │ - bl 74ec68 │ │ │ │ + bl 74ed10 │ │ │ │ ldr r2, [pc, #264] @ 338244 │ │ │ │ ldr r3, [pc, #236] @ 33822c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 338220 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7552cc │ │ │ │ + b 755374 │ │ │ │ ldr r2, [pc, #216] @ 338248 │ │ │ │ ldr r3, [pc, #184] @ 33822c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -245488,55 +245488,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r6, [pc, #152] @ 33824c │ │ │ │ add r7, r7, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 755b34 │ │ │ │ + bl 755bdc │ │ │ │ ldr r2, [pc, #136] @ 338250 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ str r0, [r5] │ │ │ │ b 33812c │ │ │ │ ldr r4, [pc, #108] @ 338254 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 755b34 │ │ │ │ + bl 755bdc │ │ │ │ ldr r3, [pc, #96] @ 338258 │ │ │ │ ldr r2, [pc, #96] @ 33825c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r7] │ │ │ │ b 3380b4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r4, r8, lsr #15 │ │ │ │ umullseq r2, r7, r4, sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x007f5c9c │ │ │ │ - rsbeq pc, r9, r4, ror r6 @ │ │ │ │ - rsbeq pc, r9, ip, lsl #13 │ │ │ │ + rsbseq r5, pc, ip, lsr sp @ │ │ │ │ + rsbeq pc, r9, r4, lsl r7 @ │ │ │ │ + rsbeq pc, r9, ip, lsr #14 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ adceq r4, r4, r0, lsl r7 │ │ │ │ addseq r2, r7, r0, ror #19 │ │ │ │ addseq r2, r7, ip, lsr #19 │ │ │ │ - rsbeq r6, fp, r8, lsl #19 │ │ │ │ - rsbeq r6, fp, ip, lsl #19 │ │ │ │ - rsbeq r6, fp, r8, asr r9 │ │ │ │ - rsbseq r5, pc, r4, ror #22 │ │ │ │ - rsbeq r6, fp, ip, asr #18 │ │ │ │ + rsbeq r6, fp, r8, lsr #20 │ │ │ │ + rsbeq r6, fp, ip, lsr #20 │ │ │ │ + strdeq r6, [fp], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r5, pc, r4, lsl #24 │ │ │ │ + rsbeq r6, fp, ip, ror #19 │ │ │ │ │ │ │ │ 00338260 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 3382e4 │ │ │ │ @@ -245545,37 +245545,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33829c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74ec00 │ │ │ │ + b 74eca8 │ │ │ │ ldr r6, [pc, #68] @ 3382e8 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 755b34 │ │ │ │ + bl 755bdc │ │ │ │ ldr ip, [pc, #56] @ 3382ec │ │ │ │ ldr r2, [pc, #56] @ 3382f0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74ec00 │ │ │ │ + b 74eca8 │ │ │ │ @ instruction: 0x00a445b4 │ │ │ │ - @ instruction: 0x006b689c │ │ │ │ - rsbseq r5, pc, r8, lsr #21 │ │ │ │ - @ instruction: 0x006b6894 │ │ │ │ + rsbeq r6, fp, ip, lsr r9 │ │ │ │ + rsbseq r5, pc, r8, asr #22 │ │ │ │ + rsbeq r6, fp, r4, lsr r9 │ │ │ │ │ │ │ │ 003382f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 338378 │ │ │ │ @@ -245584,37 +245584,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 338330 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74ec68 │ │ │ │ + b 74ed10 │ │ │ │ ldr r6, [pc, #68] @ 33837c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 755b34 │ │ │ │ + bl 755bdc │ │ │ │ ldr ip, [pc, #56] @ 338380 │ │ │ │ ldr r2, [pc, #56] @ 338384 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74ec68 │ │ │ │ + b 74ed10 │ │ │ │ adceq r4, r4, r0, lsr #10 │ │ │ │ - rsbeq r6, fp, r8, lsl #16 │ │ │ │ - rsbseq r5, pc, r4, lsl sl @ │ │ │ │ - rsbeq r6, fp, r0, lsl #16 │ │ │ │ + rsbeq r6, fp, r8, lsr #17 │ │ │ │ + ldrheq r5, [pc], #-164 @ │ │ │ │ + rsbeq r6, fp, r0, lsr #17 │ │ │ │ │ │ │ │ 00338388 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 33840c │ │ │ │ @@ -245623,52 +245623,52 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3383c4 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74fe58 │ │ │ │ + b 74ff00 │ │ │ │ ldr r6, [pc, #68] @ 338410 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 755b34 │ │ │ │ + bl 755bdc │ │ │ │ ldr ip, [pc, #56] @ 338414 │ │ │ │ ldr r2, [pc, #56] @ 338418 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74fe58 │ │ │ │ + b 74ff00 │ │ │ │ adceq r4, r4, ip, lsl #9 │ │ │ │ - rsbeq r6, fp, r4, ror r7 │ │ │ │ - rsbseq r5, pc, r0, lsl #19 │ │ │ │ - rsbeq r6, fp, ip, ror #14 │ │ │ │ + rsbeq r6, fp, r4, lsl r8 │ │ │ │ + rsbseq r5, pc, r0, lsr #20 │ │ │ │ + rsbeq r6, fp, ip, lsl #16 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 338498 │ │ │ │ ldr r2, [pc, #96] @ 33849c │ │ │ │ ldr r1, [pc, #96] @ 3384a0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #68] @ 3384a4 │ │ │ │ ldr r3, [pc, #68] @ 3384a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ @@ -245677,58 +245677,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r5, pc, r0, ror r9 @ │ │ │ │ - rsbeq pc, r9, r4, ror #5 │ │ │ │ - ldrsheq ip, [r3], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r5, pc, r0, lsl sl @ │ │ │ │ + rsbeq pc, r9, r4, lsl #7 │ │ │ │ + @ instruction: 0x0073c894 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - rsbeq r6, fp, r4, lsl r7 │ │ │ │ + strheq r6, [fp], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 338520 │ │ │ │ ldr r2, [pc, #92] @ 338524 │ │ │ │ ldr r1, [pc, #92] @ 338528 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ ldr r3, [pc, #80] @ 33852c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #64] @ 338530 │ │ │ │ ldr r3, [pc, #64] @ 338534 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r5, pc, r8, ror #17 │ │ │ │ - rsbeq pc, r9, r0, asr r2 @ │ │ │ │ - rsbeq pc, fp, r8, ror #28 │ │ │ │ + rsbseq r5, pc, r8, lsl #19 │ │ │ │ + strdeq pc, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq pc, fp, r8, lsl #30 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 338548 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f80 │ │ │ │ + b 754028 │ │ │ │ addeq sp, r8, r0, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #292] @ 338688 │ │ │ │ ldr r6, [pc, #292] @ 33868c │ │ │ │ @@ -245739,23 +245739,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3385d0 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 3385fc │ │ │ │ @@ -245801,29 +245801,29 @@ │ │ │ │ ldrd r2, [r7, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 33869c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 248870 │ │ │ │ - rsbseq r5, pc, r8, asr #16 │ │ │ │ - rsbeq pc, sl, r8, lsl sp @ │ │ │ │ - rsbeq pc, sl, ip, lsr #26 │ │ │ │ - rsbeq r2, fp, r8, lsl #5 │ │ │ │ - rsbeq r6, fp, r8, lsr r5 │ │ │ │ - rsbeq r6, fp, r8, lsl #10 │ │ │ │ + rsbseq r5, pc, r8, ror #17 │ │ │ │ + strheq pc, [sl], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq pc, sl, ip, asr #27 │ │ │ │ + rsbeq r2, fp, r8, lsr #6 │ │ │ │ + ldrdeq r6, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r6, fp, r8, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #76] @ 338708 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3386f0 │ │ │ │ ldm r4, {r1, r3} │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -245832,44 +245832,44 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #20] @ 33870c │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 754f3c │ │ │ │ - rsbeq pc, sl, r8, ror #23 │ │ │ │ + b 754fe4 │ │ │ │ + rsbeq pc, sl, r8, lsl #25 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 338770 │ │ │ │ ldr r2, [pc, #72] @ 338774 │ │ │ │ ldr r1, [pc, #72] @ 338778 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ mov r3, #1 │ │ │ │ strh r3, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r5, pc, r0, lsl #13 │ │ │ │ - strdeq lr, [r9], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq ip, r3, r4, lsl #10 │ │ │ │ + rsbseq r5, pc, r0, lsr #14 │ │ │ │ + @ instruction: 0x0069f094 │ │ │ │ + rsbseq ip, r3, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #184] @ 33884c │ │ │ │ mov r7, r0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -245879,54 +245879,54 @@ │ │ │ │ ldr r2, [pc, #168] @ 338854 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble 33882c │ │ │ │ ldr r3, [pc, #128] @ 338858 │ │ │ │ ldr r9, [pc, #128] @ 33885c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ - bl 708184 │ │ │ │ + bl 70822c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r5, r5, #1 │ │ │ │ add r4, r4, #16 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldrd sl, [r4, #88] @ 0x58 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8bd10c │ │ │ │ + bl 8bd1b4 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt 3387f0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r5, pc, ip, lsl r6 @ │ │ │ │ - rsbeq pc, sl, ip, ror #21 │ │ │ │ - ldrdeq pc, [sl], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r6, r4, r8, asr #17 │ │ │ │ - strheq r6, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrheq r5, [pc], #-108 @ │ │ │ │ + rsbeq pc, sl, ip, lsl #23 │ │ │ │ + rsbeq pc, sl, r8, ror fp @ │ │ │ │ + rsbseq r6, r4, r8, ror #18 │ │ │ │ + rsbeq r6, fp, r0, asr r4 │ │ │ │ │ │ │ │ 00338860 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ 338968 │ │ │ │ @@ -245937,30 +245937,30 @@ │ │ │ │ ldr r2, [ip, r2] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ stmib sp, {r1, r3} │ │ │ │ - bl 74e080 │ │ │ │ + bl 74e128 │ │ │ │ ldr r1, [pc, #200] @ 338974 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ beq 338934 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #172] @ 338978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74e080 │ │ │ │ + bl 74e128 │ │ │ │ ldr r1, [pc, #164] @ 33897c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33894c │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #136] @ 338980 │ │ │ │ ldr r3, [pc, #112] @ 33896c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -245978,29 +245978,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #72] @ 338984 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754f3c │ │ │ │ + bl 754fe4 │ │ │ │ b 3388c4 │ │ │ │ ldr r1, [pc, #52] @ 338988 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754f3c │ │ │ │ + bl 754fe4 │ │ │ │ b 3388f0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r2, r7, r0, lsr #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r6, fp, r8, lsr #6 │ │ │ │ - strdeq pc, [sl], #-156 @ 0xffffff64 @ │ │ │ │ - strdeq r6, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrdeq pc, [sl], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r6, fp, r8, asr #7 │ │ │ │ + @ instruction: 0x006afa9c │ │ │ │ + @ instruction: 0x006b6398 │ │ │ │ + rsbeq pc, sl, r0, ror sl @ │ │ │ │ addseq r2, r7, r4, lsr #4 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ │ │ │ │ 0033898c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -246012,27 +246012,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3389f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248870 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 755ee4 │ │ │ │ + bl 755f8c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b04 │ │ │ │ subs r0, r5, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r6, fp, r4, lsr #4 │ │ │ │ - rsbeq r2, fp, ip, asr #7 │ │ │ │ + rsbeq r6, fp, r4, asr #5 │ │ │ │ + rsbeq r2, fp, ip, ror #8 │ │ │ │ │ │ │ │ 003389f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 338a6c │ │ │ │ @@ -246042,32 +246042,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #56] @ 338a78 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3244ec │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x007f5398 │ │ │ │ - strdeq lr, [r9], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq ip, r3, ip, lsl #4 │ │ │ │ - @ instruction: 0x006b6190 │ │ │ │ + rsbseq r5, pc, r8, lsr r4 @ │ │ │ │ + @ instruction: 0x0069ed9c │ │ │ │ + rsbseq ip, r3, ip, lsr #5 │ │ │ │ + rsbeq r6, fp, r0, lsr r2 │ │ │ │ │ │ │ │ 00338a7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 338ad4 │ │ │ │ @@ -246077,56 +246077,56 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #28] @ 338ae0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3244ec │ │ │ │ - rsbseq r5, pc, r4, lsl r3 @ │ │ │ │ - rsbeq lr, r9, r0, lsl #25 │ │ │ │ - @ instruction: 0x0073c190 │ │ │ │ - rsbeq r6, fp, ip, lsl #2 │ │ │ │ + ldrheq r5, [pc], #-52 @ │ │ │ │ + rsbeq lr, r9, r0, lsr #26 │ │ │ │ + rsbseq ip, r3, r0, lsr r2 │ │ │ │ + rsbeq r6, fp, ip, lsr #3 │ │ │ │ │ │ │ │ 00338ae4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ 338bac │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r2, [pc, #152] @ 338bb0 │ │ │ │ ldr r1, [pc, #152] @ 338bb4 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #128] @ 338bb8 │ │ │ │ ldr r1, [pc, #128] @ 338bbc │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #96] @ 338bc0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 32442c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -246140,20 +246140,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r5, pc, r8, lsr #5 │ │ │ │ - rsbeq pc, sl, r0, ror r7 @ │ │ │ │ - rsbeq pc, sl, r4, lsl #15 │ │ │ │ - rsbeq lr, r9, ip, ror #23 │ │ │ │ - ldrsheq ip, [r3], #-12 @ │ │ │ │ - rsbeq r6, fp, ip, rrx │ │ │ │ + rsbseq r5, pc, r8, asr #6 │ │ │ │ + rsbeq pc, sl, r0, lsl r8 @ │ │ │ │ + rsbeq pc, sl, r4, lsr #16 │ │ │ │ + rsbeq lr, r9, ip, lsl #25 │ │ │ │ + @ instruction: 0x0073c19c │ │ │ │ + rsbeq r6, fp, ip, lsl #2 │ │ │ │ │ │ │ │ 00338bc4 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -246182,44 +246182,44 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 338c78 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 719538 │ │ │ │ + bl 7195e0 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 719538 │ │ │ │ + bl 7195e0 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 70e674 │ │ │ │ + bl 70e71c │ │ │ │ b 338c38 │ │ │ │ ldr r3, [pc, #28] @ 338cb0 │ │ │ │ ldr r1, [pc, #28] @ 338cb4 │ │ │ │ ldr r0, [pc, #28] @ 338cb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r5, pc, r8, lsl r1 @ │ │ │ │ - rsbeq r5, fp, r0, asr #30 │ │ │ │ - rsbeq r5, fp, r0, asr pc │ │ │ │ + ldrheq r5, [pc], #-24 @ │ │ │ │ + rsbeq r5, fp, r0, ror #31 │ │ │ │ + strdeq r5, [fp], #-240 @ 0xffffff10 @ │ │ │ │ │ │ │ │ 00338cbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -246240,46 +246240,46 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 338d60 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 719538 │ │ │ │ + bl 7195e0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e668 │ │ │ │ + bl 70e710 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 719538 │ │ │ │ + bl 7195e0 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 70e674 │ │ │ │ + bl 70e71c │ │ │ │ b 338d18 │ │ │ │ ldr r3, [pc, #28] @ 338d98 │ │ │ │ ldr r1, [pc, #28] @ 338d9c │ │ │ │ ldr r0, [pc, #28] @ 338da0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r5, pc, r0, lsr r0 @ │ │ │ │ - rsbeq r5, fp, r8, asr lr │ │ │ │ - rsbeq r5, fp, r8, ror #28 │ │ │ │ + ldrsbeq r5, [pc], #-0 @ │ │ │ │ + strdeq r5, [fp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r5, fp, r8, lsl #30 │ │ │ │ │ │ │ │ 00338da4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 338e00 │ │ │ │ @@ -246289,26 +246289,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #32] @ 338e0c │ │ │ │ mov r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 324218 │ │ │ │ - rsbseq r4, pc, ip, ror #31 │ │ │ │ - rsbeq lr, r9, r8, asr r9 │ │ │ │ - rsbseq fp, r3, r8, ror #28 │ │ │ │ - rsbeq r5, fp, r4, ror #27 │ │ │ │ + rsbseq r5, pc, ip, lsl #1 │ │ │ │ + strdeq lr, [r9], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq fp, r3, r8, lsl #30 │ │ │ │ + rsbeq r5, fp, r4, lsl #29 │ │ │ │ │ │ │ │ 00338e10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ 338e94 │ │ │ │ @@ -246321,33 +246321,33 @@ │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #32] @ 338ea0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 324624 │ │ │ │ - rsbseq r4, pc, r4, lsl #31 │ │ │ │ - strdeq lr, [r9], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq fp, r3, r4, lsl #28 │ │ │ │ - rsbeq r5, fp, r4, asr sp │ │ │ │ + rsbseq r5, pc, r4, lsr #32 │ │ │ │ + @ instruction: 0x0069e994 │ │ │ │ + rsbseq fp, r3, r4, lsr #29 │ │ │ │ + strdeq r5, [fp], #-212 @ 0xffffff2c @ │ │ │ │ │ │ │ │ 00338ea4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -246372,17 +246372,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 338f24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #176 @ 0xb0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r4, pc, ip, lsr #29 │ │ │ │ - ldrdeq r5, [fp], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r5, fp, r0, lsl #26 │ │ │ │ + rsbseq r4, pc, ip, asr #30 │ │ │ │ + rsbeq r5, fp, r4, ror sp │ │ │ │ + rsbeq r5, fp, r0, lsr #27 │ │ │ │ │ │ │ │ 00338f28 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi 338f4c │ │ │ │ add r1, r1, #7 │ │ │ │ ldr r0, [r0, r1, lsl #4] │ │ │ │ mov r1, #0 │ │ │ │ @@ -246399,17 +246399,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 338f88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r4, pc, r8, asr #28 │ │ │ │ - rsbeq r5, fp, r0, ror ip │ │ │ │ - strheq r5, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r4, pc, r8, ror #29 │ │ │ │ + rsbeq r5, fp, r0, lsl sp │ │ │ │ + rsbeq r5, fp, ip, asr sp │ │ │ │ │ │ │ │ 00338f8c : │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -246435,17 +246435,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 339010 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r4, pc, r0, asr #27 │ │ │ │ - rsbeq r5, fp, r8, ror #23 │ │ │ │ - rsbeq r5, fp, r0, asr ip │ │ │ │ + rsbseq r4, pc, r0, ror #28 │ │ │ │ + rsbeq r5, fp, r8, lsl #25 │ │ │ │ + strdeq r5, [fp], #-192 @ 0xffffff40 @ │ │ │ │ │ │ │ │ 00339014 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r2, r3} │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -246457,15 +246457,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ - bl 74d520 │ │ │ │ + bl 74d5c8 │ │ │ │ ldr r4, [pc, #480] @ 339244 │ │ │ │ ldr r2, [pc, #480] @ 339248 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #476] @ 33924c │ │ │ │ add r3, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -246473,33 +246473,33 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ ldr sl, [pc, #452] @ 339250 │ │ │ │ ldr r9, [pc, #452] @ 339254 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #436] @ 339258 │ │ │ │ ldr r1, [pc, #436] @ 33925c │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [sl] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3391cc │ │ │ │ ldr r3, [pc, #396] @ 339260 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 74d9b4 │ │ │ │ + bl 74da5c │ │ │ │ cmn r5, #1 │ │ │ │ cmneq r8, #1 │ │ │ │ bne 339170 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ cmp r2, #0 │ │ │ │ add r5, sp, #68 @ 0x44 │ │ │ │ @@ -246539,38 +246539,38 @@ │ │ │ │ cmpeq r8, r2 │ │ │ │ beq 3390f0 │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ bne 3391bc │ │ │ │ str r8, [r6, #104] @ 0x68 │ │ │ │ str r5, [r6, #108] @ 0x6c │ │ │ │ - bl 719538 │ │ │ │ + bl 7195e0 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ b 3390f0 │ │ │ │ - bl 719538 │ │ │ │ + bl 7195e0 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ - bl 70e674 │ │ │ │ + bl 70e71c │ │ │ │ b 339198 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2487f8 │ │ │ │ ldr r2, [pc, #136] @ 339268 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [sl] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #112] @ 33926c │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74a0dc │ │ │ │ + bl 74a184 │ │ │ │ ldr r3, [pc, #104] @ 339270 │ │ │ │ ldr r1, [sl] │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 3390cc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 339274 │ │ │ │ @@ -246580,29 +246580,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r1, r7, ip, ror #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r4, pc, ip, asr #26 │ │ │ │ - rsbeq pc, sl, ip, lsl r2 @ │ │ │ │ - rsbeq pc, sl, r0, lsr r2 @ │ │ │ │ + rsbseq r4, pc, ip, ror #27 │ │ │ │ + strheq pc, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrdeq pc, [sl], #-32 @ 0xffffffe0 @ │ │ │ │ adceq r3, r4, r4, lsr #15 │ │ │ │ addseq r1, r7, ip, lsl #21 │ │ │ │ - rsbeq lr, r9, ip, ror r6 │ │ │ │ - @ instruction: 0x0073bb94 │ │ │ │ + rsbeq lr, r9, ip, lsl r7 │ │ │ │ + rsbseq fp, r3, r4, lsr ip │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ addseq r1, r7, ip, ror #19 │ │ │ │ - rsbeq r5, fp, r4, lsl #21 │ │ │ │ - rsbeq r5, fp, r0, lsl #19 │ │ │ │ + rsbeq r5, fp, r4, lsr #22 │ │ │ │ + rsbeq r5, fp, r0, lsr #20 │ │ │ │ muleq r0, r8, sl │ │ │ │ - rsbseq r4, pc, ip, lsl #23 │ │ │ │ - strheq r5, [fp], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r5, fp, r4, asr #19 │ │ │ │ + rsbseq r4, pc, ip, lsr #24 │ │ │ │ + rsbeq r5, fp, r4, asr sl │ │ │ │ + rsbeq r5, fp, r4, ror #20 │ │ │ │ │ │ │ │ 00339280 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #164] @ 33933c │ │ │ │ @@ -246612,53 +246612,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 339344 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r5, [pc, #128] @ 339348 │ │ │ │ ldr r7, [pc, #128] @ 33934c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3392f4 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 74d88c │ │ │ │ + b 74d934 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2487f8 │ │ │ │ ldr r2, [pc, #72] @ 339350 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 339354 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74a0dc │ │ │ │ + bl 74a184 │ │ │ │ ldr r3, [pc, #40] @ 339358 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 3392e0 │ │ │ │ - rsbseq r4, pc, r8, lsl fp @ │ │ │ │ - rsbeq lr, r9, r8, ror r4 │ │ │ │ - @ instruction: 0x0073b990 │ │ │ │ + ldrheq r4, [pc], #-184 @ │ │ │ │ + rsbeq lr, r9, r8, lsl r5 │ │ │ │ + rsbseq fp, r3, r0, lsr sl │ │ │ │ adceq r3, r4, r8, ror #10 │ │ │ │ addseq r1, r7, ip, asr #16 │ │ │ │ - rsbeq r5, fp, ip, asr r9 │ │ │ │ - rsbeq r5, fp, r8, asr r8 │ │ │ │ + strdeq r5, [fp], #-156 @ 0xffffff64 @ │ │ │ │ + strdeq r5, [fp], #-136 @ 0xffffff78 @ │ │ │ │ muleq r0, r8, sl │ │ │ │ │ │ │ │ 0033935c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -246669,53 +246669,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 339420 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r5, [pc, #128] @ 339424 │ │ │ │ ldr r7, [pc, #128] @ 339428 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3393d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 74d9b4 │ │ │ │ + b 74da5c │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2487f8 │ │ │ │ ldr r2, [pc, #72] @ 33942c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 339430 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74a0dc │ │ │ │ + bl 74a184 │ │ │ │ ldr r3, [pc, #40] @ 339434 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 3393bc │ │ │ │ - rsbseq r4, pc, ip, lsr sl @ │ │ │ │ - @ instruction: 0x0069e39c │ │ │ │ - ldrheq fp, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + ldrsbeq r4, [pc], #-172 @ │ │ │ │ + rsbeq lr, r9, ip, lsr r4 │ │ │ │ + rsbseq fp, r3, r4, asr r9 │ │ │ │ adceq r3, r4, ip, lsl #9 │ │ │ │ addseq r1, r7, r0, ror r7 │ │ │ │ - rsbeq r5, fp, r0, lsl #17 │ │ │ │ - rsbeq r5, fp, ip, ror r7 │ │ │ │ + rsbeq r5, fp, r0, lsr #18 │ │ │ │ + rsbeq r5, fp, ip, lsl r8 │ │ │ │ muleq r0, r8, sl │ │ │ │ │ │ │ │ 00339438 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -246740,31 +246740,31 @@ │ │ │ │ ldr r2, [pc, #84] @ 3394ec │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ - bl 74a0dc │ │ │ │ + bl 74a184 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [pc, #52] @ 3394f0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r3, r4, r0, ror #7 │ │ │ │ addseq r1, r7, r4, asr #13 │ │ │ │ - ldrdeq r5, [fp], #-112 @ 0xffffff90 @ │ │ │ │ - ldrdeq r5, [fp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r5, fp, r0, ror r8 │ │ │ │ + rsbeq r5, fp, ip, ror r7 │ │ │ │ muleq r0, r8, sl │ │ │ │ │ │ │ │ 003394f4 : │ │ │ │ subs ip, r0, #0 │ │ │ │ mov r0, r1 │ │ │ │ beq 33952c │ │ │ │ mov r3, #0 │ │ │ │ @@ -246815,15 +246815,15 @@ │ │ │ │ strd r2, [r0, #48] @ 0x30 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3395cc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ umulleq ip, r8, r8, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #256] @ 3396e8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -246840,24 +246840,24 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #216] @ 3396f8 │ │ │ │ mov r3, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 977b44 │ │ │ │ + bl 977bec │ │ │ │ cmp r0, #0 │ │ │ │ beq 339670 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ strge r1, [r8, #96] @ 0x60 │ │ │ │ blt 3396b4 │ │ │ │ @@ -246884,25 +246884,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r7, #12 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 339670 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, pc, ip, asr r8 @ │ │ │ │ + ldrsheq r4, [pc], #-140 @ │ │ │ │ addseq r1, r7, r4, lsr #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r5, fp, r4, lsr #13 │ │ │ │ - @ instruction: 0x006b5690 │ │ │ │ + rsbeq r5, fp, r4, asr #14 │ │ │ │ + rsbeq r5, fp, r0, lsr r7 │ │ │ │ addseq r1, r7, r4, lsr #9 │ │ │ │ - rsbeq r5, fp, r4, lsr #12 │ │ │ │ - rsbeq r5, fp, r4, lsl #12 │ │ │ │ + rsbeq r5, fp, r4, asr #13 │ │ │ │ + rsbeq r5, fp, r4, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 3397dc │ │ │ │ ldr r2, [pc, #188] @ 3397e0 │ │ │ │ ldr r1, [pc, #188] @ 3397e4 │ │ │ │ @@ -246910,15 +246910,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r6, [pc, #152] @ 3397e8 │ │ │ │ ldr r1, [pc, #152] @ 3397ec │ │ │ │ mov r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -246927,59 +246927,59 @@ │ │ │ │ ldr r0, [pc, #124] @ 3397f0 │ │ │ │ ldr r3, [pc, #124] @ 3397f4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 755d8c │ │ │ │ + bl 755e34 │ │ │ │ ldr ip, [pc, #100] @ 3397f8 │ │ │ │ ldr r3, [pc, #100] @ 3397fc │ │ │ │ ldr r1, [pc, #100] @ 339800 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 755d8c │ │ │ │ + bl 755e34 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r4, pc, r4, lsr r7 @ │ │ │ │ - strdeq sp, [r9], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq fp, r3, r4, lsl #10 │ │ │ │ - rsbseq r9, r5, r0, lsl r7 │ │ │ │ - rsbeq r5, fp, r0, lsr #11 │ │ │ │ + ldrsbeq r4, [pc], #-116 @ │ │ │ │ + @ instruction: 0x0069e094 │ │ │ │ + rsbseq fp, r3, r4, lsr #11 │ │ │ │ + ldrheq r9, [r5], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r5, fp, r0, asr #12 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rsbeq r5, fp, r4, ror #10 │ │ │ │ + rsbeq r5, fp, r4, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 33987c │ │ │ │ ldr r2, [pc, #96] @ 339880 │ │ │ │ ldr r1, [pc, #96] @ 339884 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r4, [pc, #68] @ 339888 │ │ │ │ ldr r3, [pc, #68] @ 33988c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r3, #212] @ 0xd4 │ │ │ │ @@ -246988,17 +246988,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r4, pc, r4, lsr r6 @ │ │ │ │ - rsbeq r5, fp, r8, lsl #9 │ │ │ │ - @ instruction: 0x006b549c │ │ │ │ + ldrsbeq r4, [pc], #-100 @ │ │ │ │ + rsbeq r5, fp, r8, lsr #10 │ │ │ │ + rsbeq r5, fp, ip, lsr r5 │ │ │ │ @ instruction: 0x009712d8 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 339958 │ │ │ │ @@ -247016,24 +247016,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 977b44 │ │ │ │ + bl 977bec │ │ │ │ ldr r2, [pc, #80] @ 33996c │ │ │ │ ldr r3, [pc, #64] @ 339960 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -247043,19 +247043,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - ldrheq r4, [pc], #-80 @ │ │ │ │ + rsbseq r4, pc, r0, asr r6 @ │ │ │ │ addseq r1, r7, r4, ror #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r5, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrdeq r5, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ + @ instruction: 0x006b5498 │ │ │ │ + rsbeq r5, fp, ip, ror r4 │ │ │ │ addseq r1, r7, r0, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 339a38 │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -247072,24 +247072,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 977b44 │ │ │ │ + bl 977bec │ │ │ │ ldr r2, [pc, #80] @ 339a4c │ │ │ │ ldr r3, [pc, #64] @ 339a40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -247099,19 +247099,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq r4, [pc], #-64 @ │ │ │ │ + rsbseq r4, pc, r0, ror r5 @ │ │ │ │ addseq r1, r7, r4, lsl #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r5, fp, r8, lsl r3 │ │ │ │ - strdeq r5, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + strheq r5, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ + @ instruction: 0x006b539c │ │ │ │ addseq r1, r7, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #188] @ 339b24 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -247128,24 +247128,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 977b44 │ │ │ │ + bl 977bec │ │ │ │ ldr r2, [pc, #92] @ 339b38 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #60] @ 339b2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -247158,32 +247158,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - ldrsheq r4, [pc], #-48 @ │ │ │ │ + @ instruction: 0x007f4490 │ │ │ │ addseq r1, r7, r4, lsr #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r5, fp, r8, lsr r2 │ │ │ │ - rsbeq r5, fp, ip, lsl r2 │ │ │ │ + ldrdeq r5, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ + strheq r5, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ addseq r1, r7, r4, asr #32 │ │ │ │ │ │ │ │ 00339b3c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00339b40 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00339b44 : │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 339b54 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq ip, r8, r4, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 339bd4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -247191,15 +247191,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 339bdc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r4, [r0, #105] @ 0x69 │ │ │ │ movne r3, #0 │ │ │ │ addeq r4, r4, #1 │ │ │ │ andeq r4, r4, #255 @ 0xff │ │ │ │ strbne r3, [r0, #104] @ 0x68 │ │ │ │ @@ -247208,17 +247208,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r4, pc, r0, asr #6 │ │ │ │ - @ instruction: 0x006b5190 │ │ │ │ - rsbeq r5, fp, ip, lsr #3 │ │ │ │ + rsbseq r4, pc, r0, ror #7 │ │ │ │ + rsbeq r5, fp, r0, lsr r2 │ │ │ │ + rsbeq r5, fp, ip, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 339cc4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -247226,39 +247226,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 339cc8 │ │ │ │ ldr r1, [pc, #188] @ 339ccc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #168] @ 339cd0 │ │ │ │ ldr r1, [pc, #168] @ 339cd4 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #136] @ 339cd8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [pc, #120] @ 339cdc │ │ │ │ ldr r1, [pc, #120] @ 339ce0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r1, [pc, #92] @ 339ce4 │ │ │ │ ldr r2, [pc, #92] @ 339ce8 │ │ │ │ ldr r3, [pc, #92] @ 339cec │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r4, #104] @ 0x68 │ │ │ │ @@ -247268,19 +247268,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r4, pc, r4, asr #5 │ │ │ │ - rsbeq sp, r9, ip, lsl fp │ │ │ │ - rsbseq fp, r3, r8, lsr #32 │ │ │ │ - rsbeq r5, fp, ip, lsl #2 │ │ │ │ - rsbeq r5, fp, r8, lsl r1 │ │ │ │ + rsbseq r4, pc, r4, ror #6 │ │ │ │ + strheq sp, [r9], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq fp, r3, r8, asr #1 │ │ │ │ + rsbeq r5, fp, ip, lsr #3 │ │ │ │ + strheq r5, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ muleq r0, ip, r0 │ │ │ │ addeq ip, r8, ip, lsr #16 │ │ │ │ addseq fp, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -247292,110 +247292,110 @@ │ │ │ │ ldr r1, [pc, #72] @ 339d58 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r4, pc, ip, lsr #3 │ │ │ │ - strdeq r4, [fp], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r5, fp, r8, lsl r0 │ │ │ │ + rsbseq r4, pc, ip, asr #4 │ │ │ │ + @ instruction: 0x006b509c │ │ │ │ + strheq r5, [fp], #-8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 339dc0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 339dc4 │ │ │ │ ldr r1, [pc, #72] @ 339dc8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r4, [r0, #104] @ 0x68 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r4, pc, ip, lsr r1 @ │ │ │ │ - rsbeq r4, fp, ip, lsl #31 │ │ │ │ - rsbeq r4, fp, r8, lsr #31 │ │ │ │ + ldrsbeq r4, [pc], #-28 @ │ │ │ │ + rsbeq r5, fp, ip, lsr #32 │ │ │ │ + rsbeq r5, fp, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 339e1c │ │ │ │ ldr r2, [pc, #56] @ 339e20 │ │ │ │ ldr r1, [pc, #56] @ 339e24 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r2, r0, #108 @ 0x6c │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 339f80 │ │ │ │ - ldrsbeq r4, [pc], #-0 @ │ │ │ │ - rsbeq r4, fp, r0, lsr #30 │ │ │ │ - rsbeq r4, fp, ip, lsr pc │ │ │ │ + rsbseq r4, pc, r0, ror r1 @ │ │ │ │ + rsbeq r4, fp, r0, asr #31 │ │ │ │ + ldrdeq r4, [fp], #-252 @ 0xffffff04 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 339e98 │ │ │ │ ldr r2, [pc, #88] @ 339e9c │ │ │ │ ldr r1, [pc, #88] @ 339ea0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r2, [r0, #105] @ 0x69 │ │ │ │ mov r3, r0 │ │ │ │ and r1, r2, #127 @ 0x7f │ │ │ │ add r1, r0, r1 │ │ │ │ add r2, r2, #1 │ │ │ │ ldrb r0, [r1, #144] @ 0x90 │ │ │ │ strb r2, [r3, #105] @ 0x69 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r4, pc, r4, ror r0 @ │ │ │ │ - rsbeq r4, fp, r4, asr #29 │ │ │ │ - rsbeq r4, fp, r0, ror #29 │ │ │ │ + rsbseq r4, pc, r4, lsl r1 @ │ │ │ │ + rsbeq r4, fp, r4, ror #30 │ │ │ │ + rsbeq r4, fp, r0, lsl #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ add r7, r0, #5 │ │ │ │ @@ -247437,15 +247437,15 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #44] @ 339f7c │ │ │ │ rsb r1, r1, r1, lsl #7 │ │ │ │ lsl r3, r1, #1 │ │ │ │ umull r1, r3, r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ lsr r0, r3, #3 │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ @@ -247530,15 +247530,15 @@ │ │ │ │ umull r9, r3, r0, r2 │ │ │ │ mla r6, r2, ip, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r6, r6, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, #948 @ 0x3b4 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ ldr r3, [pc, #964] @ 33a49c │ │ │ │ cmp r9, r3 │ │ │ │ sbcs r6, r6, #152 @ 0x98 │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp r5, #4096 @ 0x1000 │ │ │ │ orrcs r6, r6, #1 │ │ │ │ @@ -247771,24 +247771,24 @@ │ │ │ │ strbne r1, [sl, r2] │ │ │ │ b 33a3fc │ │ │ │ nop @ (mov r0, r0) │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r2, [r1], -r8 │ │ │ │ addseq r0, r7, ip, asr fp │ │ │ │ - rsbeq r4, fp, r8, lsr #27 │ │ │ │ + rsbeq r4, fp, r8, asr #28 │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ ldrdne r4, [r2], #-211 @ 0xffffff2d @ │ │ │ │ strls r0, [r0], r0 │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - rsbseq r3, pc, r4, lsr #22 │ │ │ │ + rsbseq r3, pc, r4, asr #23 │ │ │ │ addseq r0, r7, r4, lsr r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r4, fp, ip, lsr #5 │ │ │ │ + rsbeq r4, fp, ip, asr #6 │ │ │ │ add r3, r3, #24 │ │ │ │ cmp r3, r7 │ │ │ │ beq 33a508 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp ip, r2 │ │ │ │ bcc 33a4b8 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -248249,23 +248249,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 33ac1c │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r2, fp, r8 │ │ │ │ + rsbeq r2, fp, r8, lsr #1 │ │ │ │ addeq fp, r8, ip, lsl #18 │ │ │ │ │ │ │ │ 0033ac20 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0033ac24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -248277,26 +248277,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 33ac84 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r4, fp, r4, lsl #3 │ │ │ │ - rsbseq r3, pc, ip, lsr #9 │ │ │ │ - rsbeq r4, fp, r0, ror #2 │ │ │ │ + rsbeq r4, fp, r4, lsr #4 │ │ │ │ + rsbseq r3, pc, ip, asr #10 │ │ │ │ + rsbeq r4, fp, r0, lsl #4 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ cmp r7, #1 │ │ │ │ sub r8, r3, r6 │ │ │ │ @@ -256800,23 +256800,23 @@ │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ cmp r1, r2 │ │ │ │ mov r6, r0 │ │ │ │ add r4, r0, r3 │ │ │ │ beq 3431a8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e8d4 │ │ │ │ + bl 70e97c │ │ │ │ add r1, r5, #17152 @ 0x4300 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r6, r6, r1, lsl #2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70eab4 │ │ │ │ + b 70eb5c │ │ │ │ ldrb r1, [r0, #376] @ 0x178 │ │ │ │ ands r1, r1, #1 │ │ │ │ beq 343180 │ │ │ │ ldrb r1, [r0, #893] @ 0x37d │ │ │ │ and r3, r1, #20 │ │ │ │ cmp r3, #20 │ │ │ │ beq 34317c │ │ │ │ @@ -256826,15 +256826,15 @@ │ │ │ │ b 343180 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #8 │ │ │ │ - bl 707528 │ │ │ │ + bl 7075d0 │ │ │ │ ldrb r3, [r4, #392] @ 0x188 │ │ │ │ and r3, r3, #68 @ 0x44 │ │ │ │ cmp r3, #68 @ 0x44 │ │ │ │ add r3, r4, #73728 @ 0x12000 │ │ │ │ beq 343214 │ │ │ │ ldr r1, [r3, #3892] @ 0xf34 │ │ │ │ ldr r2, [r3, #3896] @ 0xf38 │ │ │ │ @@ -256842,21 +256842,21 @@ │ │ │ │ beq 343248 │ │ │ │ ldr r3, [r3, #3932] @ 0xf5c │ │ │ │ cmp r3, #32 │ │ │ │ beq 3432ac │ │ │ │ add r4, r4, #68608 @ 0x10c00 │ │ │ │ add r0, r4, #360 @ 0x168 │ │ │ │ mov r1, #0 │ │ │ │ - bl 70e8d4 │ │ │ │ + bl 70e97c │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 70e8d4 │ │ │ │ + bl 70e97c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 70b8d0 │ │ │ │ + b 70b978 │ │ │ │ ldrb r1, [r4, #893] @ 0x37d │ │ │ │ and r2, r1, #20 │ │ │ │ cmp r2, #20 │ │ │ │ beq 343214 │ │ │ │ tst r1, #2 │ │ │ │ bne 343214 │ │ │ │ ldrb r2, [r4, #887] @ 0x377 │ │ │ │ @@ -256873,40 +256873,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ bl 34313c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 34313c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 70b8d0 │ │ │ │ + b 70b978 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ beq 343220 │ │ │ │ mov r2, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ - bl 70e674 │ │ │ │ + bl 70e71c │ │ │ │ b 343220 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ bne 343288 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e668 │ │ │ │ + bl 70e710 │ │ │ │ b 343288 │ │ │ │ ldr r3, [pc, #100] @ 343380 │ │ │ │ ldr r2, [pc, #100] @ 343384 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ @@ -256919,25 +256919,25 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 343388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r7, r6, r0, lsl #16 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq fp, sl, r8, lsl #21 │ │ │ │ + rsbeq fp, sl, r8, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ subs sl, r2, #0 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ @@ -256951,15 +256951,15 @@ │ │ │ │ add fp, r0, #65536 @ 0x10000 │ │ │ │ add r7, r0, #8 │ │ │ │ b 3433f0 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ add r6, r6, #1 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 70d168 │ │ │ │ + bl 70d210 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ beq 34345c │ │ │ │ ldr r3, [fp, #3768] @ 0xeb8 │ │ │ │ mov r0, r7 │ │ │ │ and r2, r5, r3 │ │ │ │ add r4, r2, r8 │ │ │ │ @@ -256970,23 +256970,23 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ ble 3433d0 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70d168 │ │ │ │ + bl 70d210 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r6, r6, #1 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70d168 │ │ │ │ + bl 70d210 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ bne 3433f0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -257021,15 +257021,15 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 3434b4 │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70d168 │ │ │ │ + bl 70d210 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -257068,26 +257068,26 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 343560 │ │ │ │ mov r4, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70d168 │ │ │ │ + bl 70d210 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 3435e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r2, r8, ip, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #216] @ 3436d8 │ │ │ │ ldr r2, [pc, #216] @ 3436dc │ │ │ │ @@ -257095,25 +257095,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #184] @ 3436e4 │ │ │ │ ldr r1, [pc, #184] @ 3436e8 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #152] @ 3436ec │ │ │ │ ldr r2, [pc, #152] @ 3436f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #148] @ 3436f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [pc, #144] @ 3436f8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -257130,34 +257130,34 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, lr, r0, lsr lr │ │ │ │ - rsbeq r4, r9, r8, lsl r1 │ │ │ │ - rsbseq r1, r3, r8, lsr #12 │ │ │ │ - rsbeq r0, sl, r8, lsl #18 │ │ │ │ - rsbeq r9, r9, r0, lsr sp │ │ │ │ - strheq fp, [sl], #-124 @ 0xffffff84 @ │ │ │ │ + ldrsbeq sl, [lr], #-224 @ 0xffffff20 @ │ │ │ │ + strheq r4, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r1, r3, r8, asr #13 │ │ │ │ + rsbeq r0, sl, r8, lsr #19 │ │ │ │ + ldrdeq r9, [r9], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq fp, sl, ip, asr r8 │ │ │ │ andeq r1, r2, ip, asr #8 │ │ │ │ adcseq r1, r8, r3, lsl r0 │ │ │ │ - rsbeq fp, sl, r0, asr #15 │ │ │ │ + rsbeq fp, sl, r0, ror #16 │ │ │ │ addeq r2, r8, r8, lsr #29 │ │ │ │ addseq r1, r4, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ @@ -257237,22 +257237,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #960] @ 343c34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 343778 │ │ │ │ ldrb r9, [r7, #1164] @ 0x48c │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 343764 │ │ │ │ add r3, r7, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ @@ -257351,15 +257351,15 @@ │ │ │ │ ldr r3, [pc, #544] @ 343c2c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 343758 │ │ │ │ ldr r0, [pc, #548] @ 343c44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 343758 │ │ │ │ add r0, r7, #65536 @ 0x10000 │ │ │ │ ldrb r3, [r0, #3778] @ 0xec2 │ │ │ │ add r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #5 │ │ │ │ strbne r3, [r0, #3778] @ 0xec2 │ │ │ │ @@ -257423,15 +257423,15 @@ │ │ │ │ ldr r3, [pc, #256] @ 343c2c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 343758 │ │ │ │ ldr r0, [pc, #264] @ 343c48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 343758 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq 343b80 │ │ │ │ bhi 3439f0 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq 343b80 │ │ │ │ bhi 343c00 │ │ │ │ @@ -257451,55 +257451,55 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 343764 │ │ │ │ ldr r0, [pc, #164] @ 343c4c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 343778 │ │ │ │ add r1, r7, r1 │ │ │ │ ldrb r9, [r1, #1165] @ 0x48d │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 343764 │ │ │ │ ldr r3, [pc, #88] @ 343c2c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 343758 │ │ │ │ ldr r0, [pc, #104] @ 343c50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 343758 │ │ │ │ ldrb r9, [r7, #1138] @ 0x472 │ │ │ │ and r9, r9, #63 @ 0x3f │ │ │ │ mov r5, r9 │ │ │ │ b 343764 │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ beq 343b70 │ │ │ │ b 343a04 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009673f8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009673d0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq r7, r6, ip, r3 │ │ │ │ - rsbseq sl, lr, r0, asr r9 │ │ │ │ + ldrsheq sl, [lr], #-144 @ 0xffffff70 @ │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, sl, ip, lsr #12 │ │ │ │ + rsbeq fp, sl, ip, asr #13 │ │ │ │ andeq r5, r0, pc, lsl r2 │ │ │ │ - rsbseq sl, lr, sl, lsr #16 │ │ │ │ - ldrheq sl, [lr], #-115 @ 0xffffff8d @ │ │ │ │ - rsbeq fp, sl, r0, lsr #8 │ │ │ │ - rsbeq fp, sl, r0, lsr #6 │ │ │ │ - rsbeq fp, sl, ip, lsr #6 │ │ │ │ - @ instruction: 0x006ab298 │ │ │ │ + rsbseq sl, lr, sl, asr #17 │ │ │ │ + rsbseq sl, lr, r3, asr r8 │ │ │ │ + rsbeq fp, sl, r0, asr #9 │ │ │ │ + rsbeq fp, sl, r0, asr #7 │ │ │ │ + rsbeq fp, sl, ip, asr #7 │ │ │ │ + rsbeq fp, sl, r8, lsr r3 │ │ │ │ ldrb r3, [r0, #387] @ 0x183 │ │ │ │ tst r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr ip, [r0, #2692] @ 0xa84 │ │ │ │ ands r3, r3, #4 │ │ │ │ @@ -258405,20 +258405,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 344aac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - ldrsbeq r9, [lr], #-156 @ 0xffffff64 @ │ │ │ │ - @ instruction: 0x006aa49c │ │ │ │ - strheq sl, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrheq r9, [lr], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq sl, sl, r8, ror r4 │ │ │ │ - rsbeq sl, sl, r4, lsr #9 │ │ │ │ + rsbseq r9, lr, ip, ror sl │ │ │ │ + rsbeq sl, sl, ip, lsr r5 │ │ │ │ + rsbeq sl, sl, r0, asr r5 │ │ │ │ + rsbseq r9, lr, r8, asr sl │ │ │ │ + rsbeq sl, sl, r8, lsl r5 │ │ │ │ + rsbeq sl, sl, r4, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r3, r0, #73728 @ 0x12000 │ │ │ │ ldr r3, [r3, #3900] @ 0xf3c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -262154,18 +262154,18 @@ │ │ │ │ ldr r3, [r7, #3932] @ 0xf5c │ │ │ │ add r6, r4, #65536 @ 0x10000 │ │ │ │ cmp r3, #32 │ │ │ │ beq 34859c │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #360 @ 0x168 │ │ │ │ - bl 70e8d4 │ │ │ │ + bl 70e97c │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #528 @ 0x210 │ │ │ │ - bl 70e8d4 │ │ │ │ + bl 70e97c │ │ │ │ mov r2, #15 │ │ │ │ strb r2, [r4, #375] @ 0x177 │ │ │ │ ldr r3, [r7, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 3485c4 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ strb r2, [r4, #400] @ 0x190 │ │ │ │ @@ -262190,15 +262190,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 348520 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r3, [r6, #3088] @ 0xc10 │ │ │ │ - bl 70e674 │ │ │ │ + bl 70e71c │ │ │ │ b 348520 │ │ │ │ mov r1, #45 @ 0x2d │ │ │ │ strb r1, [r4, #400] @ 0x190 │ │ │ │ mvn r1, #103 @ 0x67 │ │ │ │ strb r2, [r4, #906] @ 0x38a │ │ │ │ strb r1, [r4, #384] @ 0x180 │ │ │ │ mov r2, #32 │ │ │ │ @@ -264677,15 +264677,15 @@ │ │ │ │ ldr r3, [pc, #164] @ 34ad28 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 34ac9c │ │ │ │ ldr r0, [pc, #148] @ 34ad2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ mov r0, #15 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -264697,33 +264697,33 @@ │ │ │ │ ldr r3, [pc, #84] @ 34ad28 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 34ac9c │ │ │ │ ldr r0, [pc, #72] @ 34ad30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 34ac9c │ │ │ │ mov r0, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq pc, r5, ip, lsr #30 │ │ │ │ - ldrsheq r3, [lr], #-93 @ 0xffffffa3 @ │ │ │ │ + @ instruction: 0x007e369d │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - strheq r4, [sl], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r4, sl, r4, ror #4 │ │ │ │ + rsbeq r4, sl, r4, asr r3 │ │ │ │ + rsbeq r4, sl, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #340] @ 34aea4 │ │ │ │ mov r8, r3 │ │ │ │ @@ -287314,47 +287314,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 360ec4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 360c38 │ │ │ │ ldr r0, [pc, #80] @ 360ec8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 360c38 │ │ │ │ ldr r0, [pc, #60] @ 360ecc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 360c1c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r9, r4, r0, asr pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq sp, ip, r4, lsr #12 │ │ │ │ + rsbseq sp, ip, r4, asr #13 │ │ │ │ addseq r9, r4, r8, lsr pc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x00949edc │ │ │ │ andeq r4, r0, r8, asr r0 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r8, r4, lsr r1 │ │ │ │ - rsbeq lr, r8, ip, asr r1 │ │ │ │ - rsbeq lr, r8, r4, ror #1 │ │ │ │ + ldrdeq lr, [r8], #-20 @ 0xffffffec @ │ │ │ │ + strdeq lr, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq lr, r8, r4, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #392] @ 0x188 │ │ │ │ add lr, r0, #65536 @ 0x10000 │ │ │ │ ldr ip, [lr, #3768] @ 0xeb8 │ │ │ │ @@ -287469,22 +287469,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 3610d0 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 361068 │ │ │ │ ldr r0, [pc, #28] @ 3610d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 361068 │ │ │ │ and r1, r2, #255 @ 0xff │ │ │ │ bl 360bb0 │ │ │ │ b 36106c │ │ │ │ addseq r9, r4, r8, ror #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq sp, r8, ip, asr #30 │ │ │ │ + rsbeq sp, r8, ip, ror #31 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov fp, r3 │ │ │ │ ldrb r3, [r0, #929] @ 0x3a1 │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ and ip, r3, #31 │ │ │ │ ldr r3, [pc, #548] @ 361318 │ │ │ │ mov lr, ip │ │ │ │ @@ -288376,22 +288376,22 @@ │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ add r6, r0, #73728 @ 0x12000 │ │ │ │ add fp, fp, #820 @ 0x334 │ │ │ │ add r8, r0, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ b 361f64 │ │ │ │ stm sp, {r1, r9} │ │ │ │ - bl 70d168 │ │ │ │ + bl 70d210 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70d168 │ │ │ │ + bl 70d210 │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ ldr ip, [r5, #3864] @ 0xf18 │ │ │ │ add r7, r7, r3 │ │ │ │ str r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r2, [r6, #3900] @ 0xf3c │ │ │ │ add sl, fp, ip │ │ │ │ @@ -288436,15 +288436,15 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ bgt 361ee0 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 70d168 │ │ │ │ + bl 70d210 │ │ │ │ b 361f04 │ │ │ │ ldr r3, [r6, #3896] @ 0xf38 │ │ │ │ cmp fp, r3 │ │ │ │ bne 36202c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -288675,15 +288675,15 @@ │ │ │ │ ldr r3, [pc, #3128] @ 362fb4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3621b0 │ │ │ │ ldr r0, [pc, #3112] @ 362fb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3621b0 │ │ │ │ ldr r2, [r6, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne 3621d4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #3900] @ 0xf3c │ │ │ │ ldr r2, [pc, #3080] @ 362fbc │ │ │ │ @@ -288744,15 +288744,15 @@ │ │ │ │ add r6, r4, #73728 @ 0x12000 │ │ │ │ bic r8, r8, #52 @ 0x34 │ │ │ │ strb r8, [r5, #3884] @ 0xf2c │ │ │ │ mov r1, r7 │ │ │ │ str r9, [r6, #3892] @ 0xf34 │ │ │ │ str r9, [r6, #3896] @ 0xf38 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 9d4e08 │ │ │ │ + bl 9d4eb0 │ │ │ │ tst sl, #1 │ │ │ │ addne r0, r0, #31 │ │ │ │ asrne r7, r0, #5 │ │ │ │ addeq r0, r0, #7 │ │ │ │ asreq r7, r0, #3 │ │ │ │ ldr r3, [r5, #3856] @ 0xf10 │ │ │ │ cmp r7, #8192 @ 0x2000 │ │ │ │ @@ -288778,15 +288778,15 @@ │ │ │ │ ldr r3, [pc, #2716] @ 362fb4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3621b0 │ │ │ │ ldr r0, [pc, #2720] @ 362fcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3621b0 │ │ │ │ mov r7, #3 │ │ │ │ b 3622e8 │ │ │ │ tst r8, #8 │ │ │ │ bne 3627a4 │ │ │ │ ldr r3, [pc, #2692] @ 362fd0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -288844,41 +288844,41 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #3864] @ 0xf18 │ │ │ │ sub r0, r9, r7 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 9d5028 │ │ │ │ + bl 9d50d0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d4e08 │ │ │ │ + bl 9d4eb0 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ mov r9, r0 │ │ │ │ sub r0, sl, r7 │ │ │ │ - bl 9d5028 │ │ │ │ + bl 9d50d0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d4e08 │ │ │ │ + bl 9d4eb0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #3856] @ 0xf10 │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ bge 3626cc │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9d4e08 │ │ │ │ + bl 9d4eb0 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ rsb r1, r2, #1 │ │ │ │ add r3, r3, r1 │ │ │ │ add r9, r9, #1 │ │ │ │ add sl, sl, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ @@ -288934,15 +288934,15 @@ │ │ │ │ ldr r3, [pc, #2092] @ 362fb4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3621b0 │ │ │ │ ldr r0, [pc, #2120] @ 362fe4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3621b0 │ │ │ │ cmp r7, #2 │ │ │ │ bgt 362bbc │ │ │ │ ldr r3, [pc, #2100] @ 362fe8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ @@ -289113,15 +289113,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -289134,15 +289134,15 @@ │ │ │ │ str r7, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ str fp, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 363008 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 3622cc │ │ │ │ cmp r7, #2 │ │ │ │ ldrb r3, [r5, #3776] @ 0xec0 │ │ │ │ ldrb r1, [r5, #3777] @ 0xec1 │ │ │ │ beq 362da0 │ │ │ │ cmp r7, #3 │ │ │ │ @@ -289205,15 +289205,15 @@ │ │ │ │ ldr r3, [pc, #1008] @ 362fb4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3621b0 │ │ │ │ ldr r0, [pc, #1088] @ 363018 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3621b0 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1072] @ 36301c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r7, lsl #2 │ │ │ │ ldr r3, [r3, #1768] @ 0x6e8 │ │ │ │ str r3, [r5, #3888] @ 0xf30 │ │ │ │ @@ -289350,22 +289350,22 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 3622cc │ │ │ │ mov r0, fp │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9d4e08 │ │ │ │ + bl 9d4eb0 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r9, r0, r9 │ │ │ │ cmp r9, ip │ │ │ │ bgt 3626e0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -289387,15 +289387,15 @@ │ │ │ │ ldr r1, [r5, #3876] @ 0xf24 │ │ │ │ mov r0, r4 │ │ │ │ blx fp │ │ │ │ cmp r9, r8 │ │ │ │ blt 362708 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d4e08 │ │ │ │ + bl 9d4eb0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r5, #3856] @ 0xf10 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2a19c8 │ │ │ │ @@ -289453,45 +289453,45 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, r4, r4, lsl #19 │ │ │ │ addseq r8, r4, r0, lsr r9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq sl, [r1], ip @ │ │ │ │ ldrdeq r4, [r6], r4 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq ip, r8, r4, lsl #29 │ │ │ │ + rsbeq ip, r8, r4, lsr #30 │ │ │ │ addseq r8, r4, r8, ror #14 │ │ │ │ strdeq sl, [r1], r0 @ │ │ │ │ ldrdeq r4, [r6], r4 @ │ │ │ │ addseq r8, r4, r0, asr #12 │ │ │ │ - rsbeq ip, r8, r8, lsl ip │ │ │ │ + strheq ip, [r8], #-200 @ 0xffffff38 @ │ │ │ │ adceq sl, r1, r8, ror #5 │ │ │ │ addeq r3, r6, r0, asr #31 │ │ │ │ @ instruction: 0xfffe5054 │ │ │ │ @ instruction: 0xfffe2618 │ │ │ │ @ instruction: 0x009483bc │ │ │ │ - ldrdeq ip, [r8], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq ip, r8, r4, ror sl │ │ │ │ adceq sl, r1, r0, lsl #1 │ │ │ │ addeq r3, r6, r0, asr sp │ │ │ │ @ instruction: 0x00a19fb0 │ │ │ │ umulleq r3, r6, r4, ip │ │ │ │ addseq r8, r4, r8, lsl #4 │ │ │ │ addeq r3, r6, r4, lsl #23 │ │ │ │ andeq r1, r0, r8, lsl r3 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r8, r8, ror #10 │ │ │ │ + rsbeq ip, r8, r8, lsl #12 │ │ │ │ adceq r9, r1, r0, lsl #26 │ │ │ │ addeq r3, r6, r4, ror #19 │ │ │ │ addeq r3, r6, r0, asr #19 │ │ │ │ - rsbeq ip, r8, ip, asr #11 │ │ │ │ + rsbeq ip, r8, ip, ror #12 │ │ │ │ addeq r3, r6, r0, asr #18 │ │ │ │ addeq r3, r6, r8, ror r8 │ │ │ │ - rsbeq ip, r8, ip, lsr #5 │ │ │ │ - ldrheq fp, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq fp, r8, r4, ror pc │ │ │ │ - rsbeq ip, r8, r8, asr r2 │ │ │ │ + rsbeq ip, r8, ip, asr #6 │ │ │ │ + rsbseq fp, ip, r8, asr r5 │ │ │ │ + rsbeq ip, r8, r4, lsl r0 │ │ │ │ + strdeq ip, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r0, r0, r9, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1052] @ 36346c │ │ │ │ ldr r3, [pc, #1052] @ 363470 │ │ │ │ @@ -289572,15 +289572,15 @@ │ │ │ │ bne 3633cc │ │ │ │ ldr r0, [pc, #780] @ 363490 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r3, [pc, #756] @ 363494 │ │ │ │ add r5, r5, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ and r3, r3, r8 │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ ldr r2, [pc, #736] @ 363498 │ │ │ │ @@ -289678,22 +289678,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3634b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 363094 │ │ │ │ ldrb r3, [r5, #931] @ 0x3a3 │ │ │ │ strb r8, [r5, #931] @ 0x3a3 │ │ │ │ tst r3, #4 │ │ │ │ beq 3633d0 │ │ │ │ ands r1, r6, #4 │ │ │ │ bne 3633d0 │ │ │ │ @@ -289739,15 +289739,15 @@ │ │ │ │ add r4, r5, r4 │ │ │ │ and r8, r8, #31 │ │ │ │ strb r8, [r4, #882] @ 0x372 │ │ │ │ b 3631b0 │ │ │ │ ldr r0, [pc, #144] @ 3634bc │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 363094 │ │ │ │ ldr ip, [r2, #3896] @ 0xf38 │ │ │ │ cmp r0, ip │ │ │ │ streq r1, [r2, #3900] @ 0xf3c │ │ │ │ bne 363398 │ │ │ │ b 3631b0 │ │ │ │ ldr r3, [pc, #64] @ 363494 │ │ │ │ @@ -289758,31 +289758,31 @@ │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ strb r8, [r2, #3776] @ 0xec0 │ │ │ │ b 3631b0 │ │ │ │ addseq r7, r4, ip, asr #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r4, ip, lsr #21 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq fp, ip, r1, lsr #3 │ │ │ │ + rsbseq fp, ip, r1, asr #4 │ │ │ │ cmpeq r5, #63 @ 0x3f │ │ │ │ ldrdeq r3, [r0], -fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ @ instruction: 0x009479bc │ │ │ │ - rsbeq ip, r8, r0, lsr r1 │ │ │ │ + ldrdeq ip, [r8], #-16 @ │ │ │ │ andeq r2, r0, r4, lsr #17 │ │ │ │ addseq r7, r4, r4, ror #18 │ │ │ │ addseq r7, r4, r4, lsl #18 │ │ │ │ addseq r7, r4, r4, asr #17 │ │ │ │ addseq r7, r4, r8, asr r8 │ │ │ │ andeq r3, r0, r8, lsl #18 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq fp, [r8], #-224 @ 0xffffff20 @ │ │ │ │ + @ instruction: 0x0068bf90 │ │ │ │ addseq r7, r4, ip, ror #14 │ │ │ │ addseq r7, r4, r4, lsr r7 │ │ │ │ - rsbeq fp, r8, r8, asr lr │ │ │ │ + strdeq fp, [r8], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1884] @ 363c34 │ │ │ │ ldr r3, [pc, #1884] @ 363c38 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -289843,22 +289843,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1644] @ 363c58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 363518 │ │ │ │ ldr r3, [pc, #1620] @ 363c50 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 363538 │ │ │ │ ldr r2, [pc, #1612] @ 363c5c │ │ │ │ @@ -289872,15 +289872,15 @@ │ │ │ │ bne 3636b0 │ │ │ │ ldr r0, [pc, #1580] @ 363c60 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r2, [pc, #1556] @ 363c64 │ │ │ │ ldr r3, [pc, #1508] @ 363c38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -290250,28 +290250,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r2, r5 │ │ │ │ moveq r1, #38 @ 0x26 │ │ │ │ beq 363674 │ │ │ │ b 3636b0 │ │ │ │ ldr r0, [pc, #180] @ 363ce0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 363518 │ │ │ │ addseq r7, r4, r4, asr #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r4, r4, lsr #12 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq sl, ip, r4, lsr sp │ │ │ │ + ldrsbeq sl, [ip], #-212 @ 0xffffff2c @ │ │ │ │ @ instruction: 0x009475dc │ │ │ │ andeq r4, r0, r8, asr r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq fp, [r8], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq fp, r8, r0, asr sl │ │ │ │ addseq r7, r4, ip, lsl #10 │ │ │ │ - strheq fp, [r8], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq fp, r8, r4, asr sp │ │ │ │ addseq r7, r4, ip, asr #9 │ │ │ │ umullseq r7, r4, r0, r4 │ │ │ │ addseq r7, r4, r0, ror #8 │ │ │ │ addseq r7, r4, r0, lsr r4 │ │ │ │ addseq r7, r4, r0, lsl #8 │ │ │ │ @ instruction: 0x009473d0 │ │ │ │ addseq r7, r4, r0, lsr #7 │ │ │ │ @@ -290295,15 +290295,15 @@ │ │ │ │ addseq r7, r4, r0, asr #32 │ │ │ │ addseq r7, r4, r0, lsl r0 │ │ │ │ addseq r6, r4, r0, ror #31 │ │ │ │ @ instruction: 0x00946fb0 │ │ │ │ addseq r6, r4, r0, lsl #31 │ │ │ │ addseq r6, r4, r0, asr pc │ │ │ │ addseq r6, r4, r0, lsr #30 │ │ │ │ - rsbeq fp, r8, ip, lsr #7 │ │ │ │ + rsbeq fp, r8, ip, asr #8 │ │ │ │ add r1, r0, #65536 @ 0x10000 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [r1, #3768] @ 0xeb8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ and lr, r4, r2 │ │ │ │ ldrb r2, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ @@ -290360,15 +290360,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ strb r3, [r1, lr] │ │ │ │ mov r2, lr │ │ │ │ strd r4, [sp, #12] │ │ │ │ add r0, ip, #8 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r3, #0 │ │ │ │ - b 70d168 │ │ │ │ + b 70d210 │ │ │ │ cmp r0, #1 │ │ │ │ and lr, r4, lr, lsl #4 │ │ │ │ bhi 363dc0 │ │ │ │ mov r2, lr │ │ │ │ mov r0, ip │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 34351c │ │ │ │ @@ -290438,15 +290438,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #204] @ 363fe4 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ lsr r3, r1, #15 │ │ │ │ orr r3, r3, ip, lsl #17 │ │ │ │ add r3, r0, r3, lsl #2 │ │ │ │ add r3, r3, #65536 @ 0x10000 │ │ │ │ ldr r2, [r3, #3788] @ 0xecc │ │ │ │ lsl r1, r1, #17 │ │ │ │ lsr r1, r1, #17 │ │ │ │ @@ -290476,27 +290476,27 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ strb r5, [r3, r2] │ │ │ │ add r0, r4, #8 │ │ │ │ strd r6, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 70d168 │ │ │ │ + b 70d210 │ │ │ │ cmp lr, #1 │ │ │ │ and r2, ip, r2, lsl #4 │ │ │ │ bhi 363f94 │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 34351c │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 343478 │ │ │ │ @ instruction: 0x00946cf8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq fp, r8, r8, lsl #8 │ │ │ │ + rsbeq fp, r8, r8, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ ldr r2, [pc, #1496] @ 3645dc │ │ │ │ adc r8, r3, #0 │ │ │ │ @@ -290719,15 +290719,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3642ec │ │ │ │ ldr r0, [pc, #676] @ 364618 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ mov r0, r5 │ │ │ │ bl 3431d4 │ │ │ │ ldrb r1, [r5, #368] @ 0x170 │ │ │ │ add r1, r5, r1 │ │ │ │ strb r7, [r1, #369] @ 0x171 │ │ │ │ b 364040 │ │ │ │ add r1, r5, r1 │ │ │ │ @@ -290840,28 +290840,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #8 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 364638 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 364098 │ │ │ │ ldr r0, [pc, #172] @ 36463c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 364098 │ │ │ │ mla r3, r2, r3, r5 │ │ │ │ add r1, r5, #1424 @ 0x590 │ │ │ │ add r0, r3, #1424 @ 0x590 │ │ │ │ add r1, r1, #5 │ │ │ │ add r0, r0, #12 │ │ │ │ bl 24962c │ │ │ │ @@ -290875,34 +290875,34 @@ │ │ │ │ strb r3, [r5, #1172] @ 0x494 │ │ │ │ b 364040 │ │ │ │ addseq r6, r4, r4, lsl fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, r4, r8, ror #21 │ │ │ │ @ instruction: 0x00946ad4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq sl, ip, r2, lsr #4 │ │ │ │ - rsbseq sl, ip, r8, lsr r2 │ │ │ │ + rsbseq sl, ip, r2, asr #5 │ │ │ │ + ldrsbeq sl, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ @ instruction: 0x009469d8 │ │ │ │ - ldrsbeq sl, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq sl, ip, r8, ror r2 │ │ │ │ addseq r6, r4, r4, asr #18 │ │ │ │ addseq r6, r4, r4, asr r8 │ │ │ │ - rsbseq sl, ip, r5, lsl #1 │ │ │ │ + rsbseq sl, ip, r5, lsr #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r6, r4, ip, asr #15 │ │ │ │ - rsbeq fp, r8, r4, asr #32 │ │ │ │ + rsbeq fp, r8, r4, ror #1 │ │ │ │ addseq r6, r4, r8, asr r7 │ │ │ │ - rsbeq fp, r8, r4 │ │ │ │ + rsbeq fp, r8, r4, lsr #1 │ │ │ │ andeq r4, r0, r8, asr r9 │ │ │ │ @ instruction: 0x009466d8 │ │ │ │ addseq r6, r4, ip, asr #12 │ │ │ │ andeq r3, r0, ip, lsl #30 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq sl, [r8], #-212 @ 0xffffff2c @ │ │ │ │ - strdeq sl, [r8], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq sl, r8, r4, ror lr │ │ │ │ + @ instruction: 0x0068ae98 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ ldr r2, [sp] │ │ │ │ bcc 364660 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r1, r1, #256 @ 0x100 │ │ │ │ @@ -290985,153 +290985,153 @@ │ │ │ │ add r2, r7, #2016 @ 0x7e0 │ │ │ │ mov sl, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r0, fp │ │ │ │ - bl 70e1c8 │ │ │ │ + bl 70e270 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ add r6, r4, #68608 @ 0x10c00 │ │ │ │ ldr r2, [pc, #688] @ 364a7c │ │ │ │ add fp, r6, #24 │ │ │ │ mov r8, #131072 @ 0x20000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 707568 │ │ │ │ + bl 707610 │ │ │ │ ldr r3, [pc, #656] @ 364a80 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r6, #192 @ 0xc0 │ │ │ │ mov r8, r3 │ │ │ │ add r2, r7, #2064 @ 0x810 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ mov r9, #0 │ │ │ │ str r8, [sp, #24] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ ldr r2, [pc, #580] @ 364a84 │ │ │ │ add ip, r6, #360 @ 0x168 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 707e14 │ │ │ │ + bl 707ebc │ │ │ │ ldr r8, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e8d4 │ │ │ │ + bl 70e97c │ │ │ │ str r8, [sp] │ │ │ │ mov r8, #1 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 70e668 │ │ │ │ + bl 70e710 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 364a88 │ │ │ │ add r9, r6, #528 @ 0x210 │ │ │ │ mov r0, #32768 @ 0x8000 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r5 │ │ │ │ - bl 707e14 │ │ │ │ + bl 707ebc │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 70e8d4 │ │ │ │ + bl 70e97c │ │ │ │ mov r0, fp │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 70e668 │ │ │ │ + bl 70e710 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e668 │ │ │ │ + bl 70e710 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 70e070 │ │ │ │ + bl 70e118 │ │ │ │ ldr r3, [pc, #372] @ 364a8c │ │ │ │ add r8, sl, #368 @ 0x170 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ mov r1, r5 │ │ │ │ lsr r2, r3, #12 │ │ │ │ str r2, [sp, #12] │ │ │ │ lsl r3, r3, #20 │ │ │ │ add r2, r7, #2112 @ 0x840 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e1c8 │ │ │ │ + bl 70e270 │ │ │ │ ldr r3, [pc, #308] @ 364a90 │ │ │ │ add fp, sl, #536 @ 0x218 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #4194304 @ 0x400000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r7, #2160 @ 0x870 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r0, fp │ │ │ │ - bl 70e1c8 │ │ │ │ + bl 70e270 │ │ │ │ ldr r3, [pc, #252] @ 364a94 │ │ │ │ add sl, sl, #704 @ 0x2c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r7, #2208 @ 0x8a0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r0, sl │ │ │ │ - bl 70e1c8 │ │ │ │ + bl 70e270 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 364a4c │ │ │ │ add r3, pc, #124 @ 0x7c │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r1, #2097152 @ 0x200000 │ │ │ │ @@ -291167,22 +291167,22 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @ instruction: 0x001fffff │ │ │ │ andseq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ eorseq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0x00a181b0 │ │ │ │ addeq r1, r6, r0, asr #27 │ │ │ │ - rsbeq sl, r8, ip, lsr #25 │ │ │ │ - rsbeq sl, r8, ip, asr #24 │ │ │ │ - rsbeq sl, r8, r0, asr ip │ │ │ │ - rsbeq sl, r8, r0, lsl #24 │ │ │ │ - rsbeq sl, r8, r8, lsr #23 │ │ │ │ - rsbeq sl, r8, r4, asr fp │ │ │ │ - rsbeq sl, r8, r4, lsr #22 │ │ │ │ - strdeq sl, [r8], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq sl, r8, ip, asr #26 │ │ │ │ + rsbeq sl, r8, ip, ror #25 │ │ │ │ + strdeq sl, [r8], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq sl, r8, r0, lsr #25 │ │ │ │ + rsbeq sl, r8, r8, asr #24 │ │ │ │ + strdeq sl, [r8], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq sl, r8, r4, asr #23 │ │ │ │ + @ instruction: 0x0068ab9c │ │ │ │ @ instruction: 0xfffde554 │ │ │ │ @ instruction: 0xfffe61b4 │ │ │ │ @ instruction: 0xfffde5f8 │ │ │ │ @ instruction: 0xfffdf470 │ │ │ │ @ instruction: 0xfffdf228 │ │ │ │ @ instruction: 0xfffe3ac0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -291198,27 +291198,27 @@ │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #190 @ 0xbe │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r5, r0 │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r2, [pc, #456] @ 364cd8 │ │ │ │ ldr r1, [pc, #456] @ 364cdc │ │ │ │ add ip, r7, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [r5, #1924] @ 0x784 │ │ │ │ sub r3, r2, #4 │ │ │ │ bic r3, r3, #4 │ │ │ │ cmp r2, #16 │ │ │ │ cmpne r3, #0 │ │ │ │ movne sl, #1 │ │ │ │ moveq sl, #0 │ │ │ │ @@ -291258,41 +291258,41 @@ │ │ │ │ ldr r2, [pc, #272] @ 364ce0 │ │ │ │ ldr r1, [pc, #272] @ 364ce4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r6 │ │ │ │ bl 2a1b68 │ │ │ │ add r6, r6, #67584 @ 0x10800 │ │ │ │ ldr r2, [pc, #224] @ 364ce8 │ │ │ │ mov r1, r4 │ │ │ │ add r4, r6, #872 @ 0x368 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5, #4072] @ 0xfe8 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 707568 │ │ │ │ + bl 707610 │ │ │ │ add r1, r6, #368 @ 0x170 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ add r1, r6, #536 @ 0x218 │ │ │ │ mov r2, #16777216 @ 0x1000000 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 43e2f0 │ │ │ │ cmp fp, #184 @ 0xb8 │ │ │ │ bne 364b64 │ │ │ │ @@ -291307,32 +291307,32 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #84] @ 364cf0 │ │ │ │ add r3, r7, #120 @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r9, ip, r0, ror r9 │ │ │ │ - rsbeq sl, r8, r0, lsr #8 │ │ │ │ - rsbeq r7, r8, ip, lsr pc │ │ │ │ - rsbeq pc, r7, r4, lsr #8 │ │ │ │ - rsbeq r8, r7, r8, asr #16 │ │ │ │ - rsbeq r2, r7, r8, asr fp │ │ │ │ - rsbseq r0, r1, r8, rrx │ │ │ │ - strheq sl, [r8], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq sl, r8, r0, lsl r8 │ │ │ │ + rsbseq r9, ip, r0, lsl sl │ │ │ │ + rsbeq sl, r8, r0, asr #9 │ │ │ │ + ldrdeq r7, [r8], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq pc, r7, r4, asr #9 │ │ │ │ + rsbeq r8, r7, r8, ror #17 │ │ │ │ + strdeq r2, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r0, r1, r8, lsl #2 │ │ │ │ + rsbeq sl, r8, r8, asr r9 │ │ │ │ + strheq sl, [r8], #-128 @ 0xffffff80 @ │ │ │ │ andeq r0, r0, fp, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 364d40 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ beq 364d20 │ │ │ │ @@ -291399,20 +291399,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 364e30 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r2, r6, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #204] @ 364f18 │ │ │ │ ldr r2, [pc, #204] @ 364f1c │ │ │ │ @@ -291420,37 +291420,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #172] @ 364f24 │ │ │ │ ldr r1, [pc, #172] @ 364f28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [pc, #160] @ 364f2c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #136] @ 364f30 │ │ │ │ ldr r1, [pc, #136] @ 364f34 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #104] @ 364f38 │ │ │ │ ldr r1, [pc, #104] @ 364f3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ str r1, [r8, #108] @ 0x6c │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -291463,35 +291463,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r9, ip, ip, ror r6 │ │ │ │ - rsbeq r2, r7, r8, asr #17 │ │ │ │ - ldrsbeq pc, [r0], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq pc, r7, r0, asr #1 │ │ │ │ - rsbeq r8, r7, r8, ror #9 │ │ │ │ + rsbseq r9, ip, ip, lsl r7 │ │ │ │ + rsbeq r2, r7, r8, ror #18 │ │ │ │ + rsbseq pc, r0, r8, ror lr @ │ │ │ │ + rsbeq pc, r7, r0, ror #2 │ │ │ │ + rsbeq r8, r7, r8, lsl #11 │ │ │ │ umullseq r5, r4, r4, ip │ │ │ │ - rsbeq lr, r7, r4, ror #6 │ │ │ │ - rsbeq lr, r7, r8, asr #6 │ │ │ │ + rsbeq lr, r7, r4, lsl #8 │ │ │ │ + rsbeq lr, r7, r8, ror #7 │ │ │ │ addeq r1, r6, r4, ror #30 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r2, r0, r8, lsl #18 │ │ │ │ ldr r3, [pc, #20] @ 364f60 │ │ │ │ ldr r2, [pc, #20] @ 364f64 │ │ │ │ ldr r1, [pc, #20] @ 364f68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 7595dc │ │ │ │ + b 759684 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ - rsbeq sl, r8, ip, lsr #14 │ │ │ │ + rsbeq sl, r8, ip, asr #15 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 364fe0 │ │ │ │ @@ -291590,49 +291590,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #120] @ 365198 │ │ │ │ ldr r1, [pc, #120] @ 36519c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #88] @ 3651a0 │ │ │ │ ldr r3, [pc, #88] @ 3651a4 │ │ │ │ ldr r1, [pc, #88] @ 3651a8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r1, [pc, #48] @ 3651ac │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74df50 │ │ │ │ - ldrsbeq r9, [ip], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r2, r7, r4, lsr #12 │ │ │ │ - rsbseq pc, r0, r4, lsr fp @ │ │ │ │ - rsbeq lr, r7, r4, lsl lr │ │ │ │ - rsbeq r8, r7, ip, lsr r2 │ │ │ │ + b 74dff8 │ │ │ │ + rsbseq r9, ip, r4, ror r4 │ │ │ │ + rsbeq r2, r7, r4, asr #13 │ │ │ │ + ldrsbeq pc, [r0], #-180 @ 0xffffff4c @ │ │ │ │ + strheq lr, [r7], #-228 @ 0xffffff1c @ │ │ │ │ + ldrdeq r8, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ addseq r0, r2, r0, lsr #8 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -291643,62 +291643,62 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #148] @ 365288 │ │ │ │ ldr r1, [pc, #148] @ 36528c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #116] @ 365290 │ │ │ │ ldr r1, [pc, #116] @ 365294 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #384 @ 0x180 │ │ │ │ mov r2, #10 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #96] @ 365298 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [pc, #72] @ 36529c │ │ │ │ ldr r2, [pc, #72] @ 3652a0 │ │ │ │ ldr r1, [pc, #72] @ 3652a4 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ strb ip, [r5, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7596a8 │ │ │ │ - rsbseq r9, ip, r0, lsl #6 │ │ │ │ - rsbeq r2, r7, r0, asr r5 │ │ │ │ - rsbseq pc, r0, r0, ror #20 │ │ │ │ - rsbeq lr, r7, r0, asr #26 │ │ │ │ - rsbeq r8, r7, r8, ror #2 │ │ │ │ + b 759750 │ │ │ │ + rsbseq r9, ip, r0, lsr #7 │ │ │ │ + strdeq r2, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq pc, r0, r0, lsl #22 │ │ │ │ + rsbeq lr, r7, r0, ror #27 │ │ │ │ + rsbeq r8, r7, r8, lsl #4 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ addseq r0, r2, r8, asr r3 │ │ │ │ - rsbeq sl, r8, r8, ror #8 │ │ │ │ + rsbeq sl, r8, r8, lsl #10 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq sl, r8, r0, lsr #8 │ │ │ │ + rsbeq sl, r8, r0, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ 365330 │ │ │ │ mov r5, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -291706,135 +291706,135 @@ │ │ │ │ ldr r1, [pc, #104] @ 365338 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #76] @ 36533c │ │ │ │ ldr r1, [pc, #76] @ 365340 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ strb r5, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r9, ip, r0, lsl r2 │ │ │ │ - rsbeq lr, r7, r0, ror #24 │ │ │ │ - rsbeq r8, r7, r4, lsl #1 │ │ │ │ - strheq sl, [r8], #-60 @ 0xffffffc4 @ │ │ │ │ - ldrdeq sl, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrheq r9, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq lr, r7, r0, lsl #26 │ │ │ │ + rsbeq r8, r7, r4, lsr #2 │ │ │ │ + rsbeq sl, r8, ip, asr r4 │ │ │ │ + rsbeq sl, r8, r0, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ 3653c4 │ │ │ │ ldr r2, [pc, #104] @ 3653c8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #100] @ 3653cc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #72] @ 3653d0 │ │ │ │ ldr r1, [pc, #72] @ 3653d4 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r0, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, ip, r4, ror r1 │ │ │ │ - rsbeq lr, r7, r8, asr #23 │ │ │ │ - strdeq r7, [r7], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq sl, r8, r4, lsr #6 │ │ │ │ - rsbeq sl, r8, r8, lsr r3 │ │ │ │ + rsbseq r9, ip, r4, lsl r2 │ │ │ │ + rsbeq lr, r7, r8, ror #24 │ │ │ │ + @ instruction: 0x00678090 │ │ │ │ + rsbeq sl, r8, r4, asr #7 │ │ │ │ + ldrdeq sl, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #84] @ 365444 │ │ │ │ ldr r2, [pc, #84] @ 365448 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #80] @ 36544c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #52] @ 365450 │ │ │ │ ldr r1, [pc, #52] @ 365454 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 36f7b0 │ │ │ │ - rsbseq r9, ip, r0, ror #1 │ │ │ │ - rsbeq lr, r7, r4, lsr fp │ │ │ │ - rsbeq r7, r7, ip, asr pc │ │ │ │ - @ instruction: 0x0068a290 │ │ │ │ - rsbeq sl, r8, r4, lsr #5 │ │ │ │ + rsbseq r9, ip, r0, lsl #3 │ │ │ │ + ldrdeq lr, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + strdeq r7, [r7], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq sl, r8, r0, lsr r3 │ │ │ │ + rsbeq sl, r8, r4, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #184] @ 365528 │ │ │ │ ldr r2, [pc, #184] @ 36552c │ │ │ │ ldr r1, [pc, #184] @ 365530 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ add r6, r4, #69632 @ 0x11000 │ │ │ │ ldr r0, [r0, #4072] @ 0xfe8 │ │ │ │ add r5, r5, #960 @ 0x3c0 │ │ │ │ bl 2a1f14 │ │ │ │ add r1, r6, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e674 │ │ │ │ + bl 70e71c │ │ │ │ add r4, r4, #65536 @ 0x10000 │ │ │ │ add r1, r6, #272 @ 0x110 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e674 │ │ │ │ + bl 70e71c │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #4 │ │ │ │ bne 3654fc │ │ │ │ tst r3, #8 │ │ │ │ bne 365514 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -291842,26 +291842,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, r6, #440 @ 0x1b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e674 │ │ │ │ + bl 70e71c │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #8 │ │ │ │ beq 3654dc │ │ │ │ add r1, r6, #608 @ 0x260 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70e674 │ │ │ │ - rsbseq r9, ip, ip, asr r0 │ │ │ │ - rsbeq sl, r8, ip, lsr #4 │ │ │ │ - rsbeq sl, r8, ip, lsr r2 │ │ │ │ + b 70e71c │ │ │ │ + ldrsheq r9, [ip], #-12 @ │ │ │ │ + rsbeq sl, r8, ip, asr #5 │ │ │ │ + ldrdeq sl, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ │ │ │ │ 00365534 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr sl, [pc, #376] @ 3656c4 │ │ │ │ @@ -291879,38 +291879,38 @@ │ │ │ │ add r2, sl, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r7, r1 │ │ │ │ ldrb fp, [sp, #64] @ 0x40 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ ldr r3, [pc, #284] @ 3656cc │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r0, r4, #168 @ 0xa8 │ │ │ │ add r2, sl, #256 @ 0x100 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ cmp fp, #0 │ │ │ │ bne 365624 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 365674 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ @@ -291927,20 +291927,20 @@ │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ str sl, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 365604 │ │ │ │ add r8, r5, #68608 @ 0x10c00 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ add r2, r5, #67584 @ 0x10800 │ │ │ │ mov r0, r8 │ │ │ │ @@ -291955,19 +291955,19 @@ │ │ │ │ bl 33abbc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70e658 │ │ │ │ + b 70e700 │ │ │ │ addeq r1, r6, r0, ror #17 │ │ │ │ - rsbeq sl, r8, r8, ror r1 │ │ │ │ - rsbeq sl, r8, r8, lsr r1 │ │ │ │ - ldrdeq sl, [r8], #-4 @ │ │ │ │ + rsbeq sl, r8, r8, lsl r2 │ │ │ │ + ldrdeq sl, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq sl, r8, r4, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #360] @ 365854 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #356] @ 365858 │ │ │ │ @@ -291976,15 +291976,15 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #312] @ 365860 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -292003,15 +292003,15 @@ │ │ │ │ ldr r1, [pc, #252] @ 365868 │ │ │ │ add r8, r8, #80 @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2a1b68 │ │ │ │ ldr r3, [pc, #204] @ 36586c │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ @@ -292025,15 +292025,15 @@ │ │ │ │ ldr r3, [pc, #172] @ 365870 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ add r2, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r2, #3992] @ 0xf98 │ │ │ │ mov r0, r7 │ │ │ │ ands r1, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r1, #2 │ │ │ │ strbne r1, [r3, #8] │ │ │ │ @@ -292056,22 +292056,22 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 43e2f0 │ │ │ │ - ldrsbeq r8, [ip], #-220 @ 0xffffff24 @ │ │ │ │ - strheq r9, [r8], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r9, r8, r4, asr #31 │ │ │ │ + rsbseq r8, ip, ip, ror lr │ │ │ │ + rsbeq sl, r8, r0, asr r0 │ │ │ │ + rsbeq sl, r8, r4, rrx │ │ │ │ @ instruction: 0x009453f8 │ │ │ │ - strheq r1, [r7], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq pc, r0, r8, asr #9 │ │ │ │ + rsbeq r2, r7, r8, asr r0 │ │ │ │ + rsbseq pc, r0, r8, ror #10 │ │ │ │ andeq r3, r0, r8, lsr #14 │ │ │ │ - rsbeq r9, r8, r0, asr pc │ │ │ │ + strdeq r9, [r8], #-240 @ 0xffffff10 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r8, [pc, #420] @ 365a30 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #416] @ 365a34 │ │ │ │ @@ -292080,15 +292080,15 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #372] @ 365a3c │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -292120,15 +292120,15 @@ │ │ │ │ ldr r2, [pc, #256] @ 365a40 │ │ │ │ ldr r1, [pc, #256] @ 365a44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2a1b68 │ │ │ │ add r3, r7, #8 │ │ │ │ mov r2, #8 │ │ │ │ @@ -292150,15 +292150,15 @@ │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r3, [sl, #3992] @ 0xf98 │ │ │ │ mov r1, r5 │ │ │ │ ands r2, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r2, #2 │ │ │ │ strbne r2, [r3, #8] │ │ │ │ ldrne r3, [sl, #3992] @ 0xf98 │ │ │ │ @@ -292175,22 +292175,22 @@ │ │ │ │ mov r3, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 43e2f0 │ │ │ │ - rsbseq r8, ip, ip, lsr ip │ │ │ │ - rsbeq r9, r8, r0, lsl lr │ │ │ │ - rsbeq r9, r8, r4, lsr #28 │ │ │ │ + ldrsbeq r8, [ip], #-204 @ 0xffffff34 @ │ │ │ │ + strheq r9, [r8], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r9, r8, r4, asr #29 │ │ │ │ addseq r5, r4, r8, asr r2 │ │ │ │ - rsbeq r1, r7, r8, ror #27 │ │ │ │ - ldrsheq pc, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r1, r7, r8, lsl #29 │ │ │ │ + @ instruction: 0x0070f398 │ │ │ │ andeq r3, r0, r8, lsr #14 │ │ │ │ - rsbeq r9, r8, r8, ror #26 │ │ │ │ + rsbeq r9, r8, r8, lsl #28 │ │ │ │ lsr r1, r2, #1 │ │ │ │ orrs r1, r1, r3, lsl #31 │ │ │ │ beq 365aac │ │ │ │ cmp r1, #10 │ │ │ │ beq 365a8c │ │ │ │ cmp r1, #9 │ │ │ │ bhi 365abc │ │ │ │ @@ -292263,15 +292263,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mrclt 14, 5, fp, cr14, cr14, {5} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrcne 14, 0, r1, cr14, cr14, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 365b94 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r1, r6, r8, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r1, [pc, #772] @ 365eb4 │ │ │ │ ldr r2, [pc, #772] @ 365eb8 │ │ │ │ @@ -292351,28 +292351,28 @@ │ │ │ │ str fp, [sp] │ │ │ │ add fp, r9, #1744 @ 0x6d0 │ │ │ │ add fp, fp, #8 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, fp │ │ │ │ - bl 70d6b4 │ │ │ │ + bl 70d75c │ │ │ │ str r9, [sp, #28] │ │ │ │ ldr r9, [sp, #24] │ │ │ │ mvn r7, #0 │ │ │ │ mov r4, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ adds r2, r4, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ adc r3, r9, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70d798 │ │ │ │ + bl 70d840 │ │ │ │ ands r1, r0, r7, lsr #31 │ │ │ │ movne r7, r5 │ │ │ │ bne 365d6c │ │ │ │ eor r0, r0, #1 │ │ │ │ cmp r7, #0 │ │ │ │ movlt r0, #0 │ │ │ │ andge r0, r0, #1 │ │ │ │ @@ -292426,15 +292426,15 @@ │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ add r0, r9, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 70dac8 │ │ │ │ + bl 70db70 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, r8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 29f19c │ │ │ │ @@ -292486,25 +292486,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #176] @ 365fc8 │ │ │ │ ldr r1, [pc, #176] @ 365fcc │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #144] @ 365fd0 │ │ │ │ ldr r1, [pc, #144] @ 365fd4 │ │ │ │ ldr r3, [pc, #144] @ 365fd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -292518,35 +292518,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, ip, r4, lsr r6 │ │ │ │ - rsbeq r1, r7, ip, lsr #16 │ │ │ │ - rsbseq lr, r0, ip, lsr sp │ │ │ │ - rsbeq lr, r7, ip, lsl r0 │ │ │ │ - rsbeq r7, r7, r4, asr #8 │ │ │ │ + ldrsbeq r8, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r1, r7, ip, asr #17 │ │ │ │ + ldrsbeq lr, [r0], #-220 @ 0xffffff24 @ │ │ │ │ + strheq lr, [r7], #-12 @ │ │ │ │ + rsbeq r7, r7, r4, ror #9 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ addeq r1, r6, ip, asr #32 │ │ │ │ - ldrdeq r9, [r8], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r9, r8, r4, ror r8 │ │ │ │ andeq r0, r0, r8, asr r6 │ │ │ │ addseq pc, r1, r4, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 366078 │ │ │ │ @@ -292556,41 +292556,41 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #84] @ 366084 │ │ │ │ ldr r2, [pc, #84] @ 366088 │ │ │ │ ldr r1, [pc, #84] @ 36608c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7595dc │ │ │ │ + bl 759684 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #872] @ 0x368 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r8, ip, r4, lsr #10 │ │ │ │ - rsbeq sp, r7, r4, lsr #30 │ │ │ │ - rsbeq r7, r7, ip, asr #6 │ │ │ │ + rsbseq r8, ip, r4, asr #11 │ │ │ │ + rsbeq sp, r7, r4, asr #31 │ │ │ │ + rsbeq r7, r7, ip, ror #7 │ │ │ │ @ instruction: 0x000004bc │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - rsbeq r9, r8, r8, asr #12 │ │ │ │ + rsbeq r9, r8, r8, ror #13 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 366104 │ │ │ │ @@ -292631,15 +292631,15 @@ │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr fp, [pc, #832] @ 36649c │ │ │ │ add fp, pc, fp │ │ │ │ ldr r3, [r0, #2592] @ 0xa20 │ │ │ │ ldr r2, [r0, #2596] @ 0xa24 │ │ │ │ cmp r3, #4194304 @ 0x400000 │ │ │ │ sbcs r1, r2, #0 │ │ │ │ bcc 366408 │ │ │ │ @@ -292671,15 +292671,15 @@ │ │ │ │ add r0, r0, #88 @ 0x58 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ bl 2a1b68 │ │ │ │ mov r6, r4 │ │ │ │ ldr r3, [pc, #672] @ 3664b0 │ │ │ │ ldr r2, [pc, #672] @ 3664b4 │ │ │ │ @@ -292688,67 +292688,67 @@ │ │ │ │ str r0, [r6, #1744]! @ 0x6d0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrd r8, [sl] │ │ │ │ add r6, r6, #8 │ │ │ │ strd r8, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 710120 │ │ │ │ + bl 7101c8 │ │ │ │ ldr r3, [pc, #632] @ 3664b8 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #2080 @ 0x820 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r3 │ │ │ │ add r2, r7, #132 @ 0x84 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r3, [pc, #580] @ 3664bc │ │ │ │ add r2, r7, #180 @ 0xb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r4, #2256 @ 0x8d0 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r3, [pc, #536] @ 3664c0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #520] @ 3664c4 │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r7, #2 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb r7, [r3, #8] │ │ │ │ mov r3, r6 │ │ │ │ @@ -292767,44 +292767,44 @@ │ │ │ │ ldr r1, [pc, #372] @ 3664d0 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754604 │ │ │ │ - bl 74da74 │ │ │ │ + bl 7546ac │ │ │ │ + bl 74db1c │ │ │ │ ldr r2, [pc, #340] @ 3664d4 │ │ │ │ ldr r1, [pc, #340] @ 3664d8 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ bl 43d990 │ │ │ │ cmp r0, #0 │ │ │ │ bne 366418 │ │ │ │ ldr r3, [r5, #872] @ 0x368 │ │ │ │ bic r3, r3, #4 │ │ │ │ str r3, [r5, #872] @ 0x368 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70d088 │ │ │ │ + b 70d130 │ │ │ │ ldr ip, [pc, #268] @ 3664dc │ │ │ │ ldr r2, [pc, #268] @ 3664e0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r9, #64 @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -292837,41 +292837,41 @@ │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r5 │ │ │ │ bl 33abbc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ b 366348 │ │ │ │ - rsbseq r8, ip, r4, lsl #8 │ │ │ │ - rsbeq r9, r8, r8, lsl r6 │ │ │ │ - rsbeq r6, r8, r0, asr #21 │ │ │ │ + rsbseq r8, ip, r4, lsr #9 │ │ │ │ + strheq r9, [r8], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r6, r8, r0, ror #22 │ │ │ │ addseq r4, r4, r4, asr #19 │ │ │ │ - rsbseq r8, ip, r8, asr r3 │ │ │ │ - rsbseq lr, r0, r8, asr sl │ │ │ │ - rsbeq r1, r7, r8, asr #10 │ │ │ │ + ldrsheq r8, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrsheq lr, [r0], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r1, r7, r8, ror #11 │ │ │ │ @ instruction: 0x00860dbc │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbeq r9, r8, r4, lsr #11 │ │ │ │ - rsbeq r9, r8, r8, lsr #9 │ │ │ │ - rsbeq r9, r8, r8, lsl #9 │ │ │ │ + rsbeq r9, r8, r4, asr #12 │ │ │ │ + rsbeq r9, r8, r8, asr #10 │ │ │ │ + rsbeq r9, r8, r8, lsr #10 │ │ │ │ andeq r3, r0, r8, lsr #14 │ │ │ │ - rsbeq r9, r8, r0, lsl r5 │ │ │ │ - ldrsbeq r8, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r1, r7, ip, asr #7 │ │ │ │ - ldrsbeq lr, [r0], #-140 @ 0xffffff74 @ │ │ │ │ - strheq r6, [r7], #-252 @ 0xffffff04 @ │ │ │ │ - ldrdeq r4, [sl], #-16 @ │ │ │ │ - rsbeq r9, r8, r4, asr #7 │ │ │ │ + strheq r9, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r8, ip, r8, ror r2 │ │ │ │ + rsbeq r1, r7, ip, ror #8 │ │ │ │ + rsbseq lr, r0, ip, ror r9 │ │ │ │ + rsbeq r7, r7, ip, asr r0 │ │ │ │ + rsbeq r4, sl, r0, ror r2 │ │ │ │ + rsbeq r9, r8, r4, ror #8 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ - rsbeq r9, r8, ip, asr r3 │ │ │ │ + strdeq r9, [r8], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - rsbeq r9, r8, r8, lsl r3 │ │ │ │ - rsbeq r9, r8, r4, lsr #7 │ │ │ │ + strheq r9, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r9, r8, r4, asr #8 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 36655c │ │ │ │ mov r4, r1 │ │ │ │ @@ -292880,75 +292880,75 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ strb r4, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r8, ip, r0, lsl r0 │ │ │ │ - rsbeq r9, r8, ip, lsr #4 │ │ │ │ - ldrdeq r6, [r8], #-100 @ 0xffffff9c @ │ │ │ │ + ldrheq r8, [ip], #-0 @ │ │ │ │ + rsbeq r9, r8, ip, asr #5 │ │ │ │ + rsbeq r6, r8, r4, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3665c4 │ │ │ │ ldr r2, [pc, #68] @ 3665c8 │ │ │ │ ldr r1, [pc, #68] @ 3665cc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r0, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r7, ip, r4, lsr #31 │ │ │ │ - rsbeq r9, r8, r0, asr #3 │ │ │ │ - rsbeq r6, r8, r8, ror #12 │ │ │ │ + rsbseq r8, ip, r4, asr #32 │ │ │ │ + rsbeq r9, r8, r0, ror #4 │ │ │ │ + rsbeq r6, r8, r8, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 36661c │ │ │ │ ldr r2, [pc, #52] @ 366620 │ │ │ │ ldr r1, [pc, #52] @ 366624 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2a1f14 │ │ │ │ - rsbseq r7, ip, ip, lsr pc │ │ │ │ - rsbeq r9, r8, r8, asr r1 │ │ │ │ - rsbeq r6, r8, r0, lsl #12 │ │ │ │ + ldrsbeq r7, [ip], #-252 @ 0xffffff04 @ │ │ │ │ + strdeq r9, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r6, r8, r0, lsr #13 │ │ │ │ sub r2, r2, #1 │ │ │ │ sub ip, r1, #1 │ │ │ │ add r1, r1, r2 │ │ │ │ ldrb r2, [ip, #1]! │ │ │ │ ldr r2, [r3, r2, lsl #2] │ │ │ │ cmp r1, ip │ │ │ │ bic r2, r2, #-16777216 @ 0xff000000 │ │ │ │ @@ -292981,18 +292981,18 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3666d8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ @ instruction: 0x008609b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #748] @ 3669e0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -293025,190 +293025,190 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r7, lr, lsl #2] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 710120 │ │ │ │ + bl 7101c8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70d088 │ │ │ │ + bl 70d130 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70dac8 │ │ │ │ + bl 70db70 │ │ │ │ ldr r1, [pc, #600] @ 3669f4 │ │ │ │ ldr r8, [pc, #600] @ 3669f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ add fp, r4, #352 @ 0x160 │ │ │ │ str r0, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ bl 376240 │ │ │ │ str r0, [r4, #1036] @ 0x40c │ │ │ │ mov r0, r8 │ │ │ │ - bl 74d520 │ │ │ │ + bl 74d5c8 │ │ │ │ ldr r2, [pc, #564] @ 3669fc │ │ │ │ add ip, r7, #24 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #540] @ 366a00 │ │ │ │ ldr r1, [pc, #540] @ 366a04 │ │ │ │ add ip, r7, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #520] @ 366a08 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ bl 3762fc │ │ │ │ ldr r1, [pc, #500] @ 366a0c │ │ │ │ add ip, r7, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r9 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #472] @ 366a10 │ │ │ │ add r7, r7, #52 @ 0x34 │ │ │ │ str r7, [sp] │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [pc, #460] @ 366a14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, r4, #184 @ 0xb8 │ │ │ │ mov r8, #108 @ 0x6c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r4, #1036] @ 0x40c │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #436] @ 366a18 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r6, [pc, #424] @ 366a1c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74d9b4 │ │ │ │ + bl 74da5c │ │ │ │ ldr r2, [pc, #408] @ 366a20 │ │ │ │ mov r0, #2097152 @ 0x200000 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 707568 │ │ │ │ + bl 707610 │ │ │ │ ldr r3, [pc, #380] @ 366a24 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r6, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r0, r7 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ ldr r3, [pc, #324] @ 366a28 │ │ │ │ add fp, r4, #520 @ 0x208 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #20 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r6, #152 @ 0x98 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r0, r7 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [pc, #272] @ 366a2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ ldr r3, [pc, #264] @ 366a30 │ │ │ │ add fp, r4, #688 @ 0x2b0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r6, #200 @ 0xc8 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r0, r7 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, #524288 @ 0x80000 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ ldr r3, [pc, #200] @ 366a34 │ │ │ │ add fp, r4, #856 @ 0x358 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #84 @ 0x54 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r6, #248 @ 0xf8 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r6, #296 @ 0x128 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 2a1b68 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x007c8298 │ │ │ │ + rsbseq r8, ip, r8, lsr r3 │ │ │ │ addseq r4, r4, ip, lsl #8 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbseq r8, ip, r0, asr r2 │ │ │ │ - strheq r9, [r8], #-4 @ │ │ │ │ - @ instruction: 0x00689090 │ │ │ │ - @ instruction: 0x00688590 │ │ │ │ - rsbeq r8, r8, r0, asr #10 │ │ │ │ - rsbeq r8, r8, ip, asr #10 │ │ │ │ - rsbeq r8, r8, ip, asr r5 │ │ │ │ - rsbeq r0, r7, ip, lsr #30 │ │ │ │ - rsbseq lr, r0, ip, lsl r4 │ │ │ │ - rsbeq r1, r9, r0, lsl #22 │ │ │ │ + ldrsheq r8, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r9, r8, r4, asr r1 │ │ │ │ + rsbeq r9, r8, r0, lsr r1 │ │ │ │ + rsbeq r8, r8, r0, lsr r6 │ │ │ │ + rsbeq r8, r8, r0, ror #11 │ │ │ │ + rsbeq r8, r8, ip, ror #11 │ │ │ │ + strdeq r8, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r0, r7, ip, asr #31 │ │ │ │ + ldrheq lr, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r1, r9, r0, lsr #23 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ addeq r0, r6, r8, lsl #16 │ │ │ │ - rsbeq r8, r8, r8, lsr #31 │ │ │ │ - @ instruction: 0x00688f9c │ │ │ │ - rsbeq r8, r8, r4, ror pc │ │ │ │ + rsbeq r9, r8, r8, asr #32 │ │ │ │ + rsbeq r9, r8, ip, lsr r0 │ │ │ │ + rsbeq r9, r8, r4, lsl r0 │ │ │ │ andeq r0, r1, r0, asr #32 │ │ │ │ - rsbeq r8, r8, ip, lsr pc │ │ │ │ - rsbeq r8, r8, r8, lsl #30 │ │ │ │ + ldrdeq r8, [r8], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r8, r8, r8, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ cmp ip, #63 @ 0x3f │ │ │ │ @@ -293262,17 +293262,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 366b34 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 366b38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r7, ip, r4, lsl #29 │ │ │ │ - rsbeq r8, r8, r8, ror #26 │ │ │ │ - rsbeq r8, r8, r8, ror sp │ │ │ │ + rsbseq r7, ip, r4, lsr #30 │ │ │ │ + rsbeq r8, r8, r8, lsl #28 │ │ │ │ + rsbeq r8, r8, r8, lsl lr │ │ │ │ muleq r0, sp, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #176] @ 366c08 │ │ │ │ @@ -293436,15 +293436,15 @@ │ │ │ │ bic r5, r5, #15 │ │ │ │ add r3, r6, #16 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 70d6b4 │ │ │ │ + bl 70d75c │ │ │ │ lsl fp, sl, fp │ │ │ │ asr r3, fp, #31 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ lsl r3, sl, #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r9, r4 │ │ │ │ @@ -293459,15 +293459,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ cmp ip, r4 │ │ │ │ orrgt sl, sl, #1 │ │ │ │ - bl 70d798 │ │ │ │ + bl 70d840 │ │ │ │ orrs r0, r0, sl │ │ │ │ bne 367100 │ │ │ │ cmp r7, #0 │ │ │ │ blt 366e74 │ │ │ │ sub r3, r4, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ @@ -293491,15 +293491,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 366e18 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ - bl 70d798 │ │ │ │ + bl 70d840 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orrs r0, r0, r3 │ │ │ │ beq 366e4c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 248918 │ │ │ │ ldr r1, [r6, #8] │ │ │ │ @@ -293674,15 +293674,15 @@ │ │ │ │ ldr r3, [pc, #224] @ 367268 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 366f34 │ │ │ │ ldr r0, [pc, #208] @ 36726c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 366f34 │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ b 3670d0 │ │ │ │ cmp r5, #0 │ │ │ │ ldrne r3, [r4, #196] @ 0xc4 │ │ │ │ ldreq r3, [r4, #148] @ 0x94 │ │ │ │ b 3670d8 │ │ │ │ @@ -293726,20 +293726,20 @@ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r0, r0, pc, lsl #4 │ │ │ │ andeq r0, r0, r3, lsl #2 │ │ │ │ @ instruction: 0xfffff578 │ │ │ │ @ instruction: 0xfffff568 │ │ │ │ @ instruction: 0xfffff8c4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r8, r8, r4, lsr r7 │ │ │ │ + ldrdeq r8, [r8], #-116 @ 0xffffff8c @ │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ - rsbseq r7, ip, ip, ror r7 │ │ │ │ - rsbeq r8, r8, r0, ror #12 │ │ │ │ - @ instruction: 0x00688694 │ │ │ │ + rsbseq r7, ip, ip, lsl r8 │ │ │ │ + rsbeq r8, r8, r0, lsl #14 │ │ │ │ + rsbeq r8, r8, r4, lsr r7 │ │ │ │ andeq r0, r0, sl, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #680] @ 367548 │ │ │ │ cmp r2, #81 @ 0x51 │ │ │ │ @@ -293869,15 +293869,15 @@ │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r7, [r0, #276] @ 0x114 │ │ │ │ mov r6, r7 │ │ │ │ b 3672ec │ │ │ │ ldr r0, [pc, #192] @ 367564 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3672e4 │ │ │ │ ldr r3, [pc, #176] @ 367568 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 367300 │ │ │ │ ldr r3, [pc, #136] @ 367554 │ │ │ │ @@ -293893,42 +293893,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 367570 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 367300 │ │ │ │ ldr r0, [pc, #64] @ 367574 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 367300 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r4, r0, ror r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r4, r0, ror #16 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r4, r4, lsl r8 │ │ │ │ - rsbseq r7, ip, r4, ror #4 │ │ │ │ - rsbeq r8, r8, r0, ror #8 │ │ │ │ + rsbseq r7, ip, r4, lsl #6 │ │ │ │ + rsbeq r8, r8, r0, lsl #10 │ │ │ │ andeq r1, r0, r0, ror #2 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r8, r0, lsr #8 │ │ │ │ - rsbeq r8, r8, r4, asr #8 │ │ │ │ + rsbeq r8, r8, r0, asr #9 │ │ │ │ + rsbeq r8, r8, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #412] @ 36772c │ │ │ │ cmp r2, #20 │ │ │ │ mov r4, r2 │ │ │ │ @@ -294009,47 +294009,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 367750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3675fc │ │ │ │ ldr r0, [pc, #80] @ 367754 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 367674 │ │ │ │ ldr r0, [pc, #64] @ 367758 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3675fc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r4, r0, lsl #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r4, r0, ror r5 │ │ │ │ - rsbseq r7, ip, r5, lsr r0 │ │ │ │ + ldrsbeq r7, [ip], #-5 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r4, r8, lsl r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, r8, lsr r0 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r8, ip, ror #5 │ │ │ │ - rsbeq r8, r8, r0, lsr #5 │ │ │ │ - strdeq r8, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r8, r8, ip, lsl #7 │ │ │ │ + rsbeq r8, r8, r0, asr #6 │ │ │ │ + @ instruction: 0x00688398 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #788] @ 367a88 │ │ │ │ ldr r1, [pc, #788] @ 367a8c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -294187,22 +294187,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 367abc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3677bc │ │ │ │ and r7, r7, #3 │ │ │ │ str r7, [r6, #1072] @ 0x430 │ │ │ │ b 3677e8 │ │ │ │ tst r7, #1 │ │ │ │ beq 3677e8 │ │ │ │ ldr r3, [pc, #184] @ 367a98 │ │ │ │ @@ -294219,20 +294219,20 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 367a84 │ │ │ │ ldr r0, [pc, #172] @ 367ac4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r0, [pc, #156] @ 367ac8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3677bc │ │ │ │ ldr r2, [pc, #136] @ 367acc │ │ │ │ ldr r3, [pc, #68] @ 367a8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -294243,35 +294243,35 @@ │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r4, r8, lsr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r3, r4, r0, r3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r3, r4, ip, lsr #6 │ │ │ │ tstne r1, r0 │ │ │ │ - rsbseq r6, ip, r1, ror #26 │ │ │ │ + rsbseq r6, ip, r1, lsl #28 │ │ │ │ @ instruction: 0x37777777 │ │ │ │ sbcsne r0, fp, r0 │ │ │ │ svc 0x0000b8f7 │ │ │ │ muleq r0, r8, sp │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r8, ip, ror r0 │ │ │ │ + rsbeq r8, r8, ip, lsl r1 │ │ │ │ addseq r3, r4, r8, lsr #2 │ │ │ │ - rsbeq r8, r8, ip, lsl #1 │ │ │ │ - rsbeq r8, r8, r4, asr #32 │ │ │ │ + rsbeq r8, r8, ip, lsr #2 │ │ │ │ + rsbeq r8, r8, r4, ror #1 │ │ │ │ ldrsbeq r3, [r4], r8 │ │ │ │ - rsbeq r8, r8, r0, ror r0 │ │ │ │ + rsbeq r8, r8, r0, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #532] @ 367d00 │ │ │ │ cmp r2, #105 @ 0x69 │ │ │ │ mov r4, r2 │ │ │ │ @@ -294376,58 +294376,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 367d30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 367b4c │ │ │ │ ldr r0, [pc, #116] @ 367d34 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 367b30 │ │ │ │ ldr r6, [pc, #100] @ 367d38 │ │ │ │ mov r7, r6 │ │ │ │ b 367b38 │ │ │ │ ldr r6, [pc, #92] @ 367d3c │ │ │ │ mov r7, r6 │ │ │ │ b 367b38 │ │ │ │ ldr r0, [pc, #84] @ 367d40 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 367b4c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r4, r4, lsr #32 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r4, r4, lsl r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r2, r4, r8, asr #31 │ │ │ │ - @ instruction: 0x007c6a92 │ │ │ │ - bcs 9ea548 <_IO_stdin_used@@Base+0x12f58> │ │ │ │ + rsbseq r6, ip, r2, lsr fp │ │ │ │ + bcs 9ea548 <_IO_stdin_used@@Base+0x12eb8> │ │ │ │ andeq r1, r2, r7, lsl #16 │ │ │ │ ldrbeq r0, [r1, r0, asr #15]! │ │ │ │ andeq r2, r0, r0, lsr pc │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r7, [r8], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r7, r8, r4, ror #28 │ │ │ │ + rsbeq r7, r8, r8, asr pc │ │ │ │ + rsbeq r7, r8, r4, lsl #30 │ │ │ │ andseq r0, r8, r2 │ │ │ │ streq r0, [r1, #-160] @ 0xffffff60 │ │ │ │ - strheq r7, [r8], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r7, r8, r4, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #632] @ 367fd4 │ │ │ │ ldr r1, [pc, #632] @ 367fd8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -294537,15 +294537,15 @@ │ │ │ │ ldr r0, [pc, #244] @ 367ff8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r3, [pc, #216] @ 367ffc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 367da0 │ │ │ │ ldr r3, [pc, #184] @ 367ff0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -294560,52 +294560,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 368004 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 367da0 │ │ │ │ bl 376590 │ │ │ │ ldrb r3, [r5, #1077] @ 0x435 │ │ │ │ bic r3, r3, #4 │ │ │ │ strb r3, [r5, #1077] @ 0x435 │ │ │ │ b 367dd0 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r5, #1077] @ 0x435 │ │ │ │ b 367dd0 │ │ │ │ ldr r0, [pc, #72] @ 368008 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 367da0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r2, r4, r0, asr #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, r4, r8, lsr #27 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - ldrsbeq r6, [ip], #-139 @ 0xffffff75 @ │ │ │ │ + rsbseq r6, ip, fp, ror r9 │ │ │ │ addseq r2, r4, r4, asr #26 │ │ │ │ @ instruction: 0xfffffbc9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r2, r4, ip, lsr ip │ │ │ │ - rsbeq r7, r8, r8, lsr #26 │ │ │ │ + rsbeq r7, r8, r8, asr #27 │ │ │ │ andeq r1, r0, r8, lsl sp │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, r8, r4, asr #24 │ │ │ │ - rsbeq r7, r8, r4, asr #24 │ │ │ │ + rsbeq r7, r8, r4, ror #25 │ │ │ │ + rsbeq r7, r8, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #224] @ 368104 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -294613,25 +294613,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #208] @ 368108 │ │ │ │ ldr r1, [pc, #208] @ 36810c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #188] @ 368110 │ │ │ │ ldr r1, [pc, #188] @ 368114 │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #156] @ 368118 │ │ │ │ ldr r1, [pc, #156] @ 36811c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #896 @ 0x380 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ @@ -294641,67 +294641,67 @@ │ │ │ │ orr r3, r3, #32 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r1, [pc, #100] @ 368128 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [pc, #88] @ 36812c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #324 @ 0x144 │ │ │ │ strb r2, [r4, #67] @ 0x43 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, ip, r4, ror r9 │ │ │ │ - strdeq pc, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ - ldrsheq ip, [r0], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq fp, r7, r0, ror #29 │ │ │ │ - rsbeq r5, r7, r8, lsl #6 │ │ │ │ + rsbseq r6, ip, r4, lsl sl │ │ │ │ + @ instruction: 0x0066f790 │ │ │ │ + @ instruction: 0x0070cc9c │ │ │ │ + rsbeq fp, r7, r0, lsl #31 │ │ │ │ + rsbeq r5, r7, r8, lsr #7 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ streq r1, [r1, #-623] @ 0xfffffd91 │ │ │ │ - ldrdeq r7, [r8], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r7, r8, r0, ror ip │ │ │ │ addseq sp, r1, r0, lsl #22 │ │ │ │ andeq r0, r0, r4, lsl #15 │ │ │ │ addeq lr, r5, r4, lsr #31 │ │ │ │ ldr r2, [pc, #12] @ 368144 │ │ │ │ ldr r1, [pc, #12] @ 368148 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 759e40 │ │ │ │ - rsbeq r7, r8, r4, asr fp │ │ │ │ - rsbeq r7, r8, r4, lsl #23 │ │ │ │ + b 759ee8 │ │ │ │ + strdeq r7, [r8], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r7, r8, r4, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 368184 │ │ │ │ ldr r1, [pc, #32] @ 368188 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 36818c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ - rsbseq r6, ip, r0, lsr r8 │ │ │ │ - rsbeq r0, r8, r8, lsr r0 │ │ │ │ + ldrsbeq r6, [ip], #-128 @ 0xffffff80 @ │ │ │ │ + ldrdeq r0, [r8], #-8 @ │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 3681c8 │ │ │ │ ldr r1, [pc, #32] @ 3681cc │ │ │ │ @@ -294709,16 +294709,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 3681d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ - rsbseq r6, ip, ip, ror #15 │ │ │ │ - strdeq pc, [r7], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r6, ip, ip, lsl #17 │ │ │ │ + @ instruction: 0x00680094 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #1564] @ 368808 │ │ │ │ cmp r2, #253 @ 0xfd │ │ │ │ @@ -294837,15 +294837,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r5, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ b 368268 │ │ │ │ ldr r0, [pc, #1128] @ 36882c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [pc, #1092] @ 368818 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ b 368268 │ │ │ │ ldr r3, [pc, #1068] @ 368818 │ │ │ │ @@ -295040,22 +295040,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 368838 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 368270 │ │ │ │ ldr r1, [pc, #284] @ 36883c │ │ │ │ subs r7, r4, #1024 @ 0x400 │ │ │ │ sbc r2, r3, #0 │ │ │ │ cmp r1, r7 │ │ │ │ mov r1, #0 │ │ │ │ sbcs r2, r1, r2 │ │ │ │ @@ -295069,15 +295069,15 @@ │ │ │ │ ldr r7, [r0, #1112] @ 0x458 │ │ │ │ mov r5, r7 │ │ │ │ b 368268 │ │ │ │ ldr r0, [pc, #224] @ 368840 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 368270 │ │ │ │ ldr r2, [pc, #204] @ 368844 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 368748 │ │ │ │ ldr r2, [pc, #136] @ 368814 │ │ │ │ @@ -295092,64 +295092,64 @@ │ │ │ │ beq 3687f0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 368848 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r8] │ │ │ │ b 368748 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 36884c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r8] │ │ │ │ b 368748 │ │ │ │ addseq r2, r4, r4, lsr #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, r4, r4, lsl r9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r2, r4, r4, lsr #17 │ │ │ │ - rsbseq r6, ip, r0, asr #7 │ │ │ │ - rsbseq r6, ip, r6, lsl #8 │ │ │ │ - ldrsheq r6, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r7, r8, r0, asr #10 │ │ │ │ + rsbseq r6, ip, r0, ror #8 │ │ │ │ + rsbseq r6, ip, r6, lsr #9 │ │ │ │ + @ instruction: 0x007c6498 │ │ │ │ + rsbeq r7, r8, r0, ror #11 │ │ │ │ andeq r3, r0, r0, ror #23 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, r8, ip, lsl #12 │ │ │ │ + rsbeq r7, r8, ip, lsr #13 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strdeq r7, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ + @ instruction: 0x00687690 │ │ │ │ andeq r1, r0, r0, lsl #13 │ │ │ │ - strdeq r7, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r7, r8, r0, lsl #10 │ │ │ │ + @ instruction: 0x00687590 │ │ │ │ + rsbeq r7, r8, r0, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #248] @ 368960 │ │ │ │ ldr r2, [pc, #248] @ 368964 │ │ │ │ ldr r1, [pc, #248] @ 368968 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #160 @ 0xa0 │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #232] @ 36896c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [pc, #216] @ 368970 │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [r0, #2784] @ 0xae0 │ │ │ │ str r4, [r0, #2792] @ 0xae8 │ │ │ │ @@ -295195,17 +295195,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r6, ip, ip, lsr #2 │ │ │ │ - rsbeq r7, r8, r4 │ │ │ │ - strdeq r7, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r6, ip, ip, asr #3 │ │ │ │ + rsbeq r7, r8, r4, lsr #1 │ │ │ │ + @ instruction: 0x00687598 │ │ │ │ andeq r0, r0, r7, asr #16 │ │ │ │ ldreq r6, [r4, #-1842] @ 0xfffff8ce │ │ │ │ andeq r1, r0, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -295215,52 +295215,52 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #128] @ 368a3c │ │ │ │ ldr r2, [pc, #128] @ 368a40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #100] @ 368a44 │ │ │ │ mov r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r1, [pc, #80] @ 368a48 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [pc, #68] @ 368a4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #376 @ 0x178 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r6, ip, r4 │ │ │ │ - rsbeq lr, r6, r4, lsl #27 │ │ │ │ - @ instruction: 0x0070c294 │ │ │ │ + rsbseq r6, ip, r4, lsr #1 │ │ │ │ + rsbeq lr, r6, r4, lsr #28 │ │ │ │ + rsbseq ip, r0, r4, lsr r3 │ │ │ │ @ instruction: 0x0091d1f4 │ │ │ │ andeq r0, r0, r0, lsr #9 │ │ │ │ - rsbeq r7, r8, r4, lsr #7 │ │ │ │ + rsbeq r7, r8, r4, asr #8 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ addeq lr, r5, r4, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #248] @ 368b60 │ │ │ │ @@ -295269,15 +295269,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #172 @ 0xac │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #232] @ 368b6c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [pc, #212] @ 368b70 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [r0, #1792] @ 0x700 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ @@ -295323,17 +295323,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, ip, ip, lsr #30 │ │ │ │ - rsbeq r6, r8, r4, lsl #28 │ │ │ │ - rsbeq r7, r8, ip, lsl r3 │ │ │ │ + rsbseq r5, ip, ip, asr #31 │ │ │ │ + rsbeq r6, r8, r4, lsr #29 │ │ │ │ + strheq r7, [r8], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r0, r0, r1, ror #15 │ │ │ │ ldreq r6, [r4, #-1842] @ 0xfffff8ce │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #248] @ 368c84 │ │ │ │ @@ -295345,25 +295345,25 @@ │ │ │ │ add r3, r6, #160 @ 0xa0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #216] @ 368c90 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #208] @ 368c94 │ │ │ │ ldr r1, [pc, #208] @ 368c98 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r6, #44 @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r8, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r8, #2024] @ 0x7e8 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ bl 3666dc │ │ │ │ ldr r2, [r4, #1748] @ 0x6d4 │ │ │ │ ldr r3, [r8, #2024] @ 0x7e8 │ │ │ │ @@ -295374,15 +295374,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #128] @ 368ca0 │ │ │ │ add r3, r6, #188 @ 0xbc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -295396,21 +295396,21 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 43e2f0 │ │ │ │ - rsbseq r5, ip, ip, lsl #28 │ │ │ │ - rsbeq r6, r8, r4, ror #25 │ │ │ │ - ldrdeq r7, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r5, ip, ip, lsr #29 │ │ │ │ + rsbeq r6, r8, r4, lsl #27 │ │ │ │ + rsbeq r7, r8, r8, ror r2 │ │ │ │ andeq r0, r0, r7, asr #16 │ │ │ │ - rsbeq lr, r6, r0, ror #22 │ │ │ │ - rsbseq ip, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x0068719c │ │ │ │ + rsbeq lr, r6, r0, lsl #24 │ │ │ │ + rsbseq ip, r0, r0, lsl r1 │ │ │ │ + rsbeq r7, r8, ip, lsr r2 │ │ │ │ andeq r0, r0, r7, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #360] @ 368e24 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -295419,15 +295419,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #344] @ 368e28 │ │ │ │ ldr r2, [pc, #344] @ 368e2c │ │ │ │ ldr r3, [pc, #344] @ 368e30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #328] @ 368e34 │ │ │ │ ldr r3, [pc, #328] @ 368e38 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #324] @ 368e3c │ │ │ │ ldr r6, [pc, #324] @ 368e40 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -295436,95 +295436,95 @@ │ │ │ │ add r4, r0, #5120 @ 0x1400 │ │ │ │ ldr r0, [pc, #304] @ 368e44 │ │ │ │ add r9, r9, #40 @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ ldr r3, [pc, #280] @ 368e48 │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r8 │ │ │ │ - bl 759eb4 │ │ │ │ + bl 759f5c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #236] @ 368e4c │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ ldr r3, [pc, #224] @ 368e50 │ │ │ │ ldr r1, [pc, #224] @ 368e54 │ │ │ │ add r4, r4, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #200] @ 368e58 │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #2 │ │ │ │ mov r1, #196608 @ 0x30000 │ │ │ │ - bl 74d814 │ │ │ │ + bl 74d8bc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #136] @ 368e5c │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b9d8 │ │ │ │ + bl 74ba80 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #100] @ 368e60 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b9d8 │ │ │ │ + bl 74ba80 │ │ │ │ ldr r3, [pc, #88] @ 368e64 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 759eb4 │ │ │ │ - ldrsbeq r5, [ip], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r7, r8, r8, asr #1 │ │ │ │ - strheq r6, [r8], #-176 @ 0xffffff50 @ │ │ │ │ + b 759f5c │ │ │ │ + rsbseq r5, ip, ip, ror sp │ │ │ │ + rsbeq r7, r8, r8, ror #2 │ │ │ │ + rsbeq r6, r8, r0, asr ip │ │ │ │ andeq r0, r0, r1, ror #15 │ │ │ │ - rsbeq r2, ip, ip, ror #20 │ │ │ │ + rsbeq r2, ip, ip, lsl #22 │ │ │ │ andeq r2, r0, r8, lsr #16 │ │ │ │ - rsbeq lr, r6, r0, lsr sl │ │ │ │ - rsbseq fp, r0, r0, asr #30 │ │ │ │ - rsbeq r7, r8, r8, asr #1 │ │ │ │ - strheq r7, [r8], #-8 @ │ │ │ │ - @ instruction: 0x00687094 │ │ │ │ - strdeq r0, [r8], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r0, r8, r8, asr pc │ │ │ │ + ldrdeq lr, [r6], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq fp, r0, r0, ror #31 │ │ │ │ + rsbeq r7, r8, r8, ror #2 │ │ │ │ + rsbeq r7, r8, r8, asr r1 │ │ │ │ + rsbeq r7, r8, r4, lsr r1 │ │ │ │ + @ instruction: 0x0068109c │ │ │ │ + strdeq r0, [r8], #-248 @ 0xffffff08 @ │ │ │ │ muleq r0, r8, r4 │ │ │ │ - rsbeq r0, r8, r8, lsr #31 │ │ │ │ - rsbeq r2, r8, r8, ror #1 │ │ │ │ - rsbseq r6, r1, r4, lsl pc │ │ │ │ + rsbeq r1, r8, r8, asr #32 │ │ │ │ + rsbeq r2, r8, r8, lsl #3 │ │ │ │ + ldrheq r6, [r1], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr sl, [pc, #516] @ 369084 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr fp, [pc, #512] @ 369088 │ │ │ │ @@ -295537,27 +295537,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #480] @ 369094 │ │ │ │ mov r5, r0 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r8, [pc, #468] @ 369098 │ │ │ │ ldr r7, [pc, #468] @ 36909c │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, sl, #208 @ 0xd0 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r5 │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r5, #1032] @ 0x408 │ │ │ │ mov r9, r0 │ │ │ │ add r0, r4, #752 @ 0x2f0 │ │ │ │ bl 3666dc │ │ │ │ ldr r2, [r4, #756] @ 0x2f4 │ │ │ │ @@ -295569,15 +295569,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r2, [pc, #372] @ 3690a4 │ │ │ │ add r3, sl, #224 @ 0xe0 │ │ │ │ mov r1, fp │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -295592,82 +295592,82 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 338ea4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [pc, #260] @ 3690a8 │ │ │ │ add r4, r4, #5120 @ 0x1400 │ │ │ │ ldr fp, [r2, r3] │ │ │ │ add r4, r4, #16 │ │ │ │ mov r1, fp │ │ │ │ bl 33935c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #0 │ │ │ │ bl 338f28 │ │ │ │ mov r2, #262144 @ 0x40000 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 338e10 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, fp │ │ │ │ bl 339280 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #0 │ │ │ │ bl 338f28 │ │ │ │ mov r2, #196608 @ 0x30000 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r5, ip, r4, lsl fp │ │ │ │ - rsbeq r6, r8, ip, ror #19 │ │ │ │ + ldrheq r5, [ip], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r6, r8, ip, lsl #21 │ │ │ │ addseq r1, r4, r0, lsl #25 │ │ │ │ - rsbeq r6, r8, r0, lsl #30 │ │ │ │ + rsbeq r6, r8, r0, lsr #31 │ │ │ │ andeq r0, r0, r1, ror #15 │ │ │ │ - rsbeq pc, r7, r8, asr #7 │ │ │ │ - ldrdeq pc, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ - @ instruction: 0x00686e90 │ │ │ │ + rsbeq pc, r7, r8, ror #8 │ │ │ │ + rsbeq pc, r7, ip, ror r4 @ │ │ │ │ + rsbeq r6, r8, r0, lsr pc │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #1948] @ 369860 │ │ │ │ @@ -295772,22 +295772,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1544] @ 369888 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 36910c │ │ │ │ ldr r3, [pc, #1532] @ 36988c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r4, #64 @ 0x40 │ │ │ │ bhi 36913c │ │ │ │ add r3, r3, r4 │ │ │ │ ldrsh r3, [r3, r4] │ │ │ │ @@ -295829,15 +295829,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ asr r1, r1, #31 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ bic r1, r1, #-67108864 @ 0xfc000000 │ │ │ │ bic r1, r1, #15 │ │ │ │ add r2, r1, r2 │ │ │ │ - bl 70d168 │ │ │ │ + bl 70d210 │ │ │ │ str r7, [r4, #140] @ 0x8c │ │ │ │ b 369150 │ │ │ │ add r4, r6, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, #136] @ 0x88 │ │ │ │ bic r7, r7, #1879048207 @ 0x7000000f │ │ │ │ mov r3, #0 │ │ │ │ cmp r3, r3 │ │ │ │ @@ -295867,15 +295867,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ asr r1, r1, #31 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ bic r2, r2, #-67108864 @ 0xfc000000 │ │ │ │ bic r2, r2, #15 │ │ │ │ add r2, r2, ip │ │ │ │ - bl 70d168 │ │ │ │ + bl 70d210 │ │ │ │ str r7, [r4, #136] @ 0x88 │ │ │ │ b 369150 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ str r7, [r6, #144] @ 0x90 │ │ │ │ b 369150 │ │ │ │ ldr r2, [pc, #1176] @ 369898 │ │ │ │ ldr r3, [pc, #1120] @ 369864 │ │ │ │ @@ -295890,15 +295890,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #76] @ 0x4c │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ bic r7, r7, #-268435456 @ 0xf0000000 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ bic r7, r7, #61440 @ 0xf000 │ │ │ │ str r7, [r6, #128] @ 0x80 │ │ │ │ b 369150 │ │ │ │ bic r7, r7, #-16777216 @ 0xff000000 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ @@ -296007,15 +296007,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ asr r1, r1, #31 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #160] @ 0xa0 │ │ │ │ bic r1, r1, #-67108864 @ 0xfc000000 │ │ │ │ bic r1, r1, #15 │ │ │ │ add r2, r1, r2 │ │ │ │ - bl 70d168 │ │ │ │ + bl 70d210 │ │ │ │ str r7, [r4, #188] @ 0xbc │ │ │ │ b 369150 │ │ │ │ add r4, r6, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, #184] @ 0xb8 │ │ │ │ bic r7, r7, #1879048207 @ 0x7000000f │ │ │ │ mov r3, #0 │ │ │ │ cmp r3, r3 │ │ │ │ @@ -296045,15 +296045,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ asr r1, r1, #31 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r4, #160] @ 0xa0 │ │ │ │ bic r2, r2, #-67108864 @ 0xfc000000 │ │ │ │ bic r2, r2, #15 │ │ │ │ add r2, r2, ip │ │ │ │ - bl 70d168 │ │ │ │ + bl 70d210 │ │ │ │ str r7, [r4, #184] @ 0xb8 │ │ │ │ b 369150 │ │ │ │ ldr r3, [pc, #488] @ 3698a4 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ and r3, r3, r7 │ │ │ │ str r3, [r6, #180] @ 0xb4 │ │ │ │ b 369150 │ │ │ │ @@ -296085,15 +296085,15 @@ │ │ │ │ ldr r3, [pc, #316] @ 369870 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 369544 │ │ │ │ ldr r0, [pc, #352] @ 3698a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 369544 │ │ │ │ bic r7, r7, #-16777216 @ 0xff000000 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ bic r7, r7, #16515072 @ 0xfc0000 │ │ │ │ str r7, [r6, #156] @ 0x9c │ │ │ │ b 369150 │ │ │ │ ldr r2, [pc, #320] @ 3698ac │ │ │ │ @@ -296111,15 +296111,15 @@ │ │ │ │ str r7, [fp, #1112] @ 0x458 │ │ │ │ strb r3, [r6, #1032] @ 0x408 │ │ │ │ b 369150 │ │ │ │ ldr r0, [pc, #264] @ 3698b0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 36910c │ │ │ │ ldr r3, [pc, #244] @ 3698b4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36978c │ │ │ │ ldr r3, [pc, #156] @ 369870 │ │ │ │ @@ -296134,60 +296134,60 @@ │ │ │ │ beq 369848 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3698b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 36978c │ │ │ │ ldr r0, [pc, #128] @ 3698bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 369544 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ 3698c0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 36978c │ │ │ │ addseq r1, r4, r8, asr sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, r4, r0, asr #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r1, r4, r4, asr #19 │ │ │ │ - rsbseq r5, ip, sl, ror #11 │ │ │ │ - rsbseq r5, ip, r0, lsr r6 │ │ │ │ + rsbseq r5, ip, sl, lsl #13 │ │ │ │ + ldrsbeq r5, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ muleq r0, r4, r3 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, r8, r4, lsl #23 │ │ │ │ - rsbseq r5, ip, r6, lsr #11 │ │ │ │ + rsbeq r6, r8, r4, lsr #24 │ │ │ │ + rsbseq r5, ip, r6, asr #12 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ addseq r1, r4, ip, lsl r7 │ │ │ │ - strdeq r6, [r8], #-160 @ 0xffffff60 @ │ │ │ │ + @ instruction: 0x00686b90 │ │ │ │ strdeq r7, [r3], -pc @ │ │ │ │ @ instruction: 0x003f0fff │ │ │ │ - rsbeq r6, r8, r8, asr #14 │ │ │ │ + rsbeq r6, r8, r8, ror #15 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x00686690 │ │ │ │ + rsbeq r6, r8, r0, lsr r7 │ │ │ │ andeq r4, r0, r4, asr #12 │ │ │ │ - rsbeq r6, r8, r8, lsl #13 │ │ │ │ - rsbeq r6, r8, ip, lsr #12 │ │ │ │ - @ instruction: 0x00686694 │ │ │ │ + rsbeq r6, r8, r8, lsr #14 │ │ │ │ + rsbeq r6, r8, ip, asr #13 │ │ │ │ + rsbeq r6, r8, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr ip, [pc, #3476] @ 36a670 │ │ │ │ ldr r1, [pc, #3476] @ 36a674 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -296259,23 +296259,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3184] @ 36a690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 369928 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r4, r3, #4096 @ 0x1000 │ │ │ │ str r6, [r4, #200] @ 0xc8 │ │ │ │ b 369948 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r4, r3, #4096 @ 0x1000 │ │ │ │ @@ -296400,20 +296400,20 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #184] @ 0xb8 │ │ │ │ str sl, [sp, #188] @ 0xbc │ │ │ │ add sp, sp, #148 @ 0x94 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r0, [pc, #2656] @ 36a6a0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 369928 │ │ │ │ ldr r1, [r8, #128] @ 0x80 │ │ │ │ ldr r2, [r8, #120] @ 0x78 │ │ │ │ and r1, r1, r0 │ │ │ │ and r2, r2, r0 │ │ │ │ add r1, r1, #1 │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -296424,15 +296424,15 @@ │ │ │ │ ldr r3, [pc, #2656] @ 36a6e0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 369ad8 │ │ │ │ ldr r0, [pc, #2576] @ 36a6a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ad8 │ │ │ │ ldr ip, [r8, #216] @ 0xd8 │ │ │ │ ldr r0, [pc, #2556] @ 36a6a8 │ │ │ │ ands lr, r0, ip, lsr #16 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ beq 369dcc │ │ │ │ @@ -296499,50 +296499,50 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 369ad8 │ │ │ │ ldr r0, [pc, #2296] @ 36a6b4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ad8 │ │ │ │ ldr r3, [pc, #2316] @ 36a6e0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369ad8 │ │ │ │ ldr r0, [pc, #2256] @ 36a6b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ad8 │ │ │ │ ldr r3, [pc, #2276] @ 36a6e0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369ad8 │ │ │ │ ldr r0, [pc, #2220] @ 36a6bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ad8 │ │ │ │ ldr r3, [pc, #2236] @ 36a6e0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369ad8 │ │ │ │ ldr r0, [pc, #2184] @ 36a6c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ad8 │ │ │ │ ldr r0, [pc, #2168] @ 36a6c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ad8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #2116] @ 36a6a8 │ │ │ │ ands r0, ip, r3 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ beq 36a34c │ │ │ │ @@ -296861,15 +296861,15 @@ │ │ │ │ ldr r3, [pc, #908] @ 36a6e0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369ad8 │ │ │ │ ldr r0, [pc, #872] @ 36a6d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ad8 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mla r3, r2, r3, r4 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ @@ -296900,15 +296900,15 @@ │ │ │ │ ldr r3, [pc, #752] @ 36a6e0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369ad8 │ │ │ │ ldr r0, [pc, #724] @ 36a6d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ad8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -296927,15 +296927,15 @@ │ │ │ │ beq 36a1e8 │ │ │ │ b 36a0a8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, r0, #16 │ │ │ │ stm sp, {r1, r3} │ │ │ │ - bl 70d168 │ │ │ │ + bl 70d210 │ │ │ │ b 36a110 │ │ │ │ cmp r2, #238 @ 0xee │ │ │ │ movne ip, #0 │ │ │ │ andeq ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ beq 36a6fc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -297060,44 +297060,44 @@ │ │ │ │ strb r3, [fp, r6] │ │ │ │ b 36a590 │ │ │ │ addseq r1, r4, r0, asr #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, r4, ip, lsl r2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r1, r4, ip, asr #3 │ │ │ │ - rsbseq r4, ip, r8, lsr #30 │ │ │ │ + rsbseq r4, ip, r8, asr #31 │ │ │ │ andeq r2, r0, r4, asr #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, r8, r8, asr r5 │ │ │ │ + strdeq r6, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ addseq r0, r4, r4, lsr #30 │ │ │ │ - strdeq r6, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r6, r8, ip, ror #6 │ │ │ │ - rsbeq r6, r8, r8, asr #6 │ │ │ │ + @ instruction: 0x0068659c │ │ │ │ + rsbeq r6, r8, ip, lsl #8 │ │ │ │ + rsbeq r6, r8, r8, ror #7 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq r4, ip, r0, ror ip │ │ │ │ - rsbeq r6, r8, r0, lsr r3 │ │ │ │ - rsbeq r6, r8, r8, asr #4 │ │ │ │ - rsbeq r6, r8, r8, asr r2 │ │ │ │ - rsbeq r6, r8, r4, lsl r2 │ │ │ │ - strheq r6, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r4, ip, r2, ror #19 │ │ │ │ - rsbseq r4, ip, lr, lsr r7 │ │ │ │ - rsbeq r5, r8, r4, lsr #26 │ │ │ │ - rsbseq r4, ip, r6, asr #11 │ │ │ │ - rsbeq r5, r8, r0, lsr #25 │ │ │ │ - ldrheq r4, [ip], #-78 @ 0xffffffb2 @ │ │ │ │ + rsbseq r4, ip, r0, lsl sp │ │ │ │ + ldrdeq r6, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r6, r8, r8, ror #5 │ │ │ │ + strdeq r6, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ + strheq r6, [r8], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r6, r8, ip, asr r2 │ │ │ │ + rsbseq r4, ip, r2, lsl #21 │ │ │ │ + ldrsbeq r4, [ip], #-126 @ 0xffffff82 @ │ │ │ │ + rsbeq r5, r8, r4, asr #27 │ │ │ │ + rsbseq r4, ip, r6, ror #12 │ │ │ │ + rsbeq r5, r8, r0, asr #26 │ │ │ │ + rsbseq r4, ip, lr, asr r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ strheq r2, [r1], r4 @ │ │ │ │ adceq r2, r1, r0, lsr r0 │ │ │ │ - rsbseq r3, ip, r2, ror #27 │ │ │ │ - rsbeq r5, r8, r4, asr r3 │ │ │ │ - strheq r5, [r8], #-68 @ 0xffffffbc @ │ │ │ │ - ldrheq r4, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r3, ip, r2, lsl #29 │ │ │ │ + strdeq r5, [r8], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r5, r8, r4, asr r5 │ │ │ │ + rsbseq r4, r1, r8, asr r3 │ │ │ │ cmp r3, #0 │ │ │ │ lsr r6, r6, #14 │ │ │ │ beq 36abec │ │ │ │ cmp r2, #12 │ │ │ │ moveq r1, r6 │ │ │ │ orrne r1, r6, #1 │ │ │ │ tst r1, #1 │ │ │ │ @@ -297416,15 +297416,15 @@ │ │ │ │ tst r6, #1 │ │ │ │ rsb r1, r3, #3 │ │ │ │ beq 36ade4 │ │ │ │ ldr r3, [pc, #-1308] @ 36a6f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [pc, #-1312] @ 36a6f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 36a730 │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r3 │ │ │ │ bl 24962c │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r0 │ │ │ │ @@ -297601,15 +297601,15 @@ │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ str r2, [r4, #2212] @ 0x8a4 │ │ │ │ beq 36af70 │ │ │ │ mov r1, r3 │ │ │ │ smull r2, r3, ip, r1 │ │ │ │ add r1, pc, #160 @ 0xa0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ ldr r2, [pc, #168] @ 36afac │ │ │ │ add r8, r8, sl │ │ │ │ ldr r3, [pc, #152] @ 36afa4 │ │ │ │ add r6, r6, #1 │ │ │ │ add r5, r5, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, r9 │ │ │ │ @@ -297633,27 +297633,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and r1, r1, #1 │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 9d4e08 │ │ │ │ + bl 9d4eb0 │ │ │ │ mov r2, r0 │ │ │ │ asr r3, r0, #31 │ │ │ │ add r1, pc, #12 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ b 36aefc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ blcc fea1d7a0 <__bss_end__@@Base+0xfdc6ae70> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addseq pc, r3, r0, lsl sp @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r3, ip, r0, lsl #26 │ │ │ │ + rsbseq r3, ip, r0, lsr #27 │ │ │ │ addseq pc, r3, ip, lsl #24 │ │ │ │ ldrb r0, [r0, #1424] @ 0x590 │ │ │ │ eor r0, r0, #9 │ │ │ │ bx lr │ │ │ │ add r0, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ @@ -298222,22 +298222,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 36b9fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 36b7fc │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #1160] @ 0x488 │ │ │ │ @@ -298298,28 +298298,28 @@ │ │ │ │ b 36b7e8 │ │ │ │ ldrb r7, [r4, #1425] @ 0x591 │ │ │ │ b 36b7e8 │ │ │ │ ldr r0, [pc, #60] @ 36ba00 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 36b7fc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r3, r4, lsr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r3, r8, lsl #7 │ │ │ │ - ldrsbeq r3, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r3, ip, r0, ror r3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq pc, r3, r8, lsl r3 @ │ │ │ │ andeq r3, r0, r4, ror #11 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, r8, r4, asr sp │ │ │ │ - rsbeq r4, r8, r8, ror ip │ │ │ │ + strdeq r4, [r8], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r4, r8, r8, lsl sp │ │ │ │ │ │ │ │ 0036ba04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #368] @ 36bb8c │ │ │ │ @@ -298396,41 +298396,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 36bbb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 36baa0 │ │ │ │ ldr r0, [pc, #60] @ 36bbb4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 36baa0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldrsheq pc, [r3], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r3, r4, ror #1 │ │ │ │ - rsbseq r3, ip, r0, asr #1 │ │ │ │ + rsbseq r3, ip, r0, ror #2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq pc, r3, r4, ror r0 @ │ │ │ │ andeq r4, r0, r4, asr #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, r8, r0, lsl #22 │ │ │ │ - rsbeq r4, r8, ip, lsl fp │ │ │ │ + rsbeq r4, r8, r0, lsr #23 │ │ │ │ + strheq r4, [r8], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -298458,17 +298458,17 @@ │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #15 │ │ │ │ bne 36bc08 │ │ │ │ ldrb r3, [r4, #373] @ 0x175 │ │ │ │ b 36bc68 │ │ │ │ add r6, r4, #200 @ 0xc8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 70e674 │ │ │ │ + bl 70e71c │ │ │ │ mov r0, r6 │ │ │ │ - bl 75417c │ │ │ │ + bl 754224 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #15 │ │ │ │ strb r2, [r4, #196] @ 0xc4 │ │ │ │ str r3, [r4, #2368] @ 0x940 │ │ │ │ b 36bbe8 │ │ │ │ ldrb r3, [r4, #629] @ 0x275 │ │ │ │ tst r3, #8 │ │ │ │ @@ -298493,30 +298493,30 @@ │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ cmp r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ sbcs r2, r2, r3 │ │ │ │ bcc 36bdb0 │ │ │ │ add fp, r4, #8 │ │ │ │ mov r0, fp │ │ │ │ - bl 70813c │ │ │ │ + bl 7081e4 │ │ │ │ ldr r2, [pc, #248] @ 36bdd4 │ │ │ │ add sl, r4, #200 @ 0xc8 │ │ │ │ mov r3, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 707e14 │ │ │ │ + bl 707ebc │ │ │ │ mov r1, #2 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [r4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 70e668 │ │ │ │ + bl 70e710 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -298558,18 +298558,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 36bde0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #177 @ 0xb1 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbeq r4, r8, ip, lsl #20 │ │ │ │ - rsbseq r2, ip, r4, ror sp │ │ │ │ - strdeq r4, [r8], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r4, r8, r8, lsl #18 │ │ │ │ + rsbeq r4, r8, ip, lsr #21 │ │ │ │ + rsbseq r2, ip, r4, lsl lr │ │ │ │ + @ instruction: 0x00684998 │ │ │ │ + rsbeq r4, r8, r8, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r2, [r4, #2212] @ 0x8a4 │ │ │ │ @@ -298580,22 +298580,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #2208 @ 0x8a0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldrd r2, [r6, #-8] │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ ldrd r2, [r6] │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ ldr r1, [r4, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d5028 │ │ │ │ + bl 9d50d0 │ │ │ │ ldr r3, [r4, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt 36be80 │ │ │ │ ldr r3, [r4, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ blt 36be80 │ │ │ │ orr r0, r5, #9 │ │ │ │ @@ -298923,15 +298923,15 @@ │ │ │ │ bgt 36c1e8 │ │ │ │ b 36c31c │ │ │ │ mov r0, #0 │ │ │ │ b 36c320 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r3, r0, lsl #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, ip, ip, ror #18 │ │ │ │ + rsbseq r2, ip, ip, lsl #20 │ │ │ │ adceq r0, r2, r0, asr #14 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ @ instruction: 0x0093e7f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -298967,15 +298967,15 @@ │ │ │ │ bls 36c50c │ │ │ │ mul r7, r6, r7 │ │ │ │ strh r3, [r5, #2] │ │ │ │ ldr r9, [r4, #184] @ 0xb8 │ │ │ │ lsr r7, r7, #3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ ldrh r3, [r8, #10] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #1 │ │ │ │ strheq r2, [r8, #10] │ │ │ │ beq 36c460 │ │ │ │ ldr r2, [pc, #244] @ 36c54c │ │ │ │ cmp r3, r2 │ │ │ │ @@ -299279,44 +299279,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 36c980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 36c738 │ │ │ │ ldr r0, [pc, #68] @ 36c984 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 36c738 │ │ │ │ addseq lr, r3, r0, ror r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq lr, r3, r8, asr #8 │ │ │ │ addseq lr, r3, r8, lsr r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r2, ip, fp, ror r3 │ │ │ │ + rsbseq r2, ip, fp, lsl r4 │ │ │ │ umullseq lr, r3, ip, r3 │ │ │ │ addseq lr, r3, r0, asr #6 │ │ │ │ addseq lr, r3, ip, lsl #5 │ │ │ │ andeq r3, r0, r8, lsr #30 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r3, [r8], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r3, r8, ip, ror #27 │ │ │ │ + rsbeq r3, r8, r0, ror lr │ │ │ │ + rsbeq r3, r8, ip, lsl #29 │ │ │ │ add r3, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r3, [r3, #14] │ │ │ │ tst r3, #1 │ │ │ │ beq 36c9d8 │ │ │ │ ldr r3, [r0, #2320] @ 0x910 │ │ │ │ str r3, [r1] │ │ │ │ ldr r3, [r0, #2316] @ 0x90c │ │ │ │ @@ -299385,15 +299385,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 24a67c │ │ │ │ - bl 717150 │ │ │ │ + bl 7171f8 │ │ │ │ ldrb r3, [r4, #1138] @ 0x472 │ │ │ │ ldr r2, [r4, #2344] @ 0x928 │ │ │ │ tst r3, #32 │ │ │ │ ldr r1, [r4, #2380] @ 0x94c │ │ │ │ bne 36cc10 │ │ │ │ cmp r2, #2 │ │ │ │ beq 36cc7c │ │ │ │ @@ -299537,15 +299537,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d4e08 │ │ │ │ + bl 9d4eb0 │ │ │ │ smulbb r6, fp, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r6, #16000 @ 0x3e80 │ │ │ │ ble 36cd74 │ │ │ │ cmp sl, #0 │ │ │ │ beq 36cbd0 │ │ │ │ ldr r3, [pc, #828] @ 36d078 │ │ │ │ @@ -299715,32 +299715,32 @@ │ │ │ │ strne r3, [r1] │ │ │ │ cmp r6, ip │ │ │ │ bne 36cf94 │ │ │ │ cmp r5, r0 │ │ │ │ blt 36cbd0 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d4e08 │ │ │ │ + bl 9d4eb0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r4, #2328] @ 0x918 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d4e08 │ │ │ │ + bl 9d4eb0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add ip, r0, #1 │ │ │ │ sub ip, ip, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 2a07d4 │ │ │ │ b 36cbd0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9d5028 │ │ │ │ + bl 9d50d0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2a072c │ │ │ │ b 36ce58 │ │ │ │ ldrb r3, [r4, #2376] @ 0x948 │ │ │ │ cmp r3, r8 │ │ │ │ bne 36cd8c │ │ │ │ @@ -299749,19 +299749,19 @@ │ │ │ │ bne 36cd8c │ │ │ │ cmp sl, #0 │ │ │ │ beq 36cddc │ │ │ │ b 36cdd0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umullseq lr, r3, ip, r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00683c94 │ │ │ │ + rsbeq r3, r8, r4, lsr sp │ │ │ │ eoreq r0, r0, r0, lsl #2 │ │ │ │ addseq sp, r3, r4, asr #30 │ │ │ │ - rsbeq r3, r8, r4, lsl fp │ │ │ │ - rsbeq r3, r8, r4, lsl sl │ │ │ │ + strheq r3, [r8], #-180 @ 0xffffff4c @ │ │ │ │ + strheq r3, [r8], #-164 @ 0xffffff5c @ │ │ │ │ @ instruction: 0xff0007ff │ │ │ │ │ │ │ │ 0036d080 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -299998,22 +299998,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 36d524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 36d0f0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 36d180 │ │ │ │ bne 36d11c │ │ │ │ ldrb r3, [r5, #1172] @ 0x494 │ │ │ │ and r2, r6, #16 │ │ │ │ bic r3, r3, #16 │ │ │ │ @@ -300036,35 +300036,35 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36c550 │ │ │ │ ldr r0, [pc, #88] @ 36d52c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 36d0f0 │ │ │ │ addseq sp, r3, r8, ror sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, r3, r4, ror #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r1, ip, r9, asr #19 │ │ │ │ + rsbseq r1, ip, r9, ror #20 │ │ │ │ @ instruction: 0x0093d9f8 │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ addseq sp, r3, ip, asr r9 │ │ │ │ - rsbseq r1, ip, r8, lsr #18 │ │ │ │ + rsbseq r1, ip, r8, asr #19 │ │ │ │ @ instruction: 0x0093d8dc │ │ │ │ - rsbseq r1, ip, ip, asr r8 │ │ │ │ + ldrsheq r1, [ip], #-140 @ 0xffffff74 @ │ │ │ │ addseq sp, r3, r8, ror #16 │ │ │ │ - rsbseq r1, ip, r4, asr r8 │ │ │ │ + ldrsheq r1, [ip], #-132 @ 0xffffff7c @ │ │ │ │ andeq r1, r0, ip, ror r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r8, r0, lsr r3 │ │ │ │ + ldrdeq r3, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ addseq sp, r3, ip, ror r6 │ │ │ │ - rsbeq r3, r8, r8, ror #5 │ │ │ │ + rsbeq r3, r8, r8, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #200] @ 36d614 │ │ │ │ mov r5, r2 │ │ │ │ @@ -300305,15 +300305,15 @@ │ │ │ │ bgt 36d788 │ │ │ │ b 36d8a4 │ │ │ │ mov r0, #0 │ │ │ │ b 36d8a8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq sp, r3, r0, ror #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, ip, ip, asr #7 │ │ │ │ + rsbseq r1, ip, ip, ror #8 │ │ │ │ adceq pc, r1, r8, lsr #3 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq sp, r3, ip, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -300432,15 +300432,15 @@ │ │ │ │ bgt 36d98c │ │ │ │ b 36daa0 │ │ │ │ mov r0, #0 │ │ │ │ b 36daa4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0093d1dc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, ip, r8, asr #3 │ │ │ │ + rsbseq r1, ip, r8, ror #4 │ │ │ │ umlaleq lr, r1, ip, pc @ │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq sp, r3, r0, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -300569,15 +300569,15 @@ │ │ │ │ bgt 36db88 │ │ │ │ b 36dcc4 │ │ │ │ mov r0, #0 │ │ │ │ b 36dcc8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq ip, r3, r0, ror #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r0, ip, ip, asr #31 │ │ │ │ + rsbseq r1, ip, ip, rrx │ │ │ │ adceq lr, r1, r8, lsr #27 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq ip, r3, ip, asr #28 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #332] @ 36de98 │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ @@ -300676,15 +300676,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #2328] @ 0x918 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ bl 2a22b4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 717150 │ │ │ │ + bl 7171f8 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 248dc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 248dc8 │ │ │ │ lsr r4, r4, #24 │ │ │ │ lsr r3, r0, #22 │ │ │ │ @@ -300771,15 +300771,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ bne 36e630 │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2a22b4 │ │ │ │ add r9, r6, #2288 @ 0x8f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldrh r3, [r9, #14] │ │ │ │ tst r3, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldrbne r1, [r6, #628] @ 0x274 │ │ │ │ ldrbeq r1, [r6, #372] @ 0x174 │ │ │ │ mov r7, r0 │ │ │ │ lsl r3, r1, #1 │ │ │ │ @@ -300843,15 +300843,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 9d4e08 │ │ │ │ + bl 9d4eb0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ smulbb r3, r2, r0 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #1 │ │ │ │ ble 36dfe8 │ │ │ │ cmp r3, #16000 @ 0x3e80 │ │ │ │ bgt 36dfe8 │ │ │ │ @@ -300930,15 +300930,15 @@ │ │ │ │ str r2, [r6, #2416] @ 0x970 │ │ │ │ strb r0, [r6, #2402] @ 0x962 │ │ │ │ strb r1, [r6, #2403] @ 0x963 │ │ │ │ ldr r2, [pc, #2996] @ 36ee80 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ ldr r2, [r6, #2408] @ 0x968 │ │ │ │ cmp r0, r2 │ │ │ │ ldr r2, [r6, #2412] @ 0x96c │ │ │ │ sbcs r2, r1, r2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r2, r2, r5, lsl #2 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -301071,31 +301071,31 @@ │ │ │ │ add r6, r6, r3 │ │ │ │ add r9, r9, #4 │ │ │ │ bge 36df54 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ b 36e37c │ │ │ │ mov r0, #1 │ │ │ │ str r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #2412] @ 36ee80 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ add r5, r6, #2416 @ 0x970 │ │ │ │ cmp r4, #0 │ │ │ │ strd r0, [r5, #-8] │ │ │ │ bne 36e630 │ │ │ │ mov sl, #1 │ │ │ │ b 36e044 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r6, #2344] @ 0x928 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #2360] @ 36ee80 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ add r4, r6, #2416 @ 0x970 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2a22b4 │ │ │ │ ldr r5, [r6, #2388] @ 0x954 │ │ │ │ cmp r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -301580,23 +301580,23 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [r6, #184] @ 0xb8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ sub r3, r3, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ - bl 70d798 │ │ │ │ + bl 70d840 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 70d798 │ │ │ │ + bl 70d840 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ orr r1, r3, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ cmp r4, #2048 @ 0x800 │ │ │ │ bge 36ed50 │ │ │ │ asr r3, r4, #5 │ │ │ │ add r3, r3, #608 @ 0x260 │ │ │ │ @@ -301671,34 +301671,34 @@ │ │ │ │ sub r3, r9, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 70d6b4 │ │ │ │ + bl 70d75c │ │ │ │ str r0, [sp, #32] │ │ │ │ b 36eb4c │ │ │ │ addseq ip, r3, r8, ror #24 │ │ │ │ @ instruction: 0x0093cbf4 │ │ │ │ addseq ip, r3, ip, lsr #22 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addseq ip, r3, r8, lsl r5 │ │ │ │ - rsbseq r0, ip, r6, lsl r4 │ │ │ │ - rsbseq r0, ip, r0, asr #5 │ │ │ │ + ldrheq r0, [ip], #-70 @ 0xffffffba @ │ │ │ │ + rsbseq r0, ip, r0, ror #6 │ │ │ │ ldrdeq r8, [r5], ip │ │ │ │ addeq r8, r5, r0, asr #9 │ │ │ │ @ instruction: 0x0093bbd8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ - rsbseq pc, fp, r4, lsl fp @ │ │ │ │ - ldrheq pc, [fp], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq pc, fp, r4, ror #18 │ │ │ │ - rsbeq r1, r8, r8, ror #9 │ │ │ │ - rsbeq r1, r8, r4, lsl r6 │ │ │ │ + ldrheq pc, [fp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq pc, fp, r4, asr sl @ │ │ │ │ + rsbseq pc, fp, r4, lsl #20 │ │ │ │ + rsbeq r1, r8, r8, lsl #11 │ │ │ │ + strheq r1, [r8], #-100 @ 0xffffff9c @ │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2356] @ 0x934 │ │ │ │ ldr r0, [r5] │ │ │ │ lsl r3, r3, #2 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 248918 │ │ │ │ mov r7, #1 │ │ │ │ @@ -301710,15 +301710,15 @@ │ │ │ │ b 36eb4c │ │ │ │ sub r9, r9, r2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 70d798 │ │ │ │ + bl 70d840 │ │ │ │ mov r1, r0 │ │ │ │ b 36ed2c │ │ │ │ cmp r8, #0 │ │ │ │ blt 36ef34 │ │ │ │ sub r4, r4, r8 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -302027,15 +302027,15 @@ │ │ │ │ mvn r0, r0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq pc, fp, ip, lsl #15 │ │ │ │ + rsbseq pc, fp, ip, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 36f20c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -302152,15 +302152,15 @@ │ │ │ │ eor ip, ip, lr │ │ │ │ and ip, ip, r4 │ │ │ │ eor ip, ip, lr │ │ │ │ str ip, [r5, r1, lsl #2] │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70d168 │ │ │ │ + bl 70d210 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -302220,29 +302220,29 @@ │ │ │ │ ldr r1, [r0, #2368] @ 0x940 │ │ │ │ mov r5, #0 │ │ │ │ orr r1, r1, r4 │ │ │ │ mov r4, #1 │ │ │ │ str r1, [r0, #2368] @ 0x940 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70d168 │ │ │ │ + bl 70d210 │ │ │ │ b 36f5d8 │ │ │ │ ldr lr, [pc, #40] @ 36f71c │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add lr, pc, lr │ │ │ │ and r5, r5, #15 │ │ │ │ add lr, lr, r5, lsl #2 │ │ │ │ ldr r6, [lr, #56] @ 0x38 │ │ │ │ ldrb r5, [r0, #885] @ 0x375 │ │ │ │ ldrb lr, [r0, #890] @ 0x37a │ │ │ │ b 36f55c │ │ │ │ - rsbseq pc, fp, r8, lsl #12 │ │ │ │ - rsbseq pc, fp, r8, lsl #11 │ │ │ │ - rsbseq pc, fp, r0, lsr #9 │ │ │ │ - rsbseq pc, fp, ip, lsr r4 @ │ │ │ │ + rsbseq pc, fp, r8, lsr #13 │ │ │ │ + rsbseq pc, fp, r8, lsr #12 │ │ │ │ + rsbseq pc, fp, r0, asr #10 │ │ │ │ + ldrsbeq pc, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ b 36f418 │ │ │ │ │ │ │ │ 0036f724 : │ │ │ │ cmp r1, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ @@ -302270,21 +302270,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 0036f790 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 70d088 │ │ │ │ + b 70d130 │ │ │ │ │ │ │ │ 0036f7a0 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 70d088 │ │ │ │ + b 70d130 │ │ │ │ │ │ │ │ 0036f7b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -302502,41 +302502,41 @@ │ │ │ │ streq r2, [r4, #184] @ 0xb8 │ │ │ │ strb r3, [r9, #2240] @ 0x8c0 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 36fb34 │ │ │ │ ldr r0, [pc, #504] @ 36fd1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 719008 │ │ │ │ + bl 7190b0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 36fcd4 │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 36fd20 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r8, r4, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 707788 │ │ │ │ + bl 707830 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 36fc58 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 36fca0 │ │ │ │ mov r0, r8 │ │ │ │ bl 58e3f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9c8864 │ │ │ │ + bl 9c890c │ │ │ │ mov r0, r8 │ │ │ │ - bl 70dac8 │ │ │ │ + bl 70db70 │ │ │ │ ldr r3, [pc, #396] @ 36fd24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #2420] @ 0x974 │ │ │ │ ldr r3, [pc, #384] @ 36fd28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ @@ -302550,23 +302550,23 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36fc84 │ │ │ │ cmp r3, #1 │ │ │ │ beq 36fc68 │ │ │ │ - bl 701580 │ │ │ │ + bl 701628 │ │ │ │ add r4, r4, #2416 @ 0x970 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r0, #255 @ 0xff │ │ │ │ orr r3, r3, r3, lsl #8 │ │ │ │ mov r0, r8 │ │ │ │ strh r3, [r4, #10] │ │ │ │ - bl 70d088 │ │ │ │ + bl 70d130 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #292] @ 36fd38 │ │ │ │ ldr r3, [pc, #248] @ 36fd10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -302580,15 +302580,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r3, #1 │ │ │ │ b 36fae8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ mov r0, #0 │ │ │ │ b 36fc0c │ │ │ │ ldr r2, [pc, #204] @ 36fd3c │ │ │ │ ldr r3, [pc, #204] @ 36fd40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #2192] @ 0x890 │ │ │ │ @@ -302607,79 +302607,79 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r0 │ │ │ │ b 36fb78 │ │ │ │ ldr r3, [pc, #124] @ 36fd58 │ │ │ │ ldr ip, [pc, #124] @ 36fd5c │ │ │ │ ldr r1, [pc, #124] @ 36fd60 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 36fd64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 36fc60 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ adceq ip, r1, ip, lsl #31 │ │ │ │ addseq fp, r3, ip, ror #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, r3, r8, lsr r1 │ │ │ │ adceq ip, r1, r8, ror #29 │ │ │ │ - ldrdeq r0, [r8], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r0, r8, r8, lsr #25 │ │ │ │ + rsbeq r0, r8, r8, ror sp │ │ │ │ + rsbeq r0, r8, r8, asr #26 │ │ │ │ addeq r7, r5, r4, lsr r7 │ │ │ │ @ instruction: 0xffffbae0 │ │ │ │ @ instruction: 0xffffcdd0 │ │ │ │ @ instruction: 0xffffbae4 │ │ │ │ andeq r1, r0, r0, ror #9 │ │ │ │ addseq sl, r3, r8, lsl #30 │ │ │ │ @ instruction: 0xffffc16c │ │ │ │ @ instruction: 0xffffb178 │ │ │ │ @ instruction: 0xffffb31c │ │ │ │ @ instruction: 0xffffb158 │ │ │ │ - rsbseq lr, fp, r4, lsl #29 │ │ │ │ - rsbeq r7, r6, r8, ror #20 │ │ │ │ - rsbseq r4, r0, r8, lsl #31 │ │ │ │ - rsbseq lr, fp, ip, asr #28 │ │ │ │ - rsbeq r0, r8, r4, lsr #22 │ │ │ │ - rsbeq r0, r8, ip, asr #19 │ │ │ │ + rsbseq lr, fp, r4, lsr #30 │ │ │ │ + rsbeq r7, r6, r8, lsl #22 │ │ │ │ + rsbseq r5, r0, r8, lsr #32 │ │ │ │ + rsbseq lr, fp, ip, ror #29 │ │ │ │ + rsbeq r0, r8, r4, asr #23 │ │ │ │ + rsbeq r0, r8, ip, ror #20 │ │ │ │ @ instruction: 0x000008b9 │ │ │ │ │ │ │ │ 0036fd68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74e020 │ │ │ │ + bl 74e0c8 │ │ │ │ ldr r3, [pc, #192] @ 36fe58 │ │ │ │ ldr r2, [pc, #192] @ 36fe5c │ │ │ │ ldr r1, [pc, #192] @ 36fe60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #164] @ 36fe64 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ beq 36fe48 │ │ │ │ ldr r3, [pc, #148] @ 36fe68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [r7] │ │ │ │ ldr r7, [pc, #136] @ 36fe6c │ │ │ │ @@ -302694,36 +302694,36 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #131072 @ 0x20000 │ │ │ │ mov r1, r5 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e1c8 │ │ │ │ + bl 70e270 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #36] @ 36fe74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ b 36fdd8 │ │ │ │ - @ instruction: 0x007bed94 │ │ │ │ - rsbeq r7, r6, ip, ror #18 │ │ │ │ - rsbeq r1, pc, r4, asr r7 @ │ │ │ │ - rsbeq lr, r7, ip, lsr #10 │ │ │ │ + rsbseq lr, fp, r4, lsr lr │ │ │ │ + rsbeq r7, r6, ip, lsl #20 │ │ │ │ + strdeq r1, [pc], #-116 @ │ │ │ │ + rsbeq lr, r7, ip, asr #11 │ │ │ │ strdeq r7, [r5], r8 │ │ │ │ addeq r7, r5, r4, ror #9 │ │ │ │ - rsbeq r0, r8, ip, lsr sl │ │ │ │ + ldrdeq r0, [r8], #-172 @ 0xffffff54 @ │ │ │ │ addeq r7, r5, ip, ror r4 │ │ │ │ │ │ │ │ 0036fe78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -302755,45 +302755,45 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70e668 │ │ │ │ + bl 70e710 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e070 │ │ │ │ + bl 70e118 │ │ │ │ cmp r9, #0 │ │ │ │ bne 36ffc8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq 36ff84 │ │ │ │ ldr r0, [pc, #236] @ 37001c │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702b0c │ │ │ │ + bl 702bb4 │ │ │ │ ldr r2, [pc, #208] @ 370020 │ │ │ │ ldr r3, [pc, #192] @ 370014 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37000c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #168] @ 370024 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 702c0c │ │ │ │ + b 702cb4 │ │ │ │ ldr r2, [pc, #156] @ 370028 │ │ │ │ ldr r3, [pc, #132] @ 370014 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -302812,31 +302812,31 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 702b0c │ │ │ │ + bl 702bb4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702ba0 │ │ │ │ + bl 702c48 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 702c0c │ │ │ │ + bl 702cb4 │ │ │ │ b 36ff1c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq sl, r3, r0, lsl #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - rsbeq r0, r8, r4, lsl r9 │ │ │ │ + strheq r0, [r8], #-148 @ 0xffffff6c @ │ │ │ │ addseq sl, r3, ip, asr #23 │ │ │ │ andeq r0, r0, lr, asr #3 │ │ │ │ umullseq sl, r3, r0, fp │ │ │ │ - rsbeq r8, r8, r8, ror r3 │ │ │ │ + rsbeq r8, r8, r8, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #188] @ 370104 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -302889,15 +302889,15 @@ │ │ │ │ adceq ip, r1, r0, lsl #30 │ │ │ │ @ instruction: 0x0093aab4 │ │ │ │ adceq ip, r1, r0, asr #29 │ │ │ │ muleq r0, r8, sl │ │ │ │ andeq r3, r0, r0, ror fp │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ adceq ip, r1, ip, asr lr │ │ │ │ - b 99e558 │ │ │ │ + b 99e600 │ │ │ │ │ │ │ │ 00370124 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -303025,17 +303025,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 370328 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq ip, r1, ip, asr #25 │ │ │ │ - rsbseq lr, fp, ip, ror #18 │ │ │ │ - @ instruction: 0x00680594 │ │ │ │ - rsbeq r0, r8, ip, lsr #11 │ │ │ │ + rsbseq lr, fp, ip, lsl #20 │ │ │ │ + rsbeq r0, r8, r4, lsr r6 │ │ │ │ + rsbeq r0, r8, ip, asr #12 │ │ │ │ │ │ │ │ 0037032c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #164] @ 3703e8 │ │ │ │ @@ -303078,17 +303078,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ adceq ip, r1, r4, lsl #24 │ │ │ │ - rsbseq lr, fp, r4, lsr #17 │ │ │ │ - rsbeq r0, r8, ip, asr #9 │ │ │ │ - rsbeq r0, r8, r0, lsl #10 │ │ │ │ + rsbseq lr, fp, r4, asr #18 │ │ │ │ + rsbeq r0, r8, ip, ror #10 │ │ │ │ + rsbeq r0, r8, r0, lsr #11 │ │ │ │ │ │ │ │ 003703f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ 370474 │ │ │ │ @@ -303143,15 +303143,15 @@ │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #216] @ 3705ac │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [pc, #192] @ 3705b0 │ │ │ │ moveq r6, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ movne r6, #3 │ │ │ │ @@ -303196,18 +303196,18 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e8c40 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2e8c40 │ │ │ │ - rsbeq ip, r7, r8, asr #12 │ │ │ │ - rsbeq r0, r8, r4, lsl #8 │ │ │ │ - rsbeq r0, r8, r8, asr #7 │ │ │ │ - @ instruction: 0x00680390 │ │ │ │ + rsbeq ip, r7, r8, ror #13 │ │ │ │ + rsbeq r0, r8, r4, lsr #9 │ │ │ │ + rsbeq r0, r8, r8, ror #8 │ │ │ │ + rsbeq r0, r8, r0, lsr r4 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r6, #2716] @ 0xa9c │ │ │ │ tst r3, #65536 @ 0x10000 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -303281,15 +303281,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #4] @ 370704 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r6, r5, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r5, r0, #69632 @ 0x11000 │ │ │ │ ldr r3, [r5, #364] @ 0x16c │ │ │ │ @@ -303376,15 +303376,15 @@ │ │ │ │ asr fp, fp, #3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 36c694 │ │ │ │ mul r1, fp, r8 │ │ │ │ bic r0, r7, #-134217728 @ 0xf8000000 │ │ │ │ - bl 9d4de8 │ │ │ │ + bl 9d4e90 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 37096c │ │ │ │ mov r2, #9 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 36afc8 │ │ │ │ @@ -303423,15 +303423,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3708ac │ │ │ │ ldr r0, [pc, #120] @ 3709a8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ mov fp, #15 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 3707cc │ │ │ │ mov fp, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 3707cc │ │ │ │ mov fp, #16 │ │ │ │ @@ -303442,24 +303442,24 @@ │ │ │ │ b 3707cc │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ bl 36afc8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 36c694 │ │ │ │ b 37088c │ │ │ │ addseq sl, r3, ip, ror #7 │ │ │ │ bicseq r0, pc, r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq pc, r7, r0, ror #31 │ │ │ │ + rsbeq r0, r8, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #332] @ 370b14 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ @@ -303631,35 +303631,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #188] @ 370d40 │ │ │ │ ldr r1, [pc, #188] @ 370d44 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #156] @ 370d48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r1, [pc, #140] @ 370d4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #67] @ 0x43 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #112] @ 370d50 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ @@ -303678,58 +303678,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq lr, fp, ip, asr r6 │ │ │ │ - rsbeq r6, r6, r0, asr #21 │ │ │ │ - ldrsbeq r3, [r0], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r3, r7, ip, lsr #5 │ │ │ │ - ldrdeq ip, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrsheq lr, [fp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r6, r6, r0, ror #22 │ │ │ │ + rsbseq r4, r0, r0, ror r0 │ │ │ │ + rsbeq r3, r7, ip, asr #6 │ │ │ │ + rsbeq ip, r6, r0, ror r7 │ │ │ │ andeq r0, r0, r0, lsl r6 │ │ │ │ addseq r6, r1, r8, asr #11 │ │ │ │ - rsbeq pc, r7, ip, lsr #24 │ │ │ │ + rsbeq pc, r7, ip, asr #25 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ subpl r1, r6, r2 │ │ │ │ ldr r2, [pc, #12] @ 370d74 │ │ │ │ ldr r1, [pc, #12] @ 370d78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 759e40 │ │ │ │ - rsbeq pc, r7, ip, asr #23 │ │ │ │ - rsbeq lr, r7, r4, asr pc │ │ │ │ + b 759ee8 │ │ │ │ + rsbeq pc, r7, ip, ror #24 │ │ │ │ + strdeq lr, [r7], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 370dd8 │ │ │ │ ldr r2, [pc, #68] @ 370ddc │ │ │ │ ldr r1, [pc, #68] @ 370de0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ ldr r0, [r4, #4072] @ 0xfe8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2a1f14 │ │ │ │ - rsbseq lr, fp, r4, lsr #10 │ │ │ │ - strheq pc, [r7], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq pc, r7, r8, asr #23 │ │ │ │ + rsbseq lr, fp, r4, asr #11 │ │ │ │ + rsbeq pc, r7, r4, asr ip @ │ │ │ │ + rsbeq pc, r7, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1080] @ 371234 │ │ │ │ ldr lr, [pc, #1080] @ 371238 │ │ │ │ ldr ip, [pc, #1080] @ 37123c │ │ │ │ @@ -303745,15 +303745,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r8, [pc, #1020] @ 371248 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #65536 @ 0x10000 │ │ │ │ ldr r9, [r7, #3992] @ 0xf98 │ │ │ │ mov r4, r0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 3711fc │ │ │ │ @@ -303768,15 +303768,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a4e4 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r2, [pc, #960] @ 371254 │ │ │ │ beq 371224 │ │ │ │ ldr r0, [pc, #956] @ 371258 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998700 │ │ │ │ + bl 9987a8 │ │ │ │ add r2, r7, #3984 @ 0xf90 │ │ │ │ ldr r3, [pc, #944] @ 37125c │ │ │ │ ldr r1, [pc, #932] @ 371254 │ │ │ │ ldrh r2, [r2, #12] │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -303836,15 +303836,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r9, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ bl 2a1b68 │ │ │ │ str r0, [r4, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r7, #4000] @ 0xfa0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -303863,87 +303863,87 @@ │ │ │ │ add fp, r7, #60 @ 0x3c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #608] @ 371284 │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 376240 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sl, #976 @ 0x3d0 │ │ │ │ bl 379740 │ │ │ │ ldr r0, [pc, #580] @ 371288 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d520 │ │ │ │ + bl 74d5c8 │ │ │ │ ldr r2, [pc, #572] @ 37128c │ │ │ │ ldr r1, [pc, #572] @ 371290 │ │ │ │ add ip, r7, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 3762fc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #508] @ 371294 │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [pc, #500] @ 371298 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, r4, #69632 @ 0x11000 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #472] @ 37129c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 74d9b4 │ │ │ │ + bl 74da5c │ │ │ │ ldr r2, [pc, #444] @ 3712a0 │ │ │ │ ldr r3, [pc, #444] @ 3712a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r2, [pc, #408] @ 3712a8 │ │ │ │ add fp, sl, #1008 @ 0x3f0 │ │ │ │ mov r0, #256 @ 0x100 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 707e14 │ │ │ │ + bl 707ebc │ │ │ │ mov r2, #8 │ │ │ │ add r3, r6, r2 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 43e2f0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ @@ -303961,36 +303961,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ strb r3, [lr, #61] @ 0x3d │ │ │ │ mov r2, r3 │ │ │ │ add r0, sl, #944 @ 0x3b0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r1, ip} │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ b 370f10 │ │ │ │ ldr r3, [r4, #1924] @ 0x784 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 370ef4 │ │ │ │ ldr r0, [pc, #244] @ 3712b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998700 │ │ │ │ + bl 9987a8 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #1924] @ 0x784 │ │ │ │ b 370ef4 │ │ │ │ ldr r3, [pc, #224] @ 3712b4 │ │ │ │ ldr ip, [pc, #224] @ 3712b8 │ │ │ │ ldr r1, [pc, #224] @ 3712bc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #976 @ 0x3d0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 370f10 │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ ldr r1, [pc, #72] @ 371254 │ │ │ │ ldr r3, [pc, #76] @ 37125c │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ @@ -303998,68 +303998,68 @@ │ │ │ │ moveq r3, #0 │ │ │ │ b 370ec0 │ │ │ │ ldr r2, [pc, #52] @ 37125c │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ strh r2, [r3, #12] │ │ │ │ b 370ec8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - ldrheq lr, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq lr, fp, ip, asr r5 │ │ │ │ addseq r9, r3, r4, lsl sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, r7, r4, lsr fp @ │ │ │ │ - rsbeq pc, r7, r8, asr #22 │ │ │ │ + ldrdeq pc, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq pc, r7, r8, ror #23 │ │ │ │ @ instruction: 0x00939cd4 │ │ │ │ - rsbeq pc, r7, r0, lsl fp @ │ │ │ │ - rsbeq pc, r7, r4, lsl #22 │ │ │ │ + strheq pc, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq pc, r7, r4, lsr #23 │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ - strdeq pc, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + @ instruction: 0x0067fb94 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ addseq r9, r3, r4, lsl #24 │ │ │ │ - rsbseq lr, fp, ip, lsr #6 │ │ │ │ - @ instruction: 0x00666790 │ │ │ │ - rsbseq r3, r0, r0, lsr #25 │ │ │ │ + rsbseq lr, fp, ip, asr #7 │ │ │ │ + rsbeq r6, r6, r0, lsr r8 │ │ │ │ + rsbseq r3, r0, r0, asr #26 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffff5d4 │ │ │ │ - rsbseq lr, fp, ip, asr #5 │ │ │ │ - rsbeq r6, r6, r0, lsr r7 │ │ │ │ - rsbseq r3, r0, r4, lsr ip │ │ │ │ - rsbeq pc, r7, r8, lsl sl @ │ │ │ │ - strdeq sp, [r7], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq sp, r7, r0, ror #25 │ │ │ │ - strdeq sp, [r7], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r7, r8, r4, lsr #5 │ │ │ │ + rsbseq lr, fp, ip, ror #6 │ │ │ │ + ldrdeq r6, [r6], #-112 @ 0xffffff90 @ │ │ │ │ + ldrsbeq r3, [r0], #-196 @ 0xffffff3c @ │ │ │ │ + strheq pc, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x0067dd90 │ │ │ │ + rsbeq sp, r7, r0, lsl #27 │ │ │ │ + @ instruction: 0x0067dd90 │ │ │ │ + rsbeq r7, r8, r4, asr #6 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ ldrdeq r6, [r5], ip │ │ │ │ - rsbeq pc, r7, r0, ror #18 │ │ │ │ - rsbeq pc, r7, r4, lsr #18 │ │ │ │ + rsbeq pc, r7, r0, lsl #20 │ │ │ │ + rsbeq pc, r7, r4, asr #19 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq pc, r7, ip, asr r8 @ │ │ │ │ - rsbseq lr, fp, r0, ror #1 │ │ │ │ - strdeq pc, [r7], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq pc, r7, r0, ror #15 │ │ │ │ + strdeq pc, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq lr, fp, r0, lsl #3 │ │ │ │ + @ instruction: 0x0067f89c │ │ │ │ + rsbeq pc, r7, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 371360 │ │ │ │ ldr r2, [pc, #136] @ 371364 │ │ │ │ ldr r1, [pc, #136] @ 371368 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ add r3, r4, #69632 @ 0x11000 │ │ │ │ ldr r2, [r3, #360] @ 0x168 │ │ │ │ ldr r3, [r3, #356] @ 0x164 │ │ │ │ mov r0, r4 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -304073,30 +304073,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sp, fp, r0, ror #31 │ │ │ │ - rsbeq pc, r7, r8, ror #12 │ │ │ │ - rsbeq pc, r7, r8, lsl #13 │ │ │ │ + rsbseq lr, fp, r0, lsl #1 │ │ │ │ + rsbeq pc, r7, r8, lsl #14 │ │ │ │ + rsbeq pc, r7, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #60] @ 3713cc │ │ │ │ adds r2, r0, r2 │ │ │ │ add r0, r4, #68608 @ 0x10c00 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b1558 │ │ │ │ + bl 9b1600 │ │ │ │ add r2, r4, #69632 @ 0x11000 │ │ │ │ ldr r3, [r2, #360] @ 0x168 │ │ │ │ ldr r1, [r2, #356] @ 0x164 │ │ │ │ orr r3, r3, #1 │ │ │ │ tst r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #360] @ 0x168 │ │ │ │ @@ -304186,28 +304186,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2812] @ 372054 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3715cc │ │ │ │ ldr r3, [pc, #2800] @ 372058 │ │ │ │ mov r6, #0 │ │ │ │ cmp r5, r6 │ │ │ │ cmpeq r4, r3 │ │ │ │ beq 371dd0 │ │ │ │ cmp r3, r4 │ │ │ │ @@ -304409,15 +304409,15 @@ │ │ │ │ ldr r3, [pc, #1984] @ 37204c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3714a4 │ │ │ │ ldr r0, [pc, #2028] @ 37208c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3714a4 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #376] @ 0x178 │ │ │ │ subs r2, r4, #96 @ 0x60 │ │ │ │ b 371804 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #368] @ 0x170 │ │ │ │ @@ -304628,15 +304628,15 @@ │ │ │ │ b 3714ac │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #388] @ 0x184 │ │ │ │ mov r6, #0 │ │ │ │ b 3714ac │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 708184 │ │ │ │ + bl 70822c │ │ │ │ lsr r7, r0, #1 │ │ │ │ orr r7, r7, r1, lsl #31 │ │ │ │ lsr r6, r1, #1 │ │ │ │ b 3714ac │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, #24 │ │ │ │ @@ -304856,15 +304856,15 @@ │ │ │ │ ldr r0, [pc, #296] @ 3720b0 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3715cc │ │ │ │ lsl r2, r1, #3 │ │ │ │ cmp r2, #0 │ │ │ │ mvn r0, r3, lsl #3 │ │ │ │ movle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ ands r1, r1, r0, lsr #31 │ │ │ │ @@ -304897,46 +304897,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r9, r3, r4, lsr #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, r3, r4, lsl r7 │ │ │ │ - rsbseq sp, fp, r4, lsr r8 │ │ │ │ + ldrsbeq sp, [fp], #-132 @ 0xffffff7c @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, ip, asr #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r7, r0, lsr r5 @ │ │ │ │ + ldrdeq pc, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ addseq r9, r3, r8, asr #10 │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - rsbseq sp, fp, r2, asr #13 │ │ │ │ - rsbseq sp, fp, r4, asr #13 │ │ │ │ + rsbseq sp, fp, r2, ror #14 │ │ │ │ + rsbseq sp, fp, r4, ror #14 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ - rsbseq sp, fp, r4, ror #13 │ │ │ │ + rsbseq sp, fp, r4, lsl #15 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - rsbeq pc, r7, r0, asr #3 │ │ │ │ + rsbeq pc, r7, r0, ror #4 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r1, r0, ip, ror #8 │ │ │ │ - rsbseq sp, fp, r0, lsr r2 │ │ │ │ + ldrsbeq sp, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ andsne r0, r0, r0 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ - ldrsheq sp, [fp], #-2 @ │ │ │ │ - rsbseq sp, fp, r0, lsr r4 │ │ │ │ - rsbeq r6, r7, r8, lsl r3 │ │ │ │ - rsbeq lr, r7, r8, lsr #22 │ │ │ │ - rsbseq sp, fp, r0, lsr #5 │ │ │ │ - rsbeq r5, r7, r4, ror #31 │ │ │ │ - strdeq r5, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + @ instruction: 0x007bd192 │ │ │ │ + ldrsbeq sp, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ + strheq r6, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq lr, r7, r8, asr #23 │ │ │ │ + rsbseq sp, fp, r0, asr #6 │ │ │ │ + rsbeq r6, r7, r4, lsl #1 │ │ │ │ + @ instruction: 0x00676098 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #4040] @ 3730a8 │ │ │ │ @@ -305873,27 +305873,27 @@ │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 373158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 372198 │ │ │ │ sub r4, r4, #5888 @ 0x1700 │ │ │ │ orrs r4, r4, r5 │ │ │ │ bne 37213c │ │ │ │ add r3, r6, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ @@ -305934,15 +305934,15 @@ │ │ │ │ beq 372350 │ │ │ │ b 3727a8 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ str r7, [r6, #388] @ 0x184 │ │ │ │ b 37213c │ │ │ │ add r0, r6, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ ldr r2, [pc, #228] @ 373164 │ │ │ │ ldr r3, [pc, #40] @ 3730ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -305955,22 +305955,22 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, r3, ip, lsl #20 │ │ │ │ @ instruction: 0x009389d8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ @ instruction: 0xffffea78 │ │ │ │ - rsbseq ip, fp, r6, ror #26 │ │ │ │ + rsbseq ip, fp, r6, lsl #28 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - rsbseq ip, fp, r0, ror sp │ │ │ │ - rsbseq ip, fp, r2, lsl lr │ │ │ │ - ldrheq ip, [fp], #-230 @ 0xffffff1a @ │ │ │ │ + rsbseq ip, fp, r0, lsl lr │ │ │ │ + ldrheq ip, [fp], #-226 @ 0xffffff1e @ │ │ │ │ + rsbseq ip, fp, r6, asr pc │ │ │ │ @ instruction: 0x009387f4 │ │ │ │ - rsbseq ip, fp, ip, ror #28 │ │ │ │ + rsbseq ip, fp, ip, lsl #30 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ @ instruction: 0x009386d4 │ │ │ │ addseq r8, r3, r8, lsr r6 │ │ │ │ addseq r8, r3, r8, lsl #8 │ │ │ │ umullseq r8, r3, r4, r3 │ │ │ │ addseq r8, r3, r0, asr #6 │ │ │ │ @@ -305991,33 +305991,33 @@ │ │ │ │ umullseq r7, r3, ip, lr │ │ │ │ andeq r0, r3, r0, lsl #30 │ │ │ │ @ instruction: 0xf800000f │ │ │ │ @ instruction: 0x00937dd8 │ │ │ │ @ instruction: 0x00937cb0 │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r7, r0, lsr fp │ │ │ │ + ldrdeq sp, [r7], #-176 @ 0xffffff50 @ │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ addseq r7, r3, r8, ror #21 │ │ │ │ umullseq r7, r3, ip, sl │ │ │ │ mvnseq pc, #224, 30 @ 0x380 │ │ │ │ addseq r7, r3, r8, ror #13 │ │ │ │ - rsbeq sp, r7, r0, lsr #12 │ │ │ │ + rsbeq sp, r7, r0, asr #13 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ @ instruction: 0x009375f0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r7, r3, r4, asr r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sp, r7, r0, asr r4 │ │ │ │ - @ instruction: 0x007bbb9c │ │ │ │ - rsbseq fp, fp, r0, lsr #22 │ │ │ │ - rsbeq r4, r7, r8, lsl #20 │ │ │ │ - ldrsheq fp, [fp], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r4, r7, ip, lsr r8 │ │ │ │ - rsbeq r4, r7, r0, asr r8 │ │ │ │ + strdeq sp, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq fp, fp, ip, lsr ip │ │ │ │ + rsbseq fp, fp, r0, asr #23 │ │ │ │ + rsbeq r4, r7, r8, lsr #21 │ │ │ │ + @ instruction: 0x007bbb98 │ │ │ │ + ldrdeq r4, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + strdeq r4, [r7], #-128 @ 0xffffff80 @ │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ ldr r2, [pc, #-72] @ 373168 │ │ │ │ lsr r3, r7, #21 │ │ │ │ and r2, r2, r7, lsl #5 │ │ │ │ lsl r3, r3, #22 │ │ │ │ lsr r7, r7, #31 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ @@ -306226,15 +306226,15 @@ │ │ │ │ ldr r0, [pc, #-896] @ 373170 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 372198 │ │ │ │ add r6, r6, #1744 @ 0x6d0 │ │ │ │ lsr r2, r7, #16 │ │ │ │ ldr r1, [pc, #-936] @ 373174 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ bl 36d080 │ │ │ │ @@ -306350,15 +306350,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3727a8 │ │ │ │ ldr r0, [pc, #-1380] @ 373188 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r3, [r6, #1920] @ 0x780 │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, r1 │ │ │ │ bcc 37213c │ │ │ │ ldr r3, [pc, #-1416] @ 37318c │ │ │ │ ldr r2, [r6, #1748] @ 0x6d4 │ │ │ │ @@ -306498,15 +306498,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37418c │ │ │ │ ldr r0, [pc, #2204] @ 3741d0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r3, [pc, #2176] @ 3741c8 │ │ │ │ ldr r4, [r8, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3739f4 │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 373e30 │ │ │ │ @@ -306546,15 +306546,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 37418c │ │ │ │ ldr r0, [pc, #2028] @ 3741dc │ │ │ │ add r0, pc, r0 │ │ │ │ b 373934 │ │ │ │ ldr r0, [pc, #2020] @ 3741e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4] │ │ │ │ b 373954 │ │ │ │ ldr sl, [r4, #1480] @ 0x5c8 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ add sl, sl, r6 │ │ │ │ mla sl, r9, sl, r7 │ │ │ │ add sl, fp, sl │ │ │ │ @@ -306587,15 +306587,15 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [pc, #1880] @ 3741e8 │ │ │ │ lsr r1, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r3, [pc, #1820] @ 3741c8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ b 373954 │ │ │ │ cmp sl, #0 │ │ │ │ bne 373a4c │ │ │ │ ldrb r8, [r5, #3181] @ 0xc6d │ │ │ │ @@ -306962,15 +306962,15 @@ │ │ │ │ mla r2, r6, r8, r7 │ │ │ │ mul r3, r9, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 70d168 │ │ │ │ + bl 70d210 │ │ │ │ b 373be0 │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ ldr r0, [sl] │ │ │ │ add r8, r2, r3 │ │ │ │ bl 2486d8 │ │ │ │ mov r9, r0 │ │ │ │ @@ -306980,15 +306980,15 @@ │ │ │ │ mla r2, r6, r9, r8 │ │ │ │ mul r3, sl, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 70d168 │ │ │ │ + bl 70d210 │ │ │ │ b 373e08 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -307043,41 +307043,41 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 248810 │ │ │ │ addseq r7, r3, r8, lsr #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009372dc │ │ │ │ - ldrsbeq fp, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq fp, fp, r4, ror fp │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r7, r3, ip, lsl #4 │ │ │ │ - rsbeq sp, r7, ip, lsl #5 │ │ │ │ + rsbeq sp, r7, ip, lsr #6 │ │ │ │ @ instruction: 0x009371b8 │ │ │ │ addseq r7, r3, r0, asr r1 │ │ │ │ - strheq sp, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq sp, r7, r4, lsl #3 │ │ │ │ + rsbeq sp, r7, ip, asr r2 │ │ │ │ + rsbeq sp, r7, r4, lsr #4 │ │ │ │ ldrheq r7, [r3], r4 │ │ │ │ - rsbeq sp, r7, r4, ror #2 │ │ │ │ + rsbeq sp, r7, r4, lsl #4 │ │ │ │ addseq r6, r3, r4, ror #25 │ │ │ │ - rsbeq ip, r7, r0, asr #26 │ │ │ │ + rsbeq ip, r7, r0, ror #27 │ │ │ │ addseq r6, r3, ip, ror #24 │ │ │ │ - rsbeq ip, r7, r0, lsl sp │ │ │ │ - rsbseq fp, fp, r8, lsr #3 │ │ │ │ - rsbeq r4, r7, ip │ │ │ │ + strheq ip, [r7], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq fp, fp, r8, asr #4 │ │ │ │ + rsbeq r4, r7, ip, lsr #1 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ │ │ │ │ 00374208 : │ │ │ │ ldr r0, [pc, #4] @ 374214 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x0070ae94 │ │ │ │ + rsbseq sl, r0, r4, lsr pc │ │ │ │ ldr r0, [pc, #4] @ 374224 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r3, r5, r8, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 37428c │ │ │ │ ldr r3, [pc, #76] @ 374290 │ │ │ │ @@ -307098,16 +307098,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @ instruction: 0x009368dc │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbseq fp, fp, r4, lsl #2 │ │ │ │ - strheq ip, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq fp, fp, r4, lsr #3 │ │ │ │ + rsbeq ip, r7, r4, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 374304 │ │ │ │ ldr r2, [pc, #80] @ 374308 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -307128,16 +307128,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r6, r3, r8, ror #16 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - @ instruction: 0x007bb094 │ │ │ │ - rsbeq ip, r7, r0, ror #18 │ │ │ │ + rsbseq fp, fp, r4, lsr r1 │ │ │ │ + rsbeq ip, r7, r0, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 37437c │ │ │ │ ldr r2, [pc, #80] @ 374380 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -307158,16 +307158,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @ instruction: 0x009367f0 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbseq fp, fp, ip, lsl r0 │ │ │ │ - rsbeq ip, r7, r8, ror #17 │ │ │ │ + ldrheq fp, [fp], #-12 @ │ │ │ │ + rsbeq ip, r7, r8, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3743f4 │ │ │ │ ldr r2, [pc, #80] @ 3743f8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -307188,16 +307188,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r6, r3, r8, ror r7 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbseq sl, fp, r4, lsr #31 │ │ │ │ - rsbeq ip, r7, r0, ror r8 │ │ │ │ + rsbseq fp, fp, r4, asr #32 │ │ │ │ + rsbeq ip, r7, r0, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #280] @ 374534 │ │ │ │ ldr r9, [pc, #280] @ 374538 │ │ │ │ ldr sl, [pc, #280] @ 37453c │ │ │ │ @@ -307208,39 +307208,39 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r1, sl │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #232] @ 374540 │ │ │ │ ldr r1, [pc, #232] @ 374544 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r7, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ bl 3a5384 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ bl 3a4f08 │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 3744d0 │ │ │ │ ldr ip, [pc, #176] @ 374548 │ │ │ │ add r3, r7, #104 @ 0x68 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -307253,33 +307253,33 @@ │ │ │ │ add r5, r4, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 702b0c │ │ │ │ + bl 702bb4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a5690 │ │ │ │ ldr r2, [r4, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702c0c │ │ │ │ + bl 702cb4 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, fp │ │ │ │ add r0, r4, #108 @ 0x6c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 24a67c │ │ │ │ - rsbseq sl, fp, r0, asr #30 │ │ │ │ - rsbeq ip, r7, r0, lsr #16 │ │ │ │ - rsbeq ip, r7, ip, lsr #16 │ │ │ │ - rsbeq r0, r7, r8, asr r2 │ │ │ │ - strdeq r0, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq ip, r7, ip, asr #15 │ │ │ │ + rsbseq sl, fp, r0, ror #31 │ │ │ │ + rsbeq ip, r7, r0, asr #17 │ │ │ │ + rsbeq ip, r7, ip, asr #17 │ │ │ │ + strdeq r0, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ + @ instruction: 0x0067029c │ │ │ │ + rsbeq ip, r7, ip, ror #16 │ │ │ │ addeq r3, r5, ip, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 3745f4 │ │ │ │ ldr r2, [pc, #140] @ 3745f8 │ │ │ │ @@ -307287,48 +307287,48 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #108] @ 374600 │ │ │ │ ldr ip, [pc, #108] @ 374604 │ │ │ │ ldr r1, [pc, #108] @ 374608 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ 37460c │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq sl, [fp], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r3, r6, ip, lsr #3 │ │ │ │ - ldrheq r0, [r0], #-108 @ 0xffffff94 @ │ │ │ │ + @ instruction: 0x007bae94 │ │ │ │ + rsbeq r3, r6, ip, asr #4 │ │ │ │ + rsbseq r0, r0, ip, asr r7 │ │ │ │ addeq r2, r5, ip, lsl #31 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0x00912dd4 │ │ │ │ - rsbeq ip, r7, r0, asr #13 │ │ │ │ + rsbeq ip, r7, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #66 @ 0x42 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [pc, #80] @ 374680 │ │ │ │ @@ -307351,16 +307351,16 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r6, r3, ip, ror #9 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbseq sl, fp, r8, lsl sp │ │ │ │ - rsbeq ip, r7, r4, asr #11 │ │ │ │ + ldrheq sl, [fp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq ip, r7, r4, ror #12 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r1, [r0, #116] @ 0x74 │ │ │ │ add r4, r0, #124 @ 0x7c │ │ │ │ lsr r2, r2, r1 │ │ │ │ rsb ip, r1, #32 │ │ │ │ orr r2, r2, r3, lsl ip │ │ │ │ sub ip, r1, #32 │ │ │ │ @@ -307463,15 +307463,15 @@ │ │ │ │ strb r3, [ip, #120] @ 0x78 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 37484c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r2, r5, ip, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #584] @ 0x248 │ │ │ │ mov r4, r0 │ │ │ │ @@ -307498,15 +307498,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [r4, #576] @ 0x240 │ │ │ │ - bl 9abcac │ │ │ │ + bl 9abd54 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #580] @ 0x244 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -307639,30 +307639,30 @@ │ │ │ │ ldr r1, [pc, #68] @ 374b38 │ │ │ │ ldr r0, [pc, #68] @ 374b3c │ │ │ │ mov r2, lr │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, ip │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r1, [pc, #44] @ 374b40 │ │ │ │ ldr r2, [pc, #44] @ 374b44 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r1] │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ b 24a9dc <__fprintf_chk@plt> │ │ │ │ - rsbseq sl, fp, r0, ror sl │ │ │ │ + rsbseq sl, fp, r0, lsl fp │ │ │ │ addseq r6, r3, r0, lsl #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbseq sl, fp, r0, lsl r9 │ │ │ │ - rsbeq ip, r7, r4, lsr #3 │ │ │ │ + ldrheq sl, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq ip, r7, r4, asr #4 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq ip, r7, ip, lsr #3 │ │ │ │ + rsbeq ip, r7, ip, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #452] @ 374d24 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -307670,27 +307670,27 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #436] @ 374d28 │ │ │ │ ldr r1, [pc, #436] @ 374d2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #416] @ 374d30 │ │ │ │ ldr r1, [pc, #416] @ 374d34 │ │ │ │ add r4, r4, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str r4, [sp] │ │ │ │ ldr r7, [pc, #396] @ 374d38 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ add r8, r0, #240 @ 0xf0 │ │ │ │ lsl r3, r3, r2 │ │ │ │ ldr r2, [pc, #360] @ 374d3c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -307698,21 +307698,21 @@ │ │ │ │ asr r3, r3, #31 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, r7, #52 @ 0x34 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r0, r5 │ │ │ │ bl 3a5690 │ │ │ │ ldr r2, [r4, #104] @ 0x68 │ │ │ │ str r8, [sp] │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ ldr r3, [pc, #296] @ 374d40 │ │ │ │ ldrh r2, [r4, #108] @ 0x6c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, r4, #588 @ 0x24c │ │ │ │ add r3, r7, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ @@ -307743,58 +307743,58 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #220 @ 0xdc │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r0, r5 │ │ │ │ bl 3a5690 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ ldr r2, [r4, #104] @ 0x68 │ │ │ │ str r7, [sp] │ │ │ │ add r2, r2, r6, lsl r3 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ ldr r1, [pc, #124] @ 374d50 │ │ │ │ ldr r2, [pc, #124] @ 374d54 │ │ │ │ ldr r0, [pc, #124] @ 374d58 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r4, #144] @ 0x90 │ │ │ │ str r1, [r4, #172] @ 0xac │ │ │ │ str r1, [r4, #200] @ 0xc8 │ │ │ │ str r1, [r4, #228] @ 0xe4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ str r0, [r4, #576] @ 0x240 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq sl, fp, r8, lsr #17 │ │ │ │ - rsbeq pc, r6, ip, lsr fp @ │ │ │ │ - ldrdeq pc, [r6], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq ip, r7, r8, asr #2 │ │ │ │ - rsbeq ip, r7, r0, ror #2 │ │ │ │ + rsbseq sl, fp, r8, asr #18 │ │ │ │ + ldrdeq pc, [r6], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq pc, r6, ip, ror fp @ │ │ │ │ + rsbeq ip, r7, r8, ror #3 │ │ │ │ + rsbeq ip, r7, r0, lsl #4 │ │ │ │ addeq r2, r5, r8, asr #20 │ │ │ │ - rsbeq ip, r7, ip, lsr #2 │ │ │ │ - strdeq ip, [r7], #-4 @ │ │ │ │ - ldrdeq ip, [r7], #-0 @ │ │ │ │ + rsbeq ip, r7, ip, asr #3 │ │ │ │ + @ instruction: 0x0067c194 │ │ │ │ + rsbeq ip, r7, r0, ror r1 │ │ │ │ addeq r2, r5, r0, ror #18 │ │ │ │ - @ instruction: 0x0067c098 │ │ │ │ + rsbeq ip, r7, r8, lsr r1 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsbeq ip, r7, r4, asr #32 │ │ │ │ + rsbeq ip, r7, r4, ror #1 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #276] @ 374e88 │ │ │ │ ldr r0, [pc, #276] @ 374e8c │ │ │ │ @@ -307848,39 +307848,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r6, r3 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 374ea8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 374dac │ │ │ │ ldr r0, [pc, #48] @ 374eac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 374dac │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r5, r3, r8, lsr #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, r3, r8, lsl #27 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r5, r3, r8, ror #26 │ │ │ │ andeq r1, r0, r0, ror r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq fp, [r7], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq fp, r7, ip, lsr #30 │ │ │ │ + rsbeq fp, r7, r8, ror pc │ │ │ │ + rsbeq fp, r7, ip, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #272] @ 374fd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -307888,42 +307888,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #256] @ 374fdc │ │ │ │ ldr r1, [pc, #256] @ 374fe0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #236] @ 374fe4 │ │ │ │ ldr r1, [pc, #236] @ 374fe8 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #204] @ 374fec │ │ │ │ ldr r1, [pc, #204] @ 374ff0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [pc, #180] @ 374ff4 │ │ │ │ ldr r1, [pc, #180] @ 374ff8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [pc, #152] @ 374ffc │ │ │ │ ldr r2, [pc, #152] @ 375000 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #144] @ 375004 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -307947,19 +307947,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, fp, r0, asr #10 │ │ │ │ - rsbeq r2, r6, ip, asr #16 │ │ │ │ - rsbeq pc, pc, r8, asr sp @ │ │ │ │ - strheq pc, [r6], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq pc, r6, r4, asr #15 │ │ │ │ + rsbseq sl, fp, r0, ror #11 │ │ │ │ + rsbeq r2, r6, ip, ror #17 │ │ │ │ + strdeq pc, [pc], #-216 @ │ │ │ │ + rsbeq pc, r6, r4, asr r8 @ │ │ │ │ + rsbeq pc, r6, r4, ror #16 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ @ instruction: 0x008526b0 │ │ │ │ addseq r2, r1, r8, asr #9 │ │ │ │ muleq r0, ip, r7 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, r4, asr #10 │ │ │ │ @@ -308005,18 +308005,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq sl, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq sl, fp, r8, ror r4 │ │ │ │ addseq r5, r3, ip, asr #21 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq fp, r7, r4, ror sp │ │ │ │ + rsbeq fp, r7, r4, lsl lr │ │ │ │ ldr r2, [pc, #136] @ 375160 │ │ │ │ and r3, r1, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, r3, lsl #2 │ │ │ │ ldr r2, [r2, #72] @ 0x48 │ │ │ │ ldr r3, [pc, #120] @ 375164 │ │ │ │ cmn r2, #1 │ │ │ │ @@ -308045,18 +308045,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, fp, r0, lsr r3 │ │ │ │ + ldrsbeq sl, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ addseq r5, r3, r0, lsr sl │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq fp, r7, ip, ror #25 │ │ │ │ + rsbeq fp, r7, ip, lsl #27 │ │ │ │ ldr r2, [pc, #136] @ 375200 │ │ │ │ and r3, r1, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, r3, lsl #2 │ │ │ │ ldr r2, [r2, #72] @ 0x48 │ │ │ │ ldr r3, [pc, #120] @ 375204 │ │ │ │ cmn r2, #1 │ │ │ │ @@ -308085,18 +308085,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x007ba290 │ │ │ │ + rsbseq sl, fp, r0, lsr r3 │ │ │ │ umullseq r5, r3, r0, r9 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq fp, r7, ip, asr #24 │ │ │ │ + rsbeq fp, r7, ip, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 3752b8 │ │ │ │ and r3, r1, #7 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -308131,18 +308131,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sl, fp, r0, ror #3 │ │ │ │ + rsbseq sl, fp, r0, lsl #5 │ │ │ │ @ instruction: 0x009358d4 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq fp, r7, ip, ror fp │ │ │ │ + rsbeq fp, r7, ip, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 37533c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #88] @ 375340 │ │ │ │ @@ -308150,63 +308150,63 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ and r1, r4, #3 │ │ │ │ rsb r1, r1, r1, lsl #3 │ │ │ │ add r0, r0, r1, lsl #2 │ │ │ │ ldrb r0, [r0, #136] @ 0x88 │ │ │ │ lsr r0, r0, #4 │ │ │ │ and r0, r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, fp, r0, lsr #2 │ │ │ │ - rsbeq fp, r7, r8, ror #19 │ │ │ │ - rsbeq fp, r7, r0, lsl #20 │ │ │ │ + rsbseq sl, fp, r0, asr #3 │ │ │ │ + rsbeq fp, r7, r8, lsl #21 │ │ │ │ + rsbeq fp, r7, r0, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3753bc │ │ │ │ ldr r2, [pc, #92] @ 3753c0 │ │ │ │ ldr r1, [pc, #92] @ 3753c4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r3, [r0, #580] @ 0x244 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3753b0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9acbdc │ │ │ │ - rsbseq sl, fp, r4, lsr #1 │ │ │ │ - rsbeq fp, r7, r8, ror #18 │ │ │ │ - rsbeq fp, r7, r0, lsl #19 │ │ │ │ + b 9acc84 │ │ │ │ + rsbseq sl, fp, r4, asr #2 │ │ │ │ + rsbeq fp, r7, r8, lsl #20 │ │ │ │ + rsbeq fp, r7, r0, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #100] @ 375444 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -308216,31 +308216,31 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #9 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ and r1, r4, #3 │ │ │ │ rsb r1, r1, r1, lsl #3 │ │ │ │ add r0, r0, r1, lsl #2 │ │ │ │ str r6, [r0, #144] @ 0x90 │ │ │ │ str r5, [r0, #148] @ 0x94 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, fp, ip, lsl r0 │ │ │ │ - strdeq fp, [r7], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq fp, r7, r0, ror #17 │ │ │ │ + ldrheq sl, [fp], #-12 @ │ │ │ │ + @ instruction: 0x0067b994 │ │ │ │ + rsbeq fp, r7, r0, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3754b4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 3754b8 │ │ │ │ @@ -308248,27 +308248,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ and r4, r4, #3 │ │ │ │ mov r1, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ ldrb r2, [r0, #120] @ 0x78 │ │ │ │ orr r2, r2, r1, lsl r4 │ │ │ │ strb r2, [r0, #120] @ 0x78 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 374850 │ │ │ │ - @ instruction: 0x007b9f98 │ │ │ │ - rsbeq fp, r7, r0, ror #16 │ │ │ │ - rsbeq fp, r7, r8, ror r8 │ │ │ │ + rsbseq sl, fp, r8, lsr r0 │ │ │ │ + rsbeq fp, r7, r0, lsl #18 │ │ │ │ + rsbeq fp, r7, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 375524 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 375528 │ │ │ │ @@ -308276,42 +308276,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ and r4, r4, #3 │ │ │ │ mov r1, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ ldrb r2, [r0, #120] @ 0x78 │ │ │ │ bic r2, r2, r1, lsl r4 │ │ │ │ strb r2, [r0, #120] @ 0x78 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 374850 │ │ │ │ - rsbseq r9, fp, r8, lsr #30 │ │ │ │ - strdeq fp, [r7], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq fp, r7, r8, lsl #16 │ │ │ │ + rsbseq r9, fp, r8, asr #31 │ │ │ │ + @ instruction: 0x0067b890 │ │ │ │ + rsbeq fp, r7, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #108] @ 3755b4 │ │ │ │ ldr r2, [pc, #108] @ 3755b8 │ │ │ │ ldr r1, [pc, #108] @ 3755bc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #5 │ │ │ │ mov r1, #1 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsl r2, r2, r3 │ │ │ │ @@ -308322,17 +308322,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrheq r9, [fp], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq fp, r7, r0, lsl #15 │ │ │ │ - @ instruction: 0x0067b798 │ │ │ │ + rsbseq r9, fp, ip, asr pc │ │ │ │ + rsbeq fp, r7, r0, lsr #16 │ │ │ │ + rsbeq fp, r7, r8, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #288] @ 3756fc │ │ │ │ mov r4, r1 │ │ │ │ @@ -308343,15 +308343,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #9 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ and r1, r4, #3 │ │ │ │ rsb r1, r1, r1, lsl #3 │ │ │ │ add r0, r0, r1, lsl #2 │ │ │ │ ldrb r3, [r0, #136] @ 0x88 │ │ │ │ tst r3, #12 │ │ │ │ beq 37569c │ │ │ │ tst r3, #32 │ │ │ │ @@ -308371,15 +308371,15 @@ │ │ │ │ subs r0, r0, r7 │ │ │ │ sbc r1, r1, r3 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 71a170 │ │ │ │ + bl 71a218 │ │ │ │ cmp r6, #0 │ │ │ │ ble 37569c │ │ │ │ add r3, r5, r6 │ │ │ │ sub r2, r5, #1 │ │ │ │ ldrb r1, [r3, #-1]! │ │ │ │ strb r1, [r2, #1]! │ │ │ │ cmp r5, r3 │ │ │ │ @@ -308395,26 +308395,26 @@ │ │ │ │ adds r0, r0, r7 │ │ │ │ adc r1, r1, r3 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 71a170 │ │ │ │ + bl 71a218 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r9, fp, r0, lsr #28 │ │ │ │ - rsbeq fp, r7, r4, lsl #14 │ │ │ │ - rsbeq fp, r7, r0, ror #13 │ │ │ │ + rsbseq r9, fp, r0, asr #29 │ │ │ │ + rsbeq fp, r7, r4, lsr #15 │ │ │ │ + rsbeq fp, r7, r0, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #288] @ 375844 │ │ │ │ mov r5, r1 │ │ │ │ @@ -308425,15 +308425,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #9 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ and r1, r5, #3 │ │ │ │ rsb r1, r1, r1, lsl #3 │ │ │ │ add r0, r0, r1, lsl #2 │ │ │ │ ldrb r3, [r0, #136] @ 0x88 │ │ │ │ tst r3, #12 │ │ │ │ beq 3757ec │ │ │ │ ands r2, r3, #32 │ │ │ │ @@ -308453,15 +308453,15 @@ │ │ │ │ subs r0, r0, r7 │ │ │ │ sbc r1, r1, r3 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 71a170 │ │ │ │ + bl 71a218 │ │ │ │ asr r1, r6, #1 │ │ │ │ cmp r1, #0 │ │ │ │ ble 3757ec │ │ │ │ add r3, r4, r6 │ │ │ │ sub r1, r3, r1 │ │ │ │ sub r4, r4, #1 │ │ │ │ ldrb r2, [r3, #-1]! │ │ │ │ @@ -308477,26 +308477,26 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ adds r0, r0, r7 │ │ │ │ str r2, [sp, #8] │ │ │ │ adc r1, r1, r3 │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r6, ip} │ │ │ │ - bl 71a170 │ │ │ │ + bl 71a218 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsbeq r9, [fp], #-200 @ 0xffffff38 @ │ │ │ │ - strheq fp, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ - @ instruction: 0x0067b598 │ │ │ │ + rsbseq r9, fp, r8, ror sp │ │ │ │ + rsbeq fp, r7, ip, asr r6 │ │ │ │ + rsbeq fp, r7, r8, lsr r6 │ │ │ │ │ │ │ │ 00375850 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr fp, [pc, #660] @ 375afc │ │ │ │ @@ -308516,91 +308516,91 @@ │ │ │ │ ldr r9, [pc, #616] @ 375b08 │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758154 │ │ │ │ + bl 7581fc │ │ │ │ ldr r3, [pc, #588] @ 375b0c │ │ │ │ ldr r2, [pc, #588] @ 375b10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #104 @ 0x68 │ │ │ │ ldr r3, [pc, #580] @ 375b14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74bae0 │ │ │ │ + bl 74bb88 │ │ │ │ ldr r3, [pc, #528] @ 375b18 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 74bae0 │ │ │ │ + bl 74bb88 │ │ │ │ cmp r7, #0 │ │ │ │ beq 375a5c │ │ │ │ ldr r1, [pc, #496] @ 375b1c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1152 @ 0x480 │ │ │ │ - bl 74bae0 │ │ │ │ + bl 74bb88 │ │ │ │ ldr r1, [pc, #480] @ 375b20 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 74bae0 │ │ │ │ + bl 74bb88 │ │ │ │ ldr r3, [pc, #464] @ 375b24 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r5 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ bl 3a5380 │ │ │ │ mov r0, fp │ │ │ │ bl 3a5210 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 758154 │ │ │ │ + bl 7581fc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ - bl 74bae0 │ │ │ │ + bl 74bb88 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ - bl 74bae0 │ │ │ │ + bl 74bb88 │ │ │ │ ldr r2, [pc, #356] @ 375b28 │ │ │ │ ldr r1, [pc, #356] @ 375b2c │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bae0 │ │ │ │ + bl 74bb88 │ │ │ │ ldr r1, [pc, #344] @ 375b30 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr r9, [pc, #332] @ 375b34 │ │ │ │ - bl 74bae0 │ │ │ │ + bl 74bb88 │ │ │ │ ldr r8, [pc, #328] @ 375b38 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #324] @ 375b3c │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -308608,119 +308608,119 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 3a5380 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [pc, #288] @ 375b40 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [pc, #264] @ 375b40 │ │ │ │ str r9, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3a4e3c │ │ │ │ ldr r1, [pc, #224] @ 375b44 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mvn r2, #0 │ │ │ │ - bl 74bae0 │ │ │ │ + bl 74bb88 │ │ │ │ ldr r1, [pc, #208] @ 375b48 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bae0 │ │ │ │ + bl 74bb88 │ │ │ │ ldr r3, [pc, #152] @ 375b24 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r5 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ bl 3a5380 │ │ │ │ mov r0, fp │ │ │ │ bl 3a5210 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 758154 │ │ │ │ + bl 7581fc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ - bl 74bae0 │ │ │ │ + bl 74bb88 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ - bl 74bae0 │ │ │ │ + bl 74bb88 │ │ │ │ mvn r2, #0 │ │ │ │ b 3759c0 │ │ │ │ - @ instruction: 0x0067b490 │ │ │ │ + rsbeq fp, r7, r0, lsr r5 │ │ │ │ addseq r5, r3, ip, lsr #5 │ │ │ │ - rsbeq fp, r7, r0, lsr #11 │ │ │ │ - rsbseq r3, r0, r8, lsl sp │ │ │ │ - rsbseq r9, fp, r8, asr #22 │ │ │ │ - rsbeq r1, r6, ip, asr lr │ │ │ │ - rsbeq pc, pc, ip, ror #6 │ │ │ │ - rsbeq fp, r7, ip, lsr r5 │ │ │ │ - rsbeq fp, r7, r4, lsr #10 │ │ │ │ - rsbeq fp, r7, ip, lsl r5 │ │ │ │ + rsbeq fp, r7, r0, asr #12 │ │ │ │ + ldrheq r3, [r0], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r9, fp, r8, ror #23 │ │ │ │ + strdeq r1, [r6], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq pc, pc, ip, lsl #8 │ │ │ │ + ldrdeq fp, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq fp, r7, r4, asr #11 │ │ │ │ + strheq fp, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ andeq r0, r0, r8, lsl #9 │ │ │ │ - rsbeq fp, r7, r8, lsl #9 │ │ │ │ - rsbeq fp, r7, r4, lsl #9 │ │ │ │ - rsbseq r9, fp, r4, lsl sl │ │ │ │ - rsbeq fp, r7, r8, ror #8 │ │ │ │ - rsbeq lr, r6, r8, asr #25 │ │ │ │ + rsbeq fp, r7, r8, lsr #10 │ │ │ │ + rsbeq fp, r7, r4, lsr #10 │ │ │ │ + ldrheq r9, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq fp, r7, r8, lsl #10 │ │ │ │ + rsbeq lr, r6, r8, ror #26 │ │ │ │ muleq r0, r1, r2 │ │ │ │ - rsbeq fp, r7, ip, ror #7 │ │ │ │ - rsbeq fp, r7, r0, ror #7 │ │ │ │ + rsbeq fp, r7, ip, lsl #9 │ │ │ │ + rsbeq fp, r7, r0, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 375b5c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f80 │ │ │ │ + b 754028 │ │ │ │ addeq r1, r5, r0, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 375bbc │ │ │ │ ldr r2, [pc, #68] @ 375bc0 │ │ │ │ ldr r1, [pc, #68] @ 375bc4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #40] @ 375bc8 │ │ │ │ ldr r1, [pc, #40] @ 375bcc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74df50 │ │ │ │ - rsbseq r9, fp, r4, lsr r9 │ │ │ │ - rsbeq r1, r6, r4, lsr #23 │ │ │ │ - strheq pc, [pc], #-4 @ │ │ │ │ + b 74dff8 │ │ │ │ + ldrsbeq r9, [fp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r1, r6, r4, asr #24 │ │ │ │ + rsbeq pc, pc, r4, asr r1 @ │ │ │ │ addeq r1, r5, r4, asr #23 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #244] @ 375cdc │ │ │ │ @@ -308730,49 +308730,49 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 375ce0 │ │ │ │ ldr r1, [pc, #228] @ 375ce4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r8, [pc, #208] @ 375ce8 │ │ │ │ ldr r2, [pc, #208] @ 375cec │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #168] @ 375cf0 │ │ │ │ ldr r1, [pc, #168] @ 375cf4 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #136] @ 375cf8 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp] │ │ │ │ add r6, r5, #752 @ 0x2f0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 338ea4 │ │ │ │ add r1, r5, #920 @ 0x398 │ │ │ │ mov r0, r4 │ │ │ │ bl 338da4 │ │ │ │ ldr r1, [pc, #68] @ 375cfc │ │ │ │ @@ -308782,21 +308782,21 @@ │ │ │ │ bl 3241d0 │ │ │ │ mov r2, #32 │ │ │ │ add r1, r5, #924 @ 0x39c │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 324380 │ │ │ │ - rsbseq r9, fp, ip, asr #17 │ │ │ │ - rsbeq r1, r6, ip, lsr #22 │ │ │ │ - rsbeq pc, pc, r8, lsr r0 @ │ │ │ │ - @ instruction: 0x0067b294 │ │ │ │ - rsbeq fp, r7, r8, ror r2 │ │ │ │ - rsbeq r2, r7, ip, lsr r6 │ │ │ │ - rsbeq r2, r7, r0, asr r6 │ │ │ │ + rsbseq r9, fp, ip, ror #18 │ │ │ │ + rsbeq r1, r6, ip, asr #23 │ │ │ │ + ldrdeq pc, [pc], #-8 @ │ │ │ │ + rsbeq fp, r7, r4, lsr r3 │ │ │ │ + rsbeq fp, r7, r8, lsl r3 │ │ │ │ + ldrdeq r2, [r7], #-108 @ 0xffffff94 @ │ │ │ │ + strdeq r2, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ addeq r1, r5, r8, ror #21 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mov r3, #-2147483648 @ 0x80000000 │ │ │ │ lsr r3, r3, r1 │ │ │ │ ldr ip, [r0, #1052] @ 0x41c │ │ │ │ tst r3, ip │ │ │ │ mov ip, #0 │ │ │ │ @@ -308816,15 +308816,15 @@ │ │ │ │ orr r2, r2, r3 │ │ │ │ str r2, [r0, #1064] @ 0x428 │ │ │ │ ldr r3, [r0, #1068] @ 0x42c │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ cmp r1, #0 │ │ │ │ beq 375d48 │ │ │ │ tst ip, r3 │ │ │ │ orrne r2, r2, r3 │ │ │ │ strne r2, [r0, #1064] @ 0x428 │ │ │ │ b 375d50 │ │ │ │ ldr r1, [sp] │ │ │ │ @@ -308853,30 +308853,30 @@ │ │ │ │ b 375d9c │ │ │ │ ldr r0, [r0, #1060] @ 0x424 │ │ │ │ b 375d9c │ │ │ │ ldr r0, [r0, #1056] @ 0x420 │ │ │ │ b 375d9c │ │ │ │ ldr r0, [r0, #1052] @ 0x41c │ │ │ │ b 375d9c │ │ │ │ - ldrsbeq r9, [fp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r9, fp, r8, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 375e74 │ │ │ │ ldr r2, [pc, #96] @ 375e78 │ │ │ │ ldr r1, [pc, #96] @ 375e7c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #1052] @ 0x41c │ │ │ │ str r3, [r0, #1056] @ 0x420 │ │ │ │ str r3, [r0, #1060] @ 0x424 │ │ │ │ str r3, [r0, #1064] @ 0x428 │ │ │ │ str r3, [r0, #1068] @ 0x42c │ │ │ │ str r3, [r0, #1072] @ 0x430 │ │ │ │ @@ -308884,17 +308884,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x007b969c │ │ │ │ - rsbeq fp, r7, r4, ror r0 │ │ │ │ - rsbeq fp, r7, r4, lsl #1 │ │ │ │ + rsbseq r9, fp, ip, lsr r7 │ │ │ │ + rsbeq fp, r7, r4, lsl r1 │ │ │ │ + rsbeq fp, r7, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ cmp r1, #4 │ │ │ │ @@ -308907,15 +308907,15 @@ │ │ │ │ ldr r3, [r5, #1064] @ 0x428 │ │ │ │ ldr r2, [r5, #1068] @ 0x42c │ │ │ │ tst r3, r2 │ │ │ │ ldr r0, [r5, #920] @ 0x398 │ │ │ │ movne r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ moveq r1, #0 │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ ldr r3, [pc, #204] @ 375fa8 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #20 │ │ │ │ bhi 375eb4 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -308947,29 +308947,29 @@ │ │ │ │ ldr r2, [r5, #1052] @ 0x41c │ │ │ │ tst r3, r2 │ │ │ │ beq 375f3c │ │ │ │ tst r6, r3 │ │ │ │ ldr r0, [r9, r4, lsl #2] │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ b 375f3c │ │ │ │ ldr r3, [r0, #1064] @ 0x428 │ │ │ │ ldr r2, [r0, #1068] @ 0x42c │ │ │ │ str r6, [r0, #1056] @ 0x420 │ │ │ │ b 375ebc │ │ │ │ ldr r3, [r0, #1064] @ 0x428 │ │ │ │ ldr r2, [r0, #1068] @ 0x42c │ │ │ │ str r6, [r0, #1052] @ 0x41c │ │ │ │ b 375ebc │ │ │ │ ldr r3, [r5, #1064] @ 0x428 │ │ │ │ ldr r2, [r5, #1068] @ 0x42c │ │ │ │ str r6, [r5, #1060] @ 0x424 │ │ │ │ b 375ebc │ │ │ │ - rsbseq r9, fp, r5, asr #11 │ │ │ │ + rsbseq r9, fp, r5, ror #12 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mvn r2, #0 │ │ │ │ cmp r3, #0 │ │ │ │ strb r2, [r0, #80] @ 0x50 │ │ │ │ beq 375fd8 │ │ │ │ ldrb r2, [r0, #81] @ 0x51 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -308991,24 +308991,24 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ - bl 74da74 │ │ │ │ + bl 7546ac │ │ │ │ + bl 74db1c │ │ │ │ ldr r2, [pc, #132] @ 3760b4 │ │ │ │ ldr r1, [pc, #132] @ 3760b8 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r2, [r5, #96] @ 0x60 │ │ │ │ ldrb r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, r3 │ │ │ │ bne 376088 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #12 │ │ │ │ @@ -309025,30 +309025,30 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r9, fp, r4, ror #9 │ │ │ │ - rsbeq r1, r6, ip, lsl r7 │ │ │ │ - rsbeq lr, pc, ip, lsr #24 │ │ │ │ - rsbeq r8, r7, r4, lsl #26 │ │ │ │ - rsbeq sl, r7, ip, lsl #29 │ │ │ │ + rsbseq r9, fp, r4, lsl #11 │ │ │ │ + strheq r1, [r6], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq lr, pc, ip, asr #25 │ │ │ │ + rsbeq r8, r7, r4, lsr #27 │ │ │ │ + rsbeq sl, r7, ip, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3760e8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r1, r5, ip, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #172] @ 3761b0 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -309057,54 +309057,54 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 3761b4 │ │ │ │ ldr r1, [pc, #156] @ 3761b8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #136] @ 3761bc │ │ │ │ ldr r1, [pc, #136] @ 3761c0 │ │ │ │ add r5, r5, #32 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [pc, #100] @ 3761c4 │ │ │ │ ldr r1, [pc, #100] @ 3761c8 │ │ │ │ add ip, pc, ip │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r4, #88] @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [pc, #64] @ 3761cc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, fp, r8, ror #7 │ │ │ │ - rsbeq r1, r6, r0, lsl r6 │ │ │ │ - rsbeq lr, pc, ip, lsl fp @ │ │ │ │ - strdeq r8, [r7], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r8, r7, r0, lsl ip │ │ │ │ - rsbeq sl, r7, r8, ror #26 │ │ │ │ + rsbseq r9, fp, r8, lsl #9 │ │ │ │ + strheq r1, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ + strheq lr, [pc], #-188 @ │ │ │ │ + @ instruction: 0x00678c9c │ │ │ │ + strheq r8, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq sl, r7, r8, lsl #28 │ │ │ │ addseq r1, r1, r4, lsl #16 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -309139,24 +309139,24 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 3762ec │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74a110 │ │ │ │ + bl 74a1b8 │ │ │ │ ldr ip, [pc, #124] @ 3762f0 │ │ │ │ ldr r2, [pc, #124] @ 3762f4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #8 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #96] @ 3762f8 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -309172,17 +309172,17 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq sl, r7, r0, ror ip │ │ │ │ - rsbseq r9, fp, r8, ror r2 │ │ │ │ - strheq r8, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq sl, r7, r0, lsl sp │ │ │ │ + rsbseq r9, fp, r8, lsl r3 │ │ │ │ + rsbeq r8, r7, r4, asr fp │ │ │ │ addeq r1, r5, r4, ror #10 │ │ │ │ │ │ │ │ 003762fc : │ │ │ │ strb r1, [r0, #96] @ 0x60 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -309220,23 +309220,23 @@ │ │ │ │ ldr r8, [pc, #180] @ 376434 │ │ │ │ mov r3, #23 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r5, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ add ip, sl, #60 @ 0x3c │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ blx r8 │ │ │ │ eor r0, r0, #1 │ │ │ │ @@ -309258,17 +309258,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r9, fp, r4, lsl #3 │ │ │ │ - rsbeq r8, r7, r8, asr #19 │ │ │ │ - ldrdeq r8, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r9, fp, r4, lsr #4 │ │ │ │ + rsbeq r8, r7, r8, ror #20 │ │ │ │ + rsbeq r8, r7, r0, ror sl │ │ │ │ │ │ │ │ 00376438 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -309319,15 +309319,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 248b04 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9abcb4 │ │ │ │ + b 9abd5c │ │ │ │ │ │ │ │ 00376514 : │ │ │ │ ldr r2, [r0, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r2, #0 │ │ │ │ @@ -309352,15 +309352,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 248b04 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9abcb4 │ │ │ │ + b 9abd5c │ │ │ │ │ │ │ │ 00376590 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #484] @ 37678c │ │ │ │ @@ -309385,20 +309385,20 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #60 @ 0x3c │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr sl, [r5] │ │ │ │ mov r4, r5 │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [r5, #4] │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 376650 │ │ │ │ ldr r2, [pc, #364] @ 3767a4 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -309460,51 +309460,51 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #120] @ 3767b8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3767bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 376644 │ │ │ │ ldr r1, [pc, #76] @ 3767c0 │ │ │ │ ldr r0, [pc, #76] @ 3767c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 376644 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r3, r4, ror r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r3, ip, asr r5 │ │ │ │ - rsbseq r8, fp, r8, lsl #30 │ │ │ │ - rsbeq r8, r7, r0, asr r7 │ │ │ │ - rsbeq r8, r7, r4, ror #14 │ │ │ │ + rsbseq r8, fp, r8, lsr #31 │ │ │ │ + strdeq r8, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r8, r7, r4, lsl #16 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r4, r3, r0, lsl #9 │ │ │ │ andeq r1, r0, r8, ror #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r5, r4, lsl #19 │ │ │ │ - rsbeq sl, r7, r4, ror r7 │ │ │ │ - rsbseq r0, r5, r0, asr r9 │ │ │ │ - rsbeq sl, r7, r0, lsl #15 │ │ │ │ + rsbseq r0, r5, r4, lsr #20 │ │ │ │ + rsbeq sl, r7, r4, lsl r8 │ │ │ │ + ldrsheq r0, [r5], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq sl, r7, r0, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #568] @ 376a1c │ │ │ │ ldr r3, [pc, #568] @ 376a20 │ │ │ │ @@ -309551,20 +309551,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 3769b8 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 376970 │ │ │ │ ldr r6, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37688c │ │ │ │ ldr r2, [pc, #364] @ 376a3c │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -309590,25 +309590,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 376a4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 376868 │ │ │ │ mov r5, r4 │ │ │ │ ldr r2, [pc, #212] @ 376a50 │ │ │ │ ldr r3, [pc, #160] @ 376a20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -309642,33 +309642,33 @@ │ │ │ │ movne r6, #1 │ │ │ │ bne 376828 │ │ │ │ mov r5, #1 │ │ │ │ b 376974 │ │ │ │ ldr r0, [pc, #76] @ 376a54 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 376868 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r3, r4, lsr r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r3, r4, lsl #6 │ │ │ │ - ldrdeq sl, [r7], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq sp, r6, r8, lsl #18 │ │ │ │ - rsbseq r8, fp, r4, lsr #25 │ │ │ │ - rsbeq r8, r7, r4, ror #9 │ │ │ │ - strdeq r8, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq sl, r7, r8, ror r7 │ │ │ │ + rsbseq sp, r6, r8, lsr #19 │ │ │ │ + rsbseq r8, fp, r4, asr #26 │ │ │ │ + rsbeq r8, r7, r4, lsl #11 │ │ │ │ + @ instruction: 0x00678598 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r8, ror #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sl, r7, r0, ror r5 │ │ │ │ + rsbeq sl, r7, r0, lsl r6 │ │ │ │ addseq r4, r3, r0, lsr #3 │ │ │ │ - strdeq sl, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ + @ instruction: 0x0067a590 │ │ │ │ │ │ │ │ 00376a58 : │ │ │ │ eor r2, r2, #1 │ │ │ │ b 3767c8 │ │ │ │ │ │ │ │ 00376a60 : │ │ │ │ mov r2, #0 │ │ │ │ @@ -309707,20 +309707,20 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, #0 │ │ │ │ add r8, r8, #60 @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r7, [r4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ mvneq r6, #0 │ │ │ │ beq 376b4c │ │ │ │ ldr r3, [pc, #336] @ 376c6c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ @@ -309777,48 +309777,48 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 376c80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 376b28 │ │ │ │ mov r0, r4 │ │ │ │ b 376b64 │ │ │ │ ldr r0, [pc, #68] @ 376c84 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 376b28 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r3, ip, lsl #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r3, r4, ror r0 │ │ │ │ - rsbseq r8, fp, r4, lsr #20 │ │ │ │ - rsbeq r8, r7, ip, ror #4 │ │ │ │ - rsbeq r8, r7, r0, lsl #5 │ │ │ │ + rsbseq r8, fp, r4, asr #21 │ │ │ │ + rsbeq r8, r7, ip, lsl #6 │ │ │ │ + rsbeq r8, r7, r0, lsr #6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x00933fb0 │ │ │ │ andeq r5, r0, r8, lsl r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq sl, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq sl, r7, r4, lsl r3 │ │ │ │ + @ instruction: 0x0067a39c │ │ │ │ + strheq sl, [r7], #-52 @ 0xffffffcc @ │ │ │ │ │ │ │ │ 00376c88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -309829,25 +309829,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #340] @ 376e28 │ │ │ │ ldr r2, [pc, #340] @ 376e2c │ │ │ │ ldr r1, [pc, #340] @ 376e30 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r6, [pc, #312] @ 376e34 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 376e14 │ │ │ │ ldr r2, [pc, #296] @ 376e38 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -309894,48 +309894,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 376e4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 376d1c │ │ │ │ ldr r0, [pc, #80] @ 376e50 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 376d1c │ │ │ │ mvn r0, #0 │ │ │ │ b 376d2c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r3, r4, ror lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r8, fp, r4, lsl r8 │ │ │ │ - rsbeq r8, r7, r4, asr r0 │ │ │ │ - rsbeq r8, r7, r8, rrx │ │ │ │ + ldrheq r8, [fp], #-132 @ 0xffffff7c @ │ │ │ │ + strdeq r8, [r7], #-4 @ │ │ │ │ + rsbeq r8, r7, r8, lsl #2 │ │ │ │ addseq r3, r3, r4, lsr #28 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r3, r8, ror #27 │ │ │ │ andeq r2, r0, ip, asr r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0067a198 │ │ │ │ - rsbeq sl, r7, r0, asr #3 │ │ │ │ + rsbeq sl, r7, r8, lsr r2 │ │ │ │ + rsbeq sl, r7, r0, ror #4 │ │ │ │ │ │ │ │ 00376e54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #388] @ 376ff0 │ │ │ │ @@ -309969,25 +309969,25 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #260] @ 377000 │ │ │ │ ldr r2, [pc, #260] @ 377004 │ │ │ │ ldr r1, [pc, #260] @ 377008 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 376ea8 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r7, [r2] │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ @@ -310016,44 +310016,44 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37701c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 376eac │ │ │ │ ldr r0, [pc, #68] @ 377020 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 376eac │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00933cb0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r3, r3, r8, ip @ │ │ │ │ addseq r3, r3, r8, ror #24 │ │ │ │ - rsbseq r8, fp, ip, ror #11 │ │ │ │ - rsbeq r7, r7, ip, lsr #28 │ │ │ │ - rsbeq r7, r7, r0, asr #28 │ │ │ │ + rsbseq r8, fp, ip, lsl #13 │ │ │ │ + rsbeq r7, r7, ip, asr #29 │ │ │ │ + rsbeq r7, r7, r0, ror #29 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r0, lsl #21 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sl, r7, r0, lsr r0 │ │ │ │ - rsbeq sl, r7, r4, asr r0 │ │ │ │ + ldrdeq sl, [r7], #-0 @ │ │ │ │ + strdeq sl, [r7], #-4 @ │ │ │ │ │ │ │ │ 00377024 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #412] @ 3771d8 │ │ │ │ @@ -310073,20 +310073,20 @@ │ │ │ │ ldr r8, [pc, #372] @ 3771e8 │ │ │ │ ldr r7, [pc, #372] @ 3771ec │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3770d0 │ │ │ │ ldr r2, [pc, #312] @ 3771f0 │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r2, [r9, r2] │ │ │ │ @@ -310133,53 +310133,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #128] @ 377204 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 377208 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 3770c8 │ │ │ │ ldr r1, [pc, #84] @ 37720c │ │ │ │ ldr r0, [pc, #84] @ 377210 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 3770c8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r3, r0, ror #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r3, r8, asr #21 │ │ │ │ - rsbseq r8, fp, r8, ror r4 │ │ │ │ - rsbeq r7, r7, r0, asr #25 │ │ │ │ - ldrdeq r7, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r8, fp, r8, lsl r5 │ │ │ │ + rsbeq r7, r7, r0, ror #26 │ │ │ │ + rsbeq r7, r7, r4, ror sp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r3, r8, lsr sl │ │ │ │ andeq r1, r0, r8, ror #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00749d94 │ │ │ │ - rsbeq r9, r7, r4, lsr sp │ │ │ │ - rsbseq r9, r4, r8, asr sp │ │ │ │ - rsbeq r9, r7, ip, lsr sp │ │ │ │ + rsbseq r9, r4, r4, lsr lr │ │ │ │ + ldrdeq r9, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrsheq r9, [r4], #-216 @ 0xffffff28 @ │ │ │ │ + ldrdeq r9, [r7], #-220 @ 0xffffff24 @ │ │ │ │ │ │ │ │ 00377214 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #328] @ 377374 │ │ │ │ @@ -310208,15 +310208,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 377370 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9abcb4 │ │ │ │ + b 9abd5c │ │ │ │ ldr r2, [pc, #224] @ 377388 │ │ │ │ ldr r3, [pc, #204] @ 377378 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -310247,147 +310247,147 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 377398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 377270 │ │ │ │ ldr r0, [pc, #56] @ 37739c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 377270 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009338f0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009338d4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r3, r4, lsr #17 │ │ │ │ addseq r3, r3, r4, ror r8 │ │ │ │ @ instruction: 0x00003bb0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r9, r7, ip, lsl #26 │ │ │ │ - rsbeq r9, r7, r0, lsl sp │ │ │ │ + rsbeq r9, r7, ip, lsr #27 │ │ │ │ + strheq r9, [r7], #-208 @ 0xffffff30 @ │ │ │ │ │ │ │ │ 003773a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ - bl 74d520 │ │ │ │ + bl 74d5c8 │ │ │ │ ldr r1, [pc, #84] @ 377418 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74b9d8 │ │ │ │ + bl 74ba80 │ │ │ │ ldr ip, [pc, #68] @ 37741c │ │ │ │ ldr r2, [pc, #68] @ 377420 │ │ │ │ ldr r1, [pc, #68] @ 377424 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r4, lr, ip, lsl r7 │ │ │ │ - rsbseq r8, fp, r0, lsl r1 │ │ │ │ - rsbeq r7, r7, r4, asr r9 │ │ │ │ - rsbeq r7, r7, r8, ror #18 │ │ │ │ + strheq r4, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + ldrheq r8, [fp], #-16 @ │ │ │ │ + strdeq r7, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r7, r7, r8, lsl #20 │ │ │ │ │ │ │ │ 00377428 : │ │ │ │ - b 74d9b4 │ │ │ │ + b 74da5c │ │ │ │ │ │ │ │ 0037742c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r7, r2 │ │ │ │ - bl 74d520 │ │ │ │ + bl 74d5c8 │ │ │ │ ldr r1, [pc, #124] @ 3774d4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #116] @ 3774d8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74b9d8 │ │ │ │ + bl 74ba80 │ │ │ │ ldr ip, [pc, #104] @ 3774dc │ │ │ │ ldr r2, [pc, #104] @ 3774e0 │ │ │ │ ldr r1, [pc, #104] @ 3774e4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #72] @ 3774e8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74d9b4 │ │ │ │ + bl 74da5c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r4, lr, r8, lsl #13 │ │ │ │ + rsbeq r4, lr, r8, lsr #14 │ │ │ │ @ instruction: 0x009336bc │ │ │ │ - rsbseq r8, fp, r4, ror r0 │ │ │ │ - strheq r7, [r7], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r7, r7, r4, asr #17 │ │ │ │ + rsbseq r8, fp, r4, lsl r1 │ │ │ │ + rsbeq r7, r7, r4, asr r9 │ │ │ │ + rsbeq r7, r7, r4, ror #18 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ ldr r0, [pc, #4] @ 3774f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ ldrdeq r0, [r5], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 377578 │ │ │ │ ldr r2, [pc, #100] @ 37757c │ │ │ │ ldr r1, [pc, #100] @ 377580 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #72] @ 377584 │ │ │ │ ldr r2, [pc, #72] @ 377588 │ │ │ │ ldr r3, [pc, #72] @ 37758c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ @@ -310397,17 +310397,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r8, fp, r8, lsr #32 │ │ │ │ - rsbeq r7, r7, r8, lsl r8 │ │ │ │ - rsbeq r7, r7, ip, lsr #16 │ │ │ │ + rsbseq r8, fp, r8, asr #1 │ │ │ │ + strheq r7, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r7, r7, ip, asr #17 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -310419,37 +310419,37 @@ │ │ │ │ add r3, r4, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r8, [pc, #184] @ 377694 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ mov r3, #32 │ │ │ │ add r4, r4, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ bne 377624 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ beq 377668 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7583fc │ │ │ │ + bl 7584a4 │ │ │ │ ldr ip, [pc, #100] @ 377698 │ │ │ │ ldr r2, [pc, #100] @ 37769c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8, ip] │ │ │ │ @@ -310465,20 +310465,20 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x007b7f98 │ │ │ │ - rsbeq r9, r7, r8, ror #21 │ │ │ │ - rsbeq r9, r7, r4, lsl #22 │ │ │ │ + rsbseq r8, fp, r8, lsr r0 │ │ │ │ + rsbeq r9, r7, r8, lsl #23 │ │ │ │ + rsbeq r9, r7, r4, lsr #23 │ │ │ │ addseq r3, r3, r4, asr #10 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - @ instruction: 0x00679a98 │ │ │ │ + rsbeq r9, r7, r8, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #292] @ 3777dc │ │ │ │ ldr r2, [pc, #292] @ 3777e0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -310486,15 +310486,15 @@ │ │ │ │ ldr r1, [pc, #284] @ 3777e4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r6, [pc, #256] @ 3777e8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ cmp r7, #1 │ │ │ │ bne 377734 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ @@ -310508,15 +310508,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 7583fc │ │ │ │ + bl 7584a4 │ │ │ │ ldr ip, [pc, #172] @ 3777ec │ │ │ │ ldr r2, [pc, #172] @ 3777f0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ @@ -310530,15 +310530,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 7583fc │ │ │ │ + bl 7584a4 │ │ │ │ ldr r1, [pc, #84] @ 3777ec │ │ │ │ ldr r2, [pc, #88] @ 3777f4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r6, r1] │ │ │ │ mov r1, r7 │ │ │ │ @@ -310550,38 +310550,38 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r7, fp, ip, lsl #29 │ │ │ │ - ldrdeq r9, [r7], #-148 @ 0xffffff6c @ │ │ │ │ - strdeq r9, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r7, fp, ip, lsr #30 │ │ │ │ + rsbeq r9, r7, r4, ror sl │ │ │ │ + @ instruction: 0x00679a90 │ │ │ │ addseq r3, r3, r8, lsr r4 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r9, r7, r4, ror #19 │ │ │ │ - rsbeq r9, r7, r8, ror #18 │ │ │ │ + rsbeq r9, r7, r4, lsl #21 │ │ │ │ + rsbeq r9, r7, r8, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #100] @ 377880 │ │ │ │ ldr r2, [pc, #100] @ 377884 │ │ │ │ ldr r1, [pc, #100] @ 377888 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 377860 │ │ │ │ add r1, r4, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ ldrb r2, [r4, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -310591,17 +310591,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r7, fp, r4, lsr #26 │ │ │ │ - rsbeq r9, r7, r4, ror r8 │ │ │ │ - @ instruction: 0x00679890 │ │ │ │ + rsbseq r7, fp, r4, asr #27 │ │ │ │ + rsbeq r9, r7, r4, lsl r9 │ │ │ │ + rsbeq r9, r7, r0, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #620] @ 377b10 │ │ │ │ ldr r2, [pc, #620] @ 377b14 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -310609,15 +310609,15 @@ │ │ │ │ ldr r1, [pc, #612] @ 377b18 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #584] @ 377b1c │ │ │ │ ldr r6, [pc, #584] @ 377b20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #4 │ │ │ │ bhi 377a08 │ │ │ │ @@ -310625,15 +310625,15 @@ │ │ │ │ add pc, pc, r4, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ beq 377a7c │ │ │ │ cmp r3, #3 │ │ │ │ beq 37798c │ │ │ │ - bl 7583fc │ │ │ │ + bl 7584a4 │ │ │ │ ldr r2, [pc, #528] @ 377b24 │ │ │ │ ldr ip, [pc, #528] @ 377b28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ ldr ip, [r5, #104] @ 0x68 │ │ │ │ mov r3, r4 │ │ │ │ @@ -310674,15 +310674,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 377a70 │ │ │ │ cmp r4, #1 │ │ │ │ bne 377aa0 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ bne 377a6c │ │ │ │ - bl 7583fc │ │ │ │ + bl 7584a4 │ │ │ │ ldr r1, [pc, #336] @ 377b28 │ │ │ │ ldr r2, [pc, #336] @ 377b2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r6, r1] │ │ │ │ mov r1, r4 │ │ │ │ @@ -310701,15 +310701,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r4, #1 │ │ │ │ beq 377ab8 │ │ │ │ cmp r4, #2 │ │ │ │ bne 377968 │ │ │ │ - bl 7583fc │ │ │ │ + bl 7584a4 │ │ │ │ ldr ip, [pc, #228] @ 377b28 │ │ │ │ ldr r2, [pc, #232] @ 377b30 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ @@ -310721,62 +310721,62 @@ │ │ │ │ bl 3777f8 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #104] @ 0x68 │ │ │ │ b 37798c │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ b 37798c │ │ │ │ - bl 7583fc │ │ │ │ + bl 7584a4 │ │ │ │ ldr r2, [pc, #160] @ 377b34 │ │ │ │ ldr ip, [pc, #144] @ 377b28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ b 37791c │ │ │ │ - bl 7583fc │ │ │ │ + bl 7584a4 │ │ │ │ ldr r2, [pc, #140] @ 377b38 │ │ │ │ ldr ip, [pc, #120] @ 377b28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ b 37791c │ │ │ │ bl 3777f8 │ │ │ │ b 377968 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #112] @ 377b3c │ │ │ │ ldr r2, [pc, #112] @ 377b40 │ │ │ │ ldr r1, [pc, #112] @ 377b44 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 377968 │ │ │ │ sub r1, r4, #2 │ │ │ │ mov r0, r5 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ blx r3 │ │ │ │ b 377968 │ │ │ │ - rsbseq r7, fp, r0, lsr #25 │ │ │ │ - rsbeq r9, r7, r4, ror #15 │ │ │ │ - rsbeq r9, r7, r0, lsl #16 │ │ │ │ - rsbseq r7, fp, r8, ror #24 │ │ │ │ + rsbseq r7, fp, r0, asr #26 │ │ │ │ + rsbeq r9, r7, r4, lsl #17 │ │ │ │ + rsbeq r9, r7, r0, lsr #17 │ │ │ │ + rsbseq r7, fp, r8, lsl #26 │ │ │ │ addseq r3, r3, r4, asr #4 │ │ │ │ - rsbeq r9, r7, ip, lsr #18 │ │ │ │ + rsbeq r9, r7, ip, asr #19 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ + rsbeq r9, r7, r0, ror #16 │ │ │ │ + rsbeq r9, r7, r4, ror #16 │ │ │ │ + rsbeq r9, r7, r4, ror #14 │ │ │ │ rsbeq r9, r7, r0, asr #15 │ │ │ │ - rsbeq r9, r7, r4, asr #15 │ │ │ │ - rsbeq r9, r7, r4, asr #13 │ │ │ │ - rsbeq r9, r7, r0, lsr #14 │ │ │ │ - rsbseq r7, fp, r4, ror sl │ │ │ │ - rsbeq r9, r7, r4, asr #11 │ │ │ │ - rsbeq r9, r7, r0, ror #11 │ │ │ │ + rsbseq r7, fp, r4, lsl fp │ │ │ │ + rsbeq r9, r7, r4, ror #12 │ │ │ │ + rsbeq r9, r7, r0, lsl #13 │ │ │ │ │ │ │ │ 00377b48 : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -311261,23 +311261,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 378438 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3780c4 │ │ │ │ ldrh r3, [r4, #180] @ 0xb4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 377e14 │ │ │ │ b 37815c │ │ │ │ @@ -311349,28 +311349,28 @@ │ │ │ │ strb r3, [r4, #176] @ 0xb0 │ │ │ │ strb r0, [r4, #180] @ 0xb4 │ │ │ │ b 378110 │ │ │ │ ldr r0, [pc, #60] @ 37843c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3780c4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r2, r3, ip, lsr #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, r3, ip, lsl #21 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r7, fp, r4, lsr #9 │ │ │ │ + rsbseq r7, fp, r4, asr #10 │ │ │ │ addseq r2, r3, r4, lsl #20 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r8, [r7], #-248 @ 0xffffff08 @ │ │ │ │ - strheq r8, [r7], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r9, r7, r8, asr r0 │ │ │ │ + rsbeq r8, r7, r4, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #1080] @ 378890 │ │ │ │ ldr ip, [pc, #1080] @ 378894 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -311541,23 +311541,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3788b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3784a0 │ │ │ │ ldrb r1, [r4, #237] @ 0xed │ │ │ │ mov r2, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r3, [r4, #216] @ 0xd8 │ │ │ │ strb r2, [r4, #236] @ 0xec │ │ │ │ beq 37856c │ │ │ │ @@ -311572,15 +311572,15 @@ │ │ │ │ ldrb r7, [r4, #177] @ 0xb1 │ │ │ │ strb r3, [r4, #238] @ 0xee │ │ │ │ b 378588 │ │ │ │ ldr r0, [pc, #320] @ 3788bc │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3784a0 │ │ │ │ ldr r3, [r4, #216] @ 0xd8 │ │ │ │ ldrb r2, [r4, #177] @ 0xb1 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #32 │ │ │ │ movcs r3, #0 │ │ │ │ tst r2, #32 │ │ │ │ @@ -311643,22 +311643,22 @@ │ │ │ │ ldrb r3, [r3, #182] @ 0xb6 │ │ │ │ strb r3, [r4, #214] @ 0xd6 │ │ │ │ b 3787bc │ │ │ │ addseq r2, r3, r4, asr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, r3, ip, lsr #13 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - ldrsbeq r7, [fp], #-3 @ │ │ │ │ + rsbseq r7, fp, r3, ror r1 │ │ │ │ @ instruction: 0x009325f8 │ │ │ │ addseq r2, r3, r8, asr r5 │ │ │ │ andeq r2, r0, r8, lsl r7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r8, [r7], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r8, r7, r0, lsr #23 │ │ │ │ + rsbeq r8, r7, ip, asr ip │ │ │ │ + rsbeq r8, r7, r0, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ cmp r2, #14 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #608] @ 378b40 │ │ │ │ @@ -311795,71 +311795,71 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 378b64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 378944 │ │ │ │ ldr r0, [pc, #60] @ 378b68 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 378944 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r2, r3, r8, lsr r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, r3, r8, lsr #4 │ │ │ │ - rsbseq r6, fp, r1, lsl #25 │ │ │ │ + rsbseq r6, fp, r1, lsr #26 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r2, r3, r8, lsr #3 │ │ │ │ andeq r1, r0, r0, lsr r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r7, r0, lsr r8 │ │ │ │ - rsbeq r8, r7, r4, asr r8 │ │ │ │ + ldrdeq r8, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + strdeq r8, [r7], #-132 @ 0xffffff7c @ │ │ │ │ │ │ │ │ 00378b6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 74e020 │ │ │ │ - bl 754b08 │ │ │ │ + bl 74e0c8 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #64] @ 378bd0 │ │ │ │ ldr r2, [pc, #64] @ 378bd4 │ │ │ │ ldr r1, [pc, #64] @ 378bd8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldrb r0, [r0, #171] @ 0xab │ │ │ │ eor r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, fp, ip, lsl #20 │ │ │ │ - rsbeq lr, r5, r8, ror fp │ │ │ │ - rsbeq r8, lr, r0, ror #18 │ │ │ │ + rsbseq r6, fp, ip, lsr #21 │ │ │ │ + rsbeq lr, r5, r8, lsl ip │ │ │ │ + rsbeq r8, lr, r0, lsl #20 │ │ │ │ │ │ │ │ 00378bdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #140] @ 378c80 │ │ │ │ @@ -311886,26 +311886,26 @@ │ │ │ │ str r0, [r4] │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r2, [pc, #60] @ 378c8c │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r4, #8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0xfffff428 │ │ │ │ - ldrdeq r8, [r7], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r8, r7, ip, ror r7 │ │ │ │ + rsbeq r8, r7, r0, ror ip │ │ │ │ + rsbeq r8, r7, ip, lsl r8 │ │ │ │ addeq lr, r4, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #300] @ 378dd4 │ │ │ │ ldr r2, [pc, #300] @ 378dd8 │ │ │ │ @@ -311964,41 +311964,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 378df8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 378ce4 │ │ │ │ ldr r0, [pc, #60] @ 378dfc │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 378ce4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r1, r3, r4, ror lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, r3, r4, asr lr │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r1, r3, r0, lsr lr │ │ │ │ andeq r1, r0, r8, lsr lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addeq lr, r4, r0, asr #24 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r8, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r8, r7, ip, ror #13 │ │ │ │ + rsbeq r8, r7, r0, ror r7 │ │ │ │ + rsbeq r8, r7, ip, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #320] @ 378f58 │ │ │ │ ldr ip, [pc, #320] @ 378f5c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -312054,84 +312054,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 378f78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 378e58 │ │ │ │ ldr r0, [pc, #68] @ 378f7c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 378e58 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r1, r3, r4, lsl #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, r3, r4, ror #25 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x00931cbc │ │ │ │ andeq r1, r0, r4, asr #11 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r8, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r8, r7, ip, asr #11 │ │ │ │ + rsbeq r8, r7, r0, asr r6 │ │ │ │ + rsbeq r8, r7, ip, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 378f90 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq lr, r4, r4, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 379004 │ │ │ │ ldr r2, [pc, #88] @ 379008 │ │ │ │ ldr r1, [pc, #88] @ 37900c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #60] @ 379010 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, fp, r4, lsl r6 │ │ │ │ - rsbeq lr, r5, r0, ror r7 │ │ │ │ - rsbeq fp, pc, r0, lsl #25 │ │ │ │ - rsbeq r8, r7, ip, ror #10 │ │ │ │ + ldrheq r6, [fp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq lr, r5, r0, lsl r8 │ │ │ │ + rsbeq fp, pc, r0, lsr #26 │ │ │ │ + rsbeq r8, r7, ip, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ 3790d0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -312139,25 +312139,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 3790d4 │ │ │ │ ldr r1, [pc, #148] @ 3790d8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #128] @ 3790dc │ │ │ │ ldr r1, [pc, #128] @ 3790e0 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #189 @ 0xbd │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #96] @ 3790e4 │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 376240 │ │ │ │ ldr r1, [pc, #76] @ 3790e8 │ │ │ │ @@ -312171,20 +312171,20 @@ │ │ │ │ bl 3241d0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 324380 │ │ │ │ - @ instruction: 0x007b659c │ │ │ │ - rsbeq lr, r5, r8, ror #13 │ │ │ │ - strdeq fp, [pc], #-180 @ │ │ │ │ - strdeq r8, [r7], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r8, r7, r4, lsl #10 │ │ │ │ - rsbeq r8, r7, r8, asr r7 │ │ │ │ + rsbseq r6, fp, ip, lsr r6 │ │ │ │ + rsbeq lr, r5, r8, lsl #15 │ │ │ │ + @ instruction: 0x006fbc94 │ │ │ │ + @ instruction: 0x00678594 │ │ │ │ + rsbeq r8, r7, r4, lsr #11 │ │ │ │ + strdeq r8, [r7], #-120 @ 0xffffff88 @ │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ │ │ │ │ 003790ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -312445,22 +312445,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3796d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b 379248 │ │ │ │ ldr r3, [pc, #400] @ 3796d4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -312478,22 +312478,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3796d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 379308 │ │ │ │ ldr r3, [pc, #280] @ 3796dc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 379444 │ │ │ │ @@ -312510,69 +312510,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 3796e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 379444 │ │ │ │ ldr r0, [pc, #160] @ 3796e4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 379384 │ │ │ │ ldr r0, [pc, #140] @ 3796e8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 379308 │ │ │ │ ldr r0, [pc, #120] @ 3796ec │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 379444 │ │ │ │ bl 24aa84 │ │ │ │ addseq r1, r3, r8, lsl sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, r3, r4, lsl #20 │ │ │ │ umullseq r1, r3, r0, r9 │ │ │ │ - ldrsbeq r6, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r6, fp, r8, ror r4 │ │ │ │ @ instruction: 0x009318f8 │ │ │ │ @ instruction: 0x009318b4 │ │ │ │ addseq r1, r3, r4, lsl #17 │ │ │ │ addseq r1, r3, r8, asr r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r1, r3, r0, ror #15 │ │ │ │ addseq r1, r3, r8, ror r7 │ │ │ │ addseq r1, r3, r0, asr r7 │ │ │ │ addseq r1, r3, ip, lsl r7 │ │ │ │ addseq r1, r3, r4, lsl #13 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r8, [r7], #-12 @ │ │ │ │ + @ instruction: 0x0067819c │ │ │ │ andeq r3, r0, r4, ror lr │ │ │ │ - rsbeq r8, r7, r4, lsr #32 │ │ │ │ + rsbeq r8, r7, r4, asr #1 │ │ │ │ andeq r3, r0, r8, asr #10 │ │ │ │ - rsbeq r7, r7, r0, asr pc │ │ │ │ - rsbeq r8, r7, r0, lsl r0 │ │ │ │ - rsbeq r7, r7, r4, lsr #31 │ │ │ │ - rsbeq r7, r7, r8, lsr pc │ │ │ │ + strdeq r7, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + strheq r8, [r7], #-0 @ │ │ │ │ + rsbeq r8, r7, r4, asr #32 │ │ │ │ + ldrdeq r7, [r7], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ bl 3790ec │ │ │ │ @@ -312584,105 +312584,105 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str r1, [r4, #780] @ 0x30c │ │ │ │ ldr r0, [r4, #784] @ 0x310 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ │ │ │ │ 00379740 : │ │ │ │ mov r3, #1 │ │ │ │ str r1, [r0] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ str r3, [r0, #16] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 379774 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f80 │ │ │ │ + b 754028 │ │ │ │ @ instruction: 0x0084e2b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 379808 │ │ │ │ ldr r2, [pc, #120] @ 37980c │ │ │ │ ldr r1, [pc, #120] @ 379810 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #92] @ 379814 │ │ │ │ ldr r1, [pc, #92] @ 379818 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r2, [pc, #68] @ 37981c │ │ │ │ ldr r3, [pc, #68] @ 379820 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r5, fp, ip, ror lr │ │ │ │ - rsbeq sp, r5, ip, lsl #31 │ │ │ │ - @ instruction: 0x006fb498 │ │ │ │ + rsbseq r5, fp, ip, lsl pc │ │ │ │ + rsbeq lr, r5, ip, lsr #32 │ │ │ │ + rsbeq fp, pc, r8, lsr r5 @ │ │ │ │ addeq lr, r4, r4, ror #4 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - ldrdeq r7, [r7], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r8, r7, r4, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 379894 │ │ │ │ ldr r2, [pc, #88] @ 379898 │ │ │ │ ldr r1, [pc, #88] @ 37989c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ add r3, r0, #932 @ 0x3a4 │ │ │ │ str r1, [r0, #928] @ 0x3a0 │ │ │ │ strh r2, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq r5, [fp], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r7, r7, r8, ror pc │ │ │ │ - rsbeq r7, r7, r8, lsl #31 │ │ │ │ + rsbseq r5, fp, r4, ror lr │ │ │ │ + rsbeq r8, r7, r8, lsl r0 │ │ │ │ + rsbeq r8, r7, r8, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #232] @ 3799a0 │ │ │ │ ldr r8, [pc, #232] @ 3799a4 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -312691,47 +312691,47 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr sl, [pc, #192] @ 3799ac │ │ │ │ ldr r7, [pc, #192] @ 3799b0 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r1, r4, #756 @ 0x2f4 │ │ │ │ bl 338da4 │ │ │ │ ldr r2, [pc, #140] @ 3799b4 │ │ │ │ add fp, r4, #760 @ 0x2f8 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #21 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, fp │ │ │ │ bl 338ea4 │ │ │ │ ldr r1, [pc, #68] @ 3799b8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 376240 │ │ │ │ str r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -312739,21 +312739,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r5, fp, ip, asr sp │ │ │ │ - rsbeq r7, r7, r4, lsl pc │ │ │ │ - strdeq r7, [r7], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq lr, r6, r0, lsr #19 │ │ │ │ - strheq lr, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + ldrsheq r5, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + strheq r7, [r7], #-244 @ 0xffffff0c @ │ │ │ │ + @ instruction: 0x00677f90 │ │ │ │ + rsbeq lr, r6, r0, asr #20 │ │ │ │ + rsbeq lr, r6, r4, asr sl │ │ │ │ strdeq lr, [r4], r0 │ │ │ │ - rsbeq r7, r7, r8, ror #28 │ │ │ │ + rsbeq r7, r7, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r3 │ │ │ │ cmp r2, #17 │ │ │ │ mov r4, r2 │ │ │ │ @@ -312818,15 +312818,15 @@ │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #756] @ 0x2f4 │ │ │ │ beq 379b9c │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ beq 379b9c │ │ │ │ mov r1, #1 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ strb sl, [r5, #933] @ 0x3a5 │ │ │ │ b 379a10 │ │ │ │ ldrb r8, [r0, #932] @ 0x3a4 │ │ │ │ mov r7, r8 │ │ │ │ b 379a10 │ │ │ │ ldrb r8, [r0, #931] @ 0x3a3 │ │ │ │ mov r7, r8 │ │ │ │ @@ -312855,47 +312855,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 379bec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 379a24 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ b 379ae0 │ │ │ │ ldr r0, [pc, #64] @ 379bf0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 379a24 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r1, r3, r8, lsr r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, r3, r8, lsr #2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrsheq r1, [r3], r0 │ │ │ │ - rsbseq r5, fp, r0, lsl #23 │ │ │ │ + rsbseq r5, fp, r0, lsr #24 │ │ │ │ andeq r3, r0, ip, asr #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, r7, r0, asr ip │ │ │ │ - rsbeq r7, r7, r0, ror #24 │ │ │ │ + strdeq r7, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r7, r7, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1080] @ 37a044 │ │ │ │ ldr r1, [pc, #1080] @ 37a048 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -312984,15 +312984,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 379fc0 │ │ │ │ ldr r0, [r5, #756] @ 0x2f4 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ ldrb r3, [r5, #931] @ 0x3a3 │ │ │ │ lsrs r3, r3, #7 │ │ │ │ bne 379e98 │ │ │ │ and r3, r7, #252 @ 0xfc │ │ │ │ tst r7, #32 │ │ │ │ ldrb r2, [r5, #932] @ 0x3a4 │ │ │ │ strb r3, [r5, #931] @ 0x3a3 │ │ │ │ @@ -313036,24 +313036,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #520] @ 37a070 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 379c50 │ │ │ │ ldrb r3, [r5, #928] @ 0x3a0 │ │ │ │ bic r2, r2, #32 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ strb r2, [r5, #932] @ 0x3a4 │ │ │ │ beq 379c5c │ │ │ │ ldr r0, [r5, #752] @ 0x2f0 │ │ │ │ @@ -313070,34 +313070,34 @@ │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ ldrb r6, [r5, #929] @ 0x3a1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #424] @ 37a080 │ │ │ │ ldr r1, [pc, #424] @ 37a084 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ str r2, [r0, #928] @ 0x3a0 │ │ │ │ add r3, r0, #932 @ 0x3a4 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ strh r2, [r3] │ │ │ │ strb r6, [r5, #929] @ 0x3a1 │ │ │ │ b 379c5c │ │ │ │ ldr r0, [pc, #372] @ 37a088 │ │ │ │ str r7, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 379c50 │ │ │ │ and r2, r7, #1 │ │ │ │ lsr r1, r1, #1 │ │ │ │ bl 376a58 │ │ │ │ ldrb r3, [r5, #932] @ 0x3a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 379fc4 │ │ │ │ @@ -313169,53 +313169,53 @@ │ │ │ │ beq 379d64 │ │ │ │ b 379fc0 │ │ │ │ addseq r0, r3, r0, lsl pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00930ef0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x00930eb8 │ │ │ │ - rsbseq r5, fp, sp, asr r9 │ │ │ │ + ldrsheq r5, [fp], #-157 @ 0xffffff63 @ │ │ │ │ addseq r0, r3, r0, lsl lr │ │ │ │ @ instruction: 0x00930ddc │ │ │ │ andeq r3, r0, r4, lsl pc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r7, [r7], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r5, fp, ip, ror #14 │ │ │ │ - rsbeq sp, r5, r0, ror r8 │ │ │ │ - rsbeq sl, pc, r0, lsl #27 │ │ │ │ - rsbeq r7, r7, r8, ror #17 │ │ │ │ - strdeq r7, [r7], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r7, r7, r0, asr r9 │ │ │ │ + rsbeq r7, r7, r0, ror sl │ │ │ │ + rsbseq r5, fp, ip, lsl #16 │ │ │ │ + rsbeq sp, r5, r0, lsl r9 │ │ │ │ + rsbeq sl, pc, r0, lsr #28 │ │ │ │ + rsbeq r7, r7, r8, lsl #19 │ │ │ │ + @ instruction: 0x00677994 │ │ │ │ + strdeq r7, [r7], #-144 @ 0xffffff70 @ │ │ │ │ addseq r0, r3, r8, lsr #23 │ │ │ │ addseq r0, r3, r8, ror fp │ │ │ │ addseq r0, r3, r0, lsr #22 │ │ │ │ @ instruction: 0x00930af8 │ │ │ │ ldr r0, [pc, #8] @ 37a0ac │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f80 │ │ │ │ + b 754028 │ │ │ │ addeq sp, r4, r0, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74e020 │ │ │ │ - bl 754b08 │ │ │ │ + bl 74e0c8 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #124] @ 37a154 │ │ │ │ ldr r2, [pc, #124] @ 37a158 │ │ │ │ ldr r1, [pc, #124] @ 37a15c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldrb r3, [r4, #413] @ 0x19d │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 37a128 │ │ │ │ ldrb r0, [r5, #171] @ 0xab │ │ │ │ eor r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -313232,17 +313232,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, fp, r8, ror #10 │ │ │ │ - rsbeq sp, r5, ip, lsr #12 │ │ │ │ - rsbeq r7, lr, r4, lsl r4 │ │ │ │ + rsbseq r5, fp, r8, lsl #12 │ │ │ │ + rsbeq sp, r5, ip, asr #13 │ │ │ │ + strheq r7, [lr], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #192] @ 37a238 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -313250,33 +313250,33 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 37a23c │ │ │ │ ldr r1, [pc, #176] @ 37a240 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #156] @ 37a244 │ │ │ │ ldr r1, [pc, #156] @ 37a248 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #124] @ 37a24c │ │ │ │ ldr r1, [pc, #124] @ 37a250 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [pc, #100] @ 37a254 │ │ │ │ ldr r1, [pc, #100] @ 37a258 │ │ │ │ ldr r2, [pc, #100] @ 37a25c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -313289,19 +313289,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r5, fp, ip, asr #9 │ │ │ │ - @ instruction: 0x0065d59c │ │ │ │ - rsbeq sl, pc, r8, lsr #21 │ │ │ │ - strdeq r6, [r7], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r6, r7, ip, lsl #30 │ │ │ │ + rsbseq r5, fp, ip, ror #10 │ │ │ │ + rsbeq sp, r5, ip, lsr r6 │ │ │ │ + rsbeq sl, pc, r8, asr #22 │ │ │ │ + @ instruction: 0x00676f94 │ │ │ │ + rsbeq r6, r7, ip, lsr #31 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ addeq sp, r4, r0, asr #17 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -313315,15 +313315,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #1 │ │ │ │ mov ip, r4 │ │ │ │ cmp r5, r3 │ │ │ │ strb r3, [r0, #413] @ 0x19d │ │ │ │ ldrb r3, [ip], #1 │ │ │ │ strb r3, [r0, #412] @ 0x19c │ │ │ │ beq 37a2f4 │ │ │ │ @@ -313343,32 +313343,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, fp, r0, asr #7 │ │ │ │ - rsbeq r7, r7, r4, lsl r6 │ │ │ │ - rsbeq r7, r7, r0, lsl #12 │ │ │ │ + rsbseq r5, fp, r0, ror #8 │ │ │ │ + strheq r7, [r7], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r7, r7, r0, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 37a394 │ │ │ │ ldr r2, [pc, #96] @ 37a398 │ │ │ │ ldr r1, [pc, #96] @ 37a39c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #1 │ │ │ │ ldrb r2, [r0, #412] @ 0x19c │ │ │ │ mov r3, r0 │ │ │ │ add r0, r2, r1 │ │ │ │ add r2, r3, r2 │ │ │ │ strb r0, [r3, #412] @ 0x19c │ │ │ │ ldrb r0, [r2, #152] @ 0x98 │ │ │ │ @@ -313376,32 +313376,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r5, fp, ip, lsl #6 │ │ │ │ - rsbeq r7, r7, r4, asr r5 │ │ │ │ - rsbeq r7, r7, r8, ror #10 │ │ │ │ + rsbseq r5, fp, ip, lsr #7 │ │ │ │ + strdeq r7, [r7], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r7, r7, r8, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 37a418 │ │ │ │ ldr r2, [pc, #96] @ 37a41c │ │ │ │ ldr r1, [pc, #96] @ 37a420 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #408] @ 0x198 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ bl 24962c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #412] @ 0x19c │ │ │ │ @@ -313409,17 +313409,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r5, fp, r8, lsl #5 │ │ │ │ - rsbeq r7, r7, r8, asr #9 │ │ │ │ - ldrdeq r7, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r5, fp, r8, lsr #6 │ │ │ │ + rsbeq r7, r7, r8, ror #10 │ │ │ │ + rsbeq r7, r7, ip, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #216] @ 37a514 │ │ │ │ ldr r7, [pc, #216] @ 37a518 │ │ │ │ ldr r4, [pc, #216] @ 37a51c │ │ │ │ @@ -313430,22 +313430,22 @@ │ │ │ │ add sl, r8, #56 @ 0x38 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ mov r6, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #408] @ 0x198 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ bl 24962c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #412] @ 0x19c │ │ │ │ @@ -313463,73 +313463,73 @@ │ │ │ │ ldr ip, [pc, #68] @ 37a520 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq r5, fp, r4, lsl #4 │ │ │ │ - rsbeq r7, r7, ip, asr #8 │ │ │ │ - rsbeq r7, r7, r8, ror #8 │ │ │ │ - rsbeq r7, r7, r4, ror #7 │ │ │ │ + rsbseq r5, fp, r4, lsr #5 │ │ │ │ + rsbeq r7, r7, ip, ror #9 │ │ │ │ + rsbeq r7, r7, r8, lsl #10 │ │ │ │ + rsbeq r7, r7, r4, lsl #9 │ │ │ │ │ │ │ │ 0037a524 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #132] @ 37a5c0 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl 74d520 │ │ │ │ + bl 74d5c8 │ │ │ │ ldr r1, [pc, #104] @ 37a5c4 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #96] @ 37a5c8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74b9d8 │ │ │ │ + bl 74ba80 │ │ │ │ ldr r3, [pc, #84] @ 37a5cc │ │ │ │ ldr r2, [pc, #84] @ 37a5d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #52] @ 37a5d4 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [r0, #408] @ 0x198 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 74d9b4 │ │ │ │ - rsbeq r7, r7, r4, ror r3 │ │ │ │ - rsbeq r1, lr, r4, lsl #11 │ │ │ │ + b 74da5c │ │ │ │ + rsbeq r7, r7, r4, lsl r4 │ │ │ │ + rsbeq r1, lr, r4, lsr #12 │ │ │ │ @ instruction: 0x009305b8 │ │ │ │ - rsbseq r5, fp, ip, asr #1 │ │ │ │ - rsbeq r7, r7, r0, lsl r3 │ │ │ │ + rsbseq r5, fp, ip, ror #2 │ │ │ │ + strheq r7, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ │ │ │ │ 0037a5d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -313579,17 +313579,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 37a6b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r4, fp, ip, lsr #31 │ │ │ │ - strdeq r7, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r7, r7, ip, lsr r2 │ │ │ │ + rsbseq r5, fp, ip, asr #32 │ │ │ │ + @ instruction: 0x0067729c │ │ │ │ + ldrdeq r7, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ │ │ │ │ 0037a6bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -313779,51 +313779,51 @@ │ │ │ │ ldr r0, [pc, #60] @ 37a9f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r4, fp, r8, asr #30 │ │ │ │ - @ instruction: 0x00677194 │ │ │ │ - ldrsbeq r4, [fp], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r6, r7, ip, lsr #30 │ │ │ │ - rsbeq r6, r7, ip, ror pc │ │ │ │ - ldrheq r4, [fp], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r6, r7, r8, lsl #30 │ │ │ │ - rsbeq r6, r7, r0, ror pc │ │ │ │ - @ instruction: 0x007b4c94 │ │ │ │ - rsbeq r6, r7, r4, ror #29 │ │ │ │ - rsbeq r6, r7, r0, ror #30 │ │ │ │ + rsbseq r4, fp, r8, ror #31 │ │ │ │ + rsbeq r7, r7, r4, lsr r2 │ │ │ │ + rsbseq r4, fp, ip, ror sp │ │ │ │ + rsbeq r6, r7, ip, asr #31 │ │ │ │ + rsbeq r7, r7, ip, lsl r0 │ │ │ │ + rsbseq r4, fp, r8, asr sp │ │ │ │ + rsbeq r6, r7, r8, lsr #31 │ │ │ │ + rsbeq r7, r7, r0, lsl r0 │ │ │ │ + rsbseq r4, fp, r4, lsr sp │ │ │ │ + rsbeq r6, r7, r4, lsl #31 │ │ │ │ + rsbeq r7, r7, r0 │ │ │ │ ldr r0, [pc, #4] @ 37aa00 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq sp, r4, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 37aa50 │ │ │ │ ldr r2, [pc, #52] @ 37aa54 │ │ │ │ ldr r1, [pc, #52] @ 37aa58 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #24] @ 37aa5c │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74df50 │ │ │ │ - rsbseq r4, fp, r0, ror #25 │ │ │ │ - rsbeq ip, r5, r0, lsl #26 │ │ │ │ - rsbeq sl, pc, r0, lsl r2 @ │ │ │ │ + b 74dff8 │ │ │ │ + rsbseq r4, fp, r0, lsl #27 │ │ │ │ + rsbeq ip, r5, r0, lsr #27 │ │ │ │ + strheq sl, [pc], #-32 @ │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #456] @ 37ac40 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -313833,15 +313833,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #436] @ 37ac44 │ │ │ │ ldr r1, [pc, #436] @ 37ac48 │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r7, [pc, #416] @ 37ac4c │ │ │ │ cmp r4, #17 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bcs 37aad8 │ │ │ │ ldr r3, [pc, #400] @ 37ac50 │ │ │ │ mov r5, r0 │ │ │ │ @@ -313862,15 +313862,15 @@ │ │ │ │ ldr r1, [pc, #344] @ 37ac58 │ │ │ │ ldr r0, [pc, #344] @ 37ac5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #28 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37abf4 │ │ │ │ ldr r6, [r0, #956] @ 0x3bc │ │ │ │ cmp r6, #0 │ │ │ │ movlt r4, #255 @ 0xff │ │ │ │ blt 37ab5c │ │ │ │ cmp r6, #3 │ │ │ │ ldrb r4, [r0, #960] @ 0x3c0 │ │ │ │ @@ -313935,41 +313935,41 @@ │ │ │ │ ldr r1, [pc, #60] @ 37ac60 │ │ │ │ ldr r0, [pc, #60] @ 37ac64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #28 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37abf4 │ │ │ │ - rsbseq r4, fp, ip, lsl #25 │ │ │ │ - rsbeq r6, r7, r0, asr #29 │ │ │ │ - ldrdeq r6, [r7], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r4, fp, ip, lsr #26 │ │ │ │ + rsbeq r6, r7, r0, ror #30 │ │ │ │ + rsbeq r6, r7, r8, ror pc │ │ │ │ addseq r0, r3, ip, rrx │ │ │ │ - rsbseq r4, fp, r0, lsr #24 │ │ │ │ + rsbseq r4, fp, r0, asr #25 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbseq r4, fp, r4, lsl #24 │ │ │ │ - rsbeq r6, r7, ip, ror lr │ │ │ │ - rsbseq r4, fp, r0, ror #21 │ │ │ │ - rsbeq r6, r7, ip, ror sp │ │ │ │ + rsbseq r4, fp, r4, lsr #25 │ │ │ │ + rsbeq r6, r7, ip, lsl pc │ │ │ │ + rsbseq r4, fp, r0, lsl #23 │ │ │ │ + rsbeq r6, r7, ip, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 37ad00 │ │ │ │ ldr r2, [pc, #128] @ 37ad04 │ │ │ │ ldr r1, [pc, #128] @ 37ad08 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ mvn ip, #0 │ │ │ │ add r2, r0, #964 @ 0x3c4 │ │ │ │ str ip, [r0, #956] @ 0x3bc │ │ │ │ strb r3, [r0, #960] @ 0x3c0 │ │ │ │ strb r3, [r0, #961] @ 0x3c1 │ │ │ │ strb r3, [r0, #962] @ 0x3c2 │ │ │ │ @@ -313985,17 +313985,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r4, fp, r0, lsl #21 │ │ │ │ - rsbeq r6, r7, r0, asr #25 │ │ │ │ - ldrdeq r6, [r7], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r4, fp, r0, lsr #22 │ │ │ │ + rsbeq r6, r7, r0, ror #26 │ │ │ │ + rsbeq r6, r7, ip, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #1160] @ 37b1ac │ │ │ │ cmp r2, #17 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -314022,15 +314022,15 @@ │ │ │ │ ldr r1, [pc, #1080] @ 37b1b8 │ │ │ │ ldr r0, [pc, #1080] @ 37b1bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r3, #2 │ │ │ │ bgt 37add4 │ │ │ │ add r3, r3, #1 │ │ │ │ add r2, r0, r3 │ │ │ │ cmp r3, #3 │ │ │ │ str r3, [r0, #956] @ 0x3bc │ │ │ │ @@ -314061,15 +314061,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 37ae34 │ │ │ │ ldr r1, [pc, #924] @ 37b1c0 │ │ │ │ ldr r0, [pc, #924] @ 37b1c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ bne 37b0a0 │ │ │ │ tst r5, #1 │ │ │ │ beq 37add4 │ │ │ │ lsr sl, r5, #1 │ │ │ │ lsr r9, r5, #4 │ │ │ │ ands sl, sl, #1 │ │ │ │ @@ -314131,15 +314131,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 37af4c │ │ │ │ ldr r1, [pc, #652] @ 37b1c8 │ │ │ │ ldr r0, [pc, #652] @ 37b1cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ beq 37add4 │ │ │ │ ldrb r2, [r4, #968] @ 0x3c8 │ │ │ │ mvn r1, #0 │ │ │ │ bic r2, r2, #48 @ 0x30 │ │ │ │ str r1, [r4, #956] @ 0x3bc │ │ │ │ @@ -314158,15 +314158,15 @@ │ │ │ │ ldrb r3, [r0, #967] @ 0x3c7 │ │ │ │ tst r3, #4 │ │ │ │ beq 37add4 │ │ │ │ ldr r0, [r0, #756] @ 0x2f4 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ ldrb r3, [r0, #969] @ 0x3c9 │ │ │ │ bic r2, r5, #112 @ 0x70 │ │ │ │ bic r3, r3, r2 │ │ │ │ strb r3, [r0, #969] @ 0x3c9 │ │ │ │ b 37add4 │ │ │ │ strb r5, [r0, #970] @ 0x3ca │ │ │ │ b 37add4 │ │ │ │ @@ -314190,15 +314190,15 @@ │ │ │ │ ldr r1, [pc, #440] @ 37b1d8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 37ac68 │ │ │ │ lsr r2, r5, #2 │ │ │ │ and r2, r2, #1 │ │ │ │ add r6, r0, #928 @ 0x3a0 │ │ │ │ strb r2, [r0, #976] @ 0x3d0 │ │ │ │ @@ -314285,27 +314285,27 @@ │ │ │ │ strb r7, [r4, #974] @ 0x3ce │ │ │ │ str r2, [r4, #956] @ 0x3bc │ │ │ │ beq 37b114 │ │ │ │ cmn r2, #1 │ │ │ │ bne 37b15c │ │ │ │ b 37add4 │ │ │ │ @ instruction: 0x0092fdf0 │ │ │ │ - ldrheq r4, [fp], #-145 @ 0xffffff6f @ │ │ │ │ + rsbseq r4, fp, r1, asr sl │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbseq r4, fp, r4, lsl #19 │ │ │ │ - rsbeq r6, r7, r0, lsr #24 │ │ │ │ - rsbseq r4, fp, r0, ror #17 │ │ │ │ - @ instruction: 0x00676b94 │ │ │ │ - rsbseq r4, fp, r8, asr #15 │ │ │ │ - rsbeq r6, r7, r0, lsr #21 │ │ │ │ - rsbseq r4, fp, r8, ror #13 │ │ │ │ - rsbeq ip, r5, r4, lsl #14 │ │ │ │ - rsbeq r9, pc, r4, lsl ip @ │ │ │ │ - rsbseq r4, fp, r0, ror r6 │ │ │ │ - rsbeq r6, r7, r8, ror #17 │ │ │ │ + rsbseq r4, fp, r4, lsr #20 │ │ │ │ + rsbeq r6, r7, r0, asr #25 │ │ │ │ + rsbseq r4, fp, r0, lsl #19 │ │ │ │ + rsbeq r6, r7, r4, lsr ip │ │ │ │ + rsbseq r4, fp, r8, ror #16 │ │ │ │ + rsbeq r6, r7, r0, asr #22 │ │ │ │ + rsbseq r4, fp, r8, lsl #15 │ │ │ │ + rsbeq ip, r5, r4, lsr #15 │ │ │ │ + strheq r9, [pc], #-196 @ │ │ │ │ + rsbseq r4, fp, r0, lsl r7 │ │ │ │ + rsbeq r6, r7, r8, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #248] @ 37b2f4 │ │ │ │ ldr r6, [pc, #248] @ 37b2f8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -314313,15 +314313,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, r5, #16 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r7, #0 │ │ │ │ str r6, [sp] │ │ │ │ ldr r2, [pc, #204] @ 37b300 │ │ │ │ mov r6, #18 │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldr r7, [pc, #196] @ 37b304 │ │ │ │ ldr r6, [pc, #196] @ 37b308 │ │ │ │ @@ -314332,57 +314332,57 @@ │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r8, r0, #760 @ 0x2f8 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r8 │ │ │ │ bl 338ea4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r1, r4, #756 @ 0x2f4 │ │ │ │ bl 338da4 │ │ │ │ ldr r2, [pc, #84] @ 37b30c │ │ │ │ ldr r1, [pc, #84] @ 37b310 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #60] @ 37b314 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 376240 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ str r1, [r4, #752] @ 0x2f0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 379740 │ │ │ │ - rsbseq r4, fp, r8, lsl #10 │ │ │ │ - rsbeq r6, r7, ip, ror #14 │ │ │ │ - rsbeq r6, r7, r0, asr #14 │ │ │ │ + rsbseq r4, fp, r8, lsr #11 │ │ │ │ + rsbeq r6, r7, ip, lsl #16 │ │ │ │ + rsbeq r6, r7, r0, ror #15 │ │ │ │ ldrdeq ip, [r4], ip @ │ │ │ │ - rsbeq sp, r6, r4, asr #32 │ │ │ │ - rsbeq sp, r6, r8, asr r0 │ │ │ │ - rsbeq ip, r5, r0, ror r4 │ │ │ │ - rsbeq r9, pc, ip, ror r9 @ │ │ │ │ - rsbeq r6, r7, r8, lsl #10 │ │ │ │ + rsbeq sp, r6, r4, ror #1 │ │ │ │ + strdeq sp, [r6], #-8 @ │ │ │ │ + rsbeq ip, r5, r0, lsl r5 │ │ │ │ + rsbeq r9, pc, ip, lsl sl @ │ │ │ │ + rsbeq r6, r7, r8, lsr #11 │ │ │ │ bx lr │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ ldrb ip, [r2, #5] │ │ │ │ ldrb r3, [r2, #4] │ │ │ │ ldrb r0, [r2, #6] │ │ │ │ orr r3, r3, ip, lsl #8 │ │ │ │ orr r3, r3, r0, lsl #16 │ │ │ │ @@ -314466,50 +314466,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37b50c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37b3e0 │ │ │ │ ldr r0, [pc, #72] @ 37b510 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37b3e0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umullseq pc, r2, r0, r7 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r2, r0, ror r7 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq pc, r2, r4, lsr r7 @ │ │ │ │ muleq r0, r0, r7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, r7, ip, asr #10 │ │ │ │ - rsbeq r6, r7, r0, asr #11 │ │ │ │ + rsbeq r6, r7, ip, ror #11 │ │ │ │ + rsbeq r6, r7, r0, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #296] @ 37b654 │ │ │ │ ldr lr, [pc, #296] @ 37b658 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -314566,40 +314566,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 37b674 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37b568 │ │ │ │ ldr r0, [pc, #56] @ 37b678 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37b568 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0092f5f0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0092f5d0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq pc, r2, ip, r5 @ │ │ │ │ andeq r3, r0, r0, ror #21 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r6, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r6, r7, r0, lsl #10 │ │ │ │ + rsbeq r6, r7, ip, ror r5 │ │ │ │ + rsbeq r6, r7, r0, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [r0, #368] @ 0x170 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ @@ -314649,15 +314649,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r4, #372] @ 0x174 │ │ │ │ moveq r1, #0 │ │ │ │ bne 37b810 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ cmp r2, #0 │ │ │ │ beq 37b7e4 │ │ │ │ ldr r3, [pc, #632] @ 37b9ec │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37b7e4 │ │ │ │ @@ -314674,22 +314674,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 37b9f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r2, [pc, #528] @ 37b9fc │ │ │ │ ldr r3, [pc, #492] @ 37b9dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -314731,22 +314731,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 37ba08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37b72c │ │ │ │ ldr r1, [pc, #300] @ 37ba00 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 37b984 │ │ │ │ ldr r1, [pc, #264] @ 37b9f0 │ │ │ │ @@ -314764,26 +314764,26 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 37ba0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37b978 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ bne 37b764 │ │ │ │ @@ -314795,43 +314795,43 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ beq 37b850 │ │ │ │ b 37b76c │ │ │ │ ldr r0, [pc, #108] @ 37ba10 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37b95c │ │ │ │ ldr r0, [pc, #92] @ 37ba14 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37b72c │ │ │ │ ldr r0, [pc, #76] @ 37ba18 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37b7e4 │ │ │ │ addseq pc, r2, ip, ror r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r2, r4, ror #8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq pc, r2, r8, ror #7 │ │ │ │ andeq r4, r0, r8, lsl #10 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, r7, r8, lsl #8 │ │ │ │ + rsbeq r6, r7, r8, lsr #9 │ │ │ │ addseq pc, r2, r0, lsr r3 @ │ │ │ │ andeq r4, r0, r0, asr lr │ │ │ │ andeq r4, r0, r4, lsr #23 │ │ │ │ - rsbeq r6, r7, ip, ror r3 │ │ │ │ - rsbeq r6, r7, r4, lsl r2 │ │ │ │ - rsbeq r6, r7, r8, lsl #4 │ │ │ │ - strheq r6, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r6, r7, ip, asr #4 │ │ │ │ + rsbeq r6, r7, ip, lsl r4 │ │ │ │ + strheq r6, [r7], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r6, r7, r8, lsr #5 │ │ │ │ + rsbeq r6, r7, r8, asr r3 │ │ │ │ + rsbeq r6, r7, ip, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #200] @ 37bb00 │ │ │ │ mov r7, r1 │ │ │ │ @@ -314881,17 +314881,17 @@ │ │ │ │ ldm r5, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r2, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 2486a8 │ │ │ │ - rsbeq r6, r7, ip, asr r2 │ │ │ │ - rsbeq r6, r7, r0, asr r2 │ │ │ │ - rsbeq r6, r7, r8, asr r2 │ │ │ │ + strdeq r6, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + strdeq r6, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ + strdeq r6, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1008] @ 37bf14 │ │ │ │ ldr r3, [pc, #1008] @ 37bf18 │ │ │ │ ldrb r5, [r0, #89] @ 0x59 │ │ │ │ @@ -315033,24 +315033,24 @@ │ │ │ │ beq 37bea4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 37bf4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37bc4c │ │ │ │ ldr r3, [pc, #444] @ 37bf50 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bbb4 │ │ │ │ ldr r3, [pc, #412] @ 37bf44 │ │ │ │ @@ -315067,25 +315067,25 @@ │ │ │ │ beq 37bec8 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 37bf54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr ip, [r4] │ │ │ │ b 37bbb4 │ │ │ │ ldr r3, [pc, #308] @ 37bf58 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bcac │ │ │ │ @@ -315103,75 +315103,75 @@ │ │ │ │ beq 37beec │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 37bf5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37bcac │ │ │ │ ldr r0, [pc, #180] @ 37bf60 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37bc4c │ │ │ │ ldr r0, [pc, #148] @ 37bf64 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr ip, [r4] │ │ │ │ b 37bbb4 │ │ │ │ ldr r0, [pc, #116] @ 37bf68 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37bcac │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0092eff4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0092efdc │ │ │ │ - rsbeq r6, r7, r8, asr r1 │ │ │ │ - rsbseq r3, fp, r4, ror #24 │ │ │ │ - rsbeq r6, r7, ip, lsr r1 │ │ │ │ + strdeq r6, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r3, fp, r4, lsl #26 │ │ │ │ + ldrdeq r6, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r0, r0, r5, lsr #8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq lr, r2, r0, asr #30 │ │ │ │ andeq r0, r0, r4, lsl #20 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r7, r8, asr pc │ │ │ │ + strdeq r5, [r7], #-248 @ 0xffffff08 @ │ │ │ │ andeq r4, r0, r0, ror r4 │ │ │ │ - rsbeq r6, r7, r0, asr #32 │ │ │ │ + rsbeq r6, r7, r0, ror #1 │ │ │ │ andeq r2, r0, r4, ror #20 │ │ │ │ - strdeq r5, [r7], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r5, r7, r8, lsl #29 │ │ │ │ - rsbeq r5, r7, r4, ror #31 │ │ │ │ - strdeq r5, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + @ instruction: 0x00675f9c │ │ │ │ + rsbeq r5, r7, r8, lsr #30 │ │ │ │ + rsbeq r6, r7, r4, lsl #1 │ │ │ │ + @ instruction: 0x00675f9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #2160 @ 0x870 │ │ │ │ add r5, r0, #5184 @ 0x1440 │ │ │ │ add r4, r4, #8 │ │ │ │ @@ -315197,18 +315197,18 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 37bffc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ addseq lr, r2, r4, asr fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r5, r7, r4, lsr pc │ │ │ │ + ldrdeq r5, [r7], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr lr, [pc, #348] @ 37c174 │ │ │ │ ldr ip, [pc, #348] @ 37c178 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -315268,51 +315268,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 37c198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37c064 │ │ │ │ ldr r0, [pc, #76] @ 37c19c │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r5, r8} │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37c064 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, r4, lsl #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq lr, r2, ip, ror #21 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x0092eab0 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ addeq fp, r4, r4, lsr #21 │ │ │ │ - strdeq r5, [r7], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r5, r7, ip, asr lr │ │ │ │ + @ instruction: 0x00675e9c │ │ │ │ + strdeq r5, [r7], #-236 @ 0xffffff14 @ │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c2c4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -315486,15 +315486,15 @@ │ │ │ │ ldr r3, [r6, #784] @ 0x310 │ │ │ │ str r6, [sp, #12] │ │ │ │ cmp r3, r4 │ │ │ │ beq 37c560 │ │ │ │ ldr r8, [pc, #480] @ 37c650 │ │ │ │ mov r9, r4 │ │ │ │ b 37c4a0 │ │ │ │ - bl 811068 │ │ │ │ + bl 811110 │ │ │ │ ldrb r1, [r5, #2259] @ 0x8d3 │ │ │ │ str r9, [r5, #2172] @ 0x87c │ │ │ │ cmp r1, #0 │ │ │ │ bne 37c4c8 │ │ │ │ ldr r6, [r7] │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ @@ -315584,45 +315584,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37c670 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37c410 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 37c674 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37c410 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, r0, ror #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq lr, r2, r4, lsr r7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x0092e5fc │ │ │ │ - bl 87ca68 │ │ │ │ + bl 87ca68 │ │ │ │ @ instruction: 0x0092e5b4 │ │ │ │ andeq r3, r0, r0, lsl sl │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r7, r0, lsl #20 │ │ │ │ - rsbeq r5, r7, r0, lsr #20 │ │ │ │ + rsbeq r5, r7, r0, lsr #21 │ │ │ │ + rsbeq r5, r7, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #784] @ 37c9a0 │ │ │ │ ldr r3, [pc, #784] @ 37c9a4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -315712,40 +315712,40 @@ │ │ │ │ ldr r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #452] @ 37c9b0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37c8f0 │ │ │ │ ldr r0, [r1, #784] @ 0x310 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ add r1, r4, #48 @ 0x30 │ │ │ │ - bl 808218 │ │ │ │ + bl 8082c0 │ │ │ │ add r0, r4, #16 │ │ │ │ bl 53cf10 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #91] @ 0x5b │ │ │ │ b 37c6dc │ │ │ │ ldrb sl, [r0, #89] @ 0x59 │ │ │ │ rsb r5, r1, #0 │ │ │ │ sub sl, sl, #96 @ 0x60 │ │ │ │ clz sl, sl │ │ │ │ lsr sl, sl, #5 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r2, r5 │ │ │ │ - bl 811aec │ │ │ │ + bl 811b94 │ │ │ │ cmp r0, #2 │ │ │ │ mov r1, r0 │ │ │ │ beq 37c884 │ │ │ │ cmp r0, #1 │ │ │ │ beq 37c8c4 │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, sl │ │ │ │ - bl 811b98 │ │ │ │ + bl 811c40 │ │ │ │ b 37c6d0 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r1, [r4, #88] @ 0x58 │ │ │ │ ldr r3, [r2, #2064] @ 0x810 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0, lsl r1 │ │ │ │ str r3, [r2, #2064] @ 0x810 │ │ │ │ @@ -315797,44 +315797,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37c9c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r1, [r4] │ │ │ │ b 37c7f8 │ │ │ │ ldr r0, [pc, #64] @ 37c9c4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r1, [r4] │ │ │ │ b 37c7f8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, ip, lsl #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq lr, r2, r0, ror #8 │ │ │ │ addseq lr, r2, r8, lsr r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r4, asr #28 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r7, r0, lsl r7 │ │ │ │ - rsbeq r5, r7, r0, asr #14 │ │ │ │ + strheq r5, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r5, r7, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #312] @ 37cb1c │ │ │ │ mov r7, r3 │ │ │ │ @@ -315854,15 +315854,15 @@ │ │ │ │ beq 37ca38 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ - bl 71b400 │ │ │ │ + bl 71b4a8 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ mov r8, #1 │ │ │ │ add ip, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ @@ -315874,15 +315874,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 71ae20 │ │ │ │ + bl 71aec8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ sbcs r0, r3, #0 │ │ │ │ movcc r0, r8 │ │ │ │ @@ -315908,15 +315908,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 71b400 │ │ │ │ + bl 71b4a8 │ │ │ │ str r7, [r4] │ │ │ │ b 37cabc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, r4, lsr r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq lr, r2, r8, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -315980,15 +315980,15 @@ │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [sl, #376] @ 0x178 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 71b400 │ │ │ │ + bl 71b4a8 │ │ │ │ lsr r3, r6, #14 │ │ │ │ eor r2, r3, #1 │ │ │ │ ands r5, r5, r2 │ │ │ │ str r9, [r4, #2140] @ 0x85c │ │ │ │ beq 37cbb4 │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ @@ -316014,15 +316014,15 @@ │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #376] @ 0x178 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 71b400 │ │ │ │ + bl 71b4a8 │ │ │ │ str r5, [r4, #2144] @ 0x860 │ │ │ │ b 37cbbc │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #2160] @ 0x870 │ │ │ │ add r1, r4, #2128 @ 0x850 │ │ │ │ ldr r0, [r3, #376] @ 0x178 │ │ │ │ @@ -316039,23 +316039,23 @@ │ │ │ │ strne r3, [r4, #2092] @ 0x82c │ │ │ │ bne 37cba4 │ │ │ │ ldr r0, [pc, #416] @ 37ceac │ │ │ │ bic r3, r3, #32768 @ 0x8000 │ │ │ │ bic r3, r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mvn r0, #0 │ │ │ │ b 37cbc0 │ │ │ │ ldr r0, [pc, #388] @ 37ceb0 │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ bic r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ b 37cd1c │ │ │ │ ldr r3, [pc, #364] @ 37ceb4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37cba4 │ │ │ │ ldr r3, [pc, #348] @ 37ceb8 │ │ │ │ @@ -316076,23 +316076,23 @@ │ │ │ │ beq 37ce68 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 37cec4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37cba4 │ │ │ │ ldr r3, [pc, #216] @ 37ceb4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37cbbc │ │ │ │ ldr r3, [pc, #216] @ 37cec8 │ │ │ │ @@ -316113,52 +316113,52 @@ │ │ │ │ beq 37ce80 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 37cecc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37cbbc │ │ │ │ ldr r0, [pc, #96] @ 37ced0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37cba4 │ │ │ │ ldr r0, [pc, #76] @ 37ced4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37cbbc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0092dfd4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, r2, r8, lsr #31 │ │ │ │ addseq sp, r2, r4, asr pc │ │ │ │ - rsbeq r5, r7, ip, ror #7 │ │ │ │ - strheq r5, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r5, r7, ip, lsl #9 │ │ │ │ + rsbeq r5, r7, ip, asr r5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, asr #11 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r7, r8, ror r3 │ │ │ │ + rsbeq r5, r7, r8, lsl r4 │ │ │ │ andeq r5, r0, r0, lsr r0 │ │ │ │ - ldrdeq r5, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r5, r7, r8, lsr #6 │ │ │ │ - rsbeq r5, r7, ip, lsl #8 │ │ │ │ + rsbeq r5, r7, ip, ror r4 │ │ │ │ + rsbeq r5, r7, r8, asr #7 │ │ │ │ + rsbeq r5, r7, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #2092] @ 37d724 │ │ │ │ @@ -316208,15 +316208,15 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldr r2, [pc, #1932] @ 37d738 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1924] @ 37d73c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #1912] @ 37d740 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r8, #0 │ │ │ │ ldr r4, [r4, #2132] @ 0x854 │ │ │ │ lsl r9, r5, #4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -316243,15 +316243,15 @@ │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ stm lr, {r0, r1} │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 71ae20 │ │ │ │ + bl 71aec8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 37d64c │ │ │ │ @@ -316300,15 +316300,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov ip, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 71b400 │ │ │ │ + bl 71b4a8 │ │ │ │ ldr r2, [pc, #1552] @ 37d748 │ │ │ │ ldr r3, [pc, #1516] @ 37d728 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -316459,24 +316459,24 @@ │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #908] @ 37d758 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 37d108 │ │ │ │ ldr r3, [pc, #892] @ 37d75c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -316496,24 +316496,24 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r8, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r8, [sp, #88] @ 0x58 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #768] @ 37d760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r4, [r3, #2132] @ 0x854 │ │ │ │ bne 37cff4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -316540,26 +316540,26 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 37d768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ mvn r4, #0 │ │ │ │ b 37d130 │ │ │ │ cmp r5, #0 │ │ │ │ bne 37cff4 │ │ │ │ b 37d48c │ │ │ │ ldr r1, [pc, #564] @ 37d76c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -316585,53 +316585,53 @@ │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 37d770 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 37d108 │ │ │ │ ldr r0, [pc, #392] @ 37d774 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37d464 │ │ │ │ ldr r0, [pc, #376] @ 37d778 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 37d108 │ │ │ │ ldr r0, [pc, #332] @ 37d77c │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 37d108 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ @@ -316659,64 +316659,64 @@ │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 37d784 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37d51c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ 37d788 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37d51c │ │ │ │ ldr r0, [pc, #120] @ 37d78c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37d51c │ │ │ │ addseq sp, r2, r4, lsr #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, r2, r8, ror #23 │ │ │ │ - rsbseq r2, fp, r0, ror r8 │ │ │ │ - @ instruction: 0x0067b390 │ │ │ │ - rsbeq sl, r5, ip, ror r7 │ │ │ │ + rsbseq r2, fp, r0, lsl r9 │ │ │ │ + rsbeq fp, r7, r0, lsr r4 │ │ │ │ + rsbeq sl, r5, ip, lsl r8 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ addseq sp, r2, r4, ror #19 │ │ │ │ andeq r4, r0, r0, asr r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r7, r8, lsr #1 │ │ │ │ + rsbeq r5, r7, r8, asr #2 │ │ │ │ andeq r2, r0, r0, lsl #26 │ │ │ │ - rsbeq r4, r7, r8, lsl #29 │ │ │ │ + rsbeq r4, r7, r8, lsr #30 │ │ │ │ andeq r5, r0, r0, ror #3 │ │ │ │ - rsbeq r4, r7, r4, lsr #28 │ │ │ │ + rsbeq r4, r7, r4, asr #29 │ │ │ │ andeq r1, r0, r4, asr #26 │ │ │ │ - rsbeq r4, r7, ip, lsr pc │ │ │ │ - rsbeq r4, r7, r8, lsr #26 │ │ │ │ - rsbeq r4, r7, ip, ror #30 │ │ │ │ - @ instruction: 0x00674e94 │ │ │ │ + ldrdeq r4, [r7], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r4, r7, r8, asr #27 │ │ │ │ + rsbeq r5, r7, ip │ │ │ │ + rsbeq r4, r7, r4, lsr pc │ │ │ │ andeq r3, r0, r0, lsl #21 │ │ │ │ - rsbeq r4, r7, r0, lsl #26 │ │ │ │ - @ instruction: 0x00674c98 │ │ │ │ - rsbeq r4, r7, ip, lsl sp │ │ │ │ + rsbeq r4, r7, r0, lsr #27 │ │ │ │ + rsbeq r4, r7, r8, lsr sp │ │ │ │ + strheq r4, [r7], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r3, r0, #896 @ 0x380 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -316784,33 +316784,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 37d9d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 37d820 │ │ │ │ ldr r0, [pc, #228] @ 37d9d8 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 37d820 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 37d820 │ │ │ │ ldr r3, [pc, #184] @ 37d9dc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -316830,43 +316830,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37d9e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37d820 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 37d9e4 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37d820 │ │ │ │ addseq sp, r2, r0, asr r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, r2, r8, lsr #6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x0092d2f4 │ │ │ │ andeq r5, r0, ip, asr #4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00674d90 │ │ │ │ - rsbeq r4, r7, r0, asr #27 │ │ │ │ + rsbeq r4, r7, r0, lsr lr │ │ │ │ + rsbeq r4, r7, r0, ror #28 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - rsbeq r4, r7, ip, asr #24 │ │ │ │ - rsbeq r4, r7, r4, lsl #25 │ │ │ │ + rsbeq r4, r7, ip, ror #25 │ │ │ │ + rsbeq r4, r7, r4, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [r0, #944] @ 0x3b0 │ │ │ │ ldr r5, [r0, #948] @ 0x3b4 │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ @@ -317055,30 +317055,30 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 37ded0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37db98 │ │ │ │ ldr r1, [pc, #400] @ 37ded4 │ │ │ │ ldr r3, [pc, #344] @ 37dea0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -317157,46 +317157,46 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37db98 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq sp, r2, r8, lsl #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrsbeq sp, [r2], ip │ │ │ │ - @ instruction: 0x00674b94 │ │ │ │ - rsbeq pc, sl, r0, lsr r8 @ │ │ │ │ + rsbeq r4, r7, r4, lsr ip │ │ │ │ + ldrdeq pc, [sl], #-128 @ 0xffffff80 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, r2, r8, lsl #30 │ │ │ │ - rsbseq pc, r1, r4, ror #30 │ │ │ │ - rsbeq pc, sl, r0, asr #14 │ │ │ │ + rsbseq r0, r2, r4 │ │ │ │ + rsbeq pc, sl, r0, ror #15 │ │ │ │ andeq r2, r0, ip, ror r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r7, r9, r0, lsl #14 │ │ │ │ + rsbeq r7, r9, r0, lsr #15 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, r7, r8, ror #19 │ │ │ │ + rsbeq r4, r7, r8, lsl #21 │ │ │ │ @ instruction: 0x0092cdd8 │ │ │ │ - rsbseq pc, r1, r4, asr #28 │ │ │ │ - rsbeq r4, r7, r8, lsl #19 │ │ │ │ - rsbseq pc, r1, r8, lsr #28 │ │ │ │ - rsbeq r4, r7, ip, ror #18 │ │ │ │ - ldrsbeq pc, [r1], #-216 @ 0xffffff28 @ │ │ │ │ - strheq pc, [sl], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r4, r7, r4, lsl #18 │ │ │ │ - rsbeq r4, r7, r8, lsl #18 │ │ │ │ - strdeq r4, [r7], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq pc, sl, ip, lsl #11 │ │ │ │ - ldrdeq r4, [r7], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r4, r7, r0, ror #17 │ │ │ │ - rsbseq r1, r0, ip, lsr r2 │ │ │ │ - rsbeq r4, r7, r0, ror #17 │ │ │ │ + rsbseq pc, r1, r4, ror #29 │ │ │ │ + rsbeq r4, r7, r8, lsr #20 │ │ │ │ + rsbseq pc, r1, r8, asr #29 │ │ │ │ + rsbeq r4, r7, ip, lsl #20 │ │ │ │ + rsbseq pc, r1, r8, ror lr @ │ │ │ │ + rsbeq pc, sl, r4, asr r6 @ │ │ │ │ + rsbeq r4, r7, r4, lsr #19 │ │ │ │ + rsbeq r4, r7, r8, lsr #19 │ │ │ │ + @ instruction: 0x00674990 │ │ │ │ + rsbeq pc, sl, ip, lsr #12 │ │ │ │ + rsbeq r4, r7, ip, ror r9 │ │ │ │ + rsbeq r4, r7, r0, lsl #19 │ │ │ │ + ldrsbeq r1, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r4, r7, r0, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #512] @ 37e128 │ │ │ │ ldr r3, [pc, #512] @ 37e12c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -317305,42 +317305,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 37e148 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37e000 │ │ │ │ ldr r0, [pc, #60] @ 37e14c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37e000 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0092cbf4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq ip, r2, r8, fp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, r2, r0, lsl fp │ │ │ │ andeq r1, r0, r0, asr r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r4, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ - ldrdeq r4, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r4, r7, r0, asr r7 │ │ │ │ + rsbeq r4, r7, r0, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #464] @ 37e338 │ │ │ │ ldr r1, [pc, #464] @ 37e33c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -317401,28 +317401,28 @@ │ │ │ │ ldr r2, [pc, #256] @ 37e34c │ │ │ │ ldr r0, [pc, #256] @ 37e350 │ │ │ │ add r3, r4, #5184 @ 0x1440 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ ldr r2, [pc, #232] @ 37e354 │ │ │ │ ldr r3, [pc, #204] @ 37e33c │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #2136] @ 0x858 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37e334 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9abcb4 │ │ │ │ + b 9abd5c │ │ │ │ ldr r3, [pc, #184] @ 37e358 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37e1a0 │ │ │ │ ldr r3, [pc, #168] @ 37e35c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -317439,43 +317439,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37e364 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37e1a0 │ │ │ │ ldr r0, [pc, #68] @ 37e368 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37e1a0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0092c9b4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq ip, r2, r4, r9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, r2, r0, lsr #18 │ │ │ │ - rsbeq r4, r7, r4, lsl r6 │ │ │ │ + strheq r4, [r7], #-100 @ 0xffffff9c @ │ │ │ │ andeq r1, r0, r4, lsl sl │ │ │ │ @ instruction: 0x0092c8b0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r4, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r4, r7, r8, lsl r5 │ │ │ │ + @ instruction: 0x00674598 │ │ │ │ + strheq r4, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [r0] │ │ │ │ add r3, r1, r1, lsl #2 │ │ │ │ add r3, r1, r3, lsl #3 │ │ │ │ @@ -317570,15 +317570,15 @@ │ │ │ │ ldm lr, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ stm sp, {r1, r7} │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ - bl 71ae20 │ │ │ │ + bl 71aec8 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 37e940 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -317601,15 +317601,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ mov r3, r9 │ │ │ │ - bl 71b400 │ │ │ │ + bl 71b4a8 │ │ │ │ b 37e40c │ │ │ │ ldr r2, [pc, #3472] @ 37f320 │ │ │ │ ldr r3, [pc, #3456] @ 37f314 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -317675,15 +317675,15 @@ │ │ │ │ beq 37e55c │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #3208] @ 37f324 │ │ │ │ ldr r0, [pc, #3208] @ 37f328 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37e55c │ │ │ │ ldr r3, [pc, #3172] @ 37f31c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37e40c │ │ │ │ @@ -317705,24 +317705,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3072] @ 37f330 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37e40c │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, #29 │ │ │ │ add r1, r1, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 37c000 │ │ │ │ ldr r3, [pc, #2996] @ 37f31c │ │ │ │ @@ -317750,27 +317750,27 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2868] @ 37f338 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37e55c │ │ │ │ ldr r3, [pc, #2824] @ 37f31c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37e40c │ │ │ │ @@ -317791,15 +317791,15 @@ │ │ │ │ beq 37f2f8 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2744] @ 37f340 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37e730 │ │ │ │ ldr r3, [pc, #2696] @ 37f31c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -317823,15 +317823,15 @@ │ │ │ │ beq 37f630 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2624] @ 37f348 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37e730 │ │ │ │ ldr r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ed38 │ │ │ │ @@ -317870,15 +317870,15 @@ │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2444] @ 37f350 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37e730 │ │ │ │ ldr r3, [pc, #2436] @ 37f354 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r3 │ │ │ │ @@ -317914,29 +317914,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2240] @ 37f35c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37e55c │ │ │ │ sub r3, r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls 37e648 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [r2, #3] │ │ │ │ @@ -318010,29 +318010,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1864] @ 37f364 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37e55c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 37e55c │ │ │ │ ldr r2, [pc, #1836] @ 37f368 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -318058,29 +318058,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1680] @ 37f36c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37e55c │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ bl 37ba1c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ @@ -318306,27 +318306,27 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 37f378 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37eec4 │ │ │ │ b 37eef0 │ │ │ │ mov r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ @@ -318338,15 +318338,15 @@ │ │ │ │ ldr r0, [pc, #652] @ 37f37c │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37e55c │ │ │ │ ldr r3, [pc, #620] @ 37f380 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f808 │ │ │ │ @@ -318365,30 +318365,30 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 37f384 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f00c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ @@ -318428,15 +318428,15 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -318447,97 +318447,97 @@ │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 37f38c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37f00c │ │ │ │ ldr r0, [pc, #200] @ 37f390 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37e40c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #176] @ 37f394 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ stm sp, {r3, r9} │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37e55c │ │ │ │ ldr r0, [pc, #152] @ 37f398 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37e40c │ │ │ │ addseq ip, r2, ip, ror r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, r2, ip, ror #14 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, r2, ip, lsl #11 │ │ │ │ - rsbseq r1, fp, r8, lsr r1 │ │ │ │ - @ instruction: 0x0067469c │ │ │ │ + ldrsbeq r1, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r4, r7, ip, lsr r7 │ │ │ │ andeq r3, r0, r4, lsl fp │ │ │ │ - rsbeq r4, r7, ip, asr #2 │ │ │ │ + rsbeq r4, r7, ip, ror #3 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq r4, r7, r4, lsr #5 │ │ │ │ + rsbeq r4, r7, r4, asr #6 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - rsbeq r4, r7, r0, lsl #2 │ │ │ │ + rsbeq r4, r7, r0, lsr #3 │ │ │ │ muleq r0, ip, ip │ │ │ │ - ldrdeq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r4, r7, r8, ror r0 │ │ │ │ andeq r2, r0, r0, ror #1 │ │ │ │ - rsbeq r4, r7, r0, asr r0 │ │ │ │ + strdeq r4, [r7], #-0 @ │ │ │ │ andeq r4, r0, r4, lsl #11 │ │ │ │ andeq r1, r0, r4, asr r9 │ │ │ │ - rsbeq r4, r7, r0, lsr r9 │ │ │ │ + ldrdeq r4, [r7], #-144 @ 0xffffff70 @ │ │ │ │ andeq r2, r0, r0, lsl #7 │ │ │ │ - rsbeq r3, r7, ip, lsl #31 │ │ │ │ + rsbeq r4, r7, ip, lsr #32 │ │ │ │ andeq r4, r0, r0, lsl r0 │ │ │ │ - @ instruction: 0x00673f90 │ │ │ │ + rsbeq r4, r7, r0, lsr r0 │ │ │ │ andeq r4, r0, r4, ror #13 │ │ │ │ @ instruction: 0x000032bc │ │ │ │ - rsbeq r3, r7, ip, lsr #25 │ │ │ │ - rsbeq r4, r7, r0, lsr r3 │ │ │ │ + rsbeq r3, r7, ip, asr #26 │ │ │ │ + ldrdeq r4, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r2, r0, r8, lsl #3 │ │ │ │ - rsbeq r4, r7, r8, lsr #32 │ │ │ │ + rsbeq r4, r7, r8, asr #1 │ │ │ │ andeq r4, r0, ip, ror lr │ │ │ │ - rsbeq r4, r7, r0 │ │ │ │ - rsbeq r3, r7, r8, ror #11 │ │ │ │ - rsbeq r3, r7, r8, lsl r8 │ │ │ │ - ldrdeq r3, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r4, r7, r0, lsr #1 │ │ │ │ + rsbeq r3, r7, r8, lsl #13 │ │ │ │ + strheq r3, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r3, r7, r0, ror r7 │ │ │ │ andeq r1, r0, ip, ror sl │ │ │ │ - rsbeq r3, r7, ip, lsl #24 │ │ │ │ + rsbeq r3, r7, ip, lsr #25 │ │ │ │ andeq r5, r0, r4, ror r4 │ │ │ │ - @ instruction: 0x00673a94 │ │ │ │ - rsbeq r3, r7, r0, lsr #24 │ │ │ │ - rsbeq r3, r7, r4, lsr #10 │ │ │ │ - rsbeq r3, r7, r0, lsl #6 │ │ │ │ - rsbeq r3, r7, r0, lsl r4 │ │ │ │ + rsbeq r3, r7, r4, lsr fp │ │ │ │ + rsbeq r3, r7, r0, asr #25 │ │ │ │ + rsbeq r3, r7, r4, asr #11 │ │ │ │ + rsbeq r3, r7, r0, lsr #7 │ │ │ │ + strheq r3, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r2, r0, ip, ror #18 │ │ │ │ - rsbeq r3, r7, r0, lsr r7 │ │ │ │ + ldrdeq r3, [r7], #-112 @ 0xffffff90 @ │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - rsbeq r3, r7, r0, asr r7 │ │ │ │ - rsbeq r3, r7, r4, lsr r4 │ │ │ │ - rsbeq r3, r7, r8, ror #9 │ │ │ │ + strdeq r3, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + ldrdeq r3, [r7], #-68 @ 0xffffffbc @ │ │ │ │ rsbeq r3, r7, r8, lsl #11 │ │ │ │ - ldrdeq r3, [r7], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r3, r7, r8, lsr #12 │ │ │ │ + rsbeq r3, r7, ip, ror r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r7, r8, asr sl │ │ │ │ - strdeq r3, [r7], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r3, r7, r8, lsl #18 │ │ │ │ - rsbeq r3, r7, ip, lsr sl │ │ │ │ - rsbeq r3, r7, r0, lsr #10 │ │ │ │ - ldrdeq r3, [r7], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r3, r7, r0, asr r9 │ │ │ │ - @ instruction: 0x00673194 │ │ │ │ + strdeq r3, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x00673894 │ │ │ │ + rsbeq r3, r7, r8, lsr #19 │ │ │ │ + ldrdeq r3, [r7], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r3, r7, r0, asr #11 │ │ │ │ + rsbeq r3, r7, r4, ror r6 │ │ │ │ + strdeq r3, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r3, r7, r4, lsr r2 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ef50 │ │ │ │ ldr r3, [pc, #-128] @ 37f39c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -318558,26 +318558,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-256] @ 37f3a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37ef50 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ef50 │ │ │ │ ldr r3, [pc, #-284] @ 37f3a4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -318599,33 +318599,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-412] @ 37f3a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37ef40 │ │ │ │ ldr r0, [pc, #-424] @ 37f3ac │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r1 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ mov r1, #4 │ │ │ │ ldr r3, [r6, #2168] @ 0x878 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ strb r1, [r3, #761] @ 0x2f9 │ │ │ │ strb r2, [r3, #777] @ 0x309 │ │ │ │ @@ -318656,38 +318656,38 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-632] @ 37f3b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37ed00 │ │ │ │ ldr r0, [pc, #-644] @ 37f3b4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37e40c │ │ │ │ ldr r0, [pc, #-664] @ 37f3b8 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37e40c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37f680 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ @@ -318713,26 +318713,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-844] @ 37f3c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37ef00 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ef10 │ │ │ │ ldr r3, [pc, #-872] @ 37f3c4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -318754,46 +318754,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1000] @ 37f3c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37ef30 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrsb r3, [r3, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bge 37ef40 │ │ │ │ b 37f4b8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-1036] @ 37f3cc │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37e55c │ │ │ │ ldr r0, [pc, #-1060] @ 37f3d0 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37e55c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ mla r2, r1, r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r2 │ │ │ │ @@ -318806,22 +318806,22 @@ │ │ │ │ b 37f1f0 │ │ │ │ ldr r0, [pc, #-1136] @ 37f3d4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37f0b8 │ │ │ │ ldr r0, [pc, #-1164] @ 37f3d8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37ef40 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ tst r3, #1 │ │ │ │ beq 37ef50 │ │ │ │ b 37f414 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -318843,81 +318843,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1324] @ 37f3e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37eddc │ │ │ │ ldr r0, [pc, #-1336] @ 37f3e8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37ef50 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [pc, #-1364] @ 37f3ec │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37f1b0 │ │ │ │ ldr r0, [pc, #-1392] @ 37f3f0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37eddc │ │ │ │ ldr r0, [pc, #-1416] @ 37f3f4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37ef00 │ │ │ │ ldr r0, [pc, #-1440] @ 37f3f8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37ef30 │ │ │ │ ldr r0, [pc, #-1464] @ 37f3fc │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37f00c │ │ │ │ ldr r0, [pc, #-1508] @ 37f400 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37ed00 │ │ │ │ mov r3, #0 │ │ │ │ ldrh r3, [r3] │ │ │ │ udf #0 │ │ │ │ ldr r2, [r0, #368] @ 0x170 │ │ │ │ cmp r2, #0 │ │ │ │ beq 37fc4c │ │ │ │ @@ -319050,41 +319050,41 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r4, r4, r5, lsl #5 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2176] @ 0x880 │ │ │ │ b 37fbc8 │ │ │ │ ldr r0, [pc, #72] @ 37fc6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ b 37fbc8 │ │ │ │ ldr r0, [pc, #60] @ 37fc70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ b 37fbc8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 37e36c │ │ │ │ b 37fba0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r8, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl r0 │ │ │ │ - rsbeq r3, r7, r4, ror #16 │ │ │ │ - rsbeq r3, r7, r4, lsr #17 │ │ │ │ + rsbeq r3, r7, r4, lsl #18 │ │ │ │ + rsbeq r3, r7, r4, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r4, #2056] @ 0x808 │ │ │ │ ldr r0, [r4, #2132] @ 0x854 │ │ │ │ str r3, [r4, #2136] @ 0x858 │ │ │ │ pop {r4, lr} │ │ │ │ b 37e36c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -319173,25 +319173,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1348] @ 38037c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fd64 │ │ │ │ ldr r3, [pc, #1328] @ 380380 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319209,25 +319209,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 380384 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37fd64 │ │ │ │ ldr fp, [r0, #4] │ │ │ │ mov r7, fp │ │ │ │ b 37fdac │ │ │ │ ldr fp, [r0, #8] │ │ │ │ mov r7, fp │ │ │ │ b 37fdac │ │ │ │ @@ -319283,28 +319283,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #920] @ 380394 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37fe3c │ │ │ │ ldr fp, [r2, #2092] @ 0x82c │ │ │ │ mov r7, fp │ │ │ │ b 37ff64 │ │ │ │ ldr fp, [r2, #2112] @ 0x840 │ │ │ │ mov r7, fp │ │ │ │ b 37ff64 │ │ │ │ @@ -319364,26 +319364,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 3803a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 37ff64 │ │ │ │ ldr r3, [pc, #596] @ 3803a4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r7, [r3] │ │ │ │ cmp r7, #0 │ │ │ │ @@ -319402,61 +319402,61 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3803a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 37fe3c │ │ │ │ mov fp, r7 │ │ │ │ b 37fe48 │ │ │ │ ldr r0, [pc, #452] @ 3803ac │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37fd64 │ │ │ │ ldr r0, [pc, #424] @ 3803b0 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r4, r5, fp} │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37fe3c │ │ │ │ ldr r0, [pc, #400] @ 3803b4 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3801cc │ │ │ │ ldr r0, [pc, #372] @ 3803b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 37fe3c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ mov fp, r7 │ │ │ │ b 37ff70 │ │ │ │ cmp r7, #0 │ │ │ │ beq 37fd64 │ │ │ │ ldr r3, [pc, #316] @ 3803bc │ │ │ │ @@ -319475,15 +319475,15 @@ │ │ │ │ ldr r0, [pc, #268] @ 3803c0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38013c │ │ │ │ mov fp, r7 │ │ │ │ b 37fdb8 │ │ │ │ ldr r3, [pc, #152] @ 380378 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319491,63 +319491,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3803c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 37fdac │ │ │ │ ldr r0, [pc, #136] @ 3803c8 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38032c │ │ │ │ addseq sl, r2, r0, asr lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, r2, ip, lsr lr │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r7, r4, r4, ror lr │ │ │ │ - rsbseq pc, sl, r0, asr #20 │ │ │ │ + rsbseq pc, sl, r0, ror #21 │ │ │ │ @ instruction: 0x0092adb0 │ │ │ │ andeq r1, r0, ip, lsr #30 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r7, r8, lsr #15 │ │ │ │ + rsbeq r3, r7, r8, asr #16 │ │ │ │ andeq r4, r0, ip, lsl #27 │ │ │ │ - rsbeq r3, r7, r8, ror r9 │ │ │ │ + rsbeq r3, r7, r8, lsl sl │ │ │ │ addeq r7, r4, r0, ror #24 │ │ │ │ - rsbseq pc, sl, r5, lsr #16 │ │ │ │ + rsbseq pc, sl, r5, asr #17 │ │ │ │ @ instruction: 0x00001db0 │ │ │ │ - rsbeq r3, r7, r8, lsr #14 │ │ │ │ + rsbeq r3, r7, r8, asr #15 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ andeq r1, r0, r8, lsl r0 │ │ │ │ - rsbeq r3, r7, r0, asr #10 │ │ │ │ + rsbeq r3, r7, r0, ror #11 │ │ │ │ andeq r1, r0, r4, asr #10 │ │ │ │ - rsbeq r3, r7, ip, ror #11 │ │ │ │ - @ instruction: 0x00673690 │ │ │ │ - rsbeq r3, r7, r8, lsr #8 │ │ │ │ - ldrdeq r3, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r3, r7, r0, lsr #10 │ │ │ │ + rsbeq r3, r7, ip, lsl #13 │ │ │ │ + rsbeq r3, r7, r0, lsr r7 │ │ │ │ + rsbeq r3, r7, r8, asr #9 │ │ │ │ + rsbeq r3, r7, r8, ror r6 │ │ │ │ + rsbeq r3, r7, r0, asr #11 │ │ │ │ andeq r3, r0, r8, asr sp │ │ │ │ - rsbeq r3, r7, r8, lsl r4 │ │ │ │ - rsbeq r3, r7, r4, lsl #4 │ │ │ │ - rsbeq r3, r7, r8, asr #4 │ │ │ │ + strheq r3, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r3, r7, r4, lsr #5 │ │ │ │ + rsbeq r3, r7, r8, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #500] @ 3805d8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #496] @ 3805dc │ │ │ │ @@ -319634,28 +319634,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3805f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 380468 │ │ │ │ ldr r3, [pc, #116] @ 3805fc │ │ │ │ ldr ip, [pc, #116] @ 380600 │ │ │ │ ldr r1, [pc, #116] @ 380604 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #108] @ 380608 │ │ │ │ @@ -319668,31 +319668,31 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 380468 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq sl, r2, r4, lsr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0092a6f4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sl, r2, ip, lsr #13 │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r7, r0, asr r3 │ │ │ │ - rsbseq pc, sl, r8, asr #4 │ │ │ │ - rsbeq r3, r7, r8, lsr #6 │ │ │ │ - rsbeq r1, r7, r8, lsl r7 │ │ │ │ + strdeq r3, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq pc, sl, r8, ror #5 │ │ │ │ + rsbeq r3, r7, r8, asr #7 │ │ │ │ + strheq r1, [r7], #-120 @ 0xffffff88 @ │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ - rsbeq r3, r7, r0, asr r3 │ │ │ │ + strdeq r3, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov lr, #0 │ │ │ │ cmp lr, r3 │ │ │ │ cmpeq r1, r2 │ │ │ │ mov ip, r0 │ │ │ │ ldreq r0, [r0, #364] @ 0x16c │ │ │ │ @@ -319728,37 +319728,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r2, r5, #300 @ 0x12c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #24 │ │ │ │ mov r6, r1 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r3, [pc, #76] @ 38070c │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r5, #348 @ 0x15c │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ addeq r7, r4, ip, ror #9 │ │ │ │ - rsbeq r3, r7, r4, lsr #5 │ │ │ │ - rsbeq r3, r7, r0, lsl #5 │ │ │ │ + rsbeq r3, r7, r4, asr #6 │ │ │ │ + rsbeq r3, r7, r0, lsr #6 │ │ │ │ │ │ │ │ 00380710 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -319796,15 +319796,15 @@ │ │ │ │ ldr r2, [r4, #368] @ 0x170 │ │ │ │ add r0, r0, #5248 @ 0x1480 │ │ │ │ cmp r2, r1 │ │ │ │ bhi 380790 │ │ │ │ ldr r0, [pc, #212] @ 38088c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7505c4 │ │ │ │ + bl 75066c │ │ │ │ ldr r3, [r4, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 380854 │ │ │ │ ldr sl, [pc, #184] @ 380890 │ │ │ │ mov r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -319851,17 +319851,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ andsgt r1, r4, r0, lsl #30 │ │ │ │ @ instruction: 0xffffb800 │ │ │ │ addeq r7, r4, r8, lsr #7 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ - rsbseq lr, sl, r4, ror #30 │ │ │ │ - rsbeq r1, r7, r8, lsr r4 │ │ │ │ - ldrdeq r3, [r7], #-4 @ │ │ │ │ + rsbseq pc, sl, r4 │ │ │ │ + ldrdeq r1, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r3, r7, r4, ror r1 │ │ │ │ andeq r0, r0, r7, lsr r6 │ │ │ │ │ │ │ │ 003808a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -319875,15 +319875,15 @@ │ │ │ │ add r6, r6, #1 │ │ │ │ add r4, r4, r5 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ bl 388de8 │ │ │ │ add r0, r4, #1024 @ 0x400 │ │ │ │ bl 388de8 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 75417c │ │ │ │ + bl 754224 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r5, r5, #5248 @ 0x1480 │ │ │ │ cmp r3, r6 │ │ │ │ bhi 3808d0 │ │ │ │ ldr r0, [r7] │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 248b04 │ │ │ │ @@ -319967,39 +319967,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 380ab4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 380960 │ │ │ │ ldr r0, [pc, #52] @ 380ab8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 380960 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0092a1f4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0092a1d4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sl, r2, r4, asr r1 │ │ │ │ @ instruction: 0x00004db4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r2, [r7], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r2, r7, ip, lsl #30 │ │ │ │ + @ instruction: 0x00672f90 │ │ │ │ + rsbeq r2, r7, ip, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #2372] @ 381418 │ │ │ │ ldr r1, [pc, #2372] @ 38141c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -320079,15 +320079,15 @@ │ │ │ │ bne 380fd8 │ │ │ │ ldr r0, [pc, #2096] @ 381438 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r2, [pc, #2072] @ 38143c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldr r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -320110,28 +320110,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ strd r4, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 381448 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 380b88 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #7 │ │ │ │ cmp r4, r3 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ bcs 380b64 │ │ │ │ @@ -320201,25 +320201,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1592] @ 381460 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 380b20 │ │ │ │ mov r0, r7 │ │ │ │ bl 380910 │ │ │ │ b 380d98 │ │ │ │ ldr r3, [pc, #1568] @ 381464 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -320238,27 +320238,27 @@ │ │ │ │ beq 3812c8 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1444] @ 381468 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [pc, #1436] @ 38146c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 3812f0 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -320385,21 +320385,21 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #112] @ 0x70 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r0, [pc, #936] @ 381494 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 380b7c │ │ │ │ ldr r3, [pc, #912] @ 381498 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 380b88 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -320414,34 +320414,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #792] @ 38149c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 380b88 │ │ │ │ ldr r0, [pc, #780] @ 3814a0 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r5, r9, sl} │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 380b20 │ │ │ │ ldr r3, [pc, #756] @ 3814a4 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 3811c8 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ @@ -320467,75 +320467,75 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 3814ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38108c │ │ │ │ ldr r0, [pc, #584] @ 3814b0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 380b88 │ │ │ │ ldr r0, [pc, #544] @ 3814b4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 380b88 │ │ │ │ tst r9, #15 │ │ │ │ bne 380f4c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 37c3a4 │ │ │ │ b 380f4c │ │ │ │ ldr r0, [pc, #488] @ 3814b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 380ec8 │ │ │ │ bl 37c304 │ │ │ │ b 380fb4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3811d4 │ │ │ │ b 38108c │ │ │ │ ldr r0, [pc, #436] @ 3814bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38108c │ │ │ │ ldr r2, [pc, #260] @ 38142c │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #400] @ 3814c0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ @@ -320546,15 +320546,15 @@ │ │ │ │ beq 381368 │ │ │ │ ldr r0, [pc, #368] @ 3814c4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 380b88 │ │ │ │ ldr r3, [pc, #332] @ 3814c8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -320571,81 +320571,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #16] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3814cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 380c30 │ │ │ │ ldr r0, [pc, #208] @ 3814d0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 380c30 │ │ │ │ addseq sl, r2, r8, asr #32 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, r2, r0, lsr r0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq lr, sl, r4, lsr ip │ │ │ │ + ldrsbeq lr, [sl], #-196 @ 0xffffff3c @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r9, r2, ip, lsl #31 │ │ │ │ addseq r9, r2, r8, lsr pc │ │ │ │ - rsbeq r2, r7, r8, lsr #28 │ │ │ │ + rsbeq r2, r7, r8, asr #29 │ │ │ │ addeq r6, r4, r0, ror #30 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00672e9c │ │ │ │ + rsbeq r2, r7, ip, lsr pc │ │ │ │ addeq r6, r4, r8, ror #28 │ │ │ │ - rsbseq lr, sl, lr, lsr sl │ │ │ │ - rsbeq pc, sl, r4, lsl #23 │ │ │ │ - rsbeq r2, r7, r4, lsl ip │ │ │ │ + ldrsbeq lr, [sl], #-174 @ 0xffffff52 @ │ │ │ │ + rsbeq pc, sl, r4, lsr #24 │ │ │ │ + strheq r2, [r7], #-196 @ 0xffffff3c @ │ │ │ │ andeq r4, r0, r8, asr #30 │ │ │ │ - @ instruction: 0x00672b90 │ │ │ │ + rsbeq r2, r7, r0, lsr ip │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r2, r7, r4, lsr sp │ │ │ │ - rsbseq lr, sl, ip, asr #17 │ │ │ │ + ldrdeq r2, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq lr, sl, ip, ror #18 │ │ │ │ addseq r9, r2, r0, lsr #24 │ │ │ │ rsbseq pc, sp, r0, ror #31 │ │ │ │ svceq 0x0082001f │ │ │ │ addseq r9, r2, r0, ror #22 │ │ │ │ addseq r9, r2, r4, lsl #22 │ │ │ │ stc2l 0, cr0, [r0, #1020] @ 0x3fc │ │ │ │ @ instruction: 0x00929abc │ │ │ │ addseq r9, r2, r8, ror sl │ │ │ │ - rsbeq r2, r7, ip, ror ip │ │ │ │ - strheq r2, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r2, r7, ip, lsl sp │ │ │ │ + rsbeq r2, r7, r0, asr sp │ │ │ │ andeq r4, r0, r0, lsr #1 │ │ │ │ - rsbeq r2, r7, r8, ror ip │ │ │ │ - rsbeq r2, r7, r4, ror #16 │ │ │ │ - rsbseq lr, sl, sl, lsl #12 │ │ │ │ + rsbeq r2, r7, r8, lsl sp │ │ │ │ + rsbeq r2, r7, r4, lsl #18 │ │ │ │ + rsbseq lr, sl, sl, lsr #13 │ │ │ │ andeq r1, r0, r0, lsr #26 │ │ │ │ - rsbeq r2, r7, r4, lsr sl │ │ │ │ - rsbeq r2, r7, r0, asr #18 │ │ │ │ - strheq r2, [r7], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r2, r7, r4, ror r9 │ │ │ │ + ldrdeq r2, [r7], #-164 @ 0xffffff5c @ │ │ │ │ rsbeq r2, r7, r0, ror #19 │ │ │ │ + rsbeq r2, r7, ip, asr ip │ │ │ │ + rsbeq r2, r7, r4, lsl sl │ │ │ │ + rsbeq r2, r7, r0, lsl #21 │ │ │ │ addeq r6, r4, r0, asr r8 │ │ │ │ - rsbeq r2, r7, r8, lsl #14 │ │ │ │ + rsbeq r2, r7, r8, lsr #15 │ │ │ │ andeq r1, r0, ip, asr #21 │ │ │ │ - rsbeq r2, r7, r8, asr #13 │ │ │ │ - rsbeq r2, r7, r0, lsl r7 │ │ │ │ + rsbeq r2, r7, r8, ror #14 │ │ │ │ + strheq r2, [r7], #-112 @ 0xffffff90 @ │ │ │ │ ldr ip, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq ip, r2 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ beq 381524 │ │ │ │ @@ -320704,15 +320704,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 3815d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r6, r4, r0, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r9, [pc, #468] @ 3817c8 │ │ │ │ mov r8, r1 │ │ │ │ @@ -320728,30 +320728,30 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #432] @ 3817d8 │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #6 │ │ │ │ ldr r2, [pc, #408] @ 3817dc │ │ │ │ ldr r1, [pc, #408] @ 3817e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #1 │ │ │ │ mov sl, #8 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0, #2112] @ 0x840 │ │ │ │ add r0, r9, #12 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ bl 380710 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ strb r6, [r3, #9] │ │ │ │ @@ -320829,24 +320829,24 @@ │ │ │ │ ldr r1, [pc, #52] @ 3817e8 │ │ │ │ ldr r0, [pc, #52] @ 3817ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #20 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq lr, sl, ip, lsl r2 │ │ │ │ + ldrheq lr, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ addseq r9, r2, ip, lsl r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r2, r7, r8, ror #23 │ │ │ │ - ldrdeq r2, [r7], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r6, r5, r4, ror #1 │ │ │ │ - strdeq r3, [pc], #-84 @ │ │ │ │ + rsbeq r2, r7, r8, lsl #25 │ │ │ │ + rsbeq r2, r7, r0, ror ip │ │ │ │ + rsbeq r6, r5, r4, lsl #3 │ │ │ │ + @ instruction: 0x006f3694 │ │ │ │ @ instruction: 0x009293b0 │ │ │ │ - rsbeq r2, r7, ip, ror #20 │ │ │ │ - rsbeq r3, r6, ip, asr r7 │ │ │ │ + rsbeq r2, r7, ip, lsl #22 │ │ │ │ + strdeq r3, [r6], #-124 @ 0xffffff84 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 3818d4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -320854,25 +320854,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 3818d8 │ │ │ │ ldr r1, [pc, #188] @ 3818dc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #168] @ 3818e0 │ │ │ │ ldr r1, [pc, #168] @ 3818e4 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #136] @ 3818e8 │ │ │ │ ldr r3, [pc, #136] @ 3818ec │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #132] @ 3818f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -320884,31 +320884,31 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ ldr r2, [pc, #104] @ 3818fc │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq lr, sl, r8, lsl r0 │ │ │ │ - rsbeq r5, r5, ip, lsl #30 │ │ │ │ - rsbeq r3, pc, r8, lsl r4 @ │ │ │ │ - strdeq r2, [r6], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq fp, r5, r4, lsr #22 │ │ │ │ + ldrheq lr, [sl], #-8 @ │ │ │ │ + rsbeq r5, r5, ip, lsr #31 │ │ │ │ + strheq r3, [pc], #-72 @ │ │ │ │ + @ instruction: 0x0066279c │ │ │ │ + rsbeq fp, r5, r4, asr #23 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ addeq r6, r4, r8, ror #10 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ stmdbcs r2!, {r1, r2, r7, pc} │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -320944,132 +320944,132 @@ │ │ │ │ ldr r1, [pc, #48] @ 3819b0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 380910 │ │ │ │ - rsbseq sp, sl, r0, lsr #29 │ │ │ │ - rsbeq r2, r7, r4, ror r8 │ │ │ │ - rsbeq r2, r7, ip, lsl #17 │ │ │ │ + rsbseq sp, sl, r0, asr #30 │ │ │ │ + rsbeq r2, r7, r4, lsl r9 │ │ │ │ + rsbeq r2, r7, ip, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #64] @ 381a0c │ │ │ │ ldr r2, [pc, #64] @ 381a10 │ │ │ │ ldr r1, [pc, #64] @ 381a14 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 438a8c │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3808a8 │ │ │ │ - rsbseq sp, sl, ip, asr #28 │ │ │ │ - rsbeq r2, r7, r0, lsr #16 │ │ │ │ - rsbeq r2, r7, r8, lsr r8 │ │ │ │ + rsbseq sp, sl, ip, ror #29 │ │ │ │ + rsbeq r2, r7, r0, asr #17 │ │ │ │ + ldrdeq r2, [r7], #-136 @ 0xffffff78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ 381ac8 │ │ │ │ ldr r2, [pc, #152] @ 381acc │ │ │ │ ldr r1, [pc, #152] @ 381ad0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #120] @ 381ad4 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, r0, #2128 @ 0x850 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7503f8 │ │ │ │ + bl 7504a0 │ │ │ │ ldr r2, [pc, #88] @ 381ad8 │ │ │ │ ldr r1, [pc, #88] @ 381adc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ bl 38066c │ │ │ │ str r7, [r4, #2116] @ 0x844 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq sp, sl, r8, ror #27 │ │ │ │ - strheq r2, [r7], #-120 @ 0xffffff88 @ │ │ │ │ - ldrdeq r2, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq sp, sl, r8, lsl #29 │ │ │ │ + rsbeq r2, r7, r8, asr r8 │ │ │ │ + rsbeq r2, r7, r0, ror r8 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - rsbeq r5, r5, r8, lsr #25 │ │ │ │ - strheq r3, [pc], #-20 @ │ │ │ │ + rsbeq r5, r5, r8, asr #26 │ │ │ │ + rsbeq r3, pc, r4, asr r2 @ │ │ │ │ ldr r0, [pc, #4] @ 381aec │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r6, r4, r4, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 381b60 │ │ │ │ ldr r2, [pc, #88] @ 381b64 │ │ │ │ ldr r1, [pc, #88] @ 381b68 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r0, [r0, #2020] @ 0x7e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 381b40 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 5455bc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, sl, r0, ror #26 │ │ │ │ - rsbeq r2, r7, r8, lsr #14 │ │ │ │ - rsbeq r2, r7, r0, asr #14 │ │ │ │ + rsbseq sp, sl, r0, lsl #28 │ │ │ │ + rsbeq r2, r7, r8, asr #15 │ │ │ │ + rsbeq r2, r7, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #172] @ 381c30 │ │ │ │ ldr r3, [pc, #172] @ 381c34 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -321113,15 +321113,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umullseq r8, r2, r4, pc @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00672690 │ │ │ │ + rsbeq r2, r7, r0, lsr r7 │ │ │ │ addseq r8, r2, r4, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 381cb4 │ │ │ │ ldr r2, [pc, #92] @ 381cb8 │ │ │ │ @@ -321129,32 +321129,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ ldr r3, [pc, #80] @ 381cc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #64] @ 381cc4 │ │ │ │ ldr r3, [pc, #64] @ 381cc8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, sl, r4, lsl ip │ │ │ │ - strheq r5, [r5], #-172 @ 0xffffff54 @ │ │ │ │ - ldrdeq r6, [r7], #-100 @ 0xffffff9c @ │ │ │ │ + ldrheq sp, [sl], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r5, r5, ip, asr fp │ │ │ │ + rsbeq r6, r7, r4, ror r7 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ │ │ │ │ 00381ccc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -321164,27 +321164,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 381d2c │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74a0dc │ │ │ │ + bl 74a184 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #1908] @ 0x774 │ │ │ │ str r3, [r4, #1912] @ 0x778 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r2, r7, r0, ror #10 │ │ │ │ + rsbeq r2, r7, r0, lsl #12 │ │ │ │ │ │ │ │ 00381d30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2, #20] │ │ │ │ @@ -321193,50 +321193,50 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ beq 381dd4 │ │ │ │ ldr r0, [pc, #124] @ 381de4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d520 │ │ │ │ + bl 74d5c8 │ │ │ │ ldr r1, [pc, #116] @ 381de8 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 80fc78 │ │ │ │ + bl 80fd20 │ │ │ │ ldr r3, [pc, #92] @ 381dec │ │ │ │ ldr r1, [pc, #92] @ 381df0 │ │ │ │ ldr r5, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 337924 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d9b4 │ │ │ │ + bl 74da5c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #24] @ 381df4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 381d68 │ │ │ │ addseq r8, r2, ip, asr #27 │ │ │ │ - rsbeq r2, r7, r0, lsl #10 │ │ │ │ - rsbeq r5, sl, r4, asr #28 │ │ │ │ + rsbeq r2, r7, r0, lsr #11 │ │ │ │ + rsbeq r5, sl, r4, ror #29 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbseq r6, r1, r8, lsl #4 │ │ │ │ - @ instruction: 0x00672494 │ │ │ │ + rsbseq r6, r1, r8, lsr #5 │ │ │ │ + rsbeq r2, r7, r4, lsr r5 │ │ │ │ │ │ │ │ 00381df8 : │ │ │ │ rsb ip, r1, r1, lsl #3 │ │ │ │ add r1, r1, ip, lsl #3 │ │ │ │ add r1, r0, r1, lsl #4 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -321269,15 +321269,15 @@ │ │ │ │ add r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 381e8c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r5, r4, r8, ror #31 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 38cae0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -321288,25 +321288,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #108] @ 381f4c │ │ │ │ ldr r1, [pc, #108] @ 381f50 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #76] @ 381f54 │ │ │ │ ldr ip, [pc, #76] @ 381f58 │ │ │ │ ldr r3, [pc, #76] @ 381f5c │ │ │ │ ldr r1, [pc, #76] @ 381f60 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -321314,23 +321314,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #24 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c1ac │ │ │ │ - rsbseq sp, sl, r8, asr #19 │ │ │ │ - rsbeq r5, r5, r4, ror #16 │ │ │ │ - rsbeq r2, pc, r4, ror sp @ │ │ │ │ - @ instruction: 0x00672390 │ │ │ │ - rsbeq r2, r7, r8, lsr #7 │ │ │ │ + b 74c254 │ │ │ │ + rsbseq sp, sl, r8, ror #20 │ │ │ │ + rsbeq r5, r5, r4, lsl #18 │ │ │ │ + rsbeq r2, pc, r4, lsl lr @ │ │ │ │ + rsbeq r2, r7, r0, lsr r4 │ │ │ │ + rsbeq r2, r7, r8, asr #8 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rsbseq r6, r1, r8, lsl #1 │ │ │ │ - rsbeq r2, r7, r4, lsl #7 │ │ │ │ + rsbseq r6, r1, r8, lsr #2 │ │ │ │ + rsbeq r2, r7, r4, lsr #8 │ │ │ │ addseq r6, r0, r4, lsl #24 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ str r3, [r0, #652] @ 0x28c │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -321438,22 +321438,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 9aaf64 │ │ │ │ + bl 9ab00c │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 810ccc │ │ │ │ + b 810d74 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ @@ -321469,15 +321469,15 @@ │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 8110c4 │ │ │ │ + bl 81116c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -321511,25 +321511,25 @@ │ │ │ │ str r2, [r4, #4] │ │ │ │ bne 3822a0 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3822a0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 9a7c30 │ │ │ │ + bl 9a7cd8 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 248b04 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne 382280 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 9bb9b4 │ │ │ │ + bl 9bba5c │ │ │ │ b 3821f8 │ │ │ │ ldr r3, [pc, #60] @ 3822c4 │ │ │ │ ldr r1, [pc, #60] @ 3822c8 │ │ │ │ ldr r0, [pc, #60] @ 3822cc │ │ │ │ ldr r2, [pc, #60] @ 3822d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -321540,21 +321540,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3822dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq sp, sl, ip, ror r6 │ │ │ │ - rsbeq r2, r7, r0, ror r0 │ │ │ │ - rsbeq r2, r7, ip, ror r0 │ │ │ │ + rsbseq sp, sl, ip, lsl r7 │ │ │ │ + rsbeq r2, r7, r0, lsl r1 │ │ │ │ + rsbeq r2, r7, ip, lsl r1 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - rsbseq sp, sl, r0, ror #12 │ │ │ │ - @ instruction: 0x00672090 │ │ │ │ - rsbeq r2, r7, r4, lsr #1 │ │ │ │ + rsbseq sp, sl, r0, lsl #14 │ │ │ │ + rsbeq r2, r7, r0, lsr r1 │ │ │ │ + rsbeq r2, r7, r4, asr #2 │ │ │ │ │ │ │ │ 003822e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -321628,45 +321628,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 382490 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 382364 │ │ │ │ ldr r0, [pc, #64] @ 382494 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 382364 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r8, r2, r8, lsl #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009287f4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009287b0 │ │ │ │ andeq r2, r0, r4, asr #18 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r7, ip, asr #30 │ │ │ │ - @ instruction: 0x00671f98 │ │ │ │ + rsbeq r1, r7, ip, ror #31 │ │ │ │ + rsbeq r2, r7, r8, lsr r0 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3824b0 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3824c8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -321679,15 +321679,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r3 │ │ │ │ lsr r1, r1, #5 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 811da4 │ │ │ │ + bl 811e4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -321739,15 +321739,15 @@ │ │ │ │ ldrb r1, [r4, #1657] @ 0x679 │ │ │ │ ldrb r2, [r4, #745] @ 0x2e9 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ orr r2, r3, r2 │ │ │ │ orr r3, r3, r1 │ │ │ │ strb r2, [r4, #745] @ 0x2e9 │ │ │ │ strb r3, [r4, #1657] @ 0x679 │ │ │ │ - bl 9acbc8 │ │ │ │ + bl 9acc70 │ │ │ │ ldr r1, [pc, #192] @ 38269c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 5cb004 │ │ │ │ b 382570 │ │ │ │ ldr r0, [pc, #176] @ 3826a0 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -321768,42 +321768,42 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3826ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38255c │ │ │ │ ldr r0, [pc, #56] @ 3826b0 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38255c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009285fc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009285d8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r8, r2, r4, lsr #11 │ │ │ │ andeq r4, r0, ip, asr #7 │ │ │ │ andeq r3, r0, ip, asr #32 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r1, [r7], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r1, r7, ip, lsl lr │ │ │ │ + rsbeq r1, r7, ip, ror lr │ │ │ │ + strheq r1, [r7], #-236 @ 0xffffff14 @ │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -321819,19 +321819,19 @@ │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r2, [pc, #28] @ 382720 │ │ │ │ ldr r0, [pc, #28] @ 382724 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ str r0, [r4, #1904] @ 0x770 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9abcb4 │ │ │ │ - ldrdeq r1, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + b 9abd5c │ │ │ │ + rsbeq r1, r7, r4, ror lr │ │ │ │ andeq r5, r0, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0, #832] @ 0x340 │ │ │ │ @@ -321903,16 +321903,16 @@ │ │ │ │ @ instruction: 0x009283b4 │ │ │ │ andeq r1, r0, r8, lsr #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strheq r5, [r0], -r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbseq sp, sl, r8, lsr r1 │ │ │ │ - rsbeq r1, r7, ip, lsl #26 │ │ │ │ + ldrsbeq sp, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r1, r7, ip, lsr #27 │ │ │ │ │ │ │ │ 00382868 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -322037,31 +322037,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 382af8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3828d0 │ │ │ │ ldr r0, [pc, #84] @ 382afc │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3828d0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umullseq r8, r2, r8, r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, r2, r8, ror r2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r8, r2, r8, lsr r2 │ │ │ │ @@ -322071,16 +322071,16 @@ │ │ │ │ andeq r0, r0, r4, lsr r9 │ │ │ │ strheq r5, [r0], -r0 │ │ │ │ @ instruction: 0xfffff634 │ │ │ │ addseq r8, r2, ip, asr #2 │ │ │ │ andeq r2, r0, r4, lsr r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r7, r4, lsl #21 │ │ │ │ - ldrdeq r1, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r1, r7, r4, lsr #22 │ │ │ │ + rsbeq r1, r7, r0, ror fp │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ @@ -322112,15 +322112,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, sp │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 810f08 │ │ │ │ + bl 810fb0 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #2 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ beq 382c04 │ │ │ │ @@ -322159,17 +322159,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ @ instruction: 0x00927ff0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r2, r0, asr #31 │ │ │ │ - ldrsbeq ip, [sl], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r1, r7, r8, asr #13 │ │ │ │ - rsbeq r1, r7, ip, lsl #19 │ │ │ │ + rsbseq ip, sl, r8, ror sp │ │ │ │ + rsbeq r1, r7, r8, ror #14 │ │ │ │ + rsbeq r1, r7, ip, lsr #20 │ │ │ │ andeq r0, r0, ip, lsl sl │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ strb r2, [r0, #668] @ 0x29c │ │ │ │ beq 382ca0 │ │ │ │ @@ -322214,15 +322214,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 382e78 │ │ │ │ ldr r0, [r4, #744] @ 0x2e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 382d40 │ │ │ │ - bl 811068 │ │ │ │ + bl 811110 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #744] @ 0x2e8 │ │ │ │ ldrb r3, [r4, #667] @ 0x29b │ │ │ │ cmp r3, #0 │ │ │ │ beq 382d64 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ @@ -322317,41 +322317,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 382f34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 382d28 │ │ │ │ ldr r0, [pc, #60] @ 382f38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 382d28 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, ip, lsr #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r2, ip, lsl #28 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff1b4 │ │ │ │ @ instruction: 0x00927cf0 │ │ │ │ andeq r2, r0, r4, asr lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r1, [r7], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r1, r7, ip, lsl #14 │ │ │ │ + @ instruction: 0x0067179c │ │ │ │ + rsbeq r1, r7, ip, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #536] @ 383170 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -322365,17 +322365,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ blt 383128 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ blt 3830d4 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 808218 │ │ │ │ + bl 8082c0 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr ip, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, ip │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble 3830e4 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -322395,48 +322395,48 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ beq 382fbc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r1, sp, #16 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 810f08 │ │ │ │ + bl 810fb0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r5 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ bcc 383134 │ │ │ │ subs r2, r2, r7 │ │ │ │ sbc r3, r3, r5 │ │ │ │ cmp r2, r9 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcc 383134 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #5 │ │ │ │ lsl r8, r8, #9 │ │ │ │ mov r2, r8 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r9 │ │ │ │ - bl 807ffc │ │ │ │ + bl 8080a4 │ │ │ │ ldr r3, [pc, #268] @ 383178 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 811130 │ │ │ │ + bl 8111d8 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #224] @ 38317c │ │ │ │ ldr r3, [pc, #212] @ 383174 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -322446,17 +322446,17 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 808220 │ │ │ │ + bl 8082c8 │ │ │ │ str r5, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ beq 383094 │ │ │ │ ldr r2, [pc, #128] @ 383180 │ │ │ │ @@ -322470,17 +322470,17 @@ │ │ │ │ bne 38316c │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 5caf90 │ │ │ │ cmp r1, #0 │ │ │ │ bge 382f9c │ │ │ │ b 3830e0 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ mov r1, #5 │ │ │ │ - bl 808228 │ │ │ │ + bl 8082d0 │ │ │ │ mvn r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b 3830e4 │ │ │ │ add ip, ip, #1 │ │ │ │ mvn r3, #0 │ │ │ │ str ip, [r4, #44] @ 0x2c │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ @@ -322507,41 +322507,41 @@ │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldr r7, [r1, #68] @ 0x44 │ │ │ │ ldr r1, [r1, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ movne r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 810c9c │ │ │ │ + bl 810d44 │ │ │ │ ldr r0, [pc, #164] @ 383270 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [r5, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 813734 │ │ │ │ + bl 8137dc │ │ │ │ ldr r3, [pc, #144] @ 383274 │ │ │ │ ldr r2, [pc, #144] @ 383278 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #140] @ 38327c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #104] @ 383280 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #92] @ 383284 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #28] │ │ │ │ str r6, [r4, #32] │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ str r0, [r4, #24] │ │ │ │ @@ -322552,18 +322552,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ addeq r4, r4, ip, asr #25 │ │ │ │ - rsbseq ip, sl, r8, lsr #14 │ │ │ │ - rsbeq r4, r5, ip, lsr r5 │ │ │ │ - rsbeq r1, pc, ip, asr #20 │ │ │ │ - rsbeq r1, r7, r8, lsl #8 │ │ │ │ + rsbseq ip, sl, r8, asr #15 │ │ │ │ + ldrdeq r4, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r1, pc, ip, ror #21 │ │ │ │ + rsbeq r1, r7, r8, lsr #9 │ │ │ │ @ instruction: 0xffffeed0 │ │ │ │ │ │ │ │ 00383288 : │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #64] @ 3832d4 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [r0, #840] @ 0x348 │ │ │ │ @@ -322589,15 +322589,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ ldr r3, [r0] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, #9 │ │ │ │ strb r1, [r0, #649] @ 0x289 │ │ │ │ strb r2, [r0, #665] @ 0x299 │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ @@ -322610,15 +322610,15 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -322633,15 +322633,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 383488 │ │ │ │ mov r4, r0 │ │ │ │ eor r3, r1, #1 │ │ │ │ @@ -322654,15 +322654,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 810f08 │ │ │ │ + bl 810fb0 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #1 │ │ │ │ strd r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ strb r1, [r4, #691] @ 0x2b3 │ │ │ │ strb r1, [r4, #686] @ 0x2ae │ │ │ │ @@ -322684,15 +322684,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ b 383434 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, ip, lsr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r2, r0, ror #13 │ │ │ │ ldrb r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -322842,33 +322842,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 38377c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3835a8 │ │ │ │ ldr r0, [pc, #92] @ 383780 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3835a8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ bl 24aa84 │ │ │ │ @ instruction: 0x009275b8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r2, r0, lsr #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @@ -322878,16 +322878,16 @@ │ │ │ │ strheq r5, [r0], -r0 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ andeq r2, r0, r8, asr #21 │ │ │ │ @ instruction: 0xffffe960 │ │ │ │ andeq r1, r0, r0, asr #15 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r7, r0, lsr #30 │ │ │ │ - rsbeq r0, r7, ip, ror #30 │ │ │ │ + rsbeq r0, r7, r0, asr #31 │ │ │ │ + rsbeq r1, r7, ip │ │ │ │ │ │ │ │ 00383784 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -323004,31 +323004,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3839f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3837ec │ │ │ │ ldr r0, [pc, #84] @ 3839f8 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3837ec │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, ip, ror r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r2, ip, asr r3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, r2, ip, lsl r3 │ │ │ │ @@ -323038,16 +323038,16 @@ │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ strheq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffffe718 │ │ │ │ addseq r7, r2, ip, lsr r2 │ │ │ │ andeq r4, r0, ip, asr r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r7, r0, asr sp │ │ │ │ - @ instruction: 0x00670d9c │ │ │ │ + strdeq r0, [r7], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r0, r7, ip, lsr lr │ │ │ │ │ │ │ │ 003839fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -323153,25 +323153,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 383c68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 383a58 │ │ │ │ add r2, lr, #1 │ │ │ │ cmp r2, ip │ │ │ │ movhi r6, r0 │ │ │ │ bhi 383a58 │ │ │ │ ldrb r6, [lr] │ │ │ │ b 383b30 │ │ │ │ @@ -323179,15 +323179,15 @@ │ │ │ │ b 383a58 │ │ │ │ ldr r0, [pc, #92] @ 383c6c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 383a58 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ bl 24aa84 │ │ │ │ ldrsheq r7, [r2], r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrsbeq r7, [r2], r8 │ │ │ │ ldrheq r7, [r2], ip │ │ │ │ @@ -323197,16 +323197,16 @@ │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ andeq r2, r0, r4, lsl r6 │ │ │ │ @ instruction: 0xffffe4ac │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsr #13 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r0, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r0, r7, r4, ror #23 │ │ │ │ + rsbeq r0, r7, r8, asr ip │ │ │ │ + rsbeq r0, r7, r4, lsl #25 │ │ │ │ │ │ │ │ 00383c70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -323326,24 +323326,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 383f84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 383d10 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 383df0 │ │ │ │ b 383cfc │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ @@ -323368,46 +323368,46 @@ │ │ │ │ ldr r0, [pc, #144] @ 383f88 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 383d10 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 383f4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 383f38 │ │ │ │ ldr r9, [r6, #672] @ 0x2a0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 383f3c │ │ │ │ ldrb r9, [r6, #665] @ 0x299 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ b 383cfc │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 383f24 │ │ │ │ b 383f3c │ │ │ │ addseq r6, r2, r0, lsl #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq fp, sl, r8, ror #23 │ │ │ │ + rsbseq fp, sl, r8, lsl #25 │ │ │ │ addseq r6, r2, r8, asr lr │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r6, r2, r4, lsl #28 │ │ │ │ andeq r2, r0, r8, lsr #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ @ instruction: 0x009369bc │ │ │ │ - rsbeq r0, r7, r0, asr #19 │ │ │ │ - rsbeq r0, r7, r0, lsr #19 │ │ │ │ + rsbeq r0, r7, r0, ror #20 │ │ │ │ + rsbeq r0, r7, r0, asr #20 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r1, #1 │ │ │ │ mvn r2, #95 @ 0x5f │ │ │ │ cmp r3, r1 │ │ │ │ strb r2, [r0, #664] @ 0x298 │ │ │ │ str r1, [r0, #652] @ 0x28c │ │ │ │ strb r1, [r0, #656] @ 0x290 │ │ │ │ @@ -323446,15 +323446,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -323499,15 +323499,15 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ str r1, [r0, #28] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ bne 3840d0 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -323670,15 +323670,15 @@ │ │ │ │ bne 384548 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 810f08 │ │ │ │ + bl 810fb0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 3844ac │ │ │ │ subs r2, r2, r5 │ │ │ │ @@ -323693,35 +323693,35 @@ │ │ │ │ lsl sl, r7, #9 │ │ │ │ str r3, [r4, #752] @ 0x2f0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str sl, [r4, #764] @ 0x2fc │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ mov r2, sl │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 807ffc │ │ │ │ + bl 8080a4 │ │ │ │ ldr r1, [pc, #448] @ 3845f8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r4, #748 @ 0x2ec │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 810ff4 │ │ │ │ + bl 81109c │ │ │ │ ldr r2, [pc, #400] @ 3845fc │ │ │ │ ldr r3, [pc, #380] @ 3845ec │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -323753,31 +323753,31 @@ │ │ │ │ beq 3844f0 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 384538 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ ldr r2, [pc, #248] @ 384604 │ │ │ │ ldr r3, [pc, #220] @ 3845ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3845e4 │ │ │ │ mov r1, #2 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 808228 │ │ │ │ + b 8082d0 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ b 3844fc │ │ │ │ ldr r3, [pc, #184] @ 384608 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38439c │ │ │ │ ldr r3, [pc, #168] @ 38460c │ │ │ │ @@ -323794,44 +323794,44 @@ │ │ │ │ add r8, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 384614 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3843a0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #68] @ 384618 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38439c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009267d0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, r2, ip, lsr #15 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x009266b0 │ │ │ │ @ instruction: 0xffffedc4 │ │ │ │ addseq r6, r2, r0, lsl r6 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r7, r8, lsr #6 │ │ │ │ - rsbeq r0, r7, r8, asr #6 │ │ │ │ + rsbeq r0, r7, r8, asr #7 │ │ │ │ + rsbeq r0, r7, r8, ror #7 │ │ │ │ │ │ │ │ 0038461c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r2, r1, r2 │ │ │ │ @@ -324050,15 +324050,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -324288,15 +324288,15 @@ │ │ │ │ ldr r2, [pc, #60] @ 384d74 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ b 384b28 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -324512,15 +324512,15 @@ │ │ │ │ str r3, [r4, #220] @ 0xdc │ │ │ │ ldr r2, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [r4, #640] @ 0x280 │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r3, #16640 @ 0x4100 │ │ │ │ moveq r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 811d9c │ │ │ │ + bl 811e44 │ │ │ │ ldr r2, [pc, #964] @ 38549c │ │ │ │ ldr r1, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [pc, #960] @ 3854a0 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #640] @ 0x280 │ │ │ │ movne r3, r2 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ @@ -324680,15 +324680,15 @@ │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, r6 │ │ │ │ bl 24962c │ │ │ │ b 384de0 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -324904,15 +324904,15 @@ │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add r1, r3, r1, lsl #9 │ │ │ │ bl 24962c │ │ │ │ ldr r5, [r4, #840] @ 0x348 │ │ │ │ b 38554c │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -325281,15 +325281,15 @@ │ │ │ │ cmp r3, #241 @ 0xf1 │ │ │ │ bne 38588c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #889] @ 0x379 │ │ │ │ b 3858d0 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ b 385af4 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, #4 │ │ │ │ mov ip, #3 │ │ │ │ mov lr, #2 │ │ │ │ mov r3, #1 │ │ │ │ b 385bd8 │ │ │ │ @@ -325328,19 +325328,19 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ bne 385d64 │ │ │ │ b 385c50 │ │ │ │ sbceq r4, r2, r0, lsl #30 │ │ │ │ @ instruction: 0xffffd9e0 │ │ │ │ - rsbseq r9, sl, r0, asr #31 │ │ │ │ - rsbseq r9, sl, ip, lsr #31 │ │ │ │ + rsbseq sl, sl, r0, rrx │ │ │ │ + rsbseq sl, sl, ip, asr #32 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0xffffd808 │ │ │ │ - rsbseq r9, sl, r4, ror #27 │ │ │ │ + rsbseq r9, sl, r4, lsl #29 │ │ │ │ @ instruction: 0xffffd6e8 │ │ │ │ @ instruction: 0xffffd5fc │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 00385dac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -325373,21 +325373,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [r4, #28] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ bic r5, r5, #15 │ │ │ │ mul r2, r6, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ mov r1, r6 │ │ │ │ lsr r3, r0, #8 │ │ │ │ strb r0, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d4de8 │ │ │ │ + bl 9d4e90 │ │ │ │ and r0, r0, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ orr r5, r5, r0 │ │ │ │ strb r5, [r4, #664] @ 0x298 │ │ │ │ strb r1, [r4, #656] @ 0x290 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -325506,15 +325506,15 @@ │ │ │ │ bl 2487f8 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r0, #32] │ │ │ │ str sl, [r0, #36] @ 0x24 │ │ │ │ str r8, [r0, #28] │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 8133bc │ │ │ │ + bl 813464 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [r4, #24] │ │ │ │ @@ -325528,15 +325528,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #20 │ │ │ │ str r1, [r4, #8] │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4, #12] │ │ │ │ mvn r1, #0 │ │ │ │ str r1, [r4, #16] │ │ │ │ - bl 810f80 │ │ │ │ + bl 811028 │ │ │ │ ldr r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ strne r4, [r3, #4] │ │ │ │ str r4, [r5, #768]! @ 0x300 │ │ │ │ str r5, [r4, #4] │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -325548,15 +325548,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mvn r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 810cf0 │ │ │ │ + b 810d98 │ │ │ │ @ instruction: 0xffffc15c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r2, [pc, #788] @ 386424 │ │ │ │ @@ -325591,15 +325591,15 @@ │ │ │ │ bne 38637c │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 810f08 │ │ │ │ + bl 810fb0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 386280 │ │ │ │ subs r2, r2, r7 │ │ │ │ @@ -325614,21 +325614,21 @@ │ │ │ │ str r3, [r4, #748] @ 0x2ec │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str fp, [r4, #752] @ 0x2f0 │ │ │ │ str r9, [r4, #764] @ 0x2fc │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ lsl r3, r8, #9 │ │ │ │ mov r2, r9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 807ffc │ │ │ │ + bl 8080a4 │ │ │ │ ldr r1, [pc, #540] @ 386434 │ │ │ │ add sl, r4, #748 @ 0x2ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -325670,28 +325670,28 @@ │ │ │ │ beq 3862c4 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 38636c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ ldr r2, [pc, #352] @ 386440 │ │ │ │ ldr r3, [pc, #324] @ 386428 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 386420 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 808228 │ │ │ │ + b 8082d0 │ │ │ │ ldr r1, [pc, #304] @ 386444 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r0, #840] @ 0x348 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #832] @ 0x340 │ │ │ │ str r3, [r0, #836] @ 0x344 │ │ │ │ str r1, [r0, #828] @ 0x33c │ │ │ │ @@ -325710,15 +325710,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bne 386420 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ b 3862d0 │ │ │ │ ldr r3, [pc, #200] @ 38644c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 386180 │ │ │ │ ldr r3, [pc, #184] @ 386450 │ │ │ │ @@ -325735,31 +325735,31 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 386458 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 386184 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ 38645c │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 386180 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r2, r4, lsl #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r2, ip, ror #19 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r0, lsr r8 │ │ │ │ @@ -325767,16 +325767,16 @@ │ │ │ │ @ instruction: 0xffffcff0 │ │ │ │ addseq r4, r2, ip, lsr r8 │ │ │ │ @ instruction: 0xffffcf68 │ │ │ │ @ instruction: 0x009247d8 │ │ │ │ @ instruction: 0x00004ab4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r6, r0, asr r5 │ │ │ │ - rsbeq lr, r6, r0, ror r5 │ │ │ │ + strdeq lr, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq lr, r6, r0, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 386488 │ │ │ │ @@ -325963,15 +325963,15 @@ │ │ │ │ beq 386778 │ │ │ │ ldr r3, [pc, #448] @ 386910 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 386838 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ - bl 811774 │ │ │ │ + bl 81181c │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3868e0 │ │ │ │ ldr r2, [pc, #404] @ 386914 │ │ │ │ ldr r3, [pc, #388] @ 386908 │ │ │ │ @@ -326006,23 +326006,23 @@ │ │ │ │ beq 3868b0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 386924 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 386718 │ │ │ │ ldr r3, [pc, #232] @ 386928 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38675c │ │ │ │ @@ -326039,32 +326039,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 38692c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38675c │ │ │ │ ldr r0, [pc, #120] @ 386930 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 386718 │ │ │ │ ldr r0, [pc, #96] @ 386934 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38675c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 386938 │ │ │ │ ldr r1, [pc, #80] @ 38693c │ │ │ │ ldr r0, [pc, #80] @ 386940 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 386944 │ │ │ │ @@ -326076,22 +326076,22 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r2, r8, asr r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq r4, r2, ip, r3 │ │ │ │ andeq r4, r0, r0, lsr r9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r6, r4, lsl #3 │ │ │ │ + rsbeq lr, r6, r4, lsr #4 │ │ │ │ andeq r3, r0, r4, lsr sp │ │ │ │ - rsbeq lr, r6, r0, asr #3 │ │ │ │ - rsbeq lr, r6, r8, asr r1 │ │ │ │ - rsbeq lr, r6, r0, ror #3 │ │ │ │ - rsbseq r9, sl, r0, lsr #32 │ │ │ │ - rsbeq sp, r6, r0, lsl sl │ │ │ │ + rsbeq lr, r6, r0, ror #4 │ │ │ │ strdeq lr, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq lr, r6, r0, lsl #5 │ │ │ │ + rsbseq r9, sl, r0, asr #1 │ │ │ │ + strheq sp, [r6], #-160 @ 0xffffff60 @ │ │ │ │ + @ instruction: 0x0066e298 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #76] @ 3869ac │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ @@ -326177,15 +326177,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r3, #0 │ │ │ │ strb r2, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 386a60 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ b 386a60 │ │ │ │ @ instruction: 0xffffc8b8 │ │ │ │ │ │ │ │ 00386ac4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -326292,15 +326292,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ @ instruction: 0xffffc688 │ │ │ │ │ │ │ │ 00386c74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -326308,25 +326308,25 @@ │ │ │ │ and r7, r3, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 811aec │ │ │ │ + bl 811b94 │ │ │ │ cmp r0, #2 │ │ │ │ mov r4, r0 │ │ │ │ beq 386cf0 │ │ │ │ cmp r0, #1 │ │ │ │ beq 386d2c │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 811b98 │ │ │ │ + bl 811c40 │ │ │ │ subs r0, r4, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -326343,17 +326343,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 386ddc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #444 @ 0x1bc │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ add r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 808220 │ │ │ │ + bl 8082c8 │ │ │ │ tst r8, #8 │ │ │ │ bne 386db4 │ │ │ │ and ip, r8, #248 @ 0xf8 │ │ │ │ cmp ip, #32 │ │ │ │ beq 386dc0 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ strb r3, [r5, #665] @ 0x299 │ │ │ │ @@ -326374,43 +326374,43 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5] │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ bne 386cbc │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ b 386cbc │ │ │ │ mov r0, r5 │ │ │ │ bl 386bb0 │ │ │ │ b 386cbc │ │ │ │ rsb r1, r6, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38be54 │ │ │ │ b 386cbc │ │ │ │ - ldrsheq r8, [sl], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq sp, r6, r8, ror #11 │ │ │ │ - rsbeq sp, r6, ip, ror #27 │ │ │ │ + @ instruction: 0x007a8c98 │ │ │ │ + rsbeq sp, r6, r8, lsl #13 │ │ │ │ + rsbeq sp, r6, ip, lsl #29 │ │ │ │ andeq r0, r0, pc, asr r3 │ │ │ │ @ instruction: 0xffffc51c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #744] @ 0x2e8 │ │ │ │ blt 386e74 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 386e20 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808218 │ │ │ │ + bl 8082c0 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ ldr r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -326423,15 +326423,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ rsb r1, r1, #0 │ │ │ │ bl 386c74 │ │ │ │ cmp r0, #0 │ │ │ │ beq 386e08 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -326460,26 +326460,26 @@ │ │ │ │ bl 384270 │ │ │ │ add r5, r5, #1936 @ 0x790 │ │ │ │ strd r0, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #652] @ 0x28c │ │ │ │ str r2, [r3, #1944] @ 0x798 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ mov r1, #3 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 807ffc │ │ │ │ + bl 8080a4 │ │ │ │ ldr r1, [pc, #52] @ 386f5c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 811198 │ │ │ │ + bl 811240 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -326568,15 +326568,15 @@ │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r1, #8 │ │ │ │ bhi 386fec │ │ │ │ ldrsb r1, [r2, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, #1 │ │ │ │ - bl 811da4 │ │ │ │ + bl 811e4c │ │ │ │ ldr r3, [pc, #332] @ 38720c │ │ │ │ mov r0, #1 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -326586,15 +326586,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 386fec │ │ │ │ eor r3, r3, #128 @ 0x80 │ │ │ │ lsr r3, r3, #7 │ │ │ │ strb r3, [r4, #666] @ 0x29a │ │ │ │ b 387030 │ │ │ │ mov r1, #0 │ │ │ │ - bl 811da4 │ │ │ │ + bl 811e4c │ │ │ │ ldr r3, [pc, #264] @ 387210 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ bl 386ea4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -326649,19 +326649,19 @@ │ │ │ │ strh r1, [r4, #180] @ 0xb4 │ │ │ │ strh r3, [r4, #182] @ 0xb6 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ b 387030 │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ beq 387030 │ │ │ │ b 386fec │ │ │ │ - rsbseq r8, sl, sl, lsl r9 │ │ │ │ - ldrsheq r8, [sl], #-143 @ 0xffffff71 @ │ │ │ │ + ldrheq r8, [sl], #-154 @ 0xffffff66 @ │ │ │ │ + @ instruction: 0x007a899f │ │ │ │ @ instruction: 0xffffc288 │ │ │ │ andseq r0, r0, r1, lsl r0 │ │ │ │ - rsbseq r8, sl, r8, ror #16 │ │ │ │ + rsbseq r8, sl, r8, lsl #18 │ │ │ │ andeq r4, r0, r1, lsr #32 │ │ │ │ andeq r4, r0, r1 │ │ │ │ @ instruction: 0xffffc128 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -326690,17 +326690,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808218 │ │ │ │ + bl 8082c0 │ │ │ │ ldr r5, [r4, #652] @ 0x28c │ │ │ │ ldr r7, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r7 │ │ │ │ movlt r6, r5 │ │ │ │ movge r6, r7 │ │ │ │ sub r5, r5, r6 │ │ │ │ @@ -326741,15 +326741,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #92] @ 3873d4 │ │ │ │ ldr r0, [r4] │ │ │ │ bic r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r1, [r4, #832] @ 0x340 │ │ │ │ @@ -326760,21 +326760,21 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 387318 │ │ │ │ blx r3 │ │ │ │ b 387318 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #860] @ 0x35c │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #24] @ 3873d8 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b1558 │ │ │ │ + b 9b1600 │ │ │ │ @ instruction: 0xffffd028 │ │ │ │ @ instruction: 0xffffbf04 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -326911,15 +326911,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi 387840 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 810f08 │ │ │ │ + bl 810fb0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r8 │ │ │ │ bcc 3877ec │ │ │ │ subs r2, r2, r5 │ │ │ │ sbc r3, r3, r8 │ │ │ │ @@ -327026,38 +327026,38 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 387990 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 386bb0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808218 │ │ │ │ + bl 8082c0 │ │ │ │ b 387708 │ │ │ │ mov r0, r4 │ │ │ │ bl 386bb0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ ldr r2, [pc, #520] @ 387a0c │ │ │ │ ldr r3, [pc, #472] @ 3879e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 387990 │ │ │ │ ldr r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 808228 │ │ │ │ + b 8082d0 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ b 3876fc │ │ │ │ cmp r3, #2 │ │ │ │ bne 387540 │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ b 387660 │ │ │ │ @@ -327096,26 +327096,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 387a24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 3875f4 │ │ │ │ ldr r2, [pc, #224] @ 387a14 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3875f4 │ │ │ │ @@ -327132,15 +327132,15 @@ │ │ │ │ ldr r0, [pc, #188] @ 387a2c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 3875f4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 387a30 │ │ │ │ ldr r1, [pc, #148] @ 387a34 │ │ │ │ ldr r0, [pc, #148] @ 387a38 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -327159,37 +327159,37 @@ │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r3, r2, r8, lsr #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r2, r4, lsl r7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r2, r0, lsl #11 │ │ │ │ - rsbseq r8, sl, ip, lsr r3 │ │ │ │ + ldrsbeq r8, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ @ instruction: 0xffffbb08 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ addseq r3, r2, r0, ror r4 │ │ │ │ addseq r3, r2, ip, lsl #8 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ addseq r3, r2, ip, ror #6 │ │ │ │ addseq r3, r2, r8, lsl r3 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ andeq r3, r0, r8, asr #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq sp, r6, ip, ror #4 │ │ │ │ + rsbeq sp, r6, ip, lsl #6 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r6, r0, ror #4 │ │ │ │ + rsbeq sp, r6, r0, lsl #6 │ │ │ │ addseq r2, r3, r0, lsr #29 │ │ │ │ - rsbeq sp, r6, ip, asr #4 │ │ │ │ - rsbseq r7, sl, ip, ror #30 │ │ │ │ - rsbeq ip, r6, ip, asr r9 │ │ │ │ - rsbeq sp, r6, r8, lsr #3 │ │ │ │ + rsbeq sp, r6, ip, ror #5 │ │ │ │ + rsbseq r8, sl, ip │ │ │ │ + strdeq ip, [r6], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq sp, r6, r8, asr #4 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ - rsbseq r7, sl, r8, asr #30 │ │ │ │ - rsbeq ip, r6, r8, lsr r9 │ │ │ │ - rsbeq sp, r6, ip, ror #2 │ │ │ │ + rsbseq r7, sl, r8, ror #31 │ │ │ │ + ldrdeq ip, [r6], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq sp, r6, ip, lsl #4 │ │ │ │ muleq r0, r2, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ mov r2, #0 │ │ │ │ @@ -327207,17 +327207,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808218 │ │ │ │ + bl 8082c0 │ │ │ │ ldr r5, [r4, #824] @ 0x338 │ │ │ │ ldr r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r6, r5 │ │ │ │ movlt r5, r6 │ │ │ │ bl 384270 │ │ │ │ sub r6, r6, r5 │ │ │ │ @@ -327244,15 +327244,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ @ instruction: 0xffffe5fc │ │ │ │ │ │ │ │ 00387b4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -327305,22 +327305,22 @@ │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r6, [r4, #884] @ 0x374 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 807ffc │ │ │ │ + bl 8080a4 │ │ │ │ ldr r1, [pc, #156] @ 387cf4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 387b4c │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r4, #880] @ 0x370 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -327389,15 +327389,15 @@ │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1904] @ 0x770 │ │ │ │ - bl 9abcbc │ │ │ │ + bl 9abd64 │ │ │ │ ldr r3, [r4, #1928] @ 0x788 │ │ │ │ mov r2, #0 │ │ │ │ ldr r5, [pc, #288] @ 387eb4 │ │ │ │ cmp r3, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r4, #1904] @ 0x770 │ │ │ │ mov r0, #0 │ │ │ │ @@ -327468,17 +327468,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ bl 24aa84 │ │ │ │ addseq r2, r2, r8, lsl #27 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsbseq r7, sl, r4, ror sl │ │ │ │ - rsbeq ip, r6, r4, ror #8 │ │ │ │ - rsbeq ip, r6, r4, asr sp │ │ │ │ + rsbseq r7, sl, r4, lsl fp │ │ │ │ + rsbeq ip, r6, r4, lsl #10 │ │ │ │ + strdeq ip, [r6], #-212 @ 0xffffff2c @ │ │ │ │ andeq r0, r0, sp, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -327548,22 +327548,22 @@ │ │ │ │ moveq r3, #256 @ 0x100 │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r5, [r4, #884] @ 0x374 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 807ffc │ │ │ │ + bl 8080a4 │ │ │ │ ldr r1, [pc, #152] @ 3880bc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 387b4c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -327746,15 +327746,15 @@ │ │ │ │ eors r1, r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ bne 3882d4 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ b 388200 │ │ │ │ ldr r2, [pc, #220] @ 3883fc │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 388130 │ │ │ │ @@ -327771,30 +327771,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 388408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 388130 │ │ │ │ ldr r0, [pc, #108] @ 38840c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 388130 │ │ │ │ ldr r3, [pc, #84] @ 388410 │ │ │ │ ldr r1, [pc, #84] @ 388414 │ │ │ │ ldr r0, [pc, #84] @ 388418 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 38841c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -327809,19 +327809,19 @@ │ │ │ │ addseq r2, r2, r8, ror #18 │ │ │ │ umulleq pc, r3, ip, ip @ │ │ │ │ addseq r2, r2, r4, ror #16 │ │ │ │ addseq r2, r2, ip, lsr r8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0066c894 │ │ │ │ - rsbeq ip, r6, ip, asr #17 │ │ │ │ - rsbseq r7, sl, ip, asr #10 │ │ │ │ - rsbeq fp, r6, ip, lsr pc │ │ │ │ - rsbeq ip, r6, r0, ror #17 │ │ │ │ + rsbeq ip, r6, r4, lsr r9 │ │ │ │ + rsbeq ip, r6, ip, ror #18 │ │ │ │ + rsbseq r7, sl, ip, ror #11 │ │ │ │ + ldrdeq fp, [r6], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq ip, r6, r0, lsl #19 │ │ │ │ andeq r0, r0, sl, lsl #17 │ │ │ │ │ │ │ │ 00388420 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -327888,15 +327888,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r4, #1921] @ 0x781 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #1921] @ 0x781 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldr r2, [pc, #484] @ 38872c │ │ │ │ ldr r3, [pc, #460] @ 388718 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -327986,47 +327986,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 388740 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38848c │ │ │ │ ldr r0, [pc, #72] @ 388744 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38848c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r2, r2, r0, ror #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, r2, r0, asr #13 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r7, sl, sp, asr r4 │ │ │ │ + ldrsheq r7, [sl], #-77 @ 0xffffffb3 @ │ │ │ │ addseq r2, r2, ip, lsr #12 │ │ │ │ @ instruction: 0x009225d4 │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ addseq r2, r3, r4, ror #2 │ │ │ │ - rsbeq ip, r6, ip, ror #11 │ │ │ │ - rsbeq ip, r6, r0, lsr r6 │ │ │ │ + rsbeq ip, r6, ip, lsl #13 │ │ │ │ + ldrdeq ip, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ │ │ │ │ 00388748 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #1916] @ 0x77c │ │ │ │ @@ -328045,15 +328045,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ beq 3887b8 │ │ │ │ ldr r2, [pc, #372] @ 388910 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 388868 │ │ │ │ - bl 811068 │ │ │ │ + bl 811110 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ add r3, r4, #1920 @ 0x780 │ │ │ │ mov r2, #0 │ │ │ │ strh r2, [r3] │ │ │ │ add r0, r4, #80 @ 0x50 │ │ │ │ @@ -328115,42 +328115,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 388928 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 3887a8 │ │ │ │ ldr r0, [pc, #60] @ 38892c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 3887a8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009223b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r2, r2, ip, r3 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r2, r2, r0, lsr #6 │ │ │ │ @ instruction: 0x009222f0 │ │ │ │ andeq r3, r0, ip, ror #16 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r6, r4, lsr #9 │ │ │ │ - strheq ip, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq ip, r6, r4, asr #10 │ │ │ │ + rsbeq ip, r6, r8, asr r5 │ │ │ │ │ │ │ │ 00388930 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -328168,15 +328168,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 810f08 │ │ │ │ + bl 810fb0 │ │ │ │ ldrb r3, [r5, #210] @ 0xd2 │ │ │ │ strb r3, [r4, #634] @ 0x27a │ │ │ │ ldr r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #24] │ │ │ │ @@ -328195,51 +328195,51 @@ │ │ │ │ cmp r6, #1 │ │ │ │ strd r2, [lr] │ │ │ │ strh ip, [r0] │ │ │ │ str r1, [r4, #892] @ 0x37c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strb r1, [r4, #896] @ 0x380 │ │ │ │ beq 388b10 │ │ │ │ - bl 8a8fc0 │ │ │ │ + bl 8a9068 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388b98 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 811cf0 │ │ │ │ + bl 811d98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388bcc │ │ │ │ ldr r1, [pc, #496] @ 388c0c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2080 @ 0x820 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 810338 │ │ │ │ + bl 8103e0 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ beq 388b34 │ │ │ │ mov r1, #21 │ │ │ │ add r0, r4, #572 @ 0x23c │ │ │ │ - bl 987d3c │ │ │ │ + bl 987de4 │ │ │ │ ldr r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 388ad0 │ │ │ │ add r0, r4, #592 @ 0x250 │ │ │ │ mov r1, #41 @ 0x29 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 987d3c │ │ │ │ + bl 987de4 │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 388b04 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 987d3c │ │ │ │ + bl 987de4 │ │ │ │ mov r0, r4 │ │ │ │ bl 382cd8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 810828 │ │ │ │ + bl 8108d0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #376] @ 388c10 │ │ │ │ ldr r3, [pc, #360] @ 388c04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -328262,23 +328262,23 @@ │ │ │ │ mov r2, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 24962c │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ bne 388a70 │ │ │ │ - bl 9879b8 │ │ │ │ + bl 987a60 │ │ │ │ mov r2, r0 │ │ │ │ b 388a70 │ │ │ │ ldr r1, [pc, #256] @ 388c18 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2048 @ 0x800 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 810338 │ │ │ │ + bl 8103e0 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ bne 388a3c │ │ │ │ ldr r3, [pc, #224] @ 388c1c │ │ │ │ ldr r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -328309,47 +328309,47 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #128] @ 388c34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mvn r0, #0 │ │ │ │ b 388a90 │ │ │ │ ldr r3, [pc, #100] @ 388c38 │ │ │ │ ldr ip, [pc, #100] @ 388c3c │ │ │ │ ldr r1, [pc, #100] @ 388c40 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 388c44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 388bc4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r2, r2, ip, asr #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ addeq pc, r3, r4, lsl #9 │ │ │ │ addseq r2, r2, r4, lsl #1 │ │ │ │ - rsbeq ip, r6, r4, asr #6 │ │ │ │ + rsbeq ip, r6, r4, ror #7 │ │ │ │ addeq pc, r3, r8, lsl #7 │ │ │ │ - rsbeq ip, r6, ip, asr #5 │ │ │ │ - strheq ip, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq ip, r6, ip, lsl #5 │ │ │ │ - rsbseq r6, sl, r8, ror #26 │ │ │ │ - rsbeq ip, r6, ip, lsl r2 │ │ │ │ - rsbeq fp, r6, r4, asr r7 │ │ │ │ + rsbeq ip, r6, ip, ror #6 │ │ │ │ + rsbeq ip, r6, r8, asr r3 │ │ │ │ + rsbeq ip, r6, ip, lsr #6 │ │ │ │ + rsbseq r6, sl, r8, lsl #28 │ │ │ │ + strheq ip, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ + strdeq fp, [r6], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, r5, asr #20 │ │ │ │ - rsbseq r6, sl, r0, lsr sp │ │ │ │ - rsbeq ip, r6, r4, lsl r2 │ │ │ │ - rsbeq fp, r6, r0, lsr #14 │ │ │ │ + ldrsbeq r6, [sl], #-208 @ 0xffffff30 @ │ │ │ │ + strheq ip, [r6], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq fp, r6, r0, asr #15 │ │ │ │ andeq r0, r0, r9, asr #20 │ │ │ │ │ │ │ │ 00388c48 : │ │ │ │ ldr r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -328394,38 +328394,38 @@ │ │ │ │ add r2, r3, #1 │ │ │ │ strb r5, [r4, #4] │ │ │ │ ldr r1, [pc, #192] @ 388db8 │ │ │ │ str r6, [r4] │ │ │ │ str fp, [r4, #844] @ 0x34c │ │ │ │ mov r0, #2048 @ 0x800 │ │ │ │ str r2, [r8] │ │ │ │ - bl 9a7b9c │ │ │ │ + bl 9a7c44 │ │ │ │ ldr r2, [r4, #844] @ 0x34c │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ str r0, [r4, #840] @ 0x348 │ │ │ │ bl 24a67c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ - bl 8133bc │ │ │ │ + bl 813464 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [r4, #900] @ 0x384 │ │ │ │ bl 24a67c │ │ │ │ mov r0, #32 │ │ │ │ bl 2487f8 │ │ │ │ ldr ip, [pc, #116] @ 388dbc │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {sl, ip} │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #860] @ 0x35c │ │ │ │ bl 382cd8 │ │ │ │ cmp r5, #2 │ │ │ │ add r4, r4, #912 @ 0x390 │ │ │ │ mov r5, #1 │ │ │ │ bne 388ce0 │ │ │ │ @@ -328452,49 +328452,49 @@ │ │ │ │ tst r3, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r0, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ │ │ │ │ 00388de8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #860] @ 0x35c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 388e18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b04 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ - bl 9a7c30 │ │ │ │ + bl 9a7cd8 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a7c30 │ │ │ │ + b 9a7cd8 │ │ │ │ │ │ │ │ 00388e2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pople {r4, r5, r6, pc} │ │ │ │ sub r5, r0, #4 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7d546c │ │ │ │ + bl 7d5514 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r6, r4 │ │ │ │ str r0, [r5, #4]! │ │ │ │ bne 388e54 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -328658,17 +328658,17 @@ │ │ │ │ ldr r0, [r4] │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ str r3, [r4, #652] @ 0x28c │ │ │ │ bl 388dc4 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 389194 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808218 │ │ │ │ + bl 8082c0 │ │ │ │ ldr r2, [pc, #380] @ 38929c │ │ │ │ ldr r3, [pc, #356] @ 389288 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -328692,17 +328692,17 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 388f74 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r3, #1928] @ 0x788 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3891b8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808220 │ │ │ │ + bl 8082c8 │ │ │ │ b 389118 │ │ │ │ mov r6, #4 │ │ │ │ mov r9, #2048 @ 0x800 │ │ │ │ mov r8, #16 │ │ │ │ mov r5, #1 │ │ │ │ b 389010 │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ @@ -328734,45 +328734,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3892b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 389028 │ │ │ │ ldr r0, [pc, #72] @ 3892b4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 389028 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00921bd4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, r2, r0, asr #23 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ addseq r1, r2, r8, ror sl │ │ │ │ @ instruction: 0x009219fc │ │ │ │ - ldrheq r6, [sl], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r6, sl, r8, asr sl │ │ │ │ andeq r5, r0, ip, lsl #4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0066be9c │ │ │ │ - ldrdeq fp, [r6], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq fp, r6, ip, lsr pc │ │ │ │ + rsbeq fp, r6, r4, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ @@ -328810,15 +328810,15 @@ │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ mov r4, r0 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r0, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 8a93d8 │ │ │ │ + bl 8a9480 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ strb r1, [r4, #649] @ 0x289 │ │ │ │ @@ -328915,41 +328915,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 389564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 389440 │ │ │ │ ldr r0, [pc, #60] @ 389568 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 389440 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r1, r2, ip, lsl r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009216fc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r1, r2, r0, lsr #13 │ │ │ │ @ instruction: 0x00003ab8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, r6, r0, ror ip │ │ │ │ - rsbeq fp, r6, r0, lsr #25 │ │ │ │ + rsbeq fp, r6, r0, lsl sp │ │ │ │ + rsbeq fp, r6, r0, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [pc, #244] @ 389680 │ │ │ │ @@ -329049,29 +329049,29 @@ │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 388dc4 │ │ │ │ cmp r3, #0 │ │ │ │ movne r5, #0 │ │ │ │ beq 3896d0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a95e8 │ │ │ │ + bl 8a9690 │ │ │ │ strb r5, [r4, #689] @ 0x2b1 │ │ │ │ b 3896d0 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ b 3896e8 │ │ │ │ ldrb r3, [r0, #690] @ 0x2b2 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r5, #1 │ │ │ │ beq 389710 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 8a8fc0 │ │ │ │ + bl 8a9068 │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ movne r1, #2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3893e8 │ │ │ │ @@ -329110,34 +329110,34 @@ │ │ │ │ ldr r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt 3898c0 │ │ │ │ ldr r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 389d70 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 807ffc │ │ │ │ + bl 8080a4 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 389b58 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ beq 389a94 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 389a0c │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 808228 │ │ │ │ + bl 8082d0 │ │ │ │ ldr r2, [pc, #2012] @ 38a038 │ │ │ │ ldr r3, [pc, #1992] @ 38a028 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -329149,17 +329149,17 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3893e8 │ │ │ │ ldr r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ bl 388e84 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 808218 │ │ │ │ + bl 8082c0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #700] @ 0x2bc │ │ │ │ ldr r3, [r4, #704] @ 0x2c0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -329253,21 +329253,21 @@ │ │ │ │ lsl r3, r3, #11 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8a99f8 │ │ │ │ + bl 8a9aa0 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge 389890 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 808220 │ │ │ │ + bl 8082c8 │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ bne 389854 │ │ │ │ ldr r2, [pc, #1496] @ 38a044 │ │ │ │ ldr r3, [pc, #1464] @ 38a028 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -329286,15 +329286,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8a99f8 │ │ │ │ + bl 8a9aa0 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 389a4c │ │ │ │ b 38989c │ │ │ │ ldr r3, [pc, #1388] @ 38a048 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -329314,22 +329314,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1284] @ 38a054 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3897d8 │ │ │ │ ldr r3, [pc, #1272] @ 38a058 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 389830 │ │ │ │ ldr r3, [pc, #1240] @ 38a04c │ │ │ │ @@ -329346,22 +329346,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 38a05c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 389830 │ │ │ │ cmp r3, #0 │ │ │ │ bne 389eb0 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #3 │ │ │ │ @@ -329405,22 +329405,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 38a068 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ ldr r1, [r4, #700] @ 0x2bc │ │ │ │ b 3898e4 │ │ │ │ ldr r3, [pc, #916] @ 38a06c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -329439,31 +329439,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 38a070 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r0, [r6] │ │ │ │ b 3899b4 │ │ │ │ ldr r0, [pc, #796] @ 38a074 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3897d8 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ cmpne r3, #2352 @ 0x930 │ │ │ │ bne 389e78 │ │ │ │ ldr r2, [r4, #840] @ 0x348 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -329476,21 +329476,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ mvn r1, #0 │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r4, #760] @ 0x2f8 │ │ │ │ str ip, [r4, #764] @ 0x2fc │ │ │ │ bne 389f34 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 807ffc │ │ │ │ + bl 8080a4 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #660] @ 38a078 │ │ │ │ asr r3, r2, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsl r3, r3, #2 │ │ │ │ @@ -329506,35 +329506,35 @@ │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 389934 │ │ │ │ ldr r0, [pc, #588] @ 38a07c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 389830 │ │ │ │ ldr r0, [pc, #572] @ 38a080 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ b 389a04 │ │ │ │ ldr r0, [pc, #544] @ 38a084 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r0, [r6] │ │ │ │ b 3899b4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 808228 │ │ │ │ + bl 8082d0 │ │ │ │ ldr r2, [pc, #504] @ 38a088 │ │ │ │ ldr r3, [pc, #404] @ 38a028 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -329560,23 +329560,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 38a090 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 389be0 │ │ │ │ ldr r3, [pc, #344] @ 38a094 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 389db8 │ │ │ │ ldr r3, [pc, #252] @ 38a04c │ │ │ │ @@ -329592,33 +329592,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 38a098 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 389db8 │ │ │ │ ldr r0, [pc, #228] @ 38a09c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 389be0 │ │ │ │ ldr r0, [pc, #208] @ 38a0a0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 389db8 │ │ │ │ ldr r3, [pc, #192] @ 38a0a4 │ │ │ │ ldr r1, [pc, #192] @ 38a0a8 │ │ │ │ ldr r0, [pc, #192] @ 38a0ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 38a0b0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -329642,41 +329642,41 @@ │ │ │ │ addseq r1, r2, r0, asr #5 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ addseq r1, r2, r0, ror #3 │ │ │ │ ldrheq r1, [r2], r0 │ │ │ │ andeq r3, r0, r0, asr #8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq fp, [r6], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq fp, r6, r8, asr r7 │ │ │ │ @ instruction: 0x00000fbc │ │ │ │ - rsbeq fp, r6, r8, lsr #14 │ │ │ │ + rsbeq fp, r6, r8, asr #15 │ │ │ │ addseq r0, r2, r4, lsl #30 │ │ │ │ andeq r3, r0, r4, lsl #4 │ │ │ │ - rsbeq fp, r6, r0, lsl r7 │ │ │ │ + strheq fp, [r6], #-112 @ 0xffffff90 @ │ │ │ │ @ instruction: 0x000025bc │ │ │ │ - strdeq fp, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq fp, r6, r8, lsl #10 │ │ │ │ + @ instruction: 0x0066b69c │ │ │ │ + rsbeq fp, r6, r8, lsr #11 │ │ │ │ andeq r1, r0, r0, asr #28 │ │ │ │ - strdeq fp, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq fp, r6, r0, ror #11 │ │ │ │ - rsbeq fp, r6, r4, lsr #10 │ │ │ │ + @ instruction: 0x0066b590 │ │ │ │ + rsbeq fp, r6, r0, lsl #13 │ │ │ │ + rsbeq fp, r6, r4, asr #11 │ │ │ │ addseq r0, r2, ip, lsl #25 │ │ │ │ andeq r5, r0, r4, asr #6 │ │ │ │ - rsbeq fp, r6, ip, lsr #11 │ │ │ │ + rsbeq fp, r6, ip, asr #12 │ │ │ │ andeq r2, r0, ip, lsr #10 │ │ │ │ - rsbeq fp, r6, r4, lsl r3 │ │ │ │ - rsbeq fp, r6, r4, ror r5 │ │ │ │ - rsbeq fp, r6, ip, lsl #6 │ │ │ │ - rsbseq r5, sl, r8, lsr fp │ │ │ │ - rsbeq fp, r6, r4, lsl #9 │ │ │ │ - strheq fp, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ + strheq fp, [r6], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq fp, r6, r4, lsl r6 │ │ │ │ + rsbeq fp, r6, ip, lsr #7 │ │ │ │ + ldrsbeq r5, [sl], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq fp, r6, r4, lsr #10 │ │ │ │ + rsbeq fp, r6, r0, asr r5 │ │ │ │ andeq r0, r0, sl, lsl r1 │ │ │ │ - rsbseq r5, sl, r4, lsl fp │ │ │ │ - rsbeq fp, r6, r0, ror #8 │ │ │ │ - rsbeq fp, r6, ip, ror #8 │ │ │ │ + ldrheq r5, [sl], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq fp, r6, r0, lsl #10 │ │ │ │ + rsbeq fp, r6, ip, lsl #10 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #708] @ 38a3a0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -329715,21 +329715,21 @@ │ │ │ │ mul r6, r7, r6 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #784] @ 0x310 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str r5, [r4, #704] @ 0x2c0 │ │ │ │ str r6, [r4, #692] @ 0x2b4 │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 807ffc │ │ │ │ + bl 8080a4 │ │ │ │ mvn r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #528] @ 38a3b0 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r3, [pc, #508] @ 38a3a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -329810,37 +329810,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 38a3d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38a1e0 │ │ │ │ b 38a12c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #152] @ 38a3d4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ b 38a324 │ │ │ │ ldr r3, [pc, #120] @ 38a3d8 │ │ │ │ ldr r1, [pc, #120] @ 38a3dc │ │ │ │ ldr r0, [pc, #120] @ 38a3e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 38a3e4 │ │ │ │ @@ -329862,26 +329862,26 @@ │ │ │ │ addseq r0, r2, r4, lsr #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r0, r2, r8, ror r9 │ │ │ │ @ instruction: 0xffffed60 │ │ │ │ @ instruction: 0x009208f8 │ │ │ │ andeq r2, r0, ip, asr #31 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - ldrdeq sp, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq sl, r5, ip, lsl #8 │ │ │ │ + rsbeq sp, r8, r0, ror r5 │ │ │ │ + rsbeq sl, r5, ip, lsr #9 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, r6, ip, asr r2 │ │ │ │ - rsbeq fp, r6, r4, lsl #5 │ │ │ │ - ldrheq r5, [sl], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq fp, r6, r8, lsl #2 │ │ │ │ - @ instruction: 0x0066b294 │ │ │ │ + strdeq fp, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq fp, r6, r4, lsr #6 │ │ │ │ + rsbseq r5, sl, ip, asr r8 │ │ │ │ + rsbeq fp, r6, r8, lsr #3 │ │ │ │ + rsbeq fp, r6, r4, lsr r3 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - @ instruction: 0x007a5798 │ │ │ │ - rsbeq fp, r6, r4, ror #1 │ │ │ │ - rsbeq fp, r6, r0, ror r2 │ │ │ │ + rsbseq r5, sl, r8, lsr r8 │ │ │ │ + rsbeq fp, r6, r4, lsl #3 │ │ │ │ + rsbeq fp, r6, r0, lsl r3 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r6, r1 │ │ │ │ @@ -330189,21 +330189,21 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r5, [r0, #692] @ 0x2b4 │ │ │ │ str r5, [r0, #784] @ 0x310 │ │ │ │ str r2, [r0, #696] @ 0x2b8 │ │ │ │ beq 38a91c │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ mov r1, #1 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 807ffc │ │ │ │ + bl 8080a4 │ │ │ │ ldr r1, [pc, #48] @ 38a934 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ @@ -330841,15 +330841,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3893e8 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 8a8fc0 │ │ │ │ + bl 8a9068 │ │ │ │ ldrb r1, [r6, #686] @ 0x2ae │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ lsl r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ movne r5, r0 │ │ │ │ movne r3, #2 │ │ │ │ @@ -331392,17 +331392,17 @@ │ │ │ │ mov r2, #24 │ │ │ │ mov r3, #3 │ │ │ │ b 38b8e0 │ │ │ │ @ instruction: 0x0091f2d4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r1, r0, lsl #5 │ │ │ │ addseq pc, r1, r0, lsr r2 @ │ │ │ │ - @ instruction: 0x006f4998 │ │ │ │ - @ instruction: 0x00669490 │ │ │ │ - ldrdeq r2, [sl], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r4, pc, r8, lsr sl @ │ │ │ │ + rsbeq r9, r6, r0, lsr r5 │ │ │ │ + rsbeq r2, sl, r4, ror ip │ │ │ │ @ instruction: 0x0091efb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ @@ -331448,17 +331448,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 38bd88 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 38bcf8 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808218 │ │ │ │ + bl 8082c0 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 38bd78 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r4, #704] @ 0x2c0 │ │ │ │ @@ -331475,17 +331475,17 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 38bd74 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 389770 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808220 │ │ │ │ + bl 8082c8 │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ beq 38bd48 │ │ │ │ ldr r2, [pc, #292] @ 38be38 │ │ │ │ ldr r3, [pc, #272] @ 38be28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -331534,42 +331534,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 38be4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38bc80 │ │ │ │ ldr r0, [pc, #60] @ 38be50 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38bc80 │ │ │ │ @ instruction: 0x0091eed8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0091eeb8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq lr, r1, r8, asr lr │ │ │ │ addseq lr, r1, r8, lsl #28 │ │ │ │ addseq lr, r1, ip, asr #27 │ │ │ │ andeq r3, r0, r0, asr #12 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r9, r6, ip, lsr #16 │ │ │ │ - rsbeq r9, r6, r8, asr #16 │ │ │ │ + rsbeq r9, r6, ip, asr #17 │ │ │ │ + rsbeq r9, r6, r8, ror #17 │ │ │ │ │ │ │ │ 0038be54 : │ │ │ │ cmn r1, #123 @ 0x7b │ │ │ │ beq 38be68 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ mov r1, #5 │ │ │ │ b 3893e8 │ │ │ │ @@ -331639,15 +331639,15 @@ │ │ │ │ bne 38bf08 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 38bf08 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8a8fc0 │ │ │ │ + bl 8a9068 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38bf08 │ │ │ │ ldr r3, [pc, #1012] @ 38c380 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r7, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38bfd8 │ │ │ │ @@ -331698,15 +331698,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 38c004 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 388dc4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8a8fc0 │ │ │ │ + bl 8a9068 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38bf4c │ │ │ │ ldrb r3, [r4, #691] @ 0x2b3 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38bf4c │ │ │ │ cmp r3, #1 │ │ │ │ beq 38c218 │ │ │ │ @@ -331770,50 +331770,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 38c3a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38becc │ │ │ │ ldr r3, [pc, #496] @ 38c3a8 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38becc │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str fp, [sp] │ │ │ │ - bl 9b958c │ │ │ │ + bl 9b9634 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, fp │ │ │ │ mov sl, r0 │ │ │ │ bne 38c2ac │ │ │ │ mov r0, sl │ │ │ │ mov r1, #1 │ │ │ │ bl 2486a8 │ │ │ │ b 38becc │ │ │ │ ldr r0, [pc, #420] @ 38c3ac │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38c1a4 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 3893e8 │ │ │ │ mov r3, #2 │ │ │ │ strb r3, [r4, #691] @ 0x2b3 │ │ │ │ @@ -331835,22 +331835,22 @@ │ │ │ │ beq 38c33c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 38c3b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38c014 │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, fp │ │ │ │ beq 38c1f0 │ │ │ │ ldr r3, [pc, #220] @ 38c39c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -331869,35 +331869,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 38c3b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38c1f0 │ │ │ │ ldr r0, [pc, #120] @ 38c3bc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38c014 │ │ │ │ ldr r0, [pc, #104] @ 38c3c0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38c1f0 │ │ │ │ umullseq lr, r1, r0, ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq lr, r1, ip, ror ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq ip, r3, r8, lsl #20 │ │ │ │ addseq lr, r1, ip, lsl #24 │ │ │ │ @@ -331906,22 +331906,22 @@ │ │ │ │ addseq lr, r1, ip, lsr fp │ │ │ │ @ instruction: 0x0091eaf0 │ │ │ │ addseq lr, r1, ip, ror sl │ │ │ │ addseq lr, r1, ip, lsl sl │ │ │ │ andeq r1, r0, ip, lsl r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r9, r6, r4, ror #9 │ │ │ │ + rsbeq r9, r6, r4, lsl #11 │ │ │ │ muleq r0, r0, sl │ │ │ │ - strheq r9, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r9, r6, r0, asr r5 │ │ │ │ @ instruction: 0x000016b4 │ │ │ │ - rsbeq r9, r6, r8, asr #9 │ │ │ │ - strheq r9, [r6], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r9, r6, ip, asr r4 │ │ │ │ - ldrdeq r9, [r6], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r9, r6, r8, ror #10 │ │ │ │ + rsbeq r9, r6, r4, asr r4 │ │ │ │ + strdeq r9, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r9, r6, r4, ror r4 │ │ │ │ │ │ │ │ 0038c3c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -331938,20 +331938,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 38c434 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq ip, r3, r4, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #468] @ 38c624 │ │ │ │ ldr r5, [pc, #468] @ 38c628 │ │ │ │ @@ -331962,23 +331962,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r1 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ add ip, r8, #12 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr ip, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r9, #48] @ 0x30 │ │ │ │ cmn ip, #1 │ │ │ │ beq 38c510 │ │ │ │ ldr r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs 38c5a0 │ │ │ │ @@ -331991,15 +331991,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -332033,29 +332033,29 @@ │ │ │ │ mov lr, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 38c4f4 │ │ │ │ ldr r3, [pc, #156] @ 38c644 │ │ │ │ ldr lr, [pc, #156] @ 38c648 │ │ │ │ ldr r1, [pc, #156] @ 38c64c │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -332066,30 +332066,30 @@ │ │ │ │ mov lr, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 38c4f4 │ │ │ │ - rsbeq r7, r6, ip, lsl lr │ │ │ │ - rsbeq r7, r6, r4, lsr lr │ │ │ │ - rsbseq r3, sl, ip, lsl #14 │ │ │ │ - rsbeq r9, r6, ip, asr r3 │ │ │ │ - strdeq r9, [r6], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r3, sl, ip, ror #11 │ │ │ │ - rsbeq r9, r6, r0, lsr #5 │ │ │ │ - rsbeq r9, r6, r8, asr #4 │ │ │ │ - ldrheq r3, [sl], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r9, r6, r4, lsr r2 │ │ │ │ - rsbeq r9, r6, ip, lsl #4 │ │ │ │ - rsbseq r3, sl, r8, ror #10 │ │ │ │ - rsbeq r9, r6, ip, lsl r2 │ │ │ │ - rsbeq r9, r6, r4, asr #3 │ │ │ │ + strheq r7, [r6], #-236 @ 0xffffff14 @ │ │ │ │ + ldrdeq r7, [r6], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r3, sl, ip, lsr #15 │ │ │ │ + strdeq r9, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ + @ instruction: 0x00669394 │ │ │ │ + rsbseq r3, sl, ip, lsl #13 │ │ │ │ + rsbeq r9, r6, r0, asr #6 │ │ │ │ + rsbeq r9, r6, r8, ror #5 │ │ │ │ + rsbseq r3, sl, ip, asr r6 │ │ │ │ + ldrdeq r9, [r6], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r9, r6, ip, lsr #5 │ │ │ │ + rsbseq r3, sl, r8, lsl #12 │ │ │ │ + strheq r9, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r9, r6, r4, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #108] @ 38c6e0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ @@ -332100,32 +332100,32 @@ │ │ │ │ ldr r3, [pc, #92] @ 38c6ec │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 756254 │ │ │ │ + bl 7562fc │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 756f44 │ │ │ │ + bl 756fec │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - strheq r9, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r9, [r5], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r9, r6, r8, asr r2 │ │ │ │ + rsbseq r9, r5, r8, ror ip │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 38c798 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -332134,25 +332134,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #128] @ 38c79c │ │ │ │ ldr r1, [pc, #128] @ 38c7a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #108] @ 38c7a4 │ │ │ │ ldr r1, [pc, #108] @ 38c7a8 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #76] @ 38c7ac │ │ │ │ ldr ip, [pc, #76] @ 38c7b0 │ │ │ │ ldr r3, [pc, #76] @ 38c7b4 │ │ │ │ ldr r1, [pc, #76] @ 38c7b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -332160,23 +332160,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #17 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c1ac │ │ │ │ - rsbseq r3, sl, r4, ror #8 │ │ │ │ - rsbeq fp, r4, ip │ │ │ │ - rsbeq r8, lr, r8, lsl r5 │ │ │ │ - rsbeq r7, r6, r8, lsr fp │ │ │ │ - rsbeq r7, r6, r0, asr fp │ │ │ │ + b 74c254 │ │ │ │ + rsbseq r3, sl, r4, lsl #10 │ │ │ │ + rsbeq fp, r4, ip, lsr #1 │ │ │ │ + strheq r8, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrdeq r7, [r6], #-184 @ 0xffffff48 @ │ │ │ │ + strdeq r7, [r6], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, r8, lsr #13 │ │ │ │ - rsbseq fp, r0, r0, lsr r8 │ │ │ │ - rsbeq r9, r6, r0, ror #1 │ │ │ │ + ldrsbeq fp, [r0], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r9, r6, r0, lsl #3 │ │ │ │ addeq sp, pc, ip, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #72] @ 38c81c │ │ │ │ mov r4, r1 │ │ │ │ @@ -332186,40 +332186,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #124 @ 0x7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 978724 │ │ │ │ - rsbseq r3, sl, r8, lsl #7 │ │ │ │ - rsbeq r7, r6, r8, lsr #21 │ │ │ │ - rsbeq r7, r6, r8, lsl #21 │ │ │ │ + b 9787cc │ │ │ │ + rsbseq r3, sl, r8, lsr #8 │ │ │ │ + rsbeq r7, r6, r8, asr #22 │ │ │ │ + rsbeq r7, r6, r8, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 38c8a4 │ │ │ │ ldr r2, [pc, #100] @ 38c8a8 │ │ │ │ ldr r1, [pc, #100] @ 38c8ac │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr ip, [pc, #68] @ 38c8b0 │ │ │ │ ldr r1, [pc, #68] @ 38c8b4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #816 @ 0x330 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ @@ -332227,21 +332227,21 @@ │ │ │ │ orr r2, r2, #4 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c1ac │ │ │ │ - rsbseq r3, sl, r8, lsr #6 │ │ │ │ - ldrdeq sl, [r4], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r8, lr, r4, ror #7 │ │ │ │ + b 74c254 │ │ │ │ + rsbseq r3, sl, r8, asr #7 │ │ │ │ + rsbeq sl, r4, r4, ror pc │ │ │ │ + rsbeq r8, lr, r4, lsl #9 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ strheq sp, [pc], r0 │ │ │ │ - ldrdeq r7, [r6], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r7, r6, r0, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 38c968 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -332249,25 +332249,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 38c96c │ │ │ │ ldr r1, [pc, #132] @ 38c970 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #112] @ 38c974 │ │ │ │ ldr r1, [pc, #112] @ 38c978 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #80] @ 38c97c │ │ │ │ ldr r1, [pc, #80] @ 38c980 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [pc, #76] @ 38c984 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #25 │ │ │ │ @@ -332276,24 +332276,24 @@ │ │ │ │ ldr r3, [pc, #56] @ 38c988 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c1ac │ │ │ │ - @ instruction: 0x007a3298 │ │ │ │ - rsbeq sl, r4, r0, asr #28 │ │ │ │ - rsbeq r8, lr, ip, asr #6 │ │ │ │ - rsbeq r7, r6, ip, ror #18 │ │ │ │ - rsbeq r7, r6, r4, lsl #19 │ │ │ │ + b 74c254 │ │ │ │ + rsbseq r3, sl, r8, lsr r3 │ │ │ │ + rsbeq sl, r4, r0, ror #29 │ │ │ │ + rsbeq r8, lr, ip, ror #7 │ │ │ │ + rsbeq r7, r6, ip, lsl #20 │ │ │ │ + rsbeq r7, r6, r4, lsr #20 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ addeq ip, pc, ip, ror #31 │ │ │ │ - rsbseq fp, r0, r4, ror #12 │ │ │ │ - rsbeq r8, r6, r4, lsl pc │ │ │ │ + rsbseq fp, r0, r4, lsl #14 │ │ │ │ + strheq r8, [r6], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #284] @ 38cac0 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -332309,24 +332309,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 978724 │ │ │ │ + bl 9787cc │ │ │ │ cmp r0, #0 │ │ │ │ bne 38ca58 │ │ │ │ ldr r2, [pc, #180] @ 38cad4 │ │ │ │ ldr r3, [pc, #164] @ 38cac8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -332344,15 +332344,15 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 5362f0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 38ca7c │ │ │ │ mov r0, r7 │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ b 38ca18 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmn r3, #1 │ │ │ │ str r0, [r6, #124] @ 0x7c │ │ │ │ beq 38ca70 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -332363,22 +332363,22 @@ │ │ │ │ bl 5364f0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 38ca70 │ │ │ │ ldr r2, [pc, #36] @ 38cadc │ │ │ │ add r2, pc, r2 │ │ │ │ b 38caa0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r3, sl, r8, asr #3 │ │ │ │ + rsbseq r3, sl, r8, ror #4 │ │ │ │ addseq lr, r1, r8, ror #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r7, r6, r4, asr #17 │ │ │ │ - rsbeq r7, r6, r4, lsr #17 │ │ │ │ + rsbeq r7, r6, r4, ror #18 │ │ │ │ + rsbeq r7, r6, r4, asr #18 │ │ │ │ ldrsheq lr, [r1], ip │ │ │ │ - ldrdeq r8, [r6], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r8, r6, ip, asr #27 │ │ │ │ + rsbeq r8, r6, ip, ror lr │ │ │ │ + rsbeq r8, r6, ip, ror #28 │ │ │ │ │ │ │ │ 0038cae0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -332444,33 +332444,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 9acbc8 │ │ │ │ + bl 9acc70 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80f2b0 │ │ │ │ + bl 80f358 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 8100b0 │ │ │ │ + bl 810158 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38cb14 │ │ │ │ ldr r3, [pc, #396] @ 38cde4 │ │ │ │ ldr r1, [pc, #396] @ 38cde8 │ │ │ │ ldr r0, [pc, #396] @ 38cdec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -332520,15 +332520,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -332539,15 +332539,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -332563,85 +332563,85 @@ │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ b 38ccb8 │ │ │ │ add r0, r7, #676 @ 0x2a4 │ │ │ │ bl 24ae20 │ │ │ │ str r0, [r4, #184] @ 0xb8 │ │ │ │ b 38ccac │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq r2, sl, r8, lsl #31 │ │ │ │ - rsbeq r8, r6, r8, lsr #25 │ │ │ │ - rsbeq r8, r6, r4, ror #23 │ │ │ │ - rsbseq r2, sl, r0, lsl pc │ │ │ │ - rsbeq r8, r6, ip, ror #22 │ │ │ │ - ldrdeq r4, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ - strheq r8, [r6], #-180 @ 0xffffff4c @ │ │ │ │ - @ instruction: 0x00668b90 │ │ │ │ - rsbseq r2, sl, r8, asr lr │ │ │ │ - rsbeq r8, r6, ip, lsl #23 │ │ │ │ - strheq r8, [r6], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r2, sl, ip, lsl #28 │ │ │ │ - rsbeq r8, r6, r8, ror #22 │ │ │ │ - rsbeq r8, r6, r8, ror #20 │ │ │ │ - ldrdeq r8, [r6], #-168 @ 0xffffff58 @ │ │ │ │ - ldrdeq r8, [r6], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r3, sl, r8, lsr #32 │ │ │ │ + rsbeq r8, r6, r8, asr #26 │ │ │ │ + rsbeq r8, r6, r4, lsl #25 │ │ │ │ + ldrheq r2, [sl], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r8, r6, ip, lsl #24 │ │ │ │ + rsbeq r4, r5, ip, ror r4 │ │ │ │ + rsbeq r8, r6, r4, asr ip │ │ │ │ + rsbeq r8, r6, r0, lsr ip │ │ │ │ + ldrsheq r2, [sl], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r8, r6, ip, lsr #24 │ │ │ │ + rsbeq r8, r6, r4, asr fp │ │ │ │ + rsbseq r2, sl, ip, lsr #29 │ │ │ │ + rsbeq r8, r6, r8, lsl #24 │ │ │ │ + rsbeq r8, r6, r8, lsl #22 │ │ │ │ + rsbeq r8, r6, r8, ror fp │ │ │ │ + rsbeq r8, r6, r4, ror fp │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 38cae0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 38cae0 │ │ │ │ ldr r0, [pc, #4] @ 38ce3c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq ip, r3, r0, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 38cee0 │ │ │ │ ldr r2, [pc, #136] @ 38cee4 │ │ │ │ ldr r1, [pc, #136] @ 38cee8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #108] @ 38ceec │ │ │ │ ldr r3, [pc, #108] @ 38cef0 │ │ │ │ ldr r1, [pc, #108] @ 38cef4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r1, [pc, #80] @ 38cef8 │ │ │ │ mov r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r2, sl, r8, lsl #27 │ │ │ │ - rsbeq sl, r4, r0, asr #17 │ │ │ │ - ldrdeq r7, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r2, sl, r8, lsr #28 │ │ │ │ + rsbeq sl, r4, r0, ror #18 │ │ │ │ + rsbeq r7, lr, r0, ror lr │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsbeq r8, r6, ip, lsr sl │ │ │ │ + ldrdeq r8, [r6], #-172 @ 0xffffff54 @ │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ @ instruction: 0x008fd2b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #252] @ 38d010 │ │ │ │ @@ -332651,25 +332651,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #236] @ 38d014 │ │ │ │ ldr r1, [pc, #236] @ 38d018 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #216] @ 38d01c │ │ │ │ ldr r1, [pc, #216] @ 38d020 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r5, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #2 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [pc, #172] @ 38d024 │ │ │ │ mov r3, #0 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r7, r0, #104 @ 0x68 │ │ │ │ @@ -332690,37 +332690,37 @@ │ │ │ │ ldr r2, [pc, #104] @ 38d028 │ │ │ │ ldr r1, [pc, #104] @ 38d02c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #80] @ 38d030 │ │ │ │ mov ip, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ bl 587624 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 388c48 │ │ │ │ - ldrsbeq r2, [sl], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r7, r5, r8, lsl #15 │ │ │ │ - rsbeq r7, r5, r8, lsr #14 │ │ │ │ - rsbeq r8, r6, ip, asr #19 │ │ │ │ - rsbeq r8, r6, r0, ror #19 │ │ │ │ + rsbseq r2, sl, r4, ror sp │ │ │ │ + rsbeq r7, r5, r8, lsr #16 │ │ │ │ + rsbeq r7, r5, r8, asr #15 │ │ │ │ + rsbeq r8, r6, ip, ror #20 │ │ │ │ + rsbeq r8, r6, r0, lsl #21 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ - rsbeq r8, r6, r0, ror r9 │ │ │ │ - rsbeq r8, r6, r8, ror r9 │ │ │ │ + rsbeq r8, r6, r0, lsl sl │ │ │ │ + rsbeq r8, r6, r8, lsl sl │ │ │ │ umulleq ip, r3, r0, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 38d080 │ │ │ │ ldr r2, [pc, #52] @ 38d084 │ │ │ │ @@ -332728,22 +332728,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 388748 │ │ │ │ - @ instruction: 0x007a2b98 │ │ │ │ - strheq r8, [r6], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r8, r6, r8, asr #17 │ │ │ │ + rsbseq r2, sl, r8, lsr ip │ │ │ │ + rsbeq r8, r6, r4, asr r9 │ │ │ │ + rsbeq r8, r6, r8, ror #18 │ │ │ │ │ │ │ │ 0038d08c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #292] @ 38d1c8 │ │ │ │ @@ -332764,44 +332764,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr fp, [pc, #236] @ 38d1d8 │ │ │ │ add r4, r4, #28 │ │ │ │ add fp, pc, fp │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #220] @ 38d1dc │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ ldr r1, [pc, #204] @ 38d1e0 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ ldr r1, [pc, #188] @ 38d1e4 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ ldr r3, [pc, #172] @ 38d1e8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [fp, r3] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 3a5380 │ │ │ │ ldr r2, [pc, #148] @ 38d1ec │ │ │ │ mov r3, #15 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 38d18c │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ @@ -332817,24 +332817,24 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r8, r6, r4, lsl #17 │ │ │ │ - rsbseq r2, sl, r0, lsr #22 │ │ │ │ - rsbeq sl, r4, r4, asr r6 │ │ │ │ - rsbeq r7, lr, r4, ror #22 │ │ │ │ + rsbeq r8, r6, r4, lsr #18 │ │ │ │ + rsbseq r2, sl, r0, asr #23 │ │ │ │ + strdeq sl, [r4], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r7, lr, r4, lsl #24 │ │ │ │ addseq sp, r1, r0, lsr sl │ │ │ │ - rsbeq r7, r5, r4, ror #10 │ │ │ │ - rsbeq r8, r6, r8, lsr r8 │ │ │ │ - rsbeq r8, r6, r8, asr #19 │ │ │ │ + rsbeq r7, r5, r4, lsl #12 │ │ │ │ + ldrdeq r8, [r6], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r8, r6, r8, ror #20 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - strheq r8, [r6], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r8, r6, r4, asr r8 │ │ │ │ │ │ │ │ 0038d1f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #188] @ 38d2c4 │ │ │ │ @@ -332883,15 +332883,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ addseq sp, r1, r8, lsl #18 │ │ │ │ - @ instruction: 0x0066869c │ │ │ │ + rsbeq r8, r6, ip, lsr r7 │ │ │ │ andeq r3, r0, ip, lsr #18 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -332906,15 +332906,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [r3, #672] @ 0x2a0 │ │ │ │ - b 811774 │ │ │ │ + b 81181c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [r0] │ │ │ │ ldr r8, [pc, #680] @ 38d5ec │ │ │ │ ldrb r4, [r6, #2856] @ 0xb28 │ │ │ │ @@ -332952,15 +332952,15 @@ │ │ │ │ lsl r1, r1, #9 │ │ │ │ adds sl, sl, lr │ │ │ │ orr r1, r1, r0, lsr #23 │ │ │ │ mov r0, r6 │ │ │ │ adc r6, r1, lr, asr #31 │ │ │ │ ldr r1, [pc, #540] @ 38d5f8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr ip, [r5, #16] │ │ │ │ ldr r3, [pc, #528] @ 38d5fc │ │ │ │ cmp ip, #0 │ │ │ │ add r2, ip, #4080 @ 0xff0 │ │ │ │ add r2, r2, #15 │ │ │ │ movge r2, ip │ │ │ │ asr r2, r2, #12 │ │ │ │ @@ -333034,17 +333034,17 @@ │ │ │ │ bl 388dc4 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #2992] @ 0xbb0 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 38d4d4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808218 │ │ │ │ + bl 8082c0 │ │ │ │ b 38d4d4 │ │ │ │ ldr ip, [pc, #200] @ 38d604 │ │ │ │ ldr r2, [r7, r9] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, fp │ │ │ │ ldr r4, [r2, #1916] @ 0x77c │ │ │ │ @@ -333060,17 +333060,17 @@ │ │ │ │ bl 53cf10 │ │ │ │ mov r0, r4 │ │ │ │ bl 386bb0 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 38d4d4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808220 │ │ │ │ + bl 8082c8 │ │ │ │ b 38d4d4 │ │ │ │ ldr r3, [r7, r9] │ │ │ │ ldr ip, [pc, #96] @ 38d608 │ │ │ │ ldr r7, [r3, #1916] @ 0x77c │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [pc, #88] @ 38d60c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -333085,25 +333085,25 @@ │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp] │ │ │ │ bl 53cf48 │ │ │ │ str r0, [r7, #24] │ │ │ │ b 38d4ac │ │ │ │ bl 24aa84 │ │ │ │ addseq sp, r1, r8, asr #15 │ │ │ │ - rsbseq r2, sl, r4, ror #17 │ │ │ │ - rsbeq sl, r4, ip, ror r3 │ │ │ │ - rsbeq r7, lr, r4, ror #16 │ │ │ │ + rsbseq r2, sl, r4, lsl #19 │ │ │ │ + rsbeq sl, r4, ip, lsl r4 │ │ │ │ + rsbeq r7, lr, r4, lsl #18 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ andeq r0, r0, r0, lsr #15 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ andeq r4, r0, r4, asr #1 │ │ │ │ ldr r0, [pc, #4] @ 38d61c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq fp, r3, r8, asr #23 │ │ │ │ ldr r2, [r1, #8] │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, #1 │ │ │ │ str r3, [r1, #700] @ 0x2bc │ │ │ │ ldrne r3, [r1, #652] @ 0x28c │ │ │ │ ldreq r3, [r1, #692] @ 0x2b4 │ │ │ │ @@ -333123,27 +333123,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #112] @ 38d704 │ │ │ │ ldr r1, [pc, #112] @ 38d708 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r1, [pc, #92] @ 38d70c │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r2, [pc, #76] @ 38d710 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -333151,17 +333151,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r2, sl, r0, lsr #12 │ │ │ │ - rsbeq sl, r4, ip, lsr #1 │ │ │ │ - strheq r7, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r2, sl, r0, asr #13 │ │ │ │ + rsbeq sl, r4, ip, asr #2 │ │ │ │ + rsbeq r7, lr, ip, asr r6 │ │ │ │ andeq r0, r0, r0, lsl r3 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ addeq ip, pc, r8, ror #23 │ │ │ │ addeq fp, r3, r8, lsl fp │ │ │ │ lsr r1, r2, #4 │ │ │ │ orr r1, r1, r3, lsl #28 │ │ │ │ ldr r3, [pc, #264] @ 38d82c │ │ │ │ @@ -333228,15 +333228,15 @@ │ │ │ │ bxne lr │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #936 @ 0x3a8 │ │ │ │ b 383784 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #936 @ 0x3a8 │ │ │ │ b 382868 │ │ │ │ - rsbseq r2, sl, r4, lsl #10 │ │ │ │ + rsbseq r2, sl, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ lsr r1, r2, #4 │ │ │ │ ldr r2, [pc, #204] @ 38d918 │ │ │ │ orr r1, r1, r3, lsl #28 │ │ │ │ @@ -333287,51 +333287,51 @@ │ │ │ │ bl 3839fc │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ b 38d884 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #936 @ 0x3a8 │ │ │ │ bl 3839fc │ │ │ │ b 38d884 │ │ │ │ - rsbseq r2, sl, sp, lsl #8 │ │ │ │ + rsbseq r2, sl, sp, lsr #9 │ │ │ │ mov r3, r1 │ │ │ │ mov ip, #-2147483648 @ 0x80000000 │ │ │ │ subs r1, r2, #0 │ │ │ │ lsr ip, ip, r3 │ │ │ │ ldr r2, [r0, #3000] @ 0xbb8 │ │ │ │ orrne r2, r2, ip │ │ │ │ biceq r2, r2, ip │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [r0, #3000] @ 0xbb8 │ │ │ │ beq 38d94c │ │ │ │ ldr r0, [r0, #760] @ 0x2f8 │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ ldr r0, [r0, #764] @ 0x2fc │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 38d9a0 │ │ │ │ ldr r2, [pc, #52] @ 38d9a4 │ │ │ │ ldr r1, [pc, #52] @ 38d9a8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r0, r0, #936 @ 0x3a8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 388748 │ │ │ │ - rsbseq r2, sl, ip, lsl r3 │ │ │ │ - rsbeq r7, r6, r0, ror #31 │ │ │ │ - strdeq r7, [r6], #-252 @ 0xffffff04 @ │ │ │ │ + ldrheq r2, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r8, r6, r0, lsl #1 │ │ │ │ + @ instruction: 0x0066809c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 38da40 │ │ │ │ ldr r2, [pc, #124] @ 38da44 │ │ │ │ ldr r1, [pc, #124] @ 38da48 │ │ │ │ @@ -333339,15 +333339,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3243dc │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #936 @ 0x3a8 │ │ │ │ bl 388cac │ │ │ │ @@ -333361,17 +333361,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r2, sl, r4, asr #5 │ │ │ │ - rsbeq r7, r6, r8, lsl #31 │ │ │ │ - @ instruction: 0x00667f9c │ │ │ │ + rsbseq r2, sl, r4, ror #6 │ │ │ │ + rsbeq r8, r6, r8, lsr #32 │ │ │ │ + rsbeq r8, r6, ip, lsr r0 │ │ │ │ addeq fp, r3, ip, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #384] @ 38dbe8 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -333380,15 +333380,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #368] @ 38dbec │ │ │ │ ldr r1, [pc, #368] @ 38dbf0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #348] @ 38dbf4 │ │ │ │ ldr r1, [pc, #348] @ 38dbf8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ ldr sl, [pc, #336] @ 38dbfc │ │ │ │ ldr r9, [pc, #336] @ 38dc00 │ │ │ │ @@ -333397,24 +333397,24 @@ │ │ │ │ mov fp, #0 │ │ │ │ ldr r8, [pc, #324] @ 38dc04 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r6, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r6, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ mov sl, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #264] @ 38dc08 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #2 │ │ │ │ str r0, [sp] │ │ │ │ add r0, r4, #936 @ 0x3a8 │ │ │ │ bl 381ccc │ │ │ │ @@ -333425,15 +333425,15 @@ │ │ │ │ add r2, r2, #144 @ 0x90 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 338ea4 │ │ │ │ add r1, r4, #760 @ 0x2f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 338da4 │ │ │ │ @@ -333441,15 +333441,15 @@ │ │ │ │ add r1, r4, #764 @ 0x2fc │ │ │ │ bl 338da4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #136] @ 38dc14 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3241d0 │ │ │ │ ldr r0, [pc, #124] @ 38dc18 │ │ │ │ mov ip, #0 │ │ │ │ ldr r2, [pc, #120] @ 38dc1c │ │ │ │ @@ -333458,38 +333458,38 @@ │ │ │ │ add r3, r4, #2976 @ 0xba0 │ │ │ │ ldr ip, [r8, r0] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758180 │ │ │ │ + bl 758228 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r2, sl, r4, lsr #4 │ │ │ │ - rsbeq sl, r5, r0, lsl r8 │ │ │ │ - rsbeq sl, r5, r0, lsr #16 │ │ │ │ - rsbeq r7, r6, r4, asr #29 │ │ │ │ - rsbeq r7, r6, r0, ror #29 │ │ │ │ - rsbeq r9, r4, ip, ror ip │ │ │ │ - rsbeq r7, lr, ip, lsl #3 │ │ │ │ + rsbseq r2, sl, r4, asr #5 │ │ │ │ + strheq sl, [r5], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq sl, r5, r0, asr #17 │ │ │ │ + rsbeq r7, r6, r4, ror #30 │ │ │ │ + rsbeq r7, r6, r0, lsl #31 │ │ │ │ + rsbeq r9, r4, ip, lsl sp │ │ │ │ + rsbeq r7, lr, ip, lsr #4 │ │ │ │ addseq sp, r1, r0, rrx │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ addeq fp, r3, r0, asr #13 │ │ │ │ - rsbeq r7, r6, r8, ror #28 │ │ │ │ + rsbeq r7, r6, r8, lsl #30 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ andeq r4, r0, ip, ror pc │ │ │ │ - rsbeq r7, r6, r4, ror #27 │ │ │ │ - rsbeq r7, r6, r4, ror #27 │ │ │ │ + rsbeq r7, r6, r4, lsl #29 │ │ │ │ + rsbeq r7, r6, r4, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r6, [r0] │ │ │ │ ldr r7, [pc, #648] @ 38dec8 │ │ │ │ ldrb r4, [r6, #2856] @ 0xb28 │ │ │ │ @@ -333528,15 +333528,15 @@ │ │ │ │ ldr r2, [pc, #520] @ 38ded0 │ │ │ │ ldr r1, [pc, #520] @ 38ded4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr ip, [r5, #16] │ │ │ │ ldr r3, [pc, #492] @ 38ded8 │ │ │ │ cmp ip, #0 │ │ │ │ add r2, ip, #4080 @ 0xff0 │ │ │ │ add r2, r2, #15 │ │ │ │ movge r2, ip │ │ │ │ add fp, r4, #792 @ 0x318 │ │ │ │ @@ -333588,34 +333588,34 @@ │ │ │ │ add r0, r4, #792 @ 0x318 │ │ │ │ bl 53cf10 │ │ │ │ mov r0, r4 │ │ │ │ bl 3893a4 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #2992] @ 0xbb0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808218 │ │ │ │ + bl 8082c0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 386b1c │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ add r0, r4, #792 @ 0x318 │ │ │ │ bl 53cf10 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 38be54 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808220 │ │ │ │ + bl 8082c8 │ │ │ │ b 38ddd8 │ │ │ │ cmp r8, r3 │ │ │ │ movge r8, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov fp, #1 │ │ │ │ str r9, [sp, #52] @ 0x34 │ │ │ │ @@ -333627,15 +333627,15 @@ │ │ │ │ ldr r3, [r4, #840] @ 0x348 │ │ │ │ str r8, [r4, #784] @ 0x310 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrd r2, [r5, #8] │ │ │ │ add sl, sp, #64 @ 0x40 │ │ │ │ stm sl, {r0, r1} │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr ip, [pc, #100] @ 38ded8 │ │ │ │ strb fp, [sp, #68] @ 0x44 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ add lr, sp, #72 @ 0x48 │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r7, ip] │ │ │ │ @@ -333645,24 +333645,24 @@ │ │ │ │ str fp, [sp, #24] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r8, [sp, #20] │ │ │ │ ldm lr, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [r5, #16] │ │ │ │ bl 3893a4 │ │ │ │ strb r9, [r6, #2992] @ 0xbb0 │ │ │ │ b 38ddc8 │ │ │ │ addseq ip, r1, ip, asr #29 │ │ │ │ - rsbseq r1, sl, r4, asr #31 │ │ │ │ - rsbeq r9, r4, ip, asr sl │ │ │ │ - rsbeq r6, lr, ip, ror #30 │ │ │ │ + rsbseq r2, sl, r4, rrx │ │ │ │ + strdeq r9, [r4], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r7, lr, ip │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0] │ │ │ │ @@ -333678,37 +333678,37 @@ │ │ │ │ beq 38df74 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38df64 │ │ │ │ cmp r3, #1 │ │ │ │ bne 38df50 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ mov r3, #2 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str r3, [sp] │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 807ffc │ │ │ │ + bl 8080a4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 38d328 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ mov r3, #1 │ │ │ │ b 38df3c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81372c │ │ │ │ + bl 8137d4 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ asr r3, r2, #31 │ │ │ │ str r6, [sp] │ │ │ │ - bl 807ffc │ │ │ │ + bl 8080a4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 38dc24 │ │ │ │ │ │ │ │ 0038dfa4 : │ │ │ │ @@ -333748,15 +333748,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [r0, #2988] @ 0xbac │ │ │ │ ldr r6, [r0, #756] @ 0x2f4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #0 │ │ │ │ bl 3243dc │ │ │ │ ldr ip, [pc, #76] @ 38e09c │ │ │ │ ldr r3, [pc, #76] @ 38e0a0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ @@ -333769,17 +333769,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r1, sl, r0, ror ip │ │ │ │ - rsbeq r9, r4, r4, lsl #14 │ │ │ │ - rsbeq r6, lr, r0, lsl ip │ │ │ │ + rsbseq r1, sl, r0, lsl sp │ │ │ │ + rsbeq r9, r4, r4, lsr #15 │ │ │ │ + strheq r6, [lr], #-192 @ 0xffffff40 @ │ │ │ │ @ instruction: 0xfffff28c │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ str r3, [r0, #40] @ 0x28 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -333906,40 +333906,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 38e314 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38e200 │ │ │ │ ldr r0, [pc, #56] @ 38e318 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38e200 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq ip, r1, r0, ror r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, r1, ip, asr #18 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x0091c8f8 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r7, [r6], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r7, r6, r0, lsl r7 │ │ │ │ + @ instruction: 0x00667794 │ │ │ │ + strheq r7, [r6], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #296] @ 38e45c │ │ │ │ ldr ip, [pc, #296] @ 38e460 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -333997,39 +333997,39 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r5, r1 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 38e47c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38e384 │ │ │ │ ldr r0, [pc, #52] @ 38e480 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38e384 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq ip, r1, r8, ror #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, r1, r8, asr #15 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq ip, r1, r0, r7 │ │ │ │ andeq r5, r0, ip, lsr #32 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r7, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ - strdeq r7, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r7, r6, ip, ror r6 │ │ │ │ + @ instruction: 0x00667698 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #304] @ 38e5cc │ │ │ │ ldr r1, [pc, #304] @ 38e5d0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -334091,40 +334091,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 38e5ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38e4d4 │ │ │ │ ldr r0, [pc, #48] @ 38e5f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38e4d4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq ip, r1, r0, lsl #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, r1, r0, ror #12 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, r1, r4, lsl r6 │ │ │ │ andeq r4, r0, r0, asr #19 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r7, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r7, r6, r8, asr #9 │ │ │ │ + rsbeq r7, r6, ip, asr r5 │ │ │ │ + rsbeq r7, r6, r8, ror #10 │ │ │ │ ldr r0, [pc, #4] @ 38e600 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq sl, r3, r4, lsr #25 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr ip, [sp, #12] │ │ │ │ ldr lr, [sp, #4] │ │ │ │ cmp ip, #1 │ │ │ │ mov r1, r2 │ │ │ │ beq 38e648 │ │ │ │ @@ -334193,15 +334193,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, r0 │ │ │ │ subs r1, r2, #0 │ │ │ │ ldrbne r2, [r3, #29] │ │ │ │ ldr r0, [r0, #400] @ 0x190 │ │ │ │ orrne r2, r2, #4 │ │ │ │ strbne r2, [r3, #29] │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ mov r2, #0 │ │ │ │ cmp r1, r2 │ │ │ │ orrne r3, r3, #1 │ │ │ │ andeq r3, r3, #254 @ 0xfe │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ strb r3, [r0, #29] │ │ │ │ @@ -334262,38 +334262,38 @@ │ │ │ │ ldr r1, [pc, #100] @ 38e894 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #72] @ 38e898 │ │ │ │ ldr r1, [pc, #72] @ 38e89c │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #44] @ 38e8a0 │ │ │ │ add r1, r5, #6592 @ 0x19c0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #2 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 324218 │ │ │ │ - @ instruction: 0x007a149c │ │ │ │ - @ instruction: 0x00667294 │ │ │ │ - rsbeq r7, r6, r8, lsr #5 │ │ │ │ - ldrdeq r8, [r4], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r6, lr, r4, ror #7 │ │ │ │ - rsbeq r7, r6, r8, ror r2 │ │ │ │ + rsbseq r1, sl, ip, lsr r5 │ │ │ │ + rsbeq r7, r6, r4, lsr r3 │ │ │ │ + rsbeq r7, r6, r8, asr #6 │ │ │ │ + rsbeq r8, r4, r4, ror pc │ │ │ │ + rsbeq r6, lr, r4, lsl #9 │ │ │ │ + rsbeq r7, r6, r8, lsl r3 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ mov r1, #0 │ │ │ │ tst r3, #1 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r1, [r0, #44] @ 0x2c │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ @@ -334342,15 +334342,15 @@ │ │ │ │ add r3, r4, #32 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #420] @ 0x1a4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #556] @ 38ebbc │ │ │ │ ldr r1, [pc, #556] @ 38ebc0 │ │ │ │ ldr ip, [r9, #652] @ 0x28c │ │ │ │ add r4, r4, #24 │ │ │ │ mov r6, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -334360,15 +334360,15 @@ │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ lsr r4, ip, #3 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ add r4, r4, #1 │ │ │ │ add r8, sp, #52 @ 0x34 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r7, r7, #424 @ 0x1a8 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 53ce00 │ │ │ │ add lr, r9, #816 @ 0x330 │ │ │ │ @@ -334393,30 +334393,30 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ strb r9, [sp, #72] @ 0x48 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ add r6, sp, #76 @ 0x4c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ strb r9, [sp, #80] @ 0x50 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #84 @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldm ip, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp, #8] │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r4, [pc, #300] @ 38ebc4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ and r4, r4, r3 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r4, #65536 @ 0x10000 │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -334481,19 +334481,19 @@ │ │ │ │ cmp r4, #0 │ │ │ │ ble 38eb94 │ │ │ │ b 38ead4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ bl 24b6ac │ │ │ │ @ instruction: 0x0091c1f4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, sl, ip, ror #6 │ │ │ │ - rsbeq r5, r5, r8, asr #11 │ │ │ │ - rsbeq lr, r4, ip, ror #19 │ │ │ │ - rsbeq r8, r4, ip, lsl #27 │ │ │ │ - @ instruction: 0x006e629c │ │ │ │ + rsbseq r1, sl, ip, lsl #8 │ │ │ │ + rsbeq r5, r5, r8, ror #12 │ │ │ │ + rsbeq lr, r4, ip, lsl #21 │ │ │ │ + rsbeq r8, r4, ip, lsr #28 │ │ │ │ + rsbeq r6, lr, ip, lsr r3 │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ addseq fp, r1, ip, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ @@ -334521,15 +334521,15 @@ │ │ │ │ ldr r2, [pc, #744] @ 38ef24 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [fp, #420] @ 0x1a4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r4, #700] @ 0x2bc │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ add sl, sp, #84 @ 0x54 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -334567,30 +334567,30 @@ │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl] │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #88] @ 0x58 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ asr r2, r4, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [fp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, r8 │ │ │ │ str r3, [fp, #48] @ 0x30 │ │ │ │ ldr r3, [fp, #52] @ 0x34 │ │ │ │ sub r3, r3, r8 │ │ │ │ str r3, [fp, #52] @ 0x34 │ │ │ │ @@ -334611,15 +334611,15 @@ │ │ │ │ str r5, [sl] │ │ │ │ strb r9, [sp, #88] @ 0x58 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ add r7, sp, #76 @ 0x4c │ │ │ │ add r6, sp, #92 @ 0x5c │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ mov r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #24] │ │ │ │ @@ -334628,15 +334628,15 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r5, sp, #100 @ 0x64 │ │ │ │ stm r5, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [fp, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #284] @ 38ef28 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [fp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ands r2, r3, r2 │ │ │ │ @@ -334683,15 +334683,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl] │ │ │ │ strb r2, [sp, #88] @ 0x58 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ asr r1, r4, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ strb r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r3, #0 │ │ │ │ @@ -334700,17 +334700,17 @@ │ │ │ │ b 38ed30 │ │ │ │ mov r0, #1 │ │ │ │ b 38ee7c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ bl 24b6ac │ │ │ │ addseq fp, r1, r8, lsr #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x007a109c │ │ │ │ - rsbeq lr, r4, r8, lsr #14 │ │ │ │ - strdeq r5, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r1, sl, ip, lsr r1 │ │ │ │ + rsbeq lr, r4, r8, asr #15 │ │ │ │ + @ instruction: 0x00655390 │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ umullseq fp, r1, r8, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #29] │ │ │ │ @@ -334756,15 +334756,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r1, r2 │ │ │ │ ldrb r1, [r2, #44] @ 0x2c │ │ │ │ str r1, [r0, #1928] @ 0x788 │ │ │ │ ldrb r2, [r3, #29] │ │ │ │ b 38ef8c │ │ │ │ bl 24b6ac │ │ │ │ - rsbseq r0, sl, r0, ror #25 │ │ │ │ + rsbseq r0, sl, r0, lsl #27 │ │ │ │ │ │ │ │ 0038f000 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #656] @ 38f2a8 │ │ │ │ @@ -334774,15 +334774,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r6, [pc, #620] @ 38f2b4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ ldrb r3, [r2, #9] │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #10 │ │ │ │ beq 38f124 │ │ │ │ @@ -334800,46 +334800,46 @@ │ │ │ │ strb r3, [r2, #61] @ 0x3d │ │ │ │ ldr r3, [r4, #3696] @ 0xe70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f0b0 │ │ │ │ add r5, r4, #3680 @ 0xe60 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702d68 │ │ │ │ + bl 702e10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702bb4 │ │ │ │ + bl 702c5c │ │ │ │ ldr r3, [r4, #3732] @ 0xe94 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f0d0 │ │ │ │ add r5, r4, #3728 @ 0xe90 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702d68 │ │ │ │ + bl 702e10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702bb4 │ │ │ │ + bl 702c5c │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #1624] @ 0x658 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f0f8 │ │ │ │ add r5, r4, #5696 @ 0x1640 │ │ │ │ add r5, r5, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702d68 │ │ │ │ + bl 702e10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702bb4 │ │ │ │ + bl 702c5c │ │ │ │ ldr r3, [r7, #1660] @ 0x67c │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f064 │ │ │ │ add r4, r4, #5696 @ 0x1640 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 702d68 │ │ │ │ + bl 702e10 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 702bb4 │ │ │ │ + b 702c5c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r2, #61] @ 0x3d │ │ │ │ ldr r3, [r4, #3696] @ 0xe70 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f258 │ │ │ │ ldr r3, [r4, #3732] @ 0xe94 │ │ │ │ @@ -334861,94 +334861,94 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #3760 @ 0xeb0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, r3, #8 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 702b0c │ │ │ │ + bl 702bb4 │ │ │ │ mov r0, r5 │ │ │ │ bl 441c04 │ │ │ │ ldr r2, [pc, #276] @ 38f2c0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 702c0c │ │ │ │ + b 702cb4 │ │ │ │ ldr r3, [pc, #256] @ 38f2c4 │ │ │ │ add r8, r4, #5696 @ 0x1640 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #240] @ 38f2c8 │ │ │ │ add r8, r8, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #3760 @ 0xeb0 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 702b0c │ │ │ │ + bl 702bb4 │ │ │ │ mov r0, r5 │ │ │ │ bl 441c04 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 702c0c │ │ │ │ + bl 702cb4 │ │ │ │ b 38f158 │ │ │ │ ldr r3, [pc, #180] @ 38f2cc │ │ │ │ ldr r2, [pc, #156] @ 38f2b8 │ │ │ │ add r7, r4, #3728 @ 0xe90 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #1744 @ 0x6d0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 702b0c │ │ │ │ + bl 702bb4 │ │ │ │ mov r0, r5 │ │ │ │ bl 441c04 │ │ │ │ ldr r2, [pc, #132] @ 38f2d0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 702c0c │ │ │ │ + bl 702cb4 │ │ │ │ b 38f148 │ │ │ │ ldr r3, [pc, #100] @ 38f2c4 │ │ │ │ add r7, r4, #3680 @ 0xe60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #96] @ 38f2d4 │ │ │ │ add r7, r7, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r4, #1744 @ 0x6d0 │ │ │ │ - bl 702b0c │ │ │ │ + bl 702bb4 │ │ │ │ mov r0, r5 │ │ │ │ bl 441c04 │ │ │ │ mov r2, #496 @ 0x1f0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 702c0c │ │ │ │ + bl 702cb4 │ │ │ │ b 38f13c │ │ │ │ - rsbseq r0, sl, r4, lsr #25 │ │ │ │ - rsbeq r4, r5, r0, lsl pc │ │ │ │ - rsbeq lr, r4, r4, lsr r3 │ │ │ │ + rsbseq r0, sl, r4, asr #26 │ │ │ │ + strheq r4, [r5], #-240 @ 0xffffff10 @ │ │ │ │ + ldrdeq lr, [r4], #-52 @ 0xffffffcc @ │ │ │ │ @ instruction: 0x0091bad8 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq r6, r6, r4, asr #14 │ │ │ │ + rsbeq r6, r6, r4, ror #15 │ │ │ │ andeq r0, r0, r6, ror r3 │ │ │ │ andeq r3, r0, ip, lsr #18 │ │ │ │ - rsbeq r6, r6, r8, ror #13 │ │ │ │ - rsbeq r6, r6, r4, lsr #13 │ │ │ │ + rsbeq r6, r6, r8, lsl #15 │ │ │ │ + rsbeq r6, r6, r4, asr #14 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ - rsbeq r6, r6, ip, asr #12 │ │ │ │ + rsbeq r6, r6, ip, ror #13 │ │ │ │ │ │ │ │ 0038f2d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #424] @ 38f498 │ │ │ │ @@ -335040,39 +335040,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 38f4b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38f32c │ │ │ │ ldr r0, [pc, #52] @ 38f4bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38f32c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ bl 24b6ac │ │ │ │ addseq fp, r1, ip, lsr #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, r1, ip, lsl #16 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq fp, r1, r4, lsl #15 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, r6, r0, lsl #13 │ │ │ │ - @ instruction: 0x0066669c │ │ │ │ + rsbeq r6, r6, r0, lsr #14 │ │ │ │ + rsbeq r6, r6, ip, lsr r7 │ │ │ │ │ │ │ │ 0038f4c0 : │ │ │ │ ldrb r2, [r0, #29] │ │ │ │ and r3, r1, #255 @ 0xff │ │ │ │ bic r3, r2, r3 │ │ │ │ and r1, r1, #96 @ 0x60 │ │ │ │ and r2, r2, #1 │ │ │ │ @@ -335104,15 +335104,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r4, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ @@ -335149,19 +335149,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - ldrheq r0, [sl], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r0, sl, r0, asr r8 │ │ │ │ @ instruction: 0x0091b5f8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00666598 │ │ │ │ - rsbeq r6, r6, ip, lsr #11 │ │ │ │ + rsbeq r6, r6, r8, lsr r6 │ │ │ │ + rsbeq r6, r6, ip, asr #12 │ │ │ │ addseq fp, r1, r8, asr r5 │ │ │ │ │ │ │ │ 0038f618 : │ │ │ │ ldr r3, [r0, #1916] @ 0x77c │ │ │ │ cmp r3, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -335179,30 +335179,30 @@ │ │ │ │ ldr r3, [r0, #1924] @ 0x784 │ │ │ │ ldr r0, [pc, #64] @ 38f6a0 │ │ │ │ mov r6, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [r1, #400] @ 0x190 │ │ │ │ mov r4, r1 │ │ │ │ - bl 750610 │ │ │ │ + bl 7506b8 │ │ │ │ str r0, [r5, #1924] @ 0x784 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ str r6, [r4, #420] @ 0x1a4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addeq r9, r3, r8, asr ip │ │ │ │ @ instruction: 0xfffff0b0 │ │ │ │ ldr r0, [pc, #4] @ 38f6b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r9, r3, ip, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #796] @ 38f9e8 │ │ │ │ ldr r2, [pc, #796] @ 38f9ec │ │ │ │ @@ -335210,39 +335210,39 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #764] @ 38f9f4 │ │ │ │ ldr r1, [pc, #764] @ 38f9f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #12 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #724] @ 38f9fc │ │ │ │ ldr r1, [pc, #724] @ 38fa00 │ │ │ │ add r5, r5, #20 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, #1 │ │ │ │ add r7, r6, #7488 @ 0x1d40 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #680] @ 38fa04 │ │ │ │ ldr r3, [pc, #680] @ 38fa08 │ │ │ │ strb r5, [r1, #61] @ 0x3d │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -335252,15 +335252,15 @@ │ │ │ │ add r7, r7, r0 │ │ │ │ strb r0, [r1, #12] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ bl 43e2f0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b030 │ │ │ │ @@ -335273,15 +335273,15 @@ │ │ │ │ strd r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707e14 │ │ │ │ + bl 707ebc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 43e2f0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b030 │ │ │ │ @@ -335292,15 +335292,15 @@ │ │ │ │ strd r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707e14 │ │ │ │ + bl 707ebc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 43e2f0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b030 │ │ │ │ @@ -335311,15 +335311,15 @@ │ │ │ │ strd r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707e14 │ │ │ │ + bl 707ebc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 43e2f0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b030 │ │ │ │ @@ -335328,15 +335328,15 @@ │ │ │ │ mov r8, #200 @ 0xc8 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707e14 │ │ │ │ + bl 707ebc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 43e2f0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b030 │ │ │ │ @@ -335347,15 +335347,15 @@ │ │ │ │ ldr r2, [pc, #288] @ 38fa1c │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r6, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 707e14 │ │ │ │ + bl 707ebc │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #4 │ │ │ │ bl 43e2f0 │ │ │ │ ldr r1, [pc, #240] @ 38fa20 │ │ │ │ add r4, sl, #1744 @ 0x6d0 │ │ │ │ @@ -335401,28 +335401,28 @@ │ │ │ │ mov r2, sl │ │ │ │ add r1, r1, #8 │ │ │ │ bl 38f618 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 388c48 │ │ │ │ - rsbseq r0, sl, r0, ror #13 │ │ │ │ - rsbeq r6, r6, ip, asr #10 │ │ │ │ - rsbeq r6, r6, ip, asr r5 │ │ │ │ - ldrdeq r6, [r6], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r6, r6, r8, ror #7 │ │ │ │ - strdeq r7, [r4], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r5, lr, r4, lsl #10 │ │ │ │ + rsbseq r0, sl, r0, lsl #15 │ │ │ │ + rsbeq r6, r6, ip, ror #11 │ │ │ │ + strdeq r6, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r6, r6, r4, ror r4 │ │ │ │ + rsbeq r6, r6, r8, lsl #9 │ │ │ │ + @ instruction: 0x00648098 │ │ │ │ + rsbeq r5, lr, r4, lsr #11 │ │ │ │ addeq r9, r3, ip, asr #25 │ │ │ │ + rsbeq r6, r6, r0, lsl #11 │ │ │ │ + rsbeq r6, r6, ip, lsl r5 │ │ │ │ rsbeq r6, r6, r0, ror #9 │ │ │ │ - rsbeq r6, r6, ip, ror r4 │ │ │ │ - rsbeq r6, r6, r0, asr #8 │ │ │ │ - rsbeq r6, r6, r4, lsl #8 │ │ │ │ - rsbeq r6, r6, r8, asr #7 │ │ │ │ - @ instruction: 0x00666390 │ │ │ │ + rsbeq r6, r6, r4, lsr #9 │ │ │ │ + rsbeq r6, r6, r8, ror #8 │ │ │ │ + rsbeq r6, r6, r0, lsr r4 │ │ │ │ muleq r0, ip, r5 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r3 │ │ │ │ @@ -335550,26 +335550,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #604] @ 38fec4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38fb64 │ │ │ │ sub r3, r4, #224 @ 0xe0 │ │ │ │ orrs r3, r3, r5 │ │ │ │ beq 38fd24 │ │ │ │ sub r3, r4, #256 @ 0x100 │ │ │ │ orrs r3, r3, r5 │ │ │ │ addeq r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -335699,32 +335699,32 @@ │ │ │ │ b 38fcf8 │ │ │ │ ldr r0, [pc, #84] @ 38fed4 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38fb64 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq fp, r1, ip, asr #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrheq fp, [r1], ip │ │ │ │ - rsbseq r0, sl, r4, ror r2 │ │ │ │ + rsbseq r0, sl, r4, lsl r3 │ │ │ │ andeq r1, r0, ip, lsr #10 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x0091afb0 │ │ │ │ andeq r4, r0, ip, lsr #18 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, r6, r0, asr #32 │ │ │ │ + rsbeq r6, r6, r0, ror #1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ - rsbeq r5, r6, r0, ror #28 │ │ │ │ + rsbeq r5, r6, r0, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #372] @ 390064 │ │ │ │ ldr r3, [pc, #372] @ 390068 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -335765,15 +335765,15 @@ │ │ │ │ add ip, ip, #28 │ │ │ │ orr r4, r4, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #220] @ 390080 │ │ │ │ ldr r3, [pc, #192] @ 390068 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ and r4, r4, #2048 @ 0x800 │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -335802,41 +335802,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 390090 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38ff30 │ │ │ │ ldr r0, [pc, #60] @ 390094 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 38ff30 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq sl, r1, ip, lsr #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, r1, r8, lsl #24 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq pc, r9, ip, asr #28 │ │ │ │ - ldrdeq sp, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ - strheq r3, [r5], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq pc, r9, ip, ror #29 │ │ │ │ + rsbeq sp, r4, r8, ror r4 │ │ │ │ + rsbeq r4, r5, r4, asr r0 │ │ │ │ addseq sl, r1, r8, ror fp │ │ │ │ andeq r2, r0, r8, asr r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r5, [r6], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r5, r6, r0, lsl #26 │ │ │ │ + rsbeq r5, r6, ip, ror sp │ │ │ │ + rsbeq r5, r6, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1284] @ 3905b4 │ │ │ │ ldr r1, [pc, #1284] @ 3905b8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -336081,24 +336081,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 39060c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3900f8 │ │ │ │ sub r4, r4, #256 @ 0x100 │ │ │ │ orrs r4, r4, r5 │ │ │ │ bne 390110 │ │ │ │ lsl r2, r8, #20 │ │ │ │ add r3, r6, #4096 @ 0x1000 │ │ │ │ lsr r2, r2, #20 │ │ │ │ @@ -336154,43 +336154,43 @@ │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 388748 │ │ │ │ ldr r0, [pc, #120] @ 39061c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3900f8 │ │ │ │ addseq sl, r1, ip, ror #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, r1, ip, asr #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sl, r1, r4, lsl #20 │ │ │ │ addseq sl, r1, r0, lsl #19 │ │ │ │ andeq r1, r0, ip, lsr #10 │ │ │ │ andeq r3, r0, sp, ror #29 │ │ │ │ - rsbseq pc, r9, r1, lsl fp @ │ │ │ │ + ldrheq pc, [r9], #-177 @ 0xffffff4f @ │ │ │ │ addseq sl, r1, r4, ror #17 │ │ │ │ addseq sl, r1, ip, lsr #17 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sl, r1, r0, ror r8 │ │ │ │ addseq sl, r1, r8, lsr r8 │ │ │ │ @ instruction: 0x0091a7fc │ │ │ │ @ instruction: 0x0091a7b0 │ │ │ │ addseq sl, r1, ip, ror #14 │ │ │ │ addseq sl, r1, r8, lsr r7 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, r4, lsl #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r5, [r6], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r5, r6, r4, ror r9 │ │ │ │ addseq sl, r1, ip, lsr r6 │ │ │ │ @ instruction: 0x0091a5f8 │ │ │ │ @ instruction: 0x0091a5b0 │ │ │ │ - rsbeq r5, r6, r0, lsr #16 │ │ │ │ + rsbeq r5, r6, r0, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #188] @ 3906f4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -336198,94 +336198,94 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 3906f8 │ │ │ │ ldr r1, [pc, #172] @ 3906fc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #152] @ 390700 │ │ │ │ ldr r1, [pc, #152] @ 390704 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ mov r1, #260 @ 0x104 │ │ │ │ ldr r3, [pc, #116] @ 390708 │ │ │ │ ldr r2, [pc, #116] @ 39070c │ │ │ │ add r3, pc, r3 │ │ │ │ strh r1, [r0, #114] @ 0x72 │ │ │ │ ldr r1, [pc, #108] @ 390710 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #76] @ 390714 │ │ │ │ orr r3, r3, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq pc, r9, ip, ror r7 @ │ │ │ │ - ldrdeq r7, [r4], #-12 @ │ │ │ │ - rsbeq r4, lr, r8, ror #11 │ │ │ │ - rsbeq r3, r5, ip, asr #17 │ │ │ │ - strdeq ip, [r4], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq pc, r9, ip, lsl r8 @ │ │ │ │ + rsbeq r7, r4, ip, ror r1 │ │ │ │ + rsbeq r4, lr, r8, lsl #13 │ │ │ │ + rsbeq r3, r5, ip, ror #18 │ │ │ │ + @ instruction: 0x0064cd94 │ │ │ │ @ instruction: 0xfffff018 │ │ │ │ @ instruction: 0x31121095 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rsbeq r5, r6, r4, lsr r7 │ │ │ │ + ldrdeq r5, [r6], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #80] @ 390780 │ │ │ │ ldr r2, [pc, #80] @ 390784 │ │ │ │ ldr r1, [pc, #80] @ 390788 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r6, [pc, #52] @ 39078c │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ str r6, [r5, #3568] @ 0xdf0 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 388748 │ │ │ │ add r0, r4, #3760 @ 0xeb0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r6, [r5, #3580] @ 0xdfc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 388748 │ │ │ │ - rsbseq pc, r9, ip, ror r6 @ │ │ │ │ - rsbeq r5, r6, ip, ror #9 │ │ │ │ - strdeq r5, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq pc, r9, ip, lsl r7 @ │ │ │ │ + rsbeq r5, r6, ip, lsl #11 │ │ │ │ + @ instruction: 0x0066559c │ │ │ │ ldrvs r0, [r5, #-0] │ │ │ │ ldr r0, [pc, #4] @ 39079c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r8, r3, r4, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #1096] @ 390c00 │ │ │ │ ldr ip, [pc, #1096] @ 390c04 │ │ │ │ @@ -336300,29 +336300,29 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #1064] @ 390c10 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #1044] @ 390c14 │ │ │ │ ldr r1, [pc, #1044] @ 390c18 │ │ │ │ add r6, r6, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ ldr r9, [pc, #1024] @ 390c1c │ │ │ │ mov sl, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #192 @ 0xc0 │ │ │ │ mov r2, #4 │ │ │ │ add r1, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r8, r4, #7104 @ 0x1bc0 │ │ │ │ add r7, r4, #1744 @ 0x6d0 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ @@ -336342,15 +336342,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r7 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ bl 43e2f0 │ │ │ │ ldr r3, [pc, #876] @ 390c28 │ │ │ │ ldr r2, [pc, #876] @ 390c2c │ │ │ │ @@ -336364,15 +336364,15 @@ │ │ │ │ mov fp, #0 │ │ │ │ mov r0, ip │ │ │ │ mov r2, r8 │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ bl 43e2f0 │ │ │ │ ldr r3, [pc, #796] @ 390c30 │ │ │ │ mov r2, r6 │ │ │ │ @@ -336384,15 +336384,15 @@ │ │ │ │ mov r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r3, sl │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #2 │ │ │ │ bl 43e2f0 │ │ │ │ ldr r3, [pc, #720] @ 390c34 │ │ │ │ mov r2, r8 │ │ │ │ @@ -336402,29 +336402,29 @@ │ │ │ │ mov sl, #4 │ │ │ │ mov fp, #0 │ │ │ │ mov r0, r8 │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #3 │ │ │ │ bl 43e2f0 │ │ │ │ ldr r2, [pc, #652] @ 390c38 │ │ │ │ add r8, r4, #6656 @ 0x1a00 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 707568 │ │ │ │ + bl 707610 │ │ │ │ ldr r3, [pc, #620] @ 390c3c │ │ │ │ ldr fp, [pc, #620] @ 390c40 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r4, #5760 @ 0x1680 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -336435,21 +336435,21 @@ │ │ │ │ mov r2, r3 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ mov r3, sl │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ ldr r3, [pc, #528] @ 390c44 │ │ │ │ mov r0, #4 │ │ │ │ ldr ip, [r9, r3] │ │ │ │ ldr r9, [pc, #520] @ 390c48 │ │ │ │ mov r1, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ strd r0, [sp, #8] │ │ │ │ @@ -336457,56 +336457,56 @@ │ │ │ │ mov r2, ip │ │ │ │ add r0, r0, #32 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, sl │ │ │ │ str r9, [sp] │ │ │ │ str ip, [sp, #20] │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str fp, [sp] │ │ │ │ add fp, r4, #6208 @ 0x1840 │ │ │ │ add fp, fp, #8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ add r0, r4, #6400 @ 0x1900 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, r0, #48 @ 0x30 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, fp │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ str r9, [sp] │ │ │ │ add r9, r4, #6272 @ 0x1880 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ add r9, r9, #8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, fp │ │ │ │ mov r0, r9 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #12 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #4 │ │ │ │ bl 43e2f0 │ │ │ │ ldr r8, [sp, #24] │ │ │ │ ldr r1, [pc, #284] @ 390c4c │ │ │ │ @@ -336559,33 +336559,33 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 390bfc │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 388c48 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, r9, ip, lsr r6 @ │ │ │ │ + ldrsbeq pc, [r9], #-108 @ 0xffffff94 @ │ │ │ │ addseq sl, r1, ip, asr r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r5, r6, r4, ror #5 │ │ │ │ - strdeq r5, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r6, r4, r4, lsr #30 │ │ │ │ - rsbeq r4, lr, r0, lsr r4 │ │ │ │ + rsbeq r5, r6, r4, lsl #7 │ │ │ │ + @ instruction: 0x00665398 │ │ │ │ + rsbeq r6, r4, r4, asr #31 │ │ │ │ + ldrdeq r4, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ addseq sl, r1, r0, lsl #6 │ │ │ │ andeq r1, r0, ip, lsr #10 │ │ │ │ - @ instruction: 0x00665598 │ │ │ │ - rsbeq r5, r6, ip, ror #10 │ │ │ │ + rsbeq r5, r6, r8, lsr r6 │ │ │ │ + rsbeq r5, r6, ip, lsl #12 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ - rsbeq r5, r6, r4, lsl r5 │ │ │ │ - ldrdeq r5, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r5, r6, r0, lsr #9 │ │ │ │ + strheq r5, [r6], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r5, r6, ip, ror r5 │ │ │ │ + rsbeq r5, r6, r0, asr #10 │ │ │ │ addeq r8, r3, r0, asr #21 │ │ │ │ - rsbeq r5, r6, r8, lsl #9 │ │ │ │ + rsbeq r5, r6, r8, lsr #10 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbeq r5, r6, ip, lsl r1 │ │ │ │ + strheq r5, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r0, r0, ip, lsr #14 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ addseq r9, r1, ip, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -336661,35 +336661,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #224] @ 390e68 │ │ │ │ ldr r1, [pc, #224] @ 390e6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #204] @ 390e70 │ │ │ │ ldr r1, [pc, #204] @ 390e74 │ │ │ │ add r4, r4, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #184] @ 390e78 │ │ │ │ ldr r8, [pc, #184] @ 390e7c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #164] @ 390e80 │ │ │ │ ldr r7, [pc, #164] @ 390e84 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r0, [pc, #148] @ 390e88 │ │ │ │ ldr r1, [pc, #148] @ 390e8c │ │ │ │ ldr r2, [pc, #148] @ 390e90 │ │ │ │ ldr r3, [pc, #148] @ 390e94 │ │ │ │ ldr r6, [r6, r8] │ │ │ │ ldr ip, [pc, #144] @ 390e98 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -336712,19 +336712,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq pc, r9, ip, lsl #1 │ │ │ │ - rsbeq r6, r4, r0, lsr #19 │ │ │ │ - rsbeq r3, lr, ip, lsr #29 │ │ │ │ - @ instruction: 0x00653190 │ │ │ │ - strheq ip, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq pc, r9, ip, lsr #2 │ │ │ │ + rsbeq r6, r4, r0, asr #20 │ │ │ │ + rsbeq r3, lr, ip, asr #30 │ │ │ │ + rsbeq r3, r5, r0, lsr r2 │ │ │ │ + rsbeq ip, r4, r0, asr r6 │ │ │ │ addseq r9, r1, ip, asr sp │ │ │ │ andeq r1, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r4, ror #12 │ │ │ │ ldrbeq r1, [r1, #-262]! @ 0xfffffefa │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ andeq r0, r0, r4, ror r5 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ @@ -336823,44 +336823,44 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 391090 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 390f44 │ │ │ │ ldr r0, [pc, #60] @ 391094 │ │ │ │ stm sp, {r7, r8} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 390f44 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r9, r1, r4, ror #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, r1, r8, lsr ip │ │ │ │ addseq r9, r1, r8, lsr #24 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r9, r1, r0, asr #23 │ │ │ │ addseq r9, r1, r8, lsl #23 │ │ │ │ andeq r3, r0, r0, asr #30 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, r6, r4, lsr lr │ │ │ │ - rsbeq r4, r6, r0, ror #28 │ │ │ │ + ldrdeq r4, [r6], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r4, r6, r0, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #396] @ 39123c │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r6, r3 │ │ │ │ @@ -336931,51 +336931,51 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 39125c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 391104 │ │ │ │ mov r5, #255 @ 0xff │ │ │ │ mov r4, #0 │ │ │ │ mov r7, r5 │ │ │ │ b 391160 │ │ │ │ ldrb r7, [r0, #28] │ │ │ │ mov r4, r3 │ │ │ │ mov r5, r7 │ │ │ │ b 391160 │ │ │ │ ldr r0, [pc, #56] @ 391260 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 391104 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r9, r1, r4, ror #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, r1, r0, asr sl │ │ │ │ addseq r9, r1, r0, lsl sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r0, lsr #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r4, [r6], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r4, r6, r0, lsl #26 │ │ │ │ + @ instruction: 0x00664d98 │ │ │ │ + rsbeq r4, r6, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #104] @ 3912e4 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -336985,69 +336985,69 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r1, r4, #14 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ ldrb r3, [r2, r1, lsl #3] │ │ │ │ orrne r3, r3, #128 @ 0x80 │ │ │ │ andeq r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r2, r1, lsl #3] │ │ │ │ add r1, r4, #1648 @ 0x670 │ │ │ │ add r1, r1, #12 │ │ │ │ ldr r0, [r6, r1, lsl #2] │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7503d0 │ │ │ │ - rsbseq lr, r9, r8, ror fp │ │ │ │ - rsbeq ip, r4, r4, asr #1 │ │ │ │ - rsbeq r2, r5, r0, lsr #25 │ │ │ │ + b 750478 │ │ │ │ + rsbseq lr, r9, r8, lsl ip │ │ │ │ + rsbeq ip, r4, r4, ror #2 │ │ │ │ + rsbeq r2, r5, r0, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 391378 │ │ │ │ ldr r2, [pc, #112] @ 39137c │ │ │ │ ldr r1, [pc, #112] @ 391380 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r5, r0, #6656 @ 0x1a00 │ │ │ │ add r1, r0, #6016 @ 0x1780 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e674 │ │ │ │ + bl 70e71c │ │ │ │ add r1, r4, #5824 @ 0x16c0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 70e674 │ │ │ │ + bl 70e71c │ │ │ │ add r1, r4, #6400 @ 0x1900 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ - bl 70e674 │ │ │ │ + bl 70e71c │ │ │ │ add r1, r4, #6272 @ 0x1880 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 70e674 │ │ │ │ - ldrsheq lr, [r9], #-160 @ 0xffffff60 @ │ │ │ │ - strheq r4, [r6], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r4, r6, r4, asr #15 │ │ │ │ + b 70e71c │ │ │ │ + @ instruction: 0x0079eb90 │ │ │ │ + rsbeq r4, r6, r8, asr r8 │ │ │ │ + rsbeq r4, r6, r4, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #156] @ 39143c │ │ │ │ mov r5, r1 │ │ │ │ @@ -337057,15 +337057,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 43fa3c │ │ │ │ cmp r5, #9 │ │ │ │ @@ -337086,17 +337086,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq lr, r9, r0, asr sl │ │ │ │ - rsbeq r4, r6, ip, lsr #14 │ │ │ │ - rsbeq r4, r6, r8, lsl r7 │ │ │ │ + ldrsheq lr, [r9], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r4, r6, ip, asr #15 │ │ │ │ + strheq r4, [r6], #-120 @ 0xffffff88 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #484] @ 391644 │ │ │ │ ldr lr, [pc, #484] @ 391648 │ │ │ │ ldr ip, [pc, #484] @ 39164c │ │ │ │ @@ -337110,26 +337110,26 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #432] @ 391658 │ │ │ │ ldr r1, [pc, #432] @ 39165c │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, #512 @ 0x200 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r6, #4 │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ bl 388748 │ │ │ │ add r0, r5, #3760 @ 0xeb0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 388748 │ │ │ │ @@ -337216,21 +337216,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x0079e994 │ │ │ │ + rsbseq lr, r9, r4, lsr sl │ │ │ │ @ instruction: 0x009196b4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r4, r6, ip, asr #12 │ │ │ │ - rsbeq r4, r6, r0, ror #12 │ │ │ │ - rsbeq r2, r5, ip, lsl #21 │ │ │ │ - strheq fp, [r4], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r4, r6, ip, ror #13 │ │ │ │ + rsbeq r4, r6, r0, lsl #14 │ │ │ │ + rsbeq r2, r5, ip, lsr #22 │ │ │ │ + rsbeq fp, r4, r4, asr pc │ │ │ │ beq 5d2e68 │ │ │ │ sbceq r0, r0, r8, rrx │ │ │ │ stmiage r8!, {r3, r5, r7, fp, sp, pc} │ │ │ │ streq r0, [r7, -r7, lsl #14] │ │ │ │ andeq r0, r2, r1 │ │ │ │ addseq r9, r1, r4, lsl r5 │ │ │ │ mov r1, #1 │ │ │ │ @@ -337431,19 +337431,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 3919ac │ │ │ │ ldr r0, [pc, #32] @ 3919b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq lr, r9, r0, asr #12 │ │ │ │ - rsbseq lr, r9, r0, lsr r5 │ │ │ │ - rsbseq lr, r9, r4, asr #9 │ │ │ │ - ldrdeq r4, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrdeq r4, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq lr, r9, r0, ror #13 │ │ │ │ + ldrsbeq lr, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq lr, r9, r4, ror #10 │ │ │ │ + rsbeq r4, r6, r0, ror r6 │ │ │ │ + rsbeq r4, r6, ip, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ 391b48 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -337524,37 +337524,37 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sp │ │ │ │ str r6, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 391b68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 391a68 │ │ │ │ ldr r0, [pc, #48] @ 391b6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 391a68 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r9, r1, r0, asr #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, r1, r4, lsl #2 │ │ │ │ addseq r9, r1, ip, lsr #1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r8, ror #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, r6, r0, ror #8 │ │ │ │ - rsbeq r4, r6, ip, ror r4 │ │ │ │ + rsbeq r4, r6, r0, lsl #10 │ │ │ │ + rsbeq r4, r6, ip, lsl r5 │ │ │ │ │ │ │ │ 00391b70 : │ │ │ │ ldr r3, [r0, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r0, [r0, #277] @ 0x115 │ │ │ │ movne r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -337570,51 +337570,51 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 391be8 │ │ │ │ ldr r6, [r0, #280] @ 0x118 │ │ │ │ cmp r6, #0 │ │ │ │ beq 391bcc │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r6 │ │ │ │ bl 248b04 │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r3, [pc, #96] @ 391c58 │ │ │ │ ldrb r2, [r4, #276] @ 0x114 │ │ │ │ ldr r7, [r4, #280] @ 0x118 │ │ │ │ cmp r7, #0 │ │ │ │ mov r6, r1 │ │ │ │ smlal r0, r6, r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ beq 391c28 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b1208 │ │ │ │ + b 9b12b0 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487f8 │ │ │ │ ldr r3, [pc, #36] @ 391c5c │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ str r7, [r4, #280] @ 0x118 │ │ │ │ b 391c10 │ │ │ │ eorseq r0, sp, r0, lsl #18 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -337990,21 +337990,21 @@ │ │ │ │ beq 392308 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 39236c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3920ac │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ tst r7, #128 @ 0x80 │ │ │ │ sub r1, r0, #1 │ │ │ │ beq 3922b0 │ │ │ │ cmp r1, #0 │ │ │ │ blt 392148 │ │ │ │ @@ -338045,15 +338045,15 @@ │ │ │ │ addls r1, r0, #1 │ │ │ │ addls r0, r4, r0 │ │ │ │ strls r1, [r4, #84] @ 0x54 │ │ │ │ strbls r2, [r0, #67] @ 0x43 │ │ │ │ b 392148 │ │ │ │ ldr r0, [pc, #96] @ 392370 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3920ac │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ bl 24aa84 │ │ │ │ ldr r3, [pc, #76] @ 392374 │ │ │ │ ldr r1, [pc, #76] @ 392378 │ │ │ │ ldr r0, [pc, #76] @ 39237c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -338061,26 +338061,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ @ instruction: 0x00918adc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, r1, r0, asr #21 │ │ │ │ - rsbseq sp, r9, ip, lsl #27 │ │ │ │ - rsbseq sp, r9, r8, asr #26 │ │ │ │ + rsbseq sp, r9, ip, lsr #28 │ │ │ │ + rsbseq sp, r9, r8, ror #27 │ │ │ │ umullseq r8, r1, ip, r9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r0, ror pc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r6, ip, lsl #27 │ │ │ │ - strdeq r3, [r6], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq sp, r9, r4, lsr #22 │ │ │ │ - rsbeq r3, r6, ip, lsr #24 │ │ │ │ - strdeq r3, [r6], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r3, r6, ip, lsr #28 │ │ │ │ + @ instruction: 0x00663d98 │ │ │ │ + rsbseq sp, r9, r4, asr #23 │ │ │ │ + rsbeq r3, r6, ip, asr #25 │ │ │ │ + @ instruction: 0x00663d90 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ │ │ │ │ 00392384 : │ │ │ │ cmp r2, #0 │ │ │ │ ble 3923dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -338142,15 +338142,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r6 │ │ │ │ bl 248b04 │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -338176,15 +338176,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b04 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -338248,34 +338248,34 @@ │ │ │ │ ldr r1, [pc, #88] @ 392660 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #60] @ 392664 │ │ │ │ ldr r3, [pc, #60] @ 392668 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, r9, r4, lsr #19 │ │ │ │ - rsbeq r5, r4, ip, lsl r1 │ │ │ │ - rsbeq r2, lr, ip, lsr #12 │ │ │ │ + rsbseq sp, r9, r4, asr #20 │ │ │ │ + strheq r5, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r2, lr, ip, asr #13 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - rsbeq r3, r6, r0, ror #21 │ │ │ │ + rsbeq r3, r6, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 392718 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -338283,25 +338283,25 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #132] @ 39271c │ │ │ │ ldr r2, [pc, #132] @ 392720 │ │ │ │ ldr r3, [pc, #132] @ 392724 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #116] @ 392728 │ │ │ │ ldr r1, [pc, #116] @ 39272c │ │ │ │ add r4, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #84] @ 392730 │ │ │ │ ldr r2, [pc, #84] @ 392734 │ │ │ │ ldr r3, [pc, #84] @ 392738 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #64] @ 0x40 │ │ │ │ @@ -338311,20 +338311,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r9, r8, lsr #18 │ │ │ │ - rsbeq r5, r6, r4, lsr #25 │ │ │ │ - rsbeq r5, r4, ip, lsl #1 │ │ │ │ + rsbseq sp, r9, r8, asr #19 │ │ │ │ + rsbeq r5, r6, r4, asr #26 │ │ │ │ + rsbeq r5, r4, ip, lsr #2 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r5, r4, ip, lsl #1 │ │ │ │ - rsbeq r5, r4, r4, lsr #1 │ │ │ │ + rsbeq r5, r4, ip, lsr #2 │ │ │ │ + rsbeq r5, r4, r4, asr #2 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ @ instruction: 0x000005b4 │ │ │ │ andeq r0, r0, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -338340,34 +338340,34 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 3927dc │ │ │ │ mov r0, #1 │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #420] @ 39293c │ │ │ │ ldr r3, [pc, #408] @ 392934 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 39292c │ │ │ │ ldr r2, [pc, #388] @ 392940 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ ldrb r4, [r4, #154] @ 0x9a │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b1558 │ │ │ │ + b 9b1600 │ │ │ │ ldr r3, [pc, #352] @ 392944 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 392888 │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ ldr r0, [r4, #164] @ 0xa4 │ │ │ │ @@ -338394,22 +338394,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 392954 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 392784 │ │ │ │ ldr r3, [pc, #200] @ 392958 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3927f0 │ │ │ │ ldr r3, [pc, #168] @ 39294c │ │ │ │ @@ -338425,59 +338425,59 @@ │ │ │ │ beq 392918 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 39295c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3927f0 │ │ │ │ ldr r0, [pc, #84] @ 392960 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 392784 │ │ │ │ ldr r0, [pc, #68] @ 392964 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3927f0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r8, r1, r8, asr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009183b0 │ │ │ │ addseq r8, r1, r4, lsl #7 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r0, lsr #29 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r6, r8, lsr r9 │ │ │ │ + ldrdeq r3, [r6], #-152 @ 0xffffff68 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r3, r6, r8, lsr #16 │ │ │ │ - rsbeq r3, r6, r4, lsl #18 │ │ │ │ - rsbeq r3, r6, r0, asr r8 │ │ │ │ + rsbeq r3, r6, r8, asr #17 │ │ │ │ + rsbeq r3, r6, r4, lsr #19 │ │ │ │ + strdeq r3, [r6], #-128 @ 0xffffff80 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 392994 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r6, r3, ip, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #164] @ 392a54 │ │ │ │ ldr r2, [pc, #164] @ 392a58 │ │ │ │ @@ -338485,28 +338485,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487f8 │ │ │ │ ldr ip, [pc, #116] @ 392a60 │ │ │ │ mov r1, r4 │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r4, ip} │ │ │ │ ldr r3, [pc, #104] @ 392a64 │ │ │ │ mov r2, #1 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ ldr r2, [pc, #88] @ 392a68 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r5, #148] @ 0x94 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ @@ -338518,17 +338518,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq sp, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ - @ instruction: 0x0066389c │ │ │ │ - rsbeq r3, r6, r4, asr #14 │ │ │ │ + @ instruction: 0x0079d698 │ │ │ │ + rsbeq r3, r6, ip, lsr r9 │ │ │ │ + rsbeq r3, r6, r4, ror #15 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ @ instruction: 0x00836bb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -338550,20 +338550,20 @@ │ │ │ │ add r9, r9, #56 @ 0x38 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r8, r7 │ │ │ │ ldr r5, [r8, #4]! │ │ │ │ add r6, r6, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ str r9, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r2, #1 │ │ │ │ cmp r0, #0 │ │ │ │ ldrhne r3, [r4, #132] @ 0x84 │ │ │ │ ldrne r1, [r5, #96] @ 0x60 │ │ │ │ @@ -338589,20 +338589,20 @@ │ │ │ │ b 392b64 │ │ │ │ ldr r3, [r4, #136] @ 0x88 │ │ │ │ cmp r6, r3 │ │ │ │ bge 392bd8 │ │ │ │ ldr r8, [r7, #4]! │ │ │ │ add r6, r6, #1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r8, #96] @ 0x60 │ │ │ │ cmp r5, r3 │ │ │ │ bne 392b58 │ │ │ │ ldr r6, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -338627,81 +338627,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #1 │ │ │ │ b 392be0 │ │ │ │ - ldrsheq sp, [r9], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r3, r6, r4, lsr #15 │ │ │ │ - strheq r3, [r6], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq sp, r9, r8, ror #8 │ │ │ │ - rsbeq r3, r6, r4, lsl r7 │ │ │ │ - rsbeq r3, r6, ip, lsr #14 │ │ │ │ + @ instruction: 0x0079d59c │ │ │ │ + rsbeq r3, r6, r4, asr #16 │ │ │ │ + rsbeq r3, r6, ip, asr r8 │ │ │ │ + rsbseq sp, r9, r8, lsl #10 │ │ │ │ + strheq r3, [r6], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r3, r6, ip, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 392c94 │ │ │ │ ldr r2, [pc, #92] @ 392c98 │ │ │ │ ldr r1, [pc, #92] @ 392c9c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #0 │ │ │ │ mvn r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ strb r1, [r0, #152] @ 0x98 │ │ │ │ strh r2, [r0, #156] @ 0x9c │ │ │ │ strb r3, [r0, #154] @ 0x9a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, r9, r0, ror r3 │ │ │ │ - rsbeq r3, r6, r8, lsl r6 │ │ │ │ - rsbeq r3, r6, r0, asr #9 │ │ │ │ + rsbseq sp, r9, r0, lsl r4 │ │ │ │ + strheq r3, [r6], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r3, r6, r0, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 392d08 │ │ │ │ ldr r2, [pc, #80] @ 392d0c │ │ │ │ ldr r1, [pc, #80] @ 392d10 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #148] @ 0x94 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ ldr r1, [pc, #36] @ 392d14 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 587910 │ │ │ │ - ldrsheq sp, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ - @ instruction: 0x00663598 │ │ │ │ - rsbeq r3, r6, r0, asr #8 │ │ │ │ + @ instruction: 0x0079d390 │ │ │ │ + rsbeq r3, r6, r8, lsr r6 │ │ │ │ + rsbeq r3, r6, r0, ror #9 │ │ │ │ ldrdeq r6, [r3], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ 392dbc │ │ │ │ ldr r5, [pc, #140] @ 392dc0 │ │ │ │ @@ -338711,43 +338711,43 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #80 @ 0x50 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r7, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 74da74 │ │ │ │ + bl 74db1c │ │ │ │ ldr r1, [pc, #84] @ 392dc8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ cmp r3, #15 │ │ │ │ addle r2, r3, #1 │ │ │ │ addle r3, r0, r3, lsl #2 │ │ │ │ strle r2, [r0, #136] @ 0x88 │ │ │ │ strle r6, [r3, #68] @ 0x44 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq sp, r9, ip, ror r2 │ │ │ │ - rsbeq r3, r6, r4, lsr #10 │ │ │ │ - rsbeq r3, r6, r4, lsr r5 │ │ │ │ - @ instruction: 0x00663398 │ │ │ │ + rsbseq sp, r9, ip, lsl r3 │ │ │ │ + rsbeq r3, r6, r4, asr #11 │ │ │ │ + ldrdeq r3, [r6], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r3, r6, r8, lsr r4 │ │ │ │ │ │ │ │ 00392dcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #716] @ 3930b0 │ │ │ │ @@ -338814,16 +338814,16 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r6, r5, #64 @ 0x40 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r8, [sp] │ │ │ │ ldr r0, [r6, #4]! │ │ │ │ - bl 754604 │ │ │ │ - bl 74d880 │ │ │ │ + bl 7546ac │ │ │ │ + bl 74d928 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ blt 392ed8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -338855,23 +338855,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3930e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 392e6c │ │ │ │ ldr r2, [pc, #292] @ 3930e4 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 392e2c │ │ │ │ ldr r2, [pc, #256] @ 3930d4 │ │ │ │ @@ -338894,36 +338894,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl} │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3930ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 392e2c │ │ │ │ ldr r0, [pc, #148] @ 3930f0 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 392e6c │ │ │ │ ldr r0, [pc, #124] @ 3930f4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 392e2c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ 3930f8 │ │ │ │ ldr r1, [pc, #100] @ 3930fc │ │ │ │ ldr r0, [pc, #100] @ 393100 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -338932,30 +338932,30 @@ │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r7, r1, r8, lsr sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r1, r4, lsl sp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, r1, r8, lsr #25 │ │ │ │ - rsbseq sp, r9, r8, ror #1 │ │ │ │ - rsbeq r4, r4, ip, asr r8 │ │ │ │ - rsbeq r1, lr, ip, ror #26 │ │ │ │ + rsbseq sp, r9, r8, lsl #3 │ │ │ │ + strdeq r4, [r4], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r1, lr, ip, lsl #28 │ │ │ │ andeq r3, r0, ip, lsl #15 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addeq r6, r3, r8, ror r6 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r6, r4, ror #6 │ │ │ │ + rsbeq r3, r6, r4, lsl #8 │ │ │ │ andeq r4, r0, r8, ror #7 │ │ │ │ addeq r6, r3, r8, asr #11 │ │ │ │ - rsbeq r3, r6, r0, asr #4 │ │ │ │ - strdeq r3, [r6], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r3, r6, r4, asr #4 │ │ │ │ - rsbseq ip, r9, r4, lsl pc │ │ │ │ - rsbeq r3, r6, r0, asr r2 │ │ │ │ - rsbeq r3, r6, ip, asr r2 │ │ │ │ + rsbeq r3, r6, r0, ror #5 │ │ │ │ + @ instruction: 0x00663394 │ │ │ │ + rsbeq r3, r6, r4, ror #5 │ │ │ │ + ldrheq ip, [r9], #-244 @ 0xffffff0c @ │ │ │ │ + strdeq r3, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ + strdeq r3, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ │ │ │ │ 00393104 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -339047,27 +339047,27 @@ │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r5, [r0, #148] @ 0x94 │ │ │ │ mov r4, r0 │ │ │ │ strb r1, [r0, #152] @ 0x98 │ │ │ │ beq 3932a8 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #40] @ 3932b4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ ldrb r4, [r4, #154] @ 0x9a │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b1558 │ │ │ │ + b 9b1600 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b1140 │ │ │ │ + b 9b11e8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 003932b8 : │ │ │ │ ldrb r3, [r0, #152] @ 0x98 │ │ │ │ strb r1, [r0, #154] @ 0x9a │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -339078,24 +339078,24 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #28] @ 39331c │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ ldrb r4, [r4, #154] @ 0x9a │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b1558 │ │ │ │ + b 9b1600 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 00393320 : │ │ │ │ ldrh r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -339112,26 +339112,26 @@ │ │ │ │ andne r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ strh r1, [r0, #156] @ 0x9c │ │ │ │ bne 393378 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b1140 │ │ │ │ + b 9b11e8 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #28] @ 3933a4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ ldrb r4, [r4, #154] @ 0x9a │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b1558 │ │ │ │ + b 9b1600 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 003933a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -339180,15 +339180,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 393510 │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9b1140 │ │ │ │ + b 9b11e8 │ │ │ │ ldr r3, [pc, #164] @ 39352c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 393400 │ │ │ │ ldr r3, [pc, #148] @ 393530 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -339203,40 +339203,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 393538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 393400 │ │ │ │ ldr r0, [pc, #56] @ 39353c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 393400 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r7, r1, r8, asr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r1, r4, asr #14 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, r1, r8, lsl #14 │ │ │ │ addseq r7, r1, r8, asr #13 │ │ │ │ andeq r4, r0, r8, ror #13 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00662e94 │ │ │ │ - strheq r2, [r6], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r2, r6, r4, lsr pc │ │ │ │ + rsbeq r2, r6, r4, asr pc │ │ │ │ │ │ │ │ 00393540 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -339274,34 +339274,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, #1 │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #232] @ 3936e0 │ │ │ │ ldr r3, [pc, #212] @ 3936d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3936c8 │ │ │ │ ldr r2, [pc, #200] @ 3936e4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ ldrb r4, [r4, #154] @ 0x9a │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9b1558 │ │ │ │ + b 9b1600 │ │ │ │ ldr r3, [pc, #164] @ 3936e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 393598 │ │ │ │ ldr r3, [pc, #148] @ 3936ec │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -339316,40 +339316,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3936f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 393598 │ │ │ │ ldr r0, [pc, #56] @ 3936f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 393598 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r7, r1, r0, asr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r1, ip, lsr #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, r1, r0, ror r5 │ │ │ │ addseq r7, r1, r4, lsr #10 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r4, r0, r8, ror #13 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r2, [r6], #-200 @ 0xffffff38 @ │ │ │ │ - strdeq r2, [r6], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r2, r6, r8, ror sp │ │ │ │ + @ instruction: 0x00662d9c │ │ │ │ │ │ │ │ 003936fc : │ │ │ │ str r1, [r0, #160] @ 0xa0 │ │ │ │ str r2, [r0, #164] @ 0xa4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -339400,18 +339400,18 @@ │ │ │ │ addeq r3, r2, r3 │ │ │ │ streq r3, [r0, #120] @ 0x78 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq ip, r9, ip, lsr #17 │ │ │ │ + rsbseq ip, r9, ip, asr #18 │ │ │ │ ldr r0, [pc, #4] @ 3937ec │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ strdeq r5, [r3], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #240] @ 3938f8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -339420,72 +339420,72 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #224] @ 3938fc │ │ │ │ ldr r1, [pc, #224] @ 393900 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #204] @ 393904 │ │ │ │ ldr r1, [pc, #204] @ 393908 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #56 @ 0x38 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #172] @ 39390c │ │ │ │ ldr r1, [pc, #172] @ 393910 │ │ │ │ add r5, r5, #76 @ 0x4c │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #140] @ 393914 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74dfe0 │ │ │ │ + bl 74e088 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #120] @ 393918 │ │ │ │ ldr r3, [pc, #120] @ 39391c │ │ │ │ ldr r1, [pc, #120] @ 393920 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r0, r0, #16 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [pc, #84] @ 393924 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq ip, r9, r4, lsl r8 │ │ │ │ - rsbeq r3, r4, ip, lsl #30 │ │ │ │ - rsbeq r1, lr, r8, lsl r4 │ │ │ │ - rsbeq r2, r6, r8, lsr #20 │ │ │ │ - rsbeq r2, r6, r0, asr #20 │ │ │ │ - rsbeq r2, r6, r4, lsr #25 │ │ │ │ - strheq r2, [r6], #-200 @ 0xffffff38 @ │ │ │ │ + ldrheq ip, [r9], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r3, r4, ip, lsr #31 │ │ │ │ + strheq r1, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r2, r6, r8, asr #21 │ │ │ │ + rsbeq r2, r6, r0, ror #21 │ │ │ │ + rsbeq r2, r6, r4, asr #26 │ │ │ │ + rsbeq r2, r6, r8, asr sp │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ andeq r0, r0, r0, lsr #6 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ addeq r5, r3, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -339497,43 +339497,43 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq ip, [r9], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r2, r6, r0, lsl r9 │ │ │ │ - rsbeq r2, r6, r8, lsr #18 │ │ │ │ + rsbseq ip, r9, r8, ror r7 │ │ │ │ + strheq r2, [r6], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r2, r6, r8, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 393a38 │ │ │ │ ldr r2, [pc, #136] @ 393a3c │ │ │ │ ldr r1, [pc, #136] @ 393a40 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [r0, #112] @ 0x70 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r2, r3 │ │ │ │ beq 393a04 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -339551,17 +339551,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, r9, r8, ror #12 │ │ │ │ - rsbeq r2, r6, ip, asr #22 │ │ │ │ - rsbeq r2, r6, ip, asr fp │ │ │ │ + rsbseq ip, r9, r8, lsl #14 │ │ │ │ + rsbeq r2, r6, ip, ror #23 │ │ │ │ + strdeq r2, [r6], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #148] @ 393af0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -339569,26 +339569,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 393af4 │ │ │ │ ldr r1, [pc, #132] @ 393af8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #112] @ 393afc │ │ │ │ ldr r1, [pc, #112] @ 393b00 │ │ │ │ add r4, r4, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, #2 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r6, #3 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [r5, #96] @ 0x60 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ str r3, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #124] @ 0x7c │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ @@ -339597,19 +339597,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq ip, r9, r0, asr #11 │ │ │ │ - strdeq r2, [r6], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r2, r6, r4, lsl #16 │ │ │ │ - rsbeq r2, r6, ip, ror sl │ │ │ │ - @ instruction: 0x00662a90 │ │ │ │ + rsbseq ip, r9, r0, ror #12 │ │ │ │ + @ instruction: 0x00662890 │ │ │ │ + rsbeq r2, r6, r4, lsr #17 │ │ │ │ + rsbeq r2, r6, ip, lsl fp │ │ │ │ + rsbeq r2, r6, r0, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ 393bbc │ │ │ │ ldr r6, [pc, #160] @ 393bc0 │ │ │ │ ldr r5, [pc, #160] @ 393bc4 │ │ │ │ @@ -339620,24 +339620,24 @@ │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r4, r4, #116 @ 0x74 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #60] @ 393bc8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -339648,17 +339648,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrsheq ip, [r9], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r2, r6, r4, ror #19 │ │ │ │ - strdeq r2, [r6], #-152 @ 0xffffff68 @ │ │ │ │ + @ instruction: 0x0079c59c │ │ │ │ + rsbeq r2, r6, r4, lsl #21 │ │ │ │ + @ instruction: 0x00662a98 │ │ │ │ addeq r5, r3, ip, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r5, r2 │ │ │ │ @@ -339679,15 +339679,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r1, fp │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r4, [r5] │ │ │ │ ldr sl, [pc, #1308] @ 394164 │ │ │ │ and r3, r4, #15 │ │ │ │ cmp r3, #1 │ │ │ │ add sl, pc, sl │ │ │ │ beq 393efc │ │ │ │ and r3, r4, #12 │ │ │ │ @@ -339743,24 +339743,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 39417c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 393c70 │ │ │ │ ldr r3, [pc, #1024] @ 39416c │ │ │ │ ldr r6, [sl, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 393fc8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -339806,30 +339806,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #816] @ 394184 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 393c6c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr ip, [r0, #108] @ 0x6c │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ cmp r3, ip │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ beq 393fb4 │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ @@ -339888,21 +339888,21 @@ │ │ │ │ beq 394110 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #504] @ 39418c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 393c6c │ │ │ │ ldrb r8, [r9, #96] @ 0x60 │ │ │ │ strb r8, [r7] │ │ │ │ ldrb r6, [r9, #100] @ 0x64 │ │ │ │ mov r5, #2 │ │ │ │ strb r6, [r7, #1] │ │ │ │ b 393ccc │ │ │ │ @@ -339930,22 +339930,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 394194 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 393d78 │ │ │ │ ldrb r5, [r5, #1] │ │ │ │ ldr r3, [r6] │ │ │ │ and r5, r5, #15 │ │ │ │ cmp r3, #0 │ │ │ │ str r5, [r9, #96] @ 0x60 │ │ │ │ beq 393c6c │ │ │ │ @@ -339967,80 +339967,80 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 39419c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 393c6c │ │ │ │ ldr r0, [pc, #188] @ 3941a0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 393c70 │ │ │ │ ldr r0, [pc, #164] @ 3941a4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 393d78 │ │ │ │ ldr r0, [pc, #144] @ 3941a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 393c6c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ 3941ac │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 393c6c │ │ │ │ ldr r0, [pc, #112] @ 3941b0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 393c6c │ │ │ │ addseq r6, r1, r8, lsr #30 │ │ │ │ - rsbseq ip, r9, r8, lsl r4 │ │ │ │ + ldrheq ip, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r2, r6, r0, lsl #18 │ │ │ │ - rsbeq r2, r6, r4, lsl r9 │ │ │ │ + rsbeq r2, r6, r0, lsr #19 │ │ │ │ + strheq r2, [r6], #-148 @ 0xffffff6c @ │ │ │ │ @ instruction: 0x00916ed0 │ │ │ │ addseq r6, r1, r4, lsr #29 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r8, ror r9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r2, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r2, r6, r4, ror sl │ │ │ │ andeq r3, r0, r8, ror #21 │ │ │ │ - rsbeq r2, r6, ip, lsl r8 │ │ │ │ + strheq r2, [r6], #-140 @ 0xffffff74 @ │ │ │ │ andeq r2, r0, r8, lsr r0 │ │ │ │ - rsbeq r2, r6, r0, lsr #11 │ │ │ │ + rsbeq r2, r6, r0, asr #12 │ │ │ │ andeq r2, r0, r8, lsr r6 │ │ │ │ - rsbeq r2, r6, r0, asr #10 │ │ │ │ + rsbeq r2, r6, r0, ror #11 │ │ │ │ andeq r2, r0, r0, lsr #10 │ │ │ │ - rsbeq r2, r6, r8, lsl r5 │ │ │ │ - @ instruction: 0x00662698 │ │ │ │ - strheq r2, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r2, r6, r8, asr #8 │ │ │ │ - rsbeq r2, r6, r4, lsl #10 │ │ │ │ - @ instruction: 0x00662594 │ │ │ │ + strheq r2, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r2, r6, r8, lsr r7 │ │ │ │ + rsbeq r2, r6, r8, asr r5 │ │ │ │ + rsbeq r2, r6, r8, ror #9 │ │ │ │ + rsbeq r2, r6, r4, lsr #11 │ │ │ │ + rsbeq r2, r6, r4, lsr r6 │ │ │ │ ldr r0, [pc, #4] @ 3941c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ umulleq r5, r3, r8, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -340121,80 +340121,80 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3943a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 394248 │ │ │ │ ldr r2, [pc, #92] @ 3943a4 │ │ │ │ ldr r3, [pc, #52] @ 394380 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 394378 │ │ │ │ ldr r0, [pc, #60] @ 3943a8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r6, r1, r0, lsr r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, r1, r0, lsl r9 │ │ │ │ addseq r6, r2, r0, lsl #13 │ │ │ │ addseq r6, r1, ip, asr #17 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r8, asr #9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r2, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r2, r6, ip, asr r5 │ │ │ │ @ instruction: 0x009167d4 │ │ │ │ - strheq r2, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r2, r6, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #72] @ 39441c │ │ │ │ ldr r2, [pc, #72] @ 394420 │ │ │ │ ldr r1, [pc, #72] @ 394424 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #32] @ 394428 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2a5dc4 │ │ │ │ - rsbseq fp, r9, ip, asr #25 │ │ │ │ - rsbeq r2, r6, r0, ror r4 │ │ │ │ - rsbeq r2, r6, r8, ror r4 │ │ │ │ + rsbseq fp, r9, ip, ror #26 │ │ │ │ + rsbeq r2, r6, r0, lsl r5 │ │ │ │ + rsbeq r2, r6, r8, lsl r5 │ │ │ │ addeq r5, r3, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #240] @ 394534 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -340203,72 +340203,72 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #224] @ 394538 │ │ │ │ ldr r1, [pc, #224] @ 39453c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #204] @ 394540 │ │ │ │ ldr r1, [pc, #204] @ 394544 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #40 @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #172] @ 394548 │ │ │ │ ldr r1, [pc, #172] @ 39454c │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #140] @ 394550 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74dfe0 │ │ │ │ + bl 74e088 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #120] @ 394554 │ │ │ │ ldr r3, [pc, #120] @ 394558 │ │ │ │ ldr r1, [pc, #120] @ 39455c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r0, r0, #16 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [pc, #84] @ 394560 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq fp, r9, r0, ror #24 │ │ │ │ - ldrdeq r3, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrdeq r0, [lr], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r1, r6, ip, ror #27 │ │ │ │ - rsbeq r1, r6, r4, lsl #28 │ │ │ │ - rsbeq r2, r6, r8, lsr #7 │ │ │ │ - strheq r2, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq fp, r9, r0, lsl #26 │ │ │ │ + rsbeq r3, r4, r0, ror r3 │ │ │ │ + rsbeq r0, lr, ip, ror r8 │ │ │ │ + rsbeq r1, r6, ip, lsl #29 │ │ │ │ + rsbeq r1, r6, r4, lsr #29 │ │ │ │ + rsbeq r2, r6, r8, asr #8 │ │ │ │ + rsbeq r2, r6, r8, asr r4 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ addeq r5, r3, r8, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -340280,57 +340280,57 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, r9, r4, lsr #22 │ │ │ │ - ldrdeq r1, [r6], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r1, r6, ip, ror #25 │ │ │ │ + rsbseq fp, r9, r4, asr #23 │ │ │ │ + rsbeq r1, r6, r4, ror sp │ │ │ │ + rsbeq r1, r6, ip, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 39463c │ │ │ │ ldr r2, [pc, #80] @ 394640 │ │ │ │ ldr r1, [pc, #80] @ 394644 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ cmp r0, #0 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrheq fp, [r9], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r2, r6, r0, asr r2 │ │ │ │ - rsbeq r2, r6, r0, ror #4 │ │ │ │ + rsbseq fp, r9, r4, asr fp │ │ │ │ + strdeq r2, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r2, r6, r0, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #164] @ 394704 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -340338,26 +340338,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 394708 │ │ │ │ ldr r1, [pc, #148] @ 39470c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #128] @ 394710 │ │ │ │ ldr r1, [pc, #128] @ 394714 │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r6, #2 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ strd r6, [r5, #96] @ 0x60 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ bl 24a67c │ │ │ │ @@ -340370,19 +340370,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq fp, r9, r4, asr #20 │ │ │ │ - rsbeq r1, r6, ip, ror #23 │ │ │ │ - rsbeq r1, r6, r0, lsl #24 │ │ │ │ - strheq r2, [r6], #-16 @ │ │ │ │ - rsbeq r2, r6, r0, asr #3 │ │ │ │ + rsbseq fp, r9, r4, ror #21 │ │ │ │ + rsbeq r1, r6, ip, lsl #25 │ │ │ │ + rsbeq r1, r6, r0, lsr #25 │ │ │ │ + rsbeq r2, r6, r0, asr r2 │ │ │ │ + rsbeq r2, r6, r0, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #1184] @ 394bd4 │ │ │ │ ldr r3, [pc, #1184] @ 394bd8 │ │ │ │ @@ -340401,15 +340401,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp] │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r3, [r5] │ │ │ │ ldr r9, [pc, #1112] @ 394be8 │ │ │ │ and r2, r3, #15 │ │ │ │ cmp r2, #1 │ │ │ │ add r9, pc, r9 │ │ │ │ beq 39499c │ │ │ │ and r2, r3, #12 │ │ │ │ @@ -340468,23 +340468,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 394c00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3947b8 │ │ │ │ ldr r3, [pc, #820] @ 394bf0 │ │ │ │ ldr r6, [r9, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 394af0 │ │ │ │ cmp r4, #3 │ │ │ │ @@ -340526,23 +340526,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 394c08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3947b4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [r0, #240] @ 0xf0 │ │ │ │ strd r2, [r0, #232] @ 0xe8 │ │ │ │ b 3947b4 │ │ │ │ @@ -340553,15 +340553,15 @@ │ │ │ │ strb r8, [r7, #1] │ │ │ │ b 394820 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r5, [r0, #240] @ 0xf0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 394a54 │ │ │ │ ldr r3, [r0, #232] @ 0xe8 │ │ │ │ sub r5, r5, #1 │ │ │ │ add r2, r0, r3 │ │ │ │ ldrb r6, [r2, #104] @ 0x68 │ │ │ │ @@ -340612,22 +340612,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 394c10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3947b4 │ │ │ │ ldr r3, [pc, #284] @ 394c14 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3948c8 │ │ │ │ ldr r3, [pc, #236] @ 394bf8 │ │ │ │ @@ -340644,70 +340644,70 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 394c18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3948c8 │ │ │ │ ldr r0, [pc, #164] @ 394c1c │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3947b8 │ │ │ │ ldr r0, [pc, #140] @ 394c20 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3948c8 │ │ │ │ ldr r0, [pc, #120] @ 394c24 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3947b4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #96] @ 394c28 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3947b4 │ │ │ │ addseq r6, r1, r4, ror #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq fp, r9, ip, asr r9 │ │ │ │ - strdeq r2, [r6], #-8 @ │ │ │ │ - rsbeq r2, r6, r8, lsl #2 │ │ │ │ + ldrsheq fp, [r9], #-156 @ 0xffffff64 @ │ │ │ │ + @ instruction: 0x00662198 │ │ │ │ + rsbeq r2, r6, r8, lsr #3 │ │ │ │ addseq r6, r1, r8, lsl #7 │ │ │ │ addseq r6, r1, ip, asr r3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r6, ip, ror #2 │ │ │ │ + rsbeq r2, r6, ip, lsl #4 │ │ │ │ andeq r1, r0, ip, asr r7 │ │ │ │ - rsbeq r1, r6, r8, asr #31 │ │ │ │ + rsbeq r2, r6, r8, rrx │ │ │ │ andeq r1, r0, ip, lsl #9 │ │ │ │ - strdeq r1, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x00661e94 │ │ │ │ andeq r1, r0, ip, asr #11 │ │ │ │ - rsbeq r1, r6, ip, lsl #26 │ │ │ │ - rsbeq r1, r6, r8, ror #29 │ │ │ │ - rsbeq r1, r6, r8, lsl sp │ │ │ │ - rsbeq r1, r6, r0, lsl lr │ │ │ │ - rsbeq r1, r6, r8, asr sp │ │ │ │ + rsbeq r1, r6, ip, lsr #27 │ │ │ │ + rsbeq r1, r6, r8, lsl #31 │ │ │ │ + strheq r1, [r6], #-216 @ 0xffffff28 @ │ │ │ │ + strheq r1, [r6], #-224 @ 0xffffff20 @ │ │ │ │ + strdeq r1, [r6], #-216 @ 0xffffff28 @ │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #12] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ ldrb r0, [r0, #3] │ │ │ │ @@ -340769,30 +340769,30 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 394d50 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ umulleq r4, r3, r0, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2144] @ 0x860 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #4] │ │ │ │ beq 394d90 │ │ │ │ - bl 9b15a8 │ │ │ │ + bl 9b1650 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [r4, #4] │ │ │ │ orrne r3, r3, #1 │ │ │ │ strne r3, [r4, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -340808,19 +340808,19 @@ │ │ │ │ ands r3, r3, #32 │ │ │ │ ldrb r1, [r0, #2] │ │ │ │ beq 394df0 │ │ │ │ lsr r1, r1, #1 │ │ │ │ and r5, r1, #1 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r4, #2148] @ 0x864 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldr r0, [r4, #2152] @ 0x868 │ │ │ │ mov r1, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ ands r5, r1, #1 │ │ │ │ lsrne r1, r1, #4 │ │ │ │ andne r1, r1, #1 │ │ │ │ eorne r1, r1, #1 │ │ │ │ movne r5, r3 │ │ │ │ moveq r1, r5 │ │ │ │ b 394dd8 │ │ │ │ @@ -340834,35 +340834,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #168] @ 394ef8 │ │ │ │ ldr r1, [pc, #168] @ 394efc │ │ │ │ add r5, r5, #16 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #136] @ 394f00 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r1, [pc, #116] @ 394f04 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [pc, #104] @ 394f08 │ │ │ │ ldr r1, [pc, #104] @ 394f0c │ │ │ │ ldr r2, [pc, #104] @ 394f10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -340876,19 +340876,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0079b39c │ │ │ │ - strdeq r2, [r4], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq pc, sp, r4, lsl #28 │ │ │ │ - strheq lr, [r4], #-52 @ 0xffffffcc @ │ │ │ │ - @ instruction: 0x0064e398 │ │ │ │ + rsbseq fp, r9, ip, lsr r4 │ │ │ │ + @ instruction: 0x00642994 │ │ │ │ + rsbeq pc, sp, r4, lsr #29 │ │ │ │ + rsbeq lr, r4, r4, asr r4 │ │ │ │ + rsbeq lr, r4, r8, lsr r4 │ │ │ │ umulleq r6, pc, r8, r3 @ │ │ │ │ @ instruction: 0x000005b0 │ │ │ │ addeq r4, r3, r4, lsr #18 │ │ │ │ andeq r1, r0, r0, asr #8 │ │ │ │ muleq r0, r0, sl │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ ldrb r2, [r0, #15] │ │ │ │ @@ -340960,46 +340960,46 @@ │ │ │ │ ldr r1, [pc, #144] @ 3950b8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #116] @ 3950bc │ │ │ │ ldr r1, [pc, #116] @ 3950c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [pc, #96] @ 3950c4 │ │ │ │ ldr r1, [pc, #96] @ 3950c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r1, #192 @ 0xc0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, r9, r0, lsr #3 │ │ │ │ - strdeq r2, [r4], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq pc, sp, r8, lsl #24 │ │ │ │ + rsbseq fp, r9, r0, asr #4 │ │ │ │ + @ instruction: 0x00642798 │ │ │ │ + rsbeq pc, sp, r8, lsr #25 │ │ │ │ andeq r1, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ addeq r4, r3, r4, ror #14 │ │ │ │ addeq r6, pc, r4, lsr #3 │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #2] │ │ │ │ @@ -341026,15 +341026,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2144] @ 0x860 │ │ │ │ cmp r0, #0 │ │ │ │ beq 395164 │ │ │ │ - bl 9b15a8 │ │ │ │ + bl 9b1650 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ @@ -341076,28 +341076,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ cmp r4, #0 │ │ │ │ ldrb r1, [r0, #767] @ 0x2ff │ │ │ │ mov r3, r0 │ │ │ │ orrne r2, r1, #16 │ │ │ │ andeq r2, r1, #239 @ 0xef │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ strb r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 39510c │ │ │ │ - ldrsbeq sl, [r9], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r1, r6, r8, ror #17 │ │ │ │ - ldrdeq r1, [r6], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq fp, r9, r8, ror r0 │ │ │ │ + rsbeq r1, r6, r8, lsl #19 │ │ │ │ + rsbeq r1, r6, r0, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3952ac │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #76] @ 3952b0 │ │ │ │ @@ -341105,69 +341105,69 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ cmp r4, #0 │ │ │ │ ldrb r1, [r0, #767] @ 0x2ff │ │ │ │ mov r3, r0 │ │ │ │ orrne r2, r1, #32 │ │ │ │ andeq r2, r1, #223 @ 0xdf │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ strb r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 39510c │ │ │ │ - rsbseq sl, r9, r4, ror #30 │ │ │ │ - rsbeq r1, r6, r4, ror r8 │ │ │ │ - rsbeq r1, r6, ip, asr r8 │ │ │ │ + rsbseq fp, r9, r4 │ │ │ │ + rsbeq r1, r6, r4, lsl r9 │ │ │ │ + strdeq r1, [r6], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 395350 │ │ │ │ ldr r2, [pc, #128] @ 395354 │ │ │ │ ldr r1, [pc, #128] @ 395358 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #96] @ 39535c │ │ │ │ mov r1, #24 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ strb r1, [r4, #753] @ 0x2f1 │ │ │ │ strh r2, [r0, #2] │ │ │ │ strb r3, [r4, #767] @ 0x2ff │ │ │ │ bl 394da0 │ │ │ │ ldr r0, [r4, #2896] @ 0xb50 │ │ │ │ cmp r0, #0 │ │ │ │ beq 395330 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b1140 │ │ │ │ + b 9b11e8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq sl, [r9], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r1, r6, ip, ror #15 │ │ │ │ - rsbeq r1, r6, r4, lsl #16 │ │ │ │ + @ instruction: 0x0079af94 │ │ │ │ + rsbeq r1, r6, ip, lsl #17 │ │ │ │ + rsbeq r1, r6, r4, lsr #17 │ │ │ │ @ instruction: 0xffffcf03 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3953c8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -341176,28 +341176,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ cmp r4, #0 │ │ │ │ ldrb r1, [r0, #119] @ 0x77 │ │ │ │ mov r3, r0 │ │ │ │ orrne r2, r1, #16 │ │ │ │ andeq r2, r1, #239 @ 0xef │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ strb r2, [r3, #119] @ 0x77 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 39510c │ │ │ │ - rsbseq sl, r9, r8, asr #28 │ │ │ │ - rsbeq r7, r5, ip, ror #22 │ │ │ │ - rsbeq r1, r6, r0, asr #14 │ │ │ │ + rsbseq sl, r9, r8, ror #29 │ │ │ │ + rsbeq r7, r5, ip, lsl #24 │ │ │ │ + rsbeq r1, r6, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 39543c │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #76] @ 395440 │ │ │ │ @@ -341205,69 +341205,69 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ cmp r4, #0 │ │ │ │ ldrb r1, [r0, #119] @ 0x77 │ │ │ │ mov r3, r0 │ │ │ │ orrne r2, r1, #32 │ │ │ │ andeq r2, r1, #223 @ 0xdf │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ strb r2, [r3, #119] @ 0x77 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 39510c │ │ │ │ - ldrsbeq sl, [r9], #-212 @ 0xffffff2c @ │ │ │ │ - strdeq r7, [r5], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r1, r6, ip, asr #13 │ │ │ │ + rsbseq sl, r9, r4, ror lr │ │ │ │ + @ instruction: 0x00657b98 │ │ │ │ + rsbeq r1, r6, ip, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3954e0 │ │ │ │ ldr r2, [pc, #128] @ 3954e4 │ │ │ │ ldr r1, [pc, #128] @ 3954e8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #96] @ 3954ec │ │ │ │ mov r1, #24 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ strb r1, [r4, #105] @ 0x69 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ strh r2, [r4, #106] @ 0x6a │ │ │ │ strb r3, [r4, #119] @ 0x77 │ │ │ │ bl 394da0 │ │ │ │ ldr r0, [r4, #2248] @ 0x8c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3954c0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b1140 │ │ │ │ + b 9b11e8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, r9, r4, ror #26 │ │ │ │ - rsbeq r1, r6, ip, asr r6 │ │ │ │ - rsbeq r7, r5, r8, lsl #21 │ │ │ │ + rsbseq sl, r9, r4, lsl #28 │ │ │ │ + strdeq r1, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r7, r5, r8, lsr #22 │ │ │ │ @ instruction: 0xffffcf03 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #596] @ 39575c │ │ │ │ ldr r2, [pc, #596] @ 395760 │ │ │ │ @@ -341314,33 +341314,33 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #1 │ │ │ │ beq 395620 │ │ │ │ ldr r5, [r4, #2144] @ 0x860 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3955e4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b1558 │ │ │ │ + bl 9b1600 │ │ │ │ ldr r0, [pc, #388] @ 395770 │ │ │ │ ldr r2, [pc, #388] @ 395774 │ │ │ │ ldr r1, [pc, #388] @ 395778 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str r0, [sp] │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ bl 399784 │ │ │ │ and r5, r0, #255 @ 0xff │ │ │ │ strb r5, [r4, #16] │ │ │ │ b 39553c │ │ │ │ tst r3, #2 │ │ │ │ bne 3956f4 │ │ │ │ tst r3, #4 │ │ │ │ @@ -341380,66 +341380,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 395788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r5, [r4, #16] │ │ │ │ b 395550 │ │ │ │ ldr r0, [pc, #144] @ 39578c │ │ │ │ ldr r2, [pc, #144] @ 395790 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #136] @ 395794 │ │ │ │ str r0, [sp] │ │ │ │ add r0, r4, #1072 @ 0x430 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ bl 399784 │ │ │ │ and r5, r0, #255 @ 0xff │ │ │ │ strb r5, [r4, #16] │ │ │ │ b 39553c │ │ │ │ ldr r0, [pc, #92] @ 395798 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r5, [r4, #16] │ │ │ │ b 395550 │ │ │ │ mov r0, r4 │ │ │ │ bl 394f4c │ │ │ │ b 39566c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r5, r1, r4, lsl r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009155fc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r5, r1, r4, asr #11 │ │ │ │ - ldrsbeq sl, [r9], #-184 @ 0xffffff48 @ │ │ │ │ - strdeq r1, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r1, r6, r4, lsl r5 │ │ │ │ + rsbseq sl, r9, r8, ror ip │ │ │ │ + @ instruction: 0x0066159c │ │ │ │ + strheq r1, [r6], #-84 @ 0xffffffac @ │ │ │ │ @ instruction: 0x00002ab0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r6, r8, lsr r4 │ │ │ │ - rsbseq sl, r9, ip, asr #21 │ │ │ │ - rsbeq r1, r6, r4, ror #7 │ │ │ │ - strdeq r1, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r1, r6, ip, lsl #8 │ │ │ │ + ldrdeq r1, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq sl, r9, ip, ror #22 │ │ │ │ + rsbeq r1, r6, r4, lsl #9 │ │ │ │ + @ instruction: 0x0066149c │ │ │ │ + rsbeq r1, r6, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #356] @ 395918 │ │ │ │ ldr ip, [pc, #356] @ 39591c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -341512,40 +341512,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 39593c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 395804 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #52] @ 395940 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 395804 │ │ │ │ addseq r5, r1, r8, ror #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, r1, r0, asr #6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r5, r1, r0, lsl r3 │ │ │ │ @ instruction: 0x009152d0 │ │ │ │ andeq r3, r0, r4, lsl r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r6, r0, ror r2 │ │ │ │ - rsbeq r1, r6, r4, lsl #5 │ │ │ │ + rsbeq r1, r6, r0, lsl r3 │ │ │ │ + rsbeq r1, r6, r4, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #456] @ 395b24 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #452] @ 395b28 │ │ │ │ @@ -341553,15 +341553,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r5, #1 │ │ │ │ ldr fp, [pc, #416] @ 395b30 │ │ │ │ ldr sl, [pc, #416] @ 395b34 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ ldr r9, [pc, #408] @ 395b38 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -341658,24 +341658,24 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2e8c40 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2e8c40 │ │ │ │ - rsbseq sl, r9, r4, ror #16 │ │ │ │ - rsbeq r1, r6, r8, asr r1 │ │ │ │ - rsbeq r7, r5, r4, lsl #11 │ │ │ │ - strheq r2, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r3, r5, ip, lsr #29 │ │ │ │ - strheq r2, [r5], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r1, r6, r4, lsr #3 │ │ │ │ - @ instruction: 0x00661198 │ │ │ │ - rsbeq r1, r6, r4, lsr #2 │ │ │ │ - rsbeq r1, r6, r8, lsl r1 │ │ │ │ + rsbseq sl, r9, r4, lsl #18 │ │ │ │ + strdeq r1, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r7, r5, r4, lsr #12 │ │ │ │ + rsbeq r2, r5, r8, asr r6 │ │ │ │ + rsbeq r3, r5, ip, asr #30 │ │ │ │ + rsbeq r2, r5, r4, asr r6 │ │ │ │ + rsbeq r1, r6, r4, asr #4 │ │ │ │ + rsbeq r1, r6, r8, lsr r2 │ │ │ │ + rsbeq r1, r6, r4, asr #3 │ │ │ │ + strheq r1, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ tst r3, #1 │ │ │ │ bne 395b74 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #14] │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -341722,15 +341722,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #308] @ 395d48 │ │ │ │ ldr r1, [pc, #308] @ 395d4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #288] @ 395d50 │ │ │ │ mov r9, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1056 @ 0x420 │ │ │ │ ldr r8, [pc, #276] @ 395d54 │ │ │ │ ldr r7, [pc, #276] @ 395d58 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -341739,54 +341739,54 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #260] @ 395d5c │ │ │ │ add r2, r6, #776 @ 0x308 │ │ │ │ add r0, pc, r0 │ │ │ │ strb r9, [r6, #765] @ 0x2fd │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ ldr r2, [pc, #236] @ 395d60 │ │ │ │ ldr r1, [pc, #236] @ 395d64 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r6, #1824 @ 0x720 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #220] @ 395d68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r1, r6, #2896 @ 0xb50 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r1, #4 │ │ │ │ bl 324380 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #144] @ 395d6c │ │ │ │ ldr r1, [pc, #144] @ 395d70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [sp] │ │ │ │ mov r2, r0 │ │ │ │ bl 3240a8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #100] @ 395d74 │ │ │ │ ldr r1, [pc, #100] @ 395d78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [sp] │ │ │ │ mov r2, r0 │ │ │ │ bl 3240a8 │ │ │ │ @@ -341794,27 +341794,27 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq sl, r9, r8, asr #11 │ │ │ │ - strheq r0, [r6], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r0, r6, ip, asr #29 │ │ │ │ - @ instruction: 0x00660f98 │ │ │ │ - rsbeq r1, r4, r8, ror #21 │ │ │ │ - strdeq lr, [sp], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r0, r6, r8, ror pc │ │ │ │ - rsbeq r0, r6, r0, ror pc │ │ │ │ - rsbeq r0, r6, r0, asr pc │ │ │ │ + rsbseq sl, r9, r8, ror #12 │ │ │ │ + rsbeq r0, r6, r8, asr pc │ │ │ │ + rsbeq r0, r6, ip, ror #30 │ │ │ │ + rsbeq r1, r6, r8, lsr r0 │ │ │ │ + rsbeq r1, r4, r8, lsl #23 │ │ │ │ + @ instruction: 0x006df098 │ │ │ │ + rsbeq r1, r6, r8, lsl r0 │ │ │ │ + rsbeq r1, r6, r0, lsl r0 │ │ │ │ + strdeq r0, [r6], #-240 @ 0xffffff10 @ │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ - rsbeq r0, r6, r4, lsl pc │ │ │ │ + strheq r0, [r6], #-244 @ 0xffffff0c @ │ │ │ │ @ instruction: 0xfffff4e8 │ │ │ │ - strdeq r0, [r6], #-228 @ 0xffffff1c @ │ │ │ │ + @ instruction: 0x00660f94 │ │ │ │ @ instruction: 0xfffff528 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #460] @ 395f60 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -341823,15 +341823,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #444] @ 395f64 │ │ │ │ ldr r1, [pc, #444] @ 395f68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr sl, [pc, #424] @ 395f6c │ │ │ │ ldr r3, [pc, #424] @ 395f70 │ │ │ │ add sl, pc, sl │ │ │ │ mov r8, #1 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, sl, #208 @ 0xd0 │ │ │ │ @@ -341840,88 +341840,88 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ add r6, r0, #104 @ 0x68 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r0, #2272 @ 0x8e0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r3, [pc, #364] @ 395f74 │ │ │ │ add r2, sl, #256 @ 0x100 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r7, #2448 @ 0x990 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r0, [pc, #332] @ 395f78 │ │ │ │ ldr r1, [pc, #332] @ 395f7c │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r7, #128 @ 0x80 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #1056 @ 0x420 │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ ldr r2, [pc, #304] @ 395f80 │ │ │ │ ldr r1, [pc, #304] @ 395f84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #300] @ 395f88 │ │ │ │ ldr r7, [pc, #300] @ 395f8c │ │ │ │ str r2, [sp] │ │ │ │ add r2, r6, #1072 @ 0x430 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #280] @ 395f90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #244] @ 395f94 │ │ │ │ add r6, r6, #2144 @ 0x860 │ │ │ │ add r1, r6, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #1 │ │ │ │ bl 324218 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r1, r6, #4 │ │ │ │ mov r2, #2 │ │ │ │ bl 324380 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #164] @ 395f98 │ │ │ │ ldr r1, [pc, #164] @ 395f9c │ │ │ │ mov r6, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r0 │ │ │ │ bl 3240a8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #116] @ 395fa0 │ │ │ │ ldr r1, [pc, #116] @ 395fa4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r0 │ │ │ │ bl 3240a8 │ │ │ │ @@ -341929,31 +341929,31 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq sl, r9, r4, lsr r4 │ │ │ │ - rsbeq r0, r6, r4, lsr #26 │ │ │ │ - rsbeq r7, r5, ip, asr #2 │ │ │ │ + ldrsbeq sl, [r9], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r0, r6, r4, asr #27 │ │ │ │ + rsbeq r7, r5, ip, ror #3 │ │ │ │ addeq r3, r3, r4, lsl #20 │ │ │ │ - rsbeq r0, r6, r8, asr #28 │ │ │ │ - rsbeq r0, r6, ip, lsl lr │ │ │ │ - rsbeq r0, r6, r4, lsr #27 │ │ │ │ - @ instruction: 0x00660d90 │ │ │ │ - @ instruction: 0x00660d94 │ │ │ │ - rsbeq r0, r6, r4, ror #26 │ │ │ │ - rsbeq r1, r4, r4, asr #17 │ │ │ │ - ldrdeq lr, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r0, r6, r8, ror #29 │ │ │ │ + strheq r0, [r6], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r0, r6, r4, asr #28 │ │ │ │ + rsbeq r0, r6, r0, lsr lr │ │ │ │ + rsbeq r0, r6, r4, lsr lr │ │ │ │ + rsbeq r0, r6, r4, lsl #28 │ │ │ │ + rsbeq r1, r4, r4, ror #18 │ │ │ │ + rsbeq lr, sp, r4, ror lr │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ - rsbeq r0, r6, ip, lsl #27 │ │ │ │ - strdeq r0, [r6], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r0, r6, ip, lsr #28 │ │ │ │ + @ instruction: 0x00660d98 │ │ │ │ @ instruction: 0xfffff45c │ │ │ │ - ldrdeq r0, [r6], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r0, r6, r8, ror sp │ │ │ │ @ instruction: 0xfffff49c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #268] @ 3960cc │ │ │ │ ldr r1, [pc, #268] @ 3960d0 │ │ │ │ @@ -342005,39 +342005,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3960ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 395ff8 │ │ │ │ ldr r0, [pc, #52] @ 3960f0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 395ff8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r1, ip, asr fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r1, ip, lsr fp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r4, r1, ip, lsl fp │ │ │ │ andeq r3, r0, r4, lsl r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r0, [r6], #-172 @ 0xffffff54 @ │ │ │ │ - ldrdeq r0, [r6], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r0, r6, ip, asr fp │ │ │ │ + rsbeq r0, r6, r4, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #440] @ 3962c4 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -342046,15 +342046,15 @@ │ │ │ │ ldr r1, [pc, #428] @ 3962cc │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #400] @ 3962d0 │ │ │ │ ldr r8, [pc, #400] @ 3962d4 │ │ │ │ ldr r7, [pc, #400] @ 3962d8 │ │ │ │ mov fp, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #304 @ 0x130 │ │ │ │ mov r1, r5 │ │ │ │ @@ -342067,30 +342067,30 @@ │ │ │ │ add sl, r0, #2928 @ 0xb70 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp] │ │ │ │ str fp, [sp, #12] │ │ │ │ add r3, r0, #752 @ 0x2f0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, sl │ │ │ │ add sl, r4, #776 @ 0x308 │ │ │ │ bl 338ea4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 339280 │ │ │ │ cmp r0, fp │ │ │ │ bne 3961f8 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -342102,30 +342102,30 @@ │ │ │ │ add r4, r4, #1824 @ 0x720 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 339280 │ │ │ │ cmp r0, fp │ │ │ │ beq 3961d8 │ │ │ │ ldr r8, [pc, #176] @ 3962e0 │ │ │ │ ldr r7, [pc, #176] @ 3962e4 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #140] @ 3962e8 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 32438c │ │ │ │ mov r1, fp │ │ │ │ @@ -342133,38 +342133,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 324614 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #80] @ 3962ec │ │ │ │ mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 32438c │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 324614 │ │ │ │ - ldrheq sl, [r9], #-12 @ │ │ │ │ - rsbeq r0, r6, ip, lsr #19 │ │ │ │ - rsbeq r0, r6, r4, asr #19 │ │ │ │ + rsbseq sl, r9, ip, asr r1 │ │ │ │ + rsbeq r0, r6, ip, asr #20 │ │ │ │ + rsbeq r0, r6, r4, ror #20 │ │ │ │ addeq r3, r3, r0, lsl #13 │ │ │ │ - rsbeq r2, r5, r8, lsr r1 │ │ │ │ - rsbeq r2, r5, ip, asr #2 │ │ │ │ - rsbeq r6, r5, ip, lsl #27 │ │ │ │ - strdeq r1, [r4], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq lr, sp, r4, lsl #20 │ │ │ │ - @ instruction: 0x00660994 │ │ │ │ - rsbeq r0, r6, r8, ror #18 │ │ │ │ + ldrdeq r2, [r5], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r2, r5, ip, ror #3 │ │ │ │ + rsbeq r6, r5, ip, lsr #28 │ │ │ │ + @ instruction: 0x00641594 │ │ │ │ + rsbeq lr, sp, r4, lsr #21 │ │ │ │ + rsbeq r0, r6, r4, lsr sl │ │ │ │ + rsbeq r0, r6, r8, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr sl, [pc, #728] @ 3965e0 │ │ │ │ ldr r2, [pc, #728] @ 3965e4 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -342173,25 +342173,25 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r3, sl, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #14 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #688] @ 3965ec │ │ │ │ ldr r1, [pc, #688] @ 3965f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ mov r7, r0 │ │ │ │ add r0, sl, #52 @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r2, [r0, #2616] @ 0xa38 │ │ │ │ cmp r2, #15 │ │ │ │ bhi 396588 │ │ │ │ ldrb r3, [r0, #2617] @ 0xa39 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 396540 │ │ │ │ @@ -342220,15 +342220,15 @@ │ │ │ │ add r9, sl, #80 @ 0x50 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r6 │ │ │ │ bl 339280 │ │ │ │ cmp r0, #0 │ │ │ │ bne 396420 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -342244,15 +342244,15 @@ │ │ │ │ add sl, sl, #72 @ 0x48 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, r3 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #428] @ 396604 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ bl 32438c │ │ │ │ mov r1, #0 │ │ │ │ @@ -342263,25 +342263,25 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r7, r0, #1072 @ 0x430 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r6 │ │ │ │ bl 339280 │ │ │ │ cmp r0, #0 │ │ │ │ beq 396400 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r7 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #316] @ 396608 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 32438c │ │ │ │ mov r1, #0 │ │ │ │ @@ -342302,27 +342302,27 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #1000 @ 0x3e8 │ │ │ │ str r1, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ str r5, [r4, #2248] @ 0x8c8 │ │ │ │ b 396400 │ │ │ │ ldr r1, [pc, #200] @ 396610 │ │ │ │ mov ip, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #188] @ 396614 │ │ │ │ ldr r2, [pc, #188] @ 396618 │ │ │ │ add r3, sl, #108 @ 0x6c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -342332,45 +342332,45 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sl, #108 @ 0x6c │ │ │ │ mov r2, #864 @ 0x360 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #80] @ 396624 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 998700 │ │ │ │ - rsbseq r9, r9, r0, asr #29 │ │ │ │ - @ instruction: 0x0064e394 │ │ │ │ - rsbeq lr, r4, r8, lsr r3 │ │ │ │ - @ instruction: 0x00660790 │ │ │ │ - strheq r6, [r5], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r1, r5, ip, asr #29 │ │ │ │ - ldrdeq r1, [r5], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq lr, sp, r0, lsl r8 │ │ │ │ - strdeq r1, [r4], #-36 @ 0xffffffdc @ │ │ │ │ - @ instruction: 0x00660798 │ │ │ │ - rsbeq r0, r6, r8, lsr r7 │ │ │ │ + b 9987a8 │ │ │ │ + rsbseq r9, r9, r0, ror #30 │ │ │ │ + rsbeq lr, r4, r4, lsr r4 │ │ │ │ + ldrdeq lr, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r0, r6, r0, lsr r8 │ │ │ │ + rsbeq r6, r5, ip, asr ip │ │ │ │ + rsbeq r1, r5, ip, ror #30 │ │ │ │ + rsbeq r1, r5, ip, ror pc │ │ │ │ + strheq lr, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + @ instruction: 0x00641394 │ │ │ │ + rsbeq r0, r6, r8, lsr r8 │ │ │ │ + ldrdeq r0, [r6], #-120 @ 0xffffff88 @ │ │ │ │ @ instruction: 0xffffebb0 │ │ │ │ - rsbeq r0, r6, r4, lsr #14 │ │ │ │ - ldrdeq r0, [r6], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r0, r6, r4, asr #15 │ │ │ │ + rsbeq r0, r6, r4, ror r7 │ │ │ │ andeq r0, r0, r6, ror #6 │ │ │ │ - strheq r0, [r6], #-104 @ 0xffffff98 @ │ │ │ │ - @ instruction: 0x0066069c │ │ │ │ - rsbeq r0, r6, r4, asr #13 │ │ │ │ + rsbeq r0, r6, r8, asr r7 │ │ │ │ + rsbeq r0, r6, ip, lsr r7 │ │ │ │ + rsbeq r0, r6, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #872] @ 3969a8 │ │ │ │ ldr r2, [pc, #872] @ 3969ac │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -342493,67 +342493,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #384] @ 3969cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 396680 │ │ │ │ ldr r0, [pc, #372] @ 3969d0 │ │ │ │ ldr r2, [pc, #372] @ 3969d4 │ │ │ │ ldr r1, [pc, #372] @ 3969d8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r6 │ │ │ │ bl 399580 │ │ │ │ b 3966d4 │ │ │ │ ldr r0, [pc, #328] @ 3969dc │ │ │ │ ldr r2, [pc, #328] @ 3969e0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #320] @ 3969e4 │ │ │ │ str r0, [sp] │ │ │ │ add r0, r4, #1072 @ 0x430 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r6 │ │ │ │ bl 399580 │ │ │ │ b 3966d4 │ │ │ │ ldr r0, [pc, #280] @ 3969e8 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 396680 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 396918 │ │ │ │ lsr r1, r6, #1 │ │ │ │ ldr r0, [r4, #2156] @ 0x86c │ │ │ │ and r1, r1, #1 │ │ │ │ strb r6, [r4, #3] │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ tst r6, #1 │ │ │ │ bne 3966d4 │ │ │ │ mov r0, #7 │ │ │ │ bl 545ac4 │ │ │ │ b 3966d4 │ │ │ │ ldr r3, [pc, #204] @ 3969ec │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -342573,48 +342573,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3969f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3968f0 │ │ │ │ ldr r0, [pc, #88] @ 3969f4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3968f0 │ │ │ │ @ instruction: 0x009144dc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r1, r8, asr #9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r9, r9, r4, ror sl │ │ │ │ + rsbseq r9, r9, r4, lsl fp │ │ │ │ addseq r4, r1, r8, lsr r4 │ │ │ │ andeq r2, r0, r4, lsr r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0066049c │ │ │ │ - rsbseq r9, r9, r8, ror #18 │ │ │ │ - rsbeq r0, r6, r8, lsl #5 │ │ │ │ - rsbeq r0, r6, r0, lsr #5 │ │ │ │ - rsbseq r9, r9, r4, lsr r9 │ │ │ │ - rsbeq r0, r6, ip, asr #4 │ │ │ │ - rsbeq r0, r6, r4, ror #4 │ │ │ │ - rsbeq r0, r6, r0, asr #8 │ │ │ │ + rsbeq r0, r6, ip, lsr r5 │ │ │ │ + rsbseq r9, r9, r8, lsl #20 │ │ │ │ + rsbeq r0, r6, r8, lsr #6 │ │ │ │ + rsbeq r0, r6, r0, asr #6 │ │ │ │ + ldrsbeq r9, [r9], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r0, r6, ip, ror #5 │ │ │ │ + rsbeq r0, r6, r4, lsl #6 │ │ │ │ + rsbeq r0, r6, r0, ror #9 │ │ │ │ andeq r3, r0, r0, lsl #24 │ │ │ │ - rsbeq r0, r6, r8, lsr #7 │ │ │ │ - rsbeq r0, r6, r0, asr #7 │ │ │ │ + rsbeq r0, r6, r8, asr #8 │ │ │ │ + rsbeq r0, r6, r0, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #1576] @ 397038 │ │ │ │ ldr r2, [pc, #1576] @ 39703c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -342663,15 +342663,15 @@ │ │ │ │ bne 396d14 │ │ │ │ ldr r0, [pc, #1416] @ 397050 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ and r4, r4, #1 │ │ │ │ orrs r4, r4, r3 │ │ │ │ bne 396b38 │ │ │ │ ldr r2, [pc, #1380] @ 397054 │ │ │ │ ldr r3, [pc, #1352] @ 39703c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -342724,15 +342724,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r5, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #1172] @ 39706c │ │ │ │ ldr r3, [pc, #1120] @ 39703c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342760,22 +342760,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1024] @ 397078 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 396a50 │ │ │ │ ldrb r3, [r5, #13] │ │ │ │ ldrb r4, [r5, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq 396f1c │ │ │ │ ldrb r3, [r5, #15] │ │ │ │ ldr r2, [pc, #992] @ 39707c │ │ │ │ @@ -342809,22 +342809,22 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 396cc8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, #2156] @ 0x86c │ │ │ │ mov r1, #1 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r5, #3] │ │ │ │ b 396b38 │ │ │ │ ldr r0, [r5, #2156] @ 0x86c │ │ │ │ mov r1, #0 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ bic r3, r3, #2 │ │ │ │ strb r3, [r5, #3] │ │ │ │ b 396b38 │ │ │ │ ldrb r3, [r5, #13] │ │ │ │ ldrb r4, [r5, #3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -342925,15 +342925,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r5, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #424] @ 3970a4 │ │ │ │ ldr r3, [pc, #316] @ 39703c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342946,15 +342946,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r5, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #356] @ 3970b4 │ │ │ │ ldr r3, [pc, #232] @ 39703c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342967,15 +342967,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r0, r5, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #288] @ 3970c4 │ │ │ │ ldr r3, [pc, #148] @ 39703c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342989,15 +342989,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r0, r5, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #216] @ 3970d4 │ │ │ │ ldr r3, [pc, #60] @ 39703c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -343005,57 +343005,57 @@ │ │ │ │ moveq r1, #85 @ 0x55 │ │ │ │ beq 396bf8 │ │ │ │ b 396d14 │ │ │ │ ldr r0, [pc, #176] @ 3970d8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 396a50 │ │ │ │ addseq r4, r1, ip, lsl #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r1, ip, ror #1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r4, r1, r8, ror r0 │ │ │ │ - rsbeq r0, r6, r4, lsl #6 │ │ │ │ + rsbeq r0, r6, r4, lsr #7 │ │ │ │ addseq r4, r1, ip, lsr #32 │ │ │ │ @ instruction: 0x00913fdc │ │ │ │ - @ instruction: 0x00799598 │ │ │ │ - rsbseq r9, r9, r8, lsl r6 │ │ │ │ - rsbeq pc, r5, ip, lsr pc @ │ │ │ │ - rsbeq pc, r5, r0, asr pc @ │ │ │ │ + rsbseq r9, r9, r8, lsr r6 │ │ │ │ + ldrheq r9, [r9], #-104 @ 0xffffff98 @ │ │ │ │ + ldrdeq pc, [r5], #-252 @ 0xffffff04 @ │ │ │ │ + strdeq pc, [r5], #-240 @ 0xffffff10 @ │ │ │ │ addseq r3, r1, r4, asr #30 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r6, r4, lsl #2 │ │ │ │ + rsbeq r0, r6, r4, lsr #3 │ │ │ │ addseq r3, r1, r4, ror lr │ │ │ │ addseq r3, r1, r4, lsr #28 │ │ │ │ addseq r3, r1, r4, lsr #27 │ │ │ │ addseq r3, r1, r4, asr sp │ │ │ │ addseq r3, r1, r0, lsl sp │ │ │ │ @ instruction: 0x00913cdc │ │ │ │ addseq r3, r1, r4, ror ip │ │ │ │ - ldrsheq r9, [r9], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq pc, r5, r8, lsl ip @ │ │ │ │ - rsbeq pc, r5, ip, lsr #24 │ │ │ │ + @ instruction: 0x00799394 │ │ │ │ + strheq pc, [r5], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq pc, r5, ip, asr #25 │ │ │ │ addseq r3, r1, r0, lsr #24 │ │ │ │ - rsbseq r9, r9, r0, lsr #5 │ │ │ │ - rsbeq pc, r5, r4, asr #23 │ │ │ │ - ldrdeq pc, [r5], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r9, r9, r0, asr #6 │ │ │ │ + rsbeq pc, r5, r4, ror #24 │ │ │ │ + rsbeq pc, r5, r8, ror ip @ │ │ │ │ addseq r3, r1, ip, asr #23 │ │ │ │ - rsbseq r9, r9, ip, asr #4 │ │ │ │ - rsbeq pc, r5, r0, ror fp @ │ │ │ │ - rsbeq pc, r5, r8, lsl #23 │ │ │ │ + rsbseq r9, r9, ip, ror #5 │ │ │ │ + rsbeq pc, r5, r0, lsl ip @ │ │ │ │ + rsbeq pc, r5, r8, lsr #24 │ │ │ │ addseq r3, r1, r8, ror fp │ │ │ │ - ldrsheq r9, [r9], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq pc, r5, r8, lsl fp @ │ │ │ │ - rsbeq pc, r5, r0, lsr fp @ │ │ │ │ + @ instruction: 0x00799294 │ │ │ │ + strheq pc, [r5], #-184 @ 0xffffff48 @ │ │ │ │ + ldrdeq pc, [r5], #-176 @ 0xffffff50 @ │ │ │ │ addseq r3, r1, r0, lsr #22 │ │ │ │ - rsbeq pc, r5, r0, lsl #27 │ │ │ │ + rsbeq pc, r5, r0, lsr #28 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #2164] @ 0x874 │ │ │ │ ldr lr, [r0, #2160] @ 0x870 │ │ │ │ and r3, r3, r1 │ │ │ │ and r2, r2, lr │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrb ip, [sp, #4] │ │ │ │ @@ -343094,20 +343094,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3971a4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r2, r3, ip, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #420] @ 397364 │ │ │ │ ldr r3, [pc, #420] @ 397368 │ │ │ │ @@ -343117,34 +343117,34 @@ │ │ │ │ ldr r5, [pc, #408] @ 39736c │ │ │ │ ldr r4, [pc, #408] @ 397370 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r1, [pc, #384] @ 397374 │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #356] @ 397378 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [pc, #336] @ 39737c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #320] @ 397380 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3972d0 │ │ │ │ ldr r3, [r9, #104] @ 0x68 │ │ │ │ @@ -343197,43 +343197,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 397394 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 397250 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 397398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 397250 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r1, ip, asr r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, r5, r4, lsl #18 │ │ │ │ - ldrheq r9, [r9], #-12 @ │ │ │ │ - rsbeq pc, r5, r8, lsl r9 @ │ │ │ │ - rsbeq pc, r5, r8, asr #19 │ │ │ │ + rsbeq pc, r5, r4, lsr #19 │ │ │ │ + rsbseq r9, r9, ip, asr r1 │ │ │ │ + strheq pc, [r5], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq pc, r5, r8, ror #20 │ │ │ │ @ instruction: 0x009138f4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r1, r8, lsl #17 │ │ │ │ andeq r5, r0, r8, asr r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r5, r8, asr fp @ │ │ │ │ - rsbeq pc, r5, r8, ror #22 │ │ │ │ + strdeq pc, [r5], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq pc, r5, r8, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 397488 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -343241,65 +343241,65 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 39748c │ │ │ │ ldr r1, [pc, #196] @ 397490 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #176] @ 397494 │ │ │ │ ldr r1, [pc, #176] @ 397498 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #144] @ 39749c │ │ │ │ ldr r1, [pc, #144] @ 3974a0 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr ip, [pc, #112] @ 3974a4 │ │ │ │ ldr r2, [pc, #112] @ 3974a8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 75034c │ │ │ │ + bl 7503f4 │ │ │ │ ldr r3, [pc, #76] @ 3974ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsheq r8, [r9], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r0, r4, r0, ror #6 │ │ │ │ - rsbeq sp, sp, ip, ror #16 │ │ │ │ - rsbeq r0, r4, r0, ror #6 │ │ │ │ - rsbeq r0, r4, r8, ror r3 │ │ │ │ - rsbeq pc, r5, r4, ror #13 │ │ │ │ - strdeq pc, [r5], #-104 @ 0xffffff98 @ │ │ │ │ + @ instruction: 0x00798f9c │ │ │ │ + rsbeq r0, r4, r0, lsl #8 │ │ │ │ + rsbeq sp, sp, ip, lsl #18 │ │ │ │ + rsbeq r0, r4, r0, lsl #8 │ │ │ │ + rsbeq r0, r4, r8, lsl r4 │ │ │ │ + rsbeq pc, r5, r4, lsl #15 │ │ │ │ + @ instruction: 0x0065f798 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ addeq r2, r3, r4, asr r6 │ │ │ │ ldr r1, [pc, #8] @ 3974c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ b 2a5dc4 │ │ │ │ @@ -343403,16 +343403,16 @@ │ │ │ │ str r3, [r0, #1052] @ 0x41c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq r8, r9, ip, asr #26 │ │ │ │ - rsbseq r8, r9, r0, ror #25 │ │ │ │ + rsbseq r8, r9, ip, ror #27 │ │ │ │ + rsbseq r8, r9, r0, lsl #27 │ │ │ │ ldr r2, [r0, #1008] @ 0x3f0 │ │ │ │ mov r3, r0 │ │ │ │ sub r2, r2, #2 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ add r0, r0, r2 │ │ │ │ mvn ip, #5 │ │ │ │ str r2, [r3, #1008] @ 0x3f0 │ │ │ │ @@ -343431,15 +343431,15 @@ │ │ │ │ moveq r2, #0 │ │ │ │ strb r1, [r0, #752] @ 0x2f0 │ │ │ │ add ip, ip, #2 │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ str r2, [r3, #1016] @ 0x3f8 │ │ │ │ str ip, [r3, #1020] @ 0x3fc │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #416] @ 39788c │ │ │ │ ldr r3, [pc, #416] @ 397890 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -343448,34 +343448,34 @@ │ │ │ │ ldr r5, [pc, #404] @ 397894 │ │ │ │ ldr r4, [pc, #404] @ 397898 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r1, [pc, #380] @ 39789c │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #352] @ 3978a0 │ │ │ │ add r4, r4, #140 @ 0x8c │ │ │ │ mov r3, #79 @ 0x4f │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [pc, #332] @ 3978a4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #316] @ 3978a8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3977f8 │ │ │ │ ldr r3, [r9, #104] @ 0x68 │ │ │ │ @@ -343527,43 +343527,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3978bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 39777c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3978c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 39777c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r1, r0, lsr r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq pc, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ - @ instruction: 0x00798b90 │ │ │ │ - rsbeq pc, r5, ip, ror #7 │ │ │ │ - rsbeq pc, r5, r8, lsl #9 │ │ │ │ + rsbeq pc, r5, r8, ror r4 @ │ │ │ │ + rsbseq r8, r9, r0, lsr ip │ │ │ │ + rsbeq pc, r5, ip, lsl #9 │ │ │ │ + rsbeq pc, r5, r8, lsr #10 │ │ │ │ addseq r3, r1, r8, asr #7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r1, r0, ror #6 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r5, r8, ror #12 │ │ │ │ - rsbeq pc, r5, r4, ror r6 @ │ │ │ │ + rsbeq pc, r5, r8, lsl #14 │ │ │ │ + rsbeq pc, r5, r4, lsl r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 397970 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -343571,25 +343571,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 397974 │ │ │ │ ldr r1, [pc, #132] @ 397978 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #112] @ 39797c │ │ │ │ ldr r1, [pc, #112] @ 397980 │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #80] @ 397984 │ │ │ │ ldr r3, [pc, #80] @ 397988 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -343599,19 +343599,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r8, [r9], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq pc, r3, r8, lsr lr @ │ │ │ │ - rsbeq sp, sp, r4, asr #6 │ │ │ │ - rsbeq pc, r3, r4, lsr lr @ │ │ │ │ - rsbeq pc, r3, ip, asr #28 │ │ │ │ + rsbseq r8, r9, r4, ror sl │ │ │ │ + ldrdeq pc, [r3], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq sp, sp, r4, ror #7 │ │ │ │ + ldrdeq pc, [r3], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq pc, r3, ip, ror #29 │ │ │ │ andeq r0, r0, r8, lsl r3 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 397a78 │ │ │ │ @@ -343621,65 +343621,65 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 397a7c │ │ │ │ ldr r1, [pc, #196] @ 397a80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #176] @ 397a84 │ │ │ │ ldr r1, [pc, #176] @ 397a88 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #144] @ 397a8c │ │ │ │ ldr r1, [pc, #144] @ 397a90 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr ip, [pc, #112] @ 397a94 │ │ │ │ ldr r2, [pc, #112] @ 397a98 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 75034c │ │ │ │ + bl 7503f4 │ │ │ │ ldr r3, [pc, #76] @ 397a9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r8, r9, ip, lsl #18 │ │ │ │ - rsbeq pc, r3, r0, ror sp @ │ │ │ │ - rsbeq sp, sp, ip, ror r2 │ │ │ │ - rsbeq pc, r3, r0, ror sp @ │ │ │ │ - rsbeq pc, r3, r8, lsl #27 │ │ │ │ - strdeq pc, [r5], #-4 @ │ │ │ │ - rsbeq pc, r5, r8, lsl #2 │ │ │ │ + rsbseq r8, r9, ip, lsr #19 │ │ │ │ + rsbeq pc, r3, r0, lsl lr @ │ │ │ │ + rsbeq sp, sp, ip, lsl r3 │ │ │ │ + rsbeq pc, r3, r0, lsl lr @ │ │ │ │ + rsbeq pc, r3, r8, lsr #28 │ │ │ │ + @ instruction: 0x0065f194 │ │ │ │ + rsbeq pc, r5, r8, lsr #3 │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ @ instruction: 0xfffff76c │ │ │ │ addeq r2, r3, r4, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -343689,51 +343689,51 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r0, [r0, #1016] @ 0x3f8 │ │ │ │ adds r0, r0, #1 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq r8, [r9], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq pc, r5, ip, lsr #32 │ │ │ │ - rsbeq pc, r5, r4, asr #32 │ │ │ │ + @ instruction: 0x00798894 │ │ │ │ + rsbeq pc, r5, ip, asr #1 │ │ │ │ + rsbeq pc, r5, r4, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 397b60 │ │ │ │ ldr r2, [pc, #56] @ 397b64 │ │ │ │ ldr r1, [pc, #56] @ 397b68 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 7503d0 │ │ │ │ - rsbseq r8, r9, r4, lsl #15 │ │ │ │ - strheq lr, [r5], #-252 @ 0xffffff04 @ │ │ │ │ - ldrdeq lr, [r5], #-244 @ 0xffffff0c @ │ │ │ │ + b 750478 │ │ │ │ + rsbseq r8, r9, r4, lsr #16 │ │ │ │ + rsbeq pc, r5, ip, asr r0 @ │ │ │ │ + rsbeq pc, r5, r4, ror r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #196] @ 397c48 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #192] @ 397c4c │ │ │ │ @@ -343742,15 +343742,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ cmp r4, #2 │ │ │ │ streq r4, [r5, #1040] @ 0x410 │ │ │ │ ldr r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr r1, [r0, #1008] @ 0x3f0 │ │ │ │ cmn r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ beq 397bdc │ │ │ │ @@ -343781,32 +343781,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r8, r9, r4, lsr #14 │ │ │ │ - rsbeq lr, r5, r4, asr pc │ │ │ │ - rsbeq lr, r5, r8, ror pc │ │ │ │ + rsbseq r8, r9, r4, asr #15 │ │ │ │ + strdeq lr, [r5], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq pc, r5, r8, lsl r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #108] @ 397cd8 │ │ │ │ ldr r2, [pc, #108] @ 397cdc │ │ │ │ ldr r1, [pc, #108] @ 397ce0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, #0 │ │ │ │ mvn r2, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r3, r0, #1008 @ 0x3f0 │ │ │ │ str r2, [r0, #1024] @ 0x400 │ │ │ │ strd r4, [r3] │ │ │ │ add r0, r0, #1024 @ 0x400 │ │ │ │ @@ -343817,17 +343817,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r8, r9, r0, asr #12 │ │ │ │ - rsbeq lr, r5, r8, ror lr │ │ │ │ - @ instruction: 0x0065ee90 │ │ │ │ + rsbseq r8, r9, r0, ror #13 │ │ │ │ + rsbeq lr, r5, r8, lsl pc │ │ │ │ + rsbeq lr, r5, r0, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ 397d64 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -343835,36 +343835,36 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #88] @ 397d68 │ │ │ │ ldr r1, [pc, #88] @ 397d6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #68] @ 397d70 │ │ │ │ ldr r1, [pc, #68] @ 397d74 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r1, r5, #1024 @ 0x400 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 324380 │ │ │ │ - ldrheq r8, [r9], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq lr, r5, r4, ror #27 │ │ │ │ - strdeq lr, [r5], #-216 @ 0xffffff28 @ │ │ │ │ - strdeq pc, [r3], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq ip, sp, r8, lsl #30 │ │ │ │ + rsbseq r8, r9, r4, asr r6 │ │ │ │ + rsbeq lr, r5, r4, lsl #29 │ │ │ │ + @ instruction: 0x0065ee98 │ │ │ │ + @ instruction: 0x0063fa98 │ │ │ │ + rsbeq ip, sp, r8, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #588] @ 397fdc │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -343879,15 +343879,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r7, [pc, #532] @ 397ff0 │ │ │ │ ldr r3, [pc, #532] @ 397ff4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -343933,22 +343933,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 398008 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #2 │ │ │ │ str r1, [r6, #1040] @ 0x410 │ │ │ │ str r2, [r6, #1032] @ 0x408 │ │ │ │ @@ -343988,67 +343988,67 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 398010 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 397e18 │ │ │ │ ldr r0, [pc, #96] @ 398014 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 397e18 │ │ │ │ ldr r0, [pc, #80] @ 398018 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r5] │ │ │ │ b 397ecc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r8, r9, r0, lsr #10 │ │ │ │ + rsbseq r8, r9, r0, asr #11 │ │ │ │ addseq r2, r1, r8, ror sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq lr, r5, ip, lsr sp │ │ │ │ - rsbeq lr, r5, r4, asr sp │ │ │ │ + ldrdeq lr, [r5], #-220 @ 0xffffff24 @ │ │ │ │ + strdeq lr, [r5], #-212 @ 0xffffff2c @ │ │ │ │ addseq r2, r1, r0, asr #26 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x00912cfc │ │ │ │ ldrdeq r5, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r5, r4, asr #32 │ │ │ │ + rsbeq pc, r5, r4, ror #1 │ │ │ │ andeq r4, r0, r0, ror #1 │ │ │ │ - rsbeq lr, r5, r0, lsr #31 │ │ │ │ - strheq lr, [r5], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq lr, r5, r0, ror #30 │ │ │ │ + rsbeq pc, r5, r0, asr #32 │ │ │ │ + rsbeq pc, r5, ip, asr r0 @ │ │ │ │ + rsbeq pc, r5, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #180] @ 3980e8 │ │ │ │ ldr r2, [pc, #180] @ 3980ec │ │ │ │ ldr r1, [pc, #180] @ 3980f0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr r1, [r0, #1008] @ 0x3f0 │ │ │ │ cmn r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ beq 39807c │ │ │ │ sub r3, r3, r1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ @@ -344077,17 +344077,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r8, r9, r8, ror r2 │ │ │ │ - rsbeq lr, r5, r8, lsr #21 │ │ │ │ - rsbeq lr, r5, ip, asr #21 │ │ │ │ + rsbseq r8, r9, r8, lsl r3 │ │ │ │ + rsbeq lr, r5, r8, asr #22 │ │ │ │ + rsbeq lr, r5, ip, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #660] @ 3983a0 │ │ │ │ ldr lr, [pc, #660] @ 3983a4 │ │ │ │ ldr ip, [pc, #660] @ 3983a8 │ │ │ │ @@ -344103,15 +344103,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r7, [pc, #600] @ 3983b4 │ │ │ │ ldr r3, [pc, #600] @ 3983b8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -344146,15 +344146,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ addne r3, r1, #1 │ │ │ │ moveq r3, #0 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ str r3, [r4, #1012] @ 0x3f4 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #1048] @ 0x418 │ │ │ │ ldr r2, [pc, #432] @ 3983c0 │ │ │ │ ldr r3, [pc, #404] @ 3983a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -344192,15 +344192,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 398308 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ cmp r1, #0 │ │ │ │ ble 398208 │ │ │ │ ldr r1, [r4, #1012] @ 0x3f4 │ │ │ │ add r2, r2, #1 │ │ │ │ add r0, r4, r1 │ │ │ │ strb r3, [r0, #752] @ 0x2f0 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ @@ -344236,45 +344236,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3983d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 398174 │ │ │ │ ldr r0, [pc, #76] @ 3983dc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 398174 │ │ │ │ - rsbseq r8, r9, r0, lsr #3 │ │ │ │ + rsbseq r8, r9, r0, asr #4 │ │ │ │ addseq r2, r1, r4, lsl #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strheq lr, [r5], #-156 @ 0xffffff64 @ │ │ │ │ - ldrdeq lr, [r5], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq lr, r5, ip, asr sl │ │ │ │ + rsbeq lr, r5, r4, ror sl │ │ │ │ addseq r2, r1, r0, asr #19 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r8, r9, r8, lsl #2 │ │ │ │ + rsbseq r8, r9, r8, lsr #3 │ │ │ │ addseq r2, r1, ip, lsl #18 │ │ │ │ umullseq r2, r1, r4, r8 │ │ │ │ addseq r2, r1, ip, lsr r8 │ │ │ │ andeq r3, r0, ip, asr #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r5, r8, lsl ip │ │ │ │ - rsbeq lr, r5, r0, lsr ip │ │ │ │ + strheq lr, [r5], #-200 @ 0xffffff38 @ │ │ │ │ + ldrdeq lr, [r5], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r3, [r0, #1032] @ 0x408 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2984] @ 398fa8 │ │ │ │ @@ -344410,15 +344410,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 398558 │ │ │ │ ldr r0, [pc, #2512] @ 398fe0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ cmp r5, #120 @ 0x78 │ │ │ │ beq 3988f8 │ │ │ │ cmp r5, #94 @ 0x5e │ │ │ │ beq 3987ec │ │ │ │ sub r3, r5, #148 @ 0x94 │ │ │ │ cmp r3, #1 │ │ │ │ bls 398a04 │ │ │ │ @@ -344575,28 +344575,28 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1832] @ 39900c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb fp, [r9, #4] │ │ │ │ ldr r7, [r4, #1052] @ 0x41c │ │ │ │ ldr sl, [r4, #1040] @ 0x410 │ │ │ │ b 3984d0 │ │ │ │ tst r3, #9 │ │ │ │ ldrb r3, [r9, #4] │ │ │ │ beq 398a14 │ │ │ │ @@ -344835,15 +344835,15 @@ │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb fp, [r9, #4] │ │ │ │ ldr r7, [r4, #1052] @ 0x41c │ │ │ │ ldr sl, [r4, #1040] @ 0x410 │ │ │ │ b 3984d0 │ │ │ │ mov r1, #240 @ 0xf0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3980f4 │ │ │ │ @@ -345025,59 +345025,59 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #432 @ 0x1b0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r2, r1, r8, lsl r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, r1, r8, lsl #14 │ │ │ │ addseq r2, r1, ip, ror #13 │ │ │ │ - rsbseq r7, r9, ip, lsl #28 │ │ │ │ + rsbseq r7, r9, ip, lsr #29 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r5, r0, r4, lsr #32 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ addseq r2, r1, r4, ror #11 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r2, r1, r4, lsr #11 │ │ │ │ - rsbeq lr, r5, ip, lsl fp │ │ │ │ + strheq lr, [r5], #-188 @ 0xffffff44 @ │ │ │ │ andeq r5, r0, ip, lsl #1 │ │ │ │ addseq r2, r1, r0, lsr r5 │ │ │ │ - rsbeq lr, r5, r8, lsr #21 │ │ │ │ + rsbeq lr, r5, r8, asr #22 │ │ │ │ andeq r4, r0, r8, asr r6 │ │ │ │ andeq r1, r0, r0, asr r9 │ │ │ │ umullseq r2, r1, r8, r4 │ │ │ │ addseq r2, r1, r8, lsr #8 │ │ │ │ andeq r1, r0, ip, asr r5 │ │ │ │ addseq r2, r1, r4, asr #7 │ │ │ │ addseq r2, r1, r4, asr r3 │ │ │ │ @ instruction: 0x009122f0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r5, r8, lsl r7 │ │ │ │ + strheq lr, [r5], #-120 @ 0xffffff88 @ │ │ │ │ @ instruction: 0x009121d8 │ │ │ │ addseq r2, r1, r0, lsl #3 │ │ │ │ addseq r2, r1, r0, asr #2 │ │ │ │ - strheq lr, [r5], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq lr, r5, r8, asr r7 │ │ │ │ addseq r2, r1, r4, lsr #1 │ │ │ │ addseq r2, r1, r8, lsr r0 │ │ │ │ addseq r1, r1, r4, asr #31 │ │ │ │ addseq r1, r1, r4, lsl #31 │ │ │ │ addseq r1, r1, ip, lsr pc │ │ │ │ @ instruction: 0x00911ef4 │ │ │ │ addseq r1, r1, r0, lsr #29 │ │ │ │ - strheq lr, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq lr, r5, r0, asr r4 │ │ │ │ addseq r1, r1, ip, lsl #28 │ │ │ │ @ instruction: 0x00911db4 │ │ │ │ addseq r1, r1, r8, asr sp │ │ │ │ @ instruction: 0x00911cd8 │ │ │ │ umullseq r1, r1, ip, ip @ │ │ │ │ addseq r1, r1, r4, asr ip │ │ │ │ addseq r1, r1, r8, lsl ip │ │ │ │ @ instruction: 0x00911bbc │ │ │ │ - rsbseq r7, r9, r0, lsr #6 │ │ │ │ - rsbeq lr, r5, r0, asr r0 │ │ │ │ - rsbeq pc, r4, ip, ror pc @ │ │ │ │ + rsbseq r7, r9, r0, asr #7 │ │ │ │ + strdeq lr, [r5], #-0 @ │ │ │ │ + rsbeq r0, r5, ip, lsl r0 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #872] @ 3993f0 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -345093,15 +345093,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r4, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r3, [r4, #1036] @ 0x40c │ │ │ │ ldr r8, [pc, #812] @ 399404 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #3 │ │ │ │ movne r3, #4 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r0, #1020] @ 0x3fc │ │ │ │ @@ -345192,15 +345192,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r5, [r1, #752] @ 0x2f0 │ │ │ │ str r3, [r0, #1020] @ 0x3fc │ │ │ │ str r2, [r0, #1012] @ 0x3f4 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldr r3, [pc, #428] @ 39940c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 399344 │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ ldr r3, [r4, #1044] @ 0x414 │ │ │ │ @@ -345274,48 +345274,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 39941c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 39926c │ │ │ │ ldr r0, [pc, #80] @ 399420 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 39926c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, r9, r8, lsr #4 │ │ │ │ + rsbseq r7, r9, r8, asr #5 │ │ │ │ addseq r1, r1, r0, lsl #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sp, r5, r8, asr #20 │ │ │ │ - rsbeq sp, r5, r0, ror #20 │ │ │ │ + rsbeq sp, r5, r8, ror #21 │ │ │ │ + rsbeq sp, r5, r0, lsl #22 │ │ │ │ addseq r1, r1, ip, lsr sl │ │ │ │ addseq r1, r1, ip, lsl sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, ip, lsr lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r5, ip, lsl sp │ │ │ │ - rsbeq sp, r5, r8, asr #26 │ │ │ │ + strheq sp, [r5], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq sp, r5, r8, ror #27 │ │ │ │ ldrb r3, [r0, #1032] @ 0x408 │ │ │ │ tst r3, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -345421,15 +345421,15 @@ │ │ │ │ moveq ip, #0 │ │ │ │ strb r1, [lr, #752] @ 0x2f0 │ │ │ │ str ip, [r3, #1012] @ 0x3f4 │ │ │ │ str r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ mov r1, #1 │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ │ │ │ │ 003995d4 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ rsb ip, r0, #16 │ │ │ │ cmp ip, #1 │ │ │ │ mov ip, #0 │ │ │ │ @@ -345450,15 +345450,15 @@ │ │ │ │ strb r2, [r1, #752] @ 0x2f0 │ │ │ │ add r2, r0, #2 │ │ │ │ str ip, [r3, #1012] @ 0x3f4 │ │ │ │ str r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ mov r1, #1 │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ │ │ │ │ 00399640 : │ │ │ │ push {r4, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ rsb lr, r0, #16 │ │ │ │ cmp lr, #2 │ │ │ │ @@ -345486,15 +345486,15 @@ │ │ │ │ strb r3, [r2, #752] @ 0x2f0 │ │ │ │ add r3, r0, #3 │ │ │ │ str lr, [ip, #1012] @ 0x3f4 │ │ │ │ str r3, [ip, #1020] @ 0x3fc │ │ │ │ ldr r0, [ip, #1028] @ 0x404 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ │ │ │ │ 003996c8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ ldr r4, [sp, #12] │ │ │ │ rsb lr, r0, #16 │ │ │ │ @@ -345520,15 +345520,15 @@ │ │ │ │ strb r4, [ip, #752] @ 0x2f0 │ │ │ │ add r3, r0, #4 │ │ │ │ str lr, [ip, #1012] @ 0x3f4 │ │ │ │ str r3, [ip, #1020] @ 0x3fc │ │ │ │ ldr r0, [ip, #1028] @ 0x404 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ mov lr, #2 │ │ │ │ strb r3, [ip, #752] @ 0x2f0 │ │ │ │ strb r4, [ip, #753] @ 0x2f1 │ │ │ │ b 39972c │ │ │ │ mov lr, #3 │ │ │ │ strb r2, [ip, #752] @ 0x2f0 │ │ │ │ strb r3, [ip, #753] @ 0x2f1 │ │ │ │ @@ -345596,21 +345596,21 @@ │ │ │ │ sub r2, r2, #1 │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #1016] @ 0x3f8 │ │ │ │ str r1, [r4, #1008] @ 0x3f0 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldr r3, [r4, #1020] @ 0x3fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3997f4 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ b 3997f4 │ │ │ │ ldr r3, [pc, #160] @ 399934 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3997d4 │ │ │ │ ldr r3, [pc, #144] @ 399938 │ │ │ │ @@ -345626,39 +345626,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 399940 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3997d4 │ │ │ │ ldr r0, [pc, #52] @ 399944 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3997d4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r1, r1, r0, lsl #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, r1, r0, ror #6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r1, r1, r0, lsr #6 │ │ │ │ andeq r2, r0, ip, lsl #28 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r5, r0, asr r8 │ │ │ │ - rsbeq sp, r5, ip, asr r8 │ │ │ │ + strdeq sp, [r5], #-128 @ 0xffffff80 @ │ │ │ │ + strdeq sp, [r5], #-140 @ 0xffffff74 @ │ │ │ │ │ │ │ │ 00399948 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #2052] @ 39a164 │ │ │ │ @@ -345676,15 +345676,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r7, [pc, #1992] @ 39a178 │ │ │ │ ldr r3, [pc, #1992] @ 39a17c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -345741,15 +345741,15 @@ │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ addne r3, r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ add r2, r2, #1 │ │ │ │ mov r1, #1 │ │ │ │ str r3, [r4, #1016] @ 0x3f8 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ mvn r3, #0 │ │ │ │ ldr r2, [pc, #1744] @ 39a188 │ │ │ │ str r3, [r4, #1024] @ 0x400 │ │ │ │ ldr r3, [pc, #1708] @ 39a16c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -345815,23 +345815,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1452] @ 39a19c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3999c8 │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #1 │ │ │ │ b 399a70 │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #5 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -345856,15 +345856,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 399cd4 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #1 │ │ │ │ sub r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ add r2, r4, r3 │ │ │ │ str r3, [r4, #1008] @ 0x3f0 │ │ │ │ strb r1, [r2, #752] @ 0x2f0 │ │ │ │ @@ -345903,23 +345903,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1116] @ 39a1ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 399b04 │ │ │ │ mov r0, r6 │ │ │ │ bl 397d78 │ │ │ │ ldr r2, [pc, #1096] @ 39a1b0 │ │ │ │ ldr r3, [pc, #1024] @ 39a16c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -346153,63 +346153,63 @@ │ │ │ │ mov r3, #0 │ │ │ │ beq 399c64 │ │ │ │ b 399cd4 │ │ │ │ ldr r0, [pc, #196] @ 39a1d4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3999c8 │ │ │ │ mvn r2, #84 @ 0x54 │ │ │ │ mov r3, #2 │ │ │ │ strb r2, [r4, #752] @ 0x2f0 │ │ │ │ strb r0, [r4, #753] @ 0x2f1 │ │ │ │ b 399ed4 │ │ │ │ ldr r0, [pc, #156] @ 39a1d8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 399b04 │ │ │ │ cmp r3, #253 @ 0xfd │ │ │ │ add r2, r4, r2 │ │ │ │ addne r3, r3, #3 │ │ │ │ moveq r3, #0 │ │ │ │ strb r0, [r2, #752] @ 0x2f0 │ │ │ │ b 399ed4 │ │ │ │ - rsbseq r6, r9, ip, asr #18 │ │ │ │ + rsbseq r6, r9, ip, ror #19 │ │ │ │ @ instruction: 0x009111b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sp, r5, r8, ror #2 │ │ │ │ - rsbeq sp, r5, r0, lsl #3 │ │ │ │ + rsbeq sp, r5, r8, lsl #4 │ │ │ │ + rsbeq sp, r5, r0, lsr #4 │ │ │ │ addseq r1, r1, ip, ror #2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r6, r9, r0, asr #16 │ │ │ │ - rsbseq r6, r9, r0, lsr #16 │ │ │ │ + rsbseq r6, r9, r0, ror #17 │ │ │ │ + rsbseq r6, r9, r0, asr #17 │ │ │ │ addseq r1, r1, r0, rrx │ │ │ │ - rsbseq r6, r9, r0, asr r7 │ │ │ │ + ldrsheq r6, [r9], #-112 @ 0xffffff90 @ │ │ │ │ andeq r3, r0, r0, asr #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0065d594 │ │ │ │ + rsbeq sp, r5, r4, lsr r6 │ │ │ │ @ instruction: 0x00910ed4 │ │ │ │ addseq r0, r1, r4, ror #28 │ │ │ │ andeq r4, r0, r0, ror #1 │ │ │ │ - strdeq sp, [r5], #-20 @ 0xffffffec @ │ │ │ │ + @ instruction: 0x0065d294 │ │ │ │ @ instruction: 0x00910db4 │ │ │ │ addseq r0, r1, r4, lsr sp │ │ │ │ addseq r0, r1, ip, asr #25 │ │ │ │ addseq r0, r1, ip, lsr ip │ │ │ │ @ instruction: 0x00910bd4 │ │ │ │ addseq r0, r1, r4, ror fp │ │ │ │ addseq r0, r1, r4, lsl #22 │ │ │ │ umullseq r0, r1, r4, sl │ │ │ │ addseq r0, r1, r4, lsr sl │ │ │ │ - @ instruction: 0x0065d09c │ │ │ │ - rsbeq ip, r5, r0, lsr lr │ │ │ │ + rsbeq sp, r5, ip, lsr r1 │ │ │ │ + ldrdeq ip, [r5], #-224 @ 0xffffff20 @ │ │ │ │ │ │ │ │ 0039a1dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #280] @ 39a30c │ │ │ │ @@ -346264,40 +346264,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 39a32c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 39a230 │ │ │ │ ldr r0, [pc, #56] @ 39a330 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 39a230 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r0, r1, r8, lsr #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r0, r1, r8, lsl #18 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r0, r1, r4, ror #17 │ │ │ │ @ instruction: 0x000022bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r5, r8, ror #29 │ │ │ │ - rsbeq ip, r5, ip, lsl #30 │ │ │ │ + rsbeq ip, r5, r8, lsl #31 │ │ │ │ + rsbeq ip, r5, ip, lsr #31 │ │ │ │ │ │ │ │ 0039a334 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #308] @ 39a480 │ │ │ │ @@ -346325,15 +346325,15 @@ │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [r4, #1040] @ 0x410 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #216] @ 39a49c │ │ │ │ ldr r3, [pc, #188] @ 39a484 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -346360,42 +346360,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 39a4ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 39a384 │ │ │ │ ldr r0, [pc, #64] @ 39a4b0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 39a384 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009107d0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009107b0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r5, r9, ip, lsl pc │ │ │ │ - rsbeq sp, r3, r8, lsl #7 │ │ │ │ - @ instruction: 0x006da890 │ │ │ │ + ldrheq r5, [r9], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq sp, r3, r8, lsr #8 │ │ │ │ + rsbeq sl, sp, r0, lsr r9 │ │ │ │ addseq r0, r1, r8, asr r7 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq ip, [r5], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq ip, r5, r8, ror #27 │ │ │ │ + rsbeq ip, r5, r4, ror lr │ │ │ │ + rsbeq ip, r5, r8, lsl #29 │ │ │ │ │ │ │ │ 0039a4b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #2368] @ 39ae0c │ │ │ │ @@ -346413,15 +346413,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r7, [pc, #2308] @ 39ae20 │ │ │ │ ldr r3, [pc, #2308] @ 39ae24 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -346479,15 +346479,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 39a7f8 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ strb r6, [r5, #1033] @ 0x409 │ │ │ │ ldr r3, [r4, #1020] @ 0x3fc │ │ │ │ rsb r2, r3, #16 │ │ │ │ cmp r2, #0 │ │ │ │ ble 39a664 │ │ │ │ ldr r2, [r4, #1012] @ 0x3f4 │ │ │ │ mvn r0, #5 │ │ │ │ @@ -346497,15 +346497,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ str r2, [r4, #1012] @ 0x3f4 │ │ │ │ str r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #1024] @ 0x400 │ │ │ │ ldr r2, [pc, #1980] @ 39ae30 │ │ │ │ ldr r3, [pc, #1948] @ 39ae14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -346553,22 +346553,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1768] @ 39ae44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 39a534 │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ moveq r3, #3 │ │ │ │ strbeq r3, [r5, #1036] @ 0x40c │ │ │ │ b 39a6dc │ │ │ │ cmp r6, #100 @ 0x64 │ │ │ │ moveq r3, #2 │ │ │ │ @@ -346785,15 +346785,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ str r2, [r4, #1012] @ 0x3f4 │ │ │ │ str r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldr r2, [pc, #888] @ 39ae64 │ │ │ │ ldr r3, [pc, #804] @ 39ae14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -346975,66 +346975,66 @@ │ │ │ │ mov r3, #0 │ │ │ │ beq 39a608 │ │ │ │ b 39a7f8 │ │ │ │ ldr r0, [pc, #176] @ 39ae80 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 39a534 │ │ │ │ mov r2, #3 │ │ │ │ strb ip, [r4, #752] @ 0x2f0 │ │ │ │ strb lr, [r4, #753] @ 0x2f1 │ │ │ │ strb r0, [r4, #754] @ 0x2f2 │ │ │ │ b 39ac64 │ │ │ │ cmp r2, #252 @ 0xfc │ │ │ │ add r1, r4, r1 │ │ │ │ addne r2, r2, #4 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ b 39ac64 │ │ │ │ - rsbseq r5, r9, r0, ror #27 │ │ │ │ + rsbseq r5, r9, r0, lsl #29 │ │ │ │ addseq r0, r1, r4, asr #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq ip, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq ip, r5, r4, lsl r6 │ │ │ │ + @ instruction: 0x0065c69c │ │ │ │ + strheq ip, [r5], #-100 @ 0xffffff9c @ │ │ │ │ addseq r0, r1, r0, lsl #12 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xffffaafa │ │ │ │ addseq r0, r1, r0, asr #10 │ │ │ │ addseq r0, r1, r8, lsr #9 │ │ │ │ - rsbseq r5, r9, r6, asr #23 │ │ │ │ + rsbseq r5, r9, r6, ror #24 │ │ │ │ andeq r2, r0, r0, lsl r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r5, ip, lsl fp │ │ │ │ + strheq ip, [r5], #-188 @ 0xffffff44 @ │ │ │ │ addseq r0, r1, r0, asr #6 │ │ │ │ addseq r0, r1, ip, asr #5 │ │ │ │ addseq r0, r1, r0, ror #4 │ │ │ │ @ instruction: 0x009101f4 │ │ │ │ addseq r0, r1, r4, ror r1 │ │ │ │ addseq r0, r1, r8, lsl #2 │ │ │ │ addseq r0, r1, r0, lsr #1 │ │ │ │ addseq r0, r1, r0, lsr r0 │ │ │ │ @ instruction: 0x0090ffb8 │ │ │ │ addseq pc, r0, ip, asr #30 │ │ │ │ addseq pc, r0, r4, lsr #29 │ │ │ │ addseq pc, r0, r8, lsr lr @ │ │ │ │ @ instruction: 0x0090fddc │ │ │ │ addseq pc, r0, r4, ror sp @ │ │ │ │ - rsbeq ip, r5, r8, asr #9 │ │ │ │ + rsbeq ip, r5, r8, ror #10 │ │ │ │ bx lr │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 39aea8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq lr, r2, r4, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #240] @ 39afb4 │ │ │ │ ldr r2, [pc, #240] @ 39afb8 │ │ │ │ @@ -347042,35 +347042,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #208] @ 39afc0 │ │ │ │ ldr r1, [pc, #208] @ 39afc4 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #188] @ 39afc8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #172] @ 39afcc │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #164] @ 39afd0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [pc, #148] @ 39afd4 │ │ │ │ ldr lr, [pc, #148] @ 39afd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr ip, [pc, #136] @ 39afdc │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -347094,19 +347094,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r5, r9, r0, asr #11 │ │ │ │ - rsbeq ip, r3, r4, asr r8 │ │ │ │ - rsbeq r9, sp, r4, ror #26 │ │ │ │ - rsbeq fp, r4, r4, ror #23 │ │ │ │ - rsbeq fp, r4, r0, lsl #24 │ │ │ │ + rsbseq r5, r9, r0, ror #12 │ │ │ │ + strdeq ip, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r9, sp, r4, lsl #28 │ │ │ │ + rsbeq fp, r4, r4, lsl #25 │ │ │ │ + rsbeq fp, r4, r0, lsr #25 │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ addeq r0, pc, r8, lsl #26 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ addeq lr, r2, r4, ror sp │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @@ -347124,42 +347124,42 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r2, [r4] │ │ │ │ strb r2, [r0, #304] @ 0x130 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r3, #305] @ 0x131 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 6e67f8 │ │ │ │ - rsbseq r5, r9, r0, lsl #9 │ │ │ │ - rsbeq ip, r5, r4, lsr r4 │ │ │ │ - rsbeq ip, r5, r4, asr r4 │ │ │ │ + b 6e68a0 │ │ │ │ + rsbseq r5, r9, r0, lsr #10 │ │ │ │ + ldrdeq ip, [r5], #-68 @ 0xffffffbc @ │ │ │ │ + strdeq ip, [r5], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 39b124 │ │ │ │ ldr r2, [pc, #172] @ 39b128 │ │ │ │ ldr r1, [pc, #172] @ 39b12c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ beq 39b114 │ │ │ │ ldr r4, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r0, #140] @ 0x8c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -347186,17 +347186,17 @@ │ │ │ │ str r2, [r4, #140] @ 0x8c │ │ │ │ str r2, [r4, #136] @ 0x88 │ │ │ │ bl 248b04 │ │ │ │ ldr r0, [r6, #332] @ 0x14c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 248b04 │ │ │ │ - rsbseq r5, r9, r0, lsl r4 │ │ │ │ - rsbeq ip, r5, r8, asr #7 │ │ │ │ - rsbeq ip, r5, r8, ror #7 │ │ │ │ + ldrheq r5, [r9], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq ip, r5, r8, ror #8 │ │ │ │ + rsbeq ip, r5, r8, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 39b1d8 │ │ │ │ ldr r2, [pc, #144] @ 39b1dc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -347204,15 +347204,15 @@ │ │ │ │ ldr r1, [pc, #136] @ 39b1e0 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [r0, #312] @ 0x138 │ │ │ │ ldrb r2, [r0, #304] @ 0x130 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb ip, [r0, #305] @ 0x131 │ │ │ │ bne 39b194 │ │ │ │ b 39b1c0 │ │ │ │ ldr r1, [r1, #136] @ 0x88 │ │ │ │ @@ -347231,44 +347231,44 @@ │ │ │ │ b 24962c │ │ │ │ ldr r2, [r0, #308] @ 0x134 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 24a67c │ │ │ │ - rsbseq r5, r9, r4, asr #6 │ │ │ │ - strdeq ip, [r5], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq ip, r5, r4, lsl r3 │ │ │ │ + rsbseq r5, r9, r4, ror #7 │ │ │ │ + @ instruction: 0x0065c394 │ │ │ │ + strheq ip, [r5], #-52 @ 0xffffffcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #160] @ 39b29c │ │ │ │ ldr r6, [pc, #160] @ 39b2a0 │ │ │ │ ldr r5, [pc, #160] @ 39b2a4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ beq 39b27c │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ ldr r3, [r8, #208] @ 0xd0 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -347280,44 +347280,44 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r5, r9, r8, lsl #5 │ │ │ │ - rsbeq ip, r5, r4, asr #4 │ │ │ │ - rsbeq ip, r5, r0, ror #4 │ │ │ │ + rsbseq r5, r9, r8, lsr #6 │ │ │ │ + rsbeq ip, r5, r4, ror #5 │ │ │ │ + rsbeq ip, r5, r0, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 39b358 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r2, [pc, #136] @ 39b35c │ │ │ │ ldr r1, [pc, #136] @ 39b360 │ │ │ │ add ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #112] @ 39b364 │ │ │ │ ldr r1, [pc, #112] @ 39b368 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r5, #344] @ 0x158 │ │ │ │ ldr r3, [r6, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 39b338 │ │ │ │ @@ -347327,47 +347327,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r5, r9, r8, asr #3 │ │ │ │ - rsbeq ip, r5, r8, ror r1 │ │ │ │ - @ instruction: 0x0065c198 │ │ │ │ - rsbeq fp, r4, r4, ror #15 │ │ │ │ - rsbeq fp, r4, r0, lsl #16 │ │ │ │ + rsbseq r5, r9, r8, ror #4 │ │ │ │ + rsbeq ip, r5, r8, lsl r2 │ │ │ │ + rsbeq ip, r5, r8, lsr r2 │ │ │ │ + rsbeq fp, r4, r4, lsl #17 │ │ │ │ + rsbeq fp, r4, r0, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #172] @ 39b430 │ │ │ │ ldr r6, [pc, #172] @ 39b434 │ │ │ │ ldr r5, [pc, #172] @ 39b438 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ tst r7, #4 │ │ │ │ beq 39b410 │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ bne 39b410 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ @@ -347381,73 +347381,73 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq r5, r9, r0, lsl #2 │ │ │ │ - strheq ip, [r5], #-8 @ │ │ │ │ - ldrdeq ip, [r5], #-4 @ │ │ │ │ + rsbseq r5, r9, r0, lsr #3 │ │ │ │ + rsbeq ip, r5, r8, asr r1 │ │ │ │ + rsbeq ip, r5, r4, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #180] @ 39b508 │ │ │ │ ldr r9, [pc, #180] @ 39b50c │ │ │ │ ldr r6, [pc, #180] @ 39b510 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #132] @ 39b514 │ │ │ │ ldr r1, [pc, #132] @ 39b518 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r8, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 39b4e8 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ - bl 6e6084 │ │ │ │ + bl 6e612c │ │ │ │ ldr r0, [r4, #324] @ 0x144 │ │ │ │ - bl 6e6084 │ │ │ │ + bl 6e612c │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 6e6c08 │ │ │ │ - rsbseq r5, r9, r0, lsr r0 │ │ │ │ - rsbeq fp, r5, ip, ror #31 │ │ │ │ - rsbeq ip, r5, r8 │ │ │ │ - rsbeq fp, r4, r0, asr r6 │ │ │ │ - rsbeq fp, r4, ip, ror #12 │ │ │ │ + b 6e6cb0 │ │ │ │ + ldrsbeq r5, [r9], #-0 @ │ │ │ │ + rsbeq ip, r5, ip, lsl #1 │ │ │ │ + rsbeq ip, r5, r8, lsr #1 │ │ │ │ + strdeq fp, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq fp, r4, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #372] @ 39b6a8 │ │ │ │ ldr r3, [pc, #372] @ 39b6ac │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -347459,56 +347459,56 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, #0 │ │ │ │ add r5, sp, #12 │ │ │ │ mov sl, #8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ str r8, [sp, #12] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r0 │ │ │ │ b 39b604 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9baaf4 │ │ │ │ + bl 9bab9c │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r9, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 39b5ec │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6e4df8 │ │ │ │ + bl 6e4ea0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b04 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 6ea044 │ │ │ │ + bl 6ea0ec │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 39b654 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ @@ -347520,15 +347520,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 24962c │ │ │ │ mov r6, #8 │ │ │ │ b 39b5d4 │ │ │ │ ldr r1, [r7, #324] @ 0x144 │ │ │ │ mov r0, fp │ │ │ │ - bl 6e64c4 │ │ │ │ + bl 6e656c │ │ │ │ ldr r2, [pc, #84] @ 39b6bc │ │ │ │ ldr r3, [pc, #64] @ 39b6ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -347541,17 +347541,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r0, r8, ror #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r4, r9, r0, asr #30 │ │ │ │ - rsbeq fp, r5, ip, ror #29 │ │ │ │ - rsbeq fp, r5, r4, lsr #30 │ │ │ │ + rsbseq r4, r9, r0, ror #31 │ │ │ │ + rsbeq fp, r5, ip, lsl #31 │ │ │ │ + rsbeq fp, r5, r4, asr #31 │ │ │ │ @ instruction: 0x0090f4b4 │ │ │ │ │ │ │ │ 0039b6c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -347598,26 +347598,26 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #12 │ │ │ │ cmp r3, r5 │ │ │ │ bls 39b880 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 6ea044 │ │ │ │ + bl 6ea0ec │ │ │ │ cmp r0, #0 │ │ │ │ bne 39b764 │ │ │ │ subs r5, r5, #1 │ │ │ │ bmi 39b7c4 │ │ │ │ ldr r3, [r4, #332] @ 0x14c │ │ │ │ add r2, r5, r5, lsl #1 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r2, #0 │ │ │ │ - bl 6e40ec │ │ │ │ + bl 6e4194 │ │ │ │ subs r5, r5, #1 │ │ │ │ bcs 39b7a0 │ │ │ │ ldr r3, [pc, #512] @ 39b9cc │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -347645,17 +347645,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [r4, #320] @ 0x140 │ │ │ │ - bl 6e64c4 │ │ │ │ + bl 6e656c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #336] @ 0x150 │ │ │ │ b 39b7e0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #340] @ 0x154 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ lsl r1, r3, #2 │ │ │ │ @@ -347667,19 +347667,19 @@ │ │ │ │ beq 39b820 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, r6 │ │ │ │ mov r8, #8 │ │ │ │ b 39b8d0 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9baa20 │ │ │ │ + bl 9baac8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6e4df8 │ │ │ │ + bl 6e4ea0 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b04 │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r6, r6, #12 │ │ │ │ bls 39b820 │ │ │ │ @@ -347716,51 +347716,51 @@ │ │ │ │ beq 39b984 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 39b9ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 39b7e0 │ │ │ │ ldr r2, [pc, #100] @ 39b9f0 │ │ │ │ ldr r3, [pc, #52] @ 39b9c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 39b9bc │ │ │ │ ldr r0, [pc, #68] @ 39b9f4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r0, ip, lsr r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r0, ip, lsr #8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq pc, r0, r4, lsr r3 @ │ │ │ │ - rsbseq r4, r9, r0, ror #24 │ │ │ │ - rsbeq fp, r4, r8, lsr #5 │ │ │ │ - rsbeq fp, r4, r4, asr #5 │ │ │ │ + rsbseq r4, r9, r0, lsl #26 │ │ │ │ + rsbeq fp, r4, r8, asr #6 │ │ │ │ + rsbeq fp, r4, r4, ror #6 │ │ │ │ @ instruction: 0x000048bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, r5, r0, lsl fp │ │ │ │ + strheq fp, [r5], #-176 @ 0xffffff50 @ │ │ │ │ umullseq pc, r0, r0, r1 @ │ │ │ │ - rsbeq fp, r5, r0, lsl fp │ │ │ │ + strheq fp, [r5], #-176 @ 0xffffff50 @ │ │ │ │ │ │ │ │ 0039b9f8 : │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ bne 39ba24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -347838,16 +347838,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addseq pc, r0, r8, lsr #1 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - ldrsbeq r4, [r9], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq fp, r5, ip, lsl sl │ │ │ │ + rsbseq r4, r9, r0, ror sl │ │ │ │ + strheq fp, [r5], #-172 @ 0xffffff54 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #532] @ 39bd70 │ │ │ │ ldr r3, [pc, #532] @ 39bd74 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -347860,39 +347860,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, sl │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #460] @ 39bd84 │ │ │ │ ldr r1, [pc, #460] @ 39bd88 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r8, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 39bc28 │ │ │ │ add r1, sp, #8 │ │ │ │ @@ -347935,27 +347935,27 @@ │ │ │ │ bne 39bc8c │ │ │ │ add r2, r2, #8 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ str r2, [r4, #308] @ 0x134 │ │ │ │ bhi 39bd4c │ │ │ │ mov r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e6c84 │ │ │ │ + bl 6e6d2c │ │ │ │ ldr r2, [pc, #196] @ 39bd90 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5fd8 │ │ │ │ + bl 6e6080 │ │ │ │ ldr r2, [pc, #180] @ 39bd94 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #320] @ 0x140 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5fd8 │ │ │ │ + bl 6e6080 │ │ │ │ str r0, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #152] @ 39bd98 │ │ │ │ ldr r3, [pc, #112] @ 39bd74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -347967,40 +347967,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ b 39bcf8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 39bd9c │ │ │ │ ldr r1, [pc, #72] @ 39bda0 │ │ │ │ ldr r0, [pc, #72] @ 39bda4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 39bda8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq lr, r0, r0, asr #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r4, r9, r8, lsl r9 │ │ │ │ - rsbeq fp, r5, r4, asr #17 │ │ │ │ - rsbeq fp, r5, r4, ror #17 │ │ │ │ - rsbeq sl, r4, r8, lsr #30 │ │ │ │ - rsbeq sl, r4, r4, asr #30 │ │ │ │ - @ instruction: 0x006fd49c │ │ │ │ + ldrheq r4, [r9], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq fp, r5, r4, ror #18 │ │ │ │ + rsbeq fp, r5, r4, lsl #19 │ │ │ │ + rsbeq sl, r4, r8, asr #31 │ │ │ │ + rsbeq sl, r4, r4, ror #31 │ │ │ │ + rsbeq sp, pc, ip, lsr r5 @ │ │ │ │ @ instruction: 0xfffff1b0 │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ addseq lr, r0, ip, lsl lr │ │ │ │ - rsbseq r4, r9, r4, lsr r7 │ │ │ │ - rsbeq fp, r5, r0, lsr #15 │ │ │ │ - strheq fp, [r5], #-116 @ 0xffffff8c @ │ │ │ │ + ldrsbeq r4, [r9], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq fp, r5, r0, asr #16 │ │ │ │ + rsbeq fp, r5, r4, asr r8 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ │ │ │ │ 0039bdac : │ │ │ │ mov r3, r0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #312]! @ 0x138 │ │ │ │ str r3, [r0, #316] @ 0x13c │ │ │ │ @@ -348079,33 +348079,33 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r0, r0, ror #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sp, pc, r8, ror r2 @ │ │ │ │ + rsbeq sp, pc, r8, lsl r3 @ │ │ │ │ addseq lr, r0, r0, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 39bf3c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq sp, r2, r0, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #916] @ 39c2ec │ │ │ │ mov r6, r2 │ │ │ │ @@ -348122,27 +348122,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #856] @ 39c300 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, sp, #20 │ │ │ │ ldr r8, [pc, #832] @ 39c304 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #812] @ 39c308 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ @@ -348221,15 +348221,15 @@ │ │ │ │ ldr r3, [pc, #532] @ 39c328 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r3, [pc, #504] @ 39c32c │ │ │ │ ldr r2, [pc, #504] @ 39c330 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov ip, r0 │ │ │ │ @@ -348272,15 +348272,15 @@ │ │ │ │ ldr r3, [pc, #328] @ 39c328 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 9759e0 │ │ │ │ + bl 975a88 │ │ │ │ ldr r2, [pc, #320] @ 39c340 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r7, #36 @ 0x24 │ │ │ │ mov ip, r0 │ │ │ │ stm sp, {r6, ip} │ │ │ │ mov r0, r4 │ │ │ │ @@ -348334,40 +348334,40 @@ │ │ │ │ mov r0, r5 │ │ │ │ strh ip, [sp, #20] │ │ │ │ strh r2, [sp, #22] │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 39b6c0 │ │ │ │ b 39c034 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - ldrheq r4, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r4, r9, ip, asr r6 │ │ │ │ @ instruction: 0x0090ebb8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq fp, [r5], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq fp, r5, ip, asr #11 │ │ │ │ - rsbeq fp, r5, r0, asr #9 │ │ │ │ + rsbeq fp, r5, r4, ror r5 │ │ │ │ + rsbeq fp, r5, ip, ror #12 │ │ │ │ + rsbeq fp, r5, r0, ror #10 │ │ │ │ addseq lr, r0, ip, asr fp │ │ │ │ - rsbseq r4, r9, r8, lsr r5 │ │ │ │ - rsbseq r4, r9, r0, lsl r5 │ │ │ │ + ldrsbeq r4, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrheq r4, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ addseq lr, r0, r0, ror #21 │ │ │ │ eoreq r0, pc, r3 │ │ │ │ eorseq r0, r9, r3 │ │ │ │ andeq r2, r0, r0, ror #16 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - ldrsheq r4, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq fp, r5, r8, lsr r4 │ │ │ │ + @ instruction: 0x00794490 │ │ │ │ + ldrdeq fp, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r4, r9, ip, lsr #9 │ │ │ │ rsbseq r4, r9, ip, lsl #8 │ │ │ │ - rsbseq r4, r9, ip, ror #6 │ │ │ │ @ instruction: 0x000043bc │ │ │ │ - rsbeq fp, r5, ip, lsl #7 │ │ │ │ - rsbseq r4, r9, r0, lsl #6 │ │ │ │ + rsbeq fp, r5, ip, lsr #8 │ │ │ │ + rsbseq r4, r9, r0, lsr #7 │ │ │ │ andeq r0, r8, r2 │ │ │ │ - rsbseq r4, r9, r4, lsr #5 │ │ │ │ - rsbseq r4, r9, r0, lsl #5 │ │ │ │ + rsbseq r4, r9, r4, asr #6 │ │ │ │ + rsbseq r4, r9, r0, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 39c41c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -348375,31 +348375,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 39c420 │ │ │ │ ldr r1, [pc, #160] @ 39c424 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #140] @ 39c428 │ │ │ │ ldr r1, [pc, #140] @ 39c42c │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #108] @ 39c430 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r0, [pc, #88] @ 39c434 │ │ │ │ ldr r1, [pc, #88] @ 39c438 │ │ │ │ ldr r2, [pc, #88] @ 39c43c │ │ │ │ ldr r3, [pc, #88] @ 39c440 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -348410,19 +348410,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r4, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq fp, r3, r8, lsr #7 │ │ │ │ - strheq r8, [sp], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq fp, r5, r8, lsr #1 │ │ │ │ - rsbeq fp, r5, r8, asr #1 │ │ │ │ + rsbseq r4, r9, r8, asr r2 │ │ │ │ + rsbeq fp, r3, r8, asr #8 │ │ │ │ + rsbeq r8, sp, r4, asr r9 │ │ │ │ + rsbeq fp, r5, r8, asr #2 │ │ │ │ + rsbeq fp, r5, r8, ror #2 │ │ │ │ addeq pc, lr, r4, lsl #18 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -348434,25 +348434,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #32] @ 39c4a8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c1ac │ │ │ │ - rsbseq r4, r9, r4, asr #1 │ │ │ │ - strheq fp, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r8, sp, ip, asr #15 │ │ │ │ + b 74c254 │ │ │ │ + rsbseq r4, r9, r4, ror #2 │ │ │ │ + rsbeq fp, r3, ip, asr r3 │ │ │ │ + rsbeq r8, sp, ip, ror #16 │ │ │ │ addeq pc, lr, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 39c504 │ │ │ │ ldr r2, [pc, #64] @ 39c508 │ │ │ │ @@ -348460,25 +348460,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #32] @ 39c510 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c1ac │ │ │ │ - rsbseq r4, r9, ip, asr r0 │ │ │ │ - rsbeq fp, r3, r4, asr r2 │ │ │ │ - rsbeq r8, sp, r4, ror #14 │ │ │ │ + b 74c254 │ │ │ │ + ldrsheq r4, [r9], #-12 @ │ │ │ │ + strdeq fp, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r8, sp, r4, lsl #16 │ │ │ │ ldrdeq pc, [lr], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #152] @ 39c5c4 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -348493,15 +348493,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #12 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 39b6c0 │ │ │ │ ldr r2, [pc, #80] @ 39c5d8 │ │ │ │ ldr r3, [pc, #64] @ 39c5cc │ │ │ │ @@ -348516,84 +348516,84 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - ldrsheq r3, [r9], #-248 @ 0xffffff08 @ │ │ │ │ + @ instruction: 0x00794098 │ │ │ │ @ instruction: 0x0090e5dc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sl, r5, r0, lsl #30 │ │ │ │ - rsbeq sl, r5, r0, lsr #30 │ │ │ │ + rsbeq sl, r5, r0, lsr #31 │ │ │ │ + rsbeq sl, r5, r0, asr #31 │ │ │ │ umullseq lr, r0, r4, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 39c624 │ │ │ │ ldr r2, [pc, #48] @ 39c628 │ │ │ │ ldr r1, [pc, #48] @ 39c62c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2a5f54 │ │ │ │ - rsbseq r3, r9, r8, lsr #30 │ │ │ │ - rsbeq sl, r5, r0, asr lr │ │ │ │ - rsbeq sl, r5, r4, asr pc │ │ │ │ + rsbseq r3, r9, r8, asr #31 │ │ │ │ + strdeq sl, [r5], #-224 @ 0xffffff20 @ │ │ │ │ + strdeq sl, [r5], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 39c694 │ │ │ │ ldr r2, [pc, #76] @ 39c698 │ │ │ │ ldr r1, [pc, #76] @ 39c69c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r3, [r4, #344] @ 0x158 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ beq 39c688 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2a5e60 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2a5eec │ │ │ │ - ldrsbeq r3, [r9], #-228 @ 0xffffff1c @ │ │ │ │ - strdeq sl, [r5], #-216 @ 0xffffff28 @ │ │ │ │ - strdeq sl, [r5], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r3, r9, r4, ror pc │ │ │ │ + @ instruction: 0x0065ae98 │ │ │ │ + @ instruction: 0x0065af9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 39c734 │ │ │ │ ldr r2, [pc, #124] @ 39c738 │ │ │ │ ldr r1, [pc, #124] @ 39c73c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a5dc4 │ │ │ │ ldr r1, [r4, #352] @ 0x160 │ │ │ │ cmp r1, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ @@ -348608,17 +348608,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2a5fbc │ │ │ │ - rsbseq r3, r9, r4, ror #28 │ │ │ │ - rsbeq sl, r5, ip, lsl #27 │ │ │ │ - @ instruction: 0x0065ae90 │ │ │ │ + rsbseq r3, r9, r4, lsl #30 │ │ │ │ + rsbeq sl, r5, ip, lsr #28 │ │ │ │ + rsbeq sl, r5, r0, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #364] @ 39c8c4 │ │ │ │ ldr r2, [pc, #364] @ 39c8c8 │ │ │ │ ldr r3, [pc, #364] @ 39c8cc │ │ │ │ @@ -348633,26 +348633,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #308] @ 39c8d8 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ ldr r7, [pc, #288] @ 39c8dc │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #272] @ 39c8e0 │ │ │ │ ldr r1, [pc, #272] @ 39c8e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, sp, #12 │ │ │ │ @@ -348708,20 +348708,20 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r3, r9, r0, asr #27 │ │ │ │ + rsbseq r3, r9, r0, ror #28 │ │ │ │ @ instruction: 0x0090e3bc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq sl, [r5], #-200 @ 0xffffff38 @ │ │ │ │ - ldrdeq sl, [r5], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq sl, r5, ip, asr #25 │ │ │ │ + rsbeq sl, r5, r8, ror sp │ │ │ │ + rsbeq sl, r5, r0, ror lr │ │ │ │ + rsbeq sl, r5, ip, ror #26 │ │ │ │ addseq lr, r0, r4, ror #6 │ │ │ │ addeq sp, r2, ip, asr #10 │ │ │ │ addseq lr, r1, r8, asr #9 │ │ │ │ andeq r2, r0, r0, ror #16 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ umullseq lr, r0, r8, r2 │ │ │ │ @@ -348735,15 +348735,15 @@ │ │ │ │ ldr r1, [pc, #200] @ 39c9e4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrh r1, [r4] │ │ │ │ ldr r6, [pc, #168] @ 39c9e8 │ │ │ │ cmp r1, #17 │ │ │ │ add r6, pc, r6 │ │ │ │ bne 39c998 │ │ │ │ ldrh r2, [r4, #2] │ │ │ │ mov r3, r0 │ │ │ │ @@ -348778,20 +348778,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r3, r9, r8, lsl #24 │ │ │ │ - rsbeq sl, r5, ip, lsr #22 │ │ │ │ - rsbeq sl, r5, r8, lsr ip │ │ │ │ + rsbseq r3, r9, r8, lsr #25 │ │ │ │ + rsbeq sl, r5, ip, asr #23 │ │ │ │ + ldrdeq sl, [r5], #-200 @ 0xffffff38 @ │ │ │ │ @ instruction: 0x0090e1dc │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq sl, r5, r8, lsl #24 │ │ │ │ + rsbeq sl, r5, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #376] @ 39cb84 │ │ │ │ ldr r1, [pc, #376] @ 39cb88 │ │ │ │ ldr r2, [pc, #376] @ 39cb8c │ │ │ │ @@ -348806,24 +348806,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #320] @ 39cb98 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #288] @ 39cb9c │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -348884,23 +348884,23 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #60] @ 39cbb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1216 @ 0x4c0 │ │ │ │ add r1, r1, #8 │ │ │ │ b 39caa0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r3, r9, ip, lsl #22 │ │ │ │ + rsbseq r3, r9, ip, lsr #23 │ │ │ │ addseq lr, r0, r8, lsl #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sl, r5, r4, lsr #20 │ │ │ │ - rsbeq sl, r5, r8, lsl fp │ │ │ │ - rsbeq sl, r5, r0, lsl sl │ │ │ │ + rsbeq sl, r5, r4, asr #21 │ │ │ │ + strheq sl, [r5], #-184 @ 0xffffff48 @ │ │ │ │ + strheq sl, [r5], #-160 @ 0xffffff60 @ │ │ │ │ addeq sp, r2, r0, lsr #5 │ │ │ │ addseq lr, r1, ip, lsl #4 │ │ │ │ - rsbseq r3, r9, r4, ror sl │ │ │ │ + rsbseq r3, r9, r4, lsl fp │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ addseq sp, r0, ip, ror #31 │ │ │ │ addseq lr, r1, r4, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -348918,24 +348918,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #320] @ 39cd58 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #288] @ 39cd5c │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -348996,23 +348996,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #56] @ 39cd70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2720 @ 0xaa0 │ │ │ │ b 39cc64 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r3, r9, ip, asr #18 │ │ │ │ + rsbseq r3, r9, ip, ror #19 │ │ │ │ addseq sp, r0, r8, asr #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sl, r5, r4, ror #16 │ │ │ │ - rsbeq sl, r5, r8, asr r9 │ │ │ │ - rsbeq sl, r5, r0, asr r8 │ │ │ │ + rsbeq sl, r5, r4, lsl #18 │ │ │ │ + strdeq sl, [r5], #-152 @ 0xffffff68 @ │ │ │ │ + strdeq sl, [r5], #-128 @ 0xffffff80 @ │ │ │ │ addeq sp, r2, r0, ror #1 │ │ │ │ addseq lr, r1, ip, asr #32 │ │ │ │ - ldrheq r3, [r9], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r3, r9, r0, asr r9 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ addseq sp, r0, r8, lsr #28 │ │ │ │ addseq sp, r1, r0, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -349030,24 +349030,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #156] @ 0x9c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #452] @ 39cf9c │ │ │ │ add r2, r6, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #420] @ 39cfa0 │ │ │ │ ldr r1, [pc, #420] @ 39cfa4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #408] @ 39cfa8 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ @@ -349141,30 +349141,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00793790 │ │ │ │ + rsbseq r3, r9, r0, lsr r8 │ │ │ │ addseq sp, r0, r4, lsl #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sl, r5, r4, lsr #13 │ │ │ │ - @ instruction: 0x0065a798 │ │ │ │ - @ instruction: 0x0065a69c │ │ │ │ + rsbeq sl, r5, r4, asr #14 │ │ │ │ + rsbeq sl, r5, r8, lsr r8 │ │ │ │ + rsbeq sl, r5, ip, lsr r7 │ │ │ │ addeq ip, r2, r0, lsr #30 │ │ │ │ addseq sp, r1, r0, lsr #29 │ │ │ │ eorseq r0, r9, pc, lsr #32 │ │ │ │ eorseq r0, r6, r5, lsr r0 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ andeq r0, r0, r1, lsl r3 │ │ │ │ @ instruction: 0x0090dbd4 │ │ │ │ ldr r0, [pc, #4] @ 39cfc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq ip, r2, r0, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 39d094 │ │ │ │ ldr r2, [pc, #176] @ 39d098 │ │ │ │ @@ -349172,33 +349172,33 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #144] @ 39d0a0 │ │ │ │ ldr r1, [pc, #144] @ 39d0a4 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #112] @ 39d0a8 │ │ │ │ ldr r1, [pc, #112] @ 39d0ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r1, [pc, #88] @ 39d0b0 │ │ │ │ ldr r2, [pc, #88] @ 39d0b4 │ │ │ │ ldr r3, [pc, #88] @ 39d0b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #200] @ 0xc8 │ │ │ │ @@ -349208,19 +349208,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r3, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq sl, r5, ip, asr r4 │ │ │ │ - rsbeq sl, r5, ip, ror r4 │ │ │ │ - rsbeq sl, r3, r4, lsl r7 │ │ │ │ - rsbeq r7, sp, r4, lsr #24 │ │ │ │ + rsbseq r3, r9, r8, ror r6 │ │ │ │ + strdeq sl, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq sl, r5, ip, lsl r5 │ │ │ │ + strheq sl, [r3], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r7, sp, r4, asr #25 │ │ │ │ addeq ip, r2, r8, lsr #28 │ │ │ │ addeq lr, lr, r8, asr #26 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -349232,15 +349232,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #356] @ 0x164 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 39d128 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -349248,22 +349248,22 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9ad2f8 │ │ │ │ + bl 9ad3a0 │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 249578 │ │ │ │ - rsbseq r3, r9, ip, ror #9 │ │ │ │ - rsbeq sl, r5, ip, ror #6 │ │ │ │ - rsbeq sl, r5, r8, ror #10 │ │ │ │ + rsbseq r3, r9, ip, lsl #11 │ │ │ │ + rsbeq sl, r5, ip, lsl #8 │ │ │ │ + rsbeq sl, r5, r8, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #288] @ 39d28c │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -349278,15 +349278,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r5, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ @@ -349334,45 +349334,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 24a3e8 │ │ │ │ b 39d224 │ │ │ │ ldr r0, [pc, #36] @ 39d2a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 24a3e8 │ │ │ │ b 39d224 │ │ │ │ - rsbseq r3, r9, r8, asr r4 │ │ │ │ + ldrsheq r3, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ umullseq sp, r0, ip, r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strheq sl, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ - strheq sl, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq sl, r5, ip, asr r3 │ │ │ │ + rsbeq sl, r5, r8, asr r5 │ │ │ │ @ instruction: 0x0090d8f0 │ │ │ │ - rsbeq sl, r5, ip, lsr #8 │ │ │ │ - rsbeq sl, r5, ip, ror #7 │ │ │ │ + rsbeq sl, r5, ip, asr #9 │ │ │ │ + rsbeq sl, r5, ip, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 39d2fc │ │ │ │ ldr r2, [pc, #56] @ 39d300 │ │ │ │ ldr r1, [pc, #56] @ 39d304 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #24] @ 39d308 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 39bdac │ │ │ │ - ldrsheq r3, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq sl, r5, ip, ror r1 │ │ │ │ - @ instruction: 0x0065a19c │ │ │ │ + @ instruction: 0x0079339c │ │ │ │ + rsbeq sl, r5, ip, lsl r2 │ │ │ │ + rsbeq sl, r5, ip, lsr r2 │ │ │ │ addseq pc, lr, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #236] @ 39d410 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -349388,15 +349388,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r4, sp, #20 │ │ │ │ mov r3, #0 │ │ │ │ add r7, sp, #12 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -349431,19 +349431,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r3, r9, r0, lsr #5 │ │ │ │ + rsbseq r3, r9, r0, asr #6 │ │ │ │ addseq sp, r0, r4, ror #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sl, r5, r4, lsl #2 │ │ │ │ - rsbeq sl, r5, r4, lsr #2 │ │ │ │ + rsbeq sl, r5, r4, lsr #3 │ │ │ │ + rsbeq sl, r5, r4, asr #3 │ │ │ │ addseq sp, r0, ip, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #276] @ 39d558 │ │ │ │ @@ -349508,25 +349508,25 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb ip, [sp, #14] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r7 │ │ │ │ bl 39ba4c │ │ │ │ b 39d4cc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0090d6d4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, r0, r8, asr #12 │ │ │ │ - rsbseq r3, r9, r4, lsr #1 │ │ │ │ - rsbeq r9, r5, r0, lsr #30 │ │ │ │ - rsbeq r9, r5, r0, asr #30 │ │ │ │ + rsbseq r3, r9, r4, asr #2 │ │ │ │ + rsbeq r9, r5, r0, asr #31 │ │ │ │ + rsbeq r9, r5, r0, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r6, [pc, #1256] @ 39da70 │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -349543,26 +349543,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #1192] @ 39da84 │ │ │ │ add ip, r6, #56 @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r9, sp, #68 @ 0x44 │ │ │ │ mov r4, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 24a67c │ │ │ │ ldr r0, [r7, #352] @ 0x160 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ @@ -349646,15 +349646,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #3 │ │ │ │ mov r1, #17 │ │ │ │ bl 39b9f8 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 39d954 │ │ │ │ ldrb r2, [r3, #2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -349723,15 +349723,15 @@ │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r3, [sp, #206] @ 0xce │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r7 │ │ │ │ strb r5, [sp, #205] @ 0xcd │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r8 │ │ │ │ bl 39ba4c │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq 39d940 │ │ │ │ add r5, r5, #1 │ │ │ │ b 39d7dc │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ @@ -349741,15 +349741,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ - bl 997a9c │ │ │ │ + bl 997b44 │ │ │ │ ldr r0, [r7, #356] @ 0x164 │ │ │ │ bl 249578 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r7, #356] @ 0x164 │ │ │ │ ldr r2, [pc, #440] @ 39dabc │ │ │ │ ldr r3, [pc, #368] @ 39da78 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -349773,27 +349773,27 @@ │ │ │ │ cmp r2, r9 │ │ │ │ bgt 39d7b0 │ │ │ │ ldr r1, [pc, #356] @ 39dac0 │ │ │ │ ldr r0, [r7, #356] @ 0x164 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9ad2f8 │ │ │ │ + bl 9ad3a0 │ │ │ │ b 39d8fc │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r3, [r7, #352] @ 0x160 │ │ │ │ ldr r1, [pc, #324] @ 39dac4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #114 @ 0x72 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 997b94 │ │ │ │ + bl 997c3c │ │ │ │ b 39d8fc │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r0, r9 │ │ │ │ bl 24a67c │ │ │ │ mov r2, #3 │ │ │ │ mov r3, #8 │ │ │ │ strb r2, [sp, #68] @ 0x44 │ │ │ │ @@ -349810,97 +349810,97 @@ │ │ │ │ ldr r1, [pc, #228] @ 39dacc │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 39d8fc │ │ │ │ ldr r1, [r7, #352] @ 0x160 │ │ │ │ ldr r2, [pc, #192] @ 39dad0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ 39dad4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 39d8ec │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r3, [pc, #152] @ 39dad8 │ │ │ │ ldr ip, [r7, #352] @ 0x160 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #144] @ 39dadc │ │ │ │ stmib sp, {r3, ip} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #130 @ 0x82 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ - bl 997a9c │ │ │ │ + bl 997b44 │ │ │ │ b 39d8ec │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r3, r9, ip, lsr r0 │ │ │ │ + ldrsbeq r3, [r9], #-12 @ │ │ │ │ addseq sp, r0, r0, lsl #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r9, r5, r0, lsr #29 │ │ │ │ - @ instruction: 0x0065a090 │ │ │ │ - @ instruction: 0x00659e94 │ │ │ │ + rsbeq r9, r5, r0, asr #30 │ │ │ │ + rsbeq sl, r5, r0, lsr r1 │ │ │ │ + rsbeq r9, r5, r4, lsr pc │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ mulmi r4, r0, r5 │ │ │ │ rsbshi r4, pc, r6, lsl #10 │ │ │ │ andhi r4, r8, r2, lsl #10 │ │ │ │ - rsbseq r2, r9, r4, ror lr │ │ │ │ - strdeq r9, [r5], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r9, r5, r4, lsl sp │ │ │ │ - rsbseq r2, r9, r4, lsr #28 │ │ │ │ + rsbseq r2, r9, r4, lsl pc │ │ │ │ + @ instruction: 0x00659d94 │ │ │ │ + strheq r9, [r5], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r2, r9, r4, asr #29 │ │ │ │ andshi r4, r8, r0, lsl #10 │ │ │ │ - rsbeq r9, r5, r0, asr #23 │ │ │ │ - rsbeq r9, r5, ip, ror #23 │ │ │ │ - rsbeq r0, r4, r0, lsr #8 │ │ │ │ - strdeq r9, [r5], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r9, r5, r0, ror #24 │ │ │ │ + rsbeq r9, r5, ip, lsl #25 │ │ │ │ + rsbeq r0, r4, r0, asr #9 │ │ │ │ + @ instruction: 0x00659e94 │ │ │ │ addseq sp, r0, r8, lsl r2 │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ - rsbeq r9, r5, r4, asr #26 │ │ │ │ - rsbeq r9, r5, r0, lsl #26 │ │ │ │ - ldrdeq r9, [r5], #-204 @ 0xffffff34 @ │ │ │ │ - strdeq r0, [r4], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r9, r5, r0, lsr #25 │ │ │ │ - rsbeq r9, r5, r0, asr #25 │ │ │ │ - rsbeq r9, r5, r8, ror ip │ │ │ │ + rsbeq r9, r5, r4, ror #27 │ │ │ │ + rsbeq r9, r5, r0, lsr #27 │ │ │ │ + rsbeq r9, r5, ip, ror sp │ │ │ │ + @ instruction: 0x00640394 │ │ │ │ + rsbeq r9, r5, r0, asr #26 │ │ │ │ + rsbeq r9, r5, r0, ror #26 │ │ │ │ + rsbeq r9, r5, r8, lsl sp │ │ │ │ ldr r0, [pc, #4] @ 39daec │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq ip, r2, r4, ror #7 │ │ │ │ ldr r0, [pc, #4] @ 39dafc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq ip, r2, r8, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 39db84 │ │ │ │ ldr r2, [pc, #108] @ 39db88 │ │ │ │ ldr r1, [pc, #108] @ 39db8c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #80] @ 39db90 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r2, [pc, #68] @ 39db94 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -349908,17 +349908,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r2, r9, r8, lsl #22 │ │ │ │ - rsbeq r9, r3, r4, lsl #24 │ │ │ │ - rsbeq r7, sp, ip, lsl #2 │ │ │ │ + rsbseq r2, r9, r8, lsr #23 │ │ │ │ + rsbeq r9, r3, r4, lsr #25 │ │ │ │ + rsbeq r7, sp, ip, lsr #3 │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ addeq ip, r2, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #412] @ 39dd4c │ │ │ │ @@ -349999,47 +349999,47 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 39dd6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 39dc10 │ │ │ │ ldr r0, [pc, #64] @ 39dd70 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 39dc10 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq ip, r0, r8, ror #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, r0, ip, lsr #30 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, r0, r4, lsl #30 │ │ │ │ andeq r1, r0, r0, lsr #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r9, r5, ip, lsl sl │ │ │ │ - rsbeq r9, r5, r8, lsr sl │ │ │ │ + strheq r9, [r5], #-172 @ 0xffffff54 @ │ │ │ │ + ldrdeq r9, [r5], #-168 @ 0xffffff58 @ │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ ldm r0, {r0, r1, r2, ip} │ │ │ │ and r2, r2, ip │ │ │ │ orr r2, r2, r0 │ │ │ │ tst r2, r1 │ │ │ │ ldr r0, [r3, #952] @ 0x3b8 │ │ │ │ @@ -350049,16 +350049,16 @@ │ │ │ │ ldr r2, [r3, #936] @ 0x3a8 │ │ │ │ and r1, r1, ip │ │ │ │ ldr r3, [r3, #940] @ 0x3ac │ │ │ │ orr r1, r1, r2 │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 39ddbc │ │ │ │ mov r1, #1 │ │ │ │ - b 7503d0 │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ + b 750478 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #484] @ 39dfbc │ │ │ │ ldr r1, [pc, #484] @ 39dfc0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -350159,45 +350159,45 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 39dfe4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 39de34 │ │ │ │ ldr r0, [pc, #60] @ 39dfe8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 39de34 │ │ │ │ addseq ip, r0, r4, asr #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, r0, r0, lsr #26 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, r0, r4, asr #25 │ │ │ │ addseq ip, r0, r8, ror #24 │ │ │ │ addseq ip, r0, r4, lsr ip │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r9, [r5], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r9, r5, r0, lsl r8 │ │ │ │ + @ instruction: 0x00659894 │ │ │ │ + strheq r9, [r5], #-128 @ 0xffffff80 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #356] @ 39e168 │ │ │ │ ldr ip, [pc, #356] @ 39e16c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -350268,71 +350268,71 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 39e188 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 39e080 │ │ │ │ ldr r0, [pc, #52] @ 39e18c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 39e080 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq ip, r0, r8, lsl fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, r0, r8, lsr #21 │ │ │ │ umullseq ip, r0, r4, sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r0, lsr r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0065969c │ │ │ │ - rsbeq r9, r5, r4, asr #13 │ │ │ │ + rsbeq r9, r5, ip, lsr r7 │ │ │ │ + rsbeq r9, r5, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 39e1fc │ │ │ │ ldr r2, [pc, #84] @ 39e200 │ │ │ │ ldr r1, [pc, #84] @ 39e204 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #52] @ 39e208 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r0, #932] @ 0x3a4 │ │ │ │ str r3, [r0, #948] @ 0x3b4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r2, r9, ip, ror r4 │ │ │ │ - @ instruction: 0x00659694 │ │ │ │ - strheq r9, [r5], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r2, r9, ip, lsl r5 │ │ │ │ + rsbeq r9, r5, r4, lsr r7 │ │ │ │ + rsbeq r9, r5, r4, asr r7 │ │ │ │ svcne 0x00f00000 @ IMB │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #256] @ 39e324 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -350341,46 +350341,46 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #240] @ 39e328 │ │ │ │ ldr r1, [pc, #240] @ 39e32c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #220] @ 39e330 │ │ │ │ ldr r1, [pc, #220] @ 39e334 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ ldr r8, [pc, #208] @ 39e338 │ │ │ │ ldr r7, [pc, #208] @ 39e33c │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r1, r5, #952 @ 0x3b8 │ │ │ │ mov r2, #1 │ │ │ │ bl 324380 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #112] @ 39e340 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3241d0 │ │ │ │ ldr r2, [pc, #100] @ 39e344 │ │ │ │ ldr r3, [pc, #100] @ 39e348 │ │ │ │ add r4, r5, #752 @ 0x2f0 │ │ │ │ @@ -350390,66 +350390,66 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 338ea4 │ │ │ │ - rsbseq r2, r9, r4, lsl #8 │ │ │ │ - rsbeq r9, r5, r4, lsl r6 │ │ │ │ - rsbeq r9, r5, r0, lsr r6 │ │ │ │ - rsbeq sl, r4, r8, lsr r0 │ │ │ │ - rsbeq sl, r4, ip, asr #32 │ │ │ │ - rsbeq r9, r3, r0, asr #9 │ │ │ │ - ldrdeq r6, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r2, r9, r4, lsr #9 │ │ │ │ + strheq r9, [r5], #-100 @ 0xffffff9c @ │ │ │ │ + ldrdeq r9, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrdeq sl, [r4], #-8 @ │ │ │ │ + rsbeq sl, r4, ip, ror #1 │ │ │ │ + rsbeq r9, r3, r0, ror #10 │ │ │ │ + rsbeq r6, sp, r0, ror sl │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ addeq fp, r2, ip, lsl #24 │ │ │ │ - @ instruction: 0x00659590 │ │ │ │ + rsbeq r9, r5, r0, lsr r6 │ │ │ │ ldr r0, [pc, #4] @ 39e358 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq fp, r2, r8, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #80] @ 39e3d0 │ │ │ │ ldr r2, [pc, #80] @ 39e3d4 │ │ │ │ ldr r1, [pc, #80] @ 39e3d8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 39e3b0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq r2, [r9], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r9, r5, ip, lsr r5 │ │ │ │ - rsbeq r9, r5, ip, asr r5 │ │ │ │ + rsbseq r2, r9, r8, ror r3 │ │ │ │ + ldrdeq r9, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ + strdeq r9, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ 39e4b8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -350457,35 +350457,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 39e4bc │ │ │ │ ldr r1, [pc, #180] @ 39e4c0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #160] @ 39e4c4 │ │ │ │ ldr r1, [pc, #160] @ 39e4c8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #128] @ 39e4cc │ │ │ │ ldr r1, [pc, #128] @ 39e4d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r1, [pc, #96] @ 39e4d4 │ │ │ │ ldr r2, [pc, #96] @ 39e4d8 │ │ │ │ ldr r3, [pc, #96] @ 39e4dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ @@ -350497,56 +350497,56 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r2, r9, r8, ror #4 │ │ │ │ - rsbeq r9, r3, r0, lsr #6 │ │ │ │ - rsbeq r6, sp, ip, lsr #16 │ │ │ │ - rsbeq sp, r4, ip, ror #9 │ │ │ │ - rsbeq sp, r4, r4, asr #9 │ │ │ │ + rsbseq r2, r9, r8, lsl #6 │ │ │ │ + rsbeq r9, r3, r0, asr #7 │ │ │ │ + rsbeq r6, sp, ip, asr #17 │ │ │ │ + rsbeq sp, r4, ip, lsl #11 │ │ │ │ + rsbeq sp, r4, r4, ror #10 │ │ │ │ addeq fp, r2, ip, ror #23 │ │ │ │ addeq sp, lr, r8, ror sl │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #80] @ 39e554 │ │ │ │ ldr r2, [pc, #80] @ 39e558 │ │ │ │ ldr r1, [pc, #80] @ 39e55c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 39e534 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r2, r9, r4, asr r1 │ │ │ │ - strheq r9, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrdeq r9, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrsheq r2, [r9], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r9, r5, r8, asr r4 │ │ │ │ + rsbeq r9, r5, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #168] @ 39e620 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #164] @ 39e624 │ │ │ │ @@ -350554,15 +350554,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ bl 39e4e0 │ │ │ │ ldrb ip, [r4, #116] @ 0x74 │ │ │ │ ldr r2, [r4, #128] @ 0x80 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ str ip, [sp, #24] │ │ │ │ ldrb ip, [r4, #119] @ 0x77 │ │ │ │ @@ -350587,46 +350587,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsbeq r2, [r9], #-12 @ │ │ │ │ - rsbeq r9, r5, r8, lsr r3 │ │ │ │ - rsbeq r9, r5, r8, asr r3 │ │ │ │ - rsbeq r9, r5, r0, lsl r3 │ │ │ │ + rsbseq r2, r9, ip, ror r1 │ │ │ │ + ldrdeq r9, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ + strdeq r9, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ + strheq r9, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 39e694 │ │ │ │ ldr r2, [pc, #76] @ 39e698 │ │ │ │ ldr r1, [pc, #76] @ 39e69c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r0, [r0, #121] @ 0x79 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r2, r9, r0, lsl r0 │ │ │ │ - rsbeq r9, r5, r0, ror r2 │ │ │ │ - @ instruction: 0x00659290 │ │ │ │ + ldrheq r2, [r9], #-0 @ │ │ │ │ + rsbeq r9, r5, r0, lsl r3 │ │ │ │ + rsbeq r9, r5, r0, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 39e728 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -350635,15 +350635,15 @@ │ │ │ │ ldr r2, [pc, #100] @ 39e730 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r0, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, r3 │ │ │ │ beq 39e700 │ │ │ │ ldr r2, [pc, #56] @ 39e734 │ │ │ │ mov r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -350653,17 +350653,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r1, r9, r4, lsr #31 │ │ │ │ - rsbeq r9, r5, r4, lsl r2 │ │ │ │ - strdeq r9, [r5], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r2, r9, r4, asr #32 │ │ │ │ + strheq r9, [r5], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x00659294 │ │ │ │ addseq lr, lr, r4, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 39e7e8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -350672,25 +350672,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 39e7ec │ │ │ │ ldr r1, [pc, #136] @ 39e7f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #116] @ 39e7f4 │ │ │ │ ldr r1, [pc, #116] @ 39e7f8 │ │ │ │ add r5, r5, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrh r2, [r4, #132] @ 0x84 │ │ │ │ add r1, r4, #144 @ 0x90 │ │ │ │ mov r5, r0 │ │ │ │ bl 3a4f78 │ │ │ │ ldr r2, [r4, #136] @ 0x88 │ │ │ │ cmn r2, #1 │ │ │ │ beq 39e7d0 │ │ │ │ @@ -350700,20 +350700,20 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 3a4f78 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74d814 │ │ │ │ - rsbseq r1, r9, ip, lsl #30 │ │ │ │ - rsbeq r9, r5, r4, ror #2 │ │ │ │ - rsbeq r9, r5, r0, lsl #3 │ │ │ │ - rsbeq r5, r4, ip, lsr #30 │ │ │ │ - ldrdeq r5, [r4], #-224 @ 0xffffff20 @ │ │ │ │ + b 74d8bc │ │ │ │ + rsbseq r1, r9, ip, lsr #31 │ │ │ │ + rsbeq r9, r5, r4, lsl #4 │ │ │ │ + rsbeq r9, r5, r0, lsr #4 │ │ │ │ + rsbeq r5, r4, ip, asr #31 │ │ │ │ + rsbeq r5, r4, r0, ror pc │ │ │ │ │ │ │ │ 0039e7fc : │ │ │ │ ldrb r2, [r0, #105] @ 0x69 │ │ │ │ ldrb r1, [r0, #119] @ 0x77 │ │ │ │ mov r3, #0 │ │ │ │ and r2, r2, r1 │ │ │ │ strb r3, [r0, #104] @ 0x68 │ │ │ │ @@ -350746,37 +350746,37 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #212] @ 39e95c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 39e924 │ │ │ │ ldr r1, [pc, #188] @ 39e960 │ │ │ │ mov r2, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ ldr r1, [pc, #176] @ 39e964 │ │ │ │ mov r2, #1232 @ 0x4d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ ldr r1, [pc, #156] @ 39e968 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b9d8 │ │ │ │ + bl 74ba80 │ │ │ │ ldr r1, [pc, #144] @ 39e96c │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b9b0 │ │ │ │ + bl 74ba58 │ │ │ │ ldr r3, [pc, #128] @ 39e970 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 3a5380 │ │ │ │ @@ -350787,33 +350787,33 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #72] @ 39e974 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ ldr r1, [pc, #60] @ 39e978 │ │ │ │ ldr r2, [pc, #60] @ 39e97c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ mov r2, #222 @ 0xde │ │ │ │ b 39e8c4 │ │ │ │ - ldrsheq r1, [r9], #-212 @ 0xffffff2c @ │ │ │ │ - strheq r8, [r3], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r6, sp, r4, asr #7 │ │ │ │ + @ instruction: 0x00791e94 │ │ │ │ + rsbeq r8, r3, r4, asr pc │ │ │ │ + rsbeq r6, sp, r4, ror #8 │ │ │ │ umullseq ip, r0, r8, r2 │ │ │ │ - rsbeq r5, r4, r0, asr #27 │ │ │ │ - @ instruction: 0x0065909c │ │ │ │ - @ instruction: 0x00659090 │ │ │ │ - rsbeq r6, r7, r8, lsl #9 │ │ │ │ + rsbeq r5, r4, r0, ror #28 │ │ │ │ + rsbeq r9, r5, ip, lsr r1 │ │ │ │ + rsbeq r9, r5, r0, lsr r1 │ │ │ │ + rsbeq r6, r7, r8, lsr #10 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbeq r5, r4, r8, lsr sp │ │ │ │ - rsbeq r9, r5, r4, lsl r0 │ │ │ │ + ldrdeq r5, [r4], #-216 @ 0xffffff28 @ │ │ │ │ + strheq r9, [r5], #-4 @ │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 0039e980 : │ │ │ │ ldr r3, [pc, #96] @ 39e9e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r3, r0, lsl #2 │ │ │ │ ldr ip, [r2, #128] @ 0x80 │ │ │ │ @@ -350849,15 +350849,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb r0, [r0, #119] @ 0x77 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 39ea24 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq fp, r2, r0, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ 39eab8 │ │ │ │ ldr r2, [pc, #120] @ 39eabc │ │ │ │ @@ -350865,41 +350865,41 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #88] @ 39eac4 │ │ │ │ ldr r1, [pc, #88] @ 39eac8 │ │ │ │ add r4, r4, #12 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #56] @ 39eacc │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74dfe0 │ │ │ │ + bl 74e088 │ │ │ │ ldr r1, [pc, #40] @ 39ead0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74df50 │ │ │ │ - @ instruction: 0x00791c90 │ │ │ │ - ldrdeq r8, [r5], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r8, r5, r4, ror #31 │ │ │ │ - strheq r8, [r3], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r6, sp, r0, asr #3 │ │ │ │ + b 74dff8 │ │ │ │ + rsbseq r1, r9, r0, lsr sp │ │ │ │ + rsbeq r9, r5, r8, ror r0 │ │ │ │ + rsbeq r9, r5, r4, lsl #1 │ │ │ │ + rsbeq r8, r3, r0, asr sp │ │ │ │ + rsbeq r6, sp, r0, ror #4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldrb r3, [r0, #106] @ 0x6a │ │ │ │ ldrb r4, [r0, #105] @ 0x69 │ │ │ │ bics r4, r4, r3 │ │ │ │ beq 39eba4 │ │ │ │ @@ -350993,15 +350993,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r4, #124] @ 0x7c │ │ │ │ moveq r1, #1 │ │ │ │ bne 39ec90 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ ldr r2, [pc, #248] @ 39ed64 │ │ │ │ ldr r3, [pc, #228] @ 39ed54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -351034,44 +351034,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 39ed74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 39ec2c │ │ │ │ ldr r0, [pc, #64] @ 39ed78 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 39ec2c │ │ │ │ addseq fp, r0, r4, lsr pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, r0, r0, lsl pc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq fp, r0, r8, ror #29 │ │ │ │ @ instruction: 0x0090beb0 │ │ │ │ muleq r0, ip, r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r5, r0, lsr #26 │ │ │ │ - rsbeq r8, r5, r4, asr #26 │ │ │ │ + rsbeq r8, r5, r0, asr #27 │ │ │ │ + rsbeq r8, r5, r4, ror #27 │ │ │ │ ldrb r3, [r0, #114] @ 0x72 │ │ │ │ cmp r3, #0 │ │ │ │ beq 39edc0 │ │ │ │ ldrb r3, [r0, #115] @ 0x73 │ │ │ │ cmp r3, #0 │ │ │ │ bne 39edd4 │ │ │ │ ldrb r3, [r0, #121] @ 0x79 │ │ │ │ @@ -351240,26 +351240,26 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 39f204 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 39ee3c │ │ │ │ ldrb lr, [r4, #107] @ 0x6b │ │ │ │ cmp lr, #0 │ │ │ │ beq 39ee7c │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ and r0, r3, #7 │ │ │ │ asr r1, lr, r0 │ │ │ │ @@ -351341,33 +351341,33 @@ │ │ │ │ beq 39ef5c │ │ │ │ b 39f148 │ │ │ │ ldr r0, [pc, #84] @ 39f218 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 39ee3c │ │ │ │ addseq fp, r0, r0, lsr #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, r0, ip, lsl #26 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq fp, r0, r8, ip │ │ │ │ - rsbseq r1, r9, r0, lsl #16 │ │ │ │ - rsbseq r1, r9, r4, ror #15 │ │ │ │ + rsbseq r1, r9, r0, lsr #17 │ │ │ │ + rsbseq r1, r9, r4, lsl #17 │ │ │ │ addseq fp, r0, r0, ror #23 │ │ │ │ andeq r5, r0, ip, asr r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r5, r0, asr sl │ │ │ │ + strdeq r8, [r5], #-160 @ 0xffffff60 @ │ │ │ │ addseq fp, r0, r8, asr #20 │ │ │ │ @ instruction: 0x0090b9f8 │ │ │ │ addseq fp, r0, r4, asr #19 │ │ │ │ addseq fp, r0, r0, lsl #19 │ │ │ │ - rsbeq r8, r5, r0, lsr r9 │ │ │ │ + ldrdeq r8, [r5], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #128] @ 0x80 │ │ │ │ @@ -351454,43 +351454,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 39f400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 39f28c │ │ │ │ ldr r0, [pc, #60] @ 39f404 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 39f28c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0090b8d8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0090b8b8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq fp, r0, ip, lsr r8 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r5, r4, ror r7 │ │ │ │ - @ instruction: 0x00658790 │ │ │ │ + rsbeq r8, r5, r4, lsl r8 │ │ │ │ + rsbeq r8, r5, r0, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #440] @ 39f5dc │ │ │ │ mov r8, r3 │ │ │ │ @@ -351579,72 +351579,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 39f5fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 39f480 │ │ │ │ ldr r0, [pc, #64] @ 39f600 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 39f480 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0090b6f4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0090b6dc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq fp, r0, r4, r6 │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r8, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ - strdeq r8, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r8, r5, r8, ror r6 │ │ │ │ + @ instruction: 0x0065869c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 39f664 │ │ │ │ ldr r2, [pc, #72] @ 39f668 │ │ │ │ ldr r1, [pc, #72] @ 39f66c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, #119] @ 0x77 │ │ │ │ strb r3, [r0, #121] @ 0x79 │ │ │ │ mov r4, r0 │ │ │ │ bl 39e7fc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 39ebd0 │ │ │ │ - ldrheq r1, [r9], #-8 @ │ │ │ │ - @ instruction: 0x0065829c │ │ │ │ - strheq r8, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r1, r9, r8, asr r1 │ │ │ │ + rsbeq r8, r5, ip, lsr r3 │ │ │ │ + rsbeq r8, r5, ip, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #248] @ 39f780 │ │ │ │ mov r7, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -351653,51 +351653,51 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r6, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ ldr sl, [pc, #204] @ 39f78c │ │ │ │ mov r8, #2 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r2, [pc, #180] @ 39f790 │ │ │ │ ldr r1, [pc, #180] @ 39f794 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #160] @ 39f798 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, sl, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r3, [pc, #116] @ 39f79c │ │ │ │ add r2, sl, #100 @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ add r1, r4, #124 @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #1 │ │ │ │ bl 324380 │ │ │ │ ldr r1, [pc, #68] @ 39f7a0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -351705,22 +351705,22 @@ │ │ │ │ bl 3241d0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq r1, r9, r0, asr r0 │ │ │ │ - rsbeq r8, r5, ip, lsr #4 │ │ │ │ - rsbeq r8, r5, ip, asr #4 │ │ │ │ + ldrsheq r1, [r9], #-0 @ │ │ │ │ + rsbeq r8, r5, ip, asr #5 │ │ │ │ + rsbeq r8, r5, ip, ror #5 │ │ │ │ addeq sl, r2, ip, lsl sl │ │ │ │ - rsbeq r8, r5, r8, asr #6 │ │ │ │ - rsbeq r8, r5, r4, asr r3 │ │ │ │ - strheq sl, [ip], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r8, r5, r4, ror #5 │ │ │ │ + rsbeq r8, r5, r8, ror #7 │ │ │ │ + strdeq r8, [r5], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq sl, ip, ip, asr r9 │ │ │ │ + rsbeq r8, r5, r4, lsl #7 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ │ │ │ │ 0039f7a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -351812,41 +351812,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 39f988 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 39f820 │ │ │ │ ldr r0, [pc, #60] @ 39f98c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 39f820 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq fp, r0, r0, ror #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, r0, ip, lsr r3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x0090b2f4 │ │ │ │ addseq sp, lr, r8, lsr r8 │ │ │ │ andeq r4, r0, r8, ror #15 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r8, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrdeq r8, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r8, r5, r8, asr r3 │ │ │ │ + rsbeq r8, r5, r0, ror r3 │ │ │ │ │ │ │ │ 0039f990 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 39ead4 │ │ │ │ @@ -351878,15 +351878,15 @@ │ │ │ │ ldr r1, [pc, #332] @ 39fb54 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ bl 324614 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -351901,15 +351901,15 @@ │ │ │ │ ldr r1, [pc, #252] @ 39fb60 │ │ │ │ add r3, r4, #28 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #224] @ 39fb64 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ add r5, r7, #28 │ │ │ │ str r0, [r3, #4] │ │ │ │ @@ -351918,15 +351918,15 @@ │ │ │ │ bl 39e83c │ │ │ │ ldr r2, [pc, #192] @ 39fb6c │ │ │ │ ldr r1, [pc, #192] @ 39fb70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [r7, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ bl 324614 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -351941,51 +351941,51 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #92] @ 39fb80 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3] │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r8, r5, r8, asr #32 │ │ │ │ - ldrsbeq r0, [r9], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r8, r5, r8, ror #1 │ │ │ │ + rsbseq r0, r9, r4, ror sp │ │ │ │ + strheq r7, [r3], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r5, sp, ip, asr #5 │ │ │ │ + rsbseq r0, r9, r0, lsr #26 │ │ │ │ + rsbeq r7, r5, r0, lsl #30 │ │ │ │ + rsbeq r7, r5, r0, lsr #30 │ │ │ │ + addseq sp, lr, ip, lsl r6 │ │ │ │ + rsbeq r8, r5, ip, lsr r0 │ │ │ │ rsbeq r7, r3, ip, lsl sp │ │ │ │ rsbeq r5, sp, ip, lsr #4 │ │ │ │ - rsbseq r0, r9, r0, lsl #25 │ │ │ │ - rsbeq r7, r5, r0, ror #28 │ │ │ │ - rsbeq r7, r5, r0, lsl #29 │ │ │ │ - addseq sp, lr, ip, lsl r6 │ │ │ │ - @ instruction: 0x00657f9c │ │ │ │ - rsbeq r7, r3, ip, ror ip │ │ │ │ - rsbeq r5, sp, ip, lsl #3 │ │ │ │ - ldrsbeq r0, [r9], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r7, r5, r4, asr #27 │ │ │ │ - rsbeq r7, r5, r4, ror #27 │ │ │ │ + rsbseq r0, r9, ip, ror ip │ │ │ │ + rsbeq r7, r5, r4, ror #28 │ │ │ │ + rsbeq r7, r5, r4, lsl #29 │ │ │ │ addseq sp, lr, r0, lsl #11 │ │ │ │ │ │ │ │ 0039fb84 : │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 39fba4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ ldrdeq sl, [r2], r4 │ │ │ │ lsr r3, r2, #5 │ │ │ │ and r2, r2, #31 │ │ │ │ lsl r3, r3, #21 │ │ │ │ subs r1, r2, #16 │ │ │ │ lsr r3, r3, #21 │ │ │ │ beq 39fc0c │ │ │ │ @@ -352103,15 +352103,15 @@ │ │ │ │ add r0, r0, r2, lsl #5 │ │ │ │ ldr r0, [r0, #1996] @ 0x7cc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ subs r0, r0, r2 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ and r4, r3, #-2147483648 @ 0x80000000 │ │ │ │ sbc ip, r1, r2 │ │ │ │ adds lr, r0, ip │ │ │ │ @@ -352164,24 +352164,24 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #968 @ 0x3c8 │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r1, [r5] │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ rsb r1, r1, r1, lsl #3 │ │ │ │ add r1, r8, r1, lsl #3 │ │ │ │ add r1, r1, #968 @ 0x3c8 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ ldr ip, [r5] │ │ │ │ add ip, ip, #1 │ │ │ │ str ip, [r5] │ │ │ │ ldr lr, [r4, #24]! │ │ │ │ cmp lr, #0 │ │ │ │ bne 39fe58 │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -352195,17 +352195,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 39ff0c │ │ │ │ ldr r0, [pc, #24] @ 39ff10 │ │ │ │ ldr r2, [pc, #24] @ 39ff14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r0, r9, r0, lsr #16 │ │ │ │ - rsbeq r7, r5, r4, asr #26 │ │ │ │ - rsbeq r7, r5, r4, asr sp │ │ │ │ + rsbseq r0, r9, r0, asr #17 │ │ │ │ + rsbeq r7, r5, r4, ror #27 │ │ │ │ + strdeq r7, [r5], #-212 @ 0xffffff2c @ │ │ │ │ andeq r0, r0, r1, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 39ffc0 │ │ │ │ ldr r2, [pc, #144] @ 39ffc4 │ │ │ │ @@ -352213,27 +352213,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #12 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #112] @ 39ffcc │ │ │ │ ldr r1, [pc, #112] @ 39ffd0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r1, [pc, #88] @ 39ffd4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r2, [pc, #76] @ 39ffd8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -352241,17 +352241,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r0, r9, r4, ror #15 │ │ │ │ - rsbeq r7, r3, r4, ror #15 │ │ │ │ - strdeq r4, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r0, r9, r4, lsl #17 │ │ │ │ + rsbeq r7, r3, r4, lsl #17 │ │ │ │ + @ instruction: 0x006d4d94 │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ addeq ip, lr, r4, asr r4 │ │ │ │ muleq r0, r4, r6 │ │ │ │ addeq sl, r2, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -352267,25 +352267,25 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ mov r2, #0 │ │ │ │ and r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ strb r2, [r4, #12] │ │ │ │ str r3, [r4] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b1140 │ │ │ │ + b 9b11e8 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r4, #12] │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ adds r2, r5, r0 │ │ │ │ str r0, [r4, #24] │ │ │ │ adc r3, r6, r1 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ str r1, [r4, #28] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b1558 │ │ │ │ + b 9b1600 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #372] @ 3a01e0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #2 │ │ │ │ @@ -352362,15 +352362,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ add r7, r7, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov sl, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ cmp r7, #4 │ │ │ │ str sl, [r6, #16] │ │ │ │ str r4, [r6, #20] │ │ │ │ ldrne r3, [r5, #252] @ 0xfc │ │ │ │ addne r6, r6, #32 │ │ │ │ bne 3a0174 │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -352404,25 +352404,25 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #768] @ 3a0540 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov fp, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #748] @ 3a0544 │ │ │ │ ldr r1, [pc, #748] @ 3a0548 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #44 @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add sl, r0, #12288 @ 0x3000 │ │ │ │ ldr r2, [sl, #76] @ 0x4c │ │ │ │ cmp r2, #32 │ │ │ │ bhi 3a049c │ │ │ │ ldr r1, [r0, #924] @ 0x39c │ │ │ │ @@ -352500,15 +352500,15 @@ │ │ │ │ ldr r1, [pc, #424] @ 3a0560 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #420] @ 3a0564 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #52 @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 3a04c4 │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ bl 2487f8 │ │ │ │ str r9, [r5, #20] │ │ │ │ add r7, r7, #1 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ @@ -352561,15 +352561,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #200] @ 3a057c │ │ │ │ ldr r2, [pc, #200] @ 3a0580 │ │ │ │ add r3, r5, #52 @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r2, [pc, #184] @ 3a0584 │ │ │ │ ldr r3, [pc, #104] @ 3a0538 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -352589,34 +352589,34 @@ │ │ │ │ add r1, r1, #296 @ 0x128 │ │ │ │ bl 39fe20 │ │ │ │ b 3a0308 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ subeq r0, r0, r2, lsl #8 │ │ │ │ andvs r0, r0, r0 │ │ │ │ - rsbseq r0, r9, ip, lsl #10 │ │ │ │ + rsbseq r0, r9, ip, lsr #11 │ │ │ │ addseq sl, r0, r4, lsl #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r8, r4, r0, rrx │ │ │ │ - rsbeq r8, r4, ip, asr #32 │ │ │ │ - rsbeq r7, r5, r4, lsr #20 │ │ │ │ - rsbeq r7, r5, r8, lsr sl │ │ │ │ + rsbeq r8, r4, r0, lsl #2 │ │ │ │ + rsbeq r8, r4, ip, ror #1 │ │ │ │ + rsbeq r7, r5, r4, asr #21 │ │ │ │ + ldrdeq r7, [r5], #-168 @ 0xffffff58 @ │ │ │ │ subeq r0, r0, r0, lsl #4 │ │ │ │ addseq fp, r1, r4, ror fp │ │ │ │ umulleq r9, r2, r0, lr │ │ │ │ eorseq r7, pc, r0, lsl #20 │ │ │ │ - rsbeq r7, r5, r4, lsl r9 │ │ │ │ - rsbeq r7, r5, r4, lsl #17 │ │ │ │ + strheq r7, [r5], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r7, r5, r4, lsr #18 │ │ │ │ andeq r0, r0, r1, lsr r6 │ │ │ │ @ instruction: 0x0090a6fc │ │ │ │ andeq r0, r0, r4, lsr #18 │ │ │ │ addseq fp, r1, r4, asr #19 │ │ │ │ ldrdeq r9, [r2], ip │ │ │ │ - strdeq r7, [r5], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r7, r5, r4, lsl #15 │ │ │ │ + @ instruction: 0x0065789c │ │ │ │ + rsbeq r7, r5, r4, lsr #16 │ │ │ │ andeq r0, r0, r2, lsl #12 │ │ │ │ addseq sl, r0, r0, asr r6 │ │ │ │ addeq r9, r2, r0, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -352628,48 +352628,48 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r6, #262144 @ 0x40000 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ strd r6, [sp] │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 707568 │ │ │ │ + bl 707610 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r0, r9, r0, ror r1 │ │ │ │ - rsbeq r7, r5, r8, ror #13 │ │ │ │ - strheq r7, [r5], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r0, r9, r0, lsl r2 │ │ │ │ + rsbeq r7, r5, r8, lsl #15 │ │ │ │ + rsbeq r7, r5, ip, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #748] @ 3a091c │ │ │ │ ldr r2, [pc, #748] @ 3a0920 │ │ │ │ ldr r1, [pc, #748] @ 3a0924 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r0, #12288 @ 0x3000 │ │ │ │ str r3, [r0, #1980] @ 0x7bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ ldr r2, [r4, #932] @ 0x3a4 │ │ │ │ @@ -352771,21 +352771,21 @@ │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [r6] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ - bl 995e28 │ │ │ │ + bl 995ed0 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ str r9, [r6, #28] │ │ │ │ str r7, [r6, #32] │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ mov r1, r7 │ │ │ │ - bl 995e28 │ │ │ │ + bl 995ed0 │ │ │ │ ldr r3, [r5, #76] @ 0x4c │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r3, r8 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ bhi 3a07ec │ │ │ │ add r5, r4, #12352 @ 0x3040 │ │ │ │ add r6, r4, #12480 @ 0x30c0 │ │ │ │ @@ -352822,15 +352822,15 @@ │ │ │ │ ldrb r7, [r2, #2024] @ 0x7e8 │ │ │ │ and r6, r6, sl │ │ │ │ bic r7, r7, #2 │ │ │ │ strb r7, [r2, #2024] @ 0x7e8 │ │ │ │ str r6, [r3, #8] │ │ │ │ b 3a0704 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ strb r7, [r5, #12] │ │ │ │ b 3a0864 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3a08f8 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [r3, #4] │ │ │ │ @@ -352840,17 +352840,17 @@ │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #16] │ │ │ │ ldrb r7, [r2, #2024] @ 0x7e8 │ │ │ │ bic r7, r7, #2 │ │ │ │ strb r7, [r2, #2024] @ 0x7e8 │ │ │ │ str r6, [r3, #8] │ │ │ │ b 3a0704 │ │ │ │ - rsbseq r0, r9, r4, ror #1 │ │ │ │ - rsbeq r7, r5, ip, lsr r6 │ │ │ │ - rsbeq r7, r5, r4, asr r6 │ │ │ │ + rsbseq r0, r9, r4, lsl #3 │ │ │ │ + ldrdeq r7, [r5], #-108 @ 0xffffff94 @ │ │ │ │ + strdeq r7, [r5], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r3 │ │ │ │ add r3, r0, r2, lsl #5 │ │ │ │ mov r4, r0 │ │ │ │ @@ -352889,15 +352889,15 @@ │ │ │ │ lsr r0, r0, #16 │ │ │ │ and r0, r0, #15 │ │ │ │ cmp r0, r5 │ │ │ │ movgt sl, r2 │ │ │ │ movgt r5, r0 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - bl 996728 │ │ │ │ + bl 9967d0 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r2, r1 │ │ │ │ add r0, r4, r0, lsl #5 │ │ │ │ bne 3a09c0 │ │ │ │ cmp r9, #0 │ │ │ │ str sl, [r7, #24] │ │ │ │ @@ -352920,15 +352920,15 @@ │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, r5 │ │ │ │ movgt r7, r0 │ │ │ │ movgt r5, r3 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r9, #32] │ │ │ │ - bl 996728 │ │ │ │ + bl 9967d0 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r4, r0, lsl #5 │ │ │ │ bne 3a0a3c │ │ │ │ ldr r3, [r9, #12] │ │ │ │ ldr r2, [r9, #28] │ │ │ │ @@ -352941,15 +352941,15 @@ │ │ │ │ add r4, r4, r8, lsl #2 │ │ │ │ add r4, r4, #10432 @ 0x28c0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ bic r3, r3, r1 │ │ │ │ str r3, [r0, r2, lsl #2] │ │ │ │ b 3a099c │ │ │ │ cmp r9, #0 │ │ │ │ beq 3a0b10 │ │ │ │ cmp ip, #0 │ │ │ │ bne 3a0af4 │ │ │ │ @@ -352996,15 +352996,15 @@ │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, r5 │ │ │ │ movgt r9, r0 │ │ │ │ movgt r5, r3 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ - bl 996728 │ │ │ │ + bl 9967d0 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r4, r0, lsl #5 │ │ │ │ bne 3a0b6c │ │ │ │ cmp sl, r5 │ │ │ │ mvn r3, r9 │ │ │ │ @@ -353160,18 +353160,18 @@ │ │ │ │ b 3a0bf0 │ │ │ │ ldr r1, [pc, #24] @ 3a0e24 │ │ │ │ ldr r0, [pc, #24] @ 3a0e28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ bl 24aa84 │ │ │ │ - rsbseq pc, r8, ip, lsl #18 │ │ │ │ - ldrdeq r6, [r5], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq pc, r8, ip, lsr #19 │ │ │ │ + rsbeq r6, r5, r0, ror pc │ │ │ │ tst r2, #15 │ │ │ │ sub r2, r2, #320 @ 0x140 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ orrs r2, r2, r3 │ │ │ │ movne r1, #0 │ │ │ │ andeq r1, r1, #1 │ │ │ │ @@ -353306,27 +353306,27 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ add r7, r5, #12288 @ 0x3000 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r9 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldr r1, [r7, #244] @ 0xf4 │ │ │ │ mov r2, r9 │ │ │ │ b 3a108c │ │ │ │ ldr r3, [r3, #1996] @ 0x7cc │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, r9 │ │ │ │ movgt r4, r0 │ │ │ │ movgt r9, r3 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ - bl 996728 │ │ │ │ + bl 9967d0 │ │ │ │ ldr r1, [r7, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r5, r0, lsl #5 │ │ │ │ bne 3a1074 │ │ │ │ cmn r4, #1 │ │ │ │ str r9, [r6, #16] │ │ │ │ @@ -353346,15 +353346,15 @@ │ │ │ │ ldr r1, [pc, #324] @ 3a1234 │ │ │ │ ldr r0, [pc, #324] @ 3a1238 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a0bf0 │ │ │ │ ldr sl, [r5, #1988] @ 0x7c4 │ │ │ │ add r2, r4, #63 @ 0x3f │ │ │ │ add r3, r5, r2, lsl #5 │ │ │ │ ldrb r3, [r3, #8] │ │ │ │ @@ -353422,16 +353422,16 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ and r1, r4, #31 │ │ │ │ ldr r3, [r0, ip, lsl #2] │ │ │ │ mov lr, #1 │ │ │ │ bic r3, r3, lr, lsl r1 │ │ │ │ str r3, [r0, ip, lsl #2] │ │ │ │ b 3a112c │ │ │ │ - rsbseq pc, r8, r8, lsr #12 │ │ │ │ - rsbeq r6, r5, r0, lsl #24 │ │ │ │ + rsbseq pc, r8, r8, asr #13 │ │ │ │ + rsbeq r6, r5, r0, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ands r5, r2, #15 │ │ │ │ mov r1, #0 │ │ │ │ bne 3a12d4 │ │ │ │ @@ -353522,15 +353522,15 @@ │ │ │ │ b 3a12d8 │ │ │ │ ldr r5, [r0, #940] @ 0x3ac │ │ │ │ b 3a12d8 │ │ │ │ sub r0, r2, #112 @ 0x70 │ │ │ │ orrs r0, r0, r3 │ │ │ │ bne 3a1448 │ │ │ │ ldr r3, [pc, #216] @ 3a14a0 │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a1448 │ │ │ │ ldr r3, [r3, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ blt 3a1448 │ │ │ │ @@ -353960,15 +353960,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ beq 3a1be8 │ │ │ │ ldr r1, [pc, #352] @ 3a1bf0 │ │ │ │ ldr r0, [pc, #352] @ 3a1bf4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #100 @ 0x64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ add r5, r5, r4, lsl #5 │ │ │ │ str r6, [r5, #2012] @ 0x7dc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -354045,16 +354045,16 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r6, r2 │ │ │ │ b 3a1aa0 │ │ │ │ - rsbseq lr, r8, r8, lsl #25 │ │ │ │ - rsbeq r6, r5, ip, lsl #5 │ │ │ │ + rsbseq lr, r8, r8, lsr #26 │ │ │ │ + rsbeq r6, r5, ip, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ and r3, r2, #4080 @ 0xff0 │ │ │ │ subs r1, r3, #128 @ 0x80 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ @@ -354086,15 +354086,15 @@ │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, r5 │ │ │ │ movgt sl, r0 │ │ │ │ movgt r5, r3 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r8, #32] │ │ │ │ - bl 996728 │ │ │ │ + bl 9967d0 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r4, r0, lsl #5 │ │ │ │ bne 3a1c74 │ │ │ │ cmp sl, #0 │ │ │ │ str r5, [r8, #44] @ 0x2c │ │ │ │ @@ -354125,15 +354125,15 @@ │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, sl │ │ │ │ movgt sl, r3 │ │ │ │ movgt r5, r0 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r8, #32] │ │ │ │ - bl 996728 │ │ │ │ + bl 9967d0 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r4, r0, lsl #5 │ │ │ │ bne 3a1d10 │ │ │ │ str sl, [r8, #44] @ 0x2c │ │ │ │ sub sl, r9, r7 │ │ │ │ @@ -354148,15 +354148,15 @@ │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, r8 │ │ │ │ movgt r8, r3 │ │ │ │ movgt fp, r0 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [sl, #16] │ │ │ │ - bl 996728 │ │ │ │ + bl 9967d0 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r4, r0, lsl #5 │ │ │ │ bne 3a1d6c │ │ │ │ cmn fp, #1 │ │ │ │ str r8, [sl, #28] │ │ │ │ @@ -354186,15 +354186,15 @@ │ │ │ │ sub r9, r9, r7 │ │ │ │ add r4, r4, r9, lsl #2 │ │ │ │ add r4, r4, #10432 @ 0x28c0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ cmp r3, #96 @ 0x60 │ │ │ │ beq 3a1e54 │ │ │ │ cmp r3, #97 @ 0x61 │ │ │ │ sbcs r0, r0, #0 │ │ │ │ bcs 3a1ef0 │ │ │ │ and r2, r2, #4064 @ 0xfe0 │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ @@ -354236,25 +354236,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pople {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ cmp r3, #112 @ 0x70 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ popne {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ b 3a1e54 │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ands r6, r2, #15 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ @@ -354360,15 +354360,15 @@ │ │ │ │ sub r1, r1, #64 @ 0x40 │ │ │ │ orrs r1, r1, r3 │ │ │ │ beq 3a20d8 │ │ │ │ sub r1, r2, #96 @ 0x60 │ │ │ │ orrs r1, r1, r3 │ │ │ │ bne 3a1fcc │ │ │ │ ldr r1, [pc, #408] @ 3a2278 │ │ │ │ - bl 9d75b0 │ │ │ │ + bl 9d7650 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r1, [r0, r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3a1fcc │ │ │ │ ldr r1, [r1, #712] @ 0x2c8 │ │ │ │ cmp r1, #0 │ │ │ │ blt 3a1fcc │ │ │ │ @@ -354415,20 +354415,20 @@ │ │ │ │ orrs r1, r1, r3 │ │ │ │ beq 3a216c │ │ │ │ cmp r2, #0 │ │ │ │ bne 3a2174 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ b 3a2174 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ b 3a2174 │ │ │ │ sub r1, r1, #128 @ 0x80 │ │ │ │ orrs r1, r1, r3 │ │ │ │ beq 3a20d8 │ │ │ │ sub r1, r2, #160 @ 0xa0 │ │ │ │ orrs r1, r1, r3 │ │ │ │ bne 3a1fcc │ │ │ │ @@ -354455,27 +354455,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 3a2288 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3a0618 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r1, r0, r0, lsr #32 │ │ │ │ andeq r1, r0, r0, ror #1 │ │ │ │ andeq r1, r0, r0, lsr #1 │ │ │ │ addseq fp, r0, r4, ror #31 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - ldrsbeq lr, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r5, r3, r0, ror #9 │ │ │ │ - strdeq r2, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq lr, r8, r8, ror r5 │ │ │ │ + rsbeq r5, r3, r0, lsl #11 │ │ │ │ + @ instruction: 0x006d2a90 │ │ │ │ add ip, r0, #12288 @ 0x3000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [ip, #76] @ 0x4c │ │ │ │ lsr ip, r2, #12 │ │ │ │ and ip, ip, #31 │ │ │ │ cmp lr, ip │ │ │ │ mov r1, #0 │ │ │ │ @@ -354496,15 +354496,15 @@ │ │ │ │ movcs r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3a2300 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ strdeq r8, [r2], ip │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [r0, #964] @ 0x3c4 │ │ │ │ mov r4, r0 │ │ │ │ tst r1, #2 │ │ │ │ ldr r2, [r0, #936] @ 0x3a8 │ │ │ │ ldrne r3, [r4, #968] @ 0x3c8 │ │ │ │ @@ -354525,15 +354525,15 @@ │ │ │ │ beq 3a2344 │ │ │ │ ldr r0, [r4, #928] @ 0x3a0 │ │ │ │ str r3, [r4, #960] @ 0x3c0 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r1, #0 │ │ │ │ andne r1, r1, #1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ mvn r3, #0 │ │ │ │ b 3a2358 │ │ │ │ mov r3, #0 │ │ │ │ b 3a2358 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -354569,15 +354569,15 @@ │ │ │ │ ldr r3, [r0, #944] @ 0x3b0 │ │ │ │ bic r3, r3, r1 │ │ │ │ str r3, [r0, #944] @ 0x3b0 │ │ │ │ b 3a2304 │ │ │ │ and r1, r1, #3 │ │ │ │ str r1, [r0, #964] @ 0x3c4 │ │ │ │ b 3a2304 │ │ │ │ - ldrsheq lr, [r8], #-52 @ 0xffffffcc @ │ │ │ │ + @ instruction: 0x0078e494 │ │ │ │ mov ip, #1 │ │ │ │ lsl ip, ip, r1 │ │ │ │ ldr r3, [r0, #932] @ 0x3a4 │ │ │ │ lsl r2, r2, r1 │ │ │ │ tst ip, r3 │ │ │ │ beq 3a2450 │ │ │ │ ldr r3, [r0, #964] @ 0x3c4 │ │ │ │ @@ -354599,27 +354599,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 3a24c8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #40] @ 3a24cc │ │ │ │ ldr r1, [pc, #40] @ 3a24d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c1ac │ │ │ │ - rsbseq lr, r8, ip, lsl r3 │ │ │ │ - rsbeq r5, r3, r0, lsr #5 │ │ │ │ - strheq r2, [sp], #-112 @ 0xffffff90 @ │ │ │ │ + b 74c254 │ │ │ │ + ldrheq lr, [r8], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r5, r3, r0, asr #6 │ │ │ │ + rsbeq r2, sp, r0, asr r8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ addeq sl, lr, r8, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #220] @ 3a25c8 │ │ │ │ @@ -354632,15 +354632,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [r0, #752] @ 0x2f0 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3a2588 │ │ │ │ ldr r2, [pc, #160] @ 3a25d4 │ │ │ │ cmp r1, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ moveq r1, #48 @ 0x30 │ │ │ │ @@ -354650,15 +354650,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r4, #32 │ │ │ │ mov r3, r0 │ │ │ │ str r6, [sp] │ │ │ │ add r0, r0, #760 @ 0x2f8 │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -354666,28 +354666,28 @@ │ │ │ │ ldr ip, [pc, #72] @ 3a25d8 │ │ │ │ add r3, r8, #28 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #201 @ 0xc9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrheq lr, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r5, r5, r4, asr r9 │ │ │ │ - rsbeq r5, r5, r8, ror #18 │ │ │ │ + rsbseq lr, r8, r0, asr r3 │ │ │ │ + strdeq r5, [r5], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r5, r5, r8, lsl #20 │ │ │ │ addeq r8, r2, r0, asr #1 │ │ │ │ - rsbeq r5, r5, r8, ror #17 │ │ │ │ + rsbeq r5, r5, r8, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #188] @ 3a26b0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -354695,59 +354695,59 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 3a26b4 │ │ │ │ ldr r1, [pc, #172] @ 3a26b8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #152] @ 3a26bc │ │ │ │ ldr r1, [pc, #152] @ 3a26c0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #140] @ 3a26c4 │ │ │ │ ldr r7, [pc, #140] @ 3a26c8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #112] @ 3a26cc │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r2, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3241d0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r1, r6, #928 @ 0x3a0 │ │ │ │ bl 338da4 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 338ea4 │ │ │ │ - rsbseq lr, r8, ip, lsr #3 │ │ │ │ - rsbeq r5, r5, r8, asr #16 │ │ │ │ - rsbeq r5, r5, r8, asr r8 │ │ │ │ - rsbeq r5, r3, r0, lsl #2 │ │ │ │ - rsbeq r2, sp, r0, lsl r6 │ │ │ │ - rsbeq r5, r4, r4, asr ip │ │ │ │ - rsbeq r5, r4, r8, ror #24 │ │ │ │ + rsbseq lr, r8, ip, asr #4 │ │ │ │ + rsbeq r5, r5, r8, ror #17 │ │ │ │ + strdeq r5, [r5], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r5, r3, r0, lsr #3 │ │ │ │ + strheq r2, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + strdeq r5, [r4], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r5, r4, r8, lsl #26 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ │ │ │ │ 003a26d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -354805,22 +354805,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3a2850 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a2730 │ │ │ │ ldr r2, [pc, #96] @ 3a2854 │ │ │ │ ldr r3, [pc, #64] @ 3a2838 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -354828,28 +354828,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3a2828 │ │ │ │ ldr r0, [pc, #64] @ 3a2858 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq sl, lr, r0, asr #19 │ │ │ │ addseq r8, r0, r0, lsl r4 │ │ │ │ addseq r8, r0, ip, lsl r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r8, r0, r4, ror #7 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r5, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ + @ instruction: 0x00655790 │ │ │ │ addseq r8, r0, r8, lsr #6 │ │ │ │ - strdeq r5, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ + @ instruction: 0x00655790 │ │ │ │ │ │ │ │ 003a285c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #300] @ 3a29a0 │ │ │ │ @@ -354910,41 +354910,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a29c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a28bc │ │ │ │ ldr r0, [pc, #60] @ 3a29cc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a28bc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r8, r0, r8, lsr #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, lr, ip, lsl r8 │ │ │ │ addseq r8, r0, r0, lsl #5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sl, lr, r4, ror #15 │ │ │ │ addseq r8, r0, r8, asr #4 │ │ │ │ andeq r2, r0, r0, asr #32 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r5, [r5], #-84 @ 0xffffffac @ │ │ │ │ - ldrdeq r5, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r5, r5, r4, asr r6 │ │ │ │ + rsbeq r5, r5, r8, ror r6 │ │ │ │ │ │ │ │ 003a29d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r0, [pc, #284] @ 3a2b04 │ │ │ │ @@ -354999,68 +354999,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3a2b28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r4, [r5] │ │ │ │ b 3a2a28 │ │ │ │ ldr r0, [pc, #60] @ 3a2b2c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r4, [r5] │ │ │ │ b 3a2a28 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r8, r0, r4, lsr r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, r0, r4, lsl r1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq sl, lr, r0, r6 │ │ │ │ addseq r8, r0, ip, ror #1 │ │ │ │ andeq r3, r0, r8, lsr #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r5, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r5, r5, r0, ror #9 │ │ │ │ + rsbeq r5, r5, ip, asr r5 │ │ │ │ + rsbeq r5, r5, r0, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3a2b5c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r7, r2, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 3a2be0 │ │ │ │ ldr r2, [pc, #104] @ 3a2be4 │ │ │ │ ldr r1, [pc, #104] @ 3a2be8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #76] @ 3a2bec │ │ │ │ ldr lr, [pc, #76] @ 3a2bf0 │ │ │ │ ldr ip, [pc, #76] @ 3a2bf4 │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ @@ -355070,19 +355070,19 @@ │ │ │ │ ldr r1, [pc, #48] @ 3a2bf8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c1ac │ │ │ │ - rsbseq sp, r8, r8, ror #24 │ │ │ │ - rsbeq r4, r3, r0, lsr #23 │ │ │ │ - strheq r2, [sp], #-0 @ │ │ │ │ - rsbeq r5, r5, ip, asr r4 │ │ │ │ + b 74c254 │ │ │ │ + rsbseq sp, r8, r8, lsl #26 │ │ │ │ + rsbeq r4, r3, r0, asr #24 │ │ │ │ + rsbeq r2, sp, r0, asr r1 │ │ │ │ + strdeq r5, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ muleq r0, ip, r1 │ │ │ │ addeq sl, lr, r8, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -355096,49 +355096,49 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, sl │ │ │ │ mov r7, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 74da74 │ │ │ │ + bl 74db1c │ │ │ │ ldr r1, [pc, #228] @ 3a2d40 │ │ │ │ add r2, r4, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r1, sl │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [r8, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ ldrblt r2, [r6, #69] @ 0x45 │ │ │ │ strlt r2, [r8, #96] @ 0x60 │ │ │ │ ldrb ip, [r6, #68] @ 0x44 │ │ │ │ cmp ip, r2 │ │ │ │ mov r4, r0 │ │ │ │ ble 3a2ce8 │ │ │ │ add r2, r2, #1 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r8, #100 @ 0x64 │ │ │ │ strb r2, [r6, #69] @ 0x45 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ - bl 750454 │ │ │ │ + bl 7504fc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #84] @ 3a2d44 │ │ │ │ @@ -355148,46 +355148,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrsbeq sp, [r8], #-176 @ 0xffffff50 @ │ │ │ │ - strheq r6, [r4], #-140 @ 0xffffff74 @ │ │ │ │ - ldrdeq r6, [r4], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r5, r5, r4, lsr #7 │ │ │ │ - ldrsheq sp, [r8], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r5, r5, r0, lsr r3 │ │ │ │ - rsbeq r5, r5, r4, lsl r3 │ │ │ │ + rsbseq sp, r8, r0, ror ip │ │ │ │ + rsbeq r6, r4, ip, asr r9 │ │ │ │ + rsbeq r6, r4, r0, ror r9 │ │ │ │ + rsbeq r5, r5, r4, asr #8 │ │ │ │ + @ instruction: 0x0078db90 │ │ │ │ + ldrdeq r5, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ + strheq r5, [r5], #-52 @ 0xffffffcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #92] @ 3a2dd0 │ │ │ │ ldr r2, [pc, #92] @ 3a2dd4 │ │ │ │ ldr r1, [pc, #92] @ 3a2dd8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a2db0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -355195,17 +355195,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sp, r8, r0, ror sl │ │ │ │ - rsbeq r6, r4, r8, asr r7 │ │ │ │ - rsbeq r6, r4, r0, ror r7 │ │ │ │ + rsbseq sp, r8, r0, lsl fp │ │ │ │ + strdeq r6, [r4], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r6, r4, r0, lsl r8 │ │ │ │ │ │ │ │ 003a2ddc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #184] @ 3a2eac │ │ │ │ @@ -355215,15 +355215,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #164] @ 3a2eb0 │ │ │ │ ldr r1, [pc, #164] @ 3a2eb4 │ │ │ │ ldr r3, [pc, #164] @ 3a2eb8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cmp r4, #0 │ │ │ │ beq 3a2e8c │ │ │ │ ldr r8, [pc, #140] @ 3a2ebc │ │ │ │ ldr r7, [pc, #140] @ 3a2ec0 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -355233,15 +355233,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 3a2e8c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 3a2e40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -355252,47 +355252,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrsheq sp, [r8], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r4, r3, r8, lsl r9 │ │ │ │ - rsbeq r5, r5, r0, lsr r5 │ │ │ │ + @ instruction: 0x0078da94 │ │ │ │ + strheq r4, [r3], #-152 @ 0xffffff68 @ │ │ │ │ + ldrdeq r5, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r6, r4, ip, lsr #13 │ │ │ │ - rsbeq r6, r4, r4, asr #13 │ │ │ │ + rsbeq r6, r4, ip, asr #14 │ │ │ │ + rsbeq r6, r4, r4, ror #14 │ │ │ │ │ │ │ │ 003a2ec4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 3a2f24 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74a0dc │ │ │ │ + bl 74a184 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb r5, [r4, #68] @ 0x44 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r5, r5, r0, lsl r1 │ │ │ │ + strheq r5, [r5], #-16 @ │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ movcs r0, #0 │ │ │ │ bcs 3a2f7c │ │ │ │ ldr r1, [pc, #136] @ 3a2fc8 │ │ │ │ sub ip, r2, #43 @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -355325,15 +355325,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #2832] @ 0xb10 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ beq 3a2f7c │ │ │ │ b 3a2f78 │ │ │ │ - rsbseq sp, r8, r8, lsl #18 │ │ │ │ + rsbseq sp, r8, r8, lsr #19 │ │ │ │ subs r2, r2, #43 @ 0x2b │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr ip, [sp] │ │ │ │ mov r1, #0 │ │ │ │ bxcs lr │ │ │ │ @@ -355350,15 +355350,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ ldr r0, [pc, #4] @ 3a3030 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ strdeq r7, [r2], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #188] @ 3a3108 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -355367,25 +355367,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 3a310c │ │ │ │ ldr r1, [pc, #172] @ 3a3110 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #152] @ 3a3114 │ │ │ │ ldr r1, [pc, #152] @ 3a3118 │ │ │ │ add r5, r5, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #120] @ 3a311c │ │ │ │ ldr r1, [pc, #120] @ 3a3120 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 3a3124 │ │ │ │ mov ip, #1664 @ 0x680 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #108] @ 3a3128 │ │ │ │ @@ -355405,24 +355405,24 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq sp, [r8], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r4, r3, r8, asr #13 │ │ │ │ - ldrdeq r1, [sp], #-180 @ 0xffffff4c @ │ │ │ │ - strheq r0, [r4], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq sl, r3, r0, ror #5 │ │ │ │ + @ instruction: 0x0078d89c │ │ │ │ + rsbeq r4, r3, r8, ror #14 │ │ │ │ + rsbeq r1, sp, r4, ror ip │ │ │ │ + rsbeq r0, r4, r8, asr pc │ │ │ │ + rsbeq sl, r3, r0, lsl #7 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ smullcc r1, r8, r8, r4 │ │ │ │ mulcc sl, r8, r4 │ │ │ │ addeq r7, r2, r8, asr r6 │ │ │ │ - rsbeq r4, r5, r0, lsl #31 │ │ │ │ + rsbeq r5, r5, r0, lsr #32 │ │ │ │ cmp r2, #13 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr lr, [sp, #4] │ │ │ │ mov ip, r0 │ │ │ │ bcs 3a31b4 │ │ │ │ mov r1, #1 │ │ │ │ @@ -355522,19 +355522,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #132 @ 0x84 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ b 3a326c │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #100 @ 0x64 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ b 3a3260 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #800] @ 3a362c │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -355551,15 +355551,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #760] @ 3a363c │ │ │ │ mov sl, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r6, sp, #32 │ │ │ │ mov fp, #3 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #2 │ │ │ │ strh fp, [sp, #32] │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ @@ -355604,79 +355604,79 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r2, r8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r3, [pc, #544] @ 3a3650 │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r7, r4, #1984 @ 0x7c0 │ │ │ │ add r7, r7, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r3, [pc, #504] @ 3a3654 │ │ │ │ add r2, r4, #2160 @ 0x870 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r0, ip │ │ │ │ add r2, r5, #152 @ 0x98 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r3, [pc, #456] @ 3a3658 │ │ │ │ add r6, r4, #2320 @ 0x910 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r5, #200 @ 0xc8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r3, [pc, #408] @ 3a365c │ │ │ │ add r2, r4, #2496 @ 0x9c0 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #33554432 @ 0x2000000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r2, r5, #248 @ 0xf8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #24] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r3, [pc, #356] @ 3a3660 │ │ │ │ add r2, r5, #296 @ 0x128 │ │ │ │ add r5, r4, #2656 @ 0xa60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #16777216 @ 0x1000000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 43e2f0 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -355707,15 +355707,15 @@ │ │ │ │ ldr r1, [pc, #188] @ 3a3668 │ │ │ │ add ip, sl, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr ip, [pc, #160] @ 3a366c │ │ │ │ mov r3, #4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ @@ -355734,30 +355734,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r8, ip, lsr r5 │ │ │ │ + ldrsbeq sp, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ @ instruction: 0x009077fc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r4, r5, r0, lsr sp │ │ │ │ - rsbeq r4, r5, ip, lsr sp │ │ │ │ + ldrdeq r4, [r5], #-208 @ 0xffffff30 @ │ │ │ │ + ldrdeq r4, [r5], #-220 @ 0xffffff24 @ │ │ │ │ stmdami r1, {r0, fp, lr} │ │ │ │ andeq r4, r2, r6, lsl #24 │ │ │ │ addeq r7, r2, r0, lsr r3 │ │ │ │ - rsbeq r4, r5, ip, lsl #25 │ │ │ │ - rsbeq r4, r5, r8, ror #24 │ │ │ │ - rsbeq r4, r5, ip, asr #24 │ │ │ │ - rsbeq r4, r5, ip, lsr #24 │ │ │ │ - rsbeq r4, r5, r4, lsl #24 │ │ │ │ - ldrdeq r4, [r5], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r4, r3, ip, ror r1 │ │ │ │ - rsbeq r1, sp, ip, lsl #13 │ │ │ │ + rsbeq r4, r5, ip, lsr #26 │ │ │ │ + rsbeq r4, r5, r8, lsl #26 │ │ │ │ + rsbeq r4, r5, ip, ror #25 │ │ │ │ + rsbeq r4, r5, ip, asr #25 │ │ │ │ + rsbeq r4, r5, r4, lsr #25 │ │ │ │ + rsbeq r4, r5, ip, ror ip │ │ │ │ + rsbeq r4, r3, ip, lsl r2 │ │ │ │ + rsbeq r1, sp, ip, lsr #14 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ addseq r7, r0, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -355771,25 +355771,25 @@ │ │ │ │ lsr r8, r4, #8 │ │ │ │ orr r8, r8, r3, lsl #24 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3a2ddc │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 3a3774 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r3, [pc, #308] @ 3a3800 │ │ │ │ ldr r2, [pc, #308] @ 3a3804 │ │ │ │ ldr r1, [pc, #308] @ 3a3808 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ lsr r3, r4, #6 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ mov r9, r0 │ │ │ │ beq 3a37d4 │ │ │ │ cmp r3, #3 │ │ │ │ bne 3a37b8 │ │ │ │ @@ -355849,19 +355849,19 @@ │ │ │ │ beq 3a3774 │ │ │ │ and r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b 3a3778 │ │ │ │ add r0, r7, r0, lsl #5 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ b 3a3758 │ │ │ │ - rsbseq sp, r8, r8, ror r1 │ │ │ │ - rsbeq r5, r4, r0, lsl #28 │ │ │ │ - rsbeq r5, r4, r4, lsl lr │ │ │ │ + rsbseq sp, r8, r8, lsl r2 │ │ │ │ + rsbeq r5, r4, r0, lsr #29 │ │ │ │ + strheq r5, [r4], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #512] @ 3a3a24 │ │ │ │ ldr r4, [pc, #512] @ 3a3a28 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -355872,49 +355872,49 @@ │ │ │ │ add r3, r8, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754604 │ │ │ │ - bl 74da74 │ │ │ │ + bl 7546ac │ │ │ │ + bl 74db1c │ │ │ │ ldr r2, [pc, #460] @ 3a3a30 │ │ │ │ ldr r1, [pc, #460] @ 3a3a34 │ │ │ │ add ip, r8, #164 @ 0xa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #436] @ 3a3a38 │ │ │ │ add ip, r8, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #428] @ 3a3a3c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #416] @ 3a3a40 │ │ │ │ ldr r1, [pc, #416] @ 3a3a44 │ │ │ │ add ip, r8, #180 @ 0xb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r4, [pc, #400] @ 3a3a48 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #384] @ 3a3a4c │ │ │ │ add ip, r8, #124 @ 0x7c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [r9, #96] @ 0x60 │ │ │ │ cmp r2, #3 │ │ │ │ bhi 3a3a0c │ │ │ │ add r3, r0, r2 │ │ │ │ ldrb r1, [r3, #2835] @ 0xb13 │ │ │ │ add r3, r5, #6 │ │ │ │ lsr r3, r1, r3 │ │ │ │ @@ -355988,50 +355988,50 @@ │ │ │ │ b 3a3988 │ │ │ │ ldr r0, [pc, #60] @ 3a3a50 │ │ │ │ add r3, r8, #192 @ 0xc0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq sp, r8, r4, lsr #32 │ │ │ │ - strdeq r3, [r3], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r1, sp, r0, lsl #8 │ │ │ │ - rsbeq r5, r4, r4, ror ip │ │ │ │ - @ instruction: 0x00654794 │ │ │ │ - strheq r4, [r5], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq sp, r8, r4, asr #1 │ │ │ │ + @ instruction: 0x00633f94 │ │ │ │ + rsbeq r1, sp, r0, lsr #9 │ │ │ │ + rsbeq r5, r4, r4, lsl sp │ │ │ │ + rsbeq r4, r5, r4, lsr r8 │ │ │ │ + rsbeq r4, r5, r8, asr fp │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - @ instruction: 0x00640694 │ │ │ │ - strheq r9, [r3], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r4, r5, r0, asr #15 │ │ │ │ - strheq r4, [r5], #-120 @ 0xffffff88 @ │ │ │ │ - ldrdeq r4, [r5], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r0, r4, r4, lsr r7 │ │ │ │ + rsbeq r9, r3, ip, asr fp │ │ │ │ + rsbeq r4, r5, r0, ror #16 │ │ │ │ + rsbeq r4, r5, r8, asr r8 │ │ │ │ + rsbeq r4, r5, r8, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r1, r2, #22 │ │ │ │ sub sp, sp, #8 │ │ │ │ orr r1, r1, r3, lsl #10 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r5, r2 │ │ │ │ bl 3a2ddc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3a3adc │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #104] @ 3a3afc │ │ │ │ ldr r2, [pc, #104] @ 3a3b00 │ │ │ │ ldr r1, [pc, #104] @ 3a3b04 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a3adc │ │ │ │ bic r1, r5, #-16777216 @ 0xff000000 │ │ │ │ and r2, r6, #255 @ 0xff │ │ │ │ bic r1, r1, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ @@ -356042,40 +356042,40 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq ip, [r8], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r5, r4, r8, lsr sl │ │ │ │ - rsbeq r5, r4, r0, asr sl │ │ │ │ + rsbseq ip, r8, r0, asr lr │ │ │ │ + ldrdeq r5, [r4], #-168 @ 0xffffff58 @ │ │ │ │ + strdeq r5, [r4], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r1, r2, #22 │ │ │ │ sub sp, sp, #12 │ │ │ │ orr r1, r1, r3, lsl #10 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ mov r5, r2 │ │ │ │ bl 3a2ddc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3a3b9c │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #120] @ 3a3bbc │ │ │ │ ldr r2, [pc, #120] @ 3a3bc0 │ │ │ │ ldr r1, [pc, #120] @ 3a3bc4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a3b9c │ │ │ │ bic r1, r5, #-16777216 @ 0xff000000 │ │ │ │ bic r1, r1, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ @@ -356090,17 +356090,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq ip, r8, r0, lsl #26 │ │ │ │ - rsbeq r5, r4, r8, lsl #19 │ │ │ │ - rsbeq r5, r4, r0, lsr #19 │ │ │ │ + rsbseq ip, r8, r0, lsr #27 │ │ │ │ + rsbeq r5, r4, r8, lsr #20 │ │ │ │ + rsbeq r5, r4, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldrb r1, [r0, #2834] @ 0xb12 │ │ │ │ @@ -356123,25 +356123,25 @@ │ │ │ │ lsrne r6, r6, #16 │ │ │ │ lsr r1, r4, #23 │ │ │ │ orr r1, r1, r3, lsl #9 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3a2ddc │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3a3c98 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #108] @ 3a3cb8 │ │ │ │ ldr r2, [pc, #108] @ 3a3cbc │ │ │ │ ldr r1, [pc, #108] @ 3a3cc0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a3c98 │ │ │ │ lsl r2, r6, #16 │ │ │ │ bic r1, r4, #-16777216 @ 0xff000000 │ │ │ │ lsr r2, r2, #16 │ │ │ │ bic r1, r1, #8388608 @ 0x800000 │ │ │ │ @@ -356153,17 +356153,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq ip, [r8], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r5, r4, r0, lsl #17 │ │ │ │ - @ instruction: 0x00645898 │ │ │ │ + @ instruction: 0x0078cc98 │ │ │ │ + rsbeq r5, r4, r0, lsr #18 │ │ │ │ + rsbeq r5, r4, r8, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb r4, [r0, #2834] @ 0xb12 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ @@ -356174,25 +356174,25 @@ │ │ │ │ eor r4, r4, r2 │ │ │ │ lsr r1, r4, #23 │ │ │ │ orr r1, r1, r3, lsl #9 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3a2ddc │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3a3d58 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r3, [pc, #136] @ 3a3da0 │ │ │ │ ldr r2, [pc, #136] @ 3a3da4 │ │ │ │ ldr r1, [pc, #136] @ 3a3da8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a3d58 │ │ │ │ bic r1, r4, #-16777216 @ 0xff000000 │ │ │ │ bic r1, r1, #8388608 @ 0x800000 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -356211,17 +356211,17 @@ │ │ │ │ lsrne r0, r0, #16 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq ip, r8, ip, lsr #22 │ │ │ │ - strheq r5, [r4], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r5, r4, r8, asr #15 │ │ │ │ + rsbseq ip, r8, ip, asr #23 │ │ │ │ + rsbeq r5, r4, r4, asr r8 │ │ │ │ + rsbeq r5, r4, r8, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldrb r1, [r0, #2833] @ 0xb11 │ │ │ │ @@ -356244,25 +356244,25 @@ │ │ │ │ lsrne r5, r5, #16 │ │ │ │ lsr r1, r4, #8 │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3a2ddc │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 3a3e9c │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #180] @ 3a3ee4 │ │ │ │ ldr r2, [pc, #180] @ 3a3ee8 │ │ │ │ ldr r1, [pc, #180] @ 3a3eec │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ lsr r3, r4, #6 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3a3e90 │ │ │ │ cmp r3, #3 │ │ │ │ bne 3a3ebc │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ @@ -356292,17 +356292,17 @@ │ │ │ │ lsl r2, r5, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ and r1, r4, #127 @ 0x7f │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq ip, r8, r4, lsl sl │ │ │ │ - @ instruction: 0x0064569c │ │ │ │ - strheq r5, [r4], #-100 @ 0xffffff9c @ │ │ │ │ + ldrheq ip, [r8], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r5, r4, ip, lsr r7 │ │ │ │ + rsbeq r5, r4, r4, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #372] @ 3a407c │ │ │ │ ldr r3, [pc, #372] @ 3a4080 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -356378,41 +356378,41 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a40a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a3f4c │ │ │ │ ldr r0, [pc, #60] @ 3a40a4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a3f4c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r6, r0, r4, lsl ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00906bf4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x00906bb0 │ │ │ │ addseq r6, r0, r4, ror fp │ │ │ │ andeq r2, r0, r4, lsl sp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r4, [r5], #-4 @ │ │ │ │ - strdeq r4, [r5], #-8 @ │ │ │ │ + rsbeq r4, r5, r4, ror r1 │ │ │ │ + @ instruction: 0x00654198 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #280] @ 3a41d8 │ │ │ │ ands r4, r2, #1 │ │ │ │ ldr r2, [pc, #276] @ 3a41dc │ │ │ │ @@ -356465,40 +356465,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3a41f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a4100 │ │ │ │ ldr r0, [pc, #56] @ 3a41fc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a4100 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r6, r0, r8, asr sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, r0, r8, lsr sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r6, r0, r4, lsl sl │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r3, [r5], #-252 @ 0xffffff04 @ │ │ │ │ - strdeq r3, [r5], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r4, r5, ip, ror r0 │ │ │ │ + @ instruction: 0x0065409c │ │ │ │ │ │ │ │ 003a4200 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -356513,63 +356513,63 @@ │ │ │ │ ldr r2, [pc, #84] @ 3a4290 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r0, r4 │ │ │ │ bl 441c04 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strheq r3, [r5], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r4, r5, r0, asr r0 │ │ │ │ addeq r6, r2, ip, lsr r6 │ │ │ │ ldr r0, [pc, #4] @ 3a42a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r6, r2, r8, asr #12 │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ mov r1, r2 │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #172] @ 3a4374 │ │ │ │ ldr r2, [pc, #172] @ 3a4378 │ │ │ │ ldr r1, [pc, #172] @ 3a437c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #140] @ 3a4380 │ │ │ │ ldr r1, [pc, #140] @ 3a4384 │ │ │ │ add r5, r5, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #108] @ 3a4388 │ │ │ │ ldr r1, [pc, #108] @ 3a438c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #100] @ 3a4390 │ │ │ │ mov ip, #3 │ │ │ │ ldr r3, [pc, #96] @ 3a4394 │ │ │ │ @@ -356586,19 +356586,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq ip, r8, r8, asr #12 │ │ │ │ - rsbeq pc, r3, r0, ror #24 │ │ │ │ - rsbeq r9, r3, r8, lsl #1 │ │ │ │ - rsbeq r3, r3, r0, lsr r4 │ │ │ │ - rsbeq r0, sp, r0, asr #18 │ │ │ │ + rsbseq ip, r8, r8, ror #13 │ │ │ │ + rsbeq pc, r3, r0, lsl #26 │ │ │ │ + rsbeq r9, r3, r8, lsr #2 │ │ │ │ + ldrdeq r3, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r0, sp, r0, ror #19 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ streq r8, [r4], #134 @ 0x86 │ │ │ │ andeq r0, r0, r1, lsl #12 │ │ │ │ addeq r6, r2, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -356611,24 +356611,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #1748] @ 0x6d4 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7503d0 │ │ │ │ - rsbseq ip, r8, ip, asr r5 │ │ │ │ - rsbeq r3, r5, r8, asr lr │ │ │ │ - rsbeq r3, r5, r0, asr #28 │ │ │ │ + b 750478 │ │ │ │ + ldrsheq ip, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ + strdeq r3, [r5], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r3, r5, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 3a4494 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -356636,41 +356636,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 3a4498 │ │ │ │ ldr r1, [pc, #108] @ 3a449c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #88] @ 3a44a0 │ │ │ │ ldr r1, [pc, #88] @ 3a44a4 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #1 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r5 │ │ │ │ bl 324380 │ │ │ │ ldr r1, [pc, #40] @ 3a44a8 │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3241d0 │ │ │ │ - rsbseq ip, r8, r0, lsl #10 │ │ │ │ - strdeq r3, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r0, sp, r8, lsl #16 │ │ │ │ - strheq r3, [r5], #-220 @ 0xffffff24 @ │ │ │ │ - ldrdeq r3, [r5], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq ip, r8, r0, lsr #11 │ │ │ │ + @ instruction: 0x0063339c │ │ │ │ + rsbeq r0, sp, r8, lsr #17 │ │ │ │ + rsbeq r3, r5, ip, asr lr │ │ │ │ + rsbeq r3, r5, r4, ror lr │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #584] @ 3a470c │ │ │ │ ldr r6, [pc, #584] @ 3a4710 │ │ │ │ @@ -356689,26 +356689,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #516] @ 3a4720 │ │ │ │ ldr r1, [pc, #516] @ 3a4724 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ str r6, [sp] │ │ │ │ ldr r7, [pc, #496] @ 3a4728 │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr fp, [r4, #100] @ 0x64 │ │ │ │ mov r3, #7 │ │ │ │ add r1, sp, #18 │ │ │ │ mov r2, #2 │ │ │ │ strh r3, [sp, #18] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ @@ -356718,30 +356718,30 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ strh r2, [sp, #18] │ │ │ │ add r0, fp, #6 │ │ │ │ mov r2, #2 │ │ │ │ bl 24962c │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [fp, #61] @ 0x3d │ │ │ │ - bl 719538 │ │ │ │ + bl 7195e0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 441c04 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 3a4a34 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3a4688 │ │ │ │ ldr r0, [pc, #372] @ 3a472c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 750610 │ │ │ │ + bl 7506b8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 39f9b8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r6, #1748] @ 0x6d4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a4c18 │ │ │ │ @@ -356749,20 +356749,20 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 3a5210 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #296] @ 3a4734 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ ldr r3, [pc, #280] @ 3a4738 │ │ │ │ mov r1, r4 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r9 │ │ │ │ bl 3a5380 │ │ │ │ mov r1, #0 │ │ │ │ @@ -356776,15 +356776,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 3a5210 │ │ │ │ ldr r1, [pc, #224] @ 3a4740 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 758528 │ │ │ │ + bl 7585d0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 3a5380 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a46cc │ │ │ │ ldr r2, [pc, #180] @ 3a4744 │ │ │ │ @@ -356817,107 +356817,107 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3a52e0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r6, r0, r4, asr r6 │ │ │ │ - rsbseq ip, r8, r0, asr #8 │ │ │ │ + rsbseq ip, r8, r0, ror #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r3, r3, r4, asr #4 │ │ │ │ - rsbeq r0, sp, r4, asr r7 │ │ │ │ - rsbeq r3, r5, ip, ror #25 │ │ │ │ - rsbeq r3, r5, r4, lsl #26 │ │ │ │ + rsbeq r3, r3, r4, ror #5 │ │ │ │ + strdeq r0, [sp], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r3, r5, ip, lsl #27 │ │ │ │ + rsbeq r3, r5, r4, lsr #27 │ │ │ │ addseq r6, r0, r8, ror #11 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ - rsbeq r3, r5, r8, lsr ip │ │ │ │ - rsbeq r0, r4, r8, asr r0 │ │ │ │ + ldrdeq r3, [r5], #-200 @ 0xffffff38 @ │ │ │ │ + strdeq r0, [r4], #-8 @ │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbeq r1, r4, r8, asr #14 │ │ │ │ - rsbeq r3, r5, r0, asr #23 │ │ │ │ + rsbeq r1, r4, r8, ror #15 │ │ │ │ + rsbeq r3, r5, r0, ror #24 │ │ │ │ addseq r6, r0, ip, lsl #9 │ │ │ │ addseq r6, r0, r8, asr #8 │ │ │ │ - rsbeq ip, r4, r4, ror #10 │ │ │ │ + rsbeq ip, r4, r4, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 3a478c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r6, r2, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3a4800 │ │ │ │ ldr r2, [pc, #88] @ 3a4804 │ │ │ │ ldr r1, [pc, #88] @ 3a4808 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #60] @ 3a480c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, r8, r8, lsr #3 │ │ │ │ - rsbeq r2, r3, r4, ror pc │ │ │ │ - rsbeq r0, sp, r4, lsl #9 │ │ │ │ - rsbeq r4, r5, r4, asr r2 │ │ │ │ + rsbseq ip, r8, r8, asr #4 │ │ │ │ + rsbeq r3, r3, r4, lsl r0 │ │ │ │ + rsbeq r0, sp, r4, lsr #10 │ │ │ │ + strdeq r4, [r5], #-36 @ 0xffffffdc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3a4878 │ │ │ │ ldr r2, [pc, #80] @ 3a487c │ │ │ │ ldr r1, [pc, #80] @ 3a4880 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ ldr r3, [pc, #68] @ 3a4884 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #52] @ 3a4888 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, r8, ip, lsr #2 │ │ │ │ - rsbeq r2, r3, ip, ror #29 │ │ │ │ - rsbeq r3, r5, r4, lsl #22 │ │ │ │ + rsbseq ip, r8, ip, asr #3 │ │ │ │ + rsbeq r2, r3, ip, lsl #31 │ │ │ │ + rsbeq r3, r5, r4, lsr #23 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #252] @ 3a49a0 │ │ │ │ @@ -356934,15 +356934,15 @@ │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov ip, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r4, sp, #12 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a67c │ │ │ │ mov r0, r6 │ │ │ │ @@ -356981,51 +356981,51 @@ │ │ │ │ mvn r3, #0 │ │ │ │ rsb r1, r0, #40 @ 0x28 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r4, r0 │ │ │ │ bl 24a5ec <__snprintf_chk@plt> │ │ │ │ b 3a492c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - ldrheq ip, [r8], #-4 @ │ │ │ │ + rsbseq ip, r8, r4, asr r1 │ │ │ │ addseq r6, r0, r4, ror #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, r3, r4, ror #27 │ │ │ │ - rsbeq pc, r3, r8, lsl #27 │ │ │ │ - rsbeq r4, pc, r8, ror #15 │ │ │ │ + rsbeq pc, r3, r4, lsl #29 │ │ │ │ + rsbeq pc, r3, r8, lsr #28 │ │ │ │ + rsbeq r4, pc, r8, lsl #17 │ │ │ │ addseq r6, r0, r0, ror #3 │ │ │ │ - strheq r3, [r5], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r3, r5, r4, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3a4a24 │ │ │ │ ldr r2, [pc, #76] @ 3a4a28 │ │ │ │ ldr r1, [pc, #76] @ 3a4a2c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #48] @ 3a4a30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, r8, r8, ror pc │ │ │ │ - rsbeq r2, r3, r4, asr #26 │ │ │ │ - rsbeq r0, sp, r4, asr r2 │ │ │ │ - rsbeq pc, r3, r0, ror sl @ │ │ │ │ + rsbseq ip, r8, r8, lsl r0 │ │ │ │ + rsbeq r2, r3, r4, ror #27 │ │ │ │ + strdeq r0, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq pc, r3, r0, lsl fp @ │ │ │ │ │ │ │ │ 003a4a34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #400] @ 3a4bdc │ │ │ │ @@ -357041,67 +357041,67 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ beq 3a4ad8 │ │ │ │ ldr r4, [pc, #356] @ 3a4be4 │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74a110 │ │ │ │ + bl 74a1b8 │ │ │ │ ldr r3, [pc, #340] @ 3a4be8 │ │ │ │ ldr r2, [pc, #340] @ 3a4bec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ str r0, [r7] │ │ │ │ str r6, [r0, #68] @ 0x44 │ │ │ │ str r5, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #272] @ 3a4bf0 │ │ │ │ ldr sl, [pc, #272] @ 3a4bf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d520 │ │ │ │ + bl 74d5c8 │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [pc, #256] @ 3a4bf8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 74a110 │ │ │ │ + bl 74a1b8 │ │ │ │ ldr r2, [pc, #236] @ 3a4bfc │ │ │ │ add r3, r4, #68 @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r3, #17 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ cmp r9, #0 │ │ │ │ str r6, [r0, #68] @ 0x44 │ │ │ │ str r5, [r0, #72] @ 0x48 │ │ │ │ str r0, [r7] │ │ │ │ beq 3a4abc │ │ │ │ ldr r2, [pc, #192] @ 3a4c00 │ │ │ │ ldr r1, [pc, #192] @ 3a4c04 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #164] @ 3a4c08 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 33935c │ │ │ │ ldr r0, [r7] │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -357117,38 +357117,38 @@ │ │ │ │ ldr r1, [pc, #112] @ 3a4c14 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ addseq r8, lr, r0, ror #12 │ │ │ │ addseq r6, r0, r0, asr #1 │ │ │ │ - rsbeq pc, r3, ip, ror #19 │ │ │ │ - rsbseq fp, r8, r4, asr #29 │ │ │ │ - rsbeq pc, r3, ip, lsl #24 │ │ │ │ - @ instruction: 0x0065379c │ │ │ │ - rsbeq pc, r3, r4, lsl #19 │ │ │ │ - rsbseq fp, r8, r4, ror #28 │ │ │ │ - @ instruction: 0x0063fb9c │ │ │ │ - rsbeq r3, r4, r8, asr #14 │ │ │ │ - rsbeq r3, r4, r4, asr r7 │ │ │ │ + rsbeq pc, r3, ip, lsl #21 │ │ │ │ + rsbseq fp, r8, r4, ror #30 │ │ │ │ + rsbeq pc, r3, ip, lsr #25 │ │ │ │ + rsbeq r3, r5, ip, lsr r8 │ │ │ │ + rsbeq pc, r3, r4, lsr #20 │ │ │ │ + rsbseq fp, r8, r4, lsl #30 │ │ │ │ + rsbeq pc, r3, ip, lsr ip @ │ │ │ │ + rsbeq r3, r4, r8, ror #15 │ │ │ │ + strdeq r3, [r4], #-116 @ 0xffffff8c @ │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - strheq r3, [r5], #-108 @ 0xffffff94 @ │ │ │ │ - ldrheq fp, [r8], #-212 @ 0xffffff2c @ │ │ │ │ - @ instruction: 0x00653690 │ │ │ │ + rsbeq r3, r5, ip, asr r7 │ │ │ │ + rsbseq fp, r8, r4, asr lr │ │ │ │ + rsbeq r3, r5, r0, lsr r7 │ │ │ │ │ │ │ │ 003a4c18 : │ │ │ │ str r1, [r0, #76] @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -357174,17 +357174,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ bl 24b6e8 │ │ │ │ - rsbseq fp, r8, r8, ror #25 │ │ │ │ - rsbeq r3, r5, r4, asr #11 │ │ │ │ - rsbeq r3, r5, r4, lsl r6 │ │ │ │ + rsbseq fp, r8, r8, lsl #27 │ │ │ │ + rsbeq r3, r5, r4, ror #12 │ │ │ │ + strheq r3, [r5], #-100 @ 0xffffff9c @ │ │ │ │ │ │ │ │ 003a4c98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -357196,24 +357196,24 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [pc, #212] @ 3a4da0 │ │ │ │ add r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754604 │ │ │ │ - bl 74da74 │ │ │ │ + bl 7546ac │ │ │ │ + bl 74db1c │ │ │ │ ldr r2, [pc, #184] @ 3a4da4 │ │ │ │ ldr r1, [pc, #184] @ 3a4da8 │ │ │ │ add ip, r5, #68 @ 0x44 │ │ │ │ mov r3, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #160] @ 3a4dac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r0 │ │ │ │ bne 3a4d7c │ │ │ │ cmp r4, #15 │ │ │ │ bhi 3a4d58 │ │ │ │ @@ -357243,26 +357243,26 @@ │ │ │ │ ldr r1, [pc, #60] @ 3a4dc0 │ │ │ │ ldr r0, [pc, #60] @ 3a4dc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #100 @ 0x64 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0078bc98 │ │ │ │ - rsbeq r2, r3, ip, asr sl │ │ │ │ - rsbeq pc, ip, ip, ror #30 │ │ │ │ - strheq pc, [r3], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq pc, r3, r4, ror r7 @ │ │ │ │ + rsbseq fp, r8, r8, lsr sp │ │ │ │ + strdeq r2, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r0, sp, ip │ │ │ │ + rsbeq pc, r3, ip, asr sl @ │ │ │ │ + rsbeq pc, r3, r4, lsl r8 @ │ │ │ │ addseq r8, lr, r4, lsr #7 │ │ │ │ addseq r8, lr, r0, ror #6 │ │ │ │ - ldrsheq fp, [r8], #-180 @ 0xffffff4c @ │ │ │ │ - ldrdeq r3, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r3, r5, r0, lsr #10 │ │ │ │ - strheq r3, [r5], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r3, r5, ip, lsl r5 │ │ │ │ + @ instruction: 0x0078bc94 │ │ │ │ + rsbeq r3, r5, r0, ror r5 │ │ │ │ + rsbeq r3, r5, r0, asr #11 │ │ │ │ + rsbeq r3, r5, r4, asr r5 │ │ │ │ + strheq r3, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ │ │ │ │ 003a4dc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -357277,23 +357277,23 @@ │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 324614 │ │ │ │ - rsbseq fp, r8, r0, ror #22 │ │ │ │ - rsbeq r2, r3, r8, lsr #18 │ │ │ │ - rsbeq pc, ip, r4, lsr lr @ │ │ │ │ + rsbseq fp, r8, r0, lsl #24 │ │ │ │ + rsbeq r2, r3, r8, asr #19 │ │ │ │ + ldrdeq pc, [ip], #-228 @ 0xffffff1c @ │ │ │ │ │ │ │ │ 003a4e3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -357333,20 +357333,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 3a4f04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, r4, lsr #21 │ │ │ │ - rsbeq r3, r5, r0, lsl #7 │ │ │ │ - rsbeq r3, r5, r4, lsr #8 │ │ │ │ - rsbseq fp, r8, r0, lsl #21 │ │ │ │ - rsbeq r3, r5, ip, asr r3 │ │ │ │ - rsbeq r3, r5, r8, lsl r4 │ │ │ │ + rsbseq fp, r8, r4, asr #22 │ │ │ │ + rsbeq r3, r5, r0, lsr #8 │ │ │ │ + rsbeq r3, r5, r4, asr #9 │ │ │ │ + rsbseq fp, r8, r0, lsr #22 │ │ │ │ + strdeq r3, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ + strheq r3, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ │ │ │ │ 003a4f08 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a4f38 │ │ │ │ cmp r1, #3 │ │ │ │ movle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ @@ -357366,17 +357366,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3a4f74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #117 @ 0x75 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, r4, lsl #20 │ │ │ │ - rsbeq r3, r5, r0, ror #5 │ │ │ │ - rsbeq r3, r5, r8, ror #7 │ │ │ │ + rsbseq fp, r8, r4, lsr #21 │ │ │ │ + rsbeq r3, r5, r0, lsl #7 │ │ │ │ + rsbeq r3, r5, r8, lsl #9 │ │ │ │ │ │ │ │ 003a4f78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r6, r0, #0 │ │ │ │ @@ -357385,15 +357385,15 @@ │ │ │ │ bne 3a4fd4 │ │ │ │ ldr r1, [pc, #216] @ 3a5078 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r1, [r1] │ │ │ │ ldr r0, [r1, #72] @ 0x48 │ │ │ │ str r7, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -357404,29 +357404,29 @@ │ │ │ │ ldr r2, [pc, #152] @ 3a5080 │ │ │ │ ldr r1, [pc, #152] @ 3a5084 │ │ │ │ add r3, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754604 │ │ │ │ - bl 74da74 │ │ │ │ + bl 7546ac │ │ │ │ + bl 74db1c │ │ │ │ ldr r2, [pc, #124] @ 3a5088 │ │ │ │ ldr r1, [pc, #124] @ 3a508c │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ str r7, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3a5068 │ │ │ │ str r5, [r6, #96] @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -357436,19 +357436,19 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r3, r5 │ │ │ │ ble 3a4fb4 │ │ │ │ str r5, [r6, #96] @ 0x60 │ │ │ │ b 3a5048 │ │ │ │ addseq r8, lr, ip, lsl #2 │ │ │ │ - rsbseq fp, r8, ip, ror r9 │ │ │ │ - rsbeq r2, r3, ip, lsr r7 │ │ │ │ - rsbeq pc, ip, ip, asr #24 │ │ │ │ - rsbeq pc, r3, r0, lsr #13 │ │ │ │ - rsbeq pc, r3, r8, asr r4 @ │ │ │ │ + rsbseq fp, r8, ip, lsl sl │ │ │ │ + ldrdeq r2, [r3], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq pc, ip, ip, ror #25 │ │ │ │ + rsbeq pc, r3, r0, asr #14 │ │ │ │ + strdeq pc, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ │ │ │ │ 003a5090 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -357473,181 +357473,181 @@ │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ str r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a51a8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r5, #96] @ 0x60 │ │ │ │ - bl 702b0c │ │ │ │ + bl 702bb4 │ │ │ │ ldr r3, [pc, #220] @ 3a51f0 │ │ │ │ ldr r2, [pc, #220] @ 3a51f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #216] @ 3a51f8 │ │ │ │ mov r0, r5 │ │ │ │ mov r5, r3 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754604 │ │ │ │ - bl 74da74 │ │ │ │ + bl 7546ac │ │ │ │ + bl 74db1c │ │ │ │ ldr r2, [pc, #180] @ 3a51fc │ │ │ │ ldr r1, [pc, #180] @ 3a5200 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 702c0c │ │ │ │ + bl 702cb4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 702b0c │ │ │ │ + bl 702bb4 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r1, [r3, #72] @ 0x48 │ │ │ │ b 3a5164 │ │ │ │ cmp r0, r6 │ │ │ │ bgt 3a50fc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 702b0c │ │ │ │ + bl 702bb4 │ │ │ │ b 3a510c │ │ │ │ mvn r0, #18 │ │ │ │ b 3a5174 │ │ │ │ ldr r3, [pc, #52] @ 3a5204 │ │ │ │ ldr r1, [pc, #52] @ 3a5208 │ │ │ │ ldr r0, [pc, #52] @ 3a520c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r7, lr, r0, ror #31 │ │ │ │ - rsbseq fp, r8, r4, asr #16 │ │ │ │ - rsbeq r2, r3, r0, lsl #12 │ │ │ │ - rsbeq pc, ip, r0, lsl fp @ │ │ │ │ - rsbeq pc, r3, r0, ror #10 │ │ │ │ - rsbeq pc, r3, r0, lsr #6 │ │ │ │ - rsbseq fp, r8, r4, lsl #15 │ │ │ │ - rsbeq r3, r5, r0, rrx │ │ │ │ - rsbeq r3, r5, ip, lsr r1 │ │ │ │ + rsbseq fp, r8, r4, ror #17 │ │ │ │ + rsbeq r2, r3, r0, lsr #13 │ │ │ │ + strheq pc, [ip], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq pc, r3, r0, lsl #12 │ │ │ │ + rsbeq pc, r3, r0, asr #7 │ │ │ │ + rsbseq fp, r8, r4, lsr #16 │ │ │ │ + rsbeq r3, r5, r0, lsl #2 │ │ │ │ + ldrdeq r3, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ │ │ │ │ 003a5210 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 74d520 │ │ │ │ + bl 74d5c8 │ │ │ │ ldr ip, [pc, #60] @ 3a526c │ │ │ │ ldr r2, [pc, #60] @ 3a5270 │ │ │ │ ldr r1, [pc, #60] @ 3a5274 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, r8, r4, lsr #14 │ │ │ │ - rsbeq pc, r3, r4, ror r4 @ │ │ │ │ - rsbeq pc, r3, r8, lsl r4 @ │ │ │ │ + rsbseq fp, r8, r4, asr #15 │ │ │ │ + rsbeq pc, r3, r4, lsl r5 @ │ │ │ │ + strheq pc, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ │ │ │ │ 003a5278 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 74d588 │ │ │ │ + bl 74d630 │ │ │ │ ldr ip, [pc, #60] @ 3a52d4 │ │ │ │ ldr r2, [pc, #60] @ 3a52d8 │ │ │ │ ldr r1, [pc, #60] @ 3a52dc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrheq fp, [r8], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq pc, r3, ip, lsl #8 │ │ │ │ - strheq pc, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq fp, r8, ip, asr r7 │ │ │ │ + rsbeq pc, r3, ip, lsr #9 │ │ │ │ + rsbeq pc, r3, r0, asr r4 @ │ │ │ │ │ │ │ │ 003a52e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 74d520 │ │ │ │ + bl 74d5c8 │ │ │ │ ldr ip, [pc, #100] @ 3a536c │ │ │ │ ldr r2, [pc, #100] @ 3a5370 │ │ │ │ ldr r1, [pc, #100] @ 3a5374 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r4, [pc, #72] @ 3a5378 │ │ │ │ ldr r3, [pc, #72] @ 3a537c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r5, r0 │ │ │ │ - bl 74d9b4 │ │ │ │ + bl 74da5c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, r8, ip, asr #12 │ │ │ │ - @ instruction: 0x0063f398 │ │ │ │ - rsbeq pc, r3, r8, lsr r3 @ │ │ │ │ + rsbseq fp, r8, ip, ror #13 │ │ │ │ + rsbeq pc, r3, r8, lsr r4 @ │ │ │ │ + ldrdeq pc, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ addseq r5, r0, ip, ror #15 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ │ │ │ │ 003a5380 : │ │ │ │ - b 74d9b4 │ │ │ │ + b 74da5c │ │ │ │ │ │ │ │ 003a5384 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ 3a5400 │ │ │ │ @@ -357656,36 +357656,36 @@ │ │ │ │ ldr r1, [pc, #96] @ 3a5408 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754604 │ │ │ │ - bl 74da74 │ │ │ │ + bl 7546ac │ │ │ │ + bl 74db1c │ │ │ │ ldr r2, [pc, #64] @ 3a540c │ │ │ │ ldr r1, [pc, #64] @ 3a5410 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq fp, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r2, r3, r8, ror r3 │ │ │ │ - rsbeq pc, ip, r8, lsl #17 │ │ │ │ - rsbeq pc, r3, r0, ror #5 │ │ │ │ - @ instruction: 0x0063f098 │ │ │ │ + rsbseq fp, r8, ip, asr r6 │ │ │ │ + rsbeq r2, r3, r8, lsl r4 │ │ │ │ + rsbeq pc, ip, r8, lsr #18 │ │ │ │ + rsbeq pc, r3, r0, lsl #7 │ │ │ │ + rsbeq pc, r3, r8, lsr r1 @ │ │ │ │ │ │ │ │ 003a5414 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #340] @ 3a5580 │ │ │ │ @@ -357708,96 +357708,96 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r1, [pc, #280] @ 3a5590 │ │ │ │ ldr r0, [pc, #280] @ 3a5594 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #168 @ 0xa8 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #232] @ 3a5598 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d520 │ │ │ │ + bl 74d5c8 │ │ │ │ ldr ip, [pc, #224] @ 3a559c │ │ │ │ ldr r2, [pc, #224] @ 3a55a0 │ │ │ │ ldr r1, [pc, #224] @ 3a55a4 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #196] @ 3a55a8 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74d9b4 │ │ │ │ + bl 74da5c │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #140] @ 3a55ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d520 │ │ │ │ + bl 74d5c8 │ │ │ │ ldr ip, [pc, #132] @ 3a55b0 │ │ │ │ ldr r2, [pc, #132] @ 3a55b4 │ │ │ │ ldr r1, [pc, #132] @ 3a55b8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ b 3a54d4 │ │ │ │ ldr r1, [pc, #108] @ 3a55bc │ │ │ │ ldr r0, [pc, #108] @ 3a55c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #168 @ 0xa8 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ b 3a5488 │ │ │ │ ldr r1, [pc, #88] @ 3a55c4 │ │ │ │ ldr r0, [pc, #88] @ 3a55c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #168 @ 0xa8 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ b 3a5488 │ │ │ │ @ instruction: 0x009056f0 │ │ │ │ andeq r3, r0, r8, lsr lr │ │ │ │ andeq r2, r0, r4, lsl r0 │ │ │ │ - ldrsheq fp, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq fp, r8, r0, ror #9 │ │ │ │ - strdeq r2, [r5], #-224 @ 0xffffff20 @ │ │ │ │ - @ instruction: 0x00652e9c │ │ │ │ - @ instruction: 0x0078b498 │ │ │ │ - rsbeq pc, r3, ip, ror #3 │ │ │ │ - rsbeq pc, r3, r8, lsl #3 │ │ │ │ + @ instruction: 0x0078b59c │ │ │ │ + rsbseq fp, r8, r0, lsl #11 │ │ │ │ + @ instruction: 0x00652f90 │ │ │ │ + rsbeq r2, r5, ip, lsr pc │ │ │ │ + rsbseq fp, r8, r8, lsr r5 │ │ │ │ + rsbeq pc, r3, ip, lsl #5 │ │ │ │ + rsbeq pc, r3, r8, lsr #4 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - strdeq r7, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq fp, r8, r8, lsr #8 │ │ │ │ - rsbeq pc, r3, ip, ror r1 @ │ │ │ │ - rsbeq pc, r3, r8, lsl r1 @ │ │ │ │ - rsbseq fp, r8, r8, lsl #8 │ │ │ │ - strdeq r2, [r5], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq fp, r8, ip, ror #7 │ │ │ │ - rsbeq r2, r5, r4, asr #27 │ │ │ │ + @ instruction: 0x0064759c │ │ │ │ + rsbseq fp, r8, r8, asr #9 │ │ │ │ + rsbeq pc, r3, ip, lsl r2 @ │ │ │ │ + strheq pc, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq fp, r8, r8, lsr #9 │ │ │ │ + @ instruction: 0x00652e9c │ │ │ │ + rsbseq fp, r8, ip, lsl #9 │ │ │ │ + rsbeq r2, r5, r4, ror #28 │ │ │ │ │ │ │ │ 003a55cc : │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a55f8 │ │ │ │ ldr r3, [pc, #156] @ 3a5678 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -357817,38 +357817,38 @@ │ │ │ │ ldr r1, [pc, #104] @ 3a5684 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754604 │ │ │ │ - bl 74da74 │ │ │ │ + bl 7546ac │ │ │ │ + bl 74db1c │ │ │ │ ldr r2, [pc, #72] @ 3a5688 │ │ │ │ ldr r1, [pc, #72] @ 3a568c │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r0, [r0, #68] @ 0x44 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x009e7ad4 │ │ │ │ - rsbseq fp, r8, r8, asr #6 │ │ │ │ - rsbeq r2, r3, r4, lsl #2 │ │ │ │ - rsbeq pc, ip, r4, lsl r6 @ │ │ │ │ - rsbeq pc, r3, ip, rrx │ │ │ │ - rsbeq lr, r3, r4, lsr #28 │ │ │ │ + rsbseq fp, r8, r8, ror #7 │ │ │ │ + rsbeq r2, r3, r4, lsr #3 │ │ │ │ + strheq pc, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq pc, r3, ip, lsl #2 │ │ │ │ + rsbeq lr, r3, r4, asr #29 │ │ │ │ │ │ │ │ 003a5690 : │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a56bc │ │ │ │ ldr r3, [pc, #156] @ 3a573c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -357868,72 +357868,72 @@ │ │ │ │ ldr r1, [pc, #104] @ 3a5748 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754604 │ │ │ │ - bl 74da74 │ │ │ │ + bl 7546ac │ │ │ │ + bl 74db1c │ │ │ │ ldr r2, [pc, #72] @ 3a574c │ │ │ │ ldr r1, [pc, #72] @ 3a5750 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r7, lr, r0, lsl sl │ │ │ │ - rsbseq fp, r8, r4, lsl #5 │ │ │ │ - rsbeq r2, r3, r0, asr #32 │ │ │ │ - rsbeq pc, ip, r0, asr r5 @ │ │ │ │ - rsbeq lr, r3, r8, lsr #31 │ │ │ │ - rsbeq lr, r3, r0, ror #26 │ │ │ │ + rsbseq fp, r8, r4, lsr #6 │ │ │ │ + rsbeq r2, r3, r0, ror #1 │ │ │ │ + strdeq pc, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq pc, r3, r8, asr #32 │ │ │ │ + rsbeq lr, r3, r0, lsl #28 │ │ │ │ ldr r0, [pc, #4] @ 3a5760 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r5, r2, r0, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3a57d0 │ │ │ │ ldr r2, [pc, #84] @ 3a57d4 │ │ │ │ ldr r1, [pc, #84] @ 3a57d8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #56] @ 3a57dc │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ strb r2, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, r8, ip, lsl #5 │ │ │ │ - rsbeq r1, r3, r0, lsr #31 │ │ │ │ - strheq pc, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq fp, r8, ip, lsr #6 │ │ │ │ + rsbeq r2, r3, r0, asr #32 │ │ │ │ + rsbeq pc, ip, r0, asr r5 @ │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r5, [pc, #2776] @ 3a62d0 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ @@ -357952,36 +357952,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #20 │ │ │ │ mov r2, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r7, [pc, #2708] @ 3a62e4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ add ip, r5, #28 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #20 │ │ │ │ mov r2, r8 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #2672] @ 3a62e8 │ │ │ │ ldr r1, [pc, #2672] @ 3a62ec │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ bl 3a5384 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ add r9, sp, #60 @ 0x3c │ │ │ │ cmp r3, r5 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -358018,51 +358018,51 @@ │ │ │ │ ldr r1, [pc, #2508] @ 3a6304 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #2480] @ 3a6308 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5990 │ │ │ │ and r1, r5, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #2440] @ 3a630c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a59bc │ │ │ │ and r1, r5, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #2400] @ 3a6310 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ ldr r1, [pc, #2384] @ 3a6314 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 337a50 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 758154 │ │ │ │ + bl 7581fc │ │ │ │ ldr r3, [pc, #2352] @ 3a6318 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r2, [r7, r3] │ │ │ │ mov r0, r8 │ │ │ │ bl 3a5380 │ │ │ │ add r3, r6, #104 @ 0x68 │ │ │ │ str r8, [r3, r5, lsl #2] │ │ │ │ @@ -358094,15 +358094,15 @@ │ │ │ │ bls 3a61a0 │ │ │ │ cmp r5, #3 │ │ │ │ bne 3a58dc │ │ │ │ ldr r0, [pc, #2220] @ 3a6320 │ │ │ │ sub r1, r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ - bl 998700 │ │ │ │ + bl 9987a8 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5c50 │ │ │ │ ldr r3, [pc, #2192] @ 3a6324 │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ @@ -358134,51 +358134,51 @@ │ │ │ │ ldr r1, [pc, #2092] @ 3a6334 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r9, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #2064] @ 3a6338 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5b60 │ │ │ │ and r1, r5, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #2024] @ 3a633c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ ldr r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5b8c │ │ │ │ and r1, r5, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1984] @ 3a6340 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ ldr r1, [pc, #1968] @ 3a6344 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ bl 337a50 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 758154 │ │ │ │ + bl 7581fc │ │ │ │ ldr r3, [pc, #1888] @ 3a6318 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r2, [r7, r3] │ │ │ │ mov r0, r9 │ │ │ │ bl 3a5380 │ │ │ │ add r3, r6, #116 @ 0x74 │ │ │ │ str r9, [r3, r5, lsl #2] │ │ │ │ @@ -358210,15 +358210,15 @@ │ │ │ │ bls 3a611c │ │ │ │ cmp r5, #4 │ │ │ │ bne 3a5ab0 │ │ │ │ ldr r0, [pc, #1796] @ 3a6348 │ │ │ │ sub r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ - bl 998700 │ │ │ │ + bl 9987a8 │ │ │ │ ldr r3, [r4, #136] @ 0x88 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3a62ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5e50 │ │ │ │ ldr r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358237,53 +358237,53 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 3a5cec │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1660] @ 3a635c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5d18 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1620] @ 3a6360 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl 7d51e0 │ │ │ │ + bl 7d5288 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, #3 │ │ │ │ - bl 7d51e0 │ │ │ │ + bl 7d5288 │ │ │ │ ldr r1, [pc, #1568] @ 3a6364 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758154 │ │ │ │ + bl 7581fc │ │ │ │ ldr r3, [pc, #1468] @ 3a6318 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r8, [r7, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ bl 3a5380 │ │ │ │ mov r1, r9 │ │ │ │ @@ -358329,35 +358329,35 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ str sl, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r5, r9} │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1324] @ 3a6374 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a5e58 │ │ │ │ ldr r3, [pc, #1216] @ 3a6318 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ ldr r9, [pc, #1304] @ 3a6378 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r0, r9 │ │ │ │ bl 3a5210 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758154 │ │ │ │ + bl 7581fc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a5380 │ │ │ │ str r5, [r6, #136] @ 0x88 │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358379,54 +358379,54 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 3a5f50 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1140] @ 3a638c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5f50 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1100] @ 3a6390 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5f7c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1060] @ 3a6394 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ ldr r1, [pc, #1044] @ 3a6398 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758154 │ │ │ │ + bl 7581fc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a5380 │ │ │ │ str r5, [r6, #140] @ 0x8c │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358471,28 +358471,28 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248870 │ │ │ │ ldr r1, [pc, #848] @ 3a63a8 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov fp, r0 │ │ │ │ - bl 8b8f5c │ │ │ │ + bl 8b9004 │ │ │ │ mov r8, r0 │ │ │ │ b 3a5af4 │ │ │ │ ldr r8, [pc, #812] @ 3a63a0 │ │ │ │ b 3a5a18 │ │ │ │ ldr r0, [pc, #816] @ 3a63ac │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248870 │ │ │ │ ldr r1, [pc, #804] @ 3a63b0 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 8b8f5c │ │ │ │ + bl 8b9004 │ │ │ │ mov fp, r0 │ │ │ │ b 3a5924 │ │ │ │ ldr r3, [pc, #780] @ 3a63b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5c1c │ │ │ │ @@ -358509,22 +358509,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r5, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 3a63b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a5c1c │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ b 3a5c50 │ │ │ │ ldr r3, [pc, #656] @ 3a63bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358542,22 +358542,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r5, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 3a63c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a5a4c │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ b 3a5a80 │ │ │ │ ldr r5, [pc, #496] @ 3a63a0 │ │ │ │ b 3a5d98 │ │ │ │ ldr r5, [pc, #488] @ 3a63a0 │ │ │ │ b 3a5fc0 │ │ │ │ @@ -358580,134 +358580,134 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3a63c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a5ff4 │ │ │ │ ldr r0, [pc, #388] @ 3a63cc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a5c1c │ │ │ │ ldr r0, [pc, #364] @ 3a63d0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a5a4c │ │ │ │ ldr r0, [pc, #340] @ 3a63d4 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a5ff4 │ │ │ │ ldr r0, [pc, #320] @ 3a63d8 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a5e58 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #296] @ 3a63dc │ │ │ │ ldr r1, [pc, #296] @ 3a63e0 │ │ │ │ ldr r0, [pc, #296] @ 3a63e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, r8, lsl r2 │ │ │ │ + ldrheq fp, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ addseq r5, r0, r0, lsl r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r2, r5, r4, ror #22 │ │ │ │ - rsbeq r2, r5, r4, lsl #23 │ │ │ │ + rsbeq r2, r5, r4, lsl #24 │ │ │ │ + rsbeq r2, r5, r4, lsr #24 │ │ │ │ @ instruction: 0x009052d0 │ │ │ │ - rsbeq lr, r3, r0, lsr lr │ │ │ │ - ldrdeq lr, [r3], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq fp, r8, ip, asr #2 │ │ │ │ - rsbeq r3, r4, r4, lsr #27 │ │ │ │ + ldrdeq lr, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq lr, r3, r4, ror lr │ │ │ │ + rsbseq fp, r8, ip, ror #3 │ │ │ │ + rsbeq r3, r4, r4, asr #28 │ │ │ │ andeq r3, r0, r0, lsl #30 │ │ │ │ - ldrdeq r2, [r5], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r1, r3, ip, ror #27 │ │ │ │ - strdeq pc, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrdeq r8, [sp], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq lr, r3, r4, ror #25 │ │ │ │ - rsbeq r0, r5, r4, asr #2 │ │ │ │ - rsbeq sl, sp, r8, asr r3 │ │ │ │ + rsbeq r2, r5, ip, ror fp │ │ │ │ + rsbeq r1, r3, ip, lsl #29 │ │ │ │ + @ instruction: 0x006cf39c │ │ │ │ + rsbeq r8, sp, r0, ror r8 │ │ │ │ + rsbeq lr, r3, r4, lsl #27 │ │ │ │ + rsbeq r0, r5, r4, ror #3 │ │ │ │ + strdeq sl, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbeq r2, r5, ip, lsr r9 │ │ │ │ - rsbseq sl, r8, ip, ror pc │ │ │ │ - rsbeq r4, r4, r0, lsr r2 │ │ │ │ - ldrdeq r2, [r5], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r1, r3, ip, lsl ip │ │ │ │ - rsbeq pc, ip, ip, lsr #2 │ │ │ │ - rsbeq r8, sp, r0, lsl #12 │ │ │ │ - rsbeq lr, r3, r4, lsl fp │ │ │ │ - rsbeq pc, r4, r4, ror pc @ │ │ │ │ - rsbeq sl, sp, r8, lsl #3 │ │ │ │ - rsbeq r2, r5, r4, lsr r8 │ │ │ │ - rsbeq r2, r4, r8, ror r2 │ │ │ │ - rsbseq sl, r8, r4, ror sp │ │ │ │ - rsbeq r1, r3, r0, lsl #21 │ │ │ │ - rsbeq lr, ip, ip, lsl #31 │ │ │ │ - rsbeq lr, r3, r8, lsl #19 │ │ │ │ - rsbeq pc, r4, r8, ror #27 │ │ │ │ - strheq r2, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrdeq r2, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq fp, r8, ip, lsl r0 │ │ │ │ + ldrdeq r4, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r2, r5, r0, ror sl │ │ │ │ + strheq r1, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq pc, ip, ip, asr #3 │ │ │ │ + rsbeq r8, sp, r0, lsr #13 │ │ │ │ + strheq lr, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r0, r5, r4, lsl r0 │ │ │ │ + rsbeq sl, sp, r8, lsr #4 │ │ │ │ + ldrdeq r2, [r5], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r2, r4, r8, lsl r3 │ │ │ │ + rsbseq sl, r8, r4, lsl lr │ │ │ │ + rsbeq r1, r3, r0, lsr #22 │ │ │ │ + rsbeq pc, ip, ip, lsr #32 │ │ │ │ + rsbeq lr, r3, r8, lsr #20 │ │ │ │ + rsbeq pc, r4, r8, lsl #29 │ │ │ │ + rsbeq r2, r4, ip, asr r2 │ │ │ │ andeq r1, r0, r0, ror #4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r5, r4, lsr #14 │ │ │ │ - rsbeq r7, r4, r0, lsr #1 │ │ │ │ - rsbeq pc, r4, r8, ror #20 │ │ │ │ - rsbseq sl, r8, ip, lsr fp │ │ │ │ - rsbeq r1, r3, r8, asr #16 │ │ │ │ - rsbeq lr, ip, r4, asr sp │ │ │ │ - rsbeq lr, r3, r0, asr r7 │ │ │ │ - rsbeq pc, r4, ip, lsl #20 │ │ │ │ - rsbeq pc, r4, r4, lsl #23 │ │ │ │ - rsbeq pc, r4, r4, lsr #19 │ │ │ │ + rsbeq r2, r5, r4, asr #15 │ │ │ │ + rsbeq r7, r4, r0, asr #2 │ │ │ │ + rsbeq pc, r4, r8, lsl #22 │ │ │ │ + ldrsbeq sl, [r8], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r1, r3, r8, ror #17 │ │ │ │ + strdeq lr, [ip], #-212 @ 0xffffff2c @ │ │ │ │ + strdeq lr, [r3], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq pc, r4, ip, lsr #21 │ │ │ │ + rsbeq pc, r4, r4, lsr #24 │ │ │ │ + rsbeq pc, r4, r4, asr #20 │ │ │ │ addseq r4, r0, r0, lsr #22 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r2, r5, ip, asr r4 │ │ │ │ - rsbeq r8, lr, r4, lsr #22 │ │ │ │ - rsbeq r2, r5, r0, ror #6 │ │ │ │ - strdeq r8, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + strdeq r2, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r8, lr, r4, asr #23 │ │ │ │ + rsbeq r2, r5, r0, lsl #8 │ │ │ │ + @ instruction: 0x006e8b90 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ - strheq r2, [r5], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r2, r5, r4, asr r4 │ │ │ │ andeq r4, r0, r0, asr fp │ │ │ │ - rsbeq r2, r5, ip, ror #4 │ │ │ │ - andeq r5, r0, r0, lsl #1 │ │ │ │ - rsbeq r2, r5, r8, lsr #7 │ │ │ │ - strheq r2, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrdeq r2, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ - @ instruction: 0x00652398 │ │ │ │ rsbeq r2, r5, ip, lsl #6 │ │ │ │ - rsbseq sl, r8, r8, asr r7 │ │ │ │ + andeq r5, r0, r0, lsl #1 │ │ │ │ + rsbeq r2, r5, r8, asr #8 │ │ │ │ + rsbeq r2, r5, r8, asr r3 │ │ │ │ rsbeq r2, r5, ip, ror r2 │ │ │ │ - @ instruction: 0x00652290 │ │ │ │ + rsbeq r2, r5, r8, lsr r4 │ │ │ │ + rsbeq r2, r5, ip, lsr #7 │ │ │ │ + ldrsheq sl, [r8], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r2, r5, ip, lsl r3 │ │ │ │ + rsbeq r2, r5, r0, lsr r3 │ │ │ │ ldr r0, [pc, #4] @ 3a63f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r4, r2, r0, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #320] @ 3a6550 │ │ │ │ ldr r2, [pc, #320] @ 3a6554 │ │ │ │ @@ -358725,25 +358725,25 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r6, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #256] @ 3a6564 │ │ │ │ ldr r1, [pc, #256] @ 3a6568 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r1, r4, #152 @ 0x98 │ │ │ │ ldrh r2, [r4, #144] @ 0x90 │ │ │ │ bl 3a4f78 │ │ │ │ add r3, r4, #320 @ 0x140 │ │ │ │ strh r8, [r3] │ │ │ │ ldrb r3, [r4, #146] @ 0x92 │ │ │ │ mov r0, r6 │ │ │ │ @@ -358751,32 +358751,32 @@ │ │ │ │ add r3, r5, r3 │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ strb r2, [r4, #322] @ 0x142 │ │ │ │ ldrb r2, [r3, #52] @ 0x34 │ │ │ │ ldrb r3, [r3, #84] @ 0x54 │ │ │ │ strb r2, [r4, #323] @ 0x143 │ │ │ │ strb r3, [r4, #324] @ 0x144 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r2, [pc, #160] @ 3a656c │ │ │ │ ldr r1, [pc, #160] @ 3a6570 │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, r8 │ │ │ │ beq 3a6508 │ │ │ │ mov r0, r7 │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ ldr r2, [pc, #100] @ 3a6574 │ │ │ │ ldr r3, [pc, #68] @ 3a6558 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -358787,23 +358787,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq sl, r8, r4, asr r6 │ │ │ │ + ldrsheq sl, [r8], #-100 @ 0xffffff9c @ │ │ │ │ addseq r4, r0, r0, lsl #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r2, r5, ip, lsl r2 │ │ │ │ - rsbeq r2, r5, r4, lsl #4 │ │ │ │ - rsbeq lr, r3, r8, asr #4 │ │ │ │ - rsbeq lr, r3, ip, ror #3 │ │ │ │ - strheq r1, [r5], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r1, r5, ip, asr #29 │ │ │ │ + strheq r2, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r2, r5, r4, lsr #5 │ │ │ │ + rsbeq lr, r3, r8, ror #5 │ │ │ │ + rsbeq lr, r3, ip, lsl #5 │ │ │ │ + rsbeq r1, r5, r8, asr pc │ │ │ │ + rsbeq r1, r5, ip, ror #30 │ │ │ │ addseq r4, r0, ip, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #372] @ 3a6704 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -358812,15 +358812,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #356] @ 3a6708 │ │ │ │ ldr r1, [pc, #356] @ 3a670c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #336] @ 3a6710 │ │ │ │ ldr r1, [pc, #336] @ 3a6714 │ │ │ │ add r4, r4, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -358830,36 +358830,36 @@ │ │ │ │ ldr r8, [pc, #316] @ 3a6724 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #288] @ 3a6728 │ │ │ │ ldr r6, [pc, #288] @ 3a672c │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [pc, #268] @ 3a6730 │ │ │ │ ldr r1, [pc, #268] @ 3a6734 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r2, r4, #92 @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74dfe0 │ │ │ │ + bl 74e088 │ │ │ │ ldr r1, [pc, #240] @ 3a6738 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r1, [pc, #224] @ 3a673c │ │ │ │ ldr r2, [pc, #224] @ 3a6740 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r4, #124] @ 0x7c │ │ │ │ str r2, [r4, #128] @ 0x80 │ │ │ │ ldr r5, [pc, #208] @ 3a6744 │ │ │ │ @@ -358896,19 +358896,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrsbeq sl, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r1, r3, r4, lsl #3 │ │ │ │ - @ instruction: 0x006ce690 │ │ │ │ - rsbeq r1, r5, r4, asr #27 │ │ │ │ - ldrdeq r1, [r5], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq sl, r8, ip, ror r5 │ │ │ │ + rsbeq r1, r3, r4, lsr #4 │ │ │ │ + rsbeq lr, ip, r0, lsr r7 │ │ │ │ + rsbeq r1, r5, r4, ror #28 │ │ │ │ + rsbeq r1, r5, r4, ror lr │ │ │ │ andeq r0, r0, r0, lsl #15 │ │ │ │ andeq r0, r0, r8, lsl #14 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x00000ab0 │ │ │ │ andeq r0, r0, r8, lsr fp │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ addeq r4, r2, r8, lsr #8 │ │ │ │ @@ -358998,40 +358998,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3a68fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a67dc │ │ │ │ ldr r0, [pc, #56] @ 3a6900 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a67dc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r0, r4, lsr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r4, r0, r4, r3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r4, r0, r8, lsr r3 │ │ │ │ muleq r0, r8, lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r1, [r5], #-216 @ 0xffffff28 @ │ │ │ │ - ldrdeq r1, [r5], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r1, r5, r8, asr lr │ │ │ │ + rsbeq r1, r5, ip, ror lr │ │ │ │ cmp r1, #0 │ │ │ │ bne 3a6924 │ │ │ │ mov r0, #14 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -359045,17 +359045,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3a6960 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, ip, lsr #2 │ │ │ │ - rsbeq r1, r5, ip, lsl #27 │ │ │ │ - @ instruction: 0x00651d9c │ │ │ │ + rsbseq sl, r8, ip, asr #3 │ │ │ │ + rsbeq r1, r5, ip, lsr #28 │ │ │ │ + rsbeq r1, r5, ip, lsr lr │ │ │ │ cmp r1, #0 │ │ │ │ bne 3a6984 │ │ │ │ mov r0, #6 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -359069,17 +359069,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3a69c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #188 @ 0xbc │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, ip, asr #1 │ │ │ │ - rsbeq r1, r5, ip, lsr #26 │ │ │ │ - rsbeq r1, r5, r8, asr #26 │ │ │ │ + rsbseq sl, r8, ip, ror #2 │ │ │ │ + rsbeq r1, r5, ip, asr #27 │ │ │ │ + rsbeq r1, r5, r8, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #388] @ 3a6b60 │ │ │ │ ldr ip, [pc, #388] @ 3a6b64 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -359136,15 +359136,15 @@ │ │ │ │ ldr r0, [pc, #200] @ 3a6b78 │ │ │ │ ldrb r3, [r4, #324] @ 0x144 │ │ │ │ add r0, pc, r0 │ │ │ │ ldrb r2, [r4, #323] @ 0x143 │ │ │ │ ldrb r1, [r4, #322] @ 0x142 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 998660 │ │ │ │ + b 998708 │ │ │ │ ldr r3, [pc, #172] @ 3a6b7c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a6a1c │ │ │ │ ldr r3, [pc, #156] @ 3a6b80 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -359159,60 +359159,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3a6b88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a6a1c │ │ │ │ ldr r0, [pc, #64] @ 3a6b8c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a6a1c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r0, r0, asr #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r0, r0, lsr #2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r4, r0, r4, ror #1 │ │ │ │ umullseq r4, r0, r0, r0 │ │ │ │ - rsbeq r1, r5, ip, lsr #25 │ │ │ │ + rsbeq r1, r5, ip, asr #26 │ │ │ │ andeq r5, r0, r4, lsl #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r5, r0, asr #23 │ │ │ │ - rsbeq r1, r5, r0, ror #23 │ │ │ │ + rsbeq r1, r5, r0, ror #24 │ │ │ │ + rsbeq r1, r5, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #324] @ 0x144 │ │ │ │ ldrb r2, [r0, #323] @ 0x143 │ │ │ │ ldrb r1, [r0, #322] @ 0x142 │ │ │ │ ldr r0, [pc, #32] @ 3a6bd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r1, r5, ip, lsr #23 │ │ │ │ + rsbeq r1, r5, ip, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #140] @ 3a6c7c │ │ │ │ ldr r5, [pc, #140] @ 3a6c80 │ │ │ │ ldr r2, [pc, #140] @ 3a6c84 │ │ │ │ @@ -359222,23 +359222,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ cmp r7, #1 │ │ │ │ bne 3a6c74 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #64] @ 3a6c88 │ │ │ │ ldrb r2, [r0, #322] @ 0x142 │ │ │ │ lsrs r2, r2, #7 │ │ │ │ moveq r0, #496 @ 0x1f0 │ │ │ │ movne r0, #368 @ 0x170 │ │ │ │ add r0, r0, r3 │ │ │ │ add sp, sp, #20 │ │ │ │ @@ -359246,147 +359246,147 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, #0 │ │ │ │ b 3a6c44 │ │ │ │ - rsbeq r1, r5, ip, ror #20 │ │ │ │ - rsbseq r9, r8, r0, ror lr │ │ │ │ - rsbeq r1, r5, r8, asr #20 │ │ │ │ + rsbeq r1, r5, ip, lsl #22 │ │ │ │ + rsbseq r9, r8, r0, lsl pc │ │ │ │ + rsbeq r1, r5, r8, ror #21 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3a6cec │ │ │ │ ldr r2, [pc, #72] @ 3a6cf0 │ │ │ │ ldr r1, [pc, #72] @ 3a6cf4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r0, [r0, #322] @ 0x142 │ │ │ │ lsr r0, r0, #6 │ │ │ │ and r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r9, r8, r0, asr #27 │ │ │ │ - @ instruction: 0x00651998 │ │ │ │ - strheq r1, [r5], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r9, r8, r0, ror #28 │ │ │ │ + rsbeq r1, r5, r8, lsr sl │ │ │ │ + rsbeq r1, r5, r0, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3a6d60 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 3a6d64 │ │ │ │ ldr r1, [pc, #76] @ 3a6d68 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ cmp r4, #0 │ │ │ │ movne r0, #0 │ │ │ │ ldrbeq r0, [r0, #322] @ 0x142 │ │ │ │ andeq r0, r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, r8, r0, asr sp │ │ │ │ - rsbeq r1, r5, r8, lsr #18 │ │ │ │ - rsbeq r1, r5, r0, asr #18 │ │ │ │ + ldrsheq r9, [r8], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r1, r5, r8, asr #19 │ │ │ │ + rsbeq r1, r5, r0, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3a6dd8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #80] @ 3a6ddc │ │ │ │ ldr r1, [pc, #80] @ 3a6de0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #2 │ │ │ │ ldrb r3, [r0, #322] @ 0x142 │ │ │ │ ands r3, r3, r2, lsl r4 │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq r9, [r8], #-204 @ 0xffffff34 @ │ │ │ │ - strheq r1, [r5], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r1, r5, ip, asr #17 │ │ │ │ + rsbseq r9, r8, ip, ror sp │ │ │ │ + rsbeq r1, r5, r4, asr r9 │ │ │ │ + rsbeq r1, r5, ip, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #76] @ 3a6e48 │ │ │ │ ldr r2, [pc, #76] @ 3a6e4c │ │ │ │ ldr r1, [pc, #76] @ 3a6e50 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r3, [r0, #323] @ 0x143 │ │ │ │ and r3, r3, #3 │ │ │ │ add r4, r4, r3, lsl #1 │ │ │ │ ldrh r0, [r4, #200] @ 0xc8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, r8, r8, ror #24 │ │ │ │ - rsbeq r1, r5, ip, lsr r8 │ │ │ │ - rsbeq r1, r5, r4, asr r8 │ │ │ │ + rsbseq r9, r8, r8, lsl #26 │ │ │ │ + ldrdeq r1, [r5], #-140 @ 0xffffff74 @ │ │ │ │ + strdeq r1, [r5], #-132 @ 0xffffff7c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #112] @ 3a6edc │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 3a6ee0 │ │ │ │ ldr r1, [pc, #108] @ 3a6ee4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ cmp r4, #0 │ │ │ │ bne 3a6ec0 │ │ │ │ ldrb r0, [r0, #322] @ 0x142 │ │ │ │ lsr r0, r0, #3 │ │ │ │ and r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -359398,34 +359398,34 @@ │ │ │ │ ldr r1, [pc, #32] @ 3a6ee8 │ │ │ │ ldr r0, [pc, #32] @ 3a6eec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #208 @ 0xd0 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - ldrsheq r9, [r8], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r1, r5, ip, asr #15 │ │ │ │ - rsbeq r1, r5, r4, ror #15 │ │ │ │ - rsbeq r1, r5, r8, lsl #16 │ │ │ │ - rsbeq r1, r5, r4, lsr #16 │ │ │ │ + @ instruction: 0x00789c94 │ │ │ │ + rsbeq r1, r5, ip, ror #16 │ │ │ │ + rsbeq r1, r5, r4, lsl #17 │ │ │ │ + rsbeq r1, r5, r8, lsr #17 │ │ │ │ + rsbeq r1, r5, r4, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #116] @ 3a6f7c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #112] @ 3a6f80 │ │ │ │ ldr r1, [pc, #112] @ 3a6f84 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ cmp r4, #0 │ │ │ │ bne 3a6f60 │ │ │ │ ldrb r3, [r0, #322] @ 0x142 │ │ │ │ tst r3, #32 │ │ │ │ moveq r0, #1008 @ 0x3f0 │ │ │ │ movne r0, #880 @ 0x370 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -359438,50 +359438,50 @@ │ │ │ │ ldr r1, [pc, #32] @ 3a6f88 │ │ │ │ ldr r0, [pc, #32] @ 3a6f8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #224 @ 0xe0 │ │ │ │ mov r2, #143 @ 0x8f │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r8, asr fp │ │ │ │ - rsbeq r1, r5, r0, lsr r7 │ │ │ │ - rsbeq r1, r5, r8, asr #14 │ │ │ │ - rsbeq r1, r5, r8, ror #14 │ │ │ │ - rsbeq r1, r5, r4, lsl #15 │ │ │ │ + ldrsheq r9, [r8], #-184 @ 0xffffff48 @ │ │ │ │ + ldrdeq r1, [r5], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r1, r5, r8, ror #15 │ │ │ │ + rsbeq r1, r5, r8, lsl #16 │ │ │ │ + rsbeq r1, r5, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3a7000 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #84] @ 3a7004 │ │ │ │ ldr r1, [pc, #84] @ 3a7008 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r4, r4, #1 │ │ │ │ lsl r4, r4, #1 │ │ │ │ ldrb r0, [r0, #323] @ 0x143 │ │ │ │ asr r0, r0, r4 │ │ │ │ and r0, r0, #1 │ │ │ │ rsb r0, r0, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq r9, [r8], #-168 @ 0xffffff58 @ │ │ │ │ - @ instruction: 0x00651690 │ │ │ │ - rsbeq r1, r5, r8, lsr #13 │ │ │ │ + rsbseq r9, r8, r8, asr fp │ │ │ │ + rsbeq r1, r5, r0, lsr r7 │ │ │ │ + rsbeq r1, r5, r8, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #116] @ 3a7098 │ │ │ │ ldr r1, [pc, #116] @ 3a709c │ │ │ │ ldr r2, [pc, #116] @ 3a70a0 │ │ │ │ @@ -359489,52 +359489,52 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #80] @ 3a70a4 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r1, r5, r8, lsr r6 │ │ │ │ - rsbseq r9, r8, ip, lsr sl │ │ │ │ - rsbeq r1, r5, r0, lsl r6 │ │ │ │ + ldrdeq r1, [r5], #-104 @ 0xffffff98 @ │ │ │ │ + ldrsbeq r9, [r8], #-172 @ 0xffffff54 @ │ │ │ │ + strheq r1, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ addeq r3, r2, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ 3a713c │ │ │ │ ldr r2, [pc, #124] @ 3a7140 │ │ │ │ ldr r1, [pc, #124] @ 3a7144 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r3, [r0, #323] @ 0x143 │ │ │ │ ands r3, r3, #3 │ │ │ │ bne 3a7118 │ │ │ │ ldrb r3, [r0, #324] @ 0x144 │ │ │ │ tst r3, #8 │ │ │ │ moveq r0, #5 │ │ │ │ movne r0, #7 │ │ │ │ @@ -359550,31 +359550,31 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, r8, r4, lsr #19 │ │ │ │ - rsbeq r1, r5, r8, ror r5 │ │ │ │ - @ instruction: 0x00651590 │ │ │ │ + rsbseq r9, r8, r4, asr #20 │ │ │ │ + rsbeq r1, r5, r8, lsl r6 │ │ │ │ + rsbeq r1, r5, r0, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #112] @ 3a71d0 │ │ │ │ ldr r2, [pc, #112] @ 3a71d4 │ │ │ │ ldr r1, [pc, #112] @ 3a71d8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #0 │ │ │ │ add r3, r0, #320 @ 0x140 │ │ │ │ strh r2, [r3] │ │ │ │ ldrb r3, [r0, #146] @ 0x92 │ │ │ │ and r3, r3, #31 │ │ │ │ add r3, r4, r3 │ │ │ │ ldrb r1, [r3, #20] │ │ │ │ @@ -359587,32 +359587,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, r8, r4, lsl #18 │ │ │ │ - ldrdeq r1, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ - strdeq r1, [r5], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r9, r8, r4, lsr #19 │ │ │ │ + rsbeq r1, r5, ip, ror r5 │ │ │ │ + @ instruction: 0x00651594 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #124] @ 3a7270 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #120] @ 3a7274 │ │ │ │ ldr r1, [pc, #120] @ 3a7278 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r1, r4, #1 │ │ │ │ lsl r1, r1, #1 │ │ │ │ ldrb r3, [r0, #323] @ 0x143 │ │ │ │ asr r1, r3, r1 │ │ │ │ ands r2, r1, #3 │ │ │ │ moveq r0, #1016 @ 0x3f8 │ │ │ │ beq 3a7254 │ │ │ │ @@ -359627,45 +359627,45 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r9, r8, ip, ror #16 │ │ │ │ - rsbeq r1, r5, r4, asr #8 │ │ │ │ - rsbeq r1, r5, ip, asr r4 │ │ │ │ + rsbseq r9, r8, ip, lsl #18 │ │ │ │ + rsbeq r1, r5, r4, ror #9 │ │ │ │ + strdeq r1, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ ldr r0, [r0, #1776] @ 0x6f0 │ │ │ │ mov r1, r2 │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #76] @ 3a72ec │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #364 @ 0x16c │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #416 @ 0x1a0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r3, r2, r8, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #320] @ 3a7448 │ │ │ │ ldr ip, [pc, #320] @ 3a744c │ │ │ │ @@ -359729,40 +359729,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3a7468 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a7370 │ │ │ │ ldr r0, [pc, #56] @ 3a746c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a7370 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r4, lsl r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009037fc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r0, r4, lsr #15 │ │ │ │ andeq r4, r0, r8, ror r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0065139c │ │ │ │ - strheq r1, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r1, r5, ip, lsr r4 │ │ │ │ + rsbeq r1, r5, ip, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #328] @ 3a75d0 │ │ │ │ ldr r1, [pc, #328] @ 3a75d4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -359815,23 +359815,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3a75f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a74c4 │ │ │ │ ldr r2, [pc, #100] @ 3a75f4 │ │ │ │ ldr r3, [pc, #64] @ 3a75d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -359841,27 +359841,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3a75f8 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umullseq r3, r0, r4, r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r0, r4, ror r6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r0, r0, asr r6 │ │ │ │ andeq r3, r0, ip, lsl r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0065129c │ │ │ │ + rsbeq r1, r5, ip, lsr r3 │ │ │ │ addseq r3, r0, ip, lsl #11 │ │ │ │ - rsbeq r1, r5, r0, lsr #5 │ │ │ │ + rsbeq r1, r5, r0, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 3a76e8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #208] @ 3a76ec │ │ │ │ @@ -359869,25 +359869,25 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #176] @ 3a76f4 │ │ │ │ ldr r1, [pc, #176] @ 3a76f8 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #144] @ 3a76fc │ │ │ │ ldr r2, [pc, #144] @ 3a7700 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ str r2, [r0, #104] @ 0x68 │ │ │ │ mov r3, r0 │ │ │ │ @@ -359898,34 +359898,34 @@ │ │ │ │ ldrh ip, [r6] │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ strh ip, [r3, #110] @ 0x6e │ │ │ │ strh r0, [r3, #114] @ 0x72 │ │ │ │ strb r2, [r3, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [pc, #84] @ 3a770c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ strb r2, [r5, #66] @ 0x42 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r9, r8, ip, ror r5 │ │ │ │ - strdeq r0, [r3], #-12 @ │ │ │ │ - rsbeq sp, ip, ip, lsl #12 │ │ │ │ - strdeq ip, [r3], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r5, r3, r4, lsl sp │ │ │ │ + rsbseq r9, r8, ip, lsl r6 │ │ │ │ + @ instruction: 0x0063019c │ │ │ │ + rsbeq sp, ip, ip, lsr #13 │ │ │ │ + @ instruction: 0x0063c990 │ │ │ │ + strheq r5, [r3], #-212 @ 0xffffff2c @ │ │ │ │ andeq r1, r0, r0, lsr #28 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ andeq r1, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #24 │ │ │ │ addeq r3, r2, ip, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -359942,38 +359942,38 @@ │ │ │ │ mov r2, #4 │ │ │ │ mov r0, sp │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ bl 24962c │ │ │ │ ldr r6, [sp] │ │ │ │ - bl 707528 │ │ │ │ + bl 7075d0 │ │ │ │ ldr r2, [pc, #96] @ 3a77c8 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ and r2, r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e9f4 │ │ │ │ + bl 70ea9c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ ldrb r1, [r3, #65] @ 0x41 │ │ │ │ lsr r1, r1, #7 │ │ │ │ - bl 70e8d4 │ │ │ │ + bl 70e97c │ │ │ │ ldr r2, [pc, #56] @ 3a77cc │ │ │ │ ldr r3, [pc, #44] @ 3a77c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3a77bc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70b8d0 │ │ │ │ + b 70b978 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009033f4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq pc, r0, r0, lsl #31 │ │ │ │ addseq r3, r0, r8, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -359991,38 +359991,38 @@ │ │ │ │ mov r0, sp │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ add r5, r4, #2672 @ 0xa70 │ │ │ │ bl 24962c │ │ │ │ ldr r6, [sp] │ │ │ │ - bl 707528 │ │ │ │ + bl 7075d0 │ │ │ │ ldr r2, [pc, #96] @ 3a788c │ │ │ │ add r5, r5, #8 │ │ │ │ and r2, r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e9f4 │ │ │ │ + bl 70ea9c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ ldrb r1, [r3, #210] @ 0xd2 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 70e8d4 │ │ │ │ + bl 70e97c │ │ │ │ ldr r2, [pc, #56] @ 3a7890 │ │ │ │ ldr r3, [pc, #44] @ 3a7888 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3a7880 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70b8d0 │ │ │ │ + b 70b978 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r4, lsr r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq pc, [r0], -r0 │ │ │ │ addseq r3, r0, r4, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -360057,15 +360057,15 @@ │ │ │ │ ldr r2, [pc, #708] @ 3a7bd8 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r9, [pc, #680] @ 3a7bdc │ │ │ │ ldr r3, [pc, #680] @ 3a7be0 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -360207,48 +360207,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3a7c00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a794c │ │ │ │ ldr r0, [pc, #84] @ 3a7c04 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a794c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r8, lsr r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00789298 │ │ │ │ - rsbeq r0, r5, r8, ror pc │ │ │ │ - rsbeq r0, r5, ip, ror #30 │ │ │ │ + rsbseq r9, r8, r8, lsr r3 │ │ │ │ + rsbeq r1, r5, r8, lsl r0 │ │ │ │ + rsbeq r1, r5, ip │ │ │ │ addseq r3, r0, r8, ror #3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r0, ip, lsr r1 │ │ │ │ andeq pc, r0, r0, lsl #31 │ │ │ │ strdeq pc, [r0], -r0 │ │ │ │ addseq r3, r0, r4, lsr #32 │ │ │ │ andeq r3, r0, ip, ror #1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r5, r4, lsl #26 │ │ │ │ - rsbeq r0, r5, r8, lsr #26 │ │ │ │ + rsbeq r0, r5, r4, lsr #27 │ │ │ │ + rsbeq r0, r5, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -360335,43 +360335,43 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3a7dec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a7ce0 │ │ │ │ ldr r0, [pc, #56] @ 3a7df0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a7ce0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r2, r0, r0, ror lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, r0, r0, asr lr │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r2, r0, r4, lsr lr │ │ │ │ andeq r4, r0, r0, ror #12 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r5, r0, ror #22 │ │ │ │ - rsbeq r0, r5, r8, lsl #23 │ │ │ │ + rsbeq r0, r5, r0, lsl #24 │ │ │ │ + rsbeq r0, r5, r8, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #388] @ 3a7f90 │ │ │ │ ldr r3, [pc, #388] @ 3a7f94 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -360389,40 +360389,40 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r2, [pc, #312] @ 3a7fa4 │ │ │ │ ldr r1, [pc, #312] @ 3a7fa8 │ │ │ │ add ip, r6, #56 @ 0x38 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r4, #400] @ 0x190 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a7f78 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r8, [sp, #16] │ │ │ │ cmp r8, #0 │ │ │ │ beq 3a7f04 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ ldr r2, [pc, #228] @ 3a7fac │ │ │ │ ldr r3, [pc, #200] @ 3a7f94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -360441,69 +360441,69 @@ │ │ │ │ add r5, r4, #408 @ 0x198 │ │ │ │ mov fp, #0 │ │ │ │ ldr r2, [r4, #400] @ 0x190 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r9, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e8d4 │ │ │ │ + bl 70e97c │ │ │ │ ldr r2, [pc, #112] @ 3a7fb0 │ │ │ │ ldr r1, [pc, #112] @ 3a7fb4 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ bl 3a5690 │ │ │ │ mov r2, #1008 @ 0x3f0 │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ b 3a7ec0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #56] @ 3a7fb8 │ │ │ │ add r3, r6, #80 @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #300 @ 0x12c │ │ │ │ mov r1, r8 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addseq r2, r0, r0, lsl sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r8, r8, r8, ror sp │ │ │ │ - rsbeq r0, r5, r0, asr sl │ │ │ │ - rsbeq r0, r5, r0, lsr fp │ │ │ │ - rsbeq r0, r5, r4, lsl r5 │ │ │ │ - rsbeq r0, r5, ip, lsr #10 │ │ │ │ + rsbseq r8, r8, r8, lsl lr │ │ │ │ + strdeq r0, [r5], #-160 @ 0xffffff60 @ │ │ │ │ + ldrdeq r0, [r5], #-176 @ 0xffffff50 @ │ │ │ │ + strheq r0, [r5], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r0, r5, ip, asr #11 │ │ │ │ addseq r2, r0, r4, asr ip │ │ │ │ - rsbeq ip, r3, ip, ror #14 │ │ │ │ - rsbeq ip, r3, r0, lsl r7 │ │ │ │ - strdeq r0, [r5], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq ip, r3, ip, lsl #16 │ │ │ │ + strheq ip, [r3], #-112 @ 0xffffff90 @ │ │ │ │ + @ instruction: 0x00650a98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r8, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #144] @ 3a8074 │ │ │ │ ldr r2, [pc, #144] @ 3a8078 │ │ │ │ ldr r1, [pc, #144] @ 3a807c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ and r1, r5, #3 │ │ │ │ subs r1, r1, #3 │ │ │ │ movne r1, #1 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ bl 319bec │ │ │ │ ldr r3, [r7, #116] @ 0x74 │ │ │ │ @@ -360524,17 +360524,17 @@ │ │ │ │ bcc 3a8034 │ │ │ │ lsr r1, r5, #4 │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r0, [r8, #132] @ 0x84 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 312a2c │ │ │ │ - ldrheq r8, [r8], #-180 @ 0xffffff4c @ │ │ │ │ - @ instruction: 0x00650394 │ │ │ │ - rsbeq r0, r5, ip, lsr #7 │ │ │ │ + rsbseq r8, r8, r4, asr ip │ │ │ │ + rsbeq r0, r5, r4, lsr r4 │ │ │ │ + rsbeq r0, r5, ip, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldr r2, [pc, #576] @ 3a82dc │ │ │ │ ldr r3, [pc, #576] @ 3a82e0 │ │ │ │ @@ -360626,15 +360626,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3a819c │ │ │ │ ldr r0, [pc, #244] @ 3a82fc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a819c │ │ │ │ and r6, r6, #254 @ 0xfe │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ lsl r2, r6, #2 │ │ │ │ mov r3, #0 │ │ │ │ bl 31d950 │ │ │ │ b 3a819c │ │ │ │ @@ -360656,49 +360656,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3a8308 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a8128 │ │ │ │ ldr r0, [pc, #92] @ 3a830c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a8128 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ and r6, r6, #31 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a7fbc │ │ │ │ mov r5, #226 @ 0xe2 │ │ │ │ b 3a819c │ │ │ │ addseq r2, r0, r0, lsl #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, r0, r0, ror sl │ │ │ │ addseq r2, r0, r4, asr #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r8, r8, ip, lsr sl │ │ │ │ + ldrsbeq r8, [r8], #-172 @ 0xffffff54 @ │ │ │ │ bicseq r5, sp, ip, ror r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - ldrdeq r0, [r5], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r0, r5, r8, ror r8 │ │ │ │ muleq r0, ip, pc @ │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r5, r8, ror #13 │ │ │ │ - rsbeq r0, r5, r8, lsl #14 │ │ │ │ + rsbeq r0, r5, r8, lsl #15 │ │ │ │ + rsbeq r0, r5, r8, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 3a8420 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -360712,15 +360712,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ mov r1, #0 │ │ │ │ add r5, sp, #8 │ │ │ │ mov r6, #1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ @@ -360759,19 +360759,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3a841c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3a77d0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r8, r8, r4, ror r8 │ │ │ │ + rsbseq r8, r8, r4, lsl r9 │ │ │ │ addseq r2, r0, r0, ror #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r0, r5, r4, lsr r5 │ │ │ │ - rsbeq r0, r5, r4, asr #10 │ │ │ │ + ldrdeq r0, [r5], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r0, r5, r4, ror #11 │ │ │ │ addseq r2, r0, ip, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3a84a4 │ │ │ │ ldr r2, [pc, #84] @ 3a84a8 │ │ │ │ @@ -360779,30 +360779,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #52] @ 3a84b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #520 @ 0x208 │ │ │ │ str r3, [r0, #400] @ 0x190 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r8, r8, r8, asr #14 │ │ │ │ - rsbeq r0, r5, r4, lsr #8 │ │ │ │ - rsbeq r0, r5, r8, lsl #10 │ │ │ │ + rsbseq r8, r8, r8, ror #15 │ │ │ │ + rsbeq r0, r5, r4, asr #9 │ │ │ │ + rsbeq r0, r5, r8, lsr #11 │ │ │ │ addeq r2, r2, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3a8520 │ │ │ │ ldr r2, [pc, #84] @ 3a8524 │ │ │ │ @@ -360810,30 +360810,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #52] @ 3a852c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #568 @ 0x238 │ │ │ │ str r3, [r0, #400] @ 0x190 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r8, r8, ip, asr #13 │ │ │ │ - rsbeq r0, r5, r8, lsr #7 │ │ │ │ - rsbeq r0, r5, ip, lsl #9 │ │ │ │ + rsbseq r8, r8, ip, ror #14 │ │ │ │ + rsbeq r0, r5, r8, asr #8 │ │ │ │ + rsbeq r0, r5, ip, lsr #10 │ │ │ │ strdeq r2, [r2], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ 3a85b0 │ │ │ │ ldr r2, [pc, #104] @ 3a85b4 │ │ │ │ @@ -360841,37 +360841,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #72] @ 3a85bc │ │ │ │ ldr r1, [pc, #72] @ 3a85c0 │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #40] @ 3a85c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #92 @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74dfe0 │ │ │ │ - rsbseq r8, r8, ip, asr #12 │ │ │ │ - ldrdeq pc, [r2], #-16 @ │ │ │ │ - rsbeq ip, ip, r0, ror #13 │ │ │ │ - rsbeq pc, r4, r0, lsl lr @ │ │ │ │ - rsbeq pc, r4, r8, lsr #28 │ │ │ │ + b 74e088 │ │ │ │ + rsbseq r8, r8, ip, ror #13 │ │ │ │ + rsbeq pc, r2, r0, ror r2 @ │ │ │ │ + rsbeq ip, ip, r0, lsl #15 │ │ │ │ + strheq pc, [r4], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq pc, r4, r8, asr #29 │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3a8678 │ │ │ │ ldr r2, [pc, #152] @ 3a867c │ │ │ │ @@ -360879,49 +360879,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #120] @ 3a8684 │ │ │ │ ldr r1, [pc, #120] @ 3a8688 │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #88] @ 3a868c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ str r2, [r4, #156] @ 0x9c │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r8, [r8], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq pc, r2, r8, lsr r1 @ │ │ │ │ - rsbeq ip, ip, r8, asr #12 │ │ │ │ - rsbeq pc, r4, r8, ror sp @ │ │ │ │ - rsbeq pc, r4, r8, lsl #27 │ │ │ │ + rsbseq r8, r8, r4, asr r6 │ │ │ │ + ldrdeq pc, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq ip, ip, r8, ror #13 │ │ │ │ + rsbeq pc, r4, r8, lsl lr @ │ │ │ │ + rsbeq pc, r4, r8, lsr #28 │ │ │ │ @ instruction: 0x000012b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 3a8744 │ │ │ │ ldr r2, [pc, #156] @ 3a8748 │ │ │ │ @@ -360929,30 +360929,30 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #124] @ 3a8750 │ │ │ │ ldr r1, [pc, #124] @ 3a8754 │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #92] @ 3a8758 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, #2 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [r4, #116] @ 0x74 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ str r2, [r4, #156] @ 0x9c │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ @@ -360960,19 +360960,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r8, ip, ror #9 │ │ │ │ - rsbeq pc, r2, r0, ror r0 @ │ │ │ │ - rsbeq ip, ip, r0, lsl #11 │ │ │ │ - strheq pc, [r4], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq pc, r4, r0, asr #25 │ │ │ │ + rsbseq r8, r8, ip, lsl #11 │ │ │ │ + rsbeq pc, r2, r0, lsl r1 @ │ │ │ │ + rsbeq ip, ip, r0, lsr #12 │ │ │ │ + rsbeq pc, r4, r0, asr sp @ │ │ │ │ + rsbeq pc, r4, r0, ror #26 │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 3a8844 │ │ │ │ ldr r2, [pc, #208] @ 3a8848 │ │ │ │ @@ -360980,25 +360980,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #176] @ 3a8850 │ │ │ │ ldr r1, [pc, #176] @ 3a8854 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #144] @ 3a8858 │ │ │ │ ldr r3, [pc, #144] @ 3a885c │ │ │ │ ldr r1, [pc, #144] @ 3a8860 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ ldr r1, [pc, #132] @ 3a8864 │ │ │ │ @@ -361006,15 +361006,15 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #124] @ 3a8868 │ │ │ │ mov r3, #16 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [pc, #100] @ 3a886c │ │ │ │ ldr r2, [pc, #100] @ 3a8870 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #616 @ 0x268 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ @@ -361024,51 +361024,51 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r8, r0, lsr #8 │ │ │ │ - rsbeq lr, r2, r4, lsr #31 │ │ │ │ - strheq ip, [ip], #-68 @ 0xffffffbc @ │ │ │ │ - @ instruction: 0x0063b794 │ │ │ │ - strheq r4, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r8, r8, r0, asr #9 │ │ │ │ + rsbeq pc, r2, r4, asr #32 │ │ │ │ + rsbeq ip, ip, r4, asr r5 │ │ │ │ + rsbeq fp, r3, r4, lsr r8 │ │ │ │ + rsbeq r4, r3, ip, asr ip │ │ │ │ andeq r1, r0, ip, asr #4 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ eorshi r1, r1, #-2147483647 @ 0x80000001 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ andeq r0, r0, r1, lsl #12 │ │ │ │ ldrdeq r2, [r2], ip │ │ │ │ - rsbeq r0, r5, r4, lsl #4 │ │ │ │ + rsbeq r0, r5, r4, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 3a895c │ │ │ │ ldr r2, [pc, #208] @ 3a8960 │ │ │ │ ldr r1, [pc, #208] @ 3a8964 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #176] @ 3a8968 │ │ │ │ ldr r1, [pc, #176] @ 3a896c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #144] @ 3a8970 │ │ │ │ ldr r3, [pc, #144] @ 3a8974 │ │ │ │ ldr r1, [pc, #144] @ 3a8978 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ ldr r1, [pc, #132] @ 3a897c │ │ │ │ @@ -361076,15 +361076,15 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #124] @ 3a8980 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [pc, #100] @ 3a8984 │ │ │ │ ldr r2, [pc, #100] @ 3a8988 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #616 @ 0x268 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ @@ -361094,41 +361094,41 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r8, r8, lsl #6 │ │ │ │ - rsbeq lr, r2, ip, lsl #29 │ │ │ │ - @ instruction: 0x006cc39c │ │ │ │ - rsbeq fp, r3, ip, ror r6 │ │ │ │ - rsbeq r4, r3, r4, lsr #21 │ │ │ │ + rsbseq r8, r8, r8, lsr #7 │ │ │ │ + rsbeq lr, r2, ip, lsr #30 │ │ │ │ + rsbeq ip, ip, ip, lsr r4 │ │ │ │ + rsbeq fp, r3, ip, lsl r7 │ │ │ │ + rsbeq r4, r3, r4, asr #22 │ │ │ │ andeq r1, r0, r4, lsr r1 │ │ │ │ @ instruction: 0x000003bc │ │ │ │ streq r1, [r6], r6, lsl #2 │ │ │ │ @ instruction: 0x000006bc │ │ │ │ andeq r0, r0, r1, lsl #12 │ │ │ │ addeq r2, r2, r4, asr #3 │ │ │ │ - rsbeq r0, r5, ip, ror #1 │ │ │ │ + rsbeq r0, r5, ip, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #340] @ 3a8af8 │ │ │ │ ldr r2, [pc, #340] @ 3a8afc │ │ │ │ ldr r1, [pc, #340] @ 3a8b00 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #145 @ 0x91 │ │ │ │ bl 24a67c │ │ │ │ mvn r1, #31 │ │ │ │ @@ -361197,17 +361197,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsheq r8, [r8], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq pc, r4, r8, asr #29 │ │ │ │ - rsbeq pc, r4, ip, lsr #31 │ │ │ │ + @ instruction: 0x00788294 │ │ │ │ + rsbeq pc, r4, r8, ror #30 │ │ │ │ + rsbeq r0, r5, ip, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #156] @ 3a8bb8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -361215,52 +361215,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 3a8bbc │ │ │ │ ldr r1, [pc, #140] @ 3a8bc0 │ │ │ │ ldr r3, [pc, #140] @ 3a8bc4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #124] @ 3a8bc8 │ │ │ │ mov r3, #576 @ 0x240 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #112] @ 3a8bcc │ │ │ │ add r2, r5, #1808 @ 0x710 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ ldr ip, [pc, #88] @ 3a8bd0 │ │ │ │ ldr r1, [pc, #88] @ 3a8bd4 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, r5, #14976 @ 0x3a80 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #2912 @ 0xb60 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r8, r8, r0, lsl #1 │ │ │ │ - rsbeq pc, r4, r0, asr sp @ │ │ │ │ - rsbeq pc, r4, r4, ror #29 │ │ │ │ + rsbseq r8, r8, r0, lsr #2 │ │ │ │ + strdeq pc, [r4], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq pc, r4, r4, lsl #31 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - ldrdeq pc, [r4], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq pc, r4, ip, asr #29 │ │ │ │ - rsbeq pc, r4, r0, asr #29 │ │ │ │ - rsbeq pc, r4, ip, lsl sp @ │ │ │ │ + rsbeq pc, r4, r8, ror pc @ │ │ │ │ + rsbeq pc, r4, ip, ror #30 │ │ │ │ + rsbeq pc, r4, r0, ror #30 │ │ │ │ + strheq pc, [r4], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #156] @ 3a8c8c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -361268,52 +361268,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 3a8c90 │ │ │ │ ldr r1, [pc, #140] @ 3a8c94 │ │ │ │ ldr r3, [pc, #140] @ 3a8c98 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #124] @ 3a8c9c │ │ │ │ mov r3, #576 @ 0x240 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #112] @ 3a8ca0 │ │ │ │ add r2, r5, #1808 @ 0x710 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ ldr ip, [pc, #88] @ 3a8ca4 │ │ │ │ ldr r1, [pc, #88] @ 3a8ca8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, r5, #14976 @ 0x3a80 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #2912 @ 0xb60 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r7, r8, ip, lsr #31 │ │ │ │ - rsbeq pc, r4, ip, ror ip @ │ │ │ │ - rsbeq pc, r4, r0, lsl lr @ │ │ │ │ + rsbseq r8, r8, ip, asr #32 │ │ │ │ + rsbeq pc, r4, ip, lsl sp @ │ │ │ │ + strheq pc, [r4], #-224 @ 0xffffff20 @ │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - rsbeq pc, r4, r4, lsl #28 │ │ │ │ - rsbeq pc, r4, r4, lsl lr @ │ │ │ │ - rsbeq pc, r4, ip, lsl #28 │ │ │ │ - rsbeq pc, r4, r8, asr #24 │ │ │ │ + rsbeq pc, r4, r4, lsr #29 │ │ │ │ + strheq pc, [r4], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq pc, r4, ip, lsr #29 │ │ │ │ + rsbeq pc, r4, r8, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #420] @ 3a8e6c │ │ │ │ mov r8, r3 │ │ │ │ @@ -361331,15 +361331,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #376] @ 3a8e78 │ │ │ │ ldr r2, [pc, #376] @ 3a8e7c │ │ │ │ ldr r3, [pc, #376] @ 3a8e80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r7, [pc, #360] @ 3a8e84 │ │ │ │ ldr r3, [pc, #360] @ 3a8e88 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -361378,15 +361378,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3a8e68 │ │ │ │ lsr r1, r5, #1 │ │ │ │ and r1, r1, #1 │ │ │ │ add r0, r6, #2224 @ 0x8b0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 70e8d4 │ │ │ │ + b 70e97c │ │ │ │ ldr r3, [pc, #188] @ 3a8e94 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a8d34 │ │ │ │ ldr r3, [pc, #172] @ 3a8e98 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -361401,46 +361401,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3a8ea0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a8d34 │ │ │ │ ldr r0, [pc, #80] @ 3a8ea4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a8d34 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r1, r0, r0, asr lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r7, r8, r0, asr #29 │ │ │ │ - rsbeq pc, r4, r4, lsl sp @ │ │ │ │ - rsbeq pc, r4, r0, lsl #23 │ │ │ │ + rsbseq r7, r8, r0, ror #30 │ │ │ │ + strheq pc, [r4], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq pc, r4, r0, lsr #24 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ addseq r1, r0, r0, lsl #28 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r1, r0, r4, asr #27 │ │ │ │ addseq r1, r0, r0, lsl #27 │ │ │ │ @ instruction: 0x000015bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r4, r8, lsr #24 │ │ │ │ - rsbeq pc, r4, ip, asr #24 │ │ │ │ + rsbeq pc, r4, r8, asr #25 │ │ │ │ + rsbeq pc, r4, ip, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 3a8fb4 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -361454,15 +361454,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #220] @ 3a8fc8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r6, #4 │ │ │ │ add r5, sp, #8 │ │ │ │ mov r3, #192 @ 0xc0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ @@ -361500,19 +361500,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq r7, [r8], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r7, r8, ip, ror sp │ │ │ │ addseq r1, r0, r8, asr #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x0064f99c │ │ │ │ - rsbeq pc, r4, r0, lsr fp @ │ │ │ │ + rsbeq pc, r4, ip, lsr sl @ │ │ │ │ + ldrdeq pc, [r4], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ @ instruction: 0x00901bb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #264] @ 3a90f0 │ │ │ │ @@ -361528,15 +361528,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #240] @ 3a9104 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r5, #4 │ │ │ │ add r6, sp, #8 │ │ │ │ mov r3, #192 @ 0xc0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ @@ -361579,19 +361579,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - ldrheq r7, [r8], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r7, r8, r4, asr ip │ │ │ │ addseq r1, r0, r0, lsr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, r4, r4, ror r8 @ │ │ │ │ - rsbeq pc, r4, r8, lsl #20 │ │ │ │ + rsbeq pc, r4, r4, lsl r9 @ │ │ │ │ + rsbeq pc, r4, r8, lsr #21 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ addseq r1, r0, r8, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #304] @ 3a9254 │ │ │ │ @@ -361601,98 +361601,98 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #288] @ 3a9258 │ │ │ │ ldr r1, [pc, #288] @ 3a925c │ │ │ │ ldr r3, [pc, #288] @ 3a9260 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #272] @ 3a9264 │ │ │ │ mov r3, #696 @ 0x2b8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #264] @ 3a9268 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #256] @ 3a926c │ │ │ │ add r2, r5, #2384 @ 0x950 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ ldr r0, [pc, #232] @ 3a9270 │ │ │ │ ldr r1, [pc, #232] @ 3a9274 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r5, #3088 @ 0xc10 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #220] @ 3a9278 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ ldr r1, [pc, #208] @ 3a927c │ │ │ │ add r2, r5, #10560 @ 0x2940 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #2208 @ 0x8a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #24 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ ldr r1, [pc, #180] @ 3a9280 │ │ │ │ add r2, r5, #12736 @ 0x31c0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #2208 @ 0x8a0 │ │ │ │ add r2, r2, #56 @ 0x38 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ ldr r0, [pc, #152] @ 3a9284 │ │ │ │ ldr r1, [pc, #152] @ 3a9288 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r5, #17664 @ 0x4500 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #140] @ 3a928c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #248 @ 0xf8 │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ ldr ip, [pc, #124] @ 3a9290 │ │ │ │ ldr r1, [pc, #124] @ 3a9294 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, r5, #20224 @ 0x4f00 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1744 @ 0x6d0 │ │ │ │ add r2, r2, #240 @ 0xf0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r7, r8, r8, ror sl │ │ │ │ - rsbeq pc, r4, r8, asr #14 │ │ │ │ - ldrdeq pc, [r4], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r7, r8, r8, lsl fp │ │ │ │ + rsbeq pc, r4, r8, ror #15 │ │ │ │ + rsbeq pc, r4, ip, ror r9 @ │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - rsbeq pc, r4, r0, lsl #19 │ │ │ │ - rsbeq pc, r4, r4, lsl #19 │ │ │ │ - rsbeq pc, r4, r0, ror #18 │ │ │ │ - ldrdeq ip, [r4], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq ip, r4, r4, lsr #14 │ │ │ │ + rsbeq pc, r4, r0, lsr #20 │ │ │ │ + rsbeq pc, r4, r4, lsr #20 │ │ │ │ + rsbeq pc, r4, r0, lsl #20 │ │ │ │ + rsbeq ip, r4, r0, ror lr │ │ │ │ + rsbeq ip, r4, r4, asr #15 │ │ │ │ andeq r1, r0, r8, asr #26 │ │ │ │ - rsbeq pc, r4, r4, lsr #18 │ │ │ │ - rsbeq pc, r4, r4, lsr #18 │ │ │ │ - rsbeq sp, r3, r4, asr #4 │ │ │ │ - rsbeq sp, r3, r4, lsr r2 │ │ │ │ + rsbeq pc, r4, r4, asr #19 │ │ │ │ + rsbeq pc, r4, r4, asr #19 │ │ │ │ + rsbeq sp, r3, r4, ror #5 │ │ │ │ + ldrdeq sp, [r3], #-36 @ 0xffffffdc @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rsbeq sp, r3, r0, ror #9 │ │ │ │ - ldrdeq sp, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq sp, r3, r0, lsl #11 │ │ │ │ + rsbeq sp, r3, ip, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #420] @ 3a9458 │ │ │ │ mov r8, r3 │ │ │ │ @@ -361710,15 +361710,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #376] @ 3a9464 │ │ │ │ ldr r2, [pc, #376] @ 3a9468 │ │ │ │ ldr r3, [pc, #376] @ 3a946c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r7, [pc, #360] @ 3a9470 │ │ │ │ ldr r3, [pc, #360] @ 3a9474 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -361757,15 +361757,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3a9454 │ │ │ │ lsr r1, r5, #2 │ │ │ │ and r1, r1, #1 │ │ │ │ add r0, r6, #2224 @ 0x8b0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 70e8d4 │ │ │ │ + b 70e97c │ │ │ │ ldr r3, [pc, #188] @ 3a9480 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a9320 │ │ │ │ ldr r3, [pc, #172] @ 3a9484 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -361780,46 +361780,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3a948c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a9320 │ │ │ │ ldr r0, [pc, #80] @ 3a9490 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a9320 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r1, r0, r4, ror #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq r7, [r8], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq pc, r4, r8, lsr #14 │ │ │ │ - @ instruction: 0x0064f594 │ │ │ │ + rsbseq r7, r8, r4, ror r9 │ │ │ │ + rsbeq pc, r4, r8, asr #15 │ │ │ │ + rsbeq pc, r4, r4, lsr r6 @ │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ addseq r1, r0, r4, lsl r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009017d8 │ │ │ │ umullseq r1, r0, r4, r7 │ │ │ │ @ instruction: 0x000015bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r4, ip, lsr r6 @ │ │ │ │ - rsbeq pc, r4, r0, ror #12 │ │ │ │ + ldrdeq pc, [r4], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq pc, r4, r0, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #456] @ 3a9674 │ │ │ │ ldr r1, [pc, #456] @ 3a9678 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -361835,15 +361835,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #420] @ 3a9684 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r7, #2 │ │ │ │ mov r3, #640 @ 0x280 │ │ │ │ mov r2, r7 │ │ │ │ add r1, sp, #18 │ │ │ │ strh r3, [sp, #18] │ │ │ │ add r6, r6, #140 @ 0x8c │ │ │ │ mov r9, #0 │ │ │ │ @@ -361855,28 +361855,28 @@ │ │ │ │ ldr r1, [pc, #352] @ 3a968c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ add r6, r4, #2672 @ 0xa70 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #0 │ │ │ │ bl 378bdc │ │ │ │ add r6, r6, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 441c04 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 70e8d4 │ │ │ │ + bl 70e97c │ │ │ │ add r1, r4, #2480 @ 0x9b0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 3a4200 │ │ │ │ ldr r2, [pc, #248] @ 3a9690 │ │ │ │ @@ -361885,28 +361885,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #128 @ 0x80 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #668 @ 0x29c │ │ │ │ mov r0, r6 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #204] @ 3a9694 │ │ │ │ bl 441c04 │ │ │ │ add r4, r4, #1904 @ 0x770 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 70e8d4 │ │ │ │ + bl 70e97c │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f27a8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ @@ -361932,21 +361932,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - ldrsheq r7, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ + @ instruction: 0x00787790 │ │ │ │ addseq r1, r0, r0, ror #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strheq pc, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq pc, r4, r0, lsr #7 │ │ │ │ - strdeq lr, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq fp, ip, ip, lsl #14 │ │ │ │ + rsbeq pc, r4, ip, asr r4 @ │ │ │ │ + rsbeq pc, r4, r0, asr #8 │ │ │ │ + @ instruction: 0x0062e29c │ │ │ │ + rsbeq fp, ip, ip, lsr #15 │ │ │ │ addeq r1, r2, r8, asr #10 │ │ │ │ @ instruction: 0xffffe698 │ │ │ │ addseq r1, r0, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -362056,63 +362056,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3a98e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a9744 │ │ │ │ ldr r0, [pc, #80] @ 3a98e4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a9794 │ │ │ │ ldr r0, [pc, #64] @ 3a98e8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3a9744 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addseq r1, r0, r4, ror #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, r0, r4, asr r4 │ │ │ │ addseq r1, r0, r8, lsr #8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r7, r8, ip, lsl r4 │ │ │ │ + ldrheq r7, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ muleq r0, ip, pc @ │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r4, r4, lsl #2 │ │ │ │ - rsbeq pc, r4, ip, asr #2 │ │ │ │ - rsbeq pc, r4, r0, lsl r1 @ │ │ │ │ + rsbeq pc, r4, r4, lsr #3 │ │ │ │ + rsbeq pc, r4, ip, ror #3 │ │ │ │ + strheq pc, [r4], #-16 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #272] @ 3a9a14 │ │ │ │ ldr r2, [pc, #272] @ 3a9a18 │ │ │ │ ldr r1, [pc, #272] @ 3a9a1c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #145 @ 0x91 │ │ │ │ bl 24a67c │ │ │ │ mov ip, #316 @ 0x13c │ │ │ │ @@ -362164,17 +362164,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x00787294 │ │ │ │ - rsbeq lr, r4, r8, ror #30 │ │ │ │ - rsbeq pc, r4, ip, asr #32 │ │ │ │ + rsbseq r7, r8, r4, lsr r3 │ │ │ │ + rsbeq pc, r4, r8 │ │ │ │ + rsbeq pc, r4, ip, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #1696] @ 3aa0d8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -362186,44 +362186,44 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1664] @ 3aa0e8 │ │ │ │ mov fp, r0 │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r5, [pc, #1652] @ 3aa0ec │ │ │ │ ldr r7, [pc, #1652] @ 3aa0f0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r6, #140 @ 0x8c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ add r9, sl, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 754604 │ │ │ │ - bl 74da74 │ │ │ │ + bl 7546ac │ │ │ │ + bl 74db1c │ │ │ │ ldr r2, [pc, #1576] @ 3aa0f4 │ │ │ │ ldr r1, [pc, #1576] @ 3aa0f8 │ │ │ │ add ip, r6, #148 @ 0x94 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #1552] @ 3aa0fc │ │ │ │ add r1, sl, #1776 @ 0x6f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #1 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 324218 │ │ │ │ @@ -362238,15 +362238,15 @@ │ │ │ │ bl 3240a8 │ │ │ │ ldr r1, [pc, #1500] @ 3aa108 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 7503f8 │ │ │ │ + bl 7504a0 │ │ │ │ mov r0, fp │ │ │ │ bl 441b70 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 441c04 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ @@ -362266,20 +362266,20 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 3a5210 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ str r8, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #1368] @ 3aa110 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ ldr r3, [pc, #1348] @ 3aa114 │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [ip, r3] │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -362299,38 +362299,38 @@ │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r9, sl, #2384 @ 0x950 │ │ │ │ add r9, r9, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #1244] @ 3aa118 │ │ │ │ mov r2, #2000 @ 0x7d0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bae0 │ │ │ │ + bl 74bb88 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #1208] @ 3aa11c │ │ │ │ ldr r3, [pc, #1208] @ 3aa120 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r6, #156 @ 0x9c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 74d88c │ │ │ │ + bl 74d934 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a9cb8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -362341,15 +362341,15 @@ │ │ │ │ ldr r1, [pc, #1124] @ 3aa128 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r2, [sl, #2961] @ 0xb91 │ │ │ │ mov r1, #0 │ │ │ │ bl 3a4dc8 │ │ │ │ mov r3, #0 │ │ │ │ b 3a9cf4 │ │ │ │ add r3, r3, #1 │ │ │ │ sub r2, r3, #4 │ │ │ │ @@ -362372,86 +362372,86 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #8 │ │ │ │ str sl, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r8, [pc, #984] @ 3aa138 │ │ │ │ ldr r3, [pc, #956] @ 3aa120 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, r9, #156 @ 0x9c │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 74d88c │ │ │ │ + bl 74d934 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a9c98 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, sl │ │ │ │ str sl, [sp] │ │ │ │ add sl, r3, #3088 @ 0xc10 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [fp, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #884] @ 3aa13c │ │ │ │ add r2, r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bae0 │ │ │ │ + bl 74bb88 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #16] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #812] @ 3aa120 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 74d88c │ │ │ │ + bl 74d934 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a9c98 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r8, [sp, #8] │ │ │ │ ldr r4, [pc, #760] @ 3aa140 │ │ │ │ ldr r3, [r8, #1780] @ 0x6f4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ mov r2, #0 │ │ │ │ bl 32442c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ str r6, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r8, #1780] @ 0x6f4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ bl 32442c │ │ │ │ add r6, r8, #10560 @ 0x2940 │ │ │ │ mov r4, #0 │ │ │ │ @@ -362460,45 +362460,45 @@ │ │ │ │ ldr r7, [sp, #16] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [fp, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #644] @ 3aa148 │ │ │ │ add r2, r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ add r2, r2, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 74bae0 │ │ │ │ + bl 74bb88 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r7, [pc, #592] @ 3aa14c │ │ │ │ add r2, r9, #156 @ 0x9c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #536] @ 3aa120 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 74d88c │ │ │ │ + bl 74d934 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a9c98 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #2 │ │ │ │ add r6, r6, #2208 @ 0x8a0 │ │ │ │ mov r4, #1 │ │ │ │ bne 3a9e94 │ │ │ │ @@ -362507,134 +362507,134 @@ │ │ │ │ add r4, ip, #14976 @ 0x3a80 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [fp, #120] @ 0x78 │ │ │ │ ldr r9, [sp, #24] │ │ │ │ add r2, r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ - bl 74bae0 │ │ │ │ + bl 74bb88 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr sl, [sp, #28] │ │ │ │ ldr r3, [pc, #372] @ 3aa120 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d88c │ │ │ │ + bl 74d934 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a9c98 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, ip, #17664 @ 0x4500 │ │ │ │ add r4, r4, #248 @ 0xf8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [fp, #120] @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ add r2, r2, #5 │ │ │ │ - bl 74bae0 │ │ │ │ + bl 74bb88 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #244] @ 3aa120 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d88c │ │ │ │ + bl 74d934 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a9c98 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, ip, #20224 @ 0x4f00 │ │ │ │ add r4, r4, #240 @ 0xf0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [fp, #120] @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ add r2, r2, #6 │ │ │ │ - bl 74bae0 │ │ │ │ + bl 74bb88 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [pc, #108] @ 3aa120 │ │ │ │ str sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 74d88c │ │ │ │ - rsbseq r7, r8, r4, ror #2 │ │ │ │ - rsbeq lr, r4, r0, lsr lr │ │ │ │ - rsbeq lr, r4, r4, asr #31 │ │ │ │ + b 74d934 │ │ │ │ + rsbseq r7, r8, r4, lsl #4 │ │ │ │ + ldrdeq lr, [r4], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq pc, r4, r4, rrx │ │ │ │ addseq r1, r0, ip, asr #1 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - strheq sp, [r2], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq fp, ip, r0, asr #3 │ │ │ │ - rsbeq r3, r3, ip, ror #16 │ │ │ │ - rsbeq r0, r6, r0, lsl #21 │ │ │ │ - ldrdeq lr, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq sp, r2, r0, asr sp │ │ │ │ + rsbeq fp, ip, r0, ror #4 │ │ │ │ + rsbeq r3, r3, ip, lsl #18 │ │ │ │ + rsbeq r0, r6, r0, lsr #22 │ │ │ │ + rsbeq lr, r4, ip, ror r4 │ │ │ │ andeq r0, r0, r4, ror r8 │ │ │ │ - rsbeq lr, r4, r4, ror #31 │ │ │ │ + rsbeq pc, r4, r4, lsl #1 │ │ │ │ @ instruction: 0xffffd748 │ │ │ │ - rsbeq lr, r4, ip, lsl #13 │ │ │ │ - rsbeq sl, r3, ip, lsr #21 │ │ │ │ + rsbeq lr, r4, ip, lsr #14 │ │ │ │ + rsbeq sl, r3, ip, asr #22 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbeq lr, r4, r8, asr #29 │ │ │ │ - rsbeq lr, r4, r0, ror #13 │ │ │ │ + rsbeq lr, r4, r8, ror #30 │ │ │ │ + rsbeq lr, r4, r0, lsl #15 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq sl, r3, r8, ror #19 │ │ │ │ - rsbeq sl, r3, ip, lsl #19 │ │ │ │ - rsbseq r6, r8, r4, ror lr │ │ │ │ - strdeq sp, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq sl, ip, r4, lsl #30 │ │ │ │ - rsbeq lr, r4, r4, ror #11 │ │ │ │ - rsbeq r7, fp, r4, lsl #25 │ │ │ │ - rsbeq fp, r4, r4, lsr #25 │ │ │ │ - rsbeq sl, ip, r0, lsr #27 │ │ │ │ - rsbeq r7, fp, r8, lsl #23 │ │ │ │ - rsbeq lr, r4, r8, asr #8 │ │ │ │ + rsbeq sl, r3, r8, lsl #21 │ │ │ │ + rsbeq sl, r3, ip, lsr #20 │ │ │ │ + rsbseq r6, r8, r4, lsl pc │ │ │ │ + @ instruction: 0x0062da9c │ │ │ │ + rsbeq sl, ip, r4, lsr #31 │ │ │ │ + rsbeq lr, r4, r4, lsl #13 │ │ │ │ + rsbeq r7, fp, r4, lsr #26 │ │ │ │ + rsbeq fp, r4, r4, asr #26 │ │ │ │ + rsbeq sl, ip, r0, asr #28 │ │ │ │ + rsbeq r7, fp, r8, lsr #24 │ │ │ │ + rsbeq lr, r4, r8, ror #9 │ │ │ │ │ │ │ │ 003aa150 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -362647,15 +362647,15 @@ │ │ │ │ ldr r1, [pc, #508] @ 3aa380 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #488] @ 3aa384 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ ldr r7, [pc, #476] @ 3aa388 │ │ │ │ tst r3, #4 │ │ │ │ ldrb ip, [r2, #60] @ 0x3c │ │ │ │ add r7, pc, r7 │ │ │ │ and r2, r3, #7 │ │ │ │ @@ -362705,15 +362705,15 @@ │ │ │ │ strh r1, [r2, #8] │ │ │ │ subs r1, r1, #0 │ │ │ │ ldr r3, [r0, #1780] @ 0x6f4 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r3, ip, lsl #2] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ ldr r3, [pc, #260] @ 3aa390 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3aa32c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -362753,36 +362753,36 @@ │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ b 3aa2d8 │ │ │ │ ldr r0, [pc, #96] @ 3aa394 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ add r6, r6, #8 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r6 │ │ │ │ add r0, r0, #1776 @ 0x6f0 │ │ │ │ ldrh r3, [r0, #8] │ │ │ │ lsl r1, r2, #16 │ │ │ │ cmp r5, #0 │ │ │ │ lsr r1, r1, #16 │ │ │ │ orrne r3, r3, r1 │ │ │ │ strhne r3, [r0, #8] │ │ │ │ biceq r3, r3, r2 │ │ │ │ strheq r3, [r0, #8] │ │ │ │ b 3aa298 │ │ │ │ - rsbseq r6, r8, ip, lsl sl │ │ │ │ - strdeq lr, [r4], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq lr, r4, ip, lsl #17 │ │ │ │ + ldrheq r6, [r8], #-172 @ 0xffffff54 @ │ │ │ │ + @ instruction: 0x0064e79c │ │ │ │ + rsbeq lr, r4, ip, lsr #18 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ addseq r0, r0, ip, ror #18 │ │ │ │ - rsbseq r6, r8, r7, asr #19 │ │ │ │ + rsbseq r6, r8, r7, ror #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - ldrdeq lr, [r4], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq lr, r4, ip, ror r8 │ │ │ │ b 3aa150 │ │ │ │ │ │ │ │ 003aa39c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003aa3a0 : │ │ │ │ bx lr │ │ │ │ @@ -362796,18 +362796,18 @@ │ │ │ │ ldr r1, [pc, #32] @ 3aa3d8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - b 9979f8 │ │ │ │ - rsbeq lr, r4, r4, lsr #16 │ │ │ │ - rsbseq r6, r8, r8, lsl #17 │ │ │ │ - strdeq lr, [r4], #-124 @ 0xffffff84 @ │ │ │ │ + b 997aa0 │ │ │ │ + rsbeq lr, r4, r4, asr #17 │ │ │ │ + rsbseq r6, r8, r8, lsr #18 │ │ │ │ + @ instruction: 0x0064e89c │ │ │ │ │ │ │ │ 003aa3dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 3aa43c │ │ │ │ @@ -362817,26 +362817,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, r8, r4, asr #16 │ │ │ │ - ldrdeq lr, [r4], #-124 @ 0xffffff84 @ │ │ │ │ - strheq lr, [r4], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r6, r8, r4, ror #17 │ │ │ │ + rsbeq lr, r4, ip, ror r8 │ │ │ │ + rsbeq lr, r4, r4, asr r8 │ │ │ │ │ │ │ │ 003aa448 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 3aa4a8 │ │ │ │ @@ -362846,58 +362846,58 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq r6, [r8], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq lr, r4, r0, ror r7 │ │ │ │ - rsbeq lr, r4, r8, asr #14 │ │ │ │ + rsbseq r6, r8, r8, ror r8 │ │ │ │ + rsbeq lr, r4, r0, lsl r8 │ │ │ │ + rsbeq lr, r4, r8, ror #15 │ │ │ │ │ │ │ │ 003aa4b4 : │ │ │ │ ldr r3, [pc, #36] @ 3aa4e0 │ │ │ │ ldr ip, [pc, #36] @ 3aa4e4 │ │ │ │ ldr r1, [pc, #36] @ 3aa4e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str ip, [sp] │ │ │ │ - b 9979f8 │ │ │ │ - rsbseq r6, r8, r4, lsl #15 │ │ │ │ - rsbeq lr, r4, r4, lsl r7 │ │ │ │ - strdeq lr, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + b 997aa0 │ │ │ │ + rsbseq r6, r8, r4, lsr #16 │ │ │ │ + strheq lr, [r4], #-116 @ 0xffffff8c @ │ │ │ │ + @ instruction: 0x0064e790 │ │ │ │ │ │ │ │ 003aa4ec : │ │ │ │ ldr r3, [pc, #36] @ 3aa518 │ │ │ │ ldr ip, [pc, #36] @ 3aa51c │ │ │ │ ldr r1, [pc, #36] @ 3aa520 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ str ip, [sp] │ │ │ │ - b 9979f8 │ │ │ │ - rsbseq r6, r8, ip, asr #14 │ │ │ │ - ldrdeq lr, [r4], #-108 @ 0xffffff94 @ │ │ │ │ - strheq lr, [r4], #-104 @ 0xffffff98 @ │ │ │ │ + b 997aa0 │ │ │ │ + rsbseq r6, r8, ip, ror #15 │ │ │ │ + rsbeq lr, r4, ip, ror r7 │ │ │ │ + rsbeq lr, r4, r8, asr r7 │ │ │ │ │ │ │ │ 003aa524 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003aa52c : │ │ │ │ mvn r0, #0 │ │ │ │ @@ -362909,15 +362909,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003aa540 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3aa554 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r0, r2, r4, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov r4, r0 │ │ │ │ @@ -363010,27 +363010,27 @@ │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ mov r1, r7 │ │ │ │ ldr r5, [r4, #2008] @ 0x7d8 │ │ │ │ mov r6, #0 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ b 3aa5e4 │ │ │ │ ldr r5, [r4, #2004] @ 0x7d4 │ │ │ │ mov r6, #0 │ │ │ │ b 3aa5e4 │ │ │ │ ldr r5, [pc, #24] @ 3aa718 │ │ │ │ mov r6, #0 │ │ │ │ b 3aa5e4 │ │ │ │ addseq r0, r0, r8, ror r5 │ │ │ │ - rsbseq r6, r8, r0, asr #13 │ │ │ │ - ldrheq r6, [r8], #-109 @ 0xffffff93 @ │ │ │ │ + rsbseq r6, r8, r0, ror #14 │ │ │ │ + rsbseq r6, r8, sp, asr r7 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq lr, r4, r8, asr #10 │ │ │ │ + rsbeq lr, r4, r8, ror #11 │ │ │ │ smlatteq r0, sp, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #304] @ 3aa864 │ │ │ │ ldr r3, [pc, #304] @ 3aa868 │ │ │ │ @@ -363040,15 +363040,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r5, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8, #100] @ 0x64 │ │ │ │ strb r5, [r0, #61] @ 0x3d │ │ │ │ @@ -363072,56 +363072,56 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, r0, #8 │ │ │ │ ldr r3, [pc, #156] @ 3aa874 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ add r0, r5, #12 │ │ │ │ - bl 98f5d0 │ │ │ │ + bl 98f678 │ │ │ │ add r0, r4, #1936 @ 0x790 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 98ff7c │ │ │ │ + bl 990024 │ │ │ │ ldr r2, [pc, #124] @ 3aa878 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #8 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [sp] │ │ │ │ - bl 990d68 │ │ │ │ + bl 990e10 │ │ │ │ ldr r2, [pc, #100] @ 3aa87c │ │ │ │ ldr r3, [pc, #100] @ 3aa880 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #1048576 @ 0x100000 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 43e2f0 │ │ │ │ - ldrdeq lr, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r6, r8, r4, lsl #12 │ │ │ │ - strheq lr, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq lr, r4, r0, ror r5 │ │ │ │ + rsbseq r6, r8, r4, lsr #13 │ │ │ │ + rsbeq lr, r4, r8, asr r5 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ addeq r0, r2, r8, lsl #11 │ │ │ │ - strdeq lr, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + @ instruction: 0x0064e498 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 3aa948 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -363129,25 +363129,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 3aa94c │ │ │ │ ldr r1, [pc, #156] @ 3aa950 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #136] @ 3aa954 │ │ │ │ ldr r1, [pc, #136] @ 3aa958 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #104] @ 3aa95c │ │ │ │ ldr r3, [pc, #104] @ 3aa960 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #96] @ 3aa964 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -363163,19 +363163,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, r8, r4, lsr #9 │ │ │ │ - rsbeq ip, r2, r8, ror lr │ │ │ │ - rsbeq sl, ip, r4, lsl #7 │ │ │ │ - rsbeq r9, r3, r8, ror #12 │ │ │ │ - @ instruction: 0x00632a90 │ │ │ │ + rsbseq r6, r8, r4, asr #10 │ │ │ │ + rsbeq ip, r2, r8, lsl pc │ │ │ │ + rsbeq sl, ip, r4, lsr #8 │ │ │ │ + rsbeq r9, r3, r8, lsl #14 │ │ │ │ + rsbeq r2, r3, r0, lsr fp │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ andeq r0, r0, r8, lsl r6 │ │ │ │ mvnne r1, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -363248,23 +363248,23 @@ │ │ │ │ ldr r2, [pc, #804] @ 3aadac │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r6, #2008] @ 0x7d8 │ │ │ │ - bl 9d6718 │ │ │ │ + bl 9d67c0 │ │ │ │ add r0, r6, #1936 @ 0x790 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9900e0 │ │ │ │ + bl 990188 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #756] @ 3aadb0 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 98fac4 │ │ │ │ + b 98fb6c │ │ │ │ subs r1, r2, #128 @ 0x80 │ │ │ │ sbc r0, r3, #0 │ │ │ │ cmp r1, #25 │ │ │ │ sbcs r0, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ popcs {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -363308,16 +363308,16 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 438f6c │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ add r0, r0, #2000 @ 0x7d0 │ │ │ │ beq 3aad68 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 9d6718 │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d67c0 │ │ │ │ + bl 9d74cc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -363342,23 +363342,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ str r5, [r6, #2048] @ 0x800 │ │ │ │ str r7, [r6, #2052] @ 0x804 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #408] @ 3aadb8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ adds r2, r0, #100 @ 0x64 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b1558 │ │ │ │ + b 9b1600 │ │ │ │ ldr r3, [r6, #2048] @ 0x800 │ │ │ │ tst r3, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -363429,32 +363429,32 @@ │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 4404e0 │ │ │ │ mvn r1, #128 @ 0x80 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 9d6750 │ │ │ │ + bl 9d67f8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 4404e0 │ │ │ │ addseq r0, r0, ip, ror r1 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq lr, r4, r4, lsl #3 │ │ │ │ + rsbeq lr, r4, r4, lsr #4 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - rsbseq r6, r8, r2, lsr #4 │ │ │ │ + rsbseq r6, r8, r2, asr #5 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ adds r2, r0, r2 │ │ │ │ adcs ip, r1, r3 │ │ │ │ @@ -363498,51 +363498,51 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, lr │ │ │ │ mov r3, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3aae30 │ │ │ │ addeq pc, pc, r4, lsr sp @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ strdeq r0, [r4], -pc @ │ │ │ │ - strheq sp, [r4], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq sp, r4, r0, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 3aaf08 │ │ │ │ ldr r2, [pc, #84] @ 3aaf0c │ │ │ │ ldr r1, [pc, #84] @ 3aaf10 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #52] @ 3aaf14 │ │ │ │ mvn r6, #-268435456 @ 0xf0000000 │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #3 │ │ │ │ add r2, r0, #6144 @ 0x1800 │ │ │ │ strd r6, [r2, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #40 @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ - b 759d30 │ │ │ │ - rsbseq r5, r8, r4, lsl #29 │ │ │ │ - rsbeq sp, r4, r0, asr #26 │ │ │ │ - rsbeq sp, r4, ip, asr #26 │ │ │ │ - rsbeq sp, r4, r4, lsl #27 │ │ │ │ + b 759dd8 │ │ │ │ + rsbseq r5, r8, r4, lsr #30 │ │ │ │ + rsbeq sp, r4, r0, ror #27 │ │ │ │ + rsbeq sp, r4, ip, ror #27 │ │ │ │ + rsbeq sp, r4, r4, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #180] @ 3aafe4 │ │ │ │ ldr r3, [pc, #180] @ 3aafe8 │ │ │ │ ldr r1, [pc, #180] @ 3aafec │ │ │ │ @@ -363550,15 +363550,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r6, [pc, #144] @ 3aaff0 │ │ │ │ ldr r3, [pc, #144] @ 3aaff4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r8, r0, #1904 @ 0x770 │ │ │ │ @@ -363570,33 +363570,33 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ add r5, r4, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #92] @ 3aaff8 │ │ │ │ strb r3, [r4, #2000] @ 0x7d0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, r5, #8 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 9900e0 │ │ │ │ + bl 990188 │ │ │ │ add r0, r8, #8 │ │ │ │ - bl 991200 │ │ │ │ + bl 9912a8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 990084 │ │ │ │ + bl 99012c │ │ │ │ mov r0, r6 │ │ │ │ - bl 98f628 │ │ │ │ + bl 98f6d0 │ │ │ │ add r0, r4, #2048 @ 0x800 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 438a8c │ │ │ │ - rsbeq sp, r4, r8, asr #25 │ │ │ │ - rsbseq r5, r8, r4, lsl #28 │ │ │ │ - rsbeq sp, r4, r4, asr #25 │ │ │ │ + rsbeq sp, r4, r8, ror #26 │ │ │ │ + rsbseq r5, r8, r4, lsr #29 │ │ │ │ + rsbeq sp, r4, r4, ror #26 │ │ │ │ @ instruction: 0x008ffbbc │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -363642,15 +363642,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ab16c │ │ │ │ ldr r1, [pc, #272] @ 3ab1c8 │ │ │ │ ldr r4, [r5, #2008] @ 0x7d8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ mov r0, r6 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ cmp r4, #0 │ │ │ │ beq 3ab0e0 │ │ │ │ mov r3, r4 │ │ │ │ subs r4, r4, #1 │ │ │ │ mul sl, r3, sl │ │ │ │ bne 3ab0d0 │ │ │ │ ldr r3, [sp] │ │ │ │ @@ -363661,19 +363661,19 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #208] @ 3ab1d0 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #204] @ 3ab1d4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [r5, #2008] @ 0x7d8 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ mvn r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9d6750 │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d67f8 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r3, [r7] │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 3ab04c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #360 @ 0x168 │ │ │ │ bl 537c8c │ │ │ │ ldr r3, [r5, #2016] @ 0x7e0 │ │ │ │ @@ -363688,38 +363688,38 @@ │ │ │ │ bl 4404e0 │ │ │ │ bl 537d30 │ │ │ │ b 3ab04c │ │ │ │ ldr r1, [pc, #100] @ 3ab1d8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #96] @ 3ab1dc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98fac4 │ │ │ │ + bl 98fb6c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 438f6c │ │ │ │ b 3ab164 │ │ │ │ addeq pc, pc, r8, lsl #22 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq sp, r4, r0, asr #23 │ │ │ │ - ldrdeq sp, [r4], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq sp, r4, r0, ror #24 │ │ │ │ + rsbeq sp, r4, r0, ror ip │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ andeq r1, r0, ip, asr #19 │ │ │ │ - rsbeq sp, r4, r8, asr #22 │ │ │ │ - rsbeq sp, r4, r0, lsl fp │ │ │ │ + rsbeq sp, r4, r8, ror #23 │ │ │ │ + strheq sp, [r4], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ - rsbeq sp, r4, r8, lsl #21 │ │ │ │ + rsbeq sp, r4, r8, lsr #22 │ │ │ │ andeq r0, r0, pc, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r3, [r0, #2048] @ 0x800 │ │ │ │ ldr r5, [pc, #548] @ 3ab420 │ │ │ │ @@ -363760,15 +363760,15 @@ │ │ │ │ strb r2, [sp, #44] @ 0x2c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldrd sl, [r6, #-8] │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ strb r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ @@ -363778,15 +363778,15 @@ │ │ │ │ add r1, r1, r7 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm ip, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [r4, #2048] @ 0x800 │ │ │ │ bic r2, r3, #1 │ │ │ │ tst r3, #4 │ │ │ │ str r2, [r4, #2048] @ 0x800 │ │ │ │ beq 3ab32c │ │ │ │ ldr r3, [r4, #2016] @ 0x7e0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -363835,40 +363835,40 @@ │ │ │ │ strb r3, [sp, #44] @ 0x2c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add r2, sp, #32 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ ldrd sl, [r6, #-8] │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ mov r3, #1 │ │ │ │ strd sl, [sp, #16] │ │ │ │ strb r3, [sp, #52] @ 0x34 │ │ │ │ b 3ab2b0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 4404e0 │ │ │ │ ldr r0, [pc, #48] @ 3ab428 │ │ │ │ str r9, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ab26c │ │ │ │ ldr r0, [pc, #28] @ 3ab42c │ │ │ │ str r9, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ab398 │ │ │ │ addeq pc, pc, ip, lsl r9 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq sp, r4, ip, ror r8 │ │ │ │ - rsbeq sp, r4, r4, ror #16 │ │ │ │ + rsbeq sp, r4, ip, lsl r9 │ │ │ │ + rsbeq sp, r4, r4, lsl #18 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mvn ip, #0 │ │ │ │ lsl r3, r3, #3 │ │ │ │ rsb r1, r3, #32 │ │ │ │ @@ -363898,15 +363898,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ lsr r0, r0, r2 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3ab4c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq pc, r1, r4, asr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r2, #948 @ 0x3b4 │ │ │ │ @@ -363984,30 +363984,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r7, #0 │ │ │ │ bic r0, r0, #15 │ │ │ │ mov r1, r4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 71b6d8 │ │ │ │ + bl 71b780 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ bl 248d68 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 248d68 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ - bl 71b750 │ │ │ │ + bl 71b7f8 │ │ │ │ ldr r2, [pc, #72] @ 3ab6ac │ │ │ │ ldr r3, [pc, #64] @ 3ab6a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -364035,27 +364035,27 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #456] @ 3ab8bc │ │ │ │ ldr r1, [pc, #456] @ 3ab8c0 │ │ │ │ add r4, r4, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #59 @ 0x3b │ │ │ │ str r4, [sp] │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a55cc │ │ │ │ add fp, r4, #104 @ 0x68 │ │ │ │ add sl, r4, #272 @ 0x110 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -364067,139 +364067,139 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r3, [pc, #344] @ 3ab8cc │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r3, [pc, #312] @ 3ab8d0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #440 @ 0x1b8 │ │ │ │ mov r0, r3 │ │ │ │ add r2, r5, #148 @ 0x94 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r3, [pc, #272] @ 3ab8d4 │ │ │ │ add r1, r4, #608 @ 0x260 │ │ │ │ mov ip, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #24 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r5, #196 @ 0xc4 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r3, [pc, #220] @ 3ab8d8 │ │ │ │ add r2, r5, #244 @ 0xf4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r4, #776 @ 0x308 │ │ │ │ mov r8, #65536 @ 0x10000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r3, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ mov r2, #-16777216 @ 0xff000000 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x00785698 │ │ │ │ - ldrdeq r8, [r3], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r8, r3, ip, ror pc │ │ │ │ - rsbeq sp, r4, r8, lsr #11 │ │ │ │ - strheq sp, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r5, r8, r8, lsr r7 │ │ │ │ + rsbeq r9, r3, r8, ror r0 │ │ │ │ + rsbeq r9, r3, ip, lsl r0 │ │ │ │ + rsbeq sp, r4, r8, asr #12 │ │ │ │ + rsbeq sp, r4, ip, asr r6 │ │ │ │ ldrdeq pc, [r1], r0 │ │ │ │ - rsbeq sp, r4, ip, ror r5 │ │ │ │ - rsbeq sp, r4, r4, ror #10 │ │ │ │ - rsbeq sp, r4, r8, asr r5 │ │ │ │ - rsbeq sp, r4, r0, asr #10 │ │ │ │ - rsbeq sp, r4, r0, lsr #10 │ │ │ │ + rsbeq sp, r4, ip, lsl r6 │ │ │ │ + rsbeq sp, r4, r4, lsl #12 │ │ │ │ + strdeq sp, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq sp, r4, r0, ror #11 │ │ │ │ + rsbeq sp, r4, r0, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3ab950 │ │ │ │ ldr r2, [pc, #92] @ 3ab954 │ │ │ │ ldr r1, [pc, #92] @ 3ab958 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #60] @ 3ab95c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ orr r2, r2, #128 @ 0x80 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r5, r8, r0, ror r4 │ │ │ │ - rsbeq fp, r2, r4, lsr #28 │ │ │ │ - rsbeq r9, ip, r4, lsr r3 │ │ │ │ + rsbseq r5, r8, r0, lsl r5 │ │ │ │ + rsbeq fp, r2, r4, asr #29 │ │ │ │ + ldrdeq r9, [ip], #-52 @ 0xffffffcc @ │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -364212,29 +364212,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r4 │ │ │ │ bl 3a4c98 │ │ │ │ orrs r5, r5, r6 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7503d0 │ │ │ │ - ldrsbeq r5, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ - strheq r8, [r3], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r8, r3, ip, lsl sp │ │ │ │ + b 750478 │ │ │ │ + rsbseq r5, r8, r8, ror r4 │ │ │ │ + rsbeq r8, r3, r8, asr sp │ │ │ │ + strheq r8, [r3], #-220 @ 0xffffff24 @ │ │ │ │ ldr r0, [pc, #4] @ 3ab9e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq pc, r1, r8, asr r5 @ │ │ │ │ ldr r3, [r0, #2084] @ 0x824 │ │ │ │ cmn r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -364269,15 +364269,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb ip, [r1, #24] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r1, #20] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e444 │ │ │ │ + bl 70e4ec │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #2084] @ 0x824 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -364316,15 +364316,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 98caf8 │ │ │ │ + bl 98cba0 │ │ │ │ b 3abb18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #804] @ 3abe90 │ │ │ │ ldr r2, [pc, #804] @ 3abe94 │ │ │ │ @@ -364332,15 +364332,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r8, [pc, #772] @ 3abe9c │ │ │ │ ldr ip, [pc, #772] @ 3abea0 │ │ │ │ ldr lr, [r4, #100] @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ @@ -364353,28 +364353,28 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ str r9, [sp, #24] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r3, [pc, #696] @ 3abea4 │ │ │ │ add r2, r8, #100 @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sl, #1904 @ 0x770 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r8, r3 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #28] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, sl │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 43e2f0 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -364401,15 +364401,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sl, #2080] @ 0x820 │ │ │ │ mov sl, r0 │ │ │ │ b 3abcf0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #4 │ │ │ │ - bl 98c98c │ │ │ │ + bl 98ca34 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3abe6c │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #6 │ │ │ │ strb r6, [r4, #16] │ │ │ │ beq 3abe18 │ │ │ │ ldr r2, [pc, #500] @ 3abeb8 │ │ │ │ @@ -364509,15 +364509,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r2, [pc, #132] @ 3abec8 │ │ │ │ add r5, sl, #2096 @ 0x830 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 707568 │ │ │ │ + bl 707610 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 43e2f0 │ │ │ │ b 3abc50 │ │ │ │ ldr r3, [pc, #88] @ 3abecc │ │ │ │ @@ -364525,32 +364525,32 @@ │ │ │ │ ldr r0, [pc, #88] @ 3abed4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 3abed8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r5, r8, r8, lsl r2 │ │ │ │ - rsbeq sp, r4, r4, asr #3 │ │ │ │ - ldrdeq sp, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrheq r5, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq sp, r4, r4, ror #4 │ │ │ │ + rsbeq sp, r4, r8, ror r2 │ │ │ │ umulleq pc, r1, r8, r3 @ │ │ │ │ - rsbeq sp, r4, r4, asr #3 │ │ │ │ - rsbeq sp, r4, r8, lsl #3 │ │ │ │ - rsbseq r9, r0, r8, ror pc │ │ │ │ - strheq sp, [r4], #-8 @ │ │ │ │ - rsbeq fp, r6, r0, lsr #13 │ │ │ │ - rsbeq sp, r4, r0, lsl #2 │ │ │ │ + rsbeq sp, r4, r4, ror #4 │ │ │ │ + rsbeq sp, r4, r8, lsr #4 │ │ │ │ + rsbseq sl, r0, r8, lsl r0 │ │ │ │ + rsbeq sp, r4, r8, asr r1 │ │ │ │ + rsbeq fp, r6, r0, asr #14 │ │ │ │ + rsbeq sp, r4, r0, lsr #3 │ │ │ │ bge fee5696c <__bss_end__@@Base+0xfe0a403c> │ │ │ │ addeq pc, r1, r0, ror r2 @ │ │ │ │ - rsbeq sp, r4, r4, asr #32 │ │ │ │ - rsbeq ip, r4, ip, asr #30 │ │ │ │ - rsbeq ip, r4, ip, lsr pc │ │ │ │ - rsbseq r4, r8, r4, lsl pc │ │ │ │ - strheq ip, [r4], #-236 @ 0xffffff14 @ │ │ │ │ - ldrdeq r5, [pc], #-208 @ │ │ │ │ + rsbeq sp, r4, r4, ror #1 │ │ │ │ + rsbeq ip, r4, ip, ror #31 │ │ │ │ + ldrdeq ip, [r4], #-252 @ 0xffffff04 @ │ │ │ │ + ldrheq r4, [r8], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq ip, r4, ip, asr pc │ │ │ │ + rsbeq r5, pc, r0, ror lr @ │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ 3abfb8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -364559,25 +364559,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 3abfbc │ │ │ │ ldr r1, [pc, #180] @ 3abfc0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #160] @ 3abfc4 │ │ │ │ ldr r1, [pc, #160] @ 3abfc8 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #128] @ 3abfcc │ │ │ │ ldr r3, [pc, #128] @ 3abfd0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 3abfd4 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -364591,31 +364591,31 @@ │ │ │ │ ldr r1, [pc, #88] @ 3abfdc │ │ │ │ add r2, pc, r2 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r1, [pc, #60] @ 3abfe0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c1ac │ │ │ │ - @ instruction: 0x00784e98 │ │ │ │ - rsbeq fp, r2, r0, lsr #16 │ │ │ │ - rsbeq r8, ip, ip, lsr #26 │ │ │ │ - rsbeq r8, r3, r0, lsl r0 │ │ │ │ - rsbeq r1, r3, r8, lsr r4 │ │ │ │ + b 74c254 │ │ │ │ + rsbseq r4, r8, r8, lsr pc │ │ │ │ + rsbeq fp, r2, r0, asr #17 │ │ │ │ + rsbeq r8, ip, ip, asr #27 │ │ │ │ + strheq r8, [r3], #-0 @ │ │ │ │ + ldrdeq r1, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ andeq r1, r5, r6, lsr fp │ │ │ │ - rsbeq ip, r4, r0, lsr lr │ │ │ │ + ldrdeq ip, [r4], #-224 @ 0xffffff20 @ │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ strdeq r1, [lr], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ @@ -364624,28 +364624,28 @@ │ │ │ │ str r5, [r3, #12] │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, r5 │ │ │ │ beq 3ac054 │ │ │ │ add r6, r0, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 98caf8 │ │ │ │ + bl 98cba0 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r6, [sp, #16] │ │ │ │ ldrb r1, [r4, #24] │ │ │ │ ldrb r3, [r3, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r0, [r4] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e214 │ │ │ │ + bl 70e2bc │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -364732,15 +364732,15 @@ │ │ │ │ ldr r1, [pc, #124] @ 3ac234 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 3ab9ec │ │ │ │ b 3ac1f4 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ bl 248b04 │ │ │ │ @@ -364748,25 +364748,25 @@ │ │ │ │ beq 3ac21c │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add r0, r0, r4 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac1e0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 98c858 │ │ │ │ + bl 98c900 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add r0, r0, r4 │ │ │ │ b 3ac1e0 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 248b04 │ │ │ │ - ldrsbeq r4, [r8], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq ip, r4, r0, lsl #23 │ │ │ │ - @ instruction: 0x0064cb94 │ │ │ │ + rsbseq r4, r8, r4, ror ip │ │ │ │ + rsbeq ip, r4, r0, lsr #24 │ │ │ │ + rsbeq ip, r4, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -364845,15 +364845,15 @@ │ │ │ │ ldr r1, [pc, #176] @ 3ac42c │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r0, #2084] @ 0x824 │ │ │ │ cmn r3, #1 │ │ │ │ beq 3ac3c8 │ │ │ │ ldr r2, [r0, #2080] @ 0x820 │ │ │ │ add r3, r3, r3, lsl #3 │ │ │ │ add r1, r2, r3, lsl #2 │ │ │ │ mov r4, r0 │ │ │ │ @@ -364880,22 +364880,22 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb ip, [r1, #24] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r1, #20] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e444 │ │ │ │ + bl 70e4ec │ │ │ │ b 3ac3c0 │ │ │ │ - rsbseq r4, r8, r0, lsl sl │ │ │ │ - strheq ip, [r4], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq ip, r4, ip, asr #19 │ │ │ │ + ldrheq r4, [r8], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq ip, r4, r8, asr sl │ │ │ │ + rsbeq ip, r4, ip, ror #20 │ │ │ │ ldr r0, [pc, #4] @ 3ac43c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq lr, r1, ip, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #328] @ 3ac5a0 │ │ │ │ ldr r2, [pc, #328] @ 3ac5a4 │ │ │ │ @@ -364903,15 +364903,15 @@ │ │ │ │ ldr r1, [pc, #324] @ 3ac5a8 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [r0, #928] @ 0x3a0 │ │ │ │ ldr ip, [r0, #932] @ 0x3a4 │ │ │ │ orrs r3, r2, ip │ │ │ │ beq 3ac534 │ │ │ │ ldr lr, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ cmp lr, #0 │ │ │ │ @@ -364934,39 +364934,39 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr ip, [pc, #176] @ 3ac5b0 │ │ │ │ ldr r2, [pc, #176] @ 3ac5b4 │ │ │ │ ldr r1, [pc, #176] @ 3ac5b8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 338ea4 │ │ │ │ ldr ip, [pc, #128] @ 3ac5bc │ │ │ │ ldr r1, [pc, #128] @ 3ac5c0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #24 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -364975,54 +364975,54 @@ │ │ │ │ ldr r1, [pc, #68] @ 3ac5c8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #24 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 3ac558 │ │ │ │ - rsbseq r4, r8, r0, ror r9 │ │ │ │ - rsbeq ip, r4, ip, ror #18 │ │ │ │ - rsbeq ip, r4, r0, lsl #19 │ │ │ │ + rsbseq r4, r8, r0, lsl sl │ │ │ │ + rsbeq ip, r4, ip, lsl #20 │ │ │ │ + rsbeq ip, r4, r0, lsr #20 │ │ │ │ addeq lr, r1, r8, lsl #22 │ │ │ │ - ldrsbeq r4, [r8], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq fp, r3, r0, lsl #27 │ │ │ │ - @ instruction: 0x0063bd94 │ │ │ │ - ldrdeq ip, [r4], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq ip, r4, r8, asr #17 │ │ │ │ - rsbeq ip, r4, r0, asr #17 │ │ │ │ - rsbeq ip, r4, r4, lsl #17 │ │ │ │ + rsbseq r4, r8, r0, ror r9 │ │ │ │ + rsbeq fp, r3, r0, lsr #28 │ │ │ │ + rsbeq fp, r3, r4, lsr lr │ │ │ │ + rsbeq ip, r4, ip, ror r9 │ │ │ │ + rsbeq ip, r4, r8, ror #18 │ │ │ │ + rsbeq ip, r4, r0, ror #18 │ │ │ │ + rsbeq ip, r4, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3ac62c │ │ │ │ ldr r2, [pc, #72] @ 3ac630 │ │ │ │ ldr r1, [pc, #72] @ 3ac634 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #40] @ 3ac638 │ │ │ │ ldr r1, [pc, #40] @ 3ac63c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c1ac │ │ │ │ - rsbseq r4, r8, ip, ror #15 │ │ │ │ - rsbeq fp, r2, r4, lsr r1 │ │ │ │ - rsbeq r8, ip, r4, asr #12 │ │ │ │ + b 74c254 │ │ │ │ + rsbseq r4, r8, ip, lsl #17 │ │ │ │ + ldrdeq fp, [r2], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r8, ip, r4, ror #13 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0x008e0cb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #164] @ 3ac6fc │ │ │ │ @@ -365033,15 +365033,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 3ac700 │ │ │ │ ldr r2, [pc, #148] @ 3ac704 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #144] @ 3ac708 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #128] @ 3ac70c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3ac6bc │ │ │ │ mov r0, #0 │ │ │ │ @@ -365055,29 +365055,29 @@ │ │ │ │ ldr r3, [r0, #920] @ 0x398 │ │ │ │ ldr r1, [r0, #924] @ 0x39c │ │ │ │ ldr r0, [pc, #68] @ 3ac710 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r4, r8, ip, ror r7 │ │ │ │ - rsbeq ip, r4, r4, lsl #15 │ │ │ │ - rsbeq ip, r4, ip, asr r7 │ │ │ │ + rsbseq r4, r8, ip, lsl r8 │ │ │ │ + rsbeq ip, r4, r4, lsr #16 │ │ │ │ + strdeq ip, [r4], #-124 @ 0xffffff84 @ │ │ │ │ umulleq lr, pc, r4, r4 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0x0064c794 │ │ │ │ + rsbeq ip, r4, r4, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #180] @ 3ac7e0 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -365086,15 +365086,15 @@ │ │ │ │ ldr r1, [pc, #164] @ 3ac7e4 │ │ │ │ ldr r2, [pc, #164] @ 3ac7e8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #160] @ 3ac7ec │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #144] @ 3ac7f0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3ac790 │ │ │ │ add sp, sp, #28 │ │ │ │ @@ -365112,29 +365112,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 3ac7f4 │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ lsl ip, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r4, r8, r8, lsr #13 │ │ │ │ - strheq ip, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq ip, r4, r8, lsl #13 │ │ │ │ + rsbseq r4, r8, r8, asr #14 │ │ │ │ + rsbeq ip, r4, r0, asr r7 │ │ │ │ + rsbeq ip, r4, r8, lsr #14 │ │ │ │ addeq lr, pc, r0, asr #7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - strdeq ip, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + @ instruction: 0x0064c790 │ │ │ │ ldrb r0, [r0, #168] @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -365176,21 +365176,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ b 54601c │ │ │ │ pop {r4, lr} │ │ │ │ b 545a60 │ │ │ │ ldr r0, [pc, #28] @ 3ac8d4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ac884 │ │ │ │ strdeq lr, [pc], ip │ │ │ │ addseq r0, lr, r4, lsl #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r0, lr, r4, lsr #16 │ │ │ │ - rsbeq ip, r4, r0, lsr r6 │ │ │ │ + ldrdeq ip, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ │ │ │ │ 003ac8d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -365199,31 +365199,31 @@ │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 3ac938 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r0, r4, r4, asr #10 │ │ │ │ + rsbeq r0, r4, r4, ror #11 │ │ │ │ addeq lr, r1, ip, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov r0, #1 │ │ │ │ - b 9b168c │ │ │ │ + b 9b1734 │ │ │ │ ldr r0, [pc, #4] @ 3ac954 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq lr, r1, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #256] @ 3aca70 │ │ │ │ ldr r2, [pc, #256] @ 3aca74 │ │ │ │ @@ -365231,48 +365231,48 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #224] @ 3aca7c │ │ │ │ ldr r1, [pc, #224] @ 3aca80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #192] @ 3aca84 │ │ │ │ ldr r1, [pc, #192] @ 3aca88 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #160] @ 3aca8c │ │ │ │ ldr ip, [pc, #160] @ 3aca90 │ │ │ │ ldr r1, [pc, #160] @ 3aca94 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str ip, [r6, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r2, [pc, #120] @ 3aca98 │ │ │ │ ldr r3, [pc, #120] @ 3aca9c │ │ │ │ ldr r0, [pc, #120] @ 3acaa0 │ │ │ │ ldr r1, [pc, #120] @ 3acaa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -365287,21 +365287,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsbeq r4, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq sl, r2, r8, lsr #27 │ │ │ │ - strheq r8, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq sl, r2, r8, lsr #27 │ │ │ │ - rsbeq sl, r2, r0, asr #27 │ │ │ │ - rsbeq ip, r4, ip, lsr r5 │ │ │ │ - rsbeq ip, r4, r0, asr r5 │ │ │ │ + rsbseq r4, r8, ip, ror r5 │ │ │ │ + rsbeq sl, r2, r8, asr #28 │ │ │ │ + rsbeq r8, ip, r8, asr r3 │ │ │ │ + rsbeq sl, r2, r8, asr #28 │ │ │ │ + rsbeq sl, r2, r0, ror #28 │ │ │ │ + ldrdeq ip, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + strdeq ip, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ addeq lr, r1, r4, lsl #13 │ │ │ │ andeq r0, r0, r8, lsl #31 │ │ │ │ addeq r0, lr, r8, lsr #18 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @@ -365314,60 +365314,60 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 3acae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ addeq lr, pc, ip, rrx │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq ip, r4, r4, asr r4 │ │ │ │ + strdeq ip, [r4], #-68 @ 0xffffffbc @ │ │ │ │ ldr r3, [pc, #48] @ 3acb24 │ │ │ │ ldr r2, [pc, #48] @ 3acb28 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 3acb2c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ addeq lr, pc, r8, lsr #32 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq ip, r4, ip, lsr #8 │ │ │ │ + rsbeq ip, r4, ip, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #1 │ │ │ │ mov r5, r1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr ip, [r5, #8] │ │ │ │ ldr lr, [r5, #24] │ │ │ │ mov r4, #0 │ │ │ │ add r3, pc, #72 @ 0x48 │ │ │ │ ldrd r2, [r3] │ │ │ │ subs ip, r0, ip │ │ │ │ ldr r0, [r5, #12] │ │ │ │ sbc r5, r1, r0 │ │ │ │ umull r6, r0, ip, lr │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r5, lr │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #24 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blcc fea5f3b0 <__bss_end__@@Base+0xfdcaca80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -365383,36 +365383,36 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r5, [r6, #8] │ │ │ │ ldr r7, [r6, #24] │ │ │ │ mov r4, #0 │ │ │ │ add r3, pc, #640 @ 0x280 │ │ │ │ ldrd r2, [r3] │ │ │ │ ldr fp, [pc, #648] @ 3ace98 │ │ │ │ add fp, pc, fp │ │ │ │ subs ip, r0, r5 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ str r0, [sp, #32] │ │ │ │ sbc lr, r1, r0 │ │ │ │ umull r8, r0, ip, r7 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, lr, r7 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r8 │ │ │ │ add r3, pc, #580 @ 0x244 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ ldrh r2, [r6, #6] │ │ │ │ mov r3, #0 │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r2, #1 │ │ │ │ cmp r0, r4 │ │ │ │ @@ -365437,21 +365437,21 @@ │ │ │ │ ldr r3, [pc, #496] @ 3acea4 │ │ │ │ mov r4, #0 │ │ │ │ umull r6, r0, r8, r3 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ adds r0, r5, r0 │ │ │ │ adc r1, r3, r8 │ │ │ │ cmp r2, r0 │ │ │ │ sbcs r3, ip, r1 │ │ │ │ @@ -365474,15 +365474,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r8, [sp, #28] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc r1, r9, #0 │ │ │ │ add r2, r8, #2 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ ldr r3, [pc, #308] @ 3ace9c │ │ │ │ sub r2, r8, r2 │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3acc84 │ │ │ │ adds r8, r4, #1 │ │ │ │ @@ -365515,41 +365515,41 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3aceb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r7, [r6, #24] │ │ │ │ ldr r5, [r6, #8] │ │ │ │ str r3, [sp, #32] │ │ │ │ b 3accac │ │ │ │ ldr r0, [pc, #100] @ 3acebc │ │ │ │ strd r2, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r7, [r6, #24] │ │ │ │ ldr r5, [r6, #8] │ │ │ │ str r3, [sp, #32] │ │ │ │ b 3accac │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -365561,16 +365561,16 @@ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ blcc fea5f6ac <__bss_end__@@Base+0xfdcacd7c> │ │ │ │ addeq sp, pc, r8, lsl #28 │ │ │ │ muleq r0, r8, r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r4, r0, lsr r1 │ │ │ │ - rsbeq ip, r4, r4, asr r1 │ │ │ │ + ldrdeq ip, [r4], #-16 @ │ │ │ │ + strdeq ip, [r4], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r1, #32] │ │ │ │ cmp ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ @@ -365589,23 +365589,23 @@ │ │ │ │ beq 3acf20 │ │ │ │ ldrb r3, [r5, #925] @ 0x39d │ │ │ │ and r3, r3, #192 @ 0xc0 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ beq 3acf38 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r0, ip │ │ │ │ - b 9b1140 │ │ │ │ + b 9b11e8 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #-2147483648 @ 0x80000000 │ │ │ │ b 3acf00 │ │ │ │ mov r2, r0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r3, r1 │ │ │ │ mov r0, ip │ │ │ │ - b 9b1558 │ │ │ │ + b 9b1600 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r1, #32] │ │ │ │ cmp ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ @@ -365622,17 +365622,17 @@ │ │ │ │ mov r3, r1 │ │ │ │ strd r2, [r4, #16] │ │ │ │ ldrb r1, [r5, #928] @ 0x3a0 │ │ │ │ mov r0, ip │ │ │ │ tst r1, #32 │ │ │ │ bne 3acfb0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b1140 │ │ │ │ + b 9b11e8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b1558 │ │ │ │ + b 9b1600 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ b 3acf94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -365642,61 +365642,61 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r5, [r0, #968] @ 0x3c8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3ad020 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b04 │ │ │ │ ldr r4, [r4, #1008] @ 0x3f0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3ad044 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 248b04 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r3, r8, r4, ror lr │ │ │ │ - rsbeq fp, r4, ip, lsl pc │ │ │ │ - rsbeq fp, r4, r4, lsr pc │ │ │ │ + rsbseq r3, r8, r4, lsl pc │ │ │ │ + strheq fp, [r4], #-252 @ 0xffffff04 @ │ │ │ │ + ldrdeq fp, [r4], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #200] @ 3ad160 │ │ │ │ ldr r2, [pc, #200] @ 3ad164 │ │ │ │ ldr r1, [pc, #200] @ 3ad168 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r1, r4 │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [r0, #120] @ 0x78 │ │ │ │ ldrne r3, [r0, #124] @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -365720,54 +365720,54 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldrh r4, [r4, #4] │ │ │ │ subs r0, r0, r2 │ │ │ │ sbc r1, r1, #0 │ │ │ │ add r2, r4, #2 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ sub r0, r4, r2 │ │ │ │ lsl r0, r0, #16 │ │ │ │ lsr r0, r0, #16 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrheq r3, [r8], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq fp, r4, r4, ror #28 │ │ │ │ - rsbeq fp, r4, r8, ror lr │ │ │ │ + rsbseq r3, r8, r8, asr lr │ │ │ │ + rsbeq fp, r4, r4, lsl #30 │ │ │ │ + rsbeq fp, r4, r8, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [pc, #1016] @ 3ad57c │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75465c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad534 │ │ │ │ ldr r0, [pc, #984] @ 3ad580 │ │ │ │ ldr r2, [pc, #984] @ 3ad584 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ add fp, r4, #936 @ 0x3a8 │ │ │ │ add sl, r4, #940 @ 0x3ac │ │ │ │ mov r9, r1 │ │ │ │ str r0, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ @@ -365776,15 +365776,15 @@ │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ad070 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754af4 │ │ │ │ + bl 754b9c │ │ │ │ ldr r1, [pc, #872] @ 3ad588 │ │ │ │ ldr r8, [pc, #872] @ 3ad58c │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2492a8 │ │ │ │ @@ -365994,42 +365994,42 @@ │ │ │ │ b 3ad47c │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #-2147483648 @ 0x80000000 │ │ │ │ b 3ad504 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #-2147483648 @ 0x80000000 │ │ │ │ b 3ad4a4 │ │ │ │ - rsbeq fp, r4, r0, lsr #27 │ │ │ │ - rsbseq r3, r8, ip, lsr #25 │ │ │ │ - rsbeq fp, r4, r4, asr sp │ │ │ │ - ldrdeq pc, [r2], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq fp, r4, r8, lsl #28 │ │ │ │ - ldrdeq fp, [r4], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq fp, r4, r0, asr #28 │ │ │ │ + rsbseq r3, r8, ip, asr #26 │ │ │ │ + strdeq fp, [r4], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq pc, r2, r8, ror fp @ │ │ │ │ + rsbeq fp, r4, r8, lsr #29 │ │ │ │ + rsbeq fp, r4, ip, ror lr │ │ │ │ + rsbeq fp, r4, r8, ror lr │ │ │ │ + rsbeq fp, r4, r4, ror lr │ │ │ │ + rsbeq fp, r4, r8, asr lr │ │ │ │ + rsbeq fp, r4, r0, asr #28 │ │ │ │ + rsbeq fp, r4, r8, lsr #28 │ │ │ │ + rsbeq fp, r4, ip, lsl #28 │ │ │ │ + strdeq fp, [r4], #-212 @ 0xffffff2c @ │ │ │ │ ldrdeq fp, [r4], #-216 @ 0xffffff28 @ │ │ │ │ - ldrdeq fp, [r4], #-212 @ 0xffffff2c @ │ │ │ │ - strheq fp, [r4], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq fp, r4, r0, lsr #27 │ │ │ │ - rsbeq fp, r4, r8, lsl #27 │ │ │ │ - rsbeq fp, r4, ip, ror #26 │ │ │ │ + rsbeq fp, r4, r0, asr #27 │ │ │ │ + rsbeq fp, r4, r4, lsr #27 │ │ │ │ + rsbeq fp, r4, ip, lsl #27 │ │ │ │ + rsbeq fp, r4, r0, ror sp │ │ │ │ rsbeq fp, r4, r4, asr sp │ │ │ │ rsbeq fp, r4, r8, lsr sp │ │ │ │ - rsbeq fp, r4, r0, lsr #26 │ │ │ │ - rsbeq fp, r4, r4, lsl #26 │ │ │ │ - rsbeq fp, r4, ip, ror #25 │ │ │ │ - ldrdeq fp, [r4], #-192 @ 0xffffff40 @ │ │ │ │ - strheq fp, [r4], #-196 @ 0xffffff3c @ │ │ │ │ - @ instruction: 0x0064bc98 │ │ │ │ - rsbeq fp, r4, ip, ror ip │ │ │ │ - rsbeq fp, r4, r0, ror #24 │ │ │ │ - rsbeq fp, r4, r8, asr ip │ │ │ │ - @ instruction: 0x0064bb98 │ │ │ │ - rsbeq fp, r4, r8, lsl #24 │ │ │ │ - strdeq fp, [r4], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq fp, r4, r0, lsl ip │ │ │ │ - rsbeq fp, r4, r8, lsr #21 │ │ │ │ + rsbeq fp, r4, ip, lsl sp │ │ │ │ + rsbeq fp, r4, r0, lsl #26 │ │ │ │ + strdeq fp, [r4], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq fp, r4, r8, lsr ip │ │ │ │ + rsbeq fp, r4, r8, lsr #25 │ │ │ │ + @ instruction: 0x0064bb9c │ │ │ │ + strheq fp, [r4], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq fp, r4, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #332] @ 3ad750 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -366037,41 +366037,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #316] @ 3ad754 │ │ │ │ ldr r1, [pc, #316] @ 3ad758 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r8, [pc, #296] @ 3ad75c │ │ │ │ ldr r2, [pc, #296] @ 3ad760 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #52 @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #256] @ 3ad764 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #16 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r8, #1 │ │ │ │ add r5, r5, #96 @ 0x60 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 338ea4 │ │ │ │ add r1, r4, #1024 @ 0x400 │ │ │ │ mov r0, r7 │ │ │ │ mov r7, #0 │ │ │ │ bl 338da4 │ │ │ │ @@ -366083,52 +366083,52 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r7 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ str r7, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ str r9, [r4, #968] @ 0x3c8 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487f8 │ │ │ │ ldr r3, [pc, #116] @ 3ad76c │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r8 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ str r7, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ ldr r2, [pc, #84] @ 3ad770 │ │ │ │ ldr r1, [pc, #84] @ 3ad774 │ │ │ │ str r9, [r4, #1008] @ 0x3f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #56] @ 3ad778 │ │ │ │ mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3241d0 │ │ │ │ - rsbseq r3, r8, r0, asr r8 │ │ │ │ - rsbeq sl, r3, r4, ror ip │ │ │ │ - rsbeq sl, r3, r4, lsl #25 │ │ │ │ - strdeq fp, [r4], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq fp, r4, ip, asr #17 │ │ │ │ + ldrsheq r3, [r8], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq sl, r3, r4, lsl sp │ │ │ │ + rsbeq sl, r3, r4, lsr #26 │ │ │ │ + @ instruction: 0x0064b990 │ │ │ │ + rsbeq fp, r4, ip, ror #18 │ │ │ │ addeq sp, r1, r0, lsl sl │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - rsbeq sl, r2, r8 │ │ │ │ - rsbeq r7, ip, r4, lsl r5 │ │ │ │ + rsbeq sl, r2, r8, lsr #1 │ │ │ │ + strheq r7, [ip], #-84 @ 0xffffffac @ │ │ │ │ muleq r0, r8, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #440] @ 3ad94c │ │ │ │ ldr lr, [pc, #440] @ 3ad950 │ │ │ │ @@ -366145,25 +366145,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r4, r1 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ bne 3ad8ac │ │ │ │ mov r0, r5 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr ip, [pc, #376] @ 3ad95c │ │ │ │ ldr r2, [pc, #376] @ 3ad960 │ │ │ │ ldr r1, [pc, #376] @ 3ad964 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r1, r4 │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [r0, #128] @ 0x80 │ │ │ │ ldrne r3, [r0, #132] @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -366222,59 +366222,59 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3ad97c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ad7d4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 3ad980 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ad7d4 │ │ │ │ addeq sp, pc, r8, lsl #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sp, pc, r8, ror #6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r3, r8, ip, ror #12 │ │ │ │ - rsbeq fp, r4, r8, lsl r7 │ │ │ │ - rsbeq fp, r4, r0, lsr r7 │ │ │ │ + rsbseq r3, r8, ip, lsl #14 │ │ │ │ + strheq fp, [r4], #-120 @ 0xffffff88 @ │ │ │ │ + ldrdeq fp, [r4], #-112 @ 0xffffff90 @ │ │ │ │ ldrdeq sp, [pc], r8 │ │ │ │ addeq sp, pc, r0, lsr #5 │ │ │ │ andeq r1, r0, r4, lsr #27 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, r4, r4, ror r8 │ │ │ │ - @ instruction: 0x0064b890 │ │ │ │ + rsbeq fp, r4, r4, lsl r9 │ │ │ │ + rsbeq fp, r4, r0, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #144] @ 3ada2c │ │ │ │ ldr r2, [pc, #144] @ 3ada30 │ │ │ │ ldr r1, [pc, #144] @ 3ada34 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16711680 @ 0xff0000 │ │ │ │ mvn r5, #0 │ │ │ │ add r6, r0, #1024 @ 0x400 │ │ │ │ str r2, [r0, #920] @ 0x398 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ strb r3, [r0, #928] @ 0x3a0 │ │ │ │ @@ -366284,27 +366284,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #936 @ 0x3a8 │ │ │ │ strd r8, [ip] │ │ │ │ ldr r2, [pc, #60] @ 3ada38 │ │ │ │ strh r5, [r3] │ │ │ │ bl 3ad77c │ │ │ │ ldr r0, [r4, #968] @ 0x3c8 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ ldrd r0, [r6, #-8] │ │ │ │ add r3, r4, #1008 @ 0x3f0 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r3, r4, #980 @ 0x3d4 │ │ │ │ strh r5, [r3] │ │ │ │ ldr r0, [r4, #1008] @ 0x3f0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ - b 9b1140 │ │ │ │ - ldrheq r3, [r8], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq fp, r4, r8, asr r5 │ │ │ │ - rsbeq fp, r4, r0, ror r5 │ │ │ │ + b 9b11e8 │ │ │ │ + rsbseq r3, r8, r4, asr r5 │ │ │ │ + strdeq fp, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq fp, r4, r0, lsl r6 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r3, r0, #944 @ 0x3b0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -366316,17 +366316,17 @@ │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ ands r1, r3, r1 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ strb r3, [r4, #927] @ 0x39f │ │ │ │ beq 3ada88 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r1, r0, #976 @ 0x3d0 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, [r1, #16] │ │ │ │ @@ -366336,17 +366336,17 @@ │ │ │ │ orr r3, r3, #32 │ │ │ │ ands r1, r3, r1 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ strb r3, [r4, #927] @ 0x39f │ │ │ │ beq 3adad8 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #460] @ 3adcc4 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -366355,15 +366355,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ cmp r5, #2 │ │ │ │ ldrb r2, [r0, #1028] @ 0x404 │ │ │ │ asr r3, r2, r5 │ │ │ │ and r3, r3, #1 │ │ │ │ sub r1, r3, r6 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ @@ -366387,15 +366387,15 @@ │ │ │ │ cmp r0, r1 │ │ │ │ strb r1, [r4, #927] @ 0x39f │ │ │ │ beq 3adba8 │ │ │ │ ldrb r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ ands r1, r1, r3 │ │ │ │ movne r1, #1 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldrb r2, [r4, #1028] @ 0x404 │ │ │ │ cmp r6, #0 │ │ │ │ bne 3adbdc │ │ │ │ mov r3, #1 │ │ │ │ bic r2, r2, r3, lsl r5 │ │ │ │ strb r2, [r4, #1028] @ 0x404 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -366460,18 +366460,18 @@ │ │ │ │ b 3adc24 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3adbb0 │ │ │ │ b 3adc8c │ │ │ │ cmp r3, #0 │ │ │ │ bne 3adbb0 │ │ │ │ b 3adc68 │ │ │ │ - rsbseq r3, r8, r0, asr r3 │ │ │ │ - rsbeq fp, r4, ip, lsl #8 │ │ │ │ - strdeq fp, [r4], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r3, r8, r0, asr #5 │ │ │ │ + ldrsheq r3, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq fp, r4, ip, lsr #9 │ │ │ │ + @ instruction: 0x0064b494 │ │ │ │ + rsbseq r3, r8, r0, ror #6 │ │ │ │ │ │ │ │ 003adcd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -366482,15 +366482,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r3, [r4, #952] @ 0x3b8 │ │ │ │ ldr r9, [pc, #832] @ 3ae064 │ │ │ │ add r9, pc, r9 │ │ │ │ cmp r0, r3 │ │ │ │ ldr r3, [r4, #956] @ 0x3bc │ │ │ │ mov r7, r0 │ │ │ │ sbcs r3, r1, r3 │ │ │ │ @@ -366542,15 +366542,15 @@ │ │ │ │ and r1, r1, #253 @ 0xfd │ │ │ │ ldrb r3, [r4, #928] @ 0x3a0 │ │ │ │ strb r1, [r4, #927] @ 0x39f │ │ │ │ ands r1, r1, r3 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ beq 3ade04 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldr r3, [pc, #608] @ 3ae070 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3adf7c │ │ │ │ ldr r2, [pc, #592] @ 3ae074 │ │ │ │ ldr r3, [pc, #568] @ 3ae060 │ │ │ │ @@ -366634,15 +366634,15 @@ │ │ │ │ beq 3ade1c │ │ │ │ b 3ade08 │ │ │ │ ldrb r4, [r4, #928] @ 0x3a0 │ │ │ │ orr r6, r4, #128 @ 0x80 │ │ │ │ b 3ade08 │ │ │ │ ldr r0, [pc, #260] @ 3ae078 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3addd4 │ │ │ │ ldr r3, [pc, #248] @ 3ae07c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ade1c │ │ │ │ ldr r3, [pc, #212] @ 3ae06c │ │ │ │ @@ -366663,58 +366663,58 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3ae088 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ade1c │ │ │ │ ldr r0, [pc, #108] @ 3ae08c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ stm sp, {r4, r6} │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ade1c │ │ │ │ ldr r3, [pc, #84] @ 3ae090 │ │ │ │ ldr r1, [pc, #84] @ 3ae094 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq ip, pc, r8, lsr #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq ip, [pc], ip @ │ │ │ │ - rsbseq r3, r8, r1, asr #1 │ │ │ │ + rsbseq r3, r8, r1, ror #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq ip, [pc], r8 │ │ │ │ - rsbeq fp, r4, r4, lsl #5 │ │ │ │ + rsbeq fp, r4, r4, lsr #6 │ │ │ │ andeq r3, r0, ip, asr #28 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ strheq sp, [r1], ip │ │ │ │ - rsbeq fp, r4, r8, lsr #4 │ │ │ │ - rsbeq fp, r4, r8, asr #4 │ │ │ │ - rsbseq r2, r8, r8, lsl lr │ │ │ │ - ldrdeq fp, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq fp, r4, r8, asr #5 │ │ │ │ + rsbeq fp, r4, r8, ror #5 │ │ │ │ + ldrheq r2, [r8], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq fp, r4, ip, ror r2 │ │ │ │ │ │ │ │ 003ae098 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -366726,25 +366726,25 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #88] @ 0x58 │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r3, [pc, #1564] @ 3ae704 │ │ │ │ ldr r2, [pc, #1564] @ 3ae708 │ │ │ │ ldr r1, [pc, #1564] @ 3ae70c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r7, [pc, #1536] @ 3ae710 │ │ │ │ ldr r3, [pc, #1536] @ 3ae714 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ @@ -366792,15 +366792,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3ae3f8 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ ldrb r2, [r4, #922] @ 0x39a │ │ │ │ ldrb r3, [r4, #920] @ 0x398 │ │ │ │ and r8, r8, r2 │ │ │ │ bic r3, r3, r2 │ │ │ │ orr r3, r3, r8 │ │ │ │ strb r3, [r4, #920] @ 0x398 │ │ │ │ mov r0, r4 │ │ │ │ @@ -366829,15 +366829,15 @@ │ │ │ │ add r3, r4, #940 @ 0x3ac │ │ │ │ orr r2, r2, r8, lsl #8 │ │ │ │ strh r2, [r3] │ │ │ │ ldrb r3, [r4, #927] @ 0x39f │ │ │ │ mov r0, #1 │ │ │ │ bic r3, r3, #64 @ 0x40 │ │ │ │ strb r3, [r4, #927] @ 0x39f │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1184] @ 3ae728 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #1136] @ 3ae700 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -366895,15 +366895,15 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3ad77c │ │ │ │ strb r8, [r4, #924] @ 0x39c │ │ │ │ b 3ae2d0 │ │ │ │ mov r0, #1 │ │ │ │ strb r8, [r4, #925] @ 0x39d │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #932] @ 3ae734 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #872] @ 3ae700 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -366937,24 +366937,24 @@ │ │ │ │ andne r8, r8, #127 @ 0x7f │ │ │ │ ldrb r3, [r4, #927] @ 0x39f │ │ │ │ orrne r1, r1, r8 │ │ │ │ strb r1, [r4, #928] @ 0x3a0 │ │ │ │ ands r1, r1, r3 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r4, #936 @ 0x3a8 │ │ │ │ bl 3acec0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #736] @ 3ae73c │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #668] @ 3ae700 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -366971,15 +366971,15 @@ │ │ │ │ b 3ae2d0 │ │ │ │ add r2, r4, #940 @ 0x3ac │ │ │ │ ldrh r3, [r2] │ │ │ │ mov r0, #1 │ │ │ │ bic r3, r3, #255 @ 0xff │ │ │ │ orr r3, r3, r8 │ │ │ │ strh r3, [r2] │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #640] @ 3ae740 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #568] @ 3ae700 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -367010,15 +367010,15 @@ │ │ │ │ b 3ae3f8 │ │ │ │ add r2, r4, #940 @ 0x3ac │ │ │ │ ldrh r3, [r2] │ │ │ │ mov r0, #1 │ │ │ │ bic r3, r3, #255 @ 0xff │ │ │ │ orr r3, r3, r8 │ │ │ │ strh r3, [r2] │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #492] @ 3ae748 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 3ae700 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -367051,39 +367051,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r8, [sp, #16] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 3ae758 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ae128 │ │ │ │ ldr r2, [pc, #308] @ 3ae75c │ │ │ │ ldr r3, [pc, #212] @ 3ae700 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3ae3f8 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ ldr r2, [pc, #260] @ 3ae760 │ │ │ │ ldr r3, [pc, #160] @ 3ae700 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -367098,42 +367098,42 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 3ae644 │ │ │ │ b 3ae3f8 │ │ │ │ ldr r0, [pc, #188] @ 3ae768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ae168 │ │ │ │ ldr r0, [pc, #176] @ 3ae76c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str r9, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ str r8, [sp, #8] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ae128 │ │ │ │ ldr r3, [pc, #144] @ 3ae770 │ │ │ │ ldr r1, [pc, #144] @ 3ae774 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #496 @ 0x1f0 │ │ │ │ str r0, [sp] │ │ │ │ bl 248810 │ │ │ │ addeq ip, pc, r4, ror #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r8, r8, ror #26 │ │ │ │ - rsbeq sl, r4, r0, lsl lr │ │ │ │ - rsbeq sl, r4, r4, lsr #28 │ │ │ │ + rsbseq r2, r8, r8, lsl #28 │ │ │ │ + strheq sl, [r4], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq sl, r4, r4, asr #29 │ │ │ │ addeq ip, pc, ip, lsl #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - ldrsheq r2, [r8], #-202 @ 0xffffff36 @ │ │ │ │ + @ instruction: 0x00782d9a │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addeq ip, pc, r4, ror #18 │ │ │ │ addeq ip, pc, r4, ror #17 │ │ │ │ umulleq ip, pc, r0, r8 @ │ │ │ │ addeq ip, pc, r4, asr #16 │ │ │ │ ldrdeq ip, [pc], ip @ │ │ │ │ addeq ip, pc, r8, lsl #15 │ │ │ │ @@ -367141,40 +367141,40 @@ │ │ │ │ @ instruction: 0x008fc6bc │ │ │ │ addeq ip, pc, r8, asr r6 @ │ │ │ │ addeq ip, pc, ip, lsl #12 │ │ │ │ @ instruction: 0x008fc5bc │ │ │ │ @ instruction: 0x000028bc │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ @ instruction: 0x0081cab0 │ │ │ │ - rsbeq sl, r4, ip, ror ip │ │ │ │ + rsbeq sl, r4, ip, lsl sp │ │ │ │ strdeq ip, [pc], r4 │ │ │ │ addeq ip, pc, r0, asr #9 │ │ │ │ umulleq ip, pc, r8, r4 @ │ │ │ │ - rsbeq sl, r4, ip, asr #24 │ │ │ │ - rsbeq sl, r4, ip, lsl #24 │ │ │ │ - rsbseq r2, r8, r4, ror r7 │ │ │ │ - rsbeq sl, r4, r8, lsr fp │ │ │ │ + rsbeq sl, r4, ip, ror #25 │ │ │ │ + rsbeq sl, r4, ip, lsr #25 │ │ │ │ + rsbseq r2, r8, r4, lsl r8 │ │ │ │ + ldrdeq sl, [r4], #-184 @ 0xffffff48 @ │ │ │ │ │ │ │ │ 003ae778 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #144] @ 3ae824 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248fb4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757aa4 │ │ │ │ + bl 757b4c │ │ │ │ ldr r1, [pc, #128] @ 3ae828 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754f48 │ │ │ │ + bl 754ff0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97e840 │ │ │ │ + bl 97e8e8 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3ae7d0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2486a8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -367187,39 +367187,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 8fee78 │ │ │ │ + b 8fef20 │ │ │ │ ldr r1, [r5] │ │ │ │ mov r0, r6 │ │ │ │ - bl 8bd050 │ │ │ │ + bl 8bd0f8 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 8fee78 │ │ │ │ - rsbeq r0, sp, r0, lsl r9 │ │ │ │ + b 8fef20 │ │ │ │ + strheq r0, [sp], #-144 @ 0xffffff70 @ │ │ │ │ @ instruction: 0xffffe9bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 3ae86c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq ip, r1, ip, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #304] @ 3ae9b8 │ │ │ │ ldr ip, [pc, #304] @ 3ae9bc │ │ │ │ @@ -367272,97 +367272,97 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r5, r2 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldrd r6, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3ae9d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ae8bc │ │ │ │ ldrd r4, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [pc, #60] @ 3ae9dc │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ae8bc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umulleq ip, pc, r4, r2 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq ip, pc, r4, ror r2 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq ip, pc, r8, asr r2 @ │ │ │ │ andeq r2, r0, r4, lsr #25 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq sl, [r4], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq sl, r4, r0, lsr #20 │ │ │ │ + @ instruction: 0x0064aa94 │ │ │ │ + rsbeq sl, r4, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 3aea94 │ │ │ │ ldr r2, [pc, #156] @ 3aea98 │ │ │ │ ldr r1, [pc, #156] @ 3aea9c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #124] @ 3aeaa0 │ │ │ │ ldr r1, [pc, #124] @ 3aeaa4 │ │ │ │ add r4, r4, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #92] @ 3aeaa8 │ │ │ │ ldr ip, [pc, #92] @ 3aeaac │ │ │ │ mov r3, #65280 @ 0xff00 │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ strh ip, [r5, #108] @ 0x6c │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r2, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r5, r3, r0, lsr r5 │ │ │ │ - rsbeq lr, r2, r8, asr r9 │ │ │ │ - strdeq r8, [r2], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r6, ip, ip, lsl #4 │ │ │ │ + rsbseq r2, r8, ip, ror r5 │ │ │ │ + ldrdeq r5, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + strdeq lr, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + @ instruction: 0x00628d9c │ │ │ │ + rsbeq r6, ip, ip, lsr #5 │ │ │ │ strdeq lr, [sp], r4 │ │ │ │ andeq r1, r0, fp, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -367372,33 +367372,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r3, [pc, #544] @ 3aed18 │ │ │ │ mov r4, #0 │ │ │ │ ldr r7, [pc, #540] @ 3aed1c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r0 │ │ │ │ umull r8, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #492 @ 0x1ec │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r8 │ │ │ │ add r3, pc, #468 @ 0x1d4 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ ldr r3, [pc, #480] @ 3aed20 │ │ │ │ ldr r8, [pc, #480] @ 3aed24 │ │ │ │ ldr ip, [pc, #480] @ 3aed28 │ │ │ │ sub r2, r6, #56 @ 0x38 │ │ │ │ umull lr, r9, r0, r3 │ │ │ │ mov r0, r4 │ │ │ │ umlal r9, r0, sl, r3 │ │ │ │ @@ -367484,35 +367484,35 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3aed40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3aec08 │ │ │ │ ldr r0, [pc, #92] @ 3aed44 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3aec08 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ cdp 8, 6, cr2, cr11, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq ip, pc, ip, asr #32 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x003ffffc │ │ │ │ @@ -367521,41 +367521,41 @@ │ │ │ │ strdeq pc, [pc], -pc @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq fp, pc, ip, lsl #30 │ │ │ │ andeq r4, r0, r0, lsl #9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sl, r4, r4, lsr #14 │ │ │ │ - rsbeq sl, r4, r0, asr r7 │ │ │ │ + rsbeq sl, r4, r4, asr #15 │ │ │ │ + strdeq sl, [r4], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 3aedf0 │ │ │ │ ldr r2, [pc, #144] @ 3aedf4 │ │ │ │ ldr r1, [pc, #144] @ 3aedf8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #112] @ 3aedfc │ │ │ │ ldr r1, [pc, #112] @ 3aee00 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #80] @ 3aee04 │ │ │ │ ldr r2, [pc, #80] @ 3aee08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #16 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r2, [r5, #92] @ 0x5c │ │ │ │ @@ -367565,19 +367565,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r2, r8, r4, ror r1 │ │ │ │ - rsbeq r5, r3, r8, asr #3 │ │ │ │ - strdeq lr, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ - @ instruction: 0x00628998 │ │ │ │ - rsbeq r5, ip, r8, lsr #29 │ │ │ │ + rsbseq r2, r8, r4, lsl r2 │ │ │ │ + rsbeq r5, r3, r8, ror #4 │ │ │ │ + @ instruction: 0x0062e690 │ │ │ │ + rsbeq r8, r2, r8, lsr sl │ │ │ │ + rsbeq r5, ip, r8, asr #30 │ │ │ │ addeq ip, r1, ip, asr #7 │ │ │ │ andeq r0, r0, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #140] @ 3aeeb0 │ │ │ │ @@ -367586,25 +367586,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #108] @ 3aeebc │ │ │ │ ldr r1, [pc, #108] @ 3aeec0 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #76] @ 3aeec4 │ │ │ │ ldr r3, [pc, #76] @ 3aeec8 │ │ │ │ ldr r1, [pc, #76] @ 3aeecc │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #92] @ 0x5c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ @@ -367612,20 +367612,20 @@ │ │ │ │ strh r2, [r5, #110] @ 0x6e │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c1ac │ │ │ │ - ldrheq r2, [r8], #-0 @ │ │ │ │ - rsbeq r5, r3, r4, lsl #2 │ │ │ │ - rsbeq lr, r2, ip, lsr #10 │ │ │ │ - ldrdeq r8, [r2], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r5, ip, r4, ror #27 │ │ │ │ + b 74c254 │ │ │ │ + rsbseq r2, r8, r0, asr r1 │ │ │ │ + rsbeq r5, r3, r4, lsr #3 │ │ │ │ + rsbeq lr, r2, ip, asr #11 │ │ │ │ + rsbeq r8, r2, r4, ror r9 │ │ │ │ + rsbeq r5, ip, r4, lsl #29 │ │ │ │ @ instruction: 0x00000eb0 │ │ │ │ strdeq ip, [r1], ip @ │ │ │ │ @ instruction: 0x008de8bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -367645,47 +367645,47 @@ │ │ │ │ lsl r4, r2, #12 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #3008 @ 0xbc0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ ldr r0, [pc, #104] @ 3aefa4 │ │ │ │ ldr r2, [pc, #104] @ 3aefa8 │ │ │ │ ldr r1, [pc, #104] @ 3aefac │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #36 @ 0x24 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #72] @ 3aefb0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ add r5, r5, #768 @ 0x300 │ │ │ │ add r0, r7, #1808 @ 0x710 │ │ │ │ mov r2, r4 │ │ │ │ asr r3, r4, #31 │ │ │ │ add r0, r0, #8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 248b04 │ │ │ │ - rsbeq sl, r4, ip, ror r5 │ │ │ │ - rsbeq r6, r4, r0, ror sl │ │ │ │ - @ instruction: 0x00781f9c │ │ │ │ - ldrdeq r8, [r2], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r5, ip, r8, ror #25 │ │ │ │ - rsbeq r2, fp, r4, ror #21 │ │ │ │ + rsbeq sl, r4, ip, lsl r6 │ │ │ │ + rsbeq r6, r4, r0, lsl fp │ │ │ │ + rsbseq r2, r8, ip, lsr r0 │ │ │ │ + rsbeq r8, r2, r8, ror r8 │ │ │ │ + rsbeq r5, ip, r8, lsl #27 │ │ │ │ + rsbeq r2, fp, r4, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 3af0a0 │ │ │ │ ldr r7, [pc, #212] @ 3af0a4 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -367694,66 +367694,66 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #172] @ 3af0ac │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r2, r7 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #133 @ 0x85 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #140] @ 3af0b0 │ │ │ │ ldr r3, [pc, #140] @ 3af0b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #132] @ 3af0b8 │ │ │ │ add r2, r4, #13824 @ 0x3600 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ ldr r2, [pc, #108] @ 3af0bc │ │ │ │ ldr r1, [pc, #108] @ 3af0c0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r4, #32256 @ 0x7e00 │ │ │ │ mov r3, #1008 @ 0x3f0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #144 @ 0x90 │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ add r1, r4, #26368 @ 0x6700 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r1, #16 │ │ │ │ bl 3aeed0 │ │ │ │ add r1, r4, #29184 @ 0x7200 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3aeed0 │ │ │ │ - rsbseq r1, r8, r0, lsl pc │ │ │ │ - rsbeq r6, r4, r4, lsl #19 │ │ │ │ - rsbeq sl, r4, ip, lsl #9 │ │ │ │ - rsbeq sl, r4, r4, ror r4 │ │ │ │ - @ instruction: 0x006baf90 │ │ │ │ + ldrheq r1, [r8], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r6, r4, r4, lsr #20 │ │ │ │ + rsbeq sl, r4, ip, lsr #10 │ │ │ │ + rsbeq sl, r4, r4, lsl r5 │ │ │ │ + rsbeq fp, fp, r0, lsr r0 │ │ │ │ andeq r3, r0, r8, lsl #2 │ │ │ │ - rsbeq r8, r4, r4, ror #24 │ │ │ │ - rsbeq sl, r4, ip, lsr r4 │ │ │ │ - rsbeq r1, r4, r0, asr lr │ │ │ │ + rsbeq r8, r4, r4, lsl #26 │ │ │ │ + ldrdeq sl, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ + strdeq r1, [r4], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #256] @ 3af1dc │ │ │ │ ldr r7, [pc, #256] @ 3af1e0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -367762,79 +367762,79 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #524288 @ 0x80000 │ │ │ │ strd r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r0, #1808 @ 0x710 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 707568 │ │ │ │ + bl 707610 │ │ │ │ ldr r2, [pc, #176] @ 3af1e8 │ │ │ │ ldr r1, [pc, #176] @ 3af1ec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr ip, [pc, #152] @ 3af1f0 │ │ │ │ ldr r2, [pc, #152] @ 3af1f4 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ - bl 74a0dc │ │ │ │ + bl 74a184 │ │ │ │ ldr r0, [pc, #124] @ 3af1f8 │ │ │ │ ldr r1, [pc, #124] @ 3af1fc │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r5, #6720 @ 0x1a40 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #112] @ 3af200 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #40 @ 0x28 │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ ldr r1, [pc, #96] @ 3af204 │ │ │ │ add r2, r5, #12032 @ 0x2f00 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1776 @ 0x6f0 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r1, r8, r0, lsl #28 │ │ │ │ - rsbeq sl, r4, ip, lsl #7 │ │ │ │ - rsbeq r6, r4, r4, ror #16 │ │ │ │ - strdeq r8, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r5, ip, r0, lsl #22 │ │ │ │ - rsbeq sl, r4, ip, asr #6 │ │ │ │ - rsbeq sl, r4, r8, lsr r3 │ │ │ │ - rsbeq r6, r4, r8, lsl r8 │ │ │ │ - rsbeq r6, r4, r8, lsl #16 │ │ │ │ + rsbseq r1, r8, r0, lsr #29 │ │ │ │ + rsbeq sl, r4, ip, lsr #8 │ │ │ │ + rsbeq r6, r4, r4, lsl #18 │ │ │ │ + @ instruction: 0x00628690 │ │ │ │ + rsbeq r5, ip, r0, lsr #23 │ │ │ │ + rsbeq sl, r4, ip, ror #7 │ │ │ │ + ldrdeq sl, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + strheq r6, [r4], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r6, r4, r8, lsr #17 │ │ │ │ andeq r1, r0, r0, lsr #9 │ │ │ │ - @ instruction: 0x00639c94 │ │ │ │ + rsbeq r9, r3, r4, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #324] @ 3af364 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r1 │ │ │ │ @@ -367846,64 +367846,64 @@ │ │ │ │ add r3, r4, #68 @ 0x44 │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r6, [pc, #272] @ 3af370 │ │ │ │ ldr r8, [pc, #272] @ 3af374 │ │ │ │ add r6, pc, r6 │ │ │ │ add fp, r4, #36 @ 0x24 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str fp, [sp] │ │ │ │ ldr r9, [pc, #244] @ 3af378 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #224] @ 3af37c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ ldr r3, [pc, #212] @ 3af380 │ │ │ │ add r2, r7, #6720 @ 0x1a40 │ │ │ │ ldr r1, [r9, r3] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #196] @ 3af384 │ │ │ │ add r2, r2, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758528 │ │ │ │ + bl 7585d0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38dffc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str fp, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #148] @ 3af388 │ │ │ │ ldr r3, [pc, #148] @ 3af38c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ add r0, r7, #1744 @ 0x6d0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74d88c │ │ │ │ + bl 74d934 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3af344 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 338ae4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ @@ -367914,24 +367914,24 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrheq r1, [r8], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r9, r3, r0, rrx │ │ │ │ - rsbeq r9, r3, ip, asr #32 │ │ │ │ - rsbeq r8, r2, r8, asr #9 │ │ │ │ - ldrdeq r5, [ip], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r1, r8, r8, asr sp │ │ │ │ + rsbeq r9, r3, r0, lsl #2 │ │ │ │ + rsbeq r9, r3, ip, ror #1 │ │ │ │ + rsbeq r8, r2, r8, ror #10 │ │ │ │ + rsbeq r5, ip, r4, ror sl │ │ │ │ umulleq fp, pc, r8, r8 @ │ │ │ │ - rsbeq r7, sl, r0, lsr #22 │ │ │ │ + rsbeq r7, sl, r0, asr #23 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - ldrdeq r6, [r4], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r9, r4, r0, asr r0 │ │ │ │ + rsbeq r6, r4, r8, ror r7 │ │ │ │ + strdeq r9, [r4], #-0 @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #312] @ 3af4e0 │ │ │ │ ldr r6, [pc, #312] @ 3af4e4 │ │ │ │ @@ -367941,95 +367941,95 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #272] @ 3af4ec │ │ │ │ add r2, r4, #88 @ 0x58 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #119 @ 0x77 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr ip, [pc, #236] @ 3af4f0 │ │ │ │ ldr r1, [pc, #236] @ 3af4f4 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #960 @ 0x3c0 │ │ │ │ mov r6, r0 │ │ │ │ add r2, r0, #13824 @ 0x3600 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ ldr r1, [pc, #204] @ 3af4f8 │ │ │ │ add r2, r7, #1984 @ 0x7c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, #2320 @ 0x910 │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ ldr r2, [pc, #180] @ 3af4fc │ │ │ │ ldr r1, [pc, #180] @ 3af500 │ │ │ │ add r8, r6, #14784 @ 0x39c0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #936 @ 0x3a8 │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ ldr r2, [pc, #148] @ 3af504 │ │ │ │ ldr r1, [pc, #148] @ 3af508 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #124] @ 3af50c │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ ldr r1, [pc, #108] @ 3af510 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ add r1, r6, #15680 @ 0x3d40 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ bl 3aeed0 │ │ │ │ add r1, r6, #18688 @ 0x4900 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3aeed0 │ │ │ │ - rsbseq r1, r8, r4, lsr fp │ │ │ │ - rsbeq r6, r4, r8, lsr #11 │ │ │ │ - strheq sl, [r4], #-0 @ │ │ │ │ - rsbeq sl, r4, ip, asr #1 │ │ │ │ - rsbeq r8, r4, ip, ror #8 │ │ │ │ - rsbeq sl, fp, r8, lsr #23 │ │ │ │ - rsbeq sl, r4, ip, asr r4 │ │ │ │ - rsbeq sl, r4, r8, ror r0 │ │ │ │ - rsbeq sl, r4, r4, rrx │ │ │ │ - strheq r8, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r5, ip, r0, asr #15 │ │ │ │ - @ instruction: 0x006cbb98 │ │ │ │ - rsbeq r9, r3, r8, ror #30 │ │ │ │ + ldrsbeq r1, [r8], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r6, r4, r8, asr #12 │ │ │ │ + rsbeq sl, r4, r0, asr r1 │ │ │ │ + rsbeq sl, r4, ip, ror #2 │ │ │ │ + rsbeq r8, r4, ip, lsl #10 │ │ │ │ + rsbeq sl, fp, r8, asr #24 │ │ │ │ + strdeq sl, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq sl, r4, r8, lsl r1 │ │ │ │ + rsbeq sl, r4, r4, lsl #2 │ │ │ │ + rsbeq r8, r2, r0, asr r3 │ │ │ │ + rsbeq r5, ip, r0, ror #16 │ │ │ │ + rsbeq fp, ip, r8, lsr ip │ │ │ │ + rsbeq sl, r3, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r6, [pc, #920] @ 3af8c4 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -368039,46 +368039,46 @@ │ │ │ │ ldr r1, [pc, #904] @ 3af8cc │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r5, [pc, #876] @ 3af8d0 │ │ │ │ ldr r7, [pc, #876] @ 3af8d4 │ │ │ │ add r5, pc, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r6, #36 @ 0x24 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ add r4, r0, #6720 @ 0x1a40 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ mov sl, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #824] @ 3af8d8 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [pc, #808] @ 3af8dc │ │ │ │ mov r9, r0 │ │ │ │ add r0, sl, #1744 @ 0x6d0 │ │ │ │ add sl, r6, #84 @ 0x54 │ │ │ │ str sl, [sp] │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, fp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74d88c │ │ │ │ + bl 74d934 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3af604 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -368093,134 +368093,134 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #0 │ │ │ │ ldr r9, [sp, #20] │ │ │ │ bl 338f28 │ │ │ │ add r4, r9, #1808 @ 0x710 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ str r9, [sp, #20] │ │ │ │ add r9, r9, #12032 @ 0x2f00 │ │ │ │ add r9, r9, #8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #608] @ 3af8e8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #572] @ 3af8ec │ │ │ │ mov r2, #3686400 @ 0x384000 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #536] @ 3af8f0 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #500] @ 3af8f4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #464] @ 3af8f8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [pc, #392] @ 3af8dc │ │ │ │ mov r2, r5 │ │ │ │ str sl, [sp] │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 74d88c │ │ │ │ + bl 74d934 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 3af5e0 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #0 │ │ │ │ bl 338f28 │ │ │ │ mov r2, #77824 @ 0x13000 │ │ │ │ mov r3, #0 │ │ │ │ mov sl, #256 @ 0x100 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov fp, #0 │ │ │ │ add r5, r6, #104 @ 0x68 │ │ │ │ add r6, r6, #184 @ 0xb8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b030 │ │ │ │ strd sl, [sp] │ │ │ │ ldr r2, [pc, #260] @ 3af8fc │ │ │ │ ldr fp, [sp, #20] │ │ │ │ ldr sl, [pc, #256] @ 3af900 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r8, r0 │ │ │ │ - bl 707568 │ │ │ │ + bl 707610 │ │ │ │ str r4, [sp, #20] │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b030 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 338f28 │ │ │ │ @@ -368231,57 +368231,57 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r2, [sp] │ │ │ │ asr r2, r2, #31 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ - bl 707e14 │ │ │ │ + bl 707ebc │ │ │ │ ldr r2, [r5], #8 │ │ │ │ mov r0, r8 │ │ │ │ asr r3, r2, #31 │ │ │ │ str r4, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ cmp r6, r5 │ │ │ │ bne 3af814 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r2, #73728 @ 0x12000 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r2 │ │ │ │ bl 43e2f0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrheq r1, [r8], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r6, r4, r8, lsl r4 │ │ │ │ - rsbeq r9, r4, ip, lsr #30 │ │ │ │ - rsbeq r8, r2, r4, asr #3 │ │ │ │ - ldrdeq r5, [ip], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r8, r4, r4, lsr #27 │ │ │ │ + rsbseq r1, r8, r0, asr sl │ │ │ │ + strheq r6, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r9, r4, ip, asr #31 │ │ │ │ + rsbeq r8, r2, r4, ror #4 │ │ │ │ + rsbeq r5, ip, r4, ror r7 │ │ │ │ + rsbeq r8, r4, r4, asr #28 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r8, r3, ip, ror ip │ │ │ │ - @ instruction: 0x00638c90 │ │ │ │ - rsbeq pc, r2, r4, lsl #21 │ │ │ │ - rsbeq r2, fp, r0, asr #5 │ │ │ │ - rsbeq r9, r3, r4, lsr sp │ │ │ │ - rsbeq r9, r3, r4, lsr #26 │ │ │ │ - rsbeq r9, r3, r8, lsl #26 │ │ │ │ - ldrdeq r9, [r4], #-196 @ 0xffffff3c @ │ │ │ │ - ldrdeq r9, [r4], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r8, r3, ip, lsl sp │ │ │ │ + rsbeq r8, r3, r0, lsr sp │ │ │ │ + rsbeq pc, r2, r4, lsr #22 │ │ │ │ + rsbeq r2, fp, r0, ror #6 │ │ │ │ + ldrdeq r9, [r3], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r9, r3, r4, asr #27 │ │ │ │ + rsbeq r9, r3, r8, lsr #27 │ │ │ │ + rsbeq r9, r4, r4, ror sp │ │ │ │ + rsbeq r9, r4, r8, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #1004] @ 3afd08 │ │ │ │ ldr r8, [pc, #1004] @ 3afd0c │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -368291,37 +368291,37 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #960] @ 3afd14 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #119 @ 0x77 │ │ │ │ ldr r8, [pc, #948] @ 3afd18 │ │ │ │ ldr r9, [pc, #948] @ 3afd1c │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, r6, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r6, #88 @ 0x58 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ add fp, r0, #13824 @ 0x3600 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 3af514 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3af9d8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ @@ -368332,33 +368332,33 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ str sl, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #808] @ 3afd20 │ │ │ │ add ip, r7, #1744 @ 0x6d0 │ │ │ │ add lr, r6, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [pc, #792] @ 3afd24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str lr, [sp] │ │ │ │ mov r2, r8 │ │ │ │ str lr, [sp, #24] │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d88c │ │ │ │ + bl 74d934 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3af9bc │ │ │ │ add r4, r6, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ ldr r6, [pc, #728] @ 3afd28 │ │ │ │ ldr fp, [pc, #728] @ 3afd2c │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -368366,71 +368366,71 @@ │ │ │ │ mov r2, fp │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #0 │ │ │ │ bl 338f28 │ │ │ │ add fp, r7, #1808 @ 0x710 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r6, r7, #1984 @ 0x7c0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #624] @ 3afd30 │ │ │ │ add r3, r7, #13824 @ 0x3600 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bb34 │ │ │ │ + bl 74bbdc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr lr, [sp, #24] │ │ │ │ ldr r3, [pc, #564] @ 3afd24 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ str lr, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d88c │ │ │ │ + bl 74d934 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3af9bc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, #19 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 338f28 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #90112 @ 0x16000 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r1, #18 │ │ │ │ mov r0, r6 │ │ │ │ bl 3243dc │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -368438,15 +368438,15 @@ │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ add r0, r7, #12032 @ 0x2f00 │ │ │ │ mov r3, #19 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3243dc │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -368462,43 +368462,43 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r9, [sp, #8] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r6, r9, #14784 @ 0x39c0 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr lr, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [pc, #284] @ 3afd24 │ │ │ │ mov r2, r8 │ │ │ │ str lr, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d88c │ │ │ │ + bl 74d934 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3af9bc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, #19 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #0 │ │ │ │ bl 338f28 │ │ │ │ mov r2, #393216 @ 0x60000 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ add r3, r9, #12288 @ 0x3000 │ │ │ │ ldr r1, [r3, #3248] @ 0xcb0 │ │ │ │ mov r0, r6 │ │ │ │ bl 4376f8 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r1, #13 │ │ │ │ mov r0, r6 │ │ │ │ @@ -368531,25 +368531,25 @@ │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 3af208 │ │ │ │ b 3af9bc │ │ │ │ - rsbseq r1, r8, r0, asr #11 │ │ │ │ - rsbeq r6, r4, r0, lsr r0 │ │ │ │ - rsbeq r9, r4, ip, lsr fp │ │ │ │ - rsbeq r9, r4, r8, asr fp │ │ │ │ - rsbeq r7, r2, r4, asr #27 │ │ │ │ - ldrdeq r5, [ip], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r8, r4, r8, asr #18 │ │ │ │ + rsbseq r1, r8, r0, ror #12 │ │ │ │ + ldrdeq r6, [r4], #-0 @ │ │ │ │ + ldrdeq r9, [r4], #-188 @ 0xffffff44 @ │ │ │ │ + strdeq r9, [r4], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r7, r2, r4, ror #28 │ │ │ │ + rsbeq r5, ip, r4, ror r3 │ │ │ │ + rsbeq r8, r4, r8, ror #19 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r8, r3, r4, asr r8 │ │ │ │ - rsbeq r8, r3, r8, lsr r8 │ │ │ │ - rsbeq r9, r4, ip, lsr #20 │ │ │ │ + strdeq r8, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + ldrdeq r8, [r3], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r9, r4, ip, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr sl, [pc, #1516] @ 3b0338 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr r4, [pc, #1512] @ 3b033c │ │ │ │ @@ -368562,40 +368562,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ str ip, [sp, #28] │ │ │ │ mov r8, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #1464] @ 3b0348 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #133 @ 0x85 │ │ │ │ ldr r6, [pc, #1452] @ 3b034c │ │ │ │ ldr r7, [pc, #1452] @ 3b0350 │ │ │ │ add r6, pc, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ add fp, sl, #36 @ 0x24 │ │ │ │ str r0, [sp, #24] │ │ │ │ add r0, sl, #52 @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ add r9, r0, #13824 @ 0x3600 │ │ │ │ add r9, r9, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 3af514 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3afe20 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ @@ -368605,28 +368605,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #1324] @ 3b0354 │ │ │ │ mov r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74ba88 │ │ │ │ + bl 74bb30 │ │ │ │ ldr r0, [pc, #1308] @ 3b0358 │ │ │ │ ldr lr, [pc, #1308] @ 3b035c │ │ │ │ add r0, pc, r0 │ │ │ │ add lr, pc, lr │ │ │ │ mov r2, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ add r9, sl, #68 @ 0x44 │ │ │ │ mov r1, lr │ │ │ │ mov r3, #19 │ │ │ │ str r9, [sp] │ │ │ │ mov r6, lr │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr ip, [sp, #28] │ │ │ │ ldr r3, [pc, #1260] @ 3b0360 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ mov r8, r0 │ │ │ │ bl 33935c │ │ │ │ @@ -368638,25 +368638,25 @@ │ │ │ │ mov r8, r3 │ │ │ │ bl 338f28 │ │ │ │ mov r2, #262144 @ 0x40000 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ mov r3, #19 │ │ │ │ add r0, ip, #12032 @ 0x2f00 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, #8 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #36 @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3243dc │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -368718,61 +368718,61 @@ │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ add r2, r2, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, #86016 @ 0x15000 │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ add r3, r5, #12288 @ 0x3000 │ │ │ │ ldrb r8, [r3, #1536] @ 0x600 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ cmp r8, #0 │ │ │ │ beq 3b021c │ │ │ │ ldr r6, [sp, #32] │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ add r5, r5, #32256 @ 0x7e00 │ │ │ │ add r5, r5, #144 @ 0x90 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr lr, [pc, #796] @ 3b036c │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add lr, pc, lr │ │ │ │ mov r1, lr │ │ │ │ str lr, [sp, #36] @ 0x24 │ │ │ │ add sl, sl, #84 @ 0x54 │ │ │ │ add lr, ip, #1744 @ 0x6d0 │ │ │ │ ldr r3, [pc, #772] @ 3b0370 │ │ │ │ mov r2, r6 │ │ │ │ str sl, [sp] │ │ │ │ str lr, [sp, #32] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, lr │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 74d88c │ │ │ │ + bl 74d934 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3afe04 │ │ │ │ mov r3, #19 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #47 @ 0x2f │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3243dc │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -368787,136 +368787,136 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 338f28 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ ldr r3, [pc, #608] @ 3b0374 │ │ │ │ ldr r1, [pc, #608] @ 3b0378 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r3, #4288 @ 0x10c0 │ │ │ │ add r8, r8, #16 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [pc, #576] @ 3b037c │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ ldr r3, [pc, #572] @ 3b0380 │ │ │ │ ldr ip, [sp, #28] │ │ │ │ ldr r1, [pc, #568] @ 3b0384 │ │ │ │ ldr ip, [ip, r3] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp, #24] │ │ │ │ - bl 758528 │ │ │ │ + bl 7585d0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str fp, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #512] @ 3b0388 │ │ │ │ ldrb r2, [r3, #1537] @ 0x601 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b9b0 │ │ │ │ + bl 74ba58 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ str fp, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #444] @ 3b0370 │ │ │ │ mov r2, r6 │ │ │ │ str sl, [sp] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74d88c │ │ │ │ + bl 74d934 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3afe04 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, #19 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #25 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3243dc │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 338ae4 │ │ │ │ mov r1, #0 │ │ │ │ b 3b0314 │ │ │ │ add r0, r5, #32256 @ 0x7e00 │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ - bl 75417c │ │ │ │ + bl 754224 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r1, [pc, #344] @ 3b038c │ │ │ │ add r5, r0, #1984 @ 0x7c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #2320 @ 0x910 │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ ldr r6, [sp, #32] │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [pc, #284] @ 3b0390 │ │ │ │ add r3, r3, #13824 @ 0x3600 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bb34 │ │ │ │ + bl 74bbdc │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #244] @ 3b0394 │ │ │ │ add sl, sl, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #200] @ 3b0370 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str sl, [sp] │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 74d88c │ │ │ │ + bl 74d934 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3afe04 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, #19 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #25 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3243dc │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -368925,51 +368925,51 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 338f28 │ │ │ │ mov r2, #90112 @ 0x16000 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 70e658 │ │ │ │ + bl 70e700 │ │ │ │ b 3afe04 │ │ │ │ - rsbseq r1, r8, ip, lsl #3 │ │ │ │ - strdeq r5, [r4], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r1, r8, ip, lsr #4 │ │ │ │ + @ instruction: 0x00645c9c │ │ │ │ @ instruction: 0x008fadb4 │ │ │ │ - rsbeq r9, r4, r4, lsl #14 │ │ │ │ - rsbeq r9, r4, ip, ror #13 │ │ │ │ - rsbeq r7, r2, r8, lsl #19 │ │ │ │ - @ instruction: 0x006c4e98 │ │ │ │ - strheq r7, [r2], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r8, r3, r0, asr r4 │ │ │ │ - rsbeq r8, r3, r4, ror #8 │ │ │ │ + rsbeq r9, r4, r4, lsr #15 │ │ │ │ + rsbeq r9, r4, ip, lsl #15 │ │ │ │ + rsbeq r7, r2, r8, lsr #20 │ │ │ │ + rsbeq r4, ip, r8, lsr pc │ │ │ │ + rsbeq r7, r2, r4, asr sl │ │ │ │ + strdeq r8, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r8, r3, r4, lsl #10 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ addeq fp, r1, ip, lsr #3 │ │ │ │ - rsbeq r6, r3, ip, lsr #32 │ │ │ │ - strdeq r8, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r6, r3, ip, asr #1 │ │ │ │ + @ instruction: 0x00648394 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - strdeq r9, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq sl, r4, r0, asr r1 │ │ │ │ + @ instruction: 0x00649490 │ │ │ │ + strdeq sl, [r4], #-16 @ │ │ │ │ muleq r0, r8, r9 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbeq r0, r4, r0, ror #26 │ │ │ │ - rsbeq r9, r4, r4, lsl #7 │ │ │ │ - rsbeq r9, r4, r4, asr r6 │ │ │ │ - rsbeq r9, r4, r8, ror r2 │ │ │ │ - rsbeq r8, r4, r0, lsr #1 │ │ │ │ + rsbeq r0, r4, r0, lsl #28 │ │ │ │ + rsbeq r9, r4, r4, lsr #8 │ │ │ │ + strdeq r9, [r4], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r9, r4, r8, lsl r3 │ │ │ │ + rsbeq r8, r4, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3b03c4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq sl, r1, ip, lsr pc │ │ │ │ cmp r2, #1 │ │ │ │ beq 3b03e4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -369092,15 +369092,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b0614 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #216] @ 3b06b0 │ │ │ │ ldr r3, [pc, #200] @ 3b06a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -369109,15 +369109,15 @@ │ │ │ │ ldr r2, [r4, #2144] @ 0x860 │ │ │ │ ldr r3, [r4, #2148] @ 0x864 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r4, #2152] @ 0x868 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b1558 │ │ │ │ + b 9b1600 │ │ │ │ ldr r3, [pc, #152] @ 3b06b4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b05c8 │ │ │ │ ldr r3, [pc, #136] @ 3b06b8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -369132,81 +369132,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3b06c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b05c8 │ │ │ │ ldr r0, [pc, #48] @ 3b06c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b05c8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq sl, pc, ip, lsl #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, pc, ip, ror #10 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, pc, r4, asr #10 │ │ │ │ andeq r3, r0, r8, lsr r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r8, [r4], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r8, r4, r8, asr #29 │ │ │ │ + rsbeq r8, r4, r0, asr pc │ │ │ │ + rsbeq r8, r4, r8, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 3b076c │ │ │ │ ldr r2, [pc, #140] @ 3b0770 │ │ │ │ ldr r1, [pc, #140] @ 3b0774 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #112] @ 3b0778 │ │ │ │ ldr r1, [pc, #112] @ 3b077c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [pc, #92] @ 3b0780 │ │ │ │ ldr r1, [pc, #92] @ 3b0784 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r0, r8, ip, lsr #17 │ │ │ │ - rsbeq r7, r2, r8, lsr r0 │ │ │ │ - rsbeq r4, ip, r8, asr #10 │ │ │ │ + rsbseq r0, r8, ip, asr #18 │ │ │ │ + ldrdeq r7, [r2], #-8 @ │ │ │ │ + rsbeq r4, ip, r8, ror #11 │ │ │ │ andeq r1, r0, r8, lsl #9 │ │ │ │ andeq r1, r0, r4, rrx │ │ │ │ addeq sl, r1, r4, asr #23 │ │ │ │ addeq sp, sp, r8, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -369218,34 +369218,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3b0864 │ │ │ │ ldr r1, [pc, #176] @ 3b0868 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #156] @ 3b086c │ │ │ │ ldr r1, [pc, #156] @ 3b0870 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #124] @ 3b0874 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, r0, #100 @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 75034c │ │ │ │ + bl 7503f4 │ │ │ │ ldr r2, [pc, #92] @ 3b0878 │ │ │ │ ldr r3, [pc, #92] @ 3b087c │ │ │ │ ldr r1, [pc, #92] @ 3b0880 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ @@ -369257,19 +369257,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq r0, [r8], #-116 @ 0xffffff8c @ │ │ │ │ - @ instruction: 0x00626f90 │ │ │ │ - rsbeq r6, r2, r4, lsr #31 │ │ │ │ - rsbeq r8, r4, r0, lsr r7 │ │ │ │ - rsbeq r8, r4, r8, asr #14 │ │ │ │ + @ instruction: 0x00780894 │ │ │ │ + rsbeq r7, r2, r0, lsr r0 │ │ │ │ + rsbeq r7, r2, r4, asr #32 │ │ │ │ + ldrdeq r8, [r4], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r8, r4, r8, ror #15 │ │ │ │ @ instruction: 0x000012b4 │ │ │ │ andeq r0, r0, r0, ror sp │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, ror #26 │ │ │ │ ldr r3, [pc, #136] @ 3b0914 │ │ │ │ cmp r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -369294,25 +369294,25 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 3b091c │ │ │ │ ldrb r1, [r1] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ umulleq sl, pc, r0, r2 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r8, r4, r0, lsl #25 │ │ │ │ + rsbeq r8, r4, r0, lsr #26 │ │ │ │ ldr r3, [pc, #136] @ 3b09b0 │ │ │ │ cmp r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ bne 3b095c │ │ │ │ ldr r2, [pc, #124] @ 3b09b4 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -369333,25 +369333,25 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 3b09b8 │ │ │ │ ldrb r1, [r1] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ strdeq sl, [pc], r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r8, r4, r8, lsl ip │ │ │ │ + strheq r8, [r4], #-200 @ 0xffffff38 @ │ │ │ │ cmp r2, #4 │ │ │ │ beq 3b09dc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -369369,18 +369369,18 @@ │ │ │ │ orr r2, r2, r0, lsl #16 │ │ │ │ orr r2, r2, r3, lsl #24 │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ mov r0, #1 │ │ │ │ eor r5, r3, r2, ror #8 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ add r3, pc, #44 @ 0x2c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ mov r3, r0 │ │ │ │ add r3, r5, r3 │ │ │ │ mov r0, #1 │ │ │ │ str r3, [r4, #2120] @ 0x848 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -369408,15 +369408,15 @@ │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #1088 @ 0x440 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r7, [pc, #1856] @ 3b1208 │ │ │ │ add r8, r4, #920 @ 0x398 │ │ │ │ add r7, pc, r7 │ │ │ │ ldrb r3, [r0, #920] @ 0x398 │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #32 │ │ │ │ bne 3b0b44 │ │ │ │ @@ -369589,24 +369589,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1140] @ 3b1228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b0bd4 │ │ │ │ ldr r1, [r4, #2156] @ 0x86c │ │ │ │ ldr r2, [r4, #2160] @ 0x870 │ │ │ │ cmp r1, r2 │ │ │ │ ble 3b0d10 │ │ │ │ bic r3, r3, #8 │ │ │ │ ldrb r2, [r0, #925] @ 0x39d │ │ │ │ @@ -369650,15 +369650,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ strh r5, [sp, #40] @ 0x28 │ │ │ │ bl 3b1274 │ │ │ │ b 3b0b04 │ │ │ │ ldr r0, [pc, #940] @ 3b122c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b0bd4 │ │ │ │ mov r0, r8 │ │ │ │ bl 3933a8 │ │ │ │ b 3b0df0 │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldrb ip, [r4, #2301] @ 0x8fd │ │ │ │ mov r1, r6 │ │ │ │ @@ -369729,33 +369729,33 @@ │ │ │ │ beq 3b110c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #612] @ 3b1240 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b0bac │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b1274 │ │ │ │ b 3b0b04 │ │ │ │ ldr r0, [pc, #576] @ 3b1244 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb ip, [r4, #2301] @ 0x8fd │ │ │ │ b 3b0c54 │ │ │ │ ldr r3, [pc, #556] @ 3b1248 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b0e04 │ │ │ │ @@ -369773,22 +369773,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 3b124c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b0e04 │ │ │ │ ldr r3, [pc, #436] @ 3b1250 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b0cc4 │ │ │ │ ldr r3, [pc, #360] @ 3b1218 │ │ │ │ @@ -369803,27 +369803,27 @@ │ │ │ │ beq 3b11c8 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 3b1254 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b0cc4 │ │ │ │ ldr r0, [pc, #324] @ 3b1258 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b0bac │ │ │ │ ldr r3, [pc, #308] @ 3b125c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b0ee4 │ │ │ │ ldr r3, [pc, #220] @ 3b1218 │ │ │ │ @@ -369839,77 +369839,77 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 3b1260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b0ee4 │ │ │ │ ldr r0, [pc, #192] @ 3b1264 │ │ │ │ sub r2, sl, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b0f40 │ │ │ │ ldr r0, [pc, #172] @ 3b1268 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b0e04 │ │ │ │ ldr r0, [pc, #156] @ 3b126c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b0cc4 │ │ │ │ ldr r0, [pc, #140] @ 3b1270 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b0ee4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r0, r8, ip, lsl r5 │ │ │ │ + ldrheq r0, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ umulleq sl, pc, r4, r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r8, r4, r4, ror #8 │ │ │ │ - rsbeq r8, r4, ip, ror r4 │ │ │ │ + rsbeq r8, r4, r4, lsl #10 │ │ │ │ + rsbeq r8, r4, ip, lsl r5 │ │ │ │ addeq sl, pc, r4, asr r0 @ │ │ │ │ addeq sl, pc, r0, lsl r0 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, r1, r0, ror #13 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ andeq r2, r0, r4, lsr #26 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r4, ip, lsl #18 │ │ │ │ - rsbeq r8, r4, r0, ror r8 │ │ │ │ + rsbeq r8, r4, ip, lsr #19 │ │ │ │ + rsbeq r8, r4, r0, lsl r9 │ │ │ │ addeq sl, r1, r4, lsl r4 │ │ │ │ strdeq sl, [r1], ip │ │ │ │ andeq r0, r0, r2, lsl #10 │ │ │ │ @ instruction: 0x000026b4 │ │ │ │ - @ instruction: 0x00648698 │ │ │ │ - rsbeq r8, r4, r0, lsr #15 │ │ │ │ + rsbeq r8, r4, r8, lsr r7 │ │ │ │ + rsbeq r8, r4, r0, asr #16 │ │ │ │ muleq r0, ip, fp │ │ │ │ - rsbeq r8, r4, r0, asr r5 │ │ │ │ + strdeq r8, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r4, r0, r0, lsr #18 │ │ │ │ - rsbeq r8, r4, r4, lsr #10 │ │ │ │ - rsbeq r8, r4, r8, lsl #11 │ │ │ │ + rsbeq r8, r4, r4, asr #11 │ │ │ │ + rsbeq r8, r4, r8, lsr #12 │ │ │ │ andeq r2, r0, r8, lsr #27 │ │ │ │ - rsbeq r8, r4, r8, lsl #11 │ │ │ │ - rsbeq r8, r4, r0, ror #11 │ │ │ │ - rsbeq r8, r4, r8, asr #8 │ │ │ │ - rsbeq r8, r4, r0, lsl #9 │ │ │ │ - rsbeq r8, r4, r0, ror r5 │ │ │ │ + rsbeq r8, r4, r8, lsr #12 │ │ │ │ + rsbeq r8, r4, r0, lsl #13 │ │ │ │ + rsbeq r8, r4, r8, ror #9 │ │ │ │ + rsbeq r8, r4, r0, lsr #10 │ │ │ │ + rsbeq r8, r4, r0, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #516] @ 3b1490 │ │ │ │ ldr ip, [pc, #516] @ 3b1494 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -369984,29 +369984,29 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 3b14b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b12f0 │ │ │ │ ldr r0, [pc, #196] @ 3b14b4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b12f0 │ │ │ │ ldr r3, [pc, #180] @ 3b14b8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b12cc │ │ │ │ ldr r3, [pc, #144] @ 3b14a8 │ │ │ │ @@ -370022,42 +370022,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3b14bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b12cc │ │ │ │ ldr r0, [pc, #64] @ 3b14c0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b12cc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umulleq r9, pc, r0, r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, pc, ip, ror r8 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq r9, [pc], r4 │ │ │ │ andeq r2, r0, r8, asr #32 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r4, r0, lsr r4 │ │ │ │ - rsbeq r8, r4, ip, asr #8 │ │ │ │ + ldrdeq r8, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r8, r4, ip, ror #9 │ │ │ │ andeq r2, r0, r8, asr #11 │ │ │ │ - rsbeq r8, r4, r8, asr r3 │ │ │ │ - rsbeq r8, r4, r0, ror r3 │ │ │ │ + strdeq r8, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r8, r4, r0, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #168] @ 3b1584 │ │ │ │ ldr ip, [pc, #168] @ 3b1588 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -370110,46 +370110,46 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r4, [r6, #1040] @ 0x410 │ │ │ │ mov r5, #0 │ │ │ │ ldr r8, [r6, #1044] @ 0x414 │ │ │ │ mov r2, r0 │ │ │ │ umull r9, r0, r2, r4 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r5 │ │ │ │ umlal r0, r1, r3, r4 │ │ │ │ add r3, pc, #104 @ 0x68 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r9 │ │ │ │ add r3, pc, #80 @ 0x50 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr lr, [pc, #72] @ 3b1650 │ │ │ │ ldr r5, [pc, #72] @ 3b1654 │ │ │ │ lsl r3, r8, #24 │ │ │ │ orr r3, r3, r4, lsr #8 │ │ │ │ lsl r2, r4, #24 │ │ │ │ subs ip, r0, r1 │ │ │ │ mul r1, lr, ip │ │ │ │ ldr r0, [r7, #12] │ │ │ │ sbc r6, r6, r0 │ │ │ │ umull r0, lr, ip, r5 │ │ │ │ mla r1, r5, r6, r1 │ │ │ │ add r1, r1, lr │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fea63e50 <__bss_end__@@Base+0xfdcb1520> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -370167,18 +370167,18 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r4, r3 │ │ │ │ ldr r5, [r2, #2120] @ 0x848 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ add r3, pc, #84 @ 0x54 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ mov r2, #4 │ │ │ │ mov r3, r0 │ │ │ │ add r3, r5, r3 │ │ │ │ lsr r1, r3, #24 │ │ │ │ strb r3, [r4, #3] │ │ │ │ strb r1, [r4] │ │ │ │ lsr r1, r3, #16 │ │ │ │ @@ -370199,31 +370199,31 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr ip, [r5, #1040] @ 0x410 │ │ │ │ mov r4, #0 │ │ │ │ add r3, pc, #68 @ 0x44 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov lr, r0 │ │ │ │ umull r6, r0, lr, ip │ │ │ │ mov lr, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, lr, ip │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #24 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blcc fea63f78 <__bss_end__@@Base+0xfdcb1648> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -370237,27 +370237,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ str r1, [r3, #2156] @ 0x86c │ │ │ │ str r1, [r3, #2160] @ 0x870 │ │ │ │ str r1, [r3, #2164] @ 0x874 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 393240 │ │ │ │ - rsbseq pc, r7, r0, lsl #16 │ │ │ │ - rsbeq r8, r4, r0, asr #1 │ │ │ │ - rsbeq r8, r4, r4, ror #1 │ │ │ │ + rsbseq pc, r7, r0, lsr #17 │ │ │ │ + rsbeq r8, r4, r0, ror #2 │ │ │ │ + rsbeq r8, r4, r4, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #280] @ 3b1914 │ │ │ │ ldr r7, [pc, #280] @ 3b1918 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -370266,86 +370266,86 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #60 @ 0x3c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #240] @ 3b1920 │ │ │ │ ldr r1, [pc, #240] @ 3b1924 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r8, #8192 @ 0x2000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #68 @ 0x44 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #200] @ 3b1928 │ │ │ │ add r2, r5, #1088 @ 0x440 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r3, [pc, #188] @ 3b192c │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ ldr r2, [pc, #172] @ 3b1930 │ │ │ │ str r7, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r5, #752 @ 0x2f0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #264 @ 0x108 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ bl 338ea4 │ │ │ │ ldr r2, [pc, #124] @ 3b1934 │ │ │ │ ldr r1, [pc, #124] @ 3b1938 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr ip, [pc, #100] @ 3b193c │ │ │ │ ldr r2, [pc, #100] @ 3b1940 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #168 @ 0xa8 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r5, #920 @ 0x398 │ │ │ │ - bl 74a0dc │ │ │ │ + bl 74a184 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - @ instruction: 0x0077f798 │ │ │ │ - rsbeq r8, r4, r0, lsl #1 │ │ │ │ - rsbeq r8, r4, r8, asr #32 │ │ │ │ - rsbeq r6, r3, ip, asr sl │ │ │ │ - rsbeq r6, r3, r0, ror sl │ │ │ │ - rsbeq r8, r4, r0, lsr #32 │ │ │ │ + rsbseq pc, r7, r8, lsr r8 @ │ │ │ │ + rsbeq r8, r4, r0, lsr #2 │ │ │ │ + rsbeq r8, r4, r8, ror #1 │ │ │ │ + strdeq r6, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r6, r3, r0, lsl fp │ │ │ │ + rsbeq r8, r4, r0, asr #1 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ addeq r9, r1, r4, ror #20 │ │ │ │ - rsbeq r5, r2, r0, ror lr │ │ │ │ - rsbeq r3, ip, r0, lsl #7 │ │ │ │ - strheq r7, [r4], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r4, r4, r0, lsr r8 │ │ │ │ + rsbeq r5, r2, r0, lsl pc │ │ │ │ + rsbeq r3, ip, r0, lsr #8 │ │ │ │ + rsbeq r8, r4, r8, asr r0 │ │ │ │ + ldrdeq r4, [r4], #-128 @ 0xffffff80 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #84] @ 3b19b0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #80] @ 3b19b4 │ │ │ │ @@ -370356,26 +370356,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ ldrd r6, [sp, #32] │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ lsr r2, r4, #9 │ │ │ │ mov r3, #0 │ │ │ │ and r2, r2, #15 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ strd r6, [sp, #32] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3ae098 │ │ │ │ - rsbseq pc, r7, r0, lsr r6 @ │ │ │ │ - rsbeq r7, r4, ip, lsr #11 │ │ │ │ - @ instruction: 0x00647594 │ │ │ │ + ldrsbeq pc, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r7, r4, ip, asr #12 │ │ │ │ + rsbeq r7, r4, r4, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 3b1a20 │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #72] @ 3b1a24 │ │ │ │ @@ -370385,25 +370385,25 @@ │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ lsr r2, r4, #9 │ │ │ │ mov r3, #0 │ │ │ │ and r2, r2, #15 │ │ │ │ str r5, [sp, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3adcd4 │ │ │ │ - ldrheq pc, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r7, r4, ip, lsr r5 │ │ │ │ - rsbeq r7, r4, ip, lsl r5 │ │ │ │ + rsbseq pc, r7, r8, asr r6 @ │ │ │ │ + ldrdeq r7, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + strheq r7, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ 3b1aa4 │ │ │ │ ldr r2, [pc, #96] @ 3b1aa8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -370411,34 +370411,34 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #60] @ 3b1ab0 │ │ │ │ ldr r1, [pc, #60] @ 3b1ab4 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #2 │ │ │ │ bl 3243dc │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7503d0 │ │ │ │ - rsbseq pc, r7, r0, asr r5 @ │ │ │ │ - strheq r7, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r7, r4, r8, asr #9 │ │ │ │ - strheq r5, [r2], #-192 @ 0xffffff40 @ │ │ │ │ - strheq r3, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + b 750478 │ │ │ │ + ldrsheq pc, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r7, r4, r0, asr r5 │ │ │ │ + rsbeq r7, r4, r8, ror #10 │ │ │ │ + rsbeq r5, r2, r0, asr sp │ │ │ │ + rsbeq r3, ip, ip, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #184] @ 3b1b88 │ │ │ │ ldr r7, [pc, #184] @ 3b1b8c │ │ │ │ ldr r6, [pc, #184] @ 3b1b90 │ │ │ │ @@ -370449,23 +370449,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r5, r5, #92 @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b1b3c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r1, pc, #60 @ 0x3c │ │ │ │ @@ -370483,17 +370483,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq pc, fp, r5, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq pc, r7, r0, asr #9 │ │ │ │ - rsbeq r7, r4, r8, lsr #8 │ │ │ │ - rsbeq r7, r4, r0, asr #8 │ │ │ │ + rsbseq pc, r7, r0, ror #10 │ │ │ │ + rsbeq r7, r4, r8, asr #9 │ │ │ │ + rsbeq r7, r4, r0, ror #9 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [pc, #420] @ 3b1d54 │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -370509,15 +370509,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #380] @ 3b1d64 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r5, [pc, #364] @ 3b1d68 │ │ │ │ ldr r9, [pc, #364] @ 3b1d6c │ │ │ │ add r8, sp, #16 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -370527,42 +370527,42 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 24a67c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r7 │ │ │ │ bl 339280 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b1d0c │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 338e10 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 5443c0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 987ffc │ │ │ │ + bl 9880a4 │ │ │ │ ldr r3, [pc, #192] @ 3b1d70 │ │ │ │ ldr r8, [pc, #192] @ 3b1d74 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r3, [r6, #2120] @ 0x848 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487f8 │ │ │ │ @@ -370571,15 +370571,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ ldr r1, [pc, #136] @ 3b1d7c │ │ │ │ add r3, r6, #2144 @ 0x860 │ │ │ │ str r4, [r6, #2152] @ 0x868 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r6, #920 @ 0x398 │ │ │ │ strd r8, [r3] │ │ │ │ @@ -370598,21 +370598,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, r7, r4, ror #7 │ │ │ │ + rsbseq pc, r7, r4, lsl #9 │ │ │ │ addeq r8, pc, r4, asr pc @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r7, r4, r8, ror ip │ │ │ │ - @ instruction: 0x00647c9c │ │ │ │ - rsbeq r6, r3, r4, lsl #13 │ │ │ │ - @ instruction: 0x00636698 │ │ │ │ + rsbeq r7, r4, r8, lsl sp │ │ │ │ + rsbeq r7, r4, ip, lsr sp │ │ │ │ + rsbeq r6, r3, r4, lsr #14 │ │ │ │ + rsbeq r6, r3, r8, lsr r7 │ │ │ │ stcvc 0, cr11, [r5], #-512 @ 0xfffffe00 │ │ │ │ andeq r4, r0, r0, lsr #28 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ @ instruction: 0xfffff7c4 │ │ │ │ addeq r8, pc, r8, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -370685,47 +370685,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3b1f20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b1dec │ │ │ │ ldr r0, [pc, #56] @ 3b1f24 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b1dec │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, ip, ror sp @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r8, pc, r4, ror #26 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r8, pc, r8, lsr #26 │ │ │ │ @ instruction: 0x00004eb4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, r4, r0, asr #21 │ │ │ │ - rsbeq r7, r4, r4, ror #21 │ │ │ │ + rsbeq r7, r4, r0, ror #22 │ │ │ │ + rsbeq r7, r4, r4, lsl #23 │ │ │ │ ldr r0, [pc, #4] @ 3b1f34 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ strdeq r9, [r1], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 3b1fec │ │ │ │ ldr r2, [pc, #156] @ 3b1ff0 │ │ │ │ @@ -370733,30 +370733,30 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #124] @ 3b1ff8 │ │ │ │ ldr r1, [pc, #124] @ 3b1ffc │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #30 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #92] @ 3b2000 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [pc, #76] @ 3b2004 │ │ │ │ ldr r2, [pc, #76] @ 3b2008 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ @@ -370764,19 +370764,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq pc, r7, ip, lsr #1 │ │ │ │ - rsbeq r5, r2, r8, asr #15 │ │ │ │ - ldrdeq r2, [ip], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq fp, r3, r4, ror r3 │ │ │ │ - rsbseq sl, r2, ip, asr r6 │ │ │ │ + rsbseq pc, r7, ip, asr #2 │ │ │ │ + rsbeq r5, r2, r8, ror #16 │ │ │ │ + rsbeq r2, ip, r8, ror sp │ │ │ │ + rsbeq fp, r3, r4, lsl r4 │ │ │ │ + ldrsheq sl, [r2], #-108 @ 0xffffff94 @ │ │ │ │ andeq r0, r0, ip, lsr #18 │ │ │ │ addeq r9, r1, r8, ror #8 │ │ │ │ andeq r0, r0, r4, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -370787,25 +370787,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3b20e8 │ │ │ │ ldr r1, [pc, #176] @ 3b20ec │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #156] @ 3b20f0 │ │ │ │ ldr r1, [pc, #156] @ 3b20f4 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r7, r0 │ │ │ │ add r4, r0, #920 @ 0x398 │ │ │ │ add r6, r0, #960 @ 0x3c0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #4 │ │ │ │ bl 338da4 │ │ │ │ @@ -370820,27 +370820,27 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 338ea4 │ │ │ │ - rsbseq lr, r7, r0, ror #31 │ │ │ │ - rsbeq r6, r3, r4, asr r2 │ │ │ │ - rsbeq r6, r3, r4, ror #4 │ │ │ │ - @ instruction: 0x0064799c │ │ │ │ - rsbeq r7, r4, ip, lsr #8 │ │ │ │ + rsbseq pc, r7, r0, lsl #1 │ │ │ │ + strdeq r6, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r6, r3, r4, lsl #6 │ │ │ │ + rsbeq r7, r4, ip, lsr sl │ │ │ │ + rsbeq r7, r4, ip, asr #9 │ │ │ │ addeq r9, r1, ip, ror #6 │ │ │ │ - rsbeq lr, r3, ip, lsl #28 │ │ │ │ + rsbeq lr, r3, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #360] @ 3b2280 │ │ │ │ ldr r1, [pc, #360] @ 3b2284 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -370914,39 +370914,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b22a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b2160 │ │ │ │ ldr r0, [pc, #52] @ 3b22a4 │ │ │ │ stm sp, {r7, r8} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b2160 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, r4, lsl #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r8, pc, r0, ror #19 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umulleq r8, pc, r4, r9 @ │ │ │ │ strheq r4, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r7, [r4], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r7, r4, r0, ror #15 │ │ │ │ + rsbeq r7, r4, ip, asr r8 │ │ │ │ + rsbeq r7, r4, r0, lsl #17 │ │ │ │ │ │ │ │ 003b22a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1308] @ 3b27dc │ │ │ │ @@ -370998,15 +370998,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r5, #956] @ 0x3bc │ │ │ │ bne 3b243c │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ orr r2, r3, #2 │ │ │ │ cmp r2, r3 │ │ │ │ beq 3b23c4 │ │ │ │ cmp r4, #1 │ │ │ │ strb r2, [r8, #968] @ 0x3c8 │ │ │ │ beq 3b249c │ │ │ │ cmp r4, #9 │ │ │ │ @@ -371046,15 +371046,15 @@ │ │ │ │ ldreq r0, [r5, #956] @ 0x3bc │ │ │ │ moveq r1, #1 │ │ │ │ beq 3b2384 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #948] @ 3b27fc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r3, [r8, #968] @ 0x3c8 │ │ │ │ b 3b2324 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b2700 │ │ │ │ ldr r2, [pc, #916] @ 3b2800 │ │ │ │ ldr r3, [pc, #880] @ 3b27e0 │ │ │ │ @@ -371065,15 +371065,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r5, #924] @ 0x39c │ │ │ │ moveq r1, #1 │ │ │ │ bne 3b243c │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b2608 │ │ │ │ ldr r2, [pc, #852] @ 3b2804 │ │ │ │ ldr r3, [pc, #812] @ 3b27e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -371102,22 +371102,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #712] @ 3b2810 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b2300 │ │ │ │ ldr r2, [pc, #700] @ 3b2814 │ │ │ │ ldr r3, [pc, #644] @ 3b27e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -371125,15 +371125,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b243c │ │ │ │ ldr r0, [pc, #668] @ 3b2818 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r3, [pc, #648] @ 3b281c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b2358 │ │ │ │ ldr r3, [pc, #580] @ 3b27ec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -371148,22 +371148,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3b2820 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b2358 │ │ │ │ ldr r3, [pc, #524] @ 3b281c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b24a8 │ │ │ │ ldr r3, [pc, #456] @ 3b27ec │ │ │ │ @@ -371179,22 +371179,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 3b2824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b24a8 │ │ │ │ ldr r3, [pc, #412] @ 3b2828 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b2410 │ │ │ │ ldr r3, [pc, #332] @ 3b27ec │ │ │ │ @@ -371210,22 +371210,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 3b282c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b2410 │ │ │ │ ldr r3, [pc, #288] @ 3b2828 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b2464 │ │ │ │ ldr r3, [pc, #208] @ 3b27ec │ │ │ │ @@ -371241,74 +371241,74 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3b2830 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b2464 │ │ │ │ ldr r0, [pc, #176] @ 3b2834 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b2300 │ │ │ │ ldr r0, [pc, #164] @ 3b2838 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b2358 │ │ │ │ ldr r0, [pc, #148] @ 3b283c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b2410 │ │ │ │ ldr r0, [pc, #132] @ 3b2840 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b24a8 │ │ │ │ ldr r0, [pc, #116] @ 3b2844 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b2464 │ │ │ │ addeq r8, pc, ip, asr r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r8, pc, ip, lsr r8 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ @ instruction: 0x008f87bc │ │ │ │ addeq r8, pc, r0, asr r7 @ │ │ │ │ addeq r8, pc, r4, lsl #14 │ │ │ │ - @ instruction: 0x00647690 │ │ │ │ + rsbeq r7, r4, r0, lsr r7 │ │ │ │ @ instruction: 0x008f86b0 │ │ │ │ addeq r8, pc, ip, ror #12 │ │ │ │ andeq r1, r0, r4, lsr r8 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, r4, r8, lsr r5 │ │ │ │ + ldrdeq r7, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ addeq r8, pc, r4, asr #11 │ │ │ │ - rsbeq r7, r4, r8, asr r6 │ │ │ │ + strdeq r7, [r4], #-104 @ 0xffffff98 @ │ │ │ │ andeq r1, r0, r0, lsr #5 │ │ │ │ - rsbeq r7, r4, ip, ror #10 │ │ │ │ - strdeq r7, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r7, r4, ip, lsl #12 │ │ │ │ + @ instruction: 0x00647590 │ │ │ │ andeq r4, r0, r8, ror #4 │ │ │ │ - rsbeq r7, r4, r0, lsl r4 │ │ │ │ - @ instruction: 0x00647394 │ │ │ │ - rsbeq r7, r4, r0, lsr r3 │ │ │ │ - rsbeq r7, r4, r0, lsl r4 │ │ │ │ - @ instruction: 0x00647394 │ │ │ │ - rsbeq r7, r4, r8, ror #7 │ │ │ │ - rsbeq r7, r4, ip, ror #6 │ │ │ │ + strheq r7, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r7, r4, r4, lsr r4 │ │ │ │ + ldrdeq r7, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ + strheq r7, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r7, r4, r4, lsr r4 │ │ │ │ + rsbeq r7, r4, r8, lsl #9 │ │ │ │ + rsbeq r7, r4, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #104] @ 3b28c8 │ │ │ │ ldr r6, [pc, #104] @ 3b28cc │ │ │ │ ldr r5, [pc, #104] @ 3b28d0 │ │ │ │ @@ -371318,55 +371318,55 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #9 │ │ │ │ bl 3b22a8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #9 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3b22a8 │ │ │ │ - rsbseq lr, r7, r0, lsr #15 │ │ │ │ - rsbeq r7, r4, ip, lsl #3 │ │ │ │ - rsbeq r6, r4, ip, lsl ip │ │ │ │ + rsbseq lr, r7, r0, asr #16 │ │ │ │ + rsbeq r7, r4, ip, lsr #4 │ │ │ │ + strheq r6, [r4], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 3b2924 │ │ │ │ ldr r2, [pc, #56] @ 3b2928 │ │ │ │ ldr r1, [pc, #56] @ 3b292c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3b22a8 │ │ │ │ - rsbseq lr, r7, r4, lsl r7 │ │ │ │ - strdeq r7, [r4], #-12 @ │ │ │ │ - rsbeq r6, r4, ip, lsl #23 │ │ │ │ + ldrheq lr, [r7], #-116 @ 0xffffff8c @ │ │ │ │ + @ instruction: 0x0064719c │ │ │ │ + rsbeq r6, r4, ip, lsr #24 │ │ │ │ ldrh r3, [r0, #122] @ 0x7a │ │ │ │ ands r3, r3, #3 │ │ │ │ beq 3b2990 │ │ │ │ cmp r3, #3 │ │ │ │ beq 3b297c │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ @@ -371432,18 +371432,18 @@ │ │ │ │ add r0, r0, ip, lsl #3 │ │ │ │ ldr r0, [r0, #928] @ 0x3a0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq lr, r7, r4, ror #12 │ │ │ │ + rsbseq lr, r7, r4, lsl #14 │ │ │ │ ldr r0, [pc, #4] @ 3b2a64 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r8, r1, ip, asr sl │ │ │ │ ldrh r3, [r0, #122] @ 0x7a │ │ │ │ ands r3, r3, #48 @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -371464,15 +371464,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [r0, #68] @ 0x44 │ │ │ │ mov r1, #1 │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ cmp r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ b 3b2acc │ │ │ │ @@ -371485,37 +371485,37 @@ │ │ │ │ ldr r1, [pc, #108] @ 3b2b80 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #80] @ 3b2b84 │ │ │ │ ldr r1, [pc, #80] @ 3b2b88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [pc, #60] @ 3b2b8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq lr, r7, r8, lsr r5 │ │ │ │ - rsbeq r4, r2, r0, lsl ip │ │ │ │ - rsbeq r2, ip, ip, lsl r1 │ │ │ │ + ldrsbeq lr, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ + strheq r4, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + strheq r2, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ addeq r8, r1, ip, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -371526,25 +371526,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 3b2c80 │ │ │ │ ldr r1, [pc, #196] @ 3b2c84 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #176] @ 3b2c88 │ │ │ │ ldr r1, [pc, #176] @ 3b2c8c │ │ │ │ add r4, r4, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #177 @ 0xb1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #144] @ 3b2c90 │ │ │ │ ldr lr, [pc, #144] @ 3b2c94 │ │ │ │ mov ip, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, pc, lr │ │ │ │ mov r3, r0 │ │ │ │ add r2, r0, #920 @ 0x398 │ │ │ │ @@ -371564,29 +371564,29 @@ │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 338ea4 │ │ │ │ - rsbseq lr, r7, r4, lsr #9 │ │ │ │ - ldrdeq r5, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r5, r3, r0, ror #13 │ │ │ │ - rsbeq r7, r4, r0, asr #32 │ │ │ │ - strheq r2, [r4], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq lr, r7, r4, asr #10 │ │ │ │ + rsbeq r5, r3, r0, ror r7 │ │ │ │ + rsbeq r5, r3, r0, lsl #15 │ │ │ │ + rsbeq r7, r4, r0, ror #1 │ │ │ │ + rsbeq r2, r4, r4, asr lr │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ muleq r0, r0, r0 │ │ │ │ addeq r8, r1, ip, ror #16 │ │ │ │ - rsbeq r2, r4, r8, asr sp │ │ │ │ + strdeq r2, [r4], #-216 @ 0xffffff28 @ │ │ │ │ ldr r3, [pc, #68] @ 3b2cec │ │ │ │ ldr r2, [pc, #68] @ 3b2cf0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ mov r1, #0 │ │ │ │ @@ -371597,19 +371597,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 3b2cf4 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r0, [pc, #28] @ 3b2cf8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ addeq r7, pc, r4, ror lr @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbseq lr, r7, r4, ror r3 │ │ │ │ - rsbeq r6, r4, ip, asr pc │ │ │ │ + rsbseq lr, r7, r4, lsl r4 │ │ │ │ + strdeq r6, [r4], #-252 @ 0xffffff04 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 3b2d84 │ │ │ │ ldr r2, [pc, #112] @ 3b2d88 │ │ │ │ ldr r1, [pc, #112] @ 3b2d8c │ │ │ │ @@ -371617,37 +371617,37 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #177 @ 0xb1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #76] @ 3b2d90 │ │ │ │ add r3, r5, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b2d94 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ add r4, r4, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #1176] @ 0x498 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq lr, r7, r4, lsr r3 │ │ │ │ - strdeq r6, [r4], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r2, r4, r8, ror #24 │ │ │ │ - rsbeq r6, r4, ip, lsl pc │ │ │ │ + ldrsbeq lr, [r7], #-52 @ 0xffffffcc @ │ │ │ │ + @ instruction: 0x00646f94 │ │ │ │ + rsbeq r2, r4, r8, lsl #26 │ │ │ │ + strheq r6, [r4], #-252 @ 0xffffff04 @ │ │ │ │ andeq r0, r0, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3b2e1c │ │ │ │ ldr r2, [pc, #108] @ 3b2e20 │ │ │ │ @@ -371655,15 +371655,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #177 @ 0xb1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r4, r0, #5248 @ 0x1480 │ │ │ │ add r3, r0, #924 @ 0x39c │ │ │ │ add r4, r4, #28 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ bl 24a67c │ │ │ │ @@ -371674,17 +371674,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x0077e298 │ │ │ │ - rsbeq r6, r4, r8, asr lr │ │ │ │ - rsbeq r2, r4, ip, asr #23 │ │ │ │ + rsbseq lr, r7, r8, lsr r3 │ │ │ │ + strdeq r6, [r4], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r2, r4, ip, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ mov r8, #0 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ @@ -371697,15 +371697,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r4, #16] │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ strb r6, [sp, #60] @ 0x3c │ │ │ │ ldr lr, [pc, #96] @ 3b2ee8 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r4, r4, #120 @ 0x78 │ │ │ │ ldr r1, [r7, lr] │ │ │ │ @@ -371716,15 +371716,15 @@ │ │ │ │ mov r4, #16 │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -371765,20 +371765,20 @@ │ │ │ │ b 3b2e28 │ │ │ │ ldr r1, [pc, #32] @ 3b2f98 │ │ │ │ ldr r0, [pc, #32] @ 3b2f9c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b2f20 │ │ │ │ addeq r7, pc, r8, lsl ip @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - ldrsbeq lr, [r7], #-4 @ │ │ │ │ - strheq r6, [r4], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq lr, r7, r4, ror r1 │ │ │ │ + rsbeq r6, r4, ip, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ mov r5, #0 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ @@ -371791,15 +371791,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r6, sp, #56 @ 0x38 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r4, #16] │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ strb r8, [sp, #60] @ 0x3c │ │ │ │ ldr ip, [pc, #100] @ 3b3064 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, r4, #120 @ 0x78 │ │ │ │ ldr r1, [r7, ip] │ │ │ │ @@ -371810,15 +371810,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -371981,15 +371981,15 @@ │ │ │ │ ldr r3, [pc, #304] @ 3b3404 │ │ │ │ add r2, r2, r2, lsl #4 │ │ │ │ sub r3, r3, r2, lsl #3 │ │ │ │ add r3, r6, r3 │ │ │ │ add r3, r3, #5248 @ 0x1480 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldr r0, [r3, #24] │ │ │ │ - b 9abcb4 │ │ │ │ + b 9abd5c │ │ │ │ and r3, r8, #49152 @ 0xc000 │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ bne 3b313c │ │ │ │ add r3, r7, r4 │ │ │ │ orr r8, r8, #1024 @ 0x400 │ │ │ │ add r3, r5, r3, lsl #3 │ │ │ │ str r8, [r3, #928] @ 0x3a0 │ │ │ │ @@ -372166,15 +372166,15 @@ │ │ │ │ add r2, r2, r2, lsl #4 │ │ │ │ sub r3, r3, r2, lsl #3 │ │ │ │ add r3, r4, r3 │ │ │ │ add r3, r3, #5248 @ 0x1480 │ │ │ │ ldr r0, [r3, #24] │ │ │ │ add sp, sp, #72 @ 0x48 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9abcb4 │ │ │ │ + b 9abd5c │ │ │ │ mov r0, r4 │ │ │ │ strh r5, [r4, #134] @ 0x86 │ │ │ │ bl 3b2e28 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b2a68 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b3408 │ │ │ │ @@ -372255,15 +372255,15 @@ │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ bic r3, r3, #1024 @ 0x400 │ │ │ │ mov r1, #1 │ │ │ │ orr r3, r3, #2048 @ 0x800 │ │ │ │ str r3, [r4, #8] │ │ │ │ add sp, sp, #72 @ 0x48 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ cmp r3, #768 @ 0x300 │ │ │ │ movls r3, #0 │ │ │ │ movhi r3, #1 │ │ │ │ cmp r5, #0 │ │ │ │ orreq r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b3894 │ │ │ │ @@ -372304,15 +372304,15 @@ │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ strb sl, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #400] @ 3b3994 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -372321,15 +372321,15 @@ │ │ │ │ str r7, [sp, #24] │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r4, #128 @ 0x80 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b2930 │ │ │ │ cmp r0, r7 │ │ │ │ bne 3b35a8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r4, #134] @ 0x86 │ │ │ │ @@ -372370,15 +372370,15 @@ │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ strb sl, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #136] @ 3b3994 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r2, r5 │ │ │ │ @@ -372405,20 +372405,20 @@ │ │ │ │ mov r6, #1 │ │ │ │ b 3b38d0 │ │ │ │ addeq r7, pc, r4, lsr r6 @ │ │ │ │ andeq r0, r0, r4, lsr #9 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, ror r3 │ │ │ │ - rsbeq r6, r4, r8, lsr #11 │ │ │ │ + rsbeq r6, r4, r8, asr #12 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ - strdeq r6, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ + @ instruction: 0x00646590 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - rsbeq r6, r4, r0, asr #7 │ │ │ │ - rsbeq r6, r4, ip, lsl #8 │ │ │ │ + rsbeq r6, r4, r0, ror #8 │ │ │ │ + rsbeq r6, r4, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #5248 @ 0x1480 │ │ │ │ add r4, r0, #920 @ 0x398 │ │ │ │ add r5, r5, #24 │ │ │ │ @@ -372478,15 +372478,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3b34bc │ │ │ │ │ │ │ │ 003b3a9c : │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r0, [r0, #1176] @ 0x498 │ │ │ │ - b 9abcb4 │ │ │ │ + b 9abd5c │ │ │ │ │ │ │ │ 003b3aa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -372521,21 +372521,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3b3b60 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3b3b64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq sp, r7, r0, asr #10 │ │ │ │ - rsbeq r6, r4, r8, ror #3 │ │ │ │ - rsbeq r9, lr, r4, asr sl │ │ │ │ + rsbseq sp, r7, r0, ror #11 │ │ │ │ + rsbeq r6, r4, r8, lsl #5 │ │ │ │ + strdeq r9, [lr], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ - rsbseq sp, r7, ip, lsl r5 │ │ │ │ - rsbeq r6, r4, r4, asr #3 │ │ │ │ - @ instruction: 0x0070dd94 │ │ │ │ + ldrheq sp, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r6, r4, r4, ror #4 │ │ │ │ + rsbseq sp, r0, r4, lsr lr │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ bx lr │ │ │ │ ldr r1, [sp] │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r1] │ │ │ │ strb r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ @@ -372567,18 +372567,18 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3b3c10 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r7, r1, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 3b3cc8 │ │ │ │ ldr r2, [pc, #156] @ 3b3ccc │ │ │ │ @@ -372586,50 +372586,50 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #124] @ 3b3cd4 │ │ │ │ ldr r1, [pc, #124] @ 3b3cd8 │ │ │ │ add r4, r4, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #92] @ 3b3cdc │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, r0, #100 @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 75034c │ │ │ │ + bl 7503f4 │ │ │ │ ldr r3, [pc, #60] @ 3b3ce0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0077d490 │ │ │ │ - rsbeq r3, r2, r8, lsl #22 │ │ │ │ - rsbeq r3, r2, r0, lsr #22 │ │ │ │ - rsbeq r5, r4, r8, lsr #5 │ │ │ │ - rsbeq r5, r4, r0, asr #5 │ │ │ │ + rsbseq sp, r7, r0, lsr r5 │ │ │ │ + rsbeq r3, r2, r8, lsr #23 │ │ │ │ + rsbeq r3, r2, r0, asr #23 │ │ │ │ + rsbeq r5, r4, r8, asr #6 │ │ │ │ + rsbeq r5, r4, r0, ror #6 │ │ │ │ andeq r0, r0, r0, asr #29 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 3b3d8c │ │ │ │ @@ -372638,45 +372638,45 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #112] @ 3b3d98 │ │ │ │ ldr r1, [pc, #112] @ 3b3d9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [pc, #92] @ 3b3da0 │ │ │ │ ldr r1, [pc, #92] @ 3b3da4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sp, r7, r4, asr #7 │ │ │ │ - rsbeq r3, r2, r8, lsl sl │ │ │ │ - rsbeq r0, ip, r8, lsr #30 │ │ │ │ + rsbseq sp, r7, r4, ror #8 │ │ │ │ + strheq r3, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r0, ip, r8, asr #31 │ │ │ │ andeq r0, r0, r8, lsl #30 │ │ │ │ andeq r0, r0, r8, asr #21 │ │ │ │ addeq r7, r1, r8, lsl r9 │ │ │ │ addeq sl, sp, r0, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -372706,26 +372706,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r0, [pc, #48] @ 3b3e54 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r2 │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r0, [pc, #32] @ 3b3e58 │ │ │ │ ldrb r3, [r1, #2] │ │ │ │ ldrb r2, [r1, #1] │ │ │ │ add r0, pc, r0 │ │ │ │ ldrb r1, [r1] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b3de4 │ │ │ │ addeq r6, pc, ip, asr sp @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r5, r4, r4, ror pc │ │ │ │ - @ instruction: 0x00645f94 │ │ │ │ + rsbeq r6, r4, r4, lsl r0 │ │ │ │ + rsbeq r6, r4, r4, lsr r0 │ │ │ │ ldr r3, [pc, #188] @ 3b3f20 │ │ │ │ cmp r2, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 3b3ea0 │ │ │ │ ldr r1, [pc, #176] @ 3b3f24 │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -372734,15 +372734,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #144] @ 3b3f28 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb ip, [r1, #1] │ │ │ │ ldrb r2, [r1] │ │ │ │ mov r4, r0 │ │ │ │ @@ -372752,32 +372752,32 @@ │ │ │ │ orr r2, r2, r0, lsl #16 │ │ │ │ orr r2, r2, r3, lsl #24 │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ mov r0, #1 │ │ │ │ eor r5, r3, r2, ror #8 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ add r3, r5, r0 │ │ │ │ str r3, [r4, #2428] @ 0x97c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ strbtgt r3, [r5], #-1536 @ 0xfffffa00 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0x008f6cb8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r5, r4, r0, ror pc │ │ │ │ + rsbeq r6, r4, r0, lsl r0 │ │ │ │ ldr r0, [pc, #188] @ 3b3ff0 │ │ │ │ cmp r2, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr ip, [sp] │ │ │ │ beq 3b3f74 │ │ │ │ ldr r3, [pc, #172] @ 3b3ff4 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ @@ -372787,15 +372787,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #140] @ 3b3ff8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [ip] │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r3] │ │ │ │ ldrb r3, [r1] │ │ │ │ cmp r3, #77 @ 0x4d │ │ │ │ beq 3b3fc4 │ │ │ │ @@ -372807,30 +372807,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #60] @ 3b3ffc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #65 @ 0x41 │ │ │ │ bne 3b3f90 │ │ │ │ ldrb r3, [r1, #2] │ │ │ │ cmp r3, #84 @ 0x54 │ │ │ │ bne 3b3f90 │ │ │ │ ldrb r3, [r1, #3] │ │ │ │ cmp r3, #84 @ 0x54 │ │ │ │ bne 3b3f90 │ │ │ │ mov r0, #6 │ │ │ │ b 545ec8 │ │ │ │ addeq r6, pc, r8, ror #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r5, r4, ip, asr #29 │ │ │ │ - rsbeq r5, r4, ip, lsr #29 │ │ │ │ + rsbeq r5, r4, ip, ror #30 │ │ │ │ + rsbeq r5, r4, ip, asr #30 │ │ │ │ ldr r3, [pc, #68] @ 3b404c │ │ │ │ cmp r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 3b4044 │ │ │ │ ldr r1, [pc, #56] @ 3b4050 │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -372839,20 +372839,20 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #24] @ 3b4054 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ mov r0, #7 │ │ │ │ b 545ac4 │ │ │ │ addeq r6, pc, r4, lsl fp @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r5, r4, r8, asr lr │ │ │ │ + strdeq r5, [r4], #-232 @ 0xffffff18 @ │ │ │ │ ldr r3, [pc, #88] @ 3b40b8 │ │ │ │ subs r1, r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ bne 3b4088 │ │ │ │ ldrb r3, [r0, #2237] @ 0x8bd │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -372868,18 +372868,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 3b40c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ @ instruction: 0x008f6abc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r5, r4, r4, lsl lr │ │ │ │ + strheq r5, [r4], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3736] @ 0xe98 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #1280] @ 3b45e0 │ │ │ │ ldr r3, [pc, #1280] @ 3b45e4 │ │ │ │ @@ -372965,15 +372965,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3b41d4 │ │ │ │ ldr r0, [pc, #964] @ 3b45f8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b41d4 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r1], #3 │ │ │ │ add r0, r8, #1 │ │ │ │ strb r3, [sp, #60] @ 0x3c │ │ │ │ bl 24962c │ │ │ │ add r1, r4, #2400 @ 0x960 │ │ │ │ @@ -373015,33 +373015,33 @@ │ │ │ │ beq 3b45b8 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #748] @ 3b4604 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b41d4 │ │ │ │ cmp r6, #4 │ │ │ │ beq 3b4418 │ │ │ │ ldr r3, [pc, #704] @ 3b45f0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3b41d4 │ │ │ │ ldr r0, [pc, #708] @ 3b4608 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b41d4 │ │ │ │ ldr r2, [pc, #692] @ 3b460c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b4168 │ │ │ │ ldr r2, [pc, #644] @ 3b45f0 │ │ │ │ @@ -373064,34 +373064,34 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #528] @ 3b4610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b4168 │ │ │ │ ldr r0, [pc, #516] @ 3b4614 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b4194 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ ldrb r6, [r5, #2] │ │ │ │ add r4, r4, #2240 @ 0x8c0 │ │ │ │ orr r6, r6, r3, lsl #8 │ │ │ │ ldr r3, [pc, #444] @ 3b45ec │ │ │ │ lsl r5, r6, #8 │ │ │ │ @@ -373129,37 +373129,37 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 3b461c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b427c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 393240 │ │ │ │ b 3b41d4 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #280] @ 3b4620 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b4168 │ │ │ │ ldr r3, [pc, #244] @ 3b4624 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b444c │ │ │ │ ldr r3, [pc, #172] @ 3b45f0 │ │ │ │ @@ -373175,60 +373175,60 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3b4628 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b444c │ │ │ │ ldr r0, [pc, #128] @ 3b462c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b427c │ │ │ │ ldr r0, [pc, #112] @ 3b4630 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b41d4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #96] @ 3b4634 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b444c │ │ │ │ addeq r6, pc, r8, lsr sl @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r6, [pc], ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addeq r6, pc, r0, asr #18 │ │ │ │ - rsbeq r5, r4, r4, asr #25 │ │ │ │ + rsbeq r5, r4, r4, ror #26 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r4, r8, lsl ip │ │ │ │ - rsbeq r5, r4, r4, asr ip │ │ │ │ + strheq r5, [r4], #-200 @ 0xffffff38 @ │ │ │ │ + strdeq r5, [r4], #-196 @ 0xffffff3c @ │ │ │ │ andeq r1, r0, r8, asr #9 │ │ │ │ - rsbeq r5, r4, r8, asr #24 │ │ │ │ - rsbeq r5, r4, ip, lsl #26 │ │ │ │ + rsbeq r5, r4, r8, ror #25 │ │ │ │ + rsbeq r5, r4, ip, lsr #27 │ │ │ │ andeq r3, r0, ip, lsr r4 │ │ │ │ - rsbeq r5, r4, r8, ror #24 │ │ │ │ - rsbeq r5, r4, r0, lsr #23 │ │ │ │ + rsbeq r5, r4, r8, lsl #26 │ │ │ │ + rsbeq r5, r4, r0, asr #24 │ │ │ │ andeq r1, r0, r8, asr r1 │ │ │ │ - rsbeq r5, r4, ip, lsr #20 │ │ │ │ - ldrdeq r5, [r4], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r5, r4, ip, lsr #19 │ │ │ │ - rsbeq r5, r4, r8, lsr sl │ │ │ │ + rsbeq r5, r4, ip, asr #21 │ │ │ │ + rsbeq r5, r4, r4, ror ip │ │ │ │ + rsbeq r5, r4, ip, asr #20 │ │ │ │ + ldrdeq r5, [r4], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #176] @ 3b4700 │ │ │ │ cmp r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -373243,23 +373243,23 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #128] @ 3b4708 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r2 │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r4, r3 │ │ │ │ ldr r5, [r1, #2428] @ 0x97c │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ add r3, pc, #72 @ 0x48 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ mov r3, #4 │ │ │ │ add r0, r5, r0 │ │ │ │ lsr r2, r0, #24 │ │ │ │ strb r0, [r4, #3] │ │ │ │ strb r2, [r4] │ │ │ │ lsr r2, r0, #16 │ │ │ │ lsr r0, r0, #8 │ │ │ │ @@ -373273,15 +373273,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blcc fea66f00 <__bss_end__@@Base+0xfdcb45d0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r6, pc, ip, asr #9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r5, r4, r4, lsr #22 │ │ │ │ + rsbeq r5, r4, r4, asr #23 │ │ │ │ ldr r0, [pc, #212] @ 3b47e8 │ │ │ │ cmp r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr ip, [sp] │ │ │ │ beq 3b4784 │ │ │ │ ldr r2, [pc, #196] @ 3b47ec │ │ │ │ ldrb r1, [r1] │ │ │ │ @@ -373316,63 +373316,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #68] @ 3b47f4 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r3, [pc, #48] @ 3b47f0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #20] @ 3b47f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ addeq r6, pc, r8, lsl #8 │ │ │ │ - @ instruction: 0x0077c994 │ │ │ │ + rsbseq ip, r7, r4, lsr sl │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r5, r4, ip, lsr #20 │ │ │ │ - rsbeq r5, r4, r8, lsr sl │ │ │ │ + rsbeq r5, r4, ip, asr #21 │ │ │ │ + ldrdeq r5, [r4], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3b486c │ │ │ │ ldr r2, [pc, #88] @ 3b4870 │ │ │ │ ldr r1, [pc, #88] @ 3b4874 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #233 @ 0xe9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ mvn r2, #111 @ 0x6f │ │ │ │ strb r2, [r0, #2236] @ 0x8bc │ │ │ │ strb r3, [r0, #2235] @ 0x8bb │ │ │ │ str r3, [r0, #1960] @ 0x7a8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, r7, ip, lsr #17 │ │ │ │ - rsbeq r5, r4, r4, lsr #20 │ │ │ │ - ldrdeq r4, [r4], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq ip, r7, ip, asr #18 │ │ │ │ + rsbeq r5, r4, r4, asr #21 │ │ │ │ + rsbeq r4, r4, ip, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #240] @ 3b4980 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -373380,75 +373380,75 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #224] @ 3b4984 │ │ │ │ ldr r1, [pc, #224] @ 3b4988 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r6, [pc, #204] @ 3b498c │ │ │ │ ldr r2, [pc, #204] @ 3b4990 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #233 @ 0xe9 │ │ │ │ ldr r8, [pc, #180] @ 3b4994 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #160] @ 3b4998 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #156] @ 3b499c │ │ │ │ ldr r2, [pc, #156] @ 3b49a0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r3, r0, #2448 @ 0x990 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758180 │ │ │ │ + bl 758228 │ │ │ │ ldr r1, [pc, #124] @ 3b49a4 │ │ │ │ add r2, r5, #928 @ 0x3a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r3, [pc, #108] @ 3b49a8 │ │ │ │ - bl 757eb4 │ │ │ │ + bl 757f5c │ │ │ │ ldr r2, [pc, #104] @ 3b49ac │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ mov r4, #8192 @ 0x2000 │ │ │ │ add r6, r5, #752 @ 0x2f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 338ea4 │ │ │ │ - rsbseq ip, r7, r4, lsr r8 │ │ │ │ - rsbeq r3, r3, r8, ror #19 │ │ │ │ - strdeq r3, [r3], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r4, r4, r4, asr #24 │ │ │ │ - rsbeq r5, r4, r8, ror r9 │ │ │ │ + ldrsbeq ip, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r3, r3, r8, lsl #21 │ │ │ │ + @ instruction: 0x00633a98 │ │ │ │ + rsbeq r4, r4, r4, ror #25 │ │ │ │ + rsbeq r5, r4, r8, lsl sl │ │ │ │ addeq r6, pc, r0, asr #4 │ │ │ │ andeq r4, r0, ip, ror pc │ │ │ │ - rsbeq ip, r3, r8, lsr #11 │ │ │ │ - rsbeq r4, r4, r4, lsl #23 │ │ │ │ - rsbeq r5, r4, r0, asr #18 │ │ │ │ + rsbeq ip, r3, r8, asr #12 │ │ │ │ + rsbeq r4, r4, r4, lsr #24 │ │ │ │ + rsbeq r5, r4, r0, ror #19 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ addeq r6, r1, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #84] @ 3b4a1c │ │ │ │ @@ -373461,26 +373461,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ ldrd r6, [sp, #32] │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ lsr r2, r4, #9 │ │ │ │ mov r3, #0 │ │ │ │ and r2, r2, #15 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ strd r6, [sp, #32] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3ae098 │ │ │ │ - ldrsheq ip, [r7], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r4, r4, r0, asr #10 │ │ │ │ - rsbeq r4, r4, r8, lsr #10 │ │ │ │ + @ instruction: 0x0077c794 │ │ │ │ + rsbeq r4, r4, r0, ror #11 │ │ │ │ + rsbeq r4, r4, r8, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 3b4a8c │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #72] @ 3b4a90 │ │ │ │ @@ -373490,25 +373490,25 @@ │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ lsr r2, r4, #9 │ │ │ │ mov r3, #0 │ │ │ │ and r2, r2, #15 │ │ │ │ str r5, [sp, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3adcd4 │ │ │ │ - rsbseq ip, r7, ip, ror r6 │ │ │ │ - ldrdeq r4, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ - strheq r4, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq ip, r7, ip, lsl r7 │ │ │ │ + rsbeq r4, r4, r0, ror r5 │ │ │ │ + rsbeq r4, r4, r0, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #128] @ 3b4b30 │ │ │ │ ldr r2, [pc, #128] @ 3b4b34 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -373516,44 +373516,44 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #184 @ 0xb8 │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #92] @ 3b4b3c │ │ │ │ ldr r1, [pc, #92] @ 3b4b40 │ │ │ │ add ip, r4, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #68] @ 3b4b44 │ │ │ │ ldr r1, [pc, #68] @ 3b4b48 │ │ │ │ add r4, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #2 │ │ │ │ bl 3243dc │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7503d0 │ │ │ │ - rsbseq ip, r7, r4, lsl r6 │ │ │ │ - rsbeq r5, r4, r4, lsl #15 │ │ │ │ - rsbeq r5, r4, r0, lsr #15 │ │ │ │ - rsbeq r4, r4, r0, lsr #8 │ │ │ │ - rsbeq r4, r4, r8, lsr r4 │ │ │ │ - rsbeq r2, r2, r4, lsr #24 │ │ │ │ - rsbeq r0, ip, r0, lsr r1 │ │ │ │ + b 750478 │ │ │ │ + ldrheq ip, [r7], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r5, r4, r4, lsr #16 │ │ │ │ + rsbeq r5, r4, r0, asr #16 │ │ │ │ + rsbeq r4, r4, r0, asr #9 │ │ │ │ + ldrdeq r4, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r2, r2, r4, asr #25 │ │ │ │ + ldrdeq r0, [ip], #-16 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ 3b4c28 │ │ │ │ ldr r7, [pc, #196] @ 3b4c2c │ │ │ │ ldr r6, [pc, #196] @ 3b4c30 │ │ │ │ @@ -373564,23 +373564,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r5, r5, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4bd0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r1, pc, #72 @ 0x48 │ │ │ │ @@ -373601,17 +373601,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq pc, fp, r5, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq ip, r7, ip, asr r5 │ │ │ │ - @ instruction: 0x00644394 │ │ │ │ - rsbeq r4, r4, ip, lsr #7 │ │ │ │ + ldrsheq ip, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r4, r4, r4, lsr r4 │ │ │ │ + rsbeq r4, r4, ip, asr #8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r5, [pc, #496] @ 3b4e40 │ │ │ │ mov r6, r1 │ │ │ │ @@ -373628,15 +373628,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #456] @ 3b4e50 │ │ │ │ mov r3, #233 @ 0xe9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr sl, [pc, #436] @ 3b4e54 │ │ │ │ ldr r9, [pc, #436] @ 3b4e58 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -373646,15 +373646,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 24a67c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r6 │ │ │ │ bl 339280 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3b4d34 │ │ │ │ ldr r2, [pc, #356] @ 3b4e5c │ │ │ │ ldr r3, [pc, #332] @ 3b4e48 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -373673,89 +373673,89 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r5, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 338e10 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 5443c0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 987ffc │ │ │ │ + bl 9880a4 │ │ │ │ ldr r3, [pc, #204] @ 3b4e60 │ │ │ │ add r3, r0, r3 │ │ │ │ str r3, [r4, #2428] @ 0x97c │ │ │ │ mov r0, #32 │ │ │ │ bl 2487f8 │ │ │ │ ldr r3, [pc, #188] @ 3b4e64 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ ldr r3, [pc, #172] @ 3b4e68 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ mov r0, #1 │ │ │ │ str r5, [r4, #2432] @ 0x980 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #148] @ 3b4e68 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ str r3, [r4, #2444] @ 0x98c │ │ │ │ ldr r0, [r4, #2432] @ 0x980 │ │ │ │ str r2, [r4, #2440] @ 0x988 │ │ │ │ - bl 9b1558 │ │ │ │ + bl 9b1600 │ │ │ │ ldrb r3, [r4, #2237] @ 0x8bd │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4cf0 │ │ │ │ ldr r1, [pc, #104] @ 3b4e6c │ │ │ │ ldr r2, [pc, #104] @ 3b4e70 │ │ │ │ add r5, r4, #2240 @ 0x8c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #168 @ 0xa8 │ │ │ │ - bl 74a0dc │ │ │ │ + bl 74a184 │ │ │ │ ldr r1, [pc, #72] @ 3b4e74 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3936fc │ │ │ │ b 3b4cf0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq ip, r7, r0, ror r4 │ │ │ │ + rsbseq ip, r7, r0, lsl r5 │ │ │ │ @ instruction: 0x008f5eb8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r4, r4, r8, ror r8 │ │ │ │ - rsbeq r5, r4, r0, asr #11 │ │ │ │ - rsbeq r3, r3, r0, ror #11 │ │ │ │ - strdeq r3, [r3], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r4, r4, r8, lsl r9 │ │ │ │ + rsbeq r5, r4, r0, ror #12 │ │ │ │ + rsbeq r3, r3, r0, lsl #13 │ │ │ │ + @ instruction: 0x00633694 │ │ │ │ addeq r5, pc, r4, lsr #28 │ │ │ │ stcvc 0, cr11, [r5], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - rsbeq r4, r4, r8, lsl #21 │ │ │ │ - strdeq r1, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r4, r4, r8, lsr #22 │ │ │ │ + @ instruction: 0x00641398 │ │ │ │ andeq r0, r0, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #320] @ 3b4fd0 │ │ │ │ ldr r1, [pc, #320] @ 3b4fd4 │ │ │ │ @@ -373799,15 +373799,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 3b4fcc │ │ │ │ ldr r0, [r4, #2432] @ 0x980 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b1558 │ │ │ │ + b 9b1600 │ │ │ │ ldr r3, [pc, #152] @ 3b4fe4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4ec8 │ │ │ │ ldr r3, [pc, #136] @ 3b4fe8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -373822,37 +373822,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3b4ff0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b4ec8 │ │ │ │ ldr r0, [pc, #48] @ 3b4ff4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b4ec8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r5, pc, ip, lsl #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r5, pc, ip, ror #24 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r5, pc, r0, lsl ip @ │ │ │ │ @ instruction: 0x000033bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r4, r4, asr #5 │ │ │ │ - rsbeq r5, r4, r4, ror #5 │ │ │ │ + rsbeq r5, r4, r4, ror #6 │ │ │ │ + rsbeq r5, r4, r4, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #284] @ 3b512c │ │ │ │ cmp r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -373916,24 +373916,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #40] @ 3b5134 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r2 │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r0, [pc, #24] @ 3b5138 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r2, [r4, #2408] @ 0x968 │ │ │ │ b 3b5084 │ │ │ │ addeq r5, pc, ip, lsl #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - strheq r5, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrdeq r5, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r5, r4, ip, asr r2 │ │ │ │ + rsbeq r5, r4, ip, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #484] @ 3b533c │ │ │ │ mov r5, r1 │ │ │ │ @@ -374016,15 +374016,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b5268 │ │ │ │ ldr r0, [pc, #200] @ 3b5360 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r2, [pc, #180] @ 3b5364 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b51ec │ │ │ │ ldr r2, [pc, #132] @ 3b5348 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -374040,42 +374040,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3b536c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b51ec │ │ │ │ ldr r0, [pc, #64] @ 3b5370 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b51ec │ │ │ │ addeq r5, pc, r0, asr #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r5, pc, ip, lsr #19 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addeq r5, pc, ip, ror r9 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r5, pc, r4, lsl r9 @ │ │ │ │ ldrdeq r5, [pc], r8 │ │ │ │ addeq r5, pc, r8, lsr #17 │ │ │ │ - @ instruction: 0x00645090 │ │ │ │ + rsbeq r5, r4, r0, lsr r1 │ │ │ │ andeq r1, r0, r4, lsr #22 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r4, r0, asr #32 │ │ │ │ - rsbeq r5, r4, r0, ror r0 │ │ │ │ + rsbeq r5, r4, r0, ror #1 │ │ │ │ + rsbeq r5, r4, r0, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r3, [r0, #2235] @ 0x8bb │ │ │ │ ldr r2, [pc, #440] @ 3b5548 │ │ │ │ ands r5, r3, #16 │ │ │ │ @@ -374171,40 +374171,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3b5570 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b5428 │ │ │ │ ldr r0, [pc, #56] @ 3b5574 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b5428 │ │ │ │ addeq r5, pc, r8, lsl #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r5, pc, r8, ror r7 @ │ │ │ │ addeq r5, pc, ip, asr r7 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r5, pc, r8, asr #13 │ │ │ │ addeq r5, pc, ip, lsl #13 │ │ │ │ andeq r4, r0, r8, ror #31 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r4, [r4], #-224 @ 0xffffff20 @ │ │ │ │ - ldrdeq r4, [r4], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r4, r4, r0, asr pc │ │ │ │ + rsbeq r4, r4, r0, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #3828] @ 3b6484 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -374219,15 +374219,15 @@ │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldrb r3, [r4, #1036] @ 0x40c │ │ │ │ ldr r7, [pc, #3768] @ 3b6498 │ │ │ │ add r7, pc, r7 │ │ │ │ ldrb r6, [r0, #920] @ 0x398 │ │ │ │ cmp r3, r6 │ │ │ │ beq 3b5770 │ │ │ │ and r3, r6, #24 │ │ │ │ @@ -374281,24 +374281,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #3544] @ 3b64ac │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3524] @ 3b64b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ cmp r3, #1 │ │ │ │ bne 3b58e4 │ │ │ │ ldrb r3, [r4, #1048] @ 0x418 │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3b5770 │ │ │ │ @@ -374366,22 +374366,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3208] @ 3b64c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b5770 │ │ │ │ ldr r3, [pc, #3156] @ 3b649c │ │ │ │ orr r6, r6, #8 │ │ │ │ strb r6, [r0, #920] @ 0x398 │ │ │ │ strb r6, [r4, #1036] @ 0x40c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -374405,24 +374405,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr ip, [pc, #3072] @ 3b64c4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3052] @ 3b64c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b5770 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3b5770 │ │ │ │ ldr r6, [r4, #1044] @ 0x414 │ │ │ │ ldrb r3, [r4, #1177] @ 0x499 │ │ │ │ cmp r6, r3 │ │ │ │ bne 3b5770 │ │ │ │ @@ -374507,26 +374507,26 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2648] @ 3b64d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b56f4 │ │ │ │ ldr r3, [pc, #2632] @ 3b64d8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5624 │ │ │ │ @@ -374544,22 +374544,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2524] @ 3b64dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b5624 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b58ec │ │ │ │ ldr r3, [pc, #2436] @ 3b64a0 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldrh r3, [r1] │ │ │ │ @@ -374578,24 +374578,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #2408] @ 3b64e0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2388] @ 3b64e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b56f4 │ │ │ │ ldr r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3b5e30 │ │ │ │ ldrb r3, [r4, #1048] @ 0x418 │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ @@ -374673,22 +374673,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2028] @ 3b64f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b5944 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5c20 │ │ │ │ ldr r3, [pc, #2008] @ 3b64f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -374706,22 +374706,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1904] @ 3b64f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [r4, #1044] @ 0x414 │ │ │ │ b 3b5c20 │ │ │ │ ldr r2, [pc, #1888] @ 3b64fc │ │ │ │ ldr r3, [pc, #1772] @ 3b648c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -374731,15 +374731,15 @@ │ │ │ │ bne 3b6210 │ │ │ │ ldr r1, [pc, #1856] @ 3b6500 │ │ │ │ ldr r0, [pc, #1856] @ 3b6504 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r2, [pc, #1836] @ 3b6508 │ │ │ │ ldr r3, [pc, #1708] @ 3b648c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -374748,15 +374748,15 @@ │ │ │ │ ldr r0, [pc, #1804] @ 3b650c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3b5dc8 │ │ │ │ ldr r0, [pc, #1792] @ 3b6510 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b5624 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b6308 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b5770 │ │ │ │ ldr r2, [pc, #1640] @ 3b64a0 │ │ │ │ @@ -374777,24 +374777,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #1664] @ 3b6514 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1644] @ 3b6518 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b56f4 │ │ │ │ ldr r3, [pc, #1628] @ 3b651c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5908 │ │ │ │ @@ -374812,22 +374812,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1520] @ 3b6520 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b5908 │ │ │ │ add r0, r4, #1168 @ 0x490 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ strb r6, [r4, #1178] @ 0x49a │ │ │ │ add r0, r0, #11 │ │ │ │ bl 24a67c │ │ │ │ @@ -374853,24 +374853,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #1376] @ 3b6524 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 3b6528 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r2, [r8] │ │ │ │ b 3b5718 │ │ │ │ ldr r3, [pc, #1200] @ 3b64a0 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ b 3b5f68 │ │ │ │ ldr r3, [pc, #1328] @ 3b652c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -374895,22 +374895,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 3b6534 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b5bc4 │ │ │ │ ldr r1, [pc, #1196] @ 3b6538 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3b5c38 │ │ │ │ ldr r1, [pc, #1028] @ 3b64a4 │ │ │ │ @@ -374927,24 +374927,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1080] @ 3b653c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r6, [r4, #1177] @ 0x499 │ │ │ │ b 3b5c38 │ │ │ │ ldr r3, [pc, #1064] @ 3b6540 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5c78 │ │ │ │ @@ -374961,22 +374961,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #960] @ 3b6544 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r6, [r5, #924] @ 0x39c │ │ │ │ b 3b5c78 │ │ │ │ ldr r2, [pc, #944] @ 3b6548 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b5c5c │ │ │ │ @@ -374993,22 +374993,22 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str fp, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #840] @ 3b654c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb fp, [r4, #1178] @ 0x49a │ │ │ │ b 3b5c5c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #644] @ 3b64a0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -375026,51 +375026,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [pc, #728] @ 3b6550 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 3b6554 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [r4, #1044] @ 0x414 │ │ │ │ b 3b5c20 │ │ │ │ ldr r1, [pc, #692] @ 3b6558 │ │ │ │ ldr r0, [pc, #692] @ 3b655c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b56f4 │ │ │ │ ldr r0, [pc, #672] @ 3b6560 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b56f4 │ │ │ │ ldr r1, [pc, #652] @ 3b6564 │ │ │ │ ldr r0, [pc, #652] @ 3b6568 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r2, [r8] │ │ │ │ b 3b5718 │ │ │ │ ldr r1, [pc, #632] @ 3b656c │ │ │ │ ldr r0, [pc, #632] @ 3b6570 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b56f4 │ │ │ │ ldr r3, [pc, #484] @ 3b64f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b5d28 │ │ │ │ @@ -375093,155 +375093,155 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #484] @ 3b6578 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b5754 │ │ │ │ ldr r0, [pc, #472] @ 3b657c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b5908 │ │ │ │ ldr r1, [pc, #456] @ 3b6580 │ │ │ │ ldr r0, [pc, #456] @ 3b6584 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b56f4 │ │ │ │ ldr r0, [pc, #436] @ 3b6588 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r6, [r5, #924] @ 0x39c │ │ │ │ b 3b5c78 │ │ │ │ ldr r0, [pc, #416] @ 3b658c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb fp, [r4, #1178] @ 0x49a │ │ │ │ b 3b5c5c │ │ │ │ ldr r0, [pc, #396] @ 3b6590 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [r4, #1044] @ 0x414 │ │ │ │ b 3b5c20 │ │ │ │ ldr r1, [pc, #376] @ 3b6594 │ │ │ │ ldr r0, [pc, #376] @ 3b6598 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [r4, #1044] @ 0x414 │ │ │ │ b 3b5c20 │ │ │ │ ldr r0, [pc, #356] @ 3b659c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b5bc4 │ │ │ │ ldr r0, [pc, #340] @ 3b65a0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r6, [r4, #1177] @ 0x499 │ │ │ │ b 3b5c38 │ │ │ │ ldr r0, [pc, #320] @ 3b65a4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b5754 │ │ │ │ ldr r0, [pc, #304] @ 3b65a8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b5944 │ │ │ │ - rsbseq fp, r7, r4, lsr fp │ │ │ │ + ldrsbeq fp, [r7], #-180 @ 0xffffff4c @ │ │ │ │ addeq r5, pc, r8, ror r5 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r3, r4, r0, asr r9 │ │ │ │ - rsbeq r3, r4, r8, ror #18 │ │ │ │ + strdeq r3, [r4], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r3, r4, r8, lsl #20 │ │ │ │ addeq r5, pc, r0, asr #10 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r8, asr #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, r4, r4, ror #29 │ │ │ │ - rsbeq r4, r4, r8, asr #26 │ │ │ │ + rsbeq r4, r4, r4, lsl #31 │ │ │ │ + rsbeq r4, r4, r8, ror #27 │ │ │ │ addeq r5, r1, ip, lsr pc │ │ │ │ addeq r5, pc, r4, lsr #7 │ │ │ │ andeq r3, r0, r8, asr #29 │ │ │ │ - rsbeq r4, r4, ip, ror #24 │ │ │ │ - @ instruction: 0x00644b98 │ │ │ │ - rsbeq r4, r4, r8, asr fp │ │ │ │ - rsbseq fp, r7, r4, lsl r7 │ │ │ │ + rsbeq r4, r4, ip, lsl #26 │ │ │ │ + rsbeq r4, r4, r8, lsr ip │ │ │ │ + strdeq r4, [r4], #-184 @ 0xffffff48 @ │ │ │ │ + ldrheq fp, [r7], #-116 @ 0xffffff8c @ │ │ │ │ andeq r2, r0, r0, lsr #21 │ │ │ │ - rsbeq r4, r4, r8, ror #22 │ │ │ │ + rsbeq r4, r4, r8, lsl #24 │ │ │ │ andeq r3, r0, r4, asr #31 │ │ │ │ - rsbeq r4, r4, r0, lsr #20 │ │ │ │ - rsbeq r4, r4, ip, lsl ip │ │ │ │ - rsbeq r4, r4, r4, lsr #17 │ │ │ │ + rsbeq r4, r4, r0, asr #21 │ │ │ │ + strheq r4, [r4], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r4, r4, r4, asr #18 │ │ │ │ umulleq r5, r1, r0, sl │ │ │ │ andeq r1, r0, ip, lsl #5 │ │ │ │ - rsbeq r4, r4, r0, lsl sl │ │ │ │ + strheq r4, [r4], #-160 @ 0xffffff60 @ │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - rsbeq r4, r4, ip, ror #23 │ │ │ │ + rsbeq r4, r4, ip, lsl #25 │ │ │ │ addeq r4, pc, r0, lsl #27 │ │ │ │ - @ instruction: 0x0064469c │ │ │ │ - strheq r4, [r4], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r4, r4, ip, lsr r7 │ │ │ │ + rsbeq r4, r4, ip, asr r7 │ │ │ │ addeq r4, pc, r0, asr #26 │ │ │ │ - rsbeq r4, r4, r4, ror #13 │ │ │ │ - rsbeq r4, r4, r0, ror #14 │ │ │ │ - rsbeq r4, r4, r0, ror #15 │ │ │ │ - rsbeq r4, r4, r8, lsl #11 │ │ │ │ + rsbeq r4, r4, r4, lsl #15 │ │ │ │ + rsbeq r4, r4, r0, lsl #16 │ │ │ │ + rsbeq r4, r4, r0, lsl #17 │ │ │ │ + rsbeq r4, r4, r8, lsr #12 │ │ │ │ andeq r2, r0, ip, lsl r5 │ │ │ │ - rsbeq r4, r4, r8, lsr fp │ │ │ │ - rsbeq r4, r4, r0, lsl #18 │ │ │ │ - rsbeq r4, r4, r8, asr r4 │ │ │ │ + ldrdeq r4, [r4], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r4, r4, r0, lsr #19 │ │ │ │ + strdeq r4, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r2, r0, r4, lsl #10 │ │ │ │ addeq r5, r1, r8, lsr #12 │ │ │ │ - rsbeq r4, r4, r8, ror r8 │ │ │ │ + rsbeq r4, r4, r8, lsl r9 │ │ │ │ andeq r4, r0, r0, asr #28 │ │ │ │ - rsbeq r4, r4, r8, asr #14 │ │ │ │ + rsbeq r4, r4, r8, ror #15 │ │ │ │ andeq r2, r0, r8, lsr #24 │ │ │ │ - rsbeq r4, r4, ip, lsl r5 │ │ │ │ - andeq r4, r0, ip, lsr #3 │ │ │ │ strheq r4, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrdeq r4, [r4], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r4, r4, r4, lsr #3 │ │ │ │ - rsbeq r4, r4, r4, lsl r3 │ │ │ │ - ldrdeq r4, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r4, r4, r0, ror r3 │ │ │ │ - rsbeq r4, r4, ip, ror #11 │ │ │ │ - rsbeq r4, r4, r4, lsr #3 │ │ │ │ - rsbeq r4, r4, r0, lsl #7 │ │ │ │ - rsbeq r4, r4, r8, lsl #3 │ │ │ │ + andeq r4, r0, ip, lsr #3 │ │ │ │ + rsbeq r4, r4, ip, asr r6 │ │ │ │ + rsbeq r4, r4, r4, ror r7 │ │ │ │ + rsbeq r4, r4, r4, asr #4 │ │ │ │ + strheq r4, [r4], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r4, r4, r8, ror r2 │ │ │ │ + rsbeq r4, r4, r0, lsl r4 │ │ │ │ + rsbeq r4, r4, ip, lsl #13 │ │ │ │ + rsbeq r4, r4, r4, asr #4 │ │ │ │ + rsbeq r4, r4, r0, lsr #8 │ │ │ │ + rsbeq r4, r4, r8, lsr #4 │ │ │ │ andeq r2, r0, r0, lsr r1 │ │ │ │ - rsbeq r4, r4, r8, asr r6 │ │ │ │ - rsbeq r4, r4, r8, lsl r7 │ │ │ │ - ldrdeq r4, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r4, r4, r4, asr #1 │ │ │ │ - rsbeq r4, r4, r8, lsl #6 │ │ │ │ - rsbeq r4, r4, ip, lsl r4 │ │ │ │ - strheq r4, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r4, r4, r0, lsr r5 │ │ │ │ - rsbeq r4, r4, r0, rrx │ │ │ │ - rsbeq r4, r4, ip, ror #9 │ │ │ │ - rsbeq r4, r4, r0, asr #8 │ │ │ │ - rsbeq r4, r4, r8, asr #11 │ │ │ │ - rsbeq r4, r4, r0, ror #5 │ │ │ │ + strdeq r4, [r4], #-104 @ 0xffffff98 @ │ │ │ │ + strheq r4, [r4], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r4, r4, ip, ror r4 │ │ │ │ + rsbeq r4, r4, r4, ror #2 │ │ │ │ + rsbeq r4, r4, r8, lsr #7 │ │ │ │ + strheq r4, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r4, r4, r0, asr r6 │ │ │ │ + ldrdeq r4, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r4, r4, r0, lsl #2 │ │ │ │ + rsbeq r4, r4, ip, lsl #11 │ │ │ │ + rsbeq r4, r4, r0, ror #9 │ │ │ │ + rsbeq r4, r4, r8, ror #12 │ │ │ │ + rsbeq r4, r4, r0, lsl #7 │ │ │ │ sub r1, r2, #4 │ │ │ │ orrs r1, r1, r3 │ │ │ │ mov r1, r0 │ │ │ │ beq 3b65f8 │ │ │ │ sub r0, r2, #8 │ │ │ │ orrs r0, r0, r3 │ │ │ │ beq 3b65e4 │ │ │ │ @@ -375267,49 +375267,49 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3b6648 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r5, r1, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3b66b0 │ │ │ │ ldr r2, [pc, #76] @ 3b66b4 │ │ │ │ ldr r1, [pc, #76] @ 3b66b8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ orr r3, r3, #2 │ │ │ │ str r3, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq sl, [r7], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r4, r4, r8, asr #11 │ │ │ │ - ldrdeq r4, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq sl, r7, r4, ror sp │ │ │ │ + rsbeq r4, r4, r8, ror #12 │ │ │ │ + rsbeq r4, r4, ip, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ subs r8, r1, #0 │ │ │ │ sub sp, sp, #28 │ │ │ │ blt 3b6804 │ │ │ │ @@ -375330,15 +375330,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 3b671c │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ add r0, r4, r4, lsl #1 │ │ │ │ add r0, r3, r0, lsl #2 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 98c858 │ │ │ │ + bl 98c900 │ │ │ │ cmp r6, r4 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ bne 3b6718 │ │ │ │ add r2, r3, r7 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ bl 248b04 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ @@ -375348,15 +375348,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 707528 │ │ │ │ + bl 7075d0 │ │ │ │ cmp r6, #0 │ │ │ │ ble 3b67f4 │ │ │ │ add r4, r5, #1792 @ 0x700 │ │ │ │ lsl fp, r8, #16 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov sl, #1 │ │ │ │ @@ -375373,37 +375373,37 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r9, r9, #1 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e444 │ │ │ │ + bl 70e4ec │ │ │ │ cmp r6, r9 │ │ │ │ bne 3b6794 │ │ │ │ - bl 70b8d0 │ │ │ │ + bl 70b978 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ add r3, r3, r7 │ │ │ │ b 3b6710 │ │ │ │ - bl 70b8d0 │ │ │ │ + bl 70b978 │ │ │ │ ldr r2, [r5, #2144] @ 0x860 │ │ │ │ add r2, r2, r7 │ │ │ │ b 3b6740 │ │ │ │ ldr r3, [pc, #28] @ 3b6828 │ │ │ │ ldr r1, [pc, #28] @ 3b682c │ │ │ │ ldr r0, [pc, #28] @ 3b6830 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3b6834 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq sl, r7, r0, lsr fp │ │ │ │ - rsbeq r4, r4, r0, lsr #8 │ │ │ │ - rsbeq r4, r4, r8, asr #8 │ │ │ │ + ldrsbeq sl, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r4, r4, r0, asr #9 │ │ │ │ + rsbeq r4, r4, r8, ror #9 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ and r2, r2, #252 @ 0xfc │ │ │ │ cmp r2, #4 │ │ │ │ ldr r3, [sp] │ │ │ │ beq 3b68cc │ │ │ │ cmp r2, #12 │ │ │ │ beq 3b6880 │ │ │ │ @@ -375433,15 +375433,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ ldr r0, [r2, #4] │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ add r0, r0, r3, lsl #2 │ │ │ │ - b 98c8dc │ │ │ │ + b 98c984 │ │ │ │ str r3, [r0, #1788] @ 0x6fc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ @@ -375483,17 +375483,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3b6998 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3b699c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq sl, r7, r8, asr #19 │ │ │ │ - strheq r4, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r4, r4, r0, lsl #6 │ │ │ │ + rsbseq sl, r7, r8, ror #20 │ │ │ │ + rsbeq r4, r4, r8, asr r3 │ │ │ │ + rsbeq r4, r4, r0, lsr #7 │ │ │ │ muleq r0, fp, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #256] @ 3b6abc │ │ │ │ @@ -375512,15 +375512,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8ac04c │ │ │ │ + bl 8ac0f4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b6a24 │ │ │ │ add r4, r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 3b6a68 │ │ │ │ rsb r5, r4, #8 │ │ │ │ b 3b69f8 │ │ │ │ @@ -375533,20 +375533,20 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #132] @ 3b6acc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #120] @ 3b6ad0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ - bl 997a9c │ │ │ │ + bl 997b44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #-2147483648 @ 0x80000000 │ │ │ │ b 3b6a7c │ │ │ │ mov r0, r6 │ │ │ │ - bl 8ac418 │ │ │ │ + bl 8ac4c0 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r3, [r9] │ │ │ │ ldr r2, [pc, #80] @ 3b6ad4 │ │ │ │ ldr r3, [pc, #56] @ 3b6ac0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -375560,17 +375560,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r4, pc, r0, ror #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r4, r4, r8, ror #4 │ │ │ │ - ldrsheq sl, [r7], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r4, r4, ip, ror #3 │ │ │ │ + rsbeq r4, r4, r8, lsl #6 │ │ │ │ + @ instruction: 0x0077a99c │ │ │ │ + rsbeq r4, r4, ip, lsl #5 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ umulleq r4, pc, r8, r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 3b6bc4 │ │ │ │ @@ -375580,25 +375580,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 3b6bc8 │ │ │ │ ldr r1, [pc, #196] @ 3b6bcc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #176] @ 3b6bd0 │ │ │ │ ldr r1, [pc, #176] @ 3b6bd4 │ │ │ │ add r5, r5, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #144] @ 3b6bd8 │ │ │ │ ldr r2, [pc, #144] @ 3b6bdc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #140] @ 3b6be0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -375609,40 +375609,40 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #84] @ 3b6bec │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, r7, r0, asr r8 │ │ │ │ - rsbeq r0, r2, r4, lsr #24 │ │ │ │ - rsbeq lr, fp, r0, lsr r1 │ │ │ │ - rsbeq sp, r2, r4, lsl r4 │ │ │ │ - rsbeq r6, r2, ip, lsr r8 │ │ │ │ + ldrsheq sl, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r0, r2, r4, asr #25 │ │ │ │ + ldrdeq lr, [fp], #-16 @ │ │ │ │ + strheq sp, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + ldrdeq r6, [r2], #-140 @ 0xffffff74 @ │ │ │ │ andeq r1, r0, ip, lsr r4 │ │ │ │ andeq r0, r0, r0, asr sl │ │ │ │ andeq r1, r0, ip, asr #27 │ │ │ │ @ instruction: 0x11101af4 │ │ │ │ muleq r0, r8, ip │ │ │ │ - rsbeq r4, r4, ip, lsl r1 │ │ │ │ + strheq r4, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #2172] @ 0x87c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6c44 │ │ │ │ @@ -375650,22 +375650,22 @@ │ │ │ │ bne 3b6c24 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #28] @ 3b6c48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mvn r0, #21 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 24b728 │ │ │ │ - rsbeq r4, r4, r4, asr #1 │ │ │ │ + rsbeq r4, r4, r4, ror #2 │ │ │ │ ldr r0, [r0, #2168] @ 0x878 │ │ │ │ cmp r0, #7 │ │ │ │ bhi 3b6c70 │ │ │ │ rsb r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -375680,17 +375680,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3b6cac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #580 @ 0x244 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - ldrheq sl, [r7], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r3, r4, r8, lsr #31 │ │ │ │ - rsbeq r4, r4, ip, ror r0 │ │ │ │ + rsbseq sl, r7, r4, asr r7 │ │ │ │ + rsbeq r4, r4, r8, asr #32 │ │ │ │ + rsbeq r4, r4, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #160] @ 3b6d68 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -375698,50 +375698,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #144] @ 3b6d6c │ │ │ │ ldr r1, [pc, #144] @ 3b6d70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #124] @ 3b6d74 │ │ │ │ ldr r1, [pc, #124] @ 3b6d78 │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #92] @ 3b6d7c │ │ │ │ ldr r1, [pc, #92] @ 3b6d80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [pc, #68] @ 3b6d84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, r7, r8, ror r6 │ │ │ │ - rsbeq r0, r2, ip, asr #20 │ │ │ │ - rsbeq sp, fp, r8, asr pc │ │ │ │ - rsbeq sp, r2, ip, lsr r2 │ │ │ │ - rsbeq r6, r2, r4, ror #12 │ │ │ │ + rsbseq sl, r7, r8, lsl r7 │ │ │ │ + rsbeq r0, r2, ip, ror #21 │ │ │ │ + strdeq sp, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + ldrdeq sp, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r6, r2, r4, lsl #14 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ addeq r7, sp, r4, ror #13 │ │ │ │ ldrdeq r4, [r1], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -375752,51 +375752,51 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 3b6e48 │ │ │ │ ldr r1, [pc, #148] @ 3b6e4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #128] @ 3b6e50 │ │ │ │ ldr r1, [pc, #128] @ 3b6e54 │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #96] @ 3b6e58 │ │ │ │ ldr r3, [pc, #96] @ 3b6e5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #4 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [pc, #68] @ 3b6e60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, r7, r0, lsr #11 │ │ │ │ - rsbeq r0, r2, r4, ror r9 │ │ │ │ - rsbeq sp, fp, r0, lsl #29 │ │ │ │ - rsbeq sp, r2, r4, ror #2 │ │ │ │ - rsbeq r6, r2, ip, lsl #11 │ │ │ │ + rsbseq sl, r7, r0, asr #12 │ │ │ │ + rsbeq r0, r2, r4, lsl sl │ │ │ │ + rsbeq sp, fp, r0, lsr #30 │ │ │ │ + rsbeq sp, r2, r4, lsl #4 │ │ │ │ + rsbeq r6, r2, ip, lsr #12 │ │ │ │ addeq r7, sp, r0, lsl r6 │ │ │ │ andeq r1, r0, ip, lsr r8 │ │ │ │ strdeq r4, [r1], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -375816,15 +375816,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, r9, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ add r5, r4, r4, lsl #1 │ │ │ │ ldr r3, [r6, #2156] @ 0x86c │ │ │ │ lsl r5, r5, #2 │ │ │ │ ldr r3, [r3, r5] │ │ │ │ @@ -375837,15 +375837,15 @@ │ │ │ │ ldr r2, [sl, r2] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, sp, #12 │ │ │ │ ldr r3, [r2] │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 745c00 │ │ │ │ + bl 745ca8 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 3b6f94 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b6f88 │ │ │ │ ldr r3, [r6, #2156] @ 0x86c │ │ │ │ add r3, r3, r5 │ │ │ │ @@ -375866,46 +375866,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 745c34 │ │ │ │ + bl 745cdc │ │ │ │ b 3b6f30 │ │ │ │ ldr ip, [pc, #96] @ 3b6ffc │ │ │ │ ldr r1, [pc, #96] @ 3b7000 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #192 @ 0xc0 │ │ │ │ mov r2, #436 @ 0x1b4 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 3b6f44 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #60] @ 3b7004 │ │ │ │ ldr r0, [pc, #60] @ 3b7008 │ │ │ │ ldr r2, [pc, #60] @ 3b700c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #164 @ 0xa4 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ umulleq r3, pc, ip, ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq sl, r7, ip, lsr #9 │ │ │ │ - rsbeq r6, r2, r8, lsr #9 │ │ │ │ - rsbeq sp, r2, r4, lsl #1 │ │ │ │ + rsbseq sl, r7, ip, asr #10 │ │ │ │ + rsbeq r6, r2, r8, asr #10 │ │ │ │ + rsbeq sp, r2, r4, lsr #2 │ │ │ │ addeq r3, pc, r0, lsr ip @ │ │ │ │ andeq r1, r0, r0, asr #26 │ │ │ │ ldrdeq r3, [pc], r0 │ │ │ │ - rsbeq r3, r4, r0, asr #27 │ │ │ │ - @ instruction: 0x00643c98 │ │ │ │ - rsbeq r3, r4, ip, ror #24 │ │ │ │ - rsbeq r3, r4, ip, ror #26 │ │ │ │ + rsbeq r3, r4, r0, ror #28 │ │ │ │ + rsbeq r3, r4, r8, lsr sp │ │ │ │ + rsbeq r3, r4, ip, lsl #26 │ │ │ │ + rsbeq r3, r4, ip, lsl #28 │ │ │ │ andeq r0, r0, pc, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #200] @ 3b70f0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -375916,15 +375916,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r0, #2152] @ 0x868 │ │ │ │ cmp r6, r3 │ │ │ │ movcs r6, r3 │ │ │ │ cmp r6, r4 │ │ │ │ bls 3b70d0 │ │ │ │ mov r5, r0 │ │ │ │ b 3b7080 │ │ │ │ @@ -375938,15 +375938,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ bl 439e80 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b7074 │ │ │ │ add r0, r4, r4, lsl #1 │ │ │ │ add r0, r8, r0, lsl #2 │ │ │ │ - bl 98caf8 │ │ │ │ + bl 98cba0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b7074 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 439e08 │ │ │ │ cmp r6, r4 │ │ │ │ @@ -375955,17 +375955,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq sl, r7, ip, lsl #6 │ │ │ │ - strdeq r3, [r4], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r3, r4, r4, lsr sp │ │ │ │ + rsbseq sl, r7, ip, lsr #7 │ │ │ │ + @ instruction: 0x00643c94 │ │ │ │ + ldrdeq r3, [r4], #-212 @ 0xffffff2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #204] @ 3b71e0 │ │ │ │ ldr r6, [r0] │ │ │ │ ldr r2, [pc, #200] @ 3b71e4 │ │ │ │ @@ -375975,24 +375975,24 @@ │ │ │ │ add ip, ip, #220 @ 0xdc │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r2, [r0, #2156] @ 0x86c │ │ │ │ add r3, r3, r1, lsl #3 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ sub r5, r5, r2 │ │ │ │ add r0, r0, r5 │ │ │ │ - bl 98caf8 │ │ │ │ + bl 98cba0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b7184 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ moveq r3, #1 │ │ │ │ streq r3, [r4, #1788] @ 0x6fc │ │ │ │ bne 3b71a4 │ │ │ │ @@ -376015,17 +376015,17 @@ │ │ │ │ add r1, r1, r1, lsl #16 │ │ │ │ lsl r1, r1, #1 │ │ │ │ add r1, r1, r5, asr #2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 43a13c │ │ │ │ - rsbseq sl, r7, r4, lsr #4 │ │ │ │ - rsbeq r3, r4, ip, lsl #22 │ │ │ │ - rsbeq r3, r4, r0, asr ip │ │ │ │ + rsbseq sl, r7, r4, asr #5 │ │ │ │ + rsbeq r3, r4, ip, lsr #23 │ │ │ │ + strdeq r3, [r4], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #244] @ 3b72f8 │ │ │ │ ldr r7, [pc, #244] @ 3b72fc │ │ │ │ mov r5, r1 │ │ │ │ @@ -376034,15 +376034,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r8, #220 @ 0xdc │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r6, [pc, #204] @ 3b7304 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r4, [r0, #2156] @ 0x86c │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -376055,15 +376055,15 @@ │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b72e0 │ │ │ │ ldr r3, [pc, #144] @ 3b7308 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 745c4c │ │ │ │ + bl 745cf4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b72b4 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #8] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -376072,35 +376072,35 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #80] @ 3b730c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 998660 │ │ │ │ + b 998708 │ │ │ │ ldr r0, [pc, #64] @ 3b7310 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 998660 │ │ │ │ + b 998708 │ │ │ │ ldr r0, [pc, #44] @ 3b7314 │ │ │ │ ldr r2, [pc, #44] @ 3b7318 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #236 @ 0xec │ │ │ │ mov r1, r7 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq sl, r7, r8, lsr r1 │ │ │ │ - rsbeq r3, r4, r0, lsr #20 │ │ │ │ - rsbeq r3, r4, r4, ror #22 │ │ │ │ + ldrsbeq sl, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r3, r4, r0, asr #21 │ │ │ │ + rsbeq r3, r4, r4, lsl #24 │ │ │ │ addeq r3, pc, r8, ror #17 │ │ │ │ andeq r1, r0, r0, asr #26 │ │ │ │ - rsbeq r3, r4, ip, lsl #22 │ │ │ │ - rsbeq r3, r4, r0, asr #21 │ │ │ │ - ldrdeq r3, [r4], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r3, r4, ip, lsr #23 │ │ │ │ + rsbeq r3, r4, r0, ror #22 │ │ │ │ + rsbeq r3, r4, r0, ror fp │ │ │ │ andeq r0, r0, sp, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #248] @ 3b742c │ │ │ │ ldr r2, [pc, #248] @ 3b7430 │ │ │ │ @@ -376109,15 +376109,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r6, [pc, #212] @ 3b7438 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #1664] @ 0x680 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b740c │ │ │ │ mov r7, r0 │ │ │ │ bl 43b478 │ │ │ │ @@ -376133,15 +376133,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r1, [pc, #148] @ 3b743c │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b73c4 │ │ │ │ ldr r2, [r6, r1] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r0, [r2] │ │ │ │ - bl 745c0c │ │ │ │ + bl 745cb4 │ │ │ │ ldr r3, [r4, #2156] @ 0x86c │ │ │ │ str r8, [r3, r5] │ │ │ │ ldr r2, [r4, #1792] @ 0x700 │ │ │ │ ldr r3, [r4, #2144] @ 0x860 │ │ │ │ add r9, r9, #1 │ │ │ │ ldr r3, [r3, r2, lsl #3] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -376162,17 +376162,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq sl, r7, r8 │ │ │ │ - strdeq ip, [r2], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r6, r2, r8, lsl r0 │ │ │ │ + rsbseq sl, r7, r8, lsr #1 │ │ │ │ + @ instruction: 0x0062cc90 │ │ │ │ + strheq r6, [r2], #-8 @ │ │ │ │ @ instruction: 0x008f37bc │ │ │ │ andeq r1, r0, r0, asr #26 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -376187,15 +376187,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r3, fp, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r7, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r4, r5, r5, lsl #1 │ │ │ │ lsl r9, r4, #2 │ │ │ │ ldr r8, [pc, #244] @ 3b7598 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r2, [r0, #2156] @ 0x86c │ │ │ │ @@ -376215,25 +376215,25 @@ │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [r8] │ │ │ │ ldm r6, {r2, r3} │ │ │ │ - bl 745c10 │ │ │ │ + bl 745cb8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b753c │ │ │ │ ldr r0, [r8] │ │ │ │ - bl 745c34 │ │ │ │ + bl 745cdc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r8] │ │ │ │ add r1, r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ - bl 745c44 │ │ │ │ + bl 745cec │ │ │ │ cmp r0, #0 │ │ │ │ movge r3, #1 │ │ │ │ movge r0, r5 │ │ │ │ strbge r3, [r4, #8] │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -376241,30 +376241,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #60] @ 3b75a0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ mvn r0, #21 │ │ │ │ b 3b753c │ │ │ │ ldr r0, [pc, #40] @ 3b75a4 │ │ │ │ add r3, fp, #256 @ 0x100 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, sl │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - ldrsbeq r9, [r7], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r3, r4, r4, asr #15 │ │ │ │ - rsbeq r3, r4, r4, lsl #18 │ │ │ │ + rsbseq r9, r7, ip, ror pc │ │ │ │ + rsbeq r3, r4, r4, ror #16 │ │ │ │ + rsbeq r3, r4, r4, lsr #19 │ │ │ │ addeq r3, pc, ip, ror r6 @ │ │ │ │ andeq r1, r0, r0, asr #26 │ │ │ │ - rsbeq r3, r4, ip, lsr #16 │ │ │ │ - rsbeq r3, r4, ip, ror #16 │ │ │ │ + rsbeq r3, r4, ip, asr #17 │ │ │ │ + rsbeq r3, r4, ip, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #376] @ 3b7738 │ │ │ │ ldr r2, [pc, #376] @ 3b773c │ │ │ │ ldr r1, [pc, #376] @ 3b7740 │ │ │ │ @@ -376272,20 +376272,20 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r5, r0 │ │ │ │ add r0, r0, #2176 @ 0x880 │ │ │ │ bl 5733cc │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70ebe4 │ │ │ │ + bl 70ec8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b764c │ │ │ │ ldr r3, [r5, #1748] @ 0x6d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b76d4 │ │ │ │ ldr r1, [pc, #300] @ 3b7744 │ │ │ │ ldr r4, [r5, #1968] @ 0x7b0 │ │ │ │ @@ -376294,15 +376294,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #284] @ 3b7748 │ │ │ │ ldr r1, [pc, #284] @ 3b774c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 58e464 │ │ │ │ ldr r0, [r5, #1748] @ 0x6d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b7660 │ │ │ │ mov r1, #0 │ │ │ │ @@ -376333,45 +376333,45 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 43a080 │ │ │ │ ldr r0, [r5, #2156] @ 0x86c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 248b04 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70dac8 │ │ │ │ + bl 70db70 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 708184 │ │ │ │ + bl 70822c │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a328 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3b7718 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70d9ac │ │ │ │ + bl 70da54 │ │ │ │ bl 249578 │ │ │ │ b 3b7610 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 248ea0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 3b7750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ b 3b7708 │ │ │ │ - rsbseq r9, r7, ip, ror sp │ │ │ │ - rsbeq r3, r4, r8, ror #12 │ │ │ │ - rsbeq r3, r4, ip, lsr #15 │ │ │ │ - rsbseq r9, r7, r8, lsr #26 │ │ │ │ - strdeq r0, [r2], #-12 @ │ │ │ │ - rsbeq sp, fp, ip, lsl #12 │ │ │ │ - rsbeq r3, r4, ip, asr #13 │ │ │ │ + rsbseq r9, r7, ip, lsl lr │ │ │ │ + rsbeq r3, r4, r8, lsl #14 │ │ │ │ + rsbeq r3, r4, ip, asr #16 │ │ │ │ + rsbseq r9, r7, r8, asr #27 │ │ │ │ + @ instruction: 0x0062019c │ │ │ │ + rsbeq sp, fp, ip, lsr #13 │ │ │ │ + rsbeq r3, r4, ip, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r1, [pc, #1392] @ 3b7cdc │ │ │ │ mov r4, r2 │ │ │ │ mov r2, r3 │ │ │ │ @@ -376411,15 +376411,15 @@ │ │ │ │ bcs 3b79f4 │ │ │ │ add r2, r7, #1 │ │ │ │ str r2, [r3, r4, lsl #3] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ add r9, r7, r7, lsl #1 │ │ │ │ add r0, r0, r9, lsl #2 │ │ │ │ mov r1, fp │ │ │ │ - bl 98c838 │ │ │ │ + bl 98c8e0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, fp │ │ │ │ bl 248c00 │ │ │ │ ldr r3, [r5, #1792] @ 0x700 │ │ │ │ lsl r9, r9, #2 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -376476,15 +376476,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #1004] @ 3b7cfc │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r2, [pc, #992] @ 3b7d00 │ │ │ │ ldr r3, [pc, #956] @ 3b7ce0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -376507,15 +376507,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, r0, #8 │ │ │ │ mov r2, #12 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e214 │ │ │ │ + bl 70e2bc │ │ │ │ b 3b7840 │ │ │ │ ldr r2, [pc, #868] @ 3b7d04 │ │ │ │ ldr r3, [pc, #828] @ 3b7ce0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -376531,26 +376531,26 @@ │ │ │ │ add r3, r3, #364 @ 0x16c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #196] @ 0xc4 │ │ │ │ str ip, [sp, #192] @ 0xc0 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9979f8 │ │ │ │ + b 997aa0 │ │ │ │ ldr r1, [pc, #792] @ 3b7d14 │ │ │ │ ldr r3, [pc, #792] @ 3b7d18 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r1, [pc, #784] @ 3b7d1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #780] @ 3b7d20 │ │ │ │ add r3, r3, #320 @ 0x140 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r2, [pc, #764] @ 3b7d24 │ │ │ │ ldr r3, [pc, #692] @ 3b7ce0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -376571,15 +376571,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #688] @ 3b7d30 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #680] @ 3b7d34 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r0, fp │ │ │ │ bl 249578 │ │ │ │ b 3b7840 │ │ │ │ ldr r3, [pc, #656] @ 3b7d38 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb fp, [r3] │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ @@ -376597,15 +376597,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 3b7d44 │ │ │ │ ldr r3, [r5, #1744] @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ and fp, r3, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ cmp fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 3b7b74 │ │ │ │ bl 43a110 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -376614,30 +376614,30 @@ │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r5 │ │ │ │ bl 3b6e64 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3b7c80 │ │ │ │ mov r0, r8 │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ b 3b7834 │ │ │ │ ldr r3, [pc, #508] @ 3b7d48 │ │ │ │ ldr r2, [pc, #508] @ 3b7d4c │ │ │ │ ldr r1, [pc, #508] @ 3b7d50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 98c8cc │ │ │ │ + bl 98c974 │ │ │ │ ldr fp, [r5, #2156] @ 0x86c │ │ │ │ ldr r8, [fp, r9] │ │ │ │ cmp r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 3b7cb8 │ │ │ │ ldr r3, [pc, #444] @ 3b7d54 │ │ │ │ ldr r2, [pc, #444] @ 3b7d58 │ │ │ │ @@ -376645,23 +376645,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [pc, #412] @ 3b7d60 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [fp, r9] │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, r9 │ │ │ │ - bl 9ad2f8 │ │ │ │ + bl 9ad3a0 │ │ │ │ b 3b7834 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 24a7a8 <__fstat64_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b7c3c │ │ │ │ mov r2, #2 │ │ │ │ @@ -376674,15 +376674,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 707a88 │ │ │ │ + bl 707b30 │ │ │ │ cmp r0, #0 │ │ │ │ strne r6, [r5, #1968] @ 0x7b0 │ │ │ │ b 3b7840 │ │ │ │ bl 24914c <__errno_location@plt> │ │ │ │ ldr ip, [pc, #288] @ 3b7d68 │ │ │ │ ldr r3, [pc, #288] @ 3b7d6c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -376691,15 +376691,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #276] @ 3b7d74 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 997a9c │ │ │ │ + bl 997b44 │ │ │ │ mov r0, fp │ │ │ │ bl 249578 │ │ │ │ b 3b7840 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r7 │ │ │ │ bl 439e80 │ │ │ │ subs r2, r0, #0 │ │ │ │ @@ -376707,15 +376707,15 @@ │ │ │ │ ldr r3, [pc, #220] @ 3b7d78 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ add r3, r3, r9 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ - bl 745c44 │ │ │ │ + bl 745cec │ │ │ │ b 3b7834 │ │ │ │ ldr r3, [pc, #188] @ 3b7d7c │ │ │ │ ldr r1, [pc, #188] @ 3b7d80 │ │ │ │ ldr r0, [pc, #188] @ 3b7d84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -376723,52 +376723,52 @@ │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addeq r3, pc, r8, lsr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r3, pc, ip, ror r3 @ │ │ │ │ ldrdeq r3, [pc], r4 │ │ │ │ addeq r3, pc, r8, ror r2 @ │ │ │ │ - rsbeq r3, r4, r0, lsr r5 │ │ │ │ - rsbseq r9, r7, r8, asr #20 │ │ │ │ - rsbeq r3, r4, ip, lsr #6 │ │ │ │ + ldrdeq r3, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r9, r7, r8, ror #21 │ │ │ │ + rsbeq r3, r4, ip, asr #7 │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ strdeq r3, [pc], ip │ │ │ │ addeq r3, pc, ip, ror r1 @ │ │ │ │ - rsbseq r9, r7, r8, ror r9 │ │ │ │ - rsbeq r3, r4, r0, lsr #10 │ │ │ │ - rsbeq r3, r4, r8, ror #4 │ │ │ │ - strheq r3, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq r9, r7, r8, lsr r9 │ │ │ │ - rsbeq r3, r4, r0, lsr #4 │ │ │ │ + rsbseq r9, r7, r8, lsl sl │ │ │ │ + rsbeq r3, r4, r0, asr #11 │ │ │ │ + rsbeq r3, r4, r8, lsl #6 │ │ │ │ + rsbeq r3, r4, ip, asr r5 │ │ │ │ + ldrsbeq r9, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r3, r4, r0, asr #5 │ │ │ │ andeq r0, r0, r1, lsl r2 │ │ │ │ strdeq r3, [pc], r4 │ │ │ │ - ldrdeq r3, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq r9, r7, r4, asr #17 │ │ │ │ - rsbeq r3, r4, ip, lsr #3 │ │ │ │ + rsbeq r3, r4, r0, ror r4 │ │ │ │ + rsbseq r9, r7, r4, ror #18 │ │ │ │ + rsbeq r3, r4, ip, asr #4 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ andeq r3, r0, ip, asr #14 │ │ │ │ - rsbseq r9, r7, r0, ror r8 │ │ │ │ - rsbeq ip, r2, r4, asr r4 │ │ │ │ - rsbeq r5, r2, r8, ror r8 │ │ │ │ - ldrsheq r9, [r7], #-112 @ 0xffffff90 @ │ │ │ │ - ldrdeq ip, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r5, r2, r4, lsl #16 │ │ │ │ - rsbseq r9, r7, r4, lsr #15 │ │ │ │ - @ instruction: 0x0062c390 │ │ │ │ - strheq r5, [r2], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r9, r7, r0, lsl r9 │ │ │ │ + strdeq ip, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r5, r2, r8, lsl r9 │ │ │ │ + @ instruction: 0x00779890 │ │ │ │ + rsbeq ip, r2, ip, ror r4 │ │ │ │ + rsbeq r5, r2, r4, lsr #17 │ │ │ │ + rsbseq r9, r7, r4, asr #16 │ │ │ │ + rsbeq ip, r2, r0, lsr r4 │ │ │ │ + rsbeq r5, r2, r8, asr r8 │ │ │ │ @ instruction: 0xfffff530 │ │ │ │ - @ instruction: 0x0064329c │ │ │ │ - rsbeq r3, r4, r8, lsr #4 │ │ │ │ - rsbseq r9, r7, ip, ror #13 │ │ │ │ - ldrdeq r2, [r4], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r3, r4, ip, lsr r3 │ │ │ │ + rsbeq r3, r4, r8, asr #5 │ │ │ │ + rsbseq r9, r7, ip, lsl #15 │ │ │ │ + rsbeq r3, r4, r8, ror r0 │ │ │ │ andeq r0, r0, r9, ror #3 │ │ │ │ andeq r1, r0, r0, asr #26 │ │ │ │ - rsbseq r9, r7, ip, ror r6 │ │ │ │ - rsbeq r2, r4, r0, ror pc │ │ │ │ - rsbeq r3, r4, r0, ror r0 │ │ │ │ + rsbseq r9, r7, ip, lsl r7 │ │ │ │ + rsbeq r3, r4, r0, lsl r0 │ │ │ │ + rsbeq r3, r4, r0, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #268] @ 3b7eb0 │ │ │ │ ldr r3, [pc, #268] @ 3b7eb4 │ │ │ │ @@ -376811,44 +376811,44 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ ldrd r8, [r7] │ │ │ │ add r0, r0, #8 │ │ │ │ str r6, [r5, #2168] @ 0x878 │ │ │ │ - bl 8ac418 │ │ │ │ + bl 8ac4c0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 3b7754 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b7dfc │ │ │ │ - bl 997620 │ │ │ │ + bl 9976c8 │ │ │ │ b 3b7dfc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #40] @ 3b7ebc │ │ │ │ ldr r1, [pc, #40] @ 3b7ec0 │ │ │ │ ldr r0, [pc, #40] @ 3b7ec4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 3b7ec8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addeq r2, pc, r8, ror sp @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r2, pc, r8, lsl sp @ │ │ │ │ - rsbseq r9, r7, r8, lsr #9 │ │ │ │ - @ instruction: 0x00642d98 │ │ │ │ - rsbeq r3, r4, r8, asr r0 │ │ │ │ + rsbseq r9, r7, r8, asr #10 │ │ │ │ + rsbeq r2, r4, r8, lsr lr │ │ │ │ + strdeq r3, [r4], #-8 @ │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ bne 3b7ef0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -376866,15 +376866,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r5, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 3b7f60 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -376887,17 +376887,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, r7, r4, lsr r4 │ │ │ │ - rsbeq ip, r2, ip, lsl r0 │ │ │ │ - rsbeq r5, r2, r4, asr #8 │ │ │ │ + ldrsbeq r9, [r7], #-68 @ 0xffffffbc @ │ │ │ │ + strheq ip, [r2], #-12 @ │ │ │ │ + rsbeq r5, r2, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #1500] @ 3b8580 │ │ │ │ ldr ip, [pc, #1500] @ 3b8584 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -376924,15 +376924,15 @@ │ │ │ │ add r3, r8, #220 @ 0xdc │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ beq 3b8038 │ │ │ │ tst r3, #2 │ │ │ │ @@ -376950,15 +376950,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r2 │ │ │ │ bl 43e2f0 │ │ │ │ ldr r6, [r4, #1748] @ 0x6d4 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -376982,15 +376982,15 @@ │ │ │ │ add r6, r4, #2176 @ 0x880 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #1200] @ 3b85b0 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 573344 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b8214 │ │ │ │ ldr r5, [pc, #1176] @ 3b85b4 │ │ │ │ ldr r6, [r4, #1968] @ 0x7b0 │ │ │ │ @@ -376999,34 +376999,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #1160] @ 3b85b8 │ │ │ │ ldr r1, [pc, #1160] @ 3b85bc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r5, r5, #152 @ 0x98 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 58e3f8 │ │ │ │ ldr r2, [pc, #1124] @ 3b85c0 │ │ │ │ ldr r1, [pc, #1124] @ 3b85c4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r4, #1968] @ 0x7b0 │ │ │ │ mov r2, #12 │ │ │ │ bl 43e2f0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ ldr r2, [pc, #1072] @ 3b85c8 │ │ │ │ ldr r3, [pc, #1000] @ 3b8584 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -377051,23 +377051,23 @@ │ │ │ │ ldr ip, [pc, #976] @ 3b85cc │ │ │ │ ldr r2, [pc, #976] @ 3b85d0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #404 @ 0x194 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ b 3b8190 │ │ │ │ add r7, r4, #1744 @ 0x6d0 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8ac790 │ │ │ │ + bl 8ac838 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b855c │ │ │ │ mov r1, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b68e8 │ │ │ │ add r8, sp, #28 │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -377091,15 +377091,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #648 @ 0x288 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3b83e8 │ │ │ │ ldr r3, [r4, #2172] @ 0x87c │ │ │ │ cmp r3, #1 │ │ │ │ bne 3b82d8 │ │ │ │ ldr r3, [r4, #1792] @ 0x700 │ │ │ │ @@ -377111,15 +377111,15 @@ │ │ │ │ mov r6, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r3, r4} │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 8acd40 │ │ │ │ + bl 8acde8 │ │ │ │ ldr r0, [r4, #2152] @ 0x868 │ │ │ │ mov r1, #12 │ │ │ │ bl 2489a8 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ str r0, [r4, #2156] @ 0x86c │ │ │ │ beq 3b80bc │ │ │ │ @@ -377131,29 +377131,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [r4, #2152] @ 0x868 │ │ │ │ mov r2, r6 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ mov r3, r5 │ │ │ │ bl 43ad78 │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 3b8514 │ │ │ │ mov r3, #10 │ │ │ │ str r7, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r4, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ beq 3b80bc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 43b0c4 │ │ │ │ @@ -377167,18 +377167,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3b69a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b83f4 │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ b 3b82b4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ b 3b8214 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 3b84b4 │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ strcc r0, [r4, #1792] @ 0x700 │ │ │ │ @@ -377203,59 +377203,59 @@ │ │ │ │ bl 3b69a0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3b8414 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ b 3b82b4 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #368] @ 3b85f4 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #356] @ 3b85f8 │ │ │ │ ldr r1, [pc, #356] @ 3b85fc │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r2, [pc, #348] @ 3b8600 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 3b82b4 │ │ │ │ ldr r3, [pc, #328] @ 3b8604 │ │ │ │ ldr r2, [pc, #328] @ 3b8608 │ │ │ │ ldr r1, [pc, #328] @ 3b860c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ ldr r2, [pc, #312] @ 3b8610 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 3b82b4 │ │ │ │ ldr r3, [pc, #296] @ 3b8614 │ │ │ │ ldr ip, [pc, #296] @ 3b8618 │ │ │ │ ldr r1, [pc, #296] @ 3b861c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ mov r2, #884 @ 0x374 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 3b8214 │ │ │ │ ldr r1, [pc, #260] @ 3b8620 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9973b8 │ │ │ │ + bl 997460 │ │ │ │ b 3b8214 │ │ │ │ ldr r3, [r4, #1968] @ 0x7b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b82b4 │ │ │ │ ldr r3, [pc, #232] @ 3b8624 │ │ │ │ ldr r1, [pc, #232] @ 3b8628 │ │ │ │ ldr r0, [pc, #232] @ 3b862c │ │ │ │ @@ -377275,58 +377275,58 @@ │ │ │ │ add r3, r3, #428 @ 0x1ac │ │ │ │ mov r2, #864 @ 0x360 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addeq r2, pc, r8, ror fp @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r2, pc, r4, asr fp @ │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbseq r9, r7, r4, asr r3 │ │ │ │ - rsbeq r2, r4, r4, asr #24 │ │ │ │ - rsbeq r2, r4, ip, ror sp │ │ │ │ + ldrsheq r9, [r7], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r2, r4, r4, ror #25 │ │ │ │ + rsbeq r2, r4, ip, lsl lr │ │ │ │ @ instruction: 0x008137b4 │ │ │ │ - rsbeq r2, r4, r8, lsl #30 │ │ │ │ - rsbseq r9, r7, ip, asr r2 │ │ │ │ - rsbeq r2, r4, r8, ror #30 │ │ │ │ - rsbeq r2, r4, ip, asr #22 │ │ │ │ + rsbeq r2, r4, r8, lsr #31 │ │ │ │ + ldrsheq r9, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r3, r4, r8 │ │ │ │ + rsbeq r2, r4, ip, ror #23 │ │ │ │ andeq r0, r0, r7, lsl #7 │ │ │ │ - rsbseq r9, r7, r4, lsr #4 │ │ │ │ - strdeq pc, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq ip, fp, r4, lsl #22 │ │ │ │ - ldrdeq fp, [r2], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r5, r2, r4, lsl #4 │ │ │ │ + rsbseq r9, r7, r4, asr #5 │ │ │ │ + @ instruction: 0x0061f698 │ │ │ │ + rsbeq ip, fp, r4, lsr #23 │ │ │ │ + rsbeq fp, r2, ip, ror lr │ │ │ │ + rsbeq r5, r2, r4, lsr #5 │ │ │ │ addeq r2, pc, r4, lsl #19 │ │ │ │ - rsbeq r2, r4, r0, asr #26 │ │ │ │ + rsbeq r2, r4, r0, ror #27 │ │ │ │ andeq r0, r0, fp, asr #6 │ │ │ │ - rsbseq r9, r7, r8, lsr #1 │ │ │ │ - rsbeq r2, r4, r4, lsl #26 │ │ │ │ - @ instruction: 0x00642990 │ │ │ │ + rsbseq r9, r7, r8, asr #2 │ │ │ │ + rsbeq r2, r4, r4, lsr #27 │ │ │ │ + rsbeq r2, r4, r0, lsr sl │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xffffe94c │ │ │ │ - rsbseq r9, r7, r4, lsl r0 │ │ │ │ - rsbeq fp, r2, r8, lsl #24 │ │ │ │ - rsbeq r5, r2, r0, lsr r0 │ │ │ │ - rsbeq r2, r4, ip, ror #21 │ │ │ │ - rsbseq r8, r7, ip, lsr #29 │ │ │ │ - @ instruction: 0x00642798 │ │ │ │ + ldrheq r9, [r7], #-4 @ │ │ │ │ + rsbeq fp, r2, r8, lsr #25 │ │ │ │ + ldrdeq r5, [r2], #-0 @ │ │ │ │ + rsbeq r2, r4, ip, lsl #23 │ │ │ │ + rsbseq r8, r7, ip, asr #30 │ │ │ │ + rsbeq r2, r4, r8, lsr r8 │ │ │ │ andeq r0, r0, r3, lsl #5 │ │ │ │ - rsbseq r8, r7, ip, ror lr │ │ │ │ - strdeq r2, [r4], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r2, r4, r4, ror #14 │ │ │ │ + rsbseq r8, r7, ip, lsl pc │ │ │ │ + @ instruction: 0x00642b9c │ │ │ │ + rsbeq r2, r4, r4, lsl #16 │ │ │ │ muleq r0, pc, r2 @ │ │ │ │ - rsbseq r8, r7, ip, asr #28 │ │ │ │ - strdeq r2, [r4], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r2, r4, r0, asr #14 │ │ │ │ - rsbeq r2, r4, r4, lsl #22 │ │ │ │ - rsbseq r8, r7, r0, lsl #28 │ │ │ │ - strdeq r2, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ - @ instruction: 0x00642a90 │ │ │ │ + rsbseq r8, r7, ip, ror #29 │ │ │ │ + @ instruction: 0x00642b9c │ │ │ │ + rsbeq r2, r4, r0, ror #15 │ │ │ │ + rsbeq r2, r4, r4, lsr #23 │ │ │ │ + rsbseq r8, r7, r0, lsr #29 │ │ │ │ + @ instruction: 0x00642790 │ │ │ │ + rsbeq r2, r4, r0, lsr fp │ │ │ │ @ instruction: 0x000002ba │ │ │ │ - ldrsbeq r8, [r7], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r2, r4, ip, asr #13 │ │ │ │ - strdeq r2, [r4], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r8, r7, r8, ror lr │ │ │ │ + rsbeq r2, r4, ip, ror #14 │ │ │ │ + @ instruction: 0x00642a9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #152] @ 3b86f0 │ │ │ │ ldr r6, [pc, #152] @ 3b86f4 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -377336,45 +377336,45 @@ │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 8ac7f4 │ │ │ │ + bl 8ac89c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b86b0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3b7f8c │ │ │ │ ldr ip, [pc, #68] @ 3b86fc │ │ │ │ ldr r2, [pc, #68] @ 3b8700 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #492 @ 0x1ec │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r8, r7, r8, ror #25 │ │ │ │ - rsbeq r2, r4, ip, asr #11 │ │ │ │ - rsbeq r2, r4, r0, lsl r7 │ │ │ │ - ldrdeq r2, [r4], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r8, r7, r8, lsl #27 │ │ │ │ + rsbeq r2, r4, ip, ror #12 │ │ │ │ + strheq r2, [r4], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r2, r4, r8, ror sl │ │ │ │ andeq r0, r0, fp, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #232] @ 3b8804 │ │ │ │ ldr r6, [pc, #232] @ 3b8808 │ │ │ │ @@ -377385,67 +377385,67 @@ │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b87c4 │ │ │ │ bl 557c48 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3b877c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3b7f8c │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 7582bc │ │ │ │ + bl 758364 │ │ │ │ ldr ip, [pc, #132] @ 3b8810 │ │ │ │ ldr r2, [pc, #132] @ 3b8814 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #520 @ 0x208 │ │ │ │ mov r1, r6 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr ip, [pc, #76] @ 3b8818 │ │ │ │ ldr r2, [pc, #76] @ 3b881c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #520 @ 0x208 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r8, r7, r4, lsr #24 │ │ │ │ - rsbeq r2, r4, r8, lsl #10 │ │ │ │ - rsbeq r2, r4, r8, asr #12 │ │ │ │ - rsbeq fp, r2, r8, asr #12 │ │ │ │ + rsbseq r8, r7, r4, asr #25 │ │ │ │ + rsbeq r2, r4, r8, lsr #11 │ │ │ │ + rsbeq r2, r4, r8, ror #13 │ │ │ │ + rsbeq fp, r2, r8, ror #13 │ │ │ │ andeq r0, r0, pc, lsl #8 │ │ │ │ - rsbeq r2, r4, r4, ror #17 │ │ │ │ + rsbeq r2, r4, r4, lsl #19 │ │ │ │ andeq r0, r0, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ 3b8914 │ │ │ │ ldr r2, [pc, #220] @ 3b8918 │ │ │ │ @@ -377453,15 +377453,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r5, r0 │ │ │ │ bl 3b731c │ │ │ │ add r3, r5, #1792 @ 0x700 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r3, [r5, #1744] @ 0x6d0 │ │ │ │ @@ -377479,15 +377479,15 @@ │ │ │ │ ldr r1, [pc, #120] @ 3b8924 │ │ │ │ add r4, r4, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [r5, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 3b8880 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -377500,19 +377500,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r7, r4, lsl #22 │ │ │ │ - rsbeq r2, r4, r8, ror #7 │ │ │ │ - rsbeq r2, r4, r8, lsr r5 │ │ │ │ - rsbeq fp, r2, r8, lsl #13 │ │ │ │ - strheq r4, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r8, r7, r4, lsr #23 │ │ │ │ + rsbeq r2, r4, r8, lsl #9 │ │ │ │ + ldrdeq r2, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq fp, r2, r8, lsr #14 │ │ │ │ + rsbeq r4, r2, r0, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #588] @ 3b8b90 │ │ │ │ mov sl, r3 │ │ │ │ @@ -377530,15 +377530,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, fp, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r9, [pc, #524] @ 3b8ba4 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 43a110 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ @@ -377586,15 +377586,15 @@ │ │ │ │ ldr r1, [pc, #348] @ 3b8bb4 │ │ │ │ add fp, fp, #152 @ 0x98 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [r5, #1792] @ 0x700 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r3, r2, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ ble 3b8b54 │ │ │ │ @@ -377611,29 +377611,29 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ bl 3b6e64 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b8a98 │ │ │ │ - bl 997620 │ │ │ │ + bl 9976c8 │ │ │ │ subs r4, r4, #1 │ │ │ │ bmi 3b8a08 │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ add r6, r4, r4, lsl #1 │ │ │ │ ldr r2, [r3, r6, lsl #2] │ │ │ │ add r3, r3, r6, lsl #2 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b8b14 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [pc, #180] @ 3b8bb8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 745c0c │ │ │ │ + bl 745cb4 │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ str r7, [r3, r6, lsl #2] │ │ │ │ subs r4, r4, #1 │ │ │ │ bcs 3b8ae0 │ │ │ │ b 3b8a08 │ │ │ │ ldr r2, [pc, #148] @ 3b8bbc │ │ │ │ ldr r3, [pc, #104] @ 3b8b94 │ │ │ │ @@ -377656,37 +377656,37 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 43b298 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b8a08 │ │ │ │ ldr r0, [pc, #72] @ 3b8bcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998660 │ │ │ │ + bl 998708 │ │ │ │ b 3b8ad4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r2, [pc], r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r8, r7, r4, ror #19 │ │ │ │ - rsbeq r2, r4, r4, lsl #8 │ │ │ │ - rsbeq r2, r4, r0, asr #5 │ │ │ │ + rsbseq r8, r7, r4, lsl #21 │ │ │ │ + rsbeq r2, r4, r4, lsr #9 │ │ │ │ + rsbeq r2, r4, r0, ror #6 │ │ │ │ addeq r2, pc, r8, lsl #3 │ │ │ │ andeq r3, r0, ip, asr #14 │ │ │ │ addeq r2, pc, ip, lsl #2 │ │ │ │ - rsbeq fp, r2, r0, ror #9 │ │ │ │ - rsbeq r4, r2, r4, lsl #18 │ │ │ │ + rsbeq fp, r2, r0, lsl #11 │ │ │ │ + rsbeq r4, r2, r4, lsr #19 │ │ │ │ andeq r1, r0, r0, asr #26 │ │ │ │ strdeq r1, [pc], r4 │ │ │ │ @ instruction: 0xffffe4a8 │ │ │ │ @ instruction: 0xffffe67c │ │ │ │ @ instruction: 0xffffe8cc │ │ │ │ - rsbeq r2, r4, ip, asr #10 │ │ │ │ + rsbeq r2, r4, ip, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 3b8be0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f80 │ │ │ │ + b 754028 │ │ │ │ addeq r2, r1, r8, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1308] @ 3b911c │ │ │ │ @@ -377731,15 +377731,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #0 │ │ │ │ add sl, r6, #1808 @ 0x710 │ │ │ │ add r0, sl, #4 │ │ │ │ str r3, [r6, #760] @ 0x2f8 │ │ │ │ ldr r7, [r6, #752] @ 0x2f0 │ │ │ │ - bl 8ac418 │ │ │ │ + bl 8ac4c0 │ │ │ │ lsl r7, r7, #16 │ │ │ │ ldrh r5, [sl] │ │ │ │ lsr r7, r7, #16 │ │ │ │ cmp r7, r5 │ │ │ │ mov r8, r0 │ │ │ │ beq 3b8e18 │ │ │ │ ldr r5, [r6, #764] @ 0x2fc │ │ │ │ @@ -377771,15 +377771,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 248c00 │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r4, r0, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 98c838 │ │ │ │ + bl 98c8e0 │ │ │ │ add r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq 3b8f00 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b8c58 │ │ │ │ @@ -377801,15 +377801,15 @@ │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ str r4, [r5, #4] │ │ │ │ cmp r3, r4 │ │ │ │ addgt r6, r5, #8 │ │ │ │ str r4, [r5] │ │ │ │ ble 3b8de4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 98c8cc │ │ │ │ + bl 98c974 │ │ │ │ bl 249578 │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ add r6, r6, #16 │ │ │ │ blt 3b8dc4 │ │ │ │ ldr r2, [pc, #836] @ 3b9130 │ │ │ │ @@ -377884,15 +377884,15 @@ │ │ │ │ add r5, r6, #772 @ 0x304 │ │ │ │ b 3b8d8c │ │ │ │ ldr r1, [pc, #572] @ 3b9144 │ │ │ │ add r3, r6, #780 @ 0x30c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9ad2f8 │ │ │ │ + bl 9ad3a0 │ │ │ │ b 3b8d60 │ │ │ │ ldr r2, [pc, #548] @ 3b9148 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b8d28 │ │ │ │ ldr r2, [pc, #532] @ 3b914c │ │ │ │ @@ -377910,23 +377910,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 3b9154 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b8d28 │ │ │ │ ldr r2, [pc, #424] @ 3b9158 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b8e38 │ │ │ │ @@ -377945,23 +377945,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 3b915c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b8e38 │ │ │ │ ldr r3, [pc, #296] @ 3b9160 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 3b8eb0 │ │ │ │ ldr r3, [pc, #256] @ 3b914c │ │ │ │ @@ -377976,42 +377976,42 @@ │ │ │ │ beq 3b90e4 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 3b9164 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b8eb0 │ │ │ │ ldr r0, [pc, #184] @ 3b9168 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b8d28 │ │ │ │ ldr r0, [pc, #156] @ 3b916c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b8e38 │ │ │ │ ldr r0, [pc, #132] @ 3b9170 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b8eb0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #112] @ 3b9174 │ │ │ │ ldr r1, [pc, #112] @ 3b9178 │ │ │ │ ldr r0, [pc, #112] @ 3b917c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -378021,32 +378021,32 @@ │ │ │ │ addeq r1, pc, ip, lsl pc @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r1, pc, r8, lsl #30 │ │ │ │ @ instruction: 0x008f1ebc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r1, pc, r0, lsr sp @ │ │ │ │ ldrdeq r1, [pc], ip │ │ │ │ - ldrsheq r8, [r7], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r2, r4, ip, lsr r2 │ │ │ │ - ldrdeq r7, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + @ instruction: 0x00778798 │ │ │ │ + ldrdeq r2, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r7, sp, r0, ror r6 │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ muleq r0, r8, r7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r2, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x00642394 │ │ │ │ andeq r5, r0, r4, ror #8 │ │ │ │ - rsbeq r2, r4, r0, ror r1 │ │ │ │ + rsbeq r2, r4, r0, lsl r2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0064209c │ │ │ │ - rsbeq r2, r4, r0, asr #4 │ │ │ │ - rsbeq r2, r4, r8, asr #2 │ │ │ │ - rsbeq r2, r4, r0, lsl #1 │ │ │ │ - ldrsbeq r8, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r2, r4, r4, lsl r0 │ │ │ │ - rsbeq r1, r4, ip, ror #27 │ │ │ │ + rsbeq r2, r4, ip, lsr r1 │ │ │ │ + rsbeq r2, r4, r0, ror #5 │ │ │ │ + rsbeq r2, r4, r8, ror #3 │ │ │ │ + rsbeq r2, r4, r0, lsr #2 │ │ │ │ + rsbseq r8, r7, r0, ror r5 │ │ │ │ + strheq r2, [r4], #-4 @ │ │ │ │ + rsbeq r1, r4, ip, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r6, r0, #1808 @ 0x710 │ │ │ │ ldr r0, [pc, #204] @ 3b9268 │ │ │ │ mov r8, r1 │ │ │ │ @@ -378063,30 +378063,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8ac04c │ │ │ │ + bl 8ac0f4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b9200 │ │ │ │ add r4, r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 3b9210 │ │ │ │ rsb r5, r4, #8 │ │ │ │ b 3b91d4 │ │ │ │ cmn r0, #4 │ │ │ │ beq 3b91d4 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac34 │ │ │ │ cmp r8, #0 │ │ │ │ beq 3b9224 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8ac418 │ │ │ │ + bl 8ac4c0 │ │ │ │ str r0, [r8] │ │ │ │ ldr r2, [pc, #68] @ 3b9270 │ │ │ │ ldr r3, [pc, #60] @ 3b926c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -378114,41 +378114,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr ip, [pc, #96] @ 3b9318 │ │ │ │ ldr r1, [pc, #96] @ 3b931c │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ strb r2, [r0, #67] @ 0x43 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r8, r7, r8, asr #6 │ │ │ │ - rsbeq lr, r1, r8, lsl #9 │ │ │ │ - @ instruction: 0x006bb998 │ │ │ │ + rsbseq r8, r7, r8, ror #7 │ │ │ │ + rsbeq lr, r1, r8, lsr #10 │ │ │ │ + rsbeq fp, fp, r8, lsr sl │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ addeq r5, sp, r0, ror #8 │ │ │ │ ldr r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ bhi 3b9344 │ │ │ │ rsb r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -378165,17 +378165,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3b9380 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r8, r7, r8, ror r2 │ │ │ │ - strheq r1, [r4], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r1, r4, r8, lsr #19 │ │ │ │ + rsbseq r8, r7, r8, lsl r3 │ │ │ │ + rsbeq r1, r4, ip, asr lr │ │ │ │ + rsbeq r1, r4, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r2, [pc, #408] @ 3b9538 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -378187,15 +378187,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 3b9514 │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 98caf8 │ │ │ │ + bl 98cba0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3b9420 │ │ │ │ ldr r2, [pc, #352] @ 3b9544 │ │ │ │ ldr r3, [pc, #340] @ 3b953c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -378216,29 +378216,29 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b9480 │ │ │ │ sub r4, r4, r6, lsl #4 │ │ │ │ ldr r4, [r4, #1064] @ 0x428 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldr r2, [pc, #252] @ 3b954c │ │ │ │ ldr r3, [pc, #232] @ 3b953c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b9510 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ ldr r3, [pc, #200] @ 3b9550 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b9434 │ │ │ │ ldr r3, [pc, #184] @ 3b9554 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -378253,27 +378253,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3b955c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b9434 │ │ │ │ ldr r0, [pc, #92] @ 3b9560 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b9434 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 3b9564 │ │ │ │ ldr r1, [pc, #72] @ 3b9568 │ │ │ │ ldr r0, [pc, #72] @ 3b956c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -378286,19 +378286,19 @@ │ │ │ │ addeq r1, pc, r8, ror #14 │ │ │ │ addeq r1, pc, r8, lsr r7 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r1, pc, ip, asr #13 │ │ │ │ muleq r0, r8, r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r4, r0, ror lr │ │ │ │ - rsbeq r1, r4, r8, lsr #29 │ │ │ │ - ldrheq r8, [r7], #-8 @ │ │ │ │ - strdeq r1, [r4], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r1, r4, r8, lsr #28 │ │ │ │ + rsbeq r1, r4, r0, lsl pc │ │ │ │ + rsbeq r1, r4, r8, asr #30 │ │ │ │ + rsbseq r8, r7, r8, asr r1 │ │ │ │ + @ instruction: 0x00641c9c │ │ │ │ + rsbeq r1, r4, r8, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r7, [pc, #1060] @ 3b99ac │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1056] @ 3b99b0 │ │ │ │ @@ -378314,39 +378314,39 @@ │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #1020] @ 3b99bc │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #1000] @ 3b99c0 │ │ │ │ ldr r1, [pc, #1000] @ 3b99c4 │ │ │ │ add ip, r7, #144 @ 0x90 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, sp, #64 @ 0x40 │ │ │ │ ldr r8, [pc, #976] @ 3b99c8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r5, #0 │ │ │ │ add r9, r4, #1808 @ 0x710 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, r5 │ │ │ │ add fp, r9, #4 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ bl 24a67c │ │ │ │ mov r0, fp │ │ │ │ - bl 8ac7f4 │ │ │ │ + bl 8ac89c │ │ │ │ cmp r0, r5 │ │ │ │ beq 3b977c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b9180 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -378392,27 +378392,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #740] @ 3b99dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 3b9738 │ │ │ │ ldr r3, [pc, #716] @ 3b99e0 │ │ │ │ ldr ip, [pc, #716] @ 3b99e4 │ │ │ │ ldr r1, [pc, #716] @ 3b99e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #708] @ 3b99ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ ldr r2, [pc, #688] @ 3b99f0 │ │ │ │ ldr r3, [pc, #624] @ 3b99b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -378430,53 +378430,53 @@ │ │ │ │ ldr r1, [pc, #624] @ 3b99f8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #620] @ 3b99fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 3b9738 │ │ │ │ ldr r3, [pc, #596] @ 3b9a00 │ │ │ │ ldr ip, [pc, #596] @ 3b9a04 │ │ │ │ ldr r1, [pc, #596] @ 3b9a08 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #588] @ 3b9a0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9979f8 │ │ │ │ + bl 997aa0 │ │ │ │ b 3b9738 │ │ │ │ ldr r2, [pc, #564] @ 3b9a10 │ │ │ │ ldr r1, [pc, #564] @ 3b9a14 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r7, [sp] │ │ │ │ - bl 8acd40 │ │ │ │ + bl 8acde8 │ │ │ │ mov r3, #2 │ │ │ │ ldr r2, [pc, #524] @ 3b9a18 │ │ │ │ add r6, r4, #2032 @ 0x7f0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r3, [r4, #2204] @ 0x89c │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 707a88 │ │ │ │ + bl 707b30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ bl 338ea4 │ │ │ │ b 3b9738 │ │ │ │ ldr r2, [pc, #460] @ 3b9a1c │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -378496,27 +378496,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3b9a28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b967c │ │ │ │ ldr r3, [pc, #328] @ 3b9a2c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b96c8 │ │ │ │ ldr r3, [pc, #296] @ 3b9a20 │ │ │ │ @@ -378532,80 +378532,80 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3b9a30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 3b96c8 │ │ │ │ ldr r0, [pc, #196] @ 3b9a34 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b967c │ │ │ │ ldr r0, [pc, #172] @ 3b9a38 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 3b96c8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r8, r7, ip, asr #32 │ │ │ │ + rsbseq r8, r7, ip, ror #1 │ │ │ │ addeq r1, pc, r4, lsl #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r1, r4, ip, asr #28 │ │ │ │ - rsbeq r1, r4, ip, lsr #28 │ │ │ │ - rsbeq lr, r2, r8, lsr #25 │ │ │ │ - strheq lr, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r1, r4, ip, ror #29 │ │ │ │ + rsbeq r1, r4, ip, asr #29 │ │ │ │ + rsbeq lr, r2, r8, asr #26 │ │ │ │ + rsbeq lr, r2, ip, asr sp │ │ │ │ addeq r1, pc, r8, lsr #10 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r7, r7, ip, ror #29 │ │ │ │ - rsbeq r1, r4, r8, lsr #30 │ │ │ │ - rsbeq r1, r4, ip, lsr #20 │ │ │ │ + rsbseq r7, r7, ip, lsl #31 │ │ │ │ + rsbeq r1, r4, r8, asr #31 │ │ │ │ + rsbeq r1, r4, ip, asr #21 │ │ │ │ muleq r0, r2, r1 │ │ │ │ - rsbseq r7, r7, r0, asr #29 │ │ │ │ - strdeq r1, [r4], #-208 @ 0xffffff30 @ │ │ │ │ - strdeq r1, [r4], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r7, r7, r0, ror #30 │ │ │ │ + @ instruction: 0x00641e90 │ │ │ │ + @ instruction: 0x00641a9c │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ ldrdeq r1, [pc], ip │ │ │ │ - @ instruction: 0x00641c9c │ │ │ │ - @ instruction: 0x00641994 │ │ │ │ + rsbeq r1, r4, ip, lsr sp │ │ │ │ + rsbeq r1, r4, r4, lsr sl │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - rsbseq r7, r7, r4, lsr #28 │ │ │ │ - @ instruction: 0x00641d94 │ │ │ │ - rsbeq r1, r4, r4, ror #18 │ │ │ │ + rsbseq r7, r7, r4, asr #29 │ │ │ │ + rsbeq r1, r4, r4, lsr lr │ │ │ │ + rsbeq r1, r4, r4, lsl #20 │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - rsbeq r1, r4, r8, lsr #28 │ │ │ │ + rsbeq r1, r4, r8, asr #29 │ │ │ │ andeq r3, r0, r0, lsl #1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00641b98 │ │ │ │ + rsbeq r1, r4, r8, lsr ip │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - rsbeq r1, r4, r8, lsr #24 │ │ │ │ - rsbeq r1, r4, r8, asr #22 │ │ │ │ - rsbeq r1, r4, ip, lsr ip │ │ │ │ + rsbeq r1, r4, r8, asr #25 │ │ │ │ + rsbeq r1, r4, r8, ror #23 │ │ │ │ + ldrdeq r1, [r4], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1096] @ 3b9e9c │ │ │ │ ldr r1, [pc, #1096] @ 3b9ea0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -378675,22 +378675,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 3b9ec0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ add r3, r4, #1808 @ 0x710 │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ addeq r0, r4, #772 @ 0x304 │ │ │ │ beq 3b9bd0 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -378712,15 +378712,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b9e5c │ │ │ │ add r0, r0, r7, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 98c8dc │ │ │ │ + b 98c984 │ │ │ │ ldr r1, [pc, #696] @ 3b9ec8 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3b9ca0 │ │ │ │ ldr r1, [pc, #660] @ 3b9eb8 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ @@ -378735,23 +378735,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #588] @ 3b9ecc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ cmp sl, #13 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ bcc 3b9de4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b9ab0 │ │ │ │ b 3b9cac │ │ │ │ @@ -378776,23 +378776,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 3b9ed4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b9ab0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b9ab0 │ │ │ │ ldr r3, [pc, #408] @ 3b9ed8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -378811,48 +378811,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3b9edc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b9ab0 │ │ │ │ ldr r3, [pc, #292] @ 3b9ee0 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 3b9cac │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #264] @ 3b9ee4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b9c84 │ │ │ │ ldr r3, [pc, #252] @ 3b9ee8 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 3b9c90 │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #224] @ 3b9eec │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3b9b90 │ │ │ │ ldr r2, [pc, #204] @ 3b9ef0 │ │ │ │ ldr r3, [pc, #120] @ 3b9ea0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -378861,15 +378861,15 @@ │ │ │ │ bne 3b9e5c │ │ │ │ ldr r0, [pc, #172] @ 3b9ef4 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ 3b9ef8 │ │ │ │ ldr r3, [pc, #52] @ 3b9ea0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -378877,40 +378877,40 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b9e5c │ │ │ │ ldr r0, [pc, #112] @ 3b9efc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ addeq r1, pc, r8, asr #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r1, pc, r8, lsr #1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r1, pc, r4, rrx │ │ │ │ - rsbseq r7, r7, ip, ror #20 │ │ │ │ + rsbseq r7, r7, ip, lsl #22 │ │ │ │ andeq r3, r0, r0, ror #31 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r4, ip, asr #22 │ │ │ │ + rsbeq r1, r4, ip, ror #23 │ │ │ │ addeq r0, pc, r4, asr #30 │ │ │ │ andeq r4, r0, r4, lsl #12 │ │ │ │ - rsbeq r1, r4, r0, ror #19 │ │ │ │ + rsbeq r1, r4, r0, lsl #21 │ │ │ │ andeq r4, r0, ip, asr r0 │ │ │ │ - rsbeq r1, r4, ip, ror #21 │ │ │ │ + rsbeq r1, r4, ip, lsl #23 │ │ │ │ strheq r1, [r0], -r4 │ │ │ │ - rsbeq r1, r4, r0, asr #19 │ │ │ │ - ldrheq r7, [r7], #-118 @ 0xffffff8a @ │ │ │ │ - rsbeq r1, r4, r8, asr #17 │ │ │ │ - rsbseq r7, r7, r0, lsr #15 │ │ │ │ - rsbeq r1, r4, r8, lsl r9 │ │ │ │ + rsbeq r1, r4, r0, ror #20 │ │ │ │ + rsbseq r7, r7, r6, asr r8 │ │ │ │ + rsbeq r1, r4, r8, ror #18 │ │ │ │ + rsbseq r7, r7, r0, asr #16 │ │ │ │ + strheq r1, [r4], #-152 @ 0xffffff68 @ │ │ │ │ strdeq r0, [pc], r8 │ │ │ │ - rsbeq r1, r4, r0, lsr #20 │ │ │ │ + rsbeq r1, r4, r0, asr #21 │ │ │ │ @ instruction: 0x008f0cb4 │ │ │ │ - rsbeq r1, r4, r4, lsr r9 │ │ │ │ + ldrdeq r1, [r4], #-148 @ 0xffffff6c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #216] @ 3b9ff0 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -378918,41 +378918,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #200] @ 3b9ff4 │ │ │ │ ldr r1, [pc, #200] @ 3b9ff8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #180] @ 3b9ffc │ │ │ │ ldr r1, [pc, #180] @ 3ba000 │ │ │ │ add r4, r4, #128 @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r8, #16 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #140] @ 3ba004 │ │ │ │ ldr r3, [pc, #140] @ 3ba008 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #1840 @ 0x730 │ │ │ │ add sl, r7, #8 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 338ea4 │ │ │ │ add r1, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 338da4 │ │ │ │ mov r3, r4 │ │ │ │ @@ -378963,21 +378963,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq r7, r7, r0, asr #13 │ │ │ │ - rsbeq lr, r2, r0, ror #6 │ │ │ │ - rsbeq lr, r2, r0, ror r3 │ │ │ │ - @ instruction: 0x0064149c │ │ │ │ - strheq r1, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r7, r7, r0, ror #14 │ │ │ │ + rsbeq lr, r2, r0, lsl #8 │ │ │ │ + rsbeq lr, r2, r0, lsl r4 │ │ │ │ + rsbeq r1, r4, ip, lsr r5 │ │ │ │ + rsbeq r1, r4, ip, asr r5 │ │ │ │ addeq r1, r1, r8, asr #19 │ │ │ │ - rsbeq r0, r4, r0, ror #31 │ │ │ │ + rsbeq r1, r4, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #724] @ 3ba2f8 │ │ │ │ ldr r1, [pc, #724] @ 3ba2fc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -379043,23 +379043,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #460] @ 3ba31c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ cmp r7, #13 │ │ │ │ sbcs r3, r4, #0 │ │ │ │ bcc 3ba2ac │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ba070 │ │ │ │ b 3ba17c │ │ │ │ @@ -379084,23 +379084,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3ba324 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ba070 │ │ │ │ ldr r3, [pc, #292] @ 3ba328 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 3ba17c │ │ │ │ ldrsb r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -379126,67 +379126,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3ba330 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ba070 │ │ │ │ ldr r0, [pc, #144] @ 3ba334 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ba154 │ │ │ │ ldr r3, [pc, #132] @ 3ba338 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 3ba160 │ │ │ │ add r3, r3, r7 │ │ │ │ ldrsh r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #104] @ 3ba33c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ba070 │ │ │ │ ldr r0, [pc, #92] @ 3ba340 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ba070 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [pc], r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq r0, [pc], r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r0, pc, r0, lsr #21 │ │ │ │ - rsbseq r7, r7, lr, ror #9 │ │ │ │ + rsbseq r7, r7, lr, lsl #11 │ │ │ │ @ instruction: 0x000045bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r4, ip, ror #14 │ │ │ │ + rsbeq r1, r4, ip, lsl #16 │ │ │ │ andeq r4, r0, ip, asr r0 │ │ │ │ - rsbeq r1, r4, ip, lsl r6 │ │ │ │ - rsbseq r7, r7, pc, lsr #7 │ │ │ │ + strheq r1, [r4], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r7, r7, pc, asr #8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0064169c │ │ │ │ - rsbeq r1, r4, r8, asr r6 │ │ │ │ - rsbseq r7, r7, ip, lsl #6 │ │ │ │ - rsbeq r1, r4, ip, lsr #13 │ │ │ │ - rsbeq r1, r4, r4, lsl #11 │ │ │ │ + rsbeq r1, r4, ip, lsr r7 │ │ │ │ + strdeq r1, [r4], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r7, r7, ip, lsr #7 │ │ │ │ + rsbeq r1, r4, ip, asr #14 │ │ │ │ + rsbeq r1, r4, r4, lsr #12 │ │ │ │ ldr r0, [pc, #4] @ 3ba350 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r1, r1, ip, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ 3ba3e0 │ │ │ │ ldr r2, [pc, #116] @ 3ba3e4 │ │ │ │ @@ -379194,40 +379194,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #84] @ 3ba3ec │ │ │ │ ldr r1, [pc, #84] @ 3ba3f0 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3ac8d8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 43e2f0 │ │ │ │ - rsbseq r7, r7, r0, lsr #6 │ │ │ │ - rsbeq r1, r4, r0, asr r6 │ │ │ │ - rsbeq r1, r4, r4, ror #12 │ │ │ │ - rsbeq sp, r1, r8, lsl #7 │ │ │ │ - @ instruction: 0x006ba898 │ │ │ │ + rsbseq r7, r7, r0, asr #7 │ │ │ │ + strdeq r1, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r1, r4, r4, lsl #14 │ │ │ │ + rsbeq sp, r1, r8, lsr #8 │ │ │ │ + rsbeq sl, fp, r8, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #200] @ 3ba4d4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -379235,31 +379235,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #184] @ 3ba4d8 │ │ │ │ ldr r1, [pc, #184] @ 3ba4dc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #164] @ 3ba4e0 │ │ │ │ ldr r1, [pc, #164] @ 3ba4e4 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #132] @ 3ba4e8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [pc, #112] @ 3ba4ec │ │ │ │ ldr r1, [pc, #112] @ 3ba4f0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #2176 @ 0x880 │ │ │ │ ldr r3, [pc, #96] @ 3ba4f4 │ │ │ │ @@ -379276,26 +379276,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r7, r7, r8, lsl #5 │ │ │ │ - rsbeq sp, r1, r8, lsl #6 │ │ │ │ - rsbeq sl, fp, r4, lsl r8 │ │ │ │ - strdeq r9, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r2, r2, r8, lsl pc │ │ │ │ + rsbseq r7, r7, r8, lsr #6 │ │ │ │ + rsbeq sp, r1, r8, lsr #7 │ │ │ │ + strheq sl, [fp], #-132 @ 0xffffff7c @ │ │ │ │ + @ instruction: 0x00629b90 │ │ │ │ + strheq r2, [r2], #-248 @ 0xffffff08 @ │ │ │ │ addeq r4, sp, ip, lsl r3 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ andseq r1, r1, r6, lsr fp │ │ │ │ addeq r1, r1, r4, lsl #10 │ │ │ │ ldr r0, [pc, #4] @ 3ba504 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r1, r1, r0, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ mov r4, r0 │ │ │ │ @@ -379368,25 +379368,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #124] @ 3ba6cc │ │ │ │ ldr r1, [pc, #124] @ 3ba6d0 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #92] @ 3ba6d4 │ │ │ │ ldr r1, [pc, #92] @ 3ba6d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 3ba6dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ @@ -379399,19 +379399,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r7, [r7], #-0 @ │ │ │ │ - rsbeq r4, r3, r4, lsl #14 │ │ │ │ - rsbeq r4, r3, r8, lsl r7 │ │ │ │ - ldrdeq sp, [r1], #-4 @ │ │ │ │ - rsbeq sl, fp, r4, ror #11 │ │ │ │ + rsbseq r7, r7, r0, asr r1 │ │ │ │ + rsbeq r4, r3, r4, lsr #15 │ │ │ │ + strheq r4, [r3], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq sp, r1, r4, ror r1 │ │ │ │ + rsbeq sl, fp, r4, lsl #13 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -379423,50 +379423,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 3ba79c │ │ │ │ ldr r1, [pc, #140] @ 3ba7a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 74da74 │ │ │ │ + bl 74db1c │ │ │ │ ldr r2, [pc, #104] @ 3ba7a4 │ │ │ │ ldr r1, [pc, #104] @ 3ba7a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #84] @ 3ba7ac │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3ba7b0 │ │ │ │ str r1, [r5, #104] @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9ad1b0 │ │ │ │ + bl 9ad258 │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, r7, r0, ror #31 │ │ │ │ - rsbeq r1, r4, r0, ror #5 │ │ │ │ - rsbeq r1, r4, ip, ror #5 │ │ │ │ - strdeq r4, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r6, r3, r8, lsl #15 │ │ │ │ - strheq r1, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r7, r7, r0, lsl #1 │ │ │ │ + rsbeq r1, r4, r0, lsl #7 │ │ │ │ + rsbeq r1, r4, ip, lsl #7 │ │ │ │ + @ instruction: 0x0063469c │ │ │ │ + rsbeq r6, r3, r8, lsr #16 │ │ │ │ + rsbeq r1, r4, r8, asr r3 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #392] @ 3ba954 │ │ │ │ mov r6, r1 │ │ │ │ @@ -379483,27 +379483,27 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #352] @ 3ba964 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #332] @ 3ba968 │ │ │ │ ldr r1, [pc, #332] @ 3ba96c │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #324] @ 3ba970 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #296] @ 3ba974 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ba8b8 │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -379548,45 +379548,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3ba988 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ba858 │ │ │ │ ldr r0, [pc, #76] @ 3ba98c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ba858 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r6, r7, ip, lsl #30 │ │ │ │ + rsbseq r6, r7, ip, lsr #31 │ │ │ │ addeq r0, pc, ip, lsr r3 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r1, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r1, r4, ip, ror #3 │ │ │ │ - rsbeq ip, r1, r0, lsl #30 │ │ │ │ - rsbeq sl, fp, r0, lsl r4 │ │ │ │ + @ instruction: 0x0064129c │ │ │ │ + rsbeq r1, r4, ip, lsl #5 │ │ │ │ + rsbeq ip, r1, r0, lsr #31 │ │ │ │ + strheq sl, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ addeq r0, pc, r8, ror #5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r0, pc, r4, lsr #5 │ │ │ │ andeq r4, r0, r4, asr #9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r1, [r4], #-0 @ │ │ │ │ - rsbeq r1, r4, r8, lsl #2 │ │ │ │ + @ instruction: 0x00641190 │ │ │ │ + rsbeq r1, r4, r8, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #424] @ 3bab50 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -379601,15 +379601,15 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #388] @ 3bab60 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r6, [pc, #368] @ 3bab64 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ movhi r5, #255 @ 0xff │ │ │ │ bhi 3baa54 │ │ │ │ ldr r2, [pc, #348] @ 3bab68 │ │ │ │ @@ -379617,15 +379617,15 @@ │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #316] @ 3bab70 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ @@ -379668,52 +379668,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3bab84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ b 3baa4c │ │ │ │ ldr r0, [pc, #88] @ 3bab88 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ b 3baa4c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r6, r7, r4, lsr sp │ │ │ │ + ldrsbeq r6, [r7], #-212 @ 0xffffff2c @ │ │ │ │ addeq r0, pc, r0, ror #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r1, r4, r4, lsl r0 │ │ │ │ - rsbeq r1, r4, r4, lsr #32 │ │ │ │ + strheq r1, [r4], #-4 @ │ │ │ │ + rsbeq r1, r4, r4, asr #1 │ │ │ │ addeq r0, pc, ip, lsr #2 │ │ │ │ - rsbeq ip, r1, r4, lsl sp │ │ │ │ - rsbeq sl, fp, r8, lsl r2 │ │ │ │ + strheq ip, [r1], #-212 @ 0xffffff2c @ │ │ │ │ + strheq sl, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r0, pc, r0, asr #1 │ │ │ │ andeq r2, r0, r0, lsl #1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r4, r8, asr pc │ │ │ │ - rsbeq r0, r4, r4, ror #30 │ │ │ │ + strdeq r0, [r4], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r1, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #1352] @ 3bb0ec │ │ │ │ ldr lr, [pc, #1352] @ 3bb0f0 │ │ │ │ ldr ip, [pc, #1352] @ 3bb0f4 │ │ │ │ @@ -379729,15 +379729,15 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #1292] @ 3bb100 │ │ │ │ ldr r6, [pc, #1292] @ 3bb104 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r4, #4 │ │ │ │ bhi 3baefc │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ @@ -379749,15 +379749,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #1232] @ 3bb114 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bafd0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #1212] @ 3bb118 │ │ │ │ @@ -379789,15 +379789,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #1072] @ 3bb114 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 3bac50 │ │ │ │ ldr r3, [pc, #1072] @ 3bb128 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -379818,15 +379818,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #988] @ 3bb134 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 3bb138 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3bae24 │ │ │ │ ldr r3, [pc, #972] @ 3bb13c │ │ │ │ @@ -379837,15 +379837,15 @@ │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #880] @ 3bb114 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 3bac50 │ │ │ │ ldr r3, [pc, #880] @ 3bb128 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -379866,39 +379866,39 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #816] @ 3bb148 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 3bb14c │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3bac50 │ │ │ │ ldr r3, [pc, #780] @ 3bb150 │ │ │ │ ldr r2, [pc, #780] @ 3bb154 │ │ │ │ ldr r1, [pc, #780] @ 3bb158 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, #0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #668] @ 3bb114 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 3bac50 │ │ │ │ ldr r3, [pc, #668] @ 3bb128 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -379919,15 +379919,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #624] @ 3bb15c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 3bb160 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3bae24 │ │ │ │ ldr ip, [pc, #608] @ 3bb164 │ │ │ │ @@ -379936,15 +379936,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #484] @ 3bb114 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3baf44 │ │ │ │ mvn r0, #0 │ │ │ │ b 3bac54 │ │ │ │ @@ -379967,25 +379967,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #452] @ 3bb170 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #428] @ 3bb174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3baf3c │ │ │ │ ldr r3, [pc, #336] @ 3bb128 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bac50 │ │ │ │ ldr r3, [pc, #320] @ 3bb12c │ │ │ │ @@ -380002,109 +380002,109 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [pc, #320] @ 3bb178 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3bb17c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3bac50 │ │ │ │ ldr r2, [pc, #284] @ 3bb180 │ │ │ │ ldr r0, [pc, #284] @ 3bb184 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3baf3c │ │ │ │ ldr r2, [pc, #264] @ 3bb188 │ │ │ │ ldr r0, [pc, #264] @ 3bb18c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3bac50 │ │ │ │ ldr r2, [pc, #244] @ 3bb190 │ │ │ │ ldr r0, [pc, #244] @ 3bb194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3bac50 │ │ │ │ ldr r2, [pc, #224] @ 3bb198 │ │ │ │ ldr r0, [pc, #224] @ 3bb19c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3bac50 │ │ │ │ ldr r2, [pc, #204] @ 3bb1a0 │ │ │ │ ldr r0, [pc, #204] @ 3bb1a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3bac50 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r6, r7, r4, lsr fp │ │ │ │ + ldrsbeq r6, [r7], #-180 @ 0xffffff4c @ │ │ │ │ addeq pc, lr, ip, ror #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r0, r4, r0, lsr #28 │ │ │ │ - rsbeq r0, r4, r0, lsr lr │ │ │ │ - rsbseq r6, r7, r0, ror #21 │ │ │ │ + rsbeq r0, r4, r0, asr #29 │ │ │ │ + ldrdeq r0, [r4], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r6, r7, r0, lsl #23 │ │ │ │ addeq pc, lr, r4, lsr #30 │ │ │ │ + rsbseq r6, r7, r0, ror #22 │ │ │ │ + rsbeq ip, r1, r0, lsr #23 │ │ │ │ + strheq sl, [fp], #-0 @ │ │ │ │ + andeq r2, r0, ip, asr #23 │ │ │ │ + addeq pc, lr, r0, asr #29 │ │ │ │ rsbseq r6, r7, r0, asr #21 │ │ │ │ rsbeq ip, r1, r0, lsl #22 │ │ │ │ rsbeq sl, fp, r0, lsl r0 │ │ │ │ - andeq r2, r0, ip, asr #23 │ │ │ │ - addeq pc, lr, r0, asr #29 │ │ │ │ - rsbseq r6, r7, r0, lsr #20 │ │ │ │ - rsbeq ip, r1, r0, ror #20 │ │ │ │ - rsbeq r9, fp, r0, ror pc │ │ │ │ andeq r2, r0, r4, lsr fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r0, [r4], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r0, r4, r4, asr sp │ │ │ │ - rsbseq r6, r7, r8, ror #18 │ │ │ │ - rsbeq ip, r1, r4, lsr #19 │ │ │ │ - rsbeq r9, fp, r8, lsr #29 │ │ │ │ - rsbeq r0, r4, r4, asr #25 │ │ │ │ - @ instruction: 0x00640c94 │ │ │ │ - @ instruction: 0x00776894 │ │ │ │ - ldrdeq ip, [r1], #-128 @ 0xffffff80 @ │ │ │ │ - ldrdeq r9, [fp], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r0, r4, r8, lsl ip │ │ │ │ - rsbeq r0, r4, r0, asr #23 │ │ │ │ - ldrsbeq r6, [r7], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq ip, r1, r4, lsl r8 │ │ │ │ - rsbeq r9, fp, r4, lsr #26 │ │ │ │ - rsbeq r0, r4, ip, ror fp │ │ │ │ - strdeq r0, [r4], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r0, r4, r4, ror #21 │ │ │ │ - rsbeq r0, r4, r4, ror #20 │ │ │ │ - rsbeq r0, r4, r4, asr #21 │ │ │ │ - rsbeq r0, r4, r0, lsl #21 │ │ │ │ - @ instruction: 0x00640a9c │ │ │ │ - rsbeq r0, r4, r4, ror #20 │ │ │ │ - rsbeq r0, r4, r4, ror sl │ │ │ │ - rsbeq r0, r4, r8, asr #20 │ │ │ │ - rsbeq r0, r4, r0, lsr #20 │ │ │ │ - rsbeq r0, r4, ip, lsr #20 │ │ │ │ - rsbeq r0, r4, ip, lsr #20 │ │ │ │ - rsbeq r0, r4, r0, lsl sl │ │ │ │ + rsbeq r0, r4, ip, asr lr │ │ │ │ + strdeq r0, [r4], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r6, r7, r8, lsl #20 │ │ │ │ + rsbeq ip, r1, r4, asr #20 │ │ │ │ + rsbeq r9, fp, r8, asr #30 │ │ │ │ + rsbeq r0, r4, r4, ror #26 │ │ │ │ + rsbeq r0, r4, r4, lsr sp │ │ │ │ + rsbseq r6, r7, r4, lsr r9 │ │ │ │ + rsbeq ip, r1, r0, ror r9 │ │ │ │ + rsbeq r9, fp, r4, ror lr │ │ │ │ + strheq r0, [r4], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r0, r4, r0, ror #24 │ │ │ │ + rsbseq r6, r7, r4, ror r8 │ │ │ │ + strheq ip, [r1], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r9, fp, r4, asr #27 │ │ │ │ + rsbeq r0, r4, ip, lsl ip │ │ │ │ + @ instruction: 0x00640b90 │ │ │ │ + rsbeq r0, r4, r4, lsl #23 │ │ │ │ + rsbeq r0, r4, r4, lsl #22 │ │ │ │ + rsbeq r0, r4, r4, ror #22 │ │ │ │ + rsbeq r0, r4, r0, lsr #22 │ │ │ │ + rsbeq r0, r4, ip, lsr fp │ │ │ │ + rsbeq r0, r4, r4, lsl #22 │ │ │ │ + rsbeq r0, r4, r4, lsl fp │ │ │ │ + rsbeq r0, r4, r8, ror #21 │ │ │ │ + rsbeq r0, r4, r0, asr #21 │ │ │ │ + rsbeq r0, r4, ip, asr #21 │ │ │ │ + rsbeq r0, r4, ip, asr #21 │ │ │ │ + strheq r0, [r4], #-160 @ 0xffffff60 @ │ │ │ │ cmp r1, #1 │ │ │ │ movle r3, #12 │ │ │ │ strble r3, [r0, #193] @ 0xc1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -380231,24 +380231,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 3bb724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3bb28c │ │ │ │ cmp r5, #0 │ │ │ │ ldrb sl, [r0, #168] @ 0xa8 │ │ │ │ bne 3bb498 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [pc, #780] @ 3bb710 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ @@ -380273,24 +380273,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #672] @ 3bb72c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r8, [r8] │ │ │ │ b 3bb284 │ │ │ │ ldr r3, [pc, #656] @ 3bb730 │ │ │ │ lsr sl, sl, #6 │ │ │ │ orr sl, r5, sl, lsl #4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, sl, #3 │ │ │ │ @@ -380330,15 +380330,15 @@ │ │ │ │ strb r1, [r9, #194] @ 0xc2 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r9, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ strh r3, [r9, #186] @ 0xba │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ b 3bb354 │ │ │ │ add r4, r9, #4288 @ 0x10c0 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ strb r3, [r9, #194] @ 0xc2 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r1, r9, #220 @ 0xdc │ │ │ │ mov r2, #6 │ │ │ │ @@ -380428,42 +380428,42 @@ │ │ │ │ b 3bb3fc │ │ │ │ ldr r0, [pc, #120] @ 3bb73c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3bb28c │ │ │ │ ldr r0, [pc, #92] @ 3bb740 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r8, [r8] │ │ │ │ b 3bb284 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq pc, lr, r8, lsr r9 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq pc, [lr], r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq pc, lr, r8, lsl #17 │ │ │ │ andeq r1, r0, ip, lsl r9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r0, [r4], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r0, r4, r0, ror r8 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - rsbeq r0, r4, ip, lsr #13 │ │ │ │ - rsbseq r6, r7, r4, ror r2 │ │ │ │ + rsbeq r0, r4, ip, asr #14 │ │ │ │ + rsbseq r6, r7, r4, lsl r3 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r5, r0, r7, asr r7 │ │ │ │ - rsbeq r0, r4, r4, lsr #10 │ │ │ │ - @ instruction: 0x00640494 │ │ │ │ + rsbeq r0, r4, r4, asr #11 │ │ │ │ + rsbeq r0, r4, r4, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1640] @ 3bbdc4 │ │ │ │ ldr r1, [pc, #1640] @ 3bbdc8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -380571,23 +380571,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd sl, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 3bbde8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ cmp r7, #0 │ │ │ │ beq 3bb7cc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bb9cc │ │ │ │ @@ -380609,23 +380609,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stm sp, {r4, r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 3bbdf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ cmp r4, #0 │ │ │ │ bne 3bbaac │ │ │ │ tst sl, #1 │ │ │ │ strb sl, [r5, #168] @ 0xa8 │ │ │ │ bne 3bb7d8 │ │ │ │ ldrb r3, [r5, #194] @ 0xc2 │ │ │ │ tst sl, #24 │ │ │ │ @@ -380638,15 +380638,15 @@ │ │ │ │ ldrb r2, [r5, #196] @ 0xc4 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ tst r3, r2 │ │ │ │ ldr r0, [r5, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ strb r3, [r5, #194] @ 0xc2 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ tst sl, #4 │ │ │ │ beq 3bb7d8 │ │ │ │ ldrb r4, [r5, #182] @ 0xb6 │ │ │ │ ldrh r3, [r5, #184] @ 0xb8 │ │ │ │ lsl r4, r4, #8 │ │ │ │ cmp r4, #49152 @ 0xc000 │ │ │ │ subge r4, r4, #32768 @ 0x8000 │ │ │ │ @@ -380673,15 +380673,15 @@ │ │ │ │ ldrb r3, [r5, #196] @ 0xc4 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r5, #212] @ 0xd4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7503d0 │ │ │ │ + b 750478 │ │ │ │ ldrb r3, [r5, #168] @ 0xa8 │ │ │ │ ldr r2, [pc, #832] @ 3bbdf8 │ │ │ │ lsr r3, r3, #6 │ │ │ │ orr r3, r4, r3, lsl #4 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r1, r3, #1 │ │ │ │ cmp r1, #30 │ │ │ │ @@ -380862,44 +380862,44 @@ │ │ │ │ ldrh r2, [r5, #184] @ 0xb8 │ │ │ │ add r1, r1, r4 │ │ │ │ bl 5ae3ac │ │ │ │ b 3bba48 │ │ │ │ ldr r0, [pc, #116] @ 3bbe0c │ │ │ │ strd sl, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3bb934 │ │ │ │ ldr r0, [pc, #100] @ 3bbe10 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3bb9cc │ │ │ │ addeq pc, lr, r0, asr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umulleq pc, lr, r8, r3 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq pc, lr, ip, lsr r3 @ │ │ │ │ addeq pc, lr, ip, lsl #5 │ │ │ │ muleq r0, ip, lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r4, r8, ror #5 │ │ │ │ + rsbeq r0, r4, r8, lsl #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r0, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r0, r4, r4, asr r3 │ │ │ │ strheq pc, [lr], r4 @ │ │ │ │ - @ instruction: 0x00775c90 │ │ │ │ + rsbseq r5, r7, r0, lsr sp │ │ │ │ addeq lr, lr, r8, lsr #31 │ │ │ │ addeq lr, lr, r4, lsl #30 │ │ │ │ addeq lr, lr, r8, ror #28 │ │ │ │ ldrdeq lr, [lr], r4 │ │ │ │ - strheq pc, [r3], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq pc, r3, r0, lsl pc @ │ │ │ │ + rsbeq pc, r3, r4, asr pc @ │ │ │ │ + strheq pc, [r3], #-240 @ 0xffffff10 @ │ │ │ │ │ │ │ │ 003bbe14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #4288 @ 0x10c0 │ │ │ │ @@ -381017,15 +381017,15 @@ │ │ │ │ orr r3, r3, #1 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ ldr r0, [r7, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ strb r8, [r7, #203] @ 0xcb │ │ │ │ strb r3, [r7, #194] @ 0xc2 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -381088,15 +381088,15 @@ │ │ │ │ bne 3bbffc │ │ │ │ ldrb r2, [r2, #246] @ 0xf6 │ │ │ │ ldrb r3, [fp, #5] │ │ │ │ cmp r2, r3 │ │ │ │ bne 3bbffc │ │ │ │ b 3bbf10 │ │ │ │ andeq r0, r0, sp, ror #11 │ │ │ │ - rsbseq r5, r7, ip, asr #14 │ │ │ │ + rsbseq r5, r7, ip, ror #15 │ │ │ │ │ │ │ │ 003bc118 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -381105,39 +381105,39 @@ │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 3bc178 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq pc, r3, r4, asr #23 │ │ │ │ + rsbeq pc, r3, r4, ror #24 │ │ │ │ strdeq pc, [r0], r8 │ │ │ │ ldr r0, [pc, #4] @ 3bc188 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq pc, r0, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1960] @ 0x7a8 │ │ │ │ bl 5adc4c │ │ │ │ ldr r0, [r4, #1956] @ 0x7a4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7506d8 │ │ │ │ + b 750780 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ ldr r3, [pc, #180] @ 3bc288 │ │ │ │ @@ -381148,15 +381148,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3bc118 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -381168,32 +381168,32 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #1956] @ 0x7a4 │ │ │ │ mov r0, r6 │ │ │ │ bl 5ad378 │ │ │ │ mov r0, r5 │ │ │ │ bl 3bbe14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754af4 │ │ │ │ + bl 754b9c │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ 3bc294 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 5ada08 │ │ │ │ str r0, [r4, #1960] @ 0x7a8 │ │ │ │ bl 5adb80 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 5ad308 │ │ │ │ - ldrheq r5, [r7], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r8, fp, ip, asr #20 │ │ │ │ - rsbeq fp, r1, r0, asr #10 │ │ │ │ + rsbseq r5, r7, r4, asr r6 │ │ │ │ + rsbeq r8, fp, ip, ror #21 │ │ │ │ + rsbeq fp, r1, r0, ror #11 │ │ │ │ addeq pc, pc, r4, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 3bc384 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -381202,25 +381202,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 3bc388 │ │ │ │ ldr r1, [pc, #196] @ 3bc38c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #176] @ 3bc390 │ │ │ │ ldr r1, [pc, #176] @ 3bc394 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #144] @ 3bc398 │ │ │ │ ldr r1, [pc, #144] @ 3bc39c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 3bc3a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -381234,35 +381234,35 @@ │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r5, r7, r4, ror #9 │ │ │ │ - rsbeq fp, r1, r4, ror #8 │ │ │ │ - rsbeq r8, fp, r0, ror r9 │ │ │ │ - rsbeq r7, r2, r4, asr ip │ │ │ │ - rsbeq r1, r2, ip, ror r0 │ │ │ │ + rsbseq r5, r7, r4, lsl #11 │ │ │ │ + rsbeq fp, r1, r4, lsl #10 │ │ │ │ + rsbeq r8, fp, r0, lsl sl │ │ │ │ + strdeq r7, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r1, r2, ip, lsl r1 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ umulleq pc, r0, r0, r7 @ │ │ │ │ - rsbeq pc, r3, r4, lsr #20 │ │ │ │ + rsbeq pc, r3, r4, asr #21 │ │ │ │ eorhi r1, r9, ip, ror #1 │ │ │ │ addeq r2, sp, ip, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 3bc438 │ │ │ │ @@ -381272,15 +381272,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #76] @ 3bc444 │ │ │ │ ldr r2, [pc, #76] @ 3bc448 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ add r1, r0, #6016 @ 0x1780 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ @@ -381291,19 +381291,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r5, r7, r8, asr #7 │ │ │ │ - rsbeq r7, r2, ip, asr fp │ │ │ │ - rsbeq r0, r2, r4, lsl #31 │ │ │ │ - rsbeq pc, r3, r0, ror r9 @ │ │ │ │ - rsbeq r9, r3, r8, asr #8 │ │ │ │ + rsbseq r5, r7, r8, ror #8 │ │ │ │ + strdeq r7, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r1, r2, r4, lsr #32 │ │ │ │ + rsbeq pc, r3, r0, lsl sl @ │ │ │ │ + rsbeq r9, r3, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #228] @ 3bc548 │ │ │ │ ldr r3, [pc, #228] @ 3bc54c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -381339,15 +381339,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ bne 3bc4a0 │ │ │ │ ldr r2, [pc, #92] @ 3bc568 │ │ │ │ ldr r3, [pc, #60] @ 3bc54c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -381362,18 +381362,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008ee6b8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq pc, pc, r8, asr sl @ │ │ │ │ - rsbeq r0, r2, r8, asr #29 │ │ │ │ + rsbeq r0, r2, r8, ror #30 │ │ │ │ andeq r0, r0, r4, asr #8 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsbeq r7, r2, r8, ror #25 │ │ │ │ + rsbeq r7, r2, r8, lsl #27 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ addeq lr, lr, r0, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 3bc614 │ │ │ │ @@ -381382,24 +381382,24 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #112] @ 3bc620 │ │ │ │ ldr r1, [pc, #112] @ 3bc624 │ │ │ │ add r4, r4, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #84] @ 3bc628 │ │ │ │ ldr r2, [pc, #84] @ 3bc62c │ │ │ │ add r1, r6, #6336 @ 0x18c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -381410,21 +381410,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r5, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r7, r2, r4, lsr #19 │ │ │ │ - rsbeq r0, r2, ip, asr #27 │ │ │ │ - rsbeq fp, r1, r4, ror r1 │ │ │ │ - rsbeq r8, fp, r0, lsl #13 │ │ │ │ - @ instruction: 0x0063f790 │ │ │ │ - rsbeq r9, r3, r8, ror #4 │ │ │ │ + rsbseq r5, r7, ip, ror r3 │ │ │ │ + rsbeq r7, r2, r4, asr #20 │ │ │ │ + rsbeq r0, r2, ip, ror #28 │ │ │ │ + rsbeq fp, r1, r4, lsl r2 │ │ │ │ + rsbeq r8, fp, r0, lsr #14 │ │ │ │ + rsbeq pc, r3, r0, lsr r8 @ │ │ │ │ + rsbeq r9, r3, r8, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #96] @ 3bc6a8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -381433,31 +381433,31 @@ │ │ │ │ ldr r2, [pc, #80] @ 3bc6ac │ │ │ │ ldr r1, [pc, #80] @ 3bc6b0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #76] @ 3bc6b4 │ │ │ │ add r5, r4, #8192 @ 0x2000 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r1, [r5, #2512] @ 0x9d0 │ │ │ │ mov r2, r4 │ │ │ │ bl 587910 │ │ │ │ ldr r0, [r5, #2512] @ 0x9d0 │ │ │ │ bl 248b04 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #2344] @ 0x928 │ │ │ │ bl 436750 │ │ │ │ ldr r0, [r4, #2256] @ 0x8d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 5adc4c │ │ │ │ - rsbseq r5, r7, r0, lsr #4 │ │ │ │ - rsbeq pc, r3, ip, lsl r7 @ │ │ │ │ - ldrdeq r9, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r5, r7, r0, asr #5 │ │ │ │ + strheq pc, [r3], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r9, r3, r4, ror r3 │ │ │ │ andeq r0, r0, r3, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r4, #2491] @ 0x9bb │ │ │ │ @@ -381588,15 +381588,15 @@ │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ bl 24b7ac │ │ │ │ addeq lr, lr, r4, ror r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xff7daa85 │ │ │ │ @ instruction: 0xffffbaba │ │ │ │ umulleq lr, lr, ip, r2 @ │ │ │ │ - ldrsbeq r4, [r7], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r5, r7, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -381616,30 +381616,30 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #300] @ 3bca68 │ │ │ │ ldr r1, [pc, #300] @ 3bca6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #280] @ 3bca70 │ │ │ │ ldr r1, [pc, #280] @ 3bca74 │ │ │ │ add r4, r4, #192 @ 0xc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #260] @ 3bca78 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754b20 │ │ │ │ + bl 754bc8 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r5 │ │ │ │ mov r6, r0 │ │ │ │ b 3bc9ac │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #13 │ │ │ │ add r5, r5, #6 │ │ │ │ @@ -381652,15 +381652,15 @@ │ │ │ │ ldr r3, [r8, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #176] @ 3bca7c │ │ │ │ orr r3, r3, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [r8, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ add r4, r4, r4, lsl #1 │ │ │ │ ldr r1, [pc, #148] @ 3bca80 │ │ │ │ ldr r2, [pc, #148] @ 3bca84 │ │ │ │ ldr r3, [pc, #148] @ 3bca88 │ │ │ │ add r4, r9, r4, lsl #3 │ │ │ │ ldr lr, [r4, #4] │ │ │ │ ldr ip, [pc, #140] @ 3bca8c │ │ │ │ @@ -381686,22 +381686,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 24b830 │ │ │ │ - rsbseq r4, r7, r0, asr #30 │ │ │ │ - rsbeq sl, r1, ip, ror #27 │ │ │ │ - strdeq r8, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrdeq r7, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r0, r2, r4, lsl #20 │ │ │ │ + rsbseq r4, r7, r0, ror #31 │ │ │ │ + rsbeq sl, r1, ip, lsl #29 │ │ │ │ + @ instruction: 0x006b8398 │ │ │ │ + rsbeq r7, r2, ip, ror r6 │ │ │ │ + rsbeq r0, r2, r4, lsr #21 │ │ │ │ addeq pc, pc, r0, lsl #11 │ │ │ │ @ instruction: 0x008d23b0 │ │ │ │ - rsbeq pc, r3, ip, ror #7 │ │ │ │ + rsbeq pc, r3, ip, lsl #9 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -381711,15 +381711,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754af4 │ │ │ │ + bl 754b9c │ │ │ │ ldr r9, [pc, #932] @ 3bce78 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r0 │ │ │ │ b 3bcaf4 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -381734,15 +381734,15 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r9, r9, r5, lsl #3 │ │ │ │ ldr r3, [r9, #16] │ │ │ │ add r9, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r9, #2348] @ 0x92c │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 754af4 │ │ │ │ + bl 754b9c │ │ │ │ ldr r7, [pc, #844] @ 3bce7c │ │ │ │ mov r5, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r0 │ │ │ │ b 3bcb4c │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r6, #13 │ │ │ │ @@ -381794,15 +381794,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bce34 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ beq 3bcc58 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 997f64 │ │ │ │ + bl 99800c │ │ │ │ ldr r2, [pc, #612] @ 3bce84 │ │ │ │ ldr r3, [pc, #592] @ 3bce74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -381829,15 +381829,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r9, #2344] @ 0x928 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #8 │ │ │ │ bl 43e2f0 │ │ │ │ ldr r3, [pc, #464] @ 3bce90 │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ @@ -381846,15 +381846,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 43e2f0 │ │ │ │ ldr r3, [pc, #400] @ 3bce94 │ │ │ │ add fp, r4, #2080 @ 0x820 │ │ │ │ @@ -381865,15 +381865,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add r8, r4, #2256 @ 0x8d0 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ add r8, r8, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 43e2f0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -381881,15 +381881,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ bl 24a67c │ │ │ │ mov r0, r4 │ │ │ │ bl 3bc790 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754af4 │ │ │ │ + bl 754b9c │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #260] @ 3bce98 │ │ │ │ @@ -381919,15 +381919,15 @@ │ │ │ │ ldr lr, [r0, #24] │ │ │ │ ldr r0, [pc, #176] @ 3bcea8 │ │ │ │ str lr, [ip] │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #212 @ 0xd4 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mvn r1, #0 │ │ │ │ ldr r2, [r5, #2512] @ 0x9d0 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r1, r6} │ │ │ │ bl 587624 │ │ │ │ b 3bcc18 │ │ │ │ @@ -381951,23 +381951,23 @@ │ │ │ │ bl 24b830 │ │ │ │ addeq lr, lr, r4, ror r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq pc, pc, r8, lsl r4 @ │ │ │ │ addeq pc, pc, r0, asr #7 │ │ │ │ addeq pc, pc, r4, lsl #6 │ │ │ │ strdeq sp, [lr], ip │ │ │ │ - rsbeq pc, r3, ip, lsl #3 │ │ │ │ + rsbeq pc, r3, ip, lsr #4 │ │ │ │ umulleq lr, r0, r8, lr │ │ │ │ - rsbeq pc, r3, ip, asr #2 │ │ │ │ - rsbeq pc, r3, r0, lsl r1 @ │ │ │ │ + rsbeq pc, r3, ip, ror #3 │ │ │ │ + strheq pc, [r3], #-16 @ │ │ │ │ addeq pc, pc, r0, ror #2 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - rsbeq lr, r3, r4, lsr #31 │ │ │ │ - rsbeq r8, r3, ip, asr fp │ │ │ │ - rsbseq r4, r7, r0, ror sl │ │ │ │ + rsbeq pc, r3, r4, asr #32 │ │ │ │ + strdeq r8, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r4, r7, r0, lsl fp │ │ │ │ andeq r7, r0, r1, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -381996,44 +381996,44 @@ │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str ip, [sl, #4] │ │ │ │ add r4, r4, #6464 @ 0x1940 │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ add r4, r4, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r3, r1 │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r4, sp, #100 @ 0x64 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, fp │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #2392] @ 0x958 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ add r8, sp, #68 @ 0x44 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -382041,92 +382041,92 @@ │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov sl, #4 │ │ │ │ mov r0, fp │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r3, #2428] @ 0x97c │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r2, r2, #36 @ 0x24 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r3, #2440] @ 0x988 │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ ldr r6, [r3, #2368] @ 0x940 │ │ │ │ ldr r2, [r3, #2452] @ 0x994 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r2, [pc, #72] @ 3bd178 │ │ │ │ ldr r3, [pc, #64] @ 3bd174 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -382195,29 +382195,29 @@ │ │ │ │ str r8, [r6], #-4 │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add r4, sp, #116 @ 0x74 │ │ │ │ sub r5, fp, #12 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub fp, fp, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r3, r8 │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ mov r4, r7 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmn r3, #1 │ │ │ │ beq 3bd508 │ │ │ │ add r2, sl, #8192 @ 0x2000 │ │ │ │ ldrb fp, [r2, #2518] @ 0x9d6 │ │ │ │ mov r3, #0 │ │ │ │ @@ -382259,76 +382259,76 @@ │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #6 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #8 │ │ │ │ rsb r2, r7, #2592 @ 0xa20 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -382340,30 +382340,30 @@ │ │ │ │ strb sl, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, ip, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r3, r7, r3 │ │ │ │ lsl r7, r3, #16 │ │ │ │ ldrh r3, [r2] │ │ │ │ lsr r7, r7, #16 │ │ │ │ @@ -382420,76 +382420,76 @@ │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #6 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #8 │ │ │ │ rsb r2, r7, #2592 @ 0xa20 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -382501,30 +382501,30 @@ │ │ │ │ strb sl, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r1, ip, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r3, r7, r3 │ │ │ │ lsl r7, r3, #16 │ │ │ │ ldrh r3, [r2] │ │ │ │ lsr r7, r7, #16 │ │ │ │ @@ -382720,23 +382720,23 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ b 3bd9b8 │ │ │ │ bl 24b768 │ │ │ │ addeq sp, lr, r0, lsr #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sp, lr, ip, lsl #6 │ │ │ │ umulleq sp, lr, r8, r2 │ │ │ │ - ldrsbeq r3, [r7], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r3, r7, r3, asr #29 │ │ │ │ + rsbseq r3, r7, ip, ror pc │ │ │ │ + rsbseq r3, r7, r3, ror #30 │ │ │ │ strdeq r4, [r0], -lr │ │ │ │ andeq r7, r0, sp, lsl #16 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - strheq lr, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ - @ instruction: 0x00773e94 │ │ │ │ - rsbeq lr, r3, ip, lsl r4 │ │ │ │ - strdeq lr, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq lr, r3, r8, asr r5 │ │ │ │ + rsbseq r3, r7, r4, lsr pc │ │ │ │ + strheq lr, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + @ instruction: 0x0063e49c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ mov r2, #17 │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ @@ -382784,29 +382784,29 @@ │ │ │ │ str r4, [r7] │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, r3 │ │ │ │ str r5, [fp, #2388] @ 0x954 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r3, r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [r3, #6] │ │ │ │ lsl r2, r3, #16 │ │ │ │ asr r2, r2, #16 │ │ │ │ @@ -382831,15 +382831,15 @@ │ │ │ │ str r4, [r7] │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, #8 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #24] │ │ │ │ add r1, r1, #10624 @ 0x2980 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ @@ -382847,44 +382847,44 @@ │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ mov r4, #22 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ orr r3, r3, #40960 @ 0xa000 │ │ │ │ strh r3, [sp, #90] @ 0x5a │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r4, #1 │ │ │ │ strb r4, [sp, #96] @ 0x60 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #100 @ 0x64 │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ add r1, sp, #90 @ 0x5a │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ mov r4, #2 │ │ │ │ mov r5, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bdf50 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ blt 3bdf68 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -382954,29 +382954,29 @@ │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r2, r2, r5 │ │ │ │ str r4, [r6] │ │ │ │ strh r4, [r6, #4] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #6 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, r6 │ │ │ │ bl 5b0520 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ add r5, r5, #6 │ │ │ │ lsl r3, r0, #24 │ │ │ │ @@ -382998,15 +382998,15 @@ │ │ │ │ str r4, [r7] │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, #8 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #24] │ │ │ │ add r1, r1, #2256 @ 0x8d0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ @@ -383071,19 +383071,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ addeq sp, lr, r8, asr #32 │ │ │ │ addeq sp, lr, r0, lsr r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r3, r7, r5, asr #25 │ │ │ │ - rsbeq lr, r3, r8, asr #7 │ │ │ │ + rsbseq r3, r7, r5, ror #26 │ │ │ │ + rsbeq lr, r3, r8, ror #8 │ │ │ │ addeq ip, lr, r0, ror #27 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq lr, r3, r0, lsl r1 │ │ │ │ + strheq lr, [r3], #-16 @ │ │ │ │ addeq ip, lr, r0, lsr #23 │ │ │ │ addeq ip, lr, ip, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ ldr r3, [pc, #1300] @ 3be550 │ │ │ │ @@ -383160,15 +383160,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r6, sp, #96 @ 0x60 │ │ │ │ add r5, sp, #112 @ 0x70 │ │ │ │ add sl, r2, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ mov r3, #0 │ │ │ │ add r2, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ @@ -383176,15 +383176,15 @@ │ │ │ │ stm r4, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov fp, #0 │ │ │ │ mov r0, sl │ │ │ │ mov sl, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldrh r2, [sp, #142] @ 0x8e │ │ │ │ ldr r1, [r7, #2364] @ 0x93c │ │ │ │ cmp r2, r9 │ │ │ │ movcc r3, r2 │ │ │ │ ldr r2, [r7, #2360] @ 0x938 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ add r2, r2, r1 │ │ │ │ @@ -383199,57 +383199,57 @@ │ │ │ │ strh ip, [sp, #78] @ 0x4e │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ add r1, sp, #78 @ 0x4e │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov sl, #2 │ │ │ │ mov fp, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #84] @ 0x54 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #2364] @ 0x93c │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr r9, [r7, #2360] @ 0x938 │ │ │ │ strh r3, [sp, #78] @ 0x4e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r9, r9, r2 │ │ │ │ add r9, r9, #12 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r3, r3, #8192 @ 0x2000 │ │ │ │ ldrb r9, [r3, #2506] @ 0x9ca │ │ │ │ ands r9, r9, #4 │ │ │ │ bne 3be524 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r7, #2360] @ 0x938 │ │ │ │ @@ -383258,29 +383258,29 @@ │ │ │ │ strb r8, [sp, #108] @ 0x6c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [r7, #2364] @ 0x93c │ │ │ │ stm r6, {r0, r1} │ │ │ │ add fp, fp, r3 │ │ │ │ add fp, fp, #16 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [r7, #2428] @ 0x97c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r7, #2428] @ 0x97c │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ bl 3bc6b8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -383414,20 +383414,20 @@ │ │ │ │ b 3be430 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq ip, lr, r0, ror #21 │ │ │ │ addeq ip, lr, ip, asr #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ umulleq ip, lr, ip, r7 │ │ │ │ - rsbseq r3, r7, r8, lsr #9 │ │ │ │ + rsbseq r3, r7, r8, asr #10 │ │ │ │ andeq sl, r0, r2 │ │ │ │ andeq sl, r0, r4 │ │ │ │ andeq sl, r0, r6 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - strdeq sp, [r3], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x0063da90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #568] @ 3be7cc │ │ │ │ ldr r3, [pc, #568] @ 3be7d0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -383491,15 +383491,15 @@ │ │ │ │ add r8, sp, #76 @ 0x4c │ │ │ │ add r4, r4, #424 @ 0x1a8 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #80] @ 0x50 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ @@ -383507,38 +383507,38 @@ │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #8 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r2, #0 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r5, [sp, #72] @ 0x48 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #80] @ 0x50 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r2, [pc, #160] @ 3be7e0 │ │ │ │ ldr r3, [pc, #140] @ 3be7d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -383576,15 +383576,15 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq ip, lr, r4, ror r5 │ │ │ │ addeq ip, lr, r0, lsl r5 │ │ │ │ ldrdeq ip, [lr], ip @ │ │ │ │ ldrdeq ip, [lr], ip @ │ │ │ │ umulleq ip, lr, r8, r3 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq sp, r3, ip, asr #15 │ │ │ │ + rsbeq sp, r3, ip, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1180] @ 3beca8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -383781,29 +383781,29 @@ │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r8, r8, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r9, #0 │ │ │ │ add r1, sp, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ add r0, r6, #6464 @ 0x1940 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #24 │ │ │ │ bl 24a67c │ │ │ │ b 3be944 │ │ │ │ cmp r4, #112 @ 0x70 │ │ │ │ @@ -383843,29 +383843,29 @@ │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r8, r8, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #32 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ mov r6, #4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ b 3be944 │ │ │ │ ldr r3, [pc, #92] @ 3becbc │ │ │ │ ldr r0, [pc, #108] @ 3becd0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r1, #1 │ │ │ │ @@ -383881,23 +383881,23 @@ │ │ │ │ bl 3bc6b8 │ │ │ │ ldrb r3, [r5, #2488] @ 0x9b8 │ │ │ │ b 3be864 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ bl 24b768 │ │ │ │ addeq ip, lr, r8, lsl #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrheq r2, [r7], #-249 @ 0xffffff07 @ │ │ │ │ + rsbseq r3, r7, r9, asr r0 │ │ │ │ strdeq ip, [lr], r0 │ │ │ │ addeq ip, lr, r8, asr #3 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq sp, r3, r4, lsl #12 │ │ │ │ + rsbeq sp, r3, r4, lsr #13 │ │ │ │ andeq sl, r0, r7 │ │ │ │ - rsbeq sp, r3, r8, lsr #9 │ │ │ │ + rsbeq sp, r3, r8, asr #10 │ │ │ │ andeq sl, r0, r5 │ │ │ │ - @ instruction: 0x0063d398 │ │ │ │ + rsbeq sp, r3, r8, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #1188] @ 3bf190 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -384197,37 +384197,37 @@ │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ bl 24b7ac │ │ │ │ bl 24aa84 │ │ │ │ addeq fp, lr, r8, lsr #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq fp, lr, r4, lsl lr │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbseq r2, r7, r4, lsl #21 │ │ │ │ + rsbseq r2, r7, r4, lsr #22 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbseq r2, r7, r1, asr sl │ │ │ │ + ldrsheq r2, [r7], #-161 @ 0xffffff5f @ │ │ │ │ addeq fp, lr, r8, lsr sp │ │ │ │ strdeq fp, [lr], r8 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - ldrdeq sp, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq sp, r3, r0, ror r3 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - rsbseq r2, r7, sp, lsl #19 │ │ │ │ + rsbseq r2, r7, sp, lsr #20 │ │ │ │ addeq fp, lr, r8, ror ip │ │ │ │ addeq fp, lr, r4, asr #24 │ │ │ │ addeq fp, lr, r8, ror #23 │ │ │ │ - rsbeq sp, r3, ip, ror r1 │ │ │ │ + rsbeq sp, r3, ip, lsl r2 │ │ │ │ addeq fp, lr, ip, lsr #23 │ │ │ │ - strdeq sp, [r3], #-12 @ │ │ │ │ + @ instruction: 0x0063d19c │ │ │ │ addeq fp, lr, r0, asr fp │ │ │ │ addeq fp, lr, r8, lsl fp │ │ │ │ addeq fp, lr, r8, lsl #21 │ │ │ │ addeq fp, lr, r0, asr #20 │ │ │ │ addeq fp, lr, r4, ror #19 │ │ │ │ - ldrsheq r2, [r7], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq ip, r3, ip, lsl #24 │ │ │ │ - rsbeq ip, r3, ip, lsr ip │ │ │ │ + @ instruction: 0x00772798 │ │ │ │ + rsbeq ip, r3, ip, lsr #25 │ │ │ │ + ldrdeq ip, [r3], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #788] @ 3bf52c │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -384428,26 +384428,26 @@ │ │ │ │ bl 24aa84 │ │ │ │ bl 24b7f0 │ │ │ │ bl 24b768 │ │ │ │ strdeq fp, [lr], ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq fp, lr, r8, ror #17 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0077259c │ │ │ │ - rsbseq r2, r7, r5, ror r5 │ │ │ │ + rsbseq r2, r7, ip, lsr r6 │ │ │ │ + rsbseq r2, r7, r5, lsl r6 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - strheq ip, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq ip, r3, r0, asr pc │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ addeq fp, lr, r4, lsl #16 │ │ │ │ - ldrsbeq r2, [r7], #-75 @ 0xffffffb5 @ │ │ │ │ - rsbeq ip, r3, ip, lsr lr │ │ │ │ - rsbeq ip, r3, r8, asr sp │ │ │ │ + rsbseq r2, r7, fp, ror r5 │ │ │ │ + ldrdeq ip, [r3], #-236 @ 0xffffff14 @ │ │ │ │ + strdeq ip, [r3], #-216 @ 0xffffff28 @ │ │ │ │ ldr r0, [pc, #4] @ 3bf56c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq ip, r0, ip, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #312] @ 3bf6c0 │ │ │ │ ldr lr, [pc, #312] @ 3bf6c4 │ │ │ │ @@ -384507,42 +384507,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3bf6e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3bf5c8 │ │ │ │ ldr r0, [pc, #60] @ 3bf6e4 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3bf5c8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umulleq fp, lr, r4, r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq fp, lr, r4, ror r5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq fp, lr, ip, lsr r5 │ │ │ │ andeq r4, r0, r8, asr r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r3, r0, lsl r0 │ │ │ │ - rsbeq sp, r3, r0, asr #32 │ │ │ │ + strheq sp, [r3], #-0 @ │ │ │ │ + rsbeq sp, r3, r0, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #752] @ 3bf9f0 │ │ │ │ ldr r1, [pc, #752] @ 3bf9f4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -384694,26 +384694,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 3bfa20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3bf748 │ │ │ │ ldr r2, [pc, #132] @ 3bfa24 │ │ │ │ ldr r3, [pc, #80] @ 3bf9f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -384727,56 +384727,56 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3c37dc │ │ │ │ ldr r0, [pc, #76] @ 3bfa28 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3bf748 │ │ │ │ addeq fp, lr, ip, lsl r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq fp, [lr], r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq fp, lr, r0, lsl #7 │ │ │ │ addeq fp, lr, ip, lsr r3 │ │ │ │ @ instruction: 0x008eb2b4 │ │ │ │ addeq fp, lr, r0, lsl #5 │ │ │ │ addeq fp, lr, r4, asr #4 │ │ │ │ muleq r0, ip, lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0063cd94 │ │ │ │ + rsbeq ip, r3, r4, lsr lr │ │ │ │ addeq fp, lr, ip, ror r1 │ │ │ │ - @ instruction: 0x0063cd90 │ │ │ │ + rsbeq ip, r3, r0, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #232] @ 3bfb2c │ │ │ │ ldr r2, [pc, #232] @ 3bfb30 │ │ │ │ ldr r1, [pc, #232] @ 3bfb34 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #200] @ 3bfb38 │ │ │ │ ldr r1, [pc, #200] @ 3bfb3c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r1, [pc, #168] @ 3bfb40 │ │ │ │ ldr r2, [pc, #168] @ 3bfb44 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #164] @ 3bfb48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -384787,43 +384787,43 @@ │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74df50 │ │ │ │ + bl 74dff8 │ │ │ │ ldr r3, [pc, #112] @ 3bfb54 │ │ │ │ ldr r1, [pc, #112] @ 3bfb58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r1, r7, ip, asr pc │ │ │ │ - ldrdeq r7, [r1], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r5, fp, r4, ror #3 │ │ │ │ - rsbeq r4, r2, r4, asr #9 │ │ │ │ - rsbeq sp, r1, ip, ror #17 │ │ │ │ + ldrsheq r1, [r7], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r7, r1, r4, ror sp │ │ │ │ + rsbeq r5, fp, r4, lsl #5 │ │ │ │ + rsbeq r4, r2, r4, ror #10 │ │ │ │ + rsbeq sp, r1, ip, lsl #19 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ - rsbeq ip, r3, r8, lsl #26 │ │ │ │ + rsbeq ip, r3, r8, lsr #27 │ │ │ │ andcs r1, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ addeq ip, r0, ip, lsl #1 │ │ │ │ addeq pc, ip, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -384840,30 +384840,30 @@ │ │ │ │ add ip, sp, #32 │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -384884,30 +384884,30 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb r9, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -384930,15 +384930,15 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #468] @ 3bfedc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r9, [r5, #100] @ 0x64 │ │ │ │ add r8, sp, #26 │ │ │ │ mov r3, #640 @ 0x280 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #2 │ │ │ │ mov r7, #0 │ │ │ │ strh r3, [sp, #26] │ │ │ │ @@ -384975,26 +384975,26 @@ │ │ │ │ mov r3, sl │ │ │ │ mov sl, #32 │ │ │ │ mov r9, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ ldr r3, [pc, #276] @ 3bfee8 │ │ │ │ add r2, r9, #152 @ 0x98 │ │ │ │ add r9, r4, #10496 @ 0x2900 │ │ │ │ add r9, r9, #24 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 43e2f0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ @@ -385016,22 +385016,22 @@ │ │ │ │ str ip, [r4, #2312] @ 0x908 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #2304] @ 0x900 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #2316] @ 0x90c │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #104] @ 3bfefc │ │ │ │ ldr r3, [pc, #60] @ 3bfed4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -385040,24 +385040,24 @@ │ │ │ │ ldr r2, [pc, #72] @ 3bff00 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3c39a4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq r1, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r1, r7, r4, ror sp │ │ │ │ addeq sl, lr, r4, lsr lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strheq ip, [r3], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq ip, r3, r4, asr #21 │ │ │ │ - rsbeq ip, r3, ip, asr #20 │ │ │ │ + rsbeq ip, r3, r8, asr fp │ │ │ │ + rsbeq ip, r3, r4, ror #22 │ │ │ │ + rsbeq ip, r3, ip, ror #21 │ │ │ │ ldrdeq fp, [r0], r0 │ │ │ │ - rsbeq ip, r3, r8, lsl #20 │ │ │ │ - rsbeq r7, r1, r4, ror #17 │ │ │ │ - strdeq r4, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq ip, r3, r8, lsr #21 │ │ │ │ + rsbeq r7, r1, r4, lsl #19 │ │ │ │ + @ instruction: 0x006b4e94 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ addeq sl, lr, r8, lsl #25 │ │ │ │ addeq ip, pc, ip, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -385068,22 +385068,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3c359c │ │ │ │ - rsbseq r1, r7, r8, lsl #21 │ │ │ │ - @ instruction: 0x0063c890 │ │ │ │ - rsbeq ip, r3, r0, lsr #17 │ │ │ │ + rsbseq r1, r7, r8, lsr #22 │ │ │ │ + rsbeq ip, r3, r0, lsr r9 │ │ │ │ + rsbeq ip, r3, r0, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3c000c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -385091,25 +385091,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3c0010 │ │ │ │ ldr r1, [pc, #136] @ 3c0014 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #116] @ 3c0018 │ │ │ │ ldr r1, [pc, #116] @ 3c001c │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #84] @ 3c0020 │ │ │ │ ldr r2, [pc, #84] @ 3c0024 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -385120,55 +385120,55 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r1, r7, r4, lsr sl │ │ │ │ - rsbeq ip, r3, r4, lsr r8 │ │ │ │ - rsbeq ip, r3, r0, asr #16 │ │ │ │ - rsbeq r7, r1, r0, lsl #15 │ │ │ │ - @ instruction: 0x006b4c90 │ │ │ │ - @ instruction: 0x0063bd98 │ │ │ │ - rsbeq r5, r3, r0, ror r8 │ │ │ │ + ldrsbeq r1, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + ldrdeq ip, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq ip, r3, r0, ror #17 │ │ │ │ + rsbeq r7, r1, r0, lsr #16 │ │ │ │ + rsbeq r4, fp, r0, lsr sp │ │ │ │ + rsbeq fp, r3, r8, lsr lr │ │ │ │ + rsbeq r5, r3, r0, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #100] @ 3c00a4 │ │ │ │ ldr r2, [pc, #100] @ 3c00a8 │ │ │ │ ldr r1, [pc, #100] @ 3c00ac │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #2304] @ 0x900 │ │ │ │ - bl 7506d8 │ │ │ │ + bl 750780 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r5, [r3, #1764] @ 0x6e4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3c0094 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b04 │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 5adc4c │ │ │ │ - rsbseq r1, r7, r4, ror #18 │ │ │ │ - rsbeq ip, r3, ip, ror #14 │ │ │ │ - rsbeq ip, r3, ip, ror r7 │ │ │ │ + rsbseq r1, r7, r4, lsl #20 │ │ │ │ + rsbeq ip, r3, ip, lsl #16 │ │ │ │ + rsbeq ip, r3, ip, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1864] @ 3c0810 │ │ │ │ ldr r1, [pc, #1864] @ 3c0814 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -385288,25 +385288,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1372] @ 3c0830 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c010c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 3c3898 │ │ │ │ mov r1, #0 │ │ │ │ b 3c01ac │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -385318,15 +385318,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ b 3c01ac │ │ │ │ ldr r0, [pc, #1304] @ 3c0834 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c010c │ │ │ │ ldr r3, [pc, #1284] @ 3c0838 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c0308 │ │ │ │ ldr r3, [pc, #1248] @ 3c0828 │ │ │ │ @@ -385342,24 +385342,24 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1172] @ 3c083c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c0308 │ │ │ │ ldr r3, [pc, #1152] @ 3c0838 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c0160 │ │ │ │ @@ -385376,24 +385376,24 @@ │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1040] @ 3c0840 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r5, [r3, #44] @ 0x2c │ │ │ │ beq 3c016c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -385409,23 +385409,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 3c0844 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c016c │ │ │ │ ldr r3, [pc, #888] @ 3c0838 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c0708 │ │ │ │ @@ -385443,23 +385443,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #784] @ 3c0848 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r4, [r3, #44] @ 0x2c │ │ │ │ beq 3c021c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -385479,24 +385479,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #640] @ 3c084c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r8] │ │ │ │ orr r4, fp, r4, lsl #8 │ │ │ │ add fp, r5, #2 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, fp │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r9, [r3, #44] @ 0x2c │ │ │ │ @@ -385518,24 +385518,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #488] @ 3c0850 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r8] │ │ │ │ add r5, r5, #3 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r5 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r8, [r3, #44] @ 0x2c │ │ │ │ orr r4, r4, r9, lsl #16 │ │ │ │ @@ -385557,23 +385557,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r5, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3c0854 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c0234 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r4, [r3, #44] @ 0x2c │ │ │ │ b 3c0554 │ │ │ │ add r5, r5, #3 │ │ │ │ add r3, r6, r5 │ │ │ │ @@ -385588,84 +385588,84 @@ │ │ │ │ ldrb r9, [r3, #44] @ 0x2c │ │ │ │ b 3c05f0 │ │ │ │ ldr r0, [pc, #264] @ 3c0858 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c0308 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #236] @ 3c085c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c016c │ │ │ │ ldr r0, [pc, #212] @ 3c0860 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c0434 │ │ │ │ ldr r0, [pc, #188] @ 3c0864 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c05d0 │ │ │ │ ldr r0, [pc, #164] @ 3c0868 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c053c │ │ │ │ ldr r0, [pc, #140] @ 3c086c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c0234 │ │ │ │ ldr r0, [pc, #116] @ 3c0870 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c066c │ │ │ │ addeq sl, lr, r4, asr sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, lr, r4, lsr sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, lr, r8, ror #18 │ │ │ │ andeq r4, r0, ip, asr #30 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r3, r0, lsr #10 │ │ │ │ - rsbeq ip, r3, r4, lsl r5 │ │ │ │ + rsbeq ip, r3, r0, asr #11 │ │ │ │ + strheq ip, [r3], #-84 @ 0xffffffac @ │ │ │ │ andeq r1, r0, r8, lsl r5 │ │ │ │ - rsbeq ip, r3, r0, asr #9 │ │ │ │ - rsbeq ip, r3, r8, lsr r4 │ │ │ │ - strheq ip, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq ip, r3, r0, lsr r3 │ │ │ │ - @ instruction: 0x0063c29c │ │ │ │ - rsbeq ip, r3, r0, lsl #4 │ │ │ │ - rsbeq ip, r3, r8, ror #2 │ │ │ │ - rsbeq ip, r3, r8, asr r1 │ │ │ │ - rsbeq ip, r3, r0, lsr r1 │ │ │ │ - rsbeq ip, r3, ip, lsl r1 │ │ │ │ - rsbeq ip, r3, r0, lsl #2 │ │ │ │ - rsbeq ip, r3, r4, ror #1 │ │ │ │ - rsbeq ip, r3, r0, asr #1 │ │ │ │ - rsbeq ip, r3, ip, lsr #1 │ │ │ │ + rsbeq ip, r3, r0, ror #10 │ │ │ │ + ldrdeq ip, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq ip, r3, r8, asr r4 │ │ │ │ + ldrdeq ip, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq ip, r3, ip, lsr r3 │ │ │ │ + rsbeq ip, r3, r0, lsr #5 │ │ │ │ + rsbeq ip, r3, r8, lsl #4 │ │ │ │ + strdeq ip, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrdeq ip, [r3], #-16 @ │ │ │ │ + strheq ip, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq ip, r3, r0, lsr #3 │ │ │ │ + rsbeq ip, r3, r4, lsl #3 │ │ │ │ + rsbeq ip, r3, r0, ror #2 │ │ │ │ + rsbeq ip, r3, ip, asr #2 │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -385714,15 +385714,15 @@ │ │ │ │ orrne r3, r3, #128 @ 0x80 │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ cmp r8, r4 │ │ │ │ bne 3c09b4 │ │ │ │ add r6, r6, #8192 @ 0x2000 │ │ │ │ ldr r0, [r6, #560] @ 0x230 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7503d0 │ │ │ │ + bl 750478 │ │ │ │ ldr r2, [pc, #472] @ 3c0b38 │ │ │ │ ldr r3, [pc, #456] @ 3c0b2c │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [r5, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -385765,23 +385765,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3c0b4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c0948 │ │ │ │ ldr r2, [pc, #236] @ 3c0b3c │ │ │ │ bic r1, r1, #128 @ 0x80 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ orr r1, r1, #64 @ 0x40 │ │ │ │ strh r1, [r5, #68] @ 0x44 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ @@ -385809,50 +385809,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3c0b54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c0a70 │ │ │ │ ldr r0, [pc, #92] @ 3c0b58 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c0948 │ │ │ │ ldr r0, [pc, #68] @ 3c0b5c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c0a70 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq sl, lr, ip, asr r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ addeq sl, lr, r8, lsr #4 │ │ │ │ @ instruction: 0x008ea1bc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r4, lsl #6 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq fp, [r3], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq fp, r3, ip, ror pc │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - strdeq fp, [r3], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq fp, r3, r8, asr #28 │ │ │ │ - rsbeq fp, r3, r8, ror #27 │ │ │ │ + @ instruction: 0x0063be94 │ │ │ │ + rsbeq fp, r3, r8, ror #29 │ │ │ │ + rsbeq fp, r3, r8, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #472] @ 3c0d50 │ │ │ │ ldr r1, [pc, #472] @ 3c0d54 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -385954,43 +385954,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3c0d80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c0bb0 │ │ │ │ ldr r0, [pc, #68] @ 3c0d84 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c0bb0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r9, lr, r4, lsr #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, lr, r4, lsl #31 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ andeq r1, r0, r0, lsl r4 │ │ │ │ rsbeq r1, r2, #3 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ umulleq r9, lr, r8, lr │ │ │ │ andeq r1, r0, r8, asr #27 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, r3, r0, asr #24 │ │ │ │ - rsbeq fp, r3, r0, asr ip │ │ │ │ + rsbeq fp, r3, r0, ror #25 │ │ │ │ + strdeq fp, [r3], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #268] @ 3c0eac │ │ │ │ and r4, r1, #127 @ 0x7f │ │ │ │ cmp r4, #22 │ │ │ │ @@ -386054,20 +386054,20 @@ │ │ │ │ b 3c0e24 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r2, r3, #16 │ │ │ │ b 3c0e24 │ │ │ │ ldr r0, [pc, #20] @ 3c0eb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c0e84 │ │ │ │ addeq r9, lr, r8, ror sp │ │ │ │ strdeq r0, [ip], #-36 @ 0xffffffdc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq fp, r3, r4, lsl #22 │ │ │ │ + rsbeq fp, r3, r4, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #17 │ │ │ │ mov r4, r0 │ │ │ │ moveq r1, #2 │ │ │ │ @@ -387058,15 +387058,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #8 │ │ │ │ bne 3c1f7c │ │ │ │ mov r0, r4 │ │ │ │ bl 3c0888 │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #4 │ │ │ │ @@ -387092,15 +387092,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ lsl r3, r0, #5 │ │ │ │ adds ip, r3, r0 │ │ │ │ lsl r3, r1, #5 │ │ │ │ orr r3, r3, r0, lsr #27 │ │ │ │ adc r1, r1, r3 │ │ │ │ add r3, r4, #4480 @ 0x1180 │ │ │ │ ldr lr, [r3] │ │ │ │ @@ -387112,15 +387112,15 @@ │ │ │ │ orreq r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c1f88 │ │ │ │ str ip, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r5, #20] │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldrh r3, [r5, #70] @ 0x46 │ │ │ │ tst r3, #1 │ │ │ │ ldrheq r3, [r5, #152] @ 0x98 │ │ │ │ movne r2, #1966080 @ 0x1e0000 │ │ │ │ subeq r2, r3, r3, lsl #4 │ │ │ │ movne r3, #0 │ │ │ │ lsleq r2, r2, #1 │ │ │ │ @@ -387131,15 +387131,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs ip, r1, r3 │ │ │ │ blt 3c1f70 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b1558 │ │ │ │ + b 9b1600 │ │ │ │ mov r0, r4 │ │ │ │ bl 3c1194 │ │ │ │ b 3c1e64 │ │ │ │ ldrh r3, [r5, #152] @ 0x98 │ │ │ │ subs r3, r3, lr │ │ │ │ rsc r0, r0, #0 │ │ │ │ adds r3, r3, ip │ │ │ │ @@ -387472,25 +387472,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r8, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 3c26f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 3c2230 │ │ │ │ ldr r2, [pc, #484] @ 3c26f4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -387511,27 +387511,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3c26f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c2374 │ │ │ │ ldr r3, [pc, #340] @ 3c26fc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c22d4 │ │ │ │ ldr r3, [pc, #300] @ 3c26e8 │ │ │ │ @@ -387547,24 +387547,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 3c2700 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r0, [fp] │ │ │ │ b 3c22d4 │ │ │ │ ldr r3, [pc, #204] @ 3c26fc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c2444 │ │ │ │ @@ -387574,57 +387574,57 @@ │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ bne 3c25c8 │ │ │ │ b 3c2444 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #164] @ 3c2704 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 3c2230 │ │ │ │ ldr r0, [pc, #136] @ 3c2708 │ │ │ │ stm sp, {r3, sl, fp} │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c2374 │ │ │ │ ldr r0, [pc, #108] @ 3c270c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r0, [fp] │ │ │ │ b 3c22d4 │ │ │ │ addeq r8, lr, r0, asr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq pc, r6, r0, ror #19 │ │ │ │ + rsbseq pc, r6, r0, lsl #21 │ │ │ │ addeq r8, lr, r8, lsl fp │ │ │ │ andeq pc, r0, pc, ror #10 │ │ │ │ @ instruction: 0x008e8abc │ │ │ │ @ instruction: 0xffeefd3d │ │ │ │ @ instruction: 0x008e89b4 │ │ │ │ andeq r0, r0, sl, ror #4 │ │ │ │ muleq r0, r5, sp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r8, asr #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq sl, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq sl, r3, r0, ror r5 │ │ │ │ andeq r1, r0, r0, lsl r2 │ │ │ │ - ldrdeq sl, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq sl, r3, ip, ror r5 │ │ │ │ andeq r5, r0, r8, ror #8 │ │ │ │ - strdeq sl, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ - @ instruction: 0x0063a390 │ │ │ │ - rsbeq sl, r3, r8, lsr r4 │ │ │ │ - rsbeq sl, r3, r8, lsr #7 │ │ │ │ + @ instruction: 0x0063a49c │ │ │ │ + rsbeq sl, r3, r0, lsr r4 │ │ │ │ + ldrdeq sl, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq sl, r3, r8, asr #8 │ │ │ │ │ │ │ │ 003c2710 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov fp, r2 │ │ │ │ @@ -388495,19 +388495,19 @@ │ │ │ │ blx r1 │ │ │ │ mov sl, #2 │ │ │ │ ldrh r3, [r9] │ │ │ │ b 3c2cb0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r8, lr, ip, ror #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq pc, r6, ip, ror r2 @ │ │ │ │ + rsbseq pc, r6, ip, lsl r3 @ │ │ │ │ addeq r8, lr, r4, asr #5 │ │ │ │ - ldrheq lr, [r6], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq pc, r6, r8, asr r0 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbseq lr, r6, r0, lsr #19 │ │ │ │ + rsbseq lr, r6, r0, asr #20 │ │ │ │ │ │ │ │ 003c34d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -388702,15 +388702,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 3c37b0 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 3c3720 │ │ │ │ - rsbseq lr, r6, sp, asr #6 │ │ │ │ + rsbseq lr, r6, sp, ror #7 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 003c37dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -388820,15 +388820,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 3c3978 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 3c38e8 │ │ │ │ - rsbseq lr, r6, ip, lsl #3 │ │ │ │ + rsbseq lr, r6, ip, lsr #4 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 003c39a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -388844,21 +388844,21 @@ │ │ │ │ stmib sp, {r3, r6} │ │ │ │ mov r3, #1 │ │ │ │ add r5, r6, #4096 @ 0x1000 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ str r8, [r5, #20] │ │ │ │ add r8, r6, #4 │ │ │ │ mov r0, r8 │ │ │ │ bl 5ad378 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754af4 │ │ │ │ + bl 754b9c │ │ │ │ add r3, r7, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -389046,15 +389046,15 @@ │ │ │ │ ldr lr, [lr, #2656] @ 0xa60 │ │ │ │ ands lr, lr, ip, lsr #2 │ │ │ │ mov ip, #0 │ │ │ │ popeq {pc} @ (ldreq pc, [sp], #4) │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ addeq r8, r0, r4, asr #2 │ │ │ │ - rsbseq lr, r6, r8, lsl r3 │ │ │ │ + ldrheq lr, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ lsr r1, r2, #2 │ │ │ │ ldr r3, [pc, #148] @ 3c3dc0 │ │ │ │ lsl r1, r1, #17 │ │ │ │ add r3, pc, r3 │ │ │ │ lsr r1, r1, #17 │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -389088,15 +389088,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldrdeq r8, [r2], r8 @ │ │ │ │ - ldrheq lr, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq lr, r6, r8, asr r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ sub r0, r1, #1 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -389129,15 +389129,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ ldr r9, [pc, #160] @ 3c3f14 │ │ │ │ ldr r8, [pc, #160] @ 3c3f18 │ │ │ │ add r4, r5, #52 @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ add r7, sp, #8 │ │ │ │ @@ -389148,15 +389148,15 @@ │ │ │ │ bl 24a67c │ │ │ │ ldr r3, [r4] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #12 │ │ │ │ stm sp, {r3, r9} │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ - bl 753f5c │ │ │ │ + bl 754004 │ │ │ │ cmp r4, r5 │ │ │ │ bne 3c3e8c │ │ │ │ ldr r2, [pc, #84] @ 3c3f1c │ │ │ │ ldr r3, [pc, #68] @ 3c3f10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -389172,15 +389172,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r6, [lr], r4 │ │ │ │ addeq r7, r0, r0, lsr #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strheq r8, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r8, r3, ip, asr sp │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ addeq r6, lr, r4, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -389229,19 +389229,19 @@ │ │ │ │ add r4, r5, #200704 @ 0x31000 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2648] @ 0xa58 │ │ │ │ strb r7, [r4, #2644] @ 0xa54 │ │ │ │ ldr r8, [r4, #2640] @ 0xa50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b1558 │ │ │ │ + bl 9b1600 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #2112] @ 0x840 │ │ │ │ add r5, r5, #137216 @ 0x21800 │ │ │ │ lsr r3, r3, r7 │ │ │ │ and r3, r3, r7 │ │ │ │ eor r3, r3, r7 │ │ │ │ str r3, [r6, #4] │ │ │ │ @@ -389273,22 +389273,22 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ str r3, [r6, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #2636] @ 0xa4c │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #24] @ 3c40cc │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b1558 │ │ │ │ + bl 9b1600 │ │ │ │ b 3c4040 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #316] @ 3c4224 │ │ │ │ @@ -389298,45 +389298,45 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #280] @ 3c4230 │ │ │ │ ldr r1, [pc, #280] @ 3c4234 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #248] @ 3c4238 │ │ │ │ ldr r1, [pc, #248] @ 3c423c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r9, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #216] @ 3c4240 │ │ │ │ ldr r1, [pc, #216] @ 3c4244 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #184] @ 3c4248 │ │ │ │ ldr r2, [pc, #184] @ 3c424c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ 3c4250 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -389367,31 +389367,31 @@ │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [r6, #48] @ 0x30 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 74c1ac │ │ │ │ - rsbseq sp, r6, ip, ror sp │ │ │ │ - rsbeq r3, r1, r8, lsr #12 │ │ │ │ - rsbeq r0, fp, r8, lsr fp │ │ │ │ - rsbeq r3, r1, ip, lsr #12 │ │ │ │ - rsbeq r3, r1, r4, asr #12 │ │ │ │ - strdeq pc, [r1], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r9, r1, r0, lsr #4 │ │ │ │ - ldrdeq r8, [r3], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r8, r3, r4, asr #19 │ │ │ │ + b 74c254 │ │ │ │ + rsbseq sp, r6, ip, lsl lr │ │ │ │ + rsbeq r3, r1, r8, asr #13 │ │ │ │ + ldrdeq r0, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r3, r1, ip, asr #13 │ │ │ │ + rsbeq r3, r1, r4, ror #13 │ │ │ │ + @ instruction: 0x0061fe98 │ │ │ │ + rsbeq r9, r1, r0, asr #5 │ │ │ │ + rsbeq r8, r3, r4, ror sl │ │ │ │ + rsbeq r8, r3, r4, ror #20 │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ andeq r1, r0, r4, lsr #13 │ │ │ │ andeq r0, r0, r8, ror #30 │ │ │ │ - rsbeq r8, r3, r0, lsr #19 │ │ │ │ + rsbeq r8, r3, r0, asr #20 │ │ │ │ addeq fp, ip, ip, ror #17 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ - rsbeq r8, r3, ip, ror #18 │ │ │ │ + rsbeq r8, r3, ip, lsl #20 │ │ │ │ addeq r7, r0, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r3, r1, #1536 @ 0x600 │ │ │ │ add r3, r3, #14 │ │ │ │ @@ -389558,15 +389558,15 @@ │ │ │ │ b 3c448c │ │ │ │ add r2, r6, #20480 @ 0x5000 │ │ │ │ ldr r3, [r2, #2348] @ 0x92c │ │ │ │ cmn r3, #1 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2, #2348] @ 0x92c │ │ │ │ b 3c44dc │ │ │ │ - rsbseq sp, r6, ip, lsl #19 │ │ │ │ + rsbseq sp, r6, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [r3, #2360] @ 0x938 │ │ │ │ @@ -389579,23 +389579,23 @@ │ │ │ │ add r5, r5, #200704 @ 0x31000 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #1 │ │ │ │ add r4, r4, r0 │ │ │ │ str r2, [r3, #2296] @ 0x8f8 │ │ │ │ str r4, [r3, #2300] @ 0x8fc │ │ │ │ ldr r4, [r5, #2652] @ 0xa5c │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #24] @ 3c4594 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b1558 │ │ │ │ + b 9b1600 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ add r0, r0, #200704 @ 0x31000 │ │ │ │ and r1, r2, #119 @ 0x77 │ │ │ │ tst r2, #2 │ │ │ │ ldr r3, [r0, #2632] @ 0xa48 │ │ │ │ str r1, [r0, #2632] @ 0xa48 │ │ │ │ mov ip, #0 │ │ │ │ @@ -389699,28 +389699,28 @@ │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #748] @ 3c4a30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #728] @ 3c4a34 │ │ │ │ ldr r1, [pc, #728] @ 3c4a38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ ldr r7, [pc, #716] @ 3c4a3c │ │ │ │ add r8, sp, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, r0 │ │ │ │ add r0, r4, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #688] @ 3c4a40 │ │ │ │ ldr r3, [pc, #688] @ 3c4a44 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sl, #852] @ 0x354 │ │ │ │ ldr r2, [sl, #100] @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ @@ -389741,32 +389741,32 @@ │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r2, r7, #140 @ 0x8c │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r2, #32 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e11c │ │ │ │ + bl 70e1c4 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r4, [r8, #4]! │ │ │ │ mov r0, r6 │ │ │ │ sub r1, r4, #4 │ │ │ │ sub r1, r1, r3 │ │ │ │ stm sp, {r1, r7} │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e11c │ │ │ │ + bl 70e1c4 │ │ │ │ cmp r4, #131072 @ 0x20000 │ │ │ │ bne 3c481c │ │ │ │ ldr r2, [pc, #504] @ 3c4a48 │ │ │ │ ldr r3, [pc, #504] @ 3c4a4c │ │ │ │ add r4, r5, #6016 @ 0x1780 │ │ │ │ add r4, r4, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -389775,15 +389775,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #188 @ 0xbc │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, sl │ │ │ │ bl 43e2f0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #1 │ │ │ │ @@ -389792,34 +389792,34 @@ │ │ │ │ add r4, r4, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 43e2f0 │ │ │ │ ldr r6, [pc, #404] @ 3c4a50 │ │ │ │ mov r0, r4 │ │ │ │ bl 5ad378 │ │ │ │ mov r0, sl │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [pc, #384] @ 3c4a54 │ │ │ │ ldr r1, [pc, #384] @ 3c4a58 │ │ │ │ add r3, r6, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ add r1, r6, #164 @ 0xa4 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ add fp, fp, #88 @ 0x58 │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, r5, #137216 @ 0x21800 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ str r4, [sp] │ │ │ │ bl 3c7dfc │ │ │ │ mov r0, r5 │ │ │ │ - bl 754af4 │ │ │ │ + bl 754b9c │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #300] @ 3c4a5c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -389835,39 +389835,39 @@ │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r7, ip} │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ add r4, r5, #200704 @ 0x31000 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ str r6, [r4, #2636] @ 0xa4c │ │ │ │ mov r0, #32 │ │ │ │ bl 2487f8 │ │ │ │ ldr r3, [pc, #224] @ 3c4a68 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ str r6, [r4, #2640] @ 0xa50 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487f8 │ │ │ │ ldr r3, [pc, #180] @ 3c4a6c │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #152] @ 3c4a64 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ ldr r2, [pc, #148] @ 3c4a70 │ │ │ │ ldr r3, [pc, #72] @ 3c4a28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r4, #2652] @ 0xa5c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -389879,29 +389879,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r6, r4, ror #14 │ │ │ │ + rsbseq sp, r6, r4, lsl #16 │ │ │ │ strdeq r6, [lr], r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r2, r1, r8, ror #31 │ │ │ │ - strdeq r0, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r8, r3, r4, ror #7 │ │ │ │ - ldrdeq r8, [r3], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r3, r1, r8, lsl #1 │ │ │ │ + @ instruction: 0x006b0594 │ │ │ │ + rsbeq r8, r3, r4, lsl #9 │ │ │ │ + rsbeq r8, r3, r4, ror r4 │ │ │ │ strdeq r7, [r0], ip │ │ │ │ muleq r0, ip, r8 │ │ │ │ - ldrdeq r8, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r8, r3, ip, ror r4 │ │ │ │ addeq r7, r0, r0, lsl r4 │ │ │ │ - rsbeq r8, r3, ip, lsr #6 │ │ │ │ - rsbseq sp, r6, r8, lsr #11 │ │ │ │ - rsbeq pc, r1, r0, ror #12 │ │ │ │ - rsbeq r8, r1, r8, lsl #21 │ │ │ │ + rsbeq r8, r3, ip, asr #7 │ │ │ │ + rsbseq sp, r6, r8, asr #12 │ │ │ │ + rsbeq pc, r1, r0, lsl #14 │ │ │ │ + rsbeq r8, r1, r8, lsr #22 │ │ │ │ @ instruction: 0x008f77bc │ │ │ │ andeq r0, r0, r0, asr #25 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r0, r0, r0, lsr #29 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ addeq r6, lr, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -390233,24 +390233,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 3c501c │ │ │ │ ldr r1, [pc, #132] @ 3c5020 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #112] @ 3c5024 │ │ │ │ ldr r1, [pc, #112] @ 3c5028 │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #84] @ 3c502c │ │ │ │ ldr r2, [pc, #84] @ 3c5030 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -390261,21 +390261,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq ip, r6, ip, ror #29 │ │ │ │ - rsbeq r7, r3, r8, lsr #23 │ │ │ │ - @ instruction: 0x00637b94 │ │ │ │ - rsbeq r2, r1, r0, ror r7 │ │ │ │ - rsbeq pc, sl, ip, ror ip @ │ │ │ │ - rsbeq r6, r3, ip, lsl #27 │ │ │ │ - rsbeq r0, r3, r4, ror #16 │ │ │ │ + rsbseq ip, r6, ip, lsl #31 │ │ │ │ + rsbeq r7, r3, r8, asr #24 │ │ │ │ + rsbeq r7, r3, r4, lsr ip │ │ │ │ + rsbeq r2, r1, r0, lsl r8 │ │ │ │ + rsbeq pc, sl, ip, lsl sp @ │ │ │ │ + rsbeq r6, r3, ip, lsr #28 │ │ │ │ + rsbeq r0, r3, r4, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #180] @ 3c5104 │ │ │ │ mov r5, r1 │ │ │ │ @@ -390286,15 +390286,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 43fa3c │ │ │ │ cmp r5, #4 │ │ │ │ @@ -390320,62 +390320,62 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r8, #1744] @ 0x6d0 │ │ │ │ bl 5adb80 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 5ae2cc │ │ │ │ - rsbseq ip, r6, r4, lsl lr │ │ │ │ - rsbeq r7, r3, r8, asr #21 │ │ │ │ - ldrdeq r7, [r3], #-168 @ 0xffffff58 @ │ │ │ │ + ldrheq ip, [r6], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r7, r3, r8, ror #22 │ │ │ │ + rsbeq r7, r3, r8, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #144] @ 3c51b8 │ │ │ │ ldr r2, [pc, #144] @ 3c51bc │ │ │ │ ldr r1, [pc, #144] @ 3c51c0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r5, r0, #200704 @ 0x31000 │ │ │ │ ldr r6, [r5, #2636] @ 0xa4c │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3c5170 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r6 │ │ │ │ bl 248b04 │ │ │ │ ldr r6, [r5, #2640] @ 0xa50 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3c518c │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r6 │ │ │ │ bl 248b04 │ │ │ │ ldr r5, [r5, #2652] @ 0xa5c │ │ │ │ cmp r5, #0 │ │ │ │ beq 3c51a8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b04 │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 5adc4c │ │ │ │ - rsbseq ip, r6, r4, asr #26 │ │ │ │ - rsbeq r7, r3, r8, lsl #20 │ │ │ │ - strdeq r7, [r3], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq ip, r6, r4, ror #27 │ │ │ │ + rsbeq r7, r3, r8, lsr #21 │ │ │ │ + @ instruction: 0x00637a98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #368] @ 3c534c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #364] @ 3c5350 │ │ │ │ @@ -390384,15 +390384,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r2, r5, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #2312] @ 0x908 │ │ │ │ add r6, r5, #200704 @ 0x31000 │ │ │ │ str r4, [r2, #2296] @ 0x8f8 │ │ │ │ str r4, [r2, #2304] @ 0x900 │ │ │ │ ands r4, r4, r3 │ │ │ │ ldrb r3, [r6, #2645] @ 0xa55 │ │ │ │ @@ -390447,36 +390447,36 @@ │ │ │ │ moveq r9, r3 │ │ │ │ beq 3c52f4 │ │ │ │ cmp r9, r3 │ │ │ │ movcs r9, r3 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r6, #2644] @ 0xa54 │ │ │ │ ldr r4, [r6, #2640] @ 0xa50 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ cmp r9, #500 @ 0x1f4 │ │ │ │ movcc r9, #500 @ 0x1f4 │ │ │ │ lsl r2, r9, #8 │ │ │ │ mov r5, #0 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b1558 │ │ │ │ + bl 9b1600 │ │ │ │ str r5, [r6, #2648] @ 0xa58 │ │ │ │ b 3c5244 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq ip, r6, ip, lsl #25 │ │ │ │ - rsbeq lr, r1, r8, asr #26 │ │ │ │ - rsbeq r8, r1, ip, ror #2 │ │ │ │ + rsbseq ip, r6, ip, lsr #26 │ │ │ │ + rsbeq lr, r1, r8, ror #27 │ │ │ │ + rsbeq r8, r1, ip, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #328] @ 3c54b8 │ │ │ │ ldr ip, [pc, #328] @ 3c54bc │ │ │ │ add lr, pc, lr │ │ │ │ @@ -390540,41 +390540,41 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3c54d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c53a8 │ │ │ │ ldr r0, [pc, #56] @ 3c54dc │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c53a8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r5, lr, ip, lsr #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r5, lr, ip, lsl #15 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r5, lr, r8, asr #14 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, r3, r0, lsl #14 │ │ │ │ - rsbeq r7, r3, r0, asr r7 │ │ │ │ + rsbeq r7, r3, r0, lsr #15 │ │ │ │ + strdeq r7, [r3], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ bl 5adbb0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -390761,16 +390761,16 @@ │ │ │ │ b 3c5704 │ │ │ │ add r3, r3, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #28 │ │ │ │ lsl r1, r3, #1 │ │ │ │ strh r2, [r0, r1] │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ b 3c5704 │ │ │ │ - rsbseq ip, r6, r0, lsr #14 │ │ │ │ - ldrsbeq ip, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq ip, r6, r0, asr #15 │ │ │ │ + rsbseq ip, r6, ip, ror r7 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #2312] @ 0x908 │ │ │ │ orr r2, r1, r2 │ │ │ │ str r2, [r3, #2312] @ 0x908 │ │ │ │ ldr r1, [r3, #2296] @ 0x8f8 │ │ │ │ b 3c51c4 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ @@ -390801,35 +390801,35 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r6, #100 @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ add ip, r6, #336 @ 0x150 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ add r5, r4, #200704 @ 0x31000 │ │ │ │ mov r7, #0 │ │ │ │ add sl, r4, #137216 @ 0x21800 │ │ │ │ add r9, r4, #1744 @ 0x6d0 │ │ │ │ add r9, r9, #4 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r5, #2636] @ 0xa4c │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ ldr r0, [r5, #2640] @ 0xa50 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ ldr r0, [r5, #2652] @ 0xa5c │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ add r3, r5, #2640 @ 0xa50 │ │ │ │ strh r7, [r3, #4] │ │ │ │ mov r2, #22 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sl, #98 @ 0x62 │ │ │ │ str r7, [r5, #2648] @ 0xa58 │ │ │ │ bl 24a67c │ │ │ │ @@ -390887,18 +390887,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq ip, r6, ip, lsl #12 │ │ │ │ - ldrdeq r7, [r3], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r7, r3, r4, asr #5 │ │ │ │ - rsbseq r4, r7, r4, asr #13 │ │ │ │ + rsbseq ip, r6, ip, lsr #13 │ │ │ │ + rsbeq r7, r3, r4, ror r3 │ │ │ │ + rsbeq r7, r3, r4, ror #6 │ │ │ │ + rsbseq r4, r7, r4, ror #14 │ │ │ │ andeq r5, r0, r4, lsr #16 │ │ │ │ andeq r0, r1, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ ldr r3, [pc, #1860] @ 3c6154 │ │ │ │ @@ -390923,15 +390923,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ ldrh ip, [r5, #80] @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r5, #80] @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r3, #0 │ │ │ │ add r2, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r2, #3128] @ 0xc38 │ │ │ │ @@ -390985,15 +390985,15 @@ │ │ │ │ adc r8, r3, #0 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r5, [sp, #140] @ 0x8c │ │ │ │ @@ -391002,23 +391002,23 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r1, [pc, #1468] @ 3c6174 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr lr, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r1, [pc, #1432] @ 3c6178 │ │ │ │ ldr r2, [lr, #2648] @ 0xa58 │ │ │ │ and ip, r3, #-2147483648 @ 0x80000000 │ │ │ │ orr r2, r2, ip │ │ │ │ lsl r8, r3, #16 │ │ │ │ @@ -391119,15 +391119,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add fp, fp, #520 @ 0x208 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r5, fp, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -391137,15 +391137,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [sl] │ │ │ │ ldrb r2, [r2, #2608] @ 0xa30 │ │ │ │ add r5, r3, r4 │ │ │ │ cmp r5, r2 │ │ │ │ bcc 3c5dec │ │ │ │ cmp r3, r2 │ │ │ │ @@ -391183,15 +391183,15 @@ │ │ │ │ str r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #132] @ 0x84 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ add r1, r0, #137216 @ 0x21800 │ │ │ │ add r1, r1, #520 @ 0x208 │ │ │ │ add r1, r1, fp │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -391202,15 +391202,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldrh r3, [r9] │ │ │ │ add r3, r3, r8 │ │ │ │ strh r3, [r9] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c5f3c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -391240,15 +391240,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ tst r3, #402653184 @ 0x18000000 │ │ │ │ mov r4, r0 │ │ │ │ beq 3c6000 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7, #4] │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ @@ -391259,15 +391259,15 @@ │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ strb r5, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #140] @ 0x8c │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -391276,15 +391276,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ add r1, sp, #164 @ 0xa4 │ │ │ │ mov r4, #4 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r1, #72] @ 0x48 │ │ │ │ ldr r2, [r1, #64] @ 0x40 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -391364,27 +391364,27 @@ │ │ │ │ add r1, r3, #202752 @ 0x31800 │ │ │ │ add r1, r1, #528 @ 0x210 │ │ │ │ bl 3c8184 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strb r6, [r3, #2661] @ 0xa65 │ │ │ │ b 3c5f3c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq ip, r6, ip, asr r4 │ │ │ │ + ldrsheq ip, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ strdeq r5, [lr], r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq lr, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r7, r1, r0, lsl #18 │ │ │ │ - ldrheq ip, [r6], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq lr, r1, ip, ror r5 │ │ │ │ + rsbeq r7, r1, r0, lsr #19 │ │ │ │ + rsbseq ip, r6, r4, asr r4 │ │ │ │ andeq r1, r2, r2, lsl #20 │ │ │ │ - rsbeq lr, r1, r0, asr r4 │ │ │ │ - rsbeq r7, r1, ip, lsr #15 │ │ │ │ + strdeq lr, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r7, r1, ip, asr #16 │ │ │ │ andscs r0, r0, r0 │ │ │ │ - rsbseq fp, r6, r8, lsr #30 │ │ │ │ - ldrdeq sp, [r1], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r7, r1, r4, lsl #8 │ │ │ │ + rsbseq fp, r6, r8, asr #31 │ │ │ │ + rsbeq lr, r1, ip, ror r0 │ │ │ │ + rsbeq r7, r1, r4, lsr #9 │ │ │ │ addeq r4, lr, r0, asr #21 │ │ │ │ add r1, r1, #1536 @ 0x600 │ │ │ │ lsl r2, r2, #16 │ │ │ │ add r1, r1, #14 │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r3, r0, #135168 @ 0x21000 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -391440,15 +391440,15 @@ │ │ │ │ add r3, r4, #16384 @ 0x4000 │ │ │ │ ldr r2, [r3, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ cmp r2, r3 │ │ │ │ beq 3c62a8 │ │ │ │ add r4, r4, #200704 @ 0x31000 │ │ │ │ ldr r0, [r4, #2652] @ 0xa5c │ │ │ │ - bl 9b15a8 │ │ │ │ + bl 9b1650 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -391484,15 +391484,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov fp, #0 │ │ │ │ add r8, sp, #168 @ 0xa8 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #152] @ 0x98 │ │ │ │ str fp, [sp, #156] @ 0x9c │ │ │ │ str fp, [sp, #160] @ 0xa0 │ │ │ │ @@ -391501,23 +391501,23 @@ │ │ │ │ add sl, sl, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 24a67c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ ldr r7, [r9] │ │ │ │ - bl 9bac9c │ │ │ │ + bl 9bad44 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, sl │ │ │ │ bl 3c7548 │ │ │ │ cmp r0, fp │ │ │ │ beq 3c6968 │ │ │ │ add r3, r6, #200704 @ 0x31000 │ │ │ │ ldr r0, [r3, #2652] @ 0xa5c │ │ │ │ - bl 9b15a8 │ │ │ │ + bl 9b1650 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r0, fp │ │ │ │ bne 3c63d0 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ cmp r3, #17 │ │ │ │ bls 3c6860 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ @@ -391645,15 +391645,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ @@ -391661,42 +391661,42 @@ │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldrb r3, [sp, #164] @ 0xa4 │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ orr r3, r2, r3 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ orr r3, r3, #1 │ │ │ │ strb r3, [sp, #164] @ 0xa4 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adds r2, r8, #12 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adc r3, r9, #0 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, #0 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ ldr r2, [r5, #64] @ 0x40 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r2, r3, lsl #4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ movls r3, #0 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -391722,30 +391722,30 @@ │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adc r9, r3, #0 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, #16 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldrb r1, [sp, #164] @ 0xa4 │ │ │ │ strh r3, [sp, #166] @ 0xa6 │ │ │ │ ldrd r2, [sp, #152] @ 0x98 │ │ │ │ and r1, r1, #254 @ 0xfe │ │ │ │ orrs r0, r2, r3 │ │ │ │ strb r1, [sp, #164] @ 0xa4 │ │ │ │ @@ -391779,30 +391779,30 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r5, fp │ │ │ │ movcs r5, fp │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adds r6, r5, r6 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add sl, sl, r5 │ │ │ │ cmp r3, sl │ │ │ │ @@ -391820,15 +391820,15 @@ │ │ │ │ str r9, [sp, #36] @ 0x24 │ │ │ │ b 3c6568 │ │ │ │ mov r3, #18 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9baaf4 │ │ │ │ + bl 9bab9c │ │ │ │ mov r7, r8 │ │ │ │ b 3c63b4 │ │ │ │ add r1, r7, #14 │ │ │ │ mov r0, sl │ │ │ │ bl 3c6e04 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3c6434 │ │ │ │ @@ -391916,29 +391916,29 @@ │ │ │ │ b 3c64b0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9baa20 │ │ │ │ + bl 9baac8 │ │ │ │ b 3c6914 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r7, #4 │ │ │ │ bl 24965c │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3c693c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r4, lr, ip, lsr r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq fp, r6, r4, ror #22 │ │ │ │ - rsbeq sp, r1, r0, lsr #24 │ │ │ │ - rsbeq r7, r1, r8, asr #32 │ │ │ │ + rsbseq fp, r6, r4, lsl #24 │ │ │ │ + rsbeq sp, r1, r0, asr #25 │ │ │ │ + rsbeq r7, r1, r8, ror #1 │ │ │ │ addeq r4, lr, r4, asr #14 │ │ │ │ bge ff2b9a44 <__bss_end__@@Base+0xfe507114> │ │ │ │ bge ff2b9a40 <__bss_end__@@Base+0xfe507110> │ │ │ │ bge ff2b9a48 <__bss_end__@@Base+0xfe507118> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -392050,42 +392050,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c6c6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c6ba4 │ │ │ │ ldr r0, [pc, #60] @ 3c6c70 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c6ba4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [lr], r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r3, lr, r0, ror #31 │ │ │ │ addeq r3, lr, r0, asr #31 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r8, ror #15 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0063659c │ │ │ │ - ldrdeq r6, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r6, r3, ip, lsr r6 │ │ │ │ + rsbeq r6, r3, ip, ror r6 │ │ │ │ │ │ │ │ 003c6c74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #336] @ 3c6ddc │ │ │ │ @@ -392152,42 +392152,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c6dfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c6cf8 │ │ │ │ ldr r0, [pc, #60] @ 3c6e00 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c6cf8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r3, lr, ip, lsl #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r3, lr, r4, asr lr │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r3, lr, ip, lsl lr │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, r3, r8, lsr #9 │ │ │ │ - rsbeq r6, r3, ip, ror #9 │ │ │ │ + rsbeq r6, r3, r8, asr #10 │ │ │ │ + rsbeq r6, r3, ip, lsl #11 │ │ │ │ │ │ │ │ 003c6e04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ @@ -392264,22 +392264,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3c7044 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c6e48 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c6f80 │ │ │ │ mov r0, #0 │ │ │ │ b 3c6e4c │ │ │ │ ldr r3, [pc, #192] @ 3c7048 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -392298,47 +392298,47 @@ │ │ │ │ beq 3c700c │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3c704c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c6f78 │ │ │ │ ldr r0, [pc, #80] @ 3c7050 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c6e48 │ │ │ │ ldr r0, [pc, #64] @ 3c7054 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c6f78 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [lr], r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r3, lr, r8, ror #25 │ │ │ │ addeq r3, lr, r8, asr #25 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r8, lsr lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, r3, r4, lsl #8 │ │ │ │ + rsbeq r6, r3, r4, lsr #9 │ │ │ │ andeq r5, r0, ip, ror #8 │ │ │ │ - rsbeq r6, r3, ip, lsl #6 │ │ │ │ - rsbeq r6, r3, r0, lsr #7 │ │ │ │ - rsbeq r6, r3, r4, lsr #6 │ │ │ │ + rsbeq r6, r3, ip, lsr #7 │ │ │ │ + rsbeq r6, r3, r0, asr #8 │ │ │ │ + rsbeq r6, r3, r4, asr #7 │ │ │ │ │ │ │ │ 003c7058 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r4, r1 │ │ │ │ @@ -392478,15 +392478,15 @@ │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -392496,15 +392496,15 @@ │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #580] @ 3c7528 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c71fc │ │ │ │ ldr r3, [pc, #568] @ 3c752c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c71b4 │ │ │ │ ldr r3, [pc, #536] @ 3c7520 │ │ │ │ @@ -392524,15 +392524,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ @@ -392541,15 +392541,15 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 3c7530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c71b4 │ │ │ │ ldr r3, [pc, #396] @ 3c7534 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c716c │ │ │ │ ldr r3, [pc, #356] @ 3c7520 │ │ │ │ @@ -392566,15 +392566,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -392583,30 +392583,30 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3c7538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3c716c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [pc, #220] @ 3c753c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3c716c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #160] @ 3c7540 │ │ │ │ @@ -392615,48 +392615,48 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c71fc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #108] @ 3c7544 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c71b4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umulleq r3, lr, ip, sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r3, lr, r4, asr #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r8, r7, ip, lsr #13 │ │ │ │ + rsbseq r8, r7, ip, asr #14 │ │ │ │ addeq r3, lr, ip, asr r9 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, r3, ip, ror #1 │ │ │ │ - andeq r1, r0, r8, ror #12 │ │ │ │ rsbeq r6, r3, ip, lsl #3 │ │ │ │ + andeq r1, r0, r8, ror #12 │ │ │ │ + rsbeq r6, r3, ip, lsr #4 │ │ │ │ andeq r4, r0, ip, lsr sl │ │ │ │ - rsbeq r6, r3, r8, lsr r0 │ │ │ │ - rsbeq r6, r3, ip, asr r0 │ │ │ │ - rsbeq r5, r3, r0, ror pc │ │ │ │ - rsbeq r6, r3, ip, lsr #1 │ │ │ │ + ldrdeq r6, [r3], #-8 @ │ │ │ │ + strdeq r6, [r3], #-12 @ │ │ │ │ + rsbeq r6, r3, r0, lsl r0 │ │ │ │ + rsbeq r6, r3, ip, asr #2 │ │ │ │ │ │ │ │ 003c7548 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #452] @ 3c7724 │ │ │ │ @@ -392720,22 +392720,22 @@ │ │ │ │ beq 3c770c │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 3c7744 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c75ec │ │ │ │ ldr r2, [pc, #192] @ 3c7748 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c75ec │ │ │ │ ldr r2, [pc, #160] @ 3c773c │ │ │ │ @@ -392750,47 +392750,47 @@ │ │ │ │ beq 3c76f8 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3c774c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c75ec │ │ │ │ ldr r0, [pc, #80] @ 3c7750 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c75ec │ │ │ │ ldr r0, [pc, #64] @ 3c7754 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c75ec │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008e35bc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r3, lr, r4, lsr #11 │ │ │ │ addeq r3, lr, r8, ror r5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r4, ror #8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, r3, r4, lsr r0 │ │ │ │ + ldrdeq r6, [r3], #-4 @ │ │ │ │ andeq r3, r0, ip, lsr #30 │ │ │ │ - rsbeq r5, r3, r8, lsl #30 │ │ │ │ - rsbeq r5, r3, r4, asr pc │ │ │ │ + rsbeq r5, r3, r8, lsr #31 │ │ │ │ strdeq r5, [r3], #-244 @ 0xffffff0c @ │ │ │ │ + @ instruction: 0x00636094 │ │ │ │ │ │ │ │ 003c7758 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #352] @ 3c78d0 │ │ │ │ @@ -392864,41 +392864,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c78f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c7834 │ │ │ │ ldr r0, [pc, #60] @ 3c78fc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c7834 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ addeq r3, lr, r0, lsr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umulleq r3, lr, r0, r3 │ │ │ │ addeq r3, lr, r4, ror #6 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r4, lsr #9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r5, [r3], #-224 @ 0xffffff20 @ │ │ │ │ - strdeq r5, [r3], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r5, r3, r0, asr pc │ │ │ │ + @ instruction: 0x00635f9c │ │ │ │ │ │ │ │ 003c7900 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -392923,33 +392923,33 @@ │ │ │ │ strh r0, [r1, #2] │ │ │ │ ldr r3, [ip, r3] │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c79c4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #220] @ 3c7a60 │ │ │ │ ldr r3, [pc, #204] @ 3c7a54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c7a4c │ │ │ │ ldr r2, [pc, #188] @ 3c7a64 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b1558 │ │ │ │ + b 9b1600 │ │ │ │ ldr r3, [pc, #156] @ 3c7a68 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c7974 │ │ │ │ ldr r3, [pc, #140] @ 3c7a6c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -392964,38 +392964,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c7a74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c7974 │ │ │ │ ldr r0, [pc, #52] @ 3c7a78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c7974 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [lr], r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r3, lr, r8, asr #3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umulleq r3, lr, r8, r1 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r5, r0, ip, ror #7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r3, r0, ror #27 │ │ │ │ - rsbeq r5, r3, r8, lsl lr │ │ │ │ + rsbeq r5, r3, r0, lsl #29 │ │ │ │ + strheq r5, [r3], #-232 @ 0xffffff18 @ │ │ │ │ │ │ │ │ 003c7a7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 3c7c44 │ │ │ │ @@ -393080,48 +393080,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3c7c64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c7b30 │ │ │ │ ldr r0, [pc, #72] @ 3c7c68 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c7b30 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r3, lr, r4, lsl #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r3, lr, r4, asr r0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r2, lr, r4, ror #31 │ │ │ │ @ instruction: 0x000014bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r3, r8, lsl #25 │ │ │ │ - rsbeq r5, r3, r8, asr #25 │ │ │ │ + rsbeq r5, r3, r8, lsr #26 │ │ │ │ + rsbeq r5, r3, r8, ror #26 │ │ │ │ │ │ │ │ 003c7c6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -393182,48 +393182,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3c7df0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c7cdc │ │ │ │ ldr r2, [pc, #88] @ 3c7df4 │ │ │ │ ldr r3, [pc, #52] @ 3c7dd4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c7dcc │ │ │ │ ldr r0, [pc, #56] @ 3c7df8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r2, lr, ip, lsl #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r2, lr, ip, asr lr │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r2, lr, r8, lsr lr │ │ │ │ andeq r4, r0, r4, ror r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r5, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r5, r3, r4, asr ip │ │ │ │ addeq r2, lr, r0, lsl #27 │ │ │ │ - rsbeq r5, r3, ip, asr #23 │ │ │ │ + rsbeq r5, r3, ip, ror #24 │ │ │ │ │ │ │ │ 003c7dfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ @@ -393447,15 +393447,15 @@ │ │ │ │ strne r3, [r0, #120] @ 0x78 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r7, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r7, r7, r8, asr r8 │ │ │ │ bge ff2bb188 <__bss_end__@@Base+0xfe508858> │ │ │ │ bge ff2bb190 <__bss_end__@@Base+0xfe508860> │ │ │ │ │ │ │ │ 003c8184 : │ │ │ │ ldrb r2, [r0] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ strb r2, [r1] │ │ │ │ @@ -393497,15 +393497,15 @@ │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r1 │ │ │ │ add r1, r7, #45056 @ 0xb000 │ │ │ │ ldr r4, [r1, #1544] @ 0x608 │ │ │ │ mov ip, r0 │ │ │ │ bic lr, r4, #-16777216 @ 0xff000000 │ │ │ │ @@ -393513,21 +393513,21 @@ │ │ │ │ lsr r4, r4, #24 │ │ │ │ cmp r4, #1 │ │ │ │ movcc r4, #1 │ │ │ │ lsl r4, r4, #4 │ │ │ │ mov r1, r6 │ │ │ │ umlal r0, r1, lr, r2 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r6, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r5, r5, r0 │ │ │ │ str r5, [r7, r3, lsl #2] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adc r8, r8, sl │ │ │ │ str r8, [r7, r3, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ @@ -393542,15 +393542,15 @@ │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ bic ip, r8, #-16777216 @ 0xff000000 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov sl, r0 │ │ │ │ add r0, r5, #45056 @ 0xb000 │ │ │ │ ldr r6, [r0, #1544] @ 0x608 │ │ │ │ str r8, [r0, #1544] @ 0x608 │ │ │ │ @@ -393558,38 +393558,38 @@ │ │ │ │ lsr r5, r8, #24 │ │ │ │ cmp r5, #1 │ │ │ │ movcc r5, #1 │ │ │ │ mov r9, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, ip, r9 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, fp │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ bic r3, r6, #-16777216 @ 0xff000000 │ │ │ │ lsr r6, r6, #24 │ │ │ │ cmp r6, #1 │ │ │ │ movcc r6, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r5, r0 │ │ │ │ umull fp, r0, r3, sl │ │ │ │ umlal r0, r1, r3, r9 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, fp │ │ │ │ mov r2, r6 │ │ │ │ - bl 9d62d8 │ │ │ │ + bl 9d6380 │ │ │ │ ldr r2, [r7] │ │ │ │ subs r3, r5, r0 │ │ │ │ sbc r8, r8, r9 │ │ │ │ lsr r3, r3, #4 │ │ │ │ orr r3, r3, r8, lsl #28 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -393664,15 +393664,15 @@ │ │ │ │ mov r3, #2 │ │ │ │ add r8, sp, #14 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9baa20 │ │ │ │ + bl 9baac8 │ │ │ │ mov r2, #0 │ │ │ │ cmp sl, #2048 @ 0x800 │ │ │ │ str r2, [sp, #16] │ │ │ │ beq 3c85a4 │ │ │ │ ldr r3, [pc, #332] @ 3c862c │ │ │ │ cmp sl, r3 │ │ │ │ movne sl, r2 │ │ │ │ @@ -393702,15 +393702,15 @@ │ │ │ │ bhi 3c85e0 │ │ │ │ mov ip, #2 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9baa20 │ │ │ │ + bl 9baac8 │ │ │ │ ldr r2, [pc, #204] @ 3c8634 │ │ │ │ ldr r3, [pc, #188] @ 3c8628 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -394097,20 +394097,20 @@ │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ bl 24aa84 │ │ │ │ @ instruction: 0x008e24b8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r2, [lr], r4 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ @ instruction: 0xffffc000 │ │ │ │ - rsbseq r6, r7, ip, lsl sp │ │ │ │ - rsbeq r4, r3, ip, lsl #29 │ │ │ │ - rsbeq r4, r3, r8, asr #29 │ │ │ │ - ldrsheq r6, [r7], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r4, r3, r4, ror #28 │ │ │ │ - rsbeq r4, r3, r4, ror lr │ │ │ │ + ldrheq r6, [r7], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r4, r3, ip, lsr #30 │ │ │ │ + rsbeq r4, r3, r8, ror #30 │ │ │ │ + @ instruction: 0x00776d98 │ │ │ │ + rsbeq r4, r3, r4, lsl #30 │ │ │ │ + rsbeq r4, r3, r4, lsl pc │ │ │ │ andeq r0, r0, r3, asr #5 │ │ │ │ │ │ │ │ 003c8ba4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -394205,17 +394205,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c8d28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #94 @ 0x5e │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r6, r7, r8, asr #22 │ │ │ │ - strheq r4, [r3], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq fp, r0, ip, ror sl │ │ │ │ + rsbseq r6, r7, r8, ror #23 │ │ │ │ + rsbeq r4, r3, r8, asr sp │ │ │ │ + rsbseq fp, r0, ip, lsl fp │ │ │ │ │ │ │ │ 003c8d2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #384] @ 3c8ec4 │ │ │ │ @@ -394293,15 +394293,15 @@ │ │ │ │ add r0, r0, ip │ │ │ │ bl 24962c │ │ │ │ b 3c8dac │ │ │ │ mov lr, #2 │ │ │ │ add r3, sp, #14 │ │ │ │ mov r2, ip │ │ │ │ str lr, [sp] │ │ │ │ - bl 9baa20 │ │ │ │ + bl 9baac8 │ │ │ │ b 3c8dac │ │ │ │ lsl r1, r1, #16 │ │ │ │ add r3, sp, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #6 │ │ │ │ bl 5a74d0 │ │ │ │ @@ -394315,17 +394315,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #109 @ 0x6d │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ ldrdeq r1, [lr], r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r1, lr, r8, ror #26 │ │ │ │ - rsbseq r6, r7, r4, lsr #19 │ │ │ │ - rsbeq r4, r3, r4, lsl fp │ │ │ │ - ldrsbeq fp, [r0], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r6, r7, r4, asr #20 │ │ │ │ + strheq r4, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq fp, r0, r8, ror r9 │ │ │ │ │ │ │ │ 003c8edc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ @@ -394352,15 +394352,15 @@ │ │ │ │ add r0, r0, #8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r5 │ │ │ │ bl 24962c │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [r6, #60] @ 0x3c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 99e39c │ │ │ │ + bl 99e444 │ │ │ │ ldr r1, [r6, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #8] │ │ │ │ beq 3c9000 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #11 │ │ │ │ bls 3c9000 │ │ │ │ @@ -394373,15 +394373,15 @@ │ │ │ │ b 3c8fc0 │ │ │ │ mov r3, #4 │ │ │ │ add r5, sp, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #8 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9baa20 │ │ │ │ + bl 9baac8 │ │ │ │ cmp r0, #3 │ │ │ │ movls r0, #0 │ │ │ │ bhi 3c8f50 │ │ │ │ ldr r2, [pc, #108] @ 3c9034 │ │ │ │ ldr r3, [pc, #100] @ 3c9030 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -394398,15 +394398,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov ip, #4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9baa20 │ │ │ │ + bl 9baac8 │ │ │ │ cmp r0, #3 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b 3c8fc0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r1, lr, r0, lsr #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @@ -394435,15 +394435,15 @@ │ │ │ │ beq 3c9094 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #21 │ │ │ │ bhi 3c913c │ │ │ │ mov r6, #22 │ │ │ │ mov r2, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9baaf4 │ │ │ │ + bl 9bab9c │ │ │ │ cmp r0, #13 │ │ │ │ movls r3, #0 │ │ │ │ strls r3, [r5, #12] │ │ │ │ bls 3c90f8 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r3, #14 │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -394529,26 +394529,26 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, r3, r2 │ │ │ │ strh r3, [r6, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9bac9c │ │ │ │ + bl 9bad44 │ │ │ │ ldrh r3, [r6, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ sub r1, r0, r3 │ │ │ │ str r1, [r6, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r0, #24 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r6, #64] @ 0x40 │ │ │ │ - bl 9bad90 │ │ │ │ + bl 9bae38 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ mov r0, #1 │ │ │ │ b 3c90fc │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ @@ -394592,15 +394592,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ add r1, r1, r2 │ │ │ │ mov r2, #20 │ │ │ │ bl 24962c │ │ │ │ b 3c9320 │ │ │ │ mov ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9baaf4 │ │ │ │ + bl 9bab9c │ │ │ │ cmp r0, #19 │ │ │ │ bls 3c929c │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r3, [r2] │ │ │ │ lsl r3, r3, #2 │ │ │ │ and r3, r3, #60 @ 0x3c │ │ │ │ cmp r3, #19 │ │ │ │ @@ -394617,28 +394617,28 @@ │ │ │ │ ldr r2, [r5, #12] │ │ │ │ sub r1, r1, #20 │ │ │ │ str r1, [sp] │ │ │ │ add r3, r3, #20 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, r2, #20 │ │ │ │ - bl 9baaf4 │ │ │ │ + bl 9bab9c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ sub r3, r3, #20 │ │ │ │ cmp r3, r0 │ │ │ │ bls 3c91fc │ │ │ │ b 3c929c │ │ │ │ ldr r3, [pc, #108] @ 3c9404 │ │ │ │ b 3c91c8 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [sp] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9baaf4 │ │ │ │ + bl 9bab9c │ │ │ │ cmp r7, r0 │ │ │ │ strls r7, [r5, #20] │ │ │ │ bls 3c91fc │ │ │ │ b 3c929c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #60] @ 3c9408 │ │ │ │ ldr r1, [pc, #60] @ 3c940c │ │ │ │ @@ -394653,17 +394653,17 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq sl, r0, r8, lsl #17 │ │ │ │ bge ff2bc3fc <__bss_end__@@Base+0xfe509acc> │ │ │ │ addeq r1, lr, r8, lsl sl │ │ │ │ bge ff2bc40c <__bss_end__@@Base+0xfe509adc> │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ bge ff2bc410 <__bss_end__@@Base+0xfe509ae0> │ │ │ │ - rsbseq r6, r7, r0, lsl #9 │ │ │ │ - strdeq r4, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrheq fp, [r0], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r6, r7, r0, lsr #10 │ │ │ │ + @ instruction: 0x00634690 │ │ │ │ + rsbseq fp, r0, r4, asr r4 │ │ │ │ │ │ │ │ 003c9414 : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -394677,17 +394677,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c9468 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r6, r7, r8, lsl #8 │ │ │ │ - rsbeq r4, r3, r8, ror r5 │ │ │ │ - rsbseq fp, r0, ip, lsr r3 │ │ │ │ + rsbseq r6, r7, r8, lsr #9 │ │ │ │ + rsbeq r4, r3, r8, lsl r6 │ │ │ │ + ldrsbeq fp, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ │ │ │ │ 003c946c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -394771,15 +394771,15 @@ │ │ │ │ ldr r2, [r3, #28] │ │ │ │ cmp r2, #19 │ │ │ │ bhi 3c9658 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9baaf4 │ │ │ │ + bl 9bab9c │ │ │ │ cmp r0, #19 │ │ │ │ bls 3c960c │ │ │ │ ldrb r3, [sp, #20] │ │ │ │ lsr r3, r3, #4 │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r3, #19 │ │ │ │ bls 3c960c │ │ │ │ @@ -394851,24 +394851,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ umulleq r1, lr, r0, r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r1, [lr], r0 │ │ │ │ - rsbseq r6, r7, r8, asr #5 │ │ │ │ - ldrheq r6, [r7], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r4, r3, ip, lsl r3 │ │ │ │ + rsbseq r6, r7, r8, ror #6 │ │ │ │ + rsbseq r6, r7, r4, asr r2 │ │ │ │ + strheq r4, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ - rsbseq r6, r7, r8, lsl #3 │ │ │ │ - strdeq r4, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r4, r3, r8, asr r3 │ │ │ │ - rsbseq r6, r7, r4, ror #2 │ │ │ │ - ldrdeq r4, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ - @ instruction: 0x0070b094 │ │ │ │ + rsbseq r6, r7, r8, lsr #4 │ │ │ │ + @ instruction: 0x00634398 │ │ │ │ + strdeq r4, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r6, r7, r4, lsl #4 │ │ │ │ + rsbeq r4, r3, r0, ror r3 │ │ │ │ + rsbseq fp, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ │ │ │ │ 003c973c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -394896,17 +394896,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c97c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3c97c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r6, r7, ip, lsr #1 │ │ │ │ - rsbeq r4, r3, r8, lsl r2 │ │ │ │ - ldrsbeq sl, [r0], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r6, r7, ip, asr #2 │ │ │ │ + strheq r4, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq fp, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ │ │ │ │ 003c97cc : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 3c9818 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ ldr ip, [r3, #20] │ │ │ │ @@ -394956,17 +394956,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c989c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3c98a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - ldrsbeq r5, [r7], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r4, r3, r0, asr #2 │ │ │ │ - rsbseq sl, r0, r4, lsl #30 │ │ │ │ + rsbseq r6, r7, r4, ror r0 │ │ │ │ + rsbeq r4, r3, r0, ror #3 │ │ │ │ + rsbseq sl, r0, r4, lsr #31 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ │ │ │ │ 003c98a4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3c98d0 │ │ │ │ add r3, r0, #65536 @ 0x10000 │ │ │ │ ldrh r0, [r3, #68] @ 0x44 │ │ │ │ @@ -394986,17 +394986,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c990c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3c9910 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r5, r7, r4, ror #30 │ │ │ │ - ldrdeq r4, [r3], #-0 @ │ │ │ │ - @ instruction: 0x0070ae94 │ │ │ │ + rsbseq r6, r7, r4 │ │ │ │ + rsbeq r4, r3, r0, ror r1 │ │ │ │ + rsbseq sl, r0, r4, lsr pc │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ │ │ │ │ 003c9914 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003c9918 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -395075,39 +395075,39 @@ │ │ │ │ ldr r0, [pc, #56] @ 3c9a7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 3c9a80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r5, r7, r8, asr lr │ │ │ │ - rsbeq r3, r3, r8, asr #31 │ │ │ │ - rsbeq r4, r3, r0, asr r0 │ │ │ │ - rsbseq r5, r7, r4, lsr lr │ │ │ │ - rsbeq r3, r3, r0, lsr #31 │ │ │ │ - rsbeq r4, r3, r4, lsr r0 │ │ │ │ + ldrsheq r5, [r7], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r4, r3, r8, rrx │ │ │ │ + strdeq r4, [r3], #-0 @ │ │ │ │ + ldrsbeq r5, [r7], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r4, r3, r0, asr #32 │ │ │ │ + ldrdeq r4, [r3], #-4 @ │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ - rsbseq r5, r7, r0, lsl lr │ │ │ │ - rsbeq r3, r3, ip, ror pc │ │ │ │ - strdeq r3, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + ldrheq r5, [r7], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r4, r3, ip, lsl r0 │ │ │ │ + @ instruction: 0x00634098 │ │ │ │ andeq r0, r0, sl, asr #3 │ │ │ │ │ │ │ │ 003c9a84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r0, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 71b400 │ │ │ │ + bl 71b4a8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -395142,15 +395142,15 @@ │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #20] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 71ae20 │ │ │ │ + bl 71aec8 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3c9c04 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq r8, r2 │ │ │ │ bne 3c9be8 │ │ │ │ cmp r5, r4 │ │ │ │ @@ -395185,15 +395185,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 71b400 │ │ │ │ + bl 71b4a8 │ │ │ │ mov r0, #0 │ │ │ │ b 3c9ba8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ bl 24b874 │ │ │ │ addeq r1, lr, r8, lsr #32 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r0, lr, ip, ror #30 │ │ │ │ @@ -395288,17 +395288,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 3c9da0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ - ldrsbeq r5, [r7], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r3, r3, r4, asr #24 │ │ │ │ - rsbseq sl, r0, r8, lsl #20 │ │ │ │ + rsbseq r5, r7, r8, ror fp │ │ │ │ + rsbeq r3, r3, r4, ror #25 │ │ │ │ + rsbseq sl, r0, r8, lsr #21 │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ │ │ │ │ 003c9da4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -395374,15 +395374,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9bac9c │ │ │ │ + bl 9bad44 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ ldr r7, [pc, #588] @ 3ca138 │ │ │ │ cmp r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ sub r6, r0, r9 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ @@ -395401,15 +395401,15 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ ldr r0, [r4, #28] │ │ │ │ sub r1, r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9bad90 │ │ │ │ + bl 9bae38 │ │ │ │ add r1, r0, #1 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ add r2, r4, #176 @ 0xb0 │ │ │ │ strh r1, [r4, #34] @ 0x22 │ │ │ │ add r3, r4, #152 @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -395453,15 +395453,15 @@ │ │ │ │ cmp r5, r1 │ │ │ │ bgt 3ca028 │ │ │ │ str r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r6, [r4, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 9bad90 │ │ │ │ + bl 9bae38 │ │ │ │ lsl r1, r0, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ b 3c9f58 │ │ │ │ bl 248b04 │ │ │ │ lsl r0, r5, #3 │ │ │ │ bl 24b030 │ │ │ │ lsl r1, r5, #16 │ │ │ │ @@ -395499,48 +395499,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3ca150 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c9fb8 │ │ │ │ ldr r0, [pc, #72] @ 3ca154 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3c9fb8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r8, ror #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r0, lr, r0, lsr ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r0, lr, ip, asr fp │ │ │ │ andeq r5, r0, ip, ror r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r3, ip, ror r9 │ │ │ │ - rsbeq r3, r3, r4, ror #19 │ │ │ │ + rsbeq r3, r3, ip, lsl sl │ │ │ │ + rsbeq r3, r3, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r2] │ │ │ │ @@ -395615,26 +395615,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3ca3c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3ca1cc │ │ │ │ ldr r3, [pc, #216] @ 3ca3b8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca1f8 │ │ │ │ @@ -395651,55 +395651,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r3, #2 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3ca3c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [r4] │ │ │ │ b 3ca1f8 │ │ │ │ ldr r0, [pc, #96] @ 3ca3cc │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [r4] │ │ │ │ b 3ca1f8 │ │ │ │ ldr r0, [pc, #68] @ 3ca3d0 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3ca1cc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r0, lsr #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r0, lr, r8, ror #18 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r0, lr, ip, lsl r9 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r3, r8, lsr #17 │ │ │ │ - rsbeq r3, r3, ip, lsl r8 │ │ │ │ - rsbeq r3, r3, r4, ror #16 │ │ │ │ - rsbeq r3, r3, r0, asr #16 │ │ │ │ + rsbeq r3, r3, r8, asr #18 │ │ │ │ + strheq r3, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r3, r3, r4, lsl #18 │ │ │ │ + rsbeq r3, r3, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ subs r9, r2, #0 │ │ │ │ ldr r2, [pc, #680] @ 3ca698 │ │ │ │ mov r5, r3 │ │ │ │ @@ -395794,26 +395794,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 3ca6b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r5] │ │ │ │ add r0, r3, #16 │ │ │ │ cmp r9, #0 │ │ │ │ str r0, [r5] │ │ │ │ beq 3ca4a0 │ │ │ │ b 3ca45c │ │ │ │ ldr r3, [pc, #240] @ 3ca6ac │ │ │ │ @@ -395834,61 +395834,61 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r3, #16 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3ca6bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [r5] │ │ │ │ b 3ca4c4 │ │ │ │ ldr r2, [pc, #100] @ 3ca6ac │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3ca524 │ │ │ │ b 3ca454 │ │ │ │ ldr r0, [pc, #96] @ 3ca6c0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [r5] │ │ │ │ b 3ca4c4 │ │ │ │ ldr r0, [pc, #68] @ 3ca6c4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r5] │ │ │ │ b 3ca5a0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r8, lsr #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r0, lr, r4, lsl #14 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r0, lr, r0, asr r6 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r3, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r3, r3, r0, asr #10 │ │ │ │ - rsbeq r3, r3, r0, ror r5 │ │ │ │ - rsbeq r3, r3, r0, asr r5 │ │ │ │ + rsbeq r3, r3, ip, ror r6 │ │ │ │ + rsbeq r3, r3, r0, ror #11 │ │ │ │ + rsbeq r3, r3, r0, lsl r6 │ │ │ │ + strdeq r3, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1572] @ 3cad04 │ │ │ │ ldr r2, [pc, #1572] @ 3cad08 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -395950,15 +395950,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1332] @ 3cad20 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3cab58 │ │ │ │ cmp r2, #2 │ │ │ │ beq 3ca8d0 │ │ │ │ ldrh r2, [r4, #80] @ 0x50 │ │ │ │ @@ -396039,21 +396039,21 @@ │ │ │ │ beq 3cace0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #984] @ 3cad30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ca828 │ │ │ │ cmp r3, #0 │ │ │ │ ldrh r3, [r4, #180] @ 0xb4 │ │ │ │ lsr r5, r3, #8 │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -396076,21 +396076,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #844] @ 3cad38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ca764 │ │ │ │ ldr r2, [pc, #832] @ 3cad3c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, r1 │ │ │ │ beq 3ca720 │ │ │ │ ldr r2, [pc, #776] @ 3cad18 │ │ │ │ @@ -396105,21 +396105,21 @@ │ │ │ │ beq 3cac7c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #736] @ 3cad40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r7] │ │ │ │ b 3ca720 │ │ │ │ ldr r3, [pc, #720] @ 3cad44 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca88c │ │ │ │ @@ -396137,23 +396137,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r5, r6, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 3cad48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ca88c │ │ │ │ ldr r3, [pc, #540] @ 3cad14 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca84c │ │ │ │ ldr r3, [pc, #524] @ 3cad18 │ │ │ │ @@ -396169,23 +396169,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #500] @ 3cad4c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ca84c │ │ │ │ ldr r3, [pc, #472] @ 3cad50 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca764 │ │ │ │ ldr r3, [pc, #396] @ 3cad18 │ │ │ │ @@ -396201,21 +396201,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3cad54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ca764 │ │ │ │ ldr r3, [pc, #360] @ 3cad58 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca828 │ │ │ │ ldr r3, [pc, #276] @ 3cad18 │ │ │ │ @@ -396230,95 +396230,95 @@ │ │ │ │ beq 3cacd0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 3cad5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ca828 │ │ │ │ ldr r0, [pc, #252] @ 3cad60 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ca88c │ │ │ │ ldr r0, [pc, #224] @ 3cad64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r7] │ │ │ │ b 3ca720 │ │ │ │ ldr r0, [pc, #208] @ 3cad68 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ca84c │ │ │ │ ldr r0, [pc, #188] @ 3cad6c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ca84c │ │ │ │ ldr r0, [pc, #168] @ 3cad70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ca764 │ │ │ │ ldr r0, [pc, #156] @ 3cad74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ca828 │ │ │ │ ldr r0, [pc, #144] @ 3cad78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ca828 │ │ │ │ ldr r0, [pc, #132] @ 3cad7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ca764 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, ip, lsr r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r0, lr, r8, lsl r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r0, lsr #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r3, ip, lsr #11 │ │ │ │ + rsbeq r3, r3, ip, asr #12 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ addeq r0, lr, r8, lsl #5 │ │ │ │ andeq r1, r0, ip, lsr ip │ │ │ │ - rsbeq r3, r3, ip, ror #9 │ │ │ │ + rsbeq r3, r3, ip, lsl #11 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - rsbeq r3, r3, ip, asr #5 │ │ │ │ + rsbeq r3, r3, ip, ror #6 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - rsbeq r3, r3, r8, asr #3 │ │ │ │ + rsbeq r3, r3, r8, ror #4 │ │ │ │ andeq r2, r0, r0, asr #29 │ │ │ │ - rsbeq r3, r3, ip, lsr r4 │ │ │ │ - rsbeq r3, r3, r0, asr #4 │ │ │ │ + ldrdeq r3, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r3, r3, r0, ror #5 │ │ │ │ andeq r3, r0, r0, ror #14 │ │ │ │ - rsbeq r3, r3, r8, asr #2 │ │ │ │ + rsbeq r3, r3, r8, ror #3 │ │ │ │ andeq r4, r0, r0, asr #3 │ │ │ │ - rsbeq r3, r3, r0, ror #4 │ │ │ │ - rsbeq r3, r3, ip, lsr r3 │ │ │ │ - strdeq r2, [r3], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r3, r3, r8, asr r1 │ │ │ │ + rsbeq r3, r3, r0, lsl #6 │ │ │ │ + ldrdeq r3, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + @ instruction: 0x00633094 │ │ │ │ + strdeq r3, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r3, r3, r0, ror #3 │ │ │ │ rsbeq r3, r3, r0, asr #2 │ │ │ │ + strheq r3, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r3, r3, ip, lsr r2 │ │ │ │ rsbeq r3, r3, r0, lsr #1 │ │ │ │ - rsbeq r3, r3, ip, lsl r2 │ │ │ │ - @ instruction: 0x0063319c │ │ │ │ - rsbeq r3, r3, r0 │ │ │ │ │ │ │ │ 003cad80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -396367,17 +396367,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 3cae4c │ │ │ │ ldr r0, [pc, #24] @ 3cae50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #71 @ 0x47 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00774b90 │ │ │ │ - ldrdeq r3, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r9, r0, r0, asr r9 │ │ │ │ + rsbseq r4, r7, r0, lsr ip │ │ │ │ + rsbeq r3, r3, ip, ror r2 │ │ │ │ + ldrsheq r9, [r0], #-144 @ 0xffffff70 @ │ │ │ │ │ │ │ │ 003cae54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -396446,17 +396446,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addeq pc, sp, r8, lsr #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq pc, sp, r4, asr #24 │ │ │ │ - rsbseq r4, r7, ip, ror #20 │ │ │ │ - strheq r3, [r3], #-8 @ │ │ │ │ - rsbseq r9, r0, ip, lsr #16 │ │ │ │ + rsbseq r4, r7, ip, lsl #22 │ │ │ │ + rsbeq r3, r3, r8, asr r1 │ │ │ │ + rsbseq r9, r0, ip, asr #17 │ │ │ │ │ │ │ │ 003caf88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -396523,17 +396523,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addeq pc, sp, r4, ror fp @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq pc, sp, r4, ror #21 │ │ │ │ - rsbseq r4, r7, r0, asr #18 │ │ │ │ - rsbeq r2, r3, ip, lsl #31 │ │ │ │ - rsbseq r9, r0, r0, lsl #14 │ │ │ │ + rsbseq r4, r7, r0, ror #19 │ │ │ │ + rsbeq r3, r3, ip, lsr #32 │ │ │ │ + rsbseq r9, r0, r0, lsr #15 │ │ │ │ │ │ │ │ 003cb0b4 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003cb0b8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb0dc │ │ │ │ @@ -396553,17 +396553,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb118 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r4, r7, ip, asr #17 │ │ │ │ - rsbeq r2, r3, r8, lsl pc │ │ │ │ - rsbseq r9, r0, ip, lsl #13 │ │ │ │ + rsbseq r4, r7, ip, ror #18 │ │ │ │ + strheq r2, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r9, r0, ip, lsr #14 │ │ │ │ │ │ │ │ 003cb11c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb13c │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -396579,17 +396579,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb178 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r4, r7, ip, ror #16 │ │ │ │ - strheq r2, [r3], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r9, r0, ip, lsr #12 │ │ │ │ + rsbseq r4, r7, ip, lsl #18 │ │ │ │ + rsbeq r2, r3, r8, asr pc │ │ │ │ + rsbseq r9, r0, ip, asr #13 │ │ │ │ │ │ │ │ 003cb17c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb19c │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -396605,17 +396605,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb1d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #185 @ 0xb9 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r4, r7, ip, lsl #16 │ │ │ │ - rsbeq r2, r3, r8, asr lr │ │ │ │ - rsbseq r9, r0, ip, asr #11 │ │ │ │ + rsbseq r4, r7, ip, lsr #17 │ │ │ │ + strdeq r2, [r3], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r9, r0, ip, ror #12 │ │ │ │ │ │ │ │ 003cb1dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ subs ip, r0, #0 │ │ │ │ @@ -396652,17 +396652,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb28c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #194 @ 0xc2 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r4, r7, r8, asr r7 │ │ │ │ - rsbeq r2, r3, r4, lsr #27 │ │ │ │ - rsbseq r9, r0, r8, lsl r5 │ │ │ │ + ldrsheq r4, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r2, r3, r4, asr #28 │ │ │ │ + ldrheq r9, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ │ │ │ │ 003cb290 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb2c8 │ │ │ │ ldrb ip, [r0, #52] @ 0x34 │ │ │ │ strb ip, [r1] │ │ │ │ ldrb r1, [r0, #53] @ 0x35 │ │ │ │ @@ -396684,17 +396684,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb304 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #205 @ 0xcd │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r4, r7, r0, ror #13 │ │ │ │ - rsbeq r2, r3, ip, lsr #26 │ │ │ │ - rsbseq r9, r0, r0, lsr #9 │ │ │ │ + rsbseq r4, r7, r0, lsl #15 │ │ │ │ + rsbeq r2, r3, ip, asr #27 │ │ │ │ + rsbseq r9, r0, r0, asr #10 │ │ │ │ │ │ │ │ 003cb308 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb328 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -396710,17 +396710,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb364 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r4, r7, r0, lsl #13 │ │ │ │ - rsbeq r2, r3, ip, asr #25 │ │ │ │ - rsbseq r9, r0, r0, asr #8 │ │ │ │ + rsbseq r4, r7, r0, lsr #14 │ │ │ │ + rsbeq r2, r3, ip, ror #26 │ │ │ │ + rsbseq r9, r0, r0, ror #9 │ │ │ │ │ │ │ │ 003cb368 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb388 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -396736,17 +396736,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb3c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r4, r7, r0, lsr #12 │ │ │ │ - rsbeq r2, r3, ip, ror #24 │ │ │ │ - rsbseq r9, r0, r0, ror #7 │ │ │ │ + rsbseq r4, r7, r0, asr #13 │ │ │ │ + rsbeq r2, r3, ip, lsl #26 │ │ │ │ + rsbseq r9, r0, r0, lsl #9 │ │ │ │ │ │ │ │ 003cb3c8 : │ │ │ │ add r0, r0, #68 @ 0x44 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003cb3d0 : │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ @@ -397040,23 +397040,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2928] @ 3cc3f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cb524 │ │ │ │ ldr r3, [pc, #2916] @ 3cc3f8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb7f4 │ │ │ │ ldr r3, [pc, #2884] @ 3cc3ec │ │ │ │ @@ -397072,27 +397072,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2816] @ 3cc3fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cb7f4 │ │ │ │ ldr r0, [pc, #2804] @ 3cc400 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cb524 │ │ │ │ ldr r3, [pc, #2784] @ 3cc404 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb7b8 │ │ │ │ ldr r3, [pc, #2740] @ 3cc3ec │ │ │ │ @@ -397108,21 +397108,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 3cc408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cb7b8 │ │ │ │ ldr r3, [pc, #2672] @ 3cc40c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cc004 │ │ │ │ ldr r3, [pc, #2620] @ 3cc3ec │ │ │ │ @@ -397138,21 +397138,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2572] @ 3cc410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [sl] │ │ │ │ add r7, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 24962c │ │ │ │ cmp r6, #0 │ │ │ │ @@ -397184,25 +397184,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2380] @ 3cc418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cb768 │ │ │ │ ldr r3, [pc, #2368] @ 3cc41c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cc14c │ │ │ │ ldr r3, [pc, #2300] @ 3cc3ec │ │ │ │ @@ -397218,21 +397218,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2268] @ 3cc420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [sl] │ │ │ │ add r7, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 24962c │ │ │ │ cmp r6, #0 │ │ │ │ @@ -397264,25 +397264,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2072] @ 3cc424 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cb6f8 │ │ │ │ ldr r3, [pc, #2060] @ 3cc428 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb68c │ │ │ │ ldr r3, [pc, #1980] @ 3cc3ec │ │ │ │ @@ -397298,21 +397298,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1960] @ 3cc42c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cb68c │ │ │ │ ldr r3, [pc, #1948] @ 3cc430 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3cc0b8 │ │ │ │ add fp, r4, #164 @ 0xa4 │ │ │ │ @@ -397347,25 +397347,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1756] @ 3cc434 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r7, [sl] │ │ │ │ b 3cb5a8 │ │ │ │ ldr r3, [pc, #1740] @ 3cc438 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb638 │ │ │ │ @@ -397382,21 +397382,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1640] @ 3cc43c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cb638 │ │ │ │ ldr r3, [pc, #1628] @ 3cc440 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb5ec │ │ │ │ ldr r3, [pc, #1524] @ 3cc3ec │ │ │ │ @@ -397412,21 +397412,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1528] @ 3cc444 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cb5ec │ │ │ │ ldr r3, [pc, #1516] @ 3cc448 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb480 │ │ │ │ ldr r3, [pc, #1404] @ 3cc3ec │ │ │ │ @@ -397442,21 +397442,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1416] @ 3cc44c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cb480 │ │ │ │ ldr r3, [pc, #1304] @ 3cc3ec │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3cba3c │ │ │ │ ldr r3, [pc, #1288] @ 3cc3f0 │ │ │ │ @@ -397468,25 +397468,25 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r3, #4 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1300] @ 3cc450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr fp, [sl] │ │ │ │ add r7, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 24962c │ │ │ │ @@ -397507,25 +397507,25 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r3, #4 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1148] @ 3cc454 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr fp, [sl] │ │ │ │ add r7, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 24962c │ │ │ │ @@ -397552,25 +397552,25 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r3, #4 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #972] @ 3cc458 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r7, [sl] │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 24962c │ │ │ │ @@ -397590,21 +397590,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #840] @ 3cc45c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r7, [sl] │ │ │ │ add fp, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 24962c │ │ │ │ cmp r7, #0 │ │ │ │ @@ -397618,93 +397618,93 @@ │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 24962c │ │ │ │ b 3cbb68 │ │ │ │ ldr r0, [pc, #756] @ 3cc460 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cb7b8 │ │ │ │ ldr r0, [pc, #744] @ 3cc464 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cb638 │ │ │ │ ldr r0, [pc, #732] @ 3cc468 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cb7f4 │ │ │ │ ldr r0, [pc, #720] @ 3cc46c │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cb768 │ │ │ │ ldr r0, [pc, #696] @ 3cc470 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cb480 │ │ │ │ ldr r0, [pc, #684] @ 3cc474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [sl] │ │ │ │ b 3cba0c │ │ │ │ ldr r0, [pc, #668] @ 3cc478 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr fp, [sl] │ │ │ │ b 3cbfe0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #640] @ 3cc47c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cb68c │ │ │ │ ldr r0, [pc, #628] @ 3cc480 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cb5ec │ │ │ │ ldr r0, [pc, #616] @ 3cc484 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r7, [sl] │ │ │ │ b 3cb5a8 │ │ │ │ ldr r0, [pc, #588] @ 3cc488 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r7, [sl] │ │ │ │ b 3cc094 │ │ │ │ ldr r0, [pc, #564] @ 3cc48c │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cb6f8 │ │ │ │ ldr r0, [pc, #540] @ 3cc490 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr fp, [sl] │ │ │ │ b 3cbf44 │ │ │ │ ldr r0, [pc, #516] @ 3cc494 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [sl] │ │ │ │ b 3cbb4c │ │ │ │ ldr r0, [pc, #500] @ 3cc498 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r7, [sl] │ │ │ │ b 3cc11c │ │ │ │ ldr r3, [pc, #484] @ 3cc49c │ │ │ │ ldr r1, [pc, #484] @ 3cc4a0 │ │ │ │ ldr r0, [pc, #484] @ 3cc4a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #480] @ 3cc4a8 │ │ │ │ @@ -397773,120 +397773,120 @@ │ │ │ │ ldr r2, [pc, #328] @ 3cc50c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addeq pc, sp, r4, lsr #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r4, r7, r4, lsl #11 │ │ │ │ + rsbseq r4, r7, r4, lsr #12 │ │ │ │ addeq pc, sp, r4, ror #13 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq pc, [sp], r0 │ │ │ │ andeq r2, r0, r0, asr #16 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r3, ip, ror ip │ │ │ │ + rsbeq r2, r3, ip, lsl sp │ │ │ │ andeq r1, r0, ip, ror #5 │ │ │ │ - rsbeq r2, r3, r4, asr #19 │ │ │ │ - rsbeq r2, r3, r0, lsr ip │ │ │ │ + rsbeq r2, r3, r4, ror #20 │ │ │ │ + ldrdeq r2, [r3], #-192 @ 0xffffff40 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r2, r3, ip, ror #20 │ │ │ │ + rsbeq r2, r3, ip, lsl #22 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - rsbeq r2, r3, r8, ror r9 │ │ │ │ + rsbeq r2, r3, r8, lsl sl │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rsbeq r2, r3, r8, lsr #1 │ │ │ │ + rsbeq r2, r3, r8, asr #2 │ │ │ │ andeq r1, r0, r4, ror #11 │ │ │ │ - @ instruction: 0x00632590 │ │ │ │ - rsbeq r1, r3, r8, ror #30 │ │ │ │ + rsbeq r2, r3, r0, lsr r6 │ │ │ │ + rsbeq r2, r3, r8 │ │ │ │ andeq r2, r0, r8, lsr r2 │ │ │ │ - rsbeq r2, r3, r4, asr r5 │ │ │ │ + strdeq r2, [r3], #-84 @ 0xffffffac @ │ │ │ │ andeq r3, r0, r0, lsr #29 │ │ │ │ - rsbeq r1, r3, ip, lsl lr │ │ │ │ + strheq r1, [r3], #-236 @ 0xffffff14 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r3, r8, lsl #7 │ │ │ │ + rsbeq r2, r3, r8, lsr #8 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - strdeq r2, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + @ instruction: 0x00632498 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq r2, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r1, r3, r8, lsr ip │ │ │ │ - @ instruction: 0x00631b9c │ │ │ │ - rsbeq r1, r3, r8, ror #21 │ │ │ │ + rsbeq r2, r3, r0, asr r6 │ │ │ │ + ldrdeq r1, [r3], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r1, r3, ip, lsr ip │ │ │ │ + rsbeq r1, r3, r8, lsl #23 │ │ │ │ + rsbeq r1, r3, r4, asr #31 │ │ │ │ + rsbeq r2, r3, r0, ror r3 │ │ │ │ + rsbeq r2, r3, r4, asr #1 │ │ │ │ + rsbeq r2, r3, r0, lsr #4 │ │ │ │ + ldrdeq r1, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r2, r3, r8, lsr #7 │ │ │ │ + @ instruction: 0x00632298 │ │ │ │ + @ instruction: 0x00631a94 │ │ │ │ + strheq r2, [r3], #-8 @ │ │ │ │ + rsbeq r2, r3, ip, lsl r1 │ │ │ │ + rsbeq r1, r3, r0, asr sl │ │ │ │ + rsbeq r1, r3, r4, lsr sl │ │ │ │ + rsbeq r1, r3, r4, lsl sl │ │ │ │ + strdeq r1, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r1, r3, r8, lsr #30 │ │ │ │ + rsbeq r1, r3, r0, ror lr │ │ │ │ + rsbseq r3, r7, r8, lsr #15 │ │ │ │ + strdeq r1, [r3], #-208 @ 0xffffff30 @ │ │ │ │ rsbeq r1, r3, r4, lsr #30 │ │ │ │ - ldrdeq r2, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r2, r3, r4, lsr #32 │ │ │ │ - rsbeq r2, r3, r0, lsl #3 │ │ │ │ - rsbeq r1, r3, r0, lsr sl │ │ │ │ - rsbeq r2, r3, r8, lsl #6 │ │ │ │ - strdeq r2, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ - strdeq r1, [r3], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r2, r3, r8, lsl r0 │ │ │ │ - rsbeq r2, r3, ip, ror r0 │ │ │ │ - strheq r1, [r3], #-144 @ 0xffffff70 @ │ │ │ │ - @ instruction: 0x00631994 │ │ │ │ - rsbeq r1, r3, r4, ror r9 │ │ │ │ - rsbeq r1, r3, ip, asr r9 │ │ │ │ - rsbeq r1, r3, r8, lsl #29 │ │ │ │ - ldrdeq r1, [r3], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbeq r1, r3, r0, asr sp │ │ │ │ - rsbeq r1, r3, r4, lsl #29 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - rsbseq r3, r7, r4, ror #13 │ │ │ │ - rsbeq r1, r3, ip, lsr #26 │ │ │ │ - rsbeq r2, r3, ip, asr r0 │ │ │ │ + rsbseq r3, r7, r4, lsl #15 │ │ │ │ + rsbeq r1, r3, ip, asr #27 │ │ │ │ + strdeq r2, [r3], #-12 @ │ │ │ │ andeq r0, r0, lr, ror #2 │ │ │ │ - rsbseq r3, r7, r0, asr #13 │ │ │ │ - rsbeq r1, r3, r8, lsl #26 │ │ │ │ - rsbeq r1, r3, ip, lsr lr │ │ │ │ + rsbseq r3, r7, r0, ror #14 │ │ │ │ + rsbeq r1, r3, r8, lsr #27 │ │ │ │ + ldrdeq r1, [r3], #-236 @ 0xffffff14 @ │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - rsbseq r3, r7, r0, lsr #13 │ │ │ │ - rsbeq r1, r3, r8, ror #25 │ │ │ │ - rsbseq r3, r7, r8, ror r6 │ │ │ │ - rsbeq r1, r3, r4, asr #25 │ │ │ │ - rsbeq r1, r3, ip, asr #26 │ │ │ │ - rsbseq r3, r7, r4, asr r6 │ │ │ │ - @ instruction: 0x00631c9c │ │ │ │ - ldrdeq r1, [r3], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r3, r7, r0, asr #14 │ │ │ │ + rsbeq r1, r3, r8, lsl #27 │ │ │ │ + rsbseq r3, r7, r8, lsl r7 │ │ │ │ + rsbeq r1, r3, r4, ror #26 │ │ │ │ + rsbeq r1, r3, ip, ror #27 │ │ │ │ + ldrsheq r3, [r7], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r1, r3, ip, lsr sp │ │ │ │ + rsbeq r1, r3, r0, ror lr │ │ │ │ andeq r0, r0, lr, asr #2 │ │ │ │ - rsbseq r3, r7, r0, lsr r6 │ │ │ │ - rsbeq r1, r3, r8, ror ip │ │ │ │ - rsbeq r1, r3, r0, lsl #26 │ │ │ │ + ldrsbeq r3, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r1, r3, r8, lsl sp │ │ │ │ + rsbeq r1, r3, r0, lsr #27 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ - rsbseq r3, r7, ip, lsl #12 │ │ │ │ - rsbeq r1, r3, r4, asr ip │ │ │ │ - rsbeq r1, r3, r4, ror #24 │ │ │ │ + rsbseq r3, r7, ip, lsr #13 │ │ │ │ + strdeq r1, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r1, r3, r4, lsl #26 │ │ │ │ andeq r0, r0, fp, lsr r1 │ │ │ │ - rsbseq r3, r7, r4, lsr r4 │ │ │ │ - rsbeq r1, r3, r0, lsl #21 │ │ │ │ - strheq r1, [r3], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r3, r7, r0, lsl r4 │ │ │ │ - rsbeq r1, r3, r8, asr sl │ │ │ │ - rsbeq r1, r3, ip, lsl #23 │ │ │ │ + ldrsbeq r3, [r7], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r1, r3, r0, lsr #22 │ │ │ │ + rsbeq r1, r3, r0, asr lr │ │ │ │ + ldrheq r3, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ + strdeq r1, [r3], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r1, r3, ip, lsr #24 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - rsbseq r3, r7, ip, ror #7 │ │ │ │ - rsbeq r1, r3, r4, lsr sl │ │ │ │ - strheq r1, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r3, r7, ip, lsl #9 │ │ │ │ + ldrdeq r1, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r1, r3, ip, asr fp │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ - rsbseq r3, r7, r8, asr #7 │ │ │ │ - rsbeq r1, r3, r4, lsl sl │ │ │ │ - rsbeq r1, r3, r4, lsr #20 │ │ │ │ - rsbseq r3, r7, r4, lsr #7 │ │ │ │ - strdeq r1, [r3], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r1, r3, r4, lsr #22 │ │ │ │ - rsbseq r3, r7, r0, lsl #7 │ │ │ │ - rsbeq r1, r3, r8, asr #19 │ │ │ │ - ldrdeq r1, [r3], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r3, r7, r8, ror #8 │ │ │ │ + strheq r1, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r1, r3, r4, asr #21 │ │ │ │ + rsbseq r3, r7, r4, asr #8 │ │ │ │ + @ instruction: 0x00631a90 │ │ │ │ + rsbeq r1, r3, r4, asr #23 │ │ │ │ + rsbseq r3, r7, r0, lsr #8 │ │ │ │ + rsbeq r1, r3, r8, ror #20 │ │ │ │ + rsbeq r1, r3, r8, ror sl │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ - rsbseq r3, r7, ip, asr r3 │ │ │ │ - rsbeq r1, r3, r4, lsr #19 │ │ │ │ - ldrdeq r1, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + ldrsheq r3, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r1, r3, r4, asr #20 │ │ │ │ + rsbeq r1, r3, r4, ror sp │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ - rsbseq r3, r7, r8, lsr r3 │ │ │ │ - rsbeq r1, r3, r0, lsl #19 │ │ │ │ - strheq r1, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + ldrsbeq r3, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r1, r3, r0, lsr #20 │ │ │ │ + rsbeq r1, r3, r4, asr fp │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ ldr r3, [pc, #-124] @ 3cc510 │ │ │ │ ldr r1, [pc, #-124] @ 3cc514 │ │ │ │ ldr r0, [pc, #-124] @ 3cc518 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -397981,17 +397981,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cc718 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cc71c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r3, r7, ip, asr #5 │ │ │ │ - rsbeq r1, r3, r4, lsl r9 │ │ │ │ - rsbseq r8, r0, r8, lsl #1 │ │ │ │ + rsbseq r3, r7, ip, ror #6 │ │ │ │ + strheq r1, [r3], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r8, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ │ │ │ │ 003cc720 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cc754 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -398013,17 +398013,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cc790 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #356 @ 0x164 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r3, r7, r4, asr r2 │ │ │ │ - rsbeq r1, r3, r0, lsr #17 │ │ │ │ - rsbseq r8, r0, r4, lsl r0 │ │ │ │ + ldrsheq r3, [r7], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r1, r3, r0, asr #18 │ │ │ │ + ldrheq r8, [r0], #-4 @ │ │ │ │ │ │ │ │ 003cc794 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cc7c0 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ ldrbeq r0, [r0, #200] @ 0xc8 │ │ │ │ @@ -398042,17 +398042,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cc7fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cc800 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r3, r7, r8, ror #3 │ │ │ │ - rsbeq r1, r3, r0, lsr r8 │ │ │ │ - rsbseq r7, r0, r4, lsr #31 │ │ │ │ + rsbseq r3, r7, r8, lsl #5 │ │ │ │ + ldrdeq r1, [r3], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r8, r0, r4, asr #32 │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 003cc804 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cc824 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ mov r1, #0 │ │ │ │ @@ -398069,17 +398069,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cc860 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cc864 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r3, r7, r4, lsl #3 │ │ │ │ - rsbeq r1, r3, ip, asr #15 │ │ │ │ - rsbseq r7, r0, r0, asr #30 │ │ │ │ + rsbseq r3, r7, r4, lsr #4 │ │ │ │ + rsbeq r1, r3, ip, ror #16 │ │ │ │ + rsbseq r7, r0, r0, ror #31 │ │ │ │ andeq r0, r0, r2, lsr #3 │ │ │ │ │ │ │ │ 003cc868 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cc878 │ │ │ │ mov r2, #10 │ │ │ │ b 24962c │ │ │ │ @@ -398092,17 +398092,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cc8b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cc8b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #428 @ 0x1ac │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r3, r7, r0, lsr r1 │ │ │ │ - rsbeq r1, r3, r8, ror r7 │ │ │ │ - rsbseq r7, r0, ip, ror #29 │ │ │ │ + ldrsbeq r3, [r7], #-16 @ │ │ │ │ + rsbeq r1, r3, r8, lsl r8 │ │ │ │ + rsbseq r7, r0, ip, lsl #31 │ │ │ │ andeq r0, r0, sl, lsr #3 │ │ │ │ │ │ │ │ 003cc8bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -398116,15 +398116,15 @@ │ │ │ │ ldr r2, [ip, #4] │ │ │ │ cmp r2, #9 │ │ │ │ bhi 3cc924 │ │ │ │ mov lr, #10 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ - bl 9baaf4 │ │ │ │ + bl 9bab9c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -398138,17 +398138,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cc964 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cc968 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r3, r7, r0, lsl #1 │ │ │ │ - rsbeq r1, r3, r8, asr #13 │ │ │ │ - rsbseq r7, r0, ip, lsr lr │ │ │ │ + rsbseq r3, r7, r0, lsr #2 │ │ │ │ + rsbeq r1, r3, r8, ror #14 │ │ │ │ + ldrsbeq r7, [r0], #-236 @ 0xffffff14 @ │ │ │ │ @ instruction: 0x000001b2 │ │ │ │ │ │ │ │ 003cc96c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cc980 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ @@ -398162,17 +398162,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cc9bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cc9c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r3, r7, r8, lsr #32 │ │ │ │ - rsbeq r1, r3, r0, ror r6 │ │ │ │ - rsbseq r7, r0, r4, ror #27 │ │ │ │ + rsbseq r3, r7, r8, asr #1 │ │ │ │ + rsbeq r1, r3, r0, lsl r7 │ │ │ │ + rsbseq r7, r0, r4, lsl #29 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 003cc9c4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cc9ec │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ subs r0, r0, #0 │ │ │ │ @@ -398191,17 +398191,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cca28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - ldrheq r2, [r7], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r1, r3, r8, lsl #12 │ │ │ │ - rsbseq r7, r0, ip, ror sp │ │ │ │ + rsbseq r3, r7, ip, asr r0 │ │ │ │ + rsbeq r1, r3, r8, lsr #13 │ │ │ │ + rsbseq r7, r0, ip, lsl lr │ │ │ │ │ │ │ │ 003cca2c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cca4c │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -398217,17 +398217,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cca88 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cca8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq r2, r7, ip, asr pc │ │ │ │ - rsbeq r1, r3, r4, lsr #11 │ │ │ │ - rsbseq r7, r0, r8, lsl sp │ │ │ │ + ldrsheq r2, [r7], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r1, r3, r4, asr #12 │ │ │ │ + ldrheq r7, [r0], #-216 @ 0xffffff28 @ │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ │ │ │ │ 003cca90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -398316,21 +398316,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3ccd90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ mov r0, #0 │ │ │ │ b 3ccb3c │ │ │ │ ldr r3, [pc, #356] @ 3ccd94 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 3ccb38 │ │ │ │ @@ -398348,88 +398348,88 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 3ccd98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ccb38 │ │ │ │ ldr r3, [pc, #200] @ 3ccd8c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ccd24 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3ccd9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ccaf0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ccbac │ │ │ │ b 3ccc20 │ │ │ │ ldr r0, [pc, #116] @ 3ccda0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ccd08 │ │ │ │ ldr r0, [pc, #104] @ 3ccda4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ccb38 │ │ │ │ ldr r0, [pc, #72] @ 3ccda8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ccc20 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq lr, sp, r4, ror r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq lr, sp, r4, asr r0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq sp, [sp], r8 │ │ │ │ andeq r1, r0, r8, asr r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, r0, lsl #9 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r3, ip, ror #19 │ │ │ │ + rsbeq r1, r3, ip, lsl #21 │ │ │ │ andeq r3, r0, ip, lsl #31 │ │ │ │ - ldrdeq r1, [r3], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r1, r3, r0, ror r8 │ │ │ │ - @ instruction: 0x00631898 │ │ │ │ - rsbeq r1, r3, ip, asr #19 │ │ │ │ - rsbeq r1, r3, ip, ror #17 │ │ │ │ + rsbeq r1, r3, r0, ror sl │ │ │ │ + rsbeq r1, r3, r0, lsl r9 │ │ │ │ + rsbeq r1, r3, r8, lsr r9 │ │ │ │ + rsbeq r1, r3, ip, ror #20 │ │ │ │ + rsbeq r1, r3, ip, lsl #19 │ │ │ │ │ │ │ │ 003ccdac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1636] @ 3cd428 │ │ │ │ @@ -398506,15 +398506,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ add fp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9baaf4 │ │ │ │ + bl 9bab9c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3cd224 │ │ │ │ mov r5, #0 │ │ │ │ b 3ccf2c │ │ │ │ ldrh r1, [r6, #182] @ 0xb6 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3cd2a4 │ │ │ │ @@ -398551,33 +398551,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 3cd44c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cce40 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ bhi 3cd324 │ │ │ │ mov r3, #4 │ │ │ │ add fp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9baaf4 │ │ │ │ + bl 9bab9c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ccf00 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ bhi 3cd0b0 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ @@ -398590,22 +398590,22 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 99e350 │ │ │ │ + bl 99e3f8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ sub r2, r6, #1 │ │ │ │ - bl 99e39c │ │ │ │ + bl 99e444 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ lsr r5, r5, #5 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ @@ -398615,40 +398615,40 @@ │ │ │ │ bhi 3cd3dc │ │ │ │ mov ip, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9baa20 │ │ │ │ + bl 9baac8 │ │ │ │ b 3ccf2c │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ add r3, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9baa20 │ │ │ │ + bl 9baac8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ccf00 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 99e350 │ │ │ │ + bl 99e3f8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ sub r2, r6, #1 │ │ │ │ - bl 99e39c │ │ │ │ + bl 99e444 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ lsr r5, r5, #5 │ │ │ │ bne 3cd078 │ │ │ │ @@ -398671,21 +398671,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #692] @ 3cd454 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cce00 │ │ │ │ ldr r3, [pc, #680] @ 3cd458 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ccf3c │ │ │ │ ldr r3, [pc, #640] @ 3cd444 │ │ │ │ @@ -398701,49 +398701,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #576] @ 3cd45c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ccf3c │ │ │ │ cmp r6, #0 │ │ │ │ bne 3ccffc │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ add r3, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9baa20 │ │ │ │ + bl 9baac8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ccf00 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 99e350 │ │ │ │ + bl 99e3f8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ mov r1, r3 │ │ │ │ - bl 99e39c │ │ │ │ + bl 99e444 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ lsr r5, r5, #5 │ │ │ │ b 3cd090 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -398766,21 +398766,21 @@ │ │ │ │ beq 3cd414 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 3cd464 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cce40 │ │ │ │ ldr r1, [r4] │ │ │ │ add fp, sp, #24 │ │ │ │ add r1, r1, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r0, fp │ │ │ │ bl 24962c │ │ │ │ @@ -398803,73 +398803,73 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3cd46c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cce40 │ │ │ │ ldr r0, [pc, #176] @ 3cd470 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cce00 │ │ │ │ ldr r0, [pc, #164] @ 3cd474 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ccf3c │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, fp │ │ │ │ add r0, r0, sl │ │ │ │ mov r2, #4 │ │ │ │ bl 24962c │ │ │ │ b 3ccf2c │ │ │ │ ldr r0, [pc, #124] @ 3cd478 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cce40 │ │ │ │ ldr r0, [pc, #112] @ 3cd47c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cce40 │ │ │ │ ldr r0, [pc, #100] @ 3cd480 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cce40 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq sp, sp, r8, asr sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sp, sp, r8, lsr sp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq sp, [sp], r0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r3, ip, ror #16 │ │ │ │ + rsbeq r1, r3, ip, lsl #18 │ │ │ │ @ instruction: 0x000041bc │ │ │ │ - strdeq r1, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ + @ instruction: 0x00631698 │ │ │ │ andeq r1, r0, r0, asr #27 │ │ │ │ - strheq r1, [r3], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r1, r3, ip, asr r8 │ │ │ │ andeq r1, r0, r4, ror r4 │ │ │ │ - rsbeq r1, r3, ip, lsl #11 │ │ │ │ + rsbeq r1, r3, ip, lsr #12 │ │ │ │ andeq r2, r0, r4, lsr #10 │ │ │ │ - rsbeq r1, r3, r4, lsr #11 │ │ │ │ - rsbeq r1, r3, r8, lsr #8 │ │ │ │ - rsbeq r1, r3, r8, asr #12 │ │ │ │ - rsbeq r1, r3, r0, lsr #11 │ │ │ │ - rsbeq r1, r3, r4, ror #8 │ │ │ │ - rsbeq r1, r3, r8, ror #9 │ │ │ │ + rsbeq r1, r3, r4, asr #12 │ │ │ │ + rsbeq r1, r3, r8, asr #9 │ │ │ │ + rsbeq r1, r3, r8, ror #13 │ │ │ │ + rsbeq r1, r3, r0, asr #12 │ │ │ │ + rsbeq r1, r3, r4, lsl #10 │ │ │ │ + rsbeq r1, r3, r8, lsl #11 │ │ │ │ │ │ │ │ 003cd484 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1532] @ 3cda98 │ │ │ │ @@ -398917,15 +398917,15 @@ │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3cd614 │ │ │ │ mov r3, #2 │ │ │ │ add r8, sp, #14 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r8 │ │ │ │ - bl 9baa20 │ │ │ │ + bl 9baac8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ca6c8 │ │ │ │ ldrh r1, [r4, #34] @ 0x22 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ add r2, r7, r2 │ │ │ │ lsr r3, r0, #8 │ │ │ │ @@ -398938,15 +398938,15 @@ │ │ │ │ bhi 3cd5a0 │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3cd5fc │ │ │ │ mov ip, #2 │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9baa20 │ │ │ │ + bl 9baac8 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3cd7ec │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #1248] @ 3cdaa8 │ │ │ │ ldr r3, [pc, #1232] @ 3cda9c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -398992,21 +398992,21 @@ │ │ │ │ beq 3cd904 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1052] @ 3cdab8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #196] @ 0xc4 │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #1 │ │ │ │ beq 3cd878 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3cd994 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -399029,21 +399029,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #912] @ 3cdac0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cd7e4 │ │ │ │ ldr r3, [r4, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ beq 3cd880 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3cd6c0 │ │ │ │ ldrh r3, [r4, #182] @ 0xb6 │ │ │ │ @@ -399067,23 +399067,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r3, #6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #760] @ 3cdac8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cd4fc │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3cd9ac │ │ │ │ mov r0, #0 │ │ │ │ b 3cd5c0 │ │ │ │ ldr r3, [pc, #728] @ 3cdacc │ │ │ │ @@ -399107,23 +399107,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 3cdad0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cd5bc │ │ │ │ cmp r2, #0 │ │ │ │ beq 3cd8fc │ │ │ │ ldr r3, [pc, #588] @ 3cdad4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -399141,28 +399141,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3cdad8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ mov r7, #16 │ │ │ │ b 3cd500 │ │ │ │ ldr r0, [pc, #464] @ 3cdadc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cd6a0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3cd7e4 │ │ │ │ ldr r3, [pc, #444] @ 3cdae0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -399180,21 +399180,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3cdae4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cd7e4 │ │ │ │ ldrh r3, [r4, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cd914 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cd758 │ │ │ │ b 3cd4fc │ │ │ │ @@ -399216,85 +399216,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 3cdaec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cd7e4 │ │ │ │ ldr r0, [pc, #196] @ 3cdaf0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cd5bc │ │ │ │ ldr r0, [pc, #176] @ 3cdaf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cd7e4 │ │ │ │ ldr r0, [pc, #164] @ 3cdaf8 │ │ │ │ mov r1, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cd8fc │ │ │ │ ldr r0, [pc, #148] @ 3cdafc │ │ │ │ mov r1, #6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cd4fc │ │ │ │ ldr r0, [pc, #132] @ 3cdb00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cd7e4 │ │ │ │ ldr r0, [pc, #120] @ 3cdb04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cd7e4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq sp, sp, r0, lsl #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sp, sp, ip, asr r6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sp, sp, r4, asr r5 │ │ │ │ andeq r3, r0, r8, asr #15 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r1, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r1, r3, r8, asr r4 │ │ │ │ andeq r1, r0, r8, asr r9 │ │ │ │ - rsbeq r1, r3, ip, lsr r5 │ │ │ │ + ldrdeq r1, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r3, r0, ip, lsr ip │ │ │ │ - rsbeq r1, r3, r8, lsr #8 │ │ │ │ + rsbeq r1, r3, r8, asr #9 │ │ │ │ andeq r5, r0, r0, ror #5 │ │ │ │ - rsbeq r1, r3, r4, ror #9 │ │ │ │ + rsbeq r1, r3, r4, lsl #11 │ │ │ │ andeq r4, r0, r8, ror sp │ │ │ │ - rsbeq r1, r3, r8, ror #3 │ │ │ │ - @ instruction: 0x00631194 │ │ │ │ + rsbeq r1, r3, r8, lsl #5 │ │ │ │ + rsbeq r1, r3, r4, lsr r2 │ │ │ │ andeq r2, r0, r4, lsr #11 │ │ │ │ - rsbeq r1, r3, r8, asr #3 │ │ │ │ - andeq r1, r0, r8, ror r1 │ │ │ │ - rsbeq r1, r3, r4, asr #5 │ │ │ │ - rsbeq r1, r3, r4, ror r3 │ │ │ │ rsbeq r1, r3, r8, ror #4 │ │ │ │ - rsbeq r1, r3, r8, asr #1 │ │ │ │ - rsbeq r1, r3, ip, asr #3 │ │ │ │ - rsbeq r1, r3, r0, lsr r1 │ │ │ │ - @ instruction: 0x00631294 │ │ │ │ + andeq r1, r0, r8, ror r1 │ │ │ │ + rsbeq r1, r3, r4, ror #6 │ │ │ │ + rsbeq r1, r3, r4, lsl r4 │ │ │ │ + rsbeq r1, r3, r8, lsl #6 │ │ │ │ + rsbeq r1, r3, r8, ror #2 │ │ │ │ + rsbeq r1, r3, ip, ror #4 │ │ │ │ + ldrdeq r1, [r3], #-16 @ │ │ │ │ + rsbeq r1, r3, r4, lsr r3 │ │ │ │ add r0, r0, #135168 @ 0x21000 │ │ │ │ ldrb r0, [r0, #3409] @ 0xd51 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3cdb20 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq lr, r3, ip, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #276] @ 3cdc50 │ │ │ │ ldr r1, [pc, #276] @ 3cdc54 │ │ │ │ @@ -399350,37 +399350,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3cdc70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cdb74 │ │ │ │ ldr r0, [pc, #48] @ 3cdc74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cdb74 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq ip, sp, r0, ror #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq ip, sp, r0, asr #31 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umulleq ip, sp, r4, pc @ │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r1, [r3], #-20 @ 0xffffffec @ │ │ │ │ - ldrdeq r1, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r1, r3, r4, asr r2 │ │ │ │ + rsbeq r1, r3, ip, ror r2 │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ b 3db3b4 │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ b 3db840 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -399437,15 +399437,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #400] @ 3cdf14 │ │ │ │ ldr r1, [pc, #400] @ 3cdf18 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r8, [pc, #388] @ 3cdf1c │ │ │ │ ldr fp, [pc, #388] @ 3cdf20 │ │ │ │ @@ -399454,25 +399454,25 @@ │ │ │ │ add fp, pc, fp │ │ │ │ ldr r9, [pc, #380] @ 3cdf28 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #356] @ 3cdf2c │ │ │ │ ldr r1, [pc, #356] @ 3cdf30 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #324] @ 3cdf34 │ │ │ │ ldr r1, [pc, #324] @ 3cdf38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #316] @ 3cdf3c │ │ │ │ ldr r6, [pc, #316] @ 3cdf40 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -399526,46 +399526,46 @@ │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r1, [pc, #144] @ 3cdf5c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r7, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r1, r7, ip, lsl #29 │ │ │ │ - strheq r9, [r0], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r6, sl, ip, asr #29 │ │ │ │ - rsbeq r9, r0, r0, asr #19 │ │ │ │ - ldrdeq r9, [r0], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r1, r7, ip, lsr #30 │ │ │ │ + rsbeq r9, r0, ip, asr sl │ │ │ │ + rsbeq r6, sl, ip, ror #30 │ │ │ │ + rsbeq r9, r0, r0, ror #20 │ │ │ │ + rsbeq r9, r0, r8, ror sl │ │ │ │ addeq ip, sp, r4, lsl #27 │ │ │ │ - ldrdeq r1, [r3], #-4 @ │ │ │ │ + rsbeq r1, r3, r4, ror r1 │ │ │ │ andeq r3, r0, r0, lsr r0 │ │ │ │ - rsbeq r1, r3, r0, lsl r1 │ │ │ │ - rsbeq r6, r1, r8, ror #2 │ │ │ │ - @ instruction: 0x0060f590 │ │ │ │ + strheq r1, [r3], #-16 @ │ │ │ │ + rsbeq r6, r1, r8, lsl #4 │ │ │ │ + rsbeq pc, r0, r0, lsr r6 @ │ │ │ │ andeq r1, r0, r0, lsr #4 │ │ │ │ andeq r0, r0, r0, asr #28 │ │ │ │ andeq r4, r0, r8, lsl #30 │ │ │ │ @ instruction: 0x009bf2b4 │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ sbcsne r8, r3, r6, lsl #1 │ │ │ │ - rsbeq r1, r3, r8, lsl r0 │ │ │ │ + strheq r1, [r3], #-8 @ │ │ │ │ @ instruction: 0x0083dfb8 │ │ │ │ - rsbeq r1, r3, r8 │ │ │ │ - rsbeq r1, r3, r0, lsl r0 │ │ │ │ + rsbeq r1, r3, r8, lsr #1 │ │ │ │ + strheq r1, [r3], #-0 @ │ │ │ │ addeq r3, ip, r8, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #372] @ 3ce0ec │ │ │ │ ldr r2, [pc, #372] @ 3ce0f0 │ │ │ │ @@ -399620,21 +399620,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3ce10c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cdfb0 │ │ │ │ ldr r3, [pc, #148] @ 3ce110 │ │ │ │ ldr r0, [pc, #148] @ 3ce114 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -399655,30 +399655,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #60] @ 3ce11c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cdfb0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq ip, sp, r4, lsr #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq ip, sp, r4, lsl #23 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq ip, sp, r0, asr fp │ │ │ │ andeq r3, r0, r8, ror #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r3, r8, lsl #29 │ │ │ │ + rsbeq r0, r3, r8, lsr #30 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - ldrdeq r0, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r0, r3, r0, ror pc │ │ │ │ addeq ip, sp, r0, lsl #21 │ │ │ │ - rsbeq r0, r3, r0, asr lr │ │ │ │ + strdeq r0, [r3], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r4, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [pc, #596] @ 3ce394 │ │ │ │ @@ -399744,23 +399744,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 3ce3c0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ce1a0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ce1a0 │ │ │ │ ldr r2, [pc, #328] @ 3ce3c4 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -399779,15 +399779,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 3ce3c8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3ce254 │ │ │ │ ldr r2, [pc, #224] @ 3ce3cc │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -399807,54 +399807,54 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3ce3d0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3ce254 │ │ │ │ ldr r0, [pc, #120] @ 3ce3d4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ce1a0 │ │ │ │ ldr r0, [pc, #104] @ 3ce3d8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ce1a0 │ │ │ │ ldr r0, [pc, #88] @ 3ce3dc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ce1a0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldrdeq ip, [sp], r8 │ │ │ │ strdeq pc, [r1], -lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq ip, sp, r4, asr #19 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq pc, [r7], -lr │ │ │ │ strdeq pc, [pc], -lr │ │ │ │ addeq ip, sp, r0, ror r9 │ │ │ │ andeq r4, r0, r0, ror #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r0, [r3], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r0, r3, r8, ror lr │ │ │ │ muleq r0, r0, r1 │ │ │ │ - rsbeq r0, r3, r8, asr #25 │ │ │ │ + rsbeq r0, r3, r8, ror #26 │ │ │ │ andeq r2, r0, r0, lsr r3 │ │ │ │ - rsbeq r0, r3, r0, ror sp │ │ │ │ - rsbeq r0, r3, r4, lsr #27 │ │ │ │ + rsbeq r0, r3, r0, lsl lr │ │ │ │ + rsbeq r0, r3, r4, asr #28 │ │ │ │ + rsbeq r0, r3, r8, lsr #27 │ │ │ │ rsbeq r0, r3, r8, lsl #26 │ │ │ │ - rsbeq r0, r3, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #732] @ 3ce6d4 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #728] @ 3ce6d8 │ │ │ │ @@ -399920,23 +399920,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3ce6f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ce450 │ │ │ │ ldr r3, [pc, #432] @ 3ce6e4 │ │ │ │ add r6, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r8 │ │ │ │ @@ -399960,22 +399960,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ stm sp, {r4, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 3ce6fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3ce458 │ │ │ │ ldr r9, [sp, #20] │ │ │ │ mov r3, #8 │ │ │ │ add r0, r6, #6528 @ 0x1980 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #24 │ │ │ │ @@ -400007,59 +400007,59 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3ce704 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ce458 │ │ │ │ ldr r0, [pc, #116] @ 3ce708 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3ce458 │ │ │ │ ldr r0, [pc, #92] @ 3ce70c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ce450 │ │ │ │ ldr r0, [pc, #80] @ 3ce710 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ce458 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq ip, sp, r0, lsr #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq ip, [sp], r8 │ │ │ │ @ instruction: 0x008dc6bc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r0, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + @ instruction: 0x00630d94 │ │ │ │ andeq r2, r0, r4, lsr r8 │ │ │ │ - rsbeq r0, r3, ip, ror fp │ │ │ │ + rsbeq r0, r3, ip, lsl ip │ │ │ │ andeq r3, r0, r4, lsl r8 │ │ │ │ - rsbeq r0, r3, r8, lsl fp │ │ │ │ - ldrdeq r0, [r3], #-172 @ 0xffffff54 @ │ │ │ │ - strheq r0, [r3], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r0, r3, ip, lsl fp │ │ │ │ + strheq r0, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r0, r3, ip, ror fp │ │ │ │ + rsbeq r0, r3, r0, asr ip │ │ │ │ + strheq r0, [r3], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #800] @ 3cea4c │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #796] @ 3cea50 │ │ │ │ @@ -400125,23 +400125,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3cea6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ce78c │ │ │ │ ldr r3, [pc, #500] @ 3cea5c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ce8e8 │ │ │ │ add r0, r7, #4096 @ 0x1000 │ │ │ │ @@ -400191,22 +400191,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3cea78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ce874 │ │ │ │ ldr r3, [pc, #272] @ 3cea7c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ce898 │ │ │ │ ldr r3, [pc, #228] @ 3cea64 │ │ │ │ @@ -400222,68 +400222,68 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3cea80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ce898 │ │ │ │ ldr r0, [pc, #156] @ 3cea84 │ │ │ │ ldr r1, [pc, #100] @ 3cea50 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 3cea48 │ │ │ │ ldr r0, [pc, #124] @ 3cea88 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r0, [pc, #108] @ 3cea8c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ce874 │ │ │ │ ldr r0, [pc, #88] @ 3cea90 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ce898 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq ip, sp, ip, ror #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq ip, sp, ip, asr #7 │ │ │ │ addeq ip, sp, r8, lsl #7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, asr #12 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r3, ip, lsr #22 │ │ │ │ + rsbeq r0, r3, ip, asr #23 │ │ │ │ addeq ip, sp, ip, ror r2 │ │ │ │ andeq r2, r0, ip, asr r3 │ │ │ │ - rsbeq r0, r3, r0, asr #18 │ │ │ │ + rsbeq r0, r3, r0, ror #19 │ │ │ │ andeq r3, r0, r4, asr #14 │ │ │ │ - rsbeq r0, r3, r8, lsr #18 │ │ │ │ + rsbeq r0, r3, r8, asr #19 │ │ │ │ addeq ip, sp, r4, lsr r1 │ │ │ │ - rsbeq r0, r3, r4, asr #19 │ │ │ │ - strheq r0, [r3], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r0, r3, ip, lsl #18 │ │ │ │ + rsbeq r0, r3, r4, ror #20 │ │ │ │ + rsbeq r0, r3, r0, asr r9 │ │ │ │ + rsbeq r0, r3, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3ceb44 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -400291,25 +400291,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3ceb48 │ │ │ │ ldr r1, [pc, #136] @ 3ceb4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #116] @ 3ceb50 │ │ │ │ ldr r1, [pc, #116] @ 3ceb54 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #84] @ 3ceb58 │ │ │ │ ldr r2, [pc, #84] @ 3ceb5c │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -400320,21 +400320,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r1, r7, r0, asr #2 │ │ │ │ - rsbeq r0, r3, ip, asr #18 │ │ │ │ - rsbeq lr, r1, r0, ror r4 │ │ │ │ - rsbeq r8, r0, r8, asr #24 │ │ │ │ - rsbeq r6, sl, r8, asr r1 │ │ │ │ - rsbeq sp, r2, r0, ror #4 │ │ │ │ - rsbeq r6, r2, r8, lsr sp │ │ │ │ + rsbseq r1, r7, r0, ror #3 │ │ │ │ + rsbeq r0, r3, ip, ror #19 │ │ │ │ + rsbeq lr, r1, r0, lsl r5 │ │ │ │ + rsbeq r8, r0, r8, ror #25 │ │ │ │ + strdeq r6, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq sp, r2, r0, lsl #6 │ │ │ │ + ldrdeq r6, [r2], #-216 @ 0xffffff28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #180] @ 3cec30 │ │ │ │ mov r5, r1 │ │ │ │ @@ -400345,15 +400345,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 43fa3c │ │ │ │ cmp r5, #4 │ │ │ │ @@ -400379,17 +400379,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r8, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3da50c │ │ │ │ - rsbseq r1, r7, r4, rrx │ │ │ │ - rsbeq lr, r1, r0, lsr #7 │ │ │ │ - rsbeq r0, r3, r8, ror r8 │ │ │ │ + rsbseq r1, r7, r4, lsl #2 │ │ │ │ + rsbeq lr, r1, r0, asr #8 │ │ │ │ + rsbeq r0, r3, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #340] @ 3ceda8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -400403,15 +400403,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r5, [pc, #288] @ 3cedbc │ │ │ │ ldr r3, [pc, #288] @ 3cedc0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -400460,40 +400460,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3cedd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cecb4 │ │ │ │ ldr r0, [pc, #60] @ 3cedd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cecb4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00770f98 │ │ │ │ + rsbseq r1, r7, r8, lsr r0 │ │ │ │ @ instruction: 0x008dbeb4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00630790 │ │ │ │ - strheq lr, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r0, r3, r0, lsr r8 │ │ │ │ + rsbeq lr, r1, r8, asr r3 │ │ │ │ addeq fp, sp, r0, lsl #29 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq fp, sp, ip, lsr lr │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00630694 │ │ │ │ - rsbeq r0, r3, r4, asr #13 │ │ │ │ + rsbeq r0, r3, r4, lsr r7 │ │ │ │ + rsbeq r0, r3, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #484] @ 3cefd8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -400508,15 +400508,15 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r4, [pc, #428] @ 3cefec │ │ │ │ ldr r3, [pc, #428] @ 3ceff0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -400538,15 +400538,15 @@ │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ bl 5adc4c │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ bl 43a104 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ceef0 │ │ │ │ ldr r2, [pc, #316] @ 3cf000 │ │ │ │ ldr r3, [pc, #280] @ 3cefe0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -400561,26 +400561,26 @@ │ │ │ │ b 438a8c │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r4 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 43b13c │ │ │ │ cmp r4, #5 │ │ │ │ bne 3ceef4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r2, r5, #6336 @ 0x18c0 │ │ │ │ add r2, r2, #32 │ │ │ │ mov r1, r2 │ │ │ │ bl 439f7c │ │ │ │ b 3ceebc │ │ │ │ ldr r3, [pc, #176] @ 3cf004 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -400600,43 +400600,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3cf010 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cee58 │ │ │ │ ldr r0, [pc, #72] @ 3cf014 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cee58 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - ldrsheq r0, [r7], #-216 @ 0xffffff28 @ │ │ │ │ + @ instruction: 0x00770e98 │ │ │ │ addeq fp, sp, r4, lsl sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r0, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq lr, r1, r8, lsl r1 │ │ │ │ + @ instruction: 0x00630690 │ │ │ │ + strheq lr, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ ldrdeq fp, [sp], ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r0, r7, r4, ror sp │ │ │ │ - strheq r5, [r1], #-4 @ │ │ │ │ - ldrdeq lr, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r0, r7, r4, lsl lr │ │ │ │ + rsbeq r5, r1, r4, asr r1 │ │ │ │ + rsbeq lr, r0, r8, ror r5 │ │ │ │ addeq fp, sp, r8, asr ip │ │ │ │ andeq r2, r0, r4, lsl #7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r0, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r0, r3, r4, lsl #10 │ │ │ │ + rsbeq r0, r3, r8, ror r5 │ │ │ │ + rsbeq r0, r3, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2708] @ 3cfac4 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -400654,15 +400654,15 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #2644] @ 3cfadc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3cf82c │ │ │ │ @@ -400707,28 +400707,28 @@ │ │ │ │ str r1, [r7, #2448] @ 0x990 │ │ │ │ add r2, sl, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 43e2f0 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [pc, #2424] @ 3cfaec │ │ │ │ add r8, r4, #6016 @ 0x1780 │ │ │ │ add r8, r8, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ - bl 707568 │ │ │ │ + bl 707610 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 43e2f0 │ │ │ │ ldr r3, [pc, #2380] @ 3cfaf0 │ │ │ │ add r2, sl, #152 @ 0x98 │ │ │ │ @@ -400738,15 +400738,15 @@ │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, sl │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r6 │ │ │ │ bl 43e2f0 │ │ │ │ add r9, r4, #6336 @ 0x18c0 │ │ │ │ ldr r2, [pc, #2308] @ 3cfaf4 │ │ │ │ @@ -400754,15 +400754,15 @@ │ │ │ │ mov r0, #16384 @ 0x4000 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r4 │ │ │ │ add fp, r4, #1744 @ 0x6d0 │ │ │ │ - bl 707568 │ │ │ │ + bl 707610 │ │ │ │ add fp, fp, #4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r6 │ │ │ │ bl 43e2f0 │ │ │ │ ldr r8, [pc, #2248] @ 3cfaf8 │ │ │ │ @@ -400776,15 +400776,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, r3 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #3 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ @@ -400798,15 +400798,15 @@ │ │ │ │ blt 3cf59c │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r5 │ │ │ │ add r5, r5, #1 │ │ │ │ bl 43b0c4 │ │ │ │ cmp r5, #5 │ │ │ │ bne 3cf2a8 │ │ │ │ mov r1, #224 @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -400819,15 +400819,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #208 @ 0xd0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ bl 438734 │ │ │ │ @@ -400839,15 +400839,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 44189c │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cf540 │ │ │ │ - bl 997620 │ │ │ │ + bl 9976c8 │ │ │ │ cmp r5, #0 │ │ │ │ blt 3cfa9c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ mov r1, #2 │ │ │ │ @@ -400877,19 +400877,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r6, r4, #135168 @ 0x21000 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754af4 │ │ │ │ + bl 754b9c │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ ldr r3, [r5, #-68] @ 0xffffffbc │ │ │ │ mov r1, fp │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1776] @ 3cfb1c │ │ │ │ @@ -401010,22 +401010,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1300] @ 3cfb3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cf2d4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 3cf338 │ │ │ │ ldr r3, [pc, #1272] @ 3cfb40 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -401047,22 +401047,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1160] @ 3cfb44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cf338 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cf988 │ │ │ │ cmp r3, #0 │ │ │ │ ble 3cf4e8 │ │ │ │ @@ -401104,22 +401104,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 3cfb4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cf4e8 │ │ │ │ ldr r3, [pc, #920] @ 3cfb48 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cf4e8 │ │ │ │ @@ -401137,22 +401137,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 3cfb50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cf4e8 │ │ │ │ ldr r3, [pc, #800] @ 3cfb54 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cf09c │ │ │ │ @@ -401173,21 +401173,21 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #680] @ 3cfb58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cf0a4 │ │ │ │ ldr r3, [pc, #668] @ 3cfb5c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cf454 │ │ │ │ @@ -401213,29 +401213,29 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #20] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3cfb60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cf454 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cf4e8 │ │ │ │ ldr r3, [pc, #440] @ 3cfb48 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -401259,117 +401259,117 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3cfb64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r7, #1756] @ 0x6dc │ │ │ │ b 3cf6d4 │ │ │ │ ldr r0, [pc, #324] @ 3cfb68 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r7, #1756] @ 0x6dc │ │ │ │ b 3cf6d4 │ │ │ │ ldr r0, [pc, #304] @ 3cfb6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cf09c │ │ │ │ ldr r0, [pc, #292] @ 3cfb70 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cf454 │ │ │ │ ldr r0, [pc, #268] @ 3cfb74 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cf4e8 │ │ │ │ ldr r0, [pc, #252] @ 3cfb78 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cf2d4 │ │ │ │ ldr r0, [pc, #236] @ 3cfb7c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3cf338 │ │ │ │ ldr r0, [pc, #220] @ 3cfb80 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 53717c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #208] @ 3cfb84 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 53717c │ │ │ │ ldr r0, [pc, #200] @ 3cfb88 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 53717c │ │ │ │ - ldrheq r0, [r7], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r0, r7, ip, asr ip │ │ │ │ ldrdeq fp, [sp], r4 │ │ │ │ ldrdeq fp, [sp], r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r0, r3, r8, lsr #7 │ │ │ │ - ldrdeq sp, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r0, r3, r8, asr #8 │ │ │ │ + rsbeq sp, r1, r0, ror pc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ addeq ip, r3, r4, ror #25 │ │ │ │ - rsbeq r0, r3, r8, lsr r4 │ │ │ │ - strdeq r0, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrdeq r0, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ - @ instruction: 0x00630394 │ │ │ │ - ldrheq r0, [r7], #-144 @ 0xffffff70 @ │ │ │ │ - strdeq r4, [r1], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq lr, r0, r4, lsr #2 │ │ │ │ - ldrsheq r0, [r7], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r4, r1, ip, lsr ip │ │ │ │ - rsbeq lr, r0, r4, rrx │ │ │ │ - rsbseq r0, r7, r0, lsl r8 │ │ │ │ - rsbeq r8, r0, r4, asr #6 │ │ │ │ - rsbeq r5, sl, r4, asr r8 │ │ │ │ + ldrdeq r0, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ + @ instruction: 0x00630498 │ │ │ │ + rsbeq r0, r3, r8, ror r4 │ │ │ │ + rsbeq r0, r3, r4, lsr r4 │ │ │ │ + rsbseq r0, r7, r0, asr sl │ │ │ │ + @ instruction: 0x00614d90 │ │ │ │ + rsbeq lr, r0, r4, asr #3 │ │ │ │ + @ instruction: 0x00770998 │ │ │ │ + ldrdeq r4, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq lr, r0, r4, lsl #2 │ │ │ │ + ldrheq r0, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r8, r0, r4, ror #7 │ │ │ │ + strdeq r5, [sl], #-132 @ 0xffffff7c @ │ │ │ │ addeq ip, lr, r4, lsr #26 │ │ │ │ andeq r1, r2, r6, lsr sp │ │ │ │ addeq fp, sp, r0, lsr #12 │ │ │ │ - rsbseq r0, r7, ip, asr #13 │ │ │ │ + rsbseq r0, r7, ip, ror #14 │ │ │ │ andeq r1, r0, r3, lsl #30 │ │ │ │ strheq r1, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, r8, ror pc @ │ │ │ │ + rsbeq r0, r3, r8, lsl r0 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ - @ instruction: 0x0062ff94 │ │ │ │ + rsbeq r0, r3, r4, lsr r0 │ │ │ │ andeq r1, r0, r8, asr #25 │ │ │ │ - rsbeq r0, r3, r0, lsr #32 │ │ │ │ - @ instruction: 0x0062ff9c │ │ │ │ + rsbeq r0, r3, r0, asr #1 │ │ │ │ + rsbeq r0, r3, ip, lsr r0 │ │ │ │ @ instruction: 0x000015b0 │ │ │ │ - rsbeq pc, r2, ip, asr #24 │ │ │ │ + rsbeq pc, r2, ip, ror #25 │ │ │ │ andeq r4, r0, r8, lsl #25 │ │ │ │ - rsbeq pc, r2, ip, lsr #27 │ │ │ │ - strheq pc, [r2], #-208 @ 0xffffff30 @ │ │ │ │ - ldrdeq pc, [r2], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq pc, r2, r0, lsl #22 │ │ │ │ - rsbeq pc, r2, r4, lsr #26 │ │ │ │ - @ instruction: 0x0062fd98 │ │ │ │ - rsbeq pc, r2, ip, ror #22 │ │ │ │ - rsbeq pc, r2, r4, lsl #24 │ │ │ │ - rsbeq pc, r2, r0, lsr ip @ │ │ │ │ - rsbeq pc, r2, r4, ror fp @ │ │ │ │ - rsbeq pc, r2, r8, lsr ip @ │ │ │ │ + rsbeq pc, r2, ip, asr #28 │ │ │ │ + rsbeq pc, r2, r0, asr lr @ │ │ │ │ + rsbeq pc, r2, ip, ror lr @ │ │ │ │ + rsbeq pc, r2, r0, lsr #23 │ │ │ │ + rsbeq pc, r2, r4, asr #27 │ │ │ │ + rsbeq pc, r2, r8, lsr lr @ │ │ │ │ + rsbeq pc, r2, ip, lsl #24 │ │ │ │ + rsbeq pc, r2, r4, lsr #25 │ │ │ │ + ldrdeq pc, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq pc, r2, r4, lsl ip @ │ │ │ │ + ldrdeq pc, [r2], #-200 @ 0xffffff38 @ │ │ │ │ add r0, r0, #131072 @ 0x20000 │ │ │ │ and r2, r2, #127 @ 0x7f │ │ │ │ strh r2, [r0, #44] @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ @@ -401663,41 +401663,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3d00a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3cffa4 │ │ │ │ ldr r0, [pc, #56] @ 3d00a8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3cffa4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008dabb0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umulleq sl, sp, r0, fp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, sp, r0, ror fp │ │ │ │ andeq r1, r0, ip, asr r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, r0, lsr #19 │ │ │ │ - strheq pc, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq pc, r2, r0, asr #20 │ │ │ │ + rsbeq pc, r2, ip, asr sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 3d01dc │ │ │ │ ldr r1, [pc, #280] @ 3d01e0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -401749,41 +401749,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3d01fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3d00fc │ │ │ │ ldr r0, [pc, #56] @ 3d0200 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3d00fc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, r8, asr sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, sp, r8, lsr sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, sp, r8, lsl sl │ │ │ │ andeq r1, r0, r0, asr #5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, r4, lsr #17 │ │ │ │ - rsbeq pc, r2, r0, asr #17 │ │ │ │ + rsbeq pc, r2, r4, asr #18 │ │ │ │ + rsbeq pc, r2, r0, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #392] @ 3d03a4 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r1, [pc, #388] @ 3d03a8 │ │ │ │ @@ -401860,44 +401860,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3d03c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d0298 │ │ │ │ ldr r0, [pc, #64] @ 3d03c8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d0298 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ strdeq sl, [sp], r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, sp, r0, asr #17 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, sp, ip, ror r8 │ │ │ │ andeq r3, r0, r8, lsl #19 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, ip, lsr r7 @ │ │ │ │ - rsbeq pc, r2, r0, ror r7 @ │ │ │ │ + ldrdeq pc, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq pc, r2, r0, lsl r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #352] @ 3d0544 │ │ │ │ ldr r2, [pc, #352] @ 3d0548 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -401960,48 +401960,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3d0564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d041c │ │ │ │ ldr r0, [pc, #72] @ 3d0568 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d041c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, r8, lsr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, sp, r8, lsl r7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq sl, [sp], r8 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, r8, lsr r6 @ │ │ │ │ - strheq pc, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + ldrdeq pc, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq pc, r2, r8, asr r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #784] @ 3d0894 │ │ │ │ ldr r1, [pc, #784] @ 3d0898 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -402062,21 +402062,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3d08b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d05d0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d05d0 │ │ │ │ ldr r3, [pc, #520] @ 3d08b8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -402095,21 +402095,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3d08bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d05c8 │ │ │ │ ldr r3, [pc, #408] @ 3d08c0 │ │ │ │ and r8, r2, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d0828 │ │ │ │ @@ -402126,22 +402126,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3d08c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ cmp r8, #0 │ │ │ │ bne 3d05c0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d05c0 │ │ │ │ ldr r3, [pc, #272] @ 3d08c8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -402161,68 +402161,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3d08cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d05c0 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3d05c0 │ │ │ │ b 3d07b0 │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ bne 3d05c8 │ │ │ │ b 3d06a8 │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ bne 3d05d0 │ │ │ │ b 3d0624 │ │ │ │ ldr r0, [pc, #124] @ 3d08d0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d079c │ │ │ │ ldr r0, [pc, #108] @ 3d08d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d05c8 │ │ │ │ ldr r0, [pc, #96] @ 3d08d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d05d0 │ │ │ │ ldr r0, [pc, #84] @ 3d08dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d05c0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umulleq sl, sp, r8, r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, sp, r8, ror r5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, sp, r4, asr #10 │ │ │ │ andeq r4, r0, r0, lsl r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, r4, lsl r8 @ │ │ │ │ + strheq pc, [r2], #-132 @ 0xffffff7c @ │ │ │ │ andeq r3, r0, ip, lsl r9 │ │ │ │ - rsbeq pc, r2, r4, lsr #13 │ │ │ │ + rsbeq pc, r2, r4, asr #14 │ │ │ │ andeq r2, r0, r8, asr ip │ │ │ │ - ldrdeq pc, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq pc, r2, ip, ror r5 @ │ │ │ │ andeq r3, r0, r4, lsl r3 │ │ │ │ - strheq pc, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq pc, r2, r4, asr r4 @ │ │ │ │ - ldrdeq pc, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq pc, r2, ip, lsr #13 │ │ │ │ - rsbeq pc, r2, r8, asr #9 │ │ │ │ + rsbeq pc, r2, r8, asr r5 @ │ │ │ │ + strdeq pc, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq pc, r2, r0, ror r6 @ │ │ │ │ + rsbeq pc, r2, ip, asr #14 │ │ │ │ + rsbeq pc, r2, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #320] @ 3d0a38 │ │ │ │ ldr ip, [pc, #320] @ 3d0a3c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -402285,40 +402285,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r7, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3d0a58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d093c │ │ │ │ ldr r0, [pc, #52] @ 3d0a5c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d093c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, r4, lsr #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, sp, ip, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x008da1bc │ │ │ │ andeq r4, r0, ip, lsr #29 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, ip, ror r5 @ │ │ │ │ - @ instruction: 0x0062f598 │ │ │ │ + rsbeq pc, r2, ip, lsl r6 @ │ │ │ │ + rsbeq pc, r2, r8, lsr r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #312] @ 3d0bb0 │ │ │ │ ldr r3, [pc, #312] @ 3d0bb4 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -402379,40 +402379,40 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3d0bd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d0abc │ │ │ │ ldr r0, [pc, #52] @ 3d0bd4 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d0abc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, r4, lsr #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, sp, r4, lsl #1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, sp, r0, asr #32 │ │ │ │ andeq r4, r0, r4, asr #18 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, r8, asr r4 @ │ │ │ │ - rsbeq pc, r2, r0, ror r4 @ │ │ │ │ + strdeq pc, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq pc, r2, r0, lsl r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #316] @ 3d0d2c │ │ │ │ lsl r4, r2, #16 │ │ │ │ ldr r2, [pc, #312] @ 3d0d30 │ │ │ │ @@ -402465,22 +402465,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3d0d4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d0c30 │ │ │ │ ldr r2, [pc, #92] @ 3d0d50 │ │ │ │ ldr r3, [pc, #56] @ 3d0d30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -402488,27 +402488,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3d0d28 │ │ │ │ ldr r0, [pc, #60] @ 3d0d54 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r8, lsr #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, sp, r4, lsl pc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, sp, r4, ror #29 │ │ │ │ andeq r3, r0, r4, lsl r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, r0, asr r3 @ │ │ │ │ + strdeq pc, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ addeq r9, sp, r8, lsr #28 │ │ │ │ - rsbeq pc, r2, r8, asr r3 @ │ │ │ │ + strdeq pc, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #304] @ 3d0ea0 │ │ │ │ ldr ip, [pc, #304] @ 3d0ea4 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -402566,41 +402566,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3d0ec0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d0dac │ │ │ │ ldr r0, [pc, #56] @ 3d0ec4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d0dac │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, ip, lsr #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, sp, ip, lsl #27 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, sp, r8, ror #26 │ │ │ │ andeq r2, r0, r8, asr #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, ip, lsr #4 │ │ │ │ - rsbeq pc, r2, r4, lsl #5 │ │ │ │ + rsbeq pc, r2, ip, asr #5 │ │ │ │ + rsbeq pc, r2, r4, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [r0, #16] │ │ │ │ ldr ip, [pc, #312] @ 3d101c │ │ │ │ ldr r3, [pc, #312] @ 3d1020 │ │ │ │ @@ -402661,41 +402661,41 @@ │ │ │ │ beq 3d1000 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3d103c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3d0f48 │ │ │ │ ldr r0, [pc, #56] @ 3d1040 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3d0f48 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r0, lsr ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r9, [sp], r0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, sp, ip, asr #23 │ │ │ │ andeq r5, r0, ip, lsl #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, r0, lsl #3 │ │ │ │ - rsbeq pc, r2, r0, asr #3 │ │ │ │ + rsbeq pc, r2, r0, lsr #4 │ │ │ │ + rsbeq pc, r2, r0, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r1, [pc, #60] @ 3d10a0 │ │ │ │ @@ -402789,48 +402789,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3d1258 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d1128 │ │ │ │ ldr r0, [pc, #72] @ 3d125c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d1128 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r4, asr sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, sp, r8, lsl #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, sp, ip, ror #19 │ │ │ │ andeq r3, r0, r0, lsl r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, r4, lsl r0 @ │ │ │ │ - rsbeq pc, r2, r4, asr #32 │ │ │ │ + strheq pc, [r2], #-4 @ │ │ │ │ + rsbeq pc, r2, r4, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #344] @ 3d13d4 │ │ │ │ ldr r1, [pc, #344] @ 3d13d8 │ │ │ │ @@ -402901,39 +402901,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3d13f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d12c0 │ │ │ │ ldr r0, [pc, #52] @ 3d13f8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d12c0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r0, lsr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, sp, r0, lsl #17 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, sp, r4, asr #16 │ │ │ │ andeq r1, r0, r4, asr #31 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq lr, [r2], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq lr, r2, r4, lsl pc │ │ │ │ + @ instruction: 0x0062ef90 │ │ │ │ + strheq lr, [r2], #-244 @ 0xffffff0c @ │ │ │ │ add r3, r0, #20480 @ 0x5000 │ │ │ │ str r2, [r3] │ │ │ │ b 3d1260 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ tst r3, #3072 @ 0xc00 │ │ │ │ ldr r3, [pc, #144] @ 3d14a8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -402956,31 +402956,31 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #60] @ 3d14b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r2, [pc, #44] @ 3d14ac │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #16] @ 3d14b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ addeq r9, sp, r8, lsl #14 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0x0062ee94 │ │ │ │ - rsbeq lr, r2, ip, lsl #29 │ │ │ │ + rsbeq lr, r2, r4, lsr pc │ │ │ │ + rsbeq lr, r2, ip, lsr #30 │ │ │ │ bic r3, r2, #33280 @ 0x8200 │ │ │ │ and r2, r2, #4608 @ 0x1200 │ │ │ │ add r1, r0, #131072 @ 0x20000 │ │ │ │ bic r3, r3, #63 @ 0x3f │ │ │ │ cmp r2, #4608 @ 0x1200 │ │ │ │ strh r3, [r1] │ │ │ │ mov r2, #0 │ │ │ │ @@ -403072,15 +403072,15 @@ │ │ │ │ ldr r5, [r0, r3, lsl #2] │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ add r5, r8, r5, lsr #4 │ │ │ │ sub sl, r5, sl │ │ │ │ ldrb r1, [r4, #600] @ 0x258 │ │ │ │ mov r0, sl │ │ │ │ lsr r1, r1, #4 │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ ldr r2, [pc, #588] @ 3d189c │ │ │ │ ldr r3, [pc, #572] @ 3d1890 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mul r0, fp, r0 │ │ │ │ cmp r0, r6 │ │ │ │ movcc r0, #0 │ │ │ │ @@ -403130,24 +403130,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3d18b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ b 3d1638 │ │ │ │ ldr r2, [pc, #324] @ 3d18a8 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #32768 @ 0x8000 │ │ │ │ beq 3d1800 │ │ │ │ @@ -403162,26 +403162,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3d18b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [fp] │ │ │ │ ldr sl, [r4, r2, lsl #2] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r8, [r4, r2, lsl #2] │ │ │ │ cmp sl, r8 │ │ │ │ @@ -403206,39 +403206,39 @@ │ │ │ │ sub sl, r5, sl │ │ │ │ b 3d16d4 │ │ │ │ ldr r0, [pc, #104] @ 3d18b8 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d17dc │ │ │ │ ldr r0, [pc, #80] @ 3d18bc │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ b 3d1638 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r4, asr r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, sp, ip, lsr #10 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, sp, ip, asr #9 │ │ │ │ andeq r4, r0, r8, lsl #19 │ │ │ │ andeq r1, r0, r0, ror #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq lr, [r2], #-204 @ 0xffffff34 @ │ │ │ │ - ldrdeq lr, [r2], #-176 @ 0xffffff50 @ │ │ │ │ - @ instruction: 0x0062eb98 │ │ │ │ - rsbeq lr, r2, r8, lsl ip │ │ │ │ + rsbeq lr, r2, ip, ror sp │ │ │ │ + rsbeq lr, r2, r0, ror ip │ │ │ │ + rsbeq lr, r2, r8, lsr ip │ │ │ │ + strheq lr, [r2], #-200 @ 0xffffff38 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #508] @ 3d1ad4 │ │ │ │ ldr ip, [pc, #508] @ 3d1ad8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -403303,22 +403303,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3d1af4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d192c │ │ │ │ ldr r3, [pc, #220] @ 3d1ae8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d1974 │ │ │ │ ldr r3, [pc, #204] @ 3d1aec │ │ │ │ @@ -403334,66 +403334,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3d1af8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d1974 │ │ │ │ ldr r2, [pc, #112] @ 3d1afc │ │ │ │ ldr r3, [pc, #72] @ 3d1ad8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3d1ad0 │ │ │ │ ldr r0, [pc, #80] @ 3d1b00 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r0, [pc, #64] @ 3d1b04 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d1974 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r4, asr #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, sp, ip, lsl r2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, sp, r8, ror #3 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r2, ip, ror #21 │ │ │ │ - rsbeq lr, r2, ip, ror #20 │ │ │ │ + rsbeq lr, r2, ip, lsl #23 │ │ │ │ + rsbeq lr, r2, ip, lsl #22 │ │ │ │ umulleq r9, sp, r0, r0 │ │ │ │ - rsbeq lr, r2, ip, lsl #21 │ │ │ │ - rsbeq lr, r2, r4, ror sl │ │ │ │ + rsbeq lr, r2, ip, lsr #22 │ │ │ │ + rsbeq lr, r2, r4, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #604] @ 0x25c │ │ │ │ mov r5, r1 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ ldrb r3, [r7, #684] @ 0x2ac │ │ │ │ mov r6, #0 │ │ │ │ cmp r3, r6 │ │ │ │ str r6, [r7, #676] @ 0x2a4 │ │ │ │ bne 3d1d30 │ │ │ │ ldrb r3, [r7, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -403468,15 +403468,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r2, [r1, r3, lsl #2] │ │ │ │ str r2, [r4, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3d1bd0 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ strb r9, [r6, #4] │ │ │ │ b 3d1b94 │ │ │ │ ldr r1, [pc, #248] @ 3d1d80 │ │ │ │ add r1, pc, r1 │ │ │ │ bic r2, r3, #2 │ │ │ │ cmp r3, #7 │ │ │ │ cmpne r2, #1024 @ 0x400 │ │ │ │ @@ -403491,59 +403491,59 @@ │ │ │ │ bne 3d1c88 │ │ │ │ b 3d1be8 │ │ │ │ ldr r2, [r1, r3, lsl #2] │ │ │ │ str r2, [r4, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3d1c88 │ │ │ │ ldr r0, [r7, #780] @ 0x30c │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #784] @ 0x310 │ │ │ │ b 3d1b7c │ │ │ │ ldr r0, [r7, #740] @ 0x2e4 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #744] @ 0x2e8 │ │ │ │ b 3d1b70 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #764] @ 0x2fc │ │ │ │ b 3d1b64 │ │ │ │ ldr r0, [r7, #720] @ 0x2d0 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #724] @ 0x2d4 │ │ │ │ b 3d1b58 │ │ │ │ ldr r0, [r7, #700] @ 0x2bc │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #704] @ 0x2c0 │ │ │ │ b 3d1b4c │ │ │ │ ldr r0, [r7, #680] @ 0x2a8 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ strb r6, [r7, #684] @ 0x2ac │ │ │ │ b 3d1b40 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r0, r4 │ │ │ │ bic r3, r3, #2 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldrh r2, [r7, #2] │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ bic r2, r2, #36 @ 0x24 │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ strh r2, [r7, #2] │ │ │ │ strh r3, [r7, #10] │ │ │ │ bl 3d18c0 │ │ │ │ b 3d1c04 │ │ │ │ - rsbseq lr, r6, r8, lsl r1 │ │ │ │ - rsbseq lr, r6, r4, lsr r5 │ │ │ │ + ldrheq lr, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrsbeq lr, [r6], #-84 @ 0xffffffac @ │ │ │ │ andeq r2, r0, lr, lsl #27 │ │ │ │ muleq r2, lr, r3 │ │ │ │ - rsbseq lr, r6, r8, ror r4 │ │ │ │ + rsbseq lr, r6, r8, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr lr, [pc, #936] @ 3d2144 │ │ │ │ ldr ip, [pc, #936] @ 3d2148 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -403621,30 +403621,30 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 3d2164 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ cmp r8, #0 │ │ │ │ beq 3d1dfc │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d1fa0 │ │ │ │ ldr r3, [pc, #564] @ 3d2168 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -403664,21 +403664,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3d216c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3d1b08 │ │ │ │ cmp r4, #0 │ │ │ │ bge 3d1e04 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -403710,23 +403710,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3d2174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d1dd8 │ │ │ │ ldr r3, [pc, #268] @ 3d2178 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d1fc0 │ │ │ │ ldr r3, [pc, #220] @ 3d215c │ │ │ │ @@ -403742,67 +403742,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3d217c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d1fc0 │ │ │ │ ldr r0, [pc, #156] @ 3d2180 │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d1dd8 │ │ │ │ ldr r0, [pc, #132] @ 3d2184 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d1f18 │ │ │ │ ldr r0, [pc, #96] @ 3d2188 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d1fa0 │ │ │ │ ldr r0, [pc, #84] @ 3d218c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d1fc0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r8, sp, r0, lsl #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r8, sp, ip, ror #26 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r8, sp, r0, lsl sp │ │ │ │ andeq r4, r0, r0, lsl #8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r2, r0, lsl #14 │ │ │ │ + rsbeq lr, r2, r0, lsr #15 │ │ │ │ andeq r3, r0, r0, ror #3 │ │ │ │ - rsbeq lr, r2, r4, lsr #15 │ │ │ │ + rsbeq lr, r2, r4, asr #16 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq lr, r2, r8, lsr #10 │ │ │ │ + rsbeq lr, r2, r8, asr #11 │ │ │ │ andeq r1, r0, r8, lsr r9 │ │ │ │ - ldrdeq lr, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq lr, r2, r8, ror #9 │ │ │ │ - @ instruction: 0x0062e59c │ │ │ │ - rsbeq lr, r2, r0, asr r6 │ │ │ │ - rsbeq lr, r2, r8, lsr #13 │ │ │ │ + rsbeq lr, r2, r0, ror r7 │ │ │ │ + rsbeq lr, r2, r8, lsl #11 │ │ │ │ + rsbeq lr, r2, ip, lsr r6 │ │ │ │ + strdeq lr, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq lr, r2, r8, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #764] @ 3d24a8 │ │ │ │ mov fp, r3 │ │ │ │ @@ -403863,15 +403863,15 @@ │ │ │ │ ldr r3, [r3, #936] @ 0x3a8 │ │ │ │ add ip, sp, #72 @ 0x48 │ │ │ │ add r6, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ adds r2, r5, r2 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str fp, [sp, #8] │ │ │ │ strb r3, [sp, #92] @ 0x5c │ │ │ │ @@ -403881,15 +403881,15 @@ │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add fp, fp, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldrb r2, [r9, #8] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsl r1, r2, #1 │ │ │ │ ldrh r3, [r9, r1] │ │ │ │ subs r7, r7, r4 │ │ │ │ add r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ @@ -403941,15 +403941,15 @@ │ │ │ │ ldr r0, [pc, #260] @ 3d24c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r3, [r9, #8] │ │ │ │ add r2, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r1, r3, #1 │ │ │ │ add r2, r0, r3, lsl #3 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ @@ -403966,29 +403966,29 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #24] │ │ │ │ str fp, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3d24cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r3, [r9, #8] │ │ │ │ b 3d23e8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3d24d0 │ │ │ │ ldr r1, [pc, #68] @ 3d24d4 │ │ │ │ ldr r0, [pc, #68] @ 3d24d8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -404001,19 +404001,19 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r8, sp, r4, asr #18 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r8, sp, r0, ror #15 │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r2, r4, lsr #9 │ │ │ │ - @ instruction: 0x0062e398 │ │ │ │ - rsbseq sp, r6, r0, lsr r8 │ │ │ │ - strheq sp, [r2], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq lr, r2, r8, lsr #8 │ │ │ │ + rsbeq lr, r2, r4, asr #10 │ │ │ │ + rsbeq lr, r2, r8, lsr r4 │ │ │ │ + ldrsbeq sp, [r6], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq sp, r2, ip, asr pc │ │ │ │ + rsbeq lr, r2, r8, asr #9 │ │ │ │ andeq r0, r0, pc, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #716] @ 3d27c4 │ │ │ │ ldr ip, [pc, #716] @ 3d27c8 │ │ │ │ @@ -404091,23 +404091,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str lr, [sp, #16] │ │ │ │ mov r1, lr │ │ │ │ str lr, [r0, #4] │ │ │ │ str lr, [r0, #8] │ │ │ │ str lr, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 3d27e8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d2590 │ │ │ │ ldr r0, [pc, #396] @ 3d27ec │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d2590 │ │ │ │ ldr r0, [pc, #364] @ 3d27e0 │ │ │ │ @@ -404123,15 +404123,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3d27f0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3d2640 │ │ │ │ ldr r0, [pc, #296] @ 3d27f4 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ @@ -404150,42 +404150,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3d27f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d254c │ │ │ │ ldr r0, [pc, #176] @ 3d27fc │ │ │ │ ldr r3, [pc, #120] @ 3d27c8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r0, r3, r0 │ │ │ │ mov r3, #0 │ │ │ │ bne 3d27c0 │ │ │ │ ldr r0, [pc, #144] @ 3d2800 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r0, [pc, #128] @ 3d2804 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d254c │ │ │ │ ldr r0, [pc, #112] @ 3d2808 │ │ │ │ ldr r3, [pc, #44] @ 3d27c8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -404201,24 +404201,24 @@ │ │ │ │ addeq r8, sp, r4, lsl #12 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r8, sp, r8, asr #11 │ │ │ │ addeq r8, sp, r4, lsl #11 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r2, ip, lsr #8 │ │ │ │ + rsbeq lr, r2, ip, asr #9 │ │ │ │ andeq r2, r0, r8, lsl #7 │ │ │ │ - rsbeq lr, r2, r0, lsl r3 │ │ │ │ + strheq lr, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r1, r0, r4, ror r6 │ │ │ │ - strheq lr, [r2], #-16 @ │ │ │ │ + rsbeq lr, r2, r0, asr r2 │ │ │ │ ldrdeq r8, [sp], r0 │ │ │ │ - strheq lr, [r2], #-36 @ 0xffffffdc @ │ │ │ │ - ldrdeq lr, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq lr, r2, r4, asr r3 │ │ │ │ + rsbeq lr, r2, ip, ror r2 │ │ │ │ addeq r8, sp, r4, lsl #7 │ │ │ │ - strdeq lr, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + @ instruction: 0x0062e39c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -404321,21 +404321,21 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3d2b54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d291c │ │ │ │ ldr r3, [pc, #348] @ 3d2b58 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -404354,23 +404354,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 3d2b5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d291c │ │ │ │ ldr r3, [pc, #228] @ 3d2b60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 3d28d0 │ │ │ │ ldr r3, [pc, #188] @ 3d2b4c │ │ │ │ @@ -404386,56 +404386,56 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3d2b64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d28d0 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ b 3d29f4 │ │ │ │ ldr r0, [pc, #108] @ 3d2b68 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d291c │ │ │ │ ldr r0, [pc, #92] @ 3d2b6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d29e4 │ │ │ │ ldr r0, [pc, #80] @ 3d2b70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d28d0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r8, sp, ip, asr #5 │ │ │ │ ldrdeq r8, [sp], r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x008d82b0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r8, sp, r4, asr #4 │ │ │ │ addeq r8, sp, r4, ror #3 │ │ │ │ andeq r2, r0, r4, lsr #16 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r2, r0, lsr #3 │ │ │ │ + rsbeq lr, r2, r0, asr #4 │ │ │ │ andeq r1, r0, r8, lsl #11 │ │ │ │ - strheq lr, [r2], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq lr, r2, r4, asr r2 │ │ │ │ andeq r1, r0, r0, asr r5 │ │ │ │ - rsbeq lr, r2, r0, lsl r0 │ │ │ │ - rsbeq lr, r2, ip, asr r1 │ │ │ │ - rsbeq lr, r2, r8, asr #1 │ │ │ │ - rsbeq lr, r2, r0, lsr #32 │ │ │ │ + strheq lr, [r2], #-0 @ │ │ │ │ + strdeq lr, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq lr, r2, r8, ror #2 │ │ │ │ + rsbeq lr, r2, r0, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3432] @ 3d38f4 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r2, [pc, #3428] @ 3d38f8 │ │ │ │ @@ -404596,22 +404596,22 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2788] @ 3d3914 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d2cac │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ ldrbhi r7, [sp, #41] @ 0x29 │ │ │ │ lslhi r2, r7, #16 │ │ │ │ bhi 3d2cf8 │ │ │ │ @@ -404658,23 +404658,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2544] @ 3d391c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d2cac │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r6 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r5] │ │ │ │ bl 3cca2c │ │ │ │ strh r0, [fp] │ │ │ │ @@ -404700,22 +404700,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2388] @ 3d3924 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d2c90 │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3d3438 │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3d2d64 │ │ │ │ b 3d2c0c │ │ │ │ @@ -404738,22 +404738,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2244] @ 3d392c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d2c0c │ │ │ │ mov r0, r6 │ │ │ │ bl 3cc720 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d2cb8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ @@ -404782,21 +404782,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2080] @ 3d3934 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d2cb8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d2c0c │ │ │ │ ldr r3, [pc, #2056] @ 3d3938 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -404815,21 +404815,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1964] @ 3d393c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3d2c04 │ │ │ │ orr r4, r4, #48 @ 0x30 │ │ │ │ str r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3d2c04 │ │ │ │ @@ -404858,15 +404858,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1800] @ 3d3944 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3d3190 │ │ │ │ ldr r3, [pc, #1792] @ 3d3948 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -404885,22 +404885,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1688] @ 3d394c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d2d10 │ │ │ │ ldr r3, [pc, #1676] @ 3d3950 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d2c80 │ │ │ │ ldr r3, [pc, #1588] @ 3d390c │ │ │ │ @@ -404922,27 +404922,27 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1528] @ 3d3954 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d2c80 │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3d35f4 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #0 │ │ │ │ ands r1, r3, #256 @ 0x100 │ │ │ │ @@ -405010,27 +405010,27 @@ │ │ │ │ beq 3d3810 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 3d395c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3d2d5c │ │ │ │ ldr r0, [pc, #1192] @ 3d3960 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d2c0c │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3d2d64 │ │ │ │ b 3d3128 │ │ │ │ ldr r3, [pc, #1164] @ 3d3964 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -405049,21 +405049,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 3d3968 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d2e78 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [r4] │ │ │ │ beq 3d33e4 │ │ │ │ ldr r3, [pc, #1036] @ 3d396c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -405082,31 +405082,31 @@ │ │ │ │ beq 3d38c0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 3d3970 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d33b4 │ │ │ │ ldr r0, [pc, #928] @ 3d3974 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d2d10 │ │ │ │ ldr r0, [pc, #912] @ 3d3978 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d2c80 │ │ │ │ ldr r2, [pc, #896] @ 3d397c │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d3370 │ │ │ │ ldr r2, [pc, #764] @ 3d390c │ │ │ │ @@ -405122,21 +405122,21 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3d3980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d3370 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d3780 │ │ │ │ mov r3, #0 │ │ │ │ b 3d33d0 │ │ │ │ ldr r3, [sl] │ │ │ │ @@ -405159,21 +405159,21 @@ │ │ │ │ beq 3d38e0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #656] @ 3d3988 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d33cc │ │ │ │ ldr r2, [pc, #592] @ 3d3958 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d3778 │ │ │ │ ldr r2, [pc, #496] @ 3d390c │ │ │ │ @@ -405188,21 +405188,21 @@ │ │ │ │ beq 3d38b0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3d398c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d33b4 │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3d33c0 │ │ │ │ ldr r3, [pc, #432] @ 3d3938 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -405221,138 +405221,138 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3d3990 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [sl] │ │ │ │ b 3d33d0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #396] @ 3d3994 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d2c90 │ │ │ │ ldr r0, [pc, #384] @ 3d3998 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3d2d5c │ │ │ │ ldr r0, [pc, #368] @ 3d399c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r4, [r5] │ │ │ │ b 3d2d7c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3d39a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d2cac │ │ │ │ ldr r0, [pc, #336] @ 3d39a4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d2cac │ │ │ │ ldr r0, [pc, #316] @ 3d39a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d2e78 │ │ │ │ ldr r0, [pc, #304] @ 3d39ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3d2c04 │ │ │ │ ldr r0, [pc, #284] @ 3d39b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d3370 │ │ │ │ ldr r0, [pc, #272] @ 3d39b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d2cb8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #256] @ 3d39b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d33b4 │ │ │ │ ldr r0, [pc, #244] @ 3d39bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d33b4 │ │ │ │ ldr r0, [pc, #232] @ 3d39c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d33cc │ │ │ │ ldr r0, [pc, #220] @ 3d39c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [sl] │ │ │ │ b 3d33d0 │ │ │ │ addeq r7, sp, ip, lsl #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r7, sp, ip, asr #30 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r7, sp, r8, lsl #30 │ │ │ │ andeq r3, r0, r4, lsr #31 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq sp, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq lr, r2, r8, ror r0 │ │ │ │ andeq r1, r0, r8, ror #11 │ │ │ │ - rsbeq sp, r2, r0, ror #28 │ │ │ │ + rsbeq sp, r2, r0, lsl #30 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - rsbeq sp, r2, r8, asr sp │ │ │ │ + strdeq sp, [r2], #-216 @ 0xffffff28 @ │ │ │ │ andeq r1, r0, r0, ror #7 │ │ │ │ - rsbeq lr, r2, r0, asr r3 │ │ │ │ + strdeq lr, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r5, r0, ip, lsl #8 │ │ │ │ - rsbeq sp, r2, r0, ror #26 │ │ │ │ + rsbeq sp, r2, r0, lsl #28 │ │ │ │ andeq r1, r0, r4 │ │ │ │ - strdeq lr, [r2], #-12 @ │ │ │ │ + @ instruction: 0x0062e19c │ │ │ │ andeq r3, r0, r4, ror #16 │ │ │ │ - rsbeq sp, r2, r8, asr #27 │ │ │ │ + rsbeq sp, r2, r8, ror #28 │ │ │ │ andeq r4, r0, ip, lsr #14 │ │ │ │ - ldrdeq sp, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq sp, r2, ip, ror sp │ │ │ │ andeq r2, r0, r8, ror #26 │ │ │ │ - rsbeq sp, r2, r0, lsr r9 │ │ │ │ + ldrdeq sp, [r2], #-144 @ 0xffffff70 @ │ │ │ │ andeq r3, r0, r4, lsl r7 │ │ │ │ - rsbeq sp, r2, r8, ror #26 │ │ │ │ - rsbeq sp, r2, r0, asr #30 │ │ │ │ + rsbeq sp, r2, r8, lsl #28 │ │ │ │ + rsbeq sp, r2, r0, ror #31 │ │ │ │ andeq r1, r0, r4, asr r7 │ │ │ │ - rsbeq sp, r2, r0, lsr #19 │ │ │ │ + rsbeq sp, r2, r0, asr #20 │ │ │ │ andeq r1, r0, r8, lsl #5 │ │ │ │ - rsbeq sp, r2, r4, lsr #23 │ │ │ │ - strdeq sp, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - strdeq sp, [r2], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq sp, r2, r4, asr #24 │ │ │ │ + @ instruction: 0x0062da98 │ │ │ │ + @ instruction: 0x0062d794 │ │ │ │ @ instruction: 0x000053bc │ │ │ │ - rsbeq sp, r2, ip, asr #20 │ │ │ │ + rsbeq sp, r2, ip, ror #21 │ │ │ │ andeq r5, r0, ip, lsr r0 │ │ │ │ - rsbeq sp, r2, ip, lsl ip │ │ │ │ - rsbeq sp, r2, r0, lsr #21 │ │ │ │ - @ instruction: 0x0062da9c │ │ │ │ - rsbeq sp, r2, r8, asr r5 │ │ │ │ + strheq sp, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq sp, r2, r0, asr #22 │ │ │ │ + rsbeq sp, r2, ip, lsr fp │ │ │ │ + strdeq sp, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrdeq sp, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq sp, r2, ip, asr #22 │ │ │ │ + rsbeq sp, r2, r0, lsr #13 │ │ │ │ + rsbeq sp, r2, r4, lsl r6 │ │ │ │ + rsbeq sp, r2, r4, ror r7 │ │ │ │ + rsbeq sp, r2, r4, lsl #17 │ │ │ │ + rsbeq sp, r2, r0, lsr #18 │ │ │ │ + rsbeq sp, r2, ip, lsr #13 │ │ │ │ rsbeq sp, r2, ip, lsr sl │ │ │ │ - rsbeq sp, r2, ip, lsr #21 │ │ │ │ - rsbeq sp, r2, r0, lsl #12 │ │ │ │ - rsbeq sp, r2, r4, ror r5 │ │ │ │ - ldrdeq sp, [r2], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq sp, r2, r4, ror #15 │ │ │ │ - rsbeq sp, r2, r0, lsl #17 │ │ │ │ - rsbeq sp, r2, ip, lsl #12 │ │ │ │ - @ instruction: 0x0062d99c │ │ │ │ - strdeq sp, [r2], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq sp, r2, r0, lsl #20 │ │ │ │ - rsbeq sp, r2, r4, lsl #21 │ │ │ │ + @ instruction: 0x0062d998 │ │ │ │ + rsbeq sp, r2, r0, lsr #21 │ │ │ │ + rsbeq sp, r2, r4, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #836] @ 3d3d24 │ │ │ │ ldr r3, [pc, #836] @ 3d3d28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -405442,25 +405442,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 3d3d48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ str r9, [r4, r5, lsl #2] │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r9, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -405491,42 +405491,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3d3d50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r2, [r4, #192] @ 0xc0 │ │ │ │ and r5, r3, r2 │ │ │ │ b 3d3a3c │ │ │ │ ldr r0, [pc, #268] @ 3d3d54 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r2, [r4, #192] @ 0xc0 │ │ │ │ and r5, r3, r2 │ │ │ │ b 3d3a3c │ │ │ │ ldr r0, [pc, #232] @ 3d3d58 │ │ │ │ mov r3, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ b 3d3b84 │ │ │ │ ldr r3, [pc, #196] @ 3d3d5c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -405545,46 +405545,46 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3d3d60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d3ab4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #76] @ 3d3d64 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d3ab4 │ │ │ │ addeq r7, sp, ip, lsr r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r7, sp, ip, lsl r1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq r7, [sp], r0 │ │ │ │ addeq r7, sp, r0, rrx │ │ │ │ andeq r3, r0, r0, ror #8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r2, r0, asr #17 │ │ │ │ + rsbeq sp, r2, r0, ror #18 │ │ │ │ andeq r4, r0, r0, lsr #21 │ │ │ │ - @ instruction: 0x0062d89c │ │ │ │ - rsbeq sp, r2, ip, asr #17 │ │ │ │ - rsbeq sp, r2, r8, lsl #16 │ │ │ │ + rsbeq sp, r2, ip, lsr r9 │ │ │ │ + rsbeq sp, r2, ip, ror #18 │ │ │ │ + rsbeq sp, r2, r8, lsr #17 │ │ │ │ andeq r1, r0, r8, lsl #11 │ │ │ │ - rsbeq ip, r2, ip, lsl pc │ │ │ │ - rsbeq ip, r2, r0, asr #30 │ │ │ │ + strheq ip, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq ip, r2, r0, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #1072] @ 3d41b0 │ │ │ │ ldr r3, [pc, #1072] @ 3d41b4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -405696,21 +405696,21 @@ │ │ │ │ beq 3d4168 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 3d41d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d3e94 │ │ │ │ ldr r3, [pc, #616] @ 3d41d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d3e6c │ │ │ │ ldr r3, [pc, #584] @ 3d41c8 │ │ │ │ @@ -405727,21 +405727,21 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3d41d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d3e6c │ │ │ │ ldr r3, [pc, #500] @ 3d41dc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d3ed8 │ │ │ │ ldr r3, [pc, #460] @ 3d41c8 │ │ │ │ @@ -405757,21 +405757,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3d41e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d3ed8 │ │ │ │ ldr r3, [pc, #388] @ 3d41e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d3ebc │ │ │ │ ldr r3, [pc, #340] @ 3d41c8 │ │ │ │ @@ -405787,21 +405787,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 3d41e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d3ebc │ │ │ │ ldr r3, [pc, #276] @ 3d41ec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d3e44 │ │ │ │ ldr r3, [pc, #220] @ 3d41c8 │ │ │ │ @@ -405818,69 +405818,69 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3d41f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d3e44 │ │ │ │ ldr r0, [pc, #148] @ 3d41f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d3e6c │ │ │ │ ldr r0, [pc, #136] @ 3d41f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d3e94 │ │ │ │ ldr r0, [pc, #124] @ 3d41fc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d3e44 │ │ │ │ ldr r0, [pc, #108] @ 3d4200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d3ed8 │ │ │ │ ldr r0, [pc, #96] @ 3d4204 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d3ebc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umulleq r6, sp, ip, sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r6, sp, r4, lsl #27 │ │ │ │ addeq r6, sp, r0, asr #26 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x000013b8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r2, ip, lsl #12 │ │ │ │ + rsbeq sp, r2, ip, lsr #13 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - rsbeq sp, r2, r8, lsr #12 │ │ │ │ + rsbeq sp, r2, r8, asr #13 │ │ │ │ andeq r2, r0, r8, ror #10 │ │ │ │ - rsbeq sp, r2, ip, ror #13 │ │ │ │ + rsbeq sp, r2, ip, lsl #15 │ │ │ │ andeq r3, r0, r4, ror #1 │ │ │ │ - rsbeq sp, r2, ip, ror #11 │ │ │ │ + rsbeq sp, r2, ip, lsl #13 │ │ │ │ muleq r0, ip, r8 │ │ │ │ - rsbeq sp, r2, r0, ror r6 │ │ │ │ - rsbeq sp, r2, r0, lsl #10 │ │ │ │ - rsbeq sp, r2, ip, asr #8 │ │ │ │ - rsbeq sp, r2, r8, lsr #13 │ │ │ │ - strdeq sp, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq sp, r2, ip, asr r5 │ │ │ │ + rsbeq sp, r2, r0, lsl r7 │ │ │ │ + rsbeq sp, r2, r0, lsr #11 │ │ │ │ + rsbeq sp, r2, ip, ror #9 │ │ │ │ + rsbeq sp, r2, r8, asr #14 │ │ │ │ + @ instruction: 0x0062d690 │ │ │ │ + strdeq sp, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #268] @ 3d432c │ │ │ │ ldr ip, [pc, #268] @ 3d4330 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -405931,39 +405931,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3d434c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d425c │ │ │ │ ldr r0, [pc, #52] @ 3d4350 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d425c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ strdeq r6, [sp], ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq r6, [sp], ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x008d68b8 │ │ │ │ andeq r5, r0, r4, lsr #5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r2, r0, lsl #11 │ │ │ │ - rsbeq sp, r2, r0, asr #11 │ │ │ │ + rsbeq sp, r2, r0, lsr #12 │ │ │ │ + rsbeq sp, r2, r0, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #316] @ 3d44a8 │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -406028,37 +406028,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3d44c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d4408 │ │ │ │ ldr r0, [pc, #48] @ 3d44cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d4408 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r6, sp, r8, lsr #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umulleq r6, sp, r4, r7 │ │ │ │ addeq r6, sp, r4, ror r7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r8, ror #10 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq sp, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq sp, r2, r8, ror #5 │ │ │ │ + rsbeq sp, r2, r0, asr r3 │ │ │ │ + rsbeq sp, r2, r8, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1668] @ 3d4b6c │ │ │ │ ldr r3, [pc, #1668] @ 3d4b70 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -406164,19 +406164,19 @@ │ │ │ │ bne 3d49f4 │ │ │ │ add r9, r9, r7 │ │ │ │ add r9, r4, r9, lsl #2 │ │ │ │ add r9, r9, #131072 @ 0x20000 │ │ │ │ ldr r3, [r9, #800] @ 0x320 │ │ │ │ mov r0, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ adds r2, fp, r0 │ │ │ │ adc r3, sl, r1 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9b1558 │ │ │ │ + bl 9b1600 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r9, #804] @ 0x324 │ │ │ │ b 3d45e4 │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, r7 │ │ │ │ bne 3d48a4 │ │ │ │ @@ -406208,23 +406208,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 3d4b8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #220] @ 0xdc │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b 3d4554 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r8 │ │ │ │ @@ -406255,22 +406255,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #888] @ 3d4b94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d4600 │ │ │ │ ldr r0, [pc, #876] @ 3d4b98 │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d46d8 │ │ │ │ ldr r0, [pc, #836] @ 3d4b84 │ │ │ │ @@ -406286,22 +406286,22 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 3d4b9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d4600 │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [pc, #756] @ 3d4ba0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d494c │ │ │ │ @@ -406318,41 +406318,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 3d4ba4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r8] │ │ │ │ bic r7, r7, r5 │ │ │ │ str r7, [r4, #224] @ 0xe0 │ │ │ │ b 3d4610 │ │ │ │ ldr r0, [pc, #620] @ 3d4ba8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r8] │ │ │ │ b 3d4928 │ │ │ │ ldr r0, [pc, #592] @ 3d4bac │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #220] @ 0xdc │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b 3d4554 │ │ │ │ ldr r3, [pc, #560] @ 3d4bb0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -406371,22 +406371,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 3d4bb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d45f0 │ │ │ │ ldr r3, [pc, #444] @ 3d4bb8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d467c │ │ │ │ ldr r3, [pc, #372] @ 3d4b84 │ │ │ │ @@ -406403,25 +406403,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3d4bbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d467c │ │ │ │ ldr r2, [pc, #312] @ 3d4bc0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d46d8 │ │ │ │ ldr r2, [pc, #232] @ 3d4b84 │ │ │ │ @@ -406439,77 +406439,77 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 3d4bc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d4600 │ │ │ │ ldr r0, [pc, #188] @ 3d4bc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d4600 │ │ │ │ ldr r0, [pc, #176] @ 3d4bcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d4600 │ │ │ │ ldr r0, [pc, #164] @ 3d4bd0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d45f0 │ │ │ │ ldr r0, [pc, #148] @ 3d4bd4 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d467c │ │ │ │ ldr r0, [pc, #124] @ 3d4bd8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d4600 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r6, sp, r4, lsr r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r6, sp, r4, lsl r6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r6, sp, r0, lsr #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r2, r0, asr #8 │ │ │ │ + rsbeq sp, r2, r0, ror #9 │ │ │ │ andeq r2, r0, r8, lsl #7 │ │ │ │ - strheq ip, [r2], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq ip, r2, r4, asr r2 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ - ldrdeq ip, [r2], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq ip, r2, r4, ror r2 │ │ │ │ andeq r2, r0, r0, ror #28 │ │ │ │ - ldrdeq sp, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq sp, r2, r4, lsl r2 │ │ │ │ - rsbeq sp, r2, r4, lsr #5 │ │ │ │ + rsbeq sp, r2, ip, ror r2 │ │ │ │ + strheq sp, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq sp, r2, r4, asr #6 │ │ │ │ andeq r1, r0, r4, ror r1 │ │ │ │ - @ instruction: 0x0062d090 │ │ │ │ + rsbeq sp, r2, r0, lsr r1 │ │ │ │ muleq r0, r8, fp │ │ │ │ - rsbeq ip, r2, r4, asr pc │ │ │ │ + strdeq ip, [r2], #-244 @ 0xffffff0c @ │ │ │ │ andeq r4, r0, r4, asr r5 │ │ │ │ - rsbeq ip, r2, ip, lsr #28 │ │ │ │ - rsbeq fp, r2, r8, lsl pc │ │ │ │ - @ instruction: 0x0062bf9c │ │ │ │ - @ instruction: 0x0062cf90 │ │ │ │ - rsbeq ip, r2, r8, ror #29 │ │ │ │ - rsbeq ip, r2, r0, lsr #28 │ │ │ │ + rsbeq ip, r2, ip, asr #29 │ │ │ │ + strheq fp, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq ip, r2, ip, lsr r0 │ │ │ │ + rsbeq sp, r2, r0, lsr r0 │ │ │ │ + rsbeq ip, r2, r8, lsl #31 │ │ │ │ + rsbeq ip, r2, r0, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #2184] @ 3d5480 │ │ │ │ ldr r3, [pc, #2184] @ 3d5484 │ │ │ │ @@ -406646,19 +406646,19 @@ │ │ │ │ ldr r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [sl, #792] @ 0x318 │ │ │ │ umull r7, r8, r3, r1 │ │ │ │ bne 3d5350 │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [sl, #780] @ 0x30c │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ adds r2, r7, r0 │ │ │ │ adc r3, r8, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b1558 │ │ │ │ + bl 9b1600 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sl, #784] @ 0x310 │ │ │ │ b 3d4d1c │ │ │ │ ldr r2, [r4, #228] @ 0xe4 │ │ │ │ mov r1, #4194304 @ 0x400000 │ │ │ │ lsr r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -406702,22 +406702,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r8, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1428] @ 3d54ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ str r8, [r4, #200] @ 0xc8 │ │ │ │ and r5, r3, r8 │ │ │ │ bne 3d4f48 │ │ │ │ @@ -406744,24 +406744,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1260] @ 3d54b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3d4cec │ │ │ │ ldr r0, [pc, #1236] @ 3d54b8 │ │ │ │ ldr r0, [r9, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ @@ -406784,27 +406784,27 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1096] @ 3d54bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ ldr r1, [fp] │ │ │ │ orr r3, r8, r3 │ │ │ │ b 3d4c58 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d4c8c │ │ │ │ @@ -406828,22 +406828,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #948] @ 3d54c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d4c8c │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d51e8 │ │ │ │ add r4, r4, #16384 @ 0x4000 │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [pc, #920] @ 3d54c8 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -406880,22 +406880,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #752] @ 3d54d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d4d38 │ │ │ │ ldr r3, [pc, #740] @ 3d54d4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5120 │ │ │ │ ldr r3, [pc, #672] @ 3d54a4 │ │ │ │ @@ -406912,23 +406912,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 3d54d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d5120 │ │ │ │ ldr r2, [pc, #616] @ 3d54dc │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d4e9c │ │ │ │ ldr r2, [pc, #540] @ 3d54a4 │ │ │ │ @@ -406944,45 +406944,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3d54e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r1, [fp] │ │ │ │ b 3d4c74 │ │ │ │ ldr r0, [pc, #492] @ 3d54e4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [fp] │ │ │ │ b 3d4f24 │ │ │ │ ldr r0, [pc, #468] @ 3d54e8 │ │ │ │ lsl r1, r5, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ ldr r1, [fp] │ │ │ │ orr r3, r8, r3 │ │ │ │ b 3d4c58 │ │ │ │ ldr r0, [pc, #440] @ 3d54ec │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3d4cec │ │ │ │ ldr r3, [pc, #408] @ 3d54f0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -407003,39 +407003,39 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3d54f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d4e14 │ │ │ │ ldr r0, [pc, #272] @ 3d54f8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r1, [fp] │ │ │ │ b 3d4c74 │ │ │ │ ldr r0, [pc, #248] @ 3d54fc │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d4e14 │ │ │ │ ldr r2, [pc, #224] @ 3d5500 │ │ │ │ ldr r3, [pc, #96] @ 3d5484 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -407043,62 +407043,62 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3d547c │ │ │ │ ldr r0, [pc, #192] @ 3d5504 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r0, [pc, #172] @ 3d5508 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d5120 │ │ │ │ ldr r0, [pc, #156] @ 3d550c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d4d38 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r5, sp, r4, lsr #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r5, [sp], r0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r0, r7, r4, asr #4 │ │ │ │ addeq r5, sp, r8, lsl #29 │ │ │ │ ldrdeq r5, [sp], ip │ │ │ │ addeq r5, sp, r0, asr sp │ │ │ │ andeq r3, r0, r4, asr #28 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r2, r0, asr #28 │ │ │ │ + rsbeq ip, r2, r0, ror #29 │ │ │ │ andeq r4, r0, r0, lsr #21 │ │ │ │ - rsbeq ip, r2, r0, lsl #10 │ │ │ │ + rsbeq ip, r2, r0, lsr #11 │ │ │ │ andeq r2, r0, r8, asr r3 │ │ │ │ - rsbeq ip, r2, r0, ror #23 │ │ │ │ + rsbeq ip, r2, r0, lsl #25 │ │ │ │ andeq r4, r0, r4, asr r5 │ │ │ │ - rsbeq ip, r2, r8, lsl r8 │ │ │ │ + strheq ip, [r2], #-136 @ 0xffffff78 @ │ │ │ │ addeq r5, sp, r0, ror #19 │ │ │ │ andeq r2, r0, r8, ror lr │ │ │ │ - strdeq ip, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + @ instruction: 0x0062cc9c │ │ │ │ andeq r1, r0, r8, lsl #11 │ │ │ │ - strheq fp, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq fp, r2, ip, asr sl │ │ │ │ andeq r3, r0, ip, ror #15 │ │ │ │ - rsbeq ip, r2, r0, lsl #20 │ │ │ │ - rsbeq ip, r2, r4, lsr #21 │ │ │ │ - rsbeq ip, r2, r8, lsl #19 │ │ │ │ - rsbeq ip, r2, r4, ror #3 │ │ │ │ + rsbeq ip, r2, r0, lsr #21 │ │ │ │ + rsbeq ip, r2, r4, asr #22 │ │ │ │ + rsbeq ip, r2, r8, lsr #20 │ │ │ │ + rsbeq ip, r2, r4, lsl #5 │ │ │ │ muleq r0, r8, fp │ │ │ │ - strdeq ip, [r2], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq ip, r2, r8, lsr r9 │ │ │ │ - rsbeq ip, r2, r4, lsr #12 │ │ │ │ + @ instruction: 0x0062c694 │ │ │ │ + ldrdeq ip, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq ip, r2, r4, asr #13 │ │ │ │ strdeq r5, [sp], ip │ │ │ │ - rsbeq ip, r2, r8, lsr r5 │ │ │ │ - strdeq fp, [r2], #-124 @ 0xffffff84 @ │ │ │ │ - @ instruction: 0x0062c99c │ │ │ │ + ldrdeq ip, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + @ instruction: 0x0062b89c │ │ │ │ + rsbeq ip, r2, ip, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #596] @ 3d577c │ │ │ │ mov r4, r2 │ │ │ │ tst r2, #32505856 @ 0x1f00000 │ │ │ │ @@ -407156,15 +407156,15 @@ │ │ │ │ add r4, r4, #20 │ │ │ │ cmp r4, r5 │ │ │ │ beq 3d5578 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d55f8 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3d0ec8 │ │ │ │ b 3d55f8 │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ ldr r0, [r3, #936] @ 0x3a8 │ │ │ │ bl 43a110 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -407182,15 +407182,15 @@ │ │ │ │ ldrh r2, [r6, #230] @ 0xe6 │ │ │ │ mov r1, #16777216 @ 0x1000000 │ │ │ │ mov r0, r6 │ │ │ │ bl 3d24e0 │ │ │ │ b 3d556c │ │ │ │ mov r4, r5 │ │ │ │ ldr r0, [r4, #780]! @ 0x30c │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3d2810 │ │ │ │ b 3d55e4 │ │ │ │ ldr r2, [r6, #228] @ 0xe4 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ lsr r2, r2, #12 │ │ │ │ mov r0, r6 │ │ │ │ @@ -407231,40 +407231,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3d57a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d55d4 │ │ │ │ ldr r0, [pc, #56] @ 3d57a4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d55d4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r8, [r7, #39]! @ 0x27 │ │ │ │ addeq r5, sp, r4, ror #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq r5, [sp], r4 │ │ │ │ umulleq r5, sp, ip, r5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r0, ror #19 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq ip, [r2], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq ip, r2, r4, asr #14 │ │ │ │ + rsbeq ip, r2, ip, ror r7 │ │ │ │ + rsbeq ip, r2, r4, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #500] @ 3d59b4 │ │ │ │ ldr ip, [pc, #500] @ 3d59b8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -407319,35 +407319,35 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d58b0 │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ orr r6, r6, r8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d581c │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3d581c │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ b 3d588c │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ b 3d5880 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ b 3d5874 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ strb r7, [r4, #684] @ 0x2ac │ │ │ │ b 3d5868 │ │ │ │ ldr r3, [pc, #196] @ 3d59c8 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d57fc │ │ │ │ @@ -407364,27 +407364,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3d59d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d57fc │ │ │ │ ldr r0, [pc, #88] @ 3d59d8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d57fc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3d59dc │ │ │ │ ldr r1, [pc, #68] @ 3d59e0 │ │ │ │ ldr r0, [pc, #68] @ 3d59e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 3d59e8 │ │ │ │ @@ -407396,19 +407396,19 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r5, sp, ip, lsr r3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq r5, [sp], r8 │ │ │ │ andeq r4, r0, ip, lsr r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq ip, [r2], #-84 @ 0xffffffac @ │ │ │ │ - ldrdeq ip, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq sl, r6, r4, lsr #6 │ │ │ │ - strheq sl, [r2], #-144 @ 0xffffff70 @ │ │ │ │ - ldrdeq ip, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq ip, r2, r4, asr r6 │ │ │ │ + rsbeq ip, r2, r8, ror r6 │ │ │ │ + rsbseq sl, r6, r4, asr #7 │ │ │ │ + rsbeq sl, r2, r0, asr sl │ │ │ │ + rsbeq ip, r2, ip, ror r6 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #680] @ 3d5cac │ │ │ │ ldr r2, [pc, #680] @ 3d5cb0 │ │ │ │ @@ -407464,35 +407464,35 @@ │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d5af4 │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5a64 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3d5a64 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ b 3d5ad4 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ b 3d5ac8 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ b 3d5abc │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ strb r5, [r4, #684] @ 0x2ac │ │ │ │ b 3d5ab0 │ │ │ │ ldr r3, [pc, #376] @ 3d5cc0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5bdc │ │ │ │ @@ -407511,22 +407511,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 3d5ccc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r2, [r6] │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r6, [r4, #16] │ │ │ │ strb r3, [r4, #4] │ │ │ │ bne 3d5be4 │ │ │ │ b 3d5a44 │ │ │ │ @@ -407550,30 +407550,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3d5cd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d5a44 │ │ │ │ ldr r0, [pc, #116] @ 3d5cd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d5a44 │ │ │ │ ldr r0, [pc, #104] @ 3d5cdc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r2, [r6] │ │ │ │ b 3d5bc4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3d5ce0 │ │ │ │ ldr r1, [pc, #80] @ 3d5ce4 │ │ │ │ ldr r0, [pc, #80] @ 3d5ce8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -407586,22 +407586,22 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r5, [sp], r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strheq r5, [sp], r0 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r2, r8, ror #7 │ │ │ │ + rsbeq ip, r2, r8, lsl #9 │ │ │ │ @ instruction: 0x000029b4 │ │ │ │ - rsbeq ip, r2, ip, ror #7 │ │ │ │ - rsbeq ip, r2, r8, lsr #8 │ │ │ │ - rsbeq ip, r2, r0, lsl #7 │ │ │ │ - rsbseq sl, r6, ip, lsr #32 │ │ │ │ - strheq sl, [r2], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq ip, r2, r4, ror #5 │ │ │ │ + rsbeq ip, r2, ip, lsl #9 │ │ │ │ + rsbeq ip, r2, r8, asr #9 │ │ │ │ + rsbeq ip, r2, r0, lsr #8 │ │ │ │ + rsbseq sl, r6, ip, asr #1 │ │ │ │ + rsbeq sl, r2, r8, asr r7 │ │ │ │ + rsbeq ip, r2, r4, lsl #7 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #908] @ 3d6094 │ │ │ │ mov r4, r0 │ │ │ │ @@ -407681,15 +407681,15 @@ │ │ │ │ ldrb r3, [r6, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d5f08 │ │ │ │ ldrb r3, [r6, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5dc8 │ │ │ │ ldr r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3d5dc8 │ │ │ │ ldr r3, [pc, #588] @ 3d60ac │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407707,38 +407707,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3d60b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d5d64 │ │ │ │ ldr r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ strb r5, [r6, #684] @ 0x2ac │ │ │ │ b 3d5e14 │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #724] @ 0x2d4 │ │ │ │ b 3d5e2c │ │ │ │ ldr r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #704] @ 0x2c0 │ │ │ │ b 3d5e20 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #764] @ 0x2fc │ │ │ │ b 3d5e38 │ │ │ │ ldr r3, [pc, #408] @ 3d60bc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407756,21 +407756,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 3d60c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5dac │ │ │ │ ldr r3, [pc, #288] @ 3d60c4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407788,43 +407788,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3d60c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d5dac │ │ │ │ ldr r2, [pc, #176] @ 3d60cc │ │ │ │ ldr r3, [pc, #120] @ 3d6098 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3d606c │ │ │ │ ldr r0, [pc, #144] @ 3d60d0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r0, [pc, #128] @ 3d60d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d5f90 │ │ │ │ ldr r0, [pc, #116] @ 3d60d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d5dac │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ 3d60dc │ │ │ │ ldr r1, [pc, #100] @ 3d60e0 │ │ │ │ ldr r0, [pc, #100] @ 3d60e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 3d60e8 │ │ │ │ @@ -407837,26 +407837,26 @@ │ │ │ │ addeq r4, sp, r4, ror #27 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x008d4db0 │ │ │ │ addeq r4, sp, ip, asr #26 │ │ │ │ andeq r3, r0, ip, lsr #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0062c294 │ │ │ │ + rsbeq ip, r2, r4, lsr r3 │ │ │ │ andeq r3, r0, ip, ror #21 │ │ │ │ - rsbeq ip, r2, r0, asr #2 │ │ │ │ + rsbeq ip, r2, r0, ror #3 │ │ │ │ @ instruction: 0x000029b4 │ │ │ │ - rsbeq ip, r2, r4, lsr r0 │ │ │ │ + ldrdeq ip, [r2], #-4 @ │ │ │ │ addeq r4, sp, r0, lsl #22 │ │ │ │ - rsbeq ip, r2, r4, ror r1 │ │ │ │ + rsbeq ip, r2, r4, lsl r2 │ │ │ │ + rsbeq ip, r2, r8, ror #2 │ │ │ │ rsbeq ip, r2, r8, asr #1 │ │ │ │ - rsbeq ip, r2, r8, lsr #32 │ │ │ │ - rsbseq r9, r6, r4, asr #24 │ │ │ │ - ldrdeq sl, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ - strdeq fp, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r9, r6, r4, ror #25 │ │ │ │ + rsbeq sl, r2, r0, ror r3 │ │ │ │ + @ instruction: 0x0062bf9c │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #908] @ 3d6490 │ │ │ │ mov r4, r0 │ │ │ │ @@ -407936,15 +407936,15 @@ │ │ │ │ ldrb r3, [r6, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d6304 │ │ │ │ ldrb r3, [r6, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d61c4 │ │ │ │ ldr r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3d61c4 │ │ │ │ ldr r3, [pc, #588] @ 3d64a8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407962,38 +407962,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3d64b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d6160 │ │ │ │ ldr r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ strb r5, [r6, #684] @ 0x2ac │ │ │ │ b 3d6210 │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #724] @ 0x2d4 │ │ │ │ b 3d6228 │ │ │ │ ldr r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #704] @ 0x2c0 │ │ │ │ b 3d621c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #764] @ 0x2fc │ │ │ │ b 3d6234 │ │ │ │ ldr r3, [pc, #408] @ 3d64b8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -408011,21 +408011,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 3d64bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d61a8 │ │ │ │ ldr r3, [pc, #288] @ 3d64c0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -408043,43 +408043,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3d64c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d61a8 │ │ │ │ ldr r2, [pc, #176] @ 3d64c8 │ │ │ │ ldr r3, [pc, #120] @ 3d6494 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3d6468 │ │ │ │ ldr r0, [pc, #144] @ 3d64cc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r0, [pc, #128] @ 3d64d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d638c │ │ │ │ ldr r0, [pc, #116] @ 3d64d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d61a8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ 3d64d8 │ │ │ │ ldr r1, [pc, #100] @ 3d64dc │ │ │ │ ldr r0, [pc, #100] @ 3d64e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 3d64e4 │ │ │ │ @@ -408092,26 +408092,26 @@ │ │ │ │ addeq r4, sp, r8, ror #19 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x008d49b4 │ │ │ │ addeq r4, sp, r0, asr r9 │ │ │ │ andeq r3, r0, r4, ror #7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, r2, r8, asr #31 │ │ │ │ + rsbeq ip, r2, r8, rrx │ │ │ │ andeq r3, r0, r4, asr #23 │ │ │ │ - rsbeq fp, r2, r4, ror lr │ │ │ │ + rsbeq fp, r2, r4, lsl pc │ │ │ │ @ instruction: 0x000029b4 │ │ │ │ - rsbeq fp, r2, r8, lsr ip │ │ │ │ + ldrdeq fp, [r2], #-200 @ 0xffffff38 @ │ │ │ │ addeq r4, sp, r4, lsl #14 │ │ │ │ - rsbeq fp, r2, r8, lsr #29 │ │ │ │ - strdeq fp, [r2], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq fp, r2, ip, lsr #24 │ │ │ │ - rsbseq r9, r6, r8, asr #16 │ │ │ │ - ldrdeq r9, [r2], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq fp, r2, r0, lsl #22 │ │ │ │ + rsbeq fp, r2, r8, asr #30 │ │ │ │ + @ instruction: 0x0062be9c │ │ │ │ + rsbeq fp, r2, ip, asr #25 │ │ │ │ + rsbseq r9, r6, r8, ror #17 │ │ │ │ + rsbeq r9, r2, r4, ror pc │ │ │ │ + rsbeq fp, r2, r0, lsr #23 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r1, [pc, #1420] @ 3d6a8c │ │ │ │ and r3, r2, #65011712 @ 0x3e00000 │ │ │ │ @@ -408189,23 +408189,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1128] @ 3d6ab0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d6758 │ │ │ │ add r4, r6, #131072 @ 0x20000 │ │ │ │ ldr r0, [r4, #936] @ 0x3a8 │ │ │ │ bl 43a110 │ │ │ │ ldr r7, [r4, #676] @ 0x2a4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3d66bc │ │ │ │ @@ -408241,15 +408241,15 @@ │ │ │ │ bne 3d6824 │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ orr r2, r7, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6684 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3d6684 │ │ │ │ ldr r1, [pc, #916] @ 3d6ab8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r1, r5 │ │ │ │ @@ -408301,42 +408301,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 3d6ac0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d653c │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ b 3d66f0 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ b 3d66e4 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ b 3d66d8 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ strb r5, [r4, #684] @ 0x2ac │ │ │ │ b 3d66cc │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r2 │ │ │ │ tst r1, #2 │ │ │ │ beq 3d65cc │ │ │ │ ldr r2, [pc, #536] @ 3d6aa0 │ │ │ │ @@ -408389,15 +408389,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 3d6acc │ │ │ │ add r0, pc, r0 │ │ │ │ b 3d6648 │ │ │ │ ldr r2, [pc, #348] @ 3d6ad0 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -408419,50 +408419,50 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3d6ad4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d689c │ │ │ │ ldr r0, [pc, #208] @ 3d6ad8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d653c │ │ │ │ ldr r0, [pc, #184] @ 3d6adc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d6758 │ │ │ │ ldr r0, [pc, #164] @ 3d6ae0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d6758 │ │ │ │ ldr r0, [pc, #144] @ 3d6ae4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d689c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #120] @ 3d6ae8 │ │ │ │ ldr r1, [pc, #120] @ 3d6aec │ │ │ │ ldr r0, [pc, #120] @ 3d6af0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 3d6af4 │ │ │ │ @@ -408470,36 +408470,36 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addeq r4, sp, r4, lsl r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r4, sp, r0, lsl #12 │ │ │ │ addeq r4, sp, r8, asr #11 │ │ │ │ - rsbseq r9, r6, r8, lsl r7 │ │ │ │ + ldrheq r9, [r6], #-120 @ 0xffffff88 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, ip, lsl r7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq fp, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x0062be94 │ │ │ │ umulleq r4, sp, r0, r4 │ │ │ │ - rsbseq r9, r6, r0, lsr #11 │ │ │ │ + rsbseq r9, r6, r0, asr #12 │ │ │ │ andeq r4, r0, r4, ror #23 │ │ │ │ - rsbeq fp, r2, r4, lsr #23 │ │ │ │ + rsbeq fp, r2, r4, asr #24 │ │ │ │ umulleq r5, r3, r0, r6 │ │ │ │ andeq r5, r0, r0, lsl #8 │ │ │ │ - rsbeq fp, r2, r4, asr #19 │ │ │ │ + rsbeq fp, r2, r4, ror #20 │ │ │ │ andeq r4, r0, r4, lsr #2 │ │ │ │ - ldrdeq fp, [r2], #-172 @ 0xffffff54 @ │ │ │ │ - strdeq fp, [r2], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq fp, r2, r4, asr r9 │ │ │ │ - rsbeq fp, r2, r0, asr sl │ │ │ │ - rsbeq fp, r2, r0, asr #21 │ │ │ │ - rsbseq r9, r6, ip, asr #4 │ │ │ │ - ldrdeq r9, [r2], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq fp, r2, r4, lsl #10 │ │ │ │ + rsbeq fp, r2, ip, ror fp │ │ │ │ + @ instruction: 0x0062ba90 │ │ │ │ + strdeq fp, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + strdeq fp, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq fp, r2, r0, ror #22 │ │ │ │ + rsbseq r9, r6, ip, ror #5 │ │ │ │ + rsbeq r9, r2, r8, ror r9 │ │ │ │ + rsbeq fp, r2, r4, lsr #11 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3264] @ 3d77d0 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ @@ -408561,19 +408561,19 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp, #772] @ 0x304 │ │ │ │ umull r7, r5, r2, r3 │ │ │ │ bne 3d75f8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [fp, #760] @ 0x2f8 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ adds r2, r7, r0 │ │ │ │ adc r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b1558 │ │ │ │ + bl 9b1600 │ │ │ │ ldrb r1, [fp, #744] @ 0x2e8 │ │ │ │ mov r3, #1 │ │ │ │ cmp r1, #0 │ │ │ │ strb r3, [fp, #764] @ 0x2fc │ │ │ │ bne 3d6cc0 │ │ │ │ add r3, r8, #12288 @ 0x3000 │ │ │ │ ldr r3, [r3, #2092] @ 0x82c │ │ │ │ @@ -408585,19 +408585,19 @@ │ │ │ │ ldr r3, [fp, #756] @ 0x2f4 │ │ │ │ ldr r2, [r3, r0, lsl #2] │ │ │ │ ldr r3, [fp, #752] @ 0x2f0 │ │ │ │ umull r4, r5, r2, r3 │ │ │ │ bne 3d76a4 │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [fp, #740] @ 0x2e4 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b1558 │ │ │ │ + bl 9b1600 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #744] @ 0x2e8 │ │ │ │ b 3d6cc0 │ │ │ │ mov r3, #2 │ │ │ │ add fp, r8, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [fp, #936] @ 0x3a8 │ │ │ │ @@ -408654,30 +408654,30 @@ │ │ │ │ strb r4, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add r5, sp, #80 @ 0x50 │ │ │ │ add sl, sp, #96 @ 0x60 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ strb r4, [sp, #100] @ 0x64 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ add r4, sp, #120 @ 0x78 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [pc, #2584] @ 3d77dc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -408725,15 +408725,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ orr r3, r3, r9 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r7, [r6, #20] │ │ │ │ ldr r5, [fp, #936] @ 0x3a8 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #100] @ 0x64 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r4, {r0, r1} │ │ │ │ @@ -408741,15 +408741,15 @@ │ │ │ │ mov r4, #4 │ │ │ │ add r1, sp, #116 @ 0x74 │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ mov r5, #0 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r0, [fp, #936] @ 0x3a8 │ │ │ │ bl 43a110 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ orreq r3, r3, r9 │ │ │ │ streq r3, [sp, #48] @ 0x30 │ │ │ │ beq 3d6f08 │ │ │ │ @@ -408839,21 +408839,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 3d77f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d6e28 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6e20 │ │ │ │ ldr r3, [pc, #1876] @ 3d77ec │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -408874,21 +408874,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1784] @ 3d77fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d6e20 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ bl 3c8184 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ beq 3d6e44 │ │ │ │ @@ -408915,21 +408915,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1628] @ 3d7804 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ b 3d6e44 │ │ │ │ ldr r3, [pc, #1612] @ 3d7808 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -408951,26 +408951,26 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #4] │ │ │ │ str r7, [r4, #8] │ │ │ │ str r7, [r4, #12] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1472] @ 3d780c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ b 3d6ddc │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ beq 3d726c │ │ │ │ tst r9, #1073741824 @ 0x40000000 │ │ │ │ bne 3d7564 │ │ │ │ @@ -409112,44 +409112,44 @@ │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #868] @ 3d7820 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d6ce8 │ │ │ │ ldr r0, [fp, #740] @ 0x2e4 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #744] @ 0x2e8 │ │ │ │ b 3d7424 │ │ │ │ ldr r0, [fp, #760] @ 0x2f8 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #764] @ 0x2fc │ │ │ │ b 3d7418 │ │ │ │ ldr r0, [fp, #720] @ 0x2d0 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #724] @ 0x2d4 │ │ │ │ b 3d740c │ │ │ │ ldr r0, [fp, #700] @ 0x2bc │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #704] @ 0x2c0 │ │ │ │ b 3d7400 │ │ │ │ ldr r0, [fp, #680] @ 0x2a8 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ strb r4, [fp, #684] @ 0x2ac │ │ │ │ b 3d73f4 │ │ │ │ mov r2, #1 │ │ │ │ ldrh r3, [r7, #14] │ │ │ │ mov r1, r2 │ │ │ │ bl 3c946c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -409181,15 +409181,15 @@ │ │ │ │ bl 3c8c80 │ │ │ │ ldr r0, [r7, #24] │ │ │ │ b 3d72b8 │ │ │ │ ldr r0, [pc, #628] @ 3d7824 │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ b 3d6ddc │ │ │ │ mov r1, r9 │ │ │ │ bl 3c9da4 │ │ │ │ b 3d72ec │ │ │ │ ldr r3, [r9, #240] @ 0xf0 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -409221,32 +409221,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r0, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #132] @ 0x84 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 3d782c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d6c00 │ │ │ │ ldr r0, [pc, #420] @ 3d7830 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d6e20 │ │ │ │ ldr r0, [pc, #408] @ 3d7834 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d6e28 │ │ │ │ ldr r3, [pc, #380] @ 3d7828 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6c60 │ │ │ │ @@ -409263,46 +409263,46 @@ │ │ │ │ beq 3d7768 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3d7838 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d6c60 │ │ │ │ ldr r0, [pc, #268] @ 3d783c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d6c00 │ │ │ │ ldr r0, [pc, #244] @ 3d7840 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ b 3d6e44 │ │ │ │ ldr r0, [pc, #228] @ 3d7844 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d6ce8 │ │ │ │ ldr r0, [pc, #216] @ 3d7848 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d6c60 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #188] @ 3d784c │ │ │ │ ldr r1, [pc, #188] @ 3d7850 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -409325,40 +409325,40 @@ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r4, lsr #24 │ │ │ │ addeq r3, sp, ip, lsr #28 │ │ │ │ andscs r0, r0, r0 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, r2, r4, asr #12 │ │ │ │ - strheq fp, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq fp, r2, r4, ror #13 │ │ │ │ + rsbeq fp, r2, r8, asr r6 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ - rsbeq fp, r2, r0, asr #8 │ │ │ │ + rsbeq fp, r2, r0, ror #9 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - rsbeq fp, r2, r4, asr r3 │ │ │ │ + strdeq fp, [r2], #-52 @ 0xffffffcc @ │ │ │ │ andeq r3, r0, r4, lsl r2 │ │ │ │ - ldrheq r8, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r8, r6, r4, asr sl │ │ │ │ bge ff2ca824 <__bss_end__@@Base+0xfe517ef4> │ │ │ │ andeq r2, r0, r0, ror fp │ │ │ │ - @ instruction: 0x0062b094 │ │ │ │ - rsbeq fp, r2, r4, lsl r0 │ │ │ │ + rsbeq fp, r2, r4, lsr r1 │ │ │ │ + strheq fp, [r2], #-4 @ │ │ │ │ muleq r0, r8, fp │ │ │ │ - rsbeq sl, r2, r0, asr r3 │ │ │ │ - @ instruction: 0x0062b098 │ │ │ │ - rsbeq fp, r2, r8, lsl #1 │ │ │ │ - rsbeq sl, r2, ip, lsr #5 │ │ │ │ - strdeq sl, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq sl, r2, ip, lsl #30 │ │ │ │ - rsbeq sl, r2, r0, lsr #28 │ │ │ │ - strheq sl, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r8, r6, r0, lsr r5 │ │ │ │ - strheq r8, [r2], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r8, r6, r8, lsl #10 │ │ │ │ - @ instruction: 0x00628b94 │ │ │ │ - rsbeq sl, r2, r0, asr #15 │ │ │ │ + strdeq sl, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq fp, r2, r8, lsr r1 │ │ │ │ + rsbeq fp, r2, r8, lsr #2 │ │ │ │ + rsbeq sl, r2, ip, asr #6 │ │ │ │ + @ instruction: 0x0062a398 │ │ │ │ + rsbeq sl, r2, ip, lsr #31 │ │ │ │ + rsbeq sl, r2, r0, asr #29 │ │ │ │ + rsbeq sl, r2, r8, asr r3 │ │ │ │ + ldrsbeq r8, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r8, r2, ip, asr ip │ │ │ │ + rsbseq r8, r6, r8, lsr #11 │ │ │ │ + rsbeq r8, r2, r4, lsr ip │ │ │ │ + rsbeq sl, r2, r0, ror #16 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #268] @ 3d7988 │ │ │ │ ldr r4, [pc, #268] @ 3d798c │ │ │ │ @@ -409428,18 +409428,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #844 @ 0x34c │ │ │ │ mov r2, #876 @ 0x36c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ addeq r3, sp, r0, lsr #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r3, sp, ip, lsr r2 │ │ │ │ - rsbseq r8, r6, r4, lsl #7 │ │ │ │ - rsbseq r8, r6, r0, asr r3 │ │ │ │ - rsbeq r8, r2, r0, ror #19 │ │ │ │ - rsbeq sl, r2, r4, lsl #28 │ │ │ │ + rsbseq r8, r6, r4, lsr #8 │ │ │ │ + ldrsheq r8, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r8, r2, r0, lsl #21 │ │ │ │ + rsbeq sl, r2, r4, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 3d7aa8 │ │ │ │ ldr r3, [pc, #236] @ 3d7aac │ │ │ │ add ip, pc, ip │ │ │ │ @@ -409500,16 +409500,16 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 3d6af8 │ │ │ │ b 3d7a08 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r3, sp, r0, ror #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r3, sp, ip, lsl #2 │ │ │ │ - rsbseq r8, r6, r0, ror r2 │ │ │ │ - rsbseq r8, r6, r0, asr #4 │ │ │ │ + rsbseq r8, r6, r0, lsl r3 │ │ │ │ + rsbseq r8, r6, r0, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3648] @ 0xe40 │ │ │ │ ldr ip, [pc, #3924] @ 3d8a28 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #3920] @ 3d8a2c │ │ │ │ @@ -409555,25 +409555,25 @@ │ │ │ │ add fp, r7, #131072 @ 0x20000 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r0, [fp, #664] @ 0x298 │ │ │ │ bne 3d7ce8 │ │ │ │ bl 3cc96c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9bac9c │ │ │ │ + bl 9bad44 │ │ │ │ sub r7, r0, r4 │ │ │ │ cmp r7, #59 @ 0x3b │ │ │ │ mov sl, r0 │ │ │ │ bhi 3d8108 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9baaf4 │ │ │ │ + bl 9bab9c │ │ │ │ add r2, r4, #60 @ 0x3c │ │ │ │ sub r2, r2, sl │ │ │ │ add r0, r8, r7 │ │ │ │ mov r1, #0 │ │ │ │ bl 24a67c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ @@ -409919,15 +409919,15 @@ │ │ │ │ bhi 3d8148 │ │ │ │ mov r3, #18 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9baaf4 │ │ │ │ + bl 9bab9c │ │ │ │ b 3d7c00 │ │ │ │ ldr r1, [r9] │ │ │ │ mov r2, #18 │ │ │ │ add r1, r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ bl 24962c │ │ │ │ b 3d7c00 │ │ │ │ @@ -409950,15 +409950,15 @@ │ │ │ │ add ip, sp, #208 @ 0xd0 │ │ │ │ add r7, sp, #224 @ 0xe0 │ │ │ │ ldrb r6, [r8, #600] @ 0x258 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r4, [sp, #228] @ 0xe4 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ @@ -409966,15 +409966,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ bne 3d8c78 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r7, [sp, #280] @ 0x118 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -410066,30 +410066,30 @@ │ │ │ │ str r6, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strb r5, [sp, #220] @ 0xdc │ │ │ │ ldm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ tst r3, #1 │ │ │ │ bne 3d8c64 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldrb r2, [r8, #600] @ 0x258 │ │ │ │ ldr r3, [r1, #924] @ 0x39c │ │ │ │ ldr r4, [fp, r3, lsl #2] │ │ │ │ @@ -410225,45 +410225,45 @@ │ │ │ │ str r6, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strb r5, [sp, #220] @ 0xdc │ │ │ │ ldm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ tst r3, #1 │ │ │ │ beq 3d83d8 │ │ │ │ str r3, [sp, #288] @ 0x120 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r2, [sp, #216] @ 0xd8 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ strb r5, [sp, #220] @ 0xdc │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ adds r2, r3, #8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ @@ -410272,15 +410272,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #196 @ 0xc4 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #4 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ b 3d83d8 │ │ │ │ ldrb r3, [sp, #292] @ 0x124 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [sp, #196] @ 0xc4 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r4, [r2, #4] │ │ │ │ @@ -410289,44 +410289,44 @@ │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strb r6, [sp, #220] @ 0xdc │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r5, r5, #424 @ 0x1a8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #228] @ 0xe4 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r5 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldrb r3, [sp, #196] @ 0xc4 │ │ │ │ tst r3, #1 │ │ │ │ beq 3d83d8 │ │ │ │ strb r3, [sp, #292] @ 0x124 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [sp, #216] @ 0xd8 │ │ │ │ strb r6, [sp, #220] @ 0xdc │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #228] @ 0xe4 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ @@ -410335,15 +410335,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #196 @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ b 3d83d8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8268 │ │ │ │ ldr r3, [pc, #660] @ 3d8a74 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -410366,21 +410366,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #548] @ 3d8a78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ and r3, r3, #32768 @ 0x8000 │ │ │ │ b 3d8274 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r8, #592] @ 0x250 │ │ │ │ @@ -410402,15 +410402,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r8, #936] @ 0x3a8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ strb r3, [sp, #228] @ 0xe4 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ @@ -410421,15 +410421,15 @@ │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r6 │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #0 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #272] @ 0x110 │ │ │ │ cmp r4, #0 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [sp, #156] @ 0x9c │ │ │ │ beq 3d8550 │ │ │ │ mov r7, #0 │ │ │ │ @@ -410496,65 +410496,65 @@ │ │ │ │ addeq r3, sp, r8, lsr r0 │ │ │ │ addeq r3, sp, r4, lsr r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ bge ff2cba48 <__bss_end__@@Base+0xfe519118> │ │ │ │ bge ff2cba44 <__bss_end__@@Base+0xfe519114> │ │ │ │ addeq r2, sp, r0, ror lr │ │ │ │ - rsbseq r7, r6, r4, lsl pc │ │ │ │ - rsbseq r7, r6, ip, lsr #28 │ │ │ │ - rsbseq r7, r6, r8, lsl #28 │ │ │ │ - rsbseq r7, r6, ip, ror #25 │ │ │ │ + ldrheq r7, [r6], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r7, r6, ip, asr #29 │ │ │ │ + rsbseq r7, r6, r8, lsr #29 │ │ │ │ + rsbseq r7, r6, ip, lsl #27 │ │ │ │ eorseq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffcdff7f │ │ │ │ @ instruction: 0xffcfff7f │ │ │ │ eorseq r0, r2, r0, lsl #1 │ │ │ │ - rsbseq r7, r6, ip, lsl #14 │ │ │ │ - @ instruction: 0x00627d98 │ │ │ │ - rsbeq sl, r2, r4, ror #16 │ │ │ │ + rsbseq r7, r6, ip, lsr #15 │ │ │ │ + rsbeq r7, r2, r8, lsr lr │ │ │ │ + rsbeq sl, r2, r4, lsl #18 │ │ │ │ andeq r0, r0, r4, lsr #10 │ │ │ │ andeq r5, r0, r0, lsr r4 │ │ │ │ - rsbeq sl, r2, r4, ror #10 │ │ │ │ + rsbeq sl, r2, r4, lsl #12 │ │ │ │ muleq r0, r0, sp │ │ │ │ - rsbeq sl, r2, r4, lsl r2 │ │ │ │ + strheq sl, [r2], #-36 @ 0xffffffdc @ │ │ │ │ andeq r3, r0, r8, ror #27 │ │ │ │ - rsbeq r9, r2, r4, ror pc │ │ │ │ - rsbseq r6, r6, ip, asr #30 │ │ │ │ + rsbeq sl, r2, r4, lsl r0 │ │ │ │ + rsbseq r6, r6, ip, ror #31 │ │ │ │ andeq r1, r0, ip, lsr sl │ │ │ │ - strheq sl, [r2], #-8 @ │ │ │ │ + rsbeq sl, r2, r8, asr r1 │ │ │ │ bge ff2cbaa4 <__bss_end__@@Base+0xfe519174> │ │ │ │ andeq r3, r0, r4, lsr #23 │ │ │ │ - rsbeq r9, r2, ip, lsl r7 │ │ │ │ - rsbseq r6, r6, r4, lsr #23 │ │ │ │ - rsbeq r7, r2, r0, lsr r2 │ │ │ │ - rsbeq r9, r2, r0, asr #22 │ │ │ │ + strheq r9, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r6, r6, r4, asr #24 │ │ │ │ + ldrdeq r7, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r9, r2, r0, ror #23 │ │ │ │ andeq r0, r0, r1, lsr #4 │ │ │ │ - rsbeq r9, r2, r8, lsl #27 │ │ │ │ + rsbeq r9, r2, r8, lsr #28 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - strdeq r9, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r6, r6, r8, ror r7 │ │ │ │ + @ instruction: 0x00629498 │ │ │ │ + rsbseq r6, r6, r8, lsl r8 │ │ │ │ andeq r1, r0, r4, lsl #27 │ │ │ │ - rsbeq r9, r2, ip, lsl #5 │ │ │ │ + rsbeq r9, r2, ip, lsr #6 │ │ │ │ muleq r0, r8, r3 │ │ │ │ - strdeq r9, [r2], #-84 @ 0xffffffac @ │ │ │ │ - @ instruction: 0x00629590 │ │ │ │ + @ instruction: 0x00629694 │ │ │ │ + rsbeq r9, r2, r0, lsr r6 │ │ │ │ andeq r4, r0, r4, asr #29 │ │ │ │ - ldrsheq r6, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r9, r2, r4, asr r7 │ │ │ │ + @ instruction: 0x00766590 │ │ │ │ + strdeq r9, [r2], #-116 @ 0xffffff8c @ │ │ │ │ andeq r3, r0, r8, lsl #9 │ │ │ │ - rsbeq r9, r2, r4, lsl #15 │ │ │ │ + rsbeq r9, r2, r4, lsr #16 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - strheq r9, [r2], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r9, r2, r4, asr r6 │ │ │ │ andeq r4, r0, r8, lsl #19 │ │ │ │ - rsbeq r6, r2, ip, ror #19 │ │ │ │ - @ instruction: 0x00628d94 │ │ │ │ + rsbeq r6, r2, ip, lsl #21 │ │ │ │ + rsbeq r8, r2, r4, lsr lr │ │ │ │ andeq r2, r0, r4, lsl #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r9, r2, ip, lsl #3 │ │ │ │ + rsbeq r9, r2, ip, lsr #4 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 24a67c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #292 @ 0x124 │ │ │ │ @@ -410611,25 +410611,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ str r7, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-440] @ 3d8a80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d8324 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d9788 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r9, #64 @ 0x40 │ │ │ │ @@ -410664,27 +410664,27 @@ │ │ │ │ str r5, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-652] @ 3d8a88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d8210 │ │ │ │ mov r7, r4 │ │ │ │ mov r6, r4 │ │ │ │ str r4, [sp, #156] @ 0x9c │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ strh r5, [r3] │ │ │ │ @@ -410787,19 +410787,19 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp, #712] @ 0x2c8 │ │ │ │ umull r5, r6, r2, r3 │ │ │ │ bne 3d9bec │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [fp, #700] @ 0x2bc │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b1558 │ │ │ │ + bl 9b1600 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #704] @ 0x2c0 │ │ │ │ ldrb r3, [fp, #684] @ 0x2ac │ │ │ │ eor r3, r3, #1 │ │ │ │ cmp r8, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -410818,19 +410818,19 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp, #732] @ 0x2dc │ │ │ │ umull r5, r6, r2, r3 │ │ │ │ bne 3da258 │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [fp, #720] @ 0x2d0 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b1558 │ │ │ │ + bl 9b1600 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #724] @ 0x2d4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d7ca4 │ │ │ │ ldr r3, [pc, #-1264] @ 3d8a90 │ │ │ │ @@ -410853,22 +410853,22 @@ │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r5, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1376] @ 3d8a94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d7ca4 │ │ │ │ ldr r1, [pc, #-1388] @ 3d8a98 │ │ │ │ b 3d7c5c │ │ │ │ ldr r3, [pc, #-1392] @ 3d8a9c │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -410886,22 +410886,22 @@ │ │ │ │ beq 3d9a38 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1496] @ 3d8aa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d7b60 │ │ │ │ ldrb r3, [fp, #684] @ 0x2ac │ │ │ │ str r5, [fp, #676] @ 0x2a4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d9664 │ │ │ │ ldrb r3, [fp, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -410975,15 +410975,15 @@ │ │ │ │ str r2, [sp, #160] @ 0xa0 │ │ │ │ strb r3, [sp, #220] @ 0xdc │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r0, #1 │ │ │ │ strb r3, [sp, #228] @ 0xe4 │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -410995,15 +410995,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r5, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ add r9, r9, r4 │ │ │ │ sub r3, r3, r4 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #272] @ 0x110 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ @@ -411096,22 +411096,22 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r4, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp, #236] @ 0xec │ │ │ │ str r4, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp, #244] @ 0xf4 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2316] @ 3d8ab4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d8e84 │ │ │ │ add r3, sp, #232 @ 0xe8 │ │ │ │ add r2, sp, #224 @ 0xe0 │ │ │ │ add r1, sp, #216 @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3cb290 │ │ │ │ ldrb r3, [sp, #216] @ 0xd8 │ │ │ │ @@ -411180,21 +411180,21 @@ │ │ │ │ beq 3da1bc │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2640] @ 3d8abc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d7da4 │ │ │ │ tst r8, #65536 @ 0x10000 │ │ │ │ strne r4, [sp, #260] @ 0x104 │ │ │ │ beq 3d90ec │ │ │ │ b 3d9104 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -411244,44 +411244,44 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r4, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp, #236] @ 0xec │ │ │ │ str r4, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp, #244] @ 0xf4 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2884] @ 3d8ac8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d7d64 │ │ │ │ ldr r0, [fp, #740] @ 0x2e4 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #744] @ 0x2e8 │ │ │ │ b 3d90c0 │ │ │ │ ldr r0, [fp, #760] @ 0x2f8 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #764] @ 0x2fc │ │ │ │ b 3d90b4 │ │ │ │ ldr r0, [fp, #720] @ 0x2d0 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #724] @ 0x2d4 │ │ │ │ b 3d90a8 │ │ │ │ ldr r0, [fp, #700] @ 0x2bc │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #704] @ 0x2c0 │ │ │ │ b 3d909c │ │ │ │ ldr r0, [fp, #680] @ 0x2a8 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ strb r5, [fp, #684] @ 0x2ac │ │ │ │ b 3d9090 │ │ │ │ ldr r3, [pc, #-2992] @ 3d8acc │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -411309,37 +411309,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldrd r2, [sp, #160] @ 0xa0 │ │ │ │ str r7, [sp] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #168] @ 0xa8 │ │ │ │ str r5, [sp, #4] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3168] @ 3d8ad0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d8250 │ │ │ │ ldr r0, [pc, #-3180] @ 3d8ad4 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d8210 │ │ │ │ orrs r3, r7, r5 │ │ │ │ bne 3d8258 │ │ │ │ b 3d87d8 │ │ │ │ mov r5, r6 │ │ │ │ mov r7, r6 │ │ │ │ mov r4, r6 │ │ │ │ @@ -411375,22 +411375,22 @@ │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #232] @ 0xe8 │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #240] @ 0xf0 │ │ │ │ str r3, [sp, #244] @ 0xf4 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3388] @ 3d8ae0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d8c50 │ │ │ │ ldr r3, [pc, #-3400] @ 3d8ae4 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d80d8 │ │ │ │ @@ -411407,22 +411407,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3508] @ 3d8ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d80d8 │ │ │ │ ldr r3, [pc, #-3520] @ 3d8aec │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8058 │ │ │ │ @@ -411439,22 +411439,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3628] @ 3d8af0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d8058 │ │ │ │ ldr r1, [pc, #-3640] @ 3d8af4 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3d8010 │ │ │ │ @@ -411473,28 +411473,28 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3780] @ 3d8af8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, r8, lsl #2] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mov r2, r3 │ │ │ │ ldr r2, [r2, r9, lsl #2] │ │ │ │ ldr r3, [r3, r7, lsl #2] │ │ │ │ b 3d8010 │ │ │ │ @@ -411509,26 +411509,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp, #692] @ 0x2b4 │ │ │ │ umull r5, r6, r2, r3 │ │ │ │ bne 3da1cc │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [fp, #680] @ 0x2a8 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b1558 │ │ │ │ + bl 9b1600 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #684] @ 0x2ac │ │ │ │ b 3d8f08 │ │ │ │ ldr r0, [pc, #-3908] @ 3d8afc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d7b60 │ │ │ │ bl 3cb368 │ │ │ │ str r0, [sp, #108] @ 0x6c │ │ │ │ b 3d9434 │ │ │ │ mov r4, #5 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #260] @ 0x104 │ │ │ │ @@ -411550,15 +411550,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3da344 │ │ │ │ ldr r0, [pc, #-4012] @ 3d8b0c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r8, [r3, #2072] @ 0x818 │ │ │ │ b 3d9104 │ │ │ │ mvn r4, #0 │ │ │ │ b 3d7ca4 │ │ │ │ ldr r3, [pc, #2392] @ 3da434 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -411579,21 +411579,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2296] @ 3da440 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d7ca0 │ │ │ │ tst r8, #262144 @ 0x40000 │ │ │ │ beq 3d9320 │ │ │ │ mov r4, #3 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #260] @ 0x104 │ │ │ │ beq 3d9104 │ │ │ │ @@ -411614,15 +411614,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3da344 │ │ │ │ ldr r0, [pc, #2192] @ 3da448 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d9ac0 │ │ │ │ ldr r7, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ mov r6, r7 │ │ │ │ mov r5, r7 │ │ │ │ b 3d8d2c │ │ │ │ mov r0, r7 │ │ │ │ @@ -411650,24 +411650,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2016] @ 3da450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d8ec8 │ │ │ │ ldr r2, [pc, #2004] @ 3da454 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d9e24 │ │ │ │ @@ -411690,24 +411690,24 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r5, [sp, #232] @ 0xe8 │ │ │ │ str r5, [sp, #236] @ 0xec │ │ │ │ str r5, [sp, #240] @ 0xf0 │ │ │ │ str r5, [sp, #244] @ 0xf4 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1864] @ 3da458 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ ldr r8, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ beq 3d9da8 │ │ │ │ @@ -411734,15 +411734,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3da340 │ │ │ │ ldr r0, [pc, #1732] @ 3da45c │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ mov r4, #2 │ │ │ │ b 3d9ac0 │ │ │ │ tst r8, #65536 @ 0x10000 │ │ │ │ beq 3d9d30 │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [sp, #260] @ 0x104 │ │ │ │ beq 3d9104 │ │ │ │ @@ -411762,19 +411762,19 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3da344 │ │ │ │ ldr r0, [pc, #1624] @ 3da460 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d9ac0 │ │ │ │ ldr r0, [pc, #1608] @ 3da464 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d8268 │ │ │ │ cmp r7, #1 │ │ │ │ beq 3da1ac │ │ │ │ ands r3, r8, #131072 @ 0x20000 │ │ │ │ streq r3, [sp, #260] @ 0x104 │ │ │ │ beq 3d933c │ │ │ │ mov r3, #2 │ │ │ │ @@ -411799,22 +411799,22 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r8, [sp, #232] @ 0xe8 │ │ │ │ str r8, [sp, #236] @ 0xec │ │ │ │ str r8, [sp, #240] @ 0xf0 │ │ │ │ str r8, [sp, #244] @ 0xf4 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1456] @ 3da46c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #66] @ 0x42 │ │ │ │ ldr r8, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ ldr r3, [r3] │ │ │ │ lsr r9, r8, #18 │ │ │ │ @@ -411854,15 +411854,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -411877,15 +411877,15 @@ │ │ │ │ str r9, [sp, #28] │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ lsr r0, r7, #17 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #1180] @ 3da474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3d92e4 │ │ │ │ mov r4, #4 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #260] @ 0x104 │ │ │ │ beq 3d9104 │ │ │ │ @@ -411906,36 +411906,36 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3da344 │ │ │ │ ldr r0, [pc, #1072] @ 3da478 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d9ac0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [pc, #1048] @ 3da47c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ lsr r1, r5, #16 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ lsr r2, r7, #17 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3d92e4 │ │ │ │ ldr r0, [pc, #992] @ 3da480 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d7d64 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #66] @ 0x42 │ │ │ │ ldr r8, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #224] @ 0xe0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ lsr r3, r8, #19 │ │ │ │ @@ -411951,64 +411951,64 @@ │ │ │ │ b 3d9f0c │ │ │ │ ldr r0, [pc, #916] @ 3da484 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d8324 │ │ │ │ ldrd r0, [sp, #160] @ 0xa0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [pc, #872] @ 3da488 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d8250 │ │ │ │ ldr r0, [pc, #848] @ 3da48c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d8e84 │ │ │ │ ldr r0, [pc, #836] @ 3da490 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d7ca4 │ │ │ │ ldr r0, [pc, #824] @ 3da494 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d99c0 │ │ │ │ ldr r0, [pc, #800] @ 3da498 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d8c50 │ │ │ │ ldr r0, [pc, #784] @ 3da49c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d80d8 │ │ │ │ ldr r0, [pc, #768] @ 3da4a0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d8058 │ │ │ │ tst r8, #65536 @ 0x10000 │ │ │ │ strne r4, [sp, #260] @ 0x104 │ │ │ │ beq 3d9d30 │ │ │ │ b 3d9dbc │ │ │ │ ldr r0, [pc, #736] @ 3da4a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d7da4 │ │ │ │ ldr r3, [pc, #632] @ 3da44c │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d9a10 │ │ │ │ @@ -412026,24 +412026,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #600] @ 3da4a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d9a10 │ │ │ │ ldr r3, [pc, #492] @ 3da44c │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8f44 │ │ │ │ @@ -412060,80 +412060,80 @@ │ │ │ │ beq 3da388 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 3da4ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d8f44 │ │ │ │ ldr r0, [pc, #456] @ 3da4b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d7ca0 │ │ │ │ ldr r0, [pc, #444] @ 3da4b4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d8ec8 │ │ │ │ ldr r0, [pc, #420] @ 3da4b8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d9d14 │ │ │ │ ldr r0, [pc, #392] @ 3da4bc │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d9ec0 │ │ │ │ mov r4, #2 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3da4c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d9ac0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #308] @ 3da4c4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d8f44 │ │ │ │ ldr r0, [pc, #284] @ 3da4c8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3d9a10 │ │ │ │ ldr r3, [pc, #260] @ 3da4cc │ │ │ │ ldr r1, [pc, #260] @ 3da4d0 │ │ │ │ ldr r0, [pc, #260] @ 3da4d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #256] @ 3da4d8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -412159,60 +412159,60 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1008 @ 0x3f0 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ andeq r3, r0, ip, lsr r7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r2, r8, asr #25 │ │ │ │ + rsbeq r8, r2, r8, ror #26 │ │ │ │ andeq r2, r0, r4, lsl #23 │ │ │ │ - rsbeq r9, r2, ip, lsl #1 │ │ │ │ + rsbeq r9, r2, ip, lsr #2 │ │ │ │ muleq r0, r8, fp │ │ │ │ - rsbeq r7, r2, ip, asr sp │ │ │ │ + strdeq r7, [r2], #-220 @ 0xffffff24 @ │ │ │ │ @ instruction: 0x00002ab4 │ │ │ │ - rsbeq r8, r2, r4, asr ip │ │ │ │ - rsbeq r8, r2, ip, lsr #29 │ │ │ │ - rsbeq r8, r2, ip, lsr lr │ │ │ │ - ldrdeq r8, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + strdeq r8, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r8, r2, ip, asr #30 │ │ │ │ + ldrdeq r8, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r9, r2, ip, ror r0 │ │ │ │ andeq r3, r0, ip, lsl #2 │ │ │ │ - rsbeq r8, r2, ip, ror fp │ │ │ │ + rsbeq r8, r2, ip, lsl ip │ │ │ │ andeq r2, r0, r4, asr r6 │ │ │ │ - rsbeq r8, r2, ip, asr #21 │ │ │ │ - strdeq r8, [r2], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r8, r2, r8, lsl #22 │ │ │ │ - rsbeq r8, r2, r4, lsr r8 │ │ │ │ - @ instruction: 0x00628d98 │ │ │ │ - rsbeq r8, r2, r0, asr ip │ │ │ │ - rsbeq r8, r2, ip, lsl #22 │ │ │ │ - strheq r8, [r2], #-244 @ 0xffffff0c @ │ │ │ │ - @ instruction: 0x00626290 │ │ │ │ - rsbeq r8, r2, r4, asr lr │ │ │ │ - ldrdeq r8, [r2], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r8, r2, r4, lsl #27 │ │ │ │ - rsbeq r8, r2, r8, ror r7 │ │ │ │ - rsbeq r7, r2, ip, ror r7 │ │ │ │ - strdeq r7, [r2], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r8, r2, r4, ror r5 │ │ │ │ - rsbeq r7, r2, r0, lsr r7 │ │ │ │ - strheq r8, [r2], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r8, r2, ip, lsr r7 │ │ │ │ - rsbeq r8, r2, ip, asr #27 │ │ │ │ - @ instruction: 0x00627698 │ │ │ │ - rsbeq r7, r2, ip, ror r6 │ │ │ │ - ldrsheq r5, [r6], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r5, r2, r0, lsl #31 │ │ │ │ - rsbeq r7, r2, ip, lsr #23 │ │ │ │ + rsbeq r8, r2, ip, ror #22 │ │ │ │ + @ instruction: 0x00628c9c │ │ │ │ + rsbeq r8, r2, r8, lsr #23 │ │ │ │ + ldrdeq r8, [r2], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r8, r2, r8, lsr lr │ │ │ │ + strdeq r8, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r8, r2, ip, lsr #23 │ │ │ │ + rsbeq r9, r2, r4, asr r0 │ │ │ │ + rsbeq r6, r2, r0, lsr r3 │ │ │ │ + strdeq r8, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r8, r2, ip, ror pc │ │ │ │ + rsbeq r8, r2, r4, lsr #28 │ │ │ │ + rsbeq r8, r2, r8, lsl r8 │ │ │ │ + rsbeq r7, r2, ip, lsl r8 │ │ │ │ + @ instruction: 0x00627794 │ │ │ │ + rsbeq r8, r2, r4, lsl r6 │ │ │ │ + ldrdeq r7, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r8, r2, r4, asr r7 │ │ │ │ + ldrdeq r8, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r8, r2, ip, ror #28 │ │ │ │ + rsbeq r7, r2, r8, lsr r7 │ │ │ │ + rsbeq r7, r2, ip, lsl r7 │ │ │ │ + @ instruction: 0x00765994 │ │ │ │ + rsbeq r6, r2, r0, lsr #32 │ │ │ │ + rsbeq r7, r2, ip, asr #24 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ - ldrsbeq r5, [r6], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r5, r2, r8, asr pc │ │ │ │ - rsbeq r8, r2, r4, lsr sl │ │ │ │ + rsbseq r5, r6, r0, ror r9 │ │ │ │ + strdeq r5, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + ldrdeq r8, [r2], #-164 @ 0xffffff5c @ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - rsbseq r5, r6, r4, lsr #17 │ │ │ │ - rsbeq r5, r2, r0, lsr pc │ │ │ │ - strdeq r8, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r5, r6, r4, asr #18 │ │ │ │ + ldrdeq r5, [r2], #-240 @ 0xffffff10 @ │ │ │ │ + @ instruction: 0x00628a9c │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r3, #1 │ │ │ │ b 3d7abc │ │ │ │ │ │ │ │ 003da50c : │ │ │ │ @@ -412283,37 +412283,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3da67c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3da55c │ │ │ │ ldr r0, [pc, #48] @ 3da680 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3da55c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [sp], r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq r0, [sp], r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r0, sp, r4, lsl #11 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r2, r8, lsr fp │ │ │ │ - rsbeq r8, r2, ip, asr #22 │ │ │ │ + ldrdeq r8, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r8, r2, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ 3da7c0 │ │ │ │ ldr r3, [pc, #288] @ 3da7c4 │ │ │ │ @@ -412369,40 +412369,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3da7e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3da6e0 │ │ │ │ ldr r0, [pc, #52] @ 3da7e4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3da6e0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r0, sp, ip, ror r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r0, sp, r8, asr r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r0, sp, r4, lsr r4 │ │ │ │ andeq r4, r0, ip, asr sl │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r2, r4, lsl sl │ │ │ │ - rsbeq r8, r2, r8, lsr sl │ │ │ │ + strheq r8, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + ldrdeq r8, [r2], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #916] @ 3dab94 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #912] @ 3dab98 │ │ │ │ @@ -412527,22 +412527,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3dabb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3da840 │ │ │ │ mov r0, r8 │ │ │ │ bl 3c7e94 │ │ │ │ ldr sl, [r6, #580] @ 0x244 │ │ │ │ ldr r3, [r6, #584] @ 0x248 │ │ │ │ ldr fp, [r6, #588] @ 0x24c │ │ │ │ mov r8, r0 │ │ │ │ @@ -412566,22 +412566,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 3dabc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3da920 │ │ │ │ ldr r1, [pc, #260] @ 3dabc4 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3da8d0 │ │ │ │ ldr r1, [pc, #220] @ 3dabb0 │ │ │ │ @@ -412598,63 +412598,63 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3dabc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r2, [r9] │ │ │ │ b 3da8d0 │ │ │ │ ldr r0, [pc, #124] @ 3dabcc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3da840 │ │ │ │ ldr r0, [pc, #108] @ 3dabd0 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r2, [r9] │ │ │ │ b 3da8d0 │ │ │ │ ldr r0, [pc, #80] @ 3dabd4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3da920 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r0, sp, r8, lsl r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r0, sp, r4, lsl #6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r0, sp, ip, asr #5 │ │ │ │ addeq r0, sp, ip, ror #3 │ │ │ │ andeq r4, r0, r4, lsr ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r2, r0, lsl #16 │ │ │ │ + rsbeq r8, r2, r0, lsr #17 │ │ │ │ andeq r2, r0, ip │ │ │ │ - rsbeq r8, r2, r8, lsr r8 │ │ │ │ + ldrdeq r8, [r2], #-136 @ 0xffffff78 @ │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - rsbeq r8, r2, r8, lsr #14 │ │ │ │ - strdeq r8, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r8, r2, r0, asr #14 │ │ │ │ - @ instruction: 0x0062879c │ │ │ │ + rsbeq r8, r2, r8, asr #15 │ │ │ │ + @ instruction: 0x00628790 │ │ │ │ + rsbeq r8, r2, r0, ror #15 │ │ │ │ + rsbeq r8, r2, ip, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r5, r0, #131072 @ 0x20000 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -412706,50 +412706,50 @@ │ │ │ │ bne 3dace8 │ │ │ │ ldrb r3, [r5, #744] @ 0x2e8 │ │ │ │ orr r2, r7, #4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dac64 │ │ │ │ ldr r0, [r5, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strb r3, [r5, #744] @ 0x2e8 │ │ │ │ b 3dac64 │ │ │ │ ldr r0, [r5, #680] @ 0x2a8 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ strb r6, [r5, #684] @ 0x2ac │ │ │ │ b 3dac88 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #764] @ 0x2fc │ │ │ │ b 3dacac │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #724] @ 0x2d4 │ │ │ │ b 3daca0 │ │ │ │ ldr r0, [r5, #700] @ 0x2bc │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #704] @ 0x2c0 │ │ │ │ b 3dac94 │ │ │ │ ldr r3, [pc, #28] @ 3dad48 │ │ │ │ ldr r1, [pc, #28] @ 3dad4c │ │ │ │ ldr r0, [pc, #28] @ 3dad50 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3dad54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00764f90 │ │ │ │ - rsbeq r5, r2, ip, lsl r6 │ │ │ │ - rsbeq r7, r2, r8, asr #4 │ │ │ │ + rsbseq r5, r6, r0, lsr r0 │ │ │ │ + strheq r5, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r7, r2, r8, ror #5 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ │ │ │ │ 003dad58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -412831,21 +412831,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3dafb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dade0 │ │ │ │ ldr r1, [pc, #224] @ 3dafb8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #936 @ 0x3a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3d15b0 │ │ │ │ @@ -412870,46 +412870,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3dafc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3daddc │ │ │ │ ldr r0, [pc, #80] @ 3dafc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3daddc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 3dafc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dade0 │ │ │ │ addeq pc, ip, r0, lsr #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq pc, ip, ip, ror sp @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq pc, ip, r4, lsr sp @ │ │ │ │ - @ instruction: 0x00764e94 │ │ │ │ + rsbseq r4, r6, r4, lsr pc │ │ │ │ @ instruction: 0x00001fbc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r2, ip, lsl #9 │ │ │ │ - rsbseq r4, r6, r8, ror #27 │ │ │ │ + rsbeq r8, r2, ip, lsr #10 │ │ │ │ + rsbseq r4, r6, r8, lsl #29 │ │ │ │ andeq r1, r0, ip, lsr #29 │ │ │ │ - rsbeq r8, r2, r0, asr #8 │ │ │ │ - rsbeq r8, r2, r0, lsl #9 │ │ │ │ - strdeq r8, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r8, r2, r0, ror #9 │ │ │ │ + rsbeq r8, r2, r0, lsr #10 │ │ │ │ + @ instruction: 0x0062849c │ │ │ │ │ │ │ │ 003dafcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ 3db058 │ │ │ │ @@ -413062,36 +413062,36 @@ │ │ │ │ bne 3db248 │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ orr r2, r7, #4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3db1b0 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3db1b0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ b 3db21c │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ b 3db210 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ b 3db204 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ b 3db1f8 │ │ │ │ ldr r2, [r4, #604] @ 0x25c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3c7900 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -413117,28 +413117,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3db39c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3db0d4 │ │ │ │ ldr r0, [pc, #96] @ 3db3a0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3db0d4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 3db3a4 │ │ │ │ ldr r1, [pc, #72] @ 3db3a8 │ │ │ │ ldr r0, [pc, #72] @ 3db3ac │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -413152,19 +413152,19 @@ │ │ │ │ addeq pc, ip, r4, ror #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq pc, ip, ip, lsl #20 │ │ │ │ addeq pc, ip, r4, ror #18 │ │ │ │ andeq r3, r0, r8, lsl r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r2, ip, lsl #2 │ │ │ │ - rsbeq r8, r2, r4, lsr r1 │ │ │ │ - rsbseq r4, r6, r0, ror #18 │ │ │ │ - rsbeq r4, r2, ip, ror #31 │ │ │ │ - rsbeq r6, r2, r8, lsl ip │ │ │ │ + rsbeq r8, r2, ip, lsr #3 │ │ │ │ + ldrdeq r8, [r2], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r4, r6, r0, lsl #20 │ │ │ │ + rsbeq r5, r2, ip, lsl #1 │ │ │ │ + strheq r6, [r2], #-200 @ 0xffffff38 @ │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ │ │ │ │ 003db3b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -413254,26 +413254,26 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #696] @ 3db810 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3db568 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3db6d0 │ │ │ │ ldr r2, [pc, #676] @ 3db814 │ │ │ │ ldr r3, [pc, #628] @ 3db7e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -413311,23 +413311,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3db81c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3db464 │ │ │ │ ldr r3, [pc, #480] @ 3db820 │ │ │ │ lsl r2, r4, #2 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ asr sl, r4, #31 │ │ │ │ ldrh r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -413346,26 +413346,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, sl} │ │ │ │ str r8, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3db824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3db470 │ │ │ │ ldr r2, [pc, #336] @ 3db828 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3db568 │ │ │ │ ldr r2, [pc, #284] @ 3db808 │ │ │ │ @@ -413382,83 +413382,83 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov ip, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 3db82c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3db568 │ │ │ │ ldr r0, [pc, #196] @ 3db830 │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3db470 │ │ │ │ ldr r0, [pc, #168] @ 3db834 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3db568 │ │ │ │ ldr r0, [pc, #136] @ 3db838 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3db464 │ │ │ │ ldr r0, [pc, #120] @ 3db83c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3db568 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq pc, ip, r0, asr r7 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r0, r7, r8, asr #6 │ │ │ │ + rsbseq r0, r7, r8, ror #7 │ │ │ │ addeq pc, ip, r0, lsl r7 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r0, r3, r0, ror lr │ │ │ │ addeq pc, ip, r4, lsr #13 │ │ │ │ addeq sl, r4, r0, lsl #28 │ │ │ │ andeq r4, r0, r0, ror #5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r8, [r2], #-4 @ │ │ │ │ + rsbeq r8, r2, r4, ror r1 │ │ │ │ addeq pc, ip, ip, lsr #11 │ │ │ │ andeq r4, r0, ip, lsl #4 │ │ │ │ - rsbeq r7, r2, r8, ror lr │ │ │ │ + rsbeq r7, r2, r8, lsl pc │ │ │ │ @ instruction: 0x000053b8 │ │ │ │ - rsbeq r7, r2, r8, asr #29 │ │ │ │ + rsbeq r7, r2, r8, ror #30 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ - @ instruction: 0x00627f94 │ │ │ │ - rsbeq r7, r2, r4, ror lr │ │ │ │ - ldrdeq r7, [r2], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r7, r2, r0, ror sp │ │ │ │ - rsbeq r7, r2, r8, asr #29 │ │ │ │ + rsbeq r8, r2, r4, lsr r0 │ │ │ │ + rsbeq r7, r2, r4, lsl pc │ │ │ │ + rsbeq r8, r2, r0, ror r0 │ │ │ │ + rsbeq r7, r2, r0, lsl lr │ │ │ │ + rsbeq r7, r2, r8, ror #30 │ │ │ │ │ │ │ │ 003db840 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #788] @ 3dbb6c │ │ │ │ @@ -413525,27 +413525,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3dbb90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3db9b0 │ │ │ │ ldr r2, [pc, #480] @ 3dbb80 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3dba7c │ │ │ │ mov r5, #0 │ │ │ │ @@ -413587,22 +413587,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3dbb9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3db8e0 │ │ │ │ ldr r2, [pc, #284] @ 3dbba0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3db9ac │ │ │ │ ldr r2, [pc, #240] @ 3dbb88 │ │ │ │ @@ -413619,69 +413619,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov ip, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3dbba4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3db9ac │ │ │ │ ldr r0, [pc, #148] @ 3dbba8 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3db9ac │ │ │ │ ldr r0, [pc, #120] @ 3dbbac │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3db9b0 │ │ │ │ ldr r0, [pc, #84] @ 3dbbb0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3db8e0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq pc, [r6], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq pc, r6, r8, ror pc @ │ │ │ │ addeq pc, ip, r0, lsr #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq pc, ip, r4, lsl #5 │ │ │ │ strdeq sl, [r4], ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strheq r4, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, r2, r8, lsl pc │ │ │ │ + strheq r7, [r2], #-248 @ 0xffffff08 @ │ │ │ │ addeq pc, ip, r4, ror #2 │ │ │ │ andeq r4, r0, r0, ror sp │ │ │ │ - rsbeq r7, r2, r4, asr sp │ │ │ │ + strdeq r7, [r2], #-212 @ 0xffffff2c @ │ │ │ │ andeq r3, r0, r8, lsl r4 │ │ │ │ - rsbeq r7, r2, r0, asr #28 │ │ │ │ - @ instruction: 0x00627e90 │ │ │ │ - rsbeq r7, r2, r0, asr #27 │ │ │ │ - rsbeq r7, r2, r0, ror #25 │ │ │ │ + rsbeq r7, r2, r0, ror #29 │ │ │ │ + rsbeq r7, r2, r0, lsr pc │ │ │ │ + rsbeq r7, r2, r0, ror #28 │ │ │ │ + rsbeq r7, r2, r0, lsl #27 │ │ │ │ │ │ │ │ 003dbbb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -413697,15 +413697,15 @@ │ │ │ │ add r4, r8, #131072 @ 0x20000 │ │ │ │ stm sp, {r1, r3, r8} │ │ │ │ ldr r6, [pc, #664] @ 3dbe94 │ │ │ │ ldr r3, [pc, #664] @ 3dbe98 │ │ │ │ mov r2, #1 │ │ │ │ ldr r7, [pc, #660] @ 3dbe9c │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ str r6, [r4, #748] @ 0x2ec │ │ │ │ ldr r6, [pc, #648] @ 3dbea0 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ add r5, r4, #688 @ 0x2b0 │ │ │ │ mov r7, #1024 @ 0x400 │ │ │ │ strd r6, [r5] │ │ │ │ @@ -413751,112 +413751,112 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr sl, [pc, #472] @ 3dbeb0 │ │ │ │ add r9, r4, #900 @ 0x384 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ str r6, [r4, #680] @ 0x2a8 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487f8 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #700 @ 0x2bc │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ str r6, [r4, #700] @ 0x2bc │ │ │ │ mov r0, #32 │ │ │ │ bl 2487f8 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ str r6, [r4, #720] @ 0x2d0 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487f8 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #740 @ 0x2e4 │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ str r6, [r4, #740] @ 0x2e4 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487f8 │ │ │ │ add r3, r4, #760 @ 0x2f8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ mov r0, #32 │ │ │ │ str r6, [r4, #760] @ 0x2f8 │ │ │ │ bl 2487f8 │ │ │ │ ldr r3, [pc, #252] @ 3dbeb4 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, r4, #780 @ 0x30c │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ str r5, [r4, #780] @ 0x30c │ │ │ │ add r5, r4, #800 @ 0x320 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487f8 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ stm sp, {r7, sl} │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1064 │ │ │ │ + bl 9b110c │ │ │ │ str r6, [r5], #20 │ │ │ │ cmp r9, r5 │ │ │ │ bne 3dbde4 │ │ │ │ add r0, r4, #632 @ 0x278 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ bl 3c8ba4 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r0, r4, #660 @ 0x294 │ │ │ │ bl 3c8ba4 │ │ │ │ add r0, r4, #664 @ 0x298 │ │ │ │ bl 3cad80 │ │ │ │ ldr r0, [r4, #936] @ 0x3a8 │ │ │ │ - bl 754b08 │ │ │ │ + bl 754bb0 │ │ │ │ ldr r3, [pc, #116] @ 3dbeb8 │ │ │ │ ldr r2, [pc, #116] @ 3dbebc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #112] @ 3dbec0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ add r3, r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, r4, #448 @ 0x1c0 │ │ │ │ str fp, [sp] │ │ │ │ bl 3c7dfc │ │ │ │ mov r0, r8 │ │ │ │ @@ -413869,81 +413869,81 @@ │ │ │ │ andeq r0, r0, r8, lsl #20 │ │ │ │ andeq r0, r0, fp, lsl #20 │ │ │ │ andeq r0, r0, r2, lsl #22 │ │ │ │ andeq r0, r0, r8, lsl #28 │ │ │ │ @ instruction: 0xffff9d30 │ │ │ │ @ instruction: 0xffff51e8 │ │ │ │ @ instruction: 0xffff6a50 │ │ │ │ - rsbseq r3, r6, ip, ror lr │ │ │ │ - rsbeq r8, r0, r0, ror #1 │ │ │ │ - rsbeq r1, r0, r8, lsl #10 │ │ │ │ + rsbseq r3, r6, ip, lsl pc │ │ │ │ + rsbeq r8, r0, r0, lsl #3 │ │ │ │ + rsbeq r1, r0, r8, lsr #11 │ │ │ │ │ │ │ │ 003dbec4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ ldr r4, [r7, #604] @ 0x25c │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbef8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b04 │ │ │ │ ldr r4, [r7, #680] @ 0x2a8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbf14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b04 │ │ │ │ ldr r4, [r7, #700] @ 0x2bc │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbf30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b04 │ │ │ │ ldr r4, [r7, #720] @ 0x2d0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbf4c │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b04 │ │ │ │ ldr r4, [r7, #740] @ 0x2e4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbf68 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b04 │ │ │ │ ldr r4, [r7, #760] @ 0x2f8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbf84 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b04 │ │ │ │ ldr r4, [r7, #780] @ 0x30c │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbfa0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b04 │ │ │ │ add r6, r6, #131072 @ 0x20000 │ │ │ │ mov r4, #0 │ │ │ │ add r6, r6, #800 @ 0x320 │ │ │ │ ldr r5, [r6, r4, lsl #2] │ │ │ │ subs r0, r5, #0 │ │ │ │ beq 3dbfc4 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r5 │ │ │ │ bl 248b04 │ │ │ │ add r4, r4, #5 │ │ │ │ cmp r4, #25 │ │ │ │ bne 3dbfac │ │ │ │ ldr r0, [r7, #632] @ 0x278 │ │ │ │ bl 3c8c44 │ │ │ │ @@ -414076,38 +414076,38 @@ │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r0, #0 │ │ │ │ umull r6, r9, r2, r3 │ │ │ │ bne 3dc40c │ │ │ │ mov r0, #1 │ │ │ │ ldr fp, [r4] │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ adds r2, r6, r0 │ │ │ │ adc r3, r9, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b1558 │ │ │ │ + bl 9b1600 │ │ │ │ strb sl, [r4, #4] │ │ │ │ b 3dc13c │ │ │ │ ldr r1, [r5, #788] @ 0x314 │ │ │ │ ldr r2, [r5, #796] @ 0x31c │ │ │ │ ldr r3, [r5, #792] @ 0x318 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ umull r4, r6, r2, r3 │ │ │ │ ldr r3, [pc, #1680] @ 3dc89c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc494 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #780] @ 0x30c │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b1558 │ │ │ │ + bl 9b1600 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #784] @ 0x310 │ │ │ │ b 3dc124 │ │ │ │ ldr r1, [r5, #748] @ 0x2ec │ │ │ │ ldr r2, [r5, #756] @ 0x2f4 │ │ │ │ ldr r3, [r5, #752] @ 0x2f0 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -414115,19 +414115,19 @@ │ │ │ │ ldr r3, [pc, #1600] @ 3dc89c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc51c │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #740] @ 0x2e4 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b1558 │ │ │ │ + bl 9b1600 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #744] @ 0x2e8 │ │ │ │ b 3dc118 │ │ │ │ ldr r1, [r5, #768] @ 0x300 │ │ │ │ ldr r2, [r5, #776] @ 0x308 │ │ │ │ ldr r3, [r5, #772] @ 0x304 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -414135,19 +414135,19 @@ │ │ │ │ ldr r3, [pc, #1520] @ 3dc89c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc5a4 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #760] @ 0x2f8 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b1558 │ │ │ │ + bl 9b1600 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #764] @ 0x2fc │ │ │ │ b 3dc10c │ │ │ │ ldr r1, [r5, #728] @ 0x2d8 │ │ │ │ ldr r2, [r5, #736] @ 0x2e0 │ │ │ │ ldr r3, [r5, #732] @ 0x2dc │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -414155,19 +414155,19 @@ │ │ │ │ ldr r3, [pc, #1440] @ 3dc89c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc6b4 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #720] @ 0x2d0 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b1558 │ │ │ │ + bl 9b1600 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #724] @ 0x2d4 │ │ │ │ b 3dc100 │ │ │ │ ldr r1, [r5, #708] @ 0x2c4 │ │ │ │ ldr r2, [r5, #716] @ 0x2cc │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -414175,19 +414175,19 @@ │ │ │ │ ldr r3, [pc, #1360] @ 3dc89c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc62c │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #700] @ 0x2bc │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b1558 │ │ │ │ + bl 9b1600 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #704] @ 0x2c0 │ │ │ │ b 3dc0f4 │ │ │ │ ldr r1, [r5, #688] @ 0x2b0 │ │ │ │ ldr r2, [r5, #696] @ 0x2b8 │ │ │ │ ldr r3, [r5, #692] @ 0x2b4 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -414195,36 +414195,36 @@ │ │ │ │ ldr r3, [pc, #1280] @ 3dc89c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc73c │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #680] @ 0x2a8 │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b1558 │ │ │ │ + bl 9b1600 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #684] @ 0x2ac │ │ │ │ b 3dc0e8 │ │ │ │ ldr r0, [r5, #932] @ 0x3a4 │ │ │ │ bl 5adb80 │ │ │ │ mov r3, r0 │ │ │ │ str r4, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r5, #604] @ 0x25c │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ ldr r2, [pc, #1196] @ 3dc8a0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6204 │ │ │ │ + bl 9d62ac │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b1558 │ │ │ │ + bl 9b1600 │ │ │ │ b 3dc160 │ │ │ │ ldr r3, [pc, #1168] @ 3dc8a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc1cc │ │ │ │ ldr r3, [pc, #1152] @ 3dc8a8 │ │ │ │ @@ -414241,24 +414241,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1060] @ 3dc8b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dc1cc │ │ │ │ ldr r3, [pc, #1032] @ 3dc8a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc218 │ │ │ │ ldr r3, [pc, #1016] @ 3dc8a8 │ │ │ │ @@ -414275,24 +414275,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #928] @ 3dc8b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dc218 │ │ │ │ ldr r3, [pc, #896] @ 3dc8a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc268 │ │ │ │ ldr r3, [pc, #880] @ 3dc8a8 │ │ │ │ @@ -414309,24 +414309,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3dc8b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dc268 │ │ │ │ ldr r3, [pc, #760] @ 3dc8a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc2b8 │ │ │ │ ldr r3, [pc, #744] @ 3dc8a8 │ │ │ │ @@ -414343,24 +414343,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #664] @ 3dc8bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dc2b8 │ │ │ │ ldr r3, [pc, #624] @ 3dc8a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc358 │ │ │ │ ldr r3, [pc, #608] @ 3dc8a8 │ │ │ │ @@ -414377,24 +414377,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3dc8c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dc358 │ │ │ │ ldr r3, [pc, #488] @ 3dc8a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc308 │ │ │ │ ldr r3, [pc, #472] @ 3dc8a8 │ │ │ │ @@ -414411,24 +414411,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3dc8c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dc308 │ │ │ │ ldr r3, [pc, #352] @ 3dc8a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc3a8 │ │ │ │ ldr r3, [pc, #336] @ 3dc8a8 │ │ │ │ @@ -414445,111 +414445,111 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3dc8c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dc3a8 │ │ │ │ ldr r0, [pc, #256] @ 3dc8cc │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dc1cc │ │ │ │ ldr r0, [pc, #232] @ 3dc8d0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dc218 │ │ │ │ ldr r0, [pc, #208] @ 3dc8d4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dc3a8 │ │ │ │ ldr r0, [pc, #184] @ 3dc8d8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dc268 │ │ │ │ ldr r0, [pc, #160] @ 3dc8dc │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dc358 │ │ │ │ ldr r0, [pc, #136] @ 3dc8e0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dc2b8 │ │ │ │ ldr r0, [pc, #112] @ 3dc8e4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dc308 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq lr, ip, r4, lsl #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq lr, ip, r8, asr #20 │ │ │ │ @ instruction: 0x008ce9b4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ muleq r0, r8, fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r2, r0, asr #10 │ │ │ │ - strheq r5, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r5, r2, r0, lsr r4 │ │ │ │ - rsbeq r5, r2, r8, lsr #7 │ │ │ │ - rsbeq r5, r2, r0, lsr #6 │ │ │ │ - @ instruction: 0x00625298 │ │ │ │ - rsbeq r5, r2, r0, lsl r2 │ │ │ │ - rsbeq r5, r2, ip, asr r2 │ │ │ │ - rsbeq r5, r2, r0, asr #4 │ │ │ │ - rsbeq r5, r2, r4, lsr #4 │ │ │ │ - rsbeq r5, r2, r8, lsl #4 │ │ │ │ - rsbeq r5, r2, ip, ror #3 │ │ │ │ - ldrdeq r5, [r2], #-16 @ │ │ │ │ - strheq r5, [r2], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r5, r2, r0, ror #11 │ │ │ │ + rsbeq r5, r2, r8, asr r5 │ │ │ │ + ldrdeq r5, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r5, r2, r8, asr #8 │ │ │ │ + rsbeq r5, r2, r0, asr #7 │ │ │ │ + rsbeq r5, r2, r8, lsr r3 │ │ │ │ + strheq r5, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + strdeq r5, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r5, r2, r0, ror #5 │ │ │ │ + rsbeq r5, r2, r4, asr #5 │ │ │ │ + rsbeq r5, r2, r8, lsr #5 │ │ │ │ + rsbeq r5, r2, ip, lsl #5 │ │ │ │ + rsbeq r5, r2, r0, ror r2 │ │ │ │ + rsbeq r5, r2, r4, asr r2 │ │ │ │ │ │ │ │ 003dc8e8 : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3e9f2c │ │ │ │ │ │ │ │ 003dc8f4 : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3e9a98 │ │ │ │ ldr r0, [pc, #4] @ 3dc90c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ @ instruction: 0x008639b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #276] @ 3dca3c │ │ │ │ ldr r1, [pc, #276] @ 3dca40 │ │ │ │ @@ -414605,37 +414605,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3dca5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dc960 │ │ │ │ ldr r0, [pc, #48] @ 3dca60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dc960 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [ip], r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq lr, [ip], r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq lr, ip, r8, lsr #3 │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r2, r8, asr #7 │ │ │ │ - strdeq r2, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r2, r2, r8, ror #8 │ │ │ │ + @ instruction: 0x00622490 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #252] @ 3dcb78 │ │ │ │ ldr r1, [pc, #252] @ 3dcb7c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -414684,37 +414684,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3dcb98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dcab4 │ │ │ │ ldr r0, [pc, #48] @ 3dcb9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dcab4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq lr, ip, r0, lsr #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq lr, ip, r0, lsl #1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq lr, ip, r0, rrx │ │ │ │ andeq r3, r0, r8, ror #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00622398 │ │ │ │ - rsbeq r2, r2, r4, asr #7 │ │ │ │ + rsbeq r2, r2, r8, lsr r4 │ │ │ │ + rsbeq r2, r2, r4, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 5adbb0 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ @@ -414765,35 +414765,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #236] @ 3dcd80 │ │ │ │ ldr r1, [pc, #236] @ 3dcd84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #204] @ 3dcd88 │ │ │ │ ldr r1, [pc, #204] @ 3dcd8c │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #172] @ 3dcd90 │ │ │ │ ldr r3, [pc, #172] @ 3dcd94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #168] @ 3dcd98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -414812,40 +414812,40 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c1ac │ │ │ │ + bl 74c254 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq lr, r7, r8, asr #21 │ │ │ │ - ldrheq sl, [pc], #-160 @ │ │ │ │ - rsbeq r7, r9, r0, asr #31 │ │ │ │ - ldrheq sl, [pc], #-160 @ │ │ │ │ - subseq sl, pc, r8, asr #21 │ │ │ │ - rsbeq r7, r0, r8, ror r2 │ │ │ │ - @ instruction: 0x0060069c │ │ │ │ + rsbseq lr, r7, r8, ror #22 │ │ │ │ + subseq sl, pc, r0, asr fp @ │ │ │ │ + rsbeq r8, r9, r0, rrx │ │ │ │ + subseq sl, pc, r0, asr fp @ │ │ │ │ + subseq sl, pc, r8, ror #22 │ │ │ │ + rsbeq r7, r0, r8, lsl r3 │ │ │ │ + rsbeq r0, r0, ip, lsr r7 │ │ │ │ andeq r1, r0, r4, ror #1 │ │ │ │ addeq r3, r6, r8, asr #11 │ │ │ │ addeq r4, fp, r4, lsl #28 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ sbcne r8, r9, r6, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #22 │ │ │ │ - ldrdeq r6, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r6, r2, r0, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r4, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [pc, #596] @ 3dd020 │ │ │ │ @@ -414911,23 +414911,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 3dd04c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dce2c │ │ │ │ cmp r2, #0 │ │ │ │ beq 3dce2c │ │ │ │ ldr r2, [pc, #328] @ 3dd050 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -414946,15 +414946,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 3dd054 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3dcee0 │ │ │ │ ldr r2, [pc, #224] @ 3dd058 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -414974,54 +414974,54 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3dd05c │ │ │ │ add r0, pc, r0 │ │ │ │ b 3dcee0 │ │ │ │ ldr r0, [pc, #120] @ 3dd060 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dce2c │ │ │ │ ldr r0, [pc, #104] @ 3dd064 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dce2c │ │ │ │ ldr r0, [pc, #88] @ 3dd068 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dce2c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq sp, ip, ip, asr #26 │ │ │ │ strdeq pc, [r1], -lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sp, ip, r8, lsr sp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq pc, [r7], -lr │ │ │ │ strdeq pc, [pc], -lr │ │ │ │ addeq sp, ip, r4, ror #25 │ │ │ │ andeq r4, r0, r0, ror #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r2, ip, asr #2 │ │ │ │ + rsbeq r2, r2, ip, ror #3 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - rsbeq r2, r2, ip, lsr r0 │ │ │ │ + ldrdeq r2, [r2], #-12 @ │ │ │ │ andeq r2, r0, r0, lsr r3 │ │ │ │ - rsbeq r2, r2, r4, ror #1 │ │ │ │ - rsbeq r2, r2, r8, lsl r1 │ │ │ │ + rsbeq r2, r2, r4, lsl #3 │ │ │ │ + strheq r2, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r2, r2, ip, lsl r1 │ │ │ │ rsbeq r2, r2, ip, ror r0 │ │ │ │ - ldrdeq r1, [r2], #-252 @ 0xffffff04 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #732] @ 3dd360 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #728] @ 3dd364 │ │ │ │ @@ -415087,23 +415087,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3dd380 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dd0dc │ │ │ │ ldr r3, [pc, #432] @ 3dd370 │ │ │ │ add r6, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r8 │ │ │ │ @@ -415127,22 +415127,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ stm sp, {r4, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 3dd388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3dd0e4 │ │ │ │ ldr r9, [sp, #20] │ │ │ │ mov r3, #8 │ │ │ │ add r0, r6, #6528 @ 0x1980 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #16 │ │ │ │ @@ -415174,59 +415174,59 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3dd390 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dd0e4 │ │ │ │ ldr r0, [pc, #116] @ 3dd394 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3dd0e4 │ │ │ │ ldr r0, [pc, #92] @ 3dd398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dd0dc │ │ │ │ ldr r0, [pc, #80] @ 3dd39c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dd0e4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umulleq sp, ip, r4, sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sp, ip, ip, ror #20 │ │ │ │ addeq sp, ip, r0, lsr sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r2, r8, rrx │ │ │ │ + rsbeq r2, r2, r8, lsl #2 │ │ │ │ andeq r2, r0, r4, lsr r8 │ │ │ │ - strdeq r1, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + @ instruction: 0x00621f90 │ │ │ │ andeq r3, r0, r4, lsl r8 │ │ │ │ - rsbeq r1, r2, ip, lsl #29 │ │ │ │ - rsbeq r1, r2, r0, asr lr │ │ │ │ - rsbeq r1, r2, r4, lsr #30 │ │ │ │ - @ instruction: 0x00621e90 │ │ │ │ + rsbeq r1, r2, ip, lsr #30 │ │ │ │ + strdeq r1, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r1, r2, r4, asr #31 │ │ │ │ + rsbeq r1, r2, r0, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #800] @ 3dd6d8 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #796] @ 3dd6dc │ │ │ │ @@ -415292,23 +415292,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3dd6f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dd418 │ │ │ │ ldr r3, [pc, #500] @ 3dd6e8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dd574 │ │ │ │ add r0, r7, #4096 @ 0x1000 │ │ │ │ @@ -415358,22 +415358,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3dd704 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dd500 │ │ │ │ ldr r3, [pc, #272] @ 3dd708 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dd524 │ │ │ │ ldr r3, [pc, #228] @ 3dd6f0 │ │ │ │ @@ -415389,68 +415389,68 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3dd70c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dd524 │ │ │ │ ldr r0, [pc, #156] @ 3dd710 │ │ │ │ ldr r1, [pc, #100] @ 3dd6dc │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 3dd6d4 │ │ │ │ ldr r0, [pc, #124] @ 3dd714 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r0, [pc, #108] @ 3dd718 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dd500 │ │ │ │ ldr r0, [pc, #88] @ 3dd71c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dd524 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq sp, ip, r0, ror #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sp, ip, r0, asr #14 │ │ │ │ strdeq sp, [ip], ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, asr #12 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r2, r0, lsr #29 │ │ │ │ + rsbeq r1, r2, r0, asr #30 │ │ │ │ strdeq sp, [ip], r0 │ │ │ │ andeq r2, r0, ip, asr r3 │ │ │ │ - strheq r1, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r1, r2, r4, asr sp │ │ │ │ andeq r3, r0, r4, asr #14 │ │ │ │ - @ instruction: 0x00621c9c │ │ │ │ + rsbeq r1, r2, ip, lsr sp │ │ │ │ addeq sp, ip, r8, lsr #9 │ │ │ │ - rsbeq r1, r2, r8, lsr sp │ │ │ │ - rsbeq r1, r2, r4, lsr #24 │ │ │ │ - rsbeq r1, r2, r0, lsl #25 │ │ │ │ + ldrdeq r1, [r2], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r1, r2, r4, asr #25 │ │ │ │ + rsbeq r1, r2, r0, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #100] @ 3dd79c │ │ │ │ ldr r7, [pc, #100] @ 3dd7a0 │ │ │ │ ldr r6, [pc, #100] @ 3dd7a4 │ │ │ │ @@ -415460,31 +415460,31 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ bl 43b1f8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ add r2, r4, #6336 @ 0x18c0 │ │ │ │ add r2, r2, #32 │ │ │ │ mov r1, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 439f7c │ │ │ │ - ldrsheq sp, [r7], #-252 @ 0xffffff04 @ │ │ │ │ - strdeq r6, [r0], #-116 @ 0xffffff8c @ │ │ │ │ - subseq pc, pc, ip, lsl ip @ │ │ │ │ + @ instruction: 0x0077e09c │ │ │ │ + @ instruction: 0x00606894 │ │ │ │ + ldrheq pc, [pc], #-204 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3dd858 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -415492,25 +415492,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3dd85c │ │ │ │ ldr r1, [pc, #136] @ 3dd860 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r2, [pc, #116] @ 3dd864 │ │ │ │ ldr r1, [pc, #116] @ 3dd868 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #84] @ 3dd86c │ │ │ │ ldr r2, [pc, #84] @ 3dd870 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -415521,21 +415521,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r7, r8, ror pc │ │ │ │ - rsbeq r6, r2, r0, asr r2 │ │ │ │ - rsbeq pc, r0, r4, lsr #18 │ │ │ │ - subseq r9, pc, r4, lsr pc @ │ │ │ │ - rsbeq r7, r9, r4, asr #8 │ │ │ │ - rsbeq lr, r1, ip, asr #10 │ │ │ │ - rsbeq r8, r1, r4, lsr #32 │ │ │ │ + rsbseq lr, r7, r8, lsl r0 │ │ │ │ + strdeq r6, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq pc, r0, r4, asr #19 │ │ │ │ + ldrsbeq r9, [pc], #-244 @ │ │ │ │ + rsbeq r7, r9, r4, ror #9 │ │ │ │ + rsbeq lr, r1, ip, ror #11 │ │ │ │ + rsbeq r8, r1, r4, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #292] @ 3dd9b0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -415549,15 +415549,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r5, [pc, #240] @ 3dd9c4 │ │ │ │ ldr r3, [pc, #240] @ 3dd9c8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -415594,40 +415594,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3dd9dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dd8ec │ │ │ │ ldr r0, [pc, #60] @ 3dd9e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dd8ec │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r7, ip, lsr #29 │ │ │ │ + rsbseq sp, r7, ip, asr #30 │ │ │ │ addeq sp, ip, ip, ror r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r6, r2, r0, ror r1 │ │ │ │ - rsbeq pc, r0, r8, asr #16 │ │ │ │ + rsbeq r6, r2, r0, lsl r2 │ │ │ │ + rsbeq pc, r0, r8, ror #17 │ │ │ │ addeq sp, ip, r8, asr #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sp, ip, r8, lsr #4 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r2, ip, lsl #21 │ │ │ │ - strheq r1, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r1, r2, ip, lsr #22 │ │ │ │ + rsbeq r1, r2, ip, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 3ddb4c │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -415642,15 +415642,15 @@ │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r6, [pc, #280] @ 3ddb60 │ │ │ │ ldr r3, [pc, #280] @ 3ddb64 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -415697,40 +415697,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3ddb78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dda60 │ │ │ │ ldr r0, [pc, #60] @ 3ddb7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dda60 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r7, ip, lsr sp │ │ │ │ + ldrsbeq sp, [r7], #-220 @ 0xffffff24 @ │ │ │ │ addeq sp, ip, ip, lsl #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r6, r2, r0 │ │ │ │ - ldrdeq pc, [r0], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r6, r2, r0, lsr #1 │ │ │ │ + rsbeq pc, r0, r8, ror r7 @ │ │ │ │ ldrdeq sp, [ip], r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sp, ip, r8, lsl #1 │ │ │ │ andeq r2, r0, r4, lsl #7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r2, r4, ror #18 │ │ │ │ - @ instruction: 0x00621990 │ │ │ │ + rsbeq r1, r2, r4, lsl #20 │ │ │ │ + rsbeq r1, r2, r0, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #508] @ 3ddd98 │ │ │ │ mov r4, r3 │ │ │ │ @@ -415748,15 +415748,15 @@ │ │ │ │ ldr r2, [pc, #472] @ 3ddda8 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r9, [pc, #444] @ 3dddac │ │ │ │ ldr r3, [pc, #444] @ 3dddb0 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -415839,46 +415839,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3dddc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ddc08 │ │ │ │ ldr r0, [pc, #76] @ 3dddcc │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3ddc08 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq ip, ip, ip, ror pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq sp, r7, r8, ror fp │ │ │ │ - rsbeq pc, r0, r4, lsr #10 │ │ │ │ - rsbeq r5, r2, r0, asr lr │ │ │ │ + rsbseq sp, r7, r8, lsl ip │ │ │ │ + rsbeq pc, r0, r4, asr #11 │ │ │ │ + strdeq r5, [r2], #-224 @ 0xffffff20 @ │ │ │ │ addeq ip, ip, ip, lsr #30 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq ip, ip, r0, asr #29 │ │ │ │ addeq ip, ip, ip, ror #28 │ │ │ │ andeq r2, r0, r4, lsl ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r2, r8, asr #25 │ │ │ │ - strdeq r5, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r5, r2, r8, ror #26 │ │ │ │ + @ instruction: 0x00625d9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r3, [pc, #2536] @ 3de7d0 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ mov ip, r1 │ │ │ │ @@ -415898,15 +415898,15 @@ │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #2464] @ 3de7e8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3de4cc │ │ │ │ @@ -415929,28 +415929,28 @@ │ │ │ │ strb r5, [r2, #61] @ 0x3d │ │ │ │ mov r0, sl │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 43e2f0 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [pc, #2332] @ 3de7f8 │ │ │ │ add r8, r4, #6016 @ 0x1780 │ │ │ │ add r8, r8, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ - bl 707568 │ │ │ │ + bl 707610 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 43e2f0 │ │ │ │ ldr r3, [pc, #2288] @ 3de7fc │ │ │ │ add r2, r7, #152 @ 0x98 │ │ │ │ @@ -415960,15 +415960,15 @@ │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r6 │ │ │ │ bl 43e2f0 │ │ │ │ add sl, r4, #6336 @ 0x18c0 │ │ │ │ ldr r2, [pc, #2216] @ 3de800 │ │ │ │ @@ -415976,15 +415976,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add sl, sl, #32 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ add fp, r4, #1744 @ 0x6d0 │ │ │ │ - bl 707568 │ │ │ │ + bl 707610 │ │ │ │ add fp, fp, #4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r6 │ │ │ │ bl 43e2f0 │ │ │ │ mov r0, fp │ │ │ │ @@ -416002,15 +416002,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #3 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ str r2, [sp, #16] │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ @@ -416023,15 +416023,15 @@ │ │ │ │ subs sl, r0, #0 │ │ │ │ blt 3de3dc │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r1, r5 │ │ │ │ add r5, r5, #1 │ │ │ │ bl 43b0c4 │ │ │ │ cmp r5, #10 │ │ │ │ bne 3de01c │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ mov r3, #1 │ │ │ │ @@ -416049,15 +416049,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 44189c │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3de2b0 │ │ │ │ - bl 997620 │ │ │ │ + bl 9976c8 │ │ │ │ cmp r5, #0 │ │ │ │ blt 3de790 │ │ │ │ add r5, r4, #139264 @ 0x22000 │ │ │ │ ldrb r3, [r5, #1880] @ 0x758 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3de3d0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -416107,18 +416107,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754af4 │ │ │ │ + bl 754b9c │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ ldr r3, [r6, #-68] @ 0xffffffbc │ │ │ │ mov r1, fp │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ mov r2, r0 │ │ │ │ @@ -416246,22 +416246,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [r7, #4] │ │ │ │ str r5, [r7, #8] │ │ │ │ str r5, [r7, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1148] @ 3de844 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3de070 │ │ │ │ mov r0, r6 │ │ │ │ bl 44d910 │ │ │ │ b 3de0b4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ @@ -416288,22 +416288,22 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 3de84c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3de04c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3de694 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #1244] @ 0x4dc │ │ │ │ @@ -416342,21 +416342,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #784] @ 3de854 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dde5c │ │ │ │ ldr r3, [pc, #772] @ 3de858 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3de1dc │ │ │ │ @@ -416382,30 +416382,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 3de85c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3de1dc │ │ │ │ ldr r3, [pc, #584] @ 3de860 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3de258 │ │ │ │ @@ -416423,22 +416423,22 @@ │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [r7, #4] │ │ │ │ str r6, [r7, #8] │ │ │ │ str r6, [r7, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 3de864 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3de258 │ │ │ │ ldr r3, [pc, #452] @ 3de860 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3de488 │ │ │ │ @@ -416455,53 +416455,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3de868 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3de488 │ │ │ │ ldr r0, [pc, #332] @ 3de86c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3dde5c │ │ │ │ ldr r0, [pc, #320] @ 3de870 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r8, r9, sl} │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3de1dc │ │ │ │ ldr r0, [pc, #300] @ 3de874 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3de258 │ │ │ │ ldr r0, [pc, #288] @ 3de878 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3de070 │ │ │ │ ldr r0, [pc, #272] @ 3de87c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ b 3de04c │ │ │ │ ldr r0, [pc, #252] @ 3de880 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3de488 │ │ │ │ ldr r0, [pc, #236] @ 3de884 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 53717c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #224] @ 3de888 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -416511,72 +416511,72 @@ │ │ │ │ ldr r0, [pc, #216] @ 3de894 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #424 @ 0x1a8 │ │ │ │ bl 248d5c <__assert_fail@plt> │ │ │ │ - rsbseq sp, r7, r0, asr #18 │ │ │ │ + rsbseq sp, r7, r0, ror #19 │ │ │ │ addeq ip, ip, ip, lsl sp │ │ │ │ addeq ip, ip, r8, lsl sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r5, r2, r0, lsl #24 │ │ │ │ - ldrdeq pc, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r5, r2, r0, lsr #25 │ │ │ │ + rsbeq pc, r0, r8, ror r3 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ addeq r2, r6, r0, lsr r4 │ │ │ │ - rsbeq r5, r2, r0, lsr #24 │ │ │ │ - rsbeq r5, r2, r0, ror #23 │ │ │ │ - rsbeq r5, r2, r0, asr #23 │ │ │ │ - rsbeq r5, r2, r4, ror fp │ │ │ │ - rsbseq sp, r7, r0, lsl #15 │ │ │ │ - rsbeq r5, r0, r8, ror pc │ │ │ │ - subseq pc, pc, r0, lsr #7 │ │ │ │ - rsbeq r5, r2, r4, lsl #20 │ │ │ │ + rsbeq r5, r2, r0, asr #25 │ │ │ │ + rsbeq r5, r2, r0, lsl #25 │ │ │ │ + rsbeq r5, r2, r0, ror #24 │ │ │ │ + rsbeq r5, r2, r4, lsl ip │ │ │ │ + rsbseq sp, r7, r0, lsr #16 │ │ │ │ + rsbeq r6, r0, r8, lsl r0 │ │ │ │ + subseq pc, pc, r0, asr #8 │ │ │ │ + rsbeq r5, r2, r4, lsr #21 │ │ │ │ andeq r1, r0, sl, asr #1 │ │ │ │ - ldrsbeq sp, [r7], #-84 @ 0xffffffac @ │ │ │ │ - ldrheq r9, [pc], #-92 @ │ │ │ │ - rsbeq r6, r9, ip, asr #21 │ │ │ │ + rsbseq sp, r7, r4, ror r6 │ │ │ │ + subseq r9, pc, ip, asr r6 @ │ │ │ │ + rsbeq r6, r9, ip, ror #22 │ │ │ │ addeq lr, sp, r0 │ │ │ │ @ instruction: 0x008cc8b0 │ │ │ │ - rsbseq sp, r7, r8, lsr #9 │ │ │ │ + rsbseq sp, r7, r8, asr #10 │ │ │ │ andeq r1, r0, r3, lsl #30 │ │ │ │ addeq ip, ip, r8, lsl #16 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r2, r8, lsl #5 │ │ │ │ + rsbeq r1, r2, r8, lsr #6 │ │ │ │ strheq r1, [r0], -ip │ │ │ │ - rsbeq r1, r2, r0, lsr r1 │ │ │ │ + ldrdeq r1, [r2], #-16 @ │ │ │ │ @ instruction: 0x000015b0 │ │ │ │ - strheq r0, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r1, r2, r8, asr r0 │ │ │ │ andeq r4, r0, r8, lsl #25 │ │ │ │ - rsbeq r1, r2, r4, lsl r1 │ │ │ │ + strheq r1, [r2], #-20 @ 0xffffffec @ │ │ │ │ andeq r1, r0, r8, asr #25 │ │ │ │ - rsbeq r1, r2, r4, lsr r1 │ │ │ │ - strheq r1, [r2], #-0 @ │ │ │ │ - rsbeq r0, r2, ip, lsl lr │ │ │ │ - rsbeq r1, r2, r0, asr #32 │ │ │ │ - strheq r1, [r2], #-12 @ │ │ │ │ - rsbeq r0, r2, ip, lsr pc │ │ │ │ - rsbeq r0, r2, ip, ror lr │ │ │ │ - rsbeq r1, r2, ip, ror r0 │ │ │ │ - rsbeq r0, r2, ip, lsr pc │ │ │ │ - rsbeq r0, r2, r0, asr pc │ │ │ │ - rsbseq ip, r7, r0, lsl #31 │ │ │ │ - rsbeq r5, r2, r8, ror #4 │ │ │ │ - rsbeq r5, r2, r4, lsr #6 │ │ │ │ + ldrdeq r1, [r2], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r1, r2, r0, asr r1 │ │ │ │ + strheq r0, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r1, r2, r0, ror #1 │ │ │ │ + rsbeq r1, r2, ip, asr r1 │ │ │ │ + ldrdeq r0, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r0, r2, ip, lsl pc │ │ │ │ + rsbeq r1, r2, ip, lsl r1 │ │ │ │ + ldrdeq r0, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + strdeq r0, [r2], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq sp, r7, r0, lsr #32 │ │ │ │ + rsbeq r5, r2, r8, lsl #6 │ │ │ │ + rsbeq r5, r2, r4, asr #7 │ │ │ │ │ │ │ │ 003de898 : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3e989c │ │ │ │ ldr r0, [pc, #4] @ 3de8b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f5c │ │ │ │ + b 754004 │ │ │ │ addeq r1, r6, r0, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #464] @ 3dea9c │ │ │ │ mov r6, r1 │ │ │ │ @@ -416585,15 +416585,15 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ ldr r3, [pc, #428] @ 3deaa8 │ │ │ │ ldr r2, [pc, #428] @ 3deaac │ │ │ │ ldr r1, [pc, #428] @ 3deab0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r9, #0 │ │ │ │ @@ -416605,27 +416605,27 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #388] @ 3deab4 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7075b4 │ │ │ │ + bl 70765c │ │ │ │ mov r2, sl │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 447e28 │ │ │ │ add r5, r5, #1904 @ 0x770 │ │ │ │ ldr r2, [pc, #344] @ 3deab8 │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 707568 │ │ │ │ + bl 707610 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 447e28 │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ mov r3, #3 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ @@ -416659,15 +416659,15 @@ │ │ │ │ bl 4484ec │ │ │ │ ldr r3, [pc, #180] @ 3deabc │ │ │ │ ldr r1, [pc, #180] @ 3deac0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 756dfc │ │ │ │ + bl 756ea4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3dea58 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ @@ -416692,26 +416692,26 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #56] @ 3deac4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 53717c │ │ │ │ ldr r0, [pc, #48] @ 3deac8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 53717c │ │ │ │ - rsbseq sp, r7, r8, lsr #3 │ │ │ │ - rsbeq r5, r2, r4, asr #5 │ │ │ │ - rsbeq r5, r2, r0, lsr r2 │ │ │ │ + rsbseq sp, r7, r8, asr #4 │ │ │ │ + rsbeq r5, r2, r4, ror #6 │ │ │ │ + ldrdeq r5, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r0, r0, r4, ror fp │ │ │ │ addeq r1, r6, r8, lsl #22 │ │ │ │ - rsbeq r5, r2, ip, lsr #5 │ │ │ │ + rsbeq r5, r2, ip, asr #6 │ │ │ │ strdeq ip, [ip], r0 │ │ │ │ - rsbeq r5, r2, ip, asr r2 │ │ │ │ + strdeq r5, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbeq lr, r0, r8, asr #4 │ │ │ │ - @ instruction: 0x00620b9c │ │ │ │ - rsbeq r0, r2, r0, ror #24 │ │ │ │ + rsbeq lr, r0, r8, ror #5 │ │ │ │ + rsbeq r0, r2, ip, lsr ip │ │ │ │ + rsbeq r0, r2, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #2144] @ 3df344 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #2140] @ 3df348 │ │ │ │ @@ -416959,23 +416959,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1204] @ 3df39c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3deb74 │ │ │ │ lsl r2, r2, #6 │ │ │ │ add r0, r2, #49152 @ 0xc000 │ │ │ │ add r0, r0, #48 @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ b 3dec98 │ │ │ │ lsl r2, r2, #6 │ │ │ │ @@ -417244,45 +417244,45 @@ │ │ │ │ beq 3df2f4 │ │ │ │ b 3deb60 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ 3df3b4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3deb74 │ │ │ │ addeq ip, ip, r4, lsr r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r2, r0, r0, lsr r8 │ │ │ │ addeq ip, ip, r4 │ │ │ │ andeq r0, r0, r3, lsl #30 │ │ │ │ @ instruction: 0xfffff0fc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, ip, lsr r8 │ │ │ │ andeq r2, r0, r0, lsr r9 │ │ │ │ - rsbseq ip, r7, ip, asr #24 │ │ │ │ - rsbseq ip, r7, sl, ror ip │ │ │ │ - rsbseq ip, r7, r0, asr #25 │ │ │ │ + rsbseq ip, r7, ip, ror #25 │ │ │ │ + rsbseq ip, r7, sl, lsl sp │ │ │ │ + rsbseq ip, r7, r0, ror #26 │ │ │ │ addeq fp, ip, ip, ror lr │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ andeq r1, r0, pc, lsl r5 │ │ │ │ @ instruction: 0xffffeae0 │ │ │ │ - rsbseq ip, r7, lr, asr #24 │ │ │ │ - rsbseq ip, r7, ip, lsl ip │ │ │ │ + rsbseq ip, r7, lr, ror #25 │ │ │ │ + ldrheq ip, [r7], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ andeq r1, r0, r0, asr fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, r2, r4, ror #25 │ │ │ │ - rsbseq ip, r7, r2, lsr r8 │ │ │ │ + rsbeq r4, r2, r4, lsl #27 │ │ │ │ + ldrsbeq ip, [r7], #-130 @ 0xffffff7e @ │ │ │ │ andeq r5, r0, r8, ror #22 │ │ │ │ andeq r1, r0, r8, asr #32 │ │ │ │ andeq r3, r0, r8, ror #9 │ │ │ │ andeq r2, r0, r8, ror #9 │ │ │ │ - ldrdeq r4, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r4, r2, r8, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3df470 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #156] @ 3df474 │ │ │ │ @@ -417292,15 +417292,15 @@ │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r3 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r8, r0 │ │ │ │ bl 4484ec │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 448480 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -417321,17 +417321,17 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3dc8e8 │ │ │ │ - rsbseq ip, r7, r8, lsr #13 │ │ │ │ - subseq sp, pc, ip, ror pc @ │ │ │ │ - rsbeq r4, r0, r4, asr fp │ │ │ │ + rsbseq ip, r7, r8, asr #14 │ │ │ │ + subseq lr, pc, ip, lsl r0 @ │ │ │ │ + strdeq r4, [r0], #-180 @ 0xffffff4c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #408] @ 3df62c │ │ │ │ ldr ip, [pc, #408] @ 3df630 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -417360,15 +417360,15 @@ │ │ │ │ bl 4484ec │ │ │ │ ldr r3, [pc, #320] @ 3df63c │ │ │ │ ldr r1, [pc, #320] @ 3df640 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 756dfc │ │ │ │ + bl 756ea4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3df55c │ │ │ │ ldr r2, [pc, #292] @ 3df644 │ │ │ │ ldr r3, [pc, #268] @ 3df630 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -417418,41 +417418,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3df658 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3df4d8 │ │ │ │ ldr r0, [pc, #60] @ 3df65c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3df4d8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq fp, ip, r8, lsl #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq fp, ip, r0, ror r6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbeq sp, r0, r4, asr r7 │ │ │ │ + strdeq sp, [r0], #-116 @ 0xffffff8c @ │ │ │ │ strdeq fp, [ip], ip │ │ │ │ @ instruction: 0x008cb5b8 │ │ │ │ andeq r1, r0, ip, asr #10 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, r2, r8, lsr r6 │ │ │ │ - rsbeq r4, r2, r4, ror r6 │ │ │ │ + ldrdeq r4, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r4, r2, r4, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #244] @ 3df76c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -417460,35 +417460,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 3df770 │ │ │ │ ldr r1, [pc, #228] @ 3df774 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #208] @ 3df778 │ │ │ │ ldr r1, [pc, #208] @ 3df77c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r2, [pc, #176] @ 3df780 │ │ │ │ ldr r1, [pc, #176] @ 3df784 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754860 │ │ │ │ + bl 754908 │ │ │ │ ldr r3, [pc, #144] @ 3df788 │ │ │ │ ldr r2, [pc, #144] @ 3df78c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #132] @ 3df790 │ │ │ │ str r2, [r4, #92] @ 0x5c │ │ │ │ @@ -417512,86 +417512,86 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq ip, r7, r8, lsl #8 │ │ │ │ - @ instruction: 0x005f809c │ │ │ │ - rsbeq r5, r9, r8, lsr #11 │ │ │ │ - @ instruction: 0x00604890 │ │ │ │ - ldrheq sp, [pc], #-200 @ │ │ │ │ - subseq r8, pc, r0, ror r0 @ │ │ │ │ - subseq r8, pc, r4, lsl #1 │ │ │ │ + rsbseq ip, r7, r8, lsr #9 │ │ │ │ + subseq r8, pc, ip, lsr r1 @ │ │ │ │ + rsbeq r5, r9, r8, asr #12 │ │ │ │ + rsbeq r4, r0, r0, lsr r9 │ │ │ │ + subseq sp, pc, r8, asr sp @ │ │ │ │ + subseq r8, pc, r0, lsl r1 @ │ │ │ │ + subseq r8, pc, r4, lsr #2 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffff1ac │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ sbcne r8, sl, r6, lsl #1 │ │ │ │ - @ instruction: 0x0062459c │ │ │ │ + rsbeq r4, r2, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #92] @ 3df810 │ │ │ │ ldr r2, [pc, #92] @ 3df814 │ │ │ │ ldr r1, [pc, #92] @ 3df818 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 44f354 │ │ │ │ mov r0, r5 │ │ │ │ bl 44b7e8 │ │ │ │ mov r0, r5 │ │ │ │ bl 43b1f8 │ │ │ │ add r2, r4, #1904 @ 0x770 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 439f7c │ │ │ │ - rsbseq ip, r7, r4, asr #5 │ │ │ │ - rsbeq r4, r2, r0, ror #7 │ │ │ │ - rsbeq r4, r2, ip, asr #6 │ │ │ │ + rsbseq ip, r7, r4, ror #6 │ │ │ │ + rsbeq r4, r2, r0, lsl #9 │ │ │ │ + rsbeq r4, r2, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 3df880 │ │ │ │ ldr r2, [pc, #76] @ 3df884 │ │ │ │ ldr r1, [pc, #76] @ 3df888 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov r5, r0 │ │ │ │ bl 4484ec │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 448480 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3de898 │ │ │ │ - rsbseq ip, r7, r8, asr #4 │ │ │ │ - strdeq r4, [r0], #-100 @ 0xffffff9c @ │ │ │ │ - subseq sp, pc, ip, lsl fp @ │ │ │ │ + rsbseq ip, r7, r8, ror #5 │ │ │ │ + @ instruction: 0x00604794 │ │ │ │ + ldrheq sp, [pc], #-188 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [pc, #164] @ 3df94c │ │ │ │ mov r9, r2 │ │ │ │ @@ -417602,15 +417602,15 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ - bl 754604 │ │ │ │ + bl 7546ac │ │ │ │ mov sl, r0 │ │ │ │ bl 4484ec │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 448480 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r8 │ │ │ │ @@ -417632,17 +417632,17 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ strd r4, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3dc8f4 │ │ │ │ - ldrsbeq ip, [r7], #-16 @ │ │ │ │ - subseq sp, pc, r4, lsr #21 │ │ │ │ - rsbeq r4, r0, ip, ror r6 │ │ │ │ + rsbseq ip, r7, r0, ror r2 │ │ │ │ + subseq sp, pc, r4, asr #22 │ │ │ │ + rsbeq r4, r0, ip, lsl r7 │ │ │ │ ldr r3, [r0, r1, lsl #2] │ │ │ │ bic r3, r3, r2 │ │ │ │ str r3, [r0, r1, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -417952,41 +417952,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3dfeb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3dfdb0 │ │ │ │ ldr r0, [pc, #56] @ 3dfeb4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3dfdb0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq sl, ip, r4, lsr #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, ip, r4, lsl #27 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, ip, r4, ror #26 │ │ │ │ andeq r1, r0, ip, asr r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0061fb94 │ │ │ │ - strheq pc, [r1], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq pc, r1, r4, lsr ip @ │ │ │ │ + rsbeq pc, r1, r0, asr ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 3dffe8 │ │ │ │ ldr r1, [pc, #280] @ 3dffec │ │ │ │ add ip, pc, ip │ │ │ │ @@ -418038,41 +418038,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e0008 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3dff08 │ │ │ │ ldr r0, [pc, #56] @ 3e000c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3dff08 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq sl, ip, ip, asr #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, ip, ip, lsr #24 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, ip, ip, lsl #24 │ │ │ │ andeq r1, r0, r0, asr #5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0061fa98 │ │ │ │ - strheq pc, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq pc, r1, r8, lsr fp @ │ │ │ │ + rsbeq pc, r1, r4, asr fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #352] @ 3e0188 │ │ │ │ ldr r2, [pc, #352] @ 3e018c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -418135,48 +418135,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3e01a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e0060 │ │ │ │ ldr r0, [pc, #72] @ 3e01ac │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e0060 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ strdeq sl, [ip], r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq sl, [ip], r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x008caab4 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq pc, [r1], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq pc, r1, r4, ror sl @ │ │ │ │ + @ instruction: 0x0061fa94 │ │ │ │ + rsbeq pc, r1, r4, lsl fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #784] @ 3e04d8 │ │ │ │ ldr r1, [pc, #784] @ 3e04dc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -418237,21 +418237,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3e04f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e0214 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e0214 │ │ │ │ ldr r3, [pc, #520] @ 3e04fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -418270,21 +418270,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3e0500 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e020c │ │ │ │ ldr r3, [pc, #408] @ 3e0504 │ │ │ │ and r8, r2, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e046c │ │ │ │ @@ -418301,22 +418301,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3e0508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ cmp r8, #0 │ │ │ │ bne 3e0204 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e0204 │ │ │ │ ldr r3, [pc, #272] @ 3e050c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -418336,68 +418336,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3e0510 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e0204 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3e0204 │ │ │ │ b 3e03f4 │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ bne 3e020c │ │ │ │ b 3e02ec │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ bne 3e0214 │ │ │ │ b 3e0268 │ │ │ │ ldr r0, [pc, #124] @ 3e0514 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e03e0 │ │ │ │ ldr r0, [pc, #108] @ 3e0518 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e020c │ │ │ │ ldr r0, [pc, #96] @ 3e051c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e0214 │ │ │ │ ldr r0, [pc, #84] @ 3e0520 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e0204 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq sl, ip, r4, asr r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, ip, r4, lsr r9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, ip, r0, lsl #18 │ │ │ │ andeq r4, r0, r0, lsl r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq pc, [r1], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq pc, r1, r0, ror ip @ │ │ │ │ andeq r3, r0, ip, lsl r9 │ │ │ │ - rsbeq pc, r1, r0, ror #20 │ │ │ │ + rsbeq pc, r1, r0, lsl #22 │ │ │ │ andeq r2, r0, r8, asr ip │ │ │ │ - @ instruction: 0x0061f898 │ │ │ │ + rsbeq pc, r1, r8, lsr r9 @ │ │ │ │ andeq r3, r0, r4, lsl r3 │ │ │ │ - rsbeq pc, r1, r4, ror r8 @ │ │ │ │ - rsbeq pc, r1, r0, lsl r8 @ │ │ │ │ - rsbeq pc, r1, ip, lsl #19 │ │ │ │ - rsbeq pc, r1, r8, ror #20 │ │ │ │ - rsbeq pc, r1, r4, lsl #17 │ │ │ │ + rsbeq pc, r1, r4, lsl r9 @ │ │ │ │ + strheq pc, [r1], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq pc, r1, ip, lsr #20 │ │ │ │ + rsbeq pc, r1, r8, lsl #22 │ │ │ │ + rsbeq pc, r1, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #312] @ 3e0674 │ │ │ │ ldr lr, [pc, #312] @ 3e0678 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -418458,41 +418458,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3e0698 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e057c │ │ │ │ ldr r0, [pc, #56] @ 3e069c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e057c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq sl, ip, r0, ror #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, ip, r0, asr #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ addeq sl, ip, ip, ror r5 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0062369c │ │ │ │ - strheq r3, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r3, r2, ip, lsr r7 │ │ │ │ + rsbeq r3, r2, r8, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r0, #1300] @ 0x514 │ │ │ │ ldr r3, [pc, #352] @ 3e0820 │ │ │ │ @@ -418554,23 +418554,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3e0844 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e0718 │ │ │ │ ldr r2, [pc, #100] @ 3e0848 │ │ │ │ ldr r3, [pc, #64] @ 3e0828 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -418579,28 +418579,28 @@ │ │ │ │ bne 3e081c │ │ │ │ ldr r0, [pc, #68] @ 3e084c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ addeq sl, ip, ip, lsr r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, ip, r8, lsl r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq sl, [ip], ip │ │ │ │ andeq r4, r0, r0, lsr #6 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r2, r0, ror r5 │ │ │ │ + rsbeq r3, r2, r0, lsl r6 │ │ │ │ addeq sl, ip, r8, lsr r3 │ │ │ │ - rsbeq r3, r2, r8, ror r5 │ │ │ │ + rsbeq r3, r2, r8, lsl r6 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #12 │ │ │ │ addmi ip, r3, #51 @ 0x33 │ │ │ │ ldr r3, [pc, #28] @ 3e0880 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -418712,15 +418712,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e0b10 │ │ │ │ ldr r0, [pc, #272] @ 3e0b34 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [fp, #3512] @ 0xdb8 │ │ │ │ bl 4484f4 │ │ │ │ subs sl, r0, #0 │ │ │ │ addne r5, r5, r5, lsl #1 │ │ │ │ subne r1, r8, r5 │ │ │ │ bne 3e0968 │ │ │ │ @@ -418750,50 +418750,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ stm sp, {r5, r6} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3e0b4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [r4, #1324] @ 0x52c │ │ │ │ ldr r5, [r4, #1408] @ 0x580 │ │ │ │ b 3e0990 │ │ │ │ ldr r0, [pc, #88] @ 3e0b50 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r6, [r4, #1324] @ 0x52c │ │ │ │ ldr r5, [r4, #1408] @ 0x580 │ │ │ │ b 3e0990 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ bge fee8b5c8 <__bss_end__@@Base+0xfe0d8c98> │ │ │ │ addeq sl, ip, ip, lsl #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, ip, ip, asr #3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, ip, r4, ror r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addeq sl, ip, ip, lsl r1 │ │ │ │ - rsbeq r3, r2, r4, lsr #7 │ │ │ │ - rsbseq fp, r7, ip, ror r0 │ │ │ │ - rsbeq r3, r2, r4, asr r3 │ │ │ │ - rsbeq r1, ip, r0, lsl #9 │ │ │ │ + rsbeq r3, r2, r4, asr #8 │ │ │ │ + rsbseq fp, r7, ip, lsl r1 │ │ │ │ + strdeq r3, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r1, ip, r0, lsr #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r2, r4, asr #1 │ │ │ │ - rsbeq r1, r2, r4, lsl #2 │ │ │ │ + rsbeq r1, r2, r4, ror #2 │ │ │ │ + rsbeq r1, r2, r4, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr ip, [pc, #300] @ 3e0ca0 │ │ │ │ @@ -418852,41 +418852,41 @@ │ │ │ │ beq 3e0c84 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e0cc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r0, [r5, #16] │ │ │ │ b 3e0bd4 │ │ │ │ ldr r0, [pc, #56] @ 3e0cc4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r0, [r5, #16] │ │ │ │ b 3e0bd4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r9, ip, r4, lsr #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, ip, r4, ror #30 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, ip, r0, asr #30 │ │ │ │ andeq r5, r0, ip, lsl #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq pc, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq pc, r1, ip, lsr r5 @ │ │ │ │ + @ instruction: 0x0061f59c │ │ │ │ + ldrdeq pc, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #3512] @ 0xdb8 │ │ │ │ @@ -418994,48 +418994,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3e0f14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e0de4 │ │ │ │ ldr r0, [pc, #72] @ 3e0f18 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e0de4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ umulleq r9, ip, r8, sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, ip, ip, asr #26 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, ip, r0, lsr sp │ │ │ │ andeq r3, r0, r0, lsl r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r1, r8, asr r3 @ │ │ │ │ - rsbeq pc, r1, r8, lsl #7 │ │ │ │ + strdeq pc, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq pc, r1, r8, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #344] @ 3e1090 │ │ │ │ ldr r1, [pc, #344] @ 3e1094 │ │ │ │ @@ -419106,39 +419106,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3e10b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e0f7c │ │ │ │ ldr r0, [pc, #52] @ 3e10b4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e0f7c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r9, ip, r4, ror #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, ip, r4, asr #23 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, ip, r8, lsl #23 │ │ │ │ andeq r1, r0, r4, asr #31 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r1, r4, lsr r2 @ │ │ │ │ - rsbeq pc, r1, r8, asr r2 @ │ │ │ │ + ldrdeq pc, [r1], #-36 @ 0xffffffdc @ │ │ │ │ + strdeq pc, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ add r3, r0, #20480 @ 0x5000 │ │ │ │ str r2, [r3] │ │ │ │ b 3e0f1c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -419209,40 +419209,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3e1250 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e1188 │ │ │ │ ldr r0, [pc, #56] @ 3e1254 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e1188 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r9, ip, r0, asr #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, ip, r4, lsl sl │ │ │ │ addeq r9, ip, r4, lsl #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r4, asr #27 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r2, r8, ror #23 │ │ │ │ - rsbeq r2, r2, r8, lsl #24 │ │ │ │ + rsbeq r2, r2, r8, lsl #25 │ │ │ │ + rsbeq r2, r2, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #364] @ 3e13dc │ │ │ │ ldr ip, [pc, #364] @ 3e13e0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -419315,41 +419315,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e13fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e12b0 │ │ │ │ ldr r0, [pc, #60] @ 3e1400 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e12b0 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r9, ip, ip, lsr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, ip, ip, lsl #17 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, ip, r8, lsr #16 │ │ │ │ andeq r4, r0, r0, lsr r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00622a9c │ │ │ │ - strdeq r2, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r2, r2, ip, lsr fp │ │ │ │ + @ instruction: 0x00622b9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr lr, [pc, #2464] @ 3e1dbc │ │ │ │ ldr ip, [pc, #2464] @ 3e1dc0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -419452,21 +419452,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2056] @ 3e1ddc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e1460 │ │ │ │ ldr r3, [pc, #2044] @ 3e1de0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 3e149c │ │ │ │ ldr r3, [pc, #2012] @ 3e1dd4 │ │ │ │ @@ -419481,21 +419481,21 @@ │ │ │ │ beq 3e18a0 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1948] @ 3e1de4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e149c │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ bne 3e1930 │ │ │ │ cmp fp, #1 │ │ │ │ @@ -419612,32 +419612,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1440] @ 3e1df8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r8, [r4, #12] │ │ │ │ b 3e1680 │ │ │ │ tst sl, #65536 @ 0x10000 │ │ │ │ strne fp, [r4, #12] │ │ │ │ beq 3e1674 │ │ │ │ mov r8, #1 │ │ │ │ b 3e1688 │ │ │ │ ldr r0, [pc, #1404] @ 3e1dfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e1460 │ │ │ │ tst sl, #4194304 @ 0x400000 │ │ │ │ beq 3e1674 │ │ │ │ mov r3, #7 │ │ │ │ str r3, [r4, #12] │ │ │ │ mov r8, #7 │ │ │ │ b 3e1688 │ │ │ │ @@ -419650,15 +419650,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e1d70 │ │ │ │ ldr r0, [pc, #1336] @ 3e1e04 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ mov r8, #5 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ beq 3e1688 │ │ │ │ ldr r3, [pc, #1284] @ 3e1df4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -419701,27 +419701,27 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1084] @ 3e1e0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ cmp fp, #1 │ │ │ │ beq 3e1d44 │ │ │ │ cmp fp, #2 │ │ │ │ beq 3e1cd8 │ │ │ │ @@ -419773,23 +419773,23 @@ │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 3e1e14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r9, #2072] @ 0x818 │ │ │ │ ldr r2, [r8] │ │ │ │ lsr r1, r3, #19 │ │ │ │ and r1, r1, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ lsr r1, r3, #20 │ │ │ │ and r1, r1, #1 │ │ │ │ @@ -419829,15 +419829,15 @@ │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -419855,15 +419855,15 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #532] @ 3e1e1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r1, [r8] │ │ │ │ b 3e176c │ │ │ │ mov r8, #4 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ beq 3e1688 │ │ │ │ b 3e18e8 │ │ │ │ @@ -419880,15 +419880,15 @@ │ │ │ │ str r1, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ lsr r1, fp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r1, [r8] │ │ │ │ b 3e176c │ │ │ │ ldr r3, [r9, #2072] @ 0x818 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ lsr r1, r3, #19 │ │ │ │ and r1, r1, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -419904,15 +419904,15 @@ │ │ │ │ ldrb r1, [sl, #49] @ 0x31 │ │ │ │ and r2, r2, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ b 3e1b34 │ │ │ │ ldr r0, [pc, #348] @ 3e1e24 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r8, [r4, #12] │ │ │ │ b 3e1680 │ │ │ │ tst sl, #4194304 @ 0x400000 │ │ │ │ beq 3e19f0 │ │ │ │ mov r8, #7 │ │ │ │ cmp r3, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ @@ -419929,29 +419929,29 @@ │ │ │ │ beq 3e1688 │ │ │ │ b 3e18e8 │ │ │ │ ldr r0, [pc, #260] @ 3e1e28 │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ b 3e19e0 │ │ │ │ tst sl, #65536 @ 0x10000 │ │ │ │ beq 3e19f0 │ │ │ │ cmp r3, #0 │ │ │ │ str fp, [r4, #12] │ │ │ │ beq 3e1870 │ │ │ │ b 3e1a48 │ │ │ │ ldr r0, [pc, #200] @ 3e1e2c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e1ae4 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #180] @ 3e1e30 │ │ │ │ ldr r1, [pc, #180] @ 3e1e34 │ │ │ │ ldr r0, [pc, #180] @ 3e1e38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #176] @ 3e1e3c │ │ │ │ @@ -419972,42 +419972,42 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, ip, r8, ror #13 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, ip, r8, ror r6 │ │ │ │ andeq r1, r0, r4, lsl #27 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r2, r4, asr #5 │ │ │ │ + rsbeq r1, r2, r4, ror #6 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - strheq r1, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq sl, r7, r0, lsr #8 │ │ │ │ - ldrheq sl, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r2, r2, r4, lsl #13 │ │ │ │ + rsbeq r1, r2, ip, asr r3 │ │ │ │ + rsbseq sl, r7, r0, asr #9 │ │ │ │ + rsbseq sl, r7, r0, asr r4 │ │ │ │ + rsbeq r2, r2, r4, lsr #14 │ │ │ │ andeq r2, r0, r4, lsl #23 │ │ │ │ - strdeq r1, [r2], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r1, r2, r4, asr r0 │ │ │ │ + @ instruction: 0x00621990 │ │ │ │ + strdeq r1, [r2], #-4 @ │ │ │ │ addeq r9, ip, r4, ror r2 │ │ │ │ - rsbeq r1, r2, r0, ror r0 │ │ │ │ + rsbeq r1, r2, r0, lsl r1 │ │ │ │ @ instruction: 0x00002ab4 │ │ │ │ - @ instruction: 0x00620f94 │ │ │ │ + rsbeq r1, r2, r4, lsr r0 │ │ │ │ andeq r3, r0, ip, lsl #2 │ │ │ │ - rsbeq r0, r2, r8, asr pc │ │ │ │ + strdeq r0, [r2], #-248 @ 0xffffff08 @ │ │ │ │ andeq r2, r0, r4, asr r6 │ │ │ │ - @ instruction: 0x00620e9c │ │ │ │ - rsbeq r0, r2, r0, lsl pc │ │ │ │ - rsbeq r0, r2, ip, ror pc │ │ │ │ - rsbeq r0, r2, r8, lsr #25 │ │ │ │ - rsbeq r0, r2, ip, lsl #26 │ │ │ │ - rsbseq r9, r7, r4, asr sp │ │ │ │ - rsbeq r2, r2, r8, lsr #32 │ │ │ │ - rsbeq r2, r2, ip, lsr #3 │ │ │ │ + rsbeq r0, r2, ip, lsr pc │ │ │ │ + strheq r0, [r2], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r1, r2, ip, lsl r0 │ │ │ │ + rsbeq r0, r2, r8, asr #26 │ │ │ │ + rsbeq r0, r2, ip, lsr #27 │ │ │ │ + ldrsheq r9, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r2, r2, r8, asr #1 │ │ │ │ + rsbeq r2, r2, ip, asr #4 │ │ │ │ andeq r0, r0, r7, ror r1 │ │ │ │ - rsbseq r9, r7, r0, lsr sp │ │ │ │ - rsbeq r2, r2, r8 │ │ │ │ - rsbeq r2, r2, ip, lsl #3 │ │ │ │ + ldrsbeq r9, [r7], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r2, r2, r8, lsr #1 │ │ │ │ + rsbeq r2, r2, ip, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #20480 @ 0x5000 │ │ │ │ and r2, r2, #31 │ │ │ │ add r6, r0, #131072 @ 0x20000 │ │ │ │ @@ -420104,39 +420104,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3e2048 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e1f80 │ │ │ │ ldr r0, [pc, #52] @ 3e204c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e1f80 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r8, ip, r8, lsl ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r8, ip, r4, lsl #24 │ │ │ │ addeq r8, ip, r8, ror #23 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r4, asr #27 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r2, ip, ror #27 │ │ │ │ - rsbeq r1, r2, ip, lsl #28 │ │ │ │ + rsbeq r1, r2, ip, lsl #29 │ │ │ │ + rsbeq r1, r2, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #628] @ 3e22dc │ │ │ │ ldr r3, [pc, #628] @ 3e22e0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -420179,15 +420179,15 @@ │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e2218 │ │ │ │ add r4, r4, #131072 @ 0x20000 │ │ │ │ ldrb r1, [r4, #2112] @ 0x840 │ │ │ │ mov r0, r7 │ │ │ │ lsr r1, r1, #4 │ │ │ │ - bl 9d4bfc │ │ │ │ + bl 9d4ca4 │ │ │ │ ldr r2, [pc, #456] @ 3e22ec │ │ │ │ ldr r3, [pc, #440] @ 3e22e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mul r0, r5, r0 │ │ │ │ cmp r0, r8 │ │ │ │ movcc r0, #0 │ │ │ │ @@ -420225,26 +420225,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 3e22fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr fp, [r6, #20] │ │ │ │ ldr r7, [r4, r3, lsl #2] │ │ │ │ ldr r3, [r6, #16] │ │ │ │ ldr r5, [r4, r3, lsl #2] │ │ │ │ b 3e20bc │ │ │ │ ldr r3, [pc, #224] @ 3e2300 │ │ │ │ @@ -420265,54 +420265,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3e2304 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e2108 │ │ │ │ ldr r0, [pc, #100] @ 3e2308 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e2108 │ │ │ │ ldr r0, [pc, #72] @ 3e230c │ │ │ │ mov r3, r7 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e2200 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008c8ab4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umulleq r8, ip, r4, sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq r8, [ip], r8 @ │ │ │ │ andeq r4, r0, r8, lsl #19 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r1, ip, lsr #3 │ │ │ │ + rsbeq lr, r1, ip, asr #4 │ │ │ │ andeq r1, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x0061e198 │ │ │ │ - rsbeq lr, r1, r8, ror #3 │ │ │ │ - rsbeq lr, r1, r4, lsr #2 │ │ │ │ + rsbeq lr, r1, r8, lsr r2 │ │ │ │ + rsbeq lr, r1, r8, lsl #5 │ │ │ │ + rsbeq lr, r1, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ sub sp, sp, #116 @ 0x74 │ │ │ │ ldr r7, [sp, #152] @ 0x98 │ │ │ │ ldr sl, [sp, #156] @ 0x9c │ │ │ │ @@ -420367,15 +420367,15 @@ │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ add r8, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d7424 │ │ │ │ + bl 9d74cc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #20] │ │ │ │ adds r2, r2, r3 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r9, [sp, #8] │ │ │ │ @@ -420385,15 +420385,15 @@ │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ adc r3, r3, #0 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719da0 │ │ │ │ + bl 719e48 │ │ │ │ ldrb r2, [r5, #42] @ 0x2a │ │ │ │ subs r1, r7, r4 │ │ │ │ add r0, r5, r2, lsl #1 │ │ │ │ ldrh r3, [r0, #38] @ 0x26 │ │ │ │ sbc r6, sl, r6 │ │ │ │ add r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ @@ -420446,15 +420446,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r3, [r5, #42] @ 0x2a │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ add r1, r3, #6 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r2, [r3, #38] @ 0x26 │ │ │ │ add r3, r5, r1, lsl #3 │ │ │ │ @@ -420472,30 +420472,30 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3e2640 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldrb r3, [r5, #42] @ 0x2a │ │ │ │ b 3e2554 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3e2644 │ │ │ │ ldr r1, [pc, #68] @ 3e2648 │ │ │ │ ldr r0, [pc, #68] @ 3e264c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -420508,19 +420508,19 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r8, ip, r8, asr #15 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r8, ip, r8, ror r6 │ │ │ │ andeq r3, r0, r8, ror #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r2, r8, lsr #21 │ │ │ │ - @ instruction: 0x0062199c │ │ │ │ - ldrsbeq r9, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r1, r2, r4, lsr #15 │ │ │ │ - rsbeq r1, r2, r0, asr #18 │ │ │ │ + rsbeq r1, r2, r8, asr #22 │ │ │ │ + rsbeq r1, r2, ip, lsr sl │ │ │ │ + rsbseq r9, r7, r0, ror r5 │ │ │ │ + rsbeq r1, r2, r4, asr #16 │ │ │ │ + rsbeq r1, r2, r0, ror #19 │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #508] @ 3e2868 │ │ │ │ ldr ip, [pc, #508] @ 3e286c │ │ │ │ @@ -420586,22 +420586,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3e2888 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e26c0 │ │ │ │ ldr r3, [pc, #220] @ 3e287c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e2708 │ │ │ │ ldr r3, [pc, #204] @ 3e2880 │ │ │ │ @@ -420617,79 +420617,79 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3e288c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e2708 │ │ │ │ ldr r2, [pc, #112] @ 3e2890 │ │ │ │ ldr r3, [pc, #72] @ 3e286c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e2864 │ │ │ │ ldr r0, [pc, #80] @ 3e2894 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a0274 │ │ │ │ + b 9a031c │ │ │ │ ldr r0, [pc, #64] @ 3e2898 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e2708 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008c84b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r8, ip, r8, lsl #9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r8, ip, r4, asr r4 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r1, r8, asr sp │ │ │ │ - ldrdeq sp, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + strdeq sp, [r1], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq sp, r1, r8, ror sp │ │ │ │ strdeq r8, [ip], ip │ │ │ │ - strdeq sp, [r1], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq sp, r1, r0, ror #25 │ │ │ │ + @ instruction: 0x0061dd98 │ │ │ │ + rsbeq sp, r1, r0, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ ldr r0, [r7, #2116] @ 0x844 │ │ │ │ add r6, r5, #133120 @ 0x20800 │ │ │ │ add r8, r5, #134144 @ 0x20c00 │ │ │ │ mov r9, r1 │ │ │ │ add r4, r6, #852 @ 0x354 │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ add sl, r8, #328 @ 0x148 │ │ │ │ b 3e28e0 │ │ │ │ add r4, r4, #20 │ │ │ │ cmp r4, sl │ │ │ │ beq 3e2908 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e28d4 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 9b1140 │ │ │ │ + bl 9b11e8 │ │ │ │ mov r0, r4 │ │ │ │ add r4, r4, #20 │ │ │ │ bl 3e0b54 │ │ │ │ cmp r4, sl │ │ │ │ bne 3e28e0 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -420787,18 +420787,18 @@ │ │ │ │ bne 3e2a50 │ │ │ │ add r3, r3, #1 │ │ │ │ b 3e2a40 │ │ │ │ ldr r2, [r4, r3, lsl #2] │ │ │ │ str r2, [r5, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3e2a40 │ │ │ │ - ldrheq r9, [r7], #-20 @ 0xffffffec @ │ │ │ │ - ldrsheq r9, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r9, r7, r4, asr r2 │ │ │ │ + @ instruction: 0x00779698 │ │ │ │ strdeq r3, [r0], -r5 │ │ │ │ - rsbseq r9, r7, r0, lsl #10 │ │ │ │ + rsbseq r9, r7, r0, lsr #11 │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr lr, [pc, #936] @ 3e2e6c │ │ │ │ ldr ip, [pc, #936] @ 3e2e70 │ │ │ │ @@ -420877,30 +420877,30 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 3e2e8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ cmp r8, #0 │ │ │ │ beq 3e2b24 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e2cc8 │ │ │ │ ldr r3, [pc, #564] @ 3e2e90 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -420920,21 +420920,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3e2e94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3e289c │ │ │ │ cmp r4, #0 │ │ │ │ bge 3e2b2c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -420966,23 +420966,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3e2e9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e2b00 │ │ │ │ ldr r3, [pc, #268] @ 3e2ea0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e2ce8 │ │ │ │ ldr r3, [pc, #220] @ 3e2e84 │ │ │ │ @@ -420998,67 +420998,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3e2ea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e2ce8 │ │ │ │ ldr r0, [pc, #156] @ 3e2ea8 │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e2b00 │ │ │ │ ldr r0, [pc, #132] @ 3e2eac │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e2c40 │ │ │ │ ldr r0, [pc, #96] @ 3e2eb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e2cc8 │ │ │ │ ldr r0, [pc, #84] @ 3e2eb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e2ce8 │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r8, ip, r8, asr r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r8, ip, r4, asr #32 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r7, ip, r8, ror #31 │ │ │ │ andeq r4, r0, r0, lsl #8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq sp, [r1], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq sp, r1, r8, ror sl │ │ │ │ andeq r3, r0, r0, ror #3 │ │ │ │ - rsbeq sp, r1, ip, ror sl │ │ │ │ + rsbeq sp, r1, ip, lsl fp │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq sp, r1, r0, lsl #16 │ │ │ │ + rsbeq sp, r1, r0, lsr #17 │ │ │ │ andeq r1, r0, r8, lsr r9 │ │ │ │ - rsbeq sp, r1, r8, lsr #19 │ │ │ │ - rsbeq sp, r1, r0, asr #15 │ │ │ │ - rsbeq sp, r1, r4, ror r8 │ │ │ │ - rsbeq sp, r1, r8, lsr #18 │ │ │ │ - rsbeq sp, r1, r0, lsl #19 │ │ │ │ + rsbeq sp, r1, r8, asr #20 │ │ │ │ + rsbeq sp, r1, r0, ror #16 │ │ │ │ + rsbeq sp, r1, r4, lsl r9 │ │ │ │ + rsbeq sp, r1, r8, asr #19 │ │ │ │ + rsbeq sp, r1, r0, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #2052] @ 3e36d4 │ │ │ │ ldr r3, [pc, #2052] @ 3e36d8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -421164,19 +421164,19 @@ │ │ │ │ b 3e3008 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ umull r9, sl, r3, r0 │ │ │ │ bne 3e33cc │ │ │ │ mov r0, #1 │ │ │ │ ldr fp, [r5] │ │ │ │ - bl 9b168c │ │ │ │ + bl 9b1734 │ │ │ │ adds r2, r9, r0 │ │ │ │ adc r3, sl, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b1558 │ │ │ │ + bl 9b1600 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #4] │ │ │ │ b 3e3048 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e3008 │ │ │ │ ldr r3, [pc, #1596] @ 3e36e8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -421198,22 +421198,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 3e36f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e3008 │ │ │ │ bic r5, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [r8] │ │ │ │ str r5, [r7, #192] @ 0xc0 │ │ │ │ beq 3e31c8 │ │ │ │ orr r5, r3, #-2147483648 @ 0x80000000 │ │ │ │ @@ -421271,22 +421271,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 3e3700 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r7, #192] @ 0xc0 │ │ │ │ b 3e314c │ │ │ │ ldr r1, [pc, #1196] @ 3e3704 │ │ │ │ ldr r1, [fp, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3e2f34 │ │ │ │ @@ -421307,27 +421307,27 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 3e3708 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ orr r3, r6, r3 │ │ │ │ b 3e2f34 │ │ │ │ ldr r3, [pc, #1036] @ 3e370c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -421346,22 +421346,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #928] @ 3e3710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e3054 │ │ │ │ ldr r0, [r6, #3512] @ 0xdb8 │ │ │ │ bl 43867c │ │ │ │ ldr r3, [r8] │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3e3454 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -421399,24 +421399,24 @@ │ │ │ │ beq 3e34f0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 3e371c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e3074 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e361c │ │ │ │ add r7, r7, #16384 @ 0x4000 │ │ │ │ ldr r3, [r7, #256] @ 0x100 │ │ │ │ ldr r2, [pc, #692] @ 3e3720 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -421434,35 +421434,35 @@ │ │ │ │ ldr r0, [r6, #3512] @ 0xdb8 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 4404e0 │ │ │ │ ldr r0, [pc, #628] @ 3e3724 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r5, [r7, #192] @ 0xc0 │ │ │ │ b 3e314c │ │ │ │ ldr r0, [pc, #608] @ 3e3728 │ │ │ │ lsl r1, r5, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ orr r3, r6, r3 │ │ │ │ b 3e2f34 │ │ │ │ ldr r0, [pc, #584] @ 3e372c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e3054 │ │ │ │ ldr r0, [pc, #568] @ 3e3730 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e3074 │ │ │ │ ldr r3, [pc, #504] @ 3e370c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e3190 │ │ │ │ ldr r3, [pc, #452] @ 3e36ec │ │ │ │ @@ -421479,27 +421479,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 3e3734 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e3190 │ │ │ │ ldr r0, [pc, #420] @ 3e3738 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e3008 │ │ │ │ ldr r3, [pc, #404] @ 3e373c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e3394 │ │ │ │ ldr r3, [pc, #304] @ 3e36ec │ │ │ │ @@ -421515,22 +421515,22 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3e3740 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e3394 │ │ │ │ ldr r3, [pc, #288] @ 3e3744 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e345c │ │ │ │ ldr r3, [pc, #180] @ 3e36ec │ │ │ │ @@ -421545,72 +421545,72 @@ │ │ │ │ beq 3e36bc │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3e3748 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e345c │ │ │ │ ldr r0, [pc, #172] @ 3e374c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e3190 │ │ │ │ ldr r0, [pc, #160] @ 3e3750 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e3394 │ │ │ │ ldr r0, [pc, #144] @ 3e3754 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e345c │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r7, ip, ip, asr #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r7, ip, ip, lsr #24 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r7, ip, r0, ror #22 │ │ │ │ andeq r4, r0, r4, asr r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r1, r8, lsl #16 │ │ │ │ + rsbeq lr, r1, r8, lsr #17 │ │ │ │ addeq r7, ip, r4, lsl #19 │ │ │ │ andeq r3, r0, r4, asr #28 │ │ │ │ - rsbeq lr, r1, r4, lsl fp │ │ │ │ + strheq lr, [r1], #-180 @ 0xffffff4c @ │ │ │ │ andeq r2, r0, r8, asr r3 │ │ │ │ - rsbeq lr, r1, ip, ror #18 │ │ │ │ + rsbeq lr, r1, ip, lsl #20 │ │ │ │ andeq r1, r0, r4, ror r1 │ │ │ │ - rsbeq lr, r1, ip, lsl #14 │ │ │ │ + rsbeq lr, r1, ip, lsr #15 │ │ │ │ addeq r7, ip, r0, lsl #15 │ │ │ │ muleq r0, r8, fp │ │ │ │ - rsbeq lr, r1, r0, lsl #11 │ │ │ │ + rsbeq lr, r1, r0, lsr #12 │ │ │ │ addeq r7, ip, r4, lsr #13 │ │ │ │ - rsbeq lr, r1, ip, ror #17 │ │ │ │ - ldrdeq lr, [r1], #-116 @ 0xffffff8c @ │ │ │ │ - ldrdeq lr, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq lr, r1, r0, lsr r5 │ │ │ │ - strdeq lr, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq lr, r1, r8, ror #7 │ │ │ │ + rsbeq lr, r1, ip, lsl #19 │ │ │ │ + rsbeq lr, r1, r4, ror r8 │ │ │ │ + rsbeq lr, r1, r8, ror r6 │ │ │ │ + ldrdeq lr, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ + @ instruction: 0x0061e598 │ │ │ │ + rsbeq lr, r1, r8, lsl #9 │ │ │ │ andeq r2, r0, r8, ror lr │ │ │ │ - rsbeq lr, r1, r8, asr #15 │ │ │ │ + rsbeq lr, r1, r8, ror #16 │ │ │ │ andeq r1, r0, r8, lsl #11 │ │ │ │ - @ instruction: 0x0061d590 │ │ │ │ - rsbeq lr, r1, r0, lsr #8 │ │ │ │ - rsbeq lr, r1, ip, asr r7 │ │ │ │ - @ instruction: 0x0061d594 │ │ │ │ + rsbeq sp, r1, r0, lsr r6 │ │ │ │ + rsbeq lr, r1, r0, asr #9 │ │ │ │ + strdeq lr, [r1], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq sp, r1, r4, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #452] @ 3e3934 │ │ │ │ ldr r3, [pc, #452] @ 3e3938 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -421707,39 +421707,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3e3954 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e37bc │ │ │ │ ldr r0, [pc, #52] @ 3e3958 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e37bc │ │ │ │ bl 248d8c <__stack_chk_fail@plt> │ │ │ │ addeq r7, ip, ip, lsr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r7, ip, ip, lsl #7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r7, ip, r4, lsr r3 │ │ │ │ andeq r4, r0, ip, asr pc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r2, r4, lsr #14 │ │ │ │ - rsbeq r0, r2, r4, asr #14 │ │ │ │ + rsbeq r0, r2, r4, asr #15 │ │ │ │ + rsbeq r0, r2, r4, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #296] @ 3e3a9c │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -421796,42 +421796,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d58 <__gettimeofday64@plt> │ │ │ │ - bl 98d658 │ │ │ │ + bl 98d700 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3e3ac4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274 │ │ │ │ + bl 9a031c │ │ │ │ b 3e39c4 │ │ │ │ ldr r0, [pc, #64] @ 3e3ac8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0274